--- /srv/rebuilderd/tmp/rebuilderdMxIeqs/inputs/ormolu_0.8.0.0-1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdMxIeqs/out/ormolu_0.8.0.0-1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-02-27 01:35:55.000000 debian-binary │ -rw-r--r-- 0 0 0 656 2026-02-27 01:35:55.000000 control.tar.xz │ --rw-r--r-- 0 0 0 10993316 2026-02-27 01:35:55.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 11003904 2026-02-27 01:35:55.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/ormolu │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -4,21 +4,21 @@ │ │ │ │ There are 10 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ PHDR 0x000034 0x00008034 0x00008034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000174 0x00008174 0x00008174 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00008000 0x00008000 0x42f1440 0x42f1440 R E 0x1000 │ │ │ │ + LOAD 0x000000 0x00008000 0x00008000 0x42f0a40 0x42f0a40 R E 0x1000 │ │ │ │ LOAD 0x42f1940 0x042fa940 0x042fa940 0x480a50 0x4832ec RW 0x1000 │ │ │ │ DYNAMIC 0x42f2eec 0x042fbeec 0x042fbeec 0x00108 0x00108 RW 0x4 │ │ │ │ NOTE 0x000190 0x00008190 0x00008190 0x00044 0x00044 R 0x4 │ │ │ │ - GNU_EH_FRAME 0x42f1438 0x042f9438 0x042f9438 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_EH_FRAME 0x42f0a38 0x042f8a38 0x042f8a38 0x00008 0x00008 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ - ARM_EXIDX 0x3eae5c4 0x03eb65c4 0x03eb65c4 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x3eadc24 0x03eb5c24 0x03eb5c24 0x00008 0x00008 R 0x4 │ │ │ │ GNU_RELRO 0x42f1940 0x042fa940 0x042fa940 0x016c0 0x016c0 RW 0x10 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 │ │ │ │ 01 .interp │ │ │ │ 02 .interp .note.ABI-tag .note.gnu.build-id .dynsym .dynstr .gnu.hash .gnu.version .gnu.version_r .rel.dyn .rel.plt .init .plt .text .fini .ARM.exidx .rodata .eh_frame .eh_frame_hdr │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -11,20 +11,20 @@ │ │ │ │ [ 6] .gnu.hash GNU_HASH 0000a774 002774 00002c 04 A 4 0 4 │ │ │ │ [ 7] .gnu.version VERSYM 0000a7a0 0027a0 0002b4 02 A 4 0 2 │ │ │ │ [ 8] .gnu.version_r VERNEED 0000aa54 002a54 000180 00 A 5 4 4 │ │ │ │ [ 9] .rel.dyn REL 0000abd4 002bd4 000168 08 A 4 0 4 │ │ │ │ [10] .rel.plt REL 0000ad3c 002d3c 000908 08 AI 4 26 4 │ │ │ │ [11] .init PROGBITS 0000b644 003644 00000c 00 AX 0 0 4 │ │ │ │ [12] .plt PROGBITS 0000b650 003650 000da0 00 AX 0 0 4 │ │ │ │ - [13] .text PROGBITS 0000c3f0 0043f0 3eaa1cc 00 AX 0 0 8 │ │ │ │ - [14] .fini PROGBITS 03eb65bc 3eae5bc 000008 00 AX 0 0 4 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 03eb65c4 3eae5c4 000008 08 AL 13 0 4 │ │ │ │ - [16] .rodata PROGBITS 03eb6600 3eae600 442e32 00 A 0 0 64 │ │ │ │ - [17] .eh_frame PROGBITS 042f9434 42f1434 000004 00 A 0 0 4 │ │ │ │ - [18] .eh_frame_hdr PROGBITS 042f9438 42f1438 000008 00 A 0 0 4 │ │ │ │ + [13] .text PROGBITS 0000c3f0 0043f0 3ea982c 00 AX 0 0 8 │ │ │ │ + [14] .fini PROGBITS 03eb5c1c 3eadc1c 000008 00 AX 0 0 4 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 03eb5c24 3eadc24 000008 08 AL 13 0 4 │ │ │ │ + [16] .rodata PROGBITS 03eb5c40 3eadc40 442df2 00 A 0 0 64 │ │ │ │ + [17] .eh_frame PROGBITS 042f8a34 42f0a34 000004 00 A 0 0 4 │ │ │ │ + [18] .eh_frame_hdr PROGBITS 042f8a38 42f0a38 000008 00 A 0 0 4 │ │ │ │ [19] .data.rel.ro.local PROGBITS 042fa940 42f1940 000020 00 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 042fa960 42f1960 000004 04 WA 0 0 4 │ │ │ │ [21] .init_array INIT_ARRAY 042fa964 42f1964 000008 04 WA 0 0 4 │ │ │ │ [22] .data.rel.ro PROGBITS 042fa970 42f1970 00157c 00 WA 0 0 16 │ │ │ │ [23] .dynamic DYNAMIC 042fbeec 42f2eec 000108 08 WA 5 0 4 │ │ │ │ [24] .data PROGBITS 042fc000 42f3000 470a14 00 WA 0 0 16 │ │ │ │ [25] .tm_clone_table PROGBITS 0476ca14 4763a14 000000 00 WA 0 0 4 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1,349 +1,349 @@ │ │ │ │ │ │ │ │ Symbol table '.dynsym' contains 346 entries: │ │ │ │ Num: Value Size Type Bind Vis Ndx Name │ │ │ │ 0: 00000000 0 NOTYPE LOCAL DEFAULT UND │ │ │ │ - 1: 00000000 0 FUNC GLOBAL DEFAULT UND __cxa_atexit@GLIBC_2.4 (2) │ │ │ │ - 2: 00000000 0 FUNC GLOBAL DEFAULT UND __libc_start_main@GLIBC_2.34 (3) │ │ │ │ - 3: 00000000 0 FUNC GLOBAL DEFAULT UND ftell@GLIBC_2.4 (2) │ │ │ │ - 4: 00000000 0 FUNC GLOBAL DEFAULT UND feof@GLIBC_2.4 (2) │ │ │ │ - 5: 00000000 0 FUNC GLOBAL DEFAULT UND fread@GLIBC_2.4 (2) │ │ │ │ - 6: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_sscanf@GLIBC_2.38 (4) │ │ │ │ - 7: 00000000 0 FUNC GLOBAL DEFAULT UND regexec@GLIBC_2.4 (2) │ │ │ │ - 8: 00000000 0 FUNC GLOBAL DEFAULT UND mprotect@GLIBC_2.4 (2) │ │ │ │ - 9: 00000000 0 FUNC GLOBAL DEFAULT UND fgets@GLIBC_2.4 (2) │ │ │ │ - 10: 00000000 0 FUNC GLOBAL DEFAULT UND dl_iterate_phdr@GLIBC_2.4 (2) │ │ │ │ - 11: 00000000 0 FUNC GLOBAL DEFAULT UND dlinfo@GLIBC_2.34 (3) │ │ │ │ - 12: 00000000 0 FUNC GLOBAL DEFAULT UND dlopen@GLIBC_2.34 (3) │ │ │ │ - 13: 00000000 0 FUNC GLOBAL DEFAULT UND dlclose@GLIBC_2.34 (3) │ │ │ │ - 14: 00000000 0 FUNC GLOBAL DEFAULT UND fseek@GLIBC_2.4 (2) │ │ │ │ - 15: 00000000 0 FUNC GLOBAL DEFAULT UND fputs@GLIBC_2.4 (2) │ │ │ │ - 16: 00000000 0 FUNC GLOBAL DEFAULT UND dirname@GLIBC_2.4 (2) │ │ │ │ - 17: 00000000 0 FUNC GLOBAL DEFAULT UND newlocale@GLIBC_2.4 (2) │ │ │ │ - 18: 00000000 0 FUNC GLOBAL DEFAULT UND uselocale@GLIBC_2.4 (2) │ │ │ │ - 19: 00000000 0 FUNC GLOBAL DEFAULT UND freelocale@GLIBC_2.4 (2) │ │ │ │ - 20: 00000000 0 FUNC GLOBAL DEFAULT UND regfree@GLIBC_2.4 (2) │ │ │ │ - 21: 00000000 0 FUNC GLOBAL DEFAULT UND regcomp@GLIBC_2.4 (2) │ │ │ │ - 22: 00000000 0 FUNC GLOBAL DEFAULT UND dlsym@GLIBC_2.34 (3) │ │ │ │ - 23: 00000000 0 FUNC GLOBAL DEFAULT UND dlerror@GLIBC_2.34 (3) │ │ │ │ - 24: 00000000 0 FUNC GLOBAL DEFAULT UND getc@GLIBC_2.4 (2) │ │ │ │ - 25: 00000000 0 FUNC GLOBAL DEFAULT UND sched_getaffinity@GLIBC_2.4 (2) │ │ │ │ - 26: 00000000 0 FUNC GLOBAL DEFAULT UND sched_setaffinity@GLIBC_2.4 (2) │ │ │ │ - 27: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_init@GLIBC_2.4 (2) │ │ │ │ - 28: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_destroy@GLIBC_2.4 (2) │ │ │ │ - 29: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_exit@GLIBC_2.4 (2) │ │ │ │ - 30: 00000000 0 FUNC GLOBAL DEFAULT UND sched_yield@GLIBC_2.4 (2) │ │ │ │ - 31: 00000000 0 FUNC GLOBAL DEFAULT UND syscall@GLIBC_2.4 (2) │ │ │ │ - 32: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_kill@GLIBC_2.34 (3) │ │ │ │ - 33: 00000000 0 FUNC GLOBAL DEFAULT UND numa_run_on_node@libnuma_1.1 (17) │ │ │ │ - 34: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_delete@GLIBC_2.34 (3) │ │ │ │ - 35: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setspecific@GLIBC_2.34 (3) │ │ │ │ - 36: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_getspecific@GLIBC_2.34 (3) │ │ │ │ - 37: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_create@GLIBC_2.34 (3) │ │ │ │ - 38: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_create@GLIBC_2.34 (3) │ │ │ │ - 39: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_cond_timedwait64@GLIBC_2.34 (3) │ │ │ │ - 40: 00000000 0 FUNC GLOBAL DEFAULT UND madvise@GLIBC_2.4 (2) │ │ │ │ - 41: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_wait@GLIBC_2.4 (2) │ │ │ │ - 42: 00000000 0 FUNC GLOBAL DEFAULT UND munmap@GLIBC_2.4 (2) │ │ │ │ - 43: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_signal@GLIBC_2.4 (2) │ │ │ │ - 44: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_broadcast@GLIBC_2.4 (2) │ │ │ │ - 45: 00000000 0 FUNC GLOBAL DEFAULT UND mmap64@GLIBC_2.4 (2) │ │ │ │ - 46: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_destroy@GLIBC_2.4 (2) │ │ │ │ - 47: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_destroy@GLIBC_2.4 (2) │ │ │ │ - 48: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_init@GLIBC_2.4 (2) │ │ │ │ - 49: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_setclock@GLIBC_2.34 (3) │ │ │ │ - 50: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_init@GLIBC_2.4 (2) │ │ │ │ - 51: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setname_np@GLIBC_2.34 (3) │ │ │ │ - 52: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_self@GLIBC_2.4 (2) │ │ │ │ - 53: 00000000 0 FUNC GLOBAL DEFAULT UND numa_bitmask_free@libnuma_1.2 (18) │ │ │ │ - 54: 00000000 0 FUNC GLOBAL DEFAULT UND numa_get_mems_allowed@libnuma_1.2 (18) │ │ │ │ - 55: 00000000 0 FUNC GLOBAL DEFAULT UND numa_num_configured_nodes@libnuma_1.2 (18) │ │ │ │ - 56: 00000000 0 FUNC GLOBAL DEFAULT UND numa_available@libnuma_1.1 (17) │ │ │ │ - 57: 00000000 0 FUNC GLOBAL DEFAULT UND mbind@libnuma_1.1 (17) │ │ │ │ - 58: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_detach@GLIBC_2.34 (3) │ │ │ │ - 59: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_join@GLIBC_2.34 (3) │ │ │ │ - 60: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_sigmask@GLIBC_2.32 (5) │ │ │ │ - 61: 00000000 0 FUNC GLOBAL DEFAULT UND __timerfd_settime64@GLIBC_2.34 (3) │ │ │ │ - 62: 00000000 0 FUNC GLOBAL DEFAULT UND timerfd_create@GLIBC_2.8 (6) │ │ │ │ - 63: 00000000 0 FUNC GLOBAL DEFAULT UND __gettimeofday64@GLIBC_2.34 (3) │ │ │ │ - 64: 00000000 0 FUNC GLOBAL DEFAULT UND __getrusage64@GLIBC_2.34 (3) │ │ │ │ - 65: 00000000 0 FUNC GLOBAL DEFAULT UND clock_getcpuclockid@GLIBC_2.17 (7) │ │ │ │ - 66: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 (16) │ │ │ │ - 67: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_alloc@LIBFFI_CLOSURE_8.0 (16) │ │ │ │ - 68: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_free@LIBFFI_CLOSURE_8.0 (16) │ │ │ │ - 69: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (2) │ │ │ │ - 70: 00000000 0 FUNC GLOBAL DEFAULT UND stpcpy@GLIBC_2.4 (2) │ │ │ │ - 71: 00000000 0 FUNC GLOBAL DEFAULT UND vsnprintf@GLIBC_2.4 (2) │ │ │ │ - 72: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (2) │ │ │ │ - 73: 00000000 0 FUNC GLOBAL DEFAULT UND strnlen@GLIBC_2.4 (2) │ │ │ │ - 74: 00000000 0 FUNC GLOBAL DEFAULT UND posix_memalign@GLIBC_2.4 (2) │ │ │ │ - 75: 00000000 0 FUNC GLOBAL DEFAULT UND printf@GLIBC_2.4 (2) │ │ │ │ - 76: 00000000 0 FUNC GLOBAL DEFAULT UND puts@GLIBC_2.4 (2) │ │ │ │ - 77: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (2) │ │ │ │ - 78: 00000000 0 FUNC GLOBAL DEFAULT UND __ctime64_r@GLIBC_2.34 (3) │ │ │ │ - 79: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (3) │ │ │ │ - 80: 00000000 0 FUNC GLOBAL DEFAULT UND __nanosleep64@GLIBC_2.34 (3) │ │ │ │ - 81: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (2) │ │ │ │ - 82: 00000000 0 FUNC GLOBAL DEFAULT UND strerror@GLIBC_2.4 (2) │ │ │ │ - 83: 00000000 0 FUNC GLOBAL DEFAULT UND fprintf@GLIBC_2.4 (2) │ │ │ │ - 84: 00000000 0 FUNC GLOBAL DEFAULT UND fputc@GLIBC_2.4 (2) │ │ │ │ - 85: 00000000 0 OBJECT GLOBAL DEFAULT UND stderr@GLIBC_2.4 (2) │ │ │ │ - 86: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (2) │ │ │ │ - 87: 00000000 0 FUNC GLOBAL DEFAULT UND strdup@GLIBC_2.4 (2) │ │ │ │ - 88: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtoul@GLIBC_2.38 (4) │ │ │ │ - 89: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtol@GLIBC_2.38 (4) │ │ │ │ - 90: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (2) │ │ │ │ - 91: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (2) │ │ │ │ - 92: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (2) │ │ │ │ - 93: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (2) │ │ │ │ - 94: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (2) │ │ │ │ - 95: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (2) │ │ │ │ - 96: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (2) │ │ │ │ - 97: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (2) │ │ │ │ - 98: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (2) │ │ │ │ - 99: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (2) │ │ │ │ - 100: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_trylock@GLIBC_2.34 (3) │ │ │ │ - 101: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_unlock@GLIBC_2.4 (2) │ │ │ │ - 102: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_lock@GLIBC_2.4 (2) │ │ │ │ - 103: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ - 104: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ - 105: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub_1 │ │ │ │ - 106: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add_1 │ │ │ │ - 107: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ - 108: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mod_1 │ │ │ │ - 109: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub │ │ │ │ - 110: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add │ │ │ │ - 111: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_divrem_1 │ │ │ │ - 112: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_cmp │ │ │ │ - 113: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_xor_n │ │ │ │ - 114: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_ior_n │ │ │ │ - 115: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_andn_n │ │ │ │ - 116: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_and_n │ │ │ │ - 117: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_invert │ │ │ │ - 118: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm_sec │ │ │ │ - 119: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm │ │ │ │ - 120: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_nextprime │ │ │ │ - 121: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_probab_prime_p │ │ │ │ - 122: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_export │ │ │ │ - 123: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_sizeinbase │ │ │ │ - 124: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_tdiv_qr │ │ │ │ - 125: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcdext │ │ │ │ - 126: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_clear │ │ │ │ - 127: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcd │ │ │ │ - 128: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_init │ │ │ │ - 129: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_gcd_1 │ │ │ │ - 130: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d_2exp │ │ │ │ - 131: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d │ │ │ │ - 132: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_lshift │ │ │ │ - 133: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_rshift │ │ │ │ - 134: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_create@GLIBC_2.4 (2) │ │ │ │ - 135: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_ctl@GLIBC_2.4 (2) │ │ │ │ - 136: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_wait@GLIBC_2.4 (2) │ │ │ │ - 137: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd@GLIBC_2.7 (8) │ │ │ │ - 138: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd_write@GLIBC_2.7 (8) │ │ │ │ - 139: 00000000 0 FUNC GLOBAL DEFAULT UND __xpg_strerror_r@GLIBC_2.4 (2) │ │ │ │ - 140: 00000000 0 FUNC GLOBAL DEFAULT UND poll@GLIBC_2.4 (2) │ │ │ │ - 141: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_close@GLIBC_2.4 (2) │ │ │ │ - 142: 00000000 0 FUNC GLOBAL DEFAULT UND iconv@GLIBC_2.4 (2) │ │ │ │ - 143: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_open@GLIBC_2.4 (2) │ │ │ │ - 144: 00000000 0 FUNC GLOBAL DEFAULT UND creat@GLIBC_2.4 (2) │ │ │ │ - 145: 00000000 0 FUNC GLOBAL DEFAULT UND umask@GLIBC_2.4 (2) │ │ │ │ - 146: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (2) │ │ │ │ - 147: 00000000 0 FUNC GLOBAL DEFAULT UND sigprocmask@GLIBC_2.4 (2) │ │ │ │ - 148: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (2) │ │ │ │ - 149: 00000000 0 FUNC GLOBAL DEFAULT UND mkfifo@GLIBC_2.4 (2) │ │ │ │ - 150: 00000000 0 FUNC GLOBAL DEFAULT UND lseek64@GLIBC_2.4 (2) │ │ │ │ - 151: 00000000 0 FUNC GLOBAL DEFAULT UND __utime64@GLIBC_2.34 (3) │ │ │ │ - 152: 00000000 0 FUNC GLOBAL DEFAULT UND isatty@GLIBC_2.4 (2) │ │ │ │ - 153: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (2) │ │ │ │ - 154: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (2) │ │ │ │ - 155: 00000000 0 FUNC GLOBAL DEFAULT UND nl_langinfo@GLIBC_2.4 (2) │ │ │ │ - 156: 00000000 0 FUNC GLOBAL DEFAULT UND ftruncate64@GLIBC_2.4 (2) │ │ │ │ - 157: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (3) │ │ │ │ - 158: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (3) │ │ │ │ - 159: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (2) │ │ │ │ - 160: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (3) │ │ │ │ - 161: 00000000 0 FUNC GLOBAL DEFAULT UND pipe2@GLIBC_2.9 (9) │ │ │ │ - 162: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (10) │ │ │ │ - 163: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (3) │ │ │ │ - 164: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (3) │ │ │ │ - 165: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (3) │ │ │ │ - 166: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (3) │ │ │ │ - 167: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (3) │ │ │ │ - 168: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (3) │ │ │ │ - 169: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (3) │ │ │ │ - 170: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (11) │ │ │ │ - 171: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (3) │ │ │ │ - 172: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_void@LIBFFI_BASE_8.0 (15) │ │ │ │ - 173: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint8@LIBFFI_BASE_8.0 (15) │ │ │ │ - 174: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint8@LIBFFI_BASE_8.0 (15) │ │ │ │ - 175: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint16@LIBFFI_BASE_8.0 (15) │ │ │ │ - 176: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint16@LIBFFI_BASE_8.0 (15) │ │ │ │ - 177: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint32@LIBFFI_BASE_8.0 (15) │ │ │ │ - 178: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint32@LIBFFI_BASE_8.0 (15) │ │ │ │ - 179: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint64@LIBFFI_BASE_8.0 (15) │ │ │ │ - 180: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint64@LIBFFI_BASE_8.0 (15) │ │ │ │ - 181: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_double@LIBFFI_BASE_8.0 (15) │ │ │ │ - 182: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_float@LIBFFI_BASE_8.0 (15) │ │ │ │ - 183: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_pointer@LIBFFI_BASE_8.0 (15) │ │ │ │ - 184: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (2) │ │ │ │ - 185: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (2) │ │ │ │ - 186: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (2) │ │ │ │ - 187: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (2) │ │ │ │ - 188: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (2) │ │ │ │ - 189: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (2) │ │ │ │ - 190: 00000000 0 FUNC GLOBAL DEFAULT UND log@GLIBC_2.29 (19) │ │ │ │ - 191: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (20) │ │ │ │ - 192: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (20) │ │ │ │ - 193: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (20) │ │ │ │ - 194: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (20) │ │ │ │ - 195: 00000000 0 FUNC GLOBAL DEFAULT UND log1pf@GLIBC_2.4 (20) │ │ │ │ - 196: 00000000 0 FUNC GLOBAL DEFAULT UND coshf@GLIBC_2.4 (20) │ │ │ │ - 197: 00000000 0 FUNC GLOBAL DEFAULT UND expm1f@GLIBC_2.4 (20) │ │ │ │ - 198: 00000000 0 FUNC GLOBAL DEFAULT UND expf@GLIBC_2.27 (21) │ │ │ │ - 199: 00000000 0 FUNC GLOBAL DEFAULT UND asinhf@GLIBC_2.4 (20) │ │ │ │ - 200: 00000000 0 FUNC GLOBAL DEFAULT UND ceil@GLIBC_2.4 (20) │ │ │ │ - 201: 00000000 0 FUNC GLOBAL DEFAULT UND acosh@GLIBC_2.4 (20) │ │ │ │ - 202: 00000000 0 FUNC GLOBAL DEFAULT UND acosf@GLIBC_2.4 (20) │ │ │ │ - 203: 00000000 0 FUNC GLOBAL DEFAULT UND tanhf@GLIBC_2.4 (20) │ │ │ │ - 204: 00000000 0 FUNC GLOBAL DEFAULT UND exp@GLIBC_2.29 (19) │ │ │ │ - 205: 00000000 0 FUNC GLOBAL DEFAULT UND sincos@GLIBC_2.4 (20) │ │ │ │ - 206: 00000000 0 FUNC GLOBAL DEFAULT UND powf@GLIBC_2.27 (21) │ │ │ │ - 207: 00000000 0 FUNC GLOBAL DEFAULT UND log1p@GLIBC_2.4 (20) │ │ │ │ - 208: 00000000 0 FUNC GLOBAL DEFAULT UND sin@GLIBC_2.4 (20) │ │ │ │ - 209: 00000000 0 FUNC GLOBAL DEFAULT UND asinh@GLIBC_2.4 (20) │ │ │ │ - 210: 00000000 0 FUNC GLOBAL DEFAULT UND asinf@GLIBC_2.4 (20) │ │ │ │ - 211: 00000000 0 FUNC GLOBAL DEFAULT UND sinhf@GLIBC_2.4 (20) │ │ │ │ - 212: 00000000 0 FUNC GLOBAL DEFAULT UND tanh@GLIBC_2.4 (20) │ │ │ │ - 213: 00000000 0 FUNC GLOBAL DEFAULT UND tanf@GLIBC_2.4 (20) │ │ │ │ - 214: 00000000 0 FUNC GLOBAL DEFAULT UND pow@GLIBC_2.29 (19) │ │ │ │ - 215: 00000000 0 FUNC GLOBAL DEFAULT UND sincosf@GLIBC_2.4 (20) │ │ │ │ - 216: 00000000 0 FUNC GLOBAL DEFAULT UND logf@GLIBC_2.27 (21) │ │ │ │ - 217: 00000000 0 FUNC GLOBAL DEFAULT UND tan@GLIBC_2.4 (20) │ │ │ │ - 218: 00000000 0 FUNC GLOBAL DEFAULT UND expm1@GLIBC_2.4 (20) │ │ │ │ - 219: 00000000 0 FUNC GLOBAL DEFAULT UND asin@GLIBC_2.4 (20) │ │ │ │ - 220: 00000000 0 FUNC GLOBAL DEFAULT UND log2@GLIBC_2.29 (19) │ │ │ │ - 221: 00000000 0 FUNC GLOBAL DEFAULT UND ldexp@GLIBC_2.4 (20) │ │ │ │ - 222: 00000000 0 FUNC GLOBAL DEFAULT UND atan@GLIBC_2.4 (20) │ │ │ │ - 223: 00000000 0 FUNC GLOBAL DEFAULT UND cos@GLIBC_2.4 (20) │ │ │ │ - 224: 00000000 0 FUNC GLOBAL DEFAULT UND cosh@GLIBC_2.4 (20) │ │ │ │ - 225: 00000000 0 FUNC GLOBAL DEFAULT UND atanh@GLIBC_2.4 (20) │ │ │ │ - 226: 00000000 0 FUNC GLOBAL DEFAULT UND cosf@GLIBC_2.4 (20) │ │ │ │ - 227: 00000000 0 FUNC GLOBAL DEFAULT UND atanf@GLIBC_2.4 (20) │ │ │ │ - 228: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (2) │ │ │ │ - 229: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (2) │ │ │ │ - 230: 00000000 0 FUNC GLOBAL DEFAULT UND acoshf@GLIBC_2.4 (20) │ │ │ │ - 231: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (2) │ │ │ │ - 232: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ - 233: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ - 234: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ - 235: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (2) │ │ │ │ - 236: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (2) │ │ │ │ - 237: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (3) │ │ │ │ - 238: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addchdir_np@GLIBC_2.29 (12) │ │ │ │ - 239: 00000000 0 FUNC GLOBAL DEFAULT UND getpgid@GLIBC_2.4 (2) │ │ │ │ - 240: 00000000 0 FUNC GLOBAL DEFAULT UND killpg@GLIBC_2.4 (2) │ │ │ │ - 241: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (2) │ │ │ │ - 242: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (2) │ │ │ │ - 243: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (2) │ │ │ │ - 244: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (2) │ │ │ │ - 245: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (2) │ │ │ │ - 246: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (2) │ │ │ │ - 247: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (2) │ │ │ │ - 248: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (2) │ │ │ │ - 249: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (2) │ │ │ │ - 250: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addopen@GLIBC_2.4 (2) │ │ │ │ - 251: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (2) │ │ │ │ - 252: 00000000 0 FUNC GLOBAL DEFAULT UND execvp@GLIBC_2.4 (2) │ │ │ │ - 253: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (2) │ │ │ │ - 254: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_adddup2@GLIBC_2.4 (2) │ │ │ │ - 255: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addclose@GLIBC_2.4 (2) │ │ │ │ - 256: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_init@GLIBC_2.4 (2) │ │ │ │ - 257: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (2) │ │ │ │ - 258: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_init@GLIBC_2.4 (2) │ │ │ │ - 259: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (2) │ │ │ │ - 260: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_destroy@GLIBC_2.4 (2) │ │ │ │ - 261: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (2) │ │ │ │ - 262: 00000000 0 FUNC GLOBAL DEFAULT UND initgroups@GLIBC_2.4 (2) │ │ │ │ - 263: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (2) │ │ │ │ - 264: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (2) │ │ │ │ - 265: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_destroy@GLIBC_2.4 (2) │ │ │ │ - 266: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (2) │ │ │ │ - 267: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setflags@GLIBC_2.4 (2) │ │ │ │ - 268: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setsigdefault@GLIBC_2.4 (2) │ │ │ │ - 269: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (2) │ │ │ │ - 270: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (2) │ │ │ │ - 271: 00000000 0 FUNC GLOBAL DEFAULT UND setpgid@GLIBC_2.4 (2) │ │ │ │ - 272: 00000000 0 FUNC GLOBAL DEFAULT UND setsid@GLIBC_2.4 (2) │ │ │ │ - 273: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (2) │ │ │ │ - 274: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (2) │ │ │ │ - 275: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnp@GLIBC_2.15 (13) │ │ │ │ - 276: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (2) │ │ │ │ - 277: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (2) │ │ │ │ - 278: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (2) │ │ │ │ - 279: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (2) │ │ │ │ - 280: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (2) │ │ │ │ - 281: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (2) │ │ │ │ - 282: 00000000 0 FUNC GLOBAL DEFAULT UND sigismember@GLIBC_2.4 (2) │ │ │ │ - 283: 00000000 0 FUNC GLOBAL DEFAULT UND alarm@GLIBC_2.4 (2) │ │ │ │ - 284: 00000000 0 FUNC GLOBAL DEFAULT UND sigsuspend@GLIBC_2.4 (2) │ │ │ │ - 285: 00000000 0 FUNC GLOBAL DEFAULT UND sigpending@GLIBC_2.4 (2) │ │ │ │ - 286: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (2) │ │ │ │ - 287: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (2) │ │ │ │ - 288: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (2) │ │ │ │ - 289: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (2) │ │ │ │ - 290: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (2) │ │ │ │ - 291: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (2) │ │ │ │ - 292: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (2) │ │ │ │ - 293: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (2) │ │ │ │ - 294: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (2) │ │ │ │ - 295: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (2) │ │ │ │ - 296: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (2) │ │ │ │ - 297: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (2) │ │ │ │ - 298: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (2) │ │ │ │ - 299: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (2) │ │ │ │ - 300: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (2) │ │ │ │ - 301: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (2) │ │ │ │ - 302: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (2) │ │ │ │ - 303: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (2) │ │ │ │ - 304: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (2) │ │ │ │ - 305: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (2) │ │ │ │ - 306: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (2) │ │ │ │ - 307: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (2) │ │ │ │ - 308: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (2) │ │ │ │ - 309: 00000000 0 FUNC GLOBAL DEFAULT UND link@GLIBC_2.4 (2) │ │ │ │ - 310: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (2) │ │ │ │ - 311: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (2) │ │ │ │ - 312: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (2) │ │ │ │ - 313: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (2) │ │ │ │ - 314: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (2) │ │ │ │ - 315: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (2) │ │ │ │ - 316: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (2) │ │ │ │ - 317: 00000000 0 FUNC GLOBAL DEFAULT UND clearenv@GLIBC_2.4 (2) │ │ │ │ - 318: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (2) │ │ │ │ - 319: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (2) │ │ │ │ - 320: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (2) │ │ │ │ - 321: 00000000 0 FUNC GLOBAL DEFAULT UND fdopendir@GLIBC_2.4 (2) │ │ │ │ - 322: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (2) │ │ │ │ - 323: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (2) │ │ │ │ - 324: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (2) │ │ │ │ - 325: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (2) │ │ │ │ - 326: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (2) │ │ │ │ - 327: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (14) │ │ │ │ - 328: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (2) │ │ │ │ - 329: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (2) │ │ │ │ - 330: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (2) │ │ │ │ - 331: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (2) │ │ │ │ - 332: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (2) │ │ │ │ - 333: 00000000 0 FUNC GLOBAL DEFAULT UND times@GLIBC_2.4 (2) │ │ │ │ - 334: 00000000 0 FUNC GLOBAL DEFAULT UND getpriority@GLIBC_2.4 (2) │ │ │ │ - 335: 00000000 0 FUNC GLOBAL DEFAULT UND setpriority@GLIBC_2.4 (2) │ │ │ │ - 336: 00000000 0 FUNC GLOBAL DEFAULT UND nice@GLIBC_2.4 (2) │ │ │ │ - 337: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (2) │ │ │ │ - 338: 00000000 0 FUNC GLOBAL DEFAULT UND getpgrp@GLIBC_2.4 (2) │ │ │ │ - 339: 00000000 0 FUNC GLOBAL DEFAULT UND getppid@GLIBC_2.4 (2) │ │ │ │ - 340: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (2) │ │ │ │ - 341: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (2) │ │ │ │ - 342: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (2) │ │ │ │ - 343: 0000c2dc 0 FUNC GLOBAL DEFAULT UND ffi_call@LIBFFI_BASE_8.0 (15) │ │ │ │ - 344: 0000b8f8 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (2) │ │ │ │ - 345: 0000b6dc 0 FUNC GLOBAL DEFAULT UND ffi_prep_cif@LIBFFI_BASE_8.0 (15) │ │ │ │ + 1: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint32@LIBFFI_BASE_8.0 (2) │ │ │ │ + 2: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint16@LIBFFI_BASE_8.0 (2) │ │ │ │ + 3: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint8@LIBFFI_BASE_8.0 (2) │ │ │ │ + 4: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint32@LIBFFI_BASE_8.0 (2) │ │ │ │ + 5: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint8@LIBFFI_BASE_8.0 (2) │ │ │ │ + 6: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint64@LIBFFI_BASE_8.0 (2) │ │ │ │ + 7: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint16@LIBFFI_BASE_8.0 (2) │ │ │ │ + 8: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_void@LIBFFI_BASE_8.0 (2) │ │ │ │ + 9: 00000000 0 FUNC GLOBAL DEFAULT UND __cxa_atexit@GLIBC_2.4 (4) │ │ │ │ + 10: 00000000 0 FUNC GLOBAL DEFAULT UND __libc_start_main@GLIBC_2.34 (5) │ │ │ │ + 11: 00000000 0 FUNC GLOBAL DEFAULT UND ftell@GLIBC_2.4 (4) │ │ │ │ + 12: 00000000 0 FUNC GLOBAL DEFAULT UND feof@GLIBC_2.4 (4) │ │ │ │ + 13: 00000000 0 FUNC GLOBAL DEFAULT UND fread@GLIBC_2.4 (4) │ │ │ │ + 14: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_sscanf@GLIBC_2.38 (6) │ │ │ │ + 15: 00000000 0 FUNC GLOBAL DEFAULT UND regexec@GLIBC_2.4 (4) │ │ │ │ + 16: 00000000 0 FUNC GLOBAL DEFAULT UND mprotect@GLIBC_2.4 (4) │ │ │ │ + 17: 00000000 0 FUNC GLOBAL DEFAULT UND fgets@GLIBC_2.4 (4) │ │ │ │ + 18: 00000000 0 FUNC GLOBAL DEFAULT UND dl_iterate_phdr@GLIBC_2.4 (4) │ │ │ │ + 19: 00000000 0 FUNC GLOBAL DEFAULT UND dlinfo@GLIBC_2.34 (5) │ │ │ │ + 20: 00000000 0 FUNC GLOBAL DEFAULT UND dlopen@GLIBC_2.34 (5) │ │ │ │ + 21: 00000000 0 FUNC GLOBAL DEFAULT UND dlclose@GLIBC_2.34 (5) │ │ │ │ + 22: 00000000 0 FUNC GLOBAL DEFAULT UND fseek@GLIBC_2.4 (4) │ │ │ │ + 23: 00000000 0 FUNC GLOBAL DEFAULT UND fputs@GLIBC_2.4 (4) │ │ │ │ + 24: 00000000 0 FUNC GLOBAL DEFAULT UND dirname@GLIBC_2.4 (4) │ │ │ │ + 25: 00000000 0 FUNC GLOBAL DEFAULT UND newlocale@GLIBC_2.4 (4) │ │ │ │ + 26: 00000000 0 FUNC GLOBAL DEFAULT UND uselocale@GLIBC_2.4 (4) │ │ │ │ + 27: 00000000 0 FUNC GLOBAL DEFAULT UND freelocale@GLIBC_2.4 (4) │ │ │ │ + 28: 00000000 0 FUNC GLOBAL DEFAULT UND regfree@GLIBC_2.4 (4) │ │ │ │ + 29: 00000000 0 FUNC GLOBAL DEFAULT UND regcomp@GLIBC_2.4 (4) │ │ │ │ + 30: 00000000 0 FUNC GLOBAL DEFAULT UND dlsym@GLIBC_2.34 (5) │ │ │ │ + 31: 00000000 0 FUNC GLOBAL DEFAULT UND dlerror@GLIBC_2.34 (5) │ │ │ │ + 32: 00000000 0 FUNC GLOBAL DEFAULT UND getc@GLIBC_2.4 (4) │ │ │ │ + 33: 00000000 0 FUNC GLOBAL DEFAULT UND sched_getaffinity@GLIBC_2.4 (4) │ │ │ │ + 34: 00000000 0 FUNC GLOBAL DEFAULT UND sched_setaffinity@GLIBC_2.4 (4) │ │ │ │ + 35: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_init@GLIBC_2.4 (4) │ │ │ │ + 36: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_destroy@GLIBC_2.4 (4) │ │ │ │ + 37: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_exit@GLIBC_2.4 (4) │ │ │ │ + 38: 00000000 0 FUNC GLOBAL DEFAULT UND sched_yield@GLIBC_2.4 (4) │ │ │ │ + 39: 00000000 0 FUNC GLOBAL DEFAULT UND syscall@GLIBC_2.4 (4) │ │ │ │ + 40: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_kill@GLIBC_2.34 (5) │ │ │ │ + 41: 00000000 0 FUNC GLOBAL DEFAULT UND numa_run_on_node@libnuma_1.1 (17) │ │ │ │ + 42: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_delete@GLIBC_2.34 (5) │ │ │ │ + 43: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setspecific@GLIBC_2.34 (5) │ │ │ │ + 44: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_getspecific@GLIBC_2.34 (5) │ │ │ │ + 45: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_create@GLIBC_2.34 (5) │ │ │ │ + 46: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_create@GLIBC_2.34 (5) │ │ │ │ + 47: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_cond_timedwait64@GLIBC_2.34 (5) │ │ │ │ + 48: 00000000 0 FUNC GLOBAL DEFAULT UND madvise@GLIBC_2.4 (4) │ │ │ │ + 49: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_wait@GLIBC_2.4 (4) │ │ │ │ + 50: 00000000 0 FUNC GLOBAL DEFAULT UND munmap@GLIBC_2.4 (4) │ │ │ │ + 51: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_signal@GLIBC_2.4 (4) │ │ │ │ + 52: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_broadcast@GLIBC_2.4 (4) │ │ │ │ + 53: 00000000 0 FUNC GLOBAL DEFAULT UND mmap64@GLIBC_2.4 (4) │ │ │ │ + 54: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_destroy@GLIBC_2.4 (4) │ │ │ │ + 55: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_destroy@GLIBC_2.4 (4) │ │ │ │ + 56: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_init@GLIBC_2.4 (4) │ │ │ │ + 57: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_setclock@GLIBC_2.34 (5) │ │ │ │ + 58: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_init@GLIBC_2.4 (4) │ │ │ │ + 59: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setname_np@GLIBC_2.34 (5) │ │ │ │ + 60: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_self@GLIBC_2.4 (4) │ │ │ │ + 61: 00000000 0 FUNC GLOBAL DEFAULT UND numa_bitmask_free@libnuma_1.2 (18) │ │ │ │ + 62: 00000000 0 FUNC GLOBAL DEFAULT UND numa_get_mems_allowed@libnuma_1.2 (18) │ │ │ │ + 63: 00000000 0 FUNC GLOBAL DEFAULT UND numa_num_configured_nodes@libnuma_1.2 (18) │ │ │ │ + 64: 00000000 0 FUNC GLOBAL DEFAULT UND numa_available@libnuma_1.1 (17) │ │ │ │ + 65: 00000000 0 FUNC GLOBAL DEFAULT UND mbind@libnuma_1.1 (17) │ │ │ │ + 66: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_detach@GLIBC_2.34 (5) │ │ │ │ + 67: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_join@GLIBC_2.34 (5) │ │ │ │ + 68: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_sigmask@GLIBC_2.32 (7) │ │ │ │ + 69: 00000000 0 FUNC GLOBAL DEFAULT UND __timerfd_settime64@GLIBC_2.34 (5) │ │ │ │ + 70: 00000000 0 FUNC GLOBAL DEFAULT UND timerfd_create@GLIBC_2.8 (8) │ │ │ │ + 71: 00000000 0 FUNC GLOBAL DEFAULT UND __gettimeofday64@GLIBC_2.34 (5) │ │ │ │ + 72: 00000000 0 FUNC GLOBAL DEFAULT UND __getrusage64@GLIBC_2.34 (5) │ │ │ │ + 73: 00000000 0 FUNC GLOBAL DEFAULT UND clock_getcpuclockid@GLIBC_2.17 (9) │ │ │ │ + 74: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 (3) │ │ │ │ + 75: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_alloc@LIBFFI_CLOSURE_8.0 (3) │ │ │ │ + 76: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_free@LIBFFI_CLOSURE_8.0 (3) │ │ │ │ + 77: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (4) │ │ │ │ + 78: 00000000 0 FUNC GLOBAL DEFAULT UND stpcpy@GLIBC_2.4 (4) │ │ │ │ + 79: 00000000 0 FUNC GLOBAL DEFAULT UND vsnprintf@GLIBC_2.4 (4) │ │ │ │ + 80: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (4) │ │ │ │ + 81: 00000000 0 FUNC GLOBAL DEFAULT UND strnlen@GLIBC_2.4 (4) │ │ │ │ + 82: 00000000 0 FUNC GLOBAL DEFAULT UND posix_memalign@GLIBC_2.4 (4) │ │ │ │ + 83: 00000000 0 FUNC GLOBAL DEFAULT UND printf@GLIBC_2.4 (4) │ │ │ │ + 84: 00000000 0 FUNC GLOBAL DEFAULT UND puts@GLIBC_2.4 (4) │ │ │ │ + 85: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (4) │ │ │ │ + 86: 00000000 0 FUNC GLOBAL DEFAULT UND __ctime64_r@GLIBC_2.34 (5) │ │ │ │ + 87: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (5) │ │ │ │ + 88: 00000000 0 FUNC GLOBAL DEFAULT UND __nanosleep64@GLIBC_2.34 (5) │ │ │ │ + 89: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (4) │ │ │ │ + 90: 00000000 0 FUNC GLOBAL DEFAULT UND strerror@GLIBC_2.4 (4) │ │ │ │ + 91: 00000000 0 FUNC GLOBAL DEFAULT UND fprintf@GLIBC_2.4 (4) │ │ │ │ + 92: 00000000 0 FUNC GLOBAL DEFAULT UND fputc@GLIBC_2.4 (4) │ │ │ │ + 93: 00000000 0 OBJECT GLOBAL DEFAULT UND stderr@GLIBC_2.4 (4) │ │ │ │ + 94: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (4) │ │ │ │ + 95: 00000000 0 FUNC GLOBAL DEFAULT UND strdup@GLIBC_2.4 (4) │ │ │ │ + 96: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtoul@GLIBC_2.38 (6) │ │ │ │ + 97: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtol@GLIBC_2.38 (6) │ │ │ │ + 98: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (4) │ │ │ │ + 99: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (4) │ │ │ │ + 100: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (4) │ │ │ │ + 101: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (4) │ │ │ │ + 102: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (4) │ │ │ │ + 103: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (4) │ │ │ │ + 104: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (4) │ │ │ │ + 105: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (4) │ │ │ │ + 106: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (4) │ │ │ │ + 107: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (4) │ │ │ │ + 108: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_trylock@GLIBC_2.34 (5) │ │ │ │ + 109: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_unlock@GLIBC_2.4 (4) │ │ │ │ + 110: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_lock@GLIBC_2.4 (4) │ │ │ │ + 111: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ + 112: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ + 113: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub_1 │ │ │ │ + 114: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add_1 │ │ │ │ + 115: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ + 116: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mod_1 │ │ │ │ + 117: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub │ │ │ │ + 118: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add │ │ │ │ + 119: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_divrem_1 │ │ │ │ + 120: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_cmp │ │ │ │ + 121: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_xor_n │ │ │ │ + 122: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_ior_n │ │ │ │ + 123: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_andn_n │ │ │ │ + 124: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_and_n │ │ │ │ + 125: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_invert │ │ │ │ + 126: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm_sec │ │ │ │ + 127: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm │ │ │ │ + 128: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_nextprime │ │ │ │ + 129: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_probab_prime_p │ │ │ │ + 130: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_export │ │ │ │ + 131: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_sizeinbase │ │ │ │ + 132: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_tdiv_qr │ │ │ │ + 133: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcdext │ │ │ │ + 134: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_clear │ │ │ │ + 135: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcd │ │ │ │ + 136: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_init │ │ │ │ + 137: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_gcd_1 │ │ │ │ + 138: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d_2exp │ │ │ │ + 139: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d │ │ │ │ + 140: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_lshift │ │ │ │ + 141: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_rshift │ │ │ │ + 142: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_create@GLIBC_2.4 (4) │ │ │ │ + 143: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_ctl@GLIBC_2.4 (4) │ │ │ │ + 144: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_wait@GLIBC_2.4 (4) │ │ │ │ + 145: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd@GLIBC_2.7 (10) │ │ │ │ + 146: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd_write@GLIBC_2.7 (10) │ │ │ │ + 147: 00000000 0 FUNC GLOBAL DEFAULT UND __xpg_strerror_r@GLIBC_2.4 (4) │ │ │ │ + 148: 00000000 0 FUNC GLOBAL DEFAULT UND poll@GLIBC_2.4 (4) │ │ │ │ + 149: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_close@GLIBC_2.4 (4) │ │ │ │ + 150: 00000000 0 FUNC GLOBAL DEFAULT UND iconv@GLIBC_2.4 (4) │ │ │ │ + 151: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_open@GLIBC_2.4 (4) │ │ │ │ + 152: 00000000 0 FUNC GLOBAL DEFAULT UND creat@GLIBC_2.4 (4) │ │ │ │ + 153: 00000000 0 FUNC GLOBAL DEFAULT UND umask@GLIBC_2.4 (4) │ │ │ │ + 154: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (4) │ │ │ │ + 155: 00000000 0 FUNC GLOBAL DEFAULT UND sigprocmask@GLIBC_2.4 (4) │ │ │ │ + 156: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (4) │ │ │ │ + 157: 00000000 0 FUNC GLOBAL DEFAULT UND mkfifo@GLIBC_2.4 (4) │ │ │ │ + 158: 00000000 0 FUNC GLOBAL DEFAULT UND lseek64@GLIBC_2.4 (4) │ │ │ │ + 159: 00000000 0 FUNC GLOBAL DEFAULT UND __utime64@GLIBC_2.34 (5) │ │ │ │ + 160: 00000000 0 FUNC GLOBAL DEFAULT UND isatty@GLIBC_2.4 (4) │ │ │ │ + 161: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (4) │ │ │ │ + 162: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (4) │ │ │ │ + 163: 00000000 0 FUNC GLOBAL DEFAULT UND nl_langinfo@GLIBC_2.4 (4) │ │ │ │ + 164: 00000000 0 FUNC GLOBAL DEFAULT UND ftruncate64@GLIBC_2.4 (4) │ │ │ │ + 165: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (5) │ │ │ │ + 166: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (5) │ │ │ │ + 167: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (4) │ │ │ │ + 168: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (5) │ │ │ │ + 169: 00000000 0 FUNC GLOBAL DEFAULT UND pipe2@GLIBC_2.9 (11) │ │ │ │ + 170: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (12) │ │ │ │ + 171: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (5) │ │ │ │ + 172: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (5) │ │ │ │ + 173: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (5) │ │ │ │ + 174: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (5) │ │ │ │ + 175: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (5) │ │ │ │ + 176: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (5) │ │ │ │ + 177: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (5) │ │ │ │ + 178: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (13) │ │ │ │ + 179: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (5) │ │ │ │ + 180: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (4) │ │ │ │ + 181: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (4) │ │ │ │ + 182: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (4) │ │ │ │ + 183: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (4) │ │ │ │ + 184: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (4) │ │ │ │ + 185: 00000000 0 FUNC GLOBAL DEFAULT UND log@GLIBC_2.29 (19) │ │ │ │ + 186: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (20) │ │ │ │ + 187: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (20) │ │ │ │ + 188: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (20) │ │ │ │ + 189: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (20) │ │ │ │ + 190: 00000000 0 FUNC GLOBAL DEFAULT UND log1pf@GLIBC_2.4 (20) │ │ │ │ + 191: 00000000 0 FUNC GLOBAL DEFAULT UND coshf@GLIBC_2.4 (20) │ │ │ │ + 192: 00000000 0 FUNC GLOBAL DEFAULT UND expm1f@GLIBC_2.4 (20) │ │ │ │ + 193: 00000000 0 FUNC GLOBAL DEFAULT UND expf@GLIBC_2.27 (21) │ │ │ │ + 194: 00000000 0 FUNC GLOBAL DEFAULT UND asinhf@GLIBC_2.4 (20) │ │ │ │ + 195: 00000000 0 FUNC GLOBAL DEFAULT UND ceil@GLIBC_2.4 (20) │ │ │ │ + 196: 00000000 0 FUNC GLOBAL DEFAULT UND acosh@GLIBC_2.4 (20) │ │ │ │ + 197: 00000000 0 FUNC GLOBAL DEFAULT UND acosf@GLIBC_2.4 (20) │ │ │ │ + 198: 00000000 0 FUNC GLOBAL DEFAULT UND tanhf@GLIBC_2.4 (20) │ │ │ │ + 199: 00000000 0 FUNC GLOBAL DEFAULT UND exp@GLIBC_2.29 (19) │ │ │ │ + 200: 00000000 0 FUNC GLOBAL DEFAULT UND sincos@GLIBC_2.4 (20) │ │ │ │ + 201: 00000000 0 FUNC GLOBAL DEFAULT UND powf@GLIBC_2.27 (21) │ │ │ │ + 202: 00000000 0 FUNC GLOBAL DEFAULT UND log1p@GLIBC_2.4 (20) │ │ │ │ + 203: 00000000 0 FUNC GLOBAL DEFAULT UND sin@GLIBC_2.4 (20) │ │ │ │ + 204: 00000000 0 FUNC GLOBAL DEFAULT UND asinh@GLIBC_2.4 (20) │ │ │ │ + 205: 00000000 0 FUNC GLOBAL DEFAULT UND asinf@GLIBC_2.4 (20) │ │ │ │ + 206: 00000000 0 FUNC GLOBAL DEFAULT UND sinhf@GLIBC_2.4 (20) │ │ │ │ + 207: 00000000 0 FUNC GLOBAL DEFAULT UND tanh@GLIBC_2.4 (20) │ │ │ │ + 208: 00000000 0 FUNC GLOBAL DEFAULT UND tanf@GLIBC_2.4 (20) │ │ │ │ + 209: 00000000 0 FUNC GLOBAL DEFAULT UND pow@GLIBC_2.29 (19) │ │ │ │ + 210: 00000000 0 FUNC GLOBAL DEFAULT UND sincosf@GLIBC_2.4 (20) │ │ │ │ + 211: 00000000 0 FUNC GLOBAL DEFAULT UND logf@GLIBC_2.27 (21) │ │ │ │ + 212: 00000000 0 FUNC GLOBAL DEFAULT UND tan@GLIBC_2.4 (20) │ │ │ │ + 213: 00000000 0 FUNC GLOBAL DEFAULT UND expm1@GLIBC_2.4 (20) │ │ │ │ + 214: 00000000 0 FUNC GLOBAL DEFAULT UND asin@GLIBC_2.4 (20) │ │ │ │ + 215: 00000000 0 FUNC GLOBAL DEFAULT UND log2@GLIBC_2.29 (19) │ │ │ │ + 216: 00000000 0 FUNC GLOBAL DEFAULT UND ldexp@GLIBC_2.4 (20) │ │ │ │ + 217: 00000000 0 FUNC GLOBAL DEFAULT UND atan@GLIBC_2.4 (20) │ │ │ │ + 218: 00000000 0 FUNC GLOBAL DEFAULT UND cos@GLIBC_2.4 (20) │ │ │ │ + 219: 00000000 0 FUNC GLOBAL DEFAULT UND cosh@GLIBC_2.4 (20) │ │ │ │ + 220: 00000000 0 FUNC GLOBAL DEFAULT UND atanh@GLIBC_2.4 (20) │ │ │ │ + 221: 00000000 0 FUNC GLOBAL DEFAULT UND cosf@GLIBC_2.4 (20) │ │ │ │ + 222: 00000000 0 FUNC GLOBAL DEFAULT UND atanf@GLIBC_2.4 (20) │ │ │ │ + 223: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (4) │ │ │ │ + 224: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (4) │ │ │ │ + 225: 00000000 0 FUNC GLOBAL DEFAULT UND acoshf@GLIBC_2.4 (20) │ │ │ │ + 226: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (4) │ │ │ │ + 227: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ + 228: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ + 229: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_float@LIBFFI_BASE_8.0 (2) │ │ │ │ + 230: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint64@LIBFFI_BASE_8.0 (2) │ │ │ │ + 231: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ + 232: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_pointer@LIBFFI_BASE_8.0 (2) │ │ │ │ + 233: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_double@LIBFFI_BASE_8.0 (2) │ │ │ │ + 234: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (4) │ │ │ │ + 235: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (4) │ │ │ │ + 236: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (5) │ │ │ │ + 237: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (4) │ │ │ │ + 238: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addchdir_np@GLIBC_2.29 (14) │ │ │ │ + 239: 00000000 0 FUNC GLOBAL DEFAULT UND getpgid@GLIBC_2.4 (4) │ │ │ │ + 240: 00000000 0 FUNC GLOBAL DEFAULT UND killpg@GLIBC_2.4 (4) │ │ │ │ + 241: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (4) │ │ │ │ + 242: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (4) │ │ │ │ + 243: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (4) │ │ │ │ + 244: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (4) │ │ │ │ + 245: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (4) │ │ │ │ + 246: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (4) │ │ │ │ + 247: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (4) │ │ │ │ + 248: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (4) │ │ │ │ + 249: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (4) │ │ │ │ + 250: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addopen@GLIBC_2.4 (4) │ │ │ │ + 251: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (4) │ │ │ │ + 252: 00000000 0 FUNC GLOBAL DEFAULT UND execvp@GLIBC_2.4 (4) │ │ │ │ + 253: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (4) │ │ │ │ + 254: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_adddup2@GLIBC_2.4 (4) │ │ │ │ + 255: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_addclose@GLIBC_2.4 (4) │ │ │ │ + 256: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_init@GLIBC_2.4 (4) │ │ │ │ + 257: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (4) │ │ │ │ + 258: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_init@GLIBC_2.4 (4) │ │ │ │ + 259: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (4) │ │ │ │ + 260: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawn_file_actions_destroy@GLIBC_2.4 (4) │ │ │ │ + 261: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (4) │ │ │ │ + 262: 00000000 0 FUNC GLOBAL DEFAULT UND initgroups@GLIBC_2.4 (4) │ │ │ │ + 263: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (4) │ │ │ │ + 264: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (4) │ │ │ │ + 265: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_destroy@GLIBC_2.4 (4) │ │ │ │ + 266: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (4) │ │ │ │ + 267: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setflags@GLIBC_2.4 (4) │ │ │ │ + 268: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnattr_setsigdefault@GLIBC_2.4 (4) │ │ │ │ + 269: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (4) │ │ │ │ + 270: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (4) │ │ │ │ + 271: 00000000 0 FUNC GLOBAL DEFAULT UND setpgid@GLIBC_2.4 (4) │ │ │ │ + 272: 00000000 0 FUNC GLOBAL DEFAULT UND setsid@GLIBC_2.4 (4) │ │ │ │ + 273: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (4) │ │ │ │ + 274: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (4) │ │ │ │ + 275: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnp@GLIBC_2.15 (15) │ │ │ │ + 276: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (4) │ │ │ │ + 277: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (4) │ │ │ │ + 278: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (4) │ │ │ │ + 279: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (4) │ │ │ │ + 280: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (4) │ │ │ │ + 281: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (4) │ │ │ │ + 282: 00000000 0 FUNC GLOBAL DEFAULT UND sigismember@GLIBC_2.4 (4) │ │ │ │ + 283: 00000000 0 FUNC GLOBAL DEFAULT UND alarm@GLIBC_2.4 (4) │ │ │ │ + 284: 00000000 0 FUNC GLOBAL DEFAULT UND sigsuspend@GLIBC_2.4 (4) │ │ │ │ + 285: 00000000 0 FUNC GLOBAL DEFAULT UND sigpending@GLIBC_2.4 (4) │ │ │ │ + 286: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (4) │ │ │ │ + 287: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (4) │ │ │ │ + 288: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (4) │ │ │ │ + 289: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (4) │ │ │ │ + 290: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (4) │ │ │ │ + 291: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (4) │ │ │ │ + 292: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (4) │ │ │ │ + 293: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (4) │ │ │ │ + 294: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (4) │ │ │ │ + 295: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (4) │ │ │ │ + 296: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (4) │ │ │ │ + 297: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (4) │ │ │ │ + 298: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (4) │ │ │ │ + 299: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (4) │ │ │ │ + 300: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (4) │ │ │ │ + 301: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (4) │ │ │ │ + 302: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (4) │ │ │ │ + 303: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (4) │ │ │ │ + 304: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (4) │ │ │ │ + 305: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (4) │ │ │ │ + 306: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (4) │ │ │ │ + 307: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (4) │ │ │ │ + 308: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (4) │ │ │ │ + 309: 00000000 0 FUNC GLOBAL DEFAULT UND link@GLIBC_2.4 (4) │ │ │ │ + 310: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (4) │ │ │ │ + 311: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (4) │ │ │ │ + 312: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (4) │ │ │ │ + 313: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (4) │ │ │ │ + 314: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (4) │ │ │ │ + 315: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (4) │ │ │ │ + 316: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (4) │ │ │ │ + 317: 00000000 0 FUNC GLOBAL DEFAULT UND clearenv@GLIBC_2.4 (4) │ │ │ │ + 318: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (4) │ │ │ │ + 319: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (4) │ │ │ │ + 320: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (4) │ │ │ │ + 321: 00000000 0 FUNC GLOBAL DEFAULT UND fdopendir@GLIBC_2.4 (4) │ │ │ │ + 322: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (4) │ │ │ │ + 323: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (4) │ │ │ │ + 324: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (4) │ │ │ │ + 325: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (4) │ │ │ │ + 326: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (4) │ │ │ │ + 327: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (16) │ │ │ │ + 328: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (4) │ │ │ │ + 329: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (4) │ │ │ │ + 330: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (4) │ │ │ │ + 331: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (4) │ │ │ │ + 332: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (4) │ │ │ │ + 333: 00000000 0 FUNC GLOBAL DEFAULT UND times@GLIBC_2.4 (4) │ │ │ │ + 334: 00000000 0 FUNC GLOBAL DEFAULT UND getpriority@GLIBC_2.4 (4) │ │ │ │ + 335: 00000000 0 FUNC GLOBAL DEFAULT UND setpriority@GLIBC_2.4 (4) │ │ │ │ + 336: 00000000 0 FUNC GLOBAL DEFAULT UND nice@GLIBC_2.4 (4) │ │ │ │ + 337: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (4) │ │ │ │ + 338: 00000000 0 FUNC GLOBAL DEFAULT UND getpgrp@GLIBC_2.4 (4) │ │ │ │ + 339: 00000000 0 FUNC GLOBAL DEFAULT UND getppid@GLIBC_2.4 (4) │ │ │ │ + 340: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (4) │ │ │ │ + 341: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (4) │ │ │ │ + 342: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (4) │ │ │ │ + 343: 0000c2dc 0 FUNC GLOBAL DEFAULT UND ffi_call@LIBFFI_BASE_8.0 (2) │ │ │ │ + 344: 0000b8f8 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (4) │ │ │ │ + 345: 0000b6d0 0 FUNC GLOBAL DEFAULT UND ffi_prep_cif@LIBFFI_BASE_8.0 (2) │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -1,91 +1,91 @@ │ │ │ │ │ │ │ │ Relocation section '.rel.dyn' at offset 0x2bd4 contains 45 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -0477aa6c 00005515 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ -0477aa48 00006015 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ -0477aeb8 00009d15 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -0477aeb0 00009e15 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -0477aeac 0000aa15 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ -0477aeb4 0000ab15 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -04641b10 0000ac02 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -0476c910 0000ac02 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -0477aba8 0000ac15 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -04641b20 0000ad02 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -0476c9a0 0000ad02 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -0477aba0 0000ad15 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -04641b18 0000ae02 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -0476c9b0 0000ae02 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -0477abb8 0000ae15 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -04641b30 0000af02 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -0476c980 0000af02 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -0477abc0 0000af15 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -04641b28 0000b002 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -0476c990 0000b002 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -0477abac 0000b015 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -04641b40 0000b102 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -0476c960 0000b102 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -0477abbc 0000b115 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -04641b38 0000b202 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -0476c970 0000b202 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -0477aba4 0000b215 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -04641b50 0000b302 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -0476c940 0000b302 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -0477abc4 0000b315 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -04641b48 0000b402 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -0476c950 0000b402 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -0477abb4 0000b415 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -04641b60 0000b502 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -0476c930 0000b502 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -0477abcc 0000b515 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -04641b58 0000b602 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -0476c920 0000b602 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -0477abc8 0000b615 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -04641b68 0000b702 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -0476c9c0 0000b702 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -0477abb0 0000b715 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -0476ca18 0000ea15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ +045bbfc0 00000102 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +0476c960 00000102 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +0477abbc 00000115 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +045bbfa8 00000202 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +0476c990 00000202 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +0477abac 00000215 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +045bbfa0 00000302 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +0476c9a0 00000302 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +0477aba0 00000315 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +045bbfb8 00000402 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +0476c970 00000402 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +0477aba4 00000415 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +045bbf98 00000502 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +0476c9b0 00000502 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +0477abb8 00000515 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +045bbfc8 00000602 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +0476c950 00000602 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +0477abb4 00000615 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +045bbfb0 00000702 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +0476c980 00000702 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +0477abc0 00000715 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +045bbf90 00000802 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +0476c910 00000802 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +0477aba8 00000815 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +0477aa6c 00005d15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ +0477aa48 00006815 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ +0477aeb8 0000a515 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +0477aeb0 0000a615 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +0477aeac 0000b215 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ +0477aeb4 0000b315 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +045bbfd8 0000e502 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +0476c920 0000e502 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +0477abc8 0000e515 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +045bbfd0 0000e602 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +0476c940 0000e602 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +0477abc4 0000e615 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +0476ca18 0000e715 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ +045bbfe8 0000e802 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +0476c9c0 0000e802 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +0477abb0 0000e815 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +045bbfe0 0000e902 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +0476c930 0000e902 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +0477abcc 0000e915 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ 04779470 00010e15 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ -04779ab0 00015815 R_ARM_GLOB_DAT 0000b8f8 free@GLIBC_2.4 │ │ │ │ +04779978 00015815 R_ARM_GLOB_DAT 0000b8f8 free@GLIBC_2.4 │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x2d3c contains 289 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -0477af0c 00000216 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ -0477af10 0000ec16 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ -0477af14 0000ea16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ -0477af18 0000bd16 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ -0477af1c 0000bc16 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ -0477af20 0000bb16 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ -0477af24 0000b916 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ -0477af28 0000ba16 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ -0477af2c 0000be16 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ -0477af30 0000b816 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ -0477af34 00015916 R_ARM_JUMP_SLOT 0000b6dc ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ +0477af0c 00000a16 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ +0477af10 0000eb16 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ +0477af14 0000e716 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ +0477af18 0000b816 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ +0477af1c 0000b716 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ +0477af20 0000b616 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ +0477af24 0000b416 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ +0477af28 0000b516 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ +0477af2c 0000b916 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ +0477af30 00015916 R_ARM_JUMP_SLOT 0000b6d0 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ +0477af34 0000ed16 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ 0477af38 0000ef16 R_ARM_JUMP_SLOT 00000000 getpgid@GLIBC_2.4 │ │ │ │ 0477af3c 0000f016 R_ARM_JUMP_SLOT 00000000 killpg@GLIBC_2.4 │ │ │ │ 0477af40 0000f216 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ 0477af44 0000f116 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ 0477af48 0000f316 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ -0477af4c 0000a016 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ +0477af4c 0000a816 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ 0477af50 0000f516 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ 0477af54 0000f416 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ 0477af58 0000f716 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ 0477af5c 0000f616 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ 0477af60 0000f916 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ 0477af64 0000f816 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ -0477af68 0000a116 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ +0477af68 0000a916 R_ARM_JUMP_SLOT 00000000 pipe2@GLIBC_2.9 │ │ │ │ 0477af6c 0000fb16 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ 0477af70 0000fd16 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ 0477af74 00010116 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ 0477af78 00010316 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ 0477af7c 00010516 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ 0477af80 00010616 R_ARM_JUMP_SLOT 00000000 initgroups@GLIBC_2.4 │ │ │ │ 0477af84 00010816 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ 0477af88 00010a16 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ -0477af8c 0000a216 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ +0477af8c 0000aa16 R_ARM_JUMP_SLOT 00000000 execvpe@GLIBC_2.11 │ │ │ │ 0477af90 00010d16 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ 0477af94 00010f16 R_ARM_JUMP_SLOT 00000000 setpgid@GLIBC_2.4 │ │ │ │ 0477af98 00011016 R_ARM_JUMP_SLOT 00000000 setsid@GLIBC_2.4 │ │ │ │ 0477af9c 00011116 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ 0477afa0 00011216 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ 0477afa4 0000fc16 R_ARM_JUMP_SLOT 00000000 execvp@GLIBC_2.4 │ │ │ │ 0477afa8 0000fa16 R_ARM_JUMP_SLOT 00000000 posix_spawn_file_actions_addopen@GLIBC_2.4 │ │ │ │ @@ -101,240 +101,240 @@ │ │ │ │ 0477afd0 00010b16 R_ARM_JUMP_SLOT 00000000 posix_spawnattr_setflags@GLIBC_2.4 │ │ │ │ 0477afd4 00011316 R_ARM_JUMP_SLOT 00000000 posix_spawnp@GLIBC_2.15 │ │ │ │ 0477afd8 00011616 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ 0477afdc 00011516 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ 0477afe0 00011416 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ 0477afe4 00011716 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ 0477afe8 00015816 R_ARM_JUMP_SLOT 0000b8f8 free@GLIBC_2.4 │ │ │ │ -0477afec 0000a516 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ +0477afec 0000ad16 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ 0477aff0 00012016 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ 0477aff4 00011e16 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ 0477aff8 00011f16 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ 0477affc 00012e16 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ 0477b000 00013116 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ 0477b004 00013016 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ 0477b008 00012f16 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ 0477b00c 00013916 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ 0477b010 00013216 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ -0477b014 0000aa16 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ -0477b018 0000ab16 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +0477b014 0000b216 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ +0477b018 0000b316 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ 0477b01c 00013b16 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ 0477b020 00013716 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ 0477b024 00013616 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ 0477b028 00013316 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ 0477b02c 00013416 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ 0477b030 00013f16 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ 0477b034 00014216 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ 0477b038 00014b16 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ 0477b03c 00015416 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ 0477b040 00015516 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ -0477b044 0000a416 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ -0477b048 0000a316 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ +0477b044 0000ac16 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ +0477b048 0000ab16 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ 0477b04c 00015616 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ -0477b050 0000ed16 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ -0477b054 0000e516 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ -0477b058 00009f16 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ -0477b05c 0000d716 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ -0477b060 0000c616 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ -0477b064 0000d316 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ -0477b068 0000c416 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ -0477b06c 0000cd16 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ -0477b070 0000d816 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ -0477b074 0000cc16 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ -0477b078 0000c116 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ -0477b07c 0000e016 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ -0477b080 0000d016 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ -0477b084 0000da16 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ -0477b088 0000c216 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ -0477b08c 0000c516 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ -0477b090 0000cf16 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ -0477b094 0000c316 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ -0477b098 00009c16 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ -0477b09c 00009e16 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -0477b0a0 00009d16 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ -0477b0a4 00009a16 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ -0477b0a8 00009b16 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ -0477b0ac 00009916 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ -0477b0b0 0000e216 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ -0477b0b4 0000d516 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ -0477b0b8 0000d216 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ -0477b0bc 0000ca16 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ -0477b0c0 0000e316 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ -0477b0c4 0000cb16 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ -0477b0c8 0000c716 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ -0477b0cc 0000e616 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ -0477b0d0 0000bf16 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ -0477b0d4 0000ce16 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ -0477b0d8 0000df16 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ -0477b0dc 0000d916 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ -0477b0e0 0000db16 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ -0477b0e4 0000c016 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ -0477b0e8 0000de16 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ -0477b0ec 0000d416 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ -0477b0f0 0000d116 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ -0477b0f4 0000c916 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ -0477b0f8 0000e116 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ -0477b0fc 0000d616 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ -0477b100 00009816 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ +0477b050 0000ec16 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ +0477b054 0000e016 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ +0477b058 0000a716 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ +0477b05c 0000d216 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ +0477b060 0000c116 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ +0477b064 0000ce16 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ +0477b068 0000bf16 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ +0477b06c 0000c816 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ +0477b070 0000d316 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ +0477b074 0000c716 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ +0477b078 0000bc16 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ +0477b07c 0000db16 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ +0477b080 0000cb16 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ +0477b084 0000d516 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ +0477b088 0000bd16 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ +0477b08c 0000c016 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ +0477b090 0000ca16 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ +0477b094 0000be16 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ +0477b098 0000a416 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ +0477b09c 0000a616 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ +0477b0a0 0000a516 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ +0477b0a4 0000a216 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ +0477b0a8 0000a316 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ +0477b0ac 0000a116 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ +0477b0b0 0000dd16 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ +0477b0b4 0000d016 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ +0477b0b8 0000cd16 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ +0477b0bc 0000c516 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ +0477b0c0 0000de16 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ +0477b0c4 0000c616 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ +0477b0c8 0000c216 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ +0477b0cc 0000e116 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ +0477b0d0 0000ba16 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ +0477b0d4 0000c916 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ +0477b0d8 0000da16 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ +0477b0dc 0000d416 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ +0477b0e0 0000d616 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ +0477b0e4 0000bb16 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ +0477b0e8 0000d916 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ +0477b0ec 0000cf16 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ +0477b0f0 0000cc16 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ +0477b0f4 0000c416 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ +0477b0f8 0000dc16 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ +0477b0fc 0000d116 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ +0477b100 0000a016 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ 0477b104 00014c16 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ 0477b108 00014016 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ -0477b10c 00009216 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ -0477b110 00009416 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ -0477b114 00009316 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ -0477b118 00009516 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ -0477b11c 00009716 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ -0477b120 00009616 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ +0477b10c 00009a16 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ +0477b110 00009c16 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ +0477b114 00009b16 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ +0477b118 00009d16 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ +0477b11c 00009f16 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ +0477b120 00009e16 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ 0477b124 00013516 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ 0477b128 00013c16 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ -0477b12c 00008f16 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ -0477b130 00008e16 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ -0477b134 00008d16 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ -0477b138 00008c16 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ -0477b13c 00008b16 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ -0477b140 00008a16 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ -0477b144 00008916 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ -0477b148 00008816 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ -0477b14c 00008716 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ -0477b150 00008616 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ -0477b154 00008516 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ -0477b158 00008416 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ -0477b15c 00008316 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ -0477b160 00008216 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ -0477b164 0000dd16 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ -0477b168 00008116 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ -0477b16c 0000e716 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ -0477b170 00008016 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ -0477b174 00007f16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ -0477b178 00007e16 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ -0477b17c 00007d16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ -0477b180 00007c16 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ -0477b184 00007b16 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ -0477b188 00007a16 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ -0477b18c 00007916 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ -0477b190 00007816 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ -0477b194 00007716 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ -0477b198 00007616 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ -0477b19c 00007516 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ -0477b1a0 00007416 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ -0477b1a4 00007316 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ -0477b1a8 00007216 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ -0477b1ac 00007116 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ -0477b1b0 00007016 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ -0477b1b4 00006f16 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ -0477b1b8 00006e16 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ -0477b1bc 00006d16 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ -0477b1c0 00006c16 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ -0477b1c4 00006b16 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ -0477b1c8 00006a16 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ -0477b1cc 00006916 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ -0477b1d0 00006816 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ -0477b1d4 00006716 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ -0477b1d8 00006616 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ -0477b1dc 00006516 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ -0477b1e0 00006416 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ -0477b1e4 00006316 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ -0477b1e8 00006216 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ -0477b1ec 00006116 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ -0477b1f0 00005f16 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ -0477b1f4 00005e16 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ -0477b1f8 00005d16 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ -0477b1fc 00005c16 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ -0477b200 00005b16 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ -0477b204 00005a16 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ -0477b208 00005916 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ -0477b20c 00005716 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ -0477b210 00005816 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ +0477b12c 00009716 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ +0477b130 00009616 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ +0477b134 00009516 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ +0477b138 00009416 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ +0477b13c 00009316 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ +0477b140 00009216 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ +0477b144 00009116 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ +0477b148 00009016 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ +0477b14c 00008f16 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ +0477b150 00008e16 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ +0477b154 00008d16 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ +0477b158 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ +0477b15c 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ +0477b160 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ +0477b164 0000d816 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ +0477b168 00008916 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ +0477b16c 0000e216 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ +0477b170 00008816 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ +0477b174 00008716 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ +0477b178 00008616 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ +0477b17c 00008516 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ +0477b180 00008416 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ +0477b184 00008316 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ +0477b188 00008216 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ +0477b18c 00008116 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ +0477b190 00008016 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ +0477b194 00007f16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ +0477b198 00007e16 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ +0477b19c 00007d16 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ +0477b1a0 00007c16 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ +0477b1a4 00007b16 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ +0477b1a8 00007a16 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ +0477b1ac 00007916 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ +0477b1b0 00007816 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ +0477b1b4 00007716 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ +0477b1b8 00007616 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ +0477b1bc 00007516 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ +0477b1c0 00007416 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ +0477b1c4 00007316 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ +0477b1c8 00007216 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ +0477b1cc 00007116 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ +0477b1d0 00007016 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ +0477b1d4 00006f16 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ +0477b1d8 00006e16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ +0477b1dc 00006d16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ +0477b1e0 00006c16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ +0477b1e4 00006b16 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ +0477b1e8 00006a16 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ +0477b1ec 00006916 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ +0477b1f0 00006716 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ +0477b1f4 00006616 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ +0477b1f8 00006516 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ +0477b1fc 00006416 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ +0477b200 00006316 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ +0477b204 00006216 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ +0477b208 00006116 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ +0477b20c 00005f16 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ +0477b210 00006016 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ 0477b214 00012316 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ 0477b218 00012416 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ -0477b21c 00005616 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ -0477b220 00005316 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ -0477b224 00005416 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ -0477b228 0000e416 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ -0477b22c 00005216 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ +0477b21c 00005e16 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ +0477b220 00005b16 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ +0477b224 00005c16 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ +0477b228 0000df16 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ +0477b22c 00005a16 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ 0477b230 00015116 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ -0477b234 00005116 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ -0477b238 00004916 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ -0477b23c 00004a16 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ -0477b240 00005016 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ -0477b244 00004f16 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ -0477b248 00004e16 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ -0477b24c 00004d16 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ -0477b250 0000eb16 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ -0477b254 00004c16 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ -0477b258 00004b16 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ -0477b25c 00004816 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ +0477b234 00005916 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ +0477b238 00005116 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ +0477b23c 00005216 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ +0477b240 00005816 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ +0477b244 00005716 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ +0477b248 00005616 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ +0477b24c 00005516 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ +0477b250 0000ea16 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ +0477b254 00005416 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ +0477b258 00005316 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ +0477b25c 00005016 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ 0477b260 00015316 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ -0477b264 00004716 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ -0477b268 00004616 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ -0477b26c 00004516 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ -0477b270 00004416 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ -0477b274 00004316 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ -0477b278 00004216 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ -0477b27c 00004116 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ -0477b280 00004016 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ -0477b284 00003f16 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ -0477b288 00003e16 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ -0477b28c 00003d16 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ +0477b264 00004f16 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ +0477b268 00004e16 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ +0477b26c 00004d16 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ +0477b270 00004c16 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ +0477b274 00004b16 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ +0477b278 00004a16 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ +0477b27c 00004916 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ +0477b280 00004816 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ +0477b284 00004716 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ +0477b288 00004616 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ +0477b28c 00004516 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ 0477b290 00011916 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ -0477b294 00003c16 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ -0477b298 00003b16 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ -0477b29c 00003a16 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ -0477b2a0 00002d16 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ -0477b2a4 00002816 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ -0477b2a8 00002a16 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ -0477b2ac 00003916 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ -0477b2b0 00003816 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ -0477b2b4 00003716 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ -0477b2b8 00003616 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ -0477b2bc 00003516 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ -0477b2c0 00003416 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ -0477b2c4 00003316 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ -0477b2c8 00003216 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ -0477b2cc 00003116 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ -0477b2d0 00003016 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ -0477b2d4 00002f16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ -0477b2d8 00002e16 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ -0477b2dc 00002c16 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ -0477b2e0 00002b16 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ -0477b2e4 00002916 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ -0477b2e8 00002716 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ -0477b2ec 00001e16 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ -0477b2f0 00001d16 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ -0477b2f4 00002616 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ -0477b2f8 00001b16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ -0477b2fc 00001c16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ -0477b300 00002516 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ -0477b304 00002416 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ -0477b308 00002316 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ -0477b30c 00002216 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ -0477b310 00001916 R_ARM_JUMP_SLOT 00000000 sched_getaffinity@GLIBC_2.4 │ │ │ │ -0477b314 00001a16 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ -0477b318 00002116 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ -0477b31c 00002016 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ -0477b320 00001f16 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ +0477b294 00004416 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ +0477b298 00004316 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ +0477b29c 00004216 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ +0477b2a0 00003516 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ +0477b2a4 00003016 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ +0477b2a8 00003216 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ +0477b2ac 00004116 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ +0477b2b0 00004016 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ +0477b2b4 00003f16 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ +0477b2b8 00003e16 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ +0477b2bc 00003d16 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ +0477b2c0 00003c16 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ +0477b2c4 00003b16 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ +0477b2c8 00003a16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ +0477b2cc 00003916 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ +0477b2d0 00003816 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ +0477b2d4 00003716 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ +0477b2d8 00003616 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ +0477b2dc 00003416 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ +0477b2e0 00003316 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ +0477b2e4 00003116 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ +0477b2e8 00002f16 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ +0477b2ec 00002616 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ +0477b2f0 00002516 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ +0477b2f4 00002e16 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ +0477b2f8 00002316 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ +0477b2fc 00002416 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ +0477b300 00002d16 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ +0477b304 00002c16 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ +0477b308 00002b16 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ +0477b30c 00002a16 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ +0477b310 00002116 R_ARM_JUMP_SLOT 00000000 sched_getaffinity@GLIBC_2.4 │ │ │ │ +0477b314 00002216 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ +0477b318 00002916 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ +0477b31c 00002816 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ +0477b320 00002716 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ 0477b324 00011816 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ -0477b328 0000dc16 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ -0477b32c 0000c816 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ -0477b330 00001816 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ +0477b328 0000d716 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ +0477b32c 0000c316 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ +0477b330 00002016 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ 0477b334 00015716 R_ARM_JUMP_SLOT 0000c2dc ffi_call@LIBFFI_BASE_8.0 │ │ │ │ -0477b338 00001716 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ -0477b33c 00001616 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ -0477b340 00001516 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ -0477b344 00001416 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ -0477b348 00001016 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ -0477b34c 00001316 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ -0477b350 00001216 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ -0477b354 00001116 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ -0477b358 00000f16 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ -0477b35c 00000616 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ -0477b360 00000716 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ -0477b364 00000916 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ -0477b368 00000516 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ -0477b36c 00000316 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ -0477b370 00000416 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ -0477b374 00000e16 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ -0477b378 00000d16 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ -0477b37c 00000c16 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ -0477b380 00000b16 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ -0477b384 00000a16 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ -0477b388 00000816 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ -0477b38c 00000116 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ │ +0477b338 00001f16 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ +0477b33c 00001e16 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ +0477b340 00001d16 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ +0477b344 00001c16 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ +0477b348 00001816 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ +0477b34c 00001b16 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ +0477b350 00001a16 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ +0477b354 00001916 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ +0477b358 00001716 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ +0477b35c 00000e16 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ +0477b360 00000f16 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ +0477b364 00001116 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ +0477b368 00000d16 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ +0477b36c 00000b16 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ +0477b370 00000c16 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ +0477b374 00001616 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ +0477b378 00001516 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ +0477b37c 00001416 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ +0477b380 00001316 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ +0477b384 00001216 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ +0477b388 00001016 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ +0477b38c 00000916 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -16,15 +16,15 @@ │ │ │ │ 0x6ffffef5 (GNU_HASH) 0xa774 │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmp.so.10] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libffi.so.8] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libnuma.so.1] │ │ │ │ 0x0000000c (INIT) 0xb644 │ │ │ │ - 0x0000000d (FINI) 0x3eb65bc │ │ │ │ + 0x0000000d (FINI) 0x3eb5c1c │ │ │ │ 0x0000001a (FINI_ARRAY) 0x42fa960 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x00000019 (INIT_ARRAY) 0x42fa964 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 8 (bytes) │ │ │ │ 0x6ffffff0 (VERSYM) 0xa7a0 │ │ │ │ 0x6ffffffe (VERNEED) 0xaa54 │ │ │ │ 0x6fffffff (VERNEEDNUM) 4 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: f0d0fbd93d5b325a27cb162ab5741bdd4dfd4a77 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 721471abd19dac5d600bf4f393c33369f4b48638 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.gold-version │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000009 NT_GNU_GOLD_VERSION (gold version) Version: gold 1.16 │ │ │ ├── readelf --wide --version-info {} │ │ │ │ @@ -1,117 +1,117 @@ │ │ │ │ │ │ │ │ Version symbols section '.gnu.version' contains 346 entries: │ │ │ │ Addr: 0x000000000000a7a0 Offset: 0x000027a0 Link: 4 (.dynsym) │ │ │ │ - 000: 0 (*local*) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ - 004: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 4 (GLIBC_2.38) 2 (GLIBC_2.4) │ │ │ │ - 008: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ - 00c: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 010: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 014: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 018: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 01c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 020: 3 (GLIBC_2.34) 11 (libnuma_1.1) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 024: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 028: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 02c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 030: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ - 034: 2 (GLIBC_2.4) 12 (libnuma_1.2) 12 (libnuma_1.2) 12 (libnuma_1.2) │ │ │ │ - 038: 11 (libnuma_1.1) 11 (libnuma_1.1) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 03c: 5 (GLIBC_2.32) 3 (GLIBC_2.34) 6 (GLIBC_2.8) 3 (GLIBC_2.34) │ │ │ │ - 040: 3 (GLIBC_2.34) 7 (GLIBC_2.17) 10 (LIBFFI_CLOSURE_8.0) 10 (LIBFFI_CLOSURE_8.0) │ │ │ │ - 044: 10 (LIBFFI_CLOSURE_8.0) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 048: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 04c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 050: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 054: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 058: 4 (GLIBC_2.38) 4 (GLIBC_2.38) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 05c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 060: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 064: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 0 (*local*) │ │ │ │ - 068: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 06c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 000: 0 (*local*) 2 (LIBFFI_BASE_8.0) 2 (LIBFFI_BASE_8.0) 2 (LIBFFI_BASE_8.0) │ │ │ │ + 004: 2 (LIBFFI_BASE_8.0) 2 (LIBFFI_BASE_8.0) 2 (LIBFFI_BASE_8.0) 2 (LIBFFI_BASE_8.0) │ │ │ │ + 008: 2 (LIBFFI_BASE_8.0) 4 (GLIBC_2.4) 5 (GLIBC_2.34) 4 (GLIBC_2.4) │ │ │ │ + 00c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 6 (GLIBC_2.38) 4 (GLIBC_2.4) │ │ │ │ + 010: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 5 (GLIBC_2.34) │ │ │ │ + 014: 5 (GLIBC_2.34) 5 (GLIBC_2.34) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 018: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 01c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 5 (GLIBC_2.34) 5 (GLIBC_2.34) │ │ │ │ + 020: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 024: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 028: 5 (GLIBC_2.34) 11 (libnuma_1.1) 5 (GLIBC_2.34) 5 (GLIBC_2.34) │ │ │ │ + 02c: 5 (GLIBC_2.34) 5 (GLIBC_2.34) 5 (GLIBC_2.34) 5 (GLIBC_2.34) │ │ │ │ + 030: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 034: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 038: 4 (GLIBC_2.4) 5 (GLIBC_2.34) 4 (GLIBC_2.4) 5 (GLIBC_2.34) │ │ │ │ + 03c: 4 (GLIBC_2.4) 12 (libnuma_1.2) 12 (libnuma_1.2) 12 (libnuma_1.2) │ │ │ │ + 040: 11 (libnuma_1.1) 11 (libnuma_1.1) 5 (GLIBC_2.34) 5 (GLIBC_2.34) │ │ │ │ + 044: 7 (GLIBC_2.32) 5 (GLIBC_2.34) 8 (GLIBC_2.8) 5 (GLIBC_2.34) │ │ │ │ + 048: 5 (GLIBC_2.34) 9 (GLIBC_2.17) 3 (LIBFFI_CLOSURE_8.0) 3 (LIBFFI_CLOSURE_8.0) │ │ │ │ + 04c: 3 (LIBFFI_CLOSURE_8.0) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 050: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 054: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 5 (GLIBC_2.34) 5 (GLIBC_2.34) │ │ │ │ + 058: 5 (GLIBC_2.34) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 05c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 060: 6 (GLIBC_2.38) 6 (GLIBC_2.38) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 064: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 068: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 06c: 5 (GLIBC_2.34) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 0 (*local*) │ │ │ │ 070: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 074: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 078: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 07c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 080: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 084: 0 (*local*) 0 (*local*) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 088: 2 (GLIBC_2.4) 8 (GLIBC_2.7) 8 (GLIBC_2.7) 2 (GLIBC_2.4) │ │ │ │ - 08c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 090: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 094: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ - 098: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 09c: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ - 0a0: 3 (GLIBC_2.34) 9 (GLIBC_2.9) a (GLIBC_2.11) 3 (GLIBC_2.34) │ │ │ │ - 0a4: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ - 0a8: 3 (GLIBC_2.34) 3 (GLIBC_2.34) b (GLIBC_2.33) 3 (GLIBC_2.34) │ │ │ │ - 0ac: f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) │ │ │ │ - 0b0: f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) │ │ │ │ - 0b4: f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) │ │ │ │ - 0b8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0bc: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 13 (GLIBC_2.29) 14 (GLIBC_2.4) │ │ │ │ - 0c0: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ - 0c4: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 15 (GLIBC_2.27) 14 (GLIBC_2.4) │ │ │ │ - 0c8: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ - 0cc: 13 (GLIBC_2.29) 14 (GLIBC_2.4) 15 (GLIBC_2.27) 14 (GLIBC_2.4) │ │ │ │ - 0d0: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ - 0d4: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 13 (GLIBC_2.29) 14 (GLIBC_2.4) │ │ │ │ - 0d8: 15 (GLIBC_2.27) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ - 0dc: 13 (GLIBC_2.29) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ - 0e0: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ - 0e4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 14 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0e8: 0 (*local*) 0 (*local*) 0 (*local*) 2 (GLIBC_2.4) │ │ │ │ - 0ec: 2 (GLIBC_2.4) 3 (GLIBC_2.34) c (GLIBC_2.29) 2 (GLIBC_2.4) │ │ │ │ - 0f0: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0f4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0f8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 0fc: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 100: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 104: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 108: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 10c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 110: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) d (GLIBC_2.15) │ │ │ │ - 114: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 118: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 11c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 120: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 124: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 128: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 12c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 130: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 134: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 138: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 13c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 140: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 144: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) e (GLIBC_2.28) │ │ │ │ - 148: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 14c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 150: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ - 154: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) f (LIBFFI_BASE_8.0) │ │ │ │ - 158: 2 (GLIBC_2.4) f (LIBFFI_BASE_8.0) │ │ │ │ + 084: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 088: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 08c: 0 (*local*) 0 (*local*) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 090: 4 (GLIBC_2.4) a (GLIBC_2.7) a (GLIBC_2.7) 4 (GLIBC_2.4) │ │ │ │ + 094: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 098: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 09c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 5 (GLIBC_2.34) │ │ │ │ + 0a0: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0a4: 4 (GLIBC_2.4) 5 (GLIBC_2.34) 5 (GLIBC_2.34) 4 (GLIBC_2.4) │ │ │ │ + 0a8: 5 (GLIBC_2.34) b (GLIBC_2.9) c (GLIBC_2.11) 5 (GLIBC_2.34) │ │ │ │ + 0ac: 5 (GLIBC_2.34) 5 (GLIBC_2.34) 5 (GLIBC_2.34) 5 (GLIBC_2.34) │ │ │ │ + 0b0: 5 (GLIBC_2.34) 5 (GLIBC_2.34) d (GLIBC_2.33) 5 (GLIBC_2.34) │ │ │ │ + 0b4: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0b8: 4 (GLIBC_2.4) 13 (GLIBC_2.29) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ + 0bc: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ + 0c0: 14 (GLIBC_2.4) 15 (GLIBC_2.27) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ + 0c4: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 13 (GLIBC_2.29) │ │ │ │ + 0c8: 14 (GLIBC_2.4) 15 (GLIBC_2.27) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ + 0cc: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ + 0d0: 14 (GLIBC_2.4) 13 (GLIBC_2.29) 14 (GLIBC_2.4) 15 (GLIBC_2.27) │ │ │ │ + 0d4: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 13 (GLIBC_2.29) │ │ │ │ + 0d8: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) │ │ │ │ + 0dc: 14 (GLIBC_2.4) 14 (GLIBC_2.4) 14 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0e0: 4 (GLIBC_2.4) 14 (GLIBC_2.4) 4 (GLIBC_2.4) 0 (*local*) │ │ │ │ + 0e4: 0 (*local*) 2 (LIBFFI_BASE_8.0) 2 (LIBFFI_BASE_8.0) 0 (*local*) │ │ │ │ + 0e8: 2 (LIBFFI_BASE_8.0) 2 (LIBFFI_BASE_8.0) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0ec: 5 (GLIBC_2.34) 4 (GLIBC_2.4) e (GLIBC_2.29) 4 (GLIBC_2.4) │ │ │ │ + 0f0: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0f4: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0f8: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 0fc: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 100: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 104: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 108: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 10c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 110: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) f (GLIBC_2.15) │ │ │ │ + 114: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 118: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 11c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 120: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 124: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 128: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 12c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 130: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 134: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 138: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 13c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 140: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 144: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 10 (GLIBC_2.28) │ │ │ │ + 148: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 14c: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 150: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) │ │ │ │ + 154: 4 (GLIBC_2.4) 4 (GLIBC_2.4) 4 (GLIBC_2.4) 2 (LIBFFI_BASE_8.0) │ │ │ │ + 158: 4 (GLIBC_2.4) 2 (LIBFFI_BASE_8.0) │ │ │ │ │ │ │ │ Version needs section '.gnu.version_r' contains 4 entries: │ │ │ │ Addr: 0x000000000000aa54 Offset: 0x00002a54 Link: 5 (.dynstr) │ │ │ │ - 000000: Version: 1 File: libc.so.6 Cnt: 13 │ │ │ │ - 0x0010: Name: GLIBC_2.4 Flags: none Version: 2 │ │ │ │ - 0x0020: Name: GLIBC_2.34 Flags: none Version: 3 │ │ │ │ - 0x0030: Name: GLIBC_2.38 Flags: none Version: 4 │ │ │ │ - 0x0040: Name: GLIBC_2.32 Flags: none Version: 5 │ │ │ │ - 0x0050: Name: GLIBC_2.8 Flags: none Version: 6 │ │ │ │ - 0x0060: Name: GLIBC_2.17 Flags: none Version: 7 │ │ │ │ - 0x0070: Name: GLIBC_2.7 Flags: none Version: 8 │ │ │ │ - 0x0080: Name: GLIBC_2.9 Flags: none Version: 9 │ │ │ │ - 0x0090: Name: GLIBC_2.11 Flags: none Version: 10 │ │ │ │ - 0x00a0: Name: GLIBC_2.33 Flags: none Version: 11 │ │ │ │ - 0x00b0: Name: GLIBC_2.29 Flags: none Version: 12 │ │ │ │ - 0x00c0: Name: GLIBC_2.15 Flags: none Version: 13 │ │ │ │ - 0x00d0: Name: GLIBC_2.28 Flags: none Version: 14 │ │ │ │ - 0x00e0: Version: 1 File: libffi.so.8 Cnt: 2 │ │ │ │ - 0x00f0: Name: LIBFFI_BASE_8.0 Flags: none Version: 15 │ │ │ │ - 0x0100: Name: LIBFFI_CLOSURE_8.0 Flags: none Version: 16 │ │ │ │ + 000000: Version: 1 File: libffi.so.8 Cnt: 2 │ │ │ │ + 0x0010: Name: LIBFFI_BASE_8.0 Flags: none Version: 2 │ │ │ │ + 0x0020: Name: LIBFFI_CLOSURE_8.0 Flags: none Version: 3 │ │ │ │ + 0x0030: Version: 1 File: libc.so.6 Cnt: 13 │ │ │ │ + 0x0040: Name: GLIBC_2.4 Flags: none Version: 4 │ │ │ │ + 0x0050: Name: GLIBC_2.34 Flags: none Version: 5 │ │ │ │ + 0x0060: Name: GLIBC_2.38 Flags: none Version: 6 │ │ │ │ + 0x0070: Name: GLIBC_2.32 Flags: none Version: 7 │ │ │ │ + 0x0080: Name: GLIBC_2.8 Flags: none Version: 8 │ │ │ │ + 0x0090: Name: GLIBC_2.17 Flags: none Version: 9 │ │ │ │ + 0x00a0: Name: GLIBC_2.7 Flags: none Version: 10 │ │ │ │ + 0x00b0: Name: GLIBC_2.9 Flags: none Version: 11 │ │ │ │ + 0x00c0: Name: GLIBC_2.11 Flags: none Version: 12 │ │ │ │ + 0x00d0: Name: GLIBC_2.33 Flags: none Version: 13 │ │ │ │ + 0x00e0: Name: GLIBC_2.29 Flags: none Version: 14 │ │ │ │ + 0x00f0: Name: GLIBC_2.15 Flags: none Version: 15 │ │ │ │ + 0x0100: Name: GLIBC_2.28 Flags: none Version: 16 │ │ │ │ 0x0110: Version: 1 File: libnuma.so.1 Cnt: 2 │ │ │ │ 0x0120: Name: libnuma_1.1 Flags: none Version: 17 │ │ │ │ 0x0130: Name: libnuma_1.2 Flags: none Version: 18 │ │ │ │ 0x0140: Version: 1 File: libm.so.6 Cnt: 3 │ │ │ │ 0x0150: Name: GLIBC_2.29 Flags: none Version: 19 │ │ │ │ 0x0160: Name: GLIBC_2.4 Flags: none Version: 20 │ │ │ │ 0x0170: Name: GLIBC_2.27 Flags: none Version: 21 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │┄ Ordering differences only │ │ │ │ @@ -1,23 +1,32 @@ │ │ │ │ /lib/ld-linux-armhf.so.3 │ │ │ │ +ffi_type_sint32 │ │ │ │ +LIBFFI_BASE_8.0 │ │ │ │ +libffi.so.8 │ │ │ │ +ffi_type_uint16 │ │ │ │ +ffi_prep_cif │ │ │ │ +ffi_type_sint8 │ │ │ │ +ffi_type_uint32 │ │ │ │ +ffi_type_uint8 │ │ │ │ +ffi_type_uint64 │ │ │ │ +ffi_type_sint16 │ │ │ │ +ffi_type_void │ │ │ │ __cxa_atexit │ │ │ │ GLIBC_2.4 │ │ │ │ libc.so.6 │ │ │ │ __libc_start_main │ │ │ │ GLIBC_2.34 │ │ │ │ __isoc23_sscanf │ │ │ │ GLIBC_2.38 │ │ │ │ mprotect │ │ │ │ dl_iterate_phdr │ │ │ │ newlocale │ │ │ │ uselocale │ │ │ │ freelocale │ │ │ │ ffi_call │ │ │ │ -LIBFFI_BASE_8.0 │ │ │ │ -libffi.so.8 │ │ │ │ sched_getaffinity │ │ │ │ sched_setaffinity │ │ │ │ pthread_mutex_init │ │ │ │ pthread_mutex_destroy │ │ │ │ pthread_exit │ │ │ │ sched_yield │ │ │ │ pthread_kill │ │ │ │ @@ -130,34 +139,25 @@ │ │ │ │ __utimensat64 │ │ │ │ __utimes64 │ │ │ │ __futimens64 │ │ │ │ __futimes64 │ │ │ │ __lutimes64 │ │ │ │ GLIBC_2.33 │ │ │ │ __lstat64_time64 │ │ │ │ -ffi_type_void │ │ │ │ -ffi_type_sint8 │ │ │ │ -ffi_type_uint8 │ │ │ │ -ffi_type_sint16 │ │ │ │ -ffi_type_uint16 │ │ │ │ -ffi_type_sint32 │ │ │ │ -ffi_type_uint32 │ │ │ │ -ffi_type_sint64 │ │ │ │ -ffi_type_uint64 │ │ │ │ -ffi_type_double │ │ │ │ -ffi_type_float │ │ │ │ -ffi_type_pointer │ │ │ │ -ffi_prep_cif │ │ │ │ GLIBC_2.29 │ │ │ │ libm.so.6 │ │ │ │ GLIBC_2.27 │ │ │ │ __assert_fail │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ _ITM_deregisterTMCloneTable │ │ │ │ +ffi_type_float │ │ │ │ +ffi_type_sint64 │ │ │ │ __gmon_start__ │ │ │ │ +ffi_type_pointer │ │ │ │ +ffi_type_double │ │ │ │ __localtime64_r │ │ │ │ posix_spawn_file_actions_addchdir_np │ │ │ │ __errno_location │ │ │ │ posix_spawn_file_actions_addopen │ │ │ │ posix_spawn_file_actions_adddup2 │ │ │ │ posix_spawn_file_actions_addclose │ │ │ │ posix_spawnattr_init │ │ │ │ @@ -11475,7612 +11475,1649 @@ │ │ │ │ src/Data/Algorithm/Diff.hs:39:21-22|case │ │ │ │ Diff-1.0.2-AyAvb94GW7CAGFVBmYasQ1:Data.Algorithm.Diff.DL │ │ │ │ Diff-1.0.2-AyAvb94GW7CAGFVBmYasQ1:Data.Algorithm.Diff.First │ │ │ │ Diff-1.0.2-AyAvb94GW7CAGFVBmYasQ1:Data.Algorithm.Diff.Second │ │ │ │ Diff-1.0.2-AyAvb94GW7CAGFVBmYasQ1:Data.Algorithm.Diff.Both │ │ │ │ Diff-1.0.2-AyAvb94GW7CAGFVBmYasQ1:Data.Algorithm.Diff.F │ │ │ │ Diff-1.0.2-AyAvb94GW7CAGFVBmYasQ1:Data.Algorithm.Diff.S │ │ │ │ -ParseResult │ │ │ │ -'PRState │ │ │ │ -Distribution.Fields.ParseResult │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Unknown fatal error │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.ParseResult.PRState │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'ModuleName │ │ │ │ -Distribution.ModuleName.ModuleName │ │ │ │ -ModuleName │ │ │ │ -ModuleName │ │ │ │ -Distribution.ModuleName │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Legacy cabal file │ │ │ │ -Scanned and parsed cabal-versions don't match │ │ │ │ -Duplicate common stanza: │ │ │ │ -Arg: acc' │ │ │ │ -Type: BuildInfo │ │ │ │ -In module `Distribution.PackageDescription.Parsec' │ │ │ │ -Arg: acc' │ │ │ │ -Type: UnqualComponentName │ │ │ │ -In module `Distribution.PackageDescription.Parsec' │ │ │ │ -Invalid source-repository kind │ │ │ │ -Ignoring section: │ │ │ │ -Ignoring trailing fields after sections: │ │ │ │ -`else` section has section arguments │ │ │ │ -These flags are used without having been defined: │ │ │ │ -UTF8 encoding problem at byte offset │ │ │ │ -Unsupported cabal format version in cabal-version field: │ │ │ │ -OldSyntax │ │ │ │ -NewSyntax │ │ │ │ -cabal-version should be at the beginning of the file starting with spec version 2.2. │ │ │ │ -Current cabal-version values are listed at https://cabal.readthedocs.io/en/stable/file-format-changelog.html. │ │ │ │ -Current cabal-version values are listed at https://cabal.readthedocs.io/en/stable/file-format-changelog.html. │ │ │ │ -SectionS │ │ │ │ -'SectionS │ │ │ │ -FromBuildInfo │ │ │ │ -'C:FromBuildInfo │ │ │ │ -'OldSyntax │ │ │ │ -'NewSyntax │ │ │ │ -invalid subsection │ │ │ │ -Invalid name │ │ │ │ -Undefined common stanza imported: │ │ │ │ -Unknown field: import. Common stanza imports should be at the top of the enclosing section │ │ │ │ -Unknown field: import. You should set cabal-version: 2.2 or larger to use common stanzas │ │ │ │ -build-depends │ │ │ │ -unexpected input to 'toExe' │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/PackageDescription/Parsec.hs │ │ │ │ -Distribution.PackageDescription.Parsec │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -cabal-version │ │ │ │ -A package using 'cabal-version: │ │ │ │ -' must use section syntax. See the Cabal user guide for details. │ │ │ │ -A package using section syntax must specify at least │ │ │ │ -'cabal-version: >= 1.2'. │ │ │ │ -invalid subsection "elif". You should set cabal-version: 2.2 or larger to use elif-conditionals. │ │ │ │ -'source-repository' requires exactly one argument │ │ │ │ -source-repository │ │ │ │ -custom-setup │ │ │ │ -Benchmark │ │ │ │ -available benchmark types are: │ │ │ │ -benchmark │ │ │ │ -Test suite │ │ │ │ -available test types are: │ │ │ │ -is not present in all conditional branches. The │ │ │ │ - is missing required field "type" or the field │ │ │ │ -is not present in all conditional branches. │ │ │ │ - is missing required field "main-is" or the field │ │ │ │ -test-suite │ │ │ │ -executable │ │ │ │ -Foreign library │ │ │ │ - is missing required field "type" or the field is not present in all conditional branches. The available test types are: │ │ │ │ -foreign-library │ │ │ │ -Multiple main libraries; have you forgotten to specify a name for an internal library? │ │ │ │ -name required │ │ │ │ -Ignoring section: common. You should set cabal-version: 2.2 or larger to use common stanzas. │ │ │ │ -Since cabal-version: 1.24 specifying custom-setup section is mandatory │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.Parsec.OldSyntax │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.Parsec.NewSyntax │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.Parsec.C:FromBuildInfo │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.Parsec.SectionS │ │ │ │ -name: reheat │ │ │ │ -version: 0.1.5 │ │ │ │ -cabal-version: >=1.8 │ │ │ │ -build-type: Simple │ │ │ │ -license: GPL │ │ │ │ -license-file: /home/palo/dev/haskell-workspace/playground/reheat/gpl-3.0.txt │ │ │ │ -copyright: GPL │ │ │ │ -maintainer: Ingolf Wagner │ │ │ │ -stability: experimental │ │ │ │ -homepage: h │ │ │ │ -/home/palo/dev/haskell-workspace/playground/reheat/gpl-3.0.txt │ │ │ │ -name: reheat │ │ │ │ -version: 0.1.4 │ │ │ │ -cabal-version: >=1.8 │ │ │ │ -build-type: Simple │ │ │ │ -license: GPL │ │ │ │ -license-file: /home/palo/dev/haskell-workspace/playground/reheat/gpl-3.0.txt │ │ │ │ -copyright: GPL │ │ │ │ -maintainer: Ingolf Wagner │ │ │ │ -stability: experimental │ │ │ │ -homepage: h │ │ │ │ -name: wai-middleware-hmac-client │ │ │ │ -version: 0.1.0.2 │ │ │ │ -license: BSD3 │ │ │ │ -license-file: LICENSE │ │ │ │ -author: Christopher Reichert │ │ │ │ -maintainer: creichert07@gmail.com │ │ │ │ -copyright: (c) 2015, Christo │ │ │ │ -name: wai-middleware-hmac-client │ │ │ │ -version: 0.1.0.1 │ │ │ │ -license: BSD3 │ │ │ │ -license-file: LICENSE │ │ │ │ -author: Christopher Reichert │ │ │ │ -maintainer: creichert07@gmail.com │ │ │ │ -copyright: (c) 2015, Christo │ │ │ │ -cabal-version: 2 │ │ │ │ -name: zsyntax │ │ │ │ -version: 0.2.0.0 │ │ │ │ -description: An automated theorem prover for Zsyntax, a │ │ │ │ - logical calculus for molecular biology inspired by linear logic, │ │ │ │ - that can be used to automatically verify biological │ │ │ │ -name: streaming-bracketed │ │ │ │ -version: 0.1.0.1 │ │ │ │ -synopsis: A resource management decorator for "streaming". │ │ │ │ -description: This package provides a decorator for the Stream type from │ │ │ │ - "stream │ │ │ │ -cabal-version: 2.0 │ │ │ │ -cabal-version: 2 │ │ │ │ -name: streaming-bracketed │ │ │ │ -version: 0.1.0.0 │ │ │ │ -synopsis: A resource management decorator for "streaming". │ │ │ │ -description: This package provides a decorator for the Stream type from │ │ │ │ - the "st │ │ │ │ -Name: nat │ │ │ │ -Version: 0.1 │ │ │ │ -Description: Implementation of natural numbers and integers by a binary │ │ │ │ - representation. The implementation is supposed to be lazy and │ │ │ │ - │ │ │ │ --- Initial data-list-zigzag.cabal generated by cabal init. For further │ │ │ │ --- documentation, see http://haskell.org/cabal/users-guide/ │ │ │ │ -name: data-list-zigzag │ │ │ │ -version: 0.1.1.1 │ │ │ │ -synopsis: A list but with a balanced en │ │ │ │ -name: data-foldapp │ │ │ │ -version: 0.1.1.0 │ │ │ │ -synopsis: Fold function applications. Framework for variadic functions. │ │ │ │ -description: Fold function applications. Framework for variadic functions. │ │ │ │ -homepage: ht │ │ │ │ --- Initial control-dotdotdot.cabal generated by cabal init. For further │ │ │ │ --- documentation, see http://haskell.org/cabal/users-guide/ │ │ │ │ -name: control-dotdotdot │ │ │ │ -version: 0.1.0.1 │ │ │ │ -synopsis: Haskell operator │ │ │ │ - │ │ │ │ -100000000 │ │ │ │ -1000000000 │ │ │ │ -Name: SGplus │ │ │ │ -Version: 1.1 │ │ │ │ -Synopsis: (updated) Small geometry library for dealing with vectors and collision detection │ │ │ │ -License: BSD3 │ │ │ │ -License-file: LICENSE │ │ │ │ -Author: Neil Brown │ │ │ │ -Maintainer: │ │ │ │ -cabal-version: │ │ │ │ - fast-downward │ │ │ │ -version: │ │ │ │ - 0.1.1.0 │ │ │ │ -build-type: │ │ │ │ - Simple │ │ │ │ -synopsis: │ │ │ │ - Solve classical planning problems (STRIPS/SAS+) using Haskell & Fast Downward. │ │ │ │ -description: │ │ │ │ - @fast-downward@ is a library for modelling classical planning probl │ │ │ │ -cabal-version: │ │ │ │ - fast-downward │ │ │ │ -version: │ │ │ │ - 0.1.0.1 │ │ │ │ -build-type: │ │ │ │ - Simple │ │ │ │ -synopsis: │ │ │ │ - Solve classical planning problems (STRIPS/SAS+) using Haskell & Fast Downward. │ │ │ │ -description: │ │ │ │ - @fast-downward@ is a library for modelling classical planning probl │ │ │ │ -cabal-version: │ │ │ │ - fast-downward │ │ │ │ -version: │ │ │ │ - 0.1.0.0 │ │ │ │ -x-revision: │ │ │ │ -build-type: │ │ │ │ - Simple │ │ │ │ -synopsis: │ │ │ │ - Solve classical planning problems (STRIPS/SAS+) using Haskell & Fast Downward. │ │ │ │ -description: │ │ │ │ - @fast-downward@ is a library for mode │ │ │ │ -1.2.03.0 │ │ │ │ -cabal-version: │ │ │ │ - fast-downward │ │ │ │ -version: │ │ │ │ - 0.1.0.0 │ │ │ │ -build-type: │ │ │ │ - Simple │ │ │ │ -synopsis: │ │ │ │ - Solve classical planning problems (STRIPS/SAS+) using Haskell & Fast Downward. │ │ │ │ -description: │ │ │ │ - @fast-downward@ is a library for modelling classical planning probl │ │ │ │ -0.2017.2.18 │ │ │ │ -0.2017.02.18 │ │ │ │ -name: MiniAgda │ │ │ │ -version: 0.2017.02.18 │ │ │ │ -build-type: Simple │ │ │ │ -cabal-version: >= 1.22 │ │ │ │ -license: OtherLicense │ │ │ │ -license-file: LICENSE │ │ │ │ -author: Andreas Abel and Karl Mehltretter │ │ │ │ -maintainer: Andreas Abel = 1.8 │ │ │ │ -license: OtherLicense │ │ │ │ -license-file: LICENSE │ │ │ │ -author: │ │ │ │ -0.2017.5.2 │ │ │ │ -0.2017.05.02 │ │ │ │ -name: Sit │ │ │ │ -version: 0.2017.05.02 │ │ │ │ -build-type: Simple │ │ │ │ -cabal-version: >= 1.8 │ │ │ │ -license: OtherLicense │ │ │ │ -license-file: LICENSE │ │ │ │ -author: Andreas Abel │ │ │ │ -maintainer: Andreas Abel │ │ │ │ -0.2017.5.1 │ │ │ │ -0.2017.05.01 │ │ │ │ -name: Sit │ │ │ │ -version: 0.2017.05.01 │ │ │ │ -build-type: Simple │ │ │ │ -cabal-version: >= 1.8 │ │ │ │ -license: OtherLicense │ │ │ │ -license-file: LICENSE │ │ │ │ -author: Andreas Abel │ │ │ │ -maintainer: Andreas Abel │ │ │ │ -0.2017.2.26 │ │ │ │ -0.2017.02.26 │ │ │ │ -name: Sit │ │ │ │ -version: 0.2017.02.26 │ │ │ │ -build-type: Simple │ │ │ │ -cabal-version: >= 1.8 │ │ │ │ -license: OtherLicense │ │ │ │ -license-file: LICENSE │ │ │ │ -author: Anonymous │ │ │ │ -maintainer: Anonymous │ │ │ │ -homepage: NONE │ │ │ │ -category: Dependent │ │ │ │ -name: hw-prim-bits │ │ │ │ -version: 0.1.0.1 │ │ │ │ -synopsis: Primitive support for bit manipulation │ │ │ │ -description: Please see README.md │ │ │ │ -homepage: https://github.com/githubuser/hw-prim-bits#readme │ │ │ │ -flag(sse42) │ │ │ │ -name: hw-prim-bits │ │ │ │ -version: 0.1.0.0 │ │ │ │ -synopsis: Primitive support for bit manipulation │ │ │ │ -description: Please see README.md │ │ │ │ -homepage: https://github.com/githubuser/hw-prim-bits#readme │ │ │ │ -license: │ │ │ │ -name: wordchoice │ │ │ │ -version: 0.1.0.3 │ │ │ │ -x-revision: 1 │ │ │ │ -synopsis: Get word counts and distributions │ │ │ │ -description: A command line tool to compute the word distribution from various types of document, converting to te │ │ │ │ -name: wordchoice │ │ │ │ -version: 0.1.0.3 │ │ │ │ -synopsis: Get word counts and distributions │ │ │ │ -description: A command line tool to compute the word distribution from various types of document, converting to text with pandoc. │ │ │ │ -name: wordchoice │ │ │ │ -version: 0.1.0.2 │ │ │ │ -x-revision: 1 │ │ │ │ -synopsis: Get word counts and distributions │ │ │ │ -description: A command line tool to compute the word distribution from various types of document, converting to te │ │ │ │ -name: wordchoice │ │ │ │ -version: 0.1.0.2 │ │ │ │ -synopsis: Get word counts and distributions │ │ │ │ -description: A command line tool to compute the word distribution from various types of document, converting to text with pandoc. │ │ │ │ -name: wordchoice │ │ │ │ -version: 0.1.0.1 │ │ │ │ -x-revision: 1 │ │ │ │ -synopsis: Get word counts and distributions │ │ │ │ -description: A command line tool to compute the word distribution from various types of document, converting to te │ │ │ │ -name: wordchoice │ │ │ │ -version: 0.1.0.1 │ │ │ │ -synopsis: Get word counts and distributions │ │ │ │ -description: A command line tool to compute the word distribution from various types of document, converting to text with pandoc. │ │ │ │ -name: brainheck │ │ │ │ -version: 0.1.0.2 │ │ │ │ -x-revision: 3 │ │ │ │ -synopsis: Brainh*ck interpreter in haskell │ │ │ │ -description: Brainh*ck interpreter written in haskell and taking advantage of many prominent libraries │ │ │ │ -homepage: │ │ │ │ -name: brainheck │ │ │ │ -version: 0.1.0.2 │ │ │ │ -x-revision: 2 │ │ │ │ -synopsis: Brainh*ck interpreter in haskell │ │ │ │ -description: Brainh*ck interpreter written in haskell and taking advantage of many prominent libraries │ │ │ │ -homepage: │ │ │ │ -name: brainheck │ │ │ │ -version: 0.1.0.2 │ │ │ │ -x-revision: 1 │ │ │ │ -synopsis: Brainh*ck interpreter in haskell │ │ │ │ -description: Brainh*ck interpreter written in haskell and taking advantage of many prominent libraries │ │ │ │ -homepage: │ │ │ │ -flag(llvm-fast) │ │ │ │ -name: brainheck │ │ │ │ -version: 0.1.0.2 │ │ │ │ -synopsis: Brainh*ck interpreter in haskell │ │ │ │ -description: Brainh*ck interpreter written in haskell and taking advantage of many prominent libraries │ │ │ │ -homepage: https://gi │ │ │ │ --- Initial hblas.cabal generated by cabal init. For further │ │ │ │ --- documentation, see http://haskell.org/cabal/users-guide/ │ │ │ │ --- The name of the package. │ │ │ │ -name: hblas │ │ │ │ --- The package version. See the Haskell package versioning policy (PVP) │ │ │ │ --- Initial hblas.cabal generated by cabal init. For further │ │ │ │ --- documentation, see http://haskell.org/cabal/users-guide/ │ │ │ │ --- The name of the package. │ │ │ │ -name: hblas │ │ │ │ --- The package version. See the Haskell package versioning policy (PVP) │ │ │ │ --- Initial hblas.cabal generated by cabal init. For further │ │ │ │ --- documentation, see http://haskell.org/cabal/users-guide/ │ │ │ │ --- The name of the package. │ │ │ │ -name: hblas │ │ │ │ --- The package version. See the Haskell package versioning policy (PVP) │ │ │ │ -other modules: │ │ │ │ -name: shelltestrunner │ │ │ │ --- sync with README.md, ANNOUNCE: │ │ │ │ -version: 1.3 │ │ │ │ -category: Testing │ │ │ │ -synopsis: A tool for testing command-line programs. │ │ │ │ -description: │ │ │ │ - shelltestrunner is a cross-platform tool for testing command-line │ │ │ │ - program │ │ │ │ -build depends: │ │ │ │ -Name: smartword │ │ │ │ -Synopsis: Web based flash card for Word Smart I and II vocabularies │ │ │ │ -Version: 0.0.0.5 │ │ │ │ -Homepage: http://kyagrd.dyndns.org/~kyagrd/project/smartword/ │ │ │ │ -Category: Web,Education │ │ │ │ -License: │ │ │ │ -name: phasechange │ │ │ │ -category: Data │ │ │ │ -version: 0.1 │ │ │ │ -author: G │ │ │ │ -bor Lehel │ │ │ │ -maintainer: G │ │ │ │ -bor Lehel │ │ │ │ -homepage: http://github.com/glehel/phasechange │ │ │ │ -copyright: Copyright (C) 2012 G │ │ │ │ -bor Lehel │ │ │ │ -license: │ │ │ │ -name: metric │ │ │ │ -version: 0.2.0 │ │ │ │ -synopsis: Metric spaces. │ │ │ │ -license: MIT │ │ │ │ -license-file: LICENSE │ │ │ │ -author: Vikram Verma │ │ │ │ -maintainer: me@vikramverma.com │ │ │ │ -category: Data │ │ │ │ -build-type: │ │ │ │ -test-suite "metric-tests:" │ │ │ │ -test-suite metric-tests: │ │ │ │ -name: metric │ │ │ │ -version: 0.1.4 │ │ │ │ -synopsis: Metric spaces. │ │ │ │ -license: MIT │ │ │ │ -license-file: LICENSE │ │ │ │ -author: Vikram Verma │ │ │ │ -maintainer: me@vikramverma.com │ │ │ │ -category: Data │ │ │ │ -build-type: │ │ │ │ -name: ds-kanren │ │ │ │ -version: 0.2.0.1 │ │ │ │ -synopsis: A subset of the miniKanren language │ │ │ │ -description: │ │ │ │ - ds-kanren is an implementation of the language. │ │ │ │ -license: MIT │ │ │ │ -license-file: │ │ │ │ -name: ds-kanren │ │ │ │ -version: 0.2.0.0 │ │ │ │ -synopsis: A subset of the miniKanren language │ │ │ │ -description: │ │ │ │ - ds-kanren is an implementation of the language. │ │ │ │ - == What's in ds-kanren? │ │ │ │ -Name: ixset │ │ │ │ -Version: 1.0.4 │ │ │ │ -Synopsis: Efficient relational queries on Haskell sets. │ │ │ │ -Description: │ │ │ │ - Create and query sets that are indexed by multiple indices. │ │ │ │ -License: BSD3 │ │ │ │ -License-file: COPYING │ │ │ │ -Name: vacuum-opengl │ │ │ │ -Version: 0.0.1 │ │ │ │ -Synopsis: Visualize live Haskell data structures using vacuum, graphviz and OpenGL. │ │ │ │ -Description: │ │ │ │ -Visualize live Haskell data structures using vacuum, graphviz and OpenGL. │ │ │ │ -Name: vacuum-opengl │ │ │ │ -Version: 0.0 │ │ │ │ -Synopsis: Visualize live Haskell data structures using vacuum, graphviz and OpenGL. │ │ │ │ -Description: │ │ │ │ -Visualize live Haskell data structures using vacuum, graphviz and OpenGL. │ │ │ │ -unknown-section │ │ │ │ - default- extensions: │ │ │ │ -name: control-monad-exception-mtl │ │ │ │ -version: 0.10.3 │ │ │ │ -Cabal-Version: >= 1.10 │ │ │ │ -build-type: Simple │ │ │ │ -license: PublicDomain │ │ │ │ -author: Pepe Iborra │ │ │ │ -maintainer: pepeiborra@gmail.com │ │ │ │ -homepage: http://pepeiborra.github.com/control-monad-exception │ │ │ │ -synopsis: MTL instances f │ │ │ │ -Name: DSTM │ │ │ │ -Version: 0.1 │ │ │ │ -Copyright: (c) 2010, Frank Kupke │ │ │ │ -License: LGPL │ │ │ │ -License-File: LICENSE │ │ │ │ -Author: Frank Kupke │ │ │ │ -Maintainer: frk@informatik.uni-kiel.de │ │ │ │ -Cabal-Version: >= 1.2.3 │ │ │ │ -Stability: provisional │ │ │ │ -Synopsis: A framework for using STM within distributed sy │ │ │ │ -Name: DSTM │ │ │ │ -Version: 0.1.1 │ │ │ │ -Copyright: (c) 2010, Frank Kupke │ │ │ │ -License: LGPL │ │ │ │ -License-File: LICENSE │ │ │ │ -Author: Frank Kupke │ │ │ │ -Maintainer: frk@informatik.uni-kiel.de │ │ │ │ -Cabal-Version: >= 1.2.3 │ │ │ │ -Stability: provisional │ │ │ │ -Synopsis: A framework for using STM within distributed │ │ │ │ -Other modules: │ │ │ │ -Name: DSTM │ │ │ │ -Version: 0.1.2 │ │ │ │ -Copyright: (c) 2010, Frank Kupke │ │ │ │ -License: LGPL │ │ │ │ -License-File: LICENSE │ │ │ │ -Author: Frank Kupke │ │ │ │ -Maintainer: frk@informatik.uni-kiel.de │ │ │ │ -Cabal-Version: >= 1.2.3 │ │ │ │ -Stability: provisional │ │ │ │ -Synopsis: A framework for using STM within distributed │ │ │ │ - other-modules: │ │ │ │ --- This file has been generated from package.yaml by hpack version 0.17.0. │ │ │ │ --- see: https://github.com/sol/hpack │ │ │ │ -name: unicode-transforms │ │ │ │ -version: 0.3.3 │ │ │ │ -synopsis: Unicode normalization │ │ │ │ -description: Fast Unic │ │ │ │ -9223372036854775807 │ │ │ │ -impl(ghc >= 7.6): │ │ │ │ -erroneous-section │ │ │ │ -impl(ghc >= 7.4): │ │ │ │ -Test-Suite "test-list-ops:" │ │ │ │ -Test-Suite test-list-ops: │ │ │ │ -Test-Suite "test-unify:" │ │ │ │ -Test-Suite test-unify: │ │ │ │ -Distribution.PackageDescription.Quirks │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -ParsecParser │ │ │ │ -'C:CabalParsing │ │ │ │ -CabalParsing │ │ │ │ -Distribution.Parsec │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ - │ │ │ │ -end of string │ │ │ │ -string character │ │ │ │ -escape code │ │ │ │ -uppercase letter │ │ │ │ -abfnrtv\"' │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Parsec.hs │ │ │ │ -bounded called with base 0 │ │ │ │ -escapeCode: Logic error │ │ │ │ -out-of-range numeric escape sequence │ │ │ │ -end of string gap │ │ │ │ -Internal error, after │ │ │ │ -Empty component, after │ │ │ │ -white space │ │ │ │ -all digit component │ │ │ │ -identifier │ │ │ │ -Double-dash token found. │ │ │ │ -Note: there are no end-of-line comments in .cabal files, only whole line comments. │ │ │ │ -Use "--" (quoted double dash) to silence this warning, if you actually want -- token │ │ │ │ - │ │ │ │ -Boolean values are case sensitive, use 'True' or 'False'. │ │ │ │ -Not a boolean: │ │ │ │ -end of input │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.C:CabalParsing │ │ │ │ -Distribution.Parsec.Error │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Error.PError │ │ │ │ -'FLSLast │ │ │ │ -'FLSCons │ │ │ │ -FieldLineStream │ │ │ │ -not implemented │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Parsec/FieldLineStream.hs │ │ │ │ -Distribution.Parsec.FieldLineStream │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -FLSLast │ │ │ │ -FLSCons │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.FieldLineStream.FLSLast │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.FieldLineStream.FLSCons │ │ │ │ -Position │ │ │ │ -'Position │ │ │ │ -Position │ │ │ │ -Distribution.Parsec.Position │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Position.Position │ │ │ │ -'PWarning │ │ │ │ -PWarning │ │ │ │ -'PWTExperimental │ │ │ │ -'PWTInconsistentIndentation │ │ │ │ -'PWTEmptyFilePath │ │ │ │ -'PWTSpecVersion │ │ │ │ -'PWTVersionWildcard │ │ │ │ -'PWTVersionOperator │ │ │ │ -'PWTBuildTypeDefault │ │ │ │ -'PWTMultipleSingularField │ │ │ │ -'PWTDoubleDash │ │ │ │ -'PWTQuirkyCabalFile │ │ │ │ -'PWTLexTab │ │ │ │ -'PWTLexBOM │ │ │ │ -'PWTLexNBSP │ │ │ │ -'PWTExtraBenchmarkModule │ │ │ │ -'PWTExtraTestModule │ │ │ │ -'PWTExtraMainIs │ │ │ │ -'PWTTrailingFields │ │ │ │ -'PWTUnknownSection │ │ │ │ -'PWTUnknownField │ │ │ │ -'PWTInvalidSubsection │ │ │ │ -'PWTDeprecatedField │ │ │ │ -'PWTOldSyntax │ │ │ │ -'PWTNewSyntax │ │ │ │ -'PWTVersionTag │ │ │ │ -'PWTBoolCase │ │ │ │ -'PWTOther │ │ │ │ -PWarnType │ │ │ │ -toEnum{PWarnType}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{PWarnType}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{PWarnType}: tried to take `pred' of first tag in enumeration │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Parsec/Warning.hs │ │ │ │ -Distribution.Parsec.Warning │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -PWarning │ │ │ │ -PWTExperimental │ │ │ │ -PWTInconsistentIndentation │ │ │ │ -PWTEmptyFilePath │ │ │ │ -PWTSpecVersion │ │ │ │ -PWTVersionWildcard │ │ │ │ -PWTVersionOperator │ │ │ │ -PWTBuildTypeDefault │ │ │ │ -PWTMultipleSingularField │ │ │ │ -PWTDoubleDash │ │ │ │ -PWTQuirkyCabalFile │ │ │ │ -PWTLexTab │ │ │ │ -PWTLexBOM │ │ │ │ -PWTLexNBSP │ │ │ │ -PWTExtraBenchmarkModule │ │ │ │ -PWTExtraTestModule │ │ │ │ -PWTExtraMainIs │ │ │ │ -PWTTrailingFields │ │ │ │ -PWTUnknownSection │ │ │ │ -PWTUnknownField │ │ │ │ -PWTInvalidSubsection │ │ │ │ -PWTDeprecatedField │ │ │ │ -PWTOldSyntax │ │ │ │ -PWTNewSyntax │ │ │ │ -PWTVersionTag │ │ │ │ -PWTBoolCase │ │ │ │ -PWTOther │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWarning │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTOther │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTUTF │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTBoolCase │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTVersionTag │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTNewSyntax │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTOldSyntax │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTDeprecatedField │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTInvalidSubsection │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTUnknownField │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTUnknownSection │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTTrailingFields │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTExtraMainIs │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTExtraTestModule │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTExtraBenchmarkModule │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTLexNBSP │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTLexBOM │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTLexTab │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTQuirkyCabalFile │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTDoubleDash │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTMultipleSingularField │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTBuildTypeDefault │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTVersionOperator │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTVersionWildcard │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTSpecVersion │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTEmptyFilePath │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTInconsistentIndentation │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTExperimental │ │ │ │ -'C:Pretty │ │ │ │ -ribbonsPerLine │ │ │ │ -lineLength │ │ │ │ - in LeftMode. This should never happen and indicates a bug in Cabal. │ │ │ │ -flatStyle: tried to access │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Pretty.hs │ │ │ │ -Distribution.Pretty │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Pretty.C:Pretty │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Benchmark │ │ │ │ -Distribution.Types.Benchmark.Benchmark │ │ │ │ -, benchmarkBuildInfo = │ │ │ │ -, benchmarkInterface = │ │ │ │ -Benchmark {benchmarkName = │ │ │ │ -benchmarkBuildInfo │ │ │ │ -benchmarkInterface │ │ │ │ -benchmarkName │ │ │ │ -Benchmark │ │ │ │ -Distribution.Types.Benchmark │ │ │ │ -benchmark │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Distribution.Types.UnqualComponentName │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Types/UnqualComponentName.hs │ │ │ │ -Ambiguous values for │ │ │ │ - field: ' │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Benchmark.Benchmark │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'BenchmarkUnsupported │ │ │ │ -'BenchmarkExeV10 │ │ │ │ -Distribution.Types.BenchmarkInterface.BenchmarkInterface │ │ │ │ -BenchmarkExeV10 │ │ │ │ -BenchmarkUnsupported │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Types/BenchmarkInterface.hs:28:13-14|case │ │ │ │ -BenchmarkInterface │ │ │ │ -Distribution.Types.BenchmarkInterface │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -BenchmarkExeV10 │ │ │ │ -BenchmarkUnsupported │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.BenchmarkInterface.BenchmarkExeV10 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.BenchmarkInterface.BenchmarkUnsupported │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'BenchmarkTypeUnknown │ │ │ │ -'BenchmarkTypeExe │ │ │ │ -Distribution.Types.BenchmarkType.BenchmarkType │ │ │ │ -BenchmarkTypeUnknown │ │ │ │ -BenchmarkTypeExe │ │ │ │ -exitcode-stdio │ │ │ │ -exitcode-stdio- │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Types/BenchmarkType.hs:25:34-35|case │ │ │ │ -BenchmarkType │ │ │ │ -Distribution.Types.BenchmarkType │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -BenchmarkTypeExe │ │ │ │ -BenchmarkTypeUnknown │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.BenchmarkType.BenchmarkTypeExe │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.BenchmarkType.BenchmarkTypeUnknown │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'BuildInfo │ │ │ │ -Distribution.Types.BuildInfo.BuildInfo │ │ │ │ -BuildInfo {buildable = │ │ │ │ -, mixins = │ │ │ │ -, targetBuildDepends = │ │ │ │ -, customFieldsBI = │ │ │ │ -, staticOptions = │ │ │ │ -, sharedOptions = │ │ │ │ -, profOptions = │ │ │ │ -, options = │ │ │ │ -, installIncludes = │ │ │ │ -, autogenIncludes = │ │ │ │ -, includes = │ │ │ │ -, includeDirs = │ │ │ │ -, extraLibDirsStatic = │ │ │ │ -, extraLibDirs = │ │ │ │ -, extraDynLibFlavours = │ │ │ │ -, extraLibFlavours = │ │ │ │ -, extraBundledLibs = │ │ │ │ -, extraGHCiLibs = │ │ │ │ -, extraLibsStatic = │ │ │ │ -, extraLibs = │ │ │ │ -, oldExtensions = │ │ │ │ -, otherExtensions = │ │ │ │ -, defaultExtensions = │ │ │ │ -, otherLanguages = │ │ │ │ -, defaultLanguage = │ │ │ │ -, autogenModules = │ │ │ │ -, virtualModules = │ │ │ │ -, otherModules = │ │ │ │ -, hsSourceDirs = │ │ │ │ -, jsSources = │ │ │ │ -, cxxSources = │ │ │ │ -, cSources = │ │ │ │ -, cmmSources = │ │ │ │ -, asmSources = │ │ │ │ -, extraFrameworkDirs = │ │ │ │ -, frameworks = │ │ │ │ -, pkgconfigDepends = │ │ │ │ -, hsc2hsOptions = │ │ │ │ -, ldOptions = │ │ │ │ -, cxxOptions = │ │ │ │ -, ccOptions = │ │ │ │ -, cmmOptions = │ │ │ │ -, asmOptions = │ │ │ │ -, cppOptions = │ │ │ │ -, buildToolDepends = │ │ │ │ -, buildTools = │ │ │ │ -targetBuildDepends │ │ │ │ -customFieldsBI │ │ │ │ -staticOptions │ │ │ │ -sharedOptions │ │ │ │ -profOptions │ │ │ │ -installIncludes │ │ │ │ -autogenIncludes │ │ │ │ -includes │ │ │ │ -includeDirs │ │ │ │ -extraLibDirsStatic │ │ │ │ -extraLibDirs │ │ │ │ -extraDynLibFlavours │ │ │ │ -extraLibFlavours │ │ │ │ -extraBundledLibs │ │ │ │ -extraGHCiLibs │ │ │ │ -extraLibsStatic │ │ │ │ -extraLibs │ │ │ │ -oldExtensions │ │ │ │ -otherExtensions │ │ │ │ -defaultExtensions │ │ │ │ -otherLanguages │ │ │ │ -defaultLanguage │ │ │ │ -autogenModules │ │ │ │ -virtualModules │ │ │ │ -otherModules │ │ │ │ -hsSourceDirs │ │ │ │ -jsSources │ │ │ │ -cxxSources │ │ │ │ -cSources │ │ │ │ -cmmSources │ │ │ │ -asmSources │ │ │ │ -extraFrameworkDirs │ │ │ │ -frameworks │ │ │ │ -pkgconfigDepends │ │ │ │ -hsc2hsOptions │ │ │ │ -ldOptions │ │ │ │ -cxxOptions │ │ │ │ -ccOptions │ │ │ │ -cmmOptions │ │ │ │ -asmOptions │ │ │ │ -cppOptions │ │ │ │ -buildToolDepends │ │ │ │ -buildTools │ │ │ │ -buildable │ │ │ │ -BuildInfo │ │ │ │ -Distribution.Types.BuildInfo │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.BuildInfo.BuildInfo │ │ │ │ -HasBuildInfos │ │ │ │ -HasBuildInfo │ │ │ │ -Distribution.Types.BuildInfo.Lens │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.BuildInfo.Lens.C:HasBuildInfo │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Builtin.Names │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +GHC.Tuple │ │ │ │ +GHC.PrimopWrappers │ │ │ │ +GHC.Classes │ │ │ │ +GHC.CString │ │ │ │ +GHC.Magic.Dict │ │ │ │ +GHC.Magic │ │ │ │ +GHC.Types │ │ │ │ +GHC.Prim.Panic │ │ │ │ +GHC.Prim │ │ │ │ +GHC.Num.BigNat │ │ │ │ +GHC.Num.Natural │ │ │ │ +GHC.Num.Integer │ │ │ │ +GHC.Internal.Records │ │ │ │ +GHC.Internal.OverloadedLabels │ │ │ │ +GHC.Internal.Fingerprint.Type │ │ │ │ +GHC.Internal.StaticPtr.Internal │ │ │ │ +GHC.Internal.StaticPtr │ │ │ │ +GHC.Internal.Stack.Types │ │ │ │ +GHC.Internal.Stack │ │ │ │ +GHC.Internal.SrcLoc │ │ │ │ +GHC.Internal.Foreign.C.ConstPtr │ │ │ │ +GHC.Internal.Unsafe.Coerce │ │ │ │ +GHC.Internal.Debug.Trace │ │ │ │ +GHC.Internal.Data.Coerce │ │ │ │ +GHC.Internal.TypeNats.Internal │ │ │ │ +GHC.Internal.TypeNats │ │ │ │ +GHC.Internal.TypeLits.Internal │ │ │ │ +GHC.Internal.TypeLits │ │ │ │ +GHC.Internal.TypeError │ │ │ │ +GHC.Internal.Generics │ │ │ │ +GHC.Internal.Exception.Context │ │ │ │ +GHC.Internal.Control.Exception.Base │ │ │ │ +GHC.Internal.IsList │ │ │ │ +GHC.Internal.Exts │ │ │ │ +GHC.Internal.System.Random │ │ │ │ +GHC.Internal.Desugar │ │ │ │ +GHC.Internal.Control.Arrow │ │ │ │ +GHC.Internal.Control.Monad.Fail │ │ │ │ +GHC.Internal.Control.Monad.Fix │ │ │ │ +GHC.Internal.Control.Monad │ │ │ │ +GHC.Internal.Word │ │ │ │ +GHC.Internal.Int │ │ │ │ +GHC.Internal.Text.Read.Lex │ │ │ │ +GHC.Internal.Text.ParserCombinators.ReadPrec │ │ │ │ GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Configure │ │ │ │ -Distribution.Types.BuildType.BuildType │ │ │ │ -build-type: Default is parsed as Custom for legacy reasons. See https://github.com/haskell/cabal/issues/5020 │ │ │ │ -unknown build-type: ' │ │ │ │ -BuildType │ │ │ │ -Distribution.Types.BuildType │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Configure │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.BuildType.Simple │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.BuildType.Configure │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.BuildType.Make │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.BuildType.Custom │ │ │ │ +GHC.Internal.Data.Typeable.Internal │ │ │ │ +GHC.Internal.Data.Typeable │ │ │ │ +GHC.Internal.Data.Dynamic │ │ │ │ +GHC.Internal.System.IO │ │ │ │ +GHC.Internal.TopHandler │ │ │ │ +GHC.Internal.Float │ │ │ │ +GHC.Internal.Real │ │ │ │ +GHC.Internal.Err │ │ │ │ +GHC.Internal.Ptr │ │ │ │ +GHC.Internal.Stable │ │ │ │ +GHC.Internal.Ix │ │ │ │ +GHC.Internal.ST │ │ │ │ +GHC.Internal.IO.Exception │ │ │ │ +GHC.Internal.IO │ │ │ │ +GHC.Internal.GHC.Conc │ │ │ │ +GHC.Internal.Data.Traversable │ │ │ │ +GHC.Internal.Data.Foldable │ │ │ │ +GHC.Internal.Data.String │ │ │ │ +GHC.Internal.Data.Either │ │ │ │ +GHC.Internal.List │ │ │ │ +GHC.Internal.Maybe │ │ │ │ +GHC.Internal.Num │ │ │ │ +GHC.Internal.Read │ │ │ │ +GHC.Internal.Show │ │ │ │ +GHC.Internal.GHCi.Helpers │ │ │ │ +GHC.Internal.GHCi │ │ │ │ +GHC.Internal.Enum │ │ │ │ +GHC.Internal.Base │ │ │ │ +GHC.Internal.Control.Monad.Zip │ │ │ │ +GHC.Driver.Plugins │ │ │ │ +datatypeName │ │ │ │ +moduleName │ │ │ │ +packageName │ │ │ │ +isNewtype │ │ │ │ +conFixity │ │ │ │ +conIsRecord │ │ │ │ +unsafeIndex │ │ │ │ +unsafeRangeSize │ │ │ │ +traverse │ │ │ │ +readList │ │ │ │ +readListDefault │ │ │ │ +readListPrec │ │ │ │ +readListPrecDefault │ │ │ │ +readPrec │ │ │ │ +readField │ │ │ │ +readFieldHash │ │ │ │ +readSymField │ │ │ │ +showsPrec │ │ │ │ +showString │ │ │ │ +showSpace │ │ │ │ +showCommaSpace │ │ │ │ +showParen │ │ │ │ +fromEnum │ │ │ │ +toEnumError │ │ │ │ +succError │ │ │ │ +predError │ │ │ │ +enumIntToWord │ │ │ │ +minBound │ │ │ │ +maxBound │ │ │ │ +dataToTag# │ │ │ │ +uDouble# │ │ │ │ +Alternative │ │ │ │ +Floating │ │ │ │ +Fractional │ │ │ │ +Integral │ │ │ │ +RealFloat │ │ │ │ +RealFrac │ │ │ │ +Typeable │ │ │ │ +WithDict │ │ │ │ +DataToTag │ │ │ │ +MonadFix │ │ │ │ +MonadFail │ │ │ │ +MonadPlus │ │ │ │ +IsString │ │ │ │ +Applicative │ │ │ │ +Foldable │ │ │ │ +Traversable │ │ │ │ +Generic1 │ │ │ │ +Datatype │ │ │ │ +Constructor │ │ │ │ +Selector │ │ │ │ +KnownNat │ │ │ │ +KnownSymbol │ │ │ │ +KnownChar │ │ │ │ +GHCiSandboxIO │ │ │ │ +Semigroup │ │ │ │ +HasField │ │ │ │ +Ordering │ │ │ │ +Rational │ │ │ │ +StablePtr │ │ │ │ +NonEmpty │ │ │ │ +FrontendPlugin │ │ │ │ +TypeLitSort │ │ │ │ +Unsatisfiable │ │ │ │ +TypeError │ │ │ │ +StaticPtr │ │ │ │ +StaticPtrInfo │ │ │ │ +CallStack │ │ │ │ +SomeTypeRep │ │ │ │ +SomeTypeRep │ │ │ │ +UnsafeEquality │ │ │ │ +ConstPtr │ │ │ │ +GHC.Internal.Wasm.Prim.Types │ │ │ │ +ExceptionContext │ │ │ │ +StaticPtr │ │ │ │ +StaticPtrInfo │ │ │ │ +Fingerprint │ │ │ │ +tr$ModuleGHCPrim │ │ │ │ +ShowType │ │ │ │ +LeftAssociative │ │ │ │ +RightAssociative │ │ │ │ +NotAssociative │ │ │ │ +SourceUnpack │ │ │ │ +SourceNoUnpack │ │ │ │ +NoSourceUnpackedness │ │ │ │ +SourceLazy │ │ │ │ +SourceStrict │ │ │ │ +NoSourceStrictness │ │ │ │ +DecidedLazy │ │ │ │ +DecidedStrict │ │ │ │ +DecidedUnpack │ │ │ │ +MetaData │ │ │ │ +MetaCons │ │ │ │ +KindRepTyConApp │ │ │ │ +KindRepVar │ │ │ │ +KindRepApp │ │ │ │ +KindRepFun │ │ │ │ +KindRepTYPE │ │ │ │ +KindRepTypeLitS │ │ │ │ +KindRepTypeLitD │ │ │ │ +TypeLitSymbol │ │ │ │ +TypeLitNat │ │ │ │ +TypeLitChar │ │ │ │ +UnsafeRefl │ │ │ │ +eqString │ │ │ │ +unpackCStringUtf8# │ │ │ │ +unpackAppendCStringUtf8# │ │ │ │ +unpackFoldrCStringUtf8# │ │ │ │ +unpackCString# │ │ │ │ +unpackAppendCString# │ │ │ │ +unpackFoldrCString# │ │ │ │ +cstringLength# │ │ │ │ +returnIO │ │ │ │ +newStablePtr │ │ │ │ +otherwise │ │ │ │ +runMainIO │ │ │ │ +assertError │ │ │ │ +considerAccessible │ │ │ │ +integerToFloat# │ │ │ │ +integerToDouble# │ │ │ │ +naturalToFloat# │ │ │ │ +naturalToDouble# │ │ │ │ +rationalToFloat │ │ │ │ +rationalToDouble │ │ │ │ +fromInteger │ │ │ │ +fromRational │ │ │ │ +enumFrom │ │ │ │ +enumFromThen │ │ │ │ +enumFromTo │ │ │ │ +enumFromThenTo │ │ │ │ +fromLabel │ │ │ │ +fromString │ │ │ │ +toAnnotationWrapper │ │ │ │ +fromIntegral │ │ │ │ +realToFrac │ │ │ │ +toInteger │ │ │ │ +toRational │ │ │ │ +ghciStepIO │ │ │ │ +fromList │ │ │ │ +fromListN │ │ │ │ +mkTrType │ │ │ │ +typeNatTypeRep │ │ │ │ +typeSymbolTypeRep │ │ │ │ +typeCharTypeRep │ │ │ │ +typeRep# │ │ │ │ +krep$*Arr* │ │ │ │ +krep$*->*->* │ │ │ │ +krep$Constraint │ │ │ │ +emptyCallStack │ │ │ │ +pushCallStack │ │ │ │ +fromStaticPtr │ │ │ │ +makeStatic │ │ │ │ +emptyExceptionContext │ │ │ │ +unsafeEqualityProof │ │ │ │ +unsafeCoerce# │ │ │ │ +getField │ │ │ │ +setField │ │ │ │ +unsatisfiable │ │ │ │ +integerFromNatural │ │ │ │ +integerToNaturalClamp │ │ │ │ +integerToNaturalThrow │ │ │ │ +integerToNatural │ │ │ │ +integerToWord# │ │ │ │ +integerToInt# │ │ │ │ +integerToWord64# │ │ │ │ +integerToInt64# │ │ │ │ +integerAdd │ │ │ │ +integerMul │ │ │ │ +integerSub │ │ │ │ +integerNegate │ │ │ │ +integerAbs │ │ │ │ +integerPopCount# │ │ │ │ +integerQuot │ │ │ │ +integerRem │ │ │ │ +integerDiv │ │ │ │ +integerMod │ │ │ │ +integerDivMod# │ │ │ │ +integerQuotRem# │ │ │ │ +integerEncodeFloat# │ │ │ │ +integerEncodeDouble# │ │ │ │ +integerGcd │ │ │ │ +integerLcm │ │ │ │ +integerAnd │ │ │ │ +integerOr │ │ │ │ +integerXor │ │ │ │ +integerComplement │ │ │ │ +integerBit# │ │ │ │ +integerTestBit# │ │ │ │ +integerShiftL# │ │ │ │ +integerShiftR# │ │ │ │ +integerFromWord# │ │ │ │ +integerFromWord64# │ │ │ │ +integerFromInt64# │ │ │ │ +naturalToWord# │ │ │ │ +naturalPopCount# │ │ │ │ +naturalShiftR# │ │ │ │ +naturalShiftL# │ │ │ │ +naturalAdd │ │ │ │ +naturalSub │ │ │ │ +naturalSubThrow │ │ │ │ +naturalSubUnsafe │ │ │ │ +naturalMul │ │ │ │ +naturalQuotRem# │ │ │ │ +naturalQuot │ │ │ │ +naturalRem │ │ │ │ +naturalAnd │ │ │ │ +naturalAndNot │ │ │ │ +naturalOr │ │ │ │ +naturalXor │ │ │ │ +naturalTestBit# │ │ │ │ +naturalBit# │ │ │ │ +naturalGcd │ │ │ │ +naturalLcm │ │ │ │ +naturalLog2# │ │ │ │ +naturalLogBaseWord# │ │ │ │ +naturalLogBase# │ │ │ │ +naturalPowMod │ │ │ │ +naturalSizeInBase# │ │ │ │ +bigNatEq# │ │ │ │ +bigNatCompare │ │ │ │ +bigNatCompareWord# │ │ │ │ +mkRationalBase2 │ │ │ │ +mkRationalBase10 │ │ │ │ +GHC.Builtin.Uniques │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Builtin/Uniques.hs │ │ │ │ +GHC.Builtin.Uniques │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Builtin/Uniques.hs │ │ │ │ +GHC.Builtin.Uniques │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +assertPpr │ │ │ │ +compiler/GHC/Builtin/Uniques.hs │ │ │ │ +GHC.Builtin.Uniques │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Builtin/Uniques.hs │ │ │ │ +GHC.Builtin.Uniques │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +compiler/GHC/Builtin/Uniques.hs │ │ │ │ +GHC.Builtin.Uniques │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +compiler/GHC/Builtin/Uniques.hs │ │ │ │ +GHC.Builtin.Uniques │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Builtin/Uniques.hs │ │ │ │ +GHC.Builtin.Uniques │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Builtin/Uniques.hs │ │ │ │ +GHC.Builtin.Uniques │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Builtin/Uniques.hs │ │ │ │ +GHC.Builtin.Uniques │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Builtin/Uniques.hs │ │ │ │ +GHC.Builtin.Uniques │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Builtin/Uniques.hs │ │ │ │ +GHC.Builtin.Uniques │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Builtin/Uniques.hs │ │ │ │ +GHC.Builtin.Uniques │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +getTupleDataConName: impossible │ │ │ │ +getTupleDataCon │ │ │ │ +getTupleTyConName: impossible │ │ │ │ +getTupleTyConName │ │ │ │ +mkCTupleSelIdUnique: │ │ │ │ +getCTupleTyConName: impossible │ │ │ │ +getCTupleDataConName: impossible │ │ │ │ +compiler/GHC/Builtin/Uniques.hs │ │ │ │ +GHC.Builtin.Uniques │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +getUnboxedSumName(getRep) │ │ │ │ +getUnboxedSumName │ │ │ │ +getUnboxedSumName: invalid tag │ │ │ │ +mkSumDataConUnique: │ │ │ │ +'NoDataConRep │ │ │ │ +DataConRep │ │ │ │ +'NotMarkedStrict │ │ │ │ +'MarkedStrict │ │ │ │ +StrictnessMark │ │ │ │ +'HsStrict │ │ │ │ +'HsUnpack │ │ │ │ +HsImplBang │ │ │ │ +'HsSrcBang │ │ │ │ +HsSrcBang │ │ │ │ +GHC.Core.DataCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/DataCon.hs │ │ │ │ +GHC.Core.DataCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/DataCon.hs │ │ │ │ +GHC.Core.DataCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +dcr_bangs │ │ │ │ +dcr_stricts │ │ │ │ +dcr_arg_tys │ │ │ │ +dcr_boxer │ │ │ │ +dcr_wrap_id │ │ │ │ +GHC.Core.DataCon.HsImplBang │ │ │ │ +HsUnpack │ │ │ │ +HsStrict │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'CondNode │ │ │ │ -'CondBranch │ │ │ │ -Distribution.Types.CondTree.CondTree │ │ │ │ -condTreeComponents │ │ │ │ -condTreeConstraints │ │ │ │ -condTreeData │ │ │ │ -Distribution.Types.CondTree.CondBranch │ │ │ │ -condBranchIfFalse │ │ │ │ -condBranchIfTrue │ │ │ │ -condBranchCondition │ │ │ │ -CondNode {condTreeData = │ │ │ │ -, condTreeConstraints = │ │ │ │ -, condTreeComponents = │ │ │ │ -CondBranch {condBranchCondition = │ │ │ │ -, condBranchIfTrue = │ │ │ │ -, condBranchIfFalse = │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -CondBranch │ │ │ │ -CondTree │ │ │ │ -Distribution.Types.CondTree │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -CondNode │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.CondTree.CondBranch │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.CondTree.CondNode │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -Distribution.Types.Condition.Condition │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Types/Condition.hs:22:19-20|case │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Condition │ │ │ │ -Distribution.Types.Condition │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Condition.Var │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Condition.Lit │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Condition.CNot │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Condition.COr │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Condition.CAnd │ │ │ │ +compiler/GHC/Core/DataCon.hs │ │ │ │ +GHC.Core.DataCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/DataCon.hs │ │ │ │ +GHC.Core.DataCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/DataCon.hs │ │ │ │ +GHC.Core.DataCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +assertPpr │ │ │ │ +compiler/GHC/Core/DataCon.hs │ │ │ │ +GHC.Core.DataCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/DataCon.hs │ │ │ │ +GHC.Core.DataCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +compiler/GHC/Core/DataCon.hs │ │ │ │ +GHC.Core.DataCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +assertPpr │ │ │ │ +compiler/GHC/Core/DataCon.hs │ │ │ │ +GHC.Core.DataCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +assertPpr │ │ │ │ +compiler/GHC/Core/DataCon.hs │ │ │ │ +GHC.Core.DataCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +assertPpr │ │ │ │ +compiler/GHC/Core/DataCon.hs │ │ │ │ +GHC.Core.DataCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/DataCon.hs │ │ │ │ +GHC.Core.DataCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/DataCon.hs │ │ │ │ +GHC.Core.DataCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/DataCon.hs │ │ │ │ +GHC.Core.DataCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +classDataCon │ │ │ │ +StrictNotUnpacked │ │ │ │ +Unpacked │ │ │ │ +Unpacked │ │ │ │ +{-# UNPACK #-} │ │ │ │ +{-# NOUNPACK #-} │ │ │ │ +dataConInstUnivs │ │ │ │ +dataConFieldType │ │ │ │ +dataConInstOrigArgTys │ │ │ │ +dataConInstArgTys │ │ │ │ +compiler/GHC/Core/DataCon.hs │ │ │ │ +GHC.Core.DataCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +datacOnResRepTyArgs │ │ │ │ +Invalid binary format │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DataCon.MkData │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DataCon.EqSpec │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DataCon.NoDataConRep │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DataCon.DCR │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DataCon.MarkedStrict │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DataCon.NotMarkedStrict │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DataCon.HsLazy │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DataCon.HsStrict │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DataCon.HsUnpack │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DataCon.HsSrcBang │ │ │ │ +'ForAllPred │ │ │ │ +'IrredPred │ │ │ │ +'ClassPred │ │ │ │ +GHC.Core.Predicate │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +nominal equality │ │ │ │ +representational equality │ │ │ │ +compiler/GHC/Core/Predicate.hs │ │ │ │ +GHC.Core.Predicate │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/Predicate.hs │ │ │ │ +GHC.Core.Predicate │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +compiler/GHC/Core/Predicate.hs │ │ │ │ +GHC.Core.Predicate │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +getClassPredTys │ │ │ │ +getEqPredTys │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Predicate.ClassPred │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Predicate.EqPred │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Predicate.IrredPred │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Predicate.ForAllPred │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Predicate.NomEq │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Predicate.ReprEq │ │ │ │ +TypeOrdering │ │ │ │ +'KeepSynonyms │ │ │ │ +'ExpandSynonyms │ │ │ │ +GHC.Core.TyCo.Compare │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/TyCo/Compare.hs │ │ │ │ +GHC.Core.TyCo.Compare │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pred{TypeOrdering}: tried to take `pred' of first tag in enumeration │ │ │ │ +compiler/GHC/Core/TyCo/Compare.hs │ │ │ │ +GHC.Core.TyCo.Compare │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +succ{TypeOrdering}: tried to take `succ' of last tag in enumeration │ │ │ │ +compiler/GHC/Core/TyCo/Compare.hs │ │ │ │ +GHC.Core.TyCo.Compare │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/TyCo/Compare.hs │ │ │ │ +GHC.Core.TyCo.Compare │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +toEnum{TypeOrdering}: tag ( │ │ │ │ +compiler/GHC/Core/TyCo/Compare.hs │ │ │ │ +GHC.Core.TyCo.Compare │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +nonDetCmpTypeX.get_rank │ │ │ │ +compiler/GHC/Core/TyCo/Compare.hs │ │ │ │ +GHC.Core.TyCo.Compare │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/TyCo/Compare.hs │ │ │ │ +GHC.Core.TyCo.Compare │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +eqVarBndrs │ │ │ │ +compiler/GHC/Core/TyCo/Compare.hs │ │ │ │ +GHC.Core.TyCo.Compare │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Compare.TLT │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Compare.TEQ │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Compare.TEQX │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Compare.TGT │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Compare.ExpandSynonyms │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Compare.KeepSynonyms │ │ │ │ +GHC.Core.TyCo.FVs │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/TyCo/FVs.hs │ │ │ │ +GHC.Core.TyCo.FVs │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +scopedSort │ │ │ │ +scopedSort │ │ │ │ +'TyCoFolder │ │ │ │ +TyCoFolder │ │ │ │ +'TyConApp │ │ │ │ +'CoercionTy │ │ │ │ +'TyVarTy │ │ │ │ +'ForAllTy │ │ │ │ +'AxiomCo │ │ │ │ +'TyConAppCo │ │ │ │ +'CoercionHole │ │ │ │ +'ForAllCo │ │ │ │ +'TransCo │ │ │ │ +'CoVarCo │ │ │ │ +Coercion │ │ │ │ +CoercionHole │ │ │ │ +MCoercion │ │ │ │ +'PluginProv │ │ │ │ +'ProofIrrelProv │ │ │ │ +'PhantomProv │ │ │ │ +UnivCoProvenance │ │ │ │ +'SelTyCon │ │ │ │ +'SelForAll │ │ │ │ +'SelMult │ │ │ │ +'CharTyLit │ │ │ │ +'StrTyLit │ │ │ │ +'NumTyLit │ │ │ │ +GHC.Core.TyCo.Rep │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/TyCo/Rep.hs │ │ │ │ +GHC.Core.TyCo.Rep │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +CoercionHole │ │ │ │ +CoercionHole │ │ │ │ +compiler/GHC/Core/TyCo/Rep.hs │ │ │ │ +GHC.Core.TyCo.Rep │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/TyCo/Rep.hs:202:13-14|case │ │ │ │ +compiler/GHC/Core/TyCo/Rep.hs:202:13-14|case │ │ │ │ +compiler/GHC/Core/TyCo/Rep.hs:202:13-14|case │ │ │ │ +compiler/GHC/Core/TyCo/Rep.hs:963:13-14|case │ │ │ │ +compiler/GHC/Core/TyCo/Rep.hs:963:13-14|case │ │ │ │ +compiler/GHC/Core/TyCo/Rep.hs:1563:13-14|case │ │ │ │ +uco_deps │ │ │ │ +uco_role │ │ │ │ +uco_prov │ │ │ │ +fco_mult │ │ │ │ +fco_role │ │ │ │ +fco_body │ │ │ │ +fco_kind │ │ │ │ +fco_visR │ │ │ │ +fco_visL │ │ │ │ +GHC.Core.TyCo.Rep.Scaled │ │ │ │ +GHC.Core.TyCo.Rep.Type │ │ │ │ +CoercionTy │ │ │ │ +ForAllTy │ │ │ │ +TyConApp │ │ │ │ +fco_role │ │ │ │ +fco_mult │ │ │ │ +uco_prov │ │ │ │ +uco_role │ │ │ │ +uco_deps │ │ │ │ +GHC.Core.TyCo.Rep.Coercion │ │ │ │ +TyConAppCo │ │ │ │ +ForAllCo │ │ │ │ +fco_visL │ │ │ │ +fco_visR │ │ │ │ +fco_kind │ │ │ │ +fco_body │ │ │ │ +GHC.Core.TyCo.Rep.MCoercion │ │ │ │ +GHC.Core.TyCo.Rep.UnivCoProvenance │ │ │ │ +PluginProv │ │ │ │ +PhantomProv │ │ │ │ +ProofIrrelProv │ │ │ │ +GHC.Core.TyCo.Rep.CoSel │ │ │ │ +SelForAll │ │ │ │ +SelTyCon │ │ │ │ +GHC.Core.TyCo.Rep.FunSel │ │ │ │ +GHC.Core.TyCo.Rep.TyLit │ │ │ │ +CharTyLit │ │ │ │ +NumTyLit │ │ │ │ +StrTyLit │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'PackageFlag │ │ │ │ -Distribution.Types.ConfVar.ConfVar │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Types/ConfVar.hs:22:13-14|case │ │ │ │ -PackageFlag │ │ │ │ -Distribution.Types.ConfVar │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -PackageFlag │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ConfVar.OS │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ConfVar.Arch │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ConfVar.PackageFlag │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ConfVar.Impl │ │ │ │ -Distribution.Types.Dependency │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Dependency │ │ │ │ -Distribution.Types.Dependency.Dependency │ │ │ │ -'Dependency │ │ │ │ -directly the library name as it were a package. │ │ │ │ -Alternatively, if you are depending on an internal library, you can write │ │ │ │ -To use this syntax the package needs to specify at least 'cabal-version: 3.0'. │ │ │ │ -Sublibrary dependency syntax used. │ │ │ │ -white space │ │ │ │ -Dependency │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Dependency.Dependency │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'ExeDependency │ │ │ │ -Distribution.Types.ExeDependency.ExeDependency │ │ │ │ -ExeDependency │ │ │ │ -ExeDependency │ │ │ │ -Distribution.Types.ExeDependency │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ExeDependency.ExeDependency │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'Executable │ │ │ │ -Distribution.Types.Executable.Executable │ │ │ │ -ExecutablePrivate, buildInfo = │ │ │ │ -ExecutablePublic, buildInfo = │ │ │ │ -, exeScope = │ │ │ │ -, modulePath = │ │ │ │ -Executable {exeName = │ │ │ │ -buildInfo │ │ │ │ -exeScope │ │ │ │ -Executable │ │ │ │ -Distribution.Types.Executable │ │ │ │ -executable │ │ │ │ -modulePath │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Distribution.Types.UnqualComponentName │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Types/UnqualComponentName.hs │ │ │ │ -Ambiguous values for │ │ │ │ - field: ' │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Executable.Executable │ │ │ │ +compiler/GHC/Core/TyCo/Rep.hs │ │ │ │ +GHC.Core.TyCo.Rep │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +assertPpr │ │ │ │ +compiler/GHC/Core/TyCo/Rep.hs │ │ │ │ +GHC.Core.TyCo.Rep │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +assertPpr │ │ │ │ +compiler/GHC/Core/TyCo/Rep.hs │ │ │ │ +GHC.Core.TyCo.Rep │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +assertPpr │ │ │ │ +chooseAAF │ │ │ │ +(phantom) │ │ │ │ +(proof irrel) │ │ │ │ +get UnivCoProvenance │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'ExecutablePrivate │ │ │ │ -'ExecutablePublic │ │ │ │ -Distribution.Types.ExecutableScope.ExecutableScope │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -ExecutableScope │ │ │ │ -Distribution.Types.ExecutableScope │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -ExecutablePublic │ │ │ │ -ExecutablePrivate │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ExecutableScope.ExecutablePublic │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ExecutableScope.ExecutablePrivate │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -PackageFlag │ │ │ │ -FlagAssignment │ │ │ │ -Distribution.Types.Flag │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -, flagManual = │ │ │ │ -, flagDefault = │ │ │ │ -, flagDescription = │ │ │ │ -MkPackageFlag {flagName = │ │ │ │ -FlagName │ │ │ │ -flagManual │ │ │ │ -flagDefault │ │ │ │ -flagDescription │ │ │ │ -flagName │ │ │ │ -MkPackageFlag │ │ │ │ -Distribution.Types.Flag.PackageFlag │ │ │ │ -Distribution.Types.Flag.FlagName │ │ │ │ -FlagName │ │ │ │ -'FlagName │ │ │ │ -'MkPackageFlag │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'FlagAssignment │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Flag.MkPackageFlag │ │ │ │ -, foreignLibType = │ │ │ │ -foreignLibName = │ │ │ │ -, foreignLibModDefFile = │ │ │ │ -, foreignLibVersionLinux = │ │ │ │ -, foreignLibVersionInfo = │ │ │ │ -, foreignLibBuildInfo = │ │ │ │ -, foreignLibOptions = │ │ │ │ -ForeignLib { │ │ │ │ -'ForeignLib │ │ │ │ -'LibVersionInfo │ │ │ │ -Distribution.Types.ForeignLib.ForeignLib │ │ │ │ -foreignLibModDefFile │ │ │ │ -foreignLibVersionLinux │ │ │ │ -foreignLibVersionInfo │ │ │ │ -foreignLibBuildInfo │ │ │ │ -foreignLibOptions │ │ │ │ -foreignLibType │ │ │ │ -foreignLibName │ │ │ │ -integral │ │ │ │ -panic! integral │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Compat/CharParsing.hs │ │ │ │ -Distribution.Compat.CharParsing │ │ │ │ -mkLibVersionInfo │ │ │ │ -ForeignLib │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -Distribution.Types.ForeignLib │ │ │ │ -LibVersionInfo │ │ │ │ -Distribution.Types.ForeignLib.LibVersionInfo │ │ │ │ -mkLibVersionInfo │ │ │ │ -foreign library │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Distribution.Types.UnqualComponentName │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Types/UnqualComponentName.hs │ │ │ │ -Ambiguous values for │ │ │ │ - field: ' │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ForeignLib.ForeignLib │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ForeignLib.LibVersionInfo │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'ForeignLibStandalone │ │ │ │ -Distribution.Types.ForeignLibOption.ForeignLibOption │ │ │ │ -unrecognized foreign-library option │ │ │ │ -standalone │ │ │ │ -ForeignLibOption │ │ │ │ -Distribution.Types.ForeignLibOption │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -ForeignLibStandalone │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ForeignLibOption.ForeignLibStandalone │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'ForeignLibTypeUnknown │ │ │ │ -'ForeignLibNativeStatic │ │ │ │ -'ForeignLibNativeShared │ │ │ │ -Distribution.Types.ForeignLibType.ForeignLibType │ │ │ │ -Unknown foreign library type │ │ │ │ -native-static │ │ │ │ -native-shared │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Ambiguous foreign library type │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Types/ForeignLibType.hs │ │ │ │ -ForeignLibType │ │ │ │ -Distribution.Types.ForeignLibType │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -ForeignLibNativeShared │ │ │ │ -ForeignLibNativeStatic │ │ │ │ -ForeignLibTypeUnknown │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ForeignLibType.ForeignLibNativeShared │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ForeignLibType.ForeignLibNativeStatic │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ForeignLibType.ForeignLibTypeUnknown │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.TyCoFolder │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.Scaled │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.TyVarTy │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.AppTy │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.TyConApp │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.ForAllTy │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.FunTy │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.LitTy │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.CastTy │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.CoercionTy │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.Refl │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.GRefl │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.TyConAppCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.AppCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.ForAllCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.FunCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.CoVarCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.AxiomCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.UnivCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.SymCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.TransCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.SelCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.LRCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.InstCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.KindCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.SubCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.HoleCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.CoercionHole │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.MRefl │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.MCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.PhantomProv │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.ProofIrrelProv │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.PluginProv │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.SelTyCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.SelFun │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.SelForAll │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.SelMult │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.SelArg │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.SelRes │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.NumTyLit │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.StrTyLit │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.CharTyLit │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +assertPpr │ │ │ │ +compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +assertPpr │ │ │ │ +compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +zipCoEnv │ │ │ │ +zipCoEnv │ │ │ │ +compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +extendTCvSubst │ │ │ │ +compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +zipTCvSubst: length mismatch │ │ │ │ +compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +substTyVarToTyVar │ │ │ │ +compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +assertPpr │ │ │ │ +compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +assertPpr │ │ │ │ +needInScope │ │ │ │ +in_scope │ │ │ │ +in_scope │ │ │ │ +compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ +GHC.Core.TyCo.Subst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +zipTyEnv │ │ │ │ + CvSubst = │ │ │ │ + TvSubst = │ │ │ │ + IdSubst = │ │ │ │ += 1.6'. │ │ │ │ -Wildcard syntax used. │ │ │ │ -Alternatively, if broader compatibility is important then use: │ │ │ │ -To use this syntax the package need to specify at least 'cabal-version: 2.0'. │ │ │ │ -major bounded version syntax (caret, ^>=) used. │ │ │ │ -wild-card version after ^>= operator │ │ │ │ -operator │ │ │ │ -opening paren │ │ │ │ -To use version operators the package needs to specify at least 'cabal-version: >= 1.8'. │ │ │ │ -version operators used. │ │ │ │ -<0 or other empty range. │ │ │ │ -To use this syntax the package needs to specify at least 'cabal-version: 1.22'. │ │ │ │ --none version range used. │ │ │ │ -a series of single version constraints joined with the || operator: │ │ │ │ -Alternatively, if broader compatibility is important then use │ │ │ │ -To use this syntax the package needs to specify at least 'cabal-version: 3.0'. │ │ │ │ -version set syntax used. │ │ │ │ -white space │ │ │ │ -version with tags │ │ │ │ -ThisVersion │ │ │ │ -LaterVersion │ │ │ │ -OrLaterVersion │ │ │ │ -EarlierVersion │ │ │ │ -OrEarlierVersion │ │ │ │ -MajorBoundVersion │ │ │ │ -UnionVersionRanges │ │ │ │ -IntersectVersionRanges │ │ │ │ -IntersectVersionRangesF │ │ │ │ -UnionVersionRangesF │ │ │ │ -MajorBoundVersionF │ │ │ │ -OrEarlierVersionF │ │ │ │ -EarlierVersionF │ │ │ │ -OrLaterVersionF │ │ │ │ -LaterVersionF │ │ │ │ -ThisVersionF │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Types/VersionRange/Internal.hs:180:7-8|case │ │ │ │ -'MajorBoundVersionF │ │ │ │ -'OrEarlierVersionF │ │ │ │ -'EarlierVersionF │ │ │ │ -'OrLaterVersionF │ │ │ │ -'LaterVersionF │ │ │ │ -'ThisVersionF │ │ │ │ -'IntersectVersionRangesF │ │ │ │ -'UnionVersionRangesF │ │ │ │ -VersionRangeF │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'IntersectVersionRanges │ │ │ │ -'UnionVersionRanges │ │ │ │ -'MajorBoundVersion │ │ │ │ -'OrEarlierVersion │ │ │ │ -'EarlierVersion │ │ │ │ -'OrLaterVersion │ │ │ │ -'LaterVersion │ │ │ │ -'ThisVersion │ │ │ │ -Distribution.Types.VersionRange.Internal.VersionRange │ │ │ │ -Distribution.Types.VersionRange.Internal.VersionRangeF │ │ │ │ -IntersectVersionRangesF │ │ │ │ -UnionVersionRangesF │ │ │ │ -MajorBoundVersionF │ │ │ │ -OrEarlierVersionF │ │ │ │ -EarlierVersionF │ │ │ │ -OrLaterVersionF │ │ │ │ -LaterVersionF │ │ │ │ -ThisVersionF │ │ │ │ foldr1: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ foldl1: empty structure │ │ │ │ +compiler/GHC/Data/Strict.hs:27:13-14|case │ │ │ │ maximum: empty structure │ │ │ │ minimum: empty structure │ │ │ │ -ThisVersion │ │ │ │ -LaterVersion │ │ │ │ -OrLaterVersion │ │ │ │ -EarlierVersion │ │ │ │ -OrEarlierVersion │ │ │ │ -MajorBoundVersion │ │ │ │ -UnionVersionRanges │ │ │ │ -IntersectVersionRanges │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Distribution.Types.VersionRange.Internal │ │ │ │ -VersionRange │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Types/VersionRange/Internal.hs:61:19-20|case │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.ThisVersionF │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.LaterVersionF │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.OrLaterVersionF │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.EarlierVersionF │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.OrEarlierVersionF │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.MajorBoundVersionF │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.UnionVersionRangesF │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.IntersectVersionRangesF │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.ThisVersion │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.LaterVersion │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.OrLaterVersion │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.EarlierVersion │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.OrEarlierVersion │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.MajorBoundVersion │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.UnionVersionRanges │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.IntersectVersionRanges │ │ │ │ -Distribution.Utils.Generic │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -'C:IsDir │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'SymbolicPath │ │ │ │ -Distribution.Utils.Path.SymbolicPath │ │ │ │ -Distribution.Utils.Path.PackageDir │ │ │ │ -Distribution.Utils.Path.SourceDir │ │ │ │ -Distribution.Utils.Path.LicenseFile │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Utils/Path.hs:112:1-34|case │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Utils/Path.hs:111:1-32|case │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Utils/Path.hs:110:1-33|case │ │ │ │ -SymbolicPath │ │ │ │ -empty FilePath │ │ │ │ -absolute FilePath │ │ │ │ -SymbolicPath │ │ │ │ -Distribution.Utils.Path │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -PackageDir │ │ │ │ -SourceDir │ │ │ │ -LicenseFile │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Path.C:IsDir │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Distribution.Utils.ShortText.ShortText │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Distribution.Utils.ShortText │ │ │ │ -ShortText │ │ │ │ -Distribution.Utils.String │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -'C:GStructuredProd │ │ │ │ -GStructuredProd │ │ │ │ -'C:GStructuredSum │ │ │ │ -GStructuredSum │ │ │ │ -'C:Structured │ │ │ │ -Structured │ │ │ │ -'C:GStructured │ │ │ │ -GStructured │ │ │ │ -'Structure │ │ │ │ -'Nominal │ │ │ │ -'Newtype │ │ │ │ -Structure │ │ │ │ -; expected: │ │ │ │ -Non-matching structured hashes: │ │ │ │ -Nominal │ │ │ │ -Newtype │ │ │ │ -Structure │ │ │ │ -Ordering │ │ │ │ -GHC.Internal.Maybe │ │ │ │ -ghc-internal │ │ │ │ -GHC.Internal.Data.Either │ │ │ │ -(,,,,,,) │ │ │ │ -ghc-prim │ │ │ │ -GHC.Tuple │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Utils/Structured.hs:139:13-14|case │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Utils/Structured.hs │ │ │ │ -Distribution.Utils.Structured │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -undefined │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Structured.C:Structured │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Structured.Tag │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Structured.Nominal │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Structured.Newtype │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Structured.Structure │ │ │ │ -Distribution.Version │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -UnknownExtension │ │ │ │ -DisableExtension │ │ │ │ -EnableExtension │ │ │ │ -'DisableExtension │ │ │ │ -'EnableExtension │ │ │ │ -'UnknownExtension │ │ │ │ -'ListTuplePuns │ │ │ │ -'TypeAbstractions │ │ │ │ -'RelaxedLayout │ │ │ │ -'AlternativeLayoutRuleTransitional │ │ │ │ -'AlternativeLayoutRule │ │ │ │ -'ExtendedLiterals │ │ │ │ -'UnliftedDatatypes │ │ │ │ -'OverloadedRecordUpdate │ │ │ │ -'OverloadedRecordDot │ │ │ │ -'FieldSelectors │ │ │ │ -'RequiredTypeArguments │ │ │ │ -'LinearTypes │ │ │ │ -'QualifiedDo │ │ │ │ -'LexicalNegation │ │ │ │ -'UnliftedNewtypes │ │ │ │ -'StandaloneKindSignatures │ │ │ │ -'ImportQualifiedPost │ │ │ │ -'EmptyDataDeriving │ │ │ │ -'StarIsType │ │ │ │ -'QuantifiedConstraints │ │ │ │ -'NumericUnderscores │ │ │ │ -'BlockArguments │ │ │ │ -'HexFloatLiterals │ │ │ │ -'UnboxedSums │ │ │ │ -'DerivingVia │ │ │ │ -'DerivingStrategies │ │ │ │ -'TypeFamilyDependencies │ │ │ │ -'OverloadedLabels │ │ │ │ -'TemplateHaskellQuotes │ │ │ │ -'MonadFailDesugaring │ │ │ │ -'UndecidableSuperClasses │ │ │ │ -'TypeInType │ │ │ │ -'TypeApplications │ │ │ │ -'DuplicateRecordFields │ │ │ │ -'ApplicativeDo │ │ │ │ -'StrictData │ │ │ │ -'StaticPointers │ │ │ │ -'DeriveLift │ │ │ │ -'DeriveAnyClass │ │ │ │ -'NamedWildCards │ │ │ │ -'PartialTypeSignatures │ │ │ │ -'PatternSynonyms │ │ │ │ -'JavaScriptFFI │ │ │ │ -'AllowAmbiguousTypes │ │ │ │ -'ExplicitNamespaces │ │ │ │ -'NullaryTypeClasses │ │ │ │ -'NumDecimals │ │ │ │ -'BinaryLiterals │ │ │ │ -'NegativeLiterals │ │ │ │ -'AutoDeriveTypeable │ │ │ │ -'EmptyCase │ │ │ │ -'OverloadedLists │ │ │ │ -'RoleAnnotations │ │ │ │ -'ParallelArrays │ │ │ │ -'TypeData │ │ │ │ -'DataKinds │ │ │ │ -'PolyKinds │ │ │ │ -'ConstraintKinds │ │ │ │ -'Trustworthy │ │ │ │ -'SafeImports │ │ │ │ -'NondecreasingIndentation │ │ │ │ -'DeriveFoldable │ │ │ │ -'DeriveTraversable │ │ │ │ -'DeriveFunctor │ │ │ │ -'MonoLocalBinds │ │ │ │ -'DatatypeContexts │ │ │ │ -'ExplicitForAll │ │ │ │ -'RebindableSyntax │ │ │ │ -'LambdaCase │ │ │ │ -'MultiWayIf │ │ │ │ -'DoAndIfThenElse │ │ │ │ -'NPlusKPatterns │ │ │ │ -'GHCForeignImportPrim │ │ │ │ -'TupleSections │ │ │ │ -'RegularPatterns │ │ │ │ -'XmlSyntax │ │ │ │ -'ViewPatterns │ │ │ │ -'MonadComprehensions │ │ │ │ -'TransformListComp │ │ │ │ -'QuasiQuotes │ │ │ │ -'PostfixOperators │ │ │ │ -'NewQualifiedOperators │ │ │ │ -'ImpredicativeTypes │ │ │ │ -'PackageImports │ │ │ │ -'ConstrainedClassMethods │ │ │ │ -'InstanceSigs │ │ │ │ -'DefaultSignatures │ │ │ │ -'DeriveGeneric │ │ │ │ -'DeriveDataTypeable │ │ │ │ -'UnboxedTuples │ │ │ │ -'ExtendedDefaultRules │ │ │ │ -'RelaxedPolyRec │ │ │ │ -'MonoPatBinds │ │ │ │ -'GADTSyntax │ │ │ │ -'OverloadedStrings │ │ │ │ -'TraditionalRecordSyntax │ │ │ │ -'DisambiguateRecordFields │ │ │ │ -'RecordPuns │ │ │ │ -'RecordWildCards │ │ │ │ -'TypeOperators │ │ │ │ -'LiberalTypeSynonyms │ │ │ │ -'CApiFFI │ │ │ │ -'InterruptibleFFI │ │ │ │ -'UnliftedFFITypes │ │ │ │ -'UnicodeSyntax │ │ │ │ -'StandaloneDeriving │ │ │ │ -'TypeFamilies │ │ │ │ -'MagicHash │ │ │ │ -'HereDocuments │ │ │ │ -'RestrictedTypeSynonyms │ │ │ │ -'ExtensibleRecords │ │ │ │ -'GeneralisedNewtypeDeriving │ │ │ │ -'GeneralizedNewtypeDeriving │ │ │ │ -'PatternGuards │ │ │ │ -'NamedFieldPuns │ │ │ │ -'ImplicitPrelude │ │ │ │ -'Generics │ │ │ │ -'ForeignFunctionInterface │ │ │ │ -'TemplateHaskell │ │ │ │ -'TypeSynonymInstances │ │ │ │ -'BangPatterns │ │ │ │ -'KindSignatures │ │ │ │ -'EmptyDataDecls │ │ │ │ -'FlexibleInstances │ │ │ │ -'FlexibleContexts │ │ │ │ -'ImplicitParams │ │ │ │ -'PatternSignatures │ │ │ │ -'ScopedTypeVariables │ │ │ │ -'ExistentialQuantification │ │ │ │ -'PolymorphicComponents │ │ │ │ -'RankNTypes │ │ │ │ -'Rank2Types │ │ │ │ -'FunctionalDependencies │ │ │ │ -'DeepSubsumption │ │ │ │ -'MonomorphismRestriction │ │ │ │ -'MultiParamTypeClasses │ │ │ │ -'ParallelListComp │ │ │ │ -'RecursiveDo │ │ │ │ -'IncoherentInstances │ │ │ │ -'UndecidableInstances │ │ │ │ -'OverlappingInstances │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'UnknownLanguage │ │ │ │ -'GHC2024 │ │ │ │ -'GHC2021 │ │ │ │ -'Haskell2010 │ │ │ │ -'Haskell98 │ │ │ │ -Language.Haskell.Extension.Language │ │ │ │ -Language.Haskell.Extension.KnownExtension │ │ │ │ -toEnum{KnownExtension}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -succ{KnownExtension}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{KnownExtension}: tried to take `pred' of first tag in enumeration │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Language/Haskell/Extension.hs │ │ │ │ -Language.Haskell.Extension.Extension │ │ │ │ -UnknownLanguage │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Language/Haskell/Extension.hs:62:34-35|case │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Language/Haskell/Extension.hs:118:34-35|case │ │ │ │ -UnknownExtension │ │ │ │ -DisableExtension │ │ │ │ -EnableExtension │ │ │ │ -Extension │ │ │ │ -ListTuplePuns │ │ │ │ -TypeAbstractions │ │ │ │ -RelaxedLayout │ │ │ │ -AlternativeLayoutRuleTransitional │ │ │ │ -AlternativeLayoutRule │ │ │ │ -ExtendedLiterals │ │ │ │ -UnliftedDatatypes │ │ │ │ -OverloadedRecordUpdate │ │ │ │ -OverloadedRecordDot │ │ │ │ -FieldSelectors │ │ │ │ -RequiredTypeArguments │ │ │ │ -LinearTypes │ │ │ │ -QualifiedDo │ │ │ │ -LexicalNegation │ │ │ │ -UnliftedNewtypes │ │ │ │ -StandaloneKindSignatures │ │ │ │ -ImportQualifiedPost │ │ │ │ -EmptyDataDeriving │ │ │ │ -StarIsType │ │ │ │ -QuantifiedConstraints │ │ │ │ -NumericUnderscores │ │ │ │ -BlockArguments │ │ │ │ -HexFloatLiterals │ │ │ │ -UnboxedSums │ │ │ │ -DerivingVia │ │ │ │ -DerivingStrategies │ │ │ │ -TypeFamilyDependencies │ │ │ │ -OverloadedLabels │ │ │ │ -TemplateHaskellQuotes │ │ │ │ -MonadFailDesugaring │ │ │ │ -UndecidableSuperClasses │ │ │ │ -TypeInType │ │ │ │ -TypeApplications │ │ │ │ -DuplicateRecordFields │ │ │ │ -ApplicativeDo │ │ │ │ -StrictData │ │ │ │ -StaticPointers │ │ │ │ -DeriveLift │ │ │ │ -DeriveAnyClass │ │ │ │ -NamedWildCards │ │ │ │ -PartialTypeSignatures │ │ │ │ -PatternSynonyms │ │ │ │ -JavaScriptFFI │ │ │ │ -AllowAmbiguousTypes │ │ │ │ -ExplicitNamespaces │ │ │ │ -NullaryTypeClasses │ │ │ │ -NumDecimals │ │ │ │ -BinaryLiterals │ │ │ │ -NegativeLiterals │ │ │ │ -AutoDeriveTypeable │ │ │ │ -EmptyCase │ │ │ │ -OverloadedLists │ │ │ │ -RoleAnnotations │ │ │ │ -ParallelArrays │ │ │ │ -TypeData │ │ │ │ -DataKinds │ │ │ │ -PolyKinds │ │ │ │ -ConstraintKinds │ │ │ │ -Trustworthy │ │ │ │ -SafeImports │ │ │ │ -NondecreasingIndentation │ │ │ │ -DeriveFoldable │ │ │ │ -DeriveTraversable │ │ │ │ -DeriveFunctor │ │ │ │ -MonoLocalBinds │ │ │ │ -DatatypeContexts │ │ │ │ -ExplicitForAll │ │ │ │ -RebindableSyntax │ │ │ │ -LambdaCase │ │ │ │ -MultiWayIf │ │ │ │ -DoAndIfThenElse │ │ │ │ -NPlusKPatterns │ │ │ │ -GHCForeignImportPrim │ │ │ │ -TupleSections │ │ │ │ -RegularPatterns │ │ │ │ -XmlSyntax │ │ │ │ -ViewPatterns │ │ │ │ -MonadComprehensions │ │ │ │ -TransformListComp │ │ │ │ -QuasiQuotes │ │ │ │ -PostfixOperators │ │ │ │ -NewQualifiedOperators │ │ │ │ -ImpredicativeTypes │ │ │ │ -PackageImports │ │ │ │ -ConstrainedClassMethods │ │ │ │ -InstanceSigs │ │ │ │ -DefaultSignatures │ │ │ │ -DeriveGeneric │ │ │ │ -DeriveDataTypeable │ │ │ │ -UnboxedTuples │ │ │ │ -ExtendedDefaultRules │ │ │ │ -RelaxedPolyRec │ │ │ │ -MonoPatBinds │ │ │ │ -GADTSyntax │ │ │ │ -OverloadedStrings │ │ │ │ -TraditionalRecordSyntax │ │ │ │ -DisambiguateRecordFields │ │ │ │ -RecordPuns │ │ │ │ -RecordWildCards │ │ │ │ -TypeOperators │ │ │ │ -LiberalTypeSynonyms │ │ │ │ -InterruptibleFFI │ │ │ │ -UnliftedFFITypes │ │ │ │ -UnicodeSyntax │ │ │ │ -StandaloneDeriving │ │ │ │ -TypeFamilies │ │ │ │ -MagicHash │ │ │ │ -HereDocuments │ │ │ │ -RestrictedTypeSynonyms │ │ │ │ -ExtensibleRecords │ │ │ │ -GeneralisedNewtypeDeriving │ │ │ │ -GeneralizedNewtypeDeriving │ │ │ │ -PatternGuards │ │ │ │ -NamedFieldPuns │ │ │ │ -ImplicitPrelude │ │ │ │ -Generics │ │ │ │ -ForeignFunctionInterface │ │ │ │ -TemplateHaskell │ │ │ │ -TypeSynonymInstances │ │ │ │ -BangPatterns │ │ │ │ -KindSignatures │ │ │ │ -EmptyDataDecls │ │ │ │ -FlexibleInstances │ │ │ │ -FlexibleContexts │ │ │ │ -ImplicitParams │ │ │ │ -PatternSignatures │ │ │ │ -ScopedTypeVariables │ │ │ │ -ExistentialQuantification │ │ │ │ -PolymorphicComponents │ │ │ │ -RankNTypes │ │ │ │ -Rank2Types │ │ │ │ -FunctionalDependencies │ │ │ │ -DeepSubsumption │ │ │ │ -MonomorphismRestriction │ │ │ │ -MultiParamTypeClasses │ │ │ │ -ParallelListComp │ │ │ │ -RecursiveDo │ │ │ │ -IncoherentInstances │ │ │ │ -UndecidableInstances │ │ │ │ -OverlappingInstances │ │ │ │ -KnownExtension │ │ │ │ -UnknownLanguage │ │ │ │ -Haskell2010 │ │ │ │ -Haskell98 │ │ │ │ -Language │ │ │ │ -Language.Haskell.Extension │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.EnableExtension │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DisableExtension │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.UnknownExtension │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.OverlappingInstances │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.UndecidableInstances │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.IncoherentInstances │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DoRec │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RecursiveDo │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ParallelListComp │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.MultiParamTypeClasses │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.MonomorphismRestriction │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DeepSubsumption │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.FunctionalDependencies │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.Rank2Types │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RankNTypes │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.PolymorphicComponents │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ExistentialQuantification │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ScopedTypeVariables │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.PatternSignatures │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ImplicitParams │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.FlexibleContexts │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.FlexibleInstances │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.EmptyDataDecls │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.CPP │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.KindSignatures │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.BangPatterns │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TypeSynonymInstances │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TemplateHaskell │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ForeignFunctionInterface │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.Arrows │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.Generics │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ImplicitPrelude │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.NamedFieldPuns │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.PatternGuards │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.GeneralizedNewtypeDeriving │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.GeneralisedNewtypeDeriving │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ExtensibleRecords │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RestrictedTypeSynonyms │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.HereDocuments │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.MagicHash │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TypeFamilies │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.StandaloneDeriving │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.UnicodeSyntax │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.UnliftedFFITypes │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.InterruptibleFFI │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.CApiFFI │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.LiberalTypeSynonyms │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TypeOperators │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RecordWildCards │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RecordPuns │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DisambiguateRecordFields │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TraditionalRecordSyntax │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.OverloadedStrings │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.GADTs │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.GADTSyntax │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.MonoPatBinds │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RelaxedPolyRec │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ExtendedDefaultRules │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.UnboxedTuples │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DeriveDataTypeable │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DeriveGeneric │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DefaultSignatures │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.InstanceSigs │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ConstrainedClassMethods │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.PackageImports │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ImpredicativeTypes │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.NewQualifiedOperators │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.PostfixOperators │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.QuasiQuotes │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TransformListComp │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.MonadComprehensions │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ViewPatterns │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.XmlSyntax │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RegularPatterns │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TupleSections │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.GHCForeignImportPrim │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.NPlusKPatterns │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DoAndIfThenElse │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.MultiWayIf │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.LambdaCase │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RebindableSyntax │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ExplicitForAll │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DatatypeContexts │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.MonoLocalBinds │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DeriveFunctor │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DeriveTraversable │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DeriveFoldable │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.NondecreasingIndentation │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.SafeImports │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.Safe │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.Trustworthy │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.Unsafe │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ConstraintKinds │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.PolyKinds │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DataKinds │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TypeData │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ParallelArrays │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RoleAnnotations │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.OverloadedLists │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.EmptyCase │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.AutoDeriveTypeable │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.NegativeLiterals │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.BinaryLiterals │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.NumDecimals │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.NullaryTypeClasses │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ExplicitNamespaces │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.AllowAmbiguousTypes │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.JavaScriptFFI │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.PatternSynonyms │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.PartialTypeSignatures │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.NamedWildCards │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DeriveAnyClass │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DeriveLift │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.StaticPointers │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.StrictData │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.Strict │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ApplicativeDo │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DuplicateRecordFields │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TypeApplications │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TypeInType │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.UndecidableSuperClasses │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.MonadFailDesugaring │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TemplateHaskellQuotes │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.OverloadedLabels │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TypeFamilyDependencies │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DerivingStrategies │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DerivingVia │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.UnboxedSums │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.HexFloatLiterals │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.BlockArguments │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.NumericUnderscores │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.QuantifiedConstraints │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.StarIsType │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.EmptyDataDeriving │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.CUSKs │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ImportQualifiedPost │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.StandaloneKindSignatures │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.UnliftedNewtypes │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.LexicalNegation │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.QualifiedDo │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.LinearTypes │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RequiredTypeArguments │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.FieldSelectors │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.OverloadedRecordDot │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.OverloadedRecordUpdate │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.UnliftedDatatypes │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ExtendedLiterals │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.AlternativeLayoutRule │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.AlternativeLayoutRuleTransitional │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RelaxedLayout │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TypeAbstractions │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ListTuplePuns │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.Haskell98 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.Haskell2010 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.GHC2021 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.GHC2024 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.UnknownLanguage │ │ │ │ -pred{CabalSpecVersion}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{CabalSpecVersion}: tried to take `succ' of last tag in enumeration │ │ │ │ -toEnum{CabalSpecVersion}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/CabalSpecVersion.hs │ │ │ │ -'NoGlobstar │ │ │ │ -'HasGlobstar │ │ │ │ -HasGlobstar │ │ │ │ -'NoCommonStanzas │ │ │ │ -'HasCommonStanzas │ │ │ │ -'HasElif │ │ │ │ +GHC.Data.Strict.Pair │ │ │ │ +GHC.Data.Strict.Maybe │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'CabalSpecV3_12 │ │ │ │ -'CabalSpecV3_8 │ │ │ │ -'CabalSpecV3_6 │ │ │ │ -'CabalSpecV3_4 │ │ │ │ -'CabalSpecV3_0 │ │ │ │ -'CabalSpecV2_4 │ │ │ │ -'CabalSpecV2_2 │ │ │ │ -'CabalSpecV2_0 │ │ │ │ -'CabalSpecV1_24 │ │ │ │ -'CabalSpecV1_22 │ │ │ │ -'CabalSpecV1_20 │ │ │ │ -'CabalSpecV1_18 │ │ │ │ -'CabalSpecV1_12 │ │ │ │ -'CabalSpecV1_10 │ │ │ │ -'CabalSpecV1_8 │ │ │ │ -'CabalSpecV1_6 │ │ │ │ -'CabalSpecV1_4 │ │ │ │ -'CabalSpecV1_2 │ │ │ │ -'CabalSpecV1_0 │ │ │ │ -Distribution.CabalSpecVersion.CabalSpecVersion │ │ │ │ -NoCommonStanzas │ │ │ │ -HasCommonStanzas │ │ │ │ -CabalSpecVersion │ │ │ │ -Distribution.CabalSpecVersion │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -CabalSpecV1_0 │ │ │ │ -CabalSpecV1_2 │ │ │ │ -CabalSpecV1_4 │ │ │ │ -CabalSpecV1_6 │ │ │ │ -CabalSpecV1_8 │ │ │ │ -CabalSpecV1_10 │ │ │ │ -CabalSpecV1_12 │ │ │ │ -CabalSpecV1_18 │ │ │ │ -CabalSpecV1_20 │ │ │ │ -CabalSpecV1_22 │ │ │ │ -CabalSpecV1_24 │ │ │ │ -CabalSpecV2_0 │ │ │ │ -CabalSpecV2_2 │ │ │ │ -CabalSpecV2_4 │ │ │ │ -CabalSpecV3_0 │ │ │ │ -CabalSpecV3_4 │ │ │ │ -CabalSpecV3_6 │ │ │ │ -CabalSpecV3_8 │ │ │ │ -CabalSpecV3_12 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.HasGlobstar │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.NoGlobstar │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.HasCommonStanzas │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.NoCommonStanzas │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.HasElif │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.NoElif │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_2 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_4 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_6 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_8 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_10 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_12 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_18 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_20 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_22 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_24 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV2_2 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV2_4 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV3_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV3_4 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV3_6 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV3_8 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV3_12 │ │ │ │ -'C:CharParsing │ │ │ │ -CharParsing │ │ │ │ -integral │ │ │ │ -panic! integral │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Compat/CharParsing.hs │ │ │ │ -Distribution.Compat.CharParsing │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -octal digit │ │ │ │ -hexadecimal digit │ │ │ │ -letter or digit │ │ │ │ -lowercase letter │ │ │ │ -uppercase letter │ │ │ │ -new-line │ │ │ │ -white space │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Compat.CharParsing.C:CharParsing │ │ │ │ -'C:Newtype │ │ │ │ -Distribution.Compat.Newtype │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Compat.Newtype.C:Newtype │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -NonEmptySet │ │ │ │ -Distribution.Compat.NonEmptySet.NonEmptySet │ │ │ │ -fromNonEmpty │ │ │ │ -toNonEmpty │ │ │ │ -NonEmptySet invariant violated: │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Compat/NonEmptySet.hs │ │ │ │ -Distribution.Compat.NonEmptySet │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Strict.And │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Strict.Nothing │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Strict.Just │ │ │ │ +short read of file │ │ │ │ +short read of file: │ │ │ │ +compiler/GHC/Data/StringBuffer.hs:214:7-55|PS fp off len │ │ │ │ +compiler/GHC/Data/StringBuffer.hs │ │ │ │ += x.y' for older cabal versions. Use 'cabal-version: >= │ │ │ │ -With 1.10 or earlier, the 'cabal-version' field must use range syntax rather than a simple version number. Use 'cabal-version: >= │ │ │ │ -cabal-version higher than 2.2 cannot be specified as a range. See https://github.com/haskell/cabal/issues/4899 │ │ │ │ -empty FilePath │ │ │ │ -white space │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.FieldGrammar.Newtypes.C:Sep │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.FieldGrammar.Newtypes.NoCommaFSep │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.FieldGrammar.Newtypes.FSep │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.FieldGrammar.Newtypes.VCat │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.FieldGrammar.Newtypes.CommaFSep │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.FieldGrammar.Newtypes.CommaVCat │ │ │ │ -white space │ │ │ │ - is available only since the Cabal specification version │ │ │ │ -. This field will be ignored. │ │ │ │ - is removed in the Cabal specification version │ │ │ │ - is deprecated in the Cabal specification version │ │ │ │ -MkNamelessField │ │ │ │ -MkSection │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Distribution.FieldGrammar.Parsec │ │ │ │ -NamelessField │ │ │ │ -'MkNamelessField │ │ │ │ -'MkSection │ │ │ │ -ParsecFieldGrammar │ │ │ │ -'ParsecFG │ │ │ │ -The field │ │ │ │ - is specified more than once at positions │ │ │ │ -unknown parse error │ │ │ │ -expecting │ │ │ │ -unexpected │ │ │ │ -end of input │ │ │ │ - field missing │ │ │ │ -Unknown field: │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.FieldGrammar.Parsec.ParsecFG │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.FieldGrammar.Parsec.MkSection │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.FieldGrammar.Parsec.MkNamelessField │ │ │ │ -Distribution.Fields.ConfVar │ │ │ │ - │ │ │ │ -integral │ │ │ │ -panic! integral │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Compat/CharParsing.hs │ │ │ │ -Distribution.Compat.CharParsing │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -unknown parse error │ │ │ │ -expecting │ │ │ │ -unexpected │ │ │ │ -end of input │ │ │ │ -o fields in clause │ │ │ │ - │ │ │ │ -'Section │ │ │ │ -'SecArgOther │ │ │ │ -'SecArgStr │ │ │ │ -'SecArgName │ │ │ │ -SectionArg │ │ │ │ -'FieldLine │ │ │ │ -FieldLine │ │ │ │ -Distribution.Fields.Field │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Fields/Field.hs:53:13-14|case │ │ │ │ -Section │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Fields/Field.hs:99:13-14|case │ │ │ │ -SecArgOther │ │ │ │ -SecArgStr │ │ │ │ -SecArgName │ │ │ │ -FieldLine │ │ │ │ foldl1: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ minimum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ maximum: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ foldr1: empty structure │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Field.Field │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Field.Section │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Field.Name │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Field.SecArgName │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Field.SecArgStr │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Field.SecArgOther │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Field.FieldLine │ │ │ │ -LexWarningNBSP │ │ │ │ -LexWarningBOM │ │ │ │ -LexWarningTab │ │ │ │ -LexInconsistentIndentation │ │ │ │ -LexBraces │ │ │ │ -LexWarning │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Distribution.Fields.LexerMonad │ │ │ │ -LexWarningType │ │ │ │ -'LexWarningNBSP │ │ │ │ -'LexWarningBOM │ │ │ │ -'LexWarningTab │ │ │ │ -'LexInconsistentIndentation │ │ │ │ -'LexBraces │ │ │ │ -LexWarning │ │ │ │ -'LexWarning │ │ │ │ -LexState │ │ │ │ -'LexState │ │ │ │ -LexResult │ │ │ │ -'LexResult │ │ │ │ -Byte-order mark found at the beginning of the file │ │ │ │ -Inconsistent indentation. Indentation jumps at lines │ │ │ │ -Tabs used as indentation at │ │ │ │ -Non breaking spaces at │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.LexerMonad.LexResult │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.LexerMonad.LexState │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.LexerMonad.LexWarning │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.LexerMonad.LexWarningNBSP │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.LexerMonad.LexWarningBOM │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.LexerMonad.LexWarningTab │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.LexerMonad.LexInconsistentIndentation │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.LexerMonad.LexBraces │ │ │ │ -end of file │ │ │ │ -Arg: eta │ │ │ │ -Type: ParseError -> Identity b │ │ │ │ -In module `Distribution.Fields.Parser' │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Distribution.Fields.Parser │ │ │ │ -LexState' │ │ │ │ -'LexState' │ │ │ │ -IndentLevel │ │ │ │ -'IndentLevel │ │ │ │ -LexerMode │ │ │ │ -'LexerMode │ │ │ │ -indentation of at least │ │ │ │ -field contents │ │ │ │ -section parameter │ │ │ │ -field or section name │ │ │ │ -character in input │ │ │ │ -operator │ │ │ │ -new line │ │ │ │ -field content │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -the input │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Parser.LexState' │ │ │ │ -Distribution.License │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/License.hs:114:34-35|case │ │ │ │ -UnknownLicense │ │ │ │ -Distribution.License.License │ │ │ │ -UnknownLicense │ │ │ │ -UnspecifiedLicense │ │ │ │ -AllRightsReserved │ │ │ │ -'PublicDomain │ │ │ │ -'AllRightsReserved │ │ │ │ -'UnspecifiedLicense │ │ │ │ -'OtherLicense │ │ │ │ -'UnknownLicense │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -PublicDomain │ │ │ │ -OtherLicense │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.License.GPL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.License.AGPL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.License.LGPL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.License.BSD2 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.License.BSD3 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.License.BSD4 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.License.MIT │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.License.ISC │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.License.MPL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.License.Apache │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.License.PublicDomain │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.License.AllRightsReserved │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.License.UnspecifiedLicense │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.License.OtherLicense │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.License.UnknownLicense │ │ │ │ -There exist several components with the same name: ' │ │ │ │ -Only one library expected │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -'SubComp │ │ │ │ -PDTagged │ │ │ │ -'TargetSet │ │ │ │ -TargetSet │ │ │ │ -'DepMapUnion │ │ │ │ -DepMapUnion │ │ │ │ -'MissingDeps │ │ │ │ -DepTestRslt │ │ │ │ -Distribution.PackageDescription.Configuration │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -white space │ │ │ │ -SubComp │ │ │ │ -Cannot combine incompatible tags │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.Configuration.Lib │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.Configuration.SubComp │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.Configuration.PDNull │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.Configuration.DepOk │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.Configuration.MissingDeps │ │ │ │ - test suite type. │ │ │ │ -' field is required for the │ │ │ │ -' test suite type. │ │ │ │ -' field is not used for the ' │ │ │ │ -' benchmark type. │ │ │ │ -The 'benchmark-module' field is not used for the ' │ │ │ │ - benchmark type. │ │ │ │ -The 'main-is' field is required for the │ │ │ │ -empty FilePath │ │ │ │ -extra-doc-files │ │ │ │ -extra-tmp-files │ │ │ │ -extra-source-files │ │ │ │ -data-dir │ │ │ │ -data-files │ │ │ │ -build-type │ │ │ │ -category │ │ │ │ -synopsis │ │ │ │ -bug-reports │ │ │ │ -package-url │ │ │ │ -homepage │ │ │ │ -tested-with │ │ │ │ -stability │ │ │ │ -maintainer │ │ │ │ -copyright │ │ │ │ -license-files │ │ │ │ -license-file │ │ │ │ -cabal-version │ │ │ │ -visibility │ │ │ │ -signatures │ │ │ │ -reexported-modules │ │ │ │ -exposed-modules │ │ │ │ -mod-def-file │ │ │ │ -lib-version-linux │ │ │ │ -lib-version-info │ │ │ │ -code-generators │ │ │ │ -test-module │ │ │ │ -benchmark-module │ │ │ │ -Please use 'build-tool-depends' field │ │ │ │ -Please use 'build-tool-depends' field. │ │ │ │ -Please use 'default-extensions' or 'other-extensions' fields. │ │ │ │ -build-depends │ │ │ │ -install-includes │ │ │ │ -autogen-includes │ │ │ │ -includes │ │ │ │ -include-dirs │ │ │ │ -extra-lib-dirs-static │ │ │ │ -extra-lib-dirs │ │ │ │ -extra-dynamic-library-flavours │ │ │ │ -extra-library-flavours │ │ │ │ -extra-bundled-libraries │ │ │ │ -extra-ghci-libraries │ │ │ │ -extra-libraries-static │ │ │ │ -extra-libraries │ │ │ │ -extensions │ │ │ │ -other-extensions │ │ │ │ -default-extensions │ │ │ │ -other-languages │ │ │ │ -default-language │ │ │ │ -autogen-modules │ │ │ │ -virtual-modules │ │ │ │ -other-modules │ │ │ │ -js-sources │ │ │ │ -cxx-sources │ │ │ │ -c-sources │ │ │ │ -cmm-sources │ │ │ │ -asm-sources │ │ │ │ -extra-framework-dirs │ │ │ │ -frameworks │ │ │ │ -pkgconfig-depends │ │ │ │ -hsc2hs-options │ │ │ │ -ld-options │ │ │ │ -cxx-options │ │ │ │ -cc-options │ │ │ │ -cmm-options │ │ │ │ -asm-options │ │ │ │ -cpp-options │ │ │ │ -build-tool-depends │ │ │ │ -build-tools │ │ │ │ -buildable │ │ │ │ -setup-depends │ │ │ │ -description │ │ │ │ -location │ │ │ │ -non-empty-token │ │ │ │ -hs-source-dir │ │ │ │ -Please use 'hs-source-dirs' │ │ │ │ -Please use 'hs-source-dirs' field. │ │ │ │ -hs-source-dirs │ │ │ │ -nhc98-options │ │ │ │ -hugs-options │ │ │ │ -jhc-options │ │ │ │ -ghcjs-options │ │ │ │ -ghc-options │ │ │ │ -ghcjs-prof-options │ │ │ │ -ghc-prof-options │ │ │ │ -ghcjs-shared-options │ │ │ │ -ghc-shared-options │ │ │ │ -'CompatLicenseFile │ │ │ │ -CompatLicenseFile │ │ │ │ -'CompatFilePath │ │ │ │ -CompatFilePath │ │ │ │ -'BenchmarkStanza │ │ │ │ -BenchmarkStanza │ │ │ │ -'TestSuiteStanza │ │ │ │ -TestSuiteStanza │ │ │ │ -Distribution.PackageDescription.FieldGrammar │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.FieldGrammar.BenchmarkStanza │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.FieldGrammar.TestSuiteStanza │ │ │ │ -. This is possibly a bug in Cabal. │ │ │ │ -Please report it to the developers: https://github.com/haskell/cabal/issues/new │ │ │ │ -. This is a bug in your .cabal file. │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/PackageDescription/Utils.hs │ │ │ │ -Distribution.PackageDescription.Utils │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'License │ │ │ │ -Distribution.SPDX.License.License │ │ │ │ -License │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/SPDX/License.hs:44:25-26|case │ │ │ │ -Distribution.SPDX.License │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.License.NONE │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.License.License │ │ │ │ -'ELicense │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'ELicenseRef │ │ │ │ -'ELicenseIdPlus │ │ │ │ -'ELicenseId │ │ │ │ -Distribution.SPDX.LicenseExpression.SimpleLicenseExpression │ │ │ │ -Distribution.SPDX.LicenseExpression.LicenseExpression │ │ │ │ -white space │ │ │ │ -Incorrect LicenseRef format: │ │ │ │ -Incorrect LicenseRef format: │ │ │ │ -Unknown SPDX license identifier: ' │ │ │ │ -LicenseRef- │ │ │ │ -DocumentRef- │ │ │ │ -:LicenseRef- │ │ │ │ -ELicense │ │ │ │ -ELicenseRef │ │ │ │ -ELicenseIdPlus │ │ │ │ -ELicenseId │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/SPDX/LicenseExpression.hs:46:25-26|case │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/SPDX/LicenseExpression.hs:56:25-26|case │ │ │ │ -ELicense │ │ │ │ -SimpleLicenseExpression │ │ │ │ -Distribution.SPDX.LicenseExpression │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -ELicenseId │ │ │ │ -ELicenseIdPlus │ │ │ │ -ELicenseRef │ │ │ │ -LicenseExpression │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExpression.ELicense │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExpression.EAnd │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExpression.EOr │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExpression.ELicenseId │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExpression.ELicenseIdPlus │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExpression.ELicenseRef │ │ │ │ -Unknown SPDX license identifier: ' │ │ │ │ -LicenseId │ │ │ │ -AGPL-3.0 │ │ │ │ -LGPL-3.0 │ │ │ │ -LGPL-2.1 │ │ │ │ -Public Domain is a complex matter. See https://wiki.spdx.org/view/Legal_Team/Decisions/Dealing_with_Public_Domain_within_SPDX_Files. Consider using a proper license. │ │ │ │ -PublicDomain │ │ │ │ -SPDX license list contains plenty of licenses. See https://spdx.org/licenses/. Also they can be combined into complex expressions with AND and OR. │ │ │ │ -OtherLicense │ │ │ │ -Do you mean BSD-3-Clause? │ │ │ │ -Do you mean BSD-2-Clause? │ │ │ │ -You can use NONE as a value of license field. │ │ │ │ -AllRightsReserved │ │ │ │ -SPDX license list 3.0 deprecated suffixless variants of GNU family of licenses. Use │ │ │ │ --only or │ │ │ │ --or-later. │ │ │ │ -AdaCore-doc │ │ │ │ -Adobe-2006 │ │ │ │ -Adobe-Display-PostScript │ │ │ │ -Adobe-Glyph │ │ │ │ -Adobe-Utopia │ │ │ │ -AGPL-1.0 │ │ │ │ -AGPL-1.0-only │ │ │ │ -AGPL-1.0-or-later │ │ │ │ -AGPL-3.0-only │ │ │ │ -AGPL-3.0-or-later │ │ │ │ -AML-glslang │ │ │ │ -ANTLR-PD-fallback │ │ │ │ -ANTLR-PD │ │ │ │ -Apache-1.0 │ │ │ │ -Apache-1.1 │ │ │ │ -Apache-2.0 │ │ │ │ -APSL-1.0 │ │ │ │ -APSL-1.1 │ │ │ │ -APSL-1.2 │ │ │ │ -APSL-2.0 │ │ │ │ -Arphic-1999 │ │ │ │ -Artistic-1.0-cl8 │ │ │ │ -Artistic-1.0-Perl │ │ │ │ -Artistic-1.0 │ │ │ │ -Artistic-2.0 │ │ │ │ -ASWF-Digital-Assets-1.0 │ │ │ │ -ASWF-Digital-Assets-1.1 │ │ │ │ -bcrypt-Solar-Designer │ │ │ │ -Bitstream-Charter │ │ │ │ -Bitstream-Vera │ │ │ │ -BitTorrent-1.0 │ │ │ │ -BitTorrent-1.1 │ │ │ │ -blessing │ │ │ │ -BlueOak-1.0.0 │ │ │ │ -Boehm-GC │ │ │ │ -Brian-Gladman-2-Clause │ │ │ │ -Brian-Gladman-3-Clause │ │ │ │ -BSD-1-Clause │ │ │ │ -BSD-2-Clause-FreeBSD │ │ │ │ -BSD-2-Clause-NetBSD │ │ │ │ -BSD-2-Clause-Darwin │ │ │ │ -BSD-2-Clause-Patent │ │ │ │ -BSD-2-Clause-Views │ │ │ │ -BSD-2-Clause │ │ │ │ -BSD-3-Clause-acpica │ │ │ │ -BSD-3-Clause-Attribution │ │ │ │ -BSD-3-Clause-Clear │ │ │ │ -BSD-3-Clause-flex │ │ │ │ -BSD-3-Clause-HP │ │ │ │ -BSD-3-Clause-LBNL │ │ │ │ -BSD-3-Clause-Modification │ │ │ │ -BSD-3-Clause-No-Military-License │ │ │ │ -BSD-3-Clause-No-Nuclear-License-2014 │ │ │ │ -BSD-3-Clause-No-Nuclear-License │ │ │ │ -BSD-3-Clause-No-Nuclear-Warranty │ │ │ │ -BSD-3-Clause-Open-MPI │ │ │ │ -BSD-3-Clause-Sun │ │ │ │ -BSD-3-Clause │ │ │ │ -BSD-4-Clause-Shortened │ │ │ │ -BSD-4-Clause-UC │ │ │ │ -BSD-4-Clause │ │ │ │ -BSD-4.3RENO │ │ │ │ -BSD-4.3TAHOE │ │ │ │ -BSD-Advertising-Acknowledgement │ │ │ │ -BSD-Attribution-HPND-disclaimer │ │ │ │ -BSD-Protection │ │ │ │ -BSD-Source-beginning-file │ │ │ │ -BSD-Source-Code │ │ │ │ -BSD-Systemics-W3Works │ │ │ │ -BSD-Systemics │ │ │ │ -bzip2-1.0.5 │ │ │ │ -BUSL-1.1 │ │ │ │ -bzip2-1.0.6 │ │ │ │ -C-UDA-1.0 │ │ │ │ -CAL-1.0-Combined-Work-Exception │ │ │ │ -Caldera-no-preamble │ │ │ │ -CATOSL-1.1 │ │ │ │ -CC-BY-1.0 │ │ │ │ -CC-BY-2.0 │ │ │ │ -CC-BY-2.5-AU │ │ │ │ -CC-BY-2.5 │ │ │ │ -CC-BY-3.0-AT │ │ │ │ -CC-BY-3.0-AU │ │ │ │ -CC-BY-3.0-DE │ │ │ │ -CC-BY-3.0-IGO │ │ │ │ -CC-BY-3.0-NL │ │ │ │ -CC-BY-3.0-US │ │ │ │ -CC-BY-3.0 │ │ │ │ -CC-BY-4.0 │ │ │ │ -CC-BY-NC-1.0 │ │ │ │ -CC-BY-NC-2.0 │ │ │ │ -CC-BY-NC-2.5 │ │ │ │ -CC-BY-NC-3.0-DE │ │ │ │ -CC-BY-NC-3.0 │ │ │ │ -CC-BY-NC-4.0 │ │ │ │ -CC-BY-NC-ND-1.0 │ │ │ │ -CC-BY-NC-ND-2.0 │ │ │ │ -CC-BY-NC-ND-2.5 │ │ │ │ -CC-BY-NC-ND-3.0-DE │ │ │ │ -CC-BY-NC-ND-3.0-IGO │ │ │ │ -CC-BY-NC-ND-3.0 │ │ │ │ -CC-BY-NC-ND-4.0 │ │ │ │ -CC-BY-NC-SA-1.0 │ │ │ │ -CC-BY-NC-SA-2.0-DE │ │ │ │ -CC-BY-NC-SA-2.0-FR │ │ │ │ -CC-BY-NC-SA-2.0-UK │ │ │ │ -CC-BY-NC-SA-2.0 │ │ │ │ -CC-BY-NC-SA-2.5 │ │ │ │ -CC-BY-NC-SA-3.0-DE │ │ │ │ -CC-BY-NC-SA-3.0-IGO │ │ │ │ -CC-BY-NC-SA-3.0 │ │ │ │ -CC-BY-NC-SA-4.0 │ │ │ │ -CC-BY-ND-1.0 │ │ │ │ -CC-BY-ND-2.0 │ │ │ │ -CC-BY-ND-2.5 │ │ │ │ -CC-BY-ND-3.0-DE │ │ │ │ -CC-BY-ND-3.0 │ │ │ │ -CC-BY-ND-4.0 │ │ │ │ -CC-BY-SA-1.0 │ │ │ │ -CC-BY-SA-2.0-UK │ │ │ │ -CC-BY-SA-2.0 │ │ │ │ -CC-BY-SA-2.1-JP │ │ │ │ -CC-BY-SA-2.5 │ │ │ │ -CC-BY-SA-3.0-AT │ │ │ │ -CC-BY-SA-3.0-DE │ │ │ │ -CC-BY-SA-3.0-IGO │ │ │ │ -CC-BY-SA-3.0 │ │ │ │ -CC-BY-SA-4.0 │ │ │ │ -CDDL-1.0 │ │ │ │ -CDDL-1.1 │ │ │ │ -CDLA-Permissive-1.0 │ │ │ │ -CDLA-Permissive-2.0 │ │ │ │ -CDLA-Sharing-1.0 │ │ │ │ -CECILL-1.0 │ │ │ │ -CECILL-1.1 │ │ │ │ -CECILL-2.0 │ │ │ │ -CECILL-2.1 │ │ │ │ -CECILL-B │ │ │ │ -CECILL-C │ │ │ │ -CERN-OHL-1.1 │ │ │ │ -CERN-OHL-1.2 │ │ │ │ -CERN-OHL-P-2.0 │ │ │ │ -CERN-OHL-S-2.0 │ │ │ │ -CERN-OHL-W-2.0 │ │ │ │ -check-cvs │ │ │ │ -CMU-Mach-nodoc │ │ │ │ -CMU-Mach │ │ │ │ -CNRI-Jython │ │ │ │ -CNRI-Python-GPL-Compatible │ │ │ │ -CNRI-Python │ │ │ │ -COIL-1.0 │ │ │ │ -Community-Spec-1.0 │ │ │ │ -Condor-1.1 │ │ │ │ -copyleft-next-0.3.0 │ │ │ │ -copyleft-next-0.3.1 │ │ │ │ -Cornell-Lossless-JPEG │ │ │ │ -CPAL-1.0 │ │ │ │ -CPOL-1.02 │ │ │ │ -CUA-OPL-1.0 │ │ │ │ -D-FSL-1.0 │ │ │ │ -DEC-3-Clause │ │ │ │ -diffmark │ │ │ │ -DL-DE-BY-2.0 │ │ │ │ -DL-DE-ZERO-2.0 │ │ │ │ -Elastic-2.0 │ │ │ │ -ErlPL-1.1 │ │ │ │ -etalab-2.0 │ │ │ │ -EUPL-1.0 │ │ │ │ -EUPL-1.1 │ │ │ │ -EUPL-1.2 │ │ │ │ -Ferguson-Twofish │ │ │ │ -Frameworx-1.0 │ │ │ │ -FreeBSD-DOC │ │ │ │ -FSFAP-no-warranty-disclaimer │ │ │ │ -GCR-docs │ │ │ │ -GFDL-1.1-invariants-only │ │ │ │ -GFDL-1.1-invariants-or-later │ │ │ │ -GFDL-1.1-no-invariants-only │ │ │ │ -GFDL-1.1-no-invariants-or-later │ │ │ │ -GFDL-1.1-only │ │ │ │ -GFDL-1.1-or-later │ │ │ │ -GFDL-1.2-invariants-only │ │ │ │ -GFDL-1.2-invariants-or-later │ │ │ │ -GFDL-1.2-no-invariants-only │ │ │ │ -GFDL-1.2-no-invariants-or-later │ │ │ │ -GFDL-1.2-only │ │ │ │ -GFDL-1.2-or-later │ │ │ │ -GFDL-1.3-invariants-only │ │ │ │ -GFDL-1.3-invariants-or-later │ │ │ │ -GFDL-1.3-no-invariants-only │ │ │ │ -GFDL-1.3-no-invariants-or-later │ │ │ │ -GFDL-1.3-only │ │ │ │ -GFDL-1.3-or-later │ │ │ │ -GPL-1.0-only │ │ │ │ -GPL-1.0-or-later │ │ │ │ -GPL-2.0-only │ │ │ │ -GPL-2.0-or-later │ │ │ │ -GPL-3.0-only │ │ │ │ -GPL-3.0-or-later │ │ │ │ -Graphics-Gems │ │ │ │ -gSOAP-1.3b │ │ │ │ -Hippocratic-2.1 │ │ │ │ -HPND-DEC │ │ │ │ -HPND-doc-sell │ │ │ │ -HPND-doc │ │ │ │ -HPND-export-US-modify │ │ │ │ -HPND-export-US │ │ │ │ -HPND-Fenneberg-Livingston │ │ │ │ -HPND-INRIA-IMAG │ │ │ │ -HPND-Kevlin-Henney │ │ │ │ -HPND-Markus-Kuhn │ │ │ │ -HPND-MIT-disclaimer │ │ │ │ -HPND-Pbmplus │ │ │ │ -HPND-sell-MIT-disclaimer-xserver │ │ │ │ -HPND-sell-regexpr │ │ │ │ -HPND-sell-variant-MIT-disclaimer │ │ │ │ -HPND-sell-variant │ │ │ │ -IBM-pibs │ │ │ │ -IEC-Code-Components-EULA │ │ │ │ -IJG-short │ │ │ │ -Info-ZIP │ │ │ │ -Inner-Net-2.0 │ │ │ │ -Intel-ACPI │ │ │ │ -Interbase-1.0 │ │ │ │ -ISC-Veillard │ │ │ │ -JasPer-2.0 │ │ │ │ -JPL-image │ │ │ │ -Knuth-CTAN │ │ │ │ -Latex2e-translated-notice │ │ │ │ -LGPL-2.0-only │ │ │ │ -LGPL-2.0-or-later │ │ │ │ -LGPL-2.1-only │ │ │ │ -LGPL-2.1-or-later │ │ │ │ -LGPL-3.0-only │ │ │ │ -LGPL-3.0-or-later │ │ │ │ -libpng-2.0 │ │ │ │ -libselinux-1.0 │ │ │ │ -libutil-David-Nugent │ │ │ │ -LiLiQ-P-1.1 │ │ │ │ -LiLiQ-R-1.1 │ │ │ │ -LiLiQ-Rplus-1.1 │ │ │ │ -Linux-man-pages-1-para │ │ │ │ -Linux-man-pages-copyleft-2-para │ │ │ │ -Linux-man-pages-copyleft-var │ │ │ │ -Linux-man-pages-copyleft │ │ │ │ -Linux-OpenIB │ │ │ │ -LPD-document │ │ │ │ -LPL-1.02 │ │ │ │ -LPPL-1.0 │ │ │ │ -LPPL-1.1 │ │ │ │ -LPPL-1.2 │ │ │ │ -LPPL-1.3a │ │ │ │ -LPPL-1.3c │ │ │ │ -Lucida-Bitmap-Fonts │ │ │ │ -LZMA-SDK-9.11-to-9.20 │ │ │ │ -LZMA-SDK-9.22 │ │ │ │ -Mackerras-3-Clause-acknowledgment │ │ │ │ -Mackerras-3-Clause │ │ │ │ -mailprio │ │ │ │ -Martin-Birgmeier │ │ │ │ -McPhee-slideshow │ │ │ │ -metamail │ │ │ │ -MIT-advertising │ │ │ │ -MIT-enna │ │ │ │ -MIT-Festival │ │ │ │ -MIT-Modern-Variant │ │ │ │ -MIT-open-group │ │ │ │ -MIT-testregex │ │ │ │ -MPEG-SSG │ │ │ │ -mpi-permissive │ │ │ │ -MPL-2.0-no-copyleft-exception │ │ │ │ -MulanPSL-1.0 │ │ │ │ -MulanPSL-2.0 │ │ │ │ -NAIST-2003 │ │ │ │ -NASA-1.3 │ │ │ │ -NBPL-1.0 │ │ │ │ -NCGL-UK-2.0 │ │ │ │ -Net-SNMP │ │ │ │ -NICTA-1.0 │ │ │ │ -NIST-PD-fallback │ │ │ │ -NIST-Software │ │ │ │ -NLOD-1.0 │ │ │ │ -NLOD-2.0 │ │ │ │ -NPOSL-3.0 │ │ │ │ -O-UDA-1.0 │ │ │ │ -OCLC-2.0 │ │ │ │ -ODbL-1.0 │ │ │ │ -ODC-By-1.0 │ │ │ │ -OFL-1.0-no-RFN │ │ │ │ -OFL-1.0-RFN │ │ │ │ -OFL-1.1-no-RFN │ │ │ │ -OFL-1.1-RFN │ │ │ │ -OGDL-Taiwan-1.0 │ │ │ │ -OGL-Canada-2.0 │ │ │ │ -OGL-UK-1.0 │ │ │ │ -OGL-UK-2.0 │ │ │ │ -OGL-UK-3.0 │ │ │ │ -OLDAP-1.1 │ │ │ │ -OLDAP-1.2 │ │ │ │ -OLDAP-1.3 │ │ │ │ -OLDAP-1.4 │ │ │ │ -OLDAP-2.0.1 │ │ │ │ -OLDAP-2.0 │ │ │ │ -OLDAP-2.1 │ │ │ │ -OLDAP-2.2.1 │ │ │ │ -OLDAP-2.2.2 │ │ │ │ -OLDAP-2.2 │ │ │ │ -OLDAP-2.3 │ │ │ │ -OLDAP-2.4 │ │ │ │ -OLDAP-2.5 │ │ │ │ -OLDAP-2.6 │ │ │ │ -OLDAP-2.7 │ │ │ │ -OLDAP-2.8 │ │ │ │ -OLFL-1.3 │ │ │ │ -OpenPBS-2.3 │ │ │ │ -OpenSSL-standalone │ │ │ │ -OPL-UK-3.0 │ │ │ │ -OPUBL-1.0 │ │ │ │ -OSET-PL-2.1 │ │ │ │ -Parity-6.0.0 │ │ │ │ -Parity-7.0.0 │ │ │ │ -PDDL-1.0 │ │ │ │ -PHP-3.01 │ │ │ │ -pnmstitch │ │ │ │ -PolyForm-Noncommercial-1.0.0 │ │ │ │ -PolyForm-Small-Business-1.0.0 │ │ │ │ -Python-2.0.1 │ │ │ │ -Python-2.0 │ │ │ │ -python-ldap │ │ │ │ -QPL-1.0-INRIA-2004 │ │ │ │ -RHeCos-1.1 │ │ │ │ -RPSL-1.0 │ │ │ │ -SAX-PD-2.0 │ │ │ │ -Sendmail-8.23 │ │ │ │ -SGI-B-1.0 │ │ │ │ -SGI-B-1.1 │ │ │ │ -SGI-B-2.0 │ │ │ │ -SGI-OpenGL │ │ │ │ -SHL-0.51 │ │ │ │ -SimPL-2.0 │ │ │ │ -SISSL-1.2 │ │ │ │ -snprintf │ │ │ │ -softSurfer │ │ │ │ -Spencer-86 │ │ │ │ -Spencer-94 │ │ │ │ -Spencer-99 │ │ │ │ -ssh-keyscan │ │ │ │ -SSH-OpenSSH │ │ │ │ -SSH-short │ │ │ │ -SSLeay-standalone │ │ │ │ -SSPL-1.0 │ │ │ │ -SugarCRM-1.1.3 │ │ │ │ -TAPR-OHL-1.0 │ │ │ │ -TCP-wrappers │ │ │ │ -TGPPL-1.0 │ │ │ │ -TORQUE-1.1 │ │ │ │ -TU-Berlin-1.0 │ │ │ │ -TU-Berlin-2.0 │ │ │ │ -UMich-Merit │ │ │ │ -Unicode-3.0 │ │ │ │ -Unicode-DFS-2015 │ │ │ │ -Unicode-DFS-2016 │ │ │ │ -Unicode-TOU │ │ │ │ -W3C-19980720 │ │ │ │ -W3C-20150513 │ │ │ │ -Watcom-1.0 │ │ │ │ -Widget-Workshop │ │ │ │ -X11-distribute-modifications-variant │ │ │ │ -Xdebug-1.03 │ │ │ │ -XFree86-1.1 │ │ │ │ -xkeyboard-config-Zinoviev │ │ │ │ -Zend-2.0 │ │ │ │ -Zimbra-1.3 │ │ │ │ -Zimbra-1.4 │ │ │ │ -zlib-acknowledgement │ │ │ │ -BSD Zero Clause License │ │ │ │ -Attribution Assurance License │ │ │ │ -Abstyles License │ │ │ │ -AdaCore Doc License │ │ │ │ -Adobe Systems Incorporated Source Code License Agreement │ │ │ │ -Adobe Display PostScript License │ │ │ │ -Adobe Glyph List License │ │ │ │ -Adobe Utopia Font License │ │ │ │ -Amazon Digital Services License │ │ │ │ -Academic Free License v1.1 │ │ │ │ -Academic Free License v1.2 │ │ │ │ -Academic Free License v2.0 │ │ │ │ -Academic Free License v2.1 │ │ │ │ -Academic Free License v3.0 │ │ │ │ -Afmparse License │ │ │ │ -Affero General Public License v1.0 │ │ │ │ -Affero General Public License v1.0 only │ │ │ │ -Affero General Public License v1.0 or later │ │ │ │ -GNU Affero General Public License v3.0 only │ │ │ │ -GNU Affero General Public License v3.0 or later │ │ │ │ -Aladdin Free Public License │ │ │ │ -AMD's plpa_map.c License │ │ │ │ -AML glslang variant License │ │ │ │ -Apple MIT License │ │ │ │ -Academy of Motion Picture Arts and Sciences BSD │ │ │ │ -ANTLR Software Rights Notice with license fallback │ │ │ │ -ANTLR Software Rights Notice │ │ │ │ -Apache License 1.0 │ │ │ │ -Apache License 1.1 │ │ │ │ -Apache License 2.0 │ │ │ │ -Adobe Postscript AFM License │ │ │ │ -Adaptive Public License 1.0 │ │ │ │ -App::s2p License │ │ │ │ -Apple Public Source License 1.0 │ │ │ │ -Apple Public Source License 1.1 │ │ │ │ -Apple Public Source License 1.2 │ │ │ │ -Apple Public Source License 2.0 │ │ │ │ -Arphic Public License │ │ │ │ -Artistic License 1.0 w/clause 8 │ │ │ │ -Artistic License 1.0 (Perl) │ │ │ │ -Artistic License 1.0 │ │ │ │ -Artistic License 2.0 │ │ │ │ -ASWF Digital Assets License version 1.0 │ │ │ │ -ASWF Digital Assets License 1.1 │ │ │ │ -Baekmuk License │ │ │ │ -Bahyph License │ │ │ │ -Barr License │ │ │ │ -bcrypt Solar Designer License │ │ │ │ -Beerware License │ │ │ │ -Bitstream Charter Font License │ │ │ │ -Bitstream Vera Font License │ │ │ │ -BitTorrent Open Source License v1.0 │ │ │ │ -BitTorrent Open Source License v1.1 │ │ │ │ -SQLite Blessing │ │ │ │ -Blue Oak Model License 1.0.0 │ │ │ │ -Boehm-Demers-Weiser GC License │ │ │ │ -Borceux license │ │ │ │ -Brian Gladman 2-Clause License │ │ │ │ -Brian Gladman 3-Clause License │ │ │ │ -BSD 1-Clause License │ │ │ │ -BSD 2-Clause FreeBSD License │ │ │ │ -BSD 2-Clause NetBSD License │ │ │ │ -BSD 2-Clause - Ian Darwin variant │ │ │ │ -BSD-2-Clause Plus Patent License │ │ │ │ -BSD 2-Clause with views sentence │ │ │ │ -BSD 2-Clause "Simplified" License │ │ │ │ -BSD 3-Clause acpica variant │ │ │ │ -BSD with attribution │ │ │ │ -BSD 3-Clause Clear License │ │ │ │ -BSD 3-Clause Flex variant │ │ │ │ -Hewlett-Packard BSD variant license │ │ │ │ -Lawrence Berkeley National Labs BSD variant license │ │ │ │ -BSD 3-Clause Modification │ │ │ │ -BSD 3-Clause No Military License │ │ │ │ -BSD 3-Clause No Nuclear License 2014 │ │ │ │ -BSD 3-Clause No Nuclear License │ │ │ │ -BSD 3-Clause No Nuclear Warranty │ │ │ │ -BSD 3-Clause Open MPI variant │ │ │ │ -BSD 3-Clause Sun Microsystems │ │ │ │ -BSD 3-Clause "New" or "Revised" License │ │ │ │ -BSD 4 Clause Shortened │ │ │ │ -BSD-4-Clause (University of California-Specific) │ │ │ │ -BSD 4-Clause "Original" or "Old" License │ │ │ │ -BSD 4.3 RENO License │ │ │ │ -BSD 4.3 TAHOE License │ │ │ │ -BSD Advertising Acknowledgement License │ │ │ │ -BSD with Attribution and HPND disclaimer │ │ │ │ -BSD-Inferno-Nettverk │ │ │ │ -BSD Protection License │ │ │ │ -BSD Source Code Attribution - beginning of file variant │ │ │ │ -BSD Source Code Attribution │ │ │ │ -Systemics W3Works BSD variant license │ │ │ │ -Systemics BSD variant license │ │ │ │ -Boost Software License 1.0 │ │ │ │ -bzip2 and libbzip2 License v1.0.5 │ │ │ │ -Business Source License 1.1 │ │ │ │ -bzip2 and libbzip2 License v1.0.6 │ │ │ │ -Computational Use of Data Agreement v1.0 │ │ │ │ -Cryptographic Autonomy License 1.0 (Combined Work Exception) │ │ │ │ -Cryptographic Autonomy License 1.0 │ │ │ │ -Caldera License (without preamble) │ │ │ │ -Caldera License │ │ │ │ -Computer Associates Trusted Open Source License 1.1 │ │ │ │ -Creative Commons Attribution 1.0 Generic │ │ │ │ -Creative Commons Attribution 2.0 Generic │ │ │ │ -Creative Commons Attribution 2.5 Australia │ │ │ │ -Creative Commons Attribution 2.5 Generic │ │ │ │ -Creative Commons Attribution 3.0 Austria │ │ │ │ -Creative Commons Attribution 3.0 Australia │ │ │ │ -Creative Commons Attribution 3.0 Germany │ │ │ │ -Creative Commons Attribution 3.0 IGO │ │ │ │ -Creative Commons Attribution 3.0 Netherlands │ │ │ │ -Creative Commons Attribution 3.0 United States │ │ │ │ -Creative Commons Attribution 3.0 Unported │ │ │ │ -Creative Commons Attribution 4.0 International │ │ │ │ -Creative Commons Attribution Non Commercial 1.0 Generic │ │ │ │ -Creative Commons Attribution Non Commercial 2.0 Generic │ │ │ │ -Creative Commons Attribution Non Commercial 2.5 Generic │ │ │ │ -Creative Commons Attribution Non Commercial 3.0 Germany │ │ │ │ -Creative Commons Attribution Non Commercial 3.0 Unported │ │ │ │ -Creative Commons Attribution Non Commercial 4.0 International │ │ │ │ -Creative Commons Attribution Non Commercial No Derivatives 1.0 Generic │ │ │ │ -Creative Commons Attribution Non Commercial No Derivatives 2.0 Generic │ │ │ │ -Creative Commons Attribution Non Commercial No Derivatives 2.5 Generic │ │ │ │ -Creative Commons Attribution Non Commercial No Derivatives 3.0 Germany │ │ │ │ -Creative Commons Attribution Non Commercial No Derivatives 3.0 IGO │ │ │ │ -Creative Commons Attribution Non Commercial No Derivatives 3.0 Unported │ │ │ │ -Creative Commons Attribution Non Commercial No Derivatives 4.0 International │ │ │ │ -Creative Commons Attribution Non Commercial Share Alike 1.0 Generic │ │ │ │ -Creative Commons Attribution Non Commercial Share Alike 2.0 Germany │ │ │ │ -Creative Commons Attribution-NonCommercial-ShareAlike 2.0 France │ │ │ │ -Creative Commons Attribution Non Commercial Share Alike 2.0 England and Wales │ │ │ │ -Creative Commons Attribution Non Commercial Share Alike 2.0 Generic │ │ │ │ -Creative Commons Attribution Non Commercial Share Alike 2.5 Generic │ │ │ │ -Creative Commons Attribution Non Commercial Share Alike 3.0 Germany │ │ │ │ -Creative Commons Attribution Non Commercial Share Alike 3.0 IGO │ │ │ │ -Creative Commons Attribution Non Commercial Share Alike 3.0 Unported │ │ │ │ -Creative Commons Attribution Non Commercial Share Alike 4.0 International │ │ │ │ -Creative Commons Attribution No Derivatives 1.0 Generic │ │ │ │ -Creative Commons Attribution No Derivatives 2.0 Generic │ │ │ │ -Creative Commons Attribution No Derivatives 2.5 Generic │ │ │ │ -Creative Commons Attribution No Derivatives 3.0 Germany │ │ │ │ -Creative Commons Attribution No Derivatives 3.0 Unported │ │ │ │ -Creative Commons Attribution No Derivatives 4.0 International │ │ │ │ -Creative Commons Attribution Share Alike 1.0 Generic │ │ │ │ -Creative Commons Attribution Share Alike 2.0 England and Wales │ │ │ │ -Creative Commons Attribution Share Alike 2.0 Generic │ │ │ │ -Creative Commons Attribution Share Alike 2.1 Japan │ │ │ │ -Creative Commons Attribution Share Alike 2.5 Generic │ │ │ │ -Creative Commons Attribution Share Alike 3.0 Austria │ │ │ │ -Creative Commons Attribution Share Alike 3.0 Germany │ │ │ │ -Creative Commons Attribution-ShareAlike 3.0 IGO │ │ │ │ -Creative Commons Attribution Share Alike 3.0 Unported │ │ │ │ -Creative Commons Attribution Share Alike 4.0 International │ │ │ │ -Creative Commons Public Domain Dedication and Certification │ │ │ │ -Creative Commons Zero v1.0 Universal │ │ │ │ -Common Development and Distribution License 1.0 │ │ │ │ -Common Development and Distribution License 1.1 │ │ │ │ -Common Documentation License 1.0 │ │ │ │ -Community Data License Agreement Permissive 1.0 │ │ │ │ -Community Data License Agreement Permissive 2.0 │ │ │ │ -Community Data License Agreement Sharing 1.0 │ │ │ │ -CeCILL Free Software License Agreement v1.0 │ │ │ │ -CeCILL Free Software License Agreement v1.1 │ │ │ │ -CeCILL Free Software License Agreement v2.0 │ │ │ │ -CeCILL Free Software License Agreement v2.1 │ │ │ │ -CeCILL-B Free Software License Agreement │ │ │ │ -CeCILL-C Free Software License Agreement │ │ │ │ -CERN Open Hardware Licence v1.1 │ │ │ │ -CERN Open Hardware Licence v1.2 │ │ │ │ -CERN Open Hardware Licence Version 2 - Permissive │ │ │ │ -CERN Open Hardware Licence Version 2 - Strongly Reciprocal │ │ │ │ -CERN Open Hardware Licence Version 2 - Weakly Reciprocal │ │ │ │ -CFITSIO License │ │ │ │ -check-cvs License │ │ │ │ -Checkmk License │ │ │ │ -Clarified Artistic License │ │ │ │ -Clips License │ │ │ │ -CMU Mach - no notices-in-documentation variant │ │ │ │ -CMU Mach License │ │ │ │ -CNRI Jython License │ │ │ │ -CNRI Python Open Source GPL Compatible License Agreement │ │ │ │ -CNRI Python License │ │ │ │ -Copyfree Open Innovation License │ │ │ │ -Community Specification License 1.0 │ │ │ │ -Condor Public License v1.1 │ │ │ │ -copyleft-next 0.3.0 │ │ │ │ -copyleft-next 0.3.1 │ │ │ │ -Cornell Lossless JPEG License │ │ │ │ -Common Public Attribution License 1.0 │ │ │ │ -Common Public License 1.0 │ │ │ │ -Code Project Open License 1.02 │ │ │ │ -Cronyx License │ │ │ │ -Crossword License │ │ │ │ -CrystalStacker License │ │ │ │ -CUA Office Public License v1.0 │ │ │ │ -Cube License │ │ │ │ -curl License │ │ │ │ -Deutsche Freie Software Lizenz │ │ │ │ -DEC 3-Clause License │ │ │ │ -diffmark license │ │ │ │ -Data licence Germany │ │ │ │ - attribution │ │ │ │ - version 2.0 │ │ │ │ -Data licence Germany │ │ │ │ - version 2.0 │ │ │ │ -DOC License │ │ │ │ -Dotseqn License │ │ │ │ -Detection Rule License 1.0 │ │ │ │ -Detection Rule License 1.1 │ │ │ │ -DSDP License │ │ │ │ -David M. Gay dtoa License │ │ │ │ -dvipdfm License │ │ │ │ -Educational Community License v1.0 │ │ │ │ -Educational Community License v2.0 │ │ │ │ -Eiffel Forum License v1.0 │ │ │ │ -Eiffel Forum License v2.0 │ │ │ │ -eGenix.com Public License 1.1.0 │ │ │ │ -Elastic License 2.0 │ │ │ │ -Entessa Public License v1.0 │ │ │ │ -EPICS Open License │ │ │ │ -Eclipse Public License 1.0 │ │ │ │ -Eclipse Public License 2.0 │ │ │ │ -Erlang Public License v1.1 │ │ │ │ -Etalab Open License 2.0 │ │ │ │ -EU DataGrid Software License │ │ │ │ -European Union Public License 1.0 │ │ │ │ -European Union Public License 1.1 │ │ │ │ -European Union Public License 1.2 │ │ │ │ -Eurosym License │ │ │ │ -Fair License │ │ │ │ -Fuzzy Bitmap License │ │ │ │ -Fraunhofer FDK AAC Codec Library │ │ │ │ -Ferguson Twofish License │ │ │ │ -Frameworx Open License 1.0 │ │ │ │ -FreeBSD Documentation License │ │ │ │ -FreeImage Public License v1.0 │ │ │ │ -FSF All Permissive License (without Warranty) │ │ │ │ -FSF All Permissive License │ │ │ │ -FSF Unlimited License (With License Retention and Warranty Disclaimer) │ │ │ │ -FSF Unlimited License (with License Retention) │ │ │ │ -FSF Unlimited License │ │ │ │ -Freetype Project License │ │ │ │ -Furuseth License │ │ │ │ -fwlw License │ │ │ │ -Gnome GCR Documentation License │ │ │ │ -GD License │ │ │ │ -GNU Free Documentation License v1.1 only - invariants │ │ │ │ -GNU Free Documentation License v1.1 or later - invariants │ │ │ │ -GNU Free Documentation License v1.1 only - no invariants │ │ │ │ -GNU Free Documentation License v1.1 or later - no invariants │ │ │ │ -GNU Free Documentation License v1.1 only │ │ │ │ -GNU Free Documentation License v1.1 or later │ │ │ │ -GNU Free Documentation License v1.2 only - invariants │ │ │ │ -GNU Free Documentation License v1.2 or later - invariants │ │ │ │ -GNU Free Documentation License v1.2 only - no invariants │ │ │ │ -GNU Free Documentation License v1.2 or later - no invariants │ │ │ │ -GNU Free Documentation License v1.2 only │ │ │ │ -GNU Free Documentation License v1.2 or later │ │ │ │ -GNU Free Documentation License v1.3 only - invariants │ │ │ │ -GNU Free Documentation License v1.3 or later - invariants │ │ │ │ -GNU Free Documentation License v1.3 only - no invariants │ │ │ │ -GNU Free Documentation License v1.3 or later - no invariants │ │ │ │ -GNU Free Documentation License v1.3 only │ │ │ │ -GNU Free Documentation License v1.3 or later │ │ │ │ -Giftware License │ │ │ │ -GL2PS License │ │ │ │ -3dfx Glide License │ │ │ │ -Glulxe License │ │ │ │ -Good Luck With That Public License │ │ │ │ -gnuplot License │ │ │ │ -GNU General Public License v1.0 only │ │ │ │ -GNU General Public License v1.0 or later │ │ │ │ -GNU General Public License v2.0 only │ │ │ │ -GNU General Public License v2.0 or later │ │ │ │ -GNU General Public License v3.0 only │ │ │ │ -GNU General Public License v3.0 or later │ │ │ │ -Graphics Gems License │ │ │ │ -gSOAP Public License v1.3b │ │ │ │ -gtkbook License │ │ │ │ -Haskell Language Report License │ │ │ │ -hdparm License │ │ │ │ -Hippocratic License 2.1 │ │ │ │ -Hewlett-Packard 1986 License │ │ │ │ -Hewlett-Packard 1989 License │ │ │ │ -Historical Permission Notice and Disclaimer - DEC variant │ │ │ │ -Historical Permission Notice and Disclaimer - documentation sell variant │ │ │ │ -Historical Permission Notice and Disclaimer - documentation variant │ │ │ │ -HPND with US Government export control warning and modification rqmt │ │ │ │ -HPND with US Government export control warning │ │ │ │ -Historical Permission Notice and Disclaimer - Fenneberg-Livingston variant │ │ │ │ -Historical Permission Notice and Disclaimer - INRIA-IMAG variant │ │ │ │ -Historical Permission Notice and Disclaimer - Kevlin Henney variant │ │ │ │ -Historical Permission Notice and Disclaimer - Markus Kuhn variant │ │ │ │ -Historical Permission Notice and Disclaimer with MIT disclaimer │ │ │ │ -Historical Permission Notice and Disclaimer - Pbmplus variant │ │ │ │ -Historical Permission Notice and Disclaimer - sell xserver variant with MIT disclaimer │ │ │ │ -Historical Permission Notice and Disclaimer - sell regexpr variant │ │ │ │ -HPND sell variant with MIT disclaimer │ │ │ │ -Historical Permission Notice and Disclaimer - sell variant │ │ │ │ -Historical Permission Notice and Disclaimer - University of California variant │ │ │ │ -Historical Permission Notice and Disclaimer │ │ │ │ -HTML Tidy License │ │ │ │ -IBM PowerPC Initialization and Boot Software │ │ │ │ -ICU License │ │ │ │ -IEC Code Components End-user licence agreement │ │ │ │ -Independent JPEG Group License - short │ │ │ │ -Independent JPEG Group License │ │ │ │ -ImageMagick License │ │ │ │ -iMatix Standard Function Library Agreement │ │ │ │ -Imlib2 License │ │ │ │ -Info-ZIP License │ │ │ │ -Inner Net License v2.0 │ │ │ │ -Intel ACPI Software License Agreement │ │ │ │ -Intel Open Source License │ │ │ │ -Interbase Public License v1.0 │ │ │ │ -IPA Font License │ │ │ │ -IBM Public License v1.0 │ │ │ │ -ISC Veillard variant │ │ │ │ -ISC License │ │ │ │ -Jam License │ │ │ │ -JasPer License │ │ │ │ -JPL Image Use Policy │ │ │ │ -Japan Network Information Center License │ │ │ │ -JSON License │ │ │ │ -Kastrup License │ │ │ │ -Kazlib License │ │ │ │ -Knuth CTAN License │ │ │ │ -Licence Art Libre 1.2 │ │ │ │ -Licence Art Libre 1.3 │ │ │ │ -Latex2e with translated notice permission │ │ │ │ -Latex2e License │ │ │ │ -Leptonica License │ │ │ │ -GNU Library General Public License v2 only │ │ │ │ -GNU Library General Public License v2 or later │ │ │ │ -GNU Lesser General Public License v2.1 only │ │ │ │ -GNU Lesser General Public License v2.1 or later │ │ │ │ -GNU Lesser General Public License v3.0 only │ │ │ │ -GNU Lesser General Public License v3.0 or later │ │ │ │ -Lesser General Public License For Linguistic Resources │ │ │ │ -PNG Reference Library version 2 │ │ │ │ -libpng License │ │ │ │ -libselinux public domain notice │ │ │ │ -libtiff License │ │ │ │ -libutil David Nugent License │ │ │ │ -Licence Libre du Qu │ │ │ │ - Permissive version 1.1 │ │ │ │ -Licence Libre du Qu │ │ │ │ -ciprocit │ │ │ │ - version 1.1 │ │ │ │ -Licence Libre du Qu │ │ │ │ -ciprocit │ │ │ │ - forte version 1.1 │ │ │ │ -Linux man-pages - 1 paragraph │ │ │ │ -Linux man-pages Copyleft - 2 paragraphs │ │ │ │ -Linux man-pages Copyleft Variant │ │ │ │ -Linux man-pages Copyleft │ │ │ │ -Linux Kernel Variant of OpenIB.org license │ │ │ │ -Common Lisp LOOP License │ │ │ │ -LPD Documentation License │ │ │ │ -Lucent Public License v1.02 │ │ │ │ -Lucent Public License Version 1.0 │ │ │ │ -LaTeX Project Public License v1.0 │ │ │ │ -LaTeX Project Public License v1.1 │ │ │ │ -LaTeX Project Public License v1.2 │ │ │ │ -LaTeX Project Public License v1.3a │ │ │ │ -LaTeX Project Public License v1.3c │ │ │ │ -lsof License │ │ │ │ -Lucida Bitmap Fonts License │ │ │ │ -LZMA SDK License (versions 9.11 to 9.20) │ │ │ │ -LZMA SDK License (versions 9.22 and beyond) │ │ │ │ -Mackerras 3-Clause - acknowledgment variant │ │ │ │ -Mackerras 3-Clause License │ │ │ │ -magaz License │ │ │ │ -mailprio License │ │ │ │ -MakeIndex License │ │ │ │ -Martin Birgmeier License │ │ │ │ -McPhee Slideshow License │ │ │ │ -metamail License │ │ │ │ -Minpack License │ │ │ │ -The MirOS Licence │ │ │ │ -MIT No Attribution │ │ │ │ -Enlightenment License (e16) │ │ │ │ -CMU License │ │ │ │ -enna License │ │ │ │ -feh License │ │ │ │ -MIT Festival Variant │ │ │ │ -MIT License Modern Variant │ │ │ │ -MIT Open Group variant │ │ │ │ -MIT testregex Variant │ │ │ │ -MIT Tom Wu Variant │ │ │ │ -MIT +no-false-attribs license │ │ │ │ -MIT License │ │ │ │ -MMIXware License │ │ │ │ -Motosoto License │ │ │ │ -MPEG Software Simulation │ │ │ │ -mpi Permissive License │ │ │ │ -mpich2 License │ │ │ │ -Mozilla Public License 1.0 │ │ │ │ -Mozilla Public License 1.1 │ │ │ │ -Mozilla Public License 2.0 (no copyleft exception) │ │ │ │ -Mozilla Public License 2.0 │ │ │ │ -mplus Font License │ │ │ │ -Microsoft Limited Public License │ │ │ │ -Microsoft Public License │ │ │ │ -Microsoft Reciprocal License │ │ │ │ -Matrix Template Library License │ │ │ │ -Mulan Permissive Software License, Version 1 │ │ │ │ -Mulan Permissive Software License, Version 2 │ │ │ │ -Multics License │ │ │ │ -Mup License │ │ │ │ -Nara Institute of Science and Technology License (2003) │ │ │ │ -NASA Open Source Agreement 1.3 │ │ │ │ -Naumen Public License │ │ │ │ -Net Boolean Public License v1 │ │ │ │ -Non-Commercial Government Licence │ │ │ │ -University of Illinois/NCSA Open Source License │ │ │ │ -Net-SNMP License │ │ │ │ -NetCDF license │ │ │ │ -Newsletr License │ │ │ │ -Nethack General Public License │ │ │ │ -NICTA Public Software License, Version 1.0 │ │ │ │ -NIST Public Domain Notice with license fallback │ │ │ │ -NIST Public Domain Notice │ │ │ │ -NIST Software License │ │ │ │ -Norwegian Licence for Open Government Data (NLOD) 1.0 │ │ │ │ -Norwegian Licence for Open Government Data (NLOD) 2.0 │ │ │ │ -No Limit Public License │ │ │ │ -Nokia Open Source License │ │ │ │ -Netizen Open Source License │ │ │ │ -Noweb License │ │ │ │ -Netscape Public License v1.0 │ │ │ │ -Netscape Public License v1.1 │ │ │ │ -Non-Profit Open Software License 3.0 │ │ │ │ -NRL License │ │ │ │ -NTP No Attribution │ │ │ │ -NTP License │ │ │ │ -Open Use of Data Agreement v1.0 │ │ │ │ -Open CASCADE Technology Public License │ │ │ │ -OCLC Research Public License 2.0 │ │ │ │ -Open Data Commons Open Database License v1.0 │ │ │ │ -Open Data Commons Attribution License v1.0 │ │ │ │ -OFFIS License │ │ │ │ -SIL Open Font License 1.0 with no Reserved Font Name │ │ │ │ -SIL Open Font License 1.0 with Reserved Font Name │ │ │ │ -SIL Open Font License 1.0 │ │ │ │ -SIL Open Font License 1.1 with no Reserved Font Name │ │ │ │ -SIL Open Font License 1.1 with Reserved Font Name │ │ │ │ -SIL Open Font License 1.1 │ │ │ │ -OGC Software License, Version 1.0 │ │ │ │ -Taiwan Open Government Data License, version 1.0 │ │ │ │ -Open Government Licence - Canada │ │ │ │ -Open Government Licence v1.0 │ │ │ │ -Open Government Licence v2.0 │ │ │ │ -Open Government Licence v3.0 │ │ │ │ -Open Group Test Suite License │ │ │ │ -Open LDAP Public License v1.1 │ │ │ │ -Open LDAP Public License v1.2 │ │ │ │ -Open LDAP Public License v1.3 │ │ │ │ -Open LDAP Public License v1.4 │ │ │ │ -Open LDAP Public License v2.0.1 │ │ │ │ -Open LDAP Public License v2.0 (or possibly 2.0A and 2.0B) │ │ │ │ -Open LDAP Public License v2.1 │ │ │ │ -Open LDAP Public License v2.2.1 │ │ │ │ -Open LDAP Public License 2.2.2 │ │ │ │ -Open LDAP Public License v2.2 │ │ │ │ -Open LDAP Public License v2.3 │ │ │ │ -Open LDAP Public License v2.4 │ │ │ │ -Open LDAP Public License v2.5 │ │ │ │ -Open LDAP Public License v2.6 │ │ │ │ -Open LDAP Public License v2.7 │ │ │ │ -Open LDAP Public License v2.8 │ │ │ │ -Open Logistics Foundation License Version 1.3 │ │ │ │ -Open Market License │ │ │ │ -OpenPBS v2.3 Software License │ │ │ │ -OpenSSL License - standalone │ │ │ │ -OpenSSL License │ │ │ │ -OpenVision License │ │ │ │ -Open Public License v1.0 │ │ │ │ -United Kingdom Open Parliament Licence v3.0 │ │ │ │ -Open Publication License v1.0 │ │ │ │ -OSET Public License version 2.1 │ │ │ │ -Open Software License 1.0 │ │ │ │ -Open Software License 1.1 │ │ │ │ -Open Software License 2.0 │ │ │ │ -Open Software License 2.1 │ │ │ │ -Open Software License 3.0 │ │ │ │ -PADL License │ │ │ │ -The Parity Public License 6.0.0 │ │ │ │ -The Parity Public License 7.0.0 │ │ │ │ -Open Data Commons Public Domain Dedication & License 1.0 │ │ │ │ -PHP License v3.01 │ │ │ │ -PHP License v3.0 │ │ │ │ -Pixar License │ │ │ │ -Plexus Classworlds License │ │ │ │ -pnmstitch License │ │ │ │ -PolyForm Noncommercial License 1.0.0 │ │ │ │ -PolyForm Small Business License 1.0.0 │ │ │ │ -PostgreSQL License │ │ │ │ -Python Software Foundation License 2.0 │ │ │ │ -psfrag License │ │ │ │ -psutils License │ │ │ │ -Python License 2.0.1 │ │ │ │ -Python License 2.0 │ │ │ │ -Python ldap License │ │ │ │ -Qhull License │ │ │ │ -Q Public License 1.0 - INRIA 2004 variant │ │ │ │ -Q Public License 1.0 │ │ │ │ -radvd License │ │ │ │ -Rdisc License │ │ │ │ -Red Hat eCos Public License v1.1 │ │ │ │ -Reciprocal Public License 1.1 │ │ │ │ -Reciprocal Public License 1.5 │ │ │ │ -RealNetworks Public Source License v1.0 │ │ │ │ -RSA Message-Digest License │ │ │ │ -Ricoh Source Code Public License │ │ │ │ -Ruby License │ │ │ │ -Sax Public Domain Notice 2.0 │ │ │ │ -Sax Public Domain Notice │ │ │ │ -Saxpath License │ │ │ │ -SCEA Shared Source License │ │ │ │ -Scheme Language Report License │ │ │ │ -Sendmail License 8.23 │ │ │ │ -Sendmail License │ │ │ │ -SGI Free Software License B v1.0 │ │ │ │ -SGI Free Software License B v1.1 │ │ │ │ -SGI Free Software License B v2.0 │ │ │ │ -SGI OpenGL License │ │ │ │ -SGP4 Permission Notice │ │ │ │ -Solderpad Hardware License, Version 0.51 │ │ │ │ -Solderpad Hardware License v0.5 │ │ │ │ -Simple Public License 2.0 │ │ │ │ -Sun Industry Standards Source License v1.2 │ │ │ │ -Sun Industry Standards Source License v1.1 │ │ │ │ -Sleepycat License │ │ │ │ -SL License │ │ │ │ -Standard ML of New Jersey License │ │ │ │ -Secure Messaging Protocol Public License │ │ │ │ -SNIA Public License 1.1 │ │ │ │ -snprintf License │ │ │ │ -softSurfer License │ │ │ │ -Soundex License │ │ │ │ -Spencer License 86 │ │ │ │ -Spencer License 94 │ │ │ │ -Spencer License 99 │ │ │ │ -Sun Public License v1.0 │ │ │ │ -ssh-keyscan License │ │ │ │ -SSH OpenSSH license │ │ │ │ -SSH short notice │ │ │ │ -SSLeay License - standalone │ │ │ │ -Server Side Public License, v 1 │ │ │ │ -SugarCRM Public License v1.1.3 │ │ │ │ -Sun PPP License │ │ │ │ -SunPro License │ │ │ │ -Scheme Widget Library (SWL) Software License Agreement │ │ │ │ -swrule License │ │ │ │ -Symlinks License │ │ │ │ -TAPR Open Hardware License v1.0 │ │ │ │ -TCL/TK License │ │ │ │ -TCP Wrappers License │ │ │ │ -TermReadKey License │ │ │ │ -Transitive Grace Period Public Licence 1.0 │ │ │ │ -TMate Open Source License │ │ │ │ -TORQUE v2.5+ Software License v1.1 │ │ │ │ -Trusster Open Source License │ │ │ │ -Time::ParseDate License │ │ │ │ -THOR Public License 1.0 │ │ │ │ -Text-Tabs+Wrap License │ │ │ │ -TTYP0 License │ │ │ │ -Technische Universitaet Berlin License 1.0 │ │ │ │ -Technische Universitaet Berlin License 2.0 │ │ │ │ -UCAR License │ │ │ │ -Upstream Compatibility License v1.0 │ │ │ │ -ulem License │ │ │ │ -Michigan/Merit Networks License │ │ │ │ -Unicode License v3 │ │ │ │ -Unicode License Agreement - Data Files and Software (2015) │ │ │ │ -Unicode License Agreement - Data Files and Software (2016) │ │ │ │ -Unicode Terms of Use │ │ │ │ -UnixCrypt License │ │ │ │ -The Unlicense │ │ │ │ -Universal Permissive License v1.0 │ │ │ │ -Utah Raster Toolkit Run Length Encoded License │ │ │ │ -Vim License │ │ │ │ -VOSTROM Public License for Open Source │ │ │ │ -Vovida Software License v1.0 │ │ │ │ -W3C Software Notice and License (1998-07-20) │ │ │ │ -W3C Software Notice and Document License (2015-05-13) │ │ │ │ -W3C Software Notice and License (2002-12-31) │ │ │ │ -w3m License │ │ │ │ -Sybase Open Watcom Public License 1.0 │ │ │ │ -Widget Workshop License │ │ │ │ -Wsuipa License │ │ │ │ -Do What The F*ck You Want To Public License │ │ │ │ -X11 License Distribution Modification Variant │ │ │ │ -X11 License │ │ │ │ -Xdebug License v 1.03 │ │ │ │ -Xerox License │ │ │ │ -Xfig License │ │ │ │ -XFree86 License 1.1 │ │ │ │ -xinetd License │ │ │ │ -xkeyboard-config Zinoviev License │ │ │ │ -xlock License │ │ │ │ -X.Net License │ │ │ │ -XPP License │ │ │ │ -XSkat License │ │ │ │ -Yahoo! Public License v1.0 │ │ │ │ -Yahoo! Public License v1.1 │ │ │ │ -Zed License │ │ │ │ -Zeeff License │ │ │ │ -Zend License v2.0 │ │ │ │ -Zimbra Public License v1.3 │ │ │ │ -Zimbra Public License v1.4 │ │ │ │ -zlib/libpng License with Acknowledgement │ │ │ │ -zlib License │ │ │ │ -Zope Public License 1.1 │ │ │ │ -Zope Public License 2.0 │ │ │ │ -Zope Public License 2.1 │ │ │ │ -pred{LicenseId}: tried to take `pred' of first tag in enumeration │ │ │ │ -not enough bytes │ │ │ │ -Too large LicenseId tag │ │ │ │ -succ{LicenseId}: tried to take `succ' of last tag in enumeration │ │ │ │ -toEnum{LicenseId}: tag ( │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Distribution.SPDX.LicenseId │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/SPDX/LicenseId.hs │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -Distribution.SPDX.LicenseId.LicenseId │ │ │ │ -Zlib_acknowledgement │ │ │ │ -Zimbra_1_4 │ │ │ │ -Zimbra_1_3 │ │ │ │ -Zend_2_0 │ │ │ │ -Xkeyboard_config_Zinoviev │ │ │ │ -XFree86_1_1 │ │ │ │ -Xdebug_1_03 │ │ │ │ -X11_distribute_modifications_variant │ │ │ │ -Widget_Workshop │ │ │ │ -Watcom_1_0 │ │ │ │ -W3C_20150513 │ │ │ │ -W3C_19980720 │ │ │ │ -Unlicense │ │ │ │ -UnixCrypt │ │ │ │ -Unicode_TOU │ │ │ │ -Unicode_DFS_2016 │ │ │ │ -Unicode_DFS_2015 │ │ │ │ -Unicode_3_0 │ │ │ │ -UMich_Merit │ │ │ │ -TU_Berlin_2_0 │ │ │ │ -TU_Berlin_1_0 │ │ │ │ -TORQUE_1_1 │ │ │ │ -TGPPL_1_0 │ │ │ │ -TermReadKey │ │ │ │ -TCP_wrappers │ │ │ │ -TAPR_OHL_1_0 │ │ │ │ -Symlinks │ │ │ │ -SugarCRM_1_1_3 │ │ │ │ -SSPL_1_0 │ │ │ │ -SSLeay_standalone │ │ │ │ -SSH_short │ │ │ │ -SSH_OpenSSH │ │ │ │ -Ssh_keyscan │ │ │ │ -Spencer_99 │ │ │ │ -Spencer_94 │ │ │ │ -Spencer_86 │ │ │ │ -SoftSurfer │ │ │ │ -Snprintf │ │ │ │ -Sleepycat │ │ │ │ -SISSL_1_2 │ │ │ │ -SimPL_2_0 │ │ │ │ -SHL_0_51 │ │ │ │ -SGI_OpenGL │ │ │ │ -SGI_B_2_0 │ │ │ │ -SGI_B_1_1 │ │ │ │ -SGI_B_1_0 │ │ │ │ -Sendmail │ │ │ │ -Sendmail_8_23 │ │ │ │ -SchemeReport │ │ │ │ -SAX_PD_2_0 │ │ │ │ -RPSL_1_0 │ │ │ │ -RHeCos_1_1 │ │ │ │ -QPL_1_0_INRIA_2004 │ │ │ │ -Python_ldap │ │ │ │ -Python_2_0 │ │ │ │ -Python_2_0_1 │ │ │ │ -PostgreSQL │ │ │ │ -PolyForm_Small_Business_1_0_0 │ │ │ │ -PolyForm_Noncommercial_1_0_0 │ │ │ │ -Pnmstitch │ │ │ │ -PHP_3_01 │ │ │ │ -PDDL_1_0 │ │ │ │ -Parity_7_0_0 │ │ │ │ -Parity_6_0_0 │ │ │ │ -OSET_PL_2_1 │ │ │ │ -OPUBL_1_0 │ │ │ │ -OPL_UK_3_0 │ │ │ │ -OpenVision │ │ │ │ -OpenSSL_standalone │ │ │ │ -OpenPBS_2_3 │ │ │ │ -OLFL_1_3 │ │ │ │ -OLDAP_2_8 │ │ │ │ -OLDAP_2_7 │ │ │ │ -OLDAP_2_6 │ │ │ │ -OLDAP_2_5 │ │ │ │ -OLDAP_2_4 │ │ │ │ -OLDAP_2_3 │ │ │ │ -OLDAP_2_2 │ │ │ │ -OLDAP_2_2_2 │ │ │ │ -OLDAP_2_2_1 │ │ │ │ -OLDAP_2_1 │ │ │ │ -OLDAP_2_0 │ │ │ │ -OLDAP_2_0_1 │ │ │ │ -OLDAP_1_4 │ │ │ │ -OLDAP_1_3 │ │ │ │ -OLDAP_1_2 │ │ │ │ -OLDAP_1_1 │ │ │ │ -OGL_UK_3_0 │ │ │ │ -OGL_UK_2_0 │ │ │ │ -OGL_UK_1_0 │ │ │ │ -OGL_Canada_2_0 │ │ │ │ -OGDL_Taiwan_1_0 │ │ │ │ -OFL_1_1_RFN │ │ │ │ -OFL_1_1_no_RFN │ │ │ │ -OFL_1_0_RFN │ │ │ │ -OFL_1_0_no_RFN │ │ │ │ -ODC_By_1_0 │ │ │ │ -ODbL_1_0 │ │ │ │ -OCLC_2_0 │ │ │ │ -O_UDA_1_0 │ │ │ │ -NPOSL_3_0 │ │ │ │ -NLOD_2_0 │ │ │ │ -NLOD_1_0 │ │ │ │ -NIST_Software │ │ │ │ -NIST_PD_fallback │ │ │ │ -NICTA_1_0 │ │ │ │ -Newsletr │ │ │ │ -Net_SNMP │ │ │ │ -NCGL_UK_2_0 │ │ │ │ -NBPL_1_0 │ │ │ │ -NASA_1_3 │ │ │ │ -NAIST_2003 │ │ │ │ -MulanPSL_2_0 │ │ │ │ -MulanPSL_1_0 │ │ │ │ -MPL_2_0_no_copyleft_exception │ │ │ │ -Mpi_permissive │ │ │ │ -MPEG_SSG │ │ │ │ -Motosoto │ │ │ │ -MMIXware │ │ │ │ -MIT_testregex │ │ │ │ -MIT_open_group │ │ │ │ -MIT_Modern_Variant │ │ │ │ -MIT_Festival │ │ │ │ -MIT_enna │ │ │ │ -MIT_advertising │ │ │ │ -Metamail │ │ │ │ -McPhee_slideshow │ │ │ │ -Martin_Birgmeier │ │ │ │ -MakeIndex │ │ │ │ -Mailprio │ │ │ │ -Mackerras_3_Clause │ │ │ │ -Mackerras_3_Clause_acknowledgment │ │ │ │ -LZMA_SDK_9_22 │ │ │ │ -LZMA_SDK_9_11_to_9_20 │ │ │ │ -Lucida_Bitmap_Fonts │ │ │ │ -LPPL_1_3c │ │ │ │ -LPPL_1_3a │ │ │ │ -LPPL_1_2 │ │ │ │ -LPPL_1_1 │ │ │ │ -LPPL_1_0 │ │ │ │ -LPL_1_02 │ │ │ │ -LPD_document │ │ │ │ -Linux_OpenIB │ │ │ │ -Linux_man_pages_copyleft │ │ │ │ -Linux_man_pages_copyleft_var │ │ │ │ -Linux_man_pages_copyleft_2_para │ │ │ │ -Linux_man_pages_1_para │ │ │ │ -LiLiQ_Rplus_1_1 │ │ │ │ -LiLiQ_R_1_1 │ │ │ │ -LiLiQ_P_1_1 │ │ │ │ -Libutil_David_Nugent │ │ │ │ -Libselinux_1_0 │ │ │ │ -Libpng_2_0 │ │ │ │ -LGPL_3_0_or_later │ │ │ │ -LGPL_3_0_only │ │ │ │ -LGPL_2_1_or_later │ │ │ │ -LGPL_2_1_only │ │ │ │ -LGPL_2_0_or_later │ │ │ │ -LGPL_2_0_only │ │ │ │ -Leptonica │ │ │ │ -Latex2e_translated_notice │ │ │ │ -Knuth_CTAN │ │ │ │ -JPL_image │ │ │ │ -JasPer_2_0 │ │ │ │ -ISC_Veillard │ │ │ │ -Interbase_1_0 │ │ │ │ -Intel_ACPI │ │ │ │ -Inner_Net_2_0 │ │ │ │ -Info_ZIP │ │ │ │ -ImageMagick │ │ │ │ -IJG_short │ │ │ │ -IEC_Code_Components_EULA │ │ │ │ -IBM_pibs │ │ │ │ -HTMLTIDY │ │ │ │ -HPND_sell_variant │ │ │ │ -HPND_sell_variant_MIT_disclaimer │ │ │ │ -HPND_sell_regexpr │ │ │ │ -HPND_sell_MIT_disclaimer_xserver │ │ │ │ -HPND_Pbmplus │ │ │ │ -HPND_MIT_disclaimer │ │ │ │ -HPND_Markus_Kuhn │ │ │ │ -HPND_Kevlin_Henney │ │ │ │ -HPND_INRIA_IMAG │ │ │ │ -HPND_Fenneberg_Livingston │ │ │ │ -HPND_export_US │ │ │ │ -HPND_export_US_modify │ │ │ │ -HPND_doc │ │ │ │ -HPND_doc_sell │ │ │ │ -HPND_DEC │ │ │ │ -Hippocratic_2_1 │ │ │ │ -HaskellReport │ │ │ │ -GSOAP_1_3b │ │ │ │ -Graphics_Gems │ │ │ │ -GPL_3_0_or_later │ │ │ │ -GPL_3_0_only │ │ │ │ -GPL_2_0_or_later │ │ │ │ -GPL_2_0_only │ │ │ │ -GPL_1_0_or_later │ │ │ │ -GPL_1_0_only │ │ │ │ -Giftware │ │ │ │ -GFDL_1_3_or_later │ │ │ │ -GFDL_1_3_only │ │ │ │ -GFDL_1_3_no_invariants_or_later │ │ │ │ -GFDL_1_3_no_invariants_only │ │ │ │ -GFDL_1_3_invariants_or_later │ │ │ │ -GFDL_1_3_invariants_only │ │ │ │ -GFDL_1_2_or_later │ │ │ │ -GFDL_1_2_only │ │ │ │ -GFDL_1_2_no_invariants_or_later │ │ │ │ -GFDL_1_2_no_invariants_only │ │ │ │ -GFDL_1_2_invariants_or_later │ │ │ │ -GFDL_1_2_invariants_only │ │ │ │ -GFDL_1_1_or_later │ │ │ │ -GFDL_1_1_only │ │ │ │ -GFDL_1_1_no_invariants_or_later │ │ │ │ -GFDL_1_1_no_invariants_only │ │ │ │ -GFDL_1_1_invariants_or_later │ │ │ │ -GFDL_1_1_invariants_only │ │ │ │ -GCR_docs │ │ │ │ -Furuseth │ │ │ │ -FSFULLRWD │ │ │ │ -FSFAP_no_warranty_disclaimer │ │ │ │ -FreeImage │ │ │ │ -FreeBSD_DOC │ │ │ │ -Frameworx_1_0 │ │ │ │ -Ferguson_Twofish │ │ │ │ -EUPL_1_2 │ │ │ │ -EUPL_1_1 │ │ │ │ -EUPL_1_0 │ │ │ │ -EUDatagrid │ │ │ │ -Etalab_2_0 │ │ │ │ -ErlPL_1_1 │ │ │ │ -Elastic_2_0 │ │ │ │ -DL_DE_ZERO_2_0 │ │ │ │ -DL_DE_BY_2_0 │ │ │ │ -Diffmark │ │ │ │ -DEC_3_Clause │ │ │ │ -D_FSL_1_0 │ │ │ │ -CUA_OPL_1_0 │ │ │ │ -CrystalStacker │ │ │ │ -Crossword │ │ │ │ -CPOL_1_02 │ │ │ │ -CPAL_1_0 │ │ │ │ -Cornell_Lossless_JPEG │ │ │ │ -Copyleft_next_0_3_1 │ │ │ │ -Copyleft_next_0_3_0 │ │ │ │ -Condor_1_1 │ │ │ │ -Community_Spec_1_0 │ │ │ │ -COIL_1_0 │ │ │ │ -CNRI_Python │ │ │ │ -CNRI_Python_GPL_Compatible │ │ │ │ -CNRI_Jython │ │ │ │ -CMU_Mach │ │ │ │ -CMU_Mach_nodoc │ │ │ │ -ClArtistic │ │ │ │ -Check_cvs │ │ │ │ -CERN_OHL_W_2_0 │ │ │ │ -CERN_OHL_S_2_0 │ │ │ │ -CERN_OHL_P_2_0 │ │ │ │ -CERN_OHL_1_2 │ │ │ │ -CERN_OHL_1_1 │ │ │ │ -CECILL_C │ │ │ │ -CECILL_B │ │ │ │ -CECILL_2_1 │ │ │ │ -CECILL_2_0 │ │ │ │ -CECILL_1_1 │ │ │ │ -CECILL_1_0 │ │ │ │ -CDLA_Sharing_1_0 │ │ │ │ -CDLA_Permissive_2_0 │ │ │ │ -CDLA_Permissive_1_0 │ │ │ │ -CDDL_1_1 │ │ │ │ -CDDL_1_0 │ │ │ │ -CC_BY_SA_4_0 │ │ │ │ -CC_BY_SA_3_0 │ │ │ │ -CC_BY_SA_3_0_IGO │ │ │ │ -CC_BY_SA_3_0_DE │ │ │ │ -CC_BY_SA_3_0_AT │ │ │ │ -CC_BY_SA_2_5 │ │ │ │ -CC_BY_SA_2_1_JP │ │ │ │ -CC_BY_SA_2_0 │ │ │ │ -CC_BY_SA_2_0_UK │ │ │ │ -CC_BY_SA_1_0 │ │ │ │ -CC_BY_ND_4_0 │ │ │ │ -CC_BY_ND_3_0 │ │ │ │ -CC_BY_ND_3_0_DE │ │ │ │ -CC_BY_ND_2_5 │ │ │ │ -CC_BY_ND_2_0 │ │ │ │ -CC_BY_ND_1_0 │ │ │ │ -CC_BY_NC_SA_4_0 │ │ │ │ -CC_BY_NC_SA_3_0 │ │ │ │ -CC_BY_NC_SA_3_0_IGO │ │ │ │ -CC_BY_NC_SA_3_0_DE │ │ │ │ -CC_BY_NC_SA_2_5 │ │ │ │ -CC_BY_NC_SA_2_0 │ │ │ │ -CC_BY_NC_SA_2_0_UK │ │ │ │ -CC_BY_NC_SA_2_0_FR │ │ │ │ -CC_BY_NC_SA_2_0_DE │ │ │ │ -CC_BY_NC_SA_1_0 │ │ │ │ -CC_BY_NC_ND_4_0 │ │ │ │ -CC_BY_NC_ND_3_0 │ │ │ │ -CC_BY_NC_ND_3_0_IGO │ │ │ │ -CC_BY_NC_ND_3_0_DE │ │ │ │ -CC_BY_NC_ND_2_5 │ │ │ │ -CC_BY_NC_ND_2_0 │ │ │ │ -CC_BY_NC_ND_1_0 │ │ │ │ -CC_BY_NC_4_0 │ │ │ │ -CC_BY_NC_3_0 │ │ │ │ -CC_BY_NC_3_0_DE │ │ │ │ -CC_BY_NC_2_5 │ │ │ │ -CC_BY_NC_2_0 │ │ │ │ -CC_BY_NC_1_0 │ │ │ │ -CC_BY_4_0 │ │ │ │ -CC_BY_3_0 │ │ │ │ -CC_BY_3_0_US │ │ │ │ -CC_BY_3_0_NL │ │ │ │ -CC_BY_3_0_IGO │ │ │ │ -CC_BY_3_0_DE │ │ │ │ -CC_BY_3_0_AU │ │ │ │ -CC_BY_3_0_AT │ │ │ │ -CC_BY_2_5 │ │ │ │ -CC_BY_2_5_AU │ │ │ │ -CC_BY_2_0 │ │ │ │ -CC_BY_1_0 │ │ │ │ -CATOSL_1_1 │ │ │ │ -Caldera_no_preamble │ │ │ │ -CAL_1_0_Combined_Work_Exception │ │ │ │ -C_UDA_1_0 │ │ │ │ -Bzip2_1_0_6 │ │ │ │ -BUSL_1_1 │ │ │ │ -Bzip2_1_0_5 │ │ │ │ -BSD_Systemics │ │ │ │ -BSD_Systemics_W3Works │ │ │ │ -BSD_Source_Code │ │ │ │ -BSD_Source_beginning_file │ │ │ │ -BSD_Protection │ │ │ │ -BSD_Inferno_Nettverk │ │ │ │ -BSD_Attribution_HPND_disclaimer │ │ │ │ -BSD_Advertising_Acknowledgement │ │ │ │ -BSD_4_3TAHOE │ │ │ │ -BSD_4_3RENO │ │ │ │ -BSD_4_Clause │ │ │ │ -BSD_4_Clause_UC │ │ │ │ -BSD_4_Clause_Shortened │ │ │ │ -BSD_3_Clause │ │ │ │ -BSD_3_Clause_Sun │ │ │ │ -BSD_3_Clause_Open_MPI │ │ │ │ -BSD_3_Clause_No_Nuclear_Warranty │ │ │ │ -BSD_3_Clause_No_Nuclear_License │ │ │ │ -BSD_3_Clause_No_Nuclear_License_2014 │ │ │ │ -BSD_3_Clause_No_Military_License │ │ │ │ -BSD_3_Clause_Modification │ │ │ │ -BSD_3_Clause_LBNL │ │ │ │ -BSD_3_Clause_HP │ │ │ │ -BSD_3_Clause_flex │ │ │ │ -BSD_3_Clause_Clear │ │ │ │ -BSD_3_Clause_Attribution │ │ │ │ -BSD_3_Clause_acpica │ │ │ │ -BSD_2_Clause │ │ │ │ -BSD_2_Clause_Views │ │ │ │ -BSD_2_Clause_Patent │ │ │ │ -BSD_2_Clause_Darwin │ │ │ │ -BSD_2_Clause_NetBSD │ │ │ │ -BSD_2_Clause_FreeBSD │ │ │ │ -BSD_1_Clause │ │ │ │ -Brian_Gladman_3_Clause │ │ │ │ -Brian_Gladman_2_Clause │ │ │ │ -Boehm_GC │ │ │ │ -BlueOak_1_0_0 │ │ │ │ -Blessing │ │ │ │ -BitTorrent_1_1 │ │ │ │ -BitTorrent_1_0 │ │ │ │ -Bitstream_Vera │ │ │ │ -Bitstream_Charter │ │ │ │ -Beerware │ │ │ │ -Bcrypt_Solar_Designer │ │ │ │ -ASWF_Digital_Assets_1_1 │ │ │ │ -ASWF_Digital_Assets_1_0 │ │ │ │ -Artistic_2_0 │ │ │ │ -Artistic_1_0 │ │ │ │ -Artistic_1_0_Perl │ │ │ │ -Artistic_1_0_cl8 │ │ │ │ -Arphic_1999 │ │ │ │ -APSL_2_0 │ │ │ │ -APSL_1_2 │ │ │ │ -APSL_1_1 │ │ │ │ -APSL_1_0 │ │ │ │ -Apache_2_0 │ │ │ │ -Apache_1_1 │ │ │ │ -Apache_1_0 │ │ │ │ -ANTLR_PD │ │ │ │ -ANTLR_PD_fallback │ │ │ │ -AML_glslang │ │ │ │ -AGPL_3_0_or_later │ │ │ │ -AGPL_3_0_only │ │ │ │ -AGPL_1_0_or_later │ │ │ │ -AGPL_1_0_only │ │ │ │ -AGPL_1_0 │ │ │ │ -Afmparse │ │ │ │ -Adobe_Utopia │ │ │ │ -Adobe_Glyph │ │ │ │ -Adobe_Display_PostScript │ │ │ │ -Adobe_2006 │ │ │ │ -AdaCore_doc │ │ │ │ -Abstyles │ │ │ │ -'NullBSD │ │ │ │ -'Abstyles │ │ │ │ -'AdaCore_doc │ │ │ │ -'Adobe_2006 │ │ │ │ -'Adobe_Display_PostScript │ │ │ │ -'Adobe_Glyph │ │ │ │ -'Adobe_Utopia │ │ │ │ -'AFL_1_1 │ │ │ │ -'AFL_1_2 │ │ │ │ -'AFL_2_0 │ │ │ │ -'AFL_2_1 │ │ │ │ -'AFL_3_0 │ │ │ │ -'Afmparse │ │ │ │ -'AGPL_1_0 │ │ │ │ -'AGPL_1_0_only │ │ │ │ -'AGPL_1_0_or_later │ │ │ │ -'AGPL_3_0_only │ │ │ │ -'AGPL_3_0_or_later │ │ │ │ -'Aladdin │ │ │ │ -'AMDPLPA │ │ │ │ -'AML_glslang │ │ │ │ -'ANTLR_PD_fallback │ │ │ │ -'ANTLR_PD │ │ │ │ -'Apache_1_0 │ │ │ │ -'Apache_1_1 │ │ │ │ -'Apache_2_0 │ │ │ │ -'APL_1_0 │ │ │ │ -'App_s2p │ │ │ │ -'APSL_1_0 │ │ │ │ -'APSL_1_1 │ │ │ │ -'APSL_1_2 │ │ │ │ -'APSL_2_0 │ │ │ │ -'Arphic_1999 │ │ │ │ -'Artistic_1_0_cl8 │ │ │ │ -'Artistic_1_0_Perl │ │ │ │ -'Artistic_1_0 │ │ │ │ -'Artistic_2_0 │ │ │ │ -'ASWF_Digital_Assets_1_0 │ │ │ │ -'ASWF_Digital_Assets_1_1 │ │ │ │ -'Baekmuk │ │ │ │ -'Bcrypt_Solar_Designer │ │ │ │ -'Beerware │ │ │ │ -'Bitstream_Charter │ │ │ │ -'Bitstream_Vera │ │ │ │ -'BitTorrent_1_0 │ │ │ │ -'BitTorrent_1_1 │ │ │ │ -'Blessing │ │ │ │ -'BlueOak_1_0_0 │ │ │ │ -'Boehm_GC │ │ │ │ -'Borceux │ │ │ │ -'Brian_Gladman_2_Clause │ │ │ │ -'Brian_Gladman_3_Clause │ │ │ │ -'BSD_1_Clause │ │ │ │ -'BSD_2_Clause_FreeBSD │ │ │ │ -'BSD_2_Clause_NetBSD │ │ │ │ -'BSD_2_Clause_Darwin │ │ │ │ -'BSD_2_Clause_Patent │ │ │ │ -'BSD_2_Clause_Views │ │ │ │ -'BSD_2_Clause │ │ │ │ -'BSD_3_Clause_acpica │ │ │ │ -'BSD_3_Clause_Attribution │ │ │ │ -'BSD_3_Clause_Clear │ │ │ │ -'BSD_3_Clause_flex │ │ │ │ -'BSD_3_Clause_HP │ │ │ │ -'BSD_3_Clause_LBNL │ │ │ │ -'BSD_3_Clause_Modification │ │ │ │ -'BSD_3_Clause_No_Military_License │ │ │ │ -'BSD_3_Clause_No_Nuclear_License_2014 │ │ │ │ -'BSD_3_Clause_No_Nuclear_License │ │ │ │ -'BSD_3_Clause_No_Nuclear_Warranty │ │ │ │ -'BSD_3_Clause_Open_MPI │ │ │ │ -'BSD_3_Clause_Sun │ │ │ │ -'BSD_3_Clause │ │ │ │ -'BSD_4_Clause_Shortened │ │ │ │ -'BSD_4_Clause_UC │ │ │ │ -'BSD_4_Clause │ │ │ │ -'BSD_4_3RENO │ │ │ │ -'BSD_4_3TAHOE │ │ │ │ -'BSD_Advertising_Acknowledgement │ │ │ │ -'BSD_Attribution_HPND_disclaimer │ │ │ │ -'BSD_Inferno_Nettverk │ │ │ │ -'BSD_Protection │ │ │ │ -'BSD_Source_beginning_file │ │ │ │ -'BSD_Source_Code │ │ │ │ -'BSD_Systemics_W3Works │ │ │ │ -'BSD_Systemics │ │ │ │ -'BSL_1_0 │ │ │ │ -'Bzip2_1_0_5 │ │ │ │ -'BUSL_1_1 │ │ │ │ -'Bzip2_1_0_6 │ │ │ │ -'C_UDA_1_0 │ │ │ │ -'CAL_1_0_Combined_Work_Exception │ │ │ │ -'CAL_1_0 │ │ │ │ -'Caldera_no_preamble │ │ │ │ -'Caldera │ │ │ │ -'CATOSL_1_1 │ │ │ │ -'CC_BY_1_0 │ │ │ │ -'CC_BY_2_0 │ │ │ │ -'CC_BY_2_5_AU │ │ │ │ -'CC_BY_2_5 │ │ │ │ -'CC_BY_3_0_AT │ │ │ │ -'CC_BY_3_0_AU │ │ │ │ -'CC_BY_3_0_DE │ │ │ │ -'CC_BY_3_0_IGO │ │ │ │ -'CC_BY_3_0_NL │ │ │ │ -'CC_BY_3_0_US │ │ │ │ -'CC_BY_3_0 │ │ │ │ -'CC_BY_4_0 │ │ │ │ -'CC_BY_NC_1_0 │ │ │ │ -'CC_BY_NC_2_0 │ │ │ │ -'CC_BY_NC_2_5 │ │ │ │ -'CC_BY_NC_3_0_DE │ │ │ │ -'CC_BY_NC_3_0 │ │ │ │ -'CC_BY_NC_4_0 │ │ │ │ -'CC_BY_NC_ND_1_0 │ │ │ │ -'CC_BY_NC_ND_2_0 │ │ │ │ -'CC_BY_NC_ND_2_5 │ │ │ │ -'CC_BY_NC_ND_3_0_DE │ │ │ │ -'CC_BY_NC_ND_3_0_IGO │ │ │ │ -'CC_BY_NC_ND_3_0 │ │ │ │ -'CC_BY_NC_ND_4_0 │ │ │ │ -'CC_BY_NC_SA_1_0 │ │ │ │ -'CC_BY_NC_SA_2_0_DE │ │ │ │ -'CC_BY_NC_SA_2_0_FR │ │ │ │ -'CC_BY_NC_SA_2_0_UK │ │ │ │ -'CC_BY_NC_SA_2_0 │ │ │ │ -'CC_BY_NC_SA_2_5 │ │ │ │ -'CC_BY_NC_SA_3_0_DE │ │ │ │ -'CC_BY_NC_SA_3_0_IGO │ │ │ │ -'CC_BY_NC_SA_3_0 │ │ │ │ -'CC_BY_NC_SA_4_0 │ │ │ │ -'CC_BY_ND_1_0 │ │ │ │ -'CC_BY_ND_2_0 │ │ │ │ -'CC_BY_ND_2_5 │ │ │ │ -'CC_BY_ND_3_0_DE │ │ │ │ -'CC_BY_ND_3_0 │ │ │ │ -'CC_BY_ND_4_0 │ │ │ │ -'CC_BY_SA_1_0 │ │ │ │ -'CC_BY_SA_2_0_UK │ │ │ │ -'CC_BY_SA_2_0 │ │ │ │ -'CC_BY_SA_2_1_JP │ │ │ │ -'CC_BY_SA_2_5 │ │ │ │ -'CC_BY_SA_3_0_AT │ │ │ │ -'CC_BY_SA_3_0_DE │ │ │ │ -'CC_BY_SA_3_0_IGO │ │ │ │ -'CC_BY_SA_3_0 │ │ │ │ -'CC_BY_SA_4_0 │ │ │ │ -'CC_PDDC │ │ │ │ -'CC0_1_0 │ │ │ │ -'CDDL_1_0 │ │ │ │ -'CDDL_1_1 │ │ │ │ -'CDL_1_0 │ │ │ │ -'CDLA_Permissive_1_0 │ │ │ │ -'CDLA_Permissive_2_0 │ │ │ │ -'CDLA_Sharing_1_0 │ │ │ │ -'CECILL_1_0 │ │ │ │ -'CECILL_1_1 │ │ │ │ -'CECILL_2_0 │ │ │ │ -'CECILL_2_1 │ │ │ │ -'CECILL_B │ │ │ │ -'CECILL_C │ │ │ │ -'CERN_OHL_1_1 │ │ │ │ -'CERN_OHL_1_2 │ │ │ │ -'CERN_OHL_P_2_0 │ │ │ │ -'CERN_OHL_S_2_0 │ │ │ │ -'CERN_OHL_W_2_0 │ │ │ │ -'CFITSIO │ │ │ │ -'Check_cvs │ │ │ │ -'Checkmk │ │ │ │ -'ClArtistic │ │ │ │ -'CMU_Mach_nodoc │ │ │ │ -'CMU_Mach │ │ │ │ -'CNRI_Jython │ │ │ │ -'CNRI_Python_GPL_Compatible │ │ │ │ -'CNRI_Python │ │ │ │ -'COIL_1_0 │ │ │ │ -'Community_Spec_1_0 │ │ │ │ -'Condor_1_1 │ │ │ │ -'Copyleft_next_0_3_0 │ │ │ │ -'Copyleft_next_0_3_1 │ │ │ │ -'Cornell_Lossless_JPEG │ │ │ │ -'CPAL_1_0 │ │ │ │ -'CPL_1_0 │ │ │ │ -'CPOL_1_02 │ │ │ │ -'Crossword │ │ │ │ -'CrystalStacker │ │ │ │ -'CUA_OPL_1_0 │ │ │ │ -'D_FSL_1_0 │ │ │ │ -'DEC_3_Clause │ │ │ │ -'Diffmark │ │ │ │ -'DL_DE_BY_2_0 │ │ │ │ -'DL_DE_ZERO_2_0 │ │ │ │ -'Dotseqn │ │ │ │ -'DRL_1_0 │ │ │ │ -'DRL_1_1 │ │ │ │ -'Dvipdfm │ │ │ │ -'ECL_1_0 │ │ │ │ -'ECL_2_0 │ │ │ │ -'EFL_1_0 │ │ │ │ -'EFL_2_0 │ │ │ │ -'Elastic_2_0 │ │ │ │ -'Entessa │ │ │ │ -'EPL_1_0 │ │ │ │ -'EPL_2_0 │ │ │ │ -'ErlPL_1_1 │ │ │ │ -'Etalab_2_0 │ │ │ │ -'EUDatagrid │ │ │ │ -'EUPL_1_0 │ │ │ │ -'EUPL_1_1 │ │ │ │ -'EUPL_1_2 │ │ │ │ -'Eurosym │ │ │ │ -'FDK_AAC │ │ │ │ -'Ferguson_Twofish │ │ │ │ -'Frameworx_1_0 │ │ │ │ -'FreeBSD_DOC │ │ │ │ -'FreeImage │ │ │ │ -'FSFAP_no_warranty_disclaimer │ │ │ │ -'FSFULLRWD │ │ │ │ -'FSFULLR │ │ │ │ -'Furuseth │ │ │ │ -'GCR_docs │ │ │ │ -'GFDL_1_1_invariants_only │ │ │ │ -'GFDL_1_1_invariants_or_later │ │ │ │ -'GFDL_1_1_no_invariants_only │ │ │ │ -'GFDL_1_1_no_invariants_or_later │ │ │ │ -'GFDL_1_1_only │ │ │ │ -'GFDL_1_1_or_later │ │ │ │ -'GFDL_1_2_invariants_only │ │ │ │ -'GFDL_1_2_invariants_or_later │ │ │ │ -'GFDL_1_2_no_invariants_only │ │ │ │ -'GFDL_1_2_no_invariants_or_later │ │ │ │ -'GFDL_1_2_only │ │ │ │ -'GFDL_1_2_or_later │ │ │ │ -'GFDL_1_3_invariants_only │ │ │ │ -'GFDL_1_3_invariants_or_later │ │ │ │ -'GFDL_1_3_no_invariants_only │ │ │ │ -'GFDL_1_3_no_invariants_or_later │ │ │ │ -'GFDL_1_3_only │ │ │ │ -'GFDL_1_3_or_later │ │ │ │ -'Giftware │ │ │ │ -'Gnuplot │ │ │ │ -'GPL_1_0_only │ │ │ │ -'GPL_1_0_or_later │ │ │ │ -'GPL_2_0_only │ │ │ │ -'GPL_2_0_or_later │ │ │ │ -'GPL_3_0_only │ │ │ │ -'GPL_3_0_or_later │ │ │ │ -'Graphics_Gems │ │ │ │ -'GSOAP_1_3b │ │ │ │ -'Gtkbook │ │ │ │ -'HaskellReport │ │ │ │ -'Hippocratic_2_1 │ │ │ │ -'HP_1986 │ │ │ │ -'HP_1989 │ │ │ │ -'HPND_DEC │ │ │ │ -'HPND_doc_sell │ │ │ │ -'HPND_doc │ │ │ │ -'HPND_export_US_modify │ │ │ │ -'HPND_export_US │ │ │ │ -'HPND_Fenneberg_Livingston │ │ │ │ -'HPND_INRIA_IMAG │ │ │ │ -'HPND_Kevlin_Henney │ │ │ │ -'HPND_Markus_Kuhn │ │ │ │ -'HPND_MIT_disclaimer │ │ │ │ -'HPND_Pbmplus │ │ │ │ -'HPND_sell_MIT_disclaimer_xserver │ │ │ │ -'HPND_sell_regexpr │ │ │ │ -'HPND_sell_variant_MIT_disclaimer │ │ │ │ -'HPND_sell_variant │ │ │ │ -'HPND_UC │ │ │ │ -'HTMLTIDY │ │ │ │ -'IBM_pibs │ │ │ │ -'IEC_Code_Components_EULA │ │ │ │ -'IJG_short │ │ │ │ -'ImageMagick │ │ │ │ -'Info_ZIP │ │ │ │ -'Inner_Net_2_0 │ │ │ │ -'Intel_ACPI │ │ │ │ -'Interbase_1_0 │ │ │ │ -'IPL_1_0 │ │ │ │ -'ISC_Veillard │ │ │ │ -'JasPer_2_0 │ │ │ │ -'JPL_image │ │ │ │ -'Kastrup │ │ │ │ -'Knuth_CTAN │ │ │ │ -'LAL_1_2 │ │ │ │ -'LAL_1_3 │ │ │ │ -'Latex2e_translated_notice │ │ │ │ -'Latex2e │ │ │ │ -'Leptonica │ │ │ │ -'LGPL_2_0_only │ │ │ │ -'LGPL_2_0_or_later │ │ │ │ -'LGPL_2_1_only │ │ │ │ -'LGPL_2_1_or_later │ │ │ │ -'LGPL_3_0_only │ │ │ │ -'LGPL_3_0_or_later │ │ │ │ -'Libpng_2_0 │ │ │ │ -'Libselinux_1_0 │ │ │ │ -'Libtiff │ │ │ │ -'Libutil_David_Nugent │ │ │ │ -'LiLiQ_P_1_1 │ │ │ │ -'LiLiQ_R_1_1 │ │ │ │ -'LiLiQ_Rplus_1_1 │ │ │ │ -'Linux_man_pages_1_para │ │ │ │ -'Linux_man_pages_copyleft_2_para │ │ │ │ -'Linux_man_pages_copyleft_var │ │ │ │ -'Linux_man_pages_copyleft │ │ │ │ -'Linux_OpenIB │ │ │ │ -'LPD_document │ │ │ │ -'LPL_1_02 │ │ │ │ -'LPL_1_0 │ │ │ │ -'LPPL_1_0 │ │ │ │ -'LPPL_1_1 │ │ │ │ -'LPPL_1_2 │ │ │ │ -'LPPL_1_3a │ │ │ │ -'LPPL_1_3c │ │ │ │ -'Lucida_Bitmap_Fonts │ │ │ │ -'LZMA_SDK_9_11_to_9_20 │ │ │ │ -'LZMA_SDK_9_22 │ │ │ │ -'Mackerras_3_Clause_acknowledgment │ │ │ │ -'Mackerras_3_Clause │ │ │ │ -'Mailprio │ │ │ │ -'MakeIndex │ │ │ │ -'Martin_Birgmeier │ │ │ │ -'McPhee_slideshow │ │ │ │ -'Metamail │ │ │ │ -'Minpack │ │ │ │ -'MIT_advertising │ │ │ │ -'MIT_CMU │ │ │ │ -'MIT_enna │ │ │ │ -'MIT_feh │ │ │ │ -'MIT_Festival │ │ │ │ -'MIT_Modern_Variant │ │ │ │ -'MIT_open_group │ │ │ │ -'MIT_testregex │ │ │ │ -'MMIXware │ │ │ │ -'Motosoto │ │ │ │ -'MPEG_SSG │ │ │ │ -'Mpi_permissive │ │ │ │ -'MPL_1_0 │ │ │ │ -'MPL_1_1 │ │ │ │ -'MPL_2_0_no_copyleft_exception │ │ │ │ -'MPL_2_0 │ │ │ │ -'MulanPSL_1_0 │ │ │ │ -'MulanPSL_2_0 │ │ │ │ -'Multics │ │ │ │ -'NAIST_2003 │ │ │ │ -'NASA_1_3 │ │ │ │ -'NBPL_1_0 │ │ │ │ -'NCGL_UK_2_0 │ │ │ │ -'Net_SNMP │ │ │ │ -'Newsletr │ │ │ │ -'NICTA_1_0 │ │ │ │ -'NIST_PD_fallback │ │ │ │ -'NIST_PD │ │ │ │ -'NIST_Software │ │ │ │ -'NLOD_1_0 │ │ │ │ -'NLOD_2_0 │ │ │ │ -'NPL_1_0 │ │ │ │ -'NPL_1_1 │ │ │ │ -'NPOSL_3_0 │ │ │ │ -'O_UDA_1_0 │ │ │ │ -'OCCT_PL │ │ │ │ -'OCLC_2_0 │ │ │ │ -'ODbL_1_0 │ │ │ │ -'ODC_By_1_0 │ │ │ │ -'OFL_1_0_no_RFN │ │ │ │ -'OFL_1_0_RFN │ │ │ │ -'OFL_1_0 │ │ │ │ -'OFL_1_1_no_RFN │ │ │ │ -'OFL_1_1_RFN │ │ │ │ -'OFL_1_1 │ │ │ │ -'OGC_1_0 │ │ │ │ -'OGDL_Taiwan_1_0 │ │ │ │ -'OGL_Canada_2_0 │ │ │ │ -'OGL_UK_1_0 │ │ │ │ -'OGL_UK_2_0 │ │ │ │ -'OGL_UK_3_0 │ │ │ │ -'OLDAP_1_1 │ │ │ │ -'OLDAP_1_2 │ │ │ │ -'OLDAP_1_3 │ │ │ │ -'OLDAP_1_4 │ │ │ │ -'OLDAP_2_0_1 │ │ │ │ -'OLDAP_2_0 │ │ │ │ -'OLDAP_2_1 │ │ │ │ -'OLDAP_2_2_1 │ │ │ │ -'OLDAP_2_2_2 │ │ │ │ -'OLDAP_2_2 │ │ │ │ -'OLDAP_2_3 │ │ │ │ -'OLDAP_2_4 │ │ │ │ -'OLDAP_2_5 │ │ │ │ -'OLDAP_2_6 │ │ │ │ -'OLDAP_2_7 │ │ │ │ -'OLDAP_2_8 │ │ │ │ -'OLFL_1_3 │ │ │ │ -'OpenPBS_2_3 │ │ │ │ -'OpenSSL_standalone │ │ │ │ -'OpenSSL │ │ │ │ -'OpenVision │ │ │ │ -'OPL_1_0 │ │ │ │ -'OPL_UK_3_0 │ │ │ │ -'OPUBL_1_0 │ │ │ │ -'OSET_PL_2_1 │ │ │ │ -'OSL_1_0 │ │ │ │ -'OSL_1_1 │ │ │ │ -'OSL_2_0 │ │ │ │ -'OSL_2_1 │ │ │ │ -'OSL_3_0 │ │ │ │ -'Parity_6_0_0 │ │ │ │ -'Parity_7_0_0 │ │ │ │ -'PDDL_1_0 │ │ │ │ -'PHP_3_01 │ │ │ │ -'PHP_3_0 │ │ │ │ -'Pnmstitch │ │ │ │ -'PolyForm_Noncommercial_1_0_0 │ │ │ │ -'PolyForm_Small_Business_1_0_0 │ │ │ │ -'PostgreSQL │ │ │ │ -'PSF_2_0 │ │ │ │ -'Psutils │ │ │ │ -'Python_2_0_1 │ │ │ │ -'Python_2_0 │ │ │ │ -'Python_ldap │ │ │ │ -'QPL_1_0_INRIA_2004 │ │ │ │ -'QPL_1_0 │ │ │ │ -'RHeCos_1_1 │ │ │ │ -'RPL_1_1 │ │ │ │ -'RPL_1_5 │ │ │ │ -'RPSL_1_0 │ │ │ │ -'SAX_PD_2_0 │ │ │ │ -'Saxpath │ │ │ │ -'SchemeReport │ │ │ │ -'Sendmail_8_23 │ │ │ │ -'Sendmail │ │ │ │ -'SGI_B_1_0 │ │ │ │ -'SGI_B_1_1 │ │ │ │ -'SGI_B_2_0 │ │ │ │ -'SGI_OpenGL │ │ │ │ -'SHL_0_51 │ │ │ │ -'SHL_0_5 │ │ │ │ -'SimPL_2_0 │ │ │ │ -'SISSL_1_2 │ │ │ │ -'Sleepycat │ │ │ │ -'Snprintf │ │ │ │ -'SoftSurfer │ │ │ │ -'Soundex │ │ │ │ -'Spencer_86 │ │ │ │ -'Spencer_94 │ │ │ │ -'Spencer_99 │ │ │ │ -'SPL_1_0 │ │ │ │ -'Ssh_keyscan │ │ │ │ -'SSH_OpenSSH │ │ │ │ -'SSH_short │ │ │ │ -'SSLeay_standalone │ │ │ │ -'SSPL_1_0 │ │ │ │ -'SugarCRM_1_1_3 │ │ │ │ -'Sun_PPP │ │ │ │ -'Symlinks │ │ │ │ -'TAPR_OHL_1_0 │ │ │ │ -'TCP_wrappers │ │ │ │ -'TermReadKey │ │ │ │ -'TGPPL_1_0 │ │ │ │ -'TORQUE_1_1 │ │ │ │ -'TPL_1_0 │ │ │ │ -'TU_Berlin_1_0 │ │ │ │ -'TU_Berlin_2_0 │ │ │ │ -'UCL_1_0 │ │ │ │ -'UMich_Merit │ │ │ │ -'Unicode_3_0 │ │ │ │ -'Unicode_DFS_2015 │ │ │ │ -'Unicode_DFS_2016 │ │ │ │ -'Unicode_TOU │ │ │ │ -'UnixCrypt │ │ │ │ -'Unlicense │ │ │ │ -'UPL_1_0 │ │ │ │ -'URT_RLE │ │ │ │ -'VOSTROM │ │ │ │ -'VSL_1_0 │ │ │ │ -'W3C_19980720 │ │ │ │ -'W3C_20150513 │ │ │ │ -'Watcom_1_0 │ │ │ │ -'Widget_Workshop │ │ │ │ -'X11_distribute_modifications_variant │ │ │ │ -'Xdebug_1_03 │ │ │ │ -'XFree86_1_1 │ │ │ │ -'Xkeyboard_config_Zinoviev │ │ │ │ -'YPL_1_0 │ │ │ │ -'YPL_1_1 │ │ │ │ -'Zend_2_0 │ │ │ │ -'Zimbra_1_3 │ │ │ │ -'Zimbra_1_4 │ │ │ │ -'Zlib_acknowledgement │ │ │ │ -'ZPL_1_1 │ │ │ │ -'ZPL_2_0 │ │ │ │ -'ZPL_2_1 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NullBSD │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AAL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Abstyles │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AdaCore_doc │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Adobe_2006 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Adobe_Display_PostScript │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Adobe_Glyph │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Adobe_Utopia │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ADSL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AFL_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AFL_1_2 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AFL_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AFL_2_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AFL_3_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Afmparse │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AGPL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AGPL_1_0_only │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AGPL_1_0_or_later │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AGPL_3_0_only │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AGPL_3_0_or_later │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Aladdin │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AMDPLPA │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AML_glslang │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AML │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AMPAS │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ANTLR_PD_fallback │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ANTLR_PD │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Apache_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Apache_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Apache_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.APAFML │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.APL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.App_s2p │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.APSL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.APSL_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.APSL_1_2 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.APSL_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Arphic_1999 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Artistic_1_0_cl8 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Artistic_1_0_Perl │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Artistic_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Artistic_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ASWF_Digital_Assets_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ASWF_Digital_Assets_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Baekmuk │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Bahyph │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Barr │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Bcrypt_Solar_Designer │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Beerware │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Bitstream_Charter │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Bitstream_Vera │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BitTorrent_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BitTorrent_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Blessing │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BlueOak_1_0_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Boehm_GC │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Borceux │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Brian_Gladman_2_Clause │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Brian_Gladman_3_Clause │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_1_Clause │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_2_Clause_FreeBSD │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_2_Clause_NetBSD │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_2_Clause_Darwin │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_2_Clause_Patent │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_2_Clause_Views │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_2_Clause │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_acpica │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_Attribution │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_Clear │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_flex │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_HP │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_LBNL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_Modification │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_No_Military_License │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_No_Nuclear_License_2014 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_No_Nuclear_License │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_No_Nuclear_Warranty │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_Open_MPI │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_Sun │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_4_Clause_Shortened │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_4_Clause_UC │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_4_Clause │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_4_3RENO │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_4_3TAHOE │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_Advertising_Acknowledgement │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_Attribution_HPND_disclaimer │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_Inferno_Nettverk │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_Protection │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_Source_beginning_file │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_Source_Code │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_Systemics_W3Works │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_Systemics │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Bzip2_1_0_5 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BUSL_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Bzip2_1_0_6 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.C_UDA_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CAL_1_0_Combined_Work_Exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CAL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Caldera_no_preamble │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Caldera │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CATOSL_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_2_5_AU │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_2_5 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_3_0_AT │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_3_0_AU │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_3_0_DE │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_3_0_IGO │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_3_0_NL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_3_0_US │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_3_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_4_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_2_5 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_3_0_DE │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_3_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_4_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_ND_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_ND_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_ND_2_5 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_ND_3_0_DE │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_ND_3_0_IGO │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_ND_3_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_ND_4_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_SA_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_SA_2_0_DE │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_SA_2_0_FR │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_SA_2_0_UK │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_SA_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_SA_2_5 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_SA_3_0_DE │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_SA_3_0_IGO │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_SA_3_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_SA_4_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_ND_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_ND_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_ND_2_5 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_ND_3_0_DE │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_ND_3_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_ND_4_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_SA_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_SA_2_0_UK │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_SA_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_SA_2_1_JP │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_SA_2_5 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_SA_3_0_AT │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_SA_3_0_DE │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_SA_3_0_IGO │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_SA_3_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_SA_4_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_PDDC │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC0_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CDDL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CDDL_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CDL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CDLA_Permissive_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CDLA_Permissive_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CDLA_Sharing_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CECILL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CECILL_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CECILL_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CECILL_2_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CECILL_B │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CECILL_C │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CERN_OHL_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CERN_OHL_1_2 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CERN_OHL_P_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CERN_OHL_S_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CERN_OHL_W_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CFITSIO │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Check_cvs │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Checkmk │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ClArtistic │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Clips │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CMU_Mach_nodoc │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CMU_Mach │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CNRI_Jython │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CNRI_Python_GPL_Compatible │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CNRI_Python │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.COIL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Community_Spec_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Condor_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Copyleft_next_0_3_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Copyleft_next_0_3_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Cornell_Lossless_JPEG │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CPAL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CPL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CPOL_1_02 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Cronyx │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Crossword │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CrystalStacker │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CUA_OPL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Cube │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Curl │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.D_FSL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.DEC_3_Clause │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Diffmark │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.DL_DE_BY_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.DL_DE_ZERO_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.DOC │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Dotseqn │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.DRL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.DRL_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.DSDP │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Dtoa │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Dvipdfm │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ECL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ECL_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.EFL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.EFL_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.EGenix │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Elastic_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Entessa │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.EPICS │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.EPL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.EPL_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ErlPL_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Etalab_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.EUDatagrid │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.EUPL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.EUPL_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.EUPL_1_2 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Eurosym │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Fair │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.FBM │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.FDK_AAC │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Ferguson_Twofish │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Frameworx_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.FreeBSD_DOC │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.FreeImage │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.FSFAP_no_warranty_disclaimer │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.FSFAP │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.FSFULLRWD │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.FSFULLR │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.FSFUL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.FTL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Furuseth │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Fwlw │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GCR_docs │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GD │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_1_invariants_only │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_1_invariants_or_later │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_1_no_invariants_only │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_1_no_invariants_or_later │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_1_only │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_1_or_later │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_2_invariants_only │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_2_invariants_or_later │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_2_no_invariants_only │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_2_no_invariants_or_later │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_2_only │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_2_or_later │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_3_invariants_only │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_3_invariants_or_later │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_3_no_invariants_only │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_3_no_invariants_or_later │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_3_only │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_3_or_later │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Giftware │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GL2PS │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Glide │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Glulxe │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GLWTPL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Gnuplot │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GPL_1_0_only │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GPL_1_0_or_later │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GPL_2_0_only │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GPL_2_0_or_later │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GPL_3_0_only │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GPL_3_0_or_later │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Graphics_Gems │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GSOAP_1_3b │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Gtkbook │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HaskellReport │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Hdparm │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Hippocratic_2_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HP_1986 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HP_1989 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_DEC │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_doc_sell │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_doc │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_export_US_modify │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_export_US │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_Fenneberg_Livingston │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_INRIA_IMAG │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_Kevlin_Henney │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_Markus_Kuhn │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_MIT_disclaimer │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_Pbmplus │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_sell_MIT_disclaimer_xserver │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_sell_regexpr │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_sell_variant_MIT_disclaimer │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_sell_variant │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_UC │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HTMLTIDY │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.IBM_pibs │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ICU │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.IEC_Code_Components_EULA │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.IJG_short │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.IJG │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ImageMagick │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.IMatix │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Imlib2 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Info_ZIP │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Inner_Net_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Intel_ACPI │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Intel │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Interbase_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.IPA │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.IPL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ISC_Veillard │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ISC │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Jam │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.JasPer_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.JPL_image │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.JPNIC │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.JSON │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Kastrup │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Kazlib │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Knuth_CTAN │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LAL_1_2 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LAL_1_3 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Latex2e_translated_notice │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Latex2e │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Leptonica │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LGPL_2_0_only │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LGPL_2_0_or_later │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LGPL_2_1_only │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LGPL_2_1_or_later │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LGPL_3_0_only │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LGPL_3_0_or_later │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LGPLLR │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Libpng_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Libpng │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Libselinux_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Libtiff │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Libutil_David_Nugent │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LiLiQ_P_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LiLiQ_R_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LiLiQ_Rplus_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Linux_man_pages_1_para │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Linux_man_pages_copyleft_2_para │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Linux_man_pages_copyleft_var │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Linux_man_pages_copyleft │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Linux_OpenIB │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LOOP │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LPD_document │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LPL_1_02 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LPL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LPPL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LPPL_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LPPL_1_2 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LPPL_1_3a │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LPPL_1_3c │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Lsof │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Lucida_Bitmap_Fonts │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LZMA_SDK_9_11_to_9_20 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LZMA_SDK_9_22 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Mackerras_3_Clause_acknowledgment │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Mackerras_3_Clause │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Magaz │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Mailprio │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MakeIndex │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Martin_Birgmeier │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.McPhee_slideshow │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Metamail │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Minpack │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MirOS │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT_advertising │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT_CMU │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT_enna │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT_feh │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT_Festival │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT_Modern_Variant │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT_open_group │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT_testregex │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT_Wu │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MITNFA │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MMIXware │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Motosoto │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MPEG_SSG │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Mpi_permissive │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Mpich2 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MPL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MPL_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MPL_2_0_no_copyleft_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MPL_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Mplus │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MS_LPL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MS_PL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MS_RL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MTLL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MulanPSL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MulanPSL_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Multics │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Mup │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NAIST_2003 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NASA_1_3 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Naumen │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NBPL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NCGL_UK_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NCSA │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Net_SNMP │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NetCDF │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Newsletr │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NGPL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NICTA_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NIST_PD_fallback │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NIST_PD │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NIST_Software │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NLOD_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NLOD_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NLPL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Nokia │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NOSL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Noweb │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NPL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NPL_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NPOSL_3_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NRL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NTP_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NTP │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.O_UDA_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OCCT_PL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OCLC_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ODbL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ODC_By_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OFFIS │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OFL_1_0_no_RFN │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OFL_1_0_RFN │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OFL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OFL_1_1_no_RFN │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OFL_1_1_RFN │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OFL_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OGC_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OGDL_Taiwan_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OGL_Canada_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OGL_UK_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OGL_UK_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OGL_UK_3_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OGTSL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_1_2 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_1_3 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_1_4 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_0_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_2_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_2_2 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_2 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_3 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_4 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_5 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_6 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_7 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_8 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLFL_1_3 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OML │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OpenPBS_2_3 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OpenSSL_standalone │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OpenSSL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OpenVision │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OPL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OPL_UK_3_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OPUBL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OSET_PL_2_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OSL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OSL_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OSL_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OSL_2_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OSL_3_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.PADL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Parity_6_0_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Parity_7_0_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.PDDL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.PHP_3_01 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.PHP_3_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Pixar │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Plexus │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Pnmstitch │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.PolyForm_Noncommercial_1_0_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.PolyForm_Small_Business_1_0_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.PostgreSQL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.PSF_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Psfrag │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Psutils │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Python_2_0_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Python_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Python_ldap │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Qhull │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.QPL_1_0_INRIA_2004 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.QPL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Radvd │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Rdisc │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.RHeCos_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.RPL_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.RPL_1_5 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.RPSL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.RSA_MD │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.RSCPL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Ruby │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SAX_PD_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SAX_PD │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Saxpath │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SCEA │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SchemeReport │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Sendmail_8_23 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Sendmail │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SGI_B_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SGI_B_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SGI_B_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SGI_OpenGL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SGP4 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SHL_0_51 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SHL_0_5 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SimPL_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SISSL_1_2 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SISSL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Sleepycat │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SMLNJ │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SMPPL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SNIA │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Snprintf │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SoftSurfer │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Soundex │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Spencer_86 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Spencer_94 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Spencer_99 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SPL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Ssh_keyscan │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SSH_OpenSSH │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SSH_short │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SSLeay_standalone │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SSPL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SugarCRM_1_1_3 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Sun_PPP │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SunPro │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SWL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Swrule │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Symlinks │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TAPR_OHL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TCL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TCP_wrappers │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TermReadKey │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TGPPL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TMate │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TORQUE_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TOSL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TPDL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TPL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TTWL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TTYP0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TU_Berlin_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TU_Berlin_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.UCAR │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.UCL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Ulem │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.UMich_Merit │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Unicode_3_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Unicode_DFS_2015 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Unicode_DFS_2016 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Unicode_TOU │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.UnixCrypt │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Unlicense │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.UPL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.URT_RLE │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Vim │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.VOSTROM │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.VSL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.W3C_19980720 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.W3C_20150513 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.W3C │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.W3m │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Watcom_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Widget_Workshop │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Wsuipa │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.WTFPL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.X11_distribute_modifications_variant │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.X11 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Xdebug_1_03 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Xerox │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Xfig │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.XFree86_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Xinetd │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Xkeyboard_config_Zinoviev │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Xlock │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Xnet │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Xpp │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.XSkat │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.YPL_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.YPL_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Zed │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Zeeff │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Zend_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Zimbra_1_3 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Zimbra_1_4 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Zlib_acknowledgement │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Zlib │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ZPL_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ZPL_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ZPL_2_1 │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'LicenseRef │ │ │ │ -Distribution.SPDX.LicenseReference.LicenseRef │ │ │ │ -, _lrLicense = │ │ │ │ -Nothing, _lrLicense = │ │ │ │ -LicenseRef {_lrDocument = │ │ │ │ -_lrLicense │ │ │ │ -_lrDocument │ │ │ │ -DocumentRef- │ │ │ │ -LicenseRef- │ │ │ │ -LicenseRef │ │ │ │ -Distribution.SPDX.LicenseReference │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseReference.LicenseRef │ │ │ │ -cygwin32 │ │ │ │ -linux-androideabihf │ │ │ │ -linux-androideabi │ │ │ │ -linux-android │ │ │ │ -solaris2 │ │ │ │ -kfreebsdgnu │ │ │ │ -powerpc64le │ │ │ │ -powerpc64 │ │ │ │ -'Platform │ │ │ │ -'OtherArch │ │ │ │ -'JavaScript │ │ │ │ -'LoongArch64 │ │ │ │ -'RISCV64 │ │ │ │ -'AArch64 │ │ │ │ -'Sparc64 │ │ │ │ -'PPC64LE │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'OtherOS │ │ │ │ -'Android │ │ │ │ -'Solaris │ │ │ │ -'DragonFly │ │ │ │ -'OpenBSD │ │ │ │ -'FreeBSD │ │ │ │ -'Windows │ │ │ │ -'Permissive │ │ │ │ -ClassificationStrictness │ │ │ │ -Distribution.System.OS │ │ │ │ -Distribution.System.Arch │ │ │ │ -Distribution.System.Platform │ │ │ │ -Platform │ │ │ │ -OtherArch │ │ │ │ -OtherOS │ │ │ │ -DragonFly │ │ │ │ -LoongArch64 │ │ │ │ -JavaScript │ │ │ │ -OtherArch │ │ │ │ -Platform │ │ │ │ -Distribution.System │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/System.hs:220:13-14|case │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/System.hs:117:13-14|case │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.Platform │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.I386 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.X86_64 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.PPC │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.PPC64 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.PPC64LE │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.Sparc │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.Sparc64 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.Arm │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.AArch64 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.Mips │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.SH │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.IA64 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.S390 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.S390X │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.Alpha │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.Hppa │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.Rs6000 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.M68k │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.Vax │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.RISCV64 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.LoongArch64 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.JavaScript │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.Wasm32 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.OtherArch │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.Linux │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.Windows │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.OSX │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.FreeBSD │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.OpenBSD │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.NetBSD │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.DragonFly │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.Solaris │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.AIX │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.HPUX │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.IRIX │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.HaLVM │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.Hurd │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.IOS │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.Android │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.Ghcjs │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.Wasi │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.Haiku │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.OtherOS │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.Permissive │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.Compat │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.System.Strict │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Types/Component.hs:32:28-29|case │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Cannot merge Component │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Types/Component.hs │ │ │ │ -Component │ │ │ │ -Distribution.Types.Component │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Component.CLib │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Component.CFLib │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Component.CExe │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Component.CTest │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Component.CBench │ │ │ │ -benchmark │ │ │ │ -test-suite │ │ │ │ -executable │ │ │ │ -foreign-library │ │ │ │ -benchmark ' │ │ │ │ -test suite ' │ │ │ │ -executable ' │ │ │ │ -foreign library ' │ │ │ │ -'CNotLibName │ │ │ │ -'CLibName │ │ │ │ -'CNLBenchName │ │ │ │ -'CNLTestName │ │ │ │ -'CNLExeName │ │ │ │ -'CNLFLibName │ │ │ │ -CNotLibName │ │ │ │ -CLibName │ │ │ │ -toCompName │ │ │ │ -CNLBenchName {toCompName = │ │ │ │ -CNLTestName {toCompName = │ │ │ │ -CNLExeName {toCompName = │ │ │ │ -CNLFLibName {toCompName = │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Types/ComponentName.hs:28:13-14|case │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Types/ComponentName.hs:35:13-14|case │ │ │ │ -NotLibComponentName │ │ │ │ -CNLFLibName │ │ │ │ -CNLExeName │ │ │ │ -CNLTestName │ │ │ │ -CNLBenchName │ │ │ │ -ComponentName │ │ │ │ -Distribution.Types.ComponentName │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -CLibName │ │ │ │ -CNotLibName │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentName.CLibName │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentName.CNotLibName │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentName.CNLFLibName │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentName.CNLExeName │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentName.CNLTestName │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentName.CNLBenchName │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Types/ComponentRequestedSpec.hs:70:34-35|case │ │ │ │ -'DisabledAllButOne │ │ │ │ -'DisabledAllBenchmarks │ │ │ │ -'DisabledAllTests │ │ │ │ -'DisabledComponent │ │ │ │ -ComponentDisabledReason │ │ │ │ -'OneComponentRequestedSpec │ │ │ │ -'ComponentRequestedSpec │ │ │ │ -benchmarksRequested │ │ │ │ -testsRequested │ │ │ │ -, benchmarksRequested = │ │ │ │ -ComponentRequestedSpec {testsRequested = │ │ │ │ -OneComponentRequestedSpec │ │ │ │ -ComponentRequestedSpec │ │ │ │ -Distribution.Types.ComponentRequestedSpec │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -OneComponentRequestedSpec │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentRequestedSpec.DisabledComponent │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentRequestedSpec.DisabledAllTests │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentRequestedSpec.DisabledAllBenchmarks │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentRequestedSpec.DisabledAllButOne │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentRequestedSpec.ComponentRequestedSpec │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentRequestedSpec.OneComponentRequestedSpec │ │ │ │ -unDependencyMap │ │ │ │ -DependencyMap │ │ │ │ -'DependencyMap │ │ │ │ -Distribution.Types.DependencyMap │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -DependencyMap {unDependencyMap = │ │ │ │ -PkgconfigVersion │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'PkgconfigVersion │ │ │ │ -Distribution.Types.PkgconfigVersion.PkgconfigVersion │ │ │ │ -PkgconfigVersion │ │ │ │ -Distribution.Types.PkgconfigVersion │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -not enough bytes │ │ │ │ -Distribution.Utils.MD5 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Distribution.Compat.Lens │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Compat.Lens.Pretext │ │ │ │ -FieldGrammar │ │ │ │ -Distribution.FieldGrammar.Class │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.FieldGrammar.Class.C:FieldGrammar │ │ │ │ -'PrettyFG │ │ │ │ -PrettyFieldGrammar │ │ │ │ -Distribution.FieldGrammar.Pretty │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/Fields/Lexer.hs │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -'AlexSkip │ │ │ │ -'AlexError │ │ │ │ -'AlexToken │ │ │ │ -'AlexEOF │ │ │ │ -AlexReturn │ │ │ │ -'AlexLastAcc │ │ │ │ -'AlexLastSkip │ │ │ │ -'AlexNone │ │ │ │ -AlexLastAcc │ │ │ │ -'LexicalError │ │ │ │ -'TokFieldLine │ │ │ │ -'TokOther │ │ │ │ -'CloseBrace │ │ │ │ -'OpenBrace │ │ │ │ -'AlexAcc │ │ │ │ -'AlexAccSkip │ │ │ │ -'AlexAccNone │ │ │ │ -AlexAddr │ │ │ │ -Distribution.Fields.Lexer │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -LexicalError │ │ │ │ -TokFieldLine │ │ │ │ -TokOther │ │ │ │ -CloseBrace │ │ │ │ -OpenBrace │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexEOF │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexError │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexSkip │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexToken │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexNone │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexLastAcc │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexLastSkip │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.L │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.TokSym │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.TokStr │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.TokOther │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.Indent │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.TokFieldLine │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.Colon │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.OpenBrace │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.CloseBrace │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.EOF │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.LexicalError │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexAccNone │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexAcc │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexAccSkip │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexA# │ │ │ │ -'NoMargin │ │ │ │ -'PrettySection │ │ │ │ -'PrettyField │ │ │ │ -'PrettyEmpty │ │ │ │ -PrettyField │ │ │ │ -'CommentAfter │ │ │ │ -'CommentBefore │ │ │ │ -'NoComment │ │ │ │ -CommentPosition │ │ │ │ -Distribution.Fields.Pretty │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -foldl1: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Pretty.Block │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Pretty.Margin │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Pretty.NoMargin │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Pretty.Opts │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Pretty.PrettyField │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Pretty.PrettySection │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Pretty.PrettyEmpty │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Pretty.CommentBefore │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Pretty.CommentAfter │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Pretty.NoComment │ │ │ │ -Unknown SPDX license exception identifier: │ │ │ │ -LicenseExceptionId │ │ │ │ -389-exception │ │ │ │ -Asterisk-exception │ │ │ │ -Autoconf-exception-2.0 │ │ │ │ -Autoconf-exception-3.0 │ │ │ │ -Autoconf-exception-generic-3.0 │ │ │ │ -Autoconf-exception-generic │ │ │ │ -Autoconf-exception-macro │ │ │ │ -Bison-exception-1.24 │ │ │ │ -Bison-exception-2.2 │ │ │ │ -Bootloader-exception │ │ │ │ -Classpath-exception-2.0 │ │ │ │ -CLISP-exception-2.0 │ │ │ │ -cryptsetup-OpenSSL-exception │ │ │ │ -DigiRule-FOSS-exception │ │ │ │ -eCos-exception-2.0 │ │ │ │ -Fawkes-Runtime-exception │ │ │ │ -FLTK-exception │ │ │ │ -fmt-exception │ │ │ │ -Font-exception-2.0 │ │ │ │ -freertos-exception-2.0 │ │ │ │ -GCC-exception-2.0-note │ │ │ │ -GCC-exception-2.0 │ │ │ │ -GCC-exception-3.1 │ │ │ │ -Gmsh-exception │ │ │ │ -GNAT-exception │ │ │ │ -GNOME-examples-exception │ │ │ │ -GNU-compiler-exception │ │ │ │ -gnu-javamail-exception │ │ │ │ -GPL-3.0-interface-exception │ │ │ │ -GPL-3.0-linking-exception │ │ │ │ -GPL-3.0-linking-source-exception │ │ │ │ -GPL-CC-1.0 │ │ │ │ -GStreamer-exception-2005 │ │ │ │ -GStreamer-exception-2008 │ │ │ │ -i2p-gpl-java-exception │ │ │ │ -KiCad-libraries-exception │ │ │ │ -LGPL-3.0-linking-exception │ │ │ │ -libpri-OpenH323-exception │ │ │ │ -Libtool-exception │ │ │ │ -Linux-syscall-note │ │ │ │ -LLVM-exception │ │ │ │ -LZMA-exception │ │ │ │ -mif-exception │ │ │ │ -Nokia-Qt-exception-1.1 │ │ │ │ -OCaml-LGPL-linking-exception │ │ │ │ -OCCT-exception-1.0 │ │ │ │ -OpenJDK-assembly-exception-1.0 │ │ │ │ -openvpn-openssl-exception │ │ │ │ -PS-or-PDF-font-exception-20170817 │ │ │ │ -QPL-1.0-INRIA-2004-exception │ │ │ │ -Qt-GPL-exception-1.0 │ │ │ │ -Qt-LGPL-exception-1.1 │ │ │ │ -Qwt-exception-1.0 │ │ │ │ -SANE-exception │ │ │ │ -stunnel-exception │ │ │ │ -SWI-exception │ │ │ │ -Swift-exception │ │ │ │ -Texinfo-exception │ │ │ │ -u-boot-exception-2.0 │ │ │ │ -UBDL-exception │ │ │ │ -Universal-FOSS-exception-1.0 │ │ │ │ -vsftpd-openssl-exception │ │ │ │ -WxWindows-exception-3.1 │ │ │ │ -x11vnc-openssl-exception │ │ │ │ -389 Directory Server Exception │ │ │ │ -Asterisk exception │ │ │ │ -Autoconf exception 2.0 │ │ │ │ -Autoconf exception 3.0 │ │ │ │ -Autoconf generic exception for GPL-3.0 │ │ │ │ -Autoconf generic exception │ │ │ │ -Autoconf macro exception │ │ │ │ -Bison exception 1.24 │ │ │ │ -Bison exception 2.2 │ │ │ │ -Bootloader Distribution Exception │ │ │ │ -Classpath exception 2.0 │ │ │ │ -CLISP exception 2.0 │ │ │ │ -cryptsetup OpenSSL exception │ │ │ │ -DigiRule FOSS License Exception │ │ │ │ -eCos exception 2.0 │ │ │ │ -Fawkes Runtime Exception │ │ │ │ -FLTK exception │ │ │ │ -fmt exception │ │ │ │ -Font exception 2.0 │ │ │ │ -FreeRTOS Exception 2.0 │ │ │ │ -GCC Runtime Library exception 2.0 - note variant │ │ │ │ -GCC Runtime Library exception 2.0 │ │ │ │ -GCC Runtime Library exception 3.1 │ │ │ │ -Gmsh exception> │ │ │ │ -GNAT exception │ │ │ │ -GNOME examples exception │ │ │ │ -GNU Compiler Exception │ │ │ │ -GNU JavaMail exception │ │ │ │ -GPL-3.0 Interface Exception │ │ │ │ -GPL-3.0 Linking Exception │ │ │ │ -GPL-3.0 Linking Exception (with Corresponding Source) │ │ │ │ -GPL Cooperation Commitment 1.0 │ │ │ │ -GStreamer Exception (2005) │ │ │ │ -GStreamer Exception (2008) │ │ │ │ -i2p GPL+Java Exception │ │ │ │ -KiCad Libraries Exception │ │ │ │ -LGPL-3.0 Linking Exception │ │ │ │ -libpri OpenH323 exception │ │ │ │ -Libtool Exception │ │ │ │ -Linux Syscall Note │ │ │ │ -LLGPL Preamble │ │ │ │ -LLVM Exception │ │ │ │ -LZMA exception │ │ │ │ -Macros and Inline Functions Exception │ │ │ │ -Nokia Qt LGPL exception 1.1 │ │ │ │ -OCaml LGPL Linking Exception │ │ │ │ -Open CASCADE Exception 1.0 │ │ │ │ -OpenJDK Assembly exception 1.0 │ │ │ │ -OpenVPN OpenSSL Exception │ │ │ │ -PS/PDF font exception (2017-08-17) │ │ │ │ -INRIA QPL 1.0 2004 variant exception │ │ │ │ -Qt GPL exception 1.0 │ │ │ │ -Qt LGPL exception 1.1 │ │ │ │ -Qwt exception 1.0 │ │ │ │ -SANE Exception │ │ │ │ -Solderpad Hardware License v2.0 │ │ │ │ -Solderpad Hardware License v2.1 │ │ │ │ -stunnel Exception │ │ │ │ -SWI exception │ │ │ │ -Swift Exception │ │ │ │ -Texinfo exception │ │ │ │ -U-Boot exception 2.0 │ │ │ │ -Unmodified Binary Distribution exception │ │ │ │ -Universal FOSS Exception, Version 1.0 │ │ │ │ -vsftpd OpenSSL exception │ │ │ │ -WxWindows Library Exception 3.1 │ │ │ │ -x11vnc OpenSSL Exception │ │ │ │ -pred{LicenseExceptionId}: tried to take `pred' of first tag in enumeration │ │ │ │ -not enough bytes │ │ │ │ -Too large LicenseExceptionId tag │ │ │ │ -succ{LicenseExceptionId}: tried to take `succ' of last tag in enumeration │ │ │ │ -toEnum{LicenseExceptionId}: tag ( │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -Distribution.SPDX.LicenseExceptionId │ │ │ │ -libraries/Cabal/Cabal-syntax/src/Distribution/SPDX/LicenseExceptionId.hs │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -Distribution.SPDX.LicenseExceptionId.LicenseExceptionId │ │ │ │ -X11vnc_openssl_exception │ │ │ │ -DS389_exception │ │ │ │ -WxWindows_exception_3_1 │ │ │ │ -Vsftpd_openssl_exception │ │ │ │ -Universal_FOSS_exception_1_0 │ │ │ │ -UBDL_exception │ │ │ │ -U_boot_exception_2_0 │ │ │ │ -Texinfo_exception │ │ │ │ -Swift_exception │ │ │ │ -SWI_exception │ │ │ │ -Stunnel_exception │ │ │ │ -SANE_exception │ │ │ │ -Qwt_exception_1_0 │ │ │ │ -Qt_LGPL_exception_1_1 │ │ │ │ -Qt_GPL_exception_1_0 │ │ │ │ -QPL_1_0_INRIA_2004_exception │ │ │ │ -PS_or_PDF_font_exception_20170817 │ │ │ │ -Openvpn_openssl_exception │ │ │ │ -OpenJDK_assembly_exception_1_0 │ │ │ │ -OCCT_exception_1_0 │ │ │ │ -OCaml_LGPL_linking_exception │ │ │ │ -Nokia_Qt_exception_1_1 │ │ │ │ -Mif_exception │ │ │ │ -LZMA_exception │ │ │ │ -LLVM_exception │ │ │ │ -Linux_syscall_note │ │ │ │ -Libtool_exception │ │ │ │ -Libpri_OpenH323_exception │ │ │ │ -LGPL_3_0_linking_exception │ │ │ │ -KiCad_libraries_exception │ │ │ │ -I2p_gpl_java_exception │ │ │ │ -GStreamer_exception_2008 │ │ │ │ -GStreamer_exception_2005 │ │ │ │ -GPL_CC_1_0 │ │ │ │ -GPL_3_0_linking_source_exception │ │ │ │ -GPL_3_0_linking_exception │ │ │ │ -GPL_3_0_interface_exception │ │ │ │ -Gnu_javamail_exception │ │ │ │ -GNU_compiler_exception │ │ │ │ -GNOME_examples_exception │ │ │ │ -GNAT_exception │ │ │ │ -Gmsh_exception │ │ │ │ -GCC_exception_3_1 │ │ │ │ -GCC_exception_2_0 │ │ │ │ -GCC_exception_2_0_note │ │ │ │ -Freertos_exception_2_0 │ │ │ │ -Font_exception_2_0 │ │ │ │ -Fmt_exception │ │ │ │ -FLTK_exception │ │ │ │ -Fawkes_Runtime_exception │ │ │ │ -ECos_exception_2_0 │ │ │ │ -DigiRule_FOSS_exception │ │ │ │ -Cryptsetup_OpenSSL_exception │ │ │ │ -CLISP_exception_2_0 │ │ │ │ -Classpath_exception_2_0 │ │ │ │ -Bootloader_exception │ │ │ │ -Bison_exception_2_2 │ │ │ │ -Bison_exception_1_24 │ │ │ │ -Autoconf_exception_macro │ │ │ │ -Autoconf_exception_generic │ │ │ │ -Autoconf_exception_generic_3_0 │ │ │ │ -Autoconf_exception_3_0 │ │ │ │ -Autoconf_exception_2_0 │ │ │ │ -Asterisk_exception │ │ │ │ -'DS389_exception │ │ │ │ -'Asterisk_exception │ │ │ │ -'Autoconf_exception_2_0 │ │ │ │ -'Autoconf_exception_3_0 │ │ │ │ -'Autoconf_exception_generic_3_0 │ │ │ │ -'Autoconf_exception_generic │ │ │ │ -'Autoconf_exception_macro │ │ │ │ -'Bison_exception_1_24 │ │ │ │ -'Bison_exception_2_2 │ │ │ │ -'Bootloader_exception │ │ │ │ -'Classpath_exception_2_0 │ │ │ │ -'CLISP_exception_2_0 │ │ │ │ -'Cryptsetup_OpenSSL_exception │ │ │ │ -'DigiRule_FOSS_exception │ │ │ │ -'ECos_exception_2_0 │ │ │ │ -'Fawkes_Runtime_exception │ │ │ │ -'FLTK_exception │ │ │ │ -'Fmt_exception │ │ │ │ -'Font_exception_2_0 │ │ │ │ -'Freertos_exception_2_0 │ │ │ │ -'GCC_exception_2_0_note │ │ │ │ -'GCC_exception_2_0 │ │ │ │ -'GCC_exception_3_1 │ │ │ │ -'Gmsh_exception │ │ │ │ -'GNAT_exception │ │ │ │ -'GNOME_examples_exception │ │ │ │ -'GNU_compiler_exception │ │ │ │ -'Gnu_javamail_exception │ │ │ │ -'GPL_3_0_interface_exception │ │ │ │ -'GPL_3_0_linking_exception │ │ │ │ -'GPL_3_0_linking_source_exception │ │ │ │ -'GPL_CC_1_0 │ │ │ │ -'GStreamer_exception_2005 │ │ │ │ -'GStreamer_exception_2008 │ │ │ │ -'I2p_gpl_java_exception │ │ │ │ -'KiCad_libraries_exception │ │ │ │ -'LGPL_3_0_linking_exception │ │ │ │ -'Libpri_OpenH323_exception │ │ │ │ -'Libtool_exception │ │ │ │ -'Linux_syscall_note │ │ │ │ -'LLVM_exception │ │ │ │ -'LZMA_exception │ │ │ │ -'Mif_exception │ │ │ │ -'Nokia_Qt_exception_1_1 │ │ │ │ -'OCaml_LGPL_linking_exception │ │ │ │ -'OCCT_exception_1_0 │ │ │ │ -'OpenJDK_assembly_exception_1_0 │ │ │ │ -'Openvpn_openssl_exception │ │ │ │ -'PS_or_PDF_font_exception_20170817 │ │ │ │ -'QPL_1_0_INRIA_2004_exception │ │ │ │ -'Qt_GPL_exception_1_0 │ │ │ │ -'Qt_LGPL_exception_1_1 │ │ │ │ -'Qwt_exception_1_0 │ │ │ │ -'SANE_exception │ │ │ │ -'SHL_2_0 │ │ │ │ -'SHL_2_1 │ │ │ │ -'Stunnel_exception │ │ │ │ -'SWI_exception │ │ │ │ -'Swift_exception │ │ │ │ -'Texinfo_exception │ │ │ │ -'U_boot_exception_2_0 │ │ │ │ -'UBDL_exception │ │ │ │ -'Universal_FOSS_exception_1_0 │ │ │ │ -'Vsftpd_openssl_exception │ │ │ │ -'WxWindows_exception_3_1 │ │ │ │ -'X11vnc_openssl_exception │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.DS389_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Asterisk_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Autoconf_exception_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Autoconf_exception_3_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Autoconf_exception_generic_3_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Autoconf_exception_generic │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Autoconf_exception_macro │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Bison_exception_1_24 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Bison_exception_2_2 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Bootloader_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Classpath_exception_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.CLISP_exception_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Cryptsetup_OpenSSL_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.DigiRule_FOSS_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.ECos_exception_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Fawkes_Runtime_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.FLTK_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Fmt_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Font_exception_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Freertos_exception_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GCC_exception_2_0_note │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GCC_exception_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GCC_exception_3_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Gmsh_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GNAT_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GNOME_examples_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GNU_compiler_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Gnu_javamail_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GPL_3_0_interface_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GPL_3_0_linking_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GPL_3_0_linking_source_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GPL_CC_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GStreamer_exception_2005 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GStreamer_exception_2008 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.I2p_gpl_java_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.KiCad_libraries_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.LGPL_3_0_linking_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Libpri_OpenH323_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Libtool_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Linux_syscall_note │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.LLGPL │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.LLVM_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.LZMA_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Mif_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Nokia_Qt_exception_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.OCaml_LGPL_linking_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.OCCT_exception_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.OpenJDK_assembly_exception_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Openvpn_openssl_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.PS_or_PDF_font_exception_20170817 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.QPL_1_0_INRIA_2004_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Qt_GPL_exception_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Qt_LGPL_exception_1_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Qwt_exception_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.SANE_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.SHL_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.SHL_2_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Stunnel_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.SWI_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Swift_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Texinfo_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.U_boot_exception_2_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.UBDL_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Universal_FOSS_exception_1_0 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Vsftpd_openssl_exception │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.WxWindows_exception_3_1 │ │ │ │ -Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.X11vnc_openssl_exception │ │ │ │ -Distribution.Compat.DList │ │ │ │ -Cabal-syntax-3.12.1.0-inplace │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -GHC.Builtin.Names │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -GHC.Tuple │ │ │ │ -GHC.PrimopWrappers │ │ │ │ -GHC.Classes │ │ │ │ -GHC.CString │ │ │ │ -GHC.Magic.Dict │ │ │ │ -GHC.Magic │ │ │ │ -GHC.Types │ │ │ │ -GHC.Prim.Panic │ │ │ │ -GHC.Prim │ │ │ │ -GHC.Num.BigNat │ │ │ │ -GHC.Num.Natural │ │ │ │ -GHC.Num.Integer │ │ │ │ -GHC.Internal.Records │ │ │ │ -GHC.Internal.OverloadedLabels │ │ │ │ -GHC.Internal.Fingerprint.Type │ │ │ │ -GHC.Internal.StaticPtr.Internal │ │ │ │ -GHC.Internal.StaticPtr │ │ │ │ -GHC.Internal.Stack.Types │ │ │ │ -GHC.Internal.Stack │ │ │ │ -GHC.Internal.SrcLoc │ │ │ │ -GHC.Internal.Foreign.C.ConstPtr │ │ │ │ -GHC.Internal.Unsafe.Coerce │ │ │ │ -GHC.Internal.Debug.Trace │ │ │ │ -GHC.Internal.Data.Coerce │ │ │ │ -GHC.Internal.TypeNats.Internal │ │ │ │ -GHC.Internal.TypeNats │ │ │ │ -GHC.Internal.TypeLits.Internal │ │ │ │ -GHC.Internal.TypeLits │ │ │ │ -GHC.Internal.TypeError │ │ │ │ -GHC.Internal.Generics │ │ │ │ -GHC.Internal.Exception.Context │ │ │ │ -GHC.Internal.Control.Exception.Base │ │ │ │ -GHC.Internal.IsList │ │ │ │ -GHC.Internal.Exts │ │ │ │ -GHC.Internal.System.Random │ │ │ │ -GHC.Internal.Desugar │ │ │ │ -GHC.Internal.Control.Arrow │ │ │ │ -GHC.Internal.Control.Monad.Fail │ │ │ │ -GHC.Internal.Control.Monad.Fix │ │ │ │ -GHC.Internal.Control.Monad │ │ │ │ -GHC.Internal.Word │ │ │ │ -GHC.Internal.Int │ │ │ │ -GHC.Internal.Text.Read.Lex │ │ │ │ -GHC.Internal.Text.ParserCombinators.ReadPrec │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -GHC.Internal.Data.Typeable.Internal │ │ │ │ -GHC.Internal.Data.Typeable │ │ │ │ -GHC.Internal.Data.Dynamic │ │ │ │ -GHC.Internal.System.IO │ │ │ │ -GHC.Internal.TopHandler │ │ │ │ -GHC.Internal.Float │ │ │ │ -GHC.Internal.Real │ │ │ │ -GHC.Internal.Err │ │ │ │ -GHC.Internal.Ptr │ │ │ │ -GHC.Internal.Stable │ │ │ │ -GHC.Internal.Ix │ │ │ │ -GHC.Internal.ST │ │ │ │ -GHC.Internal.IO.Exception │ │ │ │ -GHC.Internal.IO │ │ │ │ -GHC.Internal.GHC.Conc │ │ │ │ -GHC.Internal.Data.Traversable │ │ │ │ -GHC.Internal.Data.Foldable │ │ │ │ -GHC.Internal.Data.String │ │ │ │ -GHC.Internal.Data.Either │ │ │ │ -GHC.Internal.List │ │ │ │ -GHC.Internal.Maybe │ │ │ │ -GHC.Internal.Num │ │ │ │ -GHC.Internal.Read │ │ │ │ -GHC.Internal.Show │ │ │ │ -GHC.Internal.GHCi.Helpers │ │ │ │ -GHC.Internal.GHCi │ │ │ │ -GHC.Internal.Enum │ │ │ │ -GHC.Internal.Base │ │ │ │ -GHC.Internal.Control.Monad.Zip │ │ │ │ -GHC.Driver.Plugins │ │ │ │ -datatypeName │ │ │ │ -moduleName │ │ │ │ -packageName │ │ │ │ -isNewtype │ │ │ │ -conFixity │ │ │ │ -conIsRecord │ │ │ │ -unsafeIndex │ │ │ │ -unsafeRangeSize │ │ │ │ -traverse │ │ │ │ -readList │ │ │ │ -readListDefault │ │ │ │ -readListPrec │ │ │ │ -readListPrecDefault │ │ │ │ -readPrec │ │ │ │ -readField │ │ │ │ -readFieldHash │ │ │ │ -readSymField │ │ │ │ -showsPrec │ │ │ │ -showString │ │ │ │ -showSpace │ │ │ │ -showCommaSpace │ │ │ │ -showParen │ │ │ │ -fromEnum │ │ │ │ -toEnumError │ │ │ │ -succError │ │ │ │ -predError │ │ │ │ -enumIntToWord │ │ │ │ -minBound │ │ │ │ -maxBound │ │ │ │ -dataToTag# │ │ │ │ -uDouble# │ │ │ │ -Alternative │ │ │ │ -Floating │ │ │ │ -Fractional │ │ │ │ -Integral │ │ │ │ -RealFloat │ │ │ │ -RealFrac │ │ │ │ -Typeable │ │ │ │ -WithDict │ │ │ │ -DataToTag │ │ │ │ -MonadFix │ │ │ │ -MonadFail │ │ │ │ -MonadPlus │ │ │ │ -IsString │ │ │ │ -Applicative │ │ │ │ -Foldable │ │ │ │ -Traversable │ │ │ │ -Generic1 │ │ │ │ -Datatype │ │ │ │ -Constructor │ │ │ │ -Selector │ │ │ │ -KnownNat │ │ │ │ -KnownSymbol │ │ │ │ -KnownChar │ │ │ │ -GHCiSandboxIO │ │ │ │ -Semigroup │ │ │ │ -HasField │ │ │ │ -Ordering │ │ │ │ -Rational │ │ │ │ -StablePtr │ │ │ │ -NonEmpty │ │ │ │ -FrontendPlugin │ │ │ │ -TypeLitSort │ │ │ │ -Unsatisfiable │ │ │ │ -TypeError │ │ │ │ -StaticPtr │ │ │ │ -StaticPtrInfo │ │ │ │ -CallStack │ │ │ │ -SomeTypeRep │ │ │ │ -SomeTypeRep │ │ │ │ -UnsafeEquality │ │ │ │ -ConstPtr │ │ │ │ -GHC.Internal.Wasm.Prim.Types │ │ │ │ -ExceptionContext │ │ │ │ -StaticPtr │ │ │ │ -StaticPtrInfo │ │ │ │ -Fingerprint │ │ │ │ -tr$ModuleGHCPrim │ │ │ │ -ShowType │ │ │ │ -LeftAssociative │ │ │ │ -RightAssociative │ │ │ │ -NotAssociative │ │ │ │ -SourceUnpack │ │ │ │ -SourceNoUnpack │ │ │ │ -NoSourceUnpackedness │ │ │ │ -SourceLazy │ │ │ │ -SourceStrict │ │ │ │ -NoSourceStrictness │ │ │ │ -DecidedLazy │ │ │ │ -DecidedStrict │ │ │ │ -DecidedUnpack │ │ │ │ -MetaData │ │ │ │ -MetaCons │ │ │ │ -KindRepTyConApp │ │ │ │ -KindRepVar │ │ │ │ -KindRepApp │ │ │ │ -KindRepFun │ │ │ │ -KindRepTYPE │ │ │ │ -KindRepTypeLitS │ │ │ │ -KindRepTypeLitD │ │ │ │ -TypeLitSymbol │ │ │ │ -TypeLitNat │ │ │ │ -TypeLitChar │ │ │ │ -UnsafeRefl │ │ │ │ -eqString │ │ │ │ -unpackCStringUtf8# │ │ │ │ -unpackAppendCStringUtf8# │ │ │ │ -unpackFoldrCStringUtf8# │ │ │ │ -unpackCString# │ │ │ │ -unpackAppendCString# │ │ │ │ -unpackFoldrCString# │ │ │ │ -cstringLength# │ │ │ │ -returnIO │ │ │ │ -newStablePtr │ │ │ │ -otherwise │ │ │ │ -runMainIO │ │ │ │ -assertError │ │ │ │ -considerAccessible │ │ │ │ -integerToFloat# │ │ │ │ -integerToDouble# │ │ │ │ -naturalToFloat# │ │ │ │ -naturalToDouble# │ │ │ │ -rationalToFloat │ │ │ │ -rationalToDouble │ │ │ │ -fromInteger │ │ │ │ -fromRational │ │ │ │ -enumFrom │ │ │ │ -enumFromThen │ │ │ │ -enumFromTo │ │ │ │ -enumFromThenTo │ │ │ │ -fromLabel │ │ │ │ -fromString │ │ │ │ -toAnnotationWrapper │ │ │ │ -fromIntegral │ │ │ │ -realToFrac │ │ │ │ -toInteger │ │ │ │ -toRational │ │ │ │ -ghciStepIO │ │ │ │ -fromList │ │ │ │ -fromListN │ │ │ │ -mkTrType │ │ │ │ -typeNatTypeRep │ │ │ │ -typeSymbolTypeRep │ │ │ │ -typeCharTypeRep │ │ │ │ -typeRep# │ │ │ │ -krep$*Arr* │ │ │ │ -krep$*->*->* │ │ │ │ -krep$Constraint │ │ │ │ -emptyCallStack │ │ │ │ -pushCallStack │ │ │ │ -fromStaticPtr │ │ │ │ -makeStatic │ │ │ │ -emptyExceptionContext │ │ │ │ -unsafeEqualityProof │ │ │ │ -unsafeCoerce# │ │ │ │ -getField │ │ │ │ -setField │ │ │ │ -unsatisfiable │ │ │ │ -integerFromNatural │ │ │ │ -integerToNaturalClamp │ │ │ │ -integerToNaturalThrow │ │ │ │ -integerToNatural │ │ │ │ -integerToWord# │ │ │ │ -integerToInt# │ │ │ │ -integerToWord64# │ │ │ │ -integerToInt64# │ │ │ │ -integerAdd │ │ │ │ -integerMul │ │ │ │ -integerSub │ │ │ │ -integerNegate │ │ │ │ -integerAbs │ │ │ │ -integerPopCount# │ │ │ │ -integerQuot │ │ │ │ -integerRem │ │ │ │ -integerDiv │ │ │ │ -integerMod │ │ │ │ -integerDivMod# │ │ │ │ -integerQuotRem# │ │ │ │ -integerEncodeFloat# │ │ │ │ -integerEncodeDouble# │ │ │ │ -integerGcd │ │ │ │ -integerLcm │ │ │ │ -integerAnd │ │ │ │ -integerOr │ │ │ │ -integerXor │ │ │ │ -integerComplement │ │ │ │ -integerBit# │ │ │ │ -integerTestBit# │ │ │ │ -integerShiftL# │ │ │ │ -integerShiftR# │ │ │ │ -integerFromWord# │ │ │ │ -integerFromWord64# │ │ │ │ -integerFromInt64# │ │ │ │ -naturalToWord# │ │ │ │ -naturalPopCount# │ │ │ │ -naturalShiftR# │ │ │ │ -naturalShiftL# │ │ │ │ -naturalAdd │ │ │ │ -naturalSub │ │ │ │ -naturalSubThrow │ │ │ │ -naturalSubUnsafe │ │ │ │ -naturalMul │ │ │ │ -naturalQuotRem# │ │ │ │ -naturalQuot │ │ │ │ -naturalRem │ │ │ │ -naturalAnd │ │ │ │ -naturalAndNot │ │ │ │ -naturalOr │ │ │ │ -naturalXor │ │ │ │ -naturalTestBit# │ │ │ │ -naturalBit# │ │ │ │ -naturalGcd │ │ │ │ -naturalLcm │ │ │ │ -naturalLog2# │ │ │ │ -naturalLogBaseWord# │ │ │ │ -naturalLogBase# │ │ │ │ -naturalPowMod │ │ │ │ -naturalSizeInBase# │ │ │ │ -bigNatEq# │ │ │ │ -bigNatCompare │ │ │ │ -bigNatCompareWord# │ │ │ │ -mkRationalBase2 │ │ │ │ -mkRationalBase10 │ │ │ │ -GHC.Builtin.Uniques │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Builtin/Uniques.hs │ │ │ │ -GHC.Builtin.Uniques │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Builtin/Uniques.hs │ │ │ │ -GHC.Builtin.Uniques │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Builtin/Uniques.hs │ │ │ │ -GHC.Builtin.Uniques │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Builtin/Uniques.hs │ │ │ │ -GHC.Builtin.Uniques │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Builtin/Uniques.hs │ │ │ │ -GHC.Builtin.Uniques │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Builtin/Uniques.hs │ │ │ │ -GHC.Builtin.Uniques │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Builtin/Uniques.hs │ │ │ │ -GHC.Builtin.Uniques │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Builtin/Uniques.hs │ │ │ │ -GHC.Builtin.Uniques │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Builtin/Uniques.hs │ │ │ │ -GHC.Builtin.Uniques │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Builtin/Uniques.hs │ │ │ │ -GHC.Builtin.Uniques │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Builtin/Uniques.hs │ │ │ │ -GHC.Builtin.Uniques │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Builtin/Uniques.hs │ │ │ │ -GHC.Builtin.Uniques │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -getTupleDataConName: impossible │ │ │ │ -getTupleDataCon │ │ │ │ -getTupleTyConName: impossible │ │ │ │ -getTupleTyConName │ │ │ │ -mkCTupleSelIdUnique: │ │ │ │ -getCTupleTyConName: impossible │ │ │ │ -getCTupleDataConName: impossible │ │ │ │ -compiler/GHC/Builtin/Uniques.hs │ │ │ │ -GHC.Builtin.Uniques │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -getUnboxedSumName(getRep) │ │ │ │ -getUnboxedSumName │ │ │ │ -getUnboxedSumName: invalid tag │ │ │ │ -mkSumDataConUnique: │ │ │ │ -'NoDataConRep │ │ │ │ -DataConRep │ │ │ │ -'NotMarkedStrict │ │ │ │ -'MarkedStrict │ │ │ │ -StrictnessMark │ │ │ │ -'HsStrict │ │ │ │ -'HsUnpack │ │ │ │ -HsImplBang │ │ │ │ -'HsSrcBang │ │ │ │ -HsSrcBang │ │ │ │ -GHC.Core.DataCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/DataCon.hs │ │ │ │ -GHC.Core.DataCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/DataCon.hs │ │ │ │ -GHC.Core.DataCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -dcr_bangs │ │ │ │ -dcr_stricts │ │ │ │ -dcr_arg_tys │ │ │ │ -dcr_boxer │ │ │ │ -dcr_wrap_id │ │ │ │ -GHC.Core.DataCon.HsImplBang │ │ │ │ -HsUnpack │ │ │ │ -HsStrict │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -compiler/GHC/Core/DataCon.hs │ │ │ │ -GHC.Core.DataCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/DataCon.hs │ │ │ │ -GHC.Core.DataCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/DataCon.hs │ │ │ │ -GHC.Core.DataCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/DataCon.hs │ │ │ │ -GHC.Core.DataCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/DataCon.hs │ │ │ │ -GHC.Core.DataCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/DataCon.hs │ │ │ │ -GHC.Core.DataCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/DataCon.hs │ │ │ │ -GHC.Core.DataCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/DataCon.hs │ │ │ │ -GHC.Core.DataCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/DataCon.hs │ │ │ │ -GHC.Core.DataCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/DataCon.hs │ │ │ │ -GHC.Core.DataCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/DataCon.hs │ │ │ │ -GHC.Core.DataCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/DataCon.hs │ │ │ │ -GHC.Core.DataCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -classDataCon │ │ │ │ -StrictNotUnpacked │ │ │ │ -Unpacked │ │ │ │ -Unpacked │ │ │ │ -{-# UNPACK #-} │ │ │ │ -{-# NOUNPACK #-} │ │ │ │ -dataConInstUnivs │ │ │ │ -dataConFieldType │ │ │ │ -dataConInstOrigArgTys │ │ │ │ -dataConInstArgTys │ │ │ │ -compiler/GHC/Core/DataCon.hs │ │ │ │ -GHC.Core.DataCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -datacOnResRepTyArgs │ │ │ │ -Invalid binary format │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DataCon.MkData │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DataCon.EqSpec │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DataCon.NoDataConRep │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DataCon.DCR │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DataCon.MarkedStrict │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DataCon.NotMarkedStrict │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DataCon.HsLazy │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DataCon.HsStrict │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DataCon.HsUnpack │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DataCon.HsSrcBang │ │ │ │ -'ForAllPred │ │ │ │ -'IrredPred │ │ │ │ -'ClassPred │ │ │ │ -GHC.Core.Predicate │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -nominal equality │ │ │ │ -representational equality │ │ │ │ -compiler/GHC/Core/Predicate.hs │ │ │ │ -GHC.Core.Predicate │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Predicate.hs │ │ │ │ -GHC.Core.Predicate │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/Predicate.hs │ │ │ │ -GHC.Core.Predicate │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -getClassPredTys │ │ │ │ -getEqPredTys │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Predicate.ClassPred │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Predicate.EqPred │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Predicate.IrredPred │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Predicate.ForAllPred │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Predicate.NomEq │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Predicate.ReprEq │ │ │ │ -TypeOrdering │ │ │ │ -'KeepSynonyms │ │ │ │ -'ExpandSynonyms │ │ │ │ -GHC.Core.TyCo.Compare │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/TyCo/Compare.hs │ │ │ │ -GHC.Core.TyCo.Compare │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pred{TypeOrdering}: tried to take `pred' of first tag in enumeration │ │ │ │ -compiler/GHC/Core/TyCo/Compare.hs │ │ │ │ -GHC.Core.TyCo.Compare │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -succ{TypeOrdering}: tried to take `succ' of last tag in enumeration │ │ │ │ -compiler/GHC/Core/TyCo/Compare.hs │ │ │ │ -GHC.Core.TyCo.Compare │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/TyCo/Compare.hs │ │ │ │ -GHC.Core.TyCo.Compare │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -toEnum{TypeOrdering}: tag ( │ │ │ │ -compiler/GHC/Core/TyCo/Compare.hs │ │ │ │ -GHC.Core.TyCo.Compare │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -nonDetCmpTypeX.get_rank │ │ │ │ -compiler/GHC/Core/TyCo/Compare.hs │ │ │ │ -GHC.Core.TyCo.Compare │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/TyCo/Compare.hs │ │ │ │ -GHC.Core.TyCo.Compare │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -eqVarBndrs │ │ │ │ -compiler/GHC/Core/TyCo/Compare.hs │ │ │ │ -GHC.Core.TyCo.Compare │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Compare.TLT │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Compare.TEQ │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Compare.TEQX │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Compare.TGT │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Compare.ExpandSynonyms │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Compare.KeepSynonyms │ │ │ │ -GHC.Core.TyCo.FVs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/TyCo/FVs.hs │ │ │ │ -GHC.Core.TyCo.FVs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -scopedSort │ │ │ │ -scopedSort │ │ │ │ -'TyCoFolder │ │ │ │ -TyCoFolder │ │ │ │ -'TyConApp │ │ │ │ -'CoercionTy │ │ │ │ -'TyVarTy │ │ │ │ -'ForAllTy │ │ │ │ -'AxiomCo │ │ │ │ -'TyConAppCo │ │ │ │ -'CoercionHole │ │ │ │ -'ForAllCo │ │ │ │ -'TransCo │ │ │ │ -'CoVarCo │ │ │ │ -Coercion │ │ │ │ -CoercionHole │ │ │ │ -MCoercion │ │ │ │ -'PluginProv │ │ │ │ -'ProofIrrelProv │ │ │ │ -'PhantomProv │ │ │ │ -UnivCoProvenance │ │ │ │ -'SelTyCon │ │ │ │ -'SelForAll │ │ │ │ -'SelMult │ │ │ │ -'CharTyLit │ │ │ │ -'StrTyLit │ │ │ │ -'NumTyLit │ │ │ │ -GHC.Core.TyCo.Rep │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/TyCo/Rep.hs │ │ │ │ -GHC.Core.TyCo.Rep │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -CoercionHole │ │ │ │ -CoercionHole │ │ │ │ -compiler/GHC/Core/TyCo/Rep.hs │ │ │ │ -GHC.Core.TyCo.Rep │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/TyCo/Rep.hs:202:13-14|case │ │ │ │ -compiler/GHC/Core/TyCo/Rep.hs:202:13-14|case │ │ │ │ -compiler/GHC/Core/TyCo/Rep.hs:202:13-14|case │ │ │ │ -compiler/GHC/Core/TyCo/Rep.hs:963:13-14|case │ │ │ │ -compiler/GHC/Core/TyCo/Rep.hs:963:13-14|case │ │ │ │ -compiler/GHC/Core/TyCo/Rep.hs:1563:13-14|case │ │ │ │ -uco_deps │ │ │ │ -uco_role │ │ │ │ -uco_prov │ │ │ │ -fco_mult │ │ │ │ -fco_role │ │ │ │ -fco_body │ │ │ │ -fco_kind │ │ │ │ -fco_visR │ │ │ │ -fco_visL │ │ │ │ -GHC.Core.TyCo.Rep.Scaled │ │ │ │ -GHC.Core.TyCo.Rep.Type │ │ │ │ -CoercionTy │ │ │ │ -ForAllTy │ │ │ │ -TyConApp │ │ │ │ -fco_role │ │ │ │ -fco_mult │ │ │ │ -uco_prov │ │ │ │ -uco_role │ │ │ │ -uco_deps │ │ │ │ -GHC.Core.TyCo.Rep.Coercion │ │ │ │ -TyConAppCo │ │ │ │ -ForAllCo │ │ │ │ -fco_visL │ │ │ │ -fco_visR │ │ │ │ -fco_kind │ │ │ │ -fco_body │ │ │ │ -GHC.Core.TyCo.Rep.MCoercion │ │ │ │ -GHC.Core.TyCo.Rep.UnivCoProvenance │ │ │ │ -PluginProv │ │ │ │ -PhantomProv │ │ │ │ -ProofIrrelProv │ │ │ │ -GHC.Core.TyCo.Rep.CoSel │ │ │ │ -SelForAll │ │ │ │ -SelTyCon │ │ │ │ -GHC.Core.TyCo.Rep.FunSel │ │ │ │ -GHC.Core.TyCo.Rep.TyLit │ │ │ │ -CharTyLit │ │ │ │ -NumTyLit │ │ │ │ -StrTyLit │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -compiler/GHC/Core/TyCo/Rep.hs │ │ │ │ -GHC.Core.TyCo.Rep │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/TyCo/Rep.hs │ │ │ │ -GHC.Core.TyCo.Rep │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/TyCo/Rep.hs │ │ │ │ -GHC.Core.TyCo.Rep │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -chooseAAF │ │ │ │ -(phantom) │ │ │ │ -(proof irrel) │ │ │ │ -get UnivCoProvenance │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.TyCoFolder │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.Scaled │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.TyVarTy │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.AppTy │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.TyConApp │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.ForAllTy │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.FunTy │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.LitTy │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.CastTy │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.CoercionTy │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.Refl │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.GRefl │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.TyConAppCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.AppCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.ForAllCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.FunCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.CoVarCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.AxiomCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.UnivCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.SymCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.TransCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.SelCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.LRCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.InstCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.KindCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.SubCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.HoleCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.CoercionHole │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.MRefl │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.MCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.PhantomProv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.ProofIrrelProv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.PluginProv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.SelTyCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.SelFun │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.SelForAll │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.SelMult │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.SelArg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.SelRes │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.NumTyLit │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.StrTyLit │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TyCo.Rep.CharTyLit │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -zipCoEnv │ │ │ │ -zipCoEnv │ │ │ │ -compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -extendTCvSubst │ │ │ │ -compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -zipTCvSubst: length mismatch │ │ │ │ -compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -substTyVarToTyVar │ │ │ │ -compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -needInScope │ │ │ │ -in_scope │ │ │ │ -in_scope │ │ │ │ -compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/TyCo/Subst.hs │ │ │ │ -GHC.Core.TyCo.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -zipTyEnv │ │ │ │ - CvSubst = │ │ │ │ - TvSubst = │ │ │ │ - IdSubst = │ │ │ │ - │ │ │ │ +[orphan] │ │ │ │ +[orphan] │ │ │ │ +instance │ │ │ │ +[orphan] │ │ │ │ +family instance │ │ │ │ +type role │ │ │ │ +incompatible with: │ │ │ │ +type data │ │ │ │ +{-# UNPACK #-} │ │ │ │ +! {-# UNPACK #-} │ │ │ │ +pp_con_taus │ │ │ │ +pprIfaceConDecl │ │ │ │ +instance │ │ │ │ +closed, abstract │ │ │ │ +built-in │ │ │ │ +type family │ │ │ │ +data family │ │ │ │ +{-# MINIMAL │ │ │ │ + │ │ │ │ +Default: │ │ │ │ +compiler/GHC/Iface/Syntax.hs │ │ │ │ +GHC.Iface.Syntax │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +invalid tag(IfaceWarnings) │ │ │ │ +compiler/GHC/Iface/Syntax.hs │ │ │ │ +GHC.Iface.Syntax │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Iface/Syntax.hs │ │ │ │ +GHC.Iface.Syntax │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +Cannot serialize IfaceBuiltInSynFamTyCon, used for pretty-printing only │ │ │ │ +compiler/GHC/Iface/Syntax.hs │ │ │ │ +GHC.Iface.Syntax │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +compiler/GHC/Iface/Syntax.hs │ │ │ │ +GHC.Iface.Syntax │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Iface/Syntax.hs │ │ │ │ +GHC.Iface.Syntax │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Iface/Syntax.hs │ │ │ │ +GHC.Iface.Syntax │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Iface/Syntax.hs │ │ │ │ +GHC.Iface.Syntax │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Iface/Syntax.hs │ │ │ │ +GHC.Iface.Syntax │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +compiler/GHC/Iface/Syntax.hs │ │ │ │ +GHC.Iface.Syntax │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +Invalid byte │ │ │ │ +get IfaceExpr │ │ │ │ +get IfaceTickish │ │ │ │ +IfaceMaybeRhs │ │ │ │ +Binary(IfaceConDecls).get: Invalid IfaceConDecls │ │ │ │ +Binary.get(IfaceFamTyConFlav): Invalid tag │ │ │ │ +Unknown IfaceDecl tag: │ │ │ │ +Binary.get(TyClDecl): ForeignType │ │ │ │ +IfaceTopBndrInfo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfUseUnfoldingRhs │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfRhs │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfLclTopBndr │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfGblTopBndr │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceRule │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceId │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceData │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceSynonym │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceFamily │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceClass │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceAxiom │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfacePatSyn │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfVanillaId │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfWorkerLikeId │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfRecSelId │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfDFunId │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfAbstractClass │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfConcreteClass │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceAT │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfLetBndr │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.HsArity │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.HsDmdSig │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.HsCprSig │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.HsInline │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.HsUnfold │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.HsNoCafRefs │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.HsLFInfo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.HsTagSig │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfCoreUnfold │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfDFunUnfold │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceLcl │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceExt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceType │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceTuple │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceLam │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceApp │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceCase │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceECase │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceLet │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceCast │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceLit │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceLitRubbish │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceFCall │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceTick │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceAlt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceHpcTick │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceSCC │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceSource │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceBreakpoint │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceNonRec │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceRec │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceDefaultAlt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceDataAlt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceLitAlt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfLFReEntrant │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfLFThunk │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfLFCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfLFUnknown │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfLFUnlifted │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfNoGuidance │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfWhen │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceCompleteMatch │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceAnnotation │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceDefault │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceClsInst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfWarnAll │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfWarnSome │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfWarningTxt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfDeprecatedTxt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfStringLiteral │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceFamInst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfAbstractTyCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfDataTyCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfNewTyCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfSrcBang │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfNoBang │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfStrict │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfUnpack │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfUnpackCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceDataFamilyTyCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceOpenSynFamilyTyCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceClosedSynFamilyTyCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceAbstractClosedSynFamilyTyCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceBuiltInSynFamTyCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceAxBranch │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceClassOp │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfNoParent │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfDataInstance │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfVar │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfAnd │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfOr │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfParens │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceImport │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.ImpIfaceAll │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.ImpIfaceExplicit │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.ImpIfaceEverythingBut │ │ │ │ +'IsTuple │ │ │ │ +TupleOrSum │ │ │ │ +'ShowSub │ │ │ │ +'ShowSome │ │ │ │ +'ShowHeader │ │ │ │ +'ShowIface │ │ │ │ +ShowHowMuch │ │ │ │ +'ShowForAllWhen │ │ │ │ +'ShowForAllMust │ │ │ │ +ShowForAllFlag │ │ │ │ +'PrintExplicitKinds │ │ │ │ +PrintExplicitKinds │ │ │ │ +'UseBndrParens │ │ │ │ +UseBndrParens │ │ │ │ +'SuppressBndrSig │ │ │ │ +SuppressBndrSig │ │ │ │ +'IfaceUnivCo │ │ │ │ +'IfaceTyConAppCo │ │ │ │ +'IfaceAxiomCo │ │ │ │ +'IfaceCoVarCo │ │ │ │ +'IfaceReflCo │ │ │ │ +'IfaceCastTy │ │ │ │ +'IfaceCoercionTy │ │ │ │ +'IfaceMCo │ │ │ │ +'IfaceForAllCo │ │ │ │ +'IfaceFunCo │ │ │ │ +'IfaceInstCo │ │ │ │ +'IfaceTransCo │ │ │ │ +'IfaceAppCo │ │ │ │ +'IfaceLRCo │ │ │ │ +'IfaceSelCo │ │ │ │ +'IfaceSubCo │ │ │ │ +'IfaceKindCo │ │ │ │ +'IfaceSymCo │ │ │ │ +'IfaceHoleCo │ │ │ │ +'IfaceFreeCoVar │ │ │ │ +'IfaceGReflCo │ │ │ │ +IfaceCoercion │ │ │ │ +'IfaceMRefl │ │ │ │ +IfaceMCoercion │ │ │ │ +'IfaceTvBndr │ │ │ │ +'IfaceIdBndr │ │ │ │ +'IfaceTyVar │ │ │ │ +'IfaceFunTy │ │ │ │ +'IfaceForAllTy │ │ │ │ +'IfaceAppTy │ │ │ │ +'IfaceTupleTy │ │ │ │ +'IfaceTyConApp │ │ │ │ +'IfaceLitTy │ │ │ │ +'IfaceFreeTyVar │ │ │ │ +IfaceType │ │ │ │ +IfaceAppArgs │ │ │ │ +IfaceBndr │ │ │ │ +'IfaceAR_B │ │ │ │ +'IfaceAR_U │ │ │ │ +'IfaceAR_X │ │ │ │ +IfaceAxiomRule │ │ │ │ +'IfaceTyCon │ │ │ │ +IfaceTyCon │ │ │ │ +'IfaceTyConInfo │ │ │ │ +IfaceTyConInfo │ │ │ │ +'IfaceSumTyCon │ │ │ │ +'IfaceTupleTyCon │ │ │ │ +'IfaceEqualityTyCon │ │ │ │ +'IfaceNormalTyCon │ │ │ │ +IfaceTyConSort │ │ │ │ +'IfaceStrTyLit │ │ │ │ +'IfaceCharTyLit │ │ │ │ +'IfaceNumTyLit │ │ │ │ +IfaceTyLit │ │ │ │ +'IfaceOneShot │ │ │ │ +'IfaceNoOneShot │ │ │ │ +IfaceOneShot │ │ │ │ +'IfLclName │ │ │ │ +IfLclName │ │ │ │ +GHC.Iface.Type │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +compiler/GHC/Iface/Type.hs:236:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:236:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:236:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:1853:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs │ │ │ │ +GHC.Iface.Type │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +assertPpr │ │ │ │ +compiler/GHC/Iface/Type.hs │ │ │ │ +GHC.Iface.Type │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Iface/Type.hs:500:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:500:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:500:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:325:31-32|case │ │ │ │ +compiler/GHC/Iface/Type.hs:325:31-32|case │ │ │ │ +compiler/GHC/Iface/Type.hs:197:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:197:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:197:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:197:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:197:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:197:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:197:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:197:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:197:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:197:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:127:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:127:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs:469:38-39|case │ │ │ │ +compiler/GHC/Iface/Type.hs:278:13-14|case │ │ │ │ +compiler/GHC/Iface/Type.hs │ │ │ │ +GHC.Iface.Type │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +compiler/GHC/Iface/Type.hs │ │ │ │ +GHC.Iface.Type │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +getIfLclName = │ │ │ │ +IfLclName { │ │ │ │ +ShowHeader │ │ │ │ +ShowSome │ │ │ │ +ShowIface │ │ │ │ +equality │ │ │ │ +NoOneShotInfo │ │ │ │ +compiler/GHC/Iface/Type.hs │ │ │ │ +GHC.Iface.Type │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +getIfaceType │ │ │ │ +compiler/GHC/Iface/Type.hs │ │ │ │ +GHC.Iface.Type │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +get IfaceTyLit │ │ │ │ +compiler/GHC/Iface/Type.hs │ │ │ │ +GHC.Iface.Type │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +compiler/GHC/Iface/Type.hs │ │ │ │ +GHC.Iface.Type │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +compiler/GHC/Iface/Type.hs │ │ │ │ +GHC.Iface.Type │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Iface/Type.hs │ │ │ │ +GHC.Iface.Type │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Iface/Type.hs │ │ │ │ +GHC.Iface.Type │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +() :: Constraint │ │ │ │ +(TypeError ...) │ │ │ │ +substIfaceType │ │ │ │ +substIfaceCoercion │ │ │ │ +[OneShot] │ │ │ │ +compiler/GHC/Iface/Type.hs:(990,7)-(994,81)|case │ │ │ │ +get IfaceCoercion │ │ │ │ +get IfaceMCoercion │ │ │ │ +Can't serialise IfaceFreeCoVar │ │ │ │ +Can't serialise IfaceHoleCo │ │ │ │ +Can't serialise IfaceFreeTyVar │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IsSum │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IsTuple │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.ShowSub │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.ShowHeader │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.ShowSome │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.ShowIface │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.ShowForAllMust │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.ShowForAllWhen │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceReflCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceGReflCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceFunCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceTyConAppCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceAppCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceForAllCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceCoVarCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceAxiomCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceUnivCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceSymCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceTransCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceSelCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceLRCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceInstCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceKindCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceSubCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceFreeCoVar │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceHoleCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceMRefl │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceMCo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceFreeTyVar │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceTyVar │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceLitTy │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceAppTy │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceFunTy │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceForAllTy │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceTyConApp │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceCastTy │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceCoercionTy │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceTupleTy │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IA_Nil │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IA_Arg │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceIdBndr │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceTvBndr │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceAR_X │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceAR_B │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceAR_U │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceTyCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceTyConInfo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceNormalTyCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceTupleTyCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceSumTyCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceEqualityTyCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceNumTyLit │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceStrTyLit │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceCharTyLit │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceNoOneShot │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceOneShot │ │ │ │ +GHC.Linker.Static.Utils │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +main.jsexe │ │ │ │ +main.exe │ │ │ │ +'OperatorWhitespaceOccurrence_TightInfix │ │ │ │ +'OperatorWhitespaceOccurrence_Suffix │ │ │ │ +'OperatorWhitespaceOccurrence_Prefix │ │ │ │ +OperatorWhitespaceOccurrence │ │ │ │ +'OperatorWhitespaceSymbol_PrefixDollarDollar │ │ │ │ +'OperatorWhitespaceSymbol_PrefixDollar │ │ │ │ +'OperatorWhitespaceSymbol_PrefixPercent │ │ │ │ +OperatorWhitespaceSymbol │ │ │ │ +GHC.Parser.Errors.Basic │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Parser.Errors.Basic.OperatorWhitespaceOccurrence_Prefix │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Parser.Errors.Basic.OperatorWhitespaceOccurrence_Suffix │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Parser.Errors.Basic.OperatorWhitespaceOccurrence_TightInfix │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Parser.Errors.Basic.OperatorWhitespaceSymbol_PrefixPercent │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Parser.Errors.Basic.OperatorWhitespaceSymbol_PrefixDollar │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Parser.Errors.Basic.OperatorWhitespaceSymbol_PrefixDollarDollar │ │ │ │ +'ArrayPtrsRep │ │ │ │ +'ArrayWordsRep │ │ │ │ +'SmallArrayPtrsRep │ │ │ │ +'HeapRep │ │ │ │ +'StackRep │ │ │ │ +'ThunkSelector │ │ │ │ +'IndStatic │ │ │ │ +'BlackHole │ │ │ │ +ClosureTypeInfo │ │ │ │ +'ArgSpec │ │ │ │ +'ArgUnknown │ │ │ │ +ArgDescr │ │ │ │ +'StgHalfWord │ │ │ │ +StgHalfWord │ │ │ │ +'StgWord │ │ │ │ +GHC.Runtime.Heap.Layout │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Runtime/Heap/Layout.hs │ │ │ │ +GHC.Runtime.Heap.Layout │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Runtime/Heap/Layout.hs │ │ │ │ +GHC.Runtime.Heap.Layout │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Runtime/Heap/Layout.hs │ │ │ │ +GHC.Runtime.Heap.Layout │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +rtsClosureType │ │ │ │ +rtsClosureType │ │ │ │ +GHC.Runtime.Heap.Layout.hdrSizeW │ │ │ │ +GHC.Runtime.Heap.Layout.heapClosureSize │ │ │ │ +compiler/GHC/Runtime/Heap/Layout.hs:226:13-14|case │ │ │ │ +compiler/GHC/Runtime/Heap/Layout.hs:226:13-14|case │ │ │ │ +compiler/GHC/Runtime/Heap/Layout.hs:196:13-14|case │ │ │ │ +compiler/GHC/Runtime/Heap/Layout.hs:196:13-14|case │ │ │ │ +compiler/GHC/Runtime/Heap/Layout.hs:196:13-14|case │ │ │ │ +compiler/GHC/Runtime/Heap/Layout.hs:178:13-14|case │ │ │ │ +compiler/GHC/Runtime/Heap/Layout.hs:178:13-14|case │ │ │ │ +compiler/GHC/Runtime/Heap/Layout.hs:178:13-14|case │ │ │ │ +compiler/GHC/Runtime/Heap/Layout.hs:178:13-14|case │ │ │ │ +compiler/GHC/Runtime/Heap/Layout.hs:178:13-14|case │ │ │ │ +compiler/GHC/Runtime/Heap/Layout.hs:178:13-14|case │ │ │ │ +ArgUnknown │ │ │ │ +fun_type: │ │ │ │ +ThunkSel │ │ │ │ +BlackHole │ │ │ │ +IndStatic │ │ │ │ +ArrayPtrsRep │ │ │ │ +SmallArrayPtrsRep │ │ │ │ +ArrayWordsRep │ │ │ │ +StackRep │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.HeapRep │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.ArrayPtrsRep │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.SmallArrayPtrsRep │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.ArrayWordsRep │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.StackRep │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.RTSRep │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.Constr │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.Fun │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.Thunk │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.ThunkSelector │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.BlackHole │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.IndStatic │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.ArgSpec │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.ArgGen │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.ArgUnknown │ │ │ │ +'Serialized │ │ │ │ +Serialized │ │ │ │ +GHC.Serialized │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +libraries/ghc-boot/GHC/Serialized.hs │ │ │ │ +GHC.Serialized │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +libraries/ghc-boot/GHC/Serialized.hs │ │ │ │ +GHC.Serialized │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +undefined │ │ │ │ +libraries/ghc-boot/GHC/Serialized.hs │ │ │ │ +GHC.Serialized │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +deserializeFixedWidthNum: unexpected end of stream │ │ │ │ +libraries/ghc-boot/GHC/Serialized.hs │ │ │ │ +GHC.Serialized │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +libraries/ghc-boot/GHC/Serialized.hs │ │ │ │ +GHC.Serialized │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +undefined │ │ │ │ + in context │ │ │ │ +deserializeConstr: unrecognised serialized constructor type │ │ │ │ +deserializeWord8: unexpected end of stream │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Serialized.Serialized │ │ │ │ +'TagTuple │ │ │ │ +'TagTagged │ │ │ │ +'TagProper │ │ │ │ +'TagDunno │ │ │ │ +GHC.Stg.InferTags.TagSig │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +TagDunno │ │ │ │ +TagTuple │ │ │ │ +TagProper │ │ │ │ +TagTagged │ │ │ │ +compiler/GHC/Stg/InferTags/TagSig.hs │ │ │ │ +GHC.Stg.InferTags.TagSig │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core.hs │ │ │ │ -GHC.Core │ │ │ │ +compiler/GHC/Stg/InferTags/TagSig.hs:38:13-14|case │ │ │ │ +get TagInfo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Stg.InferTags.TagSig.TagDunno │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Stg.InferTags.TagSig.TagTuple │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Stg.InferTags.TagSig.TagProper │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Stg.InferTags.TagSig.TagTagged │ │ │ │ +'CmmCgInfos │ │ │ │ +CmmCgInfos │ │ │ │ +'LFThunk │ │ │ │ +'LFUnknown │ │ │ │ +'LFReEntrant │ │ │ │ +'LFLetNoEscape │ │ │ │ +'LFUnlifted │ │ │ │ +LambdaFormInfo │ │ │ │ +'ApThunk │ │ │ │ +'SelectorThunk │ │ │ │ +'NonStandardThunk │ │ │ │ +StandardFormInfo │ │ │ │ +GHC.StgToCmm.Types │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -exprToType │ │ │ │ -compiler/GHC/Core.hs │ │ │ │ -GHC.Core │ │ │ │ +compiler/GHC/StgToCmm/Types.hs:252:13-14|case │ │ │ │ +compiler/GHC/StgToCmm/Types.hs:252:13-14|case │ │ │ │ +RegThunk │ │ │ │ +SelThunk: │ │ │ │ +ApThunk: │ │ │ │ +LFReEntrant │ │ │ │ +updateable │ │ │ │ +LFUnknown │ │ │ │ +LFUnlifted │ │ │ │ +LFLetNoEscape │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.StgToCmm.Types.CmmCgInfos │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.StgToCmm.Types.LFReEntrant │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.StgToCmm.Types.LFThunk │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.StgToCmm.Types.LFCon │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.StgToCmm.Types.LFUnknown │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.StgToCmm.Types.LFUnlifted │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.StgToCmm.Types.LFLetNoEscape │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.StgToCmm.Types.NonStandardThunk │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.StgToCmm.Types.SelectorThunk │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.StgToCmm.Types.ApThunk │ │ │ │ +'RawHoleFit │ │ │ │ +'HoleFit │ │ │ │ +'NameHFCand │ │ │ │ +'IdHFCand │ │ │ │ +'GreHFCand │ │ │ │ +HoleFitCandidate │ │ │ │ +'TypedHole │ │ │ │ +TypedHole │ │ │ │ +GHC.Tc.Errors.Hole.FitTypes │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -collectNBinders │ │ │ │ -compiler/GHC/Core.hs │ │ │ │ -GHC.Core │ │ │ │ +hfMatches │ │ │ │ +hfRefLvl │ │ │ │ +TypedHole │ │ │ │ +Id HFC: │ │ │ │ +Name HFC: │ │ │ │ +Gre HFC: │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Tc.Errors.Hole.FitTypes.HoleFit │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Tc.Errors.Hole.FitTypes.RawHoleFit │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Tc.Errors.Hole.FitTypes.IdHFCand │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Tc.Errors.Hole.FitTypes.NameHFCand │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Tc.Errors.Hole.FitTypes.GreHFCand │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Tc.Errors.Hole.FitTypes.TypedHole │ │ │ │ +'MkAnnEnv │ │ │ │ +'Annotation │ │ │ │ +Annotation │ │ │ │ +'ModuleTarget │ │ │ │ +'NamedTarget │ │ │ │ +AnnTarget │ │ │ │ +GHC.Types.Annotations │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -collectNBinders │ │ │ │ -compiler/GHC/Core.hs:1423:13-14|case │ │ │ │ -compiler/GHC/Core.hs:1423:13-14|case │ │ │ │ +Named target │ │ │ │ +Module target │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Annotations.MkAnnEnv │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Annotations.Annotation │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Annotations.NamedTarget │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Annotations.ModuleTarget │ │ │ │ +'SingletonCCS │ │ │ │ +'DontCareCCS │ │ │ │ +'CurrentCCS │ │ │ │ +CostCentreStack │ │ │ │ +'NormalCC │ │ │ │ +'AllCafsCC │ │ │ │ +CostCentre │ │ │ │ +'IndexedCC │ │ │ │ +CCFlavour │ │ │ │ +'CallerCC │ │ │ │ +IndexedCCFlavour │ │ │ │ +GHC.Types.CostCentre │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Types/CostCentre.hs:84:26-27|case │ │ │ │ +cc_flavour │ │ │ │ + │ │ │ │ +NormalCC │ │ │ │ +cc_flavour │ │ │ │ +AllCafsCC │ │ │ │ +GHC.Types.CostCentre.CostCentre │ │ │ │ +GHC.Types.CostCentre.CCFlavour │ │ │ │ +IndexedCC │ │ │ │ +GHC.Types.CostCentre.IndexedCCFlavour │ │ │ │ +CallerCC │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ +compiler/GHC/Types/CostCentre.hs │ │ │ │ +GHC.Types.CostCentre │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +toEnum{IndexedCCFlavour}: tag ( │ │ │ │ +compiler/GHC/Types/CostCentre.hs:211:13-14|case │ │ │ │ +compiler/GHC/Types/CostCentre.hs │ │ │ │ +GHC.Types.CostCentre │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +succ{IndexedCCFlavour}: tried to take `succ' of last tag in enumeration │ │ │ │ +compiler/GHC/Types/CostCentre.hs │ │ │ │ +GHC.Types.CostCentre │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pred{IndexedCCFlavour}: tried to take `pred' of first tag in enumeration │ │ │ │ +CALLERCC │ │ │ │ +_CAFs_cc │ │ │ │ +CCS_DONT_CARE │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.AnnNonRec │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.AnnRec │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.AnnVar │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.AnnLit │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.AnnLam │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.AnnApp │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.AnnCase │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.AnnLet │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.AnnCast │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.AnnTick │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.AnnType │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.AnnCoercion │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.AnnAlt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.TB │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Rule │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.BuiltinRule │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.ISE │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.NoUnfolding │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.BootUnfolding │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.OtherCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DFunUnfolding │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.CoreUnfolding │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.UnfWhen │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.UnfIfGoodArgs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.UnfNever │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.UnfoldingCache │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.IsOrphan │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.NotOrphan │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.NonRec │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Rec │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Var │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Lit │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.App │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Lam │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Let │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Case │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Cast │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Tick │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Type │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Coercion │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Alt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DataAlt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.LitAlt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.DEFAULT │ │ │ │ -'ConcreteClass │ │ │ │ -'AbstractClass │ │ │ │ -ClassBody │ │ │ │ -ClassATItem │ │ │ │ -TyFamEqnValidityInfo │ │ │ │ -GHC.Core.Class │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Class.hs │ │ │ │ -GHC.Core.Class │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.CurrentCCS │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.DontCareCCS │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.SingletonCCS │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.NormalCC │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.AllCafsCC │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.CafCC │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.IndexedCC │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.ExprCC │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.DeclCC │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.HpcCC │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.LateCC │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.CallerCC │ │ │ │ +'CostCentreIndex │ │ │ │ +CostCentreIndex │ │ │ │ +'CostCentreState │ │ │ │ +CostCentreState │ │ │ │ +GHC.Types.CostCentre.State │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -vi_non_user_tvs │ │ │ │ -cls_min_def │ │ │ │ -cls_sc_sel_ids │ │ │ │ -cls_sc_theta │ │ │ │ +CostCentreIndex │ │ │ │ +unCostCentreIndex │ │ │ │ +GHC.Types.CostCentre.State.CostCentreIndex │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -compiler/GHC/Core/Class.hs │ │ │ │ -GHC.Core.Class │ │ │ │ +'AllFieldsSame │ │ │ │ +'ForeachField │ │ │ │ +UnpackConFieldsResult │ │ │ │ +'CprType │ │ │ │ +'ConCpr_ │ │ │ │ +'FlatConCpr │ │ │ │ +GHC.Types.Cpr │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Class.hs │ │ │ │ -GHC.Core.Class │ │ │ │ +compiler/GHC/Types/Cpr.hs │ │ │ │ +GHC.Types.Cpr │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Class.hs │ │ │ │ -GHC.Core.Class │ │ │ │ +assertPpr │ │ │ │ +compiler/GHC/Types/Cpr.hs:40:12-13|case │ │ │ │ +compiler/GHC/Types/Cpr.hs:40:12-13|case │ │ │ │ +compiler/GHC/Types/Cpr.hs │ │ │ │ +GHC.Types.Cpr │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ pprPanic │ │ │ │ -compiler/GHC/Core/Class.hs │ │ │ │ -GHC.Core.Class │ │ │ │ +Binary Cpr: Invalid tag │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Cpr.AllFieldsSame │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Cpr.ForeachField │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Cpr.CprType │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Cpr.BotCpr │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Cpr.ConCpr_ │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Cpr.FlatConCpr │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Cpr.TopCpr │ │ │ │ +TypeShape │ │ │ │ +'KillFlags │ │ │ │ +KillFlags │ │ │ │ +'DmdType │ │ │ │ +'ExnOrDiv │ │ │ │ +'Diverges │ │ │ │ +Divergence │ │ │ │ +SubDemand │ │ │ │ +GHC.Types.Demand │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Class.hs │ │ │ │ -GHC.Core.Class │ │ │ │ +compiler/GHC/Types/Demand.hs:(2760,3)-(2765,29)|function put_ │ │ │ │ +compiler/GHC/Types/Demand.hs:(2610,3)-(2615,20)|function show │ │ │ │ +compiler/GHC/Types/Demand.hs │ │ │ │ +GHC.Types.Demand │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -classSCSelId │ │ │ │ -Default method │ │ │ │ -Generic default method │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Class.Class │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Class.AbstractClass │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Class.ConcreteClass │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Class.ATI │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Class.NoVI │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Class.VI │ │ │ │ -LiftingContext │ │ │ │ -'NS_Step │ │ │ │ -'NS_Abort │ │ │ │ -'NS_Done │ │ │ │ -NormaliseStepResult │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Types/Demand.hs │ │ │ │ +GHC.Types.Demand │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +pprPanic │ │ │ │ +compiler/GHC/Types/Demand.hs │ │ │ │ +GHC.Types.Demand │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ assertPpr │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Types/Demand.hs │ │ │ │ +GHC.Types.Demand │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +assertPpr │ │ │ │ +compiler/GHC/Types/Demand.hs │ │ │ │ +GHC.Types.Demand │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ pprPanic │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Types/Demand.hs │ │ │ │ +GHC.Types.Demand │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Types/Demand.hs │ │ │ │ +GHC.Types.Demand │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +assertPpr │ │ │ │ +compiler/GHC/Types/Demand.hs │ │ │ │ +GHC.Types.Demand │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ pprPanic │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Types/Demand.hs │ │ │ │ +GHC.Types.Demand │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ pprPanic │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +Binary:Card │ │ │ │ +compiler/GHC/Types/Demand.hs │ │ │ │ +GHC.Types.Demand │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -NS_Abort │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Types/Demand.hs:(2703,3)-(2708,21)|function ppr │ │ │ │ +compiler/GHC/Types/Demand.hs │ │ │ │ +GHC.Types.Demand │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ pprPanic │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +Binary:Divergence │ │ │ │ +compiler/GHC/Types/Demand.hs │ │ │ │ +GHC.Types.Demand │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ assertPpr │ │ │ │ -selectFromType │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Types/Demand.hs │ │ │ │ +GHC.Types.Demand │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +assertPpr │ │ │ │ +compiler/GHC/Types/Demand.hs │ │ │ │ +GHC.Types.Demand │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ assertPpr │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Types/Demand.hs:630:12-13|case │ │ │ │ +Binary:SubDemand │ │ │ │ +etaExpandDmdType: arity decrease │ │ │ │ +lubDmdType │ │ │ │ +dmdTransformDictSelSig: no args │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.TsFun │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.TsProd │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.TsUnk │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.KillFlags │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.DmdType │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.DE │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.Diverges │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.ExnOrDiv │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.Dunno │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.Poly │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.Call │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.Prod │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.BotDmd │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.AbsDmd │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.D │ │ │ │ +'FixItem │ │ │ │ +GHC.Types.Fixity.Env │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -LiftingContext: │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Fixity.Env.FixItem │ │ │ │ +'ForeignStubs │ │ │ │ +'NoStubs │ │ │ │ +ForeignStubs │ │ │ │ +'CHeader │ │ │ │ +GHC.Types.ForeignStubs │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.ForeignStubs.NoStubs │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.ForeignStubs.ForeignStubs │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.ForeignStubs.CStub │ │ │ │ +'ImportAvails │ │ │ │ +ImportAvails │ │ │ │ +'UsageHomeModuleInterface │ │ │ │ +'UsageMergedRequirement │ │ │ │ +'UsagePackageModule │ │ │ │ +'UsageHomeModule │ │ │ │ +'UsageFile │ │ │ │ +Dependencies │ │ │ │ +GHC.Unit.Module.Deps │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Unit/Module/Deps.hs │ │ │ │ +GHC.Unit.Module.Deps │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +Binary.get(Usage): │ │ │ │ +usg_iface_hash │ │ │ │ +usg_file_label │ │ │ │ +usg_file_hash │ │ │ │ +usg_file_path │ │ │ │ +usg_exports │ │ │ │ +usg_entities │ │ │ │ +usg_unit_id │ │ │ │ +usg_mod_name │ │ │ │ +usg_safe │ │ │ │ +usg_mod_hash │ │ │ │ +compiler/GHC/Unit/Module/Deps.hs:315:15-16|case │ │ │ │ +compiler/GHC/Unit/Module/Deps.hs:315:15-16|case │ │ │ │ +compiler/GHC/Unit/Module/Deps.hs:315:15-16|case │ │ │ │ +compiler/GHC/Unit/Module/Deps.hs:315:15-16|case │ │ │ │ +compiler/GHC/Unit/Module/Deps.hs:315:15-16|case │ │ │ │ +family instance modules: │ │ │ │ +orphans: │ │ │ │ +trusted package dependencies: │ │ │ │ +plugin package dependencies: │ │ │ │ +direct package dependencies: │ │ │ │ +boot module dependencies: │ │ │ │ +direct module dependencies: │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Unit.Module.Deps.ImportAvails │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Unit.Module.Deps.UsagePackageModule │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Unit.Module.Deps.UsageHomeModule │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Unit.Module.Deps.UsageFile │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Unit.Module.Deps.UsageHomeModuleInterface │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Unit.Module.Deps.UsageMergedRequirement │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Unit.Module.Deps.Deps │ │ │ │ +'InstalledModuleWithIsBootEnv │ │ │ │ +InstalledModuleWithIsBootEnv │ │ │ │ +'InstalledModuleEnv │ │ │ │ +InstalledModuleEnv │ │ │ │ +'ModuleEnv │ │ │ │ +ModuleEnv │ │ │ │ +'NDModule │ │ │ │ +NDModule │ │ │ │ +GHC.Unit.Module.Env │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ + Expected type: │ │ │ │ + Deserialized type: │ │ │ │ +Binary: Type mismatch │ │ │ │ +GHC.Utils.Binary.Typeable │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Utils/Binary/Typeable.hs:(171,1)-(181,19)|function putTypeRep │ │ │ │ +Invalid SomeTypeRep │ │ │ │ +Binary.getSomeTypeRep: │ │ │ │ +Kind mismatch in type application │ │ │ │ + Found argument of kind: │ │ │ │ + Where the constructor: │ │ │ │ + Expects kind: │ │ │ │ +Applied non-arrow │ │ │ │ + Applied type: │ │ │ │ + To argument: │ │ │ │ +compiler/GHC/Utils/Binary/Typeable.hs:(140,5)-(145,79)|function put_ │ │ │ │ +Binary.putKindRep: invalid tag │ │ │ │ +Binary.putRuntimeRep: invalid tag │ │ │ │ +Binary.putTypeLitSort: invalid tag │ │ │ │ +'BufHandle │ │ │ │ +BufHandle │ │ │ │ +GHC.Utils.BufHandle │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Utils.BufHandle.BufHandle │ │ │ │ +WhichArg │ │ │ │ +GHC.Builtin.Types.Literals │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Builtin/Types/Literals.hs:415:1-54|sn : tn : _ │ │ │ │ +compiler/GHC/Builtin/Types/Literals.hs:718:1-54|ss : ts : _ │ │ │ │ +compiler/GHC/Builtin/Types/Literals.hs:961:1-42|sc : _ │ │ │ │ +compiler/GHC/Builtin/Types/Literals.hs │ │ │ │ +GHC.Builtin.Types.Literals │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ assertPpr │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Builtin/Types/Literals.hs │ │ │ │ +GHC.Builtin.Types.Literals │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +assertPpr │ │ │ │ +compiler/GHC/Builtin/Types/Literals.hs │ │ │ │ +GHC.Builtin.Types.Literals │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +assertPpr │ │ │ │ +compiler/GHC/Builtin/Types/Literals.hs │ │ │ │ +GHC.Builtin.Types.Literals │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +massertPpr │ │ │ │ +compiler/GHC/Builtin/Types/Literals.hs │ │ │ │ +GHC.Builtin.Types.Literals │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +massertPpr │ │ │ │ +compiler/GHC/Builtin/Types/Literals.hs │ │ │ │ +GHC.Builtin.Types.Literals │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -eqTyConRole: unknown tycon │ │ │ │ -coVarRole: not tyconapp │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +massertPpr │ │ │ │ +compiler/GHC/Builtin/Types/Literals.hs │ │ │ │ +GHC.Builtin.Types.Literals │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -coVarTypesRole, non coercion variable │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +massertPpr │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:235:36-59 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:230:36-42 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:209:36-47 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:205:36-39 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:1048:6-13 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:320:14-24 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:322:14-24 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:306:30-40 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:290:33-41 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:731:12-13 │ │ │ │ +CmpSymbolT │ │ │ │ +CmpSymbolDef │ │ │ │ +CmpSymbolRefl │ │ │ │ +CmpSymbol │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ +AppendSymbolT3 │ │ │ │ +AppendSymbolT3 │ │ │ │ +AppendSymbolT2 │ │ │ │ +AppendSymbolT1 │ │ │ │ +AppendSymbolDef │ │ │ │ +Concat0L │ │ │ │ +Concat0R │ │ │ │ +AppendSymbol │ │ │ │ +ConsI-xx │ │ │ │ +ConsI-yy │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ +ConsSymbolT2 │ │ │ │ +ConsSymbolT1 │ │ │ │ +ConsSymbolDef │ │ │ │ +ConsSymbol │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:975:12-13 │ │ │ │ +CmpCharT │ │ │ │ +CmpCharDef │ │ │ │ +CmpCharRefl │ │ │ │ +UnconsI1 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:865:12-18 │ │ │ │ +UnconsSymbolT2 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:861:12-18 │ │ │ │ +UnconsSymbolT1 │ │ │ │ +ConsSymbolDef │ │ │ │ +UnconsSymbol │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:695:12-13 │ │ │ │ +CmpNatT3 │ │ │ │ +CmpNatDef │ │ │ │ +CmpNatRefl │ │ │ │ +CharToNatT1 │ │ │ │ +CharToNatDef │ │ │ │ +CharToNat │ │ │ │ +CharToNatT1 │ │ │ │ +NatToCharDef │ │ │ │ +NatToChar │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ +AddT-KKR │ │ │ │ +AddT-KKL │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:1130:20-27 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:1116:19-26 │ │ │ │ +Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:628:12 │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Builtin.Types.Literals.ArgX │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Builtin.Types.Literals.ArgY │ │ │ │ +'CompiledByteCode │ │ │ │ +CompiledByteCode │ │ │ │ +'ModBreaks │ │ │ │ +ModBreaks │ │ │ │ +CCostCentre │ │ │ │ +'CgBreakInfo │ │ │ │ +CgBreakInfo │ │ │ │ +'BCOPtrBCO │ │ │ │ +'UnlinkedBCO │ │ │ │ +UnlinkedBCO │ │ │ │ +'BCOPtrName │ │ │ │ +'BCOPtrPrimOp │ │ │ │ +'BCOPtrBreakArray │ │ │ │ +'BCONPtrWord │ │ │ │ +'BCONPtrStr │ │ │ │ +'BCONPtrAddr │ │ │ │ +'BCONPtrItbl │ │ │ │ +'BCONPtrLbl │ │ │ │ +'AddrPtr │ │ │ │ +'ItblPtr │ │ │ │ +'NativeCallInfo │ │ │ │ +NativeCallInfo │ │ │ │ +'NativeTupleReturn │ │ │ │ +'NativePrimCall │ │ │ │ +NativeCallType │ │ │ │ +'RegBitmap │ │ │ │ +RegBitmap │ │ │ │ +'HalfWord │ │ │ │ +HalfWord │ │ │ │ +'WordOff │ │ │ │ +'ByteOff │ │ │ │ +'FFIInfo │ │ │ │ +GHC.ByteCode.Types │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +FFIInfo │ │ │ │ +ByteOff │ │ │ │ + │ │ │ │ +GHC.Cmm.Expr.genMachOp: machop with strange number of args │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.C:DefinerOfRegs │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.C:UserOfRegs │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmLit │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmLoad │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmReg │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmMachOp │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmStackSlot │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmRegOff │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmInt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmFloat │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmVec │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmLabel │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmLabelOff │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmLabelDiffOff │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmBlock │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmHighStackMark │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.Old │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.Young │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.NaturallyAligned │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.Unaligned │ │ │ │ +'MO_Memcmp │ │ │ │ +'MO_Memmove │ │ │ │ +'MO_Memset │ │ │ │ +'MO_Memcpy │ │ │ │ +'MO_Prefetch_Data │ │ │ │ +'MO_Xchg │ │ │ │ +'MO_Cmpxchg │ │ │ │ +'MO_BRev │ │ │ │ +'MO_BSwap │ │ │ │ +'MO_Pext │ │ │ │ +'MO_Pdep │ │ │ │ +'MO_PopCnt │ │ │ │ +'MO_U_Mul2 │ │ │ │ +'MO_SubIntC │ │ │ │ +'MO_AddIntC │ │ │ │ +'MO_SubWordC │ │ │ │ +'MO_AddWordC │ │ │ │ +'MO_Add2 │ │ │ │ +'MO_U_QuotRem2 │ │ │ │ +'MO_U_QuotRem │ │ │ │ +'MO_S_QuotRem │ │ │ │ +'MO_S_Mul2 │ │ │ │ +'MO_UF_Conv │ │ │ │ +'MO_AtomicWrite │ │ │ │ +'MO_AtomicRead │ │ │ │ +'MO_AtomicRMW │ │ │ │ +'MO_ResumeThread │ │ │ │ +'MO_SuspendThread │ │ │ │ +'MO_SeqCstFence │ │ │ │ +'MO_ReleaseFence │ │ │ │ +'MO_AcquireFence │ │ │ │ +'MO_Touch │ │ │ │ +'MO_W64_Lt │ │ │ │ +'MO_W64_Le │ │ │ │ +'MO_W64_Gt │ │ │ │ +'MO_W64_Ge │ │ │ │ +'MO_I64_Lt │ │ │ │ +'MO_I64_Le │ │ │ │ +'MO_I64_Gt │ │ │ │ +'MO_I64_Ge │ │ │ │ +'MO_x64_Ne │ │ │ │ +'MO_x64_Eq │ │ │ │ +'MO_W64_Shr │ │ │ │ +'MO_I64_Shr │ │ │ │ +'MO_x64_Shl │ │ │ │ +'MO_x64_Not │ │ │ │ +'MO_x64_Xor │ │ │ │ +'MO_x64_Or │ │ │ │ +'MO_x64_And │ │ │ │ +'MO_W64_Rem │ │ │ │ +'MO_W64_Quot │ │ │ │ +'MO_I64_Rem │ │ │ │ +'MO_I64_Quot │ │ │ │ +'MO_x64_Mul │ │ │ │ +'MO_x64_Sub │ │ │ │ +'MO_x64_Add │ │ │ │ +'MO_x64_Neg │ │ │ │ +'MO_W64_FromW │ │ │ │ +'MO_W64_ToW │ │ │ │ +'MO_I64_FromI │ │ │ │ +'MO_I64_ToI │ │ │ │ +'MO_F32_Sqrt │ │ │ │ +'MO_F32_Fabs │ │ │ │ +'MO_F32_ExpM1 │ │ │ │ +'MO_F32_Exp │ │ │ │ +'MO_F32_Log1P │ │ │ │ +'MO_F32_Log │ │ │ │ +'MO_F32_Atanh │ │ │ │ +'MO_F32_Acosh │ │ │ │ +'MO_F32_Asinh │ │ │ │ +'MO_F32_Atan │ │ │ │ +'MO_F32_Acos │ │ │ │ +'MO_F32_Asin │ │ │ │ +'MO_F32_Tanh │ │ │ │ +'MO_F32_Cosh │ │ │ │ +'MO_F32_Sinh │ │ │ │ +'MO_F32_Tan │ │ │ │ +'MO_F32_Cos │ │ │ │ +'MO_F32_Sin │ │ │ │ +'MO_F32_Pwr │ │ │ │ +'MO_F64_Sqrt │ │ │ │ +'MO_F64_Fabs │ │ │ │ +'MO_F64_ExpM1 │ │ │ │ +'MO_F64_Exp │ │ │ │ +'MO_F64_Log1P │ │ │ │ +'MO_F64_Log │ │ │ │ +'MO_F64_Atanh │ │ │ │ +'MO_F64_Acosh │ │ │ │ +'MO_F64_Asinh │ │ │ │ +'MO_F64_Atan │ │ │ │ +'MO_F64_Acos │ │ │ │ +'MO_F64_Asin │ │ │ │ +'MO_F64_Tanh │ │ │ │ +'MO_F64_Cosh │ │ │ │ +'MO_F64_Sinh │ │ │ │ +'MO_F64_Tan │ │ │ │ +'MO_F64_Cos │ │ │ │ +'MO_F64_Sin │ │ │ │ +'MO_F64_Pwr │ │ │ │ +CallishMachOp │ │ │ │ +'AMO_Xor │ │ │ │ +'AMO_Nand │ │ │ │ +'AMO_And │ │ │ │ +'AMO_Sub │ │ │ │ +'AMO_Add │ │ │ │ +AtomicMachOp │ │ │ │ +'MemOrderSeqCst │ │ │ │ +'MemOrderRelease │ │ │ │ +'MemOrderAcquire │ │ │ │ +'MemOrderRelaxed │ │ │ │ +MemoryOrdering │ │ │ │ +'MO_AlignmentCheck │ │ │ │ +'MO_VF_Max │ │ │ │ +'MO_VF_Min │ │ │ │ +'MO_VU_Max │ │ │ │ +'MO_VU_Min │ │ │ │ +'MO_VS_Max │ │ │ │ +'MO_VS_Min │ │ │ │ +'MO_VF_Quot │ │ │ │ +'MO_VF_Mul │ │ │ │ +'MO_VF_Neg │ │ │ │ +'MO_VF_Sub │ │ │ │ +'MO_VF_Add │ │ │ │ +'MO_VF_Extract │ │ │ │ +'MO_VF_Insert │ │ │ │ +'MO_VF_Broadcast │ │ │ │ +'MO_VU_Rem │ │ │ │ +'MO_VU_Quot │ │ │ │ +'MO_VS_Neg │ │ │ │ +'MO_VS_Rem │ │ │ │ +'MO_VS_Quot │ │ │ │ +'MO_V_Mul │ │ │ │ +'MO_V_Sub │ │ │ │ +'MO_V_Add │ │ │ │ +'MO_V_Extract │ │ │ │ +'MO_V_Insert │ │ │ │ +'MO_V_Broadcast │ │ │ │ +'MO_FF_Conv │ │ │ │ +'MO_XX_Conv │ │ │ │ +'MO_UU_Conv │ │ │ │ +'MO_SS_Conv │ │ │ │ +'MO_FS_Truncate │ │ │ │ +'MO_SF_Round │ │ │ │ +'MO_RelaxedRead │ │ │ │ +'MO_FW_Bitcast │ │ │ │ +'MO_WF_Bitcast │ │ │ │ +'MO_S_Shr │ │ │ │ +'MO_U_Shr │ │ │ │ +'MO_F_Max │ │ │ │ +'MO_F_Min │ │ │ │ +'MO_F_Lt │ │ │ │ +'MO_F_Gt │ │ │ │ +'MO_F_Le │ │ │ │ +'MO_F_Ge │ │ │ │ +'MO_F_Ne │ │ │ │ +'MO_F_Eq │ │ │ │ +'MO_F_Quot │ │ │ │ +'MO_F_Mul │ │ │ │ +'MO_F_Neg │ │ │ │ +'MO_F_Sub │ │ │ │ +'MO_F_Add │ │ │ │ +'MO_U_Lt │ │ │ │ +'MO_U_Gt │ │ │ │ +'MO_U_Le │ │ │ │ +'MO_U_Ge │ │ │ │ +'MO_S_Lt │ │ │ │ +'MO_S_Gt │ │ │ │ +'MO_S_Le │ │ │ │ +'MO_S_Ge │ │ │ │ +'MO_U_Rem │ │ │ │ +'MO_U_Quot │ │ │ │ +'MO_S_Neg │ │ │ │ +'MO_S_Rem │ │ │ │ +'MO_S_Quot │ │ │ │ +'MO_S_MulMayOflo │ │ │ │ +'MO_VF_Shuffle │ │ │ │ +'MO_V_Shuffle │ │ │ │ +GHC.Cmm.MachOp │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +MO_S_MulMayOflo │ │ │ │ +MO_S_Quot │ │ │ │ +MO_S_Rem │ │ │ │ +MO_S_Neg │ │ │ │ +MO_U_Quot │ │ │ │ +MO_U_Rem │ │ │ │ +MO_S_Ge │ │ │ │ +MO_S_Le │ │ │ │ +MO_S_Gt │ │ │ │ +MO_S_Lt │ │ │ │ +MO_U_Ge │ │ │ │ +MO_U_Le │ │ │ │ +MO_U_Gt │ │ │ │ +MO_U_Lt │ │ │ │ +MO_F_Add │ │ │ │ +MO_F_Sub │ │ │ │ +MO_F_Neg │ │ │ │ +MO_F_Mul │ │ │ │ +MO_F_Quot │ │ │ │ +MO_F_Eq │ │ │ │ +MO_F_Ne │ │ │ │ +MO_F_Ge │ │ │ │ +MO_F_Le │ │ │ │ +MO_F_Gt │ │ │ │ +MO_F_Lt │ │ │ │ +MO_F_Min │ │ │ │ +MO_F_Max │ │ │ │ +MO_U_Shr │ │ │ │ +MO_S_Shr │ │ │ │ +MO_SF_Round │ │ │ │ +MO_FS_Truncate │ │ │ │ +MO_SS_Conv │ │ │ │ +MO_UU_Conv │ │ │ │ +MO_XX_Conv │ │ │ │ +MO_FF_Conv │ │ │ │ +MO_WF_Bitcast │ │ │ │ +MO_FW_Bitcast │ │ │ │ +MO_V_Broadcast │ │ │ │ +MO_V_Insert │ │ │ │ +MO_V_Extract │ │ │ │ +MO_V_Add │ │ │ │ +MO_V_Sub │ │ │ │ +MO_V_Mul │ │ │ │ +MO_VS_Quot │ │ │ │ +MO_VS_Rem │ │ │ │ +MO_VS_Neg │ │ │ │ +MO_VU_Quot │ │ │ │ +MO_VU_Rem │ │ │ │ +MO_V_Shuffle │ │ │ │ +MO_VF_Shuffle │ │ │ │ +MO_VF_Broadcast │ │ │ │ +MO_VF_Insert │ │ │ │ +MO_VF_Extract │ │ │ │ +MO_VF_Add │ │ │ │ +MO_VF_Sub │ │ │ │ +MO_VF_Neg │ │ │ │ +MO_VF_Mul │ │ │ │ +MO_VF_Quot │ │ │ │ +MO_VS_Min │ │ │ │ +MO_VS_Max │ │ │ │ +MO_VU_Min │ │ │ │ +MO_VU_Max │ │ │ │ +MO_VF_Min │ │ │ │ +MO_VF_Max │ │ │ │ +MO_RelaxedRead │ │ │ │ +MO_AlignmentCheck │ │ │ │ +MemOrderRelaxed │ │ │ │ +MemOrderAcquire │ │ │ │ +MemOrderRelease │ │ │ │ +MemOrderSeqCst │ │ │ │ +AMO_Nand │ │ │ │ +MO_F64_Pwr │ │ │ │ +MO_F64_Sin │ │ │ │ +MO_F64_Cos │ │ │ │ +MO_F64_Tan │ │ │ │ +MO_F64_Sinh │ │ │ │ +MO_F64_Cosh │ │ │ │ +MO_F64_Tanh │ │ │ │ +MO_F64_Asin │ │ │ │ +MO_F64_Acos │ │ │ │ +MO_F64_Atan │ │ │ │ +MO_F64_Asinh │ │ │ │ +MO_F64_Acosh │ │ │ │ +MO_F64_Atanh │ │ │ │ +MO_F64_Log │ │ │ │ +MO_F64_Log1P │ │ │ │ +MO_F64_Exp │ │ │ │ +MO_F64_ExpM1 │ │ │ │ +MO_F64_Fabs │ │ │ │ +MO_F64_Sqrt │ │ │ │ +MO_F32_Pwr │ │ │ │ +MO_F32_Sin │ │ │ │ +MO_F32_Cos │ │ │ │ +MO_F32_Tan │ │ │ │ +MO_F32_Sinh │ │ │ │ +MO_F32_Cosh │ │ │ │ +MO_F32_Tanh │ │ │ │ +MO_F32_Asin │ │ │ │ +MO_F32_Acos │ │ │ │ +MO_F32_Atan │ │ │ │ +MO_F32_Asinh │ │ │ │ +MO_F32_Acosh │ │ │ │ +MO_F32_Atanh │ │ │ │ +MO_F32_Log │ │ │ │ +MO_F32_Log1P │ │ │ │ +MO_F32_Exp │ │ │ │ +MO_F32_ExpM1 │ │ │ │ +MO_F32_Fabs │ │ │ │ +MO_F32_Sqrt │ │ │ │ +MO_I64_ToI │ │ │ │ +MO_I64_FromI │ │ │ │ +MO_W64_ToW │ │ │ │ +MO_W64_FromW │ │ │ │ +MO_x64_Neg │ │ │ │ +MO_x64_Add │ │ │ │ +MO_x64_Sub │ │ │ │ +MO_x64_Mul │ │ │ │ +MO_I64_Quot │ │ │ │ +MO_I64_Rem │ │ │ │ +MO_W64_Quot │ │ │ │ +MO_W64_Rem │ │ │ │ +MO_x64_And │ │ │ │ +MO_x64_Or │ │ │ │ +MO_x64_Xor │ │ │ │ +MO_x64_Not │ │ │ │ +MO_x64_Shl │ │ │ │ +MO_I64_Shr │ │ │ │ +MO_W64_Shr │ │ │ │ +MO_x64_Eq │ │ │ │ +MO_x64_Ne │ │ │ │ +MO_I64_Ge │ │ │ │ +MO_I64_Gt │ │ │ │ +MO_I64_Le │ │ │ │ +MO_I64_Lt │ │ │ │ +MO_W64_Ge │ │ │ │ +MO_W64_Gt │ │ │ │ +MO_W64_Le │ │ │ │ +MO_W64_Lt │ │ │ │ +MO_UF_Conv │ │ │ │ +MO_S_Mul2 │ │ │ │ +MO_S_QuotRem │ │ │ │ +MO_U_QuotRem │ │ │ │ +MO_U_QuotRem2 │ │ │ │ +MO_Add2 │ │ │ │ +MO_AddWordC │ │ │ │ +MO_SubWordC │ │ │ │ +MO_AddIntC │ │ │ │ +MO_SubIntC │ │ │ │ +MO_U_Mul2 │ │ │ │ +MO_Touch │ │ │ │ +MO_Prefetch_Data │ │ │ │ +MO_Memcpy │ │ │ │ +MO_Memset │ │ │ │ +MO_Memmove │ │ │ │ +MO_Memcmp │ │ │ │ +MO_PopCnt │ │ │ │ +MO_Pdep │ │ │ │ +MO_Pext │ │ │ │ +MO_BSwap │ │ │ │ +MO_BRev │ │ │ │ +MO_AcquireFence │ │ │ │ +MO_ReleaseFence │ │ │ │ +MO_SeqCstFence │ │ │ │ +MO_AtomicRMW │ │ │ │ +MO_AtomicRead │ │ │ │ +MO_AtomicWrite │ │ │ │ +MO_Cmpxchg │ │ │ │ +MO_Xchg │ │ │ │ +MO_SuspendThread │ │ │ │ +MO_ResumeThread │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:545:5-17|ty1 : _ │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Pwr │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Sin │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Cos │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Tan │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Sinh │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Cosh │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Tanh │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Asin │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Acos │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Atan │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Asinh │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Acosh │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Atanh │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Log │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Log1P │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Exp │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_ExpM1 │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Fabs │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Sqrt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Pwr │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Sin │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Cos │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Tan │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Sinh │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Cosh │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Tanh │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Asin │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Acos │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Atan │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Asinh │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Acosh │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Atanh │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Log │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Log1P │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Exp │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_ExpM1 │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Fabs │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Sqrt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_I64_ToI │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_I64_FromI │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_W64_ToW │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_W64_FromW │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_Neg │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_Add │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_Sub │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_Mul │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_I64_Quot │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_I64_Rem │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_W64_Quot │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_W64_Rem │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_And │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_Or │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_Xor │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_Not │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_Shl │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_I64_Shr │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_W64_Shr │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_Eq │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_Ne │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_I64_Ge │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_I64_Gt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_I64_Le │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_I64_Lt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_W64_Ge │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_W64_Gt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_W64_Le │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_W64_Lt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_UF_Conv │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_Mul2 │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_QuotRem │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_U_QuotRem │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_U_QuotRem2 │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Add2 │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_AddWordC │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_SubWordC │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_AddIntC │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_SubIntC │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_U_Mul2 │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Touch │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Prefetch_Data │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Memcpy │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Memset │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Memmove │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Memcmp │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_PopCnt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Pdep │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Pext │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Clz │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Ctz │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_BSwap │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_BRev │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_AcquireFence │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_ReleaseFence │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_SeqCstFence │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_AtomicRMW │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_AtomicRead │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_AtomicWrite │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Cmpxchg │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Xchg │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_SuspendThread │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_ResumeThread │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.AMO_Add │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.AMO_Sub │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.AMO_And │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.AMO_Nand │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.AMO_Or │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.AMO_Xor │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MemOrderRelaxed │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MemOrderAcquire │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MemOrderRelease │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MemOrderSeqCst │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Add │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Sub │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Eq │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Ne │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Mul │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_MulMayOflo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_Quot │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_Rem │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_Neg │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_U_Quot │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_U_Rem │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_Ge │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_Le │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_Gt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_Lt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_U_Ge │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_U_Le │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_U_Gt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_U_Lt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Add │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Sub │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Neg │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Mul │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Quot │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_FMA │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Eq │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Ne │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Ge │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Le │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Gt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Lt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Min │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Max │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_And │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Or │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Xor │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Not │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Shl │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_U_Shr │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_Shr │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_SF_Round │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_FS_Truncate │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_SS_Conv │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_UU_Conv │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_XX_Conv │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_FF_Conv │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_WF_Bitcast │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_FW_Bitcast │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_V_Broadcast │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_V_Insert │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_V_Extract │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_V_Add │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_V_Sub │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_V_Mul │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VS_Quot │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VS_Rem │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VS_Neg │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VU_Quot │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VU_Rem │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_V_Shuffle │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Shuffle │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Broadcast │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Insert │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Extract │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Add │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Sub │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Neg │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Mul │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Quot │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VS_Min │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VS_Max │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VU_Min │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VU_Max │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Min │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Max │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_RelaxedRead │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_AlignmentCheck │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.FMAdd │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.FMSub │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.FNMAdd │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.FNMSub │ │ │ │ +'V64_ARG_REGS │ │ │ │ +'V32_ARG_REGS │ │ │ │ +'V16_ARG_REGS │ │ │ │ +'SCALAR_ARG_REGS │ │ │ │ +'GP_ARG_REGS │ │ │ │ +GlobalArgRegs │ │ │ │ +'CmmGlobal │ │ │ │ +'CmmLocal │ │ │ │ +'GlobalRegUse │ │ │ │ +GlobalRegUse │ │ │ │ +'LongReg │ │ │ │ +'DoubleReg │ │ │ │ +'FloatReg │ │ │ │ +'VanillaReg │ │ │ │ +'PicBaseReg │ │ │ │ +'UnwindReturnReg │ │ │ │ +'BaseReg │ │ │ │ +'GCEnter1 │ │ │ │ +'EagerBlackholeInfo │ │ │ │ +'HpAlloc │ │ │ │ +'CurrentNursery │ │ │ │ +'CurrentTSO │ │ │ │ +GlobalReg │ │ │ │ +'LocalReg │ │ │ │ +LocalReg │ │ │ │ +GHC.Cmm.Reg │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +LocalReg │ │ │ │ +VanillaReg │ │ │ │ +FloatReg │ │ │ │ +DoubleReg │ │ │ │ +LongReg │ │ │ │ +CurrentTSO │ │ │ │ +CurrentNursery │ │ │ │ +EagerBlackholeInfo │ │ │ │ +GCEnter1 │ │ │ │ +UnwindReturnReg │ │ │ │ +PicBaseReg │ │ │ │ +compiler/GHC/Cmm/Reg.hs:261:13-14|case │ │ │ │ +compiler/GHC/Cmm/Reg.hs:261:13-14|case │ │ │ │ +compiler/GHC/Cmm/Reg.hs:261:13-14|case │ │ │ │ +compiler/GHC/Cmm/Reg.hs:261:13-14|case │ │ │ │ +compiler/GHC/Cmm/Reg.hs:261:13-14|case │ │ │ │ +compiler/GHC/Cmm/Reg.hs:261:13-14|case │ │ │ │ +compiler/GHC/Cmm/Reg.hs:261:13-14|case │ │ │ │ +globalRegUse_type = │ │ │ │ +globalRegUse_reg = │ │ │ │ +GlobalRegUse { │ │ │ │ +CmmLocal │ │ │ │ +CmmGlobal │ │ │ │ +compiler/GHC/Cmm/Reg.hs:93:14-15|case │ │ │ │ +compiler/GHC/Cmm/Reg.hs:93:14-15|case │ │ │ │ +GP_ARG_REGS │ │ │ │ +SCALAR_ARG_REGS │ │ │ │ +V16_ARG_REGS │ │ │ │ +V32_ARG_REGS │ │ │ │ +V64_ARG_REGS │ │ │ │ +CurrentTSO │ │ │ │ +CurrentNursery │ │ │ │ +stg_EAGER_BLACKHOLE_info │ │ │ │ +stg_gc_enter_1 │ │ │ │ +stg_gc_fun │ │ │ │ +UnwindReturnReg │ │ │ │ +PicBaseReg │ │ │ │ +_locVar_ │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.GP_ARG_REGS │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.SCALAR_ARG_REGS │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.V16_ARG_REGS │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.V32_ARG_REGS │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.V64_ARG_REGS │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.CmmLocal │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.CmmGlobal │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.GlobalRegUse │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.VanillaReg │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.FloatReg │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.DoubleReg │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.LongReg │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.XmmReg │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.YmmReg │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.ZmmReg │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.Sp │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.SpLim │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.Hp │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.HpLim │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.CCCS │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.CurrentTSO │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.CurrentNursery │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.HpAlloc │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.EagerBlackholeInfo │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.GCEnter1 │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.GCFun │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.BaseReg │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.MachSp │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.UnwindReturnReg │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.PicBaseReg │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.LocalReg │ │ │ │ +'OptCoercionOpts │ │ │ │ +OptCoercionOpts │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +warnPprTrace │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ pprPanic │ │ │ │ -coercionKind │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +warnPprTrace │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +pprPanic │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ assertPpr │ │ │ │ -coercion role = │ │ │ │ -RHS ty = │ │ │ │ -LHS ty = │ │ │ │ -Coercion = │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ assertPpr │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ assertPpr │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -kind_co_lkind │ │ │ │ -kind_co: │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +callStackDoc │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ assertPpr │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +co2 kind │ │ │ │ +co1 kind │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +callStackDoc │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ assertPpr │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +callStackDoc │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ +GHC.Core.Coercion.Opt │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ assertPpr │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +in_co2 kind │ │ │ │ +in_co1 kind │ │ │ │ +opt_trans_rule │ │ │ │ +opt_transList │ │ │ │ +Found role: │ │ │ │ +Expected role: │ │ │ │ +Found role: │ │ │ │ +Expected role: │ │ │ │ +Found role: │ │ │ │ +Expected role: │ │ │ │ +compiler/GHC/Core/Coercion/Opt.hs:(337,5)-(352,64)|case │ │ │ │ +opt_co4 sees a phantom! │ │ │ │ +opt_co: not in scope │ │ │ │ +opt_univ fell into a hole │ │ │ │ +out_role: │ │ │ │ +in_role: │ │ │ │ +out_ty2: │ │ │ │ +out_ty1: │ │ │ │ +optCoercion: reflexive but not refl │ │ │ │ +SimpleNodeDetails │ │ │ │ +NodeDetails │ │ │ │ +WithTailUsageDetails │ │ │ │ +WithUsageDetails │ │ │ │ +TailUsageDetails │ │ │ │ +UsageDetails │ │ │ │ +'ManyOccL │ │ │ │ +'OneOccL │ │ │ │ +LocalOcc │ │ │ │ +'DoBinderSwap │ │ │ │ +'NoBinderSwap │ │ │ │ +BinderSwapDecision │ │ │ │ +'OccVanilla │ │ │ │ +'OccScrut │ │ │ │ +GHC.Core.Opt.OccurAnal │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +lo_int_cxt │ │ │ │ +compiler/GHC/Core/Opt/OccurAnal.hs:1446:17-58|record update │ │ │ │ +compiler/GHC/Core/Opt/OccurAnal.hs │ │ │ │ +GHC.Core.Opt.OccurAnal │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +warnPprTrace │ │ │ │ +compiler/GHC/Core/Opt/OccurAnal.hs │ │ │ │ +GHC.Core.Opt.OccurAnal │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/Opt/OccurAnal.hs │ │ │ │ +GHC.Core.Opt.OccurAnal │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +compiler/GHC/Core/Opt/OccurAnal.hs │ │ │ │ +GHC.Core.Opt.OccurAnal │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ assertPpr │ │ │ │ -mkCoCast │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Core/Opt/OccurAnal.hs │ │ │ │ +GHC.Core.Opt.OccurAnal │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -ty_co_subst bad roles │ │ │ │ -ty_co_subst: covar is not almost devoid │ │ │ │ -mkAxInstCo │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +warnPprTrace │ │ │ │ +ManyOccL │ │ │ │ +occScrut │ │ │ │ +occVanilla │ │ │ │ +ud_z_tail │ │ │ │ +active_rule_fvs = │ │ │ │ +simple = │ │ │ │ +ok_type: │ │ │ │ +Lost join point │ │ │ │ +reOrderNodes │ │ │ │ +compiler/GHC/Core/Opt/OccurAnal.hs:1455:17-56|record update │ │ │ │ +compiler/GHC/Core/Opt/OccurAnal.hs:(1412,9)-(1414,69)|case │ │ │ │ +compiler/GHC/Core/Opt/OccurAnal.hs:(1134,1)-(1180,72)|function occAnalRec │ │ │ │ +mkLoopBreakerNodes │ │ │ │ +Glomming in │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.SND │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.ND │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.WTUD │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.WUD │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.TUD │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.UD │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.OccEnv │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.OneOccL │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.ManyOccL │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.NoBinderSwap │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.DoBinderSwap │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.OccRhs │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.OccScrut │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.OccVanilla │ │ │ │ +GHC.Core.Seq │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +GHC.Data.FiniteMap │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +'FlatBag │ │ │ │ +'TupleFlatBag │ │ │ │ +'UnitFlatBag │ │ │ │ +'EmptyFlatBag │ │ │ │ +GHC.Data.FlatBag │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +foldl1: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.FlatBag.EmptyFlatBag │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.FlatBag.UnitFlatBag │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.FlatBag.TupleFlatBag │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.FlatBag.FlatBag │ │ │ │ +'SizedSeq │ │ │ │ +SizedSeq │ │ │ │ +GHC.Data.SizedSeq │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +SizedSeq │ │ │ │ +foldr1: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.SizedSeq.SizedSeq │ │ │ │ +'SmallMutableArray │ │ │ │ +SmallMutableArray │ │ │ │ +'SmallArray │ │ │ │ +SmallArray │ │ │ │ +GHC.Data.SmallArray │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +SmallArray: internal error, uninitialised elements │ │ │ │ +compiler/GHC/Data/SmallArray.hs │ │ │ │ +GHC.Data.SmallArray │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Data/SmallArray.hs │ │ │ │ +GHC.Data.SmallArray │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -buildKindCoercion │ │ │ │ -orig_ty2: │ │ │ │ -orig_ty1: │ │ │ │ -liftCoSubstWith │ │ │ │ -extendLiftingContextEx │ │ │ │ -liftCoSubstWithExX │ │ │ │ -liftCoSubstWithExU │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +undefined │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.SmallArray.SmallMutableArray │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.SmallArray.SmallArray │ │ │ │ +'StgInfoTable │ │ │ │ +StgInfoTable │ │ │ │ +GHC.Exts.Heap.InfoTable.Types │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +srtlen = │ │ │ │ +nptrs = │ │ │ │ +entry = │ │ │ │ +StgInfoTable { │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Exts.Heap.InfoTable.Types.StgInfoTable │ │ │ │ +GHC.Iface.Recomp.Binary │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +compiler/GHC/Iface/Recomp/Binary.hs │ │ │ │ +GHC.Iface.Recomp.Binary │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +'SptEntry │ │ │ │ +SptEntry │ │ │ │ +GHC.Types.SptEntry │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion.hs │ │ │ │ -GHC.Core.Coercion │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.SptEntry.SptEntry │ │ │ │ +MonadUniqDSM │ │ │ │ +UniqDSMT │ │ │ │ +'C:MonadGetUnique │ │ │ │ +MonadGetUnique │ │ │ │ +DUniqSupply │ │ │ │ +GHC.Types.Unique.DSM │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Coercion.LC │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Coercion.NS_Done │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Coercion.NS_Abort │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Coercion.NS_Step │ │ │ │ -'BuiltInSynFamily │ │ │ │ -BuiltInSynFamily │ │ │ │ -'BuiltInFamRew │ │ │ │ -'BIF_Rewrite │ │ │ │ -BuiltInFamRewrite │ │ │ │ -'BIF_Interact │ │ │ │ -'BranchedAxiom │ │ │ │ -'BuiltInFamInj │ │ │ │ -'UnbranchedAxiom │ │ │ │ -CoAxiomRule │ │ │ │ -BuiltInFamInjectivity │ │ │ │ -'CoAxiom │ │ │ │ -'MkBranches │ │ │ │ -Branches │ │ │ │ -'CoAxBranch │ │ │ │ -CoAxBranch │ │ │ │ -'Unbranched │ │ │ │ -'Branched │ │ │ │ -BranchFlag │ │ │ │ -GHC.Core.Coercion.Axiom │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Unique.DSM.C:MonadUniqDSM │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Unique.DSM.C:MonadGetUnique │ │ │ │ +BreakArray │ │ │ │ +GHCi.BreakArray │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Axiom.hs │ │ │ │ -GHC.Core.Coercion.Axiom │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.BreakArray.BA │ │ │ │ +C_ffi_type │ │ │ │ +C_ffi_cif │ │ │ │ +'FFIUInt64 │ │ │ │ +'FFIUInt32 │ │ │ │ +'FFIUInt16 │ │ │ │ +'FFIUInt8 │ │ │ │ +'FFISInt64 │ │ │ │ +'FFISInt32 │ │ │ │ +'FFISInt16 │ │ │ │ +'FFISInt8 │ │ │ │ +'FFIDouble │ │ │ │ +'FFIFloat │ │ │ │ +'FFIPointer │ │ │ │ +'FFIVoid │ │ │ │ +GHCi.FFI │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -get Role │ │ │ │ -compiler/GHC/Core/Coercion/Axiom.hs │ │ │ │ -GHC.Core.Coercion.Axiom │ │ │ │ +FFIPointer │ │ │ │ +FFIFloat │ │ │ │ +FFIDouble │ │ │ │ +FFISInt8 │ │ │ │ +FFISInt16 │ │ │ │ +FFISInt32 │ │ │ │ +FFISInt64 │ │ │ │ +FFIUInt8 │ │ │ │ +FFIUInt16 │ │ │ │ +FFIUInt32 │ │ │ │ +FFIUInt64 │ │ │ │ +libraries/ghci/GHCi/FFI.hsc │ │ │ │ +GHCi.FFI │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -CoAxiomRule │ │ │ │ -CoAxiomRule │ │ │ │ -compiler/GHC/Core/Coercion/Axiom.hs │ │ │ │ -GHC.Core.Coercion.Axiom │ │ │ │ + res ty: │ │ │ │ +(arg tys: │ │ │ │ +unknown error: │ │ │ │ +invalid type description (FFI_BAD_TYPEDEF) │ │ │ │ +invalid ABI (FFI_BAD_ABI) │ │ │ │ +prepForeignCallFailed: │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFIVoid │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFIPointer │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFIFloat │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFIDouble │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFISInt8 │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFISInt16 │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFISInt32 │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFISInt64 │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFIUInt8 │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFIUInt16 │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFIUInt32 │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFIUInt64 │ │ │ │ +'ResolvedBCO │ │ │ │ +'ResolvedBCORef │ │ │ │ +'ResolvedBCOPtrBCO │ │ │ │ +'ResolvedBCOPtrBreakArray │ │ │ │ +'ResolvedBCOPtr │ │ │ │ +'ResolvedBCOStaticPtr │ │ │ │ +ResolvedBCOPtr │ │ │ │ +ResolvedBCO │ │ │ │ +'BCOByteArray │ │ │ │ +BCOByteArray │ │ │ │ +GHCi.ResolvedBCO │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Axiom.hs │ │ │ │ -GHC.Core.Coercion.Axiom │ │ │ │ +BCOByteArray Word16 │ │ │ │ +BCOByteArray Word16 │ │ │ │ +BCOByteArray Word16 │ │ │ │ +BCOByteArray Word │ │ │ │ +BCOByteArray Word │ │ │ │ +BCOByteArray Word │ │ │ │ +ResolvedBCORef │ │ │ │ +ResolvedBCOPtr │ │ │ │ +ResolvedBCOStaticPtr │ │ │ │ +ResolvedBCOPtrBCO │ │ │ │ +ResolvedBCOPtrBreakArray │ │ │ │ +resolvedBCOPtrs = │ │ │ │ +BCOByteArray Word │ │ │ │ +resolvedBCOLits = │ │ │ │ +BCOByteArray Word │ │ │ │ +resolvedBCOBitmap = │ │ │ │ +BCOByteArray Word16 │ │ │ │ +resolvedBCOInstrs = │ │ │ │ +resolvedBCOArity = │ │ │ │ +resolvedBCOIsLE = │ │ │ │ +ResolvedBCO { │ │ │ │ +libraries/ghci/GHCi/ResolvedBCO.hs │ │ │ │ +GHCi.ResolvedBCO │ │ │ │ ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -representational │ │ │ │ -CoAxBranch │ │ │ │ -cab_eta_tvs │ │ │ │ -cab_roles │ │ │ │ -cab_incomps │ │ │ │ -GHC.Core.Coercion.Axiom.CoAxBranch │ │ │ │ +undefined │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.ResolvedBCO.ResolvedBCORef │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.ResolvedBCO.ResolvedBCOPtr │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.ResolvedBCO.ResolvedBCOStaticPtr │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.ResolvedBCO.ResolvedBCOPtrBCO │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.ResolvedBCO.ResolvedBCOPtrBreakArray │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.ResolvedBCO.ResolvedBCO │ │ │ │ +ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.ResolvedBCO.BCOByteArray │ │ │ │ +ParseResult │ │ │ │ +'PRState │ │ │ │ +Distribution.Fields.ParseResult │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Unknown fatal error │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.ParseResult.PRState │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'ModuleName │ │ │ │ +Distribution.ModuleName.ModuleName │ │ │ │ +ModuleName │ │ │ │ +ModuleName │ │ │ │ +Distribution.ModuleName │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Legacy cabal file │ │ │ │ +Scanned and parsed cabal-versions don't match │ │ │ │ +Duplicate common stanza: │ │ │ │ +Arg: acc' │ │ │ │ +Type: BuildInfo │ │ │ │ +In module `Distribution.PackageDescription.Parsec' │ │ │ │ +Arg: acc' │ │ │ │ +Type: UnqualComponentName │ │ │ │ +In module `Distribution.PackageDescription.Parsec' │ │ │ │ +Invalid source-repository kind │ │ │ │ +Ignoring section: │ │ │ │ +Ignoring trailing fields after sections: │ │ │ │ +`else` section has section arguments │ │ │ │ +These flags are used without having been defined: │ │ │ │ +UTF8 encoding problem at byte offset │ │ │ │ +Unsupported cabal format version in cabal-version field: │ │ │ │ +OldSyntax │ │ │ │ +NewSyntax │ │ │ │ +cabal-version should be at the beginning of the file starting with spec version 2.2. │ │ │ │ +Current cabal-version values are listed at https://cabal.readthedocs.io/en/stable/file-format-changelog.html. │ │ │ │ +Current cabal-version values are listed at https://cabal.readthedocs.io/en/stable/file-format-changelog.html. │ │ │ │ +SectionS │ │ │ │ +'SectionS │ │ │ │ +FromBuildInfo │ │ │ │ +'C:FromBuildInfo │ │ │ │ +'OldSyntax │ │ │ │ +'NewSyntax │ │ │ │ +invalid subsection │ │ │ │ +Invalid name │ │ │ │ +Undefined common stanza imported: │ │ │ │ +Unknown field: import. Common stanza imports should be at the top of the enclosing section │ │ │ │ +Unknown field: import. You should set cabal-version: 2.2 or larger to use common stanzas │ │ │ │ +build-depends │ │ │ │ +unexpected input to 'toExe' │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/PackageDescription/Parsec.hs │ │ │ │ +Distribution.PackageDescription.Parsec │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +cabal-version │ │ │ │ +A package using 'cabal-version: │ │ │ │ +' must use section syntax. See the Cabal user guide for details. │ │ │ │ +A package using section syntax must specify at least │ │ │ │ +'cabal-version: >= 1.2'. │ │ │ │ +invalid subsection "elif". You should set cabal-version: 2.2 or larger to use elif-conditionals. │ │ │ │ +'source-repository' requires exactly one argument │ │ │ │ +source-repository │ │ │ │ +custom-setup │ │ │ │ +Benchmark │ │ │ │ +available benchmark types are: │ │ │ │ +benchmark │ │ │ │ +Test suite │ │ │ │ +available test types are: │ │ │ │ +is not present in all conditional branches. The │ │ │ │ + is missing required field "type" or the field │ │ │ │ +is not present in all conditional branches. │ │ │ │ + is missing required field "main-is" or the field │ │ │ │ +test-suite │ │ │ │ +executable │ │ │ │ +Foreign library │ │ │ │ + is missing required field "type" or the field is not present in all conditional branches. The available test types are: │ │ │ │ +foreign-library │ │ │ │ +Multiple main libraries; have you forgotten to specify a name for an internal library? │ │ │ │ +name required │ │ │ │ +Ignoring section: common. You should set cabal-version: 2.2 or larger to use common stanzas. │ │ │ │ +Since cabal-version: 1.24 specifying custom-setup section is mandatory │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.Parsec.OldSyntax │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.Parsec.NewSyntax │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.Parsec.C:FromBuildInfo │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.Parsec.SectionS │ │ │ │ +name: reheat │ │ │ │ +version: 0.1.5 │ │ │ │ +cabal-version: >=1.8 │ │ │ │ +build-type: Simple │ │ │ │ +license: GPL │ │ │ │ +license-file: /home/palo/dev/haskell-workspace/playground/reheat/gpl-3.0.txt │ │ │ │ +copyright: GPL │ │ │ │ +maintainer: Ingolf Wagner │ │ │ │ +stability: experimental │ │ │ │ +homepage: h │ │ │ │ +/home/palo/dev/haskell-workspace/playground/reheat/gpl-3.0.txt │ │ │ │ +name: reheat │ │ │ │ +version: 0.1.4 │ │ │ │ +cabal-version: >=1.8 │ │ │ │ +build-type: Simple │ │ │ │ +license: GPL │ │ │ │ +license-file: /home/palo/dev/haskell-workspace/playground/reheat/gpl-3.0.txt │ │ │ │ +copyright: GPL │ │ │ │ +maintainer: Ingolf Wagner │ │ │ │ +stability: experimental │ │ │ │ +homepage: h │ │ │ │ +name: wai-middleware-hmac-client │ │ │ │ +version: 0.1.0.2 │ │ │ │ +license: BSD3 │ │ │ │ +license-file: LICENSE │ │ │ │ +author: Christopher Reichert │ │ │ │ +maintainer: creichert07@gmail.com │ │ │ │ +copyright: (c) 2015, Christo │ │ │ │ +name: wai-middleware-hmac-client │ │ │ │ +version: 0.1.0.1 │ │ │ │ +license: BSD3 │ │ │ │ +license-file: LICENSE │ │ │ │ +author: Christopher Reichert │ │ │ │ +maintainer: creichert07@gmail.com │ │ │ │ +copyright: (c) 2015, Christo │ │ │ │ +cabal-version: 2 │ │ │ │ +name: zsyntax │ │ │ │ +version: 0.2.0.0 │ │ │ │ +description: An automated theorem prover for Zsyntax, a │ │ │ │ + logical calculus for molecular biology inspired by linear logic, │ │ │ │ + that can be used to automatically verify biological │ │ │ │ +name: streaming-bracketed │ │ │ │ +version: 0.1.0.1 │ │ │ │ +synopsis: A resource management decorator for "streaming". │ │ │ │ +description: This package provides a decorator for the Stream type from │ │ │ │ + "stream │ │ │ │ +cabal-version: 2.0 │ │ │ │ +cabal-version: 2 │ │ │ │ +name: streaming-bracketed │ │ │ │ +version: 0.1.0.0 │ │ │ │ +synopsis: A resource management decorator for "streaming". │ │ │ │ +description: This package provides a decorator for the Stream type from │ │ │ │ + the "st │ │ │ │ +Name: nat │ │ │ │ +Version: 0.1 │ │ │ │ +Description: Implementation of natural numbers and integers by a binary │ │ │ │ + representation. The implementation is supposed to be lazy and │ │ │ │ + │ │ │ │ +-- Initial data-list-zigzag.cabal generated by cabal init. For further │ │ │ │ +-- documentation, see http://haskell.org/cabal/users-guide/ │ │ │ │ +name: data-list-zigzag │ │ │ │ +version: 0.1.1.1 │ │ │ │ +synopsis: A list but with a balanced en │ │ │ │ +name: data-foldapp │ │ │ │ +version: 0.1.1.0 │ │ │ │ +synopsis: Fold function applications. Framework for variadic functions. │ │ │ │ +description: Fold function applications. Framework for variadic functions. │ │ │ │ +homepage: ht │ │ │ │ +-- Initial control-dotdotdot.cabal generated by cabal init. For further │ │ │ │ +-- documentation, see http://haskell.org/cabal/users-guide/ │ │ │ │ +name: control-dotdotdot │ │ │ │ +version: 0.1.0.1 │ │ │ │ +synopsis: Haskell operator │ │ │ │ + │ │ │ │ +100000000 │ │ │ │ +1000000000 │ │ │ │ +Name: SGplus │ │ │ │ +Version: 1.1 │ │ │ │ +Synopsis: (updated) Small geometry library for dealing with vectors and collision detection │ │ │ │ +License: BSD3 │ │ │ │ +License-file: LICENSE │ │ │ │ +Author: Neil Brown │ │ │ │ +Maintainer: │ │ │ │ +cabal-version: │ │ │ │ + fast-downward │ │ │ │ +version: │ │ │ │ + 0.1.1.0 │ │ │ │ +build-type: │ │ │ │ + Simple │ │ │ │ +synopsis: │ │ │ │ + Solve classical planning problems (STRIPS/SAS+) using Haskell & Fast Downward. │ │ │ │ +description: │ │ │ │ + @fast-downward@ is a library for modelling classical planning probl │ │ │ │ +cabal-version: │ │ │ │ + fast-downward │ │ │ │ +version: │ │ │ │ + 0.1.0.1 │ │ │ │ +build-type: │ │ │ │ + Simple │ │ │ │ +synopsis: │ │ │ │ + Solve classical planning problems (STRIPS/SAS+) using Haskell & Fast Downward. │ │ │ │ +description: │ │ │ │ + @fast-downward@ is a library for modelling classical planning probl │ │ │ │ +cabal-version: │ │ │ │ + fast-downward │ │ │ │ +version: │ │ │ │ + 0.1.0.0 │ │ │ │ +x-revision: │ │ │ │ +build-type: │ │ │ │ + Simple │ │ │ │ +synopsis: │ │ │ │ + Solve classical planning problems (STRIPS/SAS+) using Haskell & Fast Downward. │ │ │ │ +description: │ │ │ │ + @fast-downward@ is a library for mode │ │ │ │ +1.2.03.0 │ │ │ │ +cabal-version: │ │ │ │ + fast-downward │ │ │ │ +version: │ │ │ │ + 0.1.0.0 │ │ │ │ +build-type: │ │ │ │ + Simple │ │ │ │ +synopsis: │ │ │ │ + Solve classical planning problems (STRIPS/SAS+) using Haskell & Fast Downward. │ │ │ │ +description: │ │ │ │ + @fast-downward@ is a library for modelling classical planning probl │ │ │ │ +0.2017.2.18 │ │ │ │ +0.2017.02.18 │ │ │ │ +name: MiniAgda │ │ │ │ +version: 0.2017.02.18 │ │ │ │ +build-type: Simple │ │ │ │ +cabal-version: >= 1.22 │ │ │ │ +license: OtherLicense │ │ │ │ +license-file: LICENSE │ │ │ │ +author: Andreas Abel and Karl Mehltretter │ │ │ │ +maintainer: Andreas Abel = 1.8 │ │ │ │ +license: OtherLicense │ │ │ │ +license-file: LICENSE │ │ │ │ +author: │ │ │ │ +0.2017.5.2 │ │ │ │ +0.2017.05.02 │ │ │ │ +name: Sit │ │ │ │ +version: 0.2017.05.02 │ │ │ │ +build-type: Simple │ │ │ │ +cabal-version: >= 1.8 │ │ │ │ +license: OtherLicense │ │ │ │ +license-file: LICENSE │ │ │ │ +author: Andreas Abel │ │ │ │ +maintainer: Andreas Abel │ │ │ │ +0.2017.5.1 │ │ │ │ +0.2017.05.01 │ │ │ │ +name: Sit │ │ │ │ +version: 0.2017.05.01 │ │ │ │ +build-type: Simple │ │ │ │ +cabal-version: >= 1.8 │ │ │ │ +license: OtherLicense │ │ │ │ +license-file: LICENSE │ │ │ │ +author: Andreas Abel │ │ │ │ +maintainer: Andreas Abel │ │ │ │ +0.2017.2.26 │ │ │ │ +0.2017.02.26 │ │ │ │ +name: Sit │ │ │ │ +version: 0.2017.02.26 │ │ │ │ +build-type: Simple │ │ │ │ +cabal-version: >= 1.8 │ │ │ │ +license: OtherLicense │ │ │ │ +license-file: LICENSE │ │ │ │ +author: Anonymous │ │ │ │ +maintainer: Anonymous │ │ │ │ +homepage: NONE │ │ │ │ +category: Dependent │ │ │ │ +name: hw-prim-bits │ │ │ │ +version: 0.1.0.1 │ │ │ │ +synopsis: Primitive support for bit manipulation │ │ │ │ +description: Please see README.md │ │ │ │ +homepage: https://github.com/githubuser/hw-prim-bits#readme │ │ │ │ +flag(sse42) │ │ │ │ +name: hw-prim-bits │ │ │ │ +version: 0.1.0.0 │ │ │ │ +synopsis: Primitive support for bit manipulation │ │ │ │ +description: Please see README.md │ │ │ │ +homepage: https://github.com/githubuser/hw-prim-bits#readme │ │ │ │ +license: │ │ │ │ +name: wordchoice │ │ │ │ +version: 0.1.0.3 │ │ │ │ +x-revision: 1 │ │ │ │ +synopsis: Get word counts and distributions │ │ │ │ +description: A command line tool to compute the word distribution from various types of document, converting to te │ │ │ │ +name: wordchoice │ │ │ │ +version: 0.1.0.3 │ │ │ │ +synopsis: Get word counts and distributions │ │ │ │ +description: A command line tool to compute the word distribution from various types of document, converting to text with pandoc. │ │ │ │ +name: wordchoice │ │ │ │ +version: 0.1.0.2 │ │ │ │ +x-revision: 1 │ │ │ │ +synopsis: Get word counts and distributions │ │ │ │ +description: A command line tool to compute the word distribution from various types of document, converting to te │ │ │ │ +name: wordchoice │ │ │ │ +version: 0.1.0.2 │ │ │ │ +synopsis: Get word counts and distributions │ │ │ │ +description: A command line tool to compute the word distribution from various types of document, converting to text with pandoc. │ │ │ │ +name: wordchoice │ │ │ │ +version: 0.1.0.1 │ │ │ │ +x-revision: 1 │ │ │ │ +synopsis: Get word counts and distributions │ │ │ │ +description: A command line tool to compute the word distribution from various types of document, converting to te │ │ │ │ +name: wordchoice │ │ │ │ +version: 0.1.0.1 │ │ │ │ +synopsis: Get word counts and distributions │ │ │ │ +description: A command line tool to compute the word distribution from various types of document, converting to text with pandoc. │ │ │ │ +name: brainheck │ │ │ │ +version: 0.1.0.2 │ │ │ │ +x-revision: 3 │ │ │ │ +synopsis: Brainh*ck interpreter in haskell │ │ │ │ +description: Brainh*ck interpreter written in haskell and taking advantage of many prominent libraries │ │ │ │ +homepage: │ │ │ │ +name: brainheck │ │ │ │ +version: 0.1.0.2 │ │ │ │ +x-revision: 2 │ │ │ │ +synopsis: Brainh*ck interpreter in haskell │ │ │ │ +description: Brainh*ck interpreter written in haskell and taking advantage of many prominent libraries │ │ │ │ +homepage: │ │ │ │ +name: brainheck │ │ │ │ +version: 0.1.0.2 │ │ │ │ +x-revision: 1 │ │ │ │ +synopsis: Brainh*ck interpreter in haskell │ │ │ │ +description: Brainh*ck interpreter written in haskell and taking advantage of many prominent libraries │ │ │ │ +homepage: │ │ │ │ +flag(llvm-fast) │ │ │ │ +name: brainheck │ │ │ │ +version: 0.1.0.2 │ │ │ │ +synopsis: Brainh*ck interpreter in haskell │ │ │ │ +description: Brainh*ck interpreter written in haskell and taking advantage of many prominent libraries │ │ │ │ +homepage: https://gi │ │ │ │ +-- Initial hblas.cabal generated by cabal init. For further │ │ │ │ +-- documentation, see http://haskell.org/cabal/users-guide/ │ │ │ │ +-- The name of the package. │ │ │ │ +name: hblas │ │ │ │ +-- The package version. See the Haskell package versioning policy (PVP) │ │ │ │ +-- Initial hblas.cabal generated by cabal init. For further │ │ │ │ +-- documentation, see http://haskell.org/cabal/users-guide/ │ │ │ │ +-- The name of the package. │ │ │ │ +name: hblas │ │ │ │ +-- The package version. See the Haskell package versioning policy (PVP) │ │ │ │ +-- Initial hblas.cabal generated by cabal init. For further │ │ │ │ +-- documentation, see http://haskell.org/cabal/users-guide/ │ │ │ │ +-- The name of the package. │ │ │ │ +name: hblas │ │ │ │ +-- The package version. See the Haskell package versioning policy (PVP) │ │ │ │ +other modules: │ │ │ │ +name: shelltestrunner │ │ │ │ +-- sync with README.md, ANNOUNCE: │ │ │ │ +version: 1.3 │ │ │ │ +category: Testing │ │ │ │ +synopsis: A tool for testing command-line programs. │ │ │ │ +description: │ │ │ │ + shelltestrunner is a cross-platform tool for testing command-line │ │ │ │ + program │ │ │ │ +build depends: │ │ │ │ +Name: smartword │ │ │ │ +Synopsis: Web based flash card for Word Smart I and II vocabularies │ │ │ │ +Version: 0.0.0.5 │ │ │ │ +Homepage: http://kyagrd.dyndns.org/~kyagrd/project/smartword/ │ │ │ │ +Category: Web,Education │ │ │ │ +License: │ │ │ │ +name: phasechange │ │ │ │ +category: Data │ │ │ │ +version: 0.1 │ │ │ │ +author: G │ │ │ │ +bor Lehel │ │ │ │ +maintainer: G │ │ │ │ +bor Lehel │ │ │ │ +homepage: http://github.com/glehel/phasechange │ │ │ │ +copyright: Copyright (C) 2012 G │ │ │ │ +bor Lehel │ │ │ │ +license: │ │ │ │ +name: metric │ │ │ │ +version: 0.2.0 │ │ │ │ +synopsis: Metric spaces. │ │ │ │ +license: MIT │ │ │ │ +license-file: LICENSE │ │ │ │ +author: Vikram Verma │ │ │ │ +maintainer: me@vikramverma.com │ │ │ │ +category: Data │ │ │ │ +build-type: │ │ │ │ +test-suite "metric-tests:" │ │ │ │ +test-suite metric-tests: │ │ │ │ +name: metric │ │ │ │ +version: 0.1.4 │ │ │ │ +synopsis: Metric spaces. │ │ │ │ +license: MIT │ │ │ │ +license-file: LICENSE │ │ │ │ +author: Vikram Verma │ │ │ │ +maintainer: me@vikramverma.com │ │ │ │ +category: Data │ │ │ │ +build-type: │ │ │ │ +name: ds-kanren │ │ │ │ +version: 0.2.0.1 │ │ │ │ +synopsis: A subset of the miniKanren language │ │ │ │ +description: │ │ │ │ + ds-kanren is an implementation of the language. │ │ │ │ +license: MIT │ │ │ │ +license-file: │ │ │ │ +name: ds-kanren │ │ │ │ +version: 0.2.0.0 │ │ │ │ +synopsis: A subset of the miniKanren language │ │ │ │ +description: │ │ │ │ + ds-kanren is an implementation of the language. │ │ │ │ + == What's in ds-kanren? │ │ │ │ +Name: ixset │ │ │ │ +Version: 1.0.4 │ │ │ │ +Synopsis: Efficient relational queries on Haskell sets. │ │ │ │ +Description: │ │ │ │ + Create and query sets that are indexed by multiple indices. │ │ │ │ +License: BSD3 │ │ │ │ +License-file: COPYING │ │ │ │ +Name: vacuum-opengl │ │ │ │ +Version: 0.0.1 │ │ │ │ +Synopsis: Visualize live Haskell data structures using vacuum, graphviz and OpenGL. │ │ │ │ +Description: │ │ │ │ +Visualize live Haskell data structures using vacuum, graphviz and OpenGL. │ │ │ │ +Name: vacuum-opengl │ │ │ │ +Version: 0.0 │ │ │ │ +Synopsis: Visualize live Haskell data structures using vacuum, graphviz and OpenGL. │ │ │ │ +Description: │ │ │ │ +Visualize live Haskell data structures using vacuum, graphviz and OpenGL. │ │ │ │ +unknown-section │ │ │ │ + default- extensions: │ │ │ │ +name: control-monad-exception-mtl │ │ │ │ +version: 0.10.3 │ │ │ │ +Cabal-Version: >= 1.10 │ │ │ │ +build-type: Simple │ │ │ │ +license: PublicDomain │ │ │ │ +author: Pepe Iborra │ │ │ │ +maintainer: pepeiborra@gmail.com │ │ │ │ +homepage: http://pepeiborra.github.com/control-monad-exception │ │ │ │ +synopsis: MTL instances f │ │ │ │ +Name: DSTM │ │ │ │ +Version: 0.1 │ │ │ │ +Copyright: (c) 2010, Frank Kupke │ │ │ │ +License: LGPL │ │ │ │ +License-File: LICENSE │ │ │ │ +Author: Frank Kupke │ │ │ │ +Maintainer: frk@informatik.uni-kiel.de │ │ │ │ +Cabal-Version: >= 1.2.3 │ │ │ │ +Stability: provisional │ │ │ │ +Synopsis: A framework for using STM within distributed sy │ │ │ │ +Name: DSTM │ │ │ │ +Version: 0.1.1 │ │ │ │ +Copyright: (c) 2010, Frank Kupke │ │ │ │ +License: LGPL │ │ │ │ +License-File: LICENSE │ │ │ │ +Author: Frank Kupke │ │ │ │ +Maintainer: frk@informatik.uni-kiel.de │ │ │ │ +Cabal-Version: >= 1.2.3 │ │ │ │ +Stability: provisional │ │ │ │ +Synopsis: A framework for using STM within distributed │ │ │ │ +Other modules: │ │ │ │ +Name: DSTM │ │ │ │ +Version: 0.1.2 │ │ │ │ +Copyright: (c) 2010, Frank Kupke │ │ │ │ +License: LGPL │ │ │ │ +License-File: LICENSE │ │ │ │ +Author: Frank Kupke │ │ │ │ +Maintainer: frk@informatik.uni-kiel.de │ │ │ │ +Cabal-Version: >= 1.2.3 │ │ │ │ +Stability: provisional │ │ │ │ +Synopsis: A framework for using STM within distributed │ │ │ │ + other-modules: │ │ │ │ +-- This file has been generated from package.yaml by hpack version 0.17.0. │ │ │ │ +-- see: https://github.com/sol/hpack │ │ │ │ +name: unicode-transforms │ │ │ │ +version: 0.3.3 │ │ │ │ +synopsis: Unicode normalization │ │ │ │ +description: Fast Unic │ │ │ │ +9223372036854775807 │ │ │ │ +impl(ghc >= 7.6): │ │ │ │ +erroneous-section │ │ │ │ +impl(ghc >= 7.4): │ │ │ │ +Test-Suite "test-list-ops:" │ │ │ │ +Test-Suite test-list-ops: │ │ │ │ +Test-Suite "test-unify:" │ │ │ │ +Test-Suite test-unify: │ │ │ │ +Distribution.PackageDescription.Quirks │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +ParsecParser │ │ │ │ +'C:CabalParsing │ │ │ │ +CabalParsing │ │ │ │ +Distribution.Parsec │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ + │ │ │ │ +end of string │ │ │ │ +string character │ │ │ │ +escape code │ │ │ │ +uppercase letter │ │ │ │ +abfnrtv\"' │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Parsec.hs │ │ │ │ +bounded called with base 0 │ │ │ │ +escapeCode: Logic error │ │ │ │ +out-of-range numeric escape sequence │ │ │ │ +end of string gap │ │ │ │ +Internal error, after │ │ │ │ +Empty component, after │ │ │ │ +white space │ │ │ │ +all digit component │ │ │ │ +identifier │ │ │ │ +Double-dash token found. │ │ │ │ +Note: there are no end-of-line comments in .cabal files, only whole line comments. │ │ │ │ +Use "--" (quoted double dash) to silence this warning, if you actually want -- token │ │ │ │ + │ │ │ │ +Boolean values are case sensitive, use 'True' or 'False'. │ │ │ │ +Not a boolean: │ │ │ │ +end of input │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.C:CabalParsing │ │ │ │ +Distribution.Parsec.Error │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Error.PError │ │ │ │ +'FLSLast │ │ │ │ +'FLSCons │ │ │ │ +FieldLineStream │ │ │ │ +not implemented │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Parsec/FieldLineStream.hs │ │ │ │ +Distribution.Parsec.FieldLineStream │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +FLSLast │ │ │ │ +FLSCons │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.FieldLineStream.FLSLast │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.FieldLineStream.FLSCons │ │ │ │ +Position │ │ │ │ +'Position │ │ │ │ +Position │ │ │ │ +Distribution.Parsec.Position │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Position.Position │ │ │ │ +'PWarning │ │ │ │ +PWarning │ │ │ │ +'PWTExperimental │ │ │ │ +'PWTInconsistentIndentation │ │ │ │ +'PWTEmptyFilePath │ │ │ │ +'PWTSpecVersion │ │ │ │ +'PWTVersionWildcard │ │ │ │ +'PWTVersionOperator │ │ │ │ +'PWTBuildTypeDefault │ │ │ │ +'PWTMultipleSingularField │ │ │ │ +'PWTDoubleDash │ │ │ │ +'PWTQuirkyCabalFile │ │ │ │ +'PWTLexTab │ │ │ │ +'PWTLexBOM │ │ │ │ +'PWTLexNBSP │ │ │ │ +'PWTExtraBenchmarkModule │ │ │ │ +'PWTExtraTestModule │ │ │ │ +'PWTExtraMainIs │ │ │ │ +'PWTTrailingFields │ │ │ │ +'PWTUnknownSection │ │ │ │ +'PWTUnknownField │ │ │ │ +'PWTInvalidSubsection │ │ │ │ +'PWTDeprecatedField │ │ │ │ +'PWTOldSyntax │ │ │ │ +'PWTNewSyntax │ │ │ │ +'PWTVersionTag │ │ │ │ +'PWTBoolCase │ │ │ │ +'PWTOther │ │ │ │ +PWarnType │ │ │ │ +toEnum{PWarnType}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{PWarnType}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{PWarnType}: tried to take `pred' of first tag in enumeration │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Parsec/Warning.hs │ │ │ │ +Distribution.Parsec.Warning │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +PWarning │ │ │ │ +PWTExperimental │ │ │ │ +PWTInconsistentIndentation │ │ │ │ +PWTEmptyFilePath │ │ │ │ +PWTSpecVersion │ │ │ │ +PWTVersionWildcard │ │ │ │ +PWTVersionOperator │ │ │ │ +PWTBuildTypeDefault │ │ │ │ +PWTMultipleSingularField │ │ │ │ +PWTDoubleDash │ │ │ │ +PWTQuirkyCabalFile │ │ │ │ +PWTLexTab │ │ │ │ +PWTLexBOM │ │ │ │ +PWTLexNBSP │ │ │ │ +PWTExtraBenchmarkModule │ │ │ │ +PWTExtraTestModule │ │ │ │ +PWTExtraMainIs │ │ │ │ +PWTTrailingFields │ │ │ │ +PWTUnknownSection │ │ │ │ +PWTUnknownField │ │ │ │ +PWTInvalidSubsection │ │ │ │ +PWTDeprecatedField │ │ │ │ +PWTOldSyntax │ │ │ │ +PWTNewSyntax │ │ │ │ +PWTVersionTag │ │ │ │ +PWTBoolCase │ │ │ │ +PWTOther │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWarning │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTOther │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTUTF │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTBoolCase │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTVersionTag │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTNewSyntax │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTOldSyntax │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTDeprecatedField │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTInvalidSubsection │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTUnknownField │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTUnknownSection │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTTrailingFields │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTExtraMainIs │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTExtraTestModule │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTExtraBenchmarkModule │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTLexNBSP │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTLexBOM │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTLexTab │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTQuirkyCabalFile │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTDoubleDash │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTMultipleSingularField │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTBuildTypeDefault │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTVersionOperator │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTVersionWildcard │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTSpecVersion │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTEmptyFilePath │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTInconsistentIndentation │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Parsec.Warning.PWTExperimental │ │ │ │ +'C:Pretty │ │ │ │ +ribbonsPerLine │ │ │ │ +lineLength │ │ │ │ + in LeftMode. This should never happen and indicates a bug in Cabal. │ │ │ │ +flatStyle: tried to access │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Pretty.hs │ │ │ │ +Distribution.Pretty │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Pretty.C:Pretty │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Benchmark │ │ │ │ +Distribution.Types.Benchmark.Benchmark │ │ │ │ +, benchmarkBuildInfo = │ │ │ │ +, benchmarkInterface = │ │ │ │ +Benchmark {benchmarkName = │ │ │ │ +benchmarkBuildInfo │ │ │ │ +benchmarkInterface │ │ │ │ +benchmarkName │ │ │ │ +Benchmark │ │ │ │ +Distribution.Types.Benchmark │ │ │ │ +benchmark │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Distribution.Types.UnqualComponentName │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/UnqualComponentName.hs │ │ │ │ +Ambiguous values for │ │ │ │ + field: ' │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Benchmark.Benchmark │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'BenchmarkUnsupported │ │ │ │ +'BenchmarkExeV10 │ │ │ │ +Distribution.Types.BenchmarkInterface.BenchmarkInterface │ │ │ │ +BenchmarkExeV10 │ │ │ │ +BenchmarkUnsupported │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/BenchmarkInterface.hs:28:13-14|case │ │ │ │ +BenchmarkInterface │ │ │ │ +Distribution.Types.BenchmarkInterface │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +BenchmarkExeV10 │ │ │ │ +BenchmarkUnsupported │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.BenchmarkInterface.BenchmarkExeV10 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.BenchmarkInterface.BenchmarkUnsupported │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'BenchmarkTypeUnknown │ │ │ │ +'BenchmarkTypeExe │ │ │ │ +Distribution.Types.BenchmarkType.BenchmarkType │ │ │ │ +BenchmarkTypeUnknown │ │ │ │ +BenchmarkTypeExe │ │ │ │ +exitcode-stdio │ │ │ │ +exitcode-stdio- │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/BenchmarkType.hs:25:34-35|case │ │ │ │ +BenchmarkType │ │ │ │ +Distribution.Types.BenchmarkType │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +BenchmarkTypeExe │ │ │ │ +BenchmarkTypeUnknown │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.BenchmarkType.BenchmarkTypeExe │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.BenchmarkType.BenchmarkTypeUnknown │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'BuildInfo │ │ │ │ +Distribution.Types.BuildInfo.BuildInfo │ │ │ │ +BuildInfo {buildable = │ │ │ │ +, mixins = │ │ │ │ +, targetBuildDepends = │ │ │ │ +, customFieldsBI = │ │ │ │ +, staticOptions = │ │ │ │ +, sharedOptions = │ │ │ │ +, profOptions = │ │ │ │ +, options = │ │ │ │ +, installIncludes = │ │ │ │ +, autogenIncludes = │ │ │ │ +, includes = │ │ │ │ +, includeDirs = │ │ │ │ +, extraLibDirsStatic = │ │ │ │ +, extraLibDirs = │ │ │ │ +, extraDynLibFlavours = │ │ │ │ +, extraLibFlavours = │ │ │ │ +, extraBundledLibs = │ │ │ │ +, extraGHCiLibs = │ │ │ │ +, extraLibsStatic = │ │ │ │ +, extraLibs = │ │ │ │ +, oldExtensions = │ │ │ │ +, otherExtensions = │ │ │ │ +, defaultExtensions = │ │ │ │ +, otherLanguages = │ │ │ │ +, defaultLanguage = │ │ │ │ +, autogenModules = │ │ │ │ +, virtualModules = │ │ │ │ +, otherModules = │ │ │ │ +, hsSourceDirs = │ │ │ │ +, jsSources = │ │ │ │ +, cxxSources = │ │ │ │ +, cSources = │ │ │ │ +, cmmSources = │ │ │ │ +, asmSources = │ │ │ │ +, extraFrameworkDirs = │ │ │ │ +, frameworks = │ │ │ │ +, pkgconfigDepends = │ │ │ │ +, hsc2hsOptions = │ │ │ │ +, ldOptions = │ │ │ │ +, cxxOptions = │ │ │ │ +, ccOptions = │ │ │ │ +, cmmOptions = │ │ │ │ +, asmOptions = │ │ │ │ +, cppOptions = │ │ │ │ +, buildToolDepends = │ │ │ │ +, buildTools = │ │ │ │ +targetBuildDepends │ │ │ │ +customFieldsBI │ │ │ │ +staticOptions │ │ │ │ +sharedOptions │ │ │ │ +profOptions │ │ │ │ +installIncludes │ │ │ │ +autogenIncludes │ │ │ │ +includes │ │ │ │ +includeDirs │ │ │ │ +extraLibDirsStatic │ │ │ │ +extraLibDirs │ │ │ │ +extraDynLibFlavours │ │ │ │ +extraLibFlavours │ │ │ │ +extraBundledLibs │ │ │ │ +extraGHCiLibs │ │ │ │ +extraLibsStatic │ │ │ │ +extraLibs │ │ │ │ +oldExtensions │ │ │ │ +otherExtensions │ │ │ │ +defaultExtensions │ │ │ │ +otherLanguages │ │ │ │ +defaultLanguage │ │ │ │ +autogenModules │ │ │ │ +virtualModules │ │ │ │ +otherModules │ │ │ │ +hsSourceDirs │ │ │ │ +jsSources │ │ │ │ +cxxSources │ │ │ │ +cSources │ │ │ │ +cmmSources │ │ │ │ +asmSources │ │ │ │ +extraFrameworkDirs │ │ │ │ +frameworks │ │ │ │ +pkgconfigDepends │ │ │ │ +hsc2hsOptions │ │ │ │ +ldOptions │ │ │ │ +cxxOptions │ │ │ │ +ccOptions │ │ │ │ +cmmOptions │ │ │ │ +asmOptions │ │ │ │ +cppOptions │ │ │ │ +buildToolDepends │ │ │ │ +buildTools │ │ │ │ +buildable │ │ │ │ +BuildInfo │ │ │ │ +Distribution.Types.BuildInfo │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.BuildInfo.BuildInfo │ │ │ │ +HasBuildInfos │ │ │ │ +HasBuildInfo │ │ │ │ +Distribution.Types.BuildInfo.Lens │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.BuildInfo.Lens.C:HasBuildInfo │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Configure │ │ │ │ +Distribution.Types.BuildType.BuildType │ │ │ │ +build-type: Default is parsed as Custom for legacy reasons. See https://github.com/haskell/cabal/issues/5020 │ │ │ │ +unknown build-type: ' │ │ │ │ +BuildType │ │ │ │ +Distribution.Types.BuildType │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Configure │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.BuildType.Simple │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.BuildType.Configure │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.BuildType.Make │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.BuildType.Custom │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'CondNode │ │ │ │ +'CondBranch │ │ │ │ +Distribution.Types.CondTree.CondTree │ │ │ │ +condTreeComponents │ │ │ │ +condTreeConstraints │ │ │ │ +condTreeData │ │ │ │ +Distribution.Types.CondTree.CondBranch │ │ │ │ +condBranchIfFalse │ │ │ │ +condBranchIfTrue │ │ │ │ +condBranchCondition │ │ │ │ +CondNode {condTreeData = │ │ │ │ +, condTreeConstraints = │ │ │ │ +, condTreeComponents = │ │ │ │ +CondBranch {condBranchCondition = │ │ │ │ +, condBranchIfTrue = │ │ │ │ +, condBranchIfFalse = │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +CondBranch │ │ │ │ +CondTree │ │ │ │ +Distribution.Types.CondTree │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +CondNode │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.CondTree.CondBranch │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.CondTree.CondNode │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Distribution.Types.Condition.Condition │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/Condition.hs:22:19-20|case │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Condition │ │ │ │ +Distribution.Types.Condition │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Condition.Var │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Condition.Lit │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Condition.CNot │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Condition.COr │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Condition.CAnd │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'PackageFlag │ │ │ │ +Distribution.Types.ConfVar.ConfVar │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/ConfVar.hs:22:13-14|case │ │ │ │ +PackageFlag │ │ │ │ +Distribution.Types.ConfVar │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +PackageFlag │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ConfVar.OS │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ConfVar.Arch │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ConfVar.PackageFlag │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ConfVar.Impl │ │ │ │ +Distribution.Types.Dependency │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Dependency │ │ │ │ +Distribution.Types.Dependency.Dependency │ │ │ │ +'Dependency │ │ │ │ +directly the library name as it were a package. │ │ │ │ +Alternatively, if you are depending on an internal library, you can write │ │ │ │ +To use this syntax the package needs to specify at least 'cabal-version: 3.0'. │ │ │ │ +Sublibrary dependency syntax used. │ │ │ │ +white space │ │ │ │ +Dependency │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Dependency.Dependency │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'ExeDependency │ │ │ │ +Distribution.Types.ExeDependency.ExeDependency │ │ │ │ +ExeDependency │ │ │ │ +ExeDependency │ │ │ │ +Distribution.Types.ExeDependency │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ExeDependency.ExeDependency │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Executable │ │ │ │ +Distribution.Types.Executable.Executable │ │ │ │ +ExecutablePrivate, buildInfo = │ │ │ │ +ExecutablePublic, buildInfo = │ │ │ │ +, exeScope = │ │ │ │ +, modulePath = │ │ │ │ +Executable {exeName = │ │ │ │ +buildInfo │ │ │ │ +exeScope │ │ │ │ +Executable │ │ │ │ +Distribution.Types.Executable │ │ │ │ +executable │ │ │ │ +modulePath │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Distribution.Types.UnqualComponentName │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/UnqualComponentName.hs │ │ │ │ +Ambiguous values for │ │ │ │ + field: ' │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Executable.Executable │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'ExecutablePrivate │ │ │ │ +'ExecutablePublic │ │ │ │ +Distribution.Types.ExecutableScope.ExecutableScope │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +ExecutableScope │ │ │ │ +Distribution.Types.ExecutableScope │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +ExecutablePublic │ │ │ │ +ExecutablePrivate │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ExecutableScope.ExecutablePublic │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ExecutableScope.ExecutablePrivate │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +PackageFlag │ │ │ │ +FlagAssignment │ │ │ │ +Distribution.Types.Flag │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +, flagManual = │ │ │ │ +, flagDefault = │ │ │ │ +, flagDescription = │ │ │ │ +MkPackageFlag {flagName = │ │ │ │ +FlagName │ │ │ │ +flagManual │ │ │ │ +flagDefault │ │ │ │ +flagDescription │ │ │ │ +flagName │ │ │ │ +MkPackageFlag │ │ │ │ +Distribution.Types.Flag.PackageFlag │ │ │ │ +Distribution.Types.Flag.FlagName │ │ │ │ +FlagName │ │ │ │ +'FlagName │ │ │ │ +'MkPackageFlag │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'FlagAssignment │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Flag.MkPackageFlag │ │ │ │ +, foreignLibType = │ │ │ │ +foreignLibName = │ │ │ │ +, foreignLibModDefFile = │ │ │ │ +, foreignLibVersionLinux = │ │ │ │ +, foreignLibVersionInfo = │ │ │ │ +, foreignLibBuildInfo = │ │ │ │ +, foreignLibOptions = │ │ │ │ +ForeignLib { │ │ │ │ +'ForeignLib │ │ │ │ +'LibVersionInfo │ │ │ │ +Distribution.Types.ForeignLib.ForeignLib │ │ │ │ +foreignLibModDefFile │ │ │ │ +foreignLibVersionLinux │ │ │ │ +foreignLibVersionInfo │ │ │ │ +foreignLibBuildInfo │ │ │ │ +foreignLibOptions │ │ │ │ +foreignLibType │ │ │ │ +foreignLibName │ │ │ │ +integral │ │ │ │ +panic! integral │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Compat/CharParsing.hs │ │ │ │ +Distribution.Compat.CharParsing │ │ │ │ +mkLibVersionInfo │ │ │ │ +ForeignLib │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Distribution.Types.ForeignLib │ │ │ │ +LibVersionInfo │ │ │ │ +Distribution.Types.ForeignLib.LibVersionInfo │ │ │ │ +mkLibVersionInfo │ │ │ │ +foreign library │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Distribution.Types.UnqualComponentName │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/UnqualComponentName.hs │ │ │ │ +Ambiguous values for │ │ │ │ + field: ' │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ForeignLib.ForeignLib │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ForeignLib.LibVersionInfo │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'ForeignLibStandalone │ │ │ │ +Distribution.Types.ForeignLibOption.ForeignLibOption │ │ │ │ +unrecognized foreign-library option │ │ │ │ +standalone │ │ │ │ +ForeignLibOption │ │ │ │ +Distribution.Types.ForeignLibOption │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +ForeignLibStandalone │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ForeignLibOption.ForeignLibStandalone │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'ForeignLibTypeUnknown │ │ │ │ +'ForeignLibNativeStatic │ │ │ │ +'ForeignLibNativeShared │ │ │ │ +Distribution.Types.ForeignLibType.ForeignLibType │ │ │ │ +Unknown foreign library type │ │ │ │ +native-static │ │ │ │ +native-shared │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Ambiguous foreign library type │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/ForeignLibType.hs │ │ │ │ +ForeignLibType │ │ │ │ +Distribution.Types.ForeignLibType │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +ForeignLibNativeShared │ │ │ │ +ForeignLibNativeStatic │ │ │ │ +ForeignLibTypeUnknown │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ForeignLibType.ForeignLibNativeShared │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ForeignLibType.ForeignLibNativeStatic │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ForeignLibType.ForeignLibTypeUnknown │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'GenericPackageDescription │ │ │ │ +Distribution.Types.GenericPackageDescription.GenericPackageDescription │ │ │ │ +condBenchmarks │ │ │ │ +condTestSuites │ │ │ │ +condExecutables │ │ │ │ +condForeignLibs │ │ │ │ +condSubLibraries │ │ │ │ +condLibrary │ │ │ │ +genPackageFlags │ │ │ │ +gpdScannedVersion │ │ │ │ +packageDescription │ │ │ │ +, condBenchmarks = │ │ │ │ +, condTestSuites = │ │ │ │ +, condExecutables = │ │ │ │ +, condForeignLibs = │ │ │ │ +, condSubLibraries = │ │ │ │ +, condLibrary = │ │ │ │ +, genPackageFlags = │ │ │ │ +, gpdScannedVersion = │ │ │ │ +GenericPackageDescription {packageDescription = │ │ │ │ +GenericPackageDescription │ │ │ │ +Distribution.Types.GenericPackageDescription │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.GenericPackageDescription.GenericPackageDescription │ │ │ │ +Distribution.Types.GenericPackageDescription.Lens │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'IncludeRenaming │ │ │ │ +Distribution.Types.IncludeRenaming.IncludeRenaming │ │ │ │ +, includeRequiresRn = │ │ │ │ +IncludeRenaming {includeProvidesRn = │ │ │ │ +includeRequiresRn │ │ │ │ +includeProvidesRn │ │ │ │ +white space │ │ │ │ +requires │ │ │ │ +IncludeRenaming │ │ │ │ +Distribution.Types.IncludeRenaming │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.IncludeRenaming.IncludeRenaming │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'LegacyExeDependency │ │ │ │ +Distribution.Types.LegacyExeDependency.LegacyExeDependency │ │ │ │ +LegacyExeDependency │ │ │ │ +white space │ │ │ │ +invalid component │ │ │ │ +LegacyExeDependency │ │ │ │ +Distribution.Types.LegacyExeDependency │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.LegacyExeDependency.LegacyExeDependency │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Library │ │ │ │ +Distribution.Types.Library.Library │ │ │ │ +LibraryVisibilityPrivate, libBuildInfo = │ │ │ │ +LibraryVisibilityPublic, libBuildInfo = │ │ │ │ +, libVisibility = │ │ │ │ +, libExposed = │ │ │ │ +, signatures = │ │ │ │ +, reexportedModules = │ │ │ │ +, exposedModules = │ │ │ │ +Library {libName = │ │ │ │ +libBuildInfo │ │ │ │ +libVisibility │ │ │ │ +libExposed │ │ │ │ +signatures │ │ │ │ +reexportedModules │ │ │ │ +exposedModules │ │ │ │ +Distribution.Types.Library │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Library.Library │ │ │ │ +library ' │ │ │ │ +library │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'LSubLibName │ │ │ │ +'LMainLibName │ │ │ │ +Distribution.Types.LibraryName.LibraryName │ │ │ │ +LSubLibName │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/LibraryName.hs:30:13-14|case │ │ │ │ +LibraryName │ │ │ │ +Distribution.Types.LibraryName │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +LMainLibName │ │ │ │ +LSubLibName │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.LibraryName.LMainLibName │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.LibraryName.LSubLibName │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'LibraryVisibilityPrivate │ │ │ │ +'LibraryVisibilityPublic │ │ │ │ +Distribution.Types.LibraryVisibility.LibraryVisibility │ │ │ │ +Unknown visibility: │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +LibraryVisibility │ │ │ │ +Distribution.Types.LibraryVisibility │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +LibraryVisibilityPublic │ │ │ │ +LibraryVisibilityPrivate │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.LibraryVisibility.LibraryVisibilityPublic │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.LibraryVisibility.LibraryVisibilityPrivate │ │ │ │ +white space │ │ │ │ +To use this syntax the package needs to specify at least 'cabal-version: 3.4'. │ │ │ │ +Sublibrary mixin syntax used. │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Distribution.Types.Mixin.Mixin │ │ │ │ +, mixinIncludeRenaming = │ │ │ │ +, mixinLibraryName = │ │ │ │ +Mixin {mixinPackageName = │ │ │ │ +mixinIncludeRenaming │ │ │ │ +mixinLibraryName │ │ │ │ +mixinPackageName │ │ │ │ +Distribution.Types.Mixin │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Mixin.Mixin │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'ModuleReexport │ │ │ │ +Distribution.Types.ModuleReexport.ModuleReexport │ │ │ │ +moduleReexportName │ │ │ │ +moduleReexportOriginalName │ │ │ │ +moduleReexportOriginalPackage │ │ │ │ +, moduleReexportName = │ │ │ │ +, moduleReexportOriginalName = │ │ │ │ +ModuleReexport {moduleReexportOriginalPackage = │ │ │ │ +white space │ │ │ │ +ModuleReexport │ │ │ │ +Distribution.Types.ModuleReexport │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ModuleReexport.ModuleReexport │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/ModuleRenaming.hs:43:25-26|case │ │ │ │ +Distribution.Types.ModuleRenaming │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +ModuleRenaming │ │ │ │ +HidingRenaming │ │ │ │ +space after parenthesis, use cabal-version: 3.0 or higher │ │ │ │ +white space │ │ │ │ +Distribution.Types.ModuleRenaming.ModuleRenaming │ │ │ │ +HidingRenaming │ │ │ │ +ModuleRenaming │ │ │ │ +DefaultRenaming │ │ │ │ +'DefaultRenaming │ │ │ │ +'ModuleRenaming │ │ │ │ +'HidingRenaming │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ModuleRenaming.ModuleRenaming │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ModuleRenaming.DefaultRenaming │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ModuleRenaming.HidingRenaming │ │ │ │ +internal error: the package description contains no component corresponding to │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/PackageDescription.hs │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'PackageDescription │ │ │ │ +Distribution.Types.PackageDescription.PackageDescription │ │ │ │ +, extraDocFiles = │ │ │ │ +, extraTmpFiles = │ │ │ │ +, extraSrcFiles = │ │ │ │ +, dataDir = │ │ │ │ +, dataFiles = │ │ │ │ +, benchmarks = │ │ │ │ +, testSuites = │ │ │ │ +, foreignLibs = │ │ │ │ +, executables = │ │ │ │ +, subLibraries = │ │ │ │ +, library = │ │ │ │ +, setupBuildInfo = │ │ │ │ +, buildTypeRaw = │ │ │ │ +, customFieldsPD = │ │ │ │ +, category = │ │ │ │ +, description = │ │ │ │ +, synopsis = │ │ │ │ +, sourceRepos = │ │ │ │ +, bugReports = │ │ │ │ +, pkgUrl = │ │ │ │ +, homepage = │ │ │ │ +, testedWith = │ │ │ │ +, stability = │ │ │ │ +, author = │ │ │ │ +, maintainer = │ │ │ │ +, copyright = │ │ │ │ +, licenseFiles = │ │ │ │ +, licenseRaw = │ │ │ │ +, package = │ │ │ │ +PackageDescription {specVersion = │ │ │ │ +extraDocFiles │ │ │ │ +extraTmpFiles │ │ │ │ +extraSrcFiles │ │ │ │ +dataFiles │ │ │ │ +benchmarks │ │ │ │ +testSuites │ │ │ │ +foreignLibs │ │ │ │ +executables │ │ │ │ +subLibraries │ │ │ │ +setupBuildInfo │ │ │ │ +buildTypeRaw │ │ │ │ +customFieldsPD │ │ │ │ +category │ │ │ │ +description │ │ │ │ +synopsis │ │ │ │ +sourceRepos │ │ │ │ +bugReports │ │ │ │ +homepage │ │ │ │ +testedWith │ │ │ │ +stability │ │ │ │ +maintainer │ │ │ │ +copyright │ │ │ │ +licenseFiles │ │ │ │ +licenseRaw │ │ │ │ +specVersion │ │ │ │ +PackageDescription │ │ │ │ +Distribution.Types.PackageDescription │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.PackageDescription.PackageDescription │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'PackageIdentifier │ │ │ │ +Distribution.Types.PackageId.PackageIdentifier │ │ │ │ +pkgVersion │ │ │ │ +, pkgVersion = │ │ │ │ +PackageIdentifier {pkgName = │ │ │ │ +all digits or a dot in a portion of package name │ │ │ │ +PackageIdentifier │ │ │ │ +Distribution.Types.PackageId │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.PackageId.PackageIdentifier │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'PackageName │ │ │ │ +Distribution.Types.PackageName.PackageName │ │ │ │ +PackageName │ │ │ │ +PackageName │ │ │ │ +Distribution.Types.PackageName │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'PkgconfigDependency │ │ │ │ +Distribution.Types.PkgconfigDependency.PkgconfigDependency │ │ │ │ +PkgconfigDependency │ │ │ │ +white space │ │ │ │ +PkgconfigDependency │ │ │ │ +Distribution.Types.PkgconfigDependency │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.PkgconfigDependency.PkgconfigDependency │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'PkgconfigName │ │ │ │ +Distribution.Types.PkgconfigName.PkgconfigName │ │ │ │ +PkgconfigName │ │ │ │ +PkgconfigName │ │ │ │ +Distribution.Types.PkgconfigName │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Unknown version operator │ │ │ │ +operator │ │ │ │ +opening paren │ │ │ │ +white space │ │ │ │ +integral │ │ │ │ +panic! integral │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Compat/CharParsing.hs │ │ │ │ +Distribution.Compat.CharParsing │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'PcIntersectVersionRanges │ │ │ │ +'PcUnionVersionRanges │ │ │ │ +'PcOrEarlierVersion │ │ │ │ +'PcOrLaterVersion │ │ │ │ +'PcEarlierVersion │ │ │ │ +'PcLaterVersion │ │ │ │ +'PcThisVersion │ │ │ │ +'PcAnyVersion │ │ │ │ +Distribution.Types.PkgconfigVersionRange.PkgconfigVersionRange │ │ │ │ +PcThisVersion │ │ │ │ +PcLaterVersion │ │ │ │ +PcEarlierVersion │ │ │ │ +PcOrLaterVersion │ │ │ │ +PcOrEarlierVersion │ │ │ │ +PcUnionVersionRanges │ │ │ │ +PcIntersectVersionRanges │ │ │ │ +PcAnyVersion │ │ │ │ +PcThisVersion │ │ │ │ +PcLaterVersion │ │ │ │ +PcEarlierVersion │ │ │ │ +PcOrLaterVersion │ │ │ │ +PcOrEarlierVersion │ │ │ │ +PcUnionVersionRanges │ │ │ │ +PcIntersectVersionRanges │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Distribution.Types.PkgconfigVersionRange │ │ │ │ +PkgconfigVersionRange │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/PkgconfigVersionRange.hs:40:34-35|case │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.PkgconfigVersionRange.PcAnyVersion │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.PkgconfigVersionRange.PcThisVersion │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.PkgconfigVersionRange.PcLaterVersion │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.PkgconfigVersionRange.PcEarlierVersion │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.PkgconfigVersionRange.PcOrLaterVersion │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.PkgconfigVersionRange.PcOrEarlierVersion │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.PkgconfigVersionRange.PcUnionVersionRanges │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.PkgconfigVersionRange.PcIntersectVersionRanges │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'SetupBuildInfo │ │ │ │ +Distribution.Types.SetupBuildInfo.SetupBuildInfo │ │ │ │ +, defaultSetupDepends = │ │ │ │ +SetupBuildInfo {setupDepends = │ │ │ │ +defaultSetupDepends │ │ │ │ +setupDepends │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +SetupBuildInfo │ │ │ │ +Distribution.Types.SetupBuildInfo │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.SetupBuildInfo.SetupBuildInfo │ │ │ │ +Could not parse KnownRepoType from │ │ │ │ +, repoSubdir = │ │ │ │ +, repoTag = │ │ │ │ +, repoBranch = │ │ │ │ +, repoModule = │ │ │ │ +, repoLocation = │ │ │ │ +, repoType = │ │ │ │ +SourceRepo {repoKind = │ │ │ │ +OtherRepoType │ │ │ │ +KnownRepoType │ │ │ │ +Distribution.Types.SourceRepo.RepoType │ │ │ │ +Distribution.Types.SourceRepo.KnownRepoType │ │ │ │ +RepoKind │ │ │ │ +Mercurial │ │ │ │ +Monotone │ │ │ │ +RepoType │ │ │ │ +KnownRepoType │ │ │ │ +OtherRepoType │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/SourceRepo.hs:149:13-14|case │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/SourceRepo.hs:109:13-14|case │ │ │ │ +RepoKindUnknown │ │ │ │ +repoSubdir │ │ │ │ +repoBranch │ │ │ │ +repoModule │ │ │ │ +repoLocation │ │ │ │ +repoType │ │ │ │ +repoKind │ │ │ │ +SourceRepo │ │ │ │ +Distribution.Types.SourceRepo.SourceRepo │ │ │ │ +pred{KnownRepoType}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{KnownRepoType}: tried to take `succ' of last tag in enumeration │ │ │ │ +toEnum{KnownRepoType}: tag ( │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Distribution.Types.SourceRepo │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/SourceRepo.hs │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +Distribution.Types.SourceRepo.RepoKind │ │ │ │ +RepoKindUnknown │ │ │ │ +RepoHead │ │ │ │ +RepoThis │ │ │ │ +'RepoHead │ │ │ │ +'RepoThis │ │ │ │ +'RepoKindUnknown │ │ │ │ +'Mercurial │ │ │ │ +'GnuArch │ │ │ │ +'Monotone │ │ │ │ +'OtherRepoType │ │ │ │ +'KnownRepoType │ │ │ │ +'SourceRepo │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.SourceRepo.SourceRepo │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.SourceRepo.KnownRepoType │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.SourceRepo.OtherRepoType │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.SourceRepo.Darcs │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.SourceRepo.Git │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.SourceRepo.SVN │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.SourceRepo.CVS │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.SourceRepo.Mercurial │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.SourceRepo.GnuArch │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.SourceRepo.Bazaar │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.SourceRepo.Monotone │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.SourceRepo.Pijul │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.SourceRepo.RepoHead │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.SourceRepo.RepoThis │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.SourceRepo.RepoKindUnknown │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'TestSuite │ │ │ │ +Distribution.Types.TestSuite.TestSuite │ │ │ │ +, testCodeGenerators = │ │ │ │ +, testBuildInfo = │ │ │ │ +, testInterface = │ │ │ │ +TestSuite {testName = │ │ │ │ +testCodeGenerators │ │ │ │ +testBuildInfo │ │ │ │ +testInterface │ │ │ │ +testName │ │ │ │ +TestSuite │ │ │ │ +Distribution.Types.TestSuite │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Distribution.Types.UnqualComponentName │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/UnqualComponentName.hs │ │ │ │ +Ambiguous values for │ │ │ │ + field: ' │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.TestSuite.TestSuite │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'TestSuiteUnsupported │ │ │ │ +'TestSuiteLibV09 │ │ │ │ +'TestSuiteExeV10 │ │ │ │ +Distribution.Types.TestSuiteInterface.TestSuiteInterface │ │ │ │ +TestSuiteExeV10 │ │ │ │ +TestSuiteUnsupported │ │ │ │ +TestSuiteLibV09 │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/TestSuiteInterface.hs:31:13-14|case │ │ │ │ +TestSuiteInterface │ │ │ │ +Distribution.Types.TestSuiteInterface │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +TestSuiteExeV10 │ │ │ │ +TestSuiteLibV09 │ │ │ │ +TestSuiteUnsupported │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.TestSuiteInterface.TestSuiteExeV10 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.TestSuiteInterface.TestSuiteLibV09 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.TestSuiteInterface.TestSuiteUnsupported │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'TestTypeUnknown │ │ │ │ +'TestTypeLib │ │ │ │ +'TestTypeExe │ │ │ │ +Distribution.Types.TestType.TestType │ │ │ │ +TestTypeUnknown │ │ │ │ +TestTypeLib │ │ │ │ +TestTypeExe │ │ │ │ +detailed │ │ │ │ +exitcode-stdio │ │ │ │ +detailed- │ │ │ │ +exitcode-stdio- │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/TestType.hs:28:34-35|case │ │ │ │ +TestType │ │ │ │ +Distribution.Types.TestType │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +TestTypeExe │ │ │ │ +TestTypeLib │ │ │ │ +TestTypeUnknown │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.TestType.TestTypeExe │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.TestType.TestTypeLib │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.TestType.TestTypeUnknown │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'UnqualComponentName │ │ │ │ +Distribution.Types.UnqualComponentName.UnqualComponentName │ │ │ │ + field: ' │ │ │ │ +Ambiguous values for │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/UnqualComponentName.hs │ │ │ │ +UnqualComponentName │ │ │ │ +UnqualComponentName │ │ │ │ +Distribution.Types.UnqualComponentName │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +mkVersion │ │ │ │ +version with tags │ │ │ │ +mkVersion │ │ │ │ +version digit (integral without leading zeroes) │ │ │ │ +Version digit with leading zero │ │ │ │ +At most 9 numbers are allowed per version number part │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Distribution.Types.Version.Version │ │ │ │ +not enough bytes │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/Version.hs:50:19-20|case │ │ │ │ +Distribution.Types.Version │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Version.PV0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Version.PV1 │ │ │ │ +'VersionIntervals │ │ │ │ +VersionIntervals │ │ │ │ +'VersionInterval │ │ │ │ +VersionInterval │ │ │ │ +'LowerBound │ │ │ │ +LowerBound │ │ │ │ +'UpperBound │ │ │ │ +'NoUpperBound │ │ │ │ +UpperBound │ │ │ │ +'InclusiveBound │ │ │ │ +'ExclusiveBound │ │ │ │ +Distribution.Types.VersionInterval │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +VersionIntervals │ │ │ │ +VersionInterval │ │ │ │ +LowerBound │ │ │ │ +UpperBound │ │ │ │ +NoUpperBound │ │ │ │ +InclusiveBound │ │ │ │ +ExclusiveBound │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/VersionInterval.hs:82:71-72|case │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionInterval.VersionInterval │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionInterval.LowerBound │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionInterval.NoUpperBound │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionInterval.UpperBound │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionInterval.ExclusiveBound │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionInterval.InclusiveBound │ │ │ │ +Distribution.Types.VersionRange │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +wild-card version after non-== operator: │ │ │ │ +Unknown version operator │ │ │ │ +To use version wildcards the package needs to specify at least 'cabal-version: >= 1.6'. │ │ │ │ +Wildcard syntax used. │ │ │ │ +Alternatively, if broader compatibility is important then use: │ │ │ │ +To use this syntax the package need to specify at least 'cabal-version: 2.0'. │ │ │ │ +major bounded version syntax (caret, ^>=) used. │ │ │ │ +wild-card version after ^>= operator │ │ │ │ +operator │ │ │ │ +opening paren │ │ │ │ +To use version operators the package needs to specify at least 'cabal-version: >= 1.8'. │ │ │ │ +version operators used. │ │ │ │ +<0 or other empty range. │ │ │ │ +To use this syntax the package needs to specify at least 'cabal-version: 1.22'. │ │ │ │ +-none version range used. │ │ │ │ +a series of single version constraints joined with the || operator: │ │ │ │ +Alternatively, if broader compatibility is important then use │ │ │ │ +To use this syntax the package needs to specify at least 'cabal-version: 3.0'. │ │ │ │ +version set syntax used. │ │ │ │ +white space │ │ │ │ +version with tags │ │ │ │ +ThisVersion │ │ │ │ +LaterVersion │ │ │ │ +OrLaterVersion │ │ │ │ +EarlierVersion │ │ │ │ +OrEarlierVersion │ │ │ │ +MajorBoundVersion │ │ │ │ +UnionVersionRanges │ │ │ │ +IntersectVersionRanges │ │ │ │ +IntersectVersionRangesF │ │ │ │ +UnionVersionRangesF │ │ │ │ +MajorBoundVersionF │ │ │ │ +OrEarlierVersionF │ │ │ │ +EarlierVersionF │ │ │ │ +OrLaterVersionF │ │ │ │ +LaterVersionF │ │ │ │ +ThisVersionF │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/VersionRange/Internal.hs:180:7-8|case │ │ │ │ +'MajorBoundVersionF │ │ │ │ +'OrEarlierVersionF │ │ │ │ +'EarlierVersionF │ │ │ │ +'OrLaterVersionF │ │ │ │ +'LaterVersionF │ │ │ │ +'ThisVersionF │ │ │ │ +'IntersectVersionRangesF │ │ │ │ +'UnionVersionRangesF │ │ │ │ +VersionRangeF │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'IntersectVersionRanges │ │ │ │ +'UnionVersionRanges │ │ │ │ +'MajorBoundVersion │ │ │ │ +'OrEarlierVersion │ │ │ │ +'EarlierVersion │ │ │ │ +'OrLaterVersion │ │ │ │ +'LaterVersion │ │ │ │ +'ThisVersion │ │ │ │ +Distribution.Types.VersionRange.Internal.VersionRange │ │ │ │ +Distribution.Types.VersionRange.Internal.VersionRangeF │ │ │ │ +IntersectVersionRangesF │ │ │ │ +UnionVersionRangesF │ │ │ │ +MajorBoundVersionF │ │ │ │ +OrEarlierVersionF │ │ │ │ +EarlierVersionF │ │ │ │ +OrLaterVersionF │ │ │ │ +LaterVersionF │ │ │ │ +ThisVersionF │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +ThisVersion │ │ │ │ +LaterVersion │ │ │ │ +OrLaterVersion │ │ │ │ +EarlierVersion │ │ │ │ +OrEarlierVersion │ │ │ │ +MajorBoundVersion │ │ │ │ +UnionVersionRanges │ │ │ │ +IntersectVersionRanges │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Distribution.Types.VersionRange.Internal │ │ │ │ +VersionRange │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/VersionRange/Internal.hs:61:19-20|case │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.ThisVersionF │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.LaterVersionF │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.OrLaterVersionF │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.EarlierVersionF │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.OrEarlierVersionF │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.MajorBoundVersionF │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.UnionVersionRangesF │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.IntersectVersionRangesF │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.ThisVersion │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.LaterVersion │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.OrLaterVersion │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.EarlierVersion │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.OrEarlierVersion │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.MajorBoundVersion │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.UnionVersionRanges │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.VersionRange.Internal.IntersectVersionRanges │ │ │ │ +Distribution.Utils.Generic │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +'C:IsDir │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'SymbolicPath │ │ │ │ +Distribution.Utils.Path.SymbolicPath │ │ │ │ +Distribution.Utils.Path.PackageDir │ │ │ │ +Distribution.Utils.Path.SourceDir │ │ │ │ +Distribution.Utils.Path.LicenseFile │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Utils/Path.hs:112:1-34|case │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Utils/Path.hs:111:1-32|case │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Utils/Path.hs:110:1-33|case │ │ │ │ +SymbolicPath │ │ │ │ +empty FilePath │ │ │ │ +absolute FilePath │ │ │ │ +SymbolicPath │ │ │ │ +Distribution.Utils.Path │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +PackageDir │ │ │ │ +SourceDir │ │ │ │ +LicenseFile │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Path.C:IsDir │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ +Distribution.Utils.ShortText.ShortText │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Distribution.Utils.ShortText │ │ │ │ +ShortText │ │ │ │ +Distribution.Utils.String │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +'C:GStructuredProd │ │ │ │ +GStructuredProd │ │ │ │ +'C:GStructuredSum │ │ │ │ +GStructuredSum │ │ │ │ +'C:Structured │ │ │ │ +Structured │ │ │ │ +'C:GStructured │ │ │ │ +GStructured │ │ │ │ +'Structure │ │ │ │ +'Nominal │ │ │ │ +'Newtype │ │ │ │ +Structure │ │ │ │ +; expected: │ │ │ │ +Non-matching structured hashes: │ │ │ │ +Nominal │ │ │ │ +Newtype │ │ │ │ +Structure │ │ │ │ +Ordering │ │ │ │ +GHC.Internal.Maybe │ │ │ │ +ghc-internal │ │ │ │ +GHC.Internal.Data.Either │ │ │ │ +(,,,,,,) │ │ │ │ +ghc-prim │ │ │ │ +GHC.Tuple │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Utils/Structured.hs:139:13-14|case │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Utils/Structured.hs │ │ │ │ +Distribution.Utils.Structured │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +undefined │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Structured.C:Structured │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Structured.Tag │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Structured.Nominal │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Structured.Newtype │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Utils.Structured.Structure │ │ │ │ +Distribution.Version │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +UnknownExtension │ │ │ │ +DisableExtension │ │ │ │ +EnableExtension │ │ │ │ +'DisableExtension │ │ │ │ +'EnableExtension │ │ │ │ +'UnknownExtension │ │ │ │ +'ListTuplePuns │ │ │ │ +'TypeAbstractions │ │ │ │ +'RelaxedLayout │ │ │ │ +'AlternativeLayoutRuleTransitional │ │ │ │ +'AlternativeLayoutRule │ │ │ │ +'ExtendedLiterals │ │ │ │ +'UnliftedDatatypes │ │ │ │ +'OverloadedRecordUpdate │ │ │ │ +'OverloadedRecordDot │ │ │ │ +'FieldSelectors │ │ │ │ +'RequiredTypeArguments │ │ │ │ +'LinearTypes │ │ │ │ +'QualifiedDo │ │ │ │ +'LexicalNegation │ │ │ │ +'UnliftedNewtypes │ │ │ │ +'StandaloneKindSignatures │ │ │ │ +'ImportQualifiedPost │ │ │ │ +'EmptyDataDeriving │ │ │ │ +'StarIsType │ │ │ │ +'QuantifiedConstraints │ │ │ │ +'NumericUnderscores │ │ │ │ +'BlockArguments │ │ │ │ +'HexFloatLiterals │ │ │ │ +'UnboxedSums │ │ │ │ +'DerivingVia │ │ │ │ +'DerivingStrategies │ │ │ │ +'TypeFamilyDependencies │ │ │ │ +'OverloadedLabels │ │ │ │ +'TemplateHaskellQuotes │ │ │ │ +'MonadFailDesugaring │ │ │ │ +'UndecidableSuperClasses │ │ │ │ +'TypeInType │ │ │ │ +'TypeApplications │ │ │ │ +'DuplicateRecordFields │ │ │ │ +'ApplicativeDo │ │ │ │ +'StrictData │ │ │ │ +'StaticPointers │ │ │ │ +'DeriveLift │ │ │ │ +'DeriveAnyClass │ │ │ │ +'NamedWildCards │ │ │ │ +'PartialTypeSignatures │ │ │ │ +'PatternSynonyms │ │ │ │ +'JavaScriptFFI │ │ │ │ +'AllowAmbiguousTypes │ │ │ │ +'ExplicitNamespaces │ │ │ │ +'NullaryTypeClasses │ │ │ │ +'NumDecimals │ │ │ │ +'BinaryLiterals │ │ │ │ +'NegativeLiterals │ │ │ │ +'AutoDeriveTypeable │ │ │ │ +'EmptyCase │ │ │ │ +'OverloadedLists │ │ │ │ +'RoleAnnotations │ │ │ │ +'ParallelArrays │ │ │ │ +'TypeData │ │ │ │ +'DataKinds │ │ │ │ +'PolyKinds │ │ │ │ +'ConstraintKinds │ │ │ │ +'Trustworthy │ │ │ │ +'SafeImports │ │ │ │ +'NondecreasingIndentation │ │ │ │ +'DeriveFoldable │ │ │ │ +'DeriveTraversable │ │ │ │ +'DeriveFunctor │ │ │ │ +'MonoLocalBinds │ │ │ │ +'DatatypeContexts │ │ │ │ +'ExplicitForAll │ │ │ │ +'RebindableSyntax │ │ │ │ +'LambdaCase │ │ │ │ +'MultiWayIf │ │ │ │ +'DoAndIfThenElse │ │ │ │ +'NPlusKPatterns │ │ │ │ +'GHCForeignImportPrim │ │ │ │ +'TupleSections │ │ │ │ +'RegularPatterns │ │ │ │ +'XmlSyntax │ │ │ │ +'ViewPatterns │ │ │ │ +'MonadComprehensions │ │ │ │ +'TransformListComp │ │ │ │ +'QuasiQuotes │ │ │ │ +'PostfixOperators │ │ │ │ +'NewQualifiedOperators │ │ │ │ +'ImpredicativeTypes │ │ │ │ +'PackageImports │ │ │ │ +'ConstrainedClassMethods │ │ │ │ +'InstanceSigs │ │ │ │ +'DefaultSignatures │ │ │ │ +'DeriveGeneric │ │ │ │ +'DeriveDataTypeable │ │ │ │ +'UnboxedTuples │ │ │ │ +'ExtendedDefaultRules │ │ │ │ +'RelaxedPolyRec │ │ │ │ +'MonoPatBinds │ │ │ │ +'GADTSyntax │ │ │ │ +'OverloadedStrings │ │ │ │ +'TraditionalRecordSyntax │ │ │ │ +'DisambiguateRecordFields │ │ │ │ +'RecordPuns │ │ │ │ +'RecordWildCards │ │ │ │ +'TypeOperators │ │ │ │ +'LiberalTypeSynonyms │ │ │ │ +'CApiFFI │ │ │ │ +'InterruptibleFFI │ │ │ │ +'UnliftedFFITypes │ │ │ │ +'UnicodeSyntax │ │ │ │ +'StandaloneDeriving │ │ │ │ +'TypeFamilies │ │ │ │ +'MagicHash │ │ │ │ +'HereDocuments │ │ │ │ +'RestrictedTypeSynonyms │ │ │ │ +'ExtensibleRecords │ │ │ │ +'GeneralisedNewtypeDeriving │ │ │ │ +'GeneralizedNewtypeDeriving │ │ │ │ +'PatternGuards │ │ │ │ +'NamedFieldPuns │ │ │ │ +'ImplicitPrelude │ │ │ │ +'Generics │ │ │ │ +'ForeignFunctionInterface │ │ │ │ +'TemplateHaskell │ │ │ │ +'TypeSynonymInstances │ │ │ │ +'BangPatterns │ │ │ │ +'KindSignatures │ │ │ │ +'EmptyDataDecls │ │ │ │ +'FlexibleInstances │ │ │ │ +'FlexibleContexts │ │ │ │ +'ImplicitParams │ │ │ │ +'PatternSignatures │ │ │ │ +'ScopedTypeVariables │ │ │ │ +'ExistentialQuantification │ │ │ │ +'PolymorphicComponents │ │ │ │ +'RankNTypes │ │ │ │ +'Rank2Types │ │ │ │ +'FunctionalDependencies │ │ │ │ +'DeepSubsumption │ │ │ │ +'MonomorphismRestriction │ │ │ │ +'MultiParamTypeClasses │ │ │ │ +'ParallelListComp │ │ │ │ +'RecursiveDo │ │ │ │ +'IncoherentInstances │ │ │ │ +'UndecidableInstances │ │ │ │ +'OverlappingInstances │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ +'UnknownLanguage │ │ │ │ +'GHC2024 │ │ │ │ +'GHC2021 │ │ │ │ +'Haskell2010 │ │ │ │ +'Haskell98 │ │ │ │ +Language.Haskell.Extension.Language │ │ │ │ +Language.Haskell.Extension.KnownExtension │ │ │ │ +toEnum{KnownExtension}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +succ{KnownExtension}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{KnownExtension}: tried to take `pred' of first tag in enumeration │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Language/Haskell/Extension.hs │ │ │ │ +Language.Haskell.Extension.Extension │ │ │ │ +UnknownLanguage │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Language/Haskell/Extension.hs:62:34-35|case │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Language/Haskell/Extension.hs:118:34-35|case │ │ │ │ +UnknownExtension │ │ │ │ +DisableExtension │ │ │ │ +EnableExtension │ │ │ │ +Extension │ │ │ │ +ListTuplePuns │ │ │ │ +TypeAbstractions │ │ │ │ +RelaxedLayout │ │ │ │ +AlternativeLayoutRuleTransitional │ │ │ │ +AlternativeLayoutRule │ │ │ │ +ExtendedLiterals │ │ │ │ +UnliftedDatatypes │ │ │ │ +OverloadedRecordUpdate │ │ │ │ +OverloadedRecordDot │ │ │ │ +FieldSelectors │ │ │ │ +RequiredTypeArguments │ │ │ │ +LinearTypes │ │ │ │ +QualifiedDo │ │ │ │ +LexicalNegation │ │ │ │ +UnliftedNewtypes │ │ │ │ +StandaloneKindSignatures │ │ │ │ +ImportQualifiedPost │ │ │ │ +EmptyDataDeriving │ │ │ │ +StarIsType │ │ │ │ +QuantifiedConstraints │ │ │ │ +NumericUnderscores │ │ │ │ +BlockArguments │ │ │ │ +HexFloatLiterals │ │ │ │ +UnboxedSums │ │ │ │ +DerivingVia │ │ │ │ +DerivingStrategies │ │ │ │ +TypeFamilyDependencies │ │ │ │ +OverloadedLabels │ │ │ │ +TemplateHaskellQuotes │ │ │ │ +MonadFailDesugaring │ │ │ │ +UndecidableSuperClasses │ │ │ │ +TypeInType │ │ │ │ +TypeApplications │ │ │ │ +DuplicateRecordFields │ │ │ │ +ApplicativeDo │ │ │ │ +StrictData │ │ │ │ +StaticPointers │ │ │ │ +DeriveLift │ │ │ │ +DeriveAnyClass │ │ │ │ +NamedWildCards │ │ │ │ +PartialTypeSignatures │ │ │ │ +PatternSynonyms │ │ │ │ +JavaScriptFFI │ │ │ │ +AllowAmbiguousTypes │ │ │ │ +ExplicitNamespaces │ │ │ │ +NullaryTypeClasses │ │ │ │ +NumDecimals │ │ │ │ +BinaryLiterals │ │ │ │ +NegativeLiterals │ │ │ │ +AutoDeriveTypeable │ │ │ │ +EmptyCase │ │ │ │ +OverloadedLists │ │ │ │ +RoleAnnotations │ │ │ │ +ParallelArrays │ │ │ │ +TypeData │ │ │ │ +DataKinds │ │ │ │ +PolyKinds │ │ │ │ +ConstraintKinds │ │ │ │ +Trustworthy │ │ │ │ +SafeImports │ │ │ │ +NondecreasingIndentation │ │ │ │ +DeriveFoldable │ │ │ │ +DeriveTraversable │ │ │ │ +DeriveFunctor │ │ │ │ +MonoLocalBinds │ │ │ │ +DatatypeContexts │ │ │ │ +ExplicitForAll │ │ │ │ +RebindableSyntax │ │ │ │ +LambdaCase │ │ │ │ +MultiWayIf │ │ │ │ +DoAndIfThenElse │ │ │ │ +NPlusKPatterns │ │ │ │ +GHCForeignImportPrim │ │ │ │ +TupleSections │ │ │ │ +RegularPatterns │ │ │ │ +XmlSyntax │ │ │ │ +ViewPatterns │ │ │ │ +MonadComprehensions │ │ │ │ +TransformListComp │ │ │ │ +QuasiQuotes │ │ │ │ +PostfixOperators │ │ │ │ +NewQualifiedOperators │ │ │ │ +ImpredicativeTypes │ │ │ │ +PackageImports │ │ │ │ +ConstrainedClassMethods │ │ │ │ +InstanceSigs │ │ │ │ +DefaultSignatures │ │ │ │ +DeriveGeneric │ │ │ │ +DeriveDataTypeable │ │ │ │ +UnboxedTuples │ │ │ │ +ExtendedDefaultRules │ │ │ │ +RelaxedPolyRec │ │ │ │ +MonoPatBinds │ │ │ │ +GADTSyntax │ │ │ │ +OverloadedStrings │ │ │ │ +TraditionalRecordSyntax │ │ │ │ +DisambiguateRecordFields │ │ │ │ +RecordPuns │ │ │ │ +RecordWildCards │ │ │ │ +TypeOperators │ │ │ │ +LiberalTypeSynonyms │ │ │ │ +InterruptibleFFI │ │ │ │ +UnliftedFFITypes │ │ │ │ +UnicodeSyntax │ │ │ │ +StandaloneDeriving │ │ │ │ +TypeFamilies │ │ │ │ +MagicHash │ │ │ │ +HereDocuments │ │ │ │ +RestrictedTypeSynonyms │ │ │ │ +ExtensibleRecords │ │ │ │ +GeneralisedNewtypeDeriving │ │ │ │ +GeneralizedNewtypeDeriving │ │ │ │ +PatternGuards │ │ │ │ +NamedFieldPuns │ │ │ │ +ImplicitPrelude │ │ │ │ +Generics │ │ │ │ +ForeignFunctionInterface │ │ │ │ +TemplateHaskell │ │ │ │ +TypeSynonymInstances │ │ │ │ +BangPatterns │ │ │ │ +KindSignatures │ │ │ │ +EmptyDataDecls │ │ │ │ +FlexibleInstances │ │ │ │ +FlexibleContexts │ │ │ │ +ImplicitParams │ │ │ │ +PatternSignatures │ │ │ │ +ScopedTypeVariables │ │ │ │ +ExistentialQuantification │ │ │ │ +PolymorphicComponents │ │ │ │ +RankNTypes │ │ │ │ +Rank2Types │ │ │ │ +FunctionalDependencies │ │ │ │ +DeepSubsumption │ │ │ │ +MonomorphismRestriction │ │ │ │ +MultiParamTypeClasses │ │ │ │ +ParallelListComp │ │ │ │ +RecursiveDo │ │ │ │ +IncoherentInstances │ │ │ │ +UndecidableInstances │ │ │ │ +OverlappingInstances │ │ │ │ +KnownExtension │ │ │ │ +UnknownLanguage │ │ │ │ +Haskell2010 │ │ │ │ +Haskell98 │ │ │ │ +Language │ │ │ │ +Language.Haskell.Extension │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.EnableExtension │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DisableExtension │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.UnknownExtension │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.OverlappingInstances │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.UndecidableInstances │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.IncoherentInstances │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DoRec │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RecursiveDo │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ParallelListComp │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.MultiParamTypeClasses │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.MonomorphismRestriction │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DeepSubsumption │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.FunctionalDependencies │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.Rank2Types │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RankNTypes │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.PolymorphicComponents │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ExistentialQuantification │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ScopedTypeVariables │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.PatternSignatures │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ImplicitParams │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.FlexibleContexts │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.FlexibleInstances │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.EmptyDataDecls │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.CPP │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.KindSignatures │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.BangPatterns │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TypeSynonymInstances │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TemplateHaskell │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ForeignFunctionInterface │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.Arrows │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.Generics │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ImplicitPrelude │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.NamedFieldPuns │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.PatternGuards │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.GeneralizedNewtypeDeriving │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.GeneralisedNewtypeDeriving │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ExtensibleRecords │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RestrictedTypeSynonyms │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.HereDocuments │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.MagicHash │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TypeFamilies │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.StandaloneDeriving │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.UnicodeSyntax │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.UnliftedFFITypes │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.InterruptibleFFI │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.CApiFFI │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.LiberalTypeSynonyms │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TypeOperators │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RecordWildCards │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RecordPuns │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DisambiguateRecordFields │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TraditionalRecordSyntax │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.OverloadedStrings │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.GADTs │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.GADTSyntax │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.MonoPatBinds │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RelaxedPolyRec │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ExtendedDefaultRules │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.UnboxedTuples │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DeriveDataTypeable │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DeriveGeneric │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DefaultSignatures │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.InstanceSigs │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ConstrainedClassMethods │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.PackageImports │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ImpredicativeTypes │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.NewQualifiedOperators │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.PostfixOperators │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.QuasiQuotes │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TransformListComp │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.MonadComprehensions │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ViewPatterns │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.XmlSyntax │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RegularPatterns │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TupleSections │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.GHCForeignImportPrim │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.NPlusKPatterns │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DoAndIfThenElse │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.MultiWayIf │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.LambdaCase │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RebindableSyntax │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ExplicitForAll │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DatatypeContexts │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.MonoLocalBinds │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DeriveFunctor │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DeriveTraversable │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DeriveFoldable │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.NondecreasingIndentation │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.SafeImports │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.Safe │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.Trustworthy │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.Unsafe │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ConstraintKinds │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.PolyKinds │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DataKinds │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TypeData │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ParallelArrays │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RoleAnnotations │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.OverloadedLists │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.EmptyCase │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.AutoDeriveTypeable │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.NegativeLiterals │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.BinaryLiterals │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.NumDecimals │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.NullaryTypeClasses │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ExplicitNamespaces │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.AllowAmbiguousTypes │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.JavaScriptFFI │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.PatternSynonyms │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.PartialTypeSignatures │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.NamedWildCards │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DeriveAnyClass │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DeriveLift │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.StaticPointers │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.StrictData │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.Strict │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ApplicativeDo │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DuplicateRecordFields │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TypeApplications │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TypeInType │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.UndecidableSuperClasses │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.MonadFailDesugaring │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TemplateHaskellQuotes │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.OverloadedLabels │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TypeFamilyDependencies │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DerivingStrategies │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.DerivingVia │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.UnboxedSums │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.HexFloatLiterals │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.BlockArguments │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.NumericUnderscores │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.QuantifiedConstraints │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.StarIsType │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.EmptyDataDeriving │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.CUSKs │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ImportQualifiedPost │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.StandaloneKindSignatures │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.UnliftedNewtypes │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.LexicalNegation │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.QualifiedDo │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.LinearTypes │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RequiredTypeArguments │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.FieldSelectors │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.OverloadedRecordDot │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.OverloadedRecordUpdate │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.UnliftedDatatypes │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ExtendedLiterals │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.AlternativeLayoutRule │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.AlternativeLayoutRuleTransitional │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.RelaxedLayout │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.TypeAbstractions │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.ListTuplePuns │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.Haskell98 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.Haskell2010 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.GHC2021 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.GHC2024 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Language.Haskell.Extension.UnknownLanguage │ │ │ │ +pred{CabalSpecVersion}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{CabalSpecVersion}: tried to take `succ' of last tag in enumeration │ │ │ │ +toEnum{CabalSpecVersion}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/CabalSpecVersion.hs │ │ │ │ +'NoGlobstar │ │ │ │ +'HasGlobstar │ │ │ │ +HasGlobstar │ │ │ │ +'NoCommonStanzas │ │ │ │ +'HasCommonStanzas │ │ │ │ +'HasElif │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -compiler/GHC/Core/Coercion/Axiom.hs │ │ │ │ -GHC.Core.Coercion.Axiom │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -incomps: │ │ │ │ -CoAxBranch │ │ │ │ -placeHolderIncomps │ │ │ │ -compiler/GHC/Core/Coercion/Axiom.hs │ │ │ │ -GHC.Core.Coercion.Axiom │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Coercion.Axiom.BuiltInSynFamily │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Coercion.Axiom.BIF_Rewrite │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Coercion.Axiom.BuiltInFamRew │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Coercion.Axiom.BuiltInFamInj │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Coercion.Axiom.BranchedAxiom │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Coercion.Axiom.UnbranchedAxiom │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Coercion.Axiom.BIF_Interact │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Coercion.Axiom.CoAxiom │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Coercion.Axiom.CoAxBranch │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Coercion.Axiom.Branched │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Coercion.Axiom.Unbranched │ │ │ │ -'PatSynCon │ │ │ │ -'RealDataCon │ │ │ │ -GHC.Core.ConLike │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/ConLike.hs │ │ │ │ -GHC.Core.ConLike │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +'CabalSpecV3_12 │ │ │ │ +'CabalSpecV3_8 │ │ │ │ +'CabalSpecV3_6 │ │ │ │ +'CabalSpecV3_4 │ │ │ │ +'CabalSpecV3_0 │ │ │ │ +'CabalSpecV2_4 │ │ │ │ +'CabalSpecV2_2 │ │ │ │ +'CabalSpecV2_0 │ │ │ │ +'CabalSpecV1_24 │ │ │ │ +'CabalSpecV1_22 │ │ │ │ +'CabalSpecV1_20 │ │ │ │ +'CabalSpecV1_18 │ │ │ │ +'CabalSpecV1_12 │ │ │ │ +'CabalSpecV1_10 │ │ │ │ +'CabalSpecV1_8 │ │ │ │ +'CabalSpecV1_6 │ │ │ │ +'CabalSpecV1_4 │ │ │ │ +'CabalSpecV1_2 │ │ │ │ +'CabalSpecV1_0 │ │ │ │ +Distribution.CabalSpecVersion.CabalSpecVersion │ │ │ │ +NoCommonStanzas │ │ │ │ +HasCommonStanzas │ │ │ │ +CabalSpecVersion │ │ │ │ +Distribution.CabalSpecVersion │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +CabalSpecV1_0 │ │ │ │ +CabalSpecV1_2 │ │ │ │ +CabalSpecV1_4 │ │ │ │ +CabalSpecV1_6 │ │ │ │ +CabalSpecV1_8 │ │ │ │ +CabalSpecV1_10 │ │ │ │ +CabalSpecV1_12 │ │ │ │ +CabalSpecV1_18 │ │ │ │ +CabalSpecV1_20 │ │ │ │ +CabalSpecV1_22 │ │ │ │ +CabalSpecV1_24 │ │ │ │ +CabalSpecV2_0 │ │ │ │ +CabalSpecV2_2 │ │ │ │ +CabalSpecV2_4 │ │ │ │ +CabalSpecV3_0 │ │ │ │ +CabalSpecV3_4 │ │ │ │ +CabalSpecV3_6 │ │ │ │ +CabalSpecV3_8 │ │ │ │ +CabalSpecV3_12 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.HasGlobstar │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.NoGlobstar │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.HasCommonStanzas │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.NoCommonStanzas │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.HasElif │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.NoElif │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_2 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_4 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_6 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_8 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_10 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_12 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_18 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_20 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_22 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV1_24 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV2_2 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV2_4 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV3_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV3_4 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV3_6 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV3_8 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.CabalSpecVersion.CabalSpecV3_12 │ │ │ │ +'C:CharParsing │ │ │ │ +CharParsing │ │ │ │ +integral │ │ │ │ +panic! integral │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Compat/CharParsing.hs │ │ │ │ +Distribution.Compat.CharParsing │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +octal digit │ │ │ │ +hexadecimal digit │ │ │ │ +letter or digit │ │ │ │ +lowercase letter │ │ │ │ +uppercase letter │ │ │ │ +new-line │ │ │ │ +white space │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compat.CharParsing.C:CharParsing │ │ │ │ +'C:Newtype │ │ │ │ +Distribution.Compat.Newtype │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compat.Newtype.C:Newtype │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.ConLike.RealDataCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.ConLike.PatSynCon │ │ │ │ -'BothSides │ │ │ │ -'RhsOnly │ │ │ │ -'LhsOnly │ │ │ │ -RuleFVsFrom │ │ │ │ -GHC.Core.FVs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/FVs.hs │ │ │ │ -GHC.Core.FVs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/FVs.hs │ │ │ │ -GHC.Core.FVs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/FVs.hs │ │ │ │ -GHC.Core.FVs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.FVs.LhsOnly │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.FVs.RhsOnly │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.FVs.BothSides │ │ │ │ -'WantMatches │ │ │ │ -'WantConflicts │ │ │ │ -FamInstLookupMode │ │ │ │ -'FamInstMatch │ │ │ │ -FamInstMatch │ │ │ │ -'InjectivityUnified │ │ │ │ -'InjectivityAccepted │ │ │ │ -InjectivityCheckResult │ │ │ │ -FamInstEnv │ │ │ │ -'FamInst │ │ │ │ -'DataFamilyInst │ │ │ │ -'SynFamilyInst │ │ │ │ -FamFlavor │ │ │ │ -GHC.Core.FamInstEnv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/FamInstEnv.hs │ │ │ │ -GHC.Core.FamInstEnv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -Coercion axiom: │ │ │ │ -instance │ │ │ │ -dataFamInstRepTyCon │ │ │ │ -match with │ │ │ │ -compiler/GHC/Core/FamInstEnv.hs │ │ │ │ -GHC.Core.FamInstEnv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/FamInstEnv.hs │ │ │ │ -GHC.Core.FamInstEnv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/FamInstEnv.hs │ │ │ │ -GHC.Core.FamInstEnv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/FamInstEnv.hs │ │ │ │ -GHC.Core.FamInstEnv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/FamInstEnv.hs │ │ │ │ -GHC.Core.FamInstEnv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/FamInstEnv.hs │ │ │ │ -GHC.Core.FamInstEnv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.FamInstEnv.WantConflicts │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.FamInstEnv.WantMatches │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.FamInstEnv.FamInstMatch │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.FamInstEnv.InjectivityAccepted │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.FamInstEnv.InjectivityUnified │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.FamInstEnv.FamIE │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.FamInstEnv.FamInst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.FamInstEnv.SynFamilyInst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.FamInstEnv.DataFamilyInst │ │ │ │ -'InstMatches │ │ │ │ -InstMatches │ │ │ │ -'NoUnifiers │ │ │ │ -'OneOrMoreUnifiers │ │ │ │ -PotentialUnifiers │ │ │ │ -'EvNonCanonical │ │ │ │ -'EvCanonical │ │ │ │ -CanonicalEvidence │ │ │ │ -'LookupInstErrNotFound │ │ │ │ -'LookupInstErrFlexiVar │ │ │ │ -'LookupInstErrNotExact │ │ │ │ -LookupInstanceErrReason │ │ │ │ -'InstEnvs │ │ │ │ -InstEnvs │ │ │ │ -'InstEnv │ │ │ │ -'ClsInst │ │ │ │ -GHC.Core.InstEnv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -is_cls_nm │ │ │ │ -is_dfun_name │ │ │ │ -is_orphan │ │ │ │ -GHC.Core.InstEnv.ClsInst │ │ │ │ +NonEmptySet │ │ │ │ +Distribution.Compat.NonEmptySet.NonEmptySet │ │ │ │ +fromNonEmpty │ │ │ │ +toNonEmpty │ │ │ │ +NonEmptySet invariant violated: │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Compat/NonEmptySet.hs │ │ │ │ +Distribution.Compat.NonEmptySet │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Data.Binary.Get(Alternative).empty │ │ │ │ +Distribution.Compat.Parsing │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compat.Parsing.C:Parsing │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Compiler.hs:227:13-14|case │ │ │ │ +all digits compiler name │ │ │ │ +'CompilerInfo │ │ │ │ +'NoAbiTag │ │ │ │ +'CompilerId │ │ │ │ +'PerCompilerFlavor │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -compiler/GHC/Core/InstEnv.hs │ │ │ │ -GHC.Core.InstEnv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ +'OtherCompiler │ │ │ │ +'HaskellSuite │ │ │ │ +Distribution.Compiler.CompilerFlavor │ │ │ │ +Distribution.Compiler.PerCompilerFlavor │ │ │ │ +, compilerInfoExtensions = │ │ │ │ +, compilerInfoLanguages = │ │ │ │ +, compilerInfoCompat = │ │ │ │ +, compilerInfoAbiTag = │ │ │ │ +CompilerInfo {compilerInfoId = │ │ │ │ +compilerInfoExtensions │ │ │ │ +compilerInfoLanguages │ │ │ │ +compilerInfoCompat │ │ │ │ +compilerInfoAbiTag │ │ │ │ +compilerInfoId │ │ │ │ +CompilerInfo │ │ │ │ +PerCompilerFlavor │ │ │ │ stimes: positive multiplier expected │ │ │ │ -compiler/GHC/Core/InstEnv.hs │ │ │ │ -GHC.Core.InstEnv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -canonical │ │ │ │ -non-canonical │ │ │ │ -instance │ │ │ │ -instGuards: │ │ │ │ -instMatches: │ │ │ │ -InstMatches │ │ │ │ -NoUnifiers │ │ │ │ -compiler/GHC/Core/InstEnv.hs │ │ │ │ -GHC.Core.InstEnv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/InstEnv.hs │ │ │ │ -GHC.Core.InstEnv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.InstEnv.InstMatches │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.InstEnv.NoUnifiers │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.InstEnv.OneOrMoreUnifiers │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.InstEnv.EvCanonical │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.InstEnv.EvNonCanonical │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.InstEnv.LookupInstErrNotExact │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.InstEnv.LookupInstErrFlexiVar │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.InstEnv.LookupInstErrNotFound │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.InstEnv.InstEnvs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.InstEnv.ClsInst │ │ │ │ -'FloatCase │ │ │ │ -'FloatLet │ │ │ │ -FloatBind │ │ │ │ -'MkStringIds │ │ │ │ -MkStringIds │ │ │ │ -GHC.Core.Make │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Core/Make.hs:811:5-10 │ │ │ │ -compiler/GHC/Core/Make.hs │ │ │ │ -GHC.Core.Make │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Make.hs │ │ │ │ -GHC.Core.Make │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Make.hs │ │ │ │ -GHC.Core.Make │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/Make.hs │ │ │ │ -GHC.Core.Make │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Make.hs │ │ │ │ -GHC.Core.Make │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/Make.hs │ │ │ │ -GHC.Core.Make │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/Make.hs │ │ │ │ -GHC.Core.Make │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Make.hs │ │ │ │ -GHC.Core.Make │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Make.hs │ │ │ │ -GHC.Core.Make │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -absentError │ │ │ │ -absentConstraintError │ │ │ │ -compiler/GHC/Core/Make.hs:1280:5-39|tyvar : _ │ │ │ │ -impossibleError │ │ │ │ -impossibleConstraintError │ │ │ │ -nonExhaustiveGuardsError │ │ │ │ -noMethodBindingError │ │ │ │ -typeError │ │ │ │ -patError │ │ │ │ -recConError │ │ │ │ -recSelError │ │ │ │ -absentSumFieldError │ │ │ │ -mkBigTupleSelector │ │ │ │ -compiler/GHC/Core/Make.hs:(612,11)-(613,60)|[(tpl_v, group)] │ │ │ │ -unwrapBox │ │ │ │ -compiler/GHC/Core/Make.hs:232:5-51|Just (torc, rep) │ │ │ │ -compiler/GHC/Core/Make.hs │ │ │ │ -GHC.Core.Make │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Make.FloatLet │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Make.FloatCase │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Make.MkStringIds │ │ │ │ -'CoreMap │ │ │ │ -CoreMapX │ │ │ │ -GHC.Core.Map.Expr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -CoreMap elts │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Map.Expr.AM │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Map.Expr.CM │ │ │ │ -'CoercionMap │ │ │ │ -CoercionMap │ │ │ │ -'CoercionMapX │ │ │ │ -CoercionMapX │ │ │ │ -'TypeMap │ │ │ │ -'LooseTypeMap │ │ │ │ -LooseTypeMap │ │ │ │ -'BndrMap │ │ │ │ -TypeMapX │ │ │ │ -DeBruijn │ │ │ │ -TyLitMap │ │ │ │ -TypeEquality │ │ │ │ -GHC.Core.Map.Type │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Map/Type.hs │ │ │ │ -GHC.Core.Map.Type │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/Map/Type.hs │ │ │ │ -GHC.Core.Map.Type │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/Map/Type.hs │ │ │ │ -GHC.Core.Map.Type │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/Map/Type.hs │ │ │ │ -GHC.Core.Map.Type │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -lkT TyConApp │ │ │ │ -lkT FunTy │ │ │ │ -xtT TyConApp │ │ │ │ -xtT FunTy │ │ │ │ -TypeMap elts │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Map.Type.TM │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Map.Type.BndrMap │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Map.Type.VM │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Map.Type.D │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Map.Type.CME │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Map.Type.TLM │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Map.Type.TNEQ │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Map.Type.TEQ │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Map.Type.TEQX │ │ │ │ -'IgnoreMultiplicities │ │ │ │ -'RespectMultiplicities │ │ │ │ -MultiplicityFlag │ │ │ │ -'Unknown │ │ │ │ -'Submult │ │ │ │ -IsSubmult │ │ │ │ -GHC.Core.Multiplicity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Multiplicity.RespectMultiplicities │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Multiplicity.IgnoreMultiplicities │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Multiplicity.Submult │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Multiplicity.Unknown │ │ │ │ -ArityEnv │ │ │ │ -'ArityOpts │ │ │ │ -ArityOpts │ │ │ │ -ArityType │ │ │ │ -'IsExpensive │ │ │ │ -'IsCheap │ │ │ │ -GHC.Core.Opt.Arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Opt/Arity.hs │ │ │ │ -GHC.Core.Opt.Arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Opt/Arity.hs │ │ │ │ -GHC.Core.Opt.Arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -warnPprTrace │ │ │ │ -compiler/GHC/Core/Opt/Arity.hs │ │ │ │ -GHC.Core.Opt.Arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -warnPprTrace │ │ │ │ -compiler/GHC/Core/Opt/Arity.hs │ │ │ │ -GHC.Core.Opt.Arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Opt/Arity.hs │ │ │ │ -GHC.Core.Opt.Arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Opt/Arity.hs │ │ │ │ -GHC.Core.Opt.Arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/Opt/Arity.hs │ │ │ │ -GHC.Core.Opt.Arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/Opt/Arity.hs │ │ │ │ -GHC.Core.Opt.Arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/Opt/Arity.hs │ │ │ │ -GHC.Core.Opt.Arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/Opt/Arity.hs │ │ │ │ -GHC.Core.Opt.Arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Opt/Arity.hs │ │ │ │ -GHC.Core.Opt.Arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/Opt/Arity.hs │ │ │ │ -GHC.Core.Opt.Arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Opt/Arity.hs │ │ │ │ -GHC.Core.Opt.Arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Opt/Arity.hs │ │ │ │ -GHC.Core.Opt.Arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Opt/Arity.hs │ │ │ │ -GHC.Core.Opt.Arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Opt/Arity.hs │ │ │ │ -GHC.Core.Opt.Arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/Opt/Arity.hs │ │ │ │ -GHC.Core.Opt.Arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -warnPprTrace │ │ │ │ -free joins: │ │ │ │ -compiler/GHC/Core/Opt/Arity.hs │ │ │ │ -GHC.Core.Opt.Arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -etaBodyForJoinPoint │ │ │ │ -etaExpandToJoinPointRule │ │ │ │ -Can't eta-expand built-in rule: │ │ │ │ -new_arg_ty: │ │ │ │ -old_arg_ty: │ │ │ │ -tryEtaReduce: type arg to non-forall type │ │ │ │ -etaInfoAppTy │ │ │ │ -compiler/GHC/Core/Opt/Arity.hs │ │ │ │ -GHC.Core.Opt.Arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/Opt/Arity.hs │ │ │ │ -GHC.Core.Opt.Arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/Opt/Arity.hs:(1002,21)-(1005,29)|case │ │ │ │ -Exciting arity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.Arity.EI │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.Arity.AE │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.Arity.ArityOpts │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.Arity.AT │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.Arity.IsCheap │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.Arity.IsExpensive │ │ │ │ -'CallerCcFilter │ │ │ │ -CallerCcFilter │ │ │ │ -'PWildcard │ │ │ │ -NamePattern │ │ │ │ -GHC.Core.Opt.CallerCC.Types │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Opt/CallerCC/Types.hs │ │ │ │ -GHC.Core.Opt.CallerCC.Types │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Opt/CallerCC/Types.hs │ │ │ │ -GHC.Core.Opt.CallerCC.Types │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Prelude/Basic.hs │ │ │ │ -GHC.Prelude.Basic │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -parse error on │ │ │ │ -Binary(NamePattern): Invalid tag │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.CallerCC.Types.CallerCcFilter │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.CallerCC.Types.PChar │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.CallerCC.Types.PWildcard │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.CallerCC.Types.PEnd │ │ │ │ -'MkPatSyn │ │ │ │ -GHC.Core.PatSyn │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/PatSyn.hs │ │ │ │ -GHC.Core.PatSyn │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +CompilerId │ │ │ │ +OtherCompiler │ │ │ │ +HaskellSuite │ │ │ │ +CompilerFlavor │ │ │ │ +HaskellSuite │ │ │ │ +OtherCompiler │ │ │ │ +PerCompilerFlavor │ │ │ │ +CompilerId │ │ │ │ +Distribution.Compiler │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +NoAbiTag │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Compiler.hs:81:34-35|case │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compiler.CompilerInfo │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compiler.NoAbiTag │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compiler.AbiTag │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compiler.CompilerId │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compiler.PerCompilerFlavor │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compiler.GHC │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compiler.GHCJS │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compiler.NHC │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compiler.YHC │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compiler.Hugs │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compiler.HBC │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compiler.Helium │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compiler.JHC │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compiler.LHC │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compiler.UHC │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compiler.Eta │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compiler.MHS │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compiler.HaskellSuite │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compiler.OtherCompiler │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Distribution.FieldGrammar │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.FieldGrammar.PS │ │ │ │ +'TestedWith │ │ │ │ +TestedWith │ │ │ │ +'SpecLicense │ │ │ │ +SpecLicense │ │ │ │ +'SpecVersion │ │ │ │ +SpecVersion │ │ │ │ +'FilePathNT │ │ │ │ +FilePathNT │ │ │ │ +'MQuoted │ │ │ │ +'NonEmpty' │ │ │ │ +NonEmpty' │ │ │ │ +'NoCommaFSep │ │ │ │ +NoCommaFSep │ │ │ │ +'CommaFSep │ │ │ │ +CommaFSep │ │ │ │ +'CommaVCat │ │ │ │ +CommaVCat │ │ │ │ +Distribution.FieldGrammar.Newtypes │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +SpecLicense {getSpecLicense = │ │ │ │ +SpecVersion {getSpecVersion = │ │ │ │ +Unknown cabal spec version specified: │ │ │ │ +Packages with 'cabal-version: 1.12' or later should specify a specific version of the Cabal spec of the form 'cabal-version: x.y'. Use 'cabal-version: │ │ │ │ +'. Tools based on Cabal 1.10 and later will ignore upper bounds. │ │ │ │ +It is recommended that the 'cabal-version' field only specify a version range of the form '>= x.y' for older cabal versions. Use 'cabal-version: >= │ │ │ │ +With 1.10 or earlier, the 'cabal-version' field must use range syntax rather than a simple version number. Use 'cabal-version: >= │ │ │ │ +cabal-version higher than 2.2 cannot be specified as a range. See https://github.com/haskell/cabal/issues/4899 │ │ │ │ +empty FilePath │ │ │ │ +white space │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.FieldGrammar.Newtypes.C:Sep │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.FieldGrammar.Newtypes.NoCommaFSep │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.FieldGrammar.Newtypes.FSep │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.FieldGrammar.Newtypes.VCat │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.FieldGrammar.Newtypes.CommaFSep │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.FieldGrammar.Newtypes.CommaVCat │ │ │ │ +white space │ │ │ │ + is available only since the Cabal specification version │ │ │ │ +. This field will be ignored. │ │ │ │ + is removed in the Cabal specification version │ │ │ │ + is deprecated in the Cabal specification version │ │ │ │ +MkNamelessField │ │ │ │ +MkSection │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Distribution.FieldGrammar.Parsec │ │ │ │ +NamelessField │ │ │ │ +'MkNamelessField │ │ │ │ +'MkSection │ │ │ │ +ParsecFieldGrammar │ │ │ │ +'ParsecFG │ │ │ │ +The field │ │ │ │ + is specified more than once at positions │ │ │ │ +unknown parse error │ │ │ │ +expecting │ │ │ │ +unexpected │ │ │ │ +end of input │ │ │ │ + field missing │ │ │ │ +Unknown field: │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.FieldGrammar.Parsec.ParsecFG │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.FieldGrammar.Parsec.MkSection │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.FieldGrammar.Parsec.MkNamelessField │ │ │ │ +Distribution.Fields.ConfVar │ │ │ │ + │ │ │ │ +integral │ │ │ │ +panic! integral │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Compat/CharParsing.hs │ │ │ │ +Distribution.Compat.CharParsing │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +unknown parse error │ │ │ │ +expecting │ │ │ │ +unexpected │ │ │ │ +end of input │ │ │ │ +o fields in clause │ │ │ │ + │ │ │ │ +'Section │ │ │ │ +'SecArgOther │ │ │ │ +'SecArgStr │ │ │ │ +'SecArgName │ │ │ │ +SectionArg │ │ │ │ +'FieldLine │ │ │ │ +FieldLine │ │ │ │ +Distribution.Fields.Field │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Fields/Field.hs:53:13-14|case │ │ │ │ +Section │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Fields/Field.hs:99:13-14|case │ │ │ │ +SecArgOther │ │ │ │ +SecArgStr │ │ │ │ +SecArgName │ │ │ │ +FieldLine │ │ │ │ +foldl1: empty structure │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Field.Field │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Field.Section │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Field.Name │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Field.SecArgName │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Field.SecArgStr │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Field.SecArgOther │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Field.FieldLine │ │ │ │ +LexWarningNBSP │ │ │ │ +LexWarningBOM │ │ │ │ +LexWarningTab │ │ │ │ +LexInconsistentIndentation │ │ │ │ +LexBraces │ │ │ │ +LexWarning │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Distribution.Fields.LexerMonad │ │ │ │ +LexWarningType │ │ │ │ +'LexWarningNBSP │ │ │ │ +'LexWarningBOM │ │ │ │ +'LexWarningTab │ │ │ │ +'LexInconsistentIndentation │ │ │ │ +'LexBraces │ │ │ │ +LexWarning │ │ │ │ +'LexWarning │ │ │ │ +LexState │ │ │ │ +'LexState │ │ │ │ +LexResult │ │ │ │ +'LexResult │ │ │ │ +Byte-order mark found at the beginning of the file │ │ │ │ +Inconsistent indentation. Indentation jumps at lines │ │ │ │ +Tabs used as indentation at │ │ │ │ +Non breaking spaces at │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.LexerMonad.LexResult │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.LexerMonad.LexState │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.LexerMonad.LexWarning │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.LexerMonad.LexWarningNBSP │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.LexerMonad.LexWarningBOM │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.LexerMonad.LexWarningTab │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.LexerMonad.LexInconsistentIndentation │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.LexerMonad.LexBraces │ │ │ │ +end of file │ │ │ │ +Arg: eta │ │ │ │ +Type: ParseError -> Identity b │ │ │ │ +In module `Distribution.Fields.Parser' │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Distribution.Fields.Parser │ │ │ │ +LexState' │ │ │ │ +'LexState' │ │ │ │ +IndentLevel │ │ │ │ +'IndentLevel │ │ │ │ +LexerMode │ │ │ │ +'LexerMode │ │ │ │ +indentation of at least │ │ │ │ +field contents │ │ │ │ +section parameter │ │ │ │ +field or section name │ │ │ │ +character in input │ │ │ │ +operator │ │ │ │ +new line │ │ │ │ +field content │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +the input │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Parser.LexState' │ │ │ │ +Distribution.License │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/License.hs:114:34-35|case │ │ │ │ +UnknownLicense │ │ │ │ +Distribution.License.License │ │ │ │ +UnknownLicense │ │ │ │ +UnspecifiedLicense │ │ │ │ +AllRightsReserved │ │ │ │ +'PublicDomain │ │ │ │ +'AllRightsReserved │ │ │ │ +'UnspecifiedLicense │ │ │ │ +'OtherLicense │ │ │ │ +'UnknownLicense │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -compiler/GHC/Core/PatSyn.hs │ │ │ │ -GHC.Core.PatSyn │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/PatSyn.hs │ │ │ │ -GHC.Core.PatSyn │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/PatSyn.hs │ │ │ │ -GHC.Core.PatSyn │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -patSynInstResTy │ │ │ │ -patSynInstArgTys │ │ │ │ -dataConFieldType │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.PatSyn.MkPatSyn │ │ │ │ -GHC.Core.Ppr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -scctick< │ │ │ │ -Expandable= │ │ │ │ -WorkFree= │ │ │ │ -ConLike= │ │ │ │ -boring_ok= │ │ │ │ -unsat_ok= │ │ │ │ -ALWAYS_IF │ │ │ │ --- RHS size: │ │ │ │ -InlPrag= │ │ │ │ -end Rec } │ │ │ │ -CallArity= │ │ │ │ -No unfolding │ │ │ │ -No unfolding (from boot) │ │ │ │ -OtherCon │ │ │ │ -Guidance= │ │ │ │ -Built in rule for │ │ │ │ -CallArity= │ │ │ │ -InlPrag= │ │ │ │ -'ArgsReductions │ │ │ │ -ArgsReductions │ │ │ │ -'Reductions │ │ │ │ -Reductions │ │ │ │ -'HetReduction │ │ │ │ -HetReduction │ │ │ │ -'Reduction │ │ │ │ -Reduction │ │ │ │ -GHC.Core.Reduction │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ - reductionCoercion: │ │ │ │ - reductionReducedType: │ │ │ │ -reductionOriginalType: │ │ │ │ -compiler/GHC/Core/Reduction.hs │ │ │ │ -GHC.Core.Reduction │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Reduction.ArgsReductions │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Reduction.Reductions │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Reduction.HetReduction │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Reduction.Reduction │ │ │ │ -'RMEmpty │ │ │ │ -RoughMap │ │ │ │ -'RML_KnownTc │ │ │ │ -'RML_WildCard │ │ │ │ -'RML_NoKnownTc │ │ │ │ -RoughMatchLookupTc │ │ │ │ -'RM_KnownTc │ │ │ │ -'RM_WildCard │ │ │ │ -RoughMatchTc │ │ │ │ -GHC.Core.RoughMap │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -RML_KnownTc │ │ │ │ -RML_NoKnownTC │ │ │ │ -Unknown: │ │ │ │ -rm_known │ │ │ │ -rm_empty │ │ │ │ -GHC.Core.RoughMap.RoughMatchLookupTc │ │ │ │ -RML_WildCard │ │ │ │ -RML_KnownTc │ │ │ │ -RML_NoKnownTc │ │ │ │ -GHC.Core.RoughMap.RoughMatchTc │ │ │ │ -RM_WildCard │ │ │ │ -RM_KnownTc │ │ │ │ +PublicDomain │ │ │ │ +OtherLicense │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.License.GPL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.License.AGPL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.License.LGPL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.License.BSD2 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.License.BSD3 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.License.BSD4 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.License.MIT │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.License.ISC │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.License.MPL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.License.Apache │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.License.PublicDomain │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.License.AllRightsReserved │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.License.UnspecifiedLicense │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.License.OtherLicense │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.License.UnknownLicense │ │ │ │ +There exist several components with the same name: ' │ │ │ │ +Only one library expected │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +'SubComp │ │ │ │ +PDTagged │ │ │ │ +'TargetSet │ │ │ │ +TargetSet │ │ │ │ +'DepMapUnion │ │ │ │ +DepMapUnion │ │ │ │ +'MissingDeps │ │ │ │ +DepTestRslt │ │ │ │ +Distribution.PackageDescription.Configuration │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +white space │ │ │ │ +SubComp │ │ │ │ +Cannot combine incompatible tags │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.Configuration.Lib │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.Configuration.SubComp │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.Configuration.PDNull │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.Configuration.DepOk │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.Configuration.MissingDeps │ │ │ │ + test suite type. │ │ │ │ +' field is required for the │ │ │ │ +' test suite type. │ │ │ │ +' field is not used for the ' │ │ │ │ +' benchmark type. │ │ │ │ +The 'benchmark-module' field is not used for the ' │ │ │ │ + benchmark type. │ │ │ │ +The 'main-is' field is required for the │ │ │ │ +empty FilePath │ │ │ │ +extra-doc-files │ │ │ │ +extra-tmp-files │ │ │ │ +extra-source-files │ │ │ │ +data-dir │ │ │ │ +data-files │ │ │ │ +build-type │ │ │ │ +category │ │ │ │ +synopsis │ │ │ │ +bug-reports │ │ │ │ +package-url │ │ │ │ +homepage │ │ │ │ +tested-with │ │ │ │ +stability │ │ │ │ +maintainer │ │ │ │ +copyright │ │ │ │ +license-files │ │ │ │ +license-file │ │ │ │ +cabal-version │ │ │ │ +visibility │ │ │ │ +signatures │ │ │ │ +reexported-modules │ │ │ │ +exposed-modules │ │ │ │ +mod-def-file │ │ │ │ +lib-version-linux │ │ │ │ +lib-version-info │ │ │ │ +code-generators │ │ │ │ +test-module │ │ │ │ +benchmark-module │ │ │ │ +Please use 'build-tool-depends' field │ │ │ │ +Please use 'build-tool-depends' field. │ │ │ │ +Please use 'default-extensions' or 'other-extensions' fields. │ │ │ │ +build-depends │ │ │ │ +install-includes │ │ │ │ +autogen-includes │ │ │ │ +includes │ │ │ │ +include-dirs │ │ │ │ +extra-lib-dirs-static │ │ │ │ +extra-lib-dirs │ │ │ │ +extra-dynamic-library-flavours │ │ │ │ +extra-library-flavours │ │ │ │ +extra-bundled-libraries │ │ │ │ +extra-ghci-libraries │ │ │ │ +extra-libraries-static │ │ │ │ +extra-libraries │ │ │ │ +extensions │ │ │ │ +other-extensions │ │ │ │ +default-extensions │ │ │ │ +other-languages │ │ │ │ +default-language │ │ │ │ +autogen-modules │ │ │ │ +virtual-modules │ │ │ │ +other-modules │ │ │ │ +js-sources │ │ │ │ +cxx-sources │ │ │ │ +c-sources │ │ │ │ +cmm-sources │ │ │ │ +asm-sources │ │ │ │ +extra-framework-dirs │ │ │ │ +frameworks │ │ │ │ +pkgconfig-depends │ │ │ │ +hsc2hs-options │ │ │ │ +ld-options │ │ │ │ +cxx-options │ │ │ │ +cc-options │ │ │ │ +cmm-options │ │ │ │ +asm-options │ │ │ │ +cpp-options │ │ │ │ +build-tool-depends │ │ │ │ +build-tools │ │ │ │ +buildable │ │ │ │ +setup-depends │ │ │ │ +description │ │ │ │ +location │ │ │ │ +non-empty-token │ │ │ │ +hs-source-dir │ │ │ │ +Please use 'hs-source-dirs' │ │ │ │ +Please use 'hs-source-dirs' field. │ │ │ │ +hs-source-dirs │ │ │ │ +nhc98-options │ │ │ │ +hugs-options │ │ │ │ +jhc-options │ │ │ │ +ghcjs-options │ │ │ │ +ghc-options │ │ │ │ +ghcjs-prof-options │ │ │ │ +ghc-prof-options │ │ │ │ +ghcjs-shared-options │ │ │ │ +ghc-shared-options │ │ │ │ +'CompatLicenseFile │ │ │ │ +CompatLicenseFile │ │ │ │ +'CompatFilePath │ │ │ │ +CompatFilePath │ │ │ │ +'BenchmarkStanza │ │ │ │ +BenchmarkStanza │ │ │ │ +'TestSuiteStanza │ │ │ │ +TestSuiteStanza │ │ │ │ +Distribution.PackageDescription.FieldGrammar │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.FieldGrammar.BenchmarkStanza │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.PackageDescription.FieldGrammar.TestSuiteStanza │ │ │ │ +. This is possibly a bug in Cabal. │ │ │ │ +Please report it to the developers: https://github.com/haskell/cabal/issues/new │ │ │ │ +. This is a bug in your .cabal file. │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/PackageDescription/Utils.hs │ │ │ │ +Distribution.PackageDescription.Utils │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ +'License │ │ │ │ +Distribution.SPDX.License.License │ │ │ │ +License │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/SPDX/License.hs:44:25-26|case │ │ │ │ +Distribution.SPDX.License │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.License.NONE │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.License.License │ │ │ │ +'ELicense │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -compiler/GHC/Core/RoughMap.hs │ │ │ │ -GHC.Core.RoughMap │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.RoughMap.RMEmpty │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.RoughMap.RM │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.RoughMap.RML_KnownTc │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.RoughMap.RML_NoKnownTc │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.RoughMap.RML_WildCard │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.RoughMap.RM_KnownTc │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.RoughMap.RM_WildCard │ │ │ │ -'RuleOpts │ │ │ │ -RuleOpts │ │ │ │ -GHC.Core.Rules.Config │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Rules.Config.RuleOpts │ │ │ │ -SimpleOptEnv │ │ │ │ -'SimpleOpts │ │ │ │ -SimpleOpts │ │ │ │ -GHC.Core.SimpleOpt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/SimpleOpt.hs │ │ │ │ -GHC.Core.SimpleOpt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/SimpleOpt.hs │ │ │ │ -GHC.Core.SimpleOpt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/SimpleOpt.hs │ │ │ │ -GHC.Core.SimpleOpt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/SimpleOpt.hs │ │ │ │ -GHC.Core.SimpleOpt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -soe_subst = │ │ │ │ -soe_inl = │ │ │ │ -compiler/GHC/Core/SimpleOpt.hs │ │ │ │ -GHC.Core.SimpleOpt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/SimpleOpt.hs │ │ │ │ -GHC.Core.SimpleOpt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -simpleOptExpr │ │ │ │ -compiler/GHC/Core/SimpleOpt.hs │ │ │ │ -GHC.Core.SimpleOpt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/SimpleOpt.hs │ │ │ │ -GHC.Core.SimpleOpt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.SimpleOpt.CC │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.SimpleOpt.SOE │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.SimpleOpt.SimpleOpts │ │ │ │ -CoreStats │ │ │ │ -GHC.Core.Stats │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -coercions: │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Stats.CS │ │ │ │ -GHC.Core.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Subst.hs │ │ │ │ -GHC.Core.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Subst.hs │ │ │ │ -GHC.Core.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Subst.hs │ │ │ │ -GHC.Core.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Subst.hs │ │ │ │ -GHC.Core.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Subst.hs │ │ │ │ -GHC.Core.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Subst.hs │ │ │ │ -GHC.Core.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Subst.hs │ │ │ │ -GHC.Core.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/Subst.hs │ │ │ │ -GHC.Core.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/Subst.hs │ │ │ │ -GHC.Core.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Subst.hs │ │ │ │ -GHC.Core.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/Subst.hs │ │ │ │ -GHC.Core.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/Subst.hs │ │ │ │ -GHC.Core.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -lookupIdSubst │ │ │ │ -compiler/GHC/Core/Subst.hs │ │ │ │ -GHC.Core.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -substIdOcc │ │ │ │ -var-bndr │ │ │ │ -rec-bndr │ │ │ │ -rec-bndr │ │ │ │ -rec-bndr │ │ │ │ -compiler/GHC/Core/Subst.hs │ │ │ │ -GHC.Core.Subst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -substRulesForImportedIds │ │ │ │ -GHC.Core.TyCo.Ppr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/TyCo/Ppr.hs │ │ │ │ -GHC.Core.TyCo.Ppr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -debug_ppr_ty: neither splitForAllInvisTyBinders nor splitForAllReqTyBinders returned any binders │ │ │ │ -GHC.Core.TyCo.Tidy │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -GHC.Core.TyCon.Env │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -lookupTyConEnv_NF │ │ │ │ -ExprSize │ │ │ │ -'RhsCtxt │ │ │ │ -'CaseCtxt │ │ │ │ -'ValAppCtxt │ │ │ │ -'RuleArgCtxt │ │ │ │ -'DiscArgCtxt │ │ │ │ -'BoringCtxt │ │ │ │ -CallCtxt │ │ │ │ -'ValueArg │ │ │ │ -'NonTrivArg │ │ │ │ -'TrivArg │ │ │ │ -ArgSummary │ │ │ │ -'UnfoldingOpts │ │ │ │ -UnfoldingOpts │ │ │ │ -GHC.Core.Unfold │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -NonTrivArg │ │ │ │ -ValueArg │ │ │ │ -BoringCtxt │ │ │ │ -DiscArgCtxt │ │ │ │ -RuleArgCtxt │ │ │ │ -ValAppCtxt │ │ │ │ -CaseCtxt │ │ │ │ -_es_discount │ │ │ │ -_es_args │ │ │ │ -_es_size_is │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Unfold.TooBig │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Unfold.SizeIs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Unfold.BoringCtxt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Unfold.RhsCtxt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Unfold.DiscArgCtxt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Unfold.RuleArgCtxt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Unfold.ValAppCtxt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Unfold.CaseCtxt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Unfold.TrivArg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Unfold.NonTrivArg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Unfold.ValueArg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Unfold.UnfoldingOpts │ │ │ │ -GHC.Core.Unfold.Make │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Unfold/Make.hs │ │ │ │ -GHC.Core.Unfold.Make │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -mkAltExpr LitAlt │ │ │ │ -mkAltExpr LitAlt │ │ │ │ -mkAltExpr DEFAULT │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -Expression: │ │ │ │ -applyTypeToArgs │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -exprType │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -callStackDoc │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -warnPprTrace │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -Trying to coerce │ │ │ │ -has wrong role │ │ │ │ -passed to mkCast │ │ │ │ -coercion │ │ │ │ -in Id info of │ │ │ │ -in unfolding of │ │ │ │ -alt-cons │ │ │ │ -unmatched right-hand: │ │ │ │ -unmatched left-hand: │ │ │ │ -in binding │ │ │ │ -coreAltType │ │ │ │ -coreAltsType │ │ │ │ -mkSingleAltCase │ │ │ │ -Non-rubbish lit in app head │ │ │ │ -compiler/GHC/Core/Utils.hs │ │ │ │ -GHC.Core.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -getIdFromTrivialExpr │ │ │ │ -GHC.CoreToIface │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/CoreToIface.hs │ │ │ │ -GHC.CoreToIface │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/CoreToIface.hs │ │ │ │ -GHC.CoreToIface │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/CoreToIface.hs │ │ │ │ -GHC.CoreToIface │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/CoreToIface.hs │ │ │ │ -GHC.CoreToIface │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -warnPprTrace │ │ │ │ -compiler/GHC/CoreToIface.hs │ │ │ │ -GHC.CoreToIface │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -toIfaceAppArgsX │ │ │ │ -toIfaceIdDetails │ │ │ │ -compiler/GHC/Prelude/Basic.hs │ │ │ │ -GHC.Prelude.Basic │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/CoreToIface.hs │ │ │ │ -GHC.CoreToIface │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/CoreToIface.hs │ │ │ │ -GHC.CoreToIface │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/CoreToIface.hs │ │ │ │ -GHC.CoreToIface │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/CoreToIface.hs │ │ │ │ -GHC.CoreToIface │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/CoreToIface.hs │ │ │ │ -GHC.CoreToIface │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/CoreToIface.hs │ │ │ │ -GHC.CoreToIface │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/CoreToIface.hs │ │ │ │ -GHC.CoreToIface │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -toIfaceLFInfo: LFLetNoEscape │ │ │ │ -OverridingBool │ │ │ │ -GHC.Data.Bool │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Data/Bool.hs │ │ │ │ -GHC.Data.Bool │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pred{OverridingBool}: tried to take `pred' of first tag in enumeration │ │ │ │ -compiler/GHC/Data/Bool.hs │ │ │ │ -GHC.Data.Bool │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -succ{OverridingBool}: tried to take `succ' of last tag in enumeration │ │ │ │ -compiler/GHC/Data/Bool.hs │ │ │ │ -GHC.Data.Bool │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ +'ELicenseRef │ │ │ │ +'ELicenseIdPlus │ │ │ │ +'ELicenseId │ │ │ │ +Distribution.SPDX.LicenseExpression.SimpleLicenseExpression │ │ │ │ +Distribution.SPDX.LicenseExpression.LicenseExpression │ │ │ │ +white space │ │ │ │ +Incorrect LicenseRef format: │ │ │ │ +Incorrect LicenseRef format: │ │ │ │ +Unknown SPDX license identifier: ' │ │ │ │ +LicenseRef- │ │ │ │ +DocumentRef- │ │ │ │ +:LicenseRef- │ │ │ │ +ELicense │ │ │ │ +ELicenseRef │ │ │ │ +ELicenseIdPlus │ │ │ │ +ELicenseId │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/SPDX/LicenseExpression.hs:46:25-26|case │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/SPDX/LicenseExpression.hs:56:25-26|case │ │ │ │ +ELicense │ │ │ │ +SimpleLicenseExpression │ │ │ │ +Distribution.SPDX.LicenseExpression │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +ELicenseId │ │ │ │ +ELicenseIdPlus │ │ │ │ +ELicenseRef │ │ │ │ +LicenseExpression │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExpression.ELicense │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExpression.EAnd │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExpression.EOr │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExpression.ELicenseId │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExpression.ELicenseIdPlus │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExpression.ELicenseRef │ │ │ │ +Unknown SPDX license identifier: ' │ │ │ │ +LicenseId │ │ │ │ +AGPL-3.0 │ │ │ │ +LGPL-3.0 │ │ │ │ +LGPL-2.1 │ │ │ │ +Public Domain is a complex matter. See https://wiki.spdx.org/view/Legal_Team/Decisions/Dealing_with_Public_Domain_within_SPDX_Files. Consider using a proper license. │ │ │ │ +PublicDomain │ │ │ │ +SPDX license list contains plenty of licenses. See https://spdx.org/licenses/. Also they can be combined into complex expressions with AND and OR. │ │ │ │ +OtherLicense │ │ │ │ +Do you mean BSD-3-Clause? │ │ │ │ +Do you mean BSD-2-Clause? │ │ │ │ +You can use NONE as a value of license field. │ │ │ │ +AllRightsReserved │ │ │ │ +SPDX license list 3.0 deprecated suffixless variants of GNU family of licenses. Use │ │ │ │ +-only or │ │ │ │ +-or-later. │ │ │ │ +AdaCore-doc │ │ │ │ +Adobe-2006 │ │ │ │ +Adobe-Display-PostScript │ │ │ │ +Adobe-Glyph │ │ │ │ +Adobe-Utopia │ │ │ │ +AGPL-1.0 │ │ │ │ +AGPL-1.0-only │ │ │ │ +AGPL-1.0-or-later │ │ │ │ +AGPL-3.0-only │ │ │ │ +AGPL-3.0-or-later │ │ │ │ +AML-glslang │ │ │ │ +ANTLR-PD-fallback │ │ │ │ +ANTLR-PD │ │ │ │ +Apache-1.0 │ │ │ │ +Apache-1.1 │ │ │ │ +Apache-2.0 │ │ │ │ +APSL-1.0 │ │ │ │ +APSL-1.1 │ │ │ │ +APSL-1.2 │ │ │ │ +APSL-2.0 │ │ │ │ +Arphic-1999 │ │ │ │ +Artistic-1.0-cl8 │ │ │ │ +Artistic-1.0-Perl │ │ │ │ +Artistic-1.0 │ │ │ │ +Artistic-2.0 │ │ │ │ +ASWF-Digital-Assets-1.0 │ │ │ │ +ASWF-Digital-Assets-1.1 │ │ │ │ +bcrypt-Solar-Designer │ │ │ │ +Bitstream-Charter │ │ │ │ +Bitstream-Vera │ │ │ │ +BitTorrent-1.0 │ │ │ │ +BitTorrent-1.1 │ │ │ │ +blessing │ │ │ │ +BlueOak-1.0.0 │ │ │ │ +Boehm-GC │ │ │ │ +Brian-Gladman-2-Clause │ │ │ │ +Brian-Gladman-3-Clause │ │ │ │ +BSD-1-Clause │ │ │ │ +BSD-2-Clause-FreeBSD │ │ │ │ +BSD-2-Clause-NetBSD │ │ │ │ +BSD-2-Clause-Darwin │ │ │ │ +BSD-2-Clause-Patent │ │ │ │ +BSD-2-Clause-Views │ │ │ │ +BSD-2-Clause │ │ │ │ +BSD-3-Clause-acpica │ │ │ │ +BSD-3-Clause-Attribution │ │ │ │ +BSD-3-Clause-Clear │ │ │ │ +BSD-3-Clause-flex │ │ │ │ +BSD-3-Clause-HP │ │ │ │ +BSD-3-Clause-LBNL │ │ │ │ +BSD-3-Clause-Modification │ │ │ │ +BSD-3-Clause-No-Military-License │ │ │ │ +BSD-3-Clause-No-Nuclear-License-2014 │ │ │ │ +BSD-3-Clause-No-Nuclear-License │ │ │ │ +BSD-3-Clause-No-Nuclear-Warranty │ │ │ │ +BSD-3-Clause-Open-MPI │ │ │ │ +BSD-3-Clause-Sun │ │ │ │ +BSD-3-Clause │ │ │ │ +BSD-4-Clause-Shortened │ │ │ │ +BSD-4-Clause-UC │ │ │ │ +BSD-4-Clause │ │ │ │ +BSD-4.3RENO │ │ │ │ +BSD-4.3TAHOE │ │ │ │ +BSD-Advertising-Acknowledgement │ │ │ │ +BSD-Attribution-HPND-disclaimer │ │ │ │ +BSD-Protection │ │ │ │ +BSD-Source-beginning-file │ │ │ │ +BSD-Source-Code │ │ │ │ +BSD-Systemics-W3Works │ │ │ │ +BSD-Systemics │ │ │ │ +bzip2-1.0.5 │ │ │ │ +BUSL-1.1 │ │ │ │ +bzip2-1.0.6 │ │ │ │ +C-UDA-1.0 │ │ │ │ +CAL-1.0-Combined-Work-Exception │ │ │ │ +Caldera-no-preamble │ │ │ │ +CATOSL-1.1 │ │ │ │ +CC-BY-1.0 │ │ │ │ +CC-BY-2.0 │ │ │ │ +CC-BY-2.5-AU │ │ │ │ +CC-BY-2.5 │ │ │ │ +CC-BY-3.0-AT │ │ │ │ +CC-BY-3.0-AU │ │ │ │ +CC-BY-3.0-DE │ │ │ │ +CC-BY-3.0-IGO │ │ │ │ +CC-BY-3.0-NL │ │ │ │ +CC-BY-3.0-US │ │ │ │ +CC-BY-3.0 │ │ │ │ +CC-BY-4.0 │ │ │ │ +CC-BY-NC-1.0 │ │ │ │ +CC-BY-NC-2.0 │ │ │ │ +CC-BY-NC-2.5 │ │ │ │ +CC-BY-NC-3.0-DE │ │ │ │ +CC-BY-NC-3.0 │ │ │ │ +CC-BY-NC-4.0 │ │ │ │ +CC-BY-NC-ND-1.0 │ │ │ │ +CC-BY-NC-ND-2.0 │ │ │ │ +CC-BY-NC-ND-2.5 │ │ │ │ +CC-BY-NC-ND-3.0-DE │ │ │ │ +CC-BY-NC-ND-3.0-IGO │ │ │ │ +CC-BY-NC-ND-3.0 │ │ │ │ +CC-BY-NC-ND-4.0 │ │ │ │ +CC-BY-NC-SA-1.0 │ │ │ │ +CC-BY-NC-SA-2.0-DE │ │ │ │ +CC-BY-NC-SA-2.0-FR │ │ │ │ +CC-BY-NC-SA-2.0-UK │ │ │ │ +CC-BY-NC-SA-2.0 │ │ │ │ +CC-BY-NC-SA-2.5 │ │ │ │ +CC-BY-NC-SA-3.0-DE │ │ │ │ +CC-BY-NC-SA-3.0-IGO │ │ │ │ +CC-BY-NC-SA-3.0 │ │ │ │ +CC-BY-NC-SA-4.0 │ │ │ │ +CC-BY-ND-1.0 │ │ │ │ +CC-BY-ND-2.0 │ │ │ │ +CC-BY-ND-2.5 │ │ │ │ +CC-BY-ND-3.0-DE │ │ │ │ +CC-BY-ND-3.0 │ │ │ │ +CC-BY-ND-4.0 │ │ │ │ +CC-BY-SA-1.0 │ │ │ │ +CC-BY-SA-2.0-UK │ │ │ │ +CC-BY-SA-2.0 │ │ │ │ +CC-BY-SA-2.1-JP │ │ │ │ +CC-BY-SA-2.5 │ │ │ │ +CC-BY-SA-3.0-AT │ │ │ │ +CC-BY-SA-3.0-DE │ │ │ │ +CC-BY-SA-3.0-IGO │ │ │ │ +CC-BY-SA-3.0 │ │ │ │ +CC-BY-SA-4.0 │ │ │ │ +CDDL-1.0 │ │ │ │ +CDDL-1.1 │ │ │ │ +CDLA-Permissive-1.0 │ │ │ │ +CDLA-Permissive-2.0 │ │ │ │ +CDLA-Sharing-1.0 │ │ │ │ +CECILL-1.0 │ │ │ │ +CECILL-1.1 │ │ │ │ +CECILL-2.0 │ │ │ │ +CECILL-2.1 │ │ │ │ +CECILL-B │ │ │ │ +CECILL-C │ │ │ │ +CERN-OHL-1.1 │ │ │ │ +CERN-OHL-1.2 │ │ │ │ +CERN-OHL-P-2.0 │ │ │ │ +CERN-OHL-S-2.0 │ │ │ │ +CERN-OHL-W-2.0 │ │ │ │ +check-cvs │ │ │ │ +CMU-Mach-nodoc │ │ │ │ +CMU-Mach │ │ │ │ +CNRI-Jython │ │ │ │ +CNRI-Python-GPL-Compatible │ │ │ │ +CNRI-Python │ │ │ │ +COIL-1.0 │ │ │ │ +Community-Spec-1.0 │ │ │ │ +Condor-1.1 │ │ │ │ +copyleft-next-0.3.0 │ │ │ │ +copyleft-next-0.3.1 │ │ │ │ +Cornell-Lossless-JPEG │ │ │ │ +CPAL-1.0 │ │ │ │ +CPOL-1.02 │ │ │ │ +CUA-OPL-1.0 │ │ │ │ +D-FSL-1.0 │ │ │ │ +DEC-3-Clause │ │ │ │ +diffmark │ │ │ │ +DL-DE-BY-2.0 │ │ │ │ +DL-DE-ZERO-2.0 │ │ │ │ +Elastic-2.0 │ │ │ │ +ErlPL-1.1 │ │ │ │ +etalab-2.0 │ │ │ │ +EUPL-1.0 │ │ │ │ +EUPL-1.1 │ │ │ │ +EUPL-1.2 │ │ │ │ +Ferguson-Twofish │ │ │ │ +Frameworx-1.0 │ │ │ │ +FreeBSD-DOC │ │ │ │ +FSFAP-no-warranty-disclaimer │ │ │ │ +GCR-docs │ │ │ │ +GFDL-1.1-invariants-only │ │ │ │ +GFDL-1.1-invariants-or-later │ │ │ │ +GFDL-1.1-no-invariants-only │ │ │ │ +GFDL-1.1-no-invariants-or-later │ │ │ │ +GFDL-1.1-only │ │ │ │ +GFDL-1.1-or-later │ │ │ │ +GFDL-1.2-invariants-only │ │ │ │ +GFDL-1.2-invariants-or-later │ │ │ │ +GFDL-1.2-no-invariants-only │ │ │ │ +GFDL-1.2-no-invariants-or-later │ │ │ │ +GFDL-1.2-only │ │ │ │ +GFDL-1.2-or-later │ │ │ │ +GFDL-1.3-invariants-only │ │ │ │ +GFDL-1.3-invariants-or-later │ │ │ │ +GFDL-1.3-no-invariants-only │ │ │ │ +GFDL-1.3-no-invariants-or-later │ │ │ │ +GFDL-1.3-only │ │ │ │ +GFDL-1.3-or-later │ │ │ │ +GPL-1.0-only │ │ │ │ +GPL-1.0-or-later │ │ │ │ +GPL-2.0-only │ │ │ │ +GPL-2.0-or-later │ │ │ │ +GPL-3.0-only │ │ │ │ +GPL-3.0-or-later │ │ │ │ +Graphics-Gems │ │ │ │ +gSOAP-1.3b │ │ │ │ +Hippocratic-2.1 │ │ │ │ +HPND-DEC │ │ │ │ +HPND-doc-sell │ │ │ │ +HPND-doc │ │ │ │ +HPND-export-US-modify │ │ │ │ +HPND-export-US │ │ │ │ +HPND-Fenneberg-Livingston │ │ │ │ +HPND-INRIA-IMAG │ │ │ │ +HPND-Kevlin-Henney │ │ │ │ +HPND-Markus-Kuhn │ │ │ │ +HPND-MIT-disclaimer │ │ │ │ +HPND-Pbmplus │ │ │ │ +HPND-sell-MIT-disclaimer-xserver │ │ │ │ +HPND-sell-regexpr │ │ │ │ +HPND-sell-variant-MIT-disclaimer │ │ │ │ +HPND-sell-variant │ │ │ │ +IBM-pibs │ │ │ │ +IEC-Code-Components-EULA │ │ │ │ +IJG-short │ │ │ │ +Info-ZIP │ │ │ │ +Inner-Net-2.0 │ │ │ │ +Intel-ACPI │ │ │ │ +Interbase-1.0 │ │ │ │ +ISC-Veillard │ │ │ │ +JasPer-2.0 │ │ │ │ +JPL-image │ │ │ │ +Knuth-CTAN │ │ │ │ +Latex2e-translated-notice │ │ │ │ +LGPL-2.0-only │ │ │ │ +LGPL-2.0-or-later │ │ │ │ +LGPL-2.1-only │ │ │ │ +LGPL-2.1-or-later │ │ │ │ +LGPL-3.0-only │ │ │ │ +LGPL-3.0-or-later │ │ │ │ +libpng-2.0 │ │ │ │ +libselinux-1.0 │ │ │ │ +libutil-David-Nugent │ │ │ │ +LiLiQ-P-1.1 │ │ │ │ +LiLiQ-R-1.1 │ │ │ │ +LiLiQ-Rplus-1.1 │ │ │ │ +Linux-man-pages-1-para │ │ │ │ +Linux-man-pages-copyleft-2-para │ │ │ │ +Linux-man-pages-copyleft-var │ │ │ │ +Linux-man-pages-copyleft │ │ │ │ +Linux-OpenIB │ │ │ │ +LPD-document │ │ │ │ +LPL-1.02 │ │ │ │ +LPPL-1.0 │ │ │ │ +LPPL-1.1 │ │ │ │ +LPPL-1.2 │ │ │ │ +LPPL-1.3a │ │ │ │ +LPPL-1.3c │ │ │ │ +Lucida-Bitmap-Fonts │ │ │ │ +LZMA-SDK-9.11-to-9.20 │ │ │ │ +LZMA-SDK-9.22 │ │ │ │ +Mackerras-3-Clause-acknowledgment │ │ │ │ +Mackerras-3-Clause │ │ │ │ +mailprio │ │ │ │ +Martin-Birgmeier │ │ │ │ +McPhee-slideshow │ │ │ │ +metamail │ │ │ │ +MIT-advertising │ │ │ │ +MIT-enna │ │ │ │ +MIT-Festival │ │ │ │ +MIT-Modern-Variant │ │ │ │ +MIT-open-group │ │ │ │ +MIT-testregex │ │ │ │ +MPEG-SSG │ │ │ │ +mpi-permissive │ │ │ │ +MPL-2.0-no-copyleft-exception │ │ │ │ +MulanPSL-1.0 │ │ │ │ +MulanPSL-2.0 │ │ │ │ +NAIST-2003 │ │ │ │ +NASA-1.3 │ │ │ │ +NBPL-1.0 │ │ │ │ +NCGL-UK-2.0 │ │ │ │ +Net-SNMP │ │ │ │ +NICTA-1.0 │ │ │ │ +NIST-PD-fallback │ │ │ │ +NIST-Software │ │ │ │ +NLOD-1.0 │ │ │ │ +NLOD-2.0 │ │ │ │ +NPOSL-3.0 │ │ │ │ +O-UDA-1.0 │ │ │ │ +OCLC-2.0 │ │ │ │ +ODbL-1.0 │ │ │ │ +ODC-By-1.0 │ │ │ │ +OFL-1.0-no-RFN │ │ │ │ +OFL-1.0-RFN │ │ │ │ +OFL-1.1-no-RFN │ │ │ │ +OFL-1.1-RFN │ │ │ │ +OGDL-Taiwan-1.0 │ │ │ │ +OGL-Canada-2.0 │ │ │ │ +OGL-UK-1.0 │ │ │ │ +OGL-UK-2.0 │ │ │ │ +OGL-UK-3.0 │ │ │ │ +OLDAP-1.1 │ │ │ │ +OLDAP-1.2 │ │ │ │ +OLDAP-1.3 │ │ │ │ +OLDAP-1.4 │ │ │ │ +OLDAP-2.0.1 │ │ │ │ +OLDAP-2.0 │ │ │ │ +OLDAP-2.1 │ │ │ │ +OLDAP-2.2.1 │ │ │ │ +OLDAP-2.2.2 │ │ │ │ +OLDAP-2.2 │ │ │ │ +OLDAP-2.3 │ │ │ │ +OLDAP-2.4 │ │ │ │ +OLDAP-2.5 │ │ │ │ +OLDAP-2.6 │ │ │ │ +OLDAP-2.7 │ │ │ │ +OLDAP-2.8 │ │ │ │ +OLFL-1.3 │ │ │ │ +OpenPBS-2.3 │ │ │ │ +OpenSSL-standalone │ │ │ │ +OPL-UK-3.0 │ │ │ │ +OPUBL-1.0 │ │ │ │ +OSET-PL-2.1 │ │ │ │ +Parity-6.0.0 │ │ │ │ +Parity-7.0.0 │ │ │ │ +PDDL-1.0 │ │ │ │ +PHP-3.01 │ │ │ │ +pnmstitch │ │ │ │ +PolyForm-Noncommercial-1.0.0 │ │ │ │ +PolyForm-Small-Business-1.0.0 │ │ │ │ +Python-2.0.1 │ │ │ │ +Python-2.0 │ │ │ │ +python-ldap │ │ │ │ +QPL-1.0-INRIA-2004 │ │ │ │ +RHeCos-1.1 │ │ │ │ +RPSL-1.0 │ │ │ │ +SAX-PD-2.0 │ │ │ │ +Sendmail-8.23 │ │ │ │ +SGI-B-1.0 │ │ │ │ +SGI-B-1.1 │ │ │ │ +SGI-B-2.0 │ │ │ │ +SGI-OpenGL │ │ │ │ +SHL-0.51 │ │ │ │ +SimPL-2.0 │ │ │ │ +SISSL-1.2 │ │ │ │ +snprintf │ │ │ │ +softSurfer │ │ │ │ +Spencer-86 │ │ │ │ +Spencer-94 │ │ │ │ +Spencer-99 │ │ │ │ +ssh-keyscan │ │ │ │ +SSH-OpenSSH │ │ │ │ +SSH-short │ │ │ │ +SSLeay-standalone │ │ │ │ +SSPL-1.0 │ │ │ │ +SugarCRM-1.1.3 │ │ │ │ +TAPR-OHL-1.0 │ │ │ │ +TCP-wrappers │ │ │ │ +TGPPL-1.0 │ │ │ │ +TORQUE-1.1 │ │ │ │ +TU-Berlin-1.0 │ │ │ │ +TU-Berlin-2.0 │ │ │ │ +UMich-Merit │ │ │ │ +Unicode-3.0 │ │ │ │ +Unicode-DFS-2015 │ │ │ │ +Unicode-DFS-2016 │ │ │ │ +Unicode-TOU │ │ │ │ +W3C-19980720 │ │ │ │ +W3C-20150513 │ │ │ │ +Watcom-1.0 │ │ │ │ +Widget-Workshop │ │ │ │ +X11-distribute-modifications-variant │ │ │ │ +Xdebug-1.03 │ │ │ │ +XFree86-1.1 │ │ │ │ +xkeyboard-config-Zinoviev │ │ │ │ +Zend-2.0 │ │ │ │ +Zimbra-1.3 │ │ │ │ +Zimbra-1.4 │ │ │ │ +zlib-acknowledgement │ │ │ │ +BSD Zero Clause License │ │ │ │ +Attribution Assurance License │ │ │ │ +Abstyles License │ │ │ │ +AdaCore Doc License │ │ │ │ +Adobe Systems Incorporated Source Code License Agreement │ │ │ │ +Adobe Display PostScript License │ │ │ │ +Adobe Glyph List License │ │ │ │ +Adobe Utopia Font License │ │ │ │ +Amazon Digital Services License │ │ │ │ +Academic Free License v1.1 │ │ │ │ +Academic Free License v1.2 │ │ │ │ +Academic Free License v2.0 │ │ │ │ +Academic Free License v2.1 │ │ │ │ +Academic Free License v3.0 │ │ │ │ +Afmparse License │ │ │ │ +Affero General Public License v1.0 │ │ │ │ +Affero General Public License v1.0 only │ │ │ │ +Affero General Public License v1.0 or later │ │ │ │ +GNU Affero General Public License v3.0 only │ │ │ │ +GNU Affero General Public License v3.0 or later │ │ │ │ +Aladdin Free Public License │ │ │ │ +AMD's plpa_map.c License │ │ │ │ +AML glslang variant License │ │ │ │ +Apple MIT License │ │ │ │ +Academy of Motion Picture Arts and Sciences BSD │ │ │ │ +ANTLR Software Rights Notice with license fallback │ │ │ │ +ANTLR Software Rights Notice │ │ │ │ +Apache License 1.0 │ │ │ │ +Apache License 1.1 │ │ │ │ +Apache License 2.0 │ │ │ │ +Adobe Postscript AFM License │ │ │ │ +Adaptive Public License 1.0 │ │ │ │ +App::s2p License │ │ │ │ +Apple Public Source License 1.0 │ │ │ │ +Apple Public Source License 1.1 │ │ │ │ +Apple Public Source License 1.2 │ │ │ │ +Apple Public Source License 2.0 │ │ │ │ +Arphic Public License │ │ │ │ +Artistic License 1.0 w/clause 8 │ │ │ │ +Artistic License 1.0 (Perl) │ │ │ │ +Artistic License 1.0 │ │ │ │ +Artistic License 2.0 │ │ │ │ +ASWF Digital Assets License version 1.0 │ │ │ │ +ASWF Digital Assets License 1.1 │ │ │ │ +Baekmuk License │ │ │ │ +Bahyph License │ │ │ │ +Barr License │ │ │ │ +bcrypt Solar Designer License │ │ │ │ +Beerware License │ │ │ │ +Bitstream Charter Font License │ │ │ │ +Bitstream Vera Font License │ │ │ │ +BitTorrent Open Source License v1.0 │ │ │ │ +BitTorrent Open Source License v1.1 │ │ │ │ +SQLite Blessing │ │ │ │ +Blue Oak Model License 1.0.0 │ │ │ │ +Boehm-Demers-Weiser GC License │ │ │ │ +Borceux license │ │ │ │ +Brian Gladman 2-Clause License │ │ │ │ +Brian Gladman 3-Clause License │ │ │ │ +BSD 1-Clause License │ │ │ │ +BSD 2-Clause FreeBSD License │ │ │ │ +BSD 2-Clause NetBSD License │ │ │ │ +BSD 2-Clause - Ian Darwin variant │ │ │ │ +BSD-2-Clause Plus Patent License │ │ │ │ +BSD 2-Clause with views sentence │ │ │ │ +BSD 2-Clause "Simplified" License │ │ │ │ +BSD 3-Clause acpica variant │ │ │ │ +BSD with attribution │ │ │ │ +BSD 3-Clause Clear License │ │ │ │ +BSD 3-Clause Flex variant │ │ │ │ +Hewlett-Packard BSD variant license │ │ │ │ +Lawrence Berkeley National Labs BSD variant license │ │ │ │ +BSD 3-Clause Modification │ │ │ │ +BSD 3-Clause No Military License │ │ │ │ +BSD 3-Clause No Nuclear License 2014 │ │ │ │ +BSD 3-Clause No Nuclear License │ │ │ │ +BSD 3-Clause No Nuclear Warranty │ │ │ │ +BSD 3-Clause Open MPI variant │ │ │ │ +BSD 3-Clause Sun Microsystems │ │ │ │ +BSD 3-Clause "New" or "Revised" License │ │ │ │ +BSD 4 Clause Shortened │ │ │ │ +BSD-4-Clause (University of California-Specific) │ │ │ │ +BSD 4-Clause "Original" or "Old" License │ │ │ │ +BSD 4.3 RENO License │ │ │ │ +BSD 4.3 TAHOE License │ │ │ │ +BSD Advertising Acknowledgement License │ │ │ │ +BSD with Attribution and HPND disclaimer │ │ │ │ +BSD-Inferno-Nettverk │ │ │ │ +BSD Protection License │ │ │ │ +BSD Source Code Attribution - beginning of file variant │ │ │ │ +BSD Source Code Attribution │ │ │ │ +Systemics W3Works BSD variant license │ │ │ │ +Systemics BSD variant license │ │ │ │ +Boost Software License 1.0 │ │ │ │ +bzip2 and libbzip2 License v1.0.5 │ │ │ │ +Business Source License 1.1 │ │ │ │ +bzip2 and libbzip2 License v1.0.6 │ │ │ │ +Computational Use of Data Agreement v1.0 │ │ │ │ +Cryptographic Autonomy License 1.0 (Combined Work Exception) │ │ │ │ +Cryptographic Autonomy License 1.0 │ │ │ │ +Caldera License (without preamble) │ │ │ │ +Caldera License │ │ │ │ +Computer Associates Trusted Open Source License 1.1 │ │ │ │ +Creative Commons Attribution 1.0 Generic │ │ │ │ +Creative Commons Attribution 2.0 Generic │ │ │ │ +Creative Commons Attribution 2.5 Australia │ │ │ │ +Creative Commons Attribution 2.5 Generic │ │ │ │ +Creative Commons Attribution 3.0 Austria │ │ │ │ +Creative Commons Attribution 3.0 Australia │ │ │ │ +Creative Commons Attribution 3.0 Germany │ │ │ │ +Creative Commons Attribution 3.0 IGO │ │ │ │ +Creative Commons Attribution 3.0 Netherlands │ │ │ │ +Creative Commons Attribution 3.0 United States │ │ │ │ +Creative Commons Attribution 3.0 Unported │ │ │ │ +Creative Commons Attribution 4.0 International │ │ │ │ +Creative Commons Attribution Non Commercial 1.0 Generic │ │ │ │ +Creative Commons Attribution Non Commercial 2.0 Generic │ │ │ │ +Creative Commons Attribution Non Commercial 2.5 Generic │ │ │ │ +Creative Commons Attribution Non Commercial 3.0 Germany │ │ │ │ +Creative Commons Attribution Non Commercial 3.0 Unported │ │ │ │ +Creative Commons Attribution Non Commercial 4.0 International │ │ │ │ +Creative Commons Attribution Non Commercial No Derivatives 1.0 Generic │ │ │ │ +Creative Commons Attribution Non Commercial No Derivatives 2.0 Generic │ │ │ │ +Creative Commons Attribution Non Commercial No Derivatives 2.5 Generic │ │ │ │ +Creative Commons Attribution Non Commercial No Derivatives 3.0 Germany │ │ │ │ +Creative Commons Attribution Non Commercial No Derivatives 3.0 IGO │ │ │ │ +Creative Commons Attribution Non Commercial No Derivatives 3.0 Unported │ │ │ │ +Creative Commons Attribution Non Commercial No Derivatives 4.0 International │ │ │ │ +Creative Commons Attribution Non Commercial Share Alike 1.0 Generic │ │ │ │ +Creative Commons Attribution Non Commercial Share Alike 2.0 Germany │ │ │ │ +Creative Commons Attribution-NonCommercial-ShareAlike 2.0 France │ │ │ │ +Creative Commons Attribution Non Commercial Share Alike 2.0 England and Wales │ │ │ │ +Creative Commons Attribution Non Commercial Share Alike 2.0 Generic │ │ │ │ +Creative Commons Attribution Non Commercial Share Alike 2.5 Generic │ │ │ │ +Creative Commons Attribution Non Commercial Share Alike 3.0 Germany │ │ │ │ +Creative Commons Attribution Non Commercial Share Alike 3.0 IGO │ │ │ │ +Creative Commons Attribution Non Commercial Share Alike 3.0 Unported │ │ │ │ +Creative Commons Attribution Non Commercial Share Alike 4.0 International │ │ │ │ +Creative Commons Attribution No Derivatives 1.0 Generic │ │ │ │ +Creative Commons Attribution No Derivatives 2.0 Generic │ │ │ │ +Creative Commons Attribution No Derivatives 2.5 Generic │ │ │ │ +Creative Commons Attribution No Derivatives 3.0 Germany │ │ │ │ +Creative Commons Attribution No Derivatives 3.0 Unported │ │ │ │ +Creative Commons Attribution No Derivatives 4.0 International │ │ │ │ +Creative Commons Attribution Share Alike 1.0 Generic │ │ │ │ +Creative Commons Attribution Share Alike 2.0 England and Wales │ │ │ │ +Creative Commons Attribution Share Alike 2.0 Generic │ │ │ │ +Creative Commons Attribution Share Alike 2.1 Japan │ │ │ │ +Creative Commons Attribution Share Alike 2.5 Generic │ │ │ │ +Creative Commons Attribution Share Alike 3.0 Austria │ │ │ │ +Creative Commons Attribution Share Alike 3.0 Germany │ │ │ │ +Creative Commons Attribution-ShareAlike 3.0 IGO │ │ │ │ +Creative Commons Attribution Share Alike 3.0 Unported │ │ │ │ +Creative Commons Attribution Share Alike 4.0 International │ │ │ │ +Creative Commons Public Domain Dedication and Certification │ │ │ │ +Creative Commons Zero v1.0 Universal │ │ │ │ +Common Development and Distribution License 1.0 │ │ │ │ +Common Development and Distribution License 1.1 │ │ │ │ +Common Documentation License 1.0 │ │ │ │ +Community Data License Agreement Permissive 1.0 │ │ │ │ +Community Data License Agreement Permissive 2.0 │ │ │ │ +Community Data License Agreement Sharing 1.0 │ │ │ │ +CeCILL Free Software License Agreement v1.0 │ │ │ │ +CeCILL Free Software License Agreement v1.1 │ │ │ │ +CeCILL Free Software License Agreement v2.0 │ │ │ │ +CeCILL Free Software License Agreement v2.1 │ │ │ │ +CeCILL-B Free Software License Agreement │ │ │ │ +CeCILL-C Free Software License Agreement │ │ │ │ +CERN Open Hardware Licence v1.1 │ │ │ │ +CERN Open Hardware Licence v1.2 │ │ │ │ +CERN Open Hardware Licence Version 2 - Permissive │ │ │ │ +CERN Open Hardware Licence Version 2 - Strongly Reciprocal │ │ │ │ +CERN Open Hardware Licence Version 2 - Weakly Reciprocal │ │ │ │ +CFITSIO License │ │ │ │ +check-cvs License │ │ │ │ +Checkmk License │ │ │ │ +Clarified Artistic License │ │ │ │ +Clips License │ │ │ │ +CMU Mach - no notices-in-documentation variant │ │ │ │ +CMU Mach License │ │ │ │ +CNRI Jython License │ │ │ │ +CNRI Python Open Source GPL Compatible License Agreement │ │ │ │ +CNRI Python License │ │ │ │ +Copyfree Open Innovation License │ │ │ │ +Community Specification License 1.0 │ │ │ │ +Condor Public License v1.1 │ │ │ │ +copyleft-next 0.3.0 │ │ │ │ +copyleft-next 0.3.1 │ │ │ │ +Cornell Lossless JPEG License │ │ │ │ +Common Public Attribution License 1.0 │ │ │ │ +Common Public License 1.0 │ │ │ │ +Code Project Open License 1.02 │ │ │ │ +Cronyx License │ │ │ │ +Crossword License │ │ │ │ +CrystalStacker License │ │ │ │ +CUA Office Public License v1.0 │ │ │ │ +Cube License │ │ │ │ +curl License │ │ │ │ +Deutsche Freie Software Lizenz │ │ │ │ +DEC 3-Clause License │ │ │ │ +diffmark license │ │ │ │ +Data licence Germany │ │ │ │ + attribution │ │ │ │ + version 2.0 │ │ │ │ +Data licence Germany │ │ │ │ + version 2.0 │ │ │ │ +DOC License │ │ │ │ +Dotseqn License │ │ │ │ +Detection Rule License 1.0 │ │ │ │ +Detection Rule License 1.1 │ │ │ │ +DSDP License │ │ │ │ +David M. Gay dtoa License │ │ │ │ +dvipdfm License │ │ │ │ +Educational Community License v1.0 │ │ │ │ +Educational Community License v2.0 │ │ │ │ +Eiffel Forum License v1.0 │ │ │ │ +Eiffel Forum License v2.0 │ │ │ │ +eGenix.com Public License 1.1.0 │ │ │ │ +Elastic License 2.0 │ │ │ │ +Entessa Public License v1.0 │ │ │ │ +EPICS Open License │ │ │ │ +Eclipse Public License 1.0 │ │ │ │ +Eclipse Public License 2.0 │ │ │ │ +Erlang Public License v1.1 │ │ │ │ +Etalab Open License 2.0 │ │ │ │ +EU DataGrid Software License │ │ │ │ +European Union Public License 1.0 │ │ │ │ +European Union Public License 1.1 │ │ │ │ +European Union Public License 1.2 │ │ │ │ +Eurosym License │ │ │ │ +Fair License │ │ │ │ +Fuzzy Bitmap License │ │ │ │ +Fraunhofer FDK AAC Codec Library │ │ │ │ +Ferguson Twofish License │ │ │ │ +Frameworx Open License 1.0 │ │ │ │ +FreeBSD Documentation License │ │ │ │ +FreeImage Public License v1.0 │ │ │ │ +FSF All Permissive License (without Warranty) │ │ │ │ +FSF All Permissive License │ │ │ │ +FSF Unlimited License (With License Retention and Warranty Disclaimer) │ │ │ │ +FSF Unlimited License (with License Retention) │ │ │ │ +FSF Unlimited License │ │ │ │ +Freetype Project License │ │ │ │ +Furuseth License │ │ │ │ +fwlw License │ │ │ │ +Gnome GCR Documentation License │ │ │ │ +GD License │ │ │ │ +GNU Free Documentation License v1.1 only - invariants │ │ │ │ +GNU Free Documentation License v1.1 or later - invariants │ │ │ │ +GNU Free Documentation License v1.1 only - no invariants │ │ │ │ +GNU Free Documentation License v1.1 or later - no invariants │ │ │ │ +GNU Free Documentation License v1.1 only │ │ │ │ +GNU Free Documentation License v1.1 or later │ │ │ │ +GNU Free Documentation License v1.2 only - invariants │ │ │ │ +GNU Free Documentation License v1.2 or later - invariants │ │ │ │ +GNU Free Documentation License v1.2 only - no invariants │ │ │ │ +GNU Free Documentation License v1.2 or later - no invariants │ │ │ │ +GNU Free Documentation License v1.2 only │ │ │ │ +GNU Free Documentation License v1.2 or later │ │ │ │ +GNU Free Documentation License v1.3 only - invariants │ │ │ │ +GNU Free Documentation License v1.3 or later - invariants │ │ │ │ +GNU Free Documentation License v1.3 only - no invariants │ │ │ │ +GNU Free Documentation License v1.3 or later - no invariants │ │ │ │ +GNU Free Documentation License v1.3 only │ │ │ │ +GNU Free Documentation License v1.3 or later │ │ │ │ +Giftware License │ │ │ │ +GL2PS License │ │ │ │ +3dfx Glide License │ │ │ │ +Glulxe License │ │ │ │ +Good Luck With That Public License │ │ │ │ +gnuplot License │ │ │ │ +GNU General Public License v1.0 only │ │ │ │ +GNU General Public License v1.0 or later │ │ │ │ +GNU General Public License v2.0 only │ │ │ │ +GNU General Public License v2.0 or later │ │ │ │ +GNU General Public License v3.0 only │ │ │ │ +GNU General Public License v3.0 or later │ │ │ │ +Graphics Gems License │ │ │ │ +gSOAP Public License v1.3b │ │ │ │ +gtkbook License │ │ │ │ +Haskell Language Report License │ │ │ │ +hdparm License │ │ │ │ +Hippocratic License 2.1 │ │ │ │ +Hewlett-Packard 1986 License │ │ │ │ +Hewlett-Packard 1989 License │ │ │ │ +Historical Permission Notice and Disclaimer - DEC variant │ │ │ │ +Historical Permission Notice and Disclaimer - documentation sell variant │ │ │ │ +Historical Permission Notice and Disclaimer - documentation variant │ │ │ │ +HPND with US Government export control warning and modification rqmt │ │ │ │ +HPND with US Government export control warning │ │ │ │ +Historical Permission Notice and Disclaimer - Fenneberg-Livingston variant │ │ │ │ +Historical Permission Notice and Disclaimer - INRIA-IMAG variant │ │ │ │ +Historical Permission Notice and Disclaimer - Kevlin Henney variant │ │ │ │ +Historical Permission Notice and Disclaimer - Markus Kuhn variant │ │ │ │ +Historical Permission Notice and Disclaimer with MIT disclaimer │ │ │ │ +Historical Permission Notice and Disclaimer - Pbmplus variant │ │ │ │ +Historical Permission Notice and Disclaimer - sell xserver variant with MIT disclaimer │ │ │ │ +Historical Permission Notice and Disclaimer - sell regexpr variant │ │ │ │ +HPND sell variant with MIT disclaimer │ │ │ │ +Historical Permission Notice and Disclaimer - sell variant │ │ │ │ +Historical Permission Notice and Disclaimer - University of California variant │ │ │ │ +Historical Permission Notice and Disclaimer │ │ │ │ +HTML Tidy License │ │ │ │ +IBM PowerPC Initialization and Boot Software │ │ │ │ +ICU License │ │ │ │ +IEC Code Components End-user licence agreement │ │ │ │ +Independent JPEG Group License - short │ │ │ │ +Independent JPEG Group License │ │ │ │ +ImageMagick License │ │ │ │ +iMatix Standard Function Library Agreement │ │ │ │ +Imlib2 License │ │ │ │ +Info-ZIP License │ │ │ │ +Inner Net License v2.0 │ │ │ │ +Intel ACPI Software License Agreement │ │ │ │ +Intel Open Source License │ │ │ │ +Interbase Public License v1.0 │ │ │ │ +IPA Font License │ │ │ │ +IBM Public License v1.0 │ │ │ │ +ISC Veillard variant │ │ │ │ +ISC License │ │ │ │ +Jam License │ │ │ │ +JasPer License │ │ │ │ +JPL Image Use Policy │ │ │ │ +Japan Network Information Center License │ │ │ │ +JSON License │ │ │ │ +Kastrup License │ │ │ │ +Kazlib License │ │ │ │ +Knuth CTAN License │ │ │ │ +Licence Art Libre 1.2 │ │ │ │ +Licence Art Libre 1.3 │ │ │ │ +Latex2e with translated notice permission │ │ │ │ +Latex2e License │ │ │ │ +Leptonica License │ │ │ │ +GNU Library General Public License v2 only │ │ │ │ +GNU Library General Public License v2 or later │ │ │ │ +GNU Lesser General Public License v2.1 only │ │ │ │ +GNU Lesser General Public License v2.1 or later │ │ │ │ +GNU Lesser General Public License v3.0 only │ │ │ │ +GNU Lesser General Public License v3.0 or later │ │ │ │ +Lesser General Public License For Linguistic Resources │ │ │ │ +PNG Reference Library version 2 │ │ │ │ +libpng License │ │ │ │ +libselinux public domain notice │ │ │ │ +libtiff License │ │ │ │ +libutil David Nugent License │ │ │ │ +Licence Libre du Qu │ │ │ │ + Permissive version 1.1 │ │ │ │ +Licence Libre du Qu │ │ │ │ +ciprocit │ │ │ │ + version 1.1 │ │ │ │ +Licence Libre du Qu │ │ │ │ +ciprocit │ │ │ │ + forte version 1.1 │ │ │ │ +Linux man-pages - 1 paragraph │ │ │ │ +Linux man-pages Copyleft - 2 paragraphs │ │ │ │ +Linux man-pages Copyleft Variant │ │ │ │ +Linux man-pages Copyleft │ │ │ │ +Linux Kernel Variant of OpenIB.org license │ │ │ │ +Common Lisp LOOP License │ │ │ │ +LPD Documentation License │ │ │ │ +Lucent Public License v1.02 │ │ │ │ +Lucent Public License Version 1.0 │ │ │ │ +LaTeX Project Public License v1.0 │ │ │ │ +LaTeX Project Public License v1.1 │ │ │ │ +LaTeX Project Public License v1.2 │ │ │ │ +LaTeX Project Public License v1.3a │ │ │ │ +LaTeX Project Public License v1.3c │ │ │ │ +lsof License │ │ │ │ +Lucida Bitmap Fonts License │ │ │ │ +LZMA SDK License (versions 9.11 to 9.20) │ │ │ │ +LZMA SDK License (versions 9.22 and beyond) │ │ │ │ +Mackerras 3-Clause - acknowledgment variant │ │ │ │ +Mackerras 3-Clause License │ │ │ │ +magaz License │ │ │ │ +mailprio License │ │ │ │ +MakeIndex License │ │ │ │ +Martin Birgmeier License │ │ │ │ +McPhee Slideshow License │ │ │ │ +metamail License │ │ │ │ +Minpack License │ │ │ │ +The MirOS Licence │ │ │ │ +MIT No Attribution │ │ │ │ +Enlightenment License (e16) │ │ │ │ +CMU License │ │ │ │ +enna License │ │ │ │ +feh License │ │ │ │ +MIT Festival Variant │ │ │ │ +MIT License Modern Variant │ │ │ │ +MIT Open Group variant │ │ │ │ +MIT testregex Variant │ │ │ │ +MIT Tom Wu Variant │ │ │ │ +MIT +no-false-attribs license │ │ │ │ +MIT License │ │ │ │ +MMIXware License │ │ │ │ +Motosoto License │ │ │ │ +MPEG Software Simulation │ │ │ │ +mpi Permissive License │ │ │ │ +mpich2 License │ │ │ │ +Mozilla Public License 1.0 │ │ │ │ +Mozilla Public License 1.1 │ │ │ │ +Mozilla Public License 2.0 (no copyleft exception) │ │ │ │ +Mozilla Public License 2.0 │ │ │ │ +mplus Font License │ │ │ │ +Microsoft Limited Public License │ │ │ │ +Microsoft Public License │ │ │ │ +Microsoft Reciprocal License │ │ │ │ +Matrix Template Library License │ │ │ │ +Mulan Permissive Software License, Version 1 │ │ │ │ +Mulan Permissive Software License, Version 2 │ │ │ │ +Multics License │ │ │ │ +Mup License │ │ │ │ +Nara Institute of Science and Technology License (2003) │ │ │ │ +NASA Open Source Agreement 1.3 │ │ │ │ +Naumen Public License │ │ │ │ +Net Boolean Public License v1 │ │ │ │ +Non-Commercial Government Licence │ │ │ │ +University of Illinois/NCSA Open Source License │ │ │ │ +Net-SNMP License │ │ │ │ +NetCDF license │ │ │ │ +Newsletr License │ │ │ │ +Nethack General Public License │ │ │ │ +NICTA Public Software License, Version 1.0 │ │ │ │ +NIST Public Domain Notice with license fallback │ │ │ │ +NIST Public Domain Notice │ │ │ │ +NIST Software License │ │ │ │ +Norwegian Licence for Open Government Data (NLOD) 1.0 │ │ │ │ +Norwegian Licence for Open Government Data (NLOD) 2.0 │ │ │ │ +No Limit Public License │ │ │ │ +Nokia Open Source License │ │ │ │ +Netizen Open Source License │ │ │ │ +Noweb License │ │ │ │ +Netscape Public License v1.0 │ │ │ │ +Netscape Public License v1.1 │ │ │ │ +Non-Profit Open Software License 3.0 │ │ │ │ +NRL License │ │ │ │ +NTP No Attribution │ │ │ │ +NTP License │ │ │ │ +Open Use of Data Agreement v1.0 │ │ │ │ +Open CASCADE Technology Public License │ │ │ │ +OCLC Research Public License 2.0 │ │ │ │ +Open Data Commons Open Database License v1.0 │ │ │ │ +Open Data Commons Attribution License v1.0 │ │ │ │ +OFFIS License │ │ │ │ +SIL Open Font License 1.0 with no Reserved Font Name │ │ │ │ +SIL Open Font License 1.0 with Reserved Font Name │ │ │ │ +SIL Open Font License 1.0 │ │ │ │ +SIL Open Font License 1.1 with no Reserved Font Name │ │ │ │ +SIL Open Font License 1.1 with Reserved Font Name │ │ │ │ +SIL Open Font License 1.1 │ │ │ │ +OGC Software License, Version 1.0 │ │ │ │ +Taiwan Open Government Data License, version 1.0 │ │ │ │ +Open Government Licence - Canada │ │ │ │ +Open Government Licence v1.0 │ │ │ │ +Open Government Licence v2.0 │ │ │ │ +Open Government Licence v3.0 │ │ │ │ +Open Group Test Suite License │ │ │ │ +Open LDAP Public License v1.1 │ │ │ │ +Open LDAP Public License v1.2 │ │ │ │ +Open LDAP Public License v1.3 │ │ │ │ +Open LDAP Public License v1.4 │ │ │ │ +Open LDAP Public License v2.0.1 │ │ │ │ +Open LDAP Public License v2.0 (or possibly 2.0A and 2.0B) │ │ │ │ +Open LDAP Public License v2.1 │ │ │ │ +Open LDAP Public License v2.2.1 │ │ │ │ +Open LDAP Public License 2.2.2 │ │ │ │ +Open LDAP Public License v2.2 │ │ │ │ +Open LDAP Public License v2.3 │ │ │ │ +Open LDAP Public License v2.4 │ │ │ │ +Open LDAP Public License v2.5 │ │ │ │ +Open LDAP Public License v2.6 │ │ │ │ +Open LDAP Public License v2.7 │ │ │ │ +Open LDAP Public License v2.8 │ │ │ │ +Open Logistics Foundation License Version 1.3 │ │ │ │ +Open Market License │ │ │ │ +OpenPBS v2.3 Software License │ │ │ │ +OpenSSL License - standalone │ │ │ │ +OpenSSL License │ │ │ │ +OpenVision License │ │ │ │ +Open Public License v1.0 │ │ │ │ +United Kingdom Open Parliament Licence v3.0 │ │ │ │ +Open Publication License v1.0 │ │ │ │ +OSET Public License version 2.1 │ │ │ │ +Open Software License 1.0 │ │ │ │ +Open Software License 1.1 │ │ │ │ +Open Software License 2.0 │ │ │ │ +Open Software License 2.1 │ │ │ │ +Open Software License 3.0 │ │ │ │ +PADL License │ │ │ │ +The Parity Public License 6.0.0 │ │ │ │ +The Parity Public License 7.0.0 │ │ │ │ +Open Data Commons Public Domain Dedication & License 1.0 │ │ │ │ +PHP License v3.01 │ │ │ │ +PHP License v3.0 │ │ │ │ +Pixar License │ │ │ │ +Plexus Classworlds License │ │ │ │ +pnmstitch License │ │ │ │ +PolyForm Noncommercial License 1.0.0 │ │ │ │ +PolyForm Small Business License 1.0.0 │ │ │ │ +PostgreSQL License │ │ │ │ +Python Software Foundation License 2.0 │ │ │ │ +psfrag License │ │ │ │ +psutils License │ │ │ │ +Python License 2.0.1 │ │ │ │ +Python License 2.0 │ │ │ │ +Python ldap License │ │ │ │ +Qhull License │ │ │ │ +Q Public License 1.0 - INRIA 2004 variant │ │ │ │ +Q Public License 1.0 │ │ │ │ +radvd License │ │ │ │ +Rdisc License │ │ │ │ +Red Hat eCos Public License v1.1 │ │ │ │ +Reciprocal Public License 1.1 │ │ │ │ +Reciprocal Public License 1.5 │ │ │ │ +RealNetworks Public Source License v1.0 │ │ │ │ +RSA Message-Digest License │ │ │ │ +Ricoh Source Code Public License │ │ │ │ +Ruby License │ │ │ │ +Sax Public Domain Notice 2.0 │ │ │ │ +Sax Public Domain Notice │ │ │ │ +Saxpath License │ │ │ │ +SCEA Shared Source License │ │ │ │ +Scheme Language Report License │ │ │ │ +Sendmail License 8.23 │ │ │ │ +Sendmail License │ │ │ │ +SGI Free Software License B v1.0 │ │ │ │ +SGI Free Software License B v1.1 │ │ │ │ +SGI Free Software License B v2.0 │ │ │ │ +SGI OpenGL License │ │ │ │ +SGP4 Permission Notice │ │ │ │ +Solderpad Hardware License, Version 0.51 │ │ │ │ +Solderpad Hardware License v0.5 │ │ │ │ +Simple Public License 2.0 │ │ │ │ +Sun Industry Standards Source License v1.2 │ │ │ │ +Sun Industry Standards Source License v1.1 │ │ │ │ +Sleepycat License │ │ │ │ +SL License │ │ │ │ +Standard ML of New Jersey License │ │ │ │ +Secure Messaging Protocol Public License │ │ │ │ +SNIA Public License 1.1 │ │ │ │ +snprintf License │ │ │ │ +softSurfer License │ │ │ │ +Soundex License │ │ │ │ +Spencer License 86 │ │ │ │ +Spencer License 94 │ │ │ │ +Spencer License 99 │ │ │ │ +Sun Public License v1.0 │ │ │ │ +ssh-keyscan License │ │ │ │ +SSH OpenSSH license │ │ │ │ +SSH short notice │ │ │ │ +SSLeay License - standalone │ │ │ │ +Server Side Public License, v 1 │ │ │ │ +SugarCRM Public License v1.1.3 │ │ │ │ +Sun PPP License │ │ │ │ +SunPro License │ │ │ │ +Scheme Widget Library (SWL) Software License Agreement │ │ │ │ +swrule License │ │ │ │ +Symlinks License │ │ │ │ +TAPR Open Hardware License v1.0 │ │ │ │ +TCL/TK License │ │ │ │ +TCP Wrappers License │ │ │ │ +TermReadKey License │ │ │ │ +Transitive Grace Period Public Licence 1.0 │ │ │ │ +TMate Open Source License │ │ │ │ +TORQUE v2.5+ Software License v1.1 │ │ │ │ +Trusster Open Source License │ │ │ │ +Time::ParseDate License │ │ │ │ +THOR Public License 1.0 │ │ │ │ +Text-Tabs+Wrap License │ │ │ │ +TTYP0 License │ │ │ │ +Technische Universitaet Berlin License 1.0 │ │ │ │ +Technische Universitaet Berlin License 2.0 │ │ │ │ +UCAR License │ │ │ │ +Upstream Compatibility License v1.0 │ │ │ │ +ulem License │ │ │ │ +Michigan/Merit Networks License │ │ │ │ +Unicode License v3 │ │ │ │ +Unicode License Agreement - Data Files and Software (2015) │ │ │ │ +Unicode License Agreement - Data Files and Software (2016) │ │ │ │ +Unicode Terms of Use │ │ │ │ +UnixCrypt License │ │ │ │ +The Unlicense │ │ │ │ +Universal Permissive License v1.0 │ │ │ │ +Utah Raster Toolkit Run Length Encoded License │ │ │ │ +Vim License │ │ │ │ +VOSTROM Public License for Open Source │ │ │ │ +Vovida Software License v1.0 │ │ │ │ +W3C Software Notice and License (1998-07-20) │ │ │ │ +W3C Software Notice and Document License (2015-05-13) │ │ │ │ +W3C Software Notice and License (2002-12-31) │ │ │ │ +w3m License │ │ │ │ +Sybase Open Watcom Public License 1.0 │ │ │ │ +Widget Workshop License │ │ │ │ +Wsuipa License │ │ │ │ +Do What The F*ck You Want To Public License │ │ │ │ +X11 License Distribution Modification Variant │ │ │ │ +X11 License │ │ │ │ +Xdebug License v 1.03 │ │ │ │ +Xerox License │ │ │ │ +Xfig License │ │ │ │ +XFree86 License 1.1 │ │ │ │ +xinetd License │ │ │ │ +xkeyboard-config Zinoviev License │ │ │ │ +xlock License │ │ │ │ +X.Net License │ │ │ │ +XPP License │ │ │ │ +XSkat License │ │ │ │ +Yahoo! Public License v1.0 │ │ │ │ +Yahoo! Public License v1.1 │ │ │ │ +Zed License │ │ │ │ +Zeeff License │ │ │ │ +Zend License v2.0 │ │ │ │ +Zimbra Public License v1.3 │ │ │ │ +Zimbra Public License v1.4 │ │ │ │ +zlib/libpng License with Acknowledgement │ │ │ │ +zlib License │ │ │ │ +Zope Public License 1.1 │ │ │ │ +Zope Public License 2.0 │ │ │ │ +Zope Public License 2.1 │ │ │ │ +pred{LicenseId}: tried to take `pred' of first tag in enumeration │ │ │ │ +not enough bytes │ │ │ │ +Too large LicenseId tag │ │ │ │ +succ{LicenseId}: tried to take `succ' of last tag in enumeration │ │ │ │ +toEnum{LicenseId}: tag ( │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Distribution.SPDX.LicenseId │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/SPDX/LicenseId.hs │ │ │ │ ) is outside of enumeration's range (0, │ │ │ │ -toEnum{OverridingBool}: tag ( │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Bool.Auto │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Bool.Never │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Bool.Always │ │ │ │ -BooleanFormula │ │ │ │ -GHC.Data.BooleanFormula │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -compiler/GHC/Data/BooleanFormula.hs:40:13-14|case │ │ │ │ -compiler/GHC/Data/BooleanFormula.hs:40:13-14|case │ │ │ │ -compiler/GHC/Data/BooleanFormula.hs:40:13-14|case │ │ │ │ -compiler/GHC/Data/BooleanFormula.hs:40:13-14|case │ │ │ │ -GHC.Data.BooleanFormula.BooleanFormula │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.BooleanFormula.Clause │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.BooleanFormula.Var │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.BooleanFormula.And │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.BooleanFormula.Or │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.BooleanFormula.Parens │ │ │ │ -'SelfLoop │ │ │ │ -'Backward │ │ │ │ -'Forward │ │ │ │ -EdgeType │ │ │ │ -'DigraphNode │ │ │ │ -GHC.Data.Graph.Directed │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -Backward │ │ │ │ -SelfLoop │ │ │ │ -Vertices: │ │ │ │ -reachableG │ │ │ │ -emptyGraph │ │ │ │ -compiler/GHC/Data/Graph/Directed.hs │ │ │ │ -GHC.Data.Graph.Directed │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Data/Graph/Directed.hs │ │ │ │ -GHC.Data.Graph.Directed │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Data/Graph/Directed.hs │ │ │ │ -GHC.Data.Graph.Directed │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -Failed to classify edge of CFG - not not timed │ │ │ │ -Failed to classify edge of Graph │ │ │ │ -reachableG │ │ │ │ -graphFromVerticesAndAdjacency │ │ │ │ -graphFromVerticesAndAdjacency │ │ │ │ -compiler/GHC/Data/Graph/Directed.hs:(502,5)-(518,70)|function add_one_comp │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Graph.Directed.Forward │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Graph.Directed.Cross │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Graph.Directed.Backward │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Graph.Directed.SelfLoop │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Graph.Directed.Graph │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Graph.Directed.DigraphNode │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Graph.Directed.Edge │ │ │ │ -GHC.Data.List.SetOps │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Data/List/SetOps.hs │ │ │ │ -GHC.Data.List.SetOps │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Data/List/SetOps.hs │ │ │ │ -GHC.Data.List.SetOps │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Data/List/SetOps.hs │ │ │ │ -GHC.Data.List.SetOps │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -Failed in assoc: │ │ │ │ -compiler/GHC/Data/List/SetOps.hs │ │ │ │ -GHC.Data.List.SetOps │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -Failed in assoc: │ │ │ │ -compiler/GHC/Data/List/SetOps.hs │ │ │ │ -GHC.Data.List.SetOps │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -warnPprTrace │ │ │ │ -unionLists │ │ │ │ -GHC.Data.OrdList │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Data/OrdList.hs │ │ │ │ -GHC.Data.OrdList │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Data/OrdList.hs │ │ │ │ -GHC.Data.OrdList │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -foldr1: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.OrdList.None │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.OrdList.One │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.OrdList.Many │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.OrdList.Cons │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.OrdList.Snoc │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.OrdList.Two │ │ │ │ -GHC.Data.OsPath │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Data/OsPath.hs │ │ │ │ -GHC.Data.OsPath │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -", because: │ │ │ │ -Failed to decodeUtf " │ │ │ │ -libraries/ghc-boot/GHC/Data/ShortText.hs:122:7-43|pattern binding │ │ │ │ -libraries/ghc-boot/GHC/Data/ShortText.hs:123:7-39|pattern binding │ │ │ │ -contents = │ │ │ │ -ShortText { │ │ │ │ -head: Empty ShortText │ │ │ │ -libraries/ghc-boot/GHC/Data/ShortText.hs │ │ │ │ -'ShortText │ │ │ │ -ShortText │ │ │ │ -GHC.Data.ShortText │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -'Nondistinct │ │ │ │ -'Distinct │ │ │ │ -Distinct │ │ │ │ -'Inserted │ │ │ │ -Inserted │ │ │ │ -'SplitLookup │ │ │ │ -SplitLookup │ │ │ │ -'WhenMatched │ │ │ │ -WhenMatched │ │ │ │ -'WhenMissing │ │ │ │ -WhenMissing │ │ │ │ -Word64Map │ │ │ │ -GHC.Data.Word64Map.Internal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Data/Word64Map/Internal.hs │ │ │ │ -GHC.Data.Word64Map.Internal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -Data.Foldable.minimum (for Data.Word64Map): empty map │ │ │ │ -compiler/GHC/Data/Word64Map/Internal.hs │ │ │ │ -GHC.Data.Word64Map.Internal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -Data.Foldable.maximum (for Data.Word64Map): empty map │ │ │ │ -Data.Word64Map.Internal.Word64Map │ │ │ │ -fromList │ │ │ │ -compiler/GHC/Data/Word64Map/Internal.hs │ │ │ │ -GHC.Data.Word64Map.Internal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -Data.Word64Set.keysSet: Nil │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -compiler/GHC/Data/Word64Map/Internal.hs │ │ │ │ -GHC.Data.Word64Map.Internal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -findMax: empty map has no maximal element │ │ │ │ -compiler/GHC/Data/Word64Map/Internal.hs │ │ │ │ -GHC.Data.Word64Map.Internal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -findMin: empty map has no minimal element │ │ │ │ -compiler/GHC/Data/Word64Map/Internal.hs │ │ │ │ -GHC.Data.Word64Map.Internal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Data/Word64Map/Internal.hs │ │ │ │ -GHC.Data.Word64Map.Internal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Data/Word64Map/Internal.hs │ │ │ │ -GHC.Data.Word64Map.Internal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -updateMaxWithKey Nil │ │ │ │ -compiler/GHC/Data/Word64Map/Internal.hs │ │ │ │ -GHC.Data.Word64Map.Internal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -updateMinWithKey Nil │ │ │ │ -foldl1: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -compiler/GHC/Data/Word64Map/Internal.hs │ │ │ │ -GHC.Data.Word64Map.Internal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ - is not an element of the map │ │ │ │ -Word64Map.!: key │ │ │ │ -compiler/GHC/Data/Word64Map/Internal.hs:1079:24-71|lambda │ │ │ │ -compiler/GHC/Data/Word64Map/Internal.hs:(1322,19)-(1325,30)|lambda │ │ │ │ -compiler/GHC/Data/Word64Map/Internal.hs │ │ │ │ -GHC.Data.Word64Map.Internal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Data/Word64Map/Internal.hs:3380:5-20 │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -compiler/GHC/Data/Word64Map/Internal.hs:(1322,19)-(1325,30)|lambda │ │ │ │ -compiler/GHC/Data/Word64Map/Internal.hs:(1322,19)-(1325,30)|lambda │ │ │ │ -compiler/GHC/Data/Word64Map/Internal.hs:1276:24-71|lambda │ │ │ │ -compiler/GHC/Data/Word64Map/Internal.hs │ │ │ │ -GHC.Data.Word64Map.Internal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -maxViewWithKey_go Nil │ │ │ │ -maxViewWithKeySure Nil │ │ │ │ -deleteFindMax: empty map has no maximal element │ │ │ │ -compiler/GHC/Data/Word64Map/Internal.hs │ │ │ │ -GHC.Data.Word64Map.Internal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Data/Word64Map/Internal.hs │ │ │ │ -GHC.Data.Word64Map.Internal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -minViewWithKey_go Nil │ │ │ │ -minViewWithKeySure Nil │ │ │ │ -deleteFindMin: empty map has no minimal element │ │ │ │ -compiler/GHC/Data/Word64Map/Internal.hs │ │ │ │ -GHC.Data.Word64Map.Internal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Word64Map.Internal.Distinct │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Word64Map.Internal.Nondistinct │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Word64Map.Internal.Inserted │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Word64Map.Internal.SplitLookup │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Word64Map.Internal.View │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Word64Map.Internal.WhenMissing │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Word64Map.Internal.Bin │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Word64Map.Internal.Tip │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Word64Map.Internal.Nil │ │ │ │ -'Nondistinct │ │ │ │ -'Distinct │ │ │ │ -Distinct │ │ │ │ -'Inserted │ │ │ │ -Inserted │ │ │ │ -GHC.Data.Word64Map.Strict.Internal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Data/Word64Map/Strict/Internal.hs:660:24-72|lambda │ │ │ │ -compiler/GHC/Data/Word64Map/Strict/Internal.hs:708:24-72|lambda │ │ │ │ -compiler/GHC/Data/Word64Map/Strict/Internal.hs:(754,19)-(755,85)|lambda │ │ │ │ -compiler/GHC/Data/Word64Map/Strict/Internal.hs:(754,19)-(755,85)|lambda │ │ │ │ -compiler/GHC/Data/Word64Map/Strict/Internal.hs │ │ │ │ -GHC.Data.Word64Map.Strict.Internal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -updateMinWithKey Nil │ │ │ │ -compiler/GHC/Data/Word64Map/Strict/Internal.hs │ │ │ │ -GHC.Data.Word64Map.Strict.Internal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -updateMaxWithKey Nil │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Word64Map.Strict.Internal.Distinct │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Word64Map.Strict.Internal.Nondistinct │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.Word64Map.Strict.Internal.Inserted │ │ │ │ -'LlvmCDefs │ │ │ │ -'NoCDefs │ │ │ │ -DefunctionalizedCDefs │ │ │ │ -'NoPostHscPipeline │ │ │ │ -'JSPostHscPipeline │ │ │ │ -'LlvmPostHscPipeline │ │ │ │ -'ViaCPostHscPipeline │ │ │ │ -'NcgPostHscPipeline │ │ │ │ -DefunctionalizedPostHscPipeline │ │ │ │ -'JSCodeOutput │ │ │ │ -'LlvmCodeOutput │ │ │ │ -'ViaCCodeOutput │ │ │ │ -'NcgCodeOutput │ │ │ │ -DefunctionalizedCodeOutput │ │ │ │ -'GenericPrimitives │ │ │ │ -'JSPrimitives │ │ │ │ -'NcgPrimitives │ │ │ │ -'LlvmPrimitives │ │ │ │ -PrimitiveImplementation │ │ │ │ -GHC.Driver.Backend │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -LlvmPrimitives │ │ │ │ -NcgPrimitives │ │ │ │ -JSPrimitives │ │ │ │ -GenericPrimitives │ │ │ │ -native code generator │ │ │ │ -compiling via C │ │ │ │ -compiling to JavaScript │ │ │ │ -byte-code interpreter │ │ │ │ -no code generated │ │ │ │ -SIMD vector instructions require using the NCG or the LLVM backend. │ │ │ │ -SIMD vector instructions require using the NCG or the LLVM backend. │ │ │ │ -SIMD vector instructions require using the NCG or the LLVM backend. │ │ │ │ -SIMD vector instructions require using the NCG or the LLVM backend. │ │ │ │ -interpreted │ │ │ │ -compiler/GHC/Driver/Backend.hs │ │ │ │ -GHC.Driver.Backend │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Driver/Backend.hs │ │ │ │ -GHC.Driver.Backend │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -backendCodeOutput: interpreterBackend │ │ │ │ -backendCodeOutput: noBackend │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backend.NoCDefs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backend.LlvmCDefs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backend.NcgPostHscPipeline │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backend.ViaCPostHscPipeline │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backend.LlvmPostHscPipeline │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backend.JSPostHscPipeline │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backend.NoPostHscPipeline │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backend.NcgCodeOutput │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backend.ViaCCodeOutput │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backend.LlvmCodeOutput │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backend.JSCodeOutput │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backend.LlvmPrimitives │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backend.NcgPrimitives │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backend.JSPrimitives │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backend.GenericPrimitives │ │ │ │ -'NoBackend │ │ │ │ -'Interpreter │ │ │ │ -'JavaScript │ │ │ │ -BackendName │ │ │ │ -GHC.Driver.Backend.Internal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -JavaScript │ │ │ │ -Interpreter │ │ │ │ -NoBackend │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backend.Internal.NCG │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backend.Internal.LLVM │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backend.Internal.ViaC │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backend.Internal.JavaScript │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backend.Internal.Interpreter │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backend.Internal.NoBackend │ │ │ │ -'IncludeD │ │ │ │ -HsUnitDecl │ │ │ │ -'IncludeDecl │ │ │ │ -IncludeDecl │ │ │ │ -'Renaming │ │ │ │ -Renaming │ │ │ │ -'HsUnitId │ │ │ │ -'HsModuleId │ │ │ │ -'HsModuleVar │ │ │ │ -HsModuleId │ │ │ │ -HsUnitId │ │ │ │ -'HsComponentId │ │ │ │ -HsComponentId │ │ │ │ -GHC.Driver.Backpack.Syntax │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backpack.Syntax.HsUnit │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backpack.Syntax.DeclD │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backpack.Syntax.IncludeD │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backpack.Syntax.IncludeDecl │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backpack.Syntax.Renaming │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backpack.Syntax.HsModuleVar │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backpack.Syntax.HsModuleId │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backpack.Syntax.HsUnitId │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Backpack.Syntax.HsComponentId │ │ │ │ -'FloatSuffix │ │ │ │ -'Word64Suffix │ │ │ │ -'IntSuffix │ │ │ │ -'OptIntSuffix │ │ │ │ -'AnySuffix │ │ │ │ -'PassFlag │ │ │ │ -'OptPrefix │ │ │ │ -'HiddenFlag │ │ │ │ -'AllModes │ │ │ │ -'OnlyGhci │ │ │ │ -'OnlyGhc │ │ │ │ -GhcFlagMode │ │ │ │ -GHC.Driver.CmdLine │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Driver/CmdLine.hs │ │ │ │ -GHC.Driver.CmdLine │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -processArgs: no arg yet │ │ │ │ -Could not open response file │ │ │ │ -missing argument for flag: │ │ │ │ -compiler/GHC/Driver/CmdLine.hs │ │ │ │ -GHC.Driver.CmdLine │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -malformed integer argument in │ │ │ │ -malformed integer argument in │ │ │ │ -malformed natural argument in │ │ │ │ -malformed float argument in │ │ │ │ -unrecognised flag: │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.CmdLine.Flag │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.CmdLine.NoArg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.CmdLine.HasArg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.CmdLine.SepArg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.CmdLine.Prefix │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.CmdLine.OptPrefix │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.CmdLine.OptIntSuffix │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.CmdLine.IntSuffix │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.CmdLine.Word64Suffix │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.CmdLine.FloatSuffix │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.CmdLine.PassFlag │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.CmdLine.AnySuffix │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.CmdLine.OnlyGhc │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.CmdLine.OnlyGhci │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.CmdLine.AllModes │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.CmdLine.HiddenFlag │ │ │ │ -GHC.Driver.Config.Diagnostic │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -'PipeEnv │ │ │ │ -'Temporary │ │ │ │ -'NoOutputFile │ │ │ │ -'SpecificFile │ │ │ │ -'Persistent │ │ │ │ -PipelineOutput │ │ │ │ -MonadUse │ │ │ │ -GHC.Driver.Pipeline.Monad │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -Temporary │ │ │ │ -Persistent │ │ │ │ -SpecificFile │ │ │ │ -NoOutputFile │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Pipeline.Monad.PipeEnv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Pipeline.Monad.Temporary │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Pipeline.Monad.Persistent │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Pipeline.Monad.SpecificFile │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Driver.Pipeline.Monad.NoOutputFile │ │ │ │ -GHC.Hs.Basic │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -'ImplicitFieldBinders │ │ │ │ -ImplicitFieldBinders │ │ │ │ -FieldIndices │ │ │ │ -TyDeclBinders │ │ │ │ -LConsWithFields │ │ │ │ -CollectPass │ │ │ │ -'CollVarTyVarBinders │ │ │ │ -'CollWithDictBinders │ │ │ │ -'CollNoDictBinders │ │ │ │ -CollectFlag │ │ │ │ -GHC.Hs.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Hs/Utils.hs:1306:1-85|function collectTyPatBndrs │ │ │ │ -compiler/GHC/Hs/Utils.hs:233:35-68|record update │ │ │ │ -compiler/GHC/Hs/Utils.hs │ │ │ │ -GHC.Hs.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Hs/Utils.hs │ │ │ │ -GHC.Hs.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -emptyTransStmt: form │ │ │ │ -compiler/GHC/Hs/Utils.hs:429:31-104|record update │ │ │ │ -compiler/GHC/Hs/Utils.hs:430:31-121|record update │ │ │ │ -compiler/GHC/Hs/Utils.hs:431:31-104|record update │ │ │ │ -compiler/GHC/Hs/Utils.hs:432:31-121|record update │ │ │ │ -compiler/GHC/Hs/Utils.hs:266:17-40|record update │ │ │ │ -compiler/GHC/Hs/Utils.hs │ │ │ │ -GHC.Hs.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Hs/Utils.hs │ │ │ │ -GHC.Hs.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Hs/Utils.hs:(1633,12)-(1645,51)|case │ │ │ │ -compiler/GHC/Hs/Utils.hs:(1566,1)-(1567,35)|function hsDataDefnBinders │ │ │ │ -compiler/GHC/Hs/Utils.hs:(1557,1)-(1558,26)|function hsDataFamInstBinders │ │ │ │ -compiler/GHC/Hs/Utils.hs:(1474,1)-(1508,68)|function hsLTyClDeclBinders │ │ │ │ -compiler/GHC/Hs/Utils.hs │ │ │ │ -GHC.Hs.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -hsPatSynSelectors │ │ │ │ -compiler/GHC/Hs/Utils.hs:(878,1)-(894,52)|function spanHsLocaLBinds │ │ │ │ -compiler/GHC/Hs/Utils.hs:(655,5)-(659,43)|function mk_app │ │ │ │ -mkHsSyntaxApps │ │ │ │ -mkHsSyntaxApps │ │ │ │ -compiler/GHC/Hs/Utils.hs:(1544,1)-(1550,49)|function hsLInstDeclBinders │ │ │ │ -ToDo: collectEvBinders │ │ │ │ -compiler/GHC/Hs/Utils.hs:1309:1-67|function collectPatSigBndrs │ │ │ │ -compiler/GHC/Hs/Utils.hs:(1070,28)-(1074,28)|\case │ │ │ │ -compiler/GHC/Hs/Utils.hs:(1203,25)-(1205,81)|\case │ │ │ │ -compiler/GHC/Hs/Utils.hs:(1196,18)-(1198,46)|case │ │ │ │ -compiler/GHC/Hs/Utils.hs:(1804,13)-(1805,82)|function do_arg │ │ │ │ -compiler/GHC/Hs/Utils.hs:(1799,5)-(1801,48)|function hs_local_binds │ │ │ │ -compiler/GHC/Hs/Utils.hs:(1789,27)-(1791,38)|case │ │ │ │ -compiler/GHC/Hs/Utils.hs:(1427,1)-(1430,50)|function hsGroupBinders │ │ │ │ -isUnliftedBind: PatSynBind │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Hs.Utils.ImplicitFieldBinders │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Hs.Utils.FieldIndices │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Hs.Utils.TyDeclBinders │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Hs.Utils.LConsWithFields │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Hs.Utils.C:CollectPass │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Hs.Utils.CollNoDictBinders │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Hs.Utils.CollWithDictBinders │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Hs.Utils.CollVarTyVarBinders │ │ │ │ -GHC.Iface.Decl │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Iface/Decl.hs │ │ │ │ -GHC.Iface.Decl │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -iface_incomps │ │ │ │ -ifaceConDecl │ │ │ │ -'ExtensibleFields │ │ │ │ -ExtensibleFields │ │ │ │ -GHC.Iface.Ext.Fields │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -'IfUseUnfoldingRhs │ │ │ │ -IfaceMaybeRhs │ │ │ │ -'IfGblTopBndr │ │ │ │ -'IfLclTopBndr │ │ │ │ -IfaceTopBndrInfo │ │ │ │ -'IfaceRule │ │ │ │ -IfaceRule │ │ │ │ -'IfRecSelId │ │ │ │ -'IfaceSynonym │ │ │ │ -'IfaceAT │ │ │ │ -'IfaceClass │ │ │ │ -'IfaceFamily │ │ │ │ -'IfaceData │ │ │ │ -'IfacePatSyn │ │ │ │ -'IfaceId │ │ │ │ -'IfaceAxiom │ │ │ │ -IfaceDecl │ │ │ │ -'IfWorkerLikeId │ │ │ │ -'IfDFunId │ │ │ │ -'IfVanillaId │ │ │ │ -IfaceIdDetails │ │ │ │ -'IfConcreteClass │ │ │ │ -'IfAbstractClass │ │ │ │ -IfaceClassBody │ │ │ │ -'IfaceLet │ │ │ │ -'IfLetBndr │ │ │ │ -IfaceLetBndr │ │ │ │ -'HsArity │ │ │ │ -'HsTagSig │ │ │ │ -'HsLFInfo │ │ │ │ -'HsUnfold │ │ │ │ -'HsInline │ │ │ │ -'HsCprSig │ │ │ │ -'HsDmdSig │ │ │ │ -'HsNoCafRefs │ │ │ │ -IfaceInfoItem │ │ │ │ -'IfCoreUnfold │ │ │ │ -'IfDFunUnfold │ │ │ │ -IfaceUnfolding │ │ │ │ -'IfaceTuple │ │ │ │ -'IfaceBreakpoint │ │ │ │ -'IfaceLcl │ │ │ │ -'IfaceExt │ │ │ │ -'IfaceECase │ │ │ │ -'IfaceFCall │ │ │ │ -'IfaceLitRubbish │ │ │ │ -'IfaceType │ │ │ │ -'IfaceCast │ │ │ │ -'IfaceCo │ │ │ │ -'IfaceLit │ │ │ │ -'IfaceAlt │ │ │ │ -'IfaceApp │ │ │ │ -'IfaceTick │ │ │ │ -'IfaceLam │ │ │ │ -'IfaceCase │ │ │ │ -IfaceExpr │ │ │ │ -IfaceAlt │ │ │ │ -'IfaceSCC │ │ │ │ -'IfaceSource │ │ │ │ -'IfaceHpcTick │ │ │ │ -IfaceTickish │ │ │ │ -'IfaceRec │ │ │ │ -'IfaceNonRec │ │ │ │ -IfaceBindingX │ │ │ │ -'IfaceDataAlt │ │ │ │ -'IfaceLitAlt │ │ │ │ -'IfaceDefaultAlt │ │ │ │ -IfaceConAlt │ │ │ │ -'IfLFCon │ │ │ │ -'IfLFThunk │ │ │ │ -'IfLFUnknown │ │ │ │ -'IfLFReEntrant │ │ │ │ -'IfLFUnlifted │ │ │ │ -IfaceLFInfo │ │ │ │ -'IfNoGuidance │ │ │ │ -IfGuidance │ │ │ │ -'IfaceCompleteMatch │ │ │ │ -IfaceCompleteMatch │ │ │ │ -'IfaceAnnotation │ │ │ │ -IfaceAnnotation │ │ │ │ -'IfaceDefault │ │ │ │ -IfaceDefault │ │ │ │ -'IfaceClsInst │ │ │ │ -IfaceClsInst │ │ │ │ -'IfWarnAll │ │ │ │ -'IfWarnSome │ │ │ │ -IfaceWarnings │ │ │ │ -'IfWarningTxt │ │ │ │ -'IfDeprecatedTxt │ │ │ │ -IfaceWarningTxt │ │ │ │ -'IfStringLiteral │ │ │ │ -IfaceStringLiteral │ │ │ │ -'IfaceFamInst │ │ │ │ -IfaceFamInst │ │ │ │ -'IfNewTyCon │ │ │ │ -'IfDataTyCon │ │ │ │ -'IfAbstractTyCon │ │ │ │ -IfaceConDecls │ │ │ │ -IfaceConDecl │ │ │ │ -'IfSrcBang │ │ │ │ -IfaceSrcBang │ │ │ │ -'IfUnpackCo │ │ │ │ -'IfUnpack │ │ │ │ -'IfStrict │ │ │ │ -'IfNoBang │ │ │ │ -IfaceBang │ │ │ │ -'IfaceClosedSynFamilyTyCon │ │ │ │ -'IfaceBuiltInSynFamTyCon │ │ │ │ -'IfaceAbstractClosedSynFamilyTyCon │ │ │ │ -'IfaceOpenSynFamilyTyCon │ │ │ │ -'IfaceDataFamilyTyCon │ │ │ │ -IfaceFamTyConFlav │ │ │ │ -'IfaceAxBranch │ │ │ │ -IfaceAxBranch │ │ │ │ -'IfaceClassOp │ │ │ │ -IfaceClassOp │ │ │ │ -'IfDataInstance │ │ │ │ -'IfNoParent │ │ │ │ -IfaceTyConParent │ │ │ │ -'IfParens │ │ │ │ -IfaceBooleanFormula │ │ │ │ -'IfaceImport │ │ │ │ -IfaceImport │ │ │ │ -'ImpIfaceEverythingBut │ │ │ │ -'ImpIfaceExplicit │ │ │ │ -'ImpIfaceAll │ │ │ │ -ImpIfaceList │ │ │ │ -GHC.Iface.Syntax │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Iface/Syntax.hs:672:50-51|case │ │ │ │ -compiler/GHC/Iface/Syntax.hs:672:50-51|case │ │ │ │ -ifMinDef │ │ │ │ -ifClassCtxt │ │ │ │ -ifRecSelIdFieldLabel │ │ │ │ -ifRecSelIdIsNaughty │ │ │ │ -ifRecSelFirstCon │ │ │ │ -ifRecSelIdParent │ │ │ │ -ifFieldLabels │ │ │ │ -ifPatArgs │ │ │ │ -ifPatReqCtxt │ │ │ │ -ifPatProvCtxt │ │ │ │ -ifPatExBndrs │ │ │ │ -ifPatUnivBndrs │ │ │ │ -ifPatBuilder │ │ │ │ -ifPatMatcher │ │ │ │ -ifPatIsInfix │ │ │ │ -ifAxBranches │ │ │ │ -ifFamInj │ │ │ │ -ifFamFlav │ │ │ │ -ifResVar │ │ │ │ -ifSynRhs │ │ │ │ -ifParent │ │ │ │ -ifGadtSyntax │ │ │ │ -ifResKind │ │ │ │ -ifBinders │ │ │ │ -ifIdInfo │ │ │ │ -ifIdDetails │ │ │ │ -compiler/GHC/Iface/Syntax.hs │ │ │ │ -GHC.Iface.Syntax │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Iface/Syntax.hs │ │ │ │ -GHC.Iface.Syntax │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -foldr1: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -ifaceDeclFingerprints │ │ │ │ -compiler/GHC/Iface/Syntax.hs │ │ │ │ -GHC.Iface.Syntax │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -LFReEntrant │ │ │ │ -might_be_function= │ │ │ │ -updatable= │ │ │ │ -LFUnknown │ │ │ │ -LFUnlifted │ │ │ │ -COMPLETE │ │ │ │ -Warn all │ │ │ │ -Deprecated exports: │ │ │ │ -Deprecated names: │ │ │ │ -Warnings: │ │ │ │ -letrec { │ │ │ │ -Strictness: │ │ │ │ -(loop-breaker) │ │ │ │ -Unfolding │ │ │ │ -HasNoCafRefs │ │ │ │ -LambdaFormInfo: │ │ │ │ - │ │ │ │ -[orphan] │ │ │ │ -[orphan] │ │ │ │ -instance │ │ │ │ -[orphan] │ │ │ │ -family instance │ │ │ │ -type role │ │ │ │ -incompatible with: │ │ │ │ -type data │ │ │ │ -{-# UNPACK #-} │ │ │ │ -! {-# UNPACK #-} │ │ │ │ -pp_con_taus │ │ │ │ -pprIfaceConDecl │ │ │ │ -instance │ │ │ │ -closed, abstract │ │ │ │ -built-in │ │ │ │ -type family │ │ │ │ -data family │ │ │ │ -{-# MINIMAL │ │ │ │ - │ │ │ │ -Default: │ │ │ │ -compiler/GHC/Iface/Syntax.hs │ │ │ │ -GHC.Iface.Syntax │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -invalid tag(IfaceWarnings) │ │ │ │ -compiler/GHC/Iface/Syntax.hs │ │ │ │ -GHC.Iface.Syntax │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Iface/Syntax.hs │ │ │ │ -GHC.Iface.Syntax │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -Cannot serialize IfaceBuiltInSynFamTyCon, used for pretty-printing only │ │ │ │ -compiler/GHC/Iface/Syntax.hs │ │ │ │ -GHC.Iface.Syntax │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Iface/Syntax.hs │ │ │ │ -GHC.Iface.Syntax │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Iface/Syntax.hs │ │ │ │ -GHC.Iface.Syntax │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Iface/Syntax.hs │ │ │ │ -GHC.Iface.Syntax │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Iface/Syntax.hs │ │ │ │ -GHC.Iface.Syntax │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Iface/Syntax.hs │ │ │ │ -GHC.Iface.Syntax │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Iface/Syntax.hs │ │ │ │ -GHC.Iface.Syntax │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -Invalid byte │ │ │ │ -get IfaceExpr │ │ │ │ -get IfaceTickish │ │ │ │ -IfaceMaybeRhs │ │ │ │ -Binary(IfaceConDecls).get: Invalid IfaceConDecls │ │ │ │ -Binary.get(IfaceFamTyConFlav): Invalid tag │ │ │ │ -Unknown IfaceDecl tag: │ │ │ │ -Binary.get(TyClDecl): ForeignType │ │ │ │ -IfaceTopBndrInfo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfUseUnfoldingRhs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfRhs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfLclTopBndr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfGblTopBndr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceRule │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceId │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceData │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceSynonym │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceFamily │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceClass │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceAxiom │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfacePatSyn │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfVanillaId │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfWorkerLikeId │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfRecSelId │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfDFunId │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfAbstractClass │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfConcreteClass │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceAT │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfLetBndr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.HsArity │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.HsDmdSig │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.HsCprSig │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.HsInline │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.HsUnfold │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.HsNoCafRefs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.HsLFInfo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.HsTagSig │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfCoreUnfold │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfDFunUnfold │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceLcl │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceExt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceType │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceTuple │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceLam │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceApp │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceCase │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceECase │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceLet │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceCast │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceLit │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceLitRubbish │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceFCall │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceTick │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceAlt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceHpcTick │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceSCC │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceSource │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceBreakpoint │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceNonRec │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceRec │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceDefaultAlt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceDataAlt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceLitAlt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfLFReEntrant │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfLFThunk │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfLFCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfLFUnknown │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfLFUnlifted │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfNoGuidance │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfWhen │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceCompleteMatch │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceAnnotation │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceDefault │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceClsInst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfWarnAll │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfWarnSome │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfWarningTxt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfDeprecatedTxt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfStringLiteral │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceFamInst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfAbstractTyCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfDataTyCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfNewTyCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfSrcBang │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfNoBang │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfStrict │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfUnpack │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfUnpackCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceDataFamilyTyCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceOpenSynFamilyTyCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceClosedSynFamilyTyCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceAbstractClosedSynFamilyTyCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceBuiltInSynFamTyCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceAxBranch │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceClassOp │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfNoParent │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfDataInstance │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfVar │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfAnd │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfOr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfParens │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.IfaceImport │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.ImpIfaceAll │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.ImpIfaceExplicit │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Syntax.ImpIfaceEverythingBut │ │ │ │ -'IsTuple │ │ │ │ -TupleOrSum │ │ │ │ -'ShowSub │ │ │ │ -'ShowSome │ │ │ │ -'ShowHeader │ │ │ │ -'ShowIface │ │ │ │ -ShowHowMuch │ │ │ │ -'ShowForAllWhen │ │ │ │ -'ShowForAllMust │ │ │ │ -ShowForAllFlag │ │ │ │ -'PrintExplicitKinds │ │ │ │ -PrintExplicitKinds │ │ │ │ -'UseBndrParens │ │ │ │ -UseBndrParens │ │ │ │ -'SuppressBndrSig │ │ │ │ -SuppressBndrSig │ │ │ │ -'IfaceUnivCo │ │ │ │ -'IfaceTyConAppCo │ │ │ │ -'IfaceAxiomCo │ │ │ │ -'IfaceCoVarCo │ │ │ │ -'IfaceReflCo │ │ │ │ -'IfaceCastTy │ │ │ │ -'IfaceCoercionTy │ │ │ │ -'IfaceMCo │ │ │ │ -'IfaceForAllCo │ │ │ │ -'IfaceFunCo │ │ │ │ -'IfaceInstCo │ │ │ │ -'IfaceTransCo │ │ │ │ -'IfaceAppCo │ │ │ │ -'IfaceLRCo │ │ │ │ -'IfaceSelCo │ │ │ │ -'IfaceSubCo │ │ │ │ -'IfaceKindCo │ │ │ │ -'IfaceSymCo │ │ │ │ -'IfaceHoleCo │ │ │ │ -'IfaceFreeCoVar │ │ │ │ -'IfaceGReflCo │ │ │ │ -IfaceCoercion │ │ │ │ -'IfaceMRefl │ │ │ │ -IfaceMCoercion │ │ │ │ -'IfaceTvBndr │ │ │ │ -'IfaceIdBndr │ │ │ │ -'IfaceTyVar │ │ │ │ -'IfaceFunTy │ │ │ │ -'IfaceForAllTy │ │ │ │ -'IfaceAppTy │ │ │ │ -'IfaceTupleTy │ │ │ │ -'IfaceTyConApp │ │ │ │ -'IfaceLitTy │ │ │ │ -'IfaceFreeTyVar │ │ │ │ -IfaceType │ │ │ │ -IfaceAppArgs │ │ │ │ -IfaceBndr │ │ │ │ -'IfaceAR_B │ │ │ │ -'IfaceAR_U │ │ │ │ -'IfaceAR_X │ │ │ │ -IfaceAxiomRule │ │ │ │ -'IfaceTyCon │ │ │ │ -IfaceTyCon │ │ │ │ -'IfaceTyConInfo │ │ │ │ -IfaceTyConInfo │ │ │ │ -'IfaceSumTyCon │ │ │ │ -'IfaceTupleTyCon │ │ │ │ -'IfaceEqualityTyCon │ │ │ │ -'IfaceNormalTyCon │ │ │ │ -IfaceTyConSort │ │ │ │ -'IfaceStrTyLit │ │ │ │ -'IfaceCharTyLit │ │ │ │ -'IfaceNumTyLit │ │ │ │ -IfaceTyLit │ │ │ │ -'IfaceOneShot │ │ │ │ -'IfaceNoOneShot │ │ │ │ -IfaceOneShot │ │ │ │ -'IfLclName │ │ │ │ -IfLclName │ │ │ │ -GHC.Iface.Type │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -compiler/GHC/Iface/Type.hs:236:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:236:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:236:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:1853:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs │ │ │ │ -GHC.Iface.Type │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Iface/Type.hs │ │ │ │ -GHC.Iface.Type │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Iface/Type.hs:500:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:500:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:500:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:325:31-32|case │ │ │ │ -compiler/GHC/Iface/Type.hs:325:31-32|case │ │ │ │ -compiler/GHC/Iface/Type.hs:197:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:197:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:197:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:197:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:197:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:197:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:197:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:197:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:197:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:197:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:127:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:127:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:493:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs:469:38-39|case │ │ │ │ -compiler/GHC/Iface/Type.hs:278:13-14|case │ │ │ │ -compiler/GHC/Iface/Type.hs │ │ │ │ -GHC.Iface.Type │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Iface/Type.hs │ │ │ │ -GHC.Iface.Type │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -getIfLclName = │ │ │ │ -IfLclName { │ │ │ │ -ShowHeader │ │ │ │ -ShowSome │ │ │ │ -ShowIface │ │ │ │ -equality │ │ │ │ -NoOneShotInfo │ │ │ │ -compiler/GHC/Iface/Type.hs │ │ │ │ -GHC.Iface.Type │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -getIfaceType │ │ │ │ -compiler/GHC/Iface/Type.hs │ │ │ │ -GHC.Iface.Type │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -get IfaceTyLit │ │ │ │ -compiler/GHC/Iface/Type.hs │ │ │ │ -GHC.Iface.Type │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Iface/Type.hs │ │ │ │ -GHC.Iface.Type │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Iface/Type.hs │ │ │ │ -GHC.Iface.Type │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Iface/Type.hs │ │ │ │ -GHC.Iface.Type │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Iface/Type.hs │ │ │ │ -GHC.Iface.Type │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -() :: Constraint │ │ │ │ -(TypeError ...) │ │ │ │ -substIfaceType │ │ │ │ -substIfaceCoercion │ │ │ │ -[OneShot] │ │ │ │ -compiler/GHC/Iface/Type.hs:(990,7)-(994,81)|case │ │ │ │ -get IfaceCoercion │ │ │ │ -get IfaceMCoercion │ │ │ │ -Can't serialise IfaceFreeCoVar │ │ │ │ -Can't serialise IfaceHoleCo │ │ │ │ -Can't serialise IfaceFreeTyVar │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IsSum │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IsTuple │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.ShowSub │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.ShowHeader │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.ShowSome │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.ShowIface │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.ShowForAllMust │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.ShowForAllWhen │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceReflCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceGReflCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceFunCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceTyConAppCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceAppCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceForAllCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceCoVarCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceAxiomCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceUnivCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceSymCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceTransCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceSelCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceLRCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceInstCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceKindCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceSubCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceFreeCoVar │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceHoleCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceMRefl │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceMCo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceFreeTyVar │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceTyVar │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceLitTy │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceAppTy │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceFunTy │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceForAllTy │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceTyConApp │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceCastTy │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceCoercionTy │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceTupleTy │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IA_Nil │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IA_Arg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceIdBndr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceTvBndr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceAR_X │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceAR_B │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceAR_U │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceTyCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceTyConInfo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceNormalTyCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceTupleTyCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceSumTyCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceEqualityTyCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceNumTyLit │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceStrTyLit │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceCharTyLit │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceNoOneShot │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Iface.Type.IfaceOneShot │ │ │ │ -GHC.Linker.Static.Utils │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -main.jsexe │ │ │ │ -main.exe │ │ │ │ -'OperatorWhitespaceOccurrence_TightInfix │ │ │ │ -'OperatorWhitespaceOccurrence_Suffix │ │ │ │ -'OperatorWhitespaceOccurrence_Prefix │ │ │ │ -OperatorWhitespaceOccurrence │ │ │ │ -'OperatorWhitespaceSymbol_PrefixDollarDollar │ │ │ │ -'OperatorWhitespaceSymbol_PrefixDollar │ │ │ │ -'OperatorWhitespaceSymbol_PrefixPercent │ │ │ │ -OperatorWhitespaceSymbol │ │ │ │ -GHC.Parser.Errors.Basic │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Parser.Errors.Basic.OperatorWhitespaceOccurrence_Prefix │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Parser.Errors.Basic.OperatorWhitespaceOccurrence_Suffix │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Parser.Errors.Basic.OperatorWhitespaceOccurrence_TightInfix │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Parser.Errors.Basic.OperatorWhitespaceSymbol_PrefixPercent │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Parser.Errors.Basic.OperatorWhitespaceSymbol_PrefixDollar │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Parser.Errors.Basic.OperatorWhitespaceSymbol_PrefixDollarDollar │ │ │ │ -'ArrayPtrsRep │ │ │ │ -'ArrayWordsRep │ │ │ │ -'SmallArrayPtrsRep │ │ │ │ -'HeapRep │ │ │ │ -'StackRep │ │ │ │ -'ThunkSelector │ │ │ │ -'IndStatic │ │ │ │ -'BlackHole │ │ │ │ -ClosureTypeInfo │ │ │ │ -'ArgSpec │ │ │ │ -'ArgUnknown │ │ │ │ -ArgDescr │ │ │ │ -'StgHalfWord │ │ │ │ -StgHalfWord │ │ │ │ -'StgWord │ │ │ │ -GHC.Runtime.Heap.Layout │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Runtime/Heap/Layout.hs │ │ │ │ -GHC.Runtime.Heap.Layout │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Runtime/Heap/Layout.hs │ │ │ │ -GHC.Runtime.Heap.Layout │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Runtime/Heap/Layout.hs │ │ │ │ -GHC.Runtime.Heap.Layout │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -rtsClosureType │ │ │ │ -rtsClosureType │ │ │ │ -GHC.Runtime.Heap.Layout.hdrSizeW │ │ │ │ -GHC.Runtime.Heap.Layout.heapClosureSize │ │ │ │ -compiler/GHC/Runtime/Heap/Layout.hs:226:13-14|case │ │ │ │ -compiler/GHC/Runtime/Heap/Layout.hs:226:13-14|case │ │ │ │ -compiler/GHC/Runtime/Heap/Layout.hs:196:13-14|case │ │ │ │ -compiler/GHC/Runtime/Heap/Layout.hs:196:13-14|case │ │ │ │ -compiler/GHC/Runtime/Heap/Layout.hs:196:13-14|case │ │ │ │ -compiler/GHC/Runtime/Heap/Layout.hs:178:13-14|case │ │ │ │ -compiler/GHC/Runtime/Heap/Layout.hs:178:13-14|case │ │ │ │ -compiler/GHC/Runtime/Heap/Layout.hs:178:13-14|case │ │ │ │ -compiler/GHC/Runtime/Heap/Layout.hs:178:13-14|case │ │ │ │ -compiler/GHC/Runtime/Heap/Layout.hs:178:13-14|case │ │ │ │ -compiler/GHC/Runtime/Heap/Layout.hs:178:13-14|case │ │ │ │ -ArgUnknown │ │ │ │ -fun_type: │ │ │ │ -ThunkSel │ │ │ │ -BlackHole │ │ │ │ -IndStatic │ │ │ │ -ArrayPtrsRep │ │ │ │ -SmallArrayPtrsRep │ │ │ │ -ArrayWordsRep │ │ │ │ -StackRep │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.HeapRep │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.ArrayPtrsRep │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.SmallArrayPtrsRep │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.ArrayWordsRep │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.StackRep │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.RTSRep │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.Constr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.Fun │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.Thunk │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.ThunkSelector │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.BlackHole │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.IndStatic │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.ArgSpec │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.ArgGen │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Runtime.Heap.Layout.ArgUnknown │ │ │ │ -'Serialized │ │ │ │ -Serialized │ │ │ │ -GHC.Serialized │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -libraries/ghc-boot/GHC/Serialized.hs │ │ │ │ -GHC.Serialized │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -libraries/ghc-boot/GHC/Serialized.hs │ │ │ │ -GHC.Serialized │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -undefined │ │ │ │ -libraries/ghc-boot/GHC/Serialized.hs │ │ │ │ -GHC.Serialized │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -deserializeFixedWidthNum: unexpected end of stream │ │ │ │ -libraries/ghc-boot/GHC/Serialized.hs │ │ │ │ -GHC.Serialized │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -libraries/ghc-boot/GHC/Serialized.hs │ │ │ │ -GHC.Serialized │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -undefined │ │ │ │ - in context │ │ │ │ -deserializeConstr: unrecognised serialized constructor type │ │ │ │ -deserializeWord8: unexpected end of stream │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Serialized.Serialized │ │ │ │ -'TagTuple │ │ │ │ -'TagTagged │ │ │ │ -'TagProper │ │ │ │ -'TagDunno │ │ │ │ -GHC.Stg.InferTags.TagSig │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -TagDunno │ │ │ │ -TagTuple │ │ │ │ -TagProper │ │ │ │ -TagTagged │ │ │ │ -compiler/GHC/Stg/InferTags/TagSig.hs │ │ │ │ -GHC.Stg.InferTags.TagSig │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Stg/InferTags/TagSig.hs:38:13-14|case │ │ │ │ -get TagInfo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Stg.InferTags.TagSig.TagDunno │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Stg.InferTags.TagSig.TagTuple │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Stg.InferTags.TagSig.TagProper │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Stg.InferTags.TagSig.TagTagged │ │ │ │ -'CmmCgInfos │ │ │ │ -CmmCgInfos │ │ │ │ -'LFThunk │ │ │ │ -'LFUnknown │ │ │ │ -'LFReEntrant │ │ │ │ -'LFLetNoEscape │ │ │ │ -'LFUnlifted │ │ │ │ -LambdaFormInfo │ │ │ │ -'ApThunk │ │ │ │ -'SelectorThunk │ │ │ │ -'NonStandardThunk │ │ │ │ -StandardFormInfo │ │ │ │ -GHC.StgToCmm.Types │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/StgToCmm/Types.hs:252:13-14|case │ │ │ │ -compiler/GHC/StgToCmm/Types.hs:252:13-14|case │ │ │ │ -RegThunk │ │ │ │ -SelThunk: │ │ │ │ -ApThunk: │ │ │ │ -LFReEntrant │ │ │ │ -updateable │ │ │ │ -LFUnknown │ │ │ │ -LFUnlifted │ │ │ │ -LFLetNoEscape │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.StgToCmm.Types.CmmCgInfos │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.StgToCmm.Types.LFReEntrant │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.StgToCmm.Types.LFThunk │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.StgToCmm.Types.LFCon │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.StgToCmm.Types.LFUnknown │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.StgToCmm.Types.LFUnlifted │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.StgToCmm.Types.LFLetNoEscape │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.StgToCmm.Types.NonStandardThunk │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.StgToCmm.Types.SelectorThunk │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.StgToCmm.Types.ApThunk │ │ │ │ -'RawHoleFit │ │ │ │ -'HoleFit │ │ │ │ -'NameHFCand │ │ │ │ -'IdHFCand │ │ │ │ -'GreHFCand │ │ │ │ -HoleFitCandidate │ │ │ │ -'TypedHole │ │ │ │ -TypedHole │ │ │ │ -GHC.Tc.Errors.Hole.FitTypes │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -hfMatches │ │ │ │ -hfRefLvl │ │ │ │ -TypedHole │ │ │ │ -Id HFC: │ │ │ │ -Name HFC: │ │ │ │ -Gre HFC: │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Tc.Errors.Hole.FitTypes.HoleFit │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Tc.Errors.Hole.FitTypes.RawHoleFit │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Tc.Errors.Hole.FitTypes.IdHFCand │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Tc.Errors.Hole.FitTypes.NameHFCand │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Tc.Errors.Hole.FitTypes.GreHFCand │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Tc.Errors.Hole.FitTypes.TypedHole │ │ │ │ -'MkAnnEnv │ │ │ │ -'Annotation │ │ │ │ -Annotation │ │ │ │ -'ModuleTarget │ │ │ │ -'NamedTarget │ │ │ │ -AnnTarget │ │ │ │ -GHC.Types.Annotations │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -Named target │ │ │ │ -Module target │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Annotations.MkAnnEnv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Annotations.Annotation │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Annotations.NamedTarget │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Annotations.ModuleTarget │ │ │ │ -'SingletonCCS │ │ │ │ -'DontCareCCS │ │ │ │ -'CurrentCCS │ │ │ │ -CostCentreStack │ │ │ │ -'NormalCC │ │ │ │ -'AllCafsCC │ │ │ │ -CostCentre │ │ │ │ -'IndexedCC │ │ │ │ -CCFlavour │ │ │ │ -'CallerCC │ │ │ │ -IndexedCCFlavour │ │ │ │ -GHC.Types.CostCentre │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Types/CostCentre.hs:84:26-27|case │ │ │ │ -cc_flavour │ │ │ │ - │ │ │ │ -NormalCC │ │ │ │ -cc_flavour │ │ │ │ -AllCafsCC │ │ │ │ -GHC.Types.CostCentre.CostCentre │ │ │ │ -GHC.Types.CostCentre.CCFlavour │ │ │ │ -IndexedCC │ │ │ │ -GHC.Types.CostCentre.IndexedCCFlavour │ │ │ │ -CallerCC │ │ │ │ +Distribution.SPDX.LicenseId.LicenseId │ │ │ │ +Zlib_acknowledgement │ │ │ │ +Zimbra_1_4 │ │ │ │ +Zimbra_1_3 │ │ │ │ +Zend_2_0 │ │ │ │ +Xkeyboard_config_Zinoviev │ │ │ │ +XFree86_1_1 │ │ │ │ +Xdebug_1_03 │ │ │ │ +X11_distribute_modifications_variant │ │ │ │ +Widget_Workshop │ │ │ │ +Watcom_1_0 │ │ │ │ +W3C_20150513 │ │ │ │ +W3C_19980720 │ │ │ │ +Unlicense │ │ │ │ +UnixCrypt │ │ │ │ +Unicode_TOU │ │ │ │ +Unicode_DFS_2016 │ │ │ │ +Unicode_DFS_2015 │ │ │ │ +Unicode_3_0 │ │ │ │ +UMich_Merit │ │ │ │ +TU_Berlin_2_0 │ │ │ │ +TU_Berlin_1_0 │ │ │ │ +TORQUE_1_1 │ │ │ │ +TGPPL_1_0 │ │ │ │ +TermReadKey │ │ │ │ +TCP_wrappers │ │ │ │ +TAPR_OHL_1_0 │ │ │ │ +Symlinks │ │ │ │ +SugarCRM_1_1_3 │ │ │ │ +SSPL_1_0 │ │ │ │ +SSLeay_standalone │ │ │ │ +SSH_short │ │ │ │ +SSH_OpenSSH │ │ │ │ +Ssh_keyscan │ │ │ │ +Spencer_99 │ │ │ │ +Spencer_94 │ │ │ │ +Spencer_86 │ │ │ │ +SoftSurfer │ │ │ │ +Snprintf │ │ │ │ +Sleepycat │ │ │ │ +SISSL_1_2 │ │ │ │ +SimPL_2_0 │ │ │ │ +SHL_0_51 │ │ │ │ +SGI_OpenGL │ │ │ │ +SGI_B_2_0 │ │ │ │ +SGI_B_1_1 │ │ │ │ +SGI_B_1_0 │ │ │ │ +Sendmail │ │ │ │ +Sendmail_8_23 │ │ │ │ +SchemeReport │ │ │ │ +SAX_PD_2_0 │ │ │ │ +RPSL_1_0 │ │ │ │ +RHeCos_1_1 │ │ │ │ +QPL_1_0_INRIA_2004 │ │ │ │ +Python_ldap │ │ │ │ +Python_2_0 │ │ │ │ +Python_2_0_1 │ │ │ │ +PostgreSQL │ │ │ │ +PolyForm_Small_Business_1_0_0 │ │ │ │ +PolyForm_Noncommercial_1_0_0 │ │ │ │ +Pnmstitch │ │ │ │ +PHP_3_01 │ │ │ │ +PDDL_1_0 │ │ │ │ +Parity_7_0_0 │ │ │ │ +Parity_6_0_0 │ │ │ │ +OSET_PL_2_1 │ │ │ │ +OPUBL_1_0 │ │ │ │ +OPL_UK_3_0 │ │ │ │ +OpenVision │ │ │ │ +OpenSSL_standalone │ │ │ │ +OpenPBS_2_3 │ │ │ │ +OLFL_1_3 │ │ │ │ +OLDAP_2_8 │ │ │ │ +OLDAP_2_7 │ │ │ │ +OLDAP_2_6 │ │ │ │ +OLDAP_2_5 │ │ │ │ +OLDAP_2_4 │ │ │ │ +OLDAP_2_3 │ │ │ │ +OLDAP_2_2 │ │ │ │ +OLDAP_2_2_2 │ │ │ │ +OLDAP_2_2_1 │ │ │ │ +OLDAP_2_1 │ │ │ │ +OLDAP_2_0 │ │ │ │ +OLDAP_2_0_1 │ │ │ │ +OLDAP_1_4 │ │ │ │ +OLDAP_1_3 │ │ │ │ +OLDAP_1_2 │ │ │ │ +OLDAP_1_1 │ │ │ │ +OGL_UK_3_0 │ │ │ │ +OGL_UK_2_0 │ │ │ │ +OGL_UK_1_0 │ │ │ │ +OGL_Canada_2_0 │ │ │ │ +OGDL_Taiwan_1_0 │ │ │ │ +OFL_1_1_RFN │ │ │ │ +OFL_1_1_no_RFN │ │ │ │ +OFL_1_0_RFN │ │ │ │ +OFL_1_0_no_RFN │ │ │ │ +ODC_By_1_0 │ │ │ │ +ODbL_1_0 │ │ │ │ +OCLC_2_0 │ │ │ │ +O_UDA_1_0 │ │ │ │ +NPOSL_3_0 │ │ │ │ +NLOD_2_0 │ │ │ │ +NLOD_1_0 │ │ │ │ +NIST_Software │ │ │ │ +NIST_PD_fallback │ │ │ │ +NICTA_1_0 │ │ │ │ +Newsletr │ │ │ │ +Net_SNMP │ │ │ │ +NCGL_UK_2_0 │ │ │ │ +NBPL_1_0 │ │ │ │ +NASA_1_3 │ │ │ │ +NAIST_2003 │ │ │ │ +MulanPSL_2_0 │ │ │ │ +MulanPSL_1_0 │ │ │ │ +MPL_2_0_no_copyleft_exception │ │ │ │ +Mpi_permissive │ │ │ │ +MPEG_SSG │ │ │ │ +Motosoto │ │ │ │ +MMIXware │ │ │ │ +MIT_testregex │ │ │ │ +MIT_open_group │ │ │ │ +MIT_Modern_Variant │ │ │ │ +MIT_Festival │ │ │ │ +MIT_enna │ │ │ │ +MIT_advertising │ │ │ │ +Metamail │ │ │ │ +McPhee_slideshow │ │ │ │ +Martin_Birgmeier │ │ │ │ +MakeIndex │ │ │ │ +Mailprio │ │ │ │ +Mackerras_3_Clause │ │ │ │ +Mackerras_3_Clause_acknowledgment │ │ │ │ +LZMA_SDK_9_22 │ │ │ │ +LZMA_SDK_9_11_to_9_20 │ │ │ │ +Lucida_Bitmap_Fonts │ │ │ │ +LPPL_1_3c │ │ │ │ +LPPL_1_3a │ │ │ │ +LPPL_1_2 │ │ │ │ +LPPL_1_1 │ │ │ │ +LPPL_1_0 │ │ │ │ +LPL_1_02 │ │ │ │ +LPD_document │ │ │ │ +Linux_OpenIB │ │ │ │ +Linux_man_pages_copyleft │ │ │ │ +Linux_man_pages_copyleft_var │ │ │ │ +Linux_man_pages_copyleft_2_para │ │ │ │ +Linux_man_pages_1_para │ │ │ │ +LiLiQ_Rplus_1_1 │ │ │ │ +LiLiQ_R_1_1 │ │ │ │ +LiLiQ_P_1_1 │ │ │ │ +Libutil_David_Nugent │ │ │ │ +Libselinux_1_0 │ │ │ │ +Libpng_2_0 │ │ │ │ +LGPL_3_0_or_later │ │ │ │ +LGPL_3_0_only │ │ │ │ +LGPL_2_1_or_later │ │ │ │ +LGPL_2_1_only │ │ │ │ +LGPL_2_0_or_later │ │ │ │ +LGPL_2_0_only │ │ │ │ +Leptonica │ │ │ │ +Latex2e_translated_notice │ │ │ │ +Knuth_CTAN │ │ │ │ +JPL_image │ │ │ │ +JasPer_2_0 │ │ │ │ +ISC_Veillard │ │ │ │ +Interbase_1_0 │ │ │ │ +Intel_ACPI │ │ │ │ +Inner_Net_2_0 │ │ │ │ +Info_ZIP │ │ │ │ +ImageMagick │ │ │ │ +IJG_short │ │ │ │ +IEC_Code_Components_EULA │ │ │ │ +IBM_pibs │ │ │ │ +HTMLTIDY │ │ │ │ +HPND_sell_variant │ │ │ │ +HPND_sell_variant_MIT_disclaimer │ │ │ │ +HPND_sell_regexpr │ │ │ │ +HPND_sell_MIT_disclaimer_xserver │ │ │ │ +HPND_Pbmplus │ │ │ │ +HPND_MIT_disclaimer │ │ │ │ +HPND_Markus_Kuhn │ │ │ │ +HPND_Kevlin_Henney │ │ │ │ +HPND_INRIA_IMAG │ │ │ │ +HPND_Fenneberg_Livingston │ │ │ │ +HPND_export_US │ │ │ │ +HPND_export_US_modify │ │ │ │ +HPND_doc │ │ │ │ +HPND_doc_sell │ │ │ │ +HPND_DEC │ │ │ │ +Hippocratic_2_1 │ │ │ │ +HaskellReport │ │ │ │ +GSOAP_1_3b │ │ │ │ +Graphics_Gems │ │ │ │ +GPL_3_0_or_later │ │ │ │ +GPL_3_0_only │ │ │ │ +GPL_2_0_or_later │ │ │ │ +GPL_2_0_only │ │ │ │ +GPL_1_0_or_later │ │ │ │ +GPL_1_0_only │ │ │ │ +Giftware │ │ │ │ +GFDL_1_3_or_later │ │ │ │ +GFDL_1_3_only │ │ │ │ +GFDL_1_3_no_invariants_or_later │ │ │ │ +GFDL_1_3_no_invariants_only │ │ │ │ +GFDL_1_3_invariants_or_later │ │ │ │ +GFDL_1_3_invariants_only │ │ │ │ +GFDL_1_2_or_later │ │ │ │ +GFDL_1_2_only │ │ │ │ +GFDL_1_2_no_invariants_or_later │ │ │ │ +GFDL_1_2_no_invariants_only │ │ │ │ +GFDL_1_2_invariants_or_later │ │ │ │ +GFDL_1_2_invariants_only │ │ │ │ +GFDL_1_1_or_later │ │ │ │ +GFDL_1_1_only │ │ │ │ +GFDL_1_1_no_invariants_or_later │ │ │ │ +GFDL_1_1_no_invariants_only │ │ │ │ +GFDL_1_1_invariants_or_later │ │ │ │ +GFDL_1_1_invariants_only │ │ │ │ +GCR_docs │ │ │ │ +Furuseth │ │ │ │ +FSFULLRWD │ │ │ │ +FSFAP_no_warranty_disclaimer │ │ │ │ +FreeImage │ │ │ │ +FreeBSD_DOC │ │ │ │ +Frameworx_1_0 │ │ │ │ +Ferguson_Twofish │ │ │ │ +EUPL_1_2 │ │ │ │ +EUPL_1_1 │ │ │ │ +EUPL_1_0 │ │ │ │ +EUDatagrid │ │ │ │ +Etalab_2_0 │ │ │ │ +ErlPL_1_1 │ │ │ │ +Elastic_2_0 │ │ │ │ +DL_DE_ZERO_2_0 │ │ │ │ +DL_DE_BY_2_0 │ │ │ │ +Diffmark │ │ │ │ +DEC_3_Clause │ │ │ │ +D_FSL_1_0 │ │ │ │ +CUA_OPL_1_0 │ │ │ │ +CrystalStacker │ │ │ │ +Crossword │ │ │ │ +CPOL_1_02 │ │ │ │ +CPAL_1_0 │ │ │ │ +Cornell_Lossless_JPEG │ │ │ │ +Copyleft_next_0_3_1 │ │ │ │ +Copyleft_next_0_3_0 │ │ │ │ +Condor_1_1 │ │ │ │ +Community_Spec_1_0 │ │ │ │ +COIL_1_0 │ │ │ │ +CNRI_Python │ │ │ │ +CNRI_Python_GPL_Compatible │ │ │ │ +CNRI_Jython │ │ │ │ +CMU_Mach │ │ │ │ +CMU_Mach_nodoc │ │ │ │ +ClArtistic │ │ │ │ +Check_cvs │ │ │ │ +CERN_OHL_W_2_0 │ │ │ │ +CERN_OHL_S_2_0 │ │ │ │ +CERN_OHL_P_2_0 │ │ │ │ +CERN_OHL_1_2 │ │ │ │ +CERN_OHL_1_1 │ │ │ │ +CECILL_C │ │ │ │ +CECILL_B │ │ │ │ +CECILL_2_1 │ │ │ │ +CECILL_2_0 │ │ │ │ +CECILL_1_1 │ │ │ │ +CECILL_1_0 │ │ │ │ +CDLA_Sharing_1_0 │ │ │ │ +CDLA_Permissive_2_0 │ │ │ │ +CDLA_Permissive_1_0 │ │ │ │ +CDDL_1_1 │ │ │ │ +CDDL_1_0 │ │ │ │ +CC_BY_SA_4_0 │ │ │ │ +CC_BY_SA_3_0 │ │ │ │ +CC_BY_SA_3_0_IGO │ │ │ │ +CC_BY_SA_3_0_DE │ │ │ │ +CC_BY_SA_3_0_AT │ │ │ │ +CC_BY_SA_2_5 │ │ │ │ +CC_BY_SA_2_1_JP │ │ │ │ +CC_BY_SA_2_0 │ │ │ │ +CC_BY_SA_2_0_UK │ │ │ │ +CC_BY_SA_1_0 │ │ │ │ +CC_BY_ND_4_0 │ │ │ │ +CC_BY_ND_3_0 │ │ │ │ +CC_BY_ND_3_0_DE │ │ │ │ +CC_BY_ND_2_5 │ │ │ │ +CC_BY_ND_2_0 │ │ │ │ +CC_BY_ND_1_0 │ │ │ │ +CC_BY_NC_SA_4_0 │ │ │ │ +CC_BY_NC_SA_3_0 │ │ │ │ +CC_BY_NC_SA_3_0_IGO │ │ │ │ +CC_BY_NC_SA_3_0_DE │ │ │ │ +CC_BY_NC_SA_2_5 │ │ │ │ +CC_BY_NC_SA_2_0 │ │ │ │ +CC_BY_NC_SA_2_0_UK │ │ │ │ +CC_BY_NC_SA_2_0_FR │ │ │ │ +CC_BY_NC_SA_2_0_DE │ │ │ │ +CC_BY_NC_SA_1_0 │ │ │ │ +CC_BY_NC_ND_4_0 │ │ │ │ +CC_BY_NC_ND_3_0 │ │ │ │ +CC_BY_NC_ND_3_0_IGO │ │ │ │ +CC_BY_NC_ND_3_0_DE │ │ │ │ +CC_BY_NC_ND_2_5 │ │ │ │ +CC_BY_NC_ND_2_0 │ │ │ │ +CC_BY_NC_ND_1_0 │ │ │ │ +CC_BY_NC_4_0 │ │ │ │ +CC_BY_NC_3_0 │ │ │ │ +CC_BY_NC_3_0_DE │ │ │ │ +CC_BY_NC_2_5 │ │ │ │ +CC_BY_NC_2_0 │ │ │ │ +CC_BY_NC_1_0 │ │ │ │ +CC_BY_4_0 │ │ │ │ +CC_BY_3_0 │ │ │ │ +CC_BY_3_0_US │ │ │ │ +CC_BY_3_0_NL │ │ │ │ +CC_BY_3_0_IGO │ │ │ │ +CC_BY_3_0_DE │ │ │ │ +CC_BY_3_0_AU │ │ │ │ +CC_BY_3_0_AT │ │ │ │ +CC_BY_2_5 │ │ │ │ +CC_BY_2_5_AU │ │ │ │ +CC_BY_2_0 │ │ │ │ +CC_BY_1_0 │ │ │ │ +CATOSL_1_1 │ │ │ │ +Caldera_no_preamble │ │ │ │ +CAL_1_0_Combined_Work_Exception │ │ │ │ +C_UDA_1_0 │ │ │ │ +Bzip2_1_0_6 │ │ │ │ +BUSL_1_1 │ │ │ │ +Bzip2_1_0_5 │ │ │ │ +BSD_Systemics │ │ │ │ +BSD_Systemics_W3Works │ │ │ │ +BSD_Source_Code │ │ │ │ +BSD_Source_beginning_file │ │ │ │ +BSD_Protection │ │ │ │ +BSD_Inferno_Nettverk │ │ │ │ +BSD_Attribution_HPND_disclaimer │ │ │ │ +BSD_Advertising_Acknowledgement │ │ │ │ +BSD_4_3TAHOE │ │ │ │ +BSD_4_3RENO │ │ │ │ +BSD_4_Clause │ │ │ │ +BSD_4_Clause_UC │ │ │ │ +BSD_4_Clause_Shortened │ │ │ │ +BSD_3_Clause │ │ │ │ +BSD_3_Clause_Sun │ │ │ │ +BSD_3_Clause_Open_MPI │ │ │ │ +BSD_3_Clause_No_Nuclear_Warranty │ │ │ │ +BSD_3_Clause_No_Nuclear_License │ │ │ │ +BSD_3_Clause_No_Nuclear_License_2014 │ │ │ │ +BSD_3_Clause_No_Military_License │ │ │ │ +BSD_3_Clause_Modification │ │ │ │ +BSD_3_Clause_LBNL │ │ │ │ +BSD_3_Clause_HP │ │ │ │ +BSD_3_Clause_flex │ │ │ │ +BSD_3_Clause_Clear │ │ │ │ +BSD_3_Clause_Attribution │ │ │ │ +BSD_3_Clause_acpica │ │ │ │ +BSD_2_Clause │ │ │ │ +BSD_2_Clause_Views │ │ │ │ +BSD_2_Clause_Patent │ │ │ │ +BSD_2_Clause_Darwin │ │ │ │ +BSD_2_Clause_NetBSD │ │ │ │ +BSD_2_Clause_FreeBSD │ │ │ │ +BSD_1_Clause │ │ │ │ +Brian_Gladman_3_Clause │ │ │ │ +Brian_Gladman_2_Clause │ │ │ │ +Boehm_GC │ │ │ │ +BlueOak_1_0_0 │ │ │ │ +Blessing │ │ │ │ +BitTorrent_1_1 │ │ │ │ +BitTorrent_1_0 │ │ │ │ +Bitstream_Vera │ │ │ │ +Bitstream_Charter │ │ │ │ +Beerware │ │ │ │ +Bcrypt_Solar_Designer │ │ │ │ +ASWF_Digital_Assets_1_1 │ │ │ │ +ASWF_Digital_Assets_1_0 │ │ │ │ +Artistic_2_0 │ │ │ │ +Artistic_1_0 │ │ │ │ +Artistic_1_0_Perl │ │ │ │ +Artistic_1_0_cl8 │ │ │ │ +Arphic_1999 │ │ │ │ +APSL_2_0 │ │ │ │ +APSL_1_2 │ │ │ │ +APSL_1_1 │ │ │ │ +APSL_1_0 │ │ │ │ +Apache_2_0 │ │ │ │ +Apache_1_1 │ │ │ │ +Apache_1_0 │ │ │ │ +ANTLR_PD │ │ │ │ +ANTLR_PD_fallback │ │ │ │ +AML_glslang │ │ │ │ +AGPL_3_0_or_later │ │ │ │ +AGPL_3_0_only │ │ │ │ +AGPL_1_0_or_later │ │ │ │ +AGPL_1_0_only │ │ │ │ +AGPL_1_0 │ │ │ │ +Afmparse │ │ │ │ +Adobe_Utopia │ │ │ │ +Adobe_Glyph │ │ │ │ +Adobe_Display_PostScript │ │ │ │ +Adobe_2006 │ │ │ │ +AdaCore_doc │ │ │ │ +Abstyles │ │ │ │ +'NullBSD │ │ │ │ +'Abstyles │ │ │ │ +'AdaCore_doc │ │ │ │ +'Adobe_2006 │ │ │ │ +'Adobe_Display_PostScript │ │ │ │ +'Adobe_Glyph │ │ │ │ +'Adobe_Utopia │ │ │ │ +'AFL_1_1 │ │ │ │ +'AFL_1_2 │ │ │ │ +'AFL_2_0 │ │ │ │ +'AFL_2_1 │ │ │ │ +'AFL_3_0 │ │ │ │ +'Afmparse │ │ │ │ +'AGPL_1_0 │ │ │ │ +'AGPL_1_0_only │ │ │ │ +'AGPL_1_0_or_later │ │ │ │ +'AGPL_3_0_only │ │ │ │ +'AGPL_3_0_or_later │ │ │ │ +'Aladdin │ │ │ │ +'AMDPLPA │ │ │ │ +'AML_glslang │ │ │ │ +'ANTLR_PD_fallback │ │ │ │ +'ANTLR_PD │ │ │ │ +'Apache_1_0 │ │ │ │ +'Apache_1_1 │ │ │ │ +'Apache_2_0 │ │ │ │ +'APL_1_0 │ │ │ │ +'App_s2p │ │ │ │ +'APSL_1_0 │ │ │ │ +'APSL_1_1 │ │ │ │ +'APSL_1_2 │ │ │ │ +'APSL_2_0 │ │ │ │ +'Arphic_1999 │ │ │ │ +'Artistic_1_0_cl8 │ │ │ │ +'Artistic_1_0_Perl │ │ │ │ +'Artistic_1_0 │ │ │ │ +'Artistic_2_0 │ │ │ │ +'ASWF_Digital_Assets_1_0 │ │ │ │ +'ASWF_Digital_Assets_1_1 │ │ │ │ +'Baekmuk │ │ │ │ +'Bcrypt_Solar_Designer │ │ │ │ +'Beerware │ │ │ │ +'Bitstream_Charter │ │ │ │ +'Bitstream_Vera │ │ │ │ +'BitTorrent_1_0 │ │ │ │ +'BitTorrent_1_1 │ │ │ │ +'Blessing │ │ │ │ +'BlueOak_1_0_0 │ │ │ │ +'Boehm_GC │ │ │ │ +'Borceux │ │ │ │ +'Brian_Gladman_2_Clause │ │ │ │ +'Brian_Gladman_3_Clause │ │ │ │ +'BSD_1_Clause │ │ │ │ +'BSD_2_Clause_FreeBSD │ │ │ │ +'BSD_2_Clause_NetBSD │ │ │ │ +'BSD_2_Clause_Darwin │ │ │ │ +'BSD_2_Clause_Patent │ │ │ │ +'BSD_2_Clause_Views │ │ │ │ +'BSD_2_Clause │ │ │ │ +'BSD_3_Clause_acpica │ │ │ │ +'BSD_3_Clause_Attribution │ │ │ │ +'BSD_3_Clause_Clear │ │ │ │ +'BSD_3_Clause_flex │ │ │ │ +'BSD_3_Clause_HP │ │ │ │ +'BSD_3_Clause_LBNL │ │ │ │ +'BSD_3_Clause_Modification │ │ │ │ +'BSD_3_Clause_No_Military_License │ │ │ │ +'BSD_3_Clause_No_Nuclear_License_2014 │ │ │ │ +'BSD_3_Clause_No_Nuclear_License │ │ │ │ +'BSD_3_Clause_No_Nuclear_Warranty │ │ │ │ +'BSD_3_Clause_Open_MPI │ │ │ │ +'BSD_3_Clause_Sun │ │ │ │ +'BSD_3_Clause │ │ │ │ +'BSD_4_Clause_Shortened │ │ │ │ +'BSD_4_Clause_UC │ │ │ │ +'BSD_4_Clause │ │ │ │ +'BSD_4_3RENO │ │ │ │ +'BSD_4_3TAHOE │ │ │ │ +'BSD_Advertising_Acknowledgement │ │ │ │ +'BSD_Attribution_HPND_disclaimer │ │ │ │ +'BSD_Inferno_Nettverk │ │ │ │ +'BSD_Protection │ │ │ │ +'BSD_Source_beginning_file │ │ │ │ +'BSD_Source_Code │ │ │ │ +'BSD_Systemics_W3Works │ │ │ │ +'BSD_Systemics │ │ │ │ +'BSL_1_0 │ │ │ │ +'Bzip2_1_0_5 │ │ │ │ +'BUSL_1_1 │ │ │ │ +'Bzip2_1_0_6 │ │ │ │ +'C_UDA_1_0 │ │ │ │ +'CAL_1_0_Combined_Work_Exception │ │ │ │ +'CAL_1_0 │ │ │ │ +'Caldera_no_preamble │ │ │ │ +'Caldera │ │ │ │ +'CATOSL_1_1 │ │ │ │ +'CC_BY_1_0 │ │ │ │ +'CC_BY_2_0 │ │ │ │ +'CC_BY_2_5_AU │ │ │ │ +'CC_BY_2_5 │ │ │ │ +'CC_BY_3_0_AT │ │ │ │ +'CC_BY_3_0_AU │ │ │ │ +'CC_BY_3_0_DE │ │ │ │ +'CC_BY_3_0_IGO │ │ │ │ +'CC_BY_3_0_NL │ │ │ │ +'CC_BY_3_0_US │ │ │ │ +'CC_BY_3_0 │ │ │ │ +'CC_BY_4_0 │ │ │ │ +'CC_BY_NC_1_0 │ │ │ │ +'CC_BY_NC_2_0 │ │ │ │ +'CC_BY_NC_2_5 │ │ │ │ +'CC_BY_NC_3_0_DE │ │ │ │ +'CC_BY_NC_3_0 │ │ │ │ +'CC_BY_NC_4_0 │ │ │ │ +'CC_BY_NC_ND_1_0 │ │ │ │ +'CC_BY_NC_ND_2_0 │ │ │ │ +'CC_BY_NC_ND_2_5 │ │ │ │ +'CC_BY_NC_ND_3_0_DE │ │ │ │ +'CC_BY_NC_ND_3_0_IGO │ │ │ │ +'CC_BY_NC_ND_3_0 │ │ │ │ +'CC_BY_NC_ND_4_0 │ │ │ │ +'CC_BY_NC_SA_1_0 │ │ │ │ +'CC_BY_NC_SA_2_0_DE │ │ │ │ +'CC_BY_NC_SA_2_0_FR │ │ │ │ +'CC_BY_NC_SA_2_0_UK │ │ │ │ +'CC_BY_NC_SA_2_0 │ │ │ │ +'CC_BY_NC_SA_2_5 │ │ │ │ +'CC_BY_NC_SA_3_0_DE │ │ │ │ +'CC_BY_NC_SA_3_0_IGO │ │ │ │ +'CC_BY_NC_SA_3_0 │ │ │ │ +'CC_BY_NC_SA_4_0 │ │ │ │ +'CC_BY_ND_1_0 │ │ │ │ +'CC_BY_ND_2_0 │ │ │ │ +'CC_BY_ND_2_5 │ │ │ │ +'CC_BY_ND_3_0_DE │ │ │ │ +'CC_BY_ND_3_0 │ │ │ │ +'CC_BY_ND_4_0 │ │ │ │ +'CC_BY_SA_1_0 │ │ │ │ +'CC_BY_SA_2_0_UK │ │ │ │ +'CC_BY_SA_2_0 │ │ │ │ +'CC_BY_SA_2_1_JP │ │ │ │ +'CC_BY_SA_2_5 │ │ │ │ +'CC_BY_SA_3_0_AT │ │ │ │ +'CC_BY_SA_3_0_DE │ │ │ │ +'CC_BY_SA_3_0_IGO │ │ │ │ +'CC_BY_SA_3_0 │ │ │ │ +'CC_BY_SA_4_0 │ │ │ │ +'CC_PDDC │ │ │ │ +'CC0_1_0 │ │ │ │ +'CDDL_1_0 │ │ │ │ +'CDDL_1_1 │ │ │ │ +'CDL_1_0 │ │ │ │ +'CDLA_Permissive_1_0 │ │ │ │ +'CDLA_Permissive_2_0 │ │ │ │ +'CDLA_Sharing_1_0 │ │ │ │ +'CECILL_1_0 │ │ │ │ +'CECILL_1_1 │ │ │ │ +'CECILL_2_0 │ │ │ │ +'CECILL_2_1 │ │ │ │ +'CECILL_B │ │ │ │ +'CECILL_C │ │ │ │ +'CERN_OHL_1_1 │ │ │ │ +'CERN_OHL_1_2 │ │ │ │ +'CERN_OHL_P_2_0 │ │ │ │ +'CERN_OHL_S_2_0 │ │ │ │ +'CERN_OHL_W_2_0 │ │ │ │ +'CFITSIO │ │ │ │ +'Check_cvs │ │ │ │ +'Checkmk │ │ │ │ +'ClArtistic │ │ │ │ +'CMU_Mach_nodoc │ │ │ │ +'CMU_Mach │ │ │ │ +'CNRI_Jython │ │ │ │ +'CNRI_Python_GPL_Compatible │ │ │ │ +'CNRI_Python │ │ │ │ +'COIL_1_0 │ │ │ │ +'Community_Spec_1_0 │ │ │ │ +'Condor_1_1 │ │ │ │ +'Copyleft_next_0_3_0 │ │ │ │ +'Copyleft_next_0_3_1 │ │ │ │ +'Cornell_Lossless_JPEG │ │ │ │ +'CPAL_1_0 │ │ │ │ +'CPL_1_0 │ │ │ │ +'CPOL_1_02 │ │ │ │ +'Crossword │ │ │ │ +'CrystalStacker │ │ │ │ +'CUA_OPL_1_0 │ │ │ │ +'D_FSL_1_0 │ │ │ │ +'DEC_3_Clause │ │ │ │ +'Diffmark │ │ │ │ +'DL_DE_BY_2_0 │ │ │ │ +'DL_DE_ZERO_2_0 │ │ │ │ +'Dotseqn │ │ │ │ +'DRL_1_0 │ │ │ │ +'DRL_1_1 │ │ │ │ +'Dvipdfm │ │ │ │ +'ECL_1_0 │ │ │ │ +'ECL_2_0 │ │ │ │ +'EFL_1_0 │ │ │ │ +'EFL_2_0 │ │ │ │ +'Elastic_2_0 │ │ │ │ +'Entessa │ │ │ │ +'EPL_1_0 │ │ │ │ +'EPL_2_0 │ │ │ │ +'ErlPL_1_1 │ │ │ │ +'Etalab_2_0 │ │ │ │ +'EUDatagrid │ │ │ │ +'EUPL_1_0 │ │ │ │ +'EUPL_1_1 │ │ │ │ +'EUPL_1_2 │ │ │ │ +'Eurosym │ │ │ │ +'FDK_AAC │ │ │ │ +'Ferguson_Twofish │ │ │ │ +'Frameworx_1_0 │ │ │ │ +'FreeBSD_DOC │ │ │ │ +'FreeImage │ │ │ │ +'FSFAP_no_warranty_disclaimer │ │ │ │ +'FSFULLRWD │ │ │ │ +'FSFULLR │ │ │ │ +'Furuseth │ │ │ │ +'GCR_docs │ │ │ │ +'GFDL_1_1_invariants_only │ │ │ │ +'GFDL_1_1_invariants_or_later │ │ │ │ +'GFDL_1_1_no_invariants_only │ │ │ │ +'GFDL_1_1_no_invariants_or_later │ │ │ │ +'GFDL_1_1_only │ │ │ │ +'GFDL_1_1_or_later │ │ │ │ +'GFDL_1_2_invariants_only │ │ │ │ +'GFDL_1_2_invariants_or_later │ │ │ │ +'GFDL_1_2_no_invariants_only │ │ │ │ +'GFDL_1_2_no_invariants_or_later │ │ │ │ +'GFDL_1_2_only │ │ │ │ +'GFDL_1_2_or_later │ │ │ │ +'GFDL_1_3_invariants_only │ │ │ │ +'GFDL_1_3_invariants_or_later │ │ │ │ +'GFDL_1_3_no_invariants_only │ │ │ │ +'GFDL_1_3_no_invariants_or_later │ │ │ │ +'GFDL_1_3_only │ │ │ │ +'GFDL_1_3_or_later │ │ │ │ +'Giftware │ │ │ │ +'Gnuplot │ │ │ │ +'GPL_1_0_only │ │ │ │ +'GPL_1_0_or_later │ │ │ │ +'GPL_2_0_only │ │ │ │ +'GPL_2_0_or_later │ │ │ │ +'GPL_3_0_only │ │ │ │ +'GPL_3_0_or_later │ │ │ │ +'Graphics_Gems │ │ │ │ +'GSOAP_1_3b │ │ │ │ +'Gtkbook │ │ │ │ +'HaskellReport │ │ │ │ +'Hippocratic_2_1 │ │ │ │ +'HP_1986 │ │ │ │ +'HP_1989 │ │ │ │ +'HPND_DEC │ │ │ │ +'HPND_doc_sell │ │ │ │ +'HPND_doc │ │ │ │ +'HPND_export_US_modify │ │ │ │ +'HPND_export_US │ │ │ │ +'HPND_Fenneberg_Livingston │ │ │ │ +'HPND_INRIA_IMAG │ │ │ │ +'HPND_Kevlin_Henney │ │ │ │ +'HPND_Markus_Kuhn │ │ │ │ +'HPND_MIT_disclaimer │ │ │ │ +'HPND_Pbmplus │ │ │ │ +'HPND_sell_MIT_disclaimer_xserver │ │ │ │ +'HPND_sell_regexpr │ │ │ │ +'HPND_sell_variant_MIT_disclaimer │ │ │ │ +'HPND_sell_variant │ │ │ │ +'HPND_UC │ │ │ │ +'HTMLTIDY │ │ │ │ +'IBM_pibs │ │ │ │ +'IEC_Code_Components_EULA │ │ │ │ +'IJG_short │ │ │ │ +'ImageMagick │ │ │ │ +'Info_ZIP │ │ │ │ +'Inner_Net_2_0 │ │ │ │ +'Intel_ACPI │ │ │ │ +'Interbase_1_0 │ │ │ │ +'IPL_1_0 │ │ │ │ +'ISC_Veillard │ │ │ │ +'JasPer_2_0 │ │ │ │ +'JPL_image │ │ │ │ +'Kastrup │ │ │ │ +'Knuth_CTAN │ │ │ │ +'LAL_1_2 │ │ │ │ +'LAL_1_3 │ │ │ │ +'Latex2e_translated_notice │ │ │ │ +'Latex2e │ │ │ │ +'Leptonica │ │ │ │ +'LGPL_2_0_only │ │ │ │ +'LGPL_2_0_or_later │ │ │ │ +'LGPL_2_1_only │ │ │ │ +'LGPL_2_1_or_later │ │ │ │ +'LGPL_3_0_only │ │ │ │ +'LGPL_3_0_or_later │ │ │ │ +'Libpng_2_0 │ │ │ │ +'Libselinux_1_0 │ │ │ │ +'Libtiff │ │ │ │ +'Libutil_David_Nugent │ │ │ │ +'LiLiQ_P_1_1 │ │ │ │ +'LiLiQ_R_1_1 │ │ │ │ +'LiLiQ_Rplus_1_1 │ │ │ │ +'Linux_man_pages_1_para │ │ │ │ +'Linux_man_pages_copyleft_2_para │ │ │ │ +'Linux_man_pages_copyleft_var │ │ │ │ +'Linux_man_pages_copyleft │ │ │ │ +'Linux_OpenIB │ │ │ │ +'LPD_document │ │ │ │ +'LPL_1_02 │ │ │ │ +'LPL_1_0 │ │ │ │ +'LPPL_1_0 │ │ │ │ +'LPPL_1_1 │ │ │ │ +'LPPL_1_2 │ │ │ │ +'LPPL_1_3a │ │ │ │ +'LPPL_1_3c │ │ │ │ +'Lucida_Bitmap_Fonts │ │ │ │ +'LZMA_SDK_9_11_to_9_20 │ │ │ │ +'LZMA_SDK_9_22 │ │ │ │ +'Mackerras_3_Clause_acknowledgment │ │ │ │ +'Mackerras_3_Clause │ │ │ │ +'Mailprio │ │ │ │ +'MakeIndex │ │ │ │ +'Martin_Birgmeier │ │ │ │ +'McPhee_slideshow │ │ │ │ +'Metamail │ │ │ │ +'Minpack │ │ │ │ +'MIT_advertising │ │ │ │ +'MIT_CMU │ │ │ │ +'MIT_enna │ │ │ │ +'MIT_feh │ │ │ │ +'MIT_Festival │ │ │ │ +'MIT_Modern_Variant │ │ │ │ +'MIT_open_group │ │ │ │ +'MIT_testregex │ │ │ │ +'MMIXware │ │ │ │ +'Motosoto │ │ │ │ +'MPEG_SSG │ │ │ │ +'Mpi_permissive │ │ │ │ +'MPL_1_0 │ │ │ │ +'MPL_1_1 │ │ │ │ +'MPL_2_0_no_copyleft_exception │ │ │ │ +'MPL_2_0 │ │ │ │ +'MulanPSL_1_0 │ │ │ │ +'MulanPSL_2_0 │ │ │ │ +'Multics │ │ │ │ +'NAIST_2003 │ │ │ │ +'NASA_1_3 │ │ │ │ +'NBPL_1_0 │ │ │ │ +'NCGL_UK_2_0 │ │ │ │ +'Net_SNMP │ │ │ │ +'Newsletr │ │ │ │ +'NICTA_1_0 │ │ │ │ +'NIST_PD_fallback │ │ │ │ +'NIST_PD │ │ │ │ +'NIST_Software │ │ │ │ +'NLOD_1_0 │ │ │ │ +'NLOD_2_0 │ │ │ │ +'NPL_1_0 │ │ │ │ +'NPL_1_1 │ │ │ │ +'NPOSL_3_0 │ │ │ │ +'O_UDA_1_0 │ │ │ │ +'OCCT_PL │ │ │ │ +'OCLC_2_0 │ │ │ │ +'ODbL_1_0 │ │ │ │ +'ODC_By_1_0 │ │ │ │ +'OFL_1_0_no_RFN │ │ │ │ +'OFL_1_0_RFN │ │ │ │ +'OFL_1_0 │ │ │ │ +'OFL_1_1_no_RFN │ │ │ │ +'OFL_1_1_RFN │ │ │ │ +'OFL_1_1 │ │ │ │ +'OGC_1_0 │ │ │ │ +'OGDL_Taiwan_1_0 │ │ │ │ +'OGL_Canada_2_0 │ │ │ │ +'OGL_UK_1_0 │ │ │ │ +'OGL_UK_2_0 │ │ │ │ +'OGL_UK_3_0 │ │ │ │ +'OLDAP_1_1 │ │ │ │ +'OLDAP_1_2 │ │ │ │ +'OLDAP_1_3 │ │ │ │ +'OLDAP_1_4 │ │ │ │ +'OLDAP_2_0_1 │ │ │ │ +'OLDAP_2_0 │ │ │ │ +'OLDAP_2_1 │ │ │ │ +'OLDAP_2_2_1 │ │ │ │ +'OLDAP_2_2_2 │ │ │ │ +'OLDAP_2_2 │ │ │ │ +'OLDAP_2_3 │ │ │ │ +'OLDAP_2_4 │ │ │ │ +'OLDAP_2_5 │ │ │ │ +'OLDAP_2_6 │ │ │ │ +'OLDAP_2_7 │ │ │ │ +'OLDAP_2_8 │ │ │ │ +'OLFL_1_3 │ │ │ │ +'OpenPBS_2_3 │ │ │ │ +'OpenSSL_standalone │ │ │ │ +'OpenSSL │ │ │ │ +'OpenVision │ │ │ │ +'OPL_1_0 │ │ │ │ +'OPL_UK_3_0 │ │ │ │ +'OPUBL_1_0 │ │ │ │ +'OSET_PL_2_1 │ │ │ │ +'OSL_1_0 │ │ │ │ +'OSL_1_1 │ │ │ │ +'OSL_2_0 │ │ │ │ +'OSL_2_1 │ │ │ │ +'OSL_3_0 │ │ │ │ +'Parity_6_0_0 │ │ │ │ +'Parity_7_0_0 │ │ │ │ +'PDDL_1_0 │ │ │ │ +'PHP_3_01 │ │ │ │ +'PHP_3_0 │ │ │ │ +'Pnmstitch │ │ │ │ +'PolyForm_Noncommercial_1_0_0 │ │ │ │ +'PolyForm_Small_Business_1_0_0 │ │ │ │ +'PostgreSQL │ │ │ │ +'PSF_2_0 │ │ │ │ +'Psutils │ │ │ │ +'Python_2_0_1 │ │ │ │ +'Python_2_0 │ │ │ │ +'Python_ldap │ │ │ │ +'QPL_1_0_INRIA_2004 │ │ │ │ +'QPL_1_0 │ │ │ │ +'RHeCos_1_1 │ │ │ │ +'RPL_1_1 │ │ │ │ +'RPL_1_5 │ │ │ │ +'RPSL_1_0 │ │ │ │ +'SAX_PD_2_0 │ │ │ │ +'Saxpath │ │ │ │ +'SchemeReport │ │ │ │ +'Sendmail_8_23 │ │ │ │ +'Sendmail │ │ │ │ +'SGI_B_1_0 │ │ │ │ +'SGI_B_1_1 │ │ │ │ +'SGI_B_2_0 │ │ │ │ +'SGI_OpenGL │ │ │ │ +'SHL_0_51 │ │ │ │ +'SHL_0_5 │ │ │ │ +'SimPL_2_0 │ │ │ │ +'SISSL_1_2 │ │ │ │ +'Sleepycat │ │ │ │ +'Snprintf │ │ │ │ +'SoftSurfer │ │ │ │ +'Soundex │ │ │ │ +'Spencer_86 │ │ │ │ +'Spencer_94 │ │ │ │ +'Spencer_99 │ │ │ │ +'SPL_1_0 │ │ │ │ +'Ssh_keyscan │ │ │ │ +'SSH_OpenSSH │ │ │ │ +'SSH_short │ │ │ │ +'SSLeay_standalone │ │ │ │ +'SSPL_1_0 │ │ │ │ +'SugarCRM_1_1_3 │ │ │ │ +'Sun_PPP │ │ │ │ +'Symlinks │ │ │ │ +'TAPR_OHL_1_0 │ │ │ │ +'TCP_wrappers │ │ │ │ +'TermReadKey │ │ │ │ +'TGPPL_1_0 │ │ │ │ +'TORQUE_1_1 │ │ │ │ +'TPL_1_0 │ │ │ │ +'TU_Berlin_1_0 │ │ │ │ +'TU_Berlin_2_0 │ │ │ │ +'UCL_1_0 │ │ │ │ +'UMich_Merit │ │ │ │ +'Unicode_3_0 │ │ │ │ +'Unicode_DFS_2015 │ │ │ │ +'Unicode_DFS_2016 │ │ │ │ +'Unicode_TOU │ │ │ │ +'UnixCrypt │ │ │ │ +'Unlicense │ │ │ │ +'UPL_1_0 │ │ │ │ +'URT_RLE │ │ │ │ +'VOSTROM │ │ │ │ +'VSL_1_0 │ │ │ │ +'W3C_19980720 │ │ │ │ +'W3C_20150513 │ │ │ │ +'Watcom_1_0 │ │ │ │ +'Widget_Workshop │ │ │ │ +'X11_distribute_modifications_variant │ │ │ │ +'Xdebug_1_03 │ │ │ │ +'XFree86_1_1 │ │ │ │ +'Xkeyboard_config_Zinoviev │ │ │ │ +'YPL_1_0 │ │ │ │ +'YPL_1_1 │ │ │ │ +'Zend_2_0 │ │ │ │ +'Zimbra_1_3 │ │ │ │ +'Zimbra_1_4 │ │ │ │ +'Zlib_acknowledgement │ │ │ │ +'ZPL_1_1 │ │ │ │ +'ZPL_2_0 │ │ │ │ +'ZPL_2_1 │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -compiler/GHC/Types/CostCentre.hs │ │ │ │ -GHC.Types.CostCentre │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -toEnum{IndexedCCFlavour}: tag ( │ │ │ │ -compiler/GHC/Types/CostCentre.hs:211:13-14|case │ │ │ │ -compiler/GHC/Types/CostCentre.hs │ │ │ │ -GHC.Types.CostCentre │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -succ{IndexedCCFlavour}: tried to take `succ' of last tag in enumeration │ │ │ │ -compiler/GHC/Types/CostCentre.hs │ │ │ │ -GHC.Types.CostCentre │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pred{IndexedCCFlavour}: tried to take `pred' of first tag in enumeration │ │ │ │ -CALLERCC │ │ │ │ -_CAFs_cc │ │ │ │ -CCS_DONT_CARE │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NullBSD │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AAL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Abstyles │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AdaCore_doc │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Adobe_2006 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Adobe_Display_PostScript │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Adobe_Glyph │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Adobe_Utopia │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ADSL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AFL_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AFL_1_2 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AFL_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AFL_2_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AFL_3_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Afmparse │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AGPL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AGPL_1_0_only │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AGPL_1_0_or_later │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AGPL_3_0_only │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AGPL_3_0_or_later │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Aladdin │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AMDPLPA │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AML_glslang │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AML │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.AMPAS │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ANTLR_PD_fallback │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ANTLR_PD │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Apache_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Apache_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Apache_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.APAFML │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.APL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.App_s2p │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.APSL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.APSL_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.APSL_1_2 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.APSL_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Arphic_1999 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Artistic_1_0_cl8 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Artistic_1_0_Perl │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Artistic_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Artistic_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ASWF_Digital_Assets_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ASWF_Digital_Assets_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Baekmuk │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Bahyph │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Barr │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Bcrypt_Solar_Designer │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Beerware │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Bitstream_Charter │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Bitstream_Vera │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BitTorrent_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BitTorrent_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Blessing │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BlueOak_1_0_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Boehm_GC │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Borceux │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Brian_Gladman_2_Clause │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Brian_Gladman_3_Clause │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_1_Clause │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_2_Clause_FreeBSD │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_2_Clause_NetBSD │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_2_Clause_Darwin │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_2_Clause_Patent │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_2_Clause_Views │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_2_Clause │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_acpica │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_Attribution │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_Clear │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_flex │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_HP │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_LBNL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_Modification │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_No_Military_License │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_No_Nuclear_License_2014 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_No_Nuclear_License │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_No_Nuclear_Warranty │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_Open_MPI │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause_Sun │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_3_Clause │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_4_Clause_Shortened │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_4_Clause_UC │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_4_Clause │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_4_3RENO │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_4_3TAHOE │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_Advertising_Acknowledgement │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_Attribution_HPND_disclaimer │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_Inferno_Nettverk │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_Protection │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_Source_beginning_file │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_Source_Code │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_Systemics_W3Works │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSD_Systemics │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BSL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Bzip2_1_0_5 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.BUSL_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Bzip2_1_0_6 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.C_UDA_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CAL_1_0_Combined_Work_Exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CAL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Caldera_no_preamble │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Caldera │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CATOSL_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_2_5_AU │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_2_5 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_3_0_AT │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_3_0_AU │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_3_0_DE │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_3_0_IGO │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_3_0_NL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_3_0_US │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_3_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_4_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_2_5 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_3_0_DE │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_3_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_4_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_ND_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_ND_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_ND_2_5 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_ND_3_0_DE │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_ND_3_0_IGO │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_ND_3_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_ND_4_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_SA_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_SA_2_0_DE │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_SA_2_0_FR │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_SA_2_0_UK │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_SA_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_SA_2_5 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_SA_3_0_DE │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_SA_3_0_IGO │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_SA_3_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_NC_SA_4_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_ND_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_ND_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_ND_2_5 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_ND_3_0_DE │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_ND_3_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_ND_4_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_SA_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_SA_2_0_UK │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_SA_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_SA_2_1_JP │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_SA_2_5 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_SA_3_0_AT │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_SA_3_0_DE │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_SA_3_0_IGO │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_SA_3_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_BY_SA_4_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC_PDDC │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CC0_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CDDL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CDDL_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CDL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CDLA_Permissive_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CDLA_Permissive_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CDLA_Sharing_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CECILL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CECILL_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CECILL_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CECILL_2_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CECILL_B │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CECILL_C │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CERN_OHL_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CERN_OHL_1_2 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CERN_OHL_P_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CERN_OHL_S_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CERN_OHL_W_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CFITSIO │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Check_cvs │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Checkmk │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ClArtistic │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Clips │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CMU_Mach_nodoc │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CMU_Mach │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CNRI_Jython │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CNRI_Python_GPL_Compatible │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CNRI_Python │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.COIL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Community_Spec_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Condor_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Copyleft_next_0_3_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Copyleft_next_0_3_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Cornell_Lossless_JPEG │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CPAL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CPL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CPOL_1_02 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Cronyx │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Crossword │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CrystalStacker │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.CUA_OPL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Cube │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Curl │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.D_FSL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.DEC_3_Clause │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Diffmark │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.DL_DE_BY_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.DL_DE_ZERO_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.DOC │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Dotseqn │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.DRL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.DRL_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.DSDP │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Dtoa │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Dvipdfm │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ECL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ECL_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.EFL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.EFL_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.EGenix │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Elastic_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Entessa │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.EPICS │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.EPL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.EPL_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ErlPL_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Etalab_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.EUDatagrid │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.EUPL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.EUPL_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.EUPL_1_2 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Eurosym │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Fair │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.FBM │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.FDK_AAC │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Ferguson_Twofish │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Frameworx_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.FreeBSD_DOC │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.FreeImage │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.FSFAP_no_warranty_disclaimer │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.FSFAP │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.FSFULLRWD │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.FSFULLR │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.FSFUL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.FTL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Furuseth │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Fwlw │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GCR_docs │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GD │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_1_invariants_only │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_1_invariants_or_later │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_1_no_invariants_only │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_1_no_invariants_or_later │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_1_only │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_1_or_later │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_2_invariants_only │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_2_invariants_or_later │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_2_no_invariants_only │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_2_no_invariants_or_later │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_2_only │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_2_or_later │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_3_invariants_only │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_3_invariants_or_later │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_3_no_invariants_only │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_3_no_invariants_or_later │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_3_only │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GFDL_1_3_or_later │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Giftware │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GL2PS │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Glide │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Glulxe │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GLWTPL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Gnuplot │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GPL_1_0_only │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GPL_1_0_or_later │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GPL_2_0_only │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GPL_2_0_or_later │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GPL_3_0_only │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GPL_3_0_or_later │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Graphics_Gems │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.GSOAP_1_3b │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Gtkbook │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HaskellReport │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Hdparm │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Hippocratic_2_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HP_1986 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HP_1989 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_DEC │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_doc_sell │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_doc │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_export_US_modify │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_export_US │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_Fenneberg_Livingston │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_INRIA_IMAG │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_Kevlin_Henney │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_Markus_Kuhn │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_MIT_disclaimer │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_Pbmplus │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_sell_MIT_disclaimer_xserver │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_sell_regexpr │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_sell_variant_MIT_disclaimer │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_sell_variant │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND_UC │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HPND │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.HTMLTIDY │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.IBM_pibs │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ICU │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.IEC_Code_Components_EULA │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.IJG_short │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.IJG │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ImageMagick │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.IMatix │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Imlib2 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Info_ZIP │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Inner_Net_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Intel_ACPI │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Intel │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Interbase_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.IPA │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.IPL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ISC_Veillard │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ISC │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Jam │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.JasPer_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.JPL_image │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.JPNIC │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.JSON │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Kastrup │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Kazlib │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Knuth_CTAN │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LAL_1_2 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LAL_1_3 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Latex2e_translated_notice │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Latex2e │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Leptonica │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LGPL_2_0_only │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LGPL_2_0_or_later │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LGPL_2_1_only │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LGPL_2_1_or_later │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LGPL_3_0_only │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LGPL_3_0_or_later │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LGPLLR │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Libpng_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Libpng │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Libselinux_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Libtiff │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Libutil_David_Nugent │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LiLiQ_P_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LiLiQ_R_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LiLiQ_Rplus_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Linux_man_pages_1_para │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Linux_man_pages_copyleft_2_para │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Linux_man_pages_copyleft_var │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Linux_man_pages_copyleft │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Linux_OpenIB │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LOOP │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LPD_document │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LPL_1_02 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LPL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LPPL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LPPL_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LPPL_1_2 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LPPL_1_3a │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LPPL_1_3c │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Lsof │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Lucida_Bitmap_Fonts │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LZMA_SDK_9_11_to_9_20 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.LZMA_SDK_9_22 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Mackerras_3_Clause_acknowledgment │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Mackerras_3_Clause │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Magaz │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Mailprio │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MakeIndex │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Martin_Birgmeier │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.McPhee_slideshow │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Metamail │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Minpack │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MirOS │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT_advertising │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT_CMU │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT_enna │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT_feh │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT_Festival │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT_Modern_Variant │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT_open_group │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT_testregex │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT_Wu │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MITNFA │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MIT │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MMIXware │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Motosoto │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MPEG_SSG │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Mpi_permissive │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Mpich2 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MPL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MPL_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MPL_2_0_no_copyleft_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MPL_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Mplus │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MS_LPL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MS_PL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MS_RL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MTLL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MulanPSL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.MulanPSL_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Multics │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Mup │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NAIST_2003 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NASA_1_3 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Naumen │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NBPL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NCGL_UK_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NCSA │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Net_SNMP │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NetCDF │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Newsletr │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NGPL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NICTA_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NIST_PD_fallback │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NIST_PD │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NIST_Software │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NLOD_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NLOD_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NLPL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Nokia │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NOSL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Noweb │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NPL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NPL_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NPOSL_3_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NRL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NTP_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.NTP │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.O_UDA_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OCCT_PL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OCLC_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ODbL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ODC_By_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OFFIS │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OFL_1_0_no_RFN │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OFL_1_0_RFN │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OFL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OFL_1_1_no_RFN │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OFL_1_1_RFN │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OFL_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OGC_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OGDL_Taiwan_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OGL_Canada_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OGL_UK_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OGL_UK_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OGL_UK_3_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OGTSL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_1_2 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_1_3 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_1_4 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_0_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_2_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_2_2 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_2 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_3 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_4 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_5 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_6 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_7 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLDAP_2_8 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OLFL_1_3 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OML │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OpenPBS_2_3 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OpenSSL_standalone │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OpenSSL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OpenVision │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OPL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OPL_UK_3_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OPUBL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OSET_PL_2_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OSL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OSL_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OSL_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OSL_2_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.OSL_3_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.PADL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Parity_6_0_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Parity_7_0_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.PDDL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.PHP_3_01 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.PHP_3_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Pixar │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Plexus │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Pnmstitch │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.PolyForm_Noncommercial_1_0_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.PolyForm_Small_Business_1_0_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.PostgreSQL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.PSF_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Psfrag │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Psutils │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Python_2_0_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Python_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Python_ldap │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Qhull │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.QPL_1_0_INRIA_2004 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.QPL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Radvd │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Rdisc │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.RHeCos_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.RPL_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.RPL_1_5 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.RPSL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.RSA_MD │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.RSCPL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Ruby │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SAX_PD_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SAX_PD │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Saxpath │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SCEA │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SchemeReport │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Sendmail_8_23 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Sendmail │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SGI_B_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SGI_B_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SGI_B_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SGI_OpenGL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SGP4 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SHL_0_51 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SHL_0_5 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SimPL_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SISSL_1_2 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SISSL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Sleepycat │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SMLNJ │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SMPPL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SNIA │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Snprintf │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SoftSurfer │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Soundex │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Spencer_86 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Spencer_94 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Spencer_99 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SPL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Ssh_keyscan │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SSH_OpenSSH │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SSH_short │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SSLeay_standalone │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SSPL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SugarCRM_1_1_3 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Sun_PPP │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SunPro │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.SWL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Swrule │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Symlinks │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TAPR_OHL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TCL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TCP_wrappers │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TermReadKey │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TGPPL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TMate │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TORQUE_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TOSL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TPDL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TPL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TTWL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TTYP0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TU_Berlin_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.TU_Berlin_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.UCAR │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.UCL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Ulem │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.UMich_Merit │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Unicode_3_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Unicode_DFS_2015 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Unicode_DFS_2016 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Unicode_TOU │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.UnixCrypt │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Unlicense │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.UPL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.URT_RLE │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Vim │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.VOSTROM │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.VSL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.W3C_19980720 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.W3C_20150513 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.W3C │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.W3m │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Watcom_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Widget_Workshop │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Wsuipa │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.WTFPL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.X11_distribute_modifications_variant │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.X11 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Xdebug_1_03 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Xerox │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Xfig │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.XFree86_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Xinetd │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Xkeyboard_config_Zinoviev │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Xlock │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Xnet │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Xpp │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.XSkat │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.YPL_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.YPL_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Zed │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Zeeff │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Zend_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Zimbra_1_3 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Zimbra_1_4 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Zlib_acknowledgement │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.Zlib │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ZPL_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ZPL_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseId.ZPL_2_1 │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ +'LicenseRef │ │ │ │ +Distribution.SPDX.LicenseReference.LicenseRef │ │ │ │ +, _lrLicense = │ │ │ │ +Nothing, _lrLicense = │ │ │ │ +LicenseRef {_lrDocument = │ │ │ │ +_lrLicense │ │ │ │ +_lrDocument │ │ │ │ +DocumentRef- │ │ │ │ +LicenseRef- │ │ │ │ +LicenseRef │ │ │ │ +Distribution.SPDX.LicenseReference │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseReference.LicenseRef │ │ │ │ +cygwin32 │ │ │ │ +linux-androideabihf │ │ │ │ +linux-androideabi │ │ │ │ +linux-android │ │ │ │ +solaris2 │ │ │ │ +kfreebsdgnu │ │ │ │ +powerpc64le │ │ │ │ +powerpc64 │ │ │ │ +'Platform │ │ │ │ +'OtherArch │ │ │ │ +'JavaScript │ │ │ │ +'LoongArch64 │ │ │ │ +'RISCV64 │ │ │ │ +'AArch64 │ │ │ │ +'Sparc64 │ │ │ │ +'PPC64LE │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.CurrentCCS │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.DontCareCCS │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.SingletonCCS │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.NormalCC │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.AllCafsCC │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.CafCC │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.IndexedCC │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.ExprCC │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.DeclCC │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.HpcCC │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.LateCC │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.CostCentre.CallerCC │ │ │ │ -'CostCentreIndex │ │ │ │ -CostCentreIndex │ │ │ │ -'CostCentreState │ │ │ │ -CostCentreState │ │ │ │ -GHC.Types.CostCentre.State │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -CostCentreIndex │ │ │ │ -unCostCentreIndex │ │ │ │ -GHC.Types.CostCentre.State.CostCentreIndex │ │ │ │ +'OtherOS │ │ │ │ +'Android │ │ │ │ +'Solaris │ │ │ │ +'DragonFly │ │ │ │ +'OpenBSD │ │ │ │ +'FreeBSD │ │ │ │ +'Windows │ │ │ │ +'Permissive │ │ │ │ +ClassificationStrictness │ │ │ │ +Distribution.System.OS │ │ │ │ +Distribution.System.Arch │ │ │ │ +Distribution.System.Platform │ │ │ │ +Platform │ │ │ │ +OtherArch │ │ │ │ +OtherOS │ │ │ │ +DragonFly │ │ │ │ +LoongArch64 │ │ │ │ +JavaScript │ │ │ │ +OtherArch │ │ │ │ +Platform │ │ │ │ +Distribution.System │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/System.hs:220:13-14|case │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/System.hs:117:13-14|case │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.Platform │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.I386 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.X86_64 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.PPC │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.PPC64 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.PPC64LE │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.Sparc │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.Sparc64 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.Arm │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.AArch64 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.Mips │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.SH │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.IA64 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.S390 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.S390X │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.Alpha │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.Hppa │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.Rs6000 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.M68k │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.Vax │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.RISCV64 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.LoongArch64 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.JavaScript │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.Wasm32 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.OtherArch │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.Linux │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.Windows │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.OSX │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.FreeBSD │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.OpenBSD │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.NetBSD │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.DragonFly │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.Solaris │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.AIX │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.HPUX │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.IRIX │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.HaLVM │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.Hurd │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.IOS │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.Android │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.Ghcjs │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.Wasi │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.Haiku │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.OtherOS │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.Permissive │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.Compat │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.System.Strict │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/Component.hs:32:28-29|case │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Cannot merge Component │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/Component.hs │ │ │ │ +Component │ │ │ │ +Distribution.Types.Component │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Component.CLib │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Component.CFLib │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Component.CExe │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Component.CTest │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.Component.CBench │ │ │ │ +benchmark │ │ │ │ +test-suite │ │ │ │ +executable │ │ │ │ +foreign-library │ │ │ │ +benchmark ' │ │ │ │ +test suite ' │ │ │ │ +executable ' │ │ │ │ +foreign library ' │ │ │ │ +'CNotLibName │ │ │ │ +'CLibName │ │ │ │ +'CNLBenchName │ │ │ │ +'CNLTestName │ │ │ │ +'CNLExeName │ │ │ │ +'CNLFLibName │ │ │ │ +CNotLibName │ │ │ │ +CLibName │ │ │ │ +toCompName │ │ │ │ +CNLBenchName {toCompName = │ │ │ │ +CNLTestName {toCompName = │ │ │ │ +CNLExeName {toCompName = │ │ │ │ +CNLFLibName {toCompName = │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/ComponentName.hs:28:13-14|case │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/ComponentName.hs:35:13-14|case │ │ │ │ +NotLibComponentName │ │ │ │ +CNLFLibName │ │ │ │ +CNLExeName │ │ │ │ +CNLTestName │ │ │ │ +CNLBenchName │ │ │ │ +ComponentName │ │ │ │ +Distribution.Types.ComponentName │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +CLibName │ │ │ │ +CNotLibName │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentName.CLibName │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentName.CNotLibName │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentName.CNLFLibName │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentName.CNLExeName │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentName.CNLTestName │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentName.CNLBenchName │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Types/ComponentRequestedSpec.hs:70:34-35|case │ │ │ │ +'DisabledAllButOne │ │ │ │ +'DisabledAllBenchmarks │ │ │ │ +'DisabledAllTests │ │ │ │ +'DisabledComponent │ │ │ │ +ComponentDisabledReason │ │ │ │ +'OneComponentRequestedSpec │ │ │ │ +'ComponentRequestedSpec │ │ │ │ +benchmarksRequested │ │ │ │ +testsRequested │ │ │ │ +, benchmarksRequested = │ │ │ │ +ComponentRequestedSpec {testsRequested = │ │ │ │ +OneComponentRequestedSpec │ │ │ │ +ComponentRequestedSpec │ │ │ │ +Distribution.Types.ComponentRequestedSpec │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +OneComponentRequestedSpec │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentRequestedSpec.DisabledComponent │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentRequestedSpec.DisabledAllTests │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentRequestedSpec.DisabledAllBenchmarks │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentRequestedSpec.DisabledAllButOne │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentRequestedSpec.ComponentRequestedSpec │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Types.ComponentRequestedSpec.OneComponentRequestedSpec │ │ │ │ +unDependencyMap │ │ │ │ +DependencyMap │ │ │ │ +'DependencyMap │ │ │ │ +Distribution.Types.DependencyMap │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +DependencyMap {unDependencyMap = │ │ │ │ +PkgconfigVersion │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ -'AllFieldsSame │ │ │ │ -'ForeachField │ │ │ │ -UnpackConFieldsResult │ │ │ │ -'CprType │ │ │ │ -'ConCpr_ │ │ │ │ -'FlatConCpr │ │ │ │ -GHC.Types.Cpr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Types/Cpr.hs │ │ │ │ -GHC.Types.Cpr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Types/Cpr.hs:40:12-13|case │ │ │ │ -compiler/GHC/Types/Cpr.hs:40:12-13|case │ │ │ │ -compiler/GHC/Types/Cpr.hs │ │ │ │ -GHC.Types.Cpr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -Binary Cpr: Invalid tag │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Cpr.AllFieldsSame │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Cpr.ForeachField │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Cpr.CprType │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Cpr.BotCpr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Cpr.ConCpr_ │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Cpr.FlatConCpr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Cpr.TopCpr │ │ │ │ -TypeShape │ │ │ │ -'KillFlags │ │ │ │ -KillFlags │ │ │ │ -'DmdType │ │ │ │ -'ExnOrDiv │ │ │ │ -'Diverges │ │ │ │ -Divergence │ │ │ │ -SubDemand │ │ │ │ -GHC.Types.Demand │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Types/Demand.hs:(2760,3)-(2765,29)|function put_ │ │ │ │ -compiler/GHC/Types/Demand.hs:(2610,3)-(2615,20)|function show │ │ │ │ -compiler/GHC/Types/Demand.hs │ │ │ │ -GHC.Types.Demand │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Types/Demand.hs │ │ │ │ -GHC.Types.Demand │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Types/Demand.hs │ │ │ │ -GHC.Types.Demand │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Types/Demand.hs │ │ │ │ -GHC.Types.Demand │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Types/Demand.hs │ │ │ │ -GHC.Types.Demand │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Types/Demand.hs │ │ │ │ -GHC.Types.Demand │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Types/Demand.hs │ │ │ │ -GHC.Types.Demand │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Types/Demand.hs │ │ │ │ -GHC.Types.Demand │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Types/Demand.hs │ │ │ │ -GHC.Types.Demand │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -Binary:Card │ │ │ │ -compiler/GHC/Types/Demand.hs │ │ │ │ -GHC.Types.Demand │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Types/Demand.hs:(2703,3)-(2708,21)|function ppr │ │ │ │ -compiler/GHC/Types/Demand.hs │ │ │ │ -GHC.Types.Demand │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -Binary:Divergence │ │ │ │ -compiler/GHC/Types/Demand.hs │ │ │ │ -GHC.Types.Demand │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Types/Demand.hs │ │ │ │ -GHC.Types.Demand │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Types/Demand.hs │ │ │ │ -GHC.Types.Demand │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Types/Demand.hs:630:12-13|case │ │ │ │ -Binary:SubDemand │ │ │ │ -etaExpandDmdType: arity decrease │ │ │ │ -lubDmdType │ │ │ │ -dmdTransformDictSelSig: no args │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.TsFun │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.TsProd │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.TsUnk │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.KillFlags │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.DmdType │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.DE │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.Diverges │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.ExnOrDiv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.Dunno │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.Poly │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.Call │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.Prod │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.BotDmd │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.AbsDmd │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Demand.D │ │ │ │ -'FixItem │ │ │ │ -GHC.Types.Fixity.Env │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Fixity.Env.FixItem │ │ │ │ -'ForeignStubs │ │ │ │ -'NoStubs │ │ │ │ -ForeignStubs │ │ │ │ -'CHeader │ │ │ │ -GHC.Types.ForeignStubs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -stimes: positive multiplier expected │ │ │ │ +'PkgconfigVersion │ │ │ │ +Distribution.Types.PkgconfigVersion.PkgconfigVersion │ │ │ │ +PkgconfigVersion │ │ │ │ +Distribution.Types.PkgconfigVersion │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +not enough bytes │ │ │ │ +Distribution.Utils.MD5 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Distribution.Compat.Lens │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Compat.Lens.Pretext │ │ │ │ +FieldGrammar │ │ │ │ +Distribution.FieldGrammar.Class │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.FieldGrammar.Class.C:FieldGrammar │ │ │ │ +'PrettyFG │ │ │ │ +PrettyFieldGrammar │ │ │ │ +Distribution.FieldGrammar.Pretty │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/Fields/Lexer.hs │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +'AlexSkip │ │ │ │ +'AlexError │ │ │ │ +'AlexToken │ │ │ │ +'AlexEOF │ │ │ │ +AlexReturn │ │ │ │ +'AlexLastAcc │ │ │ │ +'AlexLastSkip │ │ │ │ +'AlexNone │ │ │ │ +AlexLastAcc │ │ │ │ +'LexicalError │ │ │ │ +'TokFieldLine │ │ │ │ +'TokOther │ │ │ │ +'CloseBrace │ │ │ │ +'OpenBrace │ │ │ │ +'AlexAcc │ │ │ │ +'AlexAccSkip │ │ │ │ +'AlexAccNone │ │ │ │ +AlexAddr │ │ │ │ +Distribution.Fields.Lexer │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +LexicalError │ │ │ │ +TokFieldLine │ │ │ │ +TokOther │ │ │ │ +CloseBrace │ │ │ │ +OpenBrace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexEOF │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexError │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexSkip │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexToken │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexNone │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexLastAcc │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexLastSkip │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.L │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.TokSym │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.TokStr │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.TokOther │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.Indent │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.TokFieldLine │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.Colon │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.OpenBrace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.CloseBrace │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.EOF │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.LexicalError │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexAccNone │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexAcc │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexAccSkip │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Lexer.AlexA# │ │ │ │ +'NoMargin │ │ │ │ +'PrettySection │ │ │ │ +'PrettyField │ │ │ │ +'PrettyEmpty │ │ │ │ +PrettyField │ │ │ │ +'CommentAfter │ │ │ │ +'CommentBefore │ │ │ │ +'NoComment │ │ │ │ +CommentPosition │ │ │ │ +Distribution.Fields.Pretty │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ stimes: positive multiplier expected │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.ForeignStubs.NoStubs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.ForeignStubs.ForeignStubs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.ForeignStubs.CStub │ │ │ │ -'ImportAvails │ │ │ │ -ImportAvails │ │ │ │ -'UsageHomeModuleInterface │ │ │ │ -'UsageMergedRequirement │ │ │ │ -'UsagePackageModule │ │ │ │ -'UsageHomeModule │ │ │ │ -'UsageFile │ │ │ │ -Dependencies │ │ │ │ -GHC.Unit.Module.Deps │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Unit/Module/Deps.hs │ │ │ │ -GHC.Unit.Module.Deps │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -Binary.get(Usage): │ │ │ │ -usg_iface_hash │ │ │ │ -usg_file_label │ │ │ │ -usg_file_hash │ │ │ │ -usg_file_path │ │ │ │ -usg_exports │ │ │ │ -usg_entities │ │ │ │ -usg_unit_id │ │ │ │ -usg_mod_name │ │ │ │ -usg_safe │ │ │ │ -usg_mod_hash │ │ │ │ -compiler/GHC/Unit/Module/Deps.hs:315:15-16|case │ │ │ │ -compiler/GHC/Unit/Module/Deps.hs:315:15-16|case │ │ │ │ -compiler/GHC/Unit/Module/Deps.hs:315:15-16|case │ │ │ │ -compiler/GHC/Unit/Module/Deps.hs:315:15-16|case │ │ │ │ -compiler/GHC/Unit/Module/Deps.hs:315:15-16|case │ │ │ │ -family instance modules: │ │ │ │ -orphans: │ │ │ │ -trusted package dependencies: │ │ │ │ -plugin package dependencies: │ │ │ │ -direct package dependencies: │ │ │ │ -boot module dependencies: │ │ │ │ -direct module dependencies: │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Unit.Module.Deps.ImportAvails │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Unit.Module.Deps.UsagePackageModule │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Unit.Module.Deps.UsageHomeModule │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Unit.Module.Deps.UsageFile │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Unit.Module.Deps.UsageHomeModuleInterface │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Unit.Module.Deps.UsageMergedRequirement │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Unit.Module.Deps.Deps │ │ │ │ -'InstalledModuleWithIsBootEnv │ │ │ │ -InstalledModuleWithIsBootEnv │ │ │ │ -'InstalledModuleEnv │ │ │ │ -InstalledModuleEnv │ │ │ │ -'ModuleEnv │ │ │ │ -ModuleEnv │ │ │ │ -'NDModule │ │ │ │ -NDModule │ │ │ │ -GHC.Unit.Module.Env │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ - Expected type: │ │ │ │ - Deserialized type: │ │ │ │ -Binary: Type mismatch │ │ │ │ -GHC.Utils.Binary.Typeable │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Utils/Binary/Typeable.hs:(171,1)-(181,19)|function putTypeRep │ │ │ │ -Invalid SomeTypeRep │ │ │ │ -Binary.getSomeTypeRep: │ │ │ │ -Kind mismatch in type application │ │ │ │ - Found argument of kind: │ │ │ │ - Where the constructor: │ │ │ │ - Expects kind: │ │ │ │ -Applied non-arrow │ │ │ │ - Applied type: │ │ │ │ - To argument: │ │ │ │ -compiler/GHC/Utils/Binary/Typeable.hs:(140,5)-(145,79)|function put_ │ │ │ │ -Binary.putKindRep: invalid tag │ │ │ │ -Binary.putRuntimeRep: invalid tag │ │ │ │ -Binary.putTypeLitSort: invalid tag │ │ │ │ -'BufHandle │ │ │ │ -BufHandle │ │ │ │ -GHC.Utils.BufHandle │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Utils.BufHandle.BufHandle │ │ │ │ -WhichArg │ │ │ │ -GHC.Builtin.Types.Literals │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Builtin/Types/Literals.hs:415:1-54|sn : tn : _ │ │ │ │ -compiler/GHC/Builtin/Types/Literals.hs:718:1-54|ss : ts : _ │ │ │ │ -compiler/GHC/Builtin/Types/Literals.hs:961:1-42|sc : _ │ │ │ │ -compiler/GHC/Builtin/Types/Literals.hs │ │ │ │ -GHC.Builtin.Types.Literals │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Builtin/Types/Literals.hs │ │ │ │ -GHC.Builtin.Types.Literals │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Builtin/Types/Literals.hs │ │ │ │ -GHC.Builtin.Types.Literals │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Builtin/Types/Literals.hs │ │ │ │ -GHC.Builtin.Types.Literals │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -massertPpr │ │ │ │ -compiler/GHC/Builtin/Types/Literals.hs │ │ │ │ -GHC.Builtin.Types.Literals │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -massertPpr │ │ │ │ -compiler/GHC/Builtin/Types/Literals.hs │ │ │ │ -GHC.Builtin.Types.Literals │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -massertPpr │ │ │ │ -compiler/GHC/Builtin/Types/Literals.hs │ │ │ │ -GHC.Builtin.Types.Literals │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -massertPpr │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:235:36-59 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:230:36-42 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:209:36-47 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:205:36-39 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:1048:6-13 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:320:14-24 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:322:14-24 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:306:30-40 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:290:33-41 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:731:12-13 │ │ │ │ -CmpSymbolT │ │ │ │ -CmpSymbolDef │ │ │ │ -CmpSymbolRefl │ │ │ │ -CmpSymbol │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ -AppendSymbolT3 │ │ │ │ -AppendSymbolT3 │ │ │ │ -AppendSymbolT2 │ │ │ │ -AppendSymbolT1 │ │ │ │ -AppendSymbolDef │ │ │ │ -Concat0L │ │ │ │ -Concat0R │ │ │ │ -AppendSymbol │ │ │ │ -ConsI-xx │ │ │ │ -ConsI-yy │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ -ConsSymbolT2 │ │ │ │ -ConsSymbolT1 │ │ │ │ -ConsSymbolDef │ │ │ │ -ConsSymbol │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:975:12-13 │ │ │ │ -CmpCharT │ │ │ │ -CmpCharDef │ │ │ │ -CmpCharRefl │ │ │ │ -UnconsI1 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:865:12-18 │ │ │ │ -UnconsSymbolT2 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:861:12-18 │ │ │ │ -UnconsSymbolT1 │ │ │ │ -ConsSymbolDef │ │ │ │ -UnconsSymbol │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:695:12-13 │ │ │ │ -CmpNatT3 │ │ │ │ -CmpNatDef │ │ │ │ -CmpNatRefl │ │ │ │ -CharToNatT1 │ │ │ │ -CharToNatDef │ │ │ │ -CharToNat │ │ │ │ -CharToNatT1 │ │ │ │ -NatToCharDef │ │ │ │ -NatToChar │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ -AddT-KKR │ │ │ │ -AddT-KKL │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:338:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:340:14-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:1130:20-27 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:1116:19-26 │ │ │ │ -Pattern match failure in 'do' block at compiler/GHC/Builtin/Types/Literals.hs:628:12 │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Builtin.Types.Literals.ArgX │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Builtin.Types.Literals.ArgY │ │ │ │ -'CompiledByteCode │ │ │ │ -CompiledByteCode │ │ │ │ -'ModBreaks │ │ │ │ -ModBreaks │ │ │ │ -CCostCentre │ │ │ │ -'CgBreakInfo │ │ │ │ -CgBreakInfo │ │ │ │ -'BCOPtrBCO │ │ │ │ -'UnlinkedBCO │ │ │ │ -UnlinkedBCO │ │ │ │ -'BCOPtrName │ │ │ │ -'BCOPtrPrimOp │ │ │ │ -'BCOPtrBreakArray │ │ │ │ -'BCONPtrWord │ │ │ │ -'BCONPtrStr │ │ │ │ -'BCONPtrAddr │ │ │ │ -'BCONPtrItbl │ │ │ │ -'BCONPtrLbl │ │ │ │ -'AddrPtr │ │ │ │ -'ItblPtr │ │ │ │ -'NativeCallInfo │ │ │ │ -NativeCallInfo │ │ │ │ -'NativeTupleReturn │ │ │ │ -'NativePrimCall │ │ │ │ -NativeCallType │ │ │ │ -'RegBitmap │ │ │ │ -RegBitmap │ │ │ │ -'HalfWord │ │ │ │ -HalfWord │ │ │ │ -'WordOff │ │ │ │ -'ByteOff │ │ │ │ -'FFIInfo │ │ │ │ -GHC.ByteCode.Types │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -FFIInfo │ │ │ │ -ByteOff │ │ │ │ - │ │ │ │ -GHC.Cmm.Expr.genMachOp: machop with strange number of args │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.C:DefinerOfRegs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.C:UserOfRegs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmLit │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmLoad │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmReg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmMachOp │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmStackSlot │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmRegOff │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmInt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmFloat │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmVec │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmLabel │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmLabelOff │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmLabelDiffOff │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmBlock │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.CmmHighStackMark │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.Old │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.Young │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.NaturallyAligned │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Expr.Unaligned │ │ │ │ -'MO_Memcmp │ │ │ │ -'MO_Memmove │ │ │ │ -'MO_Memset │ │ │ │ -'MO_Memcpy │ │ │ │ -'MO_Prefetch_Data │ │ │ │ -'MO_Xchg │ │ │ │ -'MO_Cmpxchg │ │ │ │ -'MO_BRev │ │ │ │ -'MO_BSwap │ │ │ │ -'MO_Pext │ │ │ │ -'MO_Pdep │ │ │ │ -'MO_PopCnt │ │ │ │ -'MO_U_Mul2 │ │ │ │ -'MO_SubIntC │ │ │ │ -'MO_AddIntC │ │ │ │ -'MO_SubWordC │ │ │ │ -'MO_AddWordC │ │ │ │ -'MO_Add2 │ │ │ │ -'MO_U_QuotRem2 │ │ │ │ -'MO_U_QuotRem │ │ │ │ -'MO_S_QuotRem │ │ │ │ -'MO_S_Mul2 │ │ │ │ -'MO_UF_Conv │ │ │ │ -'MO_AtomicWrite │ │ │ │ -'MO_AtomicRead │ │ │ │ -'MO_AtomicRMW │ │ │ │ -'MO_ResumeThread │ │ │ │ -'MO_SuspendThread │ │ │ │ -'MO_SeqCstFence │ │ │ │ -'MO_ReleaseFence │ │ │ │ -'MO_AcquireFence │ │ │ │ -'MO_Touch │ │ │ │ -'MO_W64_Lt │ │ │ │ -'MO_W64_Le │ │ │ │ -'MO_W64_Gt │ │ │ │ -'MO_W64_Ge │ │ │ │ -'MO_I64_Lt │ │ │ │ -'MO_I64_Le │ │ │ │ -'MO_I64_Gt │ │ │ │ -'MO_I64_Ge │ │ │ │ -'MO_x64_Ne │ │ │ │ -'MO_x64_Eq │ │ │ │ -'MO_W64_Shr │ │ │ │ -'MO_I64_Shr │ │ │ │ -'MO_x64_Shl │ │ │ │ -'MO_x64_Not │ │ │ │ -'MO_x64_Xor │ │ │ │ -'MO_x64_Or │ │ │ │ -'MO_x64_And │ │ │ │ -'MO_W64_Rem │ │ │ │ -'MO_W64_Quot │ │ │ │ -'MO_I64_Rem │ │ │ │ -'MO_I64_Quot │ │ │ │ -'MO_x64_Mul │ │ │ │ -'MO_x64_Sub │ │ │ │ -'MO_x64_Add │ │ │ │ -'MO_x64_Neg │ │ │ │ -'MO_W64_FromW │ │ │ │ -'MO_W64_ToW │ │ │ │ -'MO_I64_FromI │ │ │ │ -'MO_I64_ToI │ │ │ │ -'MO_F32_Sqrt │ │ │ │ -'MO_F32_Fabs │ │ │ │ -'MO_F32_ExpM1 │ │ │ │ -'MO_F32_Exp │ │ │ │ -'MO_F32_Log1P │ │ │ │ -'MO_F32_Log │ │ │ │ -'MO_F32_Atanh │ │ │ │ -'MO_F32_Acosh │ │ │ │ -'MO_F32_Asinh │ │ │ │ -'MO_F32_Atan │ │ │ │ -'MO_F32_Acos │ │ │ │ -'MO_F32_Asin │ │ │ │ -'MO_F32_Tanh │ │ │ │ -'MO_F32_Cosh │ │ │ │ -'MO_F32_Sinh │ │ │ │ -'MO_F32_Tan │ │ │ │ -'MO_F32_Cos │ │ │ │ -'MO_F32_Sin │ │ │ │ -'MO_F32_Pwr │ │ │ │ -'MO_F64_Sqrt │ │ │ │ -'MO_F64_Fabs │ │ │ │ -'MO_F64_ExpM1 │ │ │ │ -'MO_F64_Exp │ │ │ │ -'MO_F64_Log1P │ │ │ │ -'MO_F64_Log │ │ │ │ -'MO_F64_Atanh │ │ │ │ -'MO_F64_Acosh │ │ │ │ -'MO_F64_Asinh │ │ │ │ -'MO_F64_Atan │ │ │ │ -'MO_F64_Acos │ │ │ │ -'MO_F64_Asin │ │ │ │ -'MO_F64_Tanh │ │ │ │ -'MO_F64_Cosh │ │ │ │ -'MO_F64_Sinh │ │ │ │ -'MO_F64_Tan │ │ │ │ -'MO_F64_Cos │ │ │ │ -'MO_F64_Sin │ │ │ │ -'MO_F64_Pwr │ │ │ │ -CallishMachOp │ │ │ │ -'AMO_Xor │ │ │ │ -'AMO_Nand │ │ │ │ -'AMO_And │ │ │ │ -'AMO_Sub │ │ │ │ -'AMO_Add │ │ │ │ -AtomicMachOp │ │ │ │ -'MemOrderSeqCst │ │ │ │ -'MemOrderRelease │ │ │ │ -'MemOrderAcquire │ │ │ │ -'MemOrderRelaxed │ │ │ │ -MemoryOrdering │ │ │ │ -'MO_AlignmentCheck │ │ │ │ -'MO_VF_Max │ │ │ │ -'MO_VF_Min │ │ │ │ -'MO_VU_Max │ │ │ │ -'MO_VU_Min │ │ │ │ -'MO_VS_Max │ │ │ │ -'MO_VS_Min │ │ │ │ -'MO_VF_Quot │ │ │ │ -'MO_VF_Mul │ │ │ │ -'MO_VF_Neg │ │ │ │ -'MO_VF_Sub │ │ │ │ -'MO_VF_Add │ │ │ │ -'MO_VF_Extract │ │ │ │ -'MO_VF_Insert │ │ │ │ -'MO_VF_Broadcast │ │ │ │ -'MO_VU_Rem │ │ │ │ -'MO_VU_Quot │ │ │ │ -'MO_VS_Neg │ │ │ │ -'MO_VS_Rem │ │ │ │ -'MO_VS_Quot │ │ │ │ -'MO_V_Mul │ │ │ │ -'MO_V_Sub │ │ │ │ -'MO_V_Add │ │ │ │ -'MO_V_Extract │ │ │ │ -'MO_V_Insert │ │ │ │ -'MO_V_Broadcast │ │ │ │ -'MO_FF_Conv │ │ │ │ -'MO_XX_Conv │ │ │ │ -'MO_UU_Conv │ │ │ │ -'MO_SS_Conv │ │ │ │ -'MO_FS_Truncate │ │ │ │ -'MO_SF_Round │ │ │ │ -'MO_RelaxedRead │ │ │ │ -'MO_FW_Bitcast │ │ │ │ -'MO_WF_Bitcast │ │ │ │ -'MO_S_Shr │ │ │ │ -'MO_U_Shr │ │ │ │ -'MO_F_Max │ │ │ │ -'MO_F_Min │ │ │ │ -'MO_F_Lt │ │ │ │ -'MO_F_Gt │ │ │ │ -'MO_F_Le │ │ │ │ -'MO_F_Ge │ │ │ │ -'MO_F_Ne │ │ │ │ -'MO_F_Eq │ │ │ │ -'MO_F_Quot │ │ │ │ -'MO_F_Mul │ │ │ │ -'MO_F_Neg │ │ │ │ -'MO_F_Sub │ │ │ │ -'MO_F_Add │ │ │ │ -'MO_U_Lt │ │ │ │ -'MO_U_Gt │ │ │ │ -'MO_U_Le │ │ │ │ -'MO_U_Ge │ │ │ │ -'MO_S_Lt │ │ │ │ -'MO_S_Gt │ │ │ │ -'MO_S_Le │ │ │ │ -'MO_S_Ge │ │ │ │ -'MO_U_Rem │ │ │ │ -'MO_U_Quot │ │ │ │ -'MO_S_Neg │ │ │ │ -'MO_S_Rem │ │ │ │ -'MO_S_Quot │ │ │ │ -'MO_S_MulMayOflo │ │ │ │ -'MO_VF_Shuffle │ │ │ │ -'MO_V_Shuffle │ │ │ │ -GHC.Cmm.MachOp │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -MO_S_MulMayOflo │ │ │ │ -MO_S_Quot │ │ │ │ -MO_S_Rem │ │ │ │ -MO_S_Neg │ │ │ │ -MO_U_Quot │ │ │ │ -MO_U_Rem │ │ │ │ -MO_S_Ge │ │ │ │ -MO_S_Le │ │ │ │ -MO_S_Gt │ │ │ │ -MO_S_Lt │ │ │ │ -MO_U_Ge │ │ │ │ -MO_U_Le │ │ │ │ -MO_U_Gt │ │ │ │ -MO_U_Lt │ │ │ │ -MO_F_Add │ │ │ │ -MO_F_Sub │ │ │ │ -MO_F_Neg │ │ │ │ -MO_F_Mul │ │ │ │ -MO_F_Quot │ │ │ │ -MO_F_Eq │ │ │ │ -MO_F_Ne │ │ │ │ -MO_F_Ge │ │ │ │ -MO_F_Le │ │ │ │ -MO_F_Gt │ │ │ │ -MO_F_Lt │ │ │ │ -MO_F_Min │ │ │ │ -MO_F_Max │ │ │ │ -MO_U_Shr │ │ │ │ -MO_S_Shr │ │ │ │ -MO_SF_Round │ │ │ │ -MO_FS_Truncate │ │ │ │ -MO_SS_Conv │ │ │ │ -MO_UU_Conv │ │ │ │ -MO_XX_Conv │ │ │ │ -MO_FF_Conv │ │ │ │ -MO_WF_Bitcast │ │ │ │ -MO_FW_Bitcast │ │ │ │ -MO_V_Broadcast │ │ │ │ -MO_V_Insert │ │ │ │ -MO_V_Extract │ │ │ │ -MO_V_Add │ │ │ │ -MO_V_Sub │ │ │ │ -MO_V_Mul │ │ │ │ -MO_VS_Quot │ │ │ │ -MO_VS_Rem │ │ │ │ -MO_VS_Neg │ │ │ │ -MO_VU_Quot │ │ │ │ -MO_VU_Rem │ │ │ │ -MO_V_Shuffle │ │ │ │ -MO_VF_Shuffle │ │ │ │ -MO_VF_Broadcast │ │ │ │ -MO_VF_Insert │ │ │ │ -MO_VF_Extract │ │ │ │ -MO_VF_Add │ │ │ │ -MO_VF_Sub │ │ │ │ -MO_VF_Neg │ │ │ │ -MO_VF_Mul │ │ │ │ -MO_VF_Quot │ │ │ │ -MO_VS_Min │ │ │ │ -MO_VS_Max │ │ │ │ -MO_VU_Min │ │ │ │ -MO_VU_Max │ │ │ │ -MO_VF_Min │ │ │ │ -MO_VF_Max │ │ │ │ -MO_RelaxedRead │ │ │ │ -MO_AlignmentCheck │ │ │ │ -MemOrderRelaxed │ │ │ │ -MemOrderAcquire │ │ │ │ -MemOrderRelease │ │ │ │ -MemOrderSeqCst │ │ │ │ -AMO_Nand │ │ │ │ -MO_F64_Pwr │ │ │ │ -MO_F64_Sin │ │ │ │ -MO_F64_Cos │ │ │ │ -MO_F64_Tan │ │ │ │ -MO_F64_Sinh │ │ │ │ -MO_F64_Cosh │ │ │ │ -MO_F64_Tanh │ │ │ │ -MO_F64_Asin │ │ │ │ -MO_F64_Acos │ │ │ │ -MO_F64_Atan │ │ │ │ -MO_F64_Asinh │ │ │ │ -MO_F64_Acosh │ │ │ │ -MO_F64_Atanh │ │ │ │ -MO_F64_Log │ │ │ │ -MO_F64_Log1P │ │ │ │ -MO_F64_Exp │ │ │ │ -MO_F64_ExpM1 │ │ │ │ -MO_F64_Fabs │ │ │ │ -MO_F64_Sqrt │ │ │ │ -MO_F32_Pwr │ │ │ │ -MO_F32_Sin │ │ │ │ -MO_F32_Cos │ │ │ │ -MO_F32_Tan │ │ │ │ -MO_F32_Sinh │ │ │ │ -MO_F32_Cosh │ │ │ │ -MO_F32_Tanh │ │ │ │ -MO_F32_Asin │ │ │ │ -MO_F32_Acos │ │ │ │ -MO_F32_Atan │ │ │ │ -MO_F32_Asinh │ │ │ │ -MO_F32_Acosh │ │ │ │ -MO_F32_Atanh │ │ │ │ -MO_F32_Log │ │ │ │ -MO_F32_Log1P │ │ │ │ -MO_F32_Exp │ │ │ │ -MO_F32_ExpM1 │ │ │ │ -MO_F32_Fabs │ │ │ │ -MO_F32_Sqrt │ │ │ │ -MO_I64_ToI │ │ │ │ -MO_I64_FromI │ │ │ │ -MO_W64_ToW │ │ │ │ -MO_W64_FromW │ │ │ │ -MO_x64_Neg │ │ │ │ -MO_x64_Add │ │ │ │ -MO_x64_Sub │ │ │ │ -MO_x64_Mul │ │ │ │ -MO_I64_Quot │ │ │ │ -MO_I64_Rem │ │ │ │ -MO_W64_Quot │ │ │ │ -MO_W64_Rem │ │ │ │ -MO_x64_And │ │ │ │ -MO_x64_Or │ │ │ │ -MO_x64_Xor │ │ │ │ -MO_x64_Not │ │ │ │ -MO_x64_Shl │ │ │ │ -MO_I64_Shr │ │ │ │ -MO_W64_Shr │ │ │ │ -MO_x64_Eq │ │ │ │ -MO_x64_Ne │ │ │ │ -MO_I64_Ge │ │ │ │ -MO_I64_Gt │ │ │ │ -MO_I64_Le │ │ │ │ -MO_I64_Lt │ │ │ │ -MO_W64_Ge │ │ │ │ -MO_W64_Gt │ │ │ │ -MO_W64_Le │ │ │ │ -MO_W64_Lt │ │ │ │ -MO_UF_Conv │ │ │ │ -MO_S_Mul2 │ │ │ │ -MO_S_QuotRem │ │ │ │ -MO_U_QuotRem │ │ │ │ -MO_U_QuotRem2 │ │ │ │ -MO_Add2 │ │ │ │ -MO_AddWordC │ │ │ │ -MO_SubWordC │ │ │ │ -MO_AddIntC │ │ │ │ -MO_SubIntC │ │ │ │ -MO_U_Mul2 │ │ │ │ -MO_Touch │ │ │ │ -MO_Prefetch_Data │ │ │ │ -MO_Memcpy │ │ │ │ -MO_Memset │ │ │ │ -MO_Memmove │ │ │ │ -MO_Memcmp │ │ │ │ -MO_PopCnt │ │ │ │ -MO_Pdep │ │ │ │ -MO_Pext │ │ │ │ -MO_BSwap │ │ │ │ -MO_BRev │ │ │ │ -MO_AcquireFence │ │ │ │ -MO_ReleaseFence │ │ │ │ -MO_SeqCstFence │ │ │ │ -MO_AtomicRMW │ │ │ │ -MO_AtomicRead │ │ │ │ -MO_AtomicWrite │ │ │ │ -MO_Cmpxchg │ │ │ │ -MO_Xchg │ │ │ │ -MO_SuspendThread │ │ │ │ -MO_ResumeThread │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:545:5-17|ty1 : _ │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:805:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -compiler/GHC/Cmm/MachOp.hs:211:13-14|case │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Pwr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Sin │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Cos │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Tan │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Sinh │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Cosh │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Tanh │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Asin │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Acos │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Atan │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Asinh │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Acosh │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Atanh │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Log │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Log1P │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Exp │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_ExpM1 │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Fabs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F64_Sqrt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Pwr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Sin │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Cos │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Tan │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Sinh │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Cosh │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Tanh │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Asin │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Acos │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Atan │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Asinh │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Acosh │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Atanh │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Log │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Log1P │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Exp │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_ExpM1 │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Fabs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F32_Sqrt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_I64_ToI │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_I64_FromI │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_W64_ToW │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_W64_FromW │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_Neg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_Add │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_Sub │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_Mul │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_I64_Quot │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_I64_Rem │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_W64_Quot │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_W64_Rem │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_And │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_Or │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_Xor │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_Not │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_Shl │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_I64_Shr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_W64_Shr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_Eq │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_x64_Ne │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_I64_Ge │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_I64_Gt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_I64_Le │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_I64_Lt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_W64_Ge │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_W64_Gt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_W64_Le │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_W64_Lt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_UF_Conv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_Mul2 │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_QuotRem │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_U_QuotRem │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_U_QuotRem2 │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Add2 │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_AddWordC │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_SubWordC │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_AddIntC │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_SubIntC │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_U_Mul2 │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Touch │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Prefetch_Data │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Memcpy │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Memset │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Memmove │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Memcmp │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_PopCnt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Pdep │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Pext │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Clz │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Ctz │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_BSwap │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_BRev │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_AcquireFence │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_ReleaseFence │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_SeqCstFence │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_AtomicRMW │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_AtomicRead │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_AtomicWrite │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Cmpxchg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Xchg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_SuspendThread │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_ResumeThread │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.AMO_Add │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.AMO_Sub │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.AMO_And │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.AMO_Nand │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.AMO_Or │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.AMO_Xor │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MemOrderRelaxed │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MemOrderAcquire │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MemOrderRelease │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MemOrderSeqCst │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Add │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Sub │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Eq │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Ne │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Mul │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_MulMayOflo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_Quot │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_Rem │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_Neg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_U_Quot │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_U_Rem │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_Ge │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_Le │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_Gt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_Lt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_U_Ge │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_U_Le │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_U_Gt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_U_Lt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Add │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Sub │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Neg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Mul │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Quot │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_FMA │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Eq │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Ne │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Ge │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Le │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Gt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Lt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Min │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_F_Max │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_And │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Or │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Xor │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Not │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_Shl │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_U_Shr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_S_Shr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_SF_Round │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_FS_Truncate │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_SS_Conv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_UU_Conv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_XX_Conv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_FF_Conv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_WF_Bitcast │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_FW_Bitcast │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_V_Broadcast │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_V_Insert │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_V_Extract │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_V_Add │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_V_Sub │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_V_Mul │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VS_Quot │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VS_Rem │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VS_Neg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VU_Quot │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VU_Rem │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_V_Shuffle │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Shuffle │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Broadcast │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Insert │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Extract │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Add │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Sub │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Neg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Mul │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Quot │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VS_Min │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VS_Max │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VU_Min │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VU_Max │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Min │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_VF_Max │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_RelaxedRead │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.MO_AlignmentCheck │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.FMAdd │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.FMSub │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.FNMAdd │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.MachOp.FNMSub │ │ │ │ -'V64_ARG_REGS │ │ │ │ -'V32_ARG_REGS │ │ │ │ -'V16_ARG_REGS │ │ │ │ -'SCALAR_ARG_REGS │ │ │ │ -'GP_ARG_REGS │ │ │ │ -GlobalArgRegs │ │ │ │ -'CmmGlobal │ │ │ │ -'CmmLocal │ │ │ │ -'GlobalRegUse │ │ │ │ -GlobalRegUse │ │ │ │ -'LongReg │ │ │ │ -'DoubleReg │ │ │ │ -'FloatReg │ │ │ │ -'VanillaReg │ │ │ │ -'PicBaseReg │ │ │ │ -'UnwindReturnReg │ │ │ │ -'BaseReg │ │ │ │ -'GCEnter1 │ │ │ │ -'EagerBlackholeInfo │ │ │ │ -'HpAlloc │ │ │ │ -'CurrentNursery │ │ │ │ -'CurrentTSO │ │ │ │ -GlobalReg │ │ │ │ -'LocalReg │ │ │ │ -LocalReg │ │ │ │ -GHC.Cmm.Reg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -LocalReg │ │ │ │ -VanillaReg │ │ │ │ -FloatReg │ │ │ │ -DoubleReg │ │ │ │ -LongReg │ │ │ │ -CurrentTSO │ │ │ │ -CurrentNursery │ │ │ │ -EagerBlackholeInfo │ │ │ │ -GCEnter1 │ │ │ │ -UnwindReturnReg │ │ │ │ -PicBaseReg │ │ │ │ -compiler/GHC/Cmm/Reg.hs:261:13-14|case │ │ │ │ -compiler/GHC/Cmm/Reg.hs:261:13-14|case │ │ │ │ -compiler/GHC/Cmm/Reg.hs:261:13-14|case │ │ │ │ -compiler/GHC/Cmm/Reg.hs:261:13-14|case │ │ │ │ -compiler/GHC/Cmm/Reg.hs:261:13-14|case │ │ │ │ -compiler/GHC/Cmm/Reg.hs:261:13-14|case │ │ │ │ -compiler/GHC/Cmm/Reg.hs:261:13-14|case │ │ │ │ -globalRegUse_type = │ │ │ │ -globalRegUse_reg = │ │ │ │ -GlobalRegUse { │ │ │ │ -CmmLocal │ │ │ │ -CmmGlobal │ │ │ │ -compiler/GHC/Cmm/Reg.hs:93:14-15|case │ │ │ │ -compiler/GHC/Cmm/Reg.hs:93:14-15|case │ │ │ │ -GP_ARG_REGS │ │ │ │ -SCALAR_ARG_REGS │ │ │ │ -V16_ARG_REGS │ │ │ │ -V32_ARG_REGS │ │ │ │ -V64_ARG_REGS │ │ │ │ -CurrentTSO │ │ │ │ -CurrentNursery │ │ │ │ -stg_EAGER_BLACKHOLE_info │ │ │ │ -stg_gc_enter_1 │ │ │ │ -stg_gc_fun │ │ │ │ -UnwindReturnReg │ │ │ │ -PicBaseReg │ │ │ │ -_locVar_ │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.GP_ARG_REGS │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.SCALAR_ARG_REGS │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.V16_ARG_REGS │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.V32_ARG_REGS │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.V64_ARG_REGS │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.CmmLocal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.CmmGlobal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.GlobalRegUse │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.VanillaReg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.FloatReg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.DoubleReg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.LongReg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.XmmReg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.YmmReg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.ZmmReg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.Sp │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.SpLim │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.Hp │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.HpLim │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.CCCS │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.CurrentTSO │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.CurrentNursery │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.HpAlloc │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.EagerBlackholeInfo │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.GCEnter1 │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.GCFun │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.BaseReg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.MachSp │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.UnwindReturnReg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.PicBaseReg │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Cmm.Reg.LocalReg │ │ │ │ -'OptCoercionOpts │ │ │ │ -OptCoercionOpts │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -warnPprTrace │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -warnPprTrace │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -pprPanic │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -callStackDoc │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -co2 kind │ │ │ │ -co1 kind │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -callStackDoc │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -callStackDoc │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs │ │ │ │ -GHC.Core.Coercion.Opt │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -in_co2 kind │ │ │ │ -in_co1 kind │ │ │ │ -opt_trans_rule │ │ │ │ -opt_transList │ │ │ │ -Found role: │ │ │ │ -Expected role: │ │ │ │ -Found role: │ │ │ │ -Expected role: │ │ │ │ -Found role: │ │ │ │ -Expected role: │ │ │ │ -compiler/GHC/Core/Coercion/Opt.hs:(337,5)-(352,64)|case │ │ │ │ -opt_co4 sees a phantom! │ │ │ │ -opt_co: not in scope │ │ │ │ -opt_univ fell into a hole │ │ │ │ -out_role: │ │ │ │ -in_role: │ │ │ │ -out_ty2: │ │ │ │ -out_ty1: │ │ │ │ -optCoercion: reflexive but not refl │ │ │ │ -SimpleNodeDetails │ │ │ │ -NodeDetails │ │ │ │ -WithTailUsageDetails │ │ │ │ -WithUsageDetails │ │ │ │ -TailUsageDetails │ │ │ │ -UsageDetails │ │ │ │ -'ManyOccL │ │ │ │ -'OneOccL │ │ │ │ -LocalOcc │ │ │ │ -'DoBinderSwap │ │ │ │ -'NoBinderSwap │ │ │ │ -BinderSwapDecision │ │ │ │ -'OccVanilla │ │ │ │ -'OccScrut │ │ │ │ -GHC.Core.Opt.OccurAnal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -lo_int_cxt │ │ │ │ -compiler/GHC/Core/Opt/OccurAnal.hs:1446:17-58|record update │ │ │ │ -compiler/GHC/Core/Opt/OccurAnal.hs │ │ │ │ -GHC.Core.Opt.OccurAnal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -warnPprTrace │ │ │ │ -compiler/GHC/Core/Opt/OccurAnal.hs │ │ │ │ -GHC.Core.Opt.OccurAnal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Opt/OccurAnal.hs │ │ │ │ -GHC.Core.Opt.OccurAnal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Core/Opt/OccurAnal.hs │ │ │ │ -GHC.Core.Opt.OccurAnal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -assertPpr │ │ │ │ -compiler/GHC/Core/Opt/OccurAnal.hs │ │ │ │ -GHC.Core.Opt.OccurAnal │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -warnPprTrace │ │ │ │ -ManyOccL │ │ │ │ -occScrut │ │ │ │ -occVanilla │ │ │ │ -ud_z_tail │ │ │ │ -active_rule_fvs = │ │ │ │ -simple = │ │ │ │ -ok_type: │ │ │ │ -Lost join point │ │ │ │ -reOrderNodes │ │ │ │ -compiler/GHC/Core/Opt/OccurAnal.hs:1455:17-56|record update │ │ │ │ -compiler/GHC/Core/Opt/OccurAnal.hs:(1412,9)-(1414,69)|case │ │ │ │ -compiler/GHC/Core/Opt/OccurAnal.hs:(1134,1)-(1180,72)|function occAnalRec │ │ │ │ -mkLoopBreakerNodes │ │ │ │ -Glomming in │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.SND │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.ND │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.WTUD │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.WUD │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.TUD │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.UD │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.OccEnv │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.OneOccL │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.ManyOccL │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.NoBinderSwap │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.DoBinderSwap │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.OccRhs │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.OccScrut │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Core.Opt.OccurAnal.OccVanilla │ │ │ │ -GHC.Core.Seq │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -GHC.Data.FiniteMap │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -'FlatBag │ │ │ │ -'TupleFlatBag │ │ │ │ -'UnitFlatBag │ │ │ │ -'EmptyFlatBag │ │ │ │ -GHC.Data.FlatBag │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ foldl1: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ minimum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.FlatBag.EmptyFlatBag │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.FlatBag.UnitFlatBag │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.FlatBag.TupleFlatBag │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.FlatBag.FlatBag │ │ │ │ -'SizedSeq │ │ │ │ -SizedSeq │ │ │ │ -GHC.Data.SizedSeq │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -SizedSeq │ │ │ │ -foldr1: empty structure │ │ │ │ maximum: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.SizedSeq.SizedSeq │ │ │ │ -'SmallMutableArray │ │ │ │ -SmallMutableArray │ │ │ │ -'SmallArray │ │ │ │ -SmallArray │ │ │ │ -GHC.Data.SmallArray │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -SmallArray: internal error, uninitialised elements │ │ │ │ -compiler/GHC/Data/SmallArray.hs │ │ │ │ -GHC.Data.SmallArray │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Data/SmallArray.hs │ │ │ │ -GHC.Data.SmallArray │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -undefined │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.SmallArray.SmallMutableArray │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Data.SmallArray.SmallArray │ │ │ │ -'StgInfoTable │ │ │ │ -StgInfoTable │ │ │ │ -GHC.Exts.Heap.InfoTable.Types │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -srtlen = │ │ │ │ -nptrs = │ │ │ │ -entry = │ │ │ │ -StgInfoTable { │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Exts.Heap.InfoTable.Types.StgInfoTable │ │ │ │ -GHC.Iface.Recomp.Binary │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -compiler/GHC/Iface/Recomp/Binary.hs │ │ │ │ -GHC.Iface.Recomp.Binary │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -'SptEntry │ │ │ │ -SptEntry │ │ │ │ -GHC.Types.SptEntry │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.SptEntry.SptEntry │ │ │ │ -MonadUniqDSM │ │ │ │ -UniqDSMT │ │ │ │ -'C:MonadGetUnique │ │ │ │ -MonadGetUnique │ │ │ │ -DUniqSupply │ │ │ │ -GHC.Types.Unique.DSM │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Unique.DSM.C:MonadUniqDSM │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHC.Types.Unique.DSM.C:MonadGetUnique │ │ │ │ -BreakArray │ │ │ │ -GHCi.BreakArray │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.BreakArray.BA │ │ │ │ -C_ffi_type │ │ │ │ -C_ffi_cif │ │ │ │ -'FFIUInt64 │ │ │ │ -'FFIUInt32 │ │ │ │ -'FFIUInt16 │ │ │ │ -'FFIUInt8 │ │ │ │ -'FFISInt64 │ │ │ │ -'FFISInt32 │ │ │ │ -'FFISInt16 │ │ │ │ -'FFISInt8 │ │ │ │ -'FFIDouble │ │ │ │ -'FFIFloat │ │ │ │ -'FFIPointer │ │ │ │ -'FFIVoid │ │ │ │ -GHCi.FFI │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -FFIPointer │ │ │ │ -FFIFloat │ │ │ │ -FFIDouble │ │ │ │ -FFISInt8 │ │ │ │ -FFISInt16 │ │ │ │ -FFISInt32 │ │ │ │ -FFISInt64 │ │ │ │ -FFIUInt8 │ │ │ │ -FFIUInt16 │ │ │ │ -FFIUInt32 │ │ │ │ -FFIUInt64 │ │ │ │ -libraries/ghci/GHCi/FFI.hsc │ │ │ │ -GHCi.FFI │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ - res ty: │ │ │ │ -(arg tys: │ │ │ │ -unknown error: │ │ │ │ -invalid type description (FFI_BAD_TYPEDEF) │ │ │ │ -invalid ABI (FFI_BAD_ABI) │ │ │ │ -prepForeignCallFailed: │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFIVoid │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFIPointer │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFIFloat │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFIDouble │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFISInt8 │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFISInt16 │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFISInt32 │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFISInt64 │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFIUInt8 │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFIUInt16 │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFIUInt32 │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.FFI.FFIUInt64 │ │ │ │ -'ResolvedBCO │ │ │ │ -'ResolvedBCORef │ │ │ │ -'ResolvedBCOPtrBCO │ │ │ │ -'ResolvedBCOPtrBreakArray │ │ │ │ -'ResolvedBCOPtr │ │ │ │ -'ResolvedBCOStaticPtr │ │ │ │ -ResolvedBCOPtr │ │ │ │ -ResolvedBCO │ │ │ │ -'BCOByteArray │ │ │ │ -BCOByteArray │ │ │ │ -GHCi.ResolvedBCO │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -BCOByteArray Word16 │ │ │ │ -BCOByteArray Word16 │ │ │ │ -BCOByteArray Word16 │ │ │ │ -BCOByteArray Word │ │ │ │ -BCOByteArray Word │ │ │ │ -BCOByteArray Word │ │ │ │ -ResolvedBCORef │ │ │ │ -ResolvedBCOPtr │ │ │ │ -ResolvedBCOStaticPtr │ │ │ │ -ResolvedBCOPtrBCO │ │ │ │ -ResolvedBCOPtrBreakArray │ │ │ │ -resolvedBCOPtrs = │ │ │ │ -BCOByteArray Word │ │ │ │ -resolvedBCOLits = │ │ │ │ -BCOByteArray Word │ │ │ │ -resolvedBCOBitmap = │ │ │ │ -BCOByteArray Word16 │ │ │ │ -resolvedBCOInstrs = │ │ │ │ -resolvedBCOArity = │ │ │ │ -resolvedBCOIsLE = │ │ │ │ -ResolvedBCO { │ │ │ │ -libraries/ghci/GHCi/ResolvedBCO.hs │ │ │ │ -GHCi.ResolvedBCO │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f │ │ │ │ -undefined │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.ResolvedBCO.ResolvedBCORef │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.ResolvedBCO.ResolvedBCOPtr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.ResolvedBCO.ResolvedBCOStaticPtr │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.ResolvedBCO.ResolvedBCOPtrBCO │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.ResolvedBCO.ResolvedBCOPtrBreakArray │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.ResolvedBCO.ResolvedBCO │ │ │ │ -ghc-lib-parser-9.12.2.20250421-CLarrBnVGcX5rqdmHKZO6f:GHCi.ResolvedBCO.BCOByteArray │ │ │ │ +foldr1: empty structure │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Pretty.Block │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Pretty.Margin │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Pretty.NoMargin │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Pretty.Opts │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Pretty.PrettyField │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Pretty.PrettySection │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Pretty.PrettyEmpty │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Pretty.CommentBefore │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Pretty.CommentAfter │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.Fields.Pretty.NoComment │ │ │ │ +Unknown SPDX license exception identifier: │ │ │ │ +LicenseExceptionId │ │ │ │ +389-exception │ │ │ │ +Asterisk-exception │ │ │ │ +Autoconf-exception-2.0 │ │ │ │ +Autoconf-exception-3.0 │ │ │ │ +Autoconf-exception-generic-3.0 │ │ │ │ +Autoconf-exception-generic │ │ │ │ +Autoconf-exception-macro │ │ │ │ +Bison-exception-1.24 │ │ │ │ +Bison-exception-2.2 │ │ │ │ +Bootloader-exception │ │ │ │ +Classpath-exception-2.0 │ │ │ │ +CLISP-exception-2.0 │ │ │ │ +cryptsetup-OpenSSL-exception │ │ │ │ +DigiRule-FOSS-exception │ │ │ │ +eCos-exception-2.0 │ │ │ │ +Fawkes-Runtime-exception │ │ │ │ +FLTK-exception │ │ │ │ +fmt-exception │ │ │ │ +Font-exception-2.0 │ │ │ │ +freertos-exception-2.0 │ │ │ │ +GCC-exception-2.0-note │ │ │ │ +GCC-exception-2.0 │ │ │ │ +GCC-exception-3.1 │ │ │ │ +Gmsh-exception │ │ │ │ +GNAT-exception │ │ │ │ +GNOME-examples-exception │ │ │ │ +GNU-compiler-exception │ │ │ │ +gnu-javamail-exception │ │ │ │ +GPL-3.0-interface-exception │ │ │ │ +GPL-3.0-linking-exception │ │ │ │ +GPL-3.0-linking-source-exception │ │ │ │ +GPL-CC-1.0 │ │ │ │ +GStreamer-exception-2005 │ │ │ │ +GStreamer-exception-2008 │ │ │ │ +i2p-gpl-java-exception │ │ │ │ +KiCad-libraries-exception │ │ │ │ +LGPL-3.0-linking-exception │ │ │ │ +libpri-OpenH323-exception │ │ │ │ +Libtool-exception │ │ │ │ +Linux-syscall-note │ │ │ │ +LLVM-exception │ │ │ │ +LZMA-exception │ │ │ │ +mif-exception │ │ │ │ +Nokia-Qt-exception-1.1 │ │ │ │ +OCaml-LGPL-linking-exception │ │ │ │ +OCCT-exception-1.0 │ │ │ │ +OpenJDK-assembly-exception-1.0 │ │ │ │ +openvpn-openssl-exception │ │ │ │ +PS-or-PDF-font-exception-20170817 │ │ │ │ +QPL-1.0-INRIA-2004-exception │ │ │ │ +Qt-GPL-exception-1.0 │ │ │ │ +Qt-LGPL-exception-1.1 │ │ │ │ +Qwt-exception-1.0 │ │ │ │ +SANE-exception │ │ │ │ +stunnel-exception │ │ │ │ +SWI-exception │ │ │ │ +Swift-exception │ │ │ │ +Texinfo-exception │ │ │ │ +u-boot-exception-2.0 │ │ │ │ +UBDL-exception │ │ │ │ +Universal-FOSS-exception-1.0 │ │ │ │ +vsftpd-openssl-exception │ │ │ │ +WxWindows-exception-3.1 │ │ │ │ +x11vnc-openssl-exception │ │ │ │ +389 Directory Server Exception │ │ │ │ +Asterisk exception │ │ │ │ +Autoconf exception 2.0 │ │ │ │ +Autoconf exception 3.0 │ │ │ │ +Autoconf generic exception for GPL-3.0 │ │ │ │ +Autoconf generic exception │ │ │ │ +Autoconf macro exception │ │ │ │ +Bison exception 1.24 │ │ │ │ +Bison exception 2.2 │ │ │ │ +Bootloader Distribution Exception │ │ │ │ +Classpath exception 2.0 │ │ │ │ +CLISP exception 2.0 │ │ │ │ +cryptsetup OpenSSL exception │ │ │ │ +DigiRule FOSS License Exception │ │ │ │ +eCos exception 2.0 │ │ │ │ +Fawkes Runtime Exception │ │ │ │ +FLTK exception │ │ │ │ +fmt exception │ │ │ │ +Font exception 2.0 │ │ │ │ +FreeRTOS Exception 2.0 │ │ │ │ +GCC Runtime Library exception 2.0 - note variant │ │ │ │ +GCC Runtime Library exception 2.0 │ │ │ │ +GCC Runtime Library exception 3.1 │ │ │ │ +Gmsh exception> │ │ │ │ +GNAT exception │ │ │ │ +GNOME examples exception │ │ │ │ +GNU Compiler Exception │ │ │ │ +GNU JavaMail exception │ │ │ │ +GPL-3.0 Interface Exception │ │ │ │ +GPL-3.0 Linking Exception │ │ │ │ +GPL-3.0 Linking Exception (with Corresponding Source) │ │ │ │ +GPL Cooperation Commitment 1.0 │ │ │ │ +GStreamer Exception (2005) │ │ │ │ +GStreamer Exception (2008) │ │ │ │ +i2p GPL+Java Exception │ │ │ │ +KiCad Libraries Exception │ │ │ │ +LGPL-3.0 Linking Exception │ │ │ │ +libpri OpenH323 exception │ │ │ │ +Libtool Exception │ │ │ │ +Linux Syscall Note │ │ │ │ +LLGPL Preamble │ │ │ │ +LLVM Exception │ │ │ │ +LZMA exception │ │ │ │ +Macros and Inline Functions Exception │ │ │ │ +Nokia Qt LGPL exception 1.1 │ │ │ │ +OCaml LGPL Linking Exception │ │ │ │ +Open CASCADE Exception 1.0 │ │ │ │ +OpenJDK Assembly exception 1.0 │ │ │ │ +OpenVPN OpenSSL Exception │ │ │ │ +PS/PDF font exception (2017-08-17) │ │ │ │ +INRIA QPL 1.0 2004 variant exception │ │ │ │ +Qt GPL exception 1.0 │ │ │ │ +Qt LGPL exception 1.1 │ │ │ │ +Qwt exception 1.0 │ │ │ │ +SANE Exception │ │ │ │ +Solderpad Hardware License v2.0 │ │ │ │ +Solderpad Hardware License v2.1 │ │ │ │ +stunnel Exception │ │ │ │ +SWI exception │ │ │ │ +Swift Exception │ │ │ │ +Texinfo exception │ │ │ │ +U-Boot exception 2.0 │ │ │ │ +Unmodified Binary Distribution exception │ │ │ │ +Universal FOSS Exception, Version 1.0 │ │ │ │ +vsftpd OpenSSL exception │ │ │ │ +WxWindows Library Exception 3.1 │ │ │ │ +x11vnc OpenSSL Exception │ │ │ │ +pred{LicenseExceptionId}: tried to take `pred' of first tag in enumeration │ │ │ │ +not enough bytes │ │ │ │ +Too large LicenseExceptionId tag │ │ │ │ +succ{LicenseExceptionId}: tried to take `succ' of last tag in enumeration │ │ │ │ +toEnum{LicenseExceptionId}: tag ( │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +Distribution.SPDX.LicenseExceptionId │ │ │ │ +libraries/Cabal/Cabal-syntax/src/Distribution/SPDX/LicenseExceptionId.hs │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +Distribution.SPDX.LicenseExceptionId.LicenseExceptionId │ │ │ │ +X11vnc_openssl_exception │ │ │ │ +DS389_exception │ │ │ │ +WxWindows_exception_3_1 │ │ │ │ +Vsftpd_openssl_exception │ │ │ │ +Universal_FOSS_exception_1_0 │ │ │ │ +UBDL_exception │ │ │ │ +U_boot_exception_2_0 │ │ │ │ +Texinfo_exception │ │ │ │ +Swift_exception │ │ │ │ +SWI_exception │ │ │ │ +Stunnel_exception │ │ │ │ +SANE_exception │ │ │ │ +Qwt_exception_1_0 │ │ │ │ +Qt_LGPL_exception_1_1 │ │ │ │ +Qt_GPL_exception_1_0 │ │ │ │ +QPL_1_0_INRIA_2004_exception │ │ │ │ +PS_or_PDF_font_exception_20170817 │ │ │ │ +Openvpn_openssl_exception │ │ │ │ +OpenJDK_assembly_exception_1_0 │ │ │ │ +OCCT_exception_1_0 │ │ │ │ +OCaml_LGPL_linking_exception │ │ │ │ +Nokia_Qt_exception_1_1 │ │ │ │ +Mif_exception │ │ │ │ +LZMA_exception │ │ │ │ +LLVM_exception │ │ │ │ +Linux_syscall_note │ │ │ │ +Libtool_exception │ │ │ │ +Libpri_OpenH323_exception │ │ │ │ +LGPL_3_0_linking_exception │ │ │ │ +KiCad_libraries_exception │ │ │ │ +I2p_gpl_java_exception │ │ │ │ +GStreamer_exception_2008 │ │ │ │ +GStreamer_exception_2005 │ │ │ │ +GPL_CC_1_0 │ │ │ │ +GPL_3_0_linking_source_exception │ │ │ │ +GPL_3_0_linking_exception │ │ │ │ +GPL_3_0_interface_exception │ │ │ │ +Gnu_javamail_exception │ │ │ │ +GNU_compiler_exception │ │ │ │ +GNOME_examples_exception │ │ │ │ +GNAT_exception │ │ │ │ +Gmsh_exception │ │ │ │ +GCC_exception_3_1 │ │ │ │ +GCC_exception_2_0 │ │ │ │ +GCC_exception_2_0_note │ │ │ │ +Freertos_exception_2_0 │ │ │ │ +Font_exception_2_0 │ │ │ │ +Fmt_exception │ │ │ │ +FLTK_exception │ │ │ │ +Fawkes_Runtime_exception │ │ │ │ +ECos_exception_2_0 │ │ │ │ +DigiRule_FOSS_exception │ │ │ │ +Cryptsetup_OpenSSL_exception │ │ │ │ +CLISP_exception_2_0 │ │ │ │ +Classpath_exception_2_0 │ │ │ │ +Bootloader_exception │ │ │ │ +Bison_exception_2_2 │ │ │ │ +Bison_exception_1_24 │ │ │ │ +Autoconf_exception_macro │ │ │ │ +Autoconf_exception_generic │ │ │ │ +Autoconf_exception_generic_3_0 │ │ │ │ +Autoconf_exception_3_0 │ │ │ │ +Autoconf_exception_2_0 │ │ │ │ +Asterisk_exception │ │ │ │ +'DS389_exception │ │ │ │ +'Asterisk_exception │ │ │ │ +'Autoconf_exception_2_0 │ │ │ │ +'Autoconf_exception_3_0 │ │ │ │ +'Autoconf_exception_generic_3_0 │ │ │ │ +'Autoconf_exception_generic │ │ │ │ +'Autoconf_exception_macro │ │ │ │ +'Bison_exception_1_24 │ │ │ │ +'Bison_exception_2_2 │ │ │ │ +'Bootloader_exception │ │ │ │ +'Classpath_exception_2_0 │ │ │ │ +'CLISP_exception_2_0 │ │ │ │ +'Cryptsetup_OpenSSL_exception │ │ │ │ +'DigiRule_FOSS_exception │ │ │ │ +'ECos_exception_2_0 │ │ │ │ +'Fawkes_Runtime_exception │ │ │ │ +'FLTK_exception │ │ │ │ +'Fmt_exception │ │ │ │ +'Font_exception_2_0 │ │ │ │ +'Freertos_exception_2_0 │ │ │ │ +'GCC_exception_2_0_note │ │ │ │ +'GCC_exception_2_0 │ │ │ │ +'GCC_exception_3_1 │ │ │ │ +'Gmsh_exception │ │ │ │ +'GNAT_exception │ │ │ │ +'GNOME_examples_exception │ │ │ │ +'GNU_compiler_exception │ │ │ │ +'Gnu_javamail_exception │ │ │ │ +'GPL_3_0_interface_exception │ │ │ │ +'GPL_3_0_linking_exception │ │ │ │ +'GPL_3_0_linking_source_exception │ │ │ │ +'GPL_CC_1_0 │ │ │ │ +'GStreamer_exception_2005 │ │ │ │ +'GStreamer_exception_2008 │ │ │ │ +'I2p_gpl_java_exception │ │ │ │ +'KiCad_libraries_exception │ │ │ │ +'LGPL_3_0_linking_exception │ │ │ │ +'Libpri_OpenH323_exception │ │ │ │ +'Libtool_exception │ │ │ │ +'Linux_syscall_note │ │ │ │ +'LLVM_exception │ │ │ │ +'LZMA_exception │ │ │ │ +'Mif_exception │ │ │ │ +'Nokia_Qt_exception_1_1 │ │ │ │ +'OCaml_LGPL_linking_exception │ │ │ │ +'OCCT_exception_1_0 │ │ │ │ +'OpenJDK_assembly_exception_1_0 │ │ │ │ +'Openvpn_openssl_exception │ │ │ │ +'PS_or_PDF_font_exception_20170817 │ │ │ │ +'QPL_1_0_INRIA_2004_exception │ │ │ │ +'Qt_GPL_exception_1_0 │ │ │ │ +'Qt_LGPL_exception_1_1 │ │ │ │ +'Qwt_exception_1_0 │ │ │ │ +'SANE_exception │ │ │ │ +'SHL_2_0 │ │ │ │ +'SHL_2_1 │ │ │ │ +'Stunnel_exception │ │ │ │ +'SWI_exception │ │ │ │ +'Swift_exception │ │ │ │ +'Texinfo_exception │ │ │ │ +'U_boot_exception_2_0 │ │ │ │ +'UBDL_exception │ │ │ │ +'Universal_FOSS_exception_1_0 │ │ │ │ +'Vsftpd_openssl_exception │ │ │ │ +'WxWindows_exception_3_1 │ │ │ │ +'X11vnc_openssl_exception │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.DS389_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Asterisk_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Autoconf_exception_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Autoconf_exception_3_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Autoconf_exception_generic_3_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Autoconf_exception_generic │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Autoconf_exception_macro │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Bison_exception_1_24 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Bison_exception_2_2 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Bootloader_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Classpath_exception_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.CLISP_exception_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Cryptsetup_OpenSSL_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.DigiRule_FOSS_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.ECos_exception_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Fawkes_Runtime_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.FLTK_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Fmt_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Font_exception_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Freertos_exception_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GCC_exception_2_0_note │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GCC_exception_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GCC_exception_3_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Gmsh_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GNAT_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GNOME_examples_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GNU_compiler_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Gnu_javamail_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GPL_3_0_interface_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GPL_3_0_linking_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GPL_3_0_linking_source_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GPL_CC_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GStreamer_exception_2005 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.GStreamer_exception_2008 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.I2p_gpl_java_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.KiCad_libraries_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.LGPL_3_0_linking_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Libpri_OpenH323_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Libtool_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Linux_syscall_note │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.LLGPL │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.LLVM_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.LZMA_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Mif_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Nokia_Qt_exception_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.OCaml_LGPL_linking_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.OCCT_exception_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.OpenJDK_assembly_exception_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Openvpn_openssl_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.PS_or_PDF_font_exception_20170817 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.QPL_1_0_INRIA_2004_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Qt_GPL_exception_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Qt_LGPL_exception_1_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Qwt_exception_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.SANE_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.SHL_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.SHL_2_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Stunnel_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.SWI_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Swift_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Texinfo_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.U_boot_exception_2_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.UBDL_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Universal_FOSS_exception_1_0 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.Vsftpd_openssl_exception │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.WxWindows_exception_3_1 │ │ │ │ +Cabal-syntax-3.12.1.0-inplace:Distribution.SPDX.LicenseExceptionId.X11vnc_openssl_exception │ │ │ │ +Distribution.Compat.DList │ │ │ │ +Cabal-syntax-3.12.1.0-inplace │ │ │ │ +stimes: positive multiplier expected │ │ │ │ Text.Parsec.Char │ │ │ │ parsec-3.1.18.0-inplace │ │ │ │ white space │ │ │ │ uppercase letter │ │ │ │ lowercase letter │ │ │ │ letter or digit │ │ │ │ hexadecimal digit │ │ │ │ @@ -55827,14 +55827,198 @@ │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.SP │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable2 │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable1 │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.HashArgs0 │ │ │ │ K@~Data.Hashable.LowLevel │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ +libraries/filepath/System/FilePath/Internal.hs │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +System.FilePath.Posix │ │ │ │ +filepath-1.5.4.0-inplace │ │ │ │ +System.OsPath │ │ │ │ +filepath-1.5.4.0-inplace │ │ │ │ +illegal QuasiQuote (allowed as expression or pattern only, used as a declaration) │ │ │ │ +illegal QuasiQuote (allowed as expression or pattern only, used as a type) │ │ │ │ +GHC.Types │ │ │ │ +GHC.Classes │ │ │ │ +ghc-prim │ │ │ │ +filepath not valid: │ │ │ │ +libraries/filepath/System/OsPath/Internal.hs │ │ │ │ +System.OsPath.Internal │ │ │ │ +filepath-1.5.4.0-inplace │ │ │ │ +unsafeEncodeUtf │ │ │ │ +libraries/filepath/System/OsPath/Posix/../../FilePath/Internal.hs │ │ │ │ +System.OsPath.Posix.Internal │ │ │ │ +filepath-1.5.4.0-inplace │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Encoding.Internal │ │ │ │ +EncodingException │ │ │ │ +Cannot decode byte '\x │ │ │ │ +Cannot decode input: │ │ │ │ +'EncodingError │ │ │ │ +UTF-16LE_b │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Encoding.Internal.EncodingError │ │ │ │ +illegal QuasiQuote (allowed as expression or pattern only, used as a declaration) │ │ │ │ +illegal QuasiQuote (allowed as expression or pattern only, used as a type) │ │ │ │ +GHC.Types │ │ │ │ +GHC.Classes │ │ │ │ +ghc-prim │ │ │ │ +libraries/os-string/System/OsString/Internal.hs │ │ │ │ +System.OsString.Internal │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +unsafeEncodeUtf │ │ │ │ +libraries/os-string/System/OsString/Internal/Exception.hs │ │ │ │ +System.OsString.Internal.Exception │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +'OsString │ │ │ │ +OsString │ │ │ │ +'PosixChar │ │ │ │ +PosixChar │ │ │ │ +'WindowsChar │ │ │ │ +WindowsChar │ │ │ │ +'PosixString │ │ │ │ +'WindowsString │ │ │ │ +PosixString │ │ │ │ +System.OsString.Internal.Types │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +WindowsString │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +GHC.Types │ │ │ │ +ghc-prim │ │ │ │ +illegal QuasiQuote (allowed as expression or pattern only, used as a type) │ │ │ │ +illegal QuasiQuote (allowed as expression or pattern only, used as a declaration) │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Posix │ │ │ │ +libraries/os-string/System/OsString/Common.hs │ │ │ │ +System.OsPath.Data.ByteString.Short. │ │ │ │ +moduleError │ │ │ │ +empty ShortByteString │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Data.ByteString.Short.Internal │ │ │ │ +libraries/os-string/System/OsString/Data/ByteString/Short/Internal.hs │ │ │ │ +Uneven number of bytes: │ │ │ │ +. This is not a Word16 bytestream. │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.MBA# │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.BA# │ │ │ │ +'Handler │ │ │ │ +MonadMask │ │ │ │ +'ExitCaseException │ │ │ │ +'ExitCaseSuccess │ │ │ │ +'ExitCaseAbort │ │ │ │ +ExitCase │ │ │ │ +MonadCatch │ │ │ │ +MonadThrow │ │ │ │ +ExitCaseAbort │ │ │ │ +ExitCaseException │ │ │ │ +ExitCaseSuccess │ │ │ │ +uninterruptibleMask │ │ │ │ +generalBracket │ │ │ │ +exceptions-0.10.9-inplace │ │ │ │ +Control.Monad.Catch │ │ │ │ +libraries/exceptions/src/Control/Monad/Catch.hs │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.Handler │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadMask │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseSuccess │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseException │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseAbort │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadCatch │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadThrow │ │ │ │ +MonadCont │ │ │ │ +Control.Monad.Cont.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Cont.Class.C:MonadCont │ │ │ │ +MonadError │ │ │ │ +Control.Monad.Error.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Error.Class.C:MonadError │ │ │ │ +MonadReader │ │ │ │ +Control.Monad.Reader.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Reader.Class.C:MonadReader │ │ │ │ +MonadState │ │ │ │ +Control.Monad.State.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.State.Class.C:MonadState │ │ │ │ +MonadWriter │ │ │ │ +Control.Monad.Writer.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Writer.Class.C:MonadWriter │ │ │ │ +Control.Monad.Trans.Accum │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +MonadTrans │ │ │ │ +Control.Monad.Trans.Class │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +transformers-0.6.1.1-inplace:Control.Monad.Trans.Class.C:MonadTrans │ │ │ │ +Control.Monad.Trans.Cont │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'ExceptT │ │ │ │ +mfix (ExceptT): inner computation returned Left value │ │ │ │ +libraries/transformers/Control/Monad/Trans/Except.hs │ │ │ │ +Control.Monad.Trans.Except │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +'IdentityT │ │ │ │ +Control.Monad.Trans.Identity │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +IdentityT │ │ │ │ +mfix (MaybeT): inner computation returned Nothing │ │ │ │ +libraries/transformers/Control/Monad/Trans/Maybe.hs │ │ │ │ +Control.Monad.Trans.Maybe │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Arg: lvl │ │ │ │ +Type: [a] -> ShowS │ │ │ │ +In module `Control.Monad.Trans.Maybe' │ │ │ │ +Type: [a] -> ShowS │ │ │ │ +In module `Control.Monad.Trans.Maybe' │ │ │ │ +'ReaderT │ │ │ │ +Control.Monad.Trans.Reader │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.CPS │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'SelectT │ │ │ │ +Control.Monad.Trans.Select │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.State.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.State.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.CPS │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ breakOnAll │ │ │ │ : empty input │ │ │ │ Negative index │ │ │ │ Index too large │ │ │ │ streamError │ │ │ │ libraries/text/src/Data/Text/Internal/Fusion.hs │ │ │ │ Data.Text.Internal.Fusion │ │ │ │ @@ -56167,198 +56351,162 @@ │ │ │ │ 'C:SumSize │ │ │ │ not enough bytes │ │ │ │ Unknown encoding for constructor │ │ │ │ libraries/binary/src/Data/Binary/Generic.hs │ │ │ │ Data.Binary.Generic │ │ │ │ binary-0.8.9.3-inplace │ │ │ │ undefined │ │ │ │ -libraries/filepath/System/FilePath/Internal.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -System.FilePath.Posix │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -System.OsPath │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -illegal QuasiQuote (allowed as expression or pattern only, used as a declaration) │ │ │ │ -illegal QuasiQuote (allowed as expression or pattern only, used as a type) │ │ │ │ -GHC.Types │ │ │ │ -GHC.Classes │ │ │ │ -ghc-prim │ │ │ │ -filepath not valid: │ │ │ │ -libraries/filepath/System/OsPath/Internal.hs │ │ │ │ -System.OsPath.Internal │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -unsafeEncodeUtf │ │ │ │ -libraries/filepath/System/OsPath/Posix/../../FilePath/Internal.hs │ │ │ │ -System.OsPath.Posix.Internal │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Encoding.Internal │ │ │ │ -EncodingException │ │ │ │ -Cannot decode byte '\x │ │ │ │ -Cannot decode input: │ │ │ │ -'EncodingError │ │ │ │ -UTF-16LE_b │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Encoding.Internal.EncodingError │ │ │ │ -illegal QuasiQuote (allowed as expression or pattern only, used as a declaration) │ │ │ │ -illegal QuasiQuote (allowed as expression or pattern only, used as a type) │ │ │ │ -GHC.Types │ │ │ │ -GHC.Classes │ │ │ │ -ghc-prim │ │ │ │ -libraries/os-string/System/OsString/Internal.hs │ │ │ │ -System.OsString.Internal │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -unsafeEncodeUtf │ │ │ │ -libraries/os-string/System/OsString/Internal/Exception.hs │ │ │ │ -System.OsString.Internal.Exception │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -'OsString │ │ │ │ -OsString │ │ │ │ -'PosixChar │ │ │ │ -PosixChar │ │ │ │ -'WindowsChar │ │ │ │ -WindowsChar │ │ │ │ -'PosixString │ │ │ │ -'WindowsString │ │ │ │ -PosixString │ │ │ │ -System.OsString.Internal.Types │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -WindowsString │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -GHC.Types │ │ │ │ -ghc-prim │ │ │ │ -illegal QuasiQuote (allowed as expression or pattern only, used as a type) │ │ │ │ -illegal QuasiQuote (allowed as expression or pattern only, used as a declaration) │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Posix │ │ │ │ -libraries/os-string/System/OsString/Common.hs │ │ │ │ -System.OsPath.Data.ByteString.Short. │ │ │ │ +negative index: │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +intercalate │ │ │ │ +negative length: │ │ │ │ +packCStringLen │ │ │ │ +hGetNonBlocking │ │ │ │ +errorEmptyList │ │ │ │ +hGetSome │ │ │ │ +Data.ByteString.hGetLine │ │ │ │ +moduleErrorIO │ │ │ │ +empty ByteString │ │ │ │ +moduleError │ │ │ │ +Data.ByteString. │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +: illegal ByteString size │ │ │ │ + !"#$%&'()*+,-./0123456789:;<=>?@ABCDEFGHIJKLMNOPQRSTUVWXYZ[\]^_`abcdefghijklmnopqrstuvwxyz{|}~ │ │ │ │ +Negative exponent │ │ │ │ +negative index: │ │ │ │ +, length = │ │ │ │ +index too large: │ │ │ │ +moduleError │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +errorEmptyList │ │ │ │ +libraries/bytestring/Data/ByteString/Char8.hs │ │ │ │ +Data.ByteString.Char8 │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Char8.unlines │ │ │ │ +Data.ByteString.Unsafe │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +negative index: │ │ │ │ +index too large: │ │ │ │ +Strict splitWith returned [] for nonempty input │ │ │ │ +Strict split returned [] for nonempty input │ │ │ │ +hGetNonBlocking │ │ │ │ +internal error: toSplit not longer than toScan │ │ │ │ +splitAtEndFold │ │ │ │ +empty ByteString │ │ │ │ moduleError │ │ │ │ +Data.ByteString.Lazy. │ │ │ │ +: illegal ByteString size │ │ │ │ +libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ +Data.ByteString.Lazy │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +Data.ByteString │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +errorEmptyList │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +gunfold: unexpected constructor of lazy ByteString │ │ │ │ +Data.ByteString.Lazy: invariant violation: │ │ │ │ +Lazy.toStrict │ │ │ │ +Data.ByteString.Lazy.ByteString │ │ │ │ +stimes: non-negative multiplier expected │ │ │ │ +libraries/bytestring/Data/ByteString/Lazy/Internal.hs │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Data.ByteString.Lazy.Internal │ │ │ │ +ByteString │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Lazy.Internal.Empty │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Lazy.Internal.Chunk │ │ │ │ +Short.intercalate │ │ │ │ +Short.cons │ │ │ │ +Short.snoc │ │ │ │ + not in range [0.. │ │ │ │ +error in array index: │ │ │ │ +indexError │ │ │ │ +negative length: │ │ │ │ +packCStringLen │ │ │ │ +moduleErrorIO │ │ │ │ +errorEmptySBS │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'ShortByteString │ │ │ │ +Data.ByteString.Short.Internal.ShortByteString │ │ │ │ +unShortByteString │ │ │ │ empty ShortByteString │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Data.ByteString.Short.Internal │ │ │ │ -libraries/os-string/System/OsString/Data/ByteString/Short/Internal.hs │ │ │ │ -Uneven number of bytes: │ │ │ │ -. This is not a Word16 bytestream. │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.MBA# │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.BA# │ │ │ │ -'Handler │ │ │ │ -MonadMask │ │ │ │ -'ExitCaseException │ │ │ │ -'ExitCaseSuccess │ │ │ │ -'ExitCaseAbort │ │ │ │ -ExitCase │ │ │ │ -MonadCatch │ │ │ │ -MonadThrow │ │ │ │ -ExitCaseAbort │ │ │ │ -ExitCaseException │ │ │ │ -ExitCaseSuccess │ │ │ │ -uninterruptibleMask │ │ │ │ -generalBracket │ │ │ │ -exceptions-0.10.9-inplace │ │ │ │ -Control.Monad.Catch │ │ │ │ -libraries/exceptions/src/Control/Monad/Catch.hs │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.Handler │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadMask │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseSuccess │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseException │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseAbort │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadCatch │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadThrow │ │ │ │ -MonadCont │ │ │ │ -Control.Monad.Cont.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Cont.Class.C:MonadCont │ │ │ │ -MonadError │ │ │ │ -Control.Monad.Error.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Error.Class.C:MonadError │ │ │ │ -MonadReader │ │ │ │ -Control.Monad.Reader.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Reader.Class.C:MonadReader │ │ │ │ -MonadState │ │ │ │ -Control.Monad.State.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.State.Class.C:MonadState │ │ │ │ -MonadWriter │ │ │ │ -Control.Monad.Writer.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Writer.Class.C:MonadWriter │ │ │ │ -Control.Monad.Trans.Accum │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -MonadTrans │ │ │ │ -Control.Monad.Trans.Class │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -transformers-0.6.1.1-inplace:Control.Monad.Trans.Class.C:MonadTrans │ │ │ │ -Control.Monad.Trans.Cont │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'ExceptT │ │ │ │ -mfix (ExceptT): inner computation returned Left value │ │ │ │ -libraries/transformers/Control/Monad/Trans/Except.hs │ │ │ │ -Control.Monad.Trans.Except │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -'IdentityT │ │ │ │ -Control.Monad.Trans.Identity │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -IdentityT │ │ │ │ -mfix (MaybeT): inner computation returned Nothing │ │ │ │ -libraries/transformers/Control/Monad/Trans/Maybe.hs │ │ │ │ -Control.Monad.Trans.Maybe │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Arg: lvl │ │ │ │ -Type: [a] -> ShowS │ │ │ │ -In module `Control.Monad.Trans.Maybe' │ │ │ │ -Type: [a] -> ShowS │ │ │ │ -In module `Control.Monad.Trans.Maybe' │ │ │ │ -'ReaderT │ │ │ │ -Control.Monad.Trans.Reader │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.CPS │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'SelectT │ │ │ │ -Control.Monad.Trans.Select │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.State.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.State.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.CPS │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ +moduleError │ │ │ │ +Data.ByteString.Short. │ │ │ │ +libraries/bytestring/Data/ByteString/Short/Internal.hs │ │ │ │ +ShortByteString │ │ │ │ +Data.ByteString.Short.Internal │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Short.append │ │ │ │ +Short.concat │ │ │ │ +Negative exponent │ │ │ │ +Data.ByteString.Builder │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Data.ByteString.Builder.Prim │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ + free: │ │ │ │ + required: │ │ │ │ + Not enough space after flush. │ │ │ │ +Data.ByteString.Builder.Internal.hPut: internal error. │ │ │ │ +libraries/bytestring/Data/ByteString/Builder/Internal.hs │ │ │ │ +'AllocationStrategy │ │ │ │ +AllocationStrategy │ │ │ │ +'InsertChunk │ │ │ │ +'BufferFull │ │ │ │ +BuildSignal │ │ │ │ +'Finished │ │ │ │ +ChunkIOStream │ │ │ │ +'BufferRange │ │ │ │ +BufferRange │ │ │ │ +Data.ByteString.Builder.Internal │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +stimes @Builder: non-negative multiplier expected │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.AllocationStrategy │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Done │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.BufferFull │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.InsertChunk │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Finished │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Yield1 │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Buffer │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.BufferRange │ │ │ │ +BoundedPrim │ │ │ │ +FixedPrim │ │ │ │ +Monoidal │ │ │ │ +Contravariant │ │ │ │ +libraries/bytestring/Data/ByteString/Builder/Prim/Internal.hs │ │ │ │ +Data.ByteString.Builder.Prim.Internal │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +undefined │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Prim.Internal.BP │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Prim.Internal.FP │ │ │ │ +unsafePackLenLiteral │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +gunfold: unexpected constructor of strict ByteString │ │ │ │ +'SizeOverflowException │ │ │ │ +Data.ByteString.ByteString │ │ │ │ +Data.ByteString. │ │ │ │ +: size overflow │ │ │ │ +stimes @ByteString: non-negative multiplier expected │ │ │ │ +ByteString │ │ │ │ +SizeOverflowException │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Data.ByteString.Internal.Type │ │ │ │ +libraries/bytestring/Data/ByteString/Internal/Type.hs │ │ │ │ +bytestring-0.12.2.0-inplace:Data.ByteString.Internal.Type.BS │ │ │ │ 'Nondistinct │ │ │ │ 'Distinct │ │ │ │ Distinct │ │ │ │ 'Inserted │ │ │ │ Inserted │ │ │ │ updateMaxWithKey Nil │ │ │ │ updateMinWithKey Nil │ │ │ │ @@ -56720,162 +56868,14 @@ │ │ │ │ Utils.Containers.Internal.BitQueue │ │ │ │ containers-0.7-inplace │ │ │ │ containers-0.7-inplace:Utils.Containers.Internal.BitQueue.BQB │ │ │ │ StrictPair │ │ │ │ Utils.Containers.Internal.StrictPair │ │ │ │ containers-0.7-inplace │ │ │ │ containers-0.7-inplace:Utils.Containers.Internal.StrictPair.:*: │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -intercalate │ │ │ │ -negative length: │ │ │ │ -packCStringLen │ │ │ │ -hGetNonBlocking │ │ │ │ -errorEmptyList │ │ │ │ -hGetSome │ │ │ │ -Data.ByteString.hGetLine │ │ │ │ -moduleErrorIO │ │ │ │ -empty ByteString │ │ │ │ -moduleError │ │ │ │ -Data.ByteString. │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -: illegal ByteString size │ │ │ │ - !"#$%&'()*+,-./0123456789:;<=>?@ABCDEFGHIJKLMNOPQRSTUVWXYZ[\]^_`abcdefghijklmnopqrstuvwxyz{|}~ │ │ │ │ -Negative exponent │ │ │ │ -negative index: │ │ │ │ -, length = │ │ │ │ -index too large: │ │ │ │ -moduleError │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -errorEmptyList │ │ │ │ -libraries/bytestring/Data/ByteString/Char8.hs │ │ │ │ -Data.ByteString.Char8 │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Char8.unlines │ │ │ │ -Data.ByteString.Unsafe │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -negative index: │ │ │ │ -index too large: │ │ │ │ -Strict splitWith returned [] for nonempty input │ │ │ │ -Strict split returned [] for nonempty input │ │ │ │ -hGetNonBlocking │ │ │ │ -internal error: toSplit not longer than toScan │ │ │ │ -splitAtEndFold │ │ │ │ -empty ByteString │ │ │ │ -moduleError │ │ │ │ -Data.ByteString.Lazy. │ │ │ │ -: illegal ByteString size │ │ │ │ -libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ -Data.ByteString.Lazy │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -Data.ByteString │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -errorEmptyList │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -gunfold: unexpected constructor of lazy ByteString │ │ │ │ -Data.ByteString.Lazy: invariant violation: │ │ │ │ -Lazy.toStrict │ │ │ │ -Data.ByteString.Lazy.ByteString │ │ │ │ -stimes: non-negative multiplier expected │ │ │ │ -libraries/bytestring/Data/ByteString/Lazy/Internal.hs │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Data.ByteString.Lazy.Internal │ │ │ │ -ByteString │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Lazy.Internal.Empty │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Lazy.Internal.Chunk │ │ │ │ -Short.intercalate │ │ │ │ -Short.cons │ │ │ │ -Short.snoc │ │ │ │ - not in range [0.. │ │ │ │ -error in array index: │ │ │ │ -indexError │ │ │ │ -negative length: │ │ │ │ -packCStringLen │ │ │ │ -moduleErrorIO │ │ │ │ -errorEmptySBS │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'ShortByteString │ │ │ │ -Data.ByteString.Short.Internal.ShortByteString │ │ │ │ -unShortByteString │ │ │ │ -empty ShortByteString │ │ │ │ -moduleError │ │ │ │ -Data.ByteString.Short. │ │ │ │ -libraries/bytestring/Data/ByteString/Short/Internal.hs │ │ │ │ -ShortByteString │ │ │ │ -Data.ByteString.Short.Internal │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Short.append │ │ │ │ -Short.concat │ │ │ │ -Negative exponent │ │ │ │ -Data.ByteString.Builder │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Data.ByteString.Builder.Prim │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ - free: │ │ │ │ - required: │ │ │ │ - Not enough space after flush. │ │ │ │ -Data.ByteString.Builder.Internal.hPut: internal error. │ │ │ │ -libraries/bytestring/Data/ByteString/Builder/Internal.hs │ │ │ │ -'AllocationStrategy │ │ │ │ -AllocationStrategy │ │ │ │ -'InsertChunk │ │ │ │ -'BufferFull │ │ │ │ -BuildSignal │ │ │ │ -'Finished │ │ │ │ -ChunkIOStream │ │ │ │ -'BufferRange │ │ │ │ -BufferRange │ │ │ │ -Data.ByteString.Builder.Internal │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -stimes @Builder: non-negative multiplier expected │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.AllocationStrategy │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Done │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.BufferFull │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.InsertChunk │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Finished │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Yield1 │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.Buffer │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Internal.BufferRange │ │ │ │ -BoundedPrim │ │ │ │ -FixedPrim │ │ │ │ -Monoidal │ │ │ │ -Contravariant │ │ │ │ -libraries/bytestring/Data/ByteString/Builder/Prim/Internal.hs │ │ │ │ -Data.ByteString.Builder.Prim.Internal │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -undefined │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Prim.Internal.BP │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Builder.Prim.Internal.FP │ │ │ │ -unsafePackLenLiteral │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -gunfold: unexpected constructor of strict ByteString │ │ │ │ -'SizeOverflowException │ │ │ │ -Data.ByteString.ByteString │ │ │ │ -Data.ByteString. │ │ │ │ -: size overflow │ │ │ │ -stimes @ByteString: non-negative multiplier expected │ │ │ │ -ByteString │ │ │ │ -SizeOverflowException │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Data.ByteString.Internal.Type │ │ │ │ -libraries/bytestring/Data/ByteString/Internal/Type.hs │ │ │ │ -bytestring-0.12.2.0-inplace:Data.ByteString.Internal.Type.BS │ │ │ │ 'QuasiQuoter │ │ │ │ QuasiQuoter │ │ │ │ Language.Haskell.TH.Quote │ │ │ │ template-haskell │ │ │ │ template-haskell:Language.Haskell.TH.Quote.QuasiQuoter │ │ │ │ extsEnabled │ │ │ │ isExtEnabled │ │ │ │ @@ -61141,15 +61141,14 @@ │ │ │ │ stg_ap_pppp_ret │ │ │ │ stg_ap_ppppp_ret │ │ │ │ stg_ap_pppppp_ret │ │ │ │ M7777UUj │ │ │ │ l8%%"""l%NJFBQlllllllll │ │ │ │ stg_compactWorkerzh │ │ │ │ PROMPT_TAG object (%p) entered! │ │ │ │ -%>)?!\Pb~ │ │ │ │ I1UZgVjl │ │ │ │ aXa#{B%2 │ │ │ │ G'!$qa|, │ │ │ │ -ZX{*'LU │ │ │ │ 0/S2Ja*N │ │ │ │ }_x7GG!O │ │ │ │ 4l_jpY,k │ │ │ │ @@ -61160,14 +61159,15 @@ │ │ │ │ 1kqzcTfY │ │ │ │ WKNMZ9YK │ │ │ │ RV^Sv?el │ │ │ │ )?!\Pb~ │ │ │ │ =/L24R=Y │ │ │ │ ncib;;3d │ │ │ │ `FkWhda) │ │ │ │ gold 1.16 │ │ │ │ .shstrtab │ │ │ │ .note.ABI-tag │ │ │ │ .note.gnu.build-id │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -1,196 +1,196 @@ │ │ │ │ │ │ │ │ Hex dump of section '.dynstr': │ │ │ │ - 0x00009774 005f5f63 78615f61 74657869 7400474c .__cxa_atexit.GL │ │ │ │ - 0x00009784 4942435f 322e3400 6c696263 2e736f2e IBC_2.4.libc.so. │ │ │ │ - 0x00009794 36005f5f 6c696263 5f737461 72745f6d 6.__libc_start_m │ │ │ │ - 0x000097a4 61696e00 474c4942 435f322e 33340066 ain.GLIBC_2.34.f │ │ │ │ - 0x000097b4 74656c6c 0066656f 66006672 65616400 tell.feof.fread. │ │ │ │ - 0x000097c4 5f5f6973 6f633233 5f737363 616e6600 __isoc23_sscanf. │ │ │ │ - 0x000097d4 474c4942 435f322e 33380072 65676578 GLIBC_2.38.regex │ │ │ │ - 0x000097e4 6563006d 70726f74 65637400 66676574 ec.mprotect.fget │ │ │ │ - 0x000097f4 7300646c 5f697465 72617465 5f706864 s.dl_iterate_phd │ │ │ │ - 0x00009804 7200646c 696e666f 00646c6f 70656e00 r.dlinfo.dlopen. │ │ │ │ - 0x00009814 646c636c 6f736500 66736565 6b006670 dlclose.fseek.fp │ │ │ │ - 0x00009824 75747300 6469726e 616d6500 6e65776c uts.dirname.newl │ │ │ │ - 0x00009834 6f63616c 65007573 656c6f63 616c6500 ocale.uselocale. │ │ │ │ - 0x00009844 66726565 6c6f6361 6c650072 65676672 freelocale.regfr │ │ │ │ - 0x00009854 65650072 6567636f 6d700064 6c73796d ee.regcomp.dlsym │ │ │ │ - 0x00009864 00646c65 72726f72 00666669 5f63616c .dlerror.ffi_cal │ │ │ │ - 0x00009874 6c004c49 42464649 5f424153 455f382e l.LIBFFI_BASE_8. │ │ │ │ - 0x00009884 30006c69 62666669 2e736f2e 38006765 0.libffi.so.8.ge │ │ │ │ - 0x00009894 74630073 63686564 5f676574 61666669 tc.sched_getaffi │ │ │ │ - 0x000098a4 6e697479 00736368 65645f73 65746166 nity.sched_setaf │ │ │ │ - 0x000098b4 66696e69 74790070 74687265 61645f6d finity.pthread_m │ │ │ │ - 0x000098c4 75746578 5f696e69 74007074 68726561 utex_init.pthrea │ │ │ │ - 0x000098d4 645f6d75 7465785f 64657374 726f7900 d_mutex_destroy. │ │ │ │ - 0x000098e4 70746872 6561645f 65786974 00736368 pthread_exit.sch │ │ │ │ - 0x000098f4 65645f79 69656c64 00737973 63616c6c ed_yield.syscall │ │ │ │ - 0x00009904 00707468 72656164 5f6b696c 6c006e75 .pthread_kill.nu │ │ │ │ - 0x00009914 6d615f72 756e5f6f 6e5f6e6f 6465006c ma_run_on_node.l │ │ │ │ - 0x00009924 69626e75 6d615f31 2e31006c 69626e75 ibnuma_1.1.libnu │ │ │ │ - 0x00009934 6d612e73 6f2e3100 70746872 6561645f ma.so.1.pthread_ │ │ │ │ - 0x00009944 6b65795f 64656c65 74650070 74687265 key_delete.pthre │ │ │ │ - 0x00009954 61645f73 65747370 65636966 69630070 ad_setspecific.p │ │ │ │ - 0x00009964 74687265 61645f67 65747370 65636966 thread_getspecif │ │ │ │ - 0x00009974 69630070 74687265 61645f6b 65795f63 ic.pthread_key_c │ │ │ │ - 0x00009984 72656174 65007074 68726561 645f6372 reate.pthread_cr │ │ │ │ - 0x00009994 65617465 005f5f70 74687265 61645f63 eate.__pthread_c │ │ │ │ - 0x000099a4 6f6e645f 74696d65 64776169 74363400 ond_timedwait64. │ │ │ │ - 0x000099b4 6d616476 69736500 70746872 6561645f madvise.pthread_ │ │ │ │ - 0x000099c4 636f6e64 5f776169 74006d75 6e6d6170 cond_wait.munmap │ │ │ │ - 0x000099d4 00707468 72656164 5f636f6e 645f7369 .pthread_cond_si │ │ │ │ - 0x000099e4 676e616c 00707468 72656164 5f636f6e gnal.pthread_con │ │ │ │ - 0x000099f4 645f6272 6f616463 61737400 6d6d6170 d_broadcast.mmap │ │ │ │ - 0x00009a04 36340070 74687265 61645f63 6f6e645f 64.pthread_cond_ │ │ │ │ - 0x00009a14 64657374 726f7900 70746872 6561645f destroy.pthread_ │ │ │ │ - 0x00009a24 636f6e64 61747472 5f646573 74726f79 condattr_destroy │ │ │ │ - 0x00009a34 00707468 72656164 5f636f6e 645f696e .pthread_cond_in │ │ │ │ - 0x00009a44 69740070 74687265 61645f63 6f6e6461 it.pthread_conda │ │ │ │ - 0x00009a54 7474725f 73657463 6c6f636b 00707468 ttr_setclock.pth │ │ │ │ - 0x00009a64 72656164 5f636f6e 64617474 725f696e read_condattr_in │ │ │ │ - 0x00009a74 69740070 74687265 61645f73 65746e61 it.pthread_setna │ │ │ │ - 0x00009a84 6d655f6e 70007074 68726561 645f7365 me_np.pthread_se │ │ │ │ - 0x00009a94 6c66006e 756d615f 6269746d 61736b5f lf.numa_bitmask_ │ │ │ │ - 0x00009aa4 66726565 006c6962 6e756d61 5f312e32 free.libnuma_1.2 │ │ │ │ - 0x00009ab4 006e756d 615f6765 745f6d65 6d735f61 .numa_get_mems_a │ │ │ │ - 0x00009ac4 6c6c6f77 6564006e 756d615f 6e756d5f llowed.numa_num_ │ │ │ │ - 0x00009ad4 636f6e66 69677572 65645f6e 6f646573 configured_nodes │ │ │ │ - 0x00009ae4 006e756d 615f6176 61696c61 626c6500 .numa_available. │ │ │ │ - 0x00009af4 6d62696e 64007074 68726561 645f6465 mbind.pthread_de │ │ │ │ - 0x00009b04 74616368 00707468 72656164 5f6a6f69 tach.pthread_joi │ │ │ │ - 0x00009b14 6e007074 68726561 645f7369 676d6173 n.pthread_sigmas │ │ │ │ - 0x00009b24 6b00474c 4942435f 322e3332 005f5f74 k.GLIBC_2.32.__t │ │ │ │ - 0x00009b34 696d6572 66645f73 65747469 6d653634 imerfd_settime64 │ │ │ │ - 0x00009b44 0074696d 65726664 5f637265 61746500 .timerfd_create. │ │ │ │ - 0x00009b54 474c4942 435f322e 38005f5f 67657474 GLIBC_2.8.__gett │ │ │ │ - 0x00009b64 696d656f 66646179 3634005f 5f676574 imeofday64.__get │ │ │ │ - 0x00009b74 72757361 67653634 00636c6f 636b5f67 rusage64.clock_g │ │ │ │ - 0x00009b84 65746370 75636c6f 636b6964 00474c49 etcpuclockid.GLI │ │ │ │ - 0x00009b94 42435f32 2e313700 6666695f 70726570 BC_2.17.ffi_prep │ │ │ │ - 0x00009ba4 5f636c6f 73757265 5f6c6f63 004c4942 _closure_loc.LIB │ │ │ │ - 0x00009bb4 4646495f 434c4f53 5552455f 382e3000 FFI_CLOSURE_8.0. │ │ │ │ - 0x00009bc4 6666695f 636c6f73 7572655f 616c6c6f ffi_closure_allo │ │ │ │ - 0x00009bd4 63006666 695f636c 6f737572 655f6672 c.ffi_closure_fr │ │ │ │ - 0x00009be4 65650066 6f70656e 36340073 74706370 ee.fopen64.stpcp │ │ │ │ - 0x00009bf4 79007673 6e707269 6e746600 66636c6f y.vsnprintf.fclo │ │ │ │ - 0x00009c04 73650073 74726e6c 656e0070 6f736978 se.strnlen.posix │ │ │ │ - 0x00009c14 5f6d656d 616c6967 6e007072 696e7466 _memalign.printf │ │ │ │ - 0x00009c24 00707574 73007370 72696e74 66005f5f .puts.sprintf.__ │ │ │ │ - 0x00009c34 6374696d 6536345f 72005f5f 74696d65 ctime64_r.__time │ │ │ │ - 0x00009c44 3634005f 5f6e616e 6f736c65 65703634 64.__nanosleep64 │ │ │ │ - 0x00009c54 00736574 6c6f6361 6c650073 74726572 .setlocale.strer │ │ │ │ - 0x00009c64 726f7200 66707269 6e746600 66707574 ror.fprintf.fput │ │ │ │ - 0x00009c74 63007374 64657272 00737472 72636872 c.stderr.strrchr │ │ │ │ - 0x00009c84 00737472 64757000 5f5f6973 6f633233 .strdup.__isoc23 │ │ │ │ - 0x00009c94 5f737472 746f756c 005f5f69 736f6332 _strtoul.__isoc2 │ │ │ │ - 0x00009ca4 335f7374 72746f6c 00737472 6e636d70 3_strtol.strncmp │ │ │ │ - 0x00009cb4 00737472 63707900 76667072 696e7466 .strcpy.vfprintf │ │ │ │ - 0x00009cc4 00737472 6e637079 005f5f63 74797065 .strncpy.__ctype │ │ │ │ - 0x00009cd4 5f625f6c 6f630073 7472746f 64007374 _b_loc.strtod.st │ │ │ │ - 0x00009ce4 646f7574 0066666c 75736800 736e7072 dout.fflush.snpr │ │ │ │ - 0x00009cf4 696e7466 00737472 636d7000 70746872 intf.strcmp.pthr │ │ │ │ - 0x00009d04 6561645f 6d757465 785f7472 796c6f63 ead_mutex_tryloc │ │ │ │ - 0x00009d14 6b007074 68726561 645f6d75 7465785f k.pthread_mutex_ │ │ │ │ - 0x00009d24 756e6c6f 636b0070 74687265 61645f6d unlock.pthread_m │ │ │ │ - 0x00009d34 75746578 5f6c6f63 6b005f5f 676d706e utex_lock.__gmpn │ │ │ │ - 0x00009d44 5f6d756c 005f5f67 6d706e5f 6d756c5f _mul.__gmpn_mul_ │ │ │ │ - 0x00009d54 31005f5f 676d706e 5f737562 5f31005f 1.__gmpn_sub_1._ │ │ │ │ - 0x00009d64 5f676d70 6e5f6164 645f3100 5f5f676d _gmpn_add_1.__gm │ │ │ │ - 0x00009d74 706e5f70 6f70636f 756e7400 5f5f676d pn_popcount.__gm │ │ │ │ - 0x00009d84 706e5f6d 6f645f31 005f5f67 6d706e5f pn_mod_1.__gmpn_ │ │ │ │ - 0x00009d94 73756200 5f5f676d 706e5f61 6464005f sub.__gmpn_add._ │ │ │ │ - 0x00009da4 5f676d70 6e5f6469 7672656d 5f31005f _gmpn_divrem_1._ │ │ │ │ - 0x00009db4 5f676d70 6e5f636d 70005f5f 676d706e _gmpn_cmp.__gmpn │ │ │ │ - 0x00009dc4 5f786f72 5f6e005f 5f676d70 6e5f696f _xor_n.__gmpn_io │ │ │ │ - 0x00009dd4 725f6e00 5f5f676d 706e5f61 6e646e5f r_n.__gmpn_andn_ │ │ │ │ - 0x00009de4 6e005f5f 676d706e 5f616e64 5f6e005f n.__gmpn_and_n._ │ │ │ │ - 0x00009df4 5f676d70 7a5f696e 76657274 005f5f67 _gmpz_invert.__g │ │ │ │ - 0x00009e04 6d707a5f 706f776d 5f736563 005f5f67 mpz_powm_sec.__g │ │ │ │ - 0x00009e14 6d707a5f 706f776d 005f5f67 6d707a5f mpz_powm.__gmpz_ │ │ │ │ - 0x00009e24 6e657874 7072696d 65005f5f 676d707a nextprime.__gmpz │ │ │ │ - 0x00009e34 5f70726f 6261625f 7072696d 655f7000 _probab_prime_p. │ │ │ │ - 0x00009e44 5f5f676d 707a5f65 78706f72 74005f5f __gmpz_export.__ │ │ │ │ - 0x00009e54 676d707a 5f73697a 65696e62 61736500 gmpz_sizeinbase. │ │ │ │ - 0x00009e64 5f5f676d 706e5f74 6469765f 7172005f __gmpn_tdiv_qr._ │ │ │ │ - 0x00009e74 5f676d70 7a5f6763 64657874 005f5f67 _gmpz_gcdext.__g │ │ │ │ - 0x00009e84 6d707a5f 636c6561 72005f5f 676d707a mpz_clear.__gmpz │ │ │ │ - 0x00009e94 5f676364 005f5f67 6d707a5f 696e6974 _gcd.__gmpz_init │ │ │ │ - 0x00009ea4 005f5f67 6d706e5f 6763645f 31005f5f .__gmpn_gcd_1.__ │ │ │ │ - 0x00009eb4 676d707a 5f676574 5f645f32 65787000 gmpz_get_d_2exp. │ │ │ │ - 0x00009ec4 5f5f676d 707a5f67 65745f64 005f5f67 __gmpz_get_d.__g │ │ │ │ - 0x00009ed4 6d706e5f 6c736869 6674005f 5f676d70 mpn_lshift.__gmp │ │ │ │ - 0x00009ee4 6e5f7273 68696674 0065706f 6c6c5f63 n_rshift.epoll_c │ │ │ │ - 0x00009ef4 72656174 65006570 6f6c6c5f 63746c00 reate.epoll_ctl. │ │ │ │ - 0x00009f04 65706f6c 6c5f7761 69740065 76656e74 epoll_wait.event │ │ │ │ - 0x00009f14 66640047 4c494243 5f322e37 00657665 fd.GLIBC_2.7.eve │ │ │ │ - 0x00009f24 6e746664 5f777269 7465005f 5f787067 ntfd_write.__xpg │ │ │ │ - 0x00009f34 5f737472 6572726f 725f7200 706f6c6c _strerror_r.poll │ │ │ │ - 0x00009f44 0069636f 6e765f63 6c6f7365 0069636f .iconv_close.ico │ │ │ │ - 0x00009f54 6e760069 636f6e76 5f6f7065 6e006372 nv.iconv_open.cr │ │ │ │ - 0x00009f64 65617400 756d6173 6b007463 73657461 eat.umask.tcseta │ │ │ │ - 0x00009f74 74747200 73696770 726f636d 61736b00 ttr.sigprocmask. │ │ │ │ - 0x00009f84 74636765 74617474 72006d6b 6669666f tcgetattr.mkfifo │ │ │ │ - 0x00009f94 006c7365 656b3634 005f5f75 74696d65 .lseek64.__utime │ │ │ │ - 0x00009fa4 36340069 73617474 79006361 6c6c6f63 64.isatty.calloc │ │ │ │ - 0x00009fb4 006f7065 6e363400 6e6c5f6c 616e6769 .open64.nl_langi │ │ │ │ - 0x00009fc4 6e666f00 66747275 6e636174 65363400 nfo.ftruncate64. │ │ │ │ - 0x00009fd4 5f5f6673 74617436 345f7469 6d653634 __fstat64_time64 │ │ │ │ - 0x00009fe4 005f5f73 74617436 345f7469 6d653634 .__stat64_time64 │ │ │ │ - 0x00009ff4 00726561 6c6c6f63 005f5f66 636e746c .realloc.__fcntl │ │ │ │ - 0x0000a004 5f74696d 65363400 70697065 3200474c _time64.pipe2.GL │ │ │ │ - 0x0000a014 4942435f 322e3900 65786563 76706500 IBC_2.9.execvpe. │ │ │ │ - 0x0000a024 474c4942 435f322e 3131005f 5f636c6f GLIBC_2.11.__clo │ │ │ │ - 0x0000a034 636b5f67 65747469 6d653634 005f5f63 ck_gettime64.__c │ │ │ │ - 0x0000a044 6c6f636b 5f676574 72657336 34005f5f lock_getres64.__ │ │ │ │ - 0x0000a054 7574696d 656e7361 74363400 5f5f7574 utimensat64.__ut │ │ │ │ - 0x0000a064 696d6573 3634005f 5f667574 696d656e imes64.__futimen │ │ │ │ - 0x0000a074 73363400 5f5f6675 74696d65 73363400 s64.__futimes64. │ │ │ │ - 0x0000a084 5f5f6c75 74696d65 73363400 6d6b6e6f __lutimes64.mkno │ │ │ │ - 0x0000a094 6400474c 4942435f 322e3333 005f5f6c d.GLIBC_2.33.__l │ │ │ │ - 0x0000a0a4 73746174 36345f74 696d6536 34006666 stat64_time64.ff │ │ │ │ - 0x0000a0b4 695f7479 70655f76 6f696400 6666695f i_type_void.ffi_ │ │ │ │ - 0x0000a0c4 74797065 5f73696e 74380066 66695f74 type_sint8.ffi_t │ │ │ │ - 0x0000a0d4 7970655f 75696e74 38006666 695f7479 ype_uint8.ffi_ty │ │ │ │ - 0x0000a0e4 70655f73 696e7431 36006666 695f7479 pe_sint16.ffi_ty │ │ │ │ - 0x0000a0f4 70655f75 696e7431 36006666 695f7479 pe_uint16.ffi_ty │ │ │ │ - 0x0000a104 70655f73 696e7433 32006666 695f7479 pe_sint32.ffi_ty │ │ │ │ - 0x0000a114 70655f75 696e7433 32006666 695f7479 pe_uint32.ffi_ty │ │ │ │ - 0x0000a124 70655f73 696e7436 34006666 695f7479 pe_sint64.ffi_ty │ │ │ │ - 0x0000a134 70655f75 696e7436 34006666 695f7479 pe_uint64.ffi_ty │ │ │ │ - 0x0000a144 70655f64 6f75626c 65006666 695f7479 pe_double.ffi_ty │ │ │ │ - 0x0000a154 70655f66 6c6f6174 00666669 5f747970 pe_float.ffi_typ │ │ │ │ - 0x0000a164 655f706f 696e7465 72006666 695f7072 e_pointer.ffi_pr │ │ │ │ - 0x0000a174 65705f63 6966006d 656d6368 72006d65 ep_cif.memchr.me │ │ │ │ - 0x0000a184 6d736574 006d656d 6d6f7665 006d656d mset.memmove.mem │ │ │ │ - 0x0000a194 63707900 62636d70 006d656d 636d7000 cpy.bcmp.memcmp. │ │ │ │ - 0x0000a1a4 6c6f6700 474c4942 435f322e 3239006c log.GLIBC_2.29.l │ │ │ │ - 0x0000a1b4 69626d2e 736f2e36 00617461 6e686600 ibm.so.6.atanhf. │ │ │ │ - 0x0000a1c4 61636f73 0073696e 68007369 6e66006c acos.sinh.sinf.l │ │ │ │ - 0x0000a1d4 6f673170 6600636f 73686600 6578706d og1pf.coshf.expm │ │ │ │ - 0x0000a1e4 31660065 78706600 474c4942 435f322e 1f.expf.GLIBC_2. │ │ │ │ - 0x0000a1f4 32370061 73696e68 66006365 696c0061 27.asinhf.ceil.a │ │ │ │ - 0x0000a204 636f7368 0061636f 73660074 616e6866 cosh.acosf.tanhf │ │ │ │ - 0x0000a214 00657870 0073696e 636f7300 706f7766 .exp.sincos.powf │ │ │ │ - 0x0000a224 006c6f67 31700073 696e0061 73696e68 .log1p.sin.asinh │ │ │ │ - 0x0000a234 00617369 6e660073 696e6866 0074616e .asinf.sinhf.tan │ │ │ │ - 0x0000a244 68007461 6e660070 6f770073 696e636f h.tanf.pow.sinco │ │ │ │ - 0x0000a254 7366006c 6f676600 74616e00 6578706d sf.logf.tan.expm │ │ │ │ - 0x0000a264 31006173 696e006c 6f673200 6c646578 1.asin.log2.ldex │ │ │ │ - 0x0000a274 70006174 616e0063 6f730063 6f736800 p.atan.cos.cosh. │ │ │ │ - 0x0000a284 6174616e 6800636f 73660061 74616e66 atanh.cosf.atanf │ │ │ │ - 0x0000a294 00667772 69746500 71736f72 74006163 .fwrite.qsort.ac │ │ │ │ - 0x0000a2a4 6f736866 005f5f61 73736572 745f6661 oshf.__assert_fa │ │ │ │ - 0x0000a2b4 696c005f 49544d5f 72656769 73746572 il._ITM_register │ │ │ │ - 0x0000a2c4 544d436c 6f6e6554 61626c65 005f4954 TMCloneTable._IT │ │ │ │ - 0x0000a2d4 4d5f6465 72656769 73746572 544d436c M_deregisterTMCl │ │ │ │ - 0x0000a2e4 6f6e6554 61626c65 005f5f67 6d6f6e5f oneTable.__gmon_ │ │ │ │ - 0x0000a2f4 73746172 745f5f00 72616973 65006162 start__.raise.ab │ │ │ │ - 0x0000a304 6f727400 5f5f6c6f 63616c74 696d6536 ort.__localtime6 │ │ │ │ - 0x0000a314 345f7200 706f7369 785f7370 61776e5f 4_r.posix_spawn_ │ │ │ │ + 0x00009774 00666669 5f747970 655f7369 6e743332 .ffi_type_sint32 │ │ │ │ + 0x00009784 004c4942 4646495f 42415345 5f382e30 .LIBFFI_BASE_8.0 │ │ │ │ + 0x00009794 006c6962 6666692e 736f2e38 00666669 .libffi.so.8.ffi │ │ │ │ + 0x000097a4 5f747970 655f7569 6e743136 00666669 _type_uint16.ffi │ │ │ │ + 0x000097b4 5f707265 705f6369 66006666 695f7479 _prep_cif.ffi_ty │ │ │ │ + 0x000097c4 70655f73 696e7438 00666669 5f747970 pe_sint8.ffi_typ │ │ │ │ + 0x000097d4 655f7569 6e743332 00666669 5f747970 e_uint32.ffi_typ │ │ │ │ + 0x000097e4 655f7569 6e743800 6666695f 74797065 e_uint8.ffi_type │ │ │ │ + 0x000097f4 5f75696e 74363400 6666695f 74797065 _uint64.ffi_type │ │ │ │ + 0x00009804 5f73696e 74313600 6666695f 74797065 _sint16.ffi_type │ │ │ │ + 0x00009814 5f766f69 64005f5f 6378615f 61746578 _void.__cxa_atex │ │ │ │ + 0x00009824 69740047 4c494243 5f322e34 006c6962 it.GLIBC_2.4.lib │ │ │ │ + 0x00009834 632e736f 2e36005f 5f6c6962 635f7374 c.so.6.__libc_st │ │ │ │ + 0x00009844 6172745f 6d61696e 00474c49 42435f32 art_main.GLIBC_2 │ │ │ │ + 0x00009854 2e333400 6674656c 6c006665 6f660066 .34.ftell.feof.f │ │ │ │ + 0x00009864 72656164 005f5f69 736f6332 335f7373 read.__isoc23_ss │ │ │ │ + 0x00009874 63616e66 00474c49 42435f32 2e333800 canf.GLIBC_2.38. │ │ │ │ + 0x00009884 72656765 78656300 6d70726f 74656374 regexec.mprotect │ │ │ │ + 0x00009894 00666765 74730064 6c5f6974 65726174 .fgets.dl_iterat │ │ │ │ + 0x000098a4 655f7068 64720064 6c696e66 6f00646c e_phdr.dlinfo.dl │ │ │ │ + 0x000098b4 6f70656e 00646c63 6c6f7365 00667365 open.dlclose.fse │ │ │ │ + 0x000098c4 656b0066 70757473 00646972 6e616d65 ek.fputs.dirname │ │ │ │ + 0x000098d4 006e6577 6c6f6361 6c650075 73656c6f .newlocale.uselo │ │ │ │ + 0x000098e4 63616c65 00667265 656c6f63 616c6500 cale.freelocale. │ │ │ │ + 0x000098f4 72656766 72656500 72656763 6f6d7000 regfree.regcomp. │ │ │ │ + 0x00009904 646c7379 6d00646c 6572726f 72006666 dlsym.dlerror.ff │ │ │ │ + 0x00009914 695f6361 6c6c0067 65746300 73636865 i_call.getc.sche │ │ │ │ + 0x00009924 645f6765 74616666 696e6974 79007363 d_getaffinity.sc │ │ │ │ + 0x00009934 6865645f 73657461 6666696e 69747900 hed_setaffinity. │ │ │ │ + 0x00009944 70746872 6561645f 6d757465 785f696e pthread_mutex_in │ │ │ │ + 0x00009954 69740070 74687265 61645f6d 75746578 it.pthread_mutex │ │ │ │ + 0x00009964 5f646573 74726f79 00707468 72656164 _destroy.pthread │ │ │ │ + 0x00009974 5f657869 74007363 6865645f 7969656c _exit.sched_yiel │ │ │ │ + 0x00009984 64007379 7363616c 6c007074 68726561 d.syscall.pthrea │ │ │ │ + 0x00009994 645f6b69 6c6c006e 756d615f 72756e5f d_kill.numa_run_ │ │ │ │ + 0x000099a4 6f6e5f6e 6f646500 6c69626e 756d615f on_node.libnuma_ │ │ │ │ + 0x000099b4 312e3100 6c69626e 756d612e 736f2e31 1.1.libnuma.so.1 │ │ │ │ + 0x000099c4 00707468 72656164 5f6b6579 5f64656c .pthread_key_del │ │ │ │ + 0x000099d4 65746500 70746872 6561645f 73657473 ete.pthread_sets │ │ │ │ + 0x000099e4 70656369 66696300 70746872 6561645f pecific.pthread_ │ │ │ │ + 0x000099f4 67657473 70656369 66696300 70746872 getspecific.pthr │ │ │ │ + 0x00009a04 6561645f 6b65795f 63726561 74650070 ead_key_create.p │ │ │ │ + 0x00009a14 74687265 61645f63 72656174 65005f5f thread_create.__ │ │ │ │ + 0x00009a24 70746872 6561645f 636f6e64 5f74696d pthread_cond_tim │ │ │ │ + 0x00009a34 65647761 69743634 006d6164 76697365 edwait64.madvise │ │ │ │ + 0x00009a44 00707468 72656164 5f636f6e 645f7761 .pthread_cond_wa │ │ │ │ + 0x00009a54 6974006d 756e6d61 70007074 68726561 it.munmap.pthrea │ │ │ │ + 0x00009a64 645f636f 6e645f73 69676e61 6c007074 d_cond_signal.pt │ │ │ │ + 0x00009a74 68726561 645f636f 6e645f62 726f6164 hread_cond_broad │ │ │ │ + 0x00009a84 63617374 006d6d61 70363400 70746872 cast.mmap64.pthr │ │ │ │ + 0x00009a94 6561645f 636f6e64 5f646573 74726f79 ead_cond_destroy │ │ │ │ + 0x00009aa4 00707468 72656164 5f636f6e 64617474 .pthread_condatt │ │ │ │ + 0x00009ab4 725f6465 7374726f 79007074 68726561 r_destroy.pthrea │ │ │ │ + 0x00009ac4 645f636f 6e645f69 6e697400 70746872 d_cond_init.pthr │ │ │ │ + 0x00009ad4 6561645f 636f6e64 61747472 5f736574 ead_condattr_set │ │ │ │ + 0x00009ae4 636c6f63 6b007074 68726561 645f636f clock.pthread_co │ │ │ │ + 0x00009af4 6e646174 74725f69 6e697400 70746872 ndattr_init.pthr │ │ │ │ + 0x00009b04 6561645f 7365746e 616d655f 6e700070 ead_setname_np.p │ │ │ │ + 0x00009b14 74687265 61645f73 656c6600 6e756d61 thread_self.numa │ │ │ │ + 0x00009b24 5f626974 6d61736b 5f667265 65006c69 _bitmask_free.li │ │ │ │ + 0x00009b34 626e756d 615f312e 32006e75 6d615f67 bnuma_1.2.numa_g │ │ │ │ + 0x00009b44 65745f6d 656d735f 616c6c6f 77656400 et_mems_allowed. │ │ │ │ + 0x00009b54 6e756d61 5f6e756d 5f636f6e 66696775 numa_num_configu │ │ │ │ + 0x00009b64 7265645f 6e6f6465 73006e75 6d615f61 red_nodes.numa_a │ │ │ │ + 0x00009b74 7661696c 61626c65 006d6269 6e640070 vailable.mbind.p │ │ │ │ + 0x00009b84 74687265 61645f64 65746163 68007074 thread_detach.pt │ │ │ │ + 0x00009b94 68726561 645f6a6f 696e0070 74687265 hread_join.pthre │ │ │ │ + 0x00009ba4 61645f73 69676d61 736b0047 4c494243 ad_sigmask.GLIBC │ │ │ │ + 0x00009bb4 5f322e33 32005f5f 74696d65 7266645f _2.32.__timerfd_ │ │ │ │ + 0x00009bc4 73657474 696d6536 34007469 6d657266 settime64.timerf │ │ │ │ + 0x00009bd4 645f6372 65617465 00474c49 42435f32 d_create.GLIBC_2 │ │ │ │ + 0x00009be4 2e38005f 5f676574 74696d65 6f666461 .8.__gettimeofda │ │ │ │ + 0x00009bf4 79363400 5f5f6765 74727573 61676536 y64.__getrusage6 │ │ │ │ + 0x00009c04 3400636c 6f636b5f 67657463 7075636c 4.clock_getcpucl │ │ │ │ + 0x00009c14 6f636b69 6400474c 4942435f 322e3137 ockid.GLIBC_2.17 │ │ │ │ + 0x00009c24 00666669 5f707265 705f636c 6f737572 .ffi_prep_closur │ │ │ │ + 0x00009c34 655f6c6f 63004c49 42464649 5f434c4f e_loc.LIBFFI_CLO │ │ │ │ + 0x00009c44 53555245 5f382e30 00666669 5f636c6f SURE_8.0.ffi_clo │ │ │ │ + 0x00009c54 73757265 5f616c6c 6f630066 66695f63 sure_alloc.ffi_c │ │ │ │ + 0x00009c64 6c6f7375 72655f66 72656500 666f7065 losure_free.fope │ │ │ │ + 0x00009c74 6e363400 73747063 70790076 736e7072 n64.stpcpy.vsnpr │ │ │ │ + 0x00009c84 696e7466 0066636c 6f736500 7374726e intf.fclose.strn │ │ │ │ + 0x00009c94 6c656e00 706f7369 785f6d65 6d616c69 len.posix_memali │ │ │ │ + 0x00009ca4 676e0070 72696e74 66007075 74730073 gn.printf.puts.s │ │ │ │ + 0x00009cb4 7072696e 7466005f 5f637469 6d653634 printf.__ctime64 │ │ │ │ + 0x00009cc4 5f72005f 5f74696d 65363400 5f5f6e61 _r.__time64.__na │ │ │ │ + 0x00009cd4 6e6f736c 65657036 34007365 746c6f63 nosleep64.setloc │ │ │ │ + 0x00009ce4 616c6500 73747265 72726f72 00667072 ale.strerror.fpr │ │ │ │ + 0x00009cf4 696e7466 00667075 74630073 74646572 intf.fputc.stder │ │ │ │ + 0x00009d04 72007374 72726368 72007374 72647570 r.strrchr.strdup │ │ │ │ + 0x00009d14 005f5f69 736f6332 335f7374 72746f75 .__isoc23_strtou │ │ │ │ + 0x00009d24 6c005f5f 69736f63 32335f73 7472746f l.__isoc23_strto │ │ │ │ + 0x00009d34 6c007374 726e636d 70007374 72637079 l.strncmp.strcpy │ │ │ │ + 0x00009d44 00766670 72696e74 66007374 726e6370 .vfprintf.strncp │ │ │ │ + 0x00009d54 79005f5f 63747970 655f625f 6c6f6300 y.__ctype_b_loc. │ │ │ │ + 0x00009d64 73747274 6f640073 74646f75 74006666 strtod.stdout.ff │ │ │ │ + 0x00009d74 6c757368 00736e70 72696e74 66007374 lush.snprintf.st │ │ │ │ + 0x00009d84 72636d70 00707468 72656164 5f6d7574 rcmp.pthread_mut │ │ │ │ + 0x00009d94 65785f74 72796c6f 636b0070 74687265 ex_trylock.pthre │ │ │ │ + 0x00009da4 61645f6d 75746578 5f756e6c 6f636b00 ad_mutex_unlock. │ │ │ │ + 0x00009db4 70746872 6561645f 6d757465 785f6c6f pthread_mutex_lo │ │ │ │ + 0x00009dc4 636b005f 5f676d70 6e5f6d75 6c005f5f ck.__gmpn_mul.__ │ │ │ │ + 0x00009dd4 676d706e 5f6d756c 5f31005f 5f676d70 gmpn_mul_1.__gmp │ │ │ │ + 0x00009de4 6e5f7375 625f3100 5f5f676d 706e5f61 n_sub_1.__gmpn_a │ │ │ │ + 0x00009df4 64645f31 005f5f67 6d706e5f 706f7063 dd_1.__gmpn_popc │ │ │ │ + 0x00009e04 6f756e74 005f5f67 6d706e5f 6d6f645f ount.__gmpn_mod_ │ │ │ │ + 0x00009e14 31005f5f 676d706e 5f737562 005f5f67 1.__gmpn_sub.__g │ │ │ │ + 0x00009e24 6d706e5f 61646400 5f5f676d 706e5f64 mpn_add.__gmpn_d │ │ │ │ + 0x00009e34 69767265 6d5f3100 5f5f676d 706e5f63 ivrem_1.__gmpn_c │ │ │ │ + 0x00009e44 6d70005f 5f676d70 6e5f786f 725f6e00 mp.__gmpn_xor_n. │ │ │ │ + 0x00009e54 5f5f676d 706e5f69 6f725f6e 005f5f67 __gmpn_ior_n.__g │ │ │ │ + 0x00009e64 6d706e5f 616e646e 5f6e005f 5f676d70 mpn_andn_n.__gmp │ │ │ │ + 0x00009e74 6e5f616e 645f6e00 5f5f676d 707a5f69 n_and_n.__gmpz_i │ │ │ │ + 0x00009e84 6e766572 74005f5f 676d707a 5f706f77 nvert.__gmpz_pow │ │ │ │ + 0x00009e94 6d5f7365 63005f5f 676d707a 5f706f77 m_sec.__gmpz_pow │ │ │ │ + 0x00009ea4 6d005f5f 676d707a 5f6e6578 74707269 m.__gmpz_nextpri │ │ │ │ + 0x00009eb4 6d65005f 5f676d70 7a5f7072 6f626162 me.__gmpz_probab │ │ │ │ + 0x00009ec4 5f707269 6d655f70 005f5f67 6d707a5f _prime_p.__gmpz_ │ │ │ │ + 0x00009ed4 6578706f 7274005f 5f676d70 7a5f7369 export.__gmpz_si │ │ │ │ + 0x00009ee4 7a65696e 62617365 005f5f67 6d706e5f zeinbase.__gmpn_ │ │ │ │ + 0x00009ef4 74646976 5f717200 5f5f676d 707a5f67 tdiv_qr.__gmpz_g │ │ │ │ + 0x00009f04 63646578 74005f5f 676d707a 5f636c65 cdext.__gmpz_cle │ │ │ │ + 0x00009f14 6172005f 5f676d70 7a5f6763 64005f5f ar.__gmpz_gcd.__ │ │ │ │ + 0x00009f24 676d707a 5f696e69 74005f5f 676d706e gmpz_init.__gmpn │ │ │ │ + 0x00009f34 5f676364 5f31005f 5f676d70 7a5f6765 _gcd_1.__gmpz_ge │ │ │ │ + 0x00009f44 745f645f 32657870 005f5f67 6d707a5f t_d_2exp.__gmpz_ │ │ │ │ + 0x00009f54 6765745f 64005f5f 676d706e 5f6c7368 get_d.__gmpn_lsh │ │ │ │ + 0x00009f64 69667400 5f5f676d 706e5f72 73686966 ift.__gmpn_rshif │ │ │ │ + 0x00009f74 74006570 6f6c6c5f 63726561 74650065 t.epoll_create.e │ │ │ │ + 0x00009f84 706f6c6c 5f63746c 0065706f 6c6c5f77 poll_ctl.epoll_w │ │ │ │ + 0x00009f94 61697400 6576656e 74666400 474c4942 ait.eventfd.GLIB │ │ │ │ + 0x00009fa4 435f322e 37006576 656e7466 645f7772 C_2.7.eventfd_wr │ │ │ │ + 0x00009fb4 69746500 5f5f7870 675f7374 72657272 ite.__xpg_strerr │ │ │ │ + 0x00009fc4 6f725f72 00706f6c 6c006963 6f6e765f or_r.poll.iconv_ │ │ │ │ + 0x00009fd4 636c6f73 65006963 6f6e7600 69636f6e close.iconv.icon │ │ │ │ + 0x00009fe4 765f6f70 656e0063 72656174 00756d61 v_open.creat.uma │ │ │ │ + 0x00009ff4 736b0074 63736574 61747472 00736967 sk.tcsetattr.sig │ │ │ │ + 0x0000a004 70726f63 6d61736b 00746367 65746174 procmask.tcgetat │ │ │ │ + 0x0000a014 7472006d 6b666966 6f006c73 65656b36 tr.mkfifo.lseek6 │ │ │ │ + 0x0000a024 34005f5f 7574696d 65363400 69736174 4.__utime64.isat │ │ │ │ + 0x0000a034 74790063 616c6c6f 63006f70 656e3634 ty.calloc.open64 │ │ │ │ + 0x0000a044 006e6c5f 6c616e67 696e666f 00667472 .nl_langinfo.ftr │ │ │ │ + 0x0000a054 756e6361 74653634 005f5f66 73746174 uncate64.__fstat │ │ │ │ + 0x0000a064 36345f74 696d6536 34005f5f 73746174 64_time64.__stat │ │ │ │ + 0x0000a074 36345f74 696d6536 34007265 616c6c6f 64_time64.reallo │ │ │ │ + 0x0000a084 63005f5f 66636e74 6c5f7469 6d653634 c.__fcntl_time64 │ │ │ │ + 0x0000a094 00706970 65320047 4c494243 5f322e39 .pipe2.GLIBC_2.9 │ │ │ │ + 0x0000a0a4 00657865 63767065 00474c49 42435f32 .execvpe.GLIBC_2 │ │ │ │ + 0x0000a0b4 2e313100 5f5f636c 6f636b5f 67657474 .11.__clock_gett │ │ │ │ + 0x0000a0c4 696d6536 34005f5f 636c6f63 6b5f6765 ime64.__clock_ge │ │ │ │ + 0x0000a0d4 74726573 3634005f 5f757469 6d656e73 tres64.__utimens │ │ │ │ + 0x0000a0e4 61743634 005f5f75 74696d65 73363400 at64.__utimes64. │ │ │ │ + 0x0000a0f4 5f5f6675 74696d65 6e733634 005f5f66 __futimens64.__f │ │ │ │ + 0x0000a104 7574696d 65733634 005f5f6c 7574696d utimes64.__lutim │ │ │ │ + 0x0000a114 65733634 006d6b6e 6f640047 4c494243 es64.mknod.GLIBC │ │ │ │ + 0x0000a124 5f322e33 33005f5f 6c737461 7436345f _2.33.__lstat64_ │ │ │ │ + 0x0000a134 74696d65 3634006d 656d7365 74006d65 time64.memset.me │ │ │ │ + 0x0000a144 6d6d6f76 65006d65 6d637079 0062636d mmove.memcpy.bcm │ │ │ │ + 0x0000a154 70006d65 6d636d70 006c6f67 00474c49 p.memcmp.log.GLI │ │ │ │ + 0x0000a164 42435f32 2e323900 6c69626d 2e736f2e BC_2.29.libm.so. │ │ │ │ + 0x0000a174 36006174 616e6866 0061636f 73007369 6.atanhf.acos.si │ │ │ │ + 0x0000a184 6e680073 696e6600 6c6f6731 70660063 nh.sinf.log1pf.c │ │ │ │ + 0x0000a194 6f736866 00657870 6d316600 65787066 oshf.expm1f.expf │ │ │ │ + 0x0000a1a4 00474c49 42435f32 2e323700 6173696e .GLIBC_2.27.asin │ │ │ │ + 0x0000a1b4 68660063 65696c00 61636f73 68006163 hf.ceil.acosh.ac │ │ │ │ + 0x0000a1c4 6f736600 74616e68 66006578 70007369 osf.tanhf.exp.si │ │ │ │ + 0x0000a1d4 6e636f73 00706f77 66006c6f 67317000 ncos.powf.log1p. │ │ │ │ + 0x0000a1e4 73696e00 6173696e 68006173 696e6600 sin.asinh.asinf. │ │ │ │ + 0x0000a1f4 73696e68 66007461 6e680074 616e6600 sinhf.tanh.tanf. │ │ │ │ + 0x0000a204 706f7700 73696e63 6f736600 6c6f6766 pow.sincosf.logf │ │ │ │ + 0x0000a214 0074616e 00657870 6d310061 73696e00 .tan.expm1.asin. │ │ │ │ + 0x0000a224 6c6f6732 006c6465 78700061 74616e00 log2.ldexp.atan. │ │ │ │ + 0x0000a234 636f7300 636f7368 00617461 6e680063 cos.cosh.atanh.c │ │ │ │ + 0x0000a244 6f736600 6174616e 66006677 72697465 osf.atanf.fwrite │ │ │ │ + 0x0000a254 0071736f 72740061 636f7368 66005f5f .qsort.acoshf.__ │ │ │ │ + 0x0000a264 61737365 72745f66 61696c00 5f49544d assert_fail._ITM │ │ │ │ + 0x0000a274 5f726567 69737465 72544d43 6c6f6e65 _registerTMClone │ │ │ │ + 0x0000a284 5461626c 65005f49 544d5f64 65726567 Table._ITM_dereg │ │ │ │ + 0x0000a294 69737465 72544d43 6c6f6e65 5461626c isterTMCloneTabl │ │ │ │ + 0x0000a2a4 65006666 695f7479 70655f66 6c6f6174 e.ffi_type_float │ │ │ │ + 0x0000a2b4 00666669 5f747970 655f7369 6e743634 .ffi_type_sint64 │ │ │ │ + 0x0000a2c4 005f5f67 6d6f6e5f 73746172 745f5f00 .__gmon_start__. │ │ │ │ + 0x0000a2d4 6666695f 74797065 5f706f69 6e746572 ffi_type_pointer │ │ │ │ + 0x0000a2e4 00666669 5f747970 655f646f 75626c65 .ffi_type_double │ │ │ │ + 0x0000a2f4 00726169 73650061 626f7274 005f5f6c .raise.abort.__l │ │ │ │ + 0x0000a304 6f63616c 74696d65 36345f72 006d656d ocaltime64_r.mem │ │ │ │ + 0x0000a314 63687200 706f7369 785f7370 61776e5f chr.posix_spawn_ │ │ │ │ 0x0000a324 66696c65 5f616374 696f6e73 5f616464 file_actions_add │ │ │ │ 0x0000a334 63686469 725f6e70 00676574 70676964 chdir_np.getpgid │ │ │ │ 0x0000a344 006b696c 6c706700 70697065 00737973 .killpg.pipe.sys │ │ │ │ 0x0000a354 636f6e66 00636c6f 73650077 61697470 conf.close.waitp │ │ │ │ 0x0000a364 6964006b 696c6c00 77726974 65005f5f id.kill.write.__ │ │ │ │ 0x0000a374 6572726e 6f5f6c6f 63617469 6f6e0064 errno_location.d │ │ │ │ 0x0000a384 75703200 5f657869 7400706f 7369785f up2._exit.posix_ │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.plt {} │ │ │ │ @@ -51,20 +51,20 @@ │ │ │ │ ldr pc, [ip, #2152]! @ 0x868 │ │ │ │ │ │ │ │ 0000b6c4 : │ │ │ │ add ip, pc, #74448896 @ 0x4700000 │ │ │ │ add ip, ip, #454656 @ 0x6f000 │ │ │ │ ldr pc, [ip, #2144]! @ 0x860 │ │ │ │ │ │ │ │ -0000b6d0 : │ │ │ │ +0000b6d0 : │ │ │ │ add ip, pc, #74448896 @ 0x4700000 │ │ │ │ add ip, ip, #454656 @ 0x6f000 │ │ │ │ ldr pc, [ip, #2136]! @ 0x858 │ │ │ │ │ │ │ │ -0000b6dc : │ │ │ │ +0000b6dc : │ │ │ │ add ip, pc, #74448896 @ 0x4700000 │ │ │ │ add ip, ip, #454656 @ 0x6f000 │ │ │ │ ldr pc, [ip, #2128]! @ 0x850 │ │ │ │ │ │ │ │ 0000b6e8 : │ │ │ │ add ip, pc, #74448896 @ 0x4700000 │ │ │ │ add ip, ip, #454656 @ 0x6f000 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -33,15 +33,15 @@ │ │ │ │ cmp sl, r4 │ │ │ │ beq c484 <__cxa_atexit@plt+0xa0> │ │ │ │ ands r2, r5, #1 │ │ │ │ bne c450 <__cxa_atexit@plt+0x6c> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ lsr r5, r5, #1 │ │ │ │ cmp sl, r4 │ │ │ │ bne c460 <__cxa_atexit@plt+0x7c> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp sl, #0 │ │ │ │ beq c484 <__cxa_atexit@plt+0xa0> │ │ │ │ @@ -111,15 +111,15 @@ │ │ │ │ ldrb r0, [r8, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq c5c8 <__cxa_atexit@plt+0x1e4> │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 3fb080 <__cxa_atexit@plt+0x3eec9c> │ │ │ │ + bl 3fb0d8 <__cxa_atexit@plt+0x3eecf4> │ │ │ │ ldr r0, [r8, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b c4fc <__cxa_atexit@plt+0x118> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -131,15 +131,15 @@ │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ bne c80c <__cxa_atexit@plt+0x428> │ │ │ │ mov r0, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 3fb088 <__cxa_atexit@plt+0x3eeca4> │ │ │ │ + bl 3fb0e0 <__cxa_atexit@plt+0x3eecfc> │ │ │ │ ldr ip, [r8] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r8, #4] │ │ │ │ str r3, [r0] │ │ │ │ @@ -225,15 +225,15 @@ │ │ │ │ ldrb r0, [r8, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq c790 <__cxa_atexit@plt+0x3ac> │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 3fb080 <__cxa_atexit@plt+0x3eec9c> │ │ │ │ + bl 3fb0d8 <__cxa_atexit@plt+0x3eecf4> │ │ │ │ ldr r0, [r8, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b c6c4 <__cxa_atexit@plt+0x2e0> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -245,15 +245,15 @@ │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ bne c82c <__cxa_atexit@plt+0x448> │ │ │ │ mov r0, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 3fb088 <__cxa_atexit@plt+0x3eeca4> │ │ │ │ + bl 3fb0e0 <__cxa_atexit@plt+0x3eecfc> │ │ │ │ ldr ip, [r8] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r8, #4] │ │ │ │ str r3, [r0] │ │ │ │ @@ -269,32 +269,32 @@ │ │ │ │ b c6c4 <__cxa_atexit@plt+0x2e0> │ │ │ │ ldr r1, [pc, #72] @ c85c <__cxa_atexit@plt+0x478> │ │ │ │ movw r2, #467 @ 0x1d3 │ │ │ │ ldr r0, [pc, #68] @ c860 <__cxa_atexit@plt+0x47c> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ - bl 3fb098 <__cxa_atexit@plt+0x3eecb4> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ + bl 3fb0f0 <__cxa_atexit@plt+0x3eed0c> │ │ │ │ ldr r1, [pc, #48] @ c864 <__cxa_atexit@plt+0x480> │ │ │ │ movw r2, #467 @ 0x1d3 │ │ │ │ ldr r0, [pc, #44] @ c868 <__cxa_atexit@plt+0x484> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ ldrbteq lr, [r6], #-2804 @ 0xfffff50c │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ ldrbteq r1, [r7], #-496 @ 0xfffffe10 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ ldrbteq r1, [r7], #-40 @ 0xffffffd8 │ │ │ │ - ldreq r2, [sl], #-1668 @ 0xfffff97c │ │ │ │ - ldreq ip, [r9], #-3972 @ 0xfffff07c │ │ │ │ - ldreq r2, [sl], #-1636 @ 0xfffff99c │ │ │ │ - ldreq ip, [r9], #-3940 @ 0xfffff09c │ │ │ │ + ldreq r1, [sl], #-3260 @ 0xfffff344 │ │ │ │ + ldreq ip, [r9], #-1468 @ 0xfffffa44 │ │ │ │ + ldreq r1, [sl], #-3228 @ 0xfffff364 │ │ │ │ + ldreq ip, [r9], #-1436 @ 0xfffffa64 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, r2 │ │ │ │ ldr r9, [pc, #1348] @ cdc0 <__cxa_atexit@plt+0x9dc> │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r9, pc, r9 │ │ │ │ bcs c970 <__cxa_atexit@plt+0x58c> │ │ │ │ ldr sl, [pc, #1336] @ cdc4 <__cxa_atexit@plt+0x9e0> │ │ │ │ @@ -334,39 +334,39 @@ │ │ │ │ cmp r4, r5 │ │ │ │ beq c938 <__cxa_atexit@plt+0x554> │ │ │ │ ands r2, r7, #1 │ │ │ │ bne c904 <__cxa_atexit@plt+0x520> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, fp │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ lsr r7, r7, #1 │ │ │ │ cmp r4, r5 │ │ │ │ bne c914 <__cxa_atexit@plt+0x530> │ │ │ │ ldr r5, [sp, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrh r3, [r6, #-2] │ │ │ │ add r4, r1, r5, lsl #2 │ │ │ │ cmp r3, #0 │ │ │ │ beq ca30 <__cxa_atexit@plt+0x64c> │ │ │ │ ldr r1, [r6, #-12] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, r6, r1 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ bhi c8b0 <__cxa_atexit@plt+0x4cc> │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ add r6, r4, #8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r5, [r1, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq ca2c <__cxa_atexit@plt+0x648> │ │ │ │ mov r0, r6 │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ @@ -385,15 +385,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r0 │ │ │ │ ands r2, r4, #1 │ │ │ │ bne c9f8 <__cxa_atexit@plt+0x614> │ │ │ │ ldr r1, [r5] │ │ │ │ mov r0, fp │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ lsr r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ subs r7, r7, #1 │ │ │ │ bne c9e4 <__cxa_atexit@plt+0x600> │ │ │ │ ldr r5, [sp, #4] │ │ │ │ add r0, r8, r5, lsl #2 │ │ │ │ add sl, sl, #4 │ │ │ │ @@ -409,20 +409,20 @@ │ │ │ │ bhi c8b0 <__cxa_atexit@plt+0x4cc> │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ add r4, r4, #8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ b ca30 <__cxa_atexit@plt+0x64c> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldr r3, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r2, [r3, #-12] │ │ │ │ add r0, r4, #12 │ │ │ │ cmp r2, #0 │ │ │ │ beq cd84 <__cxa_atexit@plt+0x9a0> │ │ │ │ @@ -446,15 +446,15 @@ │ │ │ │ cmp r8, r4 │ │ │ │ beq caf8 <__cxa_atexit@plt+0x714> │ │ │ │ ands r2, r7, #1 │ │ │ │ bne cac4 <__cxa_atexit@plt+0x6e0> │ │ │ │ ldr r1, [r8] │ │ │ │ mov r0, fp │ │ │ │ add r8, r8, #4 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ lsr r7, r7, #1 │ │ │ │ cmp r8, r4 │ │ │ │ bne cad4 <__cxa_atexit@plt+0x6f0> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r4, r0, r3, lsl #2 │ │ │ │ b cbb8 <__cxa_atexit@plt+0x7d4> │ │ │ │ @@ -483,15 +483,15 @@ │ │ │ │ mov r7, ip │ │ │ │ mov r4, sl │ │ │ │ str ip, [sp, #4] │ │ │ │ ands r2, r5, #1 │ │ │ │ bne cb80 <__cxa_atexit@plt+0x79c> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ lsr r5, r5, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ subs r7, r7, #1 │ │ │ │ bne cb6c <__cxa_atexit@plt+0x788> │ │ │ │ ldr ip, [sp, #4] │ │ │ │ add sl, sl, ip, lsl #2 │ │ │ │ add r8, r8, #4 │ │ │ │ @@ -581,29 +581,29 @@ │ │ │ │ add r4, r0, r4, lsl #2 │ │ │ │ b cbb8 <__cxa_atexit@plt+0x7d4> │ │ │ │ ldrb r0, [fp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq cd20 <__cxa_atexit@plt+0x93c> │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 3fb080 <__cxa_atexit@plt+0x3eec9c> │ │ │ │ + bl 3fb0d8 <__cxa_atexit@plt+0x3eecf4> │ │ │ │ ldr r0, [fp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, #0 │ │ │ │ movw r1, #8191 @ 0x1fff │ │ │ │ ldr ip, [r0] │ │ │ │ b cc3c <__cxa_atexit@plt+0x858> │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl bec8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne cda4 <__cxa_atexit@plt+0x9c0> │ │ │ │ mov r0, #16 │ │ │ │ - bl 3fb088 <__cxa_atexit@plt+0x3eeca4> │ │ │ │ + bl 3fb0e0 <__cxa_atexit@plt+0x3eecfc> │ │ │ │ ldr ip, [fp] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [fp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [fp, #4] │ │ │ │ str r3, [r0] │ │ │ │ @@ -619,31 +619,31 @@ │ │ │ │ b cc3c <__cxa_atexit@plt+0x858> │ │ │ │ ldr r7, [r3, #-20] @ 0xffffffec │ │ │ │ and r3, r7, #31 │ │ │ │ lsr r7, r7, #5 │ │ │ │ b caa4 <__cxa_atexit@plt+0x6c0> │ │ │ │ ldr r0, [pc, #56] @ cdd4 <__cxa_atexit@plt+0x9f0> │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ - bl 3fb098 <__cxa_atexit@plt+0x3eecb4> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ + bl 3fb0f0 <__cxa_atexit@plt+0x3eed0c> │ │ │ │ ldr r1, [pc, #44] @ cdd8 <__cxa_atexit@plt+0x9f4> │ │ │ │ movw r2, #467 @ 0x1d3 │ │ │ │ ldr r0, [pc, #40] @ cddc <__cxa_atexit@plt+0x9f8> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ ldrbteq lr, [r6], #-1660 @ 0xfffff984 │ │ │ │ - strteq fp, [lr], #-446 @ 0xfffffe42 │ │ │ │ + strteq sl, [lr], #-1982 @ 0xfffff842 │ │ │ │ ldrbteq r0, [r7], #-3588 @ 0xfffff1fc │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - ldreq r2, [sl], #-352 @ 0xfffffea0 │ │ │ │ - ldreq r2, [sl], #-236 @ 0xffffff14 │ │ │ │ - ldreq ip, [r9], #-2540 @ 0xfffff614 │ │ │ │ + ldreq r1, [sl], #-1944 @ 0xfffff868 │ │ │ │ + ldreq r1, [sl], #-1828 @ 0xfffff8dc │ │ │ │ + ldreq ip, [r9], #-36 @ 0xffffffdc │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ ldr fp, [pc, #2668] @ d85c <__cxa_atexit@plt+0x1478> │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r3, [pc, #2664] @ d860 <__cxa_atexit@plt+0x147c> │ │ │ │ add fp, pc, fp │ │ │ │ mov r7, r1 │ │ │ │ @@ -696,23 +696,23 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bhi d6f8 <__cxa_atexit@plt+0x1314> │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb0a0 <__cxa_atexit@plt+0x3eecbc> │ │ │ │ + bl 3fb0f8 <__cxa_atexit@plt+0x3eed14> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ ands r7, r3, #2 │ │ │ │ bne d00c <__cxa_atexit@plt+0xc28> │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne d124 <__cxa_atexit@plt+0xd40> │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -834,15 +834,15 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r2, r4, #4 │ │ │ │ dmb ish │ │ │ │ ldr r7, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ubfx r3, r7, #0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, #0 │ │ │ │ beq cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ tst r3, #2 │ │ │ │ @@ -880,58 +880,58 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r1, [r3, #12] │ │ │ │ ldr r3, [r2] │ │ │ │ add r3, r3, r1, lsr #2 │ │ │ │ str r3, [r2] │ │ │ │ b d04c <__cxa_atexit@plt+0xc68> │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb0a0 <__cxa_atexit@plt+0x3eecbc> │ │ │ │ + bl 3fb0f8 <__cxa_atexit@plt+0x3eed14> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [sp, #20] │ │ │ │ movne sl, #0 │ │ │ │ beq cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r1, [r4, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp sl, r3 │ │ │ │ bcc d1c8 <__cxa_atexit@plt+0xde4> │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne sl, r4, #8 │ │ │ │ movne r7, #0 │ │ │ │ beq cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r1, [sl] │ │ │ │ dmb ish │ │ │ │ mov r2, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r7, #1 │ │ │ │ add sl, sl, #4 │ │ │ │ cmp r3, r7 │ │ │ │ bhi d204 <__cxa_atexit@plt+0xe20> │ │ │ │ b cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb0a8 <__cxa_atexit@plt+0x3eecc4> │ │ │ │ + bl 3fb100 <__cxa_atexit@plt+0x3eed1c> │ │ │ │ b cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ ldrh r0, [r7, #-8] │ │ │ │ ldrh r3, [r7, #-6] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ add r0, r0, r3 │ │ │ │ add r0, r0, #1 │ │ │ │ add r0, r4, r0, lsl #2 │ │ │ │ - bl 3fb0b0 <__cxa_atexit@plt+0x3eeccc> │ │ │ │ + bl 3fb108 <__cxa_atexit@plt+0x3eed24> │ │ │ │ cmp r0, #0 │ │ │ │ bne d6b0 <__cxa_atexit@plt+0x12cc> │ │ │ │ mov r5, #0 │ │ │ │ b cf0c <__cxa_atexit@plt+0xb28> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r2] │ │ │ │ @@ -939,106 +939,106 @@ │ │ │ │ bne d290 <__cxa_atexit@plt+0xeac> │ │ │ │ strex r1, r6, [r2] │ │ │ │ cmp r1, #0 │ │ │ │ bne d278 <__cxa_atexit@plt+0xe94> │ │ │ │ dmb ish │ │ │ │ b cf44 <__cxa_atexit@plt+0xb60> │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb0b8 <__cxa_atexit@plt+0x3eecd4> │ │ │ │ + bl 3fb110 <__cxa_atexit@plt+0x3eed2c> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ b cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb0b8 <__cxa_atexit@plt+0x3eecd4> │ │ │ │ + bl 3fb110 <__cxa_atexit@plt+0x3eed2c> │ │ │ │ b cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb0a0 <__cxa_atexit@plt+0x3eecbc> │ │ │ │ + bl 3fb0f8 <__cxa_atexit@plt+0x3eed14> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ b cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb0a0 <__cxa_atexit@plt+0x3eecbc> │ │ │ │ + bl 3fb0f8 <__cxa_atexit@plt+0x3eed14> │ │ │ │ b cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ b cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ add r2, r4, #12 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ b cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb0b8 <__cxa_atexit@plt+0x3eecd4> │ │ │ │ + bl 3fb110 <__cxa_atexit@plt+0x3eed2c> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ add r2, r4, #4 │ │ │ │ mov sl, r7 │ │ │ │ str r4, [sp, #20] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldrh r2, [sl, #-8] │ │ │ │ cmp r2, r4 │ │ │ │ bhi d368 <__cxa_atexit@plt+0xf84> │ │ │ │ b d1e8 <__cxa_atexit@plt+0xe04> │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb0b8 <__cxa_atexit@plt+0x3eecd4> │ │ │ │ + bl 3fb110 <__cxa_atexit@plt+0x3eed2c> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ b cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb0c0 <__cxa_atexit@plt+0x3eecdc> │ │ │ │ + bl 3fb118 <__cxa_atexit@plt+0x3eed34> │ │ │ │ b cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, r4, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ bl c86c <__cxa_atexit@plt+0x488> │ │ │ │ b cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b cedc <__cxa_atexit@plt+0xaf8> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb0c8 <__cxa_atexit@plt+0x3eece4> │ │ │ │ + bl 3fb120 <__cxa_atexit@plt+0x3eed3c> │ │ │ │ b cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r3, [pc, #1148] @ d894 <__cxa_atexit@plt+0x14b0> │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r2, #9]! │ │ │ │ ldrb ip, [r3] │ │ │ │ dmb ish │ │ │ │ @@ -1059,178 +1059,178 @@ │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ bl c86c <__cxa_atexit@plt+0x488> │ │ │ │ b cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ b cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ mov r2, r4 │ │ │ │ mov sl, r7 │ │ │ │ str r4, [sp, #20] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldrh r1, [sl, #-8] │ │ │ │ uxth r2, r4 │ │ │ │ cmp r1, r2 │ │ │ │ bhi d4b8 <__cxa_atexit@plt+0x10d4> │ │ │ │ b d1e8 <__cxa_atexit@plt+0xe04> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ b cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #16 │ │ │ │ mov r0, r8 │ │ │ │ bl c3f0 <__cxa_atexit@plt+0xc> │ │ │ │ b cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldrh r3, [r4, #6] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ bl c3f0 <__cxa_atexit@plt+0xc> │ │ │ │ b cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r1, r4, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ bl c86c <__cxa_atexit@plt+0x488> │ │ │ │ b cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq cef4 <__cxa_atexit@plt+0xb10> │ │ │ │ ldr r7, [r4, #4] │ │ │ │ b d110 <__cxa_atexit@plt+0xd2c> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r2, r4, #16 │ │ │ │ b cedc <__cxa_atexit@plt+0xaf8> │ │ │ │ ldrh r2, [r7, #-8] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ orrs r3, r2, r3 │ │ │ │ beq d268 <__cxa_atexit@plt+0xe84> │ │ │ │ ldrh r0, [r7, #-6] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ add r0, r4, r0, lsl #2 │ │ │ │ - bl 3fb0b0 <__cxa_atexit@plt+0x3eeccc> │ │ │ │ + bl 3fb108 <__cxa_atexit@plt+0x3eed24> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq d268 <__cxa_atexit@plt+0xe84> │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb0a0 <__cxa_atexit@plt+0x3eecbc> │ │ │ │ + bl 3fb0f8 <__cxa_atexit@plt+0x3eed14> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq d268 <__cxa_atexit@plt+0xe84> │ │ │ │ mov sl, #0 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldrh r2, [r7, #-8] │ │ │ │ uxth r3, sl │ │ │ │ cmp r2, r3 │ │ │ │ bhi d62c <__cxa_atexit@plt+0x1248> │ │ │ │ b d268 <__cxa_atexit@plt+0xe84> │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq d268 <__cxa_atexit@plt+0xe84> │ │ │ │ add r0, r4, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 3fb0b0 <__cxa_atexit@plt+0x3eeccc> │ │ │ │ + bl 3fb108 <__cxa_atexit@plt+0x3eed24> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq d268 <__cxa_atexit@plt+0xe84> │ │ │ │ mov r0, r8 │ │ │ │ - bl 3fb0b8 <__cxa_atexit@plt+0x3eecd4> │ │ │ │ + bl 3fb110 <__cxa_atexit@plt+0x3eed2c> │ │ │ │ b d268 <__cxa_atexit@plt+0xe84> │ │ │ │ add r0, r4, #8 │ │ │ │ ldr r9, [sp, #12] │ │ │ │ - bl 3fb0b0 <__cxa_atexit@plt+0x3eeccc> │ │ │ │ + bl 3fb108 <__cxa_atexit@plt+0x3eed24> │ │ │ │ cmp r0, #0 │ │ │ │ beq d268 <__cxa_atexit@plt+0xe84> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r8 │ │ │ │ add r2, r4, #4 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ b d268 <__cxa_atexit@plt+0xe84> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq d268 <__cxa_atexit@plt+0xe84> │ │ │ │ mov sl, #0 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ ldrh r2, [r7, #-8] │ │ │ │ uxth r3, sl │ │ │ │ cmp r2, r3 │ │ │ │ bhi d6c0 <__cxa_atexit@plt+0x12dc> │ │ │ │ b d268 <__cxa_atexit@plt+0xe84> │ │ │ │ ldr r0, [pc, #424] @ d898 <__cxa_atexit@plt+0x14b4> │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ ldr r0, [pc, #412] @ d89c <__cxa_atexit@plt+0x14b8> │ │ │ │ mov r2, r4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ ldr r3, [pc, #396] @ d8a0 <__cxa_atexit@plt+0x14bc> │ │ │ │ ldr r2, [fp, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, r2 │ │ │ │ beq d714 <__cxa_atexit@plt+0x1330> │ │ │ │ mov r7, r4 │ │ │ │ b ce24 <__cxa_atexit@plt+0xa40> │ │ │ │ @@ -1242,15 +1242,15 @@ │ │ │ │ mov r7, r4 │ │ │ │ b ce24 <__cxa_atexit@plt+0xa40> │ │ │ │ tst r2, #4 │ │ │ │ bne cf44 <__cxa_atexit@plt+0xb60> │ │ │ │ ldr r0, [pc, #336] @ d8a4 <__cxa_atexit@plt+0x14c0> │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r5, [r5, #8] │ │ │ │ ldr r3, [r5] │ │ │ │ movw r5, #8160 @ 0x1fe0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -1300,52 +1300,52 @@ │ │ │ │ b d7b0 <__cxa_atexit@plt+0x13cc> │ │ │ │ ldr r1, [pc, #132] @ d8b4 <__cxa_atexit@plt+0x14d0> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #128] @ d8b8 <__cxa_atexit@plt+0x14d4> │ │ │ │ movw r2, #1745 @ 0x6d1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ ldr r1, [pc, #112] @ d8bc <__cxa_atexit@plt+0x14d8> │ │ │ │ movw r2, #1755 @ 0x6db │ │ │ │ ldr r0, [pc, #108] @ d8c0 <__cxa_atexit@plt+0x14dc> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ ldrbteq lr, [r6], #-260 @ 0xfffffefc │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - strteq sl, [lr], #-3188 @ 0xfffff38c │ │ │ │ + strteq sl, [lr], #-628 @ 0xfffffd8c │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - strteq sl, [lr], #-2972 @ 0xfffff464 │ │ │ │ + strteq sl, [lr], #-412 @ 0xfffffe64 │ │ │ │ ldrbteq r0, [r7], #-1420 @ 0xfffffa74 │ │ │ │ ldrbteq fp, [r5], #-3856 @ 0xfffff0f0 │ │ │ │ ldrbteq r0, [r7], #-1500 @ 0xfffffa24 │ │ │ │ ldrbteq r0, [r7], #-1464 @ 0xfffffa48 │ │ │ │ ldrbteq r0, [r7], #-1388 @ 0xfffffa94 │ │ │ │ ldrbteq r0, [r7], #-1360 @ 0xfffffab0 │ │ │ │ ldrbteq r0, [r7], #-1016 @ 0xfffffc08 │ │ │ │ ldrbteq fp, [r5], #-3504 @ 0xfffff250 │ │ │ │ ldrbteq r0, [r7], #-952 @ 0xfffffc48 │ │ │ │ ldrbteq fp, [r5], #-2776 @ 0xfffff528 │ │ │ │ - ldreq r1, [sl], #-2112 @ 0xfffff7c0 │ │ │ │ - ldreq r1, [sl], #-2180 @ 0xfffff77c │ │ │ │ + ldreq r0, [sl], #-3704 @ 0xfffff188 │ │ │ │ + ldreq r0, [sl], #-3772 @ 0xfffff144 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - ldreq r1, [sl], #-2060 @ 0xfffff7f4 │ │ │ │ + ldreq r0, [sl], #-3652 @ 0xfffff1bc │ │ │ │ ldrbteq pc, [r6], #-3624 @ 0xfffff1d8 @ │ │ │ │ ldrbteq pc, [r6], #-3596 @ 0xfffff1f4 @ │ │ │ │ ldrbteq pc, [r6], #-3540 @ 0xfffff22c @ │ │ │ │ - ldreq r1, [sl], #-1640 @ 0xfffff998 │ │ │ │ - ldreq fp, [r9], #-3944 @ 0xfffff098 │ │ │ │ - ldreq r1, [sl], #-1616 @ 0xfffff9b0 │ │ │ │ - ldreq fp, [r9], #-3952 @ 0xfffff090 │ │ │ │ + ldreq r0, [sl], #-3232 @ 0xfffff360 │ │ │ │ + ldreq fp, [r9], #-1440 @ 0xfffffa60 │ │ │ │ + ldreq r0, [sl], #-3208 @ 0xfffff378 │ │ │ │ + ldreq fp, [r9], #-1448 @ 0xfffffa58 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #28 │ │ │ │ - bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ + bl 3fb128 <__cxa_atexit@plt+0x3eed44> │ │ │ │ ldr r3, [r9] │ │ │ │ ldr r2, [r9, #4] │ │ │ │ orrs r1, r3, r2 │ │ │ │ beq dac8 <__cxa_atexit@plt+0x16e4> │ │ │ │ ldr r5, [pc, #944] @ dca0 <__cxa_atexit@plt+0x18bc> │ │ │ │ movw r6, #52429 @ 0xcccd │ │ │ │ movt r6, #52428 @ 0xcccc │ │ │ │ @@ -1377,15 +1377,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ bl bec8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne dbfc <__cxa_atexit@plt+0x1818> │ │ │ │ mov r0, fp │ │ │ │ - bl 3fb0d8 <__cxa_atexit@plt+0x3eecf4> │ │ │ │ + bl 3fb130 <__cxa_atexit@plt+0x3eed4c> │ │ │ │ mov r0, r5 │ │ │ │ bl bed4 │ │ │ │ cmp r0, #0 │ │ │ │ bne dbe4 <__cxa_atexit@plt+0x1800> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -1480,15 +1480,15 @@ │ │ │ │ add r3, sl, r7, lsl #2 │ │ │ │ add sl, r3, #12 │ │ │ │ ldr r1, [sl], #4 │ │ │ │ dmb ish │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ - bl 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ + bl 3fb0d0 <__cxa_atexit@plt+0x3eecec> │ │ │ │ cmp fp, r7 │ │ │ │ bhi dafc <__cxa_atexit@plt+0x1718> │ │ │ │ b dab4 <__cxa_atexit@plt+0x16d0> │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl cde0 <__cxa_atexit@plt+0x9fc> │ │ │ │ @@ -1513,53 +1513,53 @@ │ │ │ │ ldr fp, [pc, #296] @ dca8 <__cxa_atexit@plt+0x18c4> │ │ │ │ add fp, pc, fp │ │ │ │ mov r0, fp │ │ │ │ bl bec8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne dc58 <__cxa_atexit@plt+0x1874> │ │ │ │ mov r0, r7 │ │ │ │ - bl 3fb0d8 <__cxa_atexit@plt+0x3eecf4> │ │ │ │ + bl 3fb130 <__cxa_atexit@plt+0x3eed4c> │ │ │ │ mov r0, fp │ │ │ │ bl bed4 │ │ │ │ cmp r0, #0 │ │ │ │ beq dab4 <__cxa_atexit@plt+0x16d0> │ │ │ │ ldr r1, [pc, #252] @ dcac <__cxa_atexit@plt+0x18c8> │ │ │ │ movw r2, #1841 @ 0x731 │ │ │ │ ldr r0, [pc, #248] @ dcb0 <__cxa_atexit@plt+0x18cc> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ and r1, r3, #3 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ b da9c <__cxa_atexit@plt+0x16b8> │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 3fb0a8 <__cxa_atexit@plt+0x3eecc4> │ │ │ │ + bl 3fb100 <__cxa_atexit@plt+0x3eed1c> │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b daec <__cxa_atexit@plt+0x1708> │ │ │ │ ldr r1, [pc, #200] @ dcb4 <__cxa_atexit@plt+0x18d0> │ │ │ │ movw r2, #885 @ 0x375 │ │ │ │ ldr r0, [pc, #196] @ dcb8 <__cxa_atexit@plt+0x18d4> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ ldr r1, [pc, #184] @ dcbc <__cxa_atexit@plt+0x18d8> │ │ │ │ movw r2, #883 @ 0x373 │ │ │ │ ldr r0, [pc, #180] @ dcc0 <__cxa_atexit@plt+0x18dc> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ mov r0, r3 │ │ │ │ add lr, sp, #16 │ │ │ │ b da78 <__cxa_atexit@plt+0x1694> │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3fb0e0 <__cxa_atexit@plt+0x3eecfc> │ │ │ │ + b 3fb138 <__cxa_atexit@plt+0x3eed54> │ │ │ │ add r2, r7, #1 │ │ │ │ movw r0, #52429 @ 0xcccd │ │ │ │ movt r0, #52428 @ 0xcccc │ │ │ │ umull ip, r0, r0, r2 │ │ │ │ bic ip, r0, #3 │ │ │ │ add r0, ip, r0, lsr #2 │ │ │ │ sub r2, r2, r0 │ │ │ │ @@ -1567,42 +1567,42 @@ │ │ │ │ bne da5c <__cxa_atexit@plt+0x1678> │ │ │ │ b dbc4 <__cxa_atexit@plt+0x17e0> │ │ │ │ ldr r1, [pc, #100] @ dcc4 <__cxa_atexit@plt+0x18e0> │ │ │ │ movw r2, #1839 @ 0x72f │ │ │ │ ldr r0, [pc, #96] @ dcc8 <__cxa_atexit@plt+0x18e4> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ ldr r1, [pc, #84] @ dccc <__cxa_atexit@plt+0x18e8> │ │ │ │ movw r2, #1837 @ 0x72d │ │ │ │ ldr r0, [pc, #80] @ dcd0 <__cxa_atexit@plt+0x18ec> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ ldr r1, [pc, #68] @ dcd4 <__cxa_atexit@plt+0x18f0> │ │ │ │ movw r2, #1832 @ 0x728 │ │ │ │ ldr r0, [pc, #64] @ dcd8 <__cxa_atexit@plt+0x18f4> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ ldrbteq pc, [r6], #-3496 @ 0xfffff258 @ │ │ │ │ ldrbteq pc, [r6], #-3312 @ 0xfffff310 @ │ │ │ │ ldrbteq pc, [r6], #-2856 @ 0xfffff4d8 @ │ │ │ │ - ldreq r1, [sl], #-748 @ 0xfffffd14 │ │ │ │ - ldreq fp, [r9], #-3084 @ 0xfffff3f4 │ │ │ │ - ldreq r1, [sl], #-688 @ 0xfffffd50 │ │ │ │ - ldreq fp, [r9], #-3024 @ 0xfffff430 │ │ │ │ - ldreq r1, [sl], #-664 @ 0xfffffd68 │ │ │ │ - ldreq fp, [r9], #-2968 @ 0xfffff468 │ │ │ │ - ldreq r1, [sl], #-572 @ 0xfffffdc4 │ │ │ │ - ldreq fp, [r9], #-2876 @ 0xfffff4c4 │ │ │ │ - ldreq r1, [sl], #-548 @ 0xfffffddc │ │ │ │ - ldreq fp, [r9], #-2884 @ 0xfffff4bc │ │ │ │ - ldreq r1, [sl], #-524 @ 0xfffffdf4 │ │ │ │ - ldreq fp, [r9], #-2828 @ 0xfffff4f4 │ │ │ │ + ldreq r0, [sl], #-2340 @ 0xfffff6dc │ │ │ │ + ldreq fp, [r9], #-580 @ 0xfffffdbc │ │ │ │ + ldreq r0, [sl], #-2280 @ 0xfffff718 │ │ │ │ + ldreq fp, [r9], #-520 @ 0xfffffdf8 │ │ │ │ + ldreq r0, [sl], #-2256 @ 0xfffff730 │ │ │ │ + ldreq fp, [r9], #-464 @ 0xfffffe30 │ │ │ │ + ldreq r0, [sl], #-2164 @ 0xfffff78c │ │ │ │ + ldreq fp, [r9], #-372 @ 0xfffffe8c │ │ │ │ + ldreq r0, [sl], #-2140 @ 0xfffff7a4 │ │ │ │ + ldreq fp, [r9], #-380 @ 0xfffffe84 │ │ │ │ + ldreq r0, [sl], #-2116 @ 0xfffff7bc │ │ │ │ + ldreq fp, [r9], #-324 @ 0xfffffebc │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr sl, [pc, #720] @ dfb8 <__cxa_atexit@plt+0x1bd4> │ │ │ │ sub sp, sp, #32 │ │ │ │ add sl, pc, sl │ │ │ │ ldr fp, [sl, #20] │ │ │ │ cmp fp, #0 │ │ │ │ beq ded8 <__cxa_atexit@plt+0x1af4> │ │ │ │ @@ -1728,15 +1728,15 @@ │ │ │ │ bne dd30 <__cxa_atexit@plt+0x194c> │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r5, [sp, #4] │ │ │ │ cmp r7, #0 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bne def8 <__cxa_atexit@plt+0x1b14> │ │ │ │ - bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ + bl 3fb140 <__cxa_atexit@plt+0x3eed5c> │ │ │ │ b dec4 <__cxa_atexit@plt+0x1ae0> │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ mov r2, #20 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ ldrb r2, [r1] │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ @@ -2098,15 +2098,15 @@ │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #8 │ │ │ │ b e32c <__cxa_atexit@plt+0x1f48> │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ - bl 3fb0f0 <__cxa_atexit@plt+0x3eed0c> │ │ │ │ + bl 3fb148 <__cxa_atexit@plt+0x3eed64> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq eba0 <__cxa_atexit@plt+0x27bc> │ │ │ │ ldr r2, [pc, #2120] @ ed1c <__cxa_atexit@plt+0x2938> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2130,15 +2130,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b e32c <__cxa_atexit@plt+0x1f48> │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fb0f0 <__cxa_atexit@plt+0x3eed0c> │ │ │ │ + bl 3fb148 <__cxa_atexit@plt+0x3eed64> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq eb04 <__cxa_atexit@plt+0x2720> │ │ │ │ ldr r2, [pc, #2000] @ ed24 <__cxa_atexit@plt+0x2940> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2277,15 +2277,15 @@ │ │ │ │ add r6, r5, #12 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl fb2c <__cxa_atexit@plt+0x3748> │ │ │ │ b e32c <__cxa_atexit@plt+0x1f48> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r0, r5, #16 │ │ │ │ add r1, r0, r1, lsl #2 │ │ │ │ - bl 3fb0f8 <__cxa_atexit@plt+0x3eed14> │ │ │ │ + bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ ldr r6, [r5, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ b e32c <__cxa_atexit@plt+0x1f48> │ │ │ │ ldr r2, [pc, #1452] @ ed4c <__cxa_atexit@plt+0x2968> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2] │ │ │ │ @@ -2298,15 +2298,15 @@ │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ add r2, r6, r2 │ │ │ │ add r6, r5, #16 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl fb2c <__cxa_atexit@plt+0x3748> │ │ │ │ b e32c <__cxa_atexit@plt+0x1f48> │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fb100 <__cxa_atexit@plt+0x3eed1c> │ │ │ │ + bl 3fb158 <__cxa_atexit@plt+0x3eed74> │ │ │ │ mov r6, r0 │ │ │ │ b e32c <__cxa_atexit@plt+0x1f48> │ │ │ │ add r0, r5, #4 │ │ │ │ bl fb2c <__cxa_atexit@plt+0x3748> │ │ │ │ add r0, r5, #8 │ │ │ │ bl fb2c <__cxa_atexit@plt+0x3748> │ │ │ │ add r0, r5, #12 │ │ │ │ @@ -2316,15 +2316,15 @@ │ │ │ │ b e32c <__cxa_atexit@plt+0x1f48> │ │ │ │ add r0, r5, #12 │ │ │ │ add r6, r5, #16 │ │ │ │ bl fb2c <__cxa_atexit@plt+0x3748> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ add r1, r6, r1, lsl #2 │ │ │ │ - bl 3fb0f8 <__cxa_atexit@plt+0x3eed14> │ │ │ │ + bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r6, r6, r2, lsl #2 │ │ │ │ b e32c <__cxa_atexit@plt+0x1f48> │ │ │ │ mov r0, r5 │ │ │ │ bl dfcc <__cxa_atexit@plt+0x1be8> │ │ │ │ mov r6, r0 │ │ │ │ b e32c <__cxa_atexit@plt+0x1f48> │ │ │ │ @@ -2372,15 +2372,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b e32c <__cxa_atexit@plt+0x1f48> │ │ │ │ mov r0, r5 │ │ │ │ add r6, r5, #88 @ 0x58 │ │ │ │ - bl 3fb108 <__cxa_atexit@plt+0x3eed24> │ │ │ │ + bl 3fb160 <__cxa_atexit@plt+0x3eed7c> │ │ │ │ b e32c <__cxa_atexit@plt+0x1f48> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r3, r5, #4 │ │ │ │ ldrh r2, [r6, #-8] │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -2450,27 +2450,27 @@ │ │ │ │ b e33c <__cxa_atexit@plt+0x1f58> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r1, r5, #16 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ - bl 3fb0f8 <__cxa_atexit@plt+0x3eed14> │ │ │ │ + bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ ldr r6, [r5, #4] │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ add r6, r6, #4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb r2, [r5, #8] │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ strb r3, [r4, #45] @ 0x2d │ │ │ │ b e32c <__cxa_atexit@plt+0x1f48> │ │ │ │ mov r0, #1 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 3fb110 <__cxa_atexit@plt+0x3eed2c> │ │ │ │ + bl 3fb168 <__cxa_atexit@plt+0x3eed84> │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r1, [r0, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr ip, [r4, #36] @ 0x24 │ │ │ │ str r0, [ip, r2, lsl #2] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -2490,15 +2490,15 @@ │ │ │ │ str r3, [r7, #12] │ │ │ │ ldr r3, [lr, #136] @ 0x88 │ │ │ │ cmp r3, r7 │ │ │ │ beq eadc <__cxa_atexit@plt+0x26f8> │ │ │ │ add r1, r2, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, ip, r1, lsl #6 │ │ │ │ - bl 3fb118 <__cxa_atexit@plt+0x3eed34> │ │ │ │ + bl 3fb170 <__cxa_atexit@plt+0x3eed8c> │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #612] @ ed58 <__cxa_atexit@plt+0x2974> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2627,21 +2627,21 @@ │ │ │ │ add r0, r5, #8 │ │ │ │ add r6, r5, #12 │ │ │ │ bl fb2c <__cxa_atexit@plt+0x3748> │ │ │ │ b e32c <__cxa_atexit@plt+0x1f48> │ │ │ │ ldr r0, [pc, #128] @ ed78 <__cxa_atexit@plt+0x2994> │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ ldrbteq ip, [r6], #-3284 @ 0xfffff32c │ │ │ │ - strteq r9, [lr], #-2626 @ 0xfffff5be │ │ │ │ + strteq r9, [lr], #-66 @ 0xffffffbe │ │ │ │ ldrbteq lr, [r6], #-592 @ 0xfffffdb0 │ │ │ │ ldrbteq lr, [r6], #-444 @ 0xfffffe44 │ │ │ │ - @ instruction: 0xffffe044 │ │ │ │ - @ instruction: 0xffffe03c │ │ │ │ + @ instruction: 0xffffcd94 │ │ │ │ + @ instruction: 0xffffcd8c │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xffff2194 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xffff2184 │ │ │ │ ldrbteq sp, [r6], #-3996 @ 0xfffff064 │ │ │ │ ldrbteq sp, [r6], #-3956 @ 0xfffff08c │ │ │ │ ldrbteq sp, [r6], #-3908 @ 0xfffff0bc │ │ │ │ @@ -2658,15 +2658,15 @@ │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xffff1c08 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - ldreq r0, [sl], #-852 @ 0xfffffcac │ │ │ │ + ldreq pc, [r9], #-2444 @ 0xfffff674 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #396] @ ef20 <__cxa_atexit@plt+0x2b3c> │ │ │ │ bl 11d20 <__cxa_atexit@plt+0x593c> │ │ │ │ ldr r9, [r8, #8] │ │ │ │ @@ -2974,15 +2974,15 @@ │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #8 │ │ │ │ b f0dc <__cxa_atexit@plt+0x2cf8> │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ - bl 3fb120 <__cxa_atexit@plt+0x3eed3c> │ │ │ │ + bl 3fb178 <__cxa_atexit@plt+0x3eed94> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq f950 <__cxa_atexit@plt+0x356c> │ │ │ │ ldr r2, [pc, #2120] @ facc <__cxa_atexit@plt+0x36e8> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -3006,15 +3006,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b f0dc <__cxa_atexit@plt+0x2cf8> │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fb120 <__cxa_atexit@plt+0x3eed3c> │ │ │ │ + bl 3fb178 <__cxa_atexit@plt+0x3eed94> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq f8b4 <__cxa_atexit@plt+0x34d0> │ │ │ │ ldr r2, [pc, #2000] @ fad4 <__cxa_atexit@plt+0x36f0> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -3153,15 +3153,15 @@ │ │ │ │ add r6, r5, #12 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 11d20 <__cxa_atexit@plt+0x593c> │ │ │ │ b f0dc <__cxa_atexit@plt+0x2cf8> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r0, r5, #16 │ │ │ │ add r1, r0, r1, lsl #2 │ │ │ │ - bl 3fb128 <__cxa_atexit@plt+0x3eed44> │ │ │ │ + bl 3fb180 <__cxa_atexit@plt+0x3eed9c> │ │ │ │ ldr r6, [r5, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ b f0dc <__cxa_atexit@plt+0x2cf8> │ │ │ │ ldr r2, [pc, #1452] @ fafc <__cxa_atexit@plt+0x3718> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2] │ │ │ │ @@ -3174,15 +3174,15 @@ │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ add r2, r6, r2 │ │ │ │ add r6, r5, #16 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 11d20 <__cxa_atexit@plt+0x593c> │ │ │ │ b f0dc <__cxa_atexit@plt+0x2cf8> │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fb130 <__cxa_atexit@plt+0x3eed4c> │ │ │ │ + bl 3fb188 <__cxa_atexit@plt+0x3eeda4> │ │ │ │ mov r6, r0 │ │ │ │ b f0dc <__cxa_atexit@plt+0x2cf8> │ │ │ │ add r0, r5, #4 │ │ │ │ bl 11d20 <__cxa_atexit@plt+0x593c> │ │ │ │ add r0, r5, #8 │ │ │ │ bl 11d20 <__cxa_atexit@plt+0x593c> │ │ │ │ add r0, r5, #12 │ │ │ │ @@ -3192,15 +3192,15 @@ │ │ │ │ b f0dc <__cxa_atexit@plt+0x2cf8> │ │ │ │ add r0, r5, #12 │ │ │ │ add r6, r5, #16 │ │ │ │ bl 11d20 <__cxa_atexit@plt+0x593c> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ add r1, r6, r1, lsl #2 │ │ │ │ - bl 3fb128 <__cxa_atexit@plt+0x3eed44> │ │ │ │ + bl 3fb180 <__cxa_atexit@plt+0x3eed9c> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r6, r6, r2, lsl #2 │ │ │ │ b f0dc <__cxa_atexit@plt+0x2cf8> │ │ │ │ mov r0, r5 │ │ │ │ bl ed7c <__cxa_atexit@plt+0x2998> │ │ │ │ mov r6, r0 │ │ │ │ b f0dc <__cxa_atexit@plt+0x2cf8> │ │ │ │ @@ -3248,15 +3248,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b f0dc <__cxa_atexit@plt+0x2cf8> │ │ │ │ mov r0, r5 │ │ │ │ add r6, r5, #88 @ 0x58 │ │ │ │ - bl 3fb138 <__cxa_atexit@plt+0x3eed54> │ │ │ │ + bl 3fb190 <__cxa_atexit@plt+0x3eedac> │ │ │ │ b f0dc <__cxa_atexit@plt+0x2cf8> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r3, r5, #4 │ │ │ │ ldrh r2, [r6, #-8] │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -3326,27 +3326,27 @@ │ │ │ │ b f0ec <__cxa_atexit@plt+0x2d08> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r1, r5, #16 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ - bl 3fb128 <__cxa_atexit@plt+0x3eed44> │ │ │ │ + bl 3fb180 <__cxa_atexit@plt+0x3eed9c> │ │ │ │ ldr r6, [r5, #4] │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ add r6, r6, #4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb r2, [r5, #8] │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ strb r3, [r4, #45] @ 0x2d │ │ │ │ b f0dc <__cxa_atexit@plt+0x2cf8> │ │ │ │ mov r0, #1 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 3fb110 <__cxa_atexit@plt+0x3eed2c> │ │ │ │ + bl 3fb168 <__cxa_atexit@plt+0x3eed84> │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r1, [r0, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr ip, [r4, #36] @ 0x24 │ │ │ │ str r0, [ip, r2, lsl #2] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -3366,15 +3366,15 @@ │ │ │ │ str r3, [r7, #12] │ │ │ │ ldr r3, [lr, #136] @ 0x88 │ │ │ │ cmp r3, r7 │ │ │ │ beq f88c <__cxa_atexit@plt+0x34a8> │ │ │ │ add r1, r2, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, ip, r1, lsl #6 │ │ │ │ - bl 3fb118 <__cxa_atexit@plt+0x3eed34> │ │ │ │ + bl 3fb170 <__cxa_atexit@plt+0x3eed8c> │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #612] @ fb08 <__cxa_atexit@plt+0x3724> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -3503,21 +3503,21 @@ │ │ │ │ add r0, r5, #8 │ │ │ │ add r6, r5, #12 │ │ │ │ bl 11d20 <__cxa_atexit@plt+0x593c> │ │ │ │ b f0dc <__cxa_atexit@plt+0x2cf8> │ │ │ │ ldr r0, [pc, #128] @ fb28 <__cxa_atexit@plt+0x3744> │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ ldrbteq fp, [r6], #-3876 @ 0xfffff0dc │ │ │ │ - strteq r8, [lr], #-3688 @ 0xfffff198 │ │ │ │ + strteq r8, [lr], #-1128 @ 0xfffffb98 │ │ │ │ ldrbteq sp, [r6], #-1184 @ 0xfffffb60 │ │ │ │ ldrbteq sp, [r6], #-1036 @ 0xfffffbf4 │ │ │ │ - @ instruction: 0xffffe044 │ │ │ │ - @ instruction: 0xffffe03c │ │ │ │ + @ instruction: 0xffffcd94 │ │ │ │ + @ instruction: 0xffffcd8c │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xffff2194 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xffff2184 │ │ │ │ ldrbteq sp, [r6], #-492 @ 0xfffffe14 │ │ │ │ ldrbteq sp, [r6], #-452 @ 0xfffffe3c │ │ │ │ ldrbteq sp, [r6], #-404 @ 0xfffffe6c │ │ │ │ @@ -3534,15 +3534,15 @@ │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xffff1c08 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - ldreq pc, [r9], #-1444 @ 0xfffffa5c │ │ │ │ + ldreq lr, [r9], #-3036 @ 0xfffff424 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [pc, #3980] @ 10ac8 <__cxa_atexit@plt+0x46e4> │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r2, [pc, #3968] @ 10acc <__cxa_atexit@plt+0x46e8> │ │ │ │ @@ -3630,15 +3630,15 @@ │ │ │ │ str r9, [r0, #4] │ │ │ │ str fp, [r3] │ │ │ │ str r6, [r5] │ │ │ │ b 1012c <__cxa_atexit@plt+0x3d48> │ │ │ │ ldr r5, [pc, #3632] @ 10ad4 <__cxa_atexit@plt+0x46f0> │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ ldr lr, [pc, #3732] @ 10b48 <__cxa_atexit@plt+0x4764> │ │ │ │ ldrh r9, [r6, #-8] │ │ │ │ ldrh r0, [r6, #-6] │ │ │ │ ldr r7, [r7, lr] │ │ │ │ add fp, r9, r0 │ │ │ │ ldrb r8, [r7, #80] @ 0x50 │ │ │ │ add r7, fp, #1 │ │ │ │ @@ -4011,15 +4011,15 @@ │ │ │ │ orr r0, r0, #1 │ │ │ │ str r0, [r3] │ │ │ │ str fp, [r5] │ │ │ │ b 1012c <__cxa_atexit@plt+0x3d48> │ │ │ │ ldr r5, [pc, #2112] @ 10ad8 <__cxa_atexit@plt+0x46f4> │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ ldrb r9, [r4, #45] @ 0x2d │ │ │ │ cmp r9, #0 │ │ │ │ bne fbf4 <__cxa_atexit@plt+0x3810> │ │ │ │ mov ip, #1 │ │ │ │ strb ip, [r4, #44] @ 0x2c │ │ │ │ b fbf0 <__cxa_atexit@plt+0x380c> │ │ │ │ ldrb r0, [r4, #45] @ 0x2d │ │ │ │ @@ -4180,15 +4180,15 @@ │ │ │ │ orr r6, r2, #1 │ │ │ │ dmb ish │ │ │ │ str r6, [r3] │ │ │ │ ldr r5, [r5] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 3fb140 <__cxa_atexit@plt+0x3eed5c> │ │ │ │ + bl 3fb198 <__cxa_atexit@plt+0x3eedb4> │ │ │ │ ldr r8, [sp] │ │ │ │ add ip, r8, #16 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ ldr sl, [r8, #12] │ │ │ │ add r7, ip, r1, lsl #2 │ │ │ │ cmp sl, r7 │ │ │ │ bcs 1012c <__cxa_atexit@plt+0x3d48> │ │ │ │ @@ -4536,28 +4536,28 @@ │ │ │ │ ldr r1, [r7, r3] │ │ │ │ add r6, r1, r2, lsl #3 │ │ │ │ orr fp, r6, fp │ │ │ │ str fp, [r5] │ │ │ │ b 1012c <__cxa_atexit@plt+0x3d48> │ │ │ │ ldrbteq fp, [r6], #-956 @ 0xfffffc44 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - strteq r9, [lr], #-1598 @ 0xfffff9c2 │ │ │ │ - ldreq r4, [sl], #-3600 @ 0xfffff1f0 │ │ │ │ - ldreq r4, [sl], #-2108 @ 0xfffff7c4 │ │ │ │ + strteq r8, [lr], #-3134 @ 0xfffff3c2 │ │ │ │ + ldreq r4, [sl], #-1096 @ 0xfffffbb8 │ │ │ │ + ldreq r3, [sl], #-3700 @ 0xfffff18c │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xffff1db4 │ │ │ │ @ instruction: 0xffff1c5c │ │ │ │ @ instruction: 0xffff1b44 │ │ │ │ ldrbteq fp, [r6], #-1008 @ 0xfffffc10 │ │ │ │ ldrbteq fp, [r6], #-990 @ 0xfffffc22 │ │ │ │ - strteq r8, [lr], #-206 @ 0xffffff32 │ │ │ │ - ldreq r3, [sl], #-2336 @ 0xfffff6e0 │ │ │ │ + strteq r7, [lr], #-1742 @ 0xfffff932 │ │ │ │ + ldreq r2, [sl], #-3928 @ 0xfffff0a8 │ │ │ │ ldrbteq r7, [r5], #-3392 @ 0xfffff2c0 │ │ │ │ ldrbteq r7, [r5], #-3368 @ 0xfffff2d8 │ │ │ │ ldrbteq r7, [r5], #-3248 @ 0xfffff350 │ │ │ │ ldrbteq r7, [r5], #-3224 @ 0xfffff368 │ │ │ │ ldrbteq r7, [r5], #-3148 @ 0xfffff3b4 │ │ │ │ ldrbteq r7, [r5], #-3120 @ 0xfffff3d0 │ │ │ │ ldrbteq r7, [r5], #-3032 @ 0xfffff428 │ │ │ │ @@ -4566,15 +4566,15 @@ │ │ │ │ ldrbteq fp, [r6], #-308 @ 0xfffffecc │ │ │ │ ldrbteq fp, [r6], #-280 @ 0xfffffee8 │ │ │ │ ldrbteq fp, [r6], #-284 @ 0xfffffee4 │ │ │ │ @ instruction: 0xffff1b2c │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ ldrbteq sl, [r6], #-2896 @ 0xfffff4b0 │ │ │ │ ldrbteq sl, [r6], #-2877 @ 0xfffff4c3 │ │ │ │ - @ instruction: 0xffffbda8 │ │ │ │ + @ instruction: 0xffffaaec │ │ │ │ ldrbteq sl, [r6], #-2696 @ 0xfffff578 │ │ │ │ ldrbteq sl, [r6], #-2677 @ 0xfffff58b │ │ │ │ ldrbteq sl, [r6], #-2576 @ 0xfffff5f0 │ │ │ │ ldrbteq sl, [r6], #-2557 @ 0xfffff603 │ │ │ │ ldrbteq sl, [r6], #-2532 @ 0xfffff61c │ │ │ │ ldrbteq sl, [r6], #-2513 @ 0xfffff62f │ │ │ │ ldrbteq sl, [r6], #-2488 @ 0xfffff648 │ │ │ │ @@ -4835,15 +4835,15 @@ │ │ │ │ bcc 10f18 <__cxa_atexit@plt+0x4b34> │ │ │ │ b fdf4 <__cxa_atexit@plt+0x3a10> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3fb148 <__cxa_atexit@plt+0x3eed64> │ │ │ │ + b 3fb1a0 <__cxa_atexit@plt+0x3eedbc> │ │ │ │ ldr r0, [pc, #-1088] @ 10b48 <__cxa_atexit@plt+0x4764> │ │ │ │ ldrh fp, [r6, #-8] │ │ │ │ ldrh r8, [r6, #-6] │ │ │ │ ldr lr, [r7, r0] │ │ │ │ add r7, fp, r8 │ │ │ │ add r0, r7, #2 │ │ │ │ ldrb ip, [lr, #80] @ 0x50 │ │ │ │ @@ -4926,22 +4926,22 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [r5] │ │ │ │ b fb5c <__cxa_atexit@plt+0x3778> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r8, #2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r3, [sp] │ │ │ │ b fc10 <__cxa_atexit@plt+0x382c> │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #2 │ │ │ │ mov r0, #2 │ │ │ │ add r1, r8, r3, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r3, [sp] │ │ │ │ b fc7c <__cxa_atexit@plt+0x3898> │ │ │ │ ldr r8, [pc, #-1568] @ 10af8 <__cxa_atexit@plt+0x4714> │ │ │ │ add r5, pc, r8 │ │ │ │ ldrb sl, [r5] │ │ │ │ cmp sl, #0 │ │ │ │ beq 1012c <__cxa_atexit@plt+0x3d48> │ │ │ │ @@ -4959,15 +4959,15 @@ │ │ │ │ bhi 11164 <__cxa_atexit@plt+0x4d80> │ │ │ │ add r0, r6, r6 │ │ │ │ ldrsh r0, [r2, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr r3, [pc, #-1640] @ 10b04 <__cxa_atexit@plt+0x4720> │ │ │ │ add r0, pc, r3 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ ldr r5, [pc, #-1584] @ 10b48 <__cxa_atexit@plt+0x4764> │ │ │ │ ldr sl, [r7, r5] │ │ │ │ ldrb r9, [sl, #80] @ 0x50 │ │ │ │ cmp r9, #0 │ │ │ │ bne 11af0 <__cxa_atexit@plt+0x570c> │ │ │ │ ldrh ip, [fp, #-8] │ │ │ │ ldrh r0, [fp, #-6] │ │ │ │ @@ -5149,265 +5149,265 @@ │ │ │ │ strb ip, [r4, #44] @ 0x2c │ │ │ │ b 1012c <__cxa_atexit@plt+0x3d48> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, #22 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, lr, r3, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 105dc <__cxa_atexit@plt+0x41f8> │ │ │ │ str r3, [sp] │ │ │ │ add r3, ip, #2 │ │ │ │ add r1, r6, r3, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 10500 <__cxa_atexit@plt+0x411c> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, r9, #2 │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ str r3, [sp] │ │ │ │ add r1, sl, r2, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 10424 <__cxa_atexit@plt+0x4040> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10d10 <__cxa_atexit@plt+0x492c> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r8, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b fd10 <__cxa_atexit@plt+0x392c> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sl, #2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r9, r2, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 10198 <__cxa_atexit@plt+0x3db4> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sl, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r8, r2, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b fe64 <__cxa_atexit@plt+0x3a80> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10e60 <__cxa_atexit@plt+0x4a7c> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b 10bd0 <__cxa_atexit@plt+0x47ec> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, ip, #2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, sl, r2, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b 10fe8 <__cxa_atexit@plt+0x4c04> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, #4 │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10104 <__cxa_atexit@plt+0x3d20> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r9, #2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10328 <__cxa_atexit@plt+0x3f44> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b ffb0 <__cxa_atexit@plt+0x3bcc> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r9, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r3, [sp] │ │ │ │ b 106e4 <__cxa_atexit@plt+0x4300> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, r9, #2 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ add r1, r7, r2, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 10990 <__cxa_atexit@plt+0x45ac> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, fp, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, sl, r2, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 10848 <__cxa_atexit@plt+0x4464> │ │ │ │ sub r0, sl, #1 │ │ │ │ ldr sl, [sl, #-1] │ │ │ │ dmb ish │ │ │ │ b 10368 <__cxa_atexit@plt+0x3f84> │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb158 <__cxa_atexit@plt+0x3eed74> │ │ │ │ + bl 3fb1b0 <__cxa_atexit@plt+0x3eedcc> │ │ │ │ ldr r3, [sp] │ │ │ │ b fc10 <__cxa_atexit@plt+0x382c> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb158 <__cxa_atexit@plt+0x3eed74> │ │ │ │ + bl 3fb1b0 <__cxa_atexit@plt+0x3eedcc> │ │ │ │ ldr r3, [sp] │ │ │ │ b fc7c <__cxa_atexit@plt+0x3898> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb158 <__cxa_atexit@plt+0x3eed74> │ │ │ │ + bl 3fb1b0 <__cxa_atexit@plt+0x3eedcc> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10e60 <__cxa_atexit@plt+0x4a7c> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb158 <__cxa_atexit@plt+0x3eed74> │ │ │ │ + bl 3fb1b0 <__cxa_atexit@plt+0x3eedcc> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10d10 <__cxa_atexit@plt+0x492c> │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb158 <__cxa_atexit@plt+0x3eed74> │ │ │ │ + bl 3fb1b0 <__cxa_atexit@plt+0x3eedcc> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10bd0 <__cxa_atexit@plt+0x47ec> │ │ │ │ ldr r0, [pc, #-2988] @ 10b38 <__cxa_atexit@plt+0x4754> │ │ │ │ ldr r7, [r7, r0] │ │ │ │ add r8, r7, sl, lsl #3 │ │ │ │ orr sl, r8, fp │ │ │ │ str sl, [r5] │ │ │ │ b 1012c <__cxa_atexit@plt+0x3d48> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb158 <__cxa_atexit@plt+0x3eed74> │ │ │ │ + bl 3fb1b0 <__cxa_atexit@plt+0x3eedcc> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10848 <__cxa_atexit@plt+0x4464> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb158 <__cxa_atexit@plt+0x3eed74> │ │ │ │ + bl 3fb1b0 <__cxa_atexit@plt+0x3eedcc> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b fd10 <__cxa_atexit@plt+0x392c> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb158 <__cxa_atexit@plt+0x3eed74> │ │ │ │ + bl 3fb1b0 <__cxa_atexit@plt+0x3eedcc> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b fe64 <__cxa_atexit@plt+0x3a80> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb158 <__cxa_atexit@plt+0x3eed74> │ │ │ │ + bl 3fb1b0 <__cxa_atexit@plt+0x3eedcc> │ │ │ │ ldr r3, [sp] │ │ │ │ b 106e4 <__cxa_atexit@plt+0x4300> │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb158 <__cxa_atexit@plt+0x3eed74> │ │ │ │ + bl 3fb1b0 <__cxa_atexit@plt+0x3eedcc> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10990 <__cxa_atexit@plt+0x45ac> │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb158 <__cxa_atexit@plt+0x3eed74> │ │ │ │ + bl 3fb1b0 <__cxa_atexit@plt+0x3eedcc> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10fe8 <__cxa_atexit@plt+0x4c04> │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb158 <__cxa_atexit@plt+0x3eed74> │ │ │ │ + bl 3fb1b0 <__cxa_atexit@plt+0x3eedcc> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b ffb0 <__cxa_atexit@plt+0x3bcc> │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb158 <__cxa_atexit@plt+0x3eed74> │ │ │ │ + bl 3fb1b0 <__cxa_atexit@plt+0x3eedcc> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10198 <__cxa_atexit@plt+0x3db4> │ │ │ │ mov r0, #4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb158 <__cxa_atexit@plt+0x3eed74> │ │ │ │ + bl 3fb1b0 <__cxa_atexit@plt+0x3eedcc> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10104 <__cxa_atexit@plt+0x3d20> │ │ │ │ mov r0, #22 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb158 <__cxa_atexit@plt+0x3eed74> │ │ │ │ + bl 3fb1b0 <__cxa_atexit@plt+0x3eedcc> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 105dc <__cxa_atexit@plt+0x41f8> │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb158 <__cxa_atexit@plt+0x3eed74> │ │ │ │ + bl 3fb1b0 <__cxa_atexit@plt+0x3eedcc> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 10500 <__cxa_atexit@plt+0x411c> │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb158 <__cxa_atexit@plt+0x3eed74> │ │ │ │ + bl 3fb1b0 <__cxa_atexit@plt+0x3eedcc> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10424 <__cxa_atexit@plt+0x4040> │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb158 <__cxa_atexit@plt+0x3eed74> │ │ │ │ + bl 3fb1b0 <__cxa_atexit@plt+0x3eedcc> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10328 <__cxa_atexit@plt+0x3f44> │ │ │ │ mov r0, r3 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3fb160 <__cxa_atexit@plt+0x3eed7c> │ │ │ │ + b 3fb1b8 <__cxa_atexit@plt+0x3eedd4> │ │ │ │ ldrh r5, [r1, #20] │ │ │ │ ldr sl, [r4, #40] @ 0x28 │ │ │ │ uxth r9, r5 │ │ │ │ cmp r9, sl │ │ │ │ bcs 1012c <__cxa_atexit@plt+0x3d48> │ │ │ │ b 11444 <__cxa_atexit@plt+0x5060> │ │ │ │ ldr r5, [r1, #28] │ │ │ │ @@ -5503,15 +5503,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ bne 1012c <__cxa_atexit@plt+0x3d48> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, r3 │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3fb168 <__cxa_atexit@plt+0x3eed84> │ │ │ │ + b 3fb1c0 <__cxa_atexit@plt+0x3eeddc> │ │ │ │ ldr lr, [pc, #-3760] @ 10b48 <__cxa_atexit@plt+0x4764> │ │ │ │ ldr ip, [r7, lr] │ │ │ │ ldrb r7, [ip, #80] @ 0x50 │ │ │ │ cmp r7, #0 │ │ │ │ bne 11b74 <__cxa_atexit@plt+0x5790> │ │ │ │ ldr sl, [r4, #40] @ 0x28 │ │ │ │ mov r8, r4 │ │ │ │ @@ -5535,15 +5535,15 @@ │ │ │ │ ldr r6, [r3, #4] │ │ │ │ str r6, [r2, #4] │ │ │ │ str ip, [r3] │ │ │ │ str r2, [r5] │ │ │ │ b 1012c <__cxa_atexit@plt+0x3d48> │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb170 <__cxa_atexit@plt+0x3eed8c> │ │ │ │ + bl 3fb1c8 <__cxa_atexit@plt+0x3eede4> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11138 <__cxa_atexit@plt+0x4d54> │ │ │ │ ldr fp, [pc, #-3892] @ 10b4c <__cxa_atexit@plt+0x4768> │ │ │ │ add r0, pc, fp │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1012c <__cxa_atexit@plt+0x3d48> │ │ │ │ @@ -5559,15 +5559,15 @@ │ │ │ │ cmp r9, r1 │ │ │ │ bcs 1012c <__cxa_atexit@plt+0x3d48> │ │ │ │ b 11444 <__cxa_atexit@plt+0x5060> │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #2 │ │ │ │ mov r0, #2 │ │ │ │ add r1, r8, r3, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 11a48 <__cxa_atexit@plt+0x5664> │ │ │ │ ldr ip, [r4, #40] @ 0x28 │ │ │ │ cmp r9, ip │ │ │ │ movcc ip, #1 │ │ │ │ strbcc ip, [r4, #44] @ 0x2c │ │ │ │ @@ -5603,19 +5603,19 @@ │ │ │ │ add r8, pc, r6 │ │ │ │ ldrb r7, [r8] │ │ │ │ cmp r7, #0 │ │ │ │ bne 1012c <__cxa_atexit@plt+0x3d48> │ │ │ │ b 119d8 <__cxa_atexit@plt+0x55f4> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb158 <__cxa_atexit@plt+0x3eed74> │ │ │ │ + bl 3fb1b0 <__cxa_atexit@plt+0x3eedcc> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 11a48 <__cxa_atexit@plt+0x5664> │ │ │ │ - bl 3fb110 <__cxa_atexit@plt+0x3eed2c> │ │ │ │ + bl 3fb168 <__cxa_atexit@plt+0x3eed84> │ │ │ │ ldr r1, [pc, #368] @ 11d08 <__cxa_atexit@plt+0x5924> │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ add r6, pc, r1 │ │ │ │ str r0, [r8, #8] │ │ │ │ str fp, [r8, #12] │ │ │ │ str r8, [r6] │ │ │ │ @@ -5658,15 +5658,15 @@ │ │ │ │ str r5, [r8, #236] @ 0xec │ │ │ │ ldr r5, [r8, #240] @ 0xf0 │ │ │ │ ldr sl, [sl, #4] │ │ │ │ add r9, r5, sl, lsr #10 │ │ │ │ str r9, [r8, #240] @ 0xf0 │ │ │ │ b 119a0 <__cxa_atexit@plt+0x55bc> │ │ │ │ str r2, [sp] │ │ │ │ - bl 3fb178 <__cxa_atexit@plt+0x3eed94> │ │ │ │ + bl 3fb1d0 <__cxa_atexit@plt+0x3eedec> │ │ │ │ ldr r2, [sp] │ │ │ │ b 118e0 <__cxa_atexit@plt+0x54fc> │ │ │ │ ldr r1, [pc, #160] @ 11d0c <__cxa_atexit@plt+0x5928> │ │ │ │ add r2, pc, r1 │ │ │ │ ldrb r6, [r2] │ │ │ │ cmp r6, #0 │ │ │ │ beq 1012c <__cxa_atexit@plt+0x3d48> │ │ │ │ @@ -5696,18 +5696,18 @@ │ │ │ │ ldrb r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1196c <__cxa_atexit@plt+0x5588> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ - bl 3fb168 <__cxa_atexit@plt+0x3eed84> │ │ │ │ + bl 3fb1c0 <__cxa_atexit@plt+0x3eeddc> │ │ │ │ ldr r3, [sp] │ │ │ │ b 1196c <__cxa_atexit@plt+0x5588> │ │ │ │ - bl 3fb178 <__cxa_atexit@plt+0x3eed94> │ │ │ │ + bl 3fb1d0 <__cxa_atexit@plt+0x3eedec> │ │ │ │ b 11be8 <__cxa_atexit@plt+0x5804> │ │ │ │ ldrbteq sl, [r6], #-2469 @ 0xfffff65b │ │ │ │ ldrbteq sl, [r6], #-2416 @ 0xfffff690 │ │ │ │ ldrbteq sl, [r6], #-2204 @ 0xfffff764 │ │ │ │ ldrbteq sl, [r6], #-2185 @ 0xfffff777 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ ldrbteq sl, [r6], #-2120 @ 0xfffff7b8 │ │ │ │ @@ -6678,43 +6678,43 @@ │ │ │ │ bne 130e0 <__cxa_atexit@plt+0x6cfc> │ │ │ │ strex r1, r5, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ beq 130e0 <__cxa_atexit@plt+0x6cfc> │ │ │ │ b 12c24 <__cxa_atexit@plt+0x6840> │ │ │ │ ldrbteq r9, [r6], #-452 @ 0xfffffe3c │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - strteq r7, [lr], #-1344 @ 0xfffffac0 │ │ │ │ + strteq r6, [lr], #-2880 @ 0xfffff4c0 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ @ instruction: 0xffff1db4 │ │ │ │ @ instruction: 0xffff1c5c │ │ │ │ @ instruction: 0xffff1b44 │ │ │ │ ldrbteq r9, [r6], #-212 @ 0xffffff2c │ │ │ │ ldrbteq r9, [r6], #-194 @ 0xffffff3e │ │ │ │ - strteq r5, [lr], #-3748 @ 0xfffff15c │ │ │ │ + strteq r5, [lr], #-1188 @ 0xfffffb5c │ │ │ │ ldrbteq r9, [r6], #-52 @ 0xffffffcc │ │ │ │ ldrbteq r9, [r6], #-4 │ │ │ │ ldrbteq r8, [r6], #-4072 @ 0xfffff018 │ │ │ │ ldrbteq r8, [r6], #-4076 @ 0xfffff014 │ │ │ │ - ldreq r1, [sl], #-1080 @ 0xfffffbc8 │ │ │ │ - ldreq r1, [sl], #-1096 @ 0xfffffbb8 │ │ │ │ - ldreq r1, [sl], #-1008 @ 0xfffffc10 │ │ │ │ + ldreq r0, [sl], #-2672 @ 0xfffff590 │ │ │ │ + ldreq r0, [sl], #-2688 @ 0xfffff580 │ │ │ │ + ldreq r0, [sl], #-2600 @ 0xfffff5d8 │ │ │ │ ldrbteq r5, [r5], #-2040 @ 0xfffff808 │ │ │ │ ldrbteq r5, [r5], #-2016 @ 0xfffff820 │ │ │ │ ldrbteq r5, [r5], #-1924 @ 0xfffff87c │ │ │ │ ldrbteq r5, [r5], #-1896 @ 0xfffff898 │ │ │ │ ldrbteq r5, [r5], #-1808 @ 0xfffff8f0 │ │ │ │ ldrbteq r5, [r5], #-1780 @ 0xfffff90c │ │ │ │ ldrbteq r5, [r5], #-1676 @ 0xfffff974 │ │ │ │ ldrbteq r5, [r5], #-1652 @ 0xfffff98c │ │ │ │ @ instruction: 0xffff1b2c │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - @ instruction: 0xffffbda8 │ │ │ │ + @ instruction: 0xffffaaec │ │ │ │ ldr lr, [pc, #-12] @ 12cb8 <__cxa_atexit@plt+0x68d4> │ │ │ │ ldrh ip, [r9, #6] │ │ │ │ add r5, ip, #3 │ │ │ │ ldr r0, [r6, lr] │ │ │ │ ldrb r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne 13a94 <__cxa_atexit@plt+0x76b0> │ │ │ │ @@ -6900,15 +6900,15 @@ │ │ │ │ beq 13384 <__cxa_atexit@plt+0x6fa0> │ │ │ │ b 12f90 <__cxa_atexit@plt+0x6bac> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3fb180 <__cxa_atexit@plt+0x3eed9c> │ │ │ │ + b 3fb1d8 <__cxa_atexit@plt+0x3eedf4> │ │ │ │ ldr r9, [r9, #4] │ │ │ │ str r9, [r8] │ │ │ │ b 11d64 <__cxa_atexit@plt+0x5980> │ │ │ │ ldr r2, [pc, #-800] @ 12cb8 <__cxa_atexit@plt+0x68d4> │ │ │ │ ldr ip, [r6, r2] │ │ │ │ ldrb lr, [ip, #80] @ 0x50 │ │ │ │ cmp lr, #0 │ │ │ │ @@ -7173,22 +7173,22 @@ │ │ │ │ orr sl, r3, sl │ │ │ │ str sl, [r8] │ │ │ │ b 124a0 <__cxa_atexit@plt+0x60bc> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r5, #2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11e28 <__cxa_atexit@plt+0x5a44> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #2 │ │ │ │ mov r0, #2 │ │ │ │ add r1, r9, r3, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r3, [sp] │ │ │ │ b 1247c <__cxa_atexit@plt+0x6098> │ │ │ │ ldr sl, [pc, #-1996] @ 12c68 <__cxa_atexit@plt+0x6884> │ │ │ │ add r7, pc, sl │ │ │ │ ldrb r5, [r7] │ │ │ │ cmp r5, #0 │ │ │ │ beq 124a0 <__cxa_atexit@plt+0x60bc> │ │ │ │ @@ -7332,22 +7332,22 @@ │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r4, #44] @ 0x2c │ │ │ │ mov r3, r1 │ │ │ │ b 12b08 <__cxa_atexit@plt+0x6724> │ │ │ │ ldr r7, [pc, #-2552] @ 12c84 <__cxa_atexit@plt+0x68a0> │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r7 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ ldr lr, [pc, #-2564] @ 12c88 <__cxa_atexit@plt+0x68a4> │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, lr │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ ldr r9, [pc, #-2576] @ 12c8c <__cxa_atexit@plt+0x68a8> │ │ │ │ add r0, pc, r9 │ │ │ │ - bl 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ + bl 3fb0e8 <__cxa_atexit@plt+0x3eed04> │ │ │ │ ldrh r5, [r1, #20] │ │ │ │ ldr r9, [r4, #40] @ 0x28 │ │ │ │ uxth r8, r5 │ │ │ │ cmp r8, r9 │ │ │ │ bcs 124a0 <__cxa_atexit@plt+0x60bc> │ │ │ │ b 13578 <__cxa_atexit@plt+0x7194> │ │ │ │ ldr r7, [pc, #-2568] @ 12cb8 <__cxa_atexit@plt+0x68d4> │ │ │ │ @@ -7469,177 +7469,177 @@ │ │ │ │ strex r0, lr, [sl] │ │ │ │ cmp r0, #0 │ │ │ │ beq 13728 <__cxa_atexit@plt+0x7344> │ │ │ │ b 1387c <__cxa_atexit@plt+0x7498> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, #22 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ b 1301c <__cxa_atexit@plt+0x6c38> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ b 129b0 <__cxa_atexit@plt+0x65cc> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ b 1317c <__cxa_atexit@plt+0x6d98> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ b 121a8 <__cxa_atexit@plt+0x5dc4> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ b 12b28 <__cxa_atexit@plt+0x6744> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, ip │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ mov lr, r0 │ │ │ │ b 1327c <__cxa_atexit@plt+0x6e98> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, ip │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ mov lr, r0 │ │ │ │ b 12ea0 <__cxa_atexit@plt+0x6abc> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ mov lr, r0 │ │ │ │ b 127a0 <__cxa_atexit@plt+0x63bc> │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, r2, #2 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, lr, r3, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ b 12024 <__cxa_atexit@plt+0x5c40> │ │ │ │ add r0, r5, #2 │ │ │ │ add r1, r2, r0, lsl #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ b 12598 <__cxa_atexit@plt+0x61b4> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ mov lr, r0 │ │ │ │ b 12d10 <__cxa_atexit@plt+0x692c> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, r2, r0, lsl #6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ b 12634 <__cxa_atexit@plt+0x6250> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, ip, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, lr, r2, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 1232c <__cxa_atexit@plt+0x5f48> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ b 11eac <__cxa_atexit@plt+0x5ac8> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, #4 │ │ │ │ add r1, r5, lr, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ b 124f4 <__cxa_atexit@plt+0x6110> │ │ │ │ sub r2, r5, #1 │ │ │ │ ldr r5, [r5, #-1] │ │ │ │ dmb ish │ │ │ │ b 128f8 <__cxa_atexit@plt+0x6514> │ │ │ │ mov r0, #3 │ │ │ │ str r5, [sp] │ │ │ │ - bl 3fb188 <__cxa_atexit@plt+0x3eeda4> │ │ │ │ + bl 3fb1e0 <__cxa_atexit@plt+0x3eedfc> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11e28 <__cxa_atexit@plt+0x5a44> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb188 <__cxa_atexit@plt+0x3eeda4> │ │ │ │ + bl 3fb1e0 <__cxa_atexit@plt+0x3eedfc> │ │ │ │ ldr r3, [sp] │ │ │ │ b 1247c <__cxa_atexit@plt+0x6098> │ │ │ │ mov r0, #4 │ │ │ │ - bl 3fb188 <__cxa_atexit@plt+0x3eeda4> │ │ │ │ + bl 3fb1e0 <__cxa_atexit@plt+0x3eedfc> │ │ │ │ b 124f4 <__cxa_atexit@plt+0x6110> │ │ │ │ mov r0, ip │ │ │ │ - bl 3fb188 <__cxa_atexit@plt+0x3eeda4> │ │ │ │ + bl 3fb1e0 <__cxa_atexit@plt+0x3eedfc> │ │ │ │ mov lr, r0 │ │ │ │ b 1327c <__cxa_atexit@plt+0x6e98> │ │ │ │ ldr r1, [pc, #-3484] @ 12cb0 <__cxa_atexit@plt+0x68cc> │ │ │ │ ldr r9, [r6, r1] │ │ │ │ add r7, r9, fp, lsl #3 │ │ │ │ orr fp, r7, sl │ │ │ │ str fp, [r8] │ │ │ │ b 124a0 <__cxa_atexit@plt+0x60bc> │ │ │ │ mov r0, ip │ │ │ │ - bl 3fb188 <__cxa_atexit@plt+0x3eeda4> │ │ │ │ + bl 3fb1e0 <__cxa_atexit@plt+0x3eedfc> │ │ │ │ b 129b0 <__cxa_atexit@plt+0x65cc> │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fb188 <__cxa_atexit@plt+0x3eeda4> │ │ │ │ + bl 3fb1e0 <__cxa_atexit@plt+0x3eedfc> │ │ │ │ mov lr, r0 │ │ │ │ b 127a0 <__cxa_atexit@plt+0x63bc> │ │ │ │ mov r0, #22 │ │ │ │ - bl 3fb188 <__cxa_atexit@plt+0x3eeda4> │ │ │ │ + bl 3fb1e0 <__cxa_atexit@plt+0x3eedfc> │ │ │ │ b 1301c <__cxa_atexit@plt+0x6c38> │ │ │ │ mov r0, ip │ │ │ │ - bl 3fb188 <__cxa_atexit@plt+0x3eeda4> │ │ │ │ + bl 3fb1e0 <__cxa_atexit@plt+0x3eedfc> │ │ │ │ mov lr, r0 │ │ │ │ b 12ea0 <__cxa_atexit@plt+0x6abc> │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fb188 <__cxa_atexit@plt+0x3eeda4> │ │ │ │ + bl 3fb1e0 <__cxa_atexit@plt+0x3eedfc> │ │ │ │ mov lr, r0 │ │ │ │ b 12d10 <__cxa_atexit@plt+0x692c> │ │ │ │ mov r0, r3 │ │ │ │ - bl 3fb188 <__cxa_atexit@plt+0x3eeda4> │ │ │ │ + bl 3fb1e0 <__cxa_atexit@plt+0x3eedfc> │ │ │ │ b 12b28 <__cxa_atexit@plt+0x6744> │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3fb188 <__cxa_atexit@plt+0x3eeda4> │ │ │ │ + bl 3fb1e0 <__cxa_atexit@plt+0x3eedfc> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ b 12024 <__cxa_atexit@plt+0x5c40> │ │ │ │ mov r0, lr │ │ │ │ - bl 3fb188 <__cxa_atexit@plt+0x3eeda4> │ │ │ │ + bl 3fb1e0 <__cxa_atexit@plt+0x3eedfc> │ │ │ │ b 11eac <__cxa_atexit@plt+0x5ac8> │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ - bl 3fb188 <__cxa_atexit@plt+0x3eeda4> │ │ │ │ + bl 3fb1e0 <__cxa_atexit@plt+0x3eedfc> │ │ │ │ b 1317c <__cxa_atexit@plt+0x6d98> │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ - bl 3fb188 <__cxa_atexit@plt+0x3eeda4> │ │ │ │ + bl 3fb1e0 <__cxa_atexit@plt+0x3eedfc> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 1232c <__cxa_atexit@plt+0x5f48> │ │ │ │ mov r0, ip │ │ │ │ - bl 3fb188 <__cxa_atexit@plt+0x3eeda4> │ │ │ │ + bl 3fb1e0 <__cxa_atexit@plt+0x3eedfc> │ │ │ │ b 121a8 <__cxa_atexit@plt+0x5dc4> │ │ │ │ mov r0, r5 │ │ │ │ - bl 3fb188 <__cxa_atexit@plt+0x3eeda4> │ │ │ │ + bl 3fb1e0 <__cxa_atexit@plt+0x3eedfc> │ │ │ │ b 12634 <__cxa_atexit@plt+0x6250> │ │ │ │ mov r0, #3 │ │ │ │ - bl 3fb188 <__cxa_atexit@plt+0x3eeda4> │ │ │ │ + bl 3fb1e0 <__cxa_atexit@plt+0x3eedfc> │ │ │ │ b 12598 <__cxa_atexit@plt+0x61b4> │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3fb190 <__cxa_atexit@plt+0x3eedac> │ │ │ │ + b 3fb1e8 <__cxa_atexit@plt+0x3eee04> │ │ │ │ ldr r5, [r1, #28] │ │ │ │ movw r2, #8160 @ 0x1fe0 │ │ │ │ cmp r5, #0 │ │ │ │ ldreq r1, [r1, #8] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r9, [r3, #4] │ │ │ │ lsr r7, r9, #20 │ │ │ │ @@ -7767,18 +7767,18 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 124a0 <__cxa_atexit@plt+0x60bc> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, r9 │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3fb168 <__cxa_atexit@plt+0x3eed84> │ │ │ │ + b 3fb1c0 <__cxa_atexit@plt+0x3eeddc> │ │ │ │ mov r0, r9 │ │ │ │ str r9, [sp] │ │ │ │ - bl 3fb170 <__cxa_atexit@plt+0x3eed8c> │ │ │ │ + bl 3fb1c8 <__cxa_atexit@plt+0x3eede4> │ │ │ │ ldr r9, [sp] │ │ │ │ b 13454 <__cxa_atexit@plt+0x7070> │ │ │ │ ldr r0, [pc, #912] @ 140fc <__cxa_atexit@plt+0x7d18> │ │ │ │ add ip, pc, r0 │ │ │ │ ldrb r3, [ip] │ │ │ │ cmp r3, #0 │ │ │ │ beq 124a0 <__cxa_atexit@plt+0x60bc> │ │ │ │ @@ -7826,15 +7826,15 @@ │ │ │ │ orr fp, r6, #1 │ │ │ │ dmb ish │ │ │ │ str fp, [r3] │ │ │ │ ldr r8, [r8] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ - bl 3fb140 <__cxa_atexit@plt+0x3eed5c> │ │ │ │ + bl 3fb198 <__cxa_atexit@plt+0x3eedb4> │ │ │ │ ldr sl, [sp] │ │ │ │ add ip, sl, #16 │ │ │ │ ldr r1, [sl, #4] │ │ │ │ ldr r2, [sl, #12] │ │ │ │ add r9, ip, r1, lsl #2 │ │ │ │ cmp r2, r9 │ │ │ │ bcs 124a0 <__cxa_atexit@plt+0x60bc> │ │ │ │ @@ -7855,22 +7855,22 @@ │ │ │ │ cmp sl, r6 │ │ │ │ movcc r6, #1 │ │ │ │ strbcc r6, [r4, #44] @ 0x2c │ │ │ │ b 13c64 <__cxa_atexit@plt+0x7880> │ │ │ │ add lr, r5, #2 │ │ │ │ add r1, r0, lr, lsl #6 │ │ │ │ mov r0, #2 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ mov r2, r0 │ │ │ │ b 13ccc <__cxa_atexit@plt+0x78e8> │ │ │ │ mov r0, #2 │ │ │ │ - bl 3fb188 <__cxa_atexit@plt+0x3eeda4> │ │ │ │ + bl 3fb1e0 <__cxa_atexit@plt+0x3eedfc> │ │ │ │ mov r2, r0 │ │ │ │ b 13ccc <__cxa_atexit@plt+0x78e8> │ │ │ │ - bl 3fb110 <__cxa_atexit@plt+0x3eed2c> │ │ │ │ + bl 3fb168 <__cxa_atexit@plt+0x3eed84> │ │ │ │ ldr r2, [pc, #564] @ 14108 <__cxa_atexit@plt+0x7d24> │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r2 │ │ │ │ str r0, [fp, #8] │ │ │ │ str r8, [fp, #12] │ │ │ │ str fp, [r7] │ │ │ │ @@ -7937,20 +7937,20 @@ │ │ │ │ ldrb fp, [r5] │ │ │ │ cmp fp, #0 │ │ │ │ bne 124a0 <__cxa_atexit@plt+0x60bc> │ │ │ │ b 13d38 <__cxa_atexit@plt+0x7954> │ │ │ │ str r3, [sp] │ │ │ │ add r3, lr, #2 │ │ │ │ add r1, fp, r3, lsl #6 │ │ │ │ - bl 3fb150 <__cxa_atexit@plt+0x3eed6c> │ │ │ │ + bl 3fb1a8 <__cxa_atexit@plt+0x3eedc4> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r6, r0 │ │ │ │ b 13df8 <__cxa_atexit@plt+0x7a14> │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb188 <__cxa_atexit@plt+0x3eeda4> │ │ │ │ + bl 3fb1e0 <__cxa_atexit@plt+0x3eedfc> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r6, r0 │ │ │ │ b 13df8 <__cxa_atexit@plt+0x7a14> │ │ │ │ ldr ip, [pc, #260] @ 14124 <__cxa_atexit@plt+0x7d40> │ │ │ │ ldr r6, [r6, ip] │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r8, r1 │ │ │ │ @@ -7971,49 +7971,49 @@ │ │ │ │ cmp fp, #0 │ │ │ │ bne 13c30 <__cxa_atexit@plt+0x784c> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ str r3, [sp] │ │ │ │ - bl 3fb168 <__cxa_atexit@plt+0x3eed84> │ │ │ │ + bl 3fb1c0 <__cxa_atexit@plt+0x3eeddc> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 13c30 <__cxa_atexit@plt+0x784c> │ │ │ │ ldr r2, [r7, #236] @ 0xec │ │ │ │ strd r2, [r5, #8] │ │ │ │ ldr sl, [r7, #236] @ 0xec │ │ │ │ cmp sl, #0 │ │ │ │ strne r5, [sl, #12] │ │ │ │ str r5, [r7, #236] @ 0xec │ │ │ │ ldr r5, [r7, #240] @ 0xf0 │ │ │ │ ldr r9, [r9, #4] │ │ │ │ add r8, r5, r9, lsr #10 │ │ │ │ str r8, [r7, #240] @ 0xf0 │ │ │ │ b 13c64 <__cxa_atexit@plt+0x7880> │ │ │ │ - bl 3fb178 <__cxa_atexit@plt+0x3eed94> │ │ │ │ + bl 3fb1d0 <__cxa_atexit@plt+0x3eedec> │ │ │ │ b 13ba8 <__cxa_atexit@plt+0x77c4> │ │ │ │ ldr r1, [pc, #104] @ 14130 <__cxa_atexit@plt+0x7d4c> │ │ │ │ add r3, pc, r1 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq 124a0 <__cxa_atexit@plt+0x60bc> │ │ │ │ ldr sl, [pc, #88] @ 14134 <__cxa_atexit@plt+0x7d50> │ │ │ │ add r6, pc, sl │ │ │ │ ldrb r7, [r6] │ │ │ │ cmp r7, #0 │ │ │ │ bne 124a0 <__cxa_atexit@plt+0x60bc> │ │ │ │ b 13d38 <__cxa_atexit@plt+0x7954> │ │ │ │ - bl 3fb178 <__cxa_atexit@plt+0x3eed94> │ │ │ │ + bl 3fb1d0 <__cxa_atexit@plt+0x3eedec> │ │ │ │ b 13f7c <__cxa_atexit@plt+0x7b98> │ │ │ │ ldrbteq r8, [r6], #-2032 @ 0xfffff810 │ │ │ │ ldrbteq r8, [r6], #-2013 @ 0xfffff823 │ │ │ │ ldrbteq r8, [r6], #-1948 @ 0xfffff864 │ │ │ │ ldrbteq r8, [r6], #-1929 @ 0xfffff877 │ │ │ │ - @ instruction: 0xffffbda8 │ │ │ │ + @ instruction: 0xffffaaec │ │ │ │ ldrbteq r8, [r6], #-1588 @ 0xfffff9cc │ │ │ │ ldrbteq r8, [r6], #-1552 @ 0xfffff9f0 │ │ │ │ ldrbteq r8, [r6], #-1533 @ 0xfffffa03 │ │ │ │ ldrbteq r8, [r6], #-1508 @ 0xfffffa1c │ │ │ │ ldrbteq r8, [r6], #-1489 @ 0xfffffa2f │ │ │ │ ldrbteq r8, [r6], #-1348 @ 0xfffffabc │ │ │ │ ldrbteq r8, [r6], #-1329 @ 0xfffffacf │ │ │ │ @@ -8021,33 +8021,33 @@ │ │ │ │ ldrbteq r8, [r6], #-1216 @ 0xfffffb40 │ │ │ │ ldrbteq r8, [r6], #-1197 @ 0xfffffb53 │ │ │ │ ldrbteq r8, [r6], #-1088 @ 0xfffffbc0 │ │ │ │ ldrbteq r8, [r6], #-1069 @ 0xfffffbd3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ - b 3fb198 <__cxa_atexit@plt+0x3eedb4> │ │ │ │ + b 3fb1f0 <__cxa_atexit@plt+0x3eee0c> │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub sp, sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 3fb1a0 <__cxa_atexit@plt+0x3eedbc> │ │ │ │ + bl 3fb1f8 <__cxa_atexit@plt+0x3eee14> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r0, #1000] @ 0x3e8 │ │ │ │ ldr ip, [r0, #1004] @ 0x3ec │ │ │ │ adds r3, r3, r2 │ │ │ │ str r3, [r0, #1000] @ 0x3e8 │ │ │ │ adc ip, ip, #0 │ │ │ │ str ip, [r0, #1004] @ 0x3ec │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 3fb198 <__cxa_atexit@plt+0x3eedb4> │ │ │ │ + b 3fb1f0 <__cxa_atexit@plt+0x3eee0c> │ │ │ │ bleq 502d4 <__cxa_atexit@plt+0x43ef0> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ strbtmi fp, [sl], -r2, lsl #24 │ │ │ │ strlt fp, [r1], #-1028 @ 0xfffffbfc │ │ │ │ @ instruction: 0xa018f8df │ │ │ │ ldrmi sl, [sl], #773 @ 0x305 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @@ -9904,15 +9904,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, #2336 @ 0x920 │ │ │ │ + mvneq r0, #-771751936 @ 0xd2000000 │ │ │ │ ldrbteq r6, [r5], #-2952 @ 0xfffff478 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -9942,15 +9942,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, #16000 @ 0x3e80 │ │ │ │ + mvneq r0, #973078528 @ 0x3a000000 │ │ │ │ ldrbteq r6, [r5], #-2800 @ 0xfffff510 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -10012,17 +10012,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - mvneq r0, #252, 24 @ 0xfc00 │ │ │ │ + mvneq r0, #60, 6 @ 0xf0000000 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - mvneq r0, #704 @ 0x2c0 │ │ │ │ + mvneq r0, #738197505 @ 0x2c000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ add r6, r6, #16 │ │ │ │ and r0, r7, #3 │ │ │ │ @@ -10046,17 +10046,17 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - mvneq r0, #100, 24 @ 0x6400 │ │ │ │ + mvneq r0, #164, 4 @ 0x4000000a │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - mvneq r0, #25344 @ 0x6300 │ │ │ │ + mvneq r0, #805306378 @ 0x3000000a │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 16140 <__cxa_atexit@plt+0x9d5c> │ │ │ │ @@ -10073,15 +10073,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - mvneq r0, #20, 24 @ 0x1400 │ │ │ │ + mvneq r0, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r8, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 161e4 <__cxa_atexit@plt+0x9e00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -10162,15 +10162,15 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - mvneq r0, #860160 @ 0xd2000 │ │ │ │ + mvneq r0, #-2147483644 @ 0x80000004 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -10220,15 +10220,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [r5], #-1824 @ 0xfffff8e0 │ │ │ │ ldrbteq r6, [r5], #-1856 @ 0xfffff8c0 │ │ │ │ ldrbteq r6, [r5], #-1796 @ 0xfffff8fc │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - mvneq r0, #90112 @ 0x16000 │ │ │ │ + mvneq r0, #86 @ 0x56 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -10923,17 +10923,17 @@ │ │ │ │ mov r9, sl │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r7, [pc, #24] @ 16ea8 <__cxa_atexit@plt+0xaac4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvneq pc, #2848 @ 0xb20 │ │ │ │ - mvneq pc, #2256 @ 0x8d0 │ │ │ │ - mvneq pc, #2192 @ 0x890 │ │ │ │ + mvneq pc, #-234881024 @ 0xf2000000 │ │ │ │ + mvneq pc, #-855638016 @ 0xcd000000 │ │ │ │ + mvneq pc, #-922746880 @ 0xc9000000 │ │ │ │ strteq r5, [lr], #-3060 @ 0xfffff40c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 16edc <__cxa_atexit@plt+0xaaf8> │ │ │ │ @@ -10947,17 +10947,17 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r8, [pc, #8] @ 16efc <__cxa_atexit@plt+0xab18> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq pc, #16256 @ 0x3f80 │ │ │ │ - mvneq pc, #336 @ 0x150 │ │ │ │ - mvneq pc, #720 @ 0x2d0 │ │ │ │ + mvneq pc, #1040187392 @ 0x3e000000 │ │ │ │ + mvneq pc, #1426063360 @ 0x55000000 │ │ │ │ + mvneq pc, #1828716544 @ 0x6d000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 16f84 <__cxa_atexit@plt+0xaba0> │ │ │ │ ldr r2, [pc, #108] @ 16f94 <__cxa_atexit@plt+0xabb0> │ │ │ │ @@ -10986,17 +10986,17 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r7, [pc, #24] @ 16fa4 <__cxa_atexit@plt+0xabc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvneq pc, #11648 @ 0x2d80 │ │ │ │ - mvneq pc, #9280 @ 0x2440 │ │ │ │ - mvneq pc, #9024 @ 0x2340 │ │ │ │ + mvneq pc, #-671088637 @ 0xd8000003 │ │ │ │ + mvneq pc, #1140850691 @ 0x44000003 │ │ │ │ + mvneq pc, #872415235 @ 0x34000003 │ │ │ │ strteq r5, [lr], #-2812 @ 0xfffff504 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 16fd8 <__cxa_atexit@plt+0xabf4> │ │ │ │ @@ -11010,17 +11010,17 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r8, [pc, #8] @ 16ff8 <__cxa_atexit@plt+0xac14> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq pc, #2, 26 @ 0x80 │ │ │ │ - mvneq pc, #1600 @ 0x640 │ │ │ │ - mvneq pc, #3136 @ 0xc40 │ │ │ │ + mvneq pc, #134217729 @ 0x8000001 │ │ │ │ + mvneq pc, #1677721601 @ 0x64000001 │ │ │ │ + mvneq pc, #-1006632959 @ 0xc4000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 17028 <__cxa_atexit@plt+0xac44> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -19257,15 +19257,15 @@ │ │ │ │ mov r5, sl │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [sp], #-3460 @ 0xfffff27c │ │ │ │ - mvneq r7, #250880 @ 0x3d400 │ │ │ │ + mvneq r7, #1342177283 @ 0x50000003 │ │ │ │ ldrbteq sp, [r4], #-2412 @ 0xfffff694 │ │ │ │ strteq sp, [sp], #-3484 @ 0xfffff264 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1f13c <__cxa_atexit@plt+0x12d58> │ │ │ │ @@ -20455,15 +20455,15 @@ │ │ │ │ bhi 20390 <__cxa_atexit@plt+0x13fac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 20398 <__cxa_atexit@plt+0x13fb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 87b720 <__cxa_atexit@plt+0x86f33c> │ │ │ │ + b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [r4], #-1696 @ 0xfffff960 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -20592,29 +20592,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, #-754974720 @ 0xd3000000 │ │ │ │ + mvneq r5, #19456 @ 0x4c00 │ │ │ │ ldrbteq ip, [r4], #-1160 @ 0xfffffb78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 205ec <__cxa_atexit@plt+0x14208> │ │ │ │ ldr r2, [pc, #36] @ 205fc <__cxa_atexit@plt+0x14218> │ │ │ │ ldr r9, [pc, #36] @ 20600 <__cxa_atexit@plt+0x1421c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldr r7, [pc, #16] @ 20604 <__cxa_atexit@plt+0x14220> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strteq sp, [sp], #-1204 @ 0xfffffb4c │ │ │ │ strteq sp, [sp], #-1220 @ 0xfffffb3c │ │ │ │ @@ -20631,15 +20631,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20650 <__cxa_atexit@plt+0x1426c> │ │ │ │ ldr r9, [pc, #20] @ 20654 <__cxa_atexit@plt+0x14270> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq sp, [sp], #-1072 @ 0xfffffbd0 │ │ │ │ strteq sp, [sp], #-1120 @ 0xfffffba0 │ │ │ │ strteq sp, [sp], #-1012 @ 0xfffffc0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -20652,15 +20652,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 206a4 <__cxa_atexit@plt+0x142c0> │ │ │ │ ldr r9, [pc, #20] @ 206a8 <__cxa_atexit@plt+0x142c4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ strteq sp, [sp], #-956 @ 0xfffffc44 │ │ │ │ strteq sp, [sp], #-1004 @ 0xfffffc14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -20731,15 +20731,15 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 207e0 <__cxa_atexit@plt+0x143fc> │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ + b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ ldrbteq ip, [r4], #-740 @ 0xfffffd1c │ │ │ │ strteq sp, [sp], #-1100 @ 0xfffffbb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 20838 <__cxa_atexit@plt+0x14454> │ │ │ │ @@ -21021,29 +21021,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, #30208 @ 0x7600 │ │ │ │ + mvneq r5, #1610612747 @ 0x6000000b │ │ │ │ ldrbteq fp, [r4], #-3540 @ 0xfffff22c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20ca0 <__cxa_atexit@plt+0x148bc> │ │ │ │ ldr r2, [pc, #36] @ 20cb0 <__cxa_atexit@plt+0x148cc> │ │ │ │ ldr r9, [pc, #36] @ 20cb4 <__cxa_atexit@plt+0x148d0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldr r7, [pc, #16] @ 20cb8 <__cxa_atexit@plt+0x148d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strteq ip, [sp], #-3552 @ 0xfffff220 │ │ │ │ strteq sp, [sp], #-1160 @ 0xfffffb78 │ │ │ │ @@ -21060,15 +21060,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20d04 <__cxa_atexit@plt+0x14920> │ │ │ │ ldr r9, [pc, #20] @ 20d08 <__cxa_atexit@plt+0x14924> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq sp, [sp], #-1032 @ 0xfffffbf8 │ │ │ │ strteq sp, [sp], #-1080 @ 0xfffffbc8 │ │ │ │ strteq sp, [sp], #-972 @ 0xfffffc34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -21081,15 +21081,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20d58 <__cxa_atexit@plt+0x14974> │ │ │ │ ldr r9, [pc, #20] @ 20d5c <__cxa_atexit@plt+0x14978> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ strteq sp, [sp], #-916 @ 0xfffffc6c │ │ │ │ strteq sp, [sp], #-964 @ 0xfffffc3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -21224,24 +21224,24 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq sp, [sp], #-796 @ 0xfffffce4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ + b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20ff0 <__cxa_atexit@plt+0x14c0c> │ │ │ │ ldr r8, [pc, #36] @ 20ff8 <__cxa_atexit@plt+0x14c14> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -21250,15 +21250,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, #816 @ 0x330 │ │ │ │ + mvneq r5, #1929379840 @ 0x73000000 │ │ │ │ ldrbteq fp, [r4], #-2624 @ 0xfffff5c0 │ │ │ │ strteq sp, [sp], #-680 @ 0xfffffd58 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -21271,27 +21271,27 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #36] @ 21064 <__cxa_atexit@plt+0x14c80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #32] @ 21068 <__cxa_atexit@plt+0x14c84> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldrbteq fp, [r4], #-2592 @ 0xfffff5e0 │ │ │ │ ldrbteq fp, [r4], #-2684 @ 0xfffff584 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ + b 3fa190 <__cxa_atexit@plt+0x3eddac> │ │ │ │ strteq sp, [sp], #-568 @ 0xfffffdc8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 210c0 <__cxa_atexit@plt+0x14cdc> │ │ │ │ @@ -21299,24 +21299,24 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq sp, [sp], #-496 @ 0xfffffe10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ + b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2111c <__cxa_atexit@plt+0x14d38> │ │ │ │ ldr r8, [pc, #36] @ 21124 <__cxa_atexit@plt+0x14d40> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -21325,15 +21325,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, #448 @ 0x1c0 │ │ │ │ + mvneq r5, #469762049 @ 0x1c000001 │ │ │ │ ldrbteq fp, [r4], #-2324 @ 0xfffff6ec │ │ │ │ strteq sp, [sp], #-380 @ 0xfffffe84 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -21346,42 +21346,42 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #36] @ 21190 <__cxa_atexit@plt+0x14dac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #32] @ 21194 <__cxa_atexit@plt+0x14db0> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldrbteq fp, [r4], #-2292 @ 0xfffff70c │ │ │ │ ldrbteq fp, [r4], #-2384 @ 0xfffff6b0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fa190 <__cxa_atexit@plt+0x3eddac> │ │ │ │ + b 3fa198 <__cxa_atexit@plt+0x3eddb4> │ │ │ │ strteq sp, [sp], #-280 @ 0xfffffee8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 211e8 <__cxa_atexit@plt+0x14e04> │ │ │ │ ldr r1, [pc, #32] @ 211f0 <__cxa_atexit@plt+0x14e0c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa198 <__cxa_atexit@plt+0x3eddb4> │ │ │ │ + b 3fa1a0 <__cxa_atexit@plt+0x3eddbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strteq sp, [sp], #-212 @ 0xffffff2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -21422,15 +21422,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 212ac <__cxa_atexit@plt+0x14ec8> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ strteq ip, [sp], #-4084 @ 0xfffff00c │ │ │ │ @@ -21444,24 +21444,24 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq ip, [sp], #-4012 @ 0xfffff054 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ + b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21360 <__cxa_atexit@plt+0x14f7c> │ │ │ │ ldr r8, [pc, #36] @ 21368 <__cxa_atexit@plt+0x14f84> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -21470,15 +21470,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, #798720 @ 0xc3000 │ │ │ │ + mvneq r5, #-1073741824 @ 0xc0000000 │ │ │ │ ldrbteq fp, [r4], #-1744 @ 0xfffff930 │ │ │ │ strteq ip, [sp], #-3896 @ 0xfffff0c8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -21491,27 +21491,27 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #36] @ 213d4 <__cxa_atexit@plt+0x14ff0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #32] @ 213d8 <__cxa_atexit@plt+0x14ff4> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldrbteq fp, [r4], #-1712 @ 0xfffff950 │ │ │ │ ldrbteq fp, [r4], #-1804 @ 0xfffff8f4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fa1a0 <__cxa_atexit@plt+0x3eddbc> │ │ │ │ + b 3fa1a8 <__cxa_atexit@plt+0x3eddc4> │ │ │ │ strteq ip, [sp], #-3784 @ 0xfffff138 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21430 <__cxa_atexit@plt+0x1504c> │ │ │ │ @@ -21519,31 +21519,31 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq ip, [sp], #-3712 @ 0xfffff180 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ + b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 2146c <__cxa_atexit@plt+0x15088> │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq r5, #3293184 @ 0x324000 │ │ │ │ + mvneq r5, #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 214a8 <__cxa_atexit@plt+0x150c4> │ │ │ │ @@ -21588,15 +21588,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ ldrbteq fp, [r4], #-1324 @ 0xfffffad4 │ │ │ │ - mvneq r5, #55312384 @ 0x34c0000 │ │ │ │ + mvneq r4, #304 @ 0x130 │ │ │ │ strteq ip, [sp], #-3428 @ 0xfffff29c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -21610,27 +21610,27 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r3, [pc, #36] @ 215b0 <__cxa_atexit@plt+0x151cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #32] @ 215b4 <__cxa_atexit@plt+0x151d0> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ ldrbteq fp, [r4], #-1236 @ 0xfffffb2c │ │ │ │ ldrbteq fp, [r4], #-1328 @ 0xfffffad0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ + b 3fa190 <__cxa_atexit@plt+0x3eddac> │ │ │ │ strteq ip, [sp], #-3308 @ 0xfffff314 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2160c <__cxa_atexit@plt+0x15228> │ │ │ │ @@ -21638,31 +21638,31 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq ip, [sp], #-3236 @ 0xfffff35c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ + b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 21648 <__cxa_atexit@plt+0x15264> │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq r5, #62128128 @ 0x3b40000 │ │ │ │ + mvneq r4, #720 @ 0x2d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 21684 <__cxa_atexit@plt+0x152a0> │ │ │ │ @@ -21707,15 +21707,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ ldrbteq fp, [r4], #-848 @ 0xfffffcb0 │ │ │ │ - mvneq r5, #1035993088 @ 0x3dc00000 │ │ │ │ + mvneq r4, #14080 @ 0x3700 │ │ │ │ strteq ip, [sp], #-2952 @ 0xfffff478 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -21729,27 +21729,27 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r3, [pc, #36] @ 2178c <__cxa_atexit@plt+0x153a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #32] @ 21790 <__cxa_atexit@plt+0x153ac> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ ldrbteq fp, [r4], #-760 @ 0xfffffd08 │ │ │ │ ldrbteq fp, [r4], #-852 @ 0xfffffcac │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fa190 <__cxa_atexit@plt+0x3eddac> │ │ │ │ + b 3fa198 <__cxa_atexit@plt+0x3eddb4> │ │ │ │ strteq ip, [sp], #-2844 @ 0xfffff4e4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 217f0 <__cxa_atexit@plt+0x1540c> │ │ │ │ @@ -21759,15 +21759,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa198 <__cxa_atexit@plt+0x3eddb4> │ │ │ │ + b 3fa1a0 <__cxa_atexit@plt+0x3eddbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strteq ip, [sp], #-2764 @ 0xfffff534 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -21809,15 +21809,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 218b8 <__cxa_atexit@plt+0x154d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ strteq ip, [sp], #-2536 @ 0xfffff618 │ │ │ │ @@ -21831,31 +21831,31 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq ip, [sp], #-2464 @ 0xfffff660 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ + b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 2194c <__cxa_atexit@plt+0x15568> │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq r5, #-385875968 @ 0xe9000000 │ │ │ │ + mvneq r4, #41984 @ 0xa400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 21988 <__cxa_atexit@plt+0x155a4> │ │ │ │ @@ -21900,15 +21900,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ ldrbteq fp, [r4], #-76 @ 0xffffffb4 │ │ │ │ - mvneq r5, #805306383 @ 0x3000000f │ │ │ │ + mvneq r4, #835584 @ 0xcc000 │ │ │ │ strteq ip, [sp], #-2180 @ 0xfffff77c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -21922,27 +21922,27 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r3, [pc, #36] @ 21a90 <__cxa_atexit@plt+0x156ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #32] @ 21a94 <__cxa_atexit@plt+0x156b0> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ ldrbteq sl, [r4], #-4084 @ 0xfffff00c │ │ │ │ ldrbteq fp, [r4], #-80 @ 0xffffffb0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fa1a0 <__cxa_atexit@plt+0x3eddbc> │ │ │ │ + b 3fa1a8 <__cxa_atexit@plt+0x3eddc4> │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21af8 <__cxa_atexit@plt+0x15714> │ │ │ │ ldr r2, [pc, #60] @ 21b08 <__cxa_atexit@plt+0x15724> │ │ │ │ @@ -22012,24 +22012,24 @@ │ │ │ │ ldr r3, [pc, #232] @ 21cb4 <__cxa_atexit@plt+0x158d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #224] @ 21cb8 <__cxa_atexit@plt+0x158d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ - b 3fa1a8 <__cxa_atexit@plt+0x3eddc4> │ │ │ │ + b 3fa1b0 <__cxa_atexit@plt+0x3eddcc> │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21c40 <__cxa_atexit@plt+0x1585c> │ │ │ │ ldr r5, [pc, #168] @ 21ca0 <__cxa_atexit@plt+0x158bc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r8 │ │ │ │ - b 3fa1b0 <__cxa_atexit@plt+0x3eddcc> │ │ │ │ + b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ mov r7, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r3, [r7, #8]! │ │ │ │ add r6, r8, #8 │ │ │ │ cmp r1, r6 │ │ │ │ str r2, [r7, #4] │ │ │ │ bcc 21c80 <__cxa_atexit@plt+0x1589c> │ │ │ │ @@ -22084,15 +22084,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 21d20 <__cxa_atexit@plt+0x1593c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ - b 3fa1a8 <__cxa_atexit@plt+0x3eddc4> │ │ │ │ + b 3fa1b0 <__cxa_atexit@plt+0x3eddcc> │ │ │ │ ldr r3, [pc, #24] @ 21d24 <__cxa_atexit@plt+0x15940> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @@ -22101,15 +22101,15 @@ │ │ │ │ strteq ip, [sp], #-1440 @ 0xfffffa60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21d48 <__cxa_atexit@plt+0x15964> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa1b0 <__cxa_atexit@plt+0x3eddcc> │ │ │ │ + b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq ip, [sp], #-1404 @ 0xfffffa84 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -22119,33 +22119,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 21d90 <__cxa_atexit@plt+0x159ac> │ │ │ │ cmp r2, #1 │ │ │ │ bne 21dc8 <__cxa_atexit@plt+0x159e4> │ │ │ │ ldr r3, [pc, #112] @ 21df8 <__cxa_atexit@plt+0x15a14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa198 <__cxa_atexit@plt+0x3eddb4> │ │ │ │ + b 3fa1a0 <__cxa_atexit@plt+0x3eddbc> │ │ │ │ ldr lr, [pc, #88] @ 21df0 <__cxa_atexit@plt+0x15a0c> │ │ │ │ ldr r1, [pc, #88] @ 21df4 <__cxa_atexit@plt+0x15a10> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ + b 3fa190 <__cxa_atexit@plt+0x3eddac> │ │ │ │ ldr r3, [pc, #28] @ 21dec <__cxa_atexit@plt+0x15a08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa198 <__cxa_atexit@plt+0x3eddb4> │ │ │ │ + b 3fa1a0 <__cxa_atexit@plt+0x3eddbc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ @@ -22192,15 +22192,15 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 21eb4 <__cxa_atexit@plt+0x15ad0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -22210,15 +22210,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 21efc <__cxa_atexit@plt+0x15b18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq sl, [r4], #-2988 @ 0xfffff454 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -22275,15 +22275,15 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 22000 <__cxa_atexit@plt+0x15c1c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -22293,15 +22293,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 22048 <__cxa_atexit@plt+0x15c64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq sl, [r4], #-2656 @ 0xfffff5a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -22334,30 +22334,30 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 220ec <__cxa_atexit@plt+0x15d08> │ │ │ │ cmp r2, #1 │ │ │ │ bne 22118 <__cxa_atexit@plt+0x15d34> │ │ │ │ ldr r3, [pc, #100] @ 22148 <__cxa_atexit@plt+0x15d64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa198 <__cxa_atexit@plt+0x3eddb4> │ │ │ │ + b 3fa1a0 <__cxa_atexit@plt+0x3eddbc> │ │ │ │ ldr r2, [pc, #76] @ 22140 <__cxa_atexit@plt+0x15d5c> │ │ │ │ ldr r1, [pc, #76] @ 22144 <__cxa_atexit@plt+0x15d60> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r7} │ │ │ │ str r0, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ + b 3fa190 <__cxa_atexit@plt+0x3eddac> │ │ │ │ ldr r3, [pc, #28] @ 2213c <__cxa_atexit@plt+0x15d58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa198 <__cxa_atexit@plt+0x3eddb4> │ │ │ │ + b 3fa1a0 <__cxa_atexit@plt+0x3eddbc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffff0bc │ │ │ │ @@ -22402,15 +22402,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #12] @ 221fc <__cxa_atexit@plt+0x15e18> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 2221c <__cxa_atexit@plt+0x15e38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -22455,15 +22455,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #12] @ 222d0 <__cxa_atexit@plt+0x15eec> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 222f0 <__cxa_atexit@plt+0x15f0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -22659,29 +22659,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #2097152 @ 0x200000 │ │ │ │ + mvneq r3, #16896 @ 0x4200 │ │ │ │ ldrbteq sl, [r4], #-1084 @ 0xfffffbc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 22638 <__cxa_atexit@plt+0x16254> │ │ │ │ ldr r2, [pc, #36] @ 22648 <__cxa_atexit@plt+0x16264> │ │ │ │ ldr r9, [pc, #36] @ 2264c <__cxa_atexit@plt+0x16268> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldr r7, [pc, #16] @ 22650 <__cxa_atexit@plt+0x1626c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strteq sl, [sp], #-3168 @ 0xfffff3a0 │ │ │ │ strteq fp, [sp], #-3356 @ 0xfffff2e4 │ │ │ │ @@ -22698,15 +22698,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2269c <__cxa_atexit@plt+0x162b8> │ │ │ │ ldr r9, [pc, #20] @ 226a0 <__cxa_atexit@plt+0x162bc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq sl, [sp], #-3048 @ 0xfffff418 │ │ │ │ strteq fp, [sp], #-3276 @ 0xfffff334 │ │ │ │ strteq sl, [sp], #-3000 @ 0xfffff448 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -22719,15 +22719,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 226f0 <__cxa_atexit@plt+0x1630c> │ │ │ │ ldr r9, [pc, #20] @ 226f4 <__cxa_atexit@plt+0x16310> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ strteq sl, [sp], #-2944 @ 0xfffff480 │ │ │ │ strteq fp, [sp], #-3176 @ 0xfffff398 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -23179,15 +23179,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r4, [pc, #24] @ 22e24 <__cxa_atexit@plt+0x16a40> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r0, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #-16]! │ │ │ │ mov r4, r0 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r9, [r4], #-3348 @ 0xfffff2ec │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -23222,15 +23222,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 22ed0 <__cxa_atexit@plt+0x16aec> │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov fp, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r9, [r4], #-3172 @ 0xfffff39c │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -23357,15 +23357,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r4, [pc, #24] @ 230ec <__cxa_atexit@plt+0x16d08> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r0, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #-16]! │ │ │ │ mov r4, r0 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r9, [r4], #-2636 @ 0xfffff5b4 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -23400,15 +23400,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 23198 <__cxa_atexit@plt+0x16db4> │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov fp, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r9, [r4], #-2460 @ 0xfffff664 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ strteq fp, [sp], #-1156 @ 0xfffffb7c │ │ │ │ andeq r0, r4, pc │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -23469,15 +23469,15 @@ │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [pc, #36] @ 232b8 <__cxa_atexit@plt+0x16ed4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #28] @ 232bc <__cxa_atexit@plt+0x16ed8> │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq r9, [r4], #-1944 @ 0xfffff868 │ │ │ │ ldrbteq r9, [r4], #-2124 @ 0xfffff7b4 │ │ │ │ ldrbteq r9, [r4], #-2112 @ 0xfffff7c0 │ │ │ │ strteq sl, [sp], #-4088 @ 0xfffff008 │ │ │ │ @@ -23491,35 +23491,35 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq sl, [sp], #-4016 @ 0xfffff050 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ + b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ strteq fp, [sp], #-448 @ 0xfffffe40 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ + b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ + b 3fa190 <__cxa_atexit@plt+0x3eddac> │ │ │ │ strteq sl, [sp], #-3944 @ 0xfffff098 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 23390 <__cxa_atexit@plt+0x16fac> │ │ │ │ @@ -23527,50 +23527,50 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq sl, [sp], #-3872 @ 0xfffff0e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ + b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ strteq fp, [sp], #-304 @ 0xfffffed0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ + b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fa190 <__cxa_atexit@plt+0x3eddac> │ │ │ │ + b 3fa198 <__cxa_atexit@plt+0x3eddb4> │ │ │ │ strteq fp, [sp], #-272 @ 0xfffffef0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2341c <__cxa_atexit@plt+0x17038> │ │ │ │ ldr r1, [pc, #32] @ 23424 <__cxa_atexit@plt+0x17040> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa198 <__cxa_atexit@plt+0x3eddb4> │ │ │ │ + b 3fa1a0 <__cxa_atexit@plt+0x3eddbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strteq fp, [sp], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -23611,15 +23611,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 234e0 <__cxa_atexit@plt+0x170fc> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ strteq sl, [sp], #-3520 @ 0xfffff240 │ │ │ │ @@ -23633,35 +23633,35 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq sl, [sp], #-3448 @ 0xfffff288 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ + b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ strteq sl, [sp], #-3976 @ 0xfffff078 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ + b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fa1a0 <__cxa_atexit@plt+0x3eddbc> │ │ │ │ + b 3fa1a8 <__cxa_atexit@plt+0x3eddc4> │ │ │ │ strteq sl, [sp], #-3884 @ 0xfffff0d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 235cc <__cxa_atexit@plt+0x171e8> │ │ │ │ @@ -23670,15 +23670,15 @@ │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [pc, #36] @ 235dc <__cxa_atexit@plt+0x171f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #28] @ 235e0 <__cxa_atexit@plt+0x171fc> │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq r9, [r4], #-1140 @ 0xfffffb8c │ │ │ │ ldrbteq r9, [r4], #-1320 @ 0xfffffad8 │ │ │ │ ldrbteq r9, [r4], #-1308 @ 0xfffffae4 │ │ │ │ strteq sl, [sp], #-3728 @ 0xfffff170 │ │ │ │ @@ -23891,15 +23891,15 @@ │ │ │ │ str r9, [r5, #28] │ │ │ │ b 231ac <__cxa_atexit@plt+0x16dc8> │ │ │ │ ldr r3, [pc, #20] @ 23944 <__cxa_atexit@plt+0x17560> │ │ │ │ ldr r7, [pc, #20] @ 23948 <__cxa_atexit@plt+0x17564> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strteq r9, [sp], #-1180 @ 0xfffffb64 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ ldrbteq r9, [r4], #-380 @ 0xfffffe84 │ │ │ │ strteq sl, [sp], #-3312 @ 0xfffff310 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ @@ -23919,15 +23919,15 @@ │ │ │ │ b 231ac <__cxa_atexit@plt+0x16dc8> │ │ │ │ ldr r3, [pc, #20] @ 239b0 <__cxa_atexit@plt+0x175cc> │ │ │ │ ldr r7, [pc, #20] @ 239b4 <__cxa_atexit@plt+0x175d0> │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strteq r9, [sp], #-1068 @ 0xfffffbd4 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrbteq r9, [r4], #-272 @ 0xfffffef0 │ │ │ │ strteq sl, [sp], #-3188 @ 0xfffff38c │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -23964,33 +23964,33 @@ │ │ │ │ bne 23a90 <__cxa_atexit@plt+0x176ac> │ │ │ │ ldr r3, [pc, #116] @ 23ac4 <__cxa_atexit@plt+0x176e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r8, [pc, #104] @ 23ac8 <__cxa_atexit@plt+0x176e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ + b 3fa1e0 <__cxa_atexit@plt+0x3eddfc> │ │ │ │ ldr r3, [pc, #72] @ 23ab4 <__cxa_atexit@plt+0x176d0> │ │ │ │ ldr r9, [pc, #72] @ 23ab8 <__cxa_atexit@plt+0x176d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #28]! │ │ │ │ ldr r3, [pc, #64] @ 23abc <__cxa_atexit@plt+0x176d8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #56] @ 23ac0 <__cxa_atexit@plt+0x176dc> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldr r3, [pc, #20] @ 23aac <__cxa_atexit@plt+0x176c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r8, [pc, #8] @ 23ab0 <__cxa_atexit@plt+0x176cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ + b 3fa1e0 <__cxa_atexit@plt+0x3eddfc> │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ ldrbteq r9, [r4], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r0, ip, lsl r3 │ │ │ │ strteq r9, [sp], #-824 @ 0xfffffcc8 │ │ │ │ ldrbteq r8, [r4], #-4064 @ 0xfffff020 │ │ │ │ ldrbteq r9, [r4], #-60 @ 0xffffffc4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @@ -24023,30 +24023,30 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - b 3fa1e0 <__cxa_atexit@plt+0x3eddfc> │ │ │ │ + b 3fa1e8 <__cxa_atexit@plt+0x3ede04> │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 23b98 <__cxa_atexit@plt+0x177b4> │ │ │ │ ldr r2, [pc, #84] @ 23bb8 <__cxa_atexit@plt+0x177d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ ldr r5, [pc, #76] @ 23bbc <__cxa_atexit@plt+0x177d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [r3, #8] │ │ │ │ ldr r9, [pc, #68] @ 23bc0 <__cxa_atexit@plt+0x177dc> │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @@ -24070,15 +24070,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, r5, #12 │ │ │ │ ldr r2, [sl, #3] │ │ │ │ ldr r1, [sl, #7] │ │ │ │ str r3, [r5] │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b 3fa1e0 <__cxa_atexit@plt+0x3eddfc> │ │ │ │ + b 3fa1e8 <__cxa_atexit@plt+0x3ede04> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strteq r9, [sp], #-428 @ 0xfffffe54 │ │ │ │ strteq r8, [sp], #-2524 @ 0xfffff624 │ │ │ │ strteq sl, [sp], #-2452 @ 0xfffff66c │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 23c7c <__cxa_atexit@plt+0x17898> │ │ │ │ @@ -24200,30 +24200,30 @@ │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ ldr r9, [pc, #112] @ 23e78 <__cxa_atexit@plt+0x17a94> │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1e0 <__cxa_atexit@plt+0x3eddfc> │ │ │ │ + b 3fa1e8 <__cxa_atexit@plt+0x3ede04> │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 23e5c <__cxa_atexit@plt+0x17a78> │ │ │ │ ldr r2, [pc, #84] @ 23e7c <__cxa_atexit@plt+0x17a98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ ldr r5, [pc, #76] @ 23e80 <__cxa_atexit@plt+0x17a9c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [r3, #8] │ │ │ │ ldr r9, [pc, #68] @ 23e84 <__cxa_atexit@plt+0x17aa0> │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @@ -24242,26 +24242,26 @@ │ │ │ │ ldr r7, [pc, #28] @ 23ec0 <__cxa_atexit@plt+0x17adc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [pc, #16] @ 23ec4 <__cxa_atexit@plt+0x17ae0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1e0 <__cxa_atexit@plt+0x3eddfc> │ │ │ │ + b 3fa1e8 <__cxa_atexit@plt+0x3ede04> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strteq r8, [sp], #-3812 @ 0xfffff11c │ │ │ │ ldrbteq r8, [r4], #-3128 @ 0xfffff3c8 │ │ │ │ strteq sl, [sp], #-1580 @ 0xfffff9d4 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 23ee8 <__cxa_atexit@plt+0x17b04> │ │ │ │ str r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b0 <__cxa_atexit@plt+0x3eddcc> │ │ │ │ + b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq sl, [sp], #-1544 @ 0xfffff9f8 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -24271,30 +24271,30 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 23f30 <__cxa_atexit@plt+0x17b4c> │ │ │ │ cmp r2, #1 │ │ │ │ bne 23f5c <__cxa_atexit@plt+0x17b78> │ │ │ │ ldr r3, [pc, #100] @ 23f8c <__cxa_atexit@plt+0x17ba8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa198 <__cxa_atexit@plt+0x3eddb4> │ │ │ │ + b 3fa1a0 <__cxa_atexit@plt+0x3eddbc> │ │ │ │ ldr r2, [pc, #76] @ 23f84 <__cxa_atexit@plt+0x17ba0> │ │ │ │ ldr r1, [pc, #76] @ 23f88 <__cxa_atexit@plt+0x17ba4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r7} │ │ │ │ str r0, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ + b 3fa190 <__cxa_atexit@plt+0x3eddac> │ │ │ │ ldr r3, [pc, #28] @ 23f80 <__cxa_atexit@plt+0x17b9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa198 <__cxa_atexit@plt+0x3eddb4> │ │ │ │ + b 3fa1a0 <__cxa_atexit@plt+0x3eddbc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffff4ac │ │ │ │ @@ -24340,15 +24340,15 @@ │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldr r3, [pc, #12] @ 24044 <__cxa_atexit@plt+0x17c60> │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 24064 <__cxa_atexit@plt+0x17c80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -24394,15 +24394,15 @@ │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldr r3, [pc, #12] @ 2411c <__cxa_atexit@plt+0x17d38> │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 2413c <__cxa_atexit@plt+0x17d58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -24504,15 +24504,15 @@ │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [pc, #36] @ 242e4 <__cxa_atexit@plt+0x17f00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #28] @ 242e8 <__cxa_atexit@plt+0x17f04> │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq r8, [r4], #-1900 @ 0xfffff894 │ │ │ │ ldrbteq r8, [r4], #-2080 @ 0xfffff7e0 │ │ │ │ ldrbteq r8, [r4], #-2068 @ 0xfffff7ec │ │ │ │ strteq r9, [sp], #-4044 @ 0xfffff034 │ │ │ │ @@ -24526,35 +24526,35 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq r9, [sp], #-3972 @ 0xfffff07c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ + b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ strteq sl, [sp], #-404 @ 0xfffffe6c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ + b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ + b 3fa190 <__cxa_atexit@plt+0x3eddac> │ │ │ │ strteq r9, [sp], #-3900 @ 0xfffff0c4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 243bc <__cxa_atexit@plt+0x17fd8> │ │ │ │ @@ -24562,50 +24562,50 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq r9, [sp], #-3828 @ 0xfffff10c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ + b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ strteq sl, [sp], #-260 @ 0xfffffefc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ + b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fa190 <__cxa_atexit@plt+0x3eddac> │ │ │ │ + b 3fa198 <__cxa_atexit@plt+0x3eddb4> │ │ │ │ strteq sl, [sp], #-228 @ 0xffffff1c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 24448 <__cxa_atexit@plt+0x18064> │ │ │ │ ldr r1, [pc, #32] @ 24450 <__cxa_atexit@plt+0x1806c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa198 <__cxa_atexit@plt+0x3eddb4> │ │ │ │ + b 3fa1a0 <__cxa_atexit@plt+0x3eddbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strteq sl, [sp], #-160 @ 0xffffff60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -24646,15 +24646,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 2450c <__cxa_atexit@plt+0x18128> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ strteq r9, [sp], #-3476 @ 0xfffff26c │ │ │ │ @@ -24668,35 +24668,35 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq r9, [sp], #-3404 @ 0xfffff2b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ + b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ strteq r9, [sp], #-3932 @ 0xfffff0a4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ + b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fa1a0 <__cxa_atexit@plt+0x3eddbc> │ │ │ │ + b 3fa1a8 <__cxa_atexit@plt+0x3eddc4> │ │ │ │ strteq r9, [sp], #-3840 @ 0xfffff100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 245f8 <__cxa_atexit@plt+0x18214> │ │ │ │ @@ -24705,15 +24705,15 @@ │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [pc, #36] @ 24608 <__cxa_atexit@plt+0x18224> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #28] @ 2460c <__cxa_atexit@plt+0x18228> │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq r8, [r4], #-1096 @ 0xfffffbb8 │ │ │ │ ldrbteq r8, [r4], #-1276 @ 0xfffffb04 │ │ │ │ ldrbteq r8, [r4], #-1264 @ 0xfffffb10 │ │ │ │ strteq r9, [sp], #-3684 @ 0xfffff19c │ │ │ │ @@ -24926,15 +24926,15 @@ │ │ │ │ str r9, [r5, #28] │ │ │ │ b 231ac <__cxa_atexit@plt+0x16dc8> │ │ │ │ ldr r3, [pc, #20] @ 24970 <__cxa_atexit@plt+0x1858c> │ │ │ │ ldr r7, [pc, #20] @ 24974 <__cxa_atexit@plt+0x18590> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strteq r8, [sp], #-1136 @ 0xfffffb90 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ ldrbteq r8, [r4], #-336 @ 0xfffffeb0 │ │ │ │ strteq r9, [sp], #-3268 @ 0xfffff33c │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ @@ -24954,15 +24954,15 @@ │ │ │ │ b 231ac <__cxa_atexit@plt+0x16dc8> │ │ │ │ ldr r3, [pc, #20] @ 249dc <__cxa_atexit@plt+0x185f8> │ │ │ │ ldr r7, [pc, #20] @ 249e0 <__cxa_atexit@plt+0x185fc> │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strteq r8, [sp], #-1024 @ 0xfffffc00 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrbteq r8, [r4], #-228 @ 0xffffff1c │ │ │ │ strteq r9, [sp], #-3144 @ 0xfffff3b8 │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -24999,33 +24999,33 @@ │ │ │ │ bne 24abc <__cxa_atexit@plt+0x186d8> │ │ │ │ ldr r3, [pc, #116] @ 24af0 <__cxa_atexit@plt+0x1870c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r8, [pc, #104] @ 24af4 <__cxa_atexit@plt+0x18710> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ + b 3fa1e0 <__cxa_atexit@plt+0x3eddfc> │ │ │ │ ldr r3, [pc, #72] @ 24ae0 <__cxa_atexit@plt+0x186fc> │ │ │ │ ldr r9, [pc, #72] @ 24ae4 <__cxa_atexit@plt+0x18700> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #28]! │ │ │ │ ldr r3, [pc, #64] @ 24ae8 <__cxa_atexit@plt+0x18704> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #56] @ 24aec <__cxa_atexit@plt+0x18708> │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldr r3, [pc, #20] @ 24ad8 <__cxa_atexit@plt+0x186f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r8, [pc, #8] @ 24adc <__cxa_atexit@plt+0x186f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ + b 3fa1e0 <__cxa_atexit@plt+0x3eddfc> │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ ldrbteq r8, [r4], #-20 @ 0xffffffec │ │ │ │ andeq r0, r0, ip, lsl r3 │ │ │ │ strteq r8, [sp], #-780 @ 0xfffffcf4 │ │ │ │ ldrbteq r7, [r4], #-4020 @ 0xfffff04c │ │ │ │ ldrbteq r8, [r4], #-16 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @@ -25058,30 +25058,30 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - b 3fa1e0 <__cxa_atexit@plt+0x3eddfc> │ │ │ │ + b 3fa1e8 <__cxa_atexit@plt+0x3ede04> │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 24bc4 <__cxa_atexit@plt+0x187e0> │ │ │ │ ldr r2, [pc, #84] @ 24be4 <__cxa_atexit@plt+0x18800> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ ldr r5, [pc, #76] @ 24be8 <__cxa_atexit@plt+0x18804> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [r3, #8] │ │ │ │ ldr r9, [pc, #68] @ 24bec <__cxa_atexit@plt+0x18808> │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @@ -25105,15 +25105,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, r5, #12 │ │ │ │ ldr r2, [sl, #3] │ │ │ │ ldr r1, [sl, #7] │ │ │ │ str r3, [r5] │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b 3fa1e0 <__cxa_atexit@plt+0x3eddfc> │ │ │ │ + b 3fa1e8 <__cxa_atexit@plt+0x3ede04> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strteq r8, [sp], #-384 @ 0xfffffe80 │ │ │ │ strteq r7, [sp], #-2480 @ 0xfffff650 │ │ │ │ strteq r9, [sp], #-2408 @ 0xfffff698 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 24ca8 <__cxa_atexit@plt+0x188c4> │ │ │ │ @@ -25235,30 +25235,30 @@ │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ ldr r9, [pc, #112] @ 24ea4 <__cxa_atexit@plt+0x18ac0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1e0 <__cxa_atexit@plt+0x3eddfc> │ │ │ │ + b 3fa1e8 <__cxa_atexit@plt+0x3ede04> │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 24e88 <__cxa_atexit@plt+0x18aa4> │ │ │ │ ldr r2, [pc, #84] @ 24ea8 <__cxa_atexit@plt+0x18ac4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ ldr r5, [pc, #76] @ 24eac <__cxa_atexit@plt+0x18ac8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [r3, #8] │ │ │ │ ldr r9, [pc, #68] @ 24eb0 <__cxa_atexit@plt+0x18acc> │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @@ -25277,26 +25277,26 @@ │ │ │ │ ldr r7, [pc, #28] @ 24eec <__cxa_atexit@plt+0x18b08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [pc, #16] @ 24ef0 <__cxa_atexit@plt+0x18b0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1e0 <__cxa_atexit@plt+0x3eddfc> │ │ │ │ + b 3fa1e8 <__cxa_atexit@plt+0x3ede04> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strteq r7, [sp], #-3768 @ 0xfffff148 │ │ │ │ ldrbteq r7, [r4], #-3084 @ 0xfffff3f4 │ │ │ │ strteq r9, [sp], #-1536 @ 0xfffffa00 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 24f14 <__cxa_atexit@plt+0x18b30> │ │ │ │ str r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b0 <__cxa_atexit@plt+0x3eddcc> │ │ │ │ + b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r9, [sp], #-1500 @ 0xfffffa24 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -25306,30 +25306,30 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 24f5c <__cxa_atexit@plt+0x18b78> │ │ │ │ cmp r2, #1 │ │ │ │ bne 24f88 <__cxa_atexit@plt+0x18ba4> │ │ │ │ ldr r3, [pc, #100] @ 24fb8 <__cxa_atexit@plt+0x18bd4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa198 <__cxa_atexit@plt+0x3eddb4> │ │ │ │ + b 3fa1a0 <__cxa_atexit@plt+0x3eddbc> │ │ │ │ ldr r2, [pc, #76] @ 24fb0 <__cxa_atexit@plt+0x18bcc> │ │ │ │ ldr r1, [pc, #76] @ 24fb4 <__cxa_atexit@plt+0x18bd0> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r7} │ │ │ │ str r0, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ + b 3fa190 <__cxa_atexit@plt+0x3eddac> │ │ │ │ ldr r3, [pc, #28] @ 24fac <__cxa_atexit@plt+0x18bc8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa198 <__cxa_atexit@plt+0x3eddb4> │ │ │ │ + b 3fa1a0 <__cxa_atexit@plt+0x3eddbc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffff4ac │ │ │ │ @@ -25375,15 +25375,15 @@ │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldr r3, [pc, #12] @ 25070 <__cxa_atexit@plt+0x18c8c> │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 25090 <__cxa_atexit@plt+0x18cac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -25429,15 +25429,15 @@ │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldr r3, [pc, #12] @ 25148 <__cxa_atexit@plt+0x18d64> │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 25168 <__cxa_atexit@plt+0x18d84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -25451,15 +25451,15 @@ │ │ │ │ bhi 251a0 <__cxa_atexit@plt+0x18dbc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 251a8 <__cxa_atexit@plt+0x18dc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa1e8 <__cxa_atexit@plt+0x3ede04> │ │ │ │ + b 3fa1f0 <__cxa_atexit@plt+0x3ede0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r7, [r4], #-2192 @ 0xfffff770 │ │ │ │ strteq r9, [sp], #-916 @ 0xfffffc6c │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #72 @ 0x48 │ │ │ │ @@ -25630,15 +25630,15 @@ │ │ │ │ str r7, [r5, #52] @ 0x34 │ │ │ │ beq 2546c <__cxa_atexit@plt+0x19088> │ │ │ │ ldr r7, [pc, #44] @ 25488 <__cxa_atexit@plt+0x190a4> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa1f0 <__cxa_atexit@plt+0x3ede0c> │ │ │ │ + b 3fa1f8 <__cxa_atexit@plt+0x3ede14> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrbteq r7, [r4], #-1756 @ 0xfffff924 │ │ │ │ andeq r0, r0, r0, asr r5 │ │ │ │ @@ -25675,15 +25675,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #52] @ 0x34 │ │ │ │ beq 25520 <__cxa_atexit@plt+0x1913c> │ │ │ │ ldr r7, [pc, #32] @ 25534 <__cxa_atexit@plt+0x19150> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa1f0 <__cxa_atexit@plt+0x3ede0c> │ │ │ │ + b 3fa1f8 <__cxa_atexit@plt+0x3ede14> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ muleq r0, r8, r4 │ │ │ │ andeq r0, r0, r4, lsr #9 │ │ │ │ strteq r8, [sp], #-4088 @ 0xfffff008 │ │ │ │ @@ -25708,15 +25708,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r2, #52] @ 0x34 │ │ │ │ beq 255a4 <__cxa_atexit@plt+0x191c0> │ │ │ │ ldr r3, [pc, #24] @ 255b0 <__cxa_atexit@plt+0x191cc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1f0 <__cxa_atexit@plt+0x3ede0c> │ │ │ │ + b 3fa1f8 <__cxa_atexit@plt+0x3ede14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ strteq r8, [sp], #-3964 @ 0xfffff084 │ │ │ │ andeq r0, r8, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -25739,15 +25739,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r2, #52] @ 0x34 │ │ │ │ beq 25620 <__cxa_atexit@plt+0x1923c> │ │ │ │ ldr r3, [pc, #24] @ 2562c <__cxa_atexit@plt+0x19248> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1f0 <__cxa_atexit@plt+0x3ede0c> │ │ │ │ + b 3fa1f8 <__cxa_atexit@plt+0x3ede14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r3 │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -25913,15 +25913,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r4, [pc, #24] @ 258dc <__cxa_atexit@plt+0x194f8> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r0, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #-16]! │ │ │ │ mov r4, r0 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r7, [r4], #-604 @ 0xfffffda4 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -25956,35 +25956,35 @@ │ │ │ │ ldr r3, [pc, #28] @ 25988 <__cxa_atexit@plt+0x195a4> │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov fp, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r7, [r4], #-428 @ 0xfffffe54 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ strteq r8, [sp], #-2980 @ 0xfffff45c │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 259ac <__cxa_atexit@plt+0x195c8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1f0 <__cxa_atexit@plt+0x3ede0c> │ │ │ │ + b 3fa1f8 <__cxa_atexit@plt+0x3ede14> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r8, [sp], #-2944 @ 0xfffff480 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 259d4 <__cxa_atexit@plt+0x195f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 259d8 <__cxa_atexit@plt+0x195f4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r7, [r4], #-292 @ 0xfffffedc │ │ │ │ strteq r8, [sp], #-2888 @ 0xfffff4b8 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -26170,15 +26170,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r4, [pc, #24] @ 25ce0 <__cxa_atexit@plt+0x198fc> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r0, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #-16]! │ │ │ │ mov r4, r0 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r6, [r4], #-3672 @ 0xfffff1a8 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -26213,15 +26213,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 25d8c <__cxa_atexit@plt+0x199a8> │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov fp, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r6, [r4], #-3496 @ 0xfffff258 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ strteq r8, [sp], #-1940 @ 0xfffff86c │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [pc, #40] @ 25dd0 <__cxa_atexit@plt+0x199ec> │ │ │ │ @@ -26278,15 +26278,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r4, [pc, #24] @ 25e90 <__cxa_atexit@plt+0x19aac> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r0, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #-16]! │ │ │ │ mov r4, r0 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r6, [r4], #-3240 @ 0xfffff358 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -26321,15 +26321,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 25f3c <__cxa_atexit@plt+0x19b58> │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov fp, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r6, [r4], #-3064 @ 0xfffff408 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ strteq r8, [sp], #-1396 @ 0xfffffa8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -26340,15 +26340,15 @@ │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [pc, #36] @ 25f94 <__cxa_atexit@plt+0x19bb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #28] @ 25f98 <__cxa_atexit@plt+0x19bb4> │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [r4], #-2748 @ 0xfffff544 │ │ │ │ ldrbteq r6, [r4], #-2928 @ 0xfffff490 │ │ │ │ ldrbteq r6, [r4], #-2916 @ 0xfffff49c │ │ │ │ strteq r8, [sp], #-796 @ 0xfffffce4 │ │ │ │ @@ -26362,35 +26362,35 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq r8, [sp], #-724 @ 0xfffffd2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ + b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ strteq r8, [sp], #-1252 @ 0xfffffb1c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ + b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ + b 3fa190 <__cxa_atexit@plt+0x3eddac> │ │ │ │ strteq r8, [sp], #-652 @ 0xfffffd74 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2606c <__cxa_atexit@plt+0x19c88> │ │ │ │ @@ -26398,50 +26398,50 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq r8, [sp], #-580 @ 0xfffffdbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ + b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ strteq r8, [sp], #-1108 @ 0xfffffbac │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ + b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fa190 <__cxa_atexit@plt+0x3eddac> │ │ │ │ + b 3fa198 <__cxa_atexit@plt+0x3eddb4> │ │ │ │ strteq r8, [sp], #-1076 @ 0xfffffbcc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 260f8 <__cxa_atexit@plt+0x19d14> │ │ │ │ ldr r1, [pc, #32] @ 26100 <__cxa_atexit@plt+0x19d1c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa198 <__cxa_atexit@plt+0x3eddb4> │ │ │ │ + b 3fa1a0 <__cxa_atexit@plt+0x3eddbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strteq r8, [sp], #-1008 @ 0xfffffc10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -26482,15 +26482,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 261bc <__cxa_atexit@plt+0x19dd8> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ strteq r8, [sp], #-228 @ 0xffffff1c │ │ │ │ @@ -26504,35 +26504,35 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq r8, [sp], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ + b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ strteq r8, [sp], #-684 @ 0xfffffd54 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ + b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3fa1a0 <__cxa_atexit@plt+0x3eddbc> │ │ │ │ + b 3fa1a8 <__cxa_atexit@plt+0x3eddc4> │ │ │ │ strteq r8, [sp], #-592 @ 0xfffffdb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 262a8 <__cxa_atexit@plt+0x19ec4> │ │ │ │ @@ -26541,15 +26541,15 @@ │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [pc, #36] @ 262b8 <__cxa_atexit@plt+0x19ed4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #28] @ 262bc <__cxa_atexit@plt+0x19ed8> │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [r4], #-1944 @ 0xfffff868 │ │ │ │ ldrbteq r6, [r4], #-2124 @ 0xfffff7b4 │ │ │ │ ldrbteq r6, [r4], #-2112 @ 0xfffff7c0 │ │ │ │ strteq r8, [sp], #-500 @ 0xfffffe0c │ │ │ │ @@ -26564,15 +26564,15 @@ │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [pc, #36] @ 26314 <__cxa_atexit@plt+0x19f30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #28] @ 26318 <__cxa_atexit@plt+0x19f34> │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [r4], #-1852 @ 0xfffff8c4 │ │ │ │ ldrbteq r6, [r4], #-2032 @ 0xfffff810 │ │ │ │ ldrbteq r6, [r4], #-2020 @ 0xfffff81c │ │ │ │ strteq r8, [sp], #-344 @ 0xfffffea8 │ │ │ │ @@ -26711,15 +26711,15 @@ │ │ │ │ ldr r2, [pc, #56] @ 26570 <__cxa_atexit@plt+0x1a18c> │ │ │ │ ldr r7, [pc, #56] @ 26574 <__cxa_atexit@plt+0x1a190> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r7, [pc, #12] @ 26564 <__cxa_atexit@plt+0x1a180> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strteq r7, [sp], #-3476 @ 0xfffff26c │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ @@ -26756,15 +26756,15 @@ │ │ │ │ ldr r2, [pc, #28] @ 26608 <__cxa_atexit@plt+0x1a224> │ │ │ │ ldr r7, [pc, #28] @ 2660c <__cxa_atexit@plt+0x1a228> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strteq r6, [sp], #-2008 @ 0xfffff828 │ │ │ │ ldrbteq r6, [r4], #-1204 @ 0xfffffb4c │ │ │ │ strteq r7, [sp], #-3932 @ 0xfffff0a4 │ │ │ │ andseq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -26780,15 +26780,15 @@ │ │ │ │ b 266c0 <__cxa_atexit@plt+0x1a2dc> │ │ │ │ ldr r3, [pc, #20] @ 26664 <__cxa_atexit@plt+0x1a280> │ │ │ │ ldr r7, [pc, #20] @ 26668 <__cxa_atexit@plt+0x1a284> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r6, [sp], #-1912 @ 0xfffff888 │ │ │ │ ldrbteq r6, [r4], #-1108 @ 0xfffffbac │ │ │ │ strteq r7, [sp], #-3808 @ 0xfffff120 │ │ │ │ andseq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -26874,15 +26874,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #60] @ 26808 <__cxa_atexit@plt+0x1a424> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3fa1f8 <__cxa_atexit@plt+0x3ede14> │ │ │ │ + b 3fa200 <__cxa_atexit@plt+0x3ede1c> │ │ │ │ ldr r7, [pc, #56] @ 2681c <__cxa_atexit@plt+0x1a438> │ │ │ │ mov fp, r8 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -26930,30 +26930,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ str r1, [r5, #60] @ 0x3c │ │ │ │ - b 3fa1e0 <__cxa_atexit@plt+0x3eddfc> │ │ │ │ + b 3fa1e8 <__cxa_atexit@plt+0x3ede04> │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 26904 <__cxa_atexit@plt+0x1a520> │ │ │ │ ldr r2, [pc, #80] @ 26920 <__cxa_atexit@plt+0x1a53c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ ldr r5, [pc, #72] @ 26924 <__cxa_atexit@plt+0x1a540> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [r3, #8] │ │ │ │ ldr r9, [pc, #64] @ 26928 <__cxa_atexit@plt+0x1a544> │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @@ -26975,15 +26975,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, r5, #52 @ 0x34 │ │ │ │ ldr r2, [sl, #3] │ │ │ │ ldr r1, [sl, #7] │ │ │ │ str r3, [r5] │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b 3fa1e0 <__cxa_atexit@plt+0x3eddfc> │ │ │ │ + b 3fa1e8 <__cxa_atexit@plt+0x3ede04> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq r6, [sp], #-1092 @ 0xfffffbbc │ │ │ │ strteq r7, [sp], #-2844 @ 0xfffff4e4 │ │ │ │ andeq fp, r7, pc, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 269dc <__cxa_atexit@plt+0x1a5f8> │ │ │ │ tst r7, #3 │ │ │ │ @@ -27099,30 +27099,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ str r1, [r5, #60] @ 0x3c │ │ │ │ - b 3fa1e0 <__cxa_atexit@plt+0x3eddfc> │ │ │ │ + b 3fa1e8 <__cxa_atexit@plt+0x3ede04> │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 26ba8 <__cxa_atexit@plt+0x1a7c4> │ │ │ │ ldr r2, [pc, #80] @ 26bc4 <__cxa_atexit@plt+0x1a7e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ ldr r5, [pc, #72] @ 26bc8 <__cxa_atexit@plt+0x1a7e4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [r3, #8] │ │ │ │ ldr r9, [pc, #64] @ 26bcc <__cxa_atexit@plt+0x1a7e8> │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @@ -27144,15 +27144,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, r5, #52 @ 0x34 │ │ │ │ ldr r2, [sl, #3] │ │ │ │ ldr r1, [sl, #7] │ │ │ │ str r3, [r5] │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b 3fa1e0 <__cxa_atexit@plt+0x3eddfc> │ │ │ │ + b 3fa1e8 <__cxa_atexit@plt+0x3ede04> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq r6, [sp], #-416 @ 0xfffffe60 │ │ │ │ strteq r7, [sp], #-2108 @ 0xfffff7c4 │ │ │ │ andeq pc, r7, pc, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 26c48 <__cxa_atexit@plt+0x1a864> │ │ │ │ tst r7, #3 │ │ │ │ @@ -27186,20 +27186,20 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 26cd0 <__cxa_atexit@plt+0x1a8ec> │ │ │ │ ldr r5, [pc, #64] @ 26cec <__cxa_atexit@plt+0x1a908> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r9] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa200 <__cxa_atexit@plt+0x3ede1c> │ │ │ │ + b 3fa208 <__cxa_atexit@plt+0x3ede24> │ │ │ │ ldr r3, [pc, #36] @ 26ce8 <__cxa_atexit@plt+0x1a904> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #60]! @ 0x3c │ │ │ │ - b 3fa200 <__cxa_atexit@plt+0x3ede1c> │ │ │ │ + b 3fa208 <__cxa_atexit@plt+0x3ede24> │ │ │ │ ldr r7, [pc, #12] @ 26ce4 <__cxa_atexit@plt+0x1a900> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r4], #-3604 @ 0xfffff1ec │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @@ -27241,30 +27241,30 @@ │ │ │ │ mov sl, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #44]! @ 0x2c │ │ │ │ ldr r9, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r7, [pc, #100] @ 26df8 <__cxa_atexit@plt+0x1aa14> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 3fa1e0 <__cxa_atexit@plt+0x3eddfc> │ │ │ │ + b 3fa1e8 <__cxa_atexit@plt+0x3ede04> │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 26de0 <__cxa_atexit@plt+0x1a9fc> │ │ │ │ ldr r2, [pc, #80] @ 26dfc <__cxa_atexit@plt+0x1aa18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ ldr r5, [pc, #72] @ 26e00 <__cxa_atexit@plt+0x1aa1c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [r3, #8] │ │ │ │ ldr r9, [pc, #64] @ 26e04 <__cxa_atexit@plt+0x1aa20> │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @@ -27281,25 +27281,25 @@ │ │ │ │ ldr r7, [pc, #24] @ 26e38 <__cxa_atexit@plt+0x1aa54> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #44]! @ 0x2c │ │ │ │ ldr r9, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r7, [pc, #8] @ 26e3c <__cxa_atexit@plt+0x1aa58> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 3fa1e0 <__cxa_atexit@plt+0x3eddfc> │ │ │ │ + b 3fa1e8 <__cxa_atexit@plt+0x3ede04> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq r5, [sp], #-3940 @ 0xfffff09c │ │ │ │ strteq r7, [sp], #-1716 @ 0xfffff94c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 26e60 <__cxa_atexit@plt+0x1aa7c> │ │ │ │ str r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b0 <__cxa_atexit@plt+0x3eddcc> │ │ │ │ + b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r7, [sp], #-1680 @ 0xfffff970 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -27309,30 +27309,30 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 26ea8 <__cxa_atexit@plt+0x1aac4> │ │ │ │ cmp r2, #1 │ │ │ │ bne 26ed4 <__cxa_atexit@plt+0x1aaf0> │ │ │ │ ldr r3, [pc, #100] @ 26f04 <__cxa_atexit@plt+0x1ab20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa198 <__cxa_atexit@plt+0x3eddb4> │ │ │ │ + b 3fa1a0 <__cxa_atexit@plt+0x3eddbc> │ │ │ │ ldr r2, [pc, #76] @ 26efc <__cxa_atexit@plt+0x1ab18> │ │ │ │ ldr r1, [pc, #76] @ 26f00 <__cxa_atexit@plt+0x1ab1c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r7} │ │ │ │ str r0, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ + b 3fa190 <__cxa_atexit@plt+0x3eddac> │ │ │ │ ldr r3, [pc, #28] @ 26ef8 <__cxa_atexit@plt+0x1ab14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa198 <__cxa_atexit@plt+0x3eddb4> │ │ │ │ + b 3fa1a0 <__cxa_atexit@plt+0x3eddbc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffff210 │ │ │ │ @@ -27378,15 +27378,15 @@ │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldr r3, [pc, #12] @ 26fbc <__cxa_atexit@plt+0x1abd8> │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 26fdc <__cxa_atexit@plt+0x1abf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -27432,15 +27432,15 @@ │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldr r3, [pc, #12] @ 27094 <__cxa_atexit@plt+0x1acb0> │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 270b4 <__cxa_atexit@plt+0x1acd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -27824,15 +27824,15 @@ │ │ │ │ mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #52] @ 276d8 <__cxa_atexit@plt+0x1b2f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 276b4 <__cxa_atexit@plt+0x1b2d0> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fa208 <__cxa_atexit@plt+0x3ede24> │ │ │ │ + bl 3fa210 <__cxa_atexit@plt+0x3ede2c> │ │ │ │ ldr r7, [pc, #32] @ 276dc <__cxa_atexit@plt+0x1b2f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ @@ -27855,15 +27855,15 @@ │ │ │ │ mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #36] @ 27744 <__cxa_atexit@plt+0x1b360> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 27730 <__cxa_atexit@plt+0x1b34c> │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fa208 <__cxa_atexit@plt+0x3ede24> │ │ │ │ + bl 3fa210 <__cxa_atexit@plt+0x3ede2c> │ │ │ │ ldr r7, [pc, #16] @ 27748 <__cxa_atexit@plt+0x1b364> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r4], #-996 @ 0xfffffc1c │ │ │ │ ldrbteq r5, [r4], #-976 @ 0xfffffc30 │ │ │ │ @@ -27901,15 +27901,15 @@ │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #28] @ 277fc <__cxa_atexit@plt+0x1b418> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fa210 <__cxa_atexit@plt+0x3ede2c> │ │ │ │ + b 3fa218 <__cxa_atexit@plt+0x3ede34> │ │ │ │ ldr r7, [pc, #16] @ 27800 <__cxa_atexit@plt+0x1b41c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbteq r5, [r4], #-812 @ 0xfffffcd4 │ │ │ │ strteq r6, [sp], #-3860 @ 0xfffff0ec │ │ │ │ @@ -27922,26 +27922,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 27844 <__cxa_atexit@plt+0x1b460> │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa218 <__cxa_atexit@plt+0x3ede34> │ │ │ │ + b 3fa220 <__cxa_atexit@plt+0x3ede3c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strteq r6, [sp], #-3076 @ 0xfffff3fc │ │ │ │ ldrbteq r5, [r4], #-732 @ 0xfffffd24 │ │ │ │ strteq r6, [sp], #-3732 @ 0xfffff16c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 27868 <__cxa_atexit@plt+0x1b484> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa220 <__cxa_atexit@plt+0x3ede3c> │ │ │ │ + b 3fa228 <__cxa_atexit@plt+0x3ede44> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r6, [sp], #-3680 @ 0xfffff1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #164] @ 27924 <__cxa_atexit@plt+0x1b540> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -27978,15 +27978,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ ldr r2, [r2, #39] @ 0x27 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ str r0, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa228 <__cxa_atexit@plt+0x3ede44> │ │ │ │ + b 3fa230 <__cxa_atexit@plt+0x3ede4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strteq r6, [sp], #-3488 @ 0xfffff260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -28014,27 +28014,27 @@ │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r2, [r2, #39] @ 0x27 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ str r0, [r5] │ │ │ │ mov r5, r3 │ │ │ │ ldmib sp, {r6, fp} │ │ │ │ - b 3fa228 <__cxa_atexit@plt+0x3ede44> │ │ │ │ + b 3fa230 <__cxa_atexit@plt+0x3ede4c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strteq r6, [sp], #-3356 @ 0xfffff2e4 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 279dc <__cxa_atexit@plt+0x1b5f8> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 279e0 <__cxa_atexit@plt+0x1b5fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa170 <__cxa_atexit@plt+0x3edd8c> │ │ │ │ + b 3fa178 <__cxa_atexit@plt+0x3edd94> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r5, [r4], #-308 @ 0xfffffecc │ │ │ │ strteq r6, [sp], #-3304 @ 0xfffff318 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -28162,15 +28162,15 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r7, #156 @ 0x9c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffb78c │ │ │ │ @ instruction: 0xffffc708 │ │ │ │ ldrbteq r5, [r4], #-72 @ 0xffffffb8 │ │ │ │ @ instruction: 0xfffff848 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r8, asr r5 │ │ │ │ strteq r6, [sp], #-2744 @ 0xfffff548 │ │ │ │ @@ -28286,15 +28286,15 @@ │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r6, [sp], #-1656 @ 0xfffff988 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa230 <__cxa_atexit@plt+0x3ede4c> │ │ │ │ + b 3fa238 <__cxa_atexit@plt+0x3ede54> │ │ │ │ strteq r6, [sp], #-2256 @ 0xfffff730 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 27e3c <__cxa_atexit@plt+0x1ba58> │ │ │ │ ldr r3, [pc, #140] @ 27e98 <__cxa_atexit@plt+0x1bab4> │ │ │ │ @@ -28418,15 +28418,15 @@ │ │ │ │ sub sl, r6, #10 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ str r1, [r5] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ - b 3fa238 <__cxa_atexit@plt+0x3ede54> │ │ │ │ + b 3fa240 <__cxa_atexit@plt+0x3ede5c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff568 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrbteq r4, [r4], #-2724 @ 0xfffff55c │ │ │ │ strteq r6, [sp], #-1080 @ 0xfffffbc8 │ │ │ │ @@ -28444,15 +28444,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 28064 <__cxa_atexit@plt+0x1bc80> │ │ │ │ ldr r2, [pc, #24] @ 28068 <__cxa_atexit@plt+0x1bc84> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa240 <__cxa_atexit@plt+0x3ede5c> │ │ │ │ + b 3fa248 <__cxa_atexit@plt+0x3ede64> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r4, [sp], #-3488 @ 0xfffff260 │ │ │ │ strteq r6, [sp], #-992 @ 0xfffffc20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -28468,55 +28468,55 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #64] @ 280f0 <__cxa_atexit@plt+0x1bd0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa230 <__cxa_atexit@plt+0x3ede4c> │ │ │ │ + b 3fa238 <__cxa_atexit@plt+0x3ede54> │ │ │ │ ldr r3, [pc, #28] @ 280e8 <__cxa_atexit@plt+0x1bd04> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa230 <__cxa_atexit@plt+0x3ede4c> │ │ │ │ + b 3fa238 <__cxa_atexit@plt+0x3ede54> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrbteq r4, [r4], #-2588 @ 0xfffff5e4 │ │ │ │ @ instruction: 0xfffff6ac │ │ │ │ ldrbteq r4, [r4], #-2668 @ 0xfffff594 │ │ │ │ strteq r6, [sp], #-856 @ 0xfffffca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa230 <__cxa_atexit@plt+0x3ede4c> │ │ │ │ + b 3fa238 <__cxa_atexit@plt+0x3ede54> │ │ │ │ strteq r6, [sp], #-832 @ 0xfffffcc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa230 <__cxa_atexit@plt+0x3ede4c> │ │ │ │ + b 3fa238 <__cxa_atexit@plt+0x3ede54> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 28140 <__cxa_atexit@plt+0x1bd5c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa248 <__cxa_atexit@plt+0x3ede64> │ │ │ │ + b 3fa250 <__cxa_atexit@plt+0x3ede6c> │ │ │ │ strteq r6, [sp], #-1488 @ 0xfffffa30 │ │ │ │ strteq r6, [sp], #-1484 @ 0xfffffa34 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #8] @ 28164 <__cxa_atexit@plt+0x1bd80> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa248 <__cxa_atexit@plt+0x3ede64> │ │ │ │ + b 3fa250 <__cxa_atexit@plt+0x3ede6c> │ │ │ │ strteq r6, [sp], #-1452 @ 0xfffffa54 │ │ │ │ strteq r6, [sp], #-1428 @ 0xfffffa6c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #64 @ 0x40 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -28525,47 +28525,47 @@ │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #28] @ 281bc <__cxa_atexit@plt+0x1bdd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fa210 <__cxa_atexit@plt+0x3ede2c> │ │ │ │ + b 3fa218 <__cxa_atexit@plt+0x3ede34> │ │ │ │ ldr r7, [pc, #16] @ 281c0 <__cxa_atexit@plt+0x1bddc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff678 │ │ │ │ ldrbteq r4, [r4], #-2412 @ 0xfffff694 │ │ │ │ strteq r6, [sp], #-1364 @ 0xfffffaac │ │ │ │ - mvneq lr, #6080 @ 0x17c0 │ │ │ │ + mvneq lr, #2080374786 @ 0x7c000002 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, #8064 @ 0x1f80 │ │ │ │ + mvneq lr, #-134217726 @ 0xf8000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, #10688 @ 0x29c0 │ │ │ │ + mvneq lr, #-1677721597 @ 0x9c000003 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, #200, 26 @ 0x3200 │ │ │ │ + mvneq lr, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq lr, #14976 @ 0x3a80 │ │ │ │ + mvneq lr, #704643072 @ 0x2a000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ push {r4, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ @@ -28608,18 +28608,18 @@ │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [lr] │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ ldr r2, [pc, #24] @ 28300 <__cxa_atexit@plt+0x1bf1c> │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ - bl 3fa250 <__cxa_atexit@plt+0x3ede6c> │ │ │ │ + bl 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ ldrbteq r2, [r5], #-3236 @ 0xfffff35c │ │ │ │ @ instruction: 0xffff1c24 │ │ │ │ - mvneq lr, #168, 26 @ 0x2a00 │ │ │ │ + mvneq lr, #232, 6 @ 0xa0000003 │ │ │ │ @ instruction: 0xffff1c28 │ │ │ │ strteq r6, [sp], #-1080 @ 0xfffffbc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -28630,15 +28630,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ beq 2834c <__cxa_atexit@plt+0x1bf68> │ │ │ │ ldr r7, [pc, #48] @ 28370 <__cxa_atexit@plt+0x1bf8c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa1f0 <__cxa_atexit@plt+0x3ede0c> │ │ │ │ + b 3fa1f8 <__cxa_atexit@plt+0x3ede14> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 28374 <__cxa_atexit@plt+0x1bf90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -28649,25 +28649,25 @@ │ │ │ │ strteq r6, [sp], #-968 @ 0xfffffc38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 28398 <__cxa_atexit@plt+0x1bfb4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1f0 <__cxa_atexit@plt+0x3ede0c> │ │ │ │ + b 3fa1f8 <__cxa_atexit@plt+0x3ede14> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r6, [sp], #-932 @ 0xfffffc5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 283c0 <__cxa_atexit@plt+0x1bfdc> │ │ │ │ ldr r9, [pc, #16] @ 283c4 <__cxa_atexit@plt+0x1bfe0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strteq r6, [sp], #-912 @ 0xfffffc70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 283fc <__cxa_atexit@plt+0x1c018> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -28707,15 +28707,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r6, [sp], #-940 @ 0xfffffc54 │ │ │ │ strteq r6, [sp], #-956 @ 0xfffffc44 │ │ │ │ ldrbteq r4, [r4], #-1452 @ 0xfffffa54 │ │ │ │ @@ -28921,15 +28921,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 287e0 <__cxa_atexit@plt+0x1c3fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r4, [r4], #-600 @ 0xfffffda8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -29068,15 +29068,15 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r5, #12]! │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r3, [pc, #148] @ 28ac0 <__cxa_atexit@plt+0x1c6dc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 28a90 <__cxa_atexit@plt+0x1c6ac> │ │ │ │ @@ -29095,15 +29095,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ str r8, [r5] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r5, #4] │ │ │ │ stm lr, {r0, r2, r9} │ │ │ │ - b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ + b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -29135,15 +29135,15 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ str r8, [r5] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r1, [r5, #4] │ │ │ │ stm lr, {r0, r2, r9} │ │ │ │ - b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ + b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ ldrbteq r3, [r4], #-3904 @ 0xfffff0c0 │ │ │ │ strteq r5, [sp], #-3768 @ 0xfffff148 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -29258,15 +29258,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28d1c <__cxa_atexit@plt+0x1c938> │ │ │ │ ldr r2, [pc, #28] @ 28d2c <__cxa_atexit@plt+0x1c948> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ + b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ ldr r7, [pc, #12] @ 28d30 <__cxa_atexit@plt+0x1c94c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strteq r5, [sp], #-3320 @ 0xfffff308 │ │ │ │ strteq r5, [sp], #-3284 @ 0xfffff32c │ │ │ │ @@ -29297,15 +29297,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm lr, {r0, r2, r8, sl} │ │ │ │ mov r8, r7 │ │ │ │ str r9, [r3, #-12] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ ldrbteq r3, [r4], #-3528 @ 0xfffff238 │ │ │ │ strteq r5, [sp], #-3164 @ 0xfffff3a4 │ │ │ │ @@ -29325,15 +29325,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 28e38 <__cxa_atexit@plt+0x1ca54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [pc, #28] @ 28e3c <__cxa_atexit@plt+0x1ca58> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1d7f5d4 <__cxa_atexit@plt+0x1d731f0> │ │ │ │ + b 1618c84 <__cxa_atexit@plt+0x160c8a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r3, [r4], #-3116 @ 0xfffff3d4 │ │ │ │ ldrbteq r3, [r4], #-3388 @ 0xfffff2c4 │ │ │ │ ldrbteq r3, [r4], #-3368 @ 0xfffff2d8 │ │ │ │ ldrbteq r3, [r4], #-3356 @ 0xfffff2e4 │ │ │ │ strteq r5, [sp], #-3068 @ 0xfffff404 │ │ │ │ @@ -29475,15 +29475,15 @@ │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - mvneq lr, #42 @ 0x2a │ │ │ │ + mvneq sp, #111149056 @ 0x6a00000 │ │ │ │ ldrbteq r3, [r4], #-2524 @ 0xfffff624 │ │ │ │ ldrbteq r3, [r4], #-2504 @ 0xfffff638 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r8 │ │ │ │ @@ -29492,15 +29492,15 @@ │ │ │ │ cmp r2, r6 │ │ │ │ bcc 290c4 <__cxa_atexit@plt+0x1cce0> │ │ │ │ ldr r2, [pc, #44] @ 290e0 <__cxa_atexit@plt+0x1ccfc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r9, [r8, #8] │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ + b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ ldr r7, [pc, #24] @ 290e4 <__cxa_atexit@plt+0x1cd00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -29520,15 +29520,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 29144 <__cxa_atexit@plt+0x1cd60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r3, [r4], #-2328 @ 0xfffff6e8 │ │ │ │ ldrbteq r3, [r4], #-2548 @ 0xfffff60c │ │ │ │ ldrbteq r3, [r4], #-2352 @ 0xfffff6d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -29538,30 +29538,30 @@ │ │ │ │ ldr r3, [pc, #32] @ 29184 <__cxa_atexit@plt+0x1cda0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 29188 <__cxa_atexit@plt+0x1cda4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ + b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r3, [r4], #-2220 @ 0xfffff754 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 291b8 <__cxa_atexit@plt+0x1cdd4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 291bc <__cxa_atexit@plt+0x1cdd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ ldrbteq r3, [r4], #-2408 @ 0xfffff698 │ │ │ │ ldrbteq r3, [r4], #-2212 @ 0xfffff75c │ │ │ │ strteq r5, [sp], #-2468 @ 0xfffff65c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -29757,15 +29757,15 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - mvneq sp, #223232 @ 0x36800 │ │ │ │ + mvneq sp, #-1610612735 @ 0xa0000001 │ │ │ │ ldrbteq r3, [r4], #-1408 @ 0xfffffa80 │ │ │ │ ldrbteq r3, [r4], #-1388 @ 0xfffffa94 │ │ │ │ strteq r5, [sp], #-1652 @ 0xfffff98c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ @@ -29790,15 +29790,15 @@ │ │ │ │ ldr r3, [pc, #80] @ 295a4 <__cxa_atexit@plt+0x1d1c0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ + b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -29823,15 +29823,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r3, [r8, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ + b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ strteq r5, [sp], #-1376 @ 0xfffffaa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -29873,15 +29873,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r0, #16]! │ │ │ │ stmdb r5, {r0, r6} │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ mov r8, lr │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, r0 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -29922,15 +29922,15 @@ │ │ │ │ str r0, [r5, #8]! │ │ │ │ ldmib r5, {r0, r2} │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ stmib r5, {r1, r6} │ │ │ │ str r2, [r6, #12] │ │ │ │ str r0, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -30080,15 +30080,15 @@ │ │ │ │ ldr r1, [pc, #92] @ 29a38 <__cxa_atexit@plt+0x1d654> │ │ │ │ mov r8, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r0, r6} │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, r0 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -30132,15 +30132,15 @@ │ │ │ │ str r0, [r6, #24] │ │ │ │ str ip, [r6, #28] │ │ │ │ str sl, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r2, #16]! │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #24 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -30164,15 +30164,15 @@ │ │ │ │ add r6, r8, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29b54 <__cxa_atexit@plt+0x1d770> │ │ │ │ ldr r2, [pc, #68] @ 29b7c <__cxa_atexit@plt+0x1d798> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ - b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ + b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 29b78 <__cxa_atexit@plt+0x1d794> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ @@ -30205,15 +30205,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -30251,15 +30251,15 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str fp, [sp, #4] │ │ │ │ sub fp, r3, r8 │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ - bl 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ + bl 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 29d18 <__cxa_atexit@plt+0x1d934> │ │ │ │ add r3, r6, #4 │ │ │ │ ldr r2, [pc, #208] @ 29d84 <__cxa_atexit@plt+0x1d9a0> │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #204] @ 29d88 <__cxa_atexit@plt+0x1d9a4> │ │ │ │ add lr, r6, #20 │ │ │ │ @@ -30388,15 +30388,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 29ec4 <__cxa_atexit@plt+0x1dae0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -30938,15 +30938,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 2a768 <__cxa_atexit@plt+0x1e384> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r2, [r4], #-736 @ 0xfffffd20 │ │ │ │ ldrbteq r2, [r4], #-780 @ 0xfffffcf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -30964,15 +30964,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2a7c4 <__cxa_atexit@plt+0x1e3e0> │ │ │ │ ldr r3, [pc, #44] @ 2a7e0 <__cxa_atexit@plt+0x1e3fc> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldrbteq r2, [r4], #-648 @ 0xfffffd78 │ │ │ │ @@ -30980,15 +30980,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2a804 <__cxa_atexit@plt+0x1e420> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -31225,15 +31225,15 @@ │ │ │ │ str lr, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ sub r6, sl, #23 │ │ │ │ str r6, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ - b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ + b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ ldr r7, [r7, #28] │ │ │ │ mov r5, r1 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 2ac1c <__cxa_atexit@plt+0x1e838> │ │ │ │ ldr r4, [sp, #20] │ │ │ │ @@ -31277,15 +31277,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ add r0, r3, #16 │ │ │ │ str r2, [r3, #4] │ │ │ │ str ip, [r3, #12] │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ - b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ + b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ ldr r3, [pc, #24] @ 2acc8 <__cxa_atexit@plt+0x1e8e4> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrbteq r1, [r4], #-3548 @ 0xfffff224 │ │ │ │ @@ -31312,15 +31312,15 @@ │ │ │ │ str r7, [r5, #16] │ │ │ │ beq 2ad34 <__cxa_atexit@plt+0x1e950> │ │ │ │ ldr r3, [pc, #40] @ 2ad4c <__cxa_atexit@plt+0x1e968> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @@ -31328,15 +31328,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2ad74 <__cxa_atexit@plt+0x1e990> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r3, [sp], #-3392 @ 0xfffff2c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 2adb0 <__cxa_atexit@plt+0x1e9cc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -31906,15 +31906,15 @@ │ │ │ │ sub r2, r1, #15 │ │ │ │ str sl, [r6, #16] │ │ │ │ str r9, [r6, #20] │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ - b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ + b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 2b6b0 <__cxa_atexit@plt+0x1f2cc> │ │ │ │ ldr fp, [sp] │ │ │ │ mov r6, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -31949,15 +31949,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ + b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ ldr r3, [pc, #24] @ 2b748 <__cxa_atexit@plt+0x1f364> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff5e8 │ │ │ │ @@ -32060,15 +32060,15 @@ │ │ │ │ stmdb r5, {r3, r6} │ │ │ │ mov r6, r8 │ │ │ │ ldr r8, [sp] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ str r4, [r5, #-12] │ │ │ │ mov r4, sl │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -32140,15 +32140,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r1, r3, #64 @ 0x40 │ │ │ │ ldr lr, [r5, #-4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r9, [r3, #56] @ 0x38 │ │ │ │ str r2, [r3, #60] @ 0x3c │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff17c │ │ │ │ ldrbteq r1, [r4], #-460 @ 0xfffffe34 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ strteq r2, [sp], #-4060 @ 0xfffff024 │ │ │ │ @@ -32175,15 +32175,15 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ bhi 2bab8 <__cxa_atexit@plt+0x1f6d4> │ │ │ │ ldr r3, [pc, #56] @ 2bad8 <__cxa_atexit@plt+0x1f6f4> │ │ │ │ sub lr, r5, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ + b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2bad4 <__cxa_atexit@plt+0x1f6f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -32351,23 +32351,23 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r4, [r5, #8] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ stm r5, {r3, r6} │ │ │ │ mov r6, r0 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r6, [pc, #44] @ 2bda4 <__cxa_atexit@plt+0x1f9c0> │ │ │ │ mov r7, lr │ │ │ │ mov r1, #124 @ 0x7c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffeb08 │ │ │ │ @ instruction: 0xffffebd0 │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ ldrbteq r0, [r4], #-3556 @ 0xfffff21c │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ strteq r2, [sp], #-3424 @ 0xfffff2a0 │ │ │ │ @@ -32457,15 +32457,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r4, sl │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r3, #56] @ 0x38 │ │ │ │ str r1, [r3, #64] @ 0x40 │ │ │ │ str r0, [r3, #72] @ 0x48 │ │ │ │ str lr, [r2, #4] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ mov r4, #76 @ 0x4c │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xffffe8b0 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ ldrbteq r0, [r4], #-3192 @ 0xfffff388 │ │ │ │ @@ -32503,15 +32503,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub r0, r5, #16 │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ ldr r8, [pc, #24] @ 2bfe0 <__cxa_atexit@plt+0x1fbfc> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ + b 3fa2c0 <__cxa_atexit@plt+0x3ededc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r0, [r4], #-2684 @ 0xfffff584 │ │ │ │ ldrbteq r0, [r4], #-3000 @ 0xfffff448 │ │ │ │ ldrbteq r0, [r4], #-2972 @ 0xfffff464 │ │ │ │ strteq r2, [sp], #-2960 @ 0xfffff470 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -32570,15 +32570,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ str r9, [r6, #12] │ │ │ │ str r8, [r3, #16]! │ │ │ │ stm lr, {r0, r3, r6} │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldmib sp, {r8, fp} │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ @@ -32632,15 +32632,15 @@ │ │ │ │ str r3, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str sl, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r6, ip │ │ │ │ str r9, [r5, #4] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #32 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [pc, #24] @ 2c200 <__cxa_atexit@plt+0x1fe1c> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -32679,15 +32679,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ str r9, [r5, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str sl, [r3, #24] │ │ │ │ str ip, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r3, [pc, #28] @ 2c2b4 <__cxa_atexit@plt+0x1fed0> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @@ -32789,15 +32789,15 @@ │ │ │ │ mov r4, fp │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ mov r5, r2 │ │ │ │ ldmib sp, {r6, fp} │ │ │ │ str r0, [r2] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ mov r0, #84 @ 0x54 │ │ │ │ str r0, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov fp, lr │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @@ -32826,15 +32826,15 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ bhi 2c4e4 <__cxa_atexit@plt+0x20100> │ │ │ │ ldr r3, [pc, #56] @ 2c504 <__cxa_atexit@plt+0x20120> │ │ │ │ sub lr, r5, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ + b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2c500 <__cxa_atexit@plt+0x2011c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -32907,15 +32907,15 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ ldr r6, [pc, #68] @ 2c650 <__cxa_atexit@plt+0x2026c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20] @ 0xffffffec │ │ │ │ mov r6, fp │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -32994,15 +32994,15 @@ │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - mvneq sl, #507904 @ 0x7c000 │ │ │ │ + mvneq r9, #380 @ 0x17c │ │ │ │ ldrbteq r0, [r4], #-736 @ 0xfffffd20 │ │ │ │ ldrbteq r0, [r4], #-716 @ 0xfffffd34 │ │ │ │ strteq r2, [sp], #-772 @ 0xfffffcfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r7 │ │ │ │ @@ -33032,15 +33032,15 @@ │ │ │ │ cmp r1, r6 │ │ │ │ str r3, [r2] │ │ │ │ bcc 2c840 <__cxa_atexit@plt+0x2045c> │ │ │ │ ldr r3, [pc, #100] @ 2c86c <__cxa_atexit@plt+0x20488> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ - b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ + b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r9 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ @@ -33077,15 +33077,15 @@ │ │ │ │ bcc 2c8d8 <__cxa_atexit@plt+0x204f4> │ │ │ │ ldr r3, [pc, #72] @ 2c8fc <__cxa_atexit@plt+0x20518> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ - b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ + b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r8 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [pc, #24] @ 2c8f8 <__cxa_atexit@plt+0x20514> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ @@ -33107,15 +33107,15 @@ │ │ │ │ bcc 2c940 <__cxa_atexit@plt+0x2055c> │ │ │ │ ldr r3, [pc, #44] @ 2c958 <__cxa_atexit@plt+0x20574> │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ add r5, r5, #12 │ │ │ │ str r2, [r8, #8] │ │ │ │ - b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ + b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ ldr r3, [pc, #20] @ 2c95c <__cxa_atexit@plt+0x20578> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @@ -33174,15 +33174,15 @@ │ │ │ │ str r5, [r6, #52] @ 0x34 │ │ │ │ str r6, [r6, #72] @ 0x48 │ │ │ │ str r6, [r6, #44] @ 0x2c │ │ │ │ ldr r6, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ mov r5, ip │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ mov r3, r6 │ │ │ │ b 2ca5c <__cxa_atexit@plt+0x20678> │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -33197,15 +33197,15 @@ │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2caa8 <__cxa_atexit@plt+0x206c4> │ │ │ │ ldr r2, [pc, #28] @ 2cab8 <__cxa_atexit@plt+0x206d4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ + b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ ldr r7, [pc, #12] @ 2cabc <__cxa_atexit@plt+0x206d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strteq r2, [sp], #-280 @ 0xfffffee8 │ │ │ │ strteq r2, [sp], #-244 @ 0xffffff0c │ │ │ │ @@ -33291,15 +33291,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ bhi 2cc28 <__cxa_atexit@plt+0x20844> │ │ │ │ ldr r3, [pc, #56] @ 2cc48 <__cxa_atexit@plt+0x20864> │ │ │ │ str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ + b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2cc44 <__cxa_atexit@plt+0x20860> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -33308,15 +33308,15 @@ │ │ │ │ strteq r1, [sp], #-3988 @ 0xfffff06c │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ strteq r1, [sp], #-3964 @ 0xfffff084 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fa2c0 <__cxa_atexit@plt+0x3ededc> │ │ │ │ + b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ strteq r1, [sp], #-3944 @ 0xfffff098 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2ccd4 <__cxa_atexit@plt+0x208f0> │ │ │ │ @@ -33336,15 +33336,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 2ccf8 <__cxa_atexit@plt+0x20914> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ + b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -33375,15 +33375,15 @@ │ │ │ │ str r1, [r0, #20]! │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ - b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ + b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ mov r6, r3 │ │ │ │ b 2cd80 <__cxa_atexit@plt+0x2099c> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2cd90 <__cxa_atexit@plt+0x209ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -33396,15 +33396,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 2cdc4 <__cxa_atexit@plt+0x209e0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldrbteq pc, [r3], #-3452 @ 0xfffff284 @ │ │ │ │ strteq r1, [sp], #-3628 @ 0xfffff1d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ce34 <__cxa_atexit@plt+0x20a50> │ │ │ │ @@ -33424,15 +33424,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ bhi 2ce3c <__cxa_atexit@plt+0x20a58> │ │ │ │ ldr r3, [pc, #60] @ 2ce60 <__cxa_atexit@plt+0x20a7c> │ │ │ │ str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ + b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2ce5c <__cxa_atexit@plt+0x20a78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -33456,15 +33456,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 2cec4 <__cxa_atexit@plt+0x20ae0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ + b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq pc, [r3], #-2968 @ 0xfffff468 @ │ │ │ │ ldrbteq pc, [r3], #-3296 @ 0xfffff320 @ │ │ │ │ ldrbteq pc, [r3], #-2992 @ 0xfffff450 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -33489,15 +33489,15 @@ │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #24] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ - b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ + b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ mov r6, r3 │ │ │ │ b 2cf48 <__cxa_atexit@plt+0x20b64> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2cf58 <__cxa_atexit@plt+0x20b74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -33510,15 +33510,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 2cf8c <__cxa_atexit@plt+0x20ba8> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldrbteq pc, [r3], #-2996 @ 0xfffff44c @ │ │ │ │ strteq r1, [sp], #-3200 @ 0xfffff380 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -34046,15 +34046,15 @@ │ │ │ │ ldr r7, [sp] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ add r6, pc, r6 │ │ │ │ str r4, [r5, #-12] │ │ │ │ str r1, [r5] │ │ │ │ str r6, [r5, #-16]! │ │ │ │ ldmib sp, {r4, r6, r8} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #36] @ 2d818 <__cxa_atexit@plt+0x21434> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr r9, [sp] │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ @@ -34224,15 +34224,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r9, lr │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -34366,15 +34366,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r4, [r5, #-4] │ │ │ │ str r6, [r5] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ ldr r7, [sp] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ ldmib sp, {r4, r6, r9} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #36] @ 2dd18 <__cxa_atexit@plt+0x21934> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr r9, [sp] │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ @@ -34612,15 +34612,15 @@ │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r8, r0 │ │ │ │ mov r9, lr │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -34809,15 +34809,15 @@ │ │ │ │ bne 2e3e4 <__cxa_atexit@plt+0x22000> │ │ │ │ ldr r1, [pc, #56] @ 2e3fc <__cxa_atexit@plt+0x22018> │ │ │ │ ldr r9, [r8, #2] │ │ │ │ ldr r7, [r2, #16] │ │ │ │ mov r8, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2e400 <__cxa_atexit@plt+0x2201c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ @@ -34833,15 +34833,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 2e438 <__cxa_atexit@plt+0x22054> │ │ │ │ ldr r3, [pc, #40] @ 2e450 <__cxa_atexit@plt+0x2206c> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #12] @ 2e44c <__cxa_atexit@plt+0x22068> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @@ -38553,15 +38553,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r4, [pc, #24] @ 31e5c <__cxa_atexit@plt+0x25a78> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r0, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #-16]! │ │ │ │ mov r4, r0 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq sl, [r3], #-3292 @ 0xfffff324 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -38596,15 +38596,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 31f08 <__cxa_atexit@plt+0x25b24> │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov fp, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq sl, [r3], #-3116 @ 0xfffff3d4 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 31f2c <__cxa_atexit@plt+0x25b48> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -40495,15 +40495,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, #968884224 @ 0x39c00000 │ │ │ │ + mvneq r2, #9984 @ 0x2700 │ │ │ │ ldrbteq r8, [r3], #-3468 @ 0xfffff274 │ │ │ │ strteq fp, [ip], #-1624 @ 0xfffff9a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -40526,15 +40526,15 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #56] @ 33d54 <__cxa_atexit@plt+0x27970> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ mov r6, r3 │ │ │ │ b 33d3c <__cxa_atexit@plt+0x27958> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -40571,15 +40571,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r3, #-419430400 @ 0xe7000000 │ │ │ │ + mvneq r2, #39936 @ 0x9c00 │ │ │ │ ldrbteq r8, [r3], #-3212 @ 0xfffff374 │ │ │ │ ldrbteq r8, [r3], #-3244 @ 0xfffff354 │ │ │ │ ldrbteq r8, [r3], #-3188 @ 0xfffff38c │ │ │ │ strteq fp, [ip], #-1312 @ 0xfffffae0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ @@ -40604,15 +40604,15 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #56] @ 33e8c <__cxa_atexit@plt+0x27aa8> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ mov r6, r3 │ │ │ │ b 33e74 <__cxa_atexit@plt+0x27a90> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -40659,15 +40659,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ ldrbteq r8, [r3], #-2892 @ 0xfffff4b4 │ │ │ │ - mvneq r3, #603979778 @ 0x24000002 │ │ │ │ + mvneq r2, #3293184 @ 0x324000 │ │ │ │ ldrbteq r8, [r3], #-3228 @ 0xfffff364 │ │ │ │ ldrbteq r8, [r3], #-2852 @ 0xfffff4dc │ │ │ │ strteq fp, [ip], #-960 @ 0xfffffc40 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -40719,15 +40719,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ ldrbteq r8, [r3], #-2756 @ 0xfffff53c │ │ │ │ ldrbteq r8, [r3], #-2700 @ 0xfffff574 │ │ │ │ strteq fp, [ip], #-784 @ 0xfffffcf0 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - mvneq r3, #-1879048182 @ 0x9000000a │ │ │ │ + mvneq r2, #15269888 @ 0xe90000 │ │ │ │ ldrbteq r8, [r3], #-3004 @ 0xfffff444 │ │ │ │ ldrbteq r8, [r3], #-2628 @ 0xfffff5bc │ │ │ │ strteq fp, [ip], #-732 @ 0xfffffd24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ @@ -40802,15 +40802,15 @@ │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ ldrbteq r8, [r3], #-2484 @ 0xfffff64c │ │ │ │ ldrbteq r8, [r3], #-2428 @ 0xfffff684 │ │ │ │ strteq fp, [ip], #-464 @ 0xfffffe30 │ │ │ │ strteq fp, [ip], #-496 @ 0xfffffe10 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - mvneq r3, #1073741857 @ 0x40000021 │ │ │ │ + mvneq r2, #51642368 @ 0x3140000 │ │ │ │ ldrbteq r8, [r3], #-2712 @ 0xfffff568 │ │ │ │ ldrbteq r8, [r3], #-2336 @ 0xfffff6e0 │ │ │ │ strteq fp, [ip], #-404 @ 0xfffffe6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r5 │ │ │ │ @@ -40865,15 +40865,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ ldrbteq r8, [r3], #-2172 @ 0xfffff784 │ │ │ │ ldrbteq r8, [r3], #-2116 @ 0xfffff7bc │ │ │ │ strteq fp, [ip], #-200 @ 0xffffff38 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ - mvneq r3, #97 @ 0x61 │ │ │ │ + mvneq r2, #168820736 @ 0xa100000 │ │ │ │ ldrbteq r8, [r3], #-2420 @ 0xfffff68c │ │ │ │ ldrbteq r8, [r3], #-2044 @ 0xfffff804 │ │ │ │ strteq fp, [ip], #-148 @ 0xffffff6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -40903,15 +40903,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - mvneq r2, #724 @ 0x2d4 │ │ │ │ + mvneq r2, #1027604480 @ 0x3d400000 │ │ │ │ ldrbteq r8, [r3], #-2244 @ 0xfffff73c │ │ │ │ ldrbteq r8, [r3], #-1868 @ 0xfffff8b4 │ │ │ │ strteq fp, [ip], #-36 @ 0xffffffdc │ │ │ │ strteq fp, [ip], #-8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -40932,15 +40932,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 34390 <__cxa_atexit@plt+0x27fac> │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sl, [ip], #-4072 @ 0xfffff018 │ │ │ │ ldrbteq r8, [r3], #-1708 @ 0xfffff954 │ │ │ │ strteq sl, [ip], #-4036 @ 0xfffff03c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -40969,15 +40969,15 @@ │ │ │ │ ldr r7, [pc, #32] @ 34420 <__cxa_atexit@plt+0x2803c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvneq r2, #2640 @ 0xa50 │ │ │ │ + mvneq r2, #-452984832 @ 0xe5000000 │ │ │ │ ldrbteq r8, [r3], #-1972 @ 0xfffff84c │ │ │ │ ldrbteq r8, [r3], #-1596 @ 0xfffff9c4 │ │ │ │ strteq sl, [ip], #-3948 @ 0xfffff094 │ │ │ │ strteq sl, [ip], #-3816 @ 0xfffff118 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -41013,15 +41013,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ ldrbteq r8, [r3], #-1448 @ 0xfffffa58 │ │ │ │ - mvneq r2, #14528 @ 0x38c0 │ │ │ │ + mvneq r2, #587202560 @ 0x23000000 │ │ │ │ strteq sl, [ip], #-3652 @ 0xfffff1bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -41046,15 +41046,15 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ mov r6, r3 │ │ │ │ b 3455c <__cxa_atexit@plt+0x28178> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -41103,15 +41103,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ ldrbteq r8, [r3], #-1128 @ 0xfffffb98 │ │ │ │ - mvneq r2, #41216 @ 0xa100 │ │ │ │ + mvneq r2, #268435470 @ 0x1000000e │ │ │ │ ldrbteq r8, [r3], #-1460 @ 0xfffffa4c │ │ │ │ ldrbteq r8, [r3], #-1084 @ 0xfffffbc4 │ │ │ │ strteq sl, [ip], #-3280 @ 0xfffff330 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -41255,15 +41255,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [pc, #28] @ 348a0 <__cxa_atexit@plt+0x284bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ + b 3fa2d8 <__cxa_atexit@plt+0x3edef4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq r8, [r3], #-424 @ 0xfffffe58 │ │ │ │ ldrbteq r8, [r3], #-788 @ 0xfffffcec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -41280,15 +41280,15 @@ │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa2d8 <__cxa_atexit@plt+0x3edef4> │ │ │ │ + b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r8, [r3], #-344 @ 0xfffffea8 │ │ │ │ ldrbteq r8, [r3], #-368 @ 0xfffffe90 │ │ │ │ ldrbteq r8, [r3], #-604 @ 0xfffffda4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -41302,15 +41302,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, #1228800 @ 0x12c000 │ │ │ │ + mvneq r1, #556 @ 0x22c │ │ │ │ ldrbteq r8, [r3], #-240 @ 0xffffff10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -41340,15 +41340,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, #11730944 @ 0xb30000 │ │ │ │ + mvneq r1, #3888 @ 0xf30 │ │ │ │ ldrbteq r8, [r3], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -41378,15 +41378,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, #1769472 @ 0x1b0000 │ │ │ │ + mvneq r1, #1456 @ 0x5b0 │ │ │ │ ldrbteq r7, [r3], #-4032 @ 0xfffff040 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -41460,21 +41460,21 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - mvneq r2, #216, 12 @ 0xd800000 │ │ │ │ + mvneq r1, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - mvneq r2, #238026752 @ 0xe300000 │ │ │ │ + mvneq r1, #2240 @ 0x8c0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - mvneq r2, #240, 12 @ 0xf000000 │ │ │ │ + mvneq r1, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -41494,15 +41494,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 34c4c <__cxa_atexit@plt+0x28868> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - mvneq r2, #252, 10 @ 0x3f000000 │ │ │ │ + mvneq r1, #60, 24 @ 0x3c00 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -41522,15 +41522,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 34cbc <__cxa_atexit@plt+0x288d8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - mvneq r2, #666894336 @ 0x27c00000 │ │ │ │ + mvneq r1, #228352 @ 0x37c00 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -41550,15 +41550,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 34d2c <__cxa_atexit@plt+0x28948> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - mvneq r2, #68, 10 @ 0x11000000 │ │ │ │ + mvneq r1, #132, 22 @ 0x21000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -41576,15 +41576,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - mvneq r2, #232, 8 @ 0xe8000000 │ │ │ │ + mvneq r1, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 34df4 <__cxa_atexit@plt+0x28a10> │ │ │ │ @@ -41606,16 +41606,16 @@ │ │ │ │ addeq r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - mvneq r2, #176, 8 @ 0xb0000000 │ │ │ │ - mvneq r2, #-1426063360 @ 0xab000000 │ │ │ │ + mvneq r1, #240, 20 @ 0xf0000 │ │ │ │ + mvneq r1, #962560 @ 0xeb000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -41635,15 +41635,15 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r2, #369098752 @ 0x16000000 │ │ │ │ + mvneq r1, #352256 @ 0x56000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -41664,15 +41664,15 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - mvneq r2, #-2013265918 @ 0x88000002 │ │ │ │ + mvneq r1, #3702784 @ 0x388000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -41693,15 +41693,15 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - mvneq r2, #-1207959552 @ 0xb8000000 │ │ │ │ + mvneq r1, #1802240 @ 0x1b8000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 34fec <__cxa_atexit@plt+0x28c08> │ │ │ │ add r2, r7, #8 │ │ │ │ @@ -41742,18 +41742,18 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - mvneq r2, #212, 4 @ 0x4000000d │ │ │ │ + mvneq r1, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - mvneq r2, #252, 4 @ 0xc000000f │ │ │ │ + mvneq r1, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -41773,15 +41773,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 350a8 <__cxa_atexit@plt+0x28cc4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - mvneq r2, #64, 4 │ │ │ │ + mvneq r1, #128, 16 @ 0x800000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -41801,15 +41801,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 35118 <__cxa_atexit@plt+0x28d34> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - mvneq r2, #200, 2 @ 0x32 │ │ │ │ + mvneq r1, #8, 16 @ 0x80000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -41827,15 +41827,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - mvneq r2, #44 @ 0x2c │ │ │ │ + mvneq r1, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 351e0 <__cxa_atexit@plt+0x28dfc> │ │ │ │ @@ -41885,15 +41885,15 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r1, #388 @ 0x184 │ │ │ │ + mvneq r1, #675282944 @ 0x28400000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 352cc <__cxa_atexit@plt+0x28ee8> │ │ │ │ @@ -41955,15 +41955,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ ldrbteq r7, [r3], #-1784 @ 0xfffff908 │ │ │ │ - mvneq r1, #1520 @ 0x5f0 │ │ │ │ + mvneq r1, #-1627389952 @ 0x9f000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 353d0 <__cxa_atexit@plt+0x28fec> │ │ │ │ @@ -42018,15 +42018,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ ldrbteq r7, [r3], #-1532 @ 0xfffffa04 │ │ │ │ - mvneq r1, #7296 @ 0x1c80 │ │ │ │ + mvneq r1, #-939524094 @ 0xc8000002 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 354d4 <__cxa_atexit@plt+0x290f0> │ │ │ │ @@ -42083,15 +42083,15 @@ │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ ldrbteq r7, [r3], #-1272 @ 0xfffffb08 │ │ │ │ - mvneq r1, #33536 @ 0x8300 │ │ │ │ + mvneq r1, #805306380 @ 0x3000000c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 355e0 <__cxa_atexit@plt+0x291fc> │ │ │ │ @@ -42154,15 +42154,15 @@ │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ ldrbteq r7, [r3], #-1004 @ 0xfffffc14 │ │ │ │ - mvneq r1, #138240 @ 0x21c00 │ │ │ │ + mvneq r1, #-1073741775 @ 0xc0000031 │ │ │ │ strteq r9, [ip], #-3308 @ 0xfffff314 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -42213,15 +42213,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldrbteq r7, [r3], #-744 @ 0xfffffd18 │ │ │ │ - mvneq r1, #35840 @ 0x8c00 │ │ │ │ + mvneq r1, #-1073741800 @ 0xc0000018 │ │ │ │ strteq r9, [ip], #-3080 @ 0xfffff3f8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -42246,15 +42246,15 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ mov r6, r3 │ │ │ │ b 3581c <__cxa_atexit@plt+0x29438> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -42303,15 +42303,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ ldrbteq r7, [r3], #-424 @ 0xfffffe58 │ │ │ │ - mvneq r1, #3686400 @ 0x384000 │ │ │ │ + mvneq r1, #33 @ 0x21 │ │ │ │ ldrbteq r7, [r3], #-756 @ 0xfffffd0c │ │ │ │ ldrbteq r7, [r3], #-380 @ 0xfffffe84 │ │ │ │ strteq r9, [ip], #-2712 @ 0xfffff568 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -42415,15 +42415,15 @@ │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, lr │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - mvneq r1, #35389440 @ 0x21c0000 │ │ │ │ + mvneq r0, #12736 @ 0x31c0 │ │ │ │ strteq r9, [ip], #-2272 @ 0xfffff720 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov lr, fp │ │ │ │ @@ -42487,15 +42487,15 @@ │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [r3], #-3876 @ 0xfffff0dc │ │ │ │ ldrbteq r6, [r3], #-3908 @ 0xfffff0bc │ │ │ │ ldrbteq r6, [r3], #-3848 @ 0xfffff0f8 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - mvneq r1, #158334976 @ 0x9700000 │ │ │ │ + mvneq r0, #55040 @ 0xd700 │ │ │ │ strteq r9, [ip], #-1980 @ 0xfffff844 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -43161,15 +43161,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ ldrbteq r6, [r3], #-1144 @ 0xfffffb88 │ │ │ │ ldrbteq r6, [r3], #-1088 @ 0xfffffbc0 │ │ │ │ strteq r8, [ip], #-3568 @ 0xfffff210 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - mvneq r0, #76, 22 @ 0x13000 │ │ │ │ + mvneq r0, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36690 <__cxa_atexit@plt+0x2a2ac> │ │ │ │ ldr r8, [pc, #36] @ 36698 <__cxa_atexit@plt+0x2a2b4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -43178,15 +43178,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r0, #257024 @ 0x3ec00 │ │ │ │ + mvneq r0, #-1342177277 @ 0xb0000003 │ │ │ │ ldrbteq r6, [r3], #-928 @ 0xfffffc60 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -43194,15 +43194,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 366ec <__cxa_atexit@plt+0x2a308> │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ mov r8, #0 │ │ │ │ str r2, [sl, #8] │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -43233,15 +43233,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ ldrbteq r6, [r3], #-760 @ 0xfffffd08 │ │ │ │ - mvneq r0, #4, 20 @ 0x4000 │ │ │ │ + mvneq r0, #68 @ 0x44 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 367bc <__cxa_atexit@plt+0x2a3d8> │ │ │ │ @@ -43250,15 +43250,15 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #12] │ │ │ │ str r3, [sl, #4]! │ │ │ │ mov r8, #0 │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -43289,15 +43289,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r0, #454656 @ 0x6f000 │ │ │ │ + mvneq r0, #175 @ 0xaf │ │ │ │ ldrbteq r6, [r3], #-532 @ 0xfffffdec │ │ │ │ ldrbteq r6, [r3], #-564 @ 0xfffffdcc │ │ │ │ ldrbteq r6, [r3], #-508 @ 0xfffffe04 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ @@ -43307,15 +43307,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 368b0 <__cxa_atexit@plt+0x2a4cc> │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ mov r8, #0 │ │ │ │ str r2, [sl, #8] │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -43346,15 +43346,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ ldrbteq r6, [r3], #-308 @ 0xfffffecc │ │ │ │ - mvneq r0, #64, 16 @ 0x400000 │ │ │ │ + mvneq pc, #128, 28 @ 0x800 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 36980 <__cxa_atexit@plt+0x2a59c> │ │ │ │ @@ -43363,15 +43363,15 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #12] │ │ │ │ str r3, [sl, #4]! │ │ │ │ mov r8, #0 │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -43404,15 +43404,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ ldrbteq r6, [r3], #-84 @ 0xffffffac │ │ │ │ - mvneq r0, #116, 14 @ 0x1d00000 │ │ │ │ + mvneq pc, #180, 26 @ 0x2d00 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -43462,15 +43462,15 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ ldrbteq r5, [r3], #-4064 @ 0xfffff020 │ │ │ │ ldrbteq r5, [r3], #-4008 @ 0xfffff058 │ │ │ │ strteq r8, [ip], #-2372 @ 0xfffff6bc │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - mvneq r0, #168, 12 @ 0xa800000 │ │ │ │ + mvneq pc, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 36b50 <__cxa_atexit@plt+0x2a76c> │ │ │ │ @@ -43554,15 +43554,15 @@ │ │ │ │ bx r1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ ldrbteq r5, [r3], #-3716 @ 0xfffff17c │ │ │ │ ldrbteq r5, [r3], #-3660 @ 0xfffff1b4 │ │ │ │ strteq r8, [ip], #-2004 @ 0xfffff82c │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ - mvneq r0, #68, 10 @ 0x11000000 │ │ │ │ + mvneq pc, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -43610,15 +43610,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ ldrbteq r5, [r3], #-3468 @ 0xfffff274 │ │ │ │ ldrbteq r5, [r3], #-3412 @ 0xfffff2ac │ │ │ │ strteq r8, [ip], #-1780 @ 0xfffff90c │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ - mvneq r0, #88, 8 @ 0x58000000 │ │ │ │ + mvneq pc, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 36de8 <__cxa_atexit@plt+0x2aa04> │ │ │ │ ldr r3, [pc, #168] @ 36e24 <__cxa_atexit@plt+0x2aa40> │ │ │ │ @@ -43665,15 +43665,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ strteq r8, [ip], #-1556 @ 0xfffff9ec │ │ │ │ strteq r8, [ip], #-1596 @ 0xfffff9c4 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ - mvneq r0, #168, 6 @ 0xa0000002 │ │ │ │ + mvneq pc, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -43698,15 +43698,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ - mvneq r0, #232, 4 @ 0x8000000e │ │ │ │ + mvneq pc, #40, 18 @ 0xa0000 │ │ │ │ strteq r8, [ip], #-1404 @ 0xfffffa84 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 36ee4 <__cxa_atexit@plt+0x2ab00> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -43769,15 +43769,15 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrbteq r5, [r3], #-2872 @ 0xfffff4c8 │ │ │ │ strteq r8, [ip], #-1140 @ 0xfffffb8c │ │ │ │ strteq r8, [ip], #-1188 @ 0xfffffb5c │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ - mvneq r0, #8, 4 @ 0x80000000 │ │ │ │ + mvneq pc, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #116] @ 37060 <__cxa_atexit@plt+0x2ac7c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -43806,15 +43806,15 @@ │ │ │ │ str r1, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r3], #-2668 @ 0xfffff594 │ │ │ │ @ instruction: 0xfffff760 │ │ │ │ - mvneq r0, #56, 2 │ │ │ │ + mvneq pc, #120, 14 @ 0x1e00000 │ │ │ │ strteq r8, [ip], #-980 @ 0xfffffc2c │ │ │ │ strteq r8, [ip], #-980 @ 0xfffffc2c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -43895,15 +43895,15 @@ │ │ │ │ cmp r1, r0 │ │ │ │ bne 371d0 <__cxa_atexit@plt+0x2adec> │ │ │ │ cmp r1, #2 │ │ │ │ bne 371ec <__cxa_atexit@plt+0x2ae08> │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r9, [r3, #2] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ + b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ ldr r7, [pc, #44] @ 37204 <__cxa_atexit@plt+0x2ae20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -43935,15 +43935,15 @@ │ │ │ │ cmp r1, r0 │ │ │ │ bne 37270 <__cxa_atexit@plt+0x2ae8c> │ │ │ │ cmp r1, #2 │ │ │ │ bne 3728c <__cxa_atexit@plt+0x2aea8> │ │ │ │ ldr r8, [r3, #2] │ │ │ │ ldr r9, [r2, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ + b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ ldr r7, [pc, #44] @ 372a4 <__cxa_atexit@plt+0x2aec0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -43969,15 +43969,15 @@ │ │ │ │ cmp r1, r0 │ │ │ │ bne 372f8 <__cxa_atexit@plt+0x2af14> │ │ │ │ cmp r1, #2 │ │ │ │ bne 3730c <__cxa_atexit@plt+0x2af28> │ │ │ │ ldr r8, [r3, #2] │ │ │ │ ldr r9, [r2, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ + b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ ldr r7, [pc, #32] @ 37320 <__cxa_atexit@plt+0x2af3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 37324 <__cxa_atexit@plt+0x2af40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -44234,15 +44234,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq pc, #125952 @ 0x1ec00 │ │ │ │ + mvneq pc, #-1073741778 @ 0xc000002e │ │ │ │ ldrbteq r5, [r3], #-800 @ 0xfffffce0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37794 <__cxa_atexit@plt+0x2b3b0> │ │ │ │ @@ -44260,15 +44260,15 @@ │ │ │ │ bcc 377a0 <__cxa_atexit@plt+0x2b3bc> │ │ │ │ ldr r3, [pc, #68] @ 377b4 <__cxa_atexit@plt+0x2b3d0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r8, #11 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @@ -44289,15 +44289,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ str r2, [sl, #8] │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -44336,15 +44336,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq pc, #9306112 @ 0x8e0000 │ │ │ │ + mvneq lr, #3296 @ 0xce0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ ldrbteq r5, [r3], #-828 @ 0xfffffcc4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -44400,43 +44400,43 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ ldrbteq r5, [r3], #-188 @ 0xffffff44 │ │ │ │ - mvneq pc, #38535168 @ 0x24c0000 │ │ │ │ + mvneq lr, #13504 @ 0x34c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 379fc <__cxa_atexit@plt+0x2b618> │ │ │ │ ldr r2, [pc, #52] @ 37a04 <__cxa_atexit@plt+0x2b620> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ tst r7, #3 │ │ │ │ beq 379f0 <__cxa_atexit@plt+0x2b60c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r8, #11 │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 37aac <__cxa_atexit@plt+0x2b6c8> │ │ │ │ @@ -44497,15 +44497,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 37b38 <__cxa_atexit@plt+0x2b754> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - mvneq pc, #39845888 @ 0x2600000 │ │ │ │ + mvneq lr, #26112 @ 0x6600 │ │ │ │ strteq r7, [ip], #-2388 @ 0xfffff6ac │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 37c3c <__cxa_atexit@plt+0x2b858> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -44556,15 +44556,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbteq r4, [r3], #-3740 @ 0xfffff164 │ │ │ │ ldrbteq r4, [r3], #-3768 @ 0xfffff148 │ │ │ │ ldrbteq r4, [r3], #-3712 @ 0xfffff180 │ │ │ │ strteq r7, [ip], #-2168 @ 0xfffff788 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - mvneq pc, #427819008 @ 0x19800000 │ │ │ │ + mvneq lr, #169984 @ 0x29800 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -44627,15 +44627,15 @@ │ │ │ │ bx r0 │ │ │ │ strteq r7, [ip], #-1892 @ 0xfffff89c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ ldrbteq r4, [r3], #-3560 @ 0xfffff218 │ │ │ │ ldrbteq r4, [r3], #-3496 @ 0xfffff258 │ │ │ │ strteq r7, [ip], #-1932 @ 0xfffff874 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - mvneq pc, #1644167168 @ 0x62000000 │ │ │ │ + mvneq lr, #663552 @ 0xa2000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 37dc4 <__cxa_atexit@plt+0x2b9e0> │ │ │ │ @@ -44759,15 +44759,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ strteq r7, [ip], #-1360 @ 0xfffffab0 │ │ │ │ strteq r7, [ip], #-1400 @ 0xfffffa88 │ │ │ │ strteq r7, [ip], #-1440 @ 0xfffffa60 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - mvneq pc, #-536870905 @ 0xe0000007 │ │ │ │ + mvneq lr, #12451840 @ 0xbe0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -44806,15 +44806,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ strteq r7, [ip], #-1160 @ 0xfffffb78 │ │ │ │ strteq r7, [ip], #-1200 @ 0xfffffb50 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ - mvneq pc, #-2147483614 @ 0x80000022 │ │ │ │ + mvneq lr, #52953088 @ 0x3280000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 38030 <__cxa_atexit@plt+0x2bc4c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -44887,15 +44887,15 @@ │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ ldrbteq r4, [r3], #-2540 @ 0xfffff614 │ │ │ │ strteq r7, [ip], #-852 @ 0xfffffcac │ │ │ │ strteq r7, [ip], #-892 @ 0xfffffc84 │ │ │ │ strteq r7, [ip], #-940 @ 0xfffffc54 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ - mvneq pc, #126 @ 0x7e │ │ │ │ + mvneq lr, #199229440 @ 0xbe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #156] @ 38200 <__cxa_atexit@plt+0x2be1c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ @@ -44936,15 +44936,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbteq r4, [r3], #-2292 @ 0xfffff70c │ │ │ │ strteq r7, [ip], #-644 @ 0xfffffd7c │ │ │ │ strteq r7, [ip], #-676 @ 0xfffffd5c │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ - mvneq lr, #504 @ 0x1f8 │ │ │ │ + mvneq lr, #796917760 @ 0x2f800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 382a0 <__cxa_atexit@plt+0x2bebc> │ │ │ │ ldr r3, [pc, #124] @ 382b0 <__cxa_atexit@plt+0x2becc> │ │ │ │ @@ -45178,32 +45178,32 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 385e0 <__cxa_atexit@plt+0x2c1fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq lr, #0, 26 │ │ │ │ - mvneq lr, #61184 @ 0xef00 │ │ │ │ + mvneq lr, #64, 6 │ │ │ │ + mvneq lr, #-1140850688 @ 0xbc000000 │ │ │ │ strteq r6, [ip], #-3888 @ 0xfffff0d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 38618 <__cxa_atexit@plt+0x2c234> │ │ │ │ ldr r8, [pc, #36] @ 3861c <__cxa_atexit@plt+0x2c238> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq lr, #156, 24 @ 0x9c00 │ │ │ │ - mvneq lr, #35584 @ 0x8b00 │ │ │ │ + mvneq lr, #220, 4 @ 0xc000000d │ │ │ │ + mvneq lr, #-1342177268 @ 0xb000000c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38680 <__cxa_atexit@plt+0x2c29c> │ │ │ │ ldr r3, [pc, #80] @ 38690 <__cxa_atexit@plt+0x2c2ac> │ │ │ │ @@ -45225,32 +45225,32 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3869c <__cxa_atexit@plt+0x2c2b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq lr, #68, 24 @ 0x4400 │ │ │ │ - mvneq lr, #13056 @ 0x3300 │ │ │ │ + mvneq lr, #132, 4 @ 0x40000008 │ │ │ │ + mvneq lr, #805306375 @ 0x30000007 │ │ │ │ strteq r6, [ip], #-3704 @ 0xfffff188 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 386d4 <__cxa_atexit@plt+0x2c2f0> │ │ │ │ ldr r8, [pc, #36] @ 386d8 <__cxa_atexit@plt+0x2c2f4> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq lr, #224, 22 @ 0x38000 │ │ │ │ - mvneq lr, #211968 @ 0x33c00 │ │ │ │ + mvneq lr, #32, 4 │ │ │ │ + mvneq lr, #-268435456 @ 0xf0000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 38700 <__cxa_atexit@plt+0x2c31c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -45334,15 +45334,15 @@ │ │ │ │ ldr r6, [pc, #48] @ 38864 <__cxa_atexit@plt+0x2c480> │ │ │ │ str r4, [r5, #76] @ 0x4c │ │ │ │ ldr r4, [sp] │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, sl │ │ │ │ ldmib sp, {sl, fp} │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strteq r6, [ip], #-3300 @ 0xfffff31c │ │ │ │ @@ -45377,15 +45377,15 @@ │ │ │ │ str sl, [r5, #44] @ 0x2c │ │ │ │ ldr r6, [pc, #24] @ 388fc <__cxa_atexit@plt+0x2c518> │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #1 │ │ │ │ ldmib sp, {r6, sl, fp} │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ strteq r6, [ip], #-3124 @ 0xfffff3cc │ │ │ │ strteq r6, [ip], #-3164 @ 0xfffff3a4 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -45393,15 +45393,15 @@ │ │ │ │ ldr r7, [pc, #48] @ 38950 <__cxa_atexit@plt+0x2c56c> │ │ │ │ ldr r8, [r5, #68] @ 0x44 │ │ │ │ ldr r9, [r5, #76] @ 0x4c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #32] @ 38954 <__cxa_atexit@plt+0x2c570> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #12] @ 3894c <__cxa_atexit@plt+0x2c568> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #80]! @ 0x50 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrbteq r4, [r3], #-284 @ 0xfffffee4 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -45415,15 +45415,15 @@ │ │ │ │ ldr r7, [pc, #48] @ 389a8 <__cxa_atexit@plt+0x2c5c4> │ │ │ │ ldr r9, [r5, #32] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #32] @ 389ac <__cxa_atexit@plt+0x2c5c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #12] @ 389a4 <__cxa_atexit@plt+0x2c5c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #80]! @ 0x50 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrbteq r4, [r3], #-196 @ 0xffffff3c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @@ -45461,42 +45461,42 @@ │ │ │ │ ldr r5, [pc, #24] @ 38a48 <__cxa_atexit@plt+0x2c664> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r5, [pc, #16] @ 38a4c <__cxa_atexit@plt+0x2c668> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ + b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r4, [r3], #-28 @ 0xffffffe4 │ │ │ │ ldrbteq r4, [r3], #-76 @ 0xffffffb4 │ │ │ │ subseq r1, r0, r2, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 38a80 <__cxa_atexit@plt+0x2c69c> │ │ │ │ str r7, [r5, #72] @ 0x48 │ │ │ │ ldr r9, [r5, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 38a84 <__cxa_atexit@plt+0x2c6a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ + b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r3, [r3], #-4064 @ 0xfffff020 │ │ │ │ andseq r3, r0, r2, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 38ab4 <__cxa_atexit@plt+0x2c6d0> │ │ │ │ ldr sl, [r5, #72] @ 0x48 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 38ab8 <__cxa_atexit@plt+0x2c6d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r4, [r3], #-272 @ 0xfffffef0 │ │ │ │ subseq r3, r0, r2, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 38b34 <__cxa_atexit@plt+0x2c750> │ │ │ │ @@ -45533,15 +45533,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 38b68 <__cxa_atexit@plt+0x2c784> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #64]! @ 0x40 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-40] @ 0xffffffd8 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldrbteq r3, [r3], #-4072 @ 0xfffff018 │ │ │ │ ldrbteq r3, [r3], #-3872 @ 0xfffff0e0 │ │ │ │ strteq r6, [ip], #-2552 @ 0xfffff608 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -51145,15 +51145,15 @@ │ │ │ │ str r0, [r6, #32] │ │ │ │ add r0, r8, #1 │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r3, [r6, #4] │ │ │ │ str r0, [r6, #44] @ 0x2c │ │ │ │ sub r7, sl, #39 @ 0x27 │ │ │ │ mov r6, sl │ │ │ │ - b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ + b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -51275,39 +51275,39 @@ │ │ │ │ ldr r0, [pc, #16] @ 3e518 <__cxa_atexit@plt+0x32134> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strteq r1, [ip], #-668 @ 0xfffffd64 │ │ │ │ strteq r1, [ip], #-664 @ 0xfffffd68 │ │ │ │ - mvneq r8, #1360 @ 0x550 │ │ │ │ + mvneq r8, #-1795162112 @ 0x95000000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, #120, 28 @ 0x780 │ │ │ │ + mvneq r8, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, #2576 @ 0xa10 │ │ │ │ + mvneq r8, #-520093696 @ 0xe1000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, #3248 @ 0xcb0 │ │ │ │ + mvneq r8, #46137344 @ 0x2c00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, #244, 28 @ 0xf40 │ │ │ │ + mvneq r8, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ strteq r1, [ip], #-584 @ 0xfffffdb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -51326,15 +51326,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 3e600 <__cxa_atexit@plt+0x3221c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 3e604 <__cxa_atexit@plt+0x32220> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [r2], #-1108 @ 0xfffffbac │ │ │ │ ldrbteq lr, [r2], #-1152 @ 0xfffffb80 │ │ │ │ ldrbteq lr, [r2], #-1504 @ 0xfffffa20 │ │ │ │ @@ -51355,15 +51355,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 3e674 <__cxa_atexit@plt+0x32290> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 3e678 <__cxa_atexit@plt+0x32294> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [r2], #-992 @ 0xfffffc20 │ │ │ │ ldrbteq lr, [r2], #-1036 @ 0xfffffbf4 │ │ │ │ ldrbteq lr, [r2], #-1392 @ 0xfffffa90 │ │ │ │ @@ -51384,15 +51384,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 3e6e8 <__cxa_atexit@plt+0x32304> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 3e6ec <__cxa_atexit@plt+0x32308> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [r2], #-876 @ 0xfffffc94 │ │ │ │ ldrbteq lr, [r2], #-920 @ 0xfffffc68 │ │ │ │ ldrbteq lr, [r2], #-1280 @ 0xfffffb00 │ │ │ │ @@ -51413,15 +51413,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 3e75c <__cxa_atexit@plt+0x32378> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 3e760 <__cxa_atexit@plt+0x3237c> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [r2], #-760 @ 0xfffffd08 │ │ │ │ ldrbteq lr, [r2], #-804 @ 0xfffffcdc │ │ │ │ ldrbteq lr, [r2], #-1168 @ 0xfffffb70 │ │ │ │ @@ -51442,15 +51442,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 3e7d0 <__cxa_atexit@plt+0x323ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 3e7d4 <__cxa_atexit@plt+0x323f0> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [r2], #-644 @ 0xfffffd7c │ │ │ │ ldrbteq lr, [r2], #-688 @ 0xfffffd50 │ │ │ │ ldrbteq lr, [r2], #-1056 @ 0xfffffbe0 │ │ │ │ @@ -51471,15 +51471,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 3e844 <__cxa_atexit@plt+0x32460> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 3e848 <__cxa_atexit@plt+0x32464> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [r2], #-528 @ 0xfffffdf0 │ │ │ │ ldrbteq lr, [r2], #-572 @ 0xfffffdc4 │ │ │ │ ldrbteq lr, [r2], #-944 @ 0xfffffc50 │ │ │ │ @@ -51500,15 +51500,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 3e8b8 <__cxa_atexit@plt+0x324d4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 3e8bc <__cxa_atexit@plt+0x324d8> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [r2], #-412 @ 0xfffffe64 │ │ │ │ ldrbteq lr, [r2], #-456 @ 0xfffffe38 │ │ │ │ ldrbteq lr, [r2], #-832 @ 0xfffffcc0 │ │ │ │ @@ -51529,15 +51529,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 3e92c <__cxa_atexit@plt+0x32548> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 3e930 <__cxa_atexit@plt+0x3254c> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [r2], #-296 @ 0xfffffed8 │ │ │ │ ldrbteq lr, [r2], #-340 @ 0xfffffeac │ │ │ │ ldrbteq lr, [r2], #-720 @ 0xfffffd30 │ │ │ │ @@ -51558,15 +51558,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 3e9a0 <__cxa_atexit@plt+0x325bc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 3e9a4 <__cxa_atexit@plt+0x325c0> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [r2], #-180 @ 0xffffff4c │ │ │ │ ldrbteq lr, [r2], #-224 @ 0xffffff20 │ │ │ │ ldrbteq lr, [r2], #-608 @ 0xfffffda0 │ │ │ │ @@ -51588,15 +51588,15 @@ │ │ │ │ ldr r5, [pc, #44] @ 3ea18 <__cxa_atexit@plt+0x32634> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #36] @ 3ea1c <__cxa_atexit@plt+0x32638> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [r2], #-64 @ 0xffffffc0 │ │ │ │ ldrbteq lr, [r2], #-512 @ 0xfffffe00 │ │ │ │ ldrbteq lr, [r2], #-96 @ 0xffffffa0 │ │ │ │ @@ -51617,15 +51617,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 3ea8c <__cxa_atexit@plt+0x326a8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 3ea90 <__cxa_atexit@plt+0x326ac> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r2], #-4040 @ 0xfffff038 │ │ │ │ ldrbteq sp, [r2], #-4084 @ 0xfffff00c │ │ │ │ ldrbteq lr, [r2], #-380 @ 0xfffffe84 │ │ │ │ @@ -51645,15 +51645,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 3eb00 <__cxa_atexit@plt+0x3271c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r0, [ip], #-3588 @ 0xfffff1fc │ │ │ │ strteq r0, [ip], #-3676 @ 0xfffff1a4 │ │ │ │ ldrbteq sp, [r2], #-3908 @ 0xfffff0bc │ │ │ │ @@ -51673,15 +51673,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 3eb70 <__cxa_atexit@plt+0x3278c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r0, [ip], #-3508 @ 0xfffff24c │ │ │ │ strteq r0, [ip], #-3600 @ 0xfffff1f0 │ │ │ │ ldrbteq sp, [r2], #-3796 @ 0xfffff12c │ │ │ │ @@ -51702,15 +51702,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 3ebe0 <__cxa_atexit@plt+0x327fc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 3ebe4 <__cxa_atexit@plt+0x32800> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r2], #-3700 @ 0xfffff18c │ │ │ │ ldrbteq sp, [r2], #-3744 @ 0xfffff160 │ │ │ │ ldrbteq lr, [r2], #-44 @ 0xffffffd4 │ │ │ │ @@ -51730,15 +51730,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 3ec54 <__cxa_atexit@plt+0x32870> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r0, [ip], #-3412 @ 0xfffff2ac │ │ │ │ strteq r0, [ip], #-3440 @ 0xfffff290 │ │ │ │ ldrbteq sp, [r2], #-3568 @ 0xfffff210 │ │ │ │ @@ -51758,15 +51758,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 3ecc4 <__cxa_atexit@plt+0x328e0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r0, [ip], #-3196 @ 0xfffff384 │ │ │ │ strteq r0, [ip], #-3364 @ 0xfffff2dc │ │ │ │ ldrbteq sp, [r2], #-3456 @ 0xfffff280 │ │ │ │ @@ -51786,15 +51786,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 3ed34 <__cxa_atexit@plt+0x32950> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r0, [ip], #-3024 @ 0xfffff430 │ │ │ │ strteq r0, [ip], #-3288 @ 0xfffff328 │ │ │ │ ldrbteq sp, [r2], #-3344 @ 0xfffff2f0 │ │ │ │ @@ -51815,15 +51815,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 3eda4 <__cxa_atexit@plt+0x329c0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 3eda8 <__cxa_atexit@plt+0x329c4> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r2], #-3248 @ 0xfffff350 │ │ │ │ ldrbteq sp, [r2], #-3292 @ 0xfffff324 │ │ │ │ ldrbteq sp, [r2], #-3692 @ 0xfffff194 │ │ │ │ @@ -51844,15 +51844,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 3ee18 <__cxa_atexit@plt+0x32a34> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 3ee1c <__cxa_atexit@plt+0x32a38> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r2], #-3132 @ 0xfffff3c4 │ │ │ │ ldrbteq sp, [r2], #-3176 @ 0xfffff398 │ │ │ │ ldrbteq sp, [r2], #-3580 @ 0xfffff204 │ │ │ │ @@ -51874,15 +51874,15 @@ │ │ │ │ ldr r5, [pc, #44] @ 3ee90 <__cxa_atexit@plt+0x32aac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #36] @ 3ee94 <__cxa_atexit@plt+0x32ab0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r2], #-3016 @ 0xfffff438 │ │ │ │ ldrbteq sp, [r2], #-3484 @ 0xfffff264 │ │ │ │ ldrbteq sp, [r2], #-3048 @ 0xfffff418 │ │ │ │ @@ -52267,15 +52267,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 3f4b0 <__cxa_atexit@plt+0x330cc> │ │ │ │ ldr r3, [pc, #40] @ 3f4b4 <__cxa_atexit@plt+0x330d0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ + b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r0, [ip], #-1532 @ 0xfffffa04 │ │ │ │ ldrbteq sp, [r2], #-1420 @ 0xfffffa74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -52286,30 +52286,30 @@ │ │ │ │ ldr r3, [pc, #32] @ 3f4f4 <__cxa_atexit@plt+0x33110> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 3f4f8 <__cxa_atexit@plt+0x33114> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq sp, [r2], #-1340 @ 0xfffffac4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3f528 <__cxa_atexit@plt+0x33144> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3f52c <__cxa_atexit@plt+0x33148> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ strteq r0, [ip], #-1392 @ 0xfffffa90 │ │ │ │ ldrbteq sp, [r2], #-1332 @ 0xfffffacc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f57c <__cxa_atexit@plt+0x33198> │ │ │ │ @@ -52322,15 +52322,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 3f58c <__cxa_atexit@plt+0x331a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r0, [ip], #-1308 @ 0xfffffae4 │ │ │ │ ldrbteq sp, [r2], #-1220 @ 0xfffffb3c │ │ │ │ ldrbteq sp, [r2], #-1260 @ 0xfffffb14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -52346,15 +52346,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 3f5ec <__cxa_atexit@plt+0x33208> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r0, [ip], #-1228 @ 0xfffffb34 │ │ │ │ ldrbteq sp, [r2], #-1124 @ 0xfffffb9c │ │ │ │ ldrbteq sp, [r2], #-1164 @ 0xfffffb74 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -52370,15 +52370,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r2], #-1032 @ 0xfffffbf8 │ │ │ │ ldrbteq sp, [r2], #-1304 @ 0xfffffae8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -52393,15 +52393,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 3f6a8 <__cxa_atexit@plt+0x332c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r0, [ip], #-1032 @ 0xfffffbf8 │ │ │ │ ldrbteq sp, [r2], #-936 @ 0xfffffc58 │ │ │ │ ldrbteq sp, [r2], #-976 @ 0xfffffc30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -52417,15 +52417,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r2], #-844 @ 0xfffffcb4 │ │ │ │ ldrbteq sp, [r2], #-1116 @ 0xfffffba4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -52440,15 +52440,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r2], #-752 @ 0xfffffd10 │ │ │ │ ldrbteq sp, [r2], #-1024 @ 0xfffffc00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -52463,15 +52463,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r2], #-660 @ 0xfffffd6c │ │ │ │ ldrbteq sp, [r2], #-932 @ 0xfffffc5c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -52486,15 +52486,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r2], #-568 @ 0xfffffdc8 │ │ │ │ ldrbteq sp, [r2], #-840 @ 0xfffffcb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -52509,15 +52509,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 3f878 <__cxa_atexit@plt+0x33494> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r0, [ip], #-568 @ 0xfffffdc8 │ │ │ │ ldrbteq sp, [r2], #-472 @ 0xfffffe28 │ │ │ │ ldrbteq sp, [r2], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -52549,15 +52549,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r2], #-316 @ 0xfffffec4 │ │ │ │ ldrbteq sp, [r2], #-588 @ 0xfffffdb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -52572,15 +52572,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r2], #-224 @ 0xffffff20 │ │ │ │ ldrbteq sp, [r2], #-496 @ 0xfffffe10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -52611,15 +52611,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r2], #-68 @ 0xffffffbc │ │ │ │ ldrbteq sp, [r2], #-340 @ 0xfffffeac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -52670,15 +52670,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [r2], #-3928 @ 0xfffff0a8 │ │ │ │ ldrbteq sp, [r2], #-104 @ 0xffffff98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -52693,15 +52693,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [r2], #-3836 @ 0xfffff104 │ │ │ │ ldrbteq sp, [r2], #-12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -52716,15 +52716,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [r2], #-3744 @ 0xfffff160 │ │ │ │ ldrbteq ip, [r2], #-4016 @ 0xfffff050 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -52739,15 +52739,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [r2], #-3652 @ 0xfffff1bc │ │ │ │ ldrbteq ip, [r2], #-3924 @ 0xfffff0ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -52778,15 +52778,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [r2], #-3496 @ 0xfffff258 │ │ │ │ ldrbteq ip, [r2], #-3768 @ 0xfffff148 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -52801,15 +52801,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 3fd08 <__cxa_atexit@plt+0x33924> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq pc, [fp], #-3496 @ 0xfffff258 │ │ │ │ ldrbteq ip, [r2], #-3400 @ 0xfffff2b8 │ │ │ │ ldrbteq ip, [r2], #-3440 @ 0xfffff290 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -52825,15 +52825,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [r2], #-3308 @ 0xfffff314 │ │ │ │ ldrbteq ip, [r2], #-3580 @ 0xfffff204 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -52848,15 +52848,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [r2], #-3216 @ 0xfffff370 │ │ │ │ ldrbteq ip, [r2], #-3488 @ 0xfffff260 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -52871,15 +52871,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [r2], #-3124 @ 0xfffff3cc │ │ │ │ ldrbteq ip, [r2], #-3396 @ 0xfffff2bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -52894,15 +52894,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [r2], #-3032 @ 0xfffff428 │ │ │ │ ldrbteq ip, [r2], #-3304 @ 0xfffff318 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -52933,15 +52933,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [r2], #-2876 @ 0xfffff4c4 │ │ │ │ ldrbteq ip, [r2], #-3148 @ 0xfffff3b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -52992,15 +52992,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [r2], #-2640 @ 0xfffff5b0 │ │ │ │ ldrbteq ip, [r2], #-2912 @ 0xfffff4a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -53015,15 +53015,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [r2], #-2548 @ 0xfffff60c │ │ │ │ ldrbteq ip, [r2], #-2820 @ 0xfffff4fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -53054,15 +53054,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [r2], #-2392 @ 0xfffff6a8 │ │ │ │ ldrbteq ip, [r2], #-2664 @ 0xfffff598 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -53077,15 +53077,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [r2], #-2300 @ 0xfffff704 │ │ │ │ ldrbteq ip, [r2], #-2572 @ 0xfffff5f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -53116,15 +53116,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq ip, [r2], #-2144 @ 0xfffff7a0 │ │ │ │ ldrbteq ip, [r2], #-2416 @ 0xfffff690 │ │ │ │ strteq pc, [fp], #-2220 @ 0xfffff754 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -53132,15 +53132,15 @@ │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40224 <__cxa_atexit@plt+0x33e40> │ │ │ │ ldr r3, [pc, #28] @ 40234 <__cxa_atexit@plt+0x33e50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r7, [pc, #12] @ 40238 <__cxa_atexit@plt+0x33e54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strteq pc, [fp], #-2188 @ 0xfffff774 │ │ │ │ strteq pc, [fp], #-2152 @ 0xfffff798 │ │ │ │ @@ -53157,15 +53157,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ + b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff250 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strteq pc, [fp], #-2056 @ 0xfffff7f8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -53175,15 +53175,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 402d4 <__cxa_atexit@plt+0x33ef0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ + b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq ip, [r2], #-2160 @ 0xfffff790 │ │ │ │ strteq pc, [fp], #-1996 @ 0xfffff834 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -53194,33 +53194,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 4031c <__cxa_atexit@plt+0x33f38> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ + b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strteq pc, [fp], #-1964 @ 0xfffff854 │ │ │ │ strteq pc, [fp], #-1960 @ 0xfffff858 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 40344 <__cxa_atexit@plt+0x33f60> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 40364 <__cxa_atexit@plt+0x33f80> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -53249,15 +53249,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ str ip, [r0, #32] │ │ │ │ str r2, [r0, #36] @ 0x24 │ │ │ │ str r0, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #36] @ 40414 <__cxa_atexit@plt+0x34030> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff19c │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ @ instruction: 0xfffff244 │ │ │ │ @@ -53289,15 +53289,15 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ stmda r5, {r2, r6, lr} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r6, [pc, #48] @ 404bc <__cxa_atexit@plt+0x340d8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @@ -53367,29 +53367,29 @@ │ │ │ │ str r6, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str sl, [r5] │ │ │ │ ldr r0, [pc, #112] @ 40634 <__cxa_atexit@plt+0x34250> │ │ │ │ mov r6, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #32 │ │ │ │ b 405dc <__cxa_atexit@plt+0x341f8> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [pc, #92] @ 4064c <__cxa_atexit@plt+0x34268> │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldr r0, [pc, #40] @ 40638 <__cxa_atexit@plt+0x34254> │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ @@ -53426,21 +53426,21 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r3, [pc, #40] @ 406dc <__cxa_atexit@plt+0x342f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 406e0 <__cxa_atexit@plt+0x342fc> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ ldrbteq ip, [r2], #-1156 @ 0xfffffb7c │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ @@ -53481,15 +53481,15 @@ │ │ │ │ str r6, [r5, #-8] │ │ │ │ stmda r5, {r2, sl} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r6, [pc, #208] @ 4085c <__cxa_atexit@plt+0x34478> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r9 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 407f4 <__cxa_atexit@plt+0x34410> │ │ │ │ ldr lr, [pc, #152] @ 40848 <__cxa_atexit@plt+0x34464> │ │ │ │ ldr r0, [pc, #152] @ 4084c <__cxa_atexit@plt+0x34468> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -53500,36 +53500,36 @@ │ │ │ │ stmda r5, {r1, r6, lr} │ │ │ │ str r3, [r6, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r6, [pc, #120] @ 40850 <__cxa_atexit@plt+0x3446c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #60] @ 40838 <__cxa_atexit@plt+0x34454> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldr r7, [pc, #40] @ 40844 <__cxa_atexit@plt+0x34460> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffff4f4 │ │ │ │ @ instruction: 0xfffff514 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffff064 │ │ │ │ ldrbteq ip, [r2], #-864 @ 0xfffffca0 │ │ │ │ @@ -53556,21 +53556,21 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r3, [pc, #40] @ 408e4 <__cxa_atexit@plt+0x34500> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 408e8 <__cxa_atexit@plt+0x34504> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffef88 │ │ │ │ ldrbteq ip, [r2], #-636 @ 0xfffffd84 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -53625,15 +53625,15 @@ │ │ │ │ ldr r3, [r5, #32] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #8 │ │ │ │ b 409e4 <__cxa_atexit@plt+0x34600> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #32] @ 40a18 <__cxa_atexit@plt+0x34634> │ │ │ │ @@ -53676,15 +53676,15 @@ │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ mov r8, sl │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 40ac8 <__cxa_atexit@plt+0x346e4> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa108 <__cxa_atexit@plt+0x3edd24> │ │ │ │ @ instruction: 0xffffeeb8 │ │ │ │ @@ -53734,24 +53734,24 @@ │ │ │ │ stmda r5, {r0, r9} │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r6, [pc, #132] @ 40c00 <__cxa_atexit@plt+0x3481c> │ │ │ │ mov r8, r2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r1 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #92] @ 40bf0 <__cxa_atexit@plt+0x3480c> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #76] @ 40bf4 <__cxa_atexit@plt+0x34810> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #36] @ 40bec <__cxa_atexit@plt+0x34808> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ @@ -53837,15 +53837,15 @@ │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r6, [pc, #108] @ 40d84 <__cxa_atexit@plt+0x349a0> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, lr │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ @@ -53889,15 +53889,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r3, [pc, #40] @ 40e18 <__cxa_atexit@plt+0x34a34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 40e1c <__cxa_atexit@plt+0x34a38> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @@ -53939,15 +53939,15 @@ │ │ │ │ str r1, [r6, #16] │ │ │ │ stmda r5, {r3, r9} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r0, [pc, #200] @ 40f7c <__cxa_atexit@plt+0x34b98> │ │ │ │ mov r6, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r0, r2 │ │ │ │ bcc 40f24 <__cxa_atexit@plt+0x34b40> │ │ │ │ ldr r0, [pc, #144] @ 40f68 <__cxa_atexit@plt+0x34b84> │ │ │ │ ldr r1, [pc, #144] @ 40f6c <__cxa_atexit@plt+0x34b88> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -53960,15 +53960,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r6, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r6, [pc, #104] @ 40f70 <__cxa_atexit@plt+0x34b8c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [pc, #48] @ 40f5c <__cxa_atexit@plt+0x34b78> │ │ │ │ mov r6, r2 │ │ │ │ mov r7, lr │ │ │ │ @@ -54011,15 +54011,15 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r3, [pc, #40] @ 41000 <__cxa_atexit@plt+0x34c1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 41004 <__cxa_atexit@plt+0x34c20> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -54064,15 +54064,15 @@ │ │ │ │ stm r3, {r0, r2, r9} │ │ │ │ stmda r5, {r1, sl} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r0, [pc, #80] @ 410f8 <__cxa_atexit@plt+0x34d14> │ │ │ │ mov r6, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [pc, #28] @ 410e8 <__cxa_atexit@plt+0x34d04> │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ @@ -54108,15 +54108,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r3, [pc, #40] @ 41184 <__cxa_atexit@plt+0x34da0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 41188 <__cxa_atexit@plt+0x34da4> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @@ -54158,24 +54158,24 @@ │ │ │ │ str lr, [r6, #16] │ │ │ │ stmda r5, {r0, r9} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r6, [pc, #120] @ 41298 <__cxa_atexit@plt+0x34eb4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r1 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #84] @ 41288 <__cxa_atexit@plt+0x34ea4> │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #68] @ 4128c <__cxa_atexit@plt+0x34ea8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #28] @ 41284 <__cxa_atexit@plt+0x34ea0> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -54229,15 +54229,15 @@ │ │ │ │ stm r3, {r0, r2, r9} │ │ │ │ stmda r5, {r1, sl} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r0, [pc, #80] @ 4138c <__cxa_atexit@plt+0x34fa8> │ │ │ │ mov r6, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [pc, #28] @ 4137c <__cxa_atexit@plt+0x34f98> │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ @@ -54314,15 +54314,15 @@ │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, lr │ │ │ │ mov r8, r2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 41518 <__cxa_atexit@plt+0x35134> │ │ │ │ ldr lr, [pc, #184] @ 41568 <__cxa_atexit@plt+0x35184> │ │ │ │ mov r2, r6 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r2, #4]! │ │ │ │ @@ -54343,15 +54343,15 @@ │ │ │ │ stm r3, {r0, r2, sl} │ │ │ │ stmda r5, {r1, r9} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r0, [pc, #128] @ 41584 <__cxa_atexit@plt+0x351a0> │ │ │ │ mov r6, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #32 │ │ │ │ b 4151c <__cxa_atexit@plt+0x35138> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [pc, #72] @ 41578 <__cxa_atexit@plt+0x35194> │ │ │ │ @@ -54406,15 +54406,15 @@ │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ mov r8, sl │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 41630 <__cxa_atexit@plt+0x3524c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa108 <__cxa_atexit@plt+0x3edd24> │ │ │ │ @ instruction: 0xffffe858 │ │ │ │ @@ -54464,24 +54464,24 @@ │ │ │ │ stmda r5, {r0, r9} │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r6, [pc, #132] @ 41768 <__cxa_atexit@plt+0x35384> │ │ │ │ mov r8, r2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r1 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #92] @ 41758 <__cxa_atexit@plt+0x35374> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #76] @ 4175c <__cxa_atexit@plt+0x35378> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #36] @ 41754 <__cxa_atexit@plt+0x35370> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ @@ -54567,15 +54567,15 @@ │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r6, [pc, #108] @ 418ec <__cxa_atexit@plt+0x35508> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, lr │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ @@ -54619,15 +54619,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r3, [pc, #40] @ 41980 <__cxa_atexit@plt+0x3559c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 41984 <__cxa_atexit@plt+0x355a0> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @@ -54669,24 +54669,24 @@ │ │ │ │ str lr, [r6, #16] │ │ │ │ stmda r5, {r0, r9} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r6, [pc, #120] @ 41a94 <__cxa_atexit@plt+0x356b0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r1 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #84] @ 41a84 <__cxa_atexit@plt+0x356a0> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #68] @ 41a88 <__cxa_atexit@plt+0x356a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #28] @ 41a80 <__cxa_atexit@plt+0x3569c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -54740,15 +54740,15 @@ │ │ │ │ stm r3, {r0, r2, r9} │ │ │ │ stmda r5, {r1, sl} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r0, [pc, #80] @ 41b88 <__cxa_atexit@plt+0x357a4> │ │ │ │ mov r6, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [pc, #28] @ 41b78 <__cxa_atexit@plt+0x35794> │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ @@ -54766,15 +54766,15 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 41ba8 <__cxa_atexit@plt+0x357c4> │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq r5, #2129920 @ 0x208000 │ │ │ │ + mvneq r4, #776 @ 0x308 │ │ │ │ strteq sp, [fp], #-3900 @ 0xfffff0c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 41bf8 <__cxa_atexit@plt+0x35814> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -54785,15 +54785,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 41c04 <__cxa_atexit@plt+0x35820> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [pc, #24] @ 41c08 <__cxa_atexit@plt+0x35824> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ + b 3fa378 <__cxa_atexit@plt+0x3edf94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sl, [r2], #-3664 @ 0xfffff1b0 │ │ │ │ ldrbteq sl, [r2], #-3700 @ 0xfffff18c │ │ │ │ ldrbteq fp, [r2], #-24 @ 0xffffffe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -54819,15 +54819,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvneq r5, #12779520 @ 0xc30000 │ │ │ │ + mvneq r4, #3, 30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 41cc8 <__cxa_atexit@plt+0x358e4> │ │ │ │ @@ -54877,15 +54877,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldrbteq sl, [r2], #-3336 @ 0xfffff2f8 │ │ │ │ - mvneq r5, #60555264 @ 0x39c0000 │ │ │ │ + mvneq r4, #624 @ 0x270 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -55086,15 +55086,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ldr r8, [pc, #24] @ 420bc <__cxa_atexit@plt+0x35cd8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ + b 3fa378 <__cxa_atexit@plt+0x3edf94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sl, [r2], #-2740 @ 0xfffff54c │ │ │ │ ldrbteq sl, [r2], #-2504 @ 0xfffff638 │ │ │ │ ldrbteq sl, [r2], #-2916 @ 0xfffff49c │ │ │ │ strteq sp, [fp], #-2640 @ 0xfffff5b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -55147,15 +55147,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ strteq sp, [fp], #-2492 @ 0xfffff644 │ │ │ │ strteq sp, [fp], #-2432 @ 0xfffff680 │ │ │ │ strteq sp, [fp], #-2428 @ 0xfffff684 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r5, #-335544317 @ 0xec000003 │ │ │ │ + mvneq r4, #241664 @ 0x3b000 │ │ │ │ strteq sp, [fp], #-2420 @ 0xfffff68c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 421f0 <__cxa_atexit@plt+0x35e0c> │ │ │ │ @@ -55181,15 +55181,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strteq sp, [fp], #-2264 @ 0xfffff728 │ │ │ │ strteq sp, [fp], #-2256 @ 0xfffff730 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - mvneq r5, #-603979776 @ 0xdc000000 │ │ │ │ + mvneq r4, #1949696 @ 0x1dc000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 42258 <__cxa_atexit@plt+0x35e74> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -55376,15 +55376,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 42548 <__cxa_atexit@plt+0x36164> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 4254c <__cxa_atexit@plt+0x36168> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sl, [r2], #-1292 @ 0xfffffaf4 │ │ │ │ ldrbteq sl, [r2], #-1336 @ 0xfffffac8 │ │ │ │ ldrbteq sl, [r2], #-1760 @ 0xfffff920 │ │ │ │ @@ -55405,15 +55405,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 425bc <__cxa_atexit@plt+0x361d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 425c0 <__cxa_atexit@plt+0x361dc> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sl, [r2], #-1176 @ 0xfffffb68 │ │ │ │ ldrbteq sl, [r2], #-1220 @ 0xfffffb3c │ │ │ │ ldrbteq sl, [r2], #-1648 @ 0xfffff990 │ │ │ │ @@ -55434,15 +55434,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 42630 <__cxa_atexit@plt+0x3624c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 42634 <__cxa_atexit@plt+0x36250> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sl, [r2], #-1060 @ 0xfffffbdc │ │ │ │ ldrbteq sl, [r2], #-1104 @ 0xfffffbb0 │ │ │ │ ldrbteq sl, [r2], #-1536 @ 0xfffffa00 │ │ │ │ @@ -55454,29 +55454,29 @@ │ │ │ │ bhi 4266c <__cxa_atexit@plt+0x36288> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 42674 <__cxa_atexit@plt+0x36290> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sl, [r2], #-960 @ 0xfffffc40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 426a4 <__cxa_atexit@plt+0x362c0> │ │ │ │ ldr r3, [pc, #28] @ 426b4 <__cxa_atexit@plt+0x362d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fa378 <__cxa_atexit@plt+0x3edf94> │ │ │ │ + b 3fa380 <__cxa_atexit@plt+0x3edf9c> │ │ │ │ ldr r7, [pc, #12] @ 426b8 <__cxa_atexit@plt+0x362d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strteq sp, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ strteq sp, [fp], #-1556 @ 0xfffff9ec │ │ │ │ @@ -55516,21 +55516,21 @@ │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4277c <__cxa_atexit@plt+0x36398> │ │ │ │ ldr r3, [pc, #68] @ 4279c <__cxa_atexit@plt+0x363b8> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa378 <__cxa_atexit@plt+0x3edf94> │ │ │ │ + b 3fa380 <__cxa_atexit@plt+0x3edf9c> │ │ │ │ ldr r2, [pc, #44] @ 42798 <__cxa_atexit@plt+0x363b4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa378 <__cxa_atexit@plt+0x3edf94> │ │ │ │ + b 3fa380 <__cxa_atexit@plt+0x3edf9c> │ │ │ │ ldr r7, [pc, #16] @ 42794 <__cxa_atexit@plt+0x363b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ strteq sp, [fp], #-1356 @ 0xfffffab4 │ │ │ │ @@ -55748,15 +55748,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 42b18 <__cxa_atexit@plt+0x36734> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 42b1c <__cxa_atexit@plt+0x36738> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r9, [r2], #-3900 @ 0xfffff0c4 │ │ │ │ ldrbteq r9, [r2], #-3944 @ 0xfffff098 │ │ │ │ ldrbteq sl, [r2], #-292 @ 0xfffffedc │ │ │ │ @@ -55786,15 +55786,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 42bb0 <__cxa_atexit@plt+0x367cc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 42bb4 <__cxa_atexit@plt+0x367d0> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r9, [r2], #-3748 @ 0xfffff15c │ │ │ │ ldrbteq r9, [r2], #-3792 @ 0xfffff130 │ │ │ │ ldrbteq sl, [r2], #-144 @ 0xffffff70 │ │ │ │ @@ -55815,15 +55815,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 42c24 <__cxa_atexit@plt+0x36840> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 42c28 <__cxa_atexit@plt+0x36844> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r9, [r2], #-3632 @ 0xfffff1d0 │ │ │ │ ldrbteq r9, [r2], #-3676 @ 0xfffff1a4 │ │ │ │ ldrbteq sl, [r2], #-32 @ 0xffffffe0 │ │ │ │ @@ -55843,15 +55843,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 42c98 <__cxa_atexit@plt+0x368b4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [fp], #-228 @ 0xffffff1c │ │ │ │ strteq sp, [fp], #-256 @ 0xffffff00 │ │ │ │ ldrbteq r9, [r2], #-3500 @ 0xfffff254 │ │ │ │ @@ -55872,15 +55872,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 42d08 <__cxa_atexit@plt+0x36924> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 42d0c <__cxa_atexit@plt+0x36928> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r9, [r2], #-3404 @ 0xfffff2b4 │ │ │ │ ldrbteq r9, [r2], #-3448 @ 0xfffff288 │ │ │ │ ldrbteq r9, [r2], #-3904 @ 0xfffff0c0 │ │ │ │ @@ -55900,15 +55900,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 42d7c <__cxa_atexit@plt+0x36998> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [fp], #-100 @ 0xffffff9c │ │ │ │ strteq sp, [fp], #-64 @ 0xffffffc0 │ │ │ │ ldrbteq r9, [r2], #-3272 @ 0xfffff338 │ │ │ │ @@ -55929,15 +55929,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 42dec <__cxa_atexit@plt+0x36a08> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 42df0 <__cxa_atexit@plt+0x36a0c> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r9, [r2], #-3176 @ 0xfffff398 │ │ │ │ ldrbteq r9, [r2], #-3220 @ 0xfffff36c │ │ │ │ ldrbteq r9, [r2], #-3680 @ 0xfffff1a0 │ │ │ │ @@ -55957,15 +55957,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 42e60 <__cxa_atexit@plt+0x36a7c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [fp], #-4036 @ 0xfffff03c │ │ │ │ strteq ip, [fp], #-3932 @ 0xfffff0a4 │ │ │ │ ldrbteq r9, [r2], #-3044 @ 0xfffff41c │ │ │ │ @@ -55987,15 +55987,15 @@ │ │ │ │ ldr r5, [pc, #44] @ 42ed4 <__cxa_atexit@plt+0x36af0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #36] @ 42ed8 <__cxa_atexit@plt+0x36af4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r9, [r2], #-2948 @ 0xfffff47c │ │ │ │ ldrbteq r9, [r2], #-3472 @ 0xfffff270 │ │ │ │ ldrbteq r9, [r2], #-2980 @ 0xfffff45c │ │ │ │ @@ -56017,15 +56017,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ add r2, r1, #2 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa380 <__cxa_atexit@plt+0x3edf9c> │ │ │ │ + b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [fp], #-2316 @ 0xfffff6f4 │ │ │ │ strteq ip, [fp], #-3588 @ 0xfffff1fc │ │ │ │ ldrbteq r9, [r2], #-2832 @ 0xfffff4f0 │ │ │ │ ldrbteq r9, [r2], #-3100 @ 0xfffff3e4 │ │ │ │ strteq sp, [fp], #-68 @ 0xffffffbc │ │ │ │ @@ -56042,15 +56042,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r2, r7} │ │ │ │ ldr r7, [pc, #24] @ 42fac <__cxa_atexit@plt+0x36bc8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbteq r9, [r2], #-2716 @ 0xfffff564 │ │ │ │ ldrbteq r9, [r2], #-3236 @ 0xfffff35c │ │ │ │ strteq ip, [fp], #-4068 @ 0xfffff01c │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -56156,15 +56156,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 43170 <__cxa_atexit@plt+0x36d8c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r9, [r2], #-2256 @ 0xfffff730 │ │ │ │ strteq ip, [fp], #-3564 @ 0xfffff214 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -56353,15 +56353,15 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #128] @ 434f4 <__cxa_atexit@plt+0x37110> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 434c8 <__cxa_atexit@plt+0x370e4> │ │ │ │ @@ -56381,15 +56381,15 @@ │ │ │ │ ldr r6, [pc, #28] @ 434ec <__cxa_atexit@plt+0x37108> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ ldrbteq r9, [r2], #-1996 @ 0xfffff834 │ │ │ │ ldrbteq r9, [r2], #-1892 @ 0xfffff89c │ │ │ │ ldrbteq r9, [r2], #-1404 @ 0xfffffa84 │ │ │ │ strteq ip, [fp], #-2672 @ 0xfffff590 │ │ │ │ @@ -56404,15 +56404,15 @@ │ │ │ │ ldr r3, [pc, #132] @ 435b0 <__cxa_atexit@plt+0x371cc> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #116] @ 435b4 <__cxa_atexit@plt+0x371d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 43590 <__cxa_atexit@plt+0x371ac> │ │ │ │ ldr r8, [pc, #92] @ 435b8 <__cxa_atexit@plt+0x371d4> │ │ │ │ sub r7, r3, #14 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ @@ -56430,15 +56430,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 435ac <__cxa_atexit@plt+0x371c8> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrbteq r9, [r2], #-1792 @ 0xfffff900 │ │ │ │ ldrbteq r9, [r2], #-1220 @ 0xfffffb3c │ │ │ │ ldrbteq r9, [r2], #-1692 @ 0xfffff964 │ │ │ │ strteq ip, [fp], #-2480 @ 0xfffff650 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -56463,15 +56463,15 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r7, [pc, #136] @ 436b4 <__cxa_atexit@plt+0x372d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 43688 <__cxa_atexit@plt+0x372a4> │ │ │ │ @@ -56493,15 +56493,15 @@ │ │ │ │ ldr r6, [pc, #28] @ 436ac <__cxa_atexit@plt+0x372c8> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ ldrbteq r9, [r2], #-1556 @ 0xfffff9ec │ │ │ │ ldrbteq r9, [r2], #-972 @ 0xfffffc34 │ │ │ │ ldrbteq r9, [r2], #-1444 @ 0xfffffa5c │ │ │ │ strteq ip, [fp], #-2224 @ 0xfffff750 │ │ │ │ @@ -56516,15 +56516,15 @@ │ │ │ │ ldr r3, [pc, #132] @ 43770 <__cxa_atexit@plt+0x3738c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #116] @ 43774 <__cxa_atexit@plt+0x37390> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 43750 <__cxa_atexit@plt+0x3736c> │ │ │ │ ldr r8, [pc, #92] @ 43778 <__cxa_atexit@plt+0x37394> │ │ │ │ sub r7, r3, #14 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ @@ -56542,15 +56542,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 4376c <__cxa_atexit@plt+0x37388> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ ldrbteq r9, [r2], #-1344 @ 0xfffffac0 │ │ │ │ ldrbteq r9, [r2], #-772 @ 0xfffffcfc │ │ │ │ ldrbteq r9, [r2], #-1244 @ 0xfffffb24 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -56574,15 +56574,15 @@ │ │ │ │ stm r8, {r1, r2, lr} │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 437f4 <__cxa_atexit@plt+0x37410> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r9, [r2], #-636 @ 0xfffffd84 │ │ │ │ ldrbteq r9, [r2], #-1108 @ 0xfffffbac │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ strteq ip, [fp], #-1944 @ 0xfffff868 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -56635,15 +56635,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 438ec <__cxa_atexit@plt+0x37508> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r9, [r2], #-340 @ 0xfffffeac │ │ │ │ strteq ip, [fp], #-1648 @ 0xfffff990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -56708,15 +56708,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 43a10 <__cxa_atexit@plt+0x3762c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r9, [r2], #-48 @ 0xffffffd0 │ │ │ │ strteq ip, [fp], #-1340 @ 0xfffffac4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -56781,15 +56781,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 43b34 <__cxa_atexit@plt+0x37750> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r8, [r2], #-3852 @ 0xfffff0f4 │ │ │ │ strteq ip, [fp], #-1032 @ 0xfffffbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -56854,15 +56854,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 43c58 <__cxa_atexit@plt+0x37874> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r8, [r2], #-3560 @ 0xfffff218 │ │ │ │ strteq ip, [fp], #-724 @ 0xfffffd2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -56927,15 +56927,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 43d7c <__cxa_atexit@plt+0x37998> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r8, [r2], #-3268 @ 0xfffff33c │ │ │ │ strteq ip, [fp], #-416 @ 0xfffffe60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -57000,15 +57000,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 43ea0 <__cxa_atexit@plt+0x37abc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r8, [r2], #-2976 @ 0xfffff460 │ │ │ │ strteq ip, [fp], #-108 @ 0xffffff94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -57073,15 +57073,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 43fc4 <__cxa_atexit@plt+0x37be0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r8, [r2], #-2684 @ 0xfffff584 │ │ │ │ strteq fp, [fp], #-3896 @ 0xfffff0c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -57146,15 +57146,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 440e8 <__cxa_atexit@plt+0x37d04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r8, [r2], #-2392 @ 0xfffff6a8 │ │ │ │ strteq fp, [fp], #-3588 @ 0xfffff1fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -57219,15 +57219,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 4420c <__cxa_atexit@plt+0x37e28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r8, [r2], #-2100 @ 0xfffff7cc │ │ │ │ strteq fp, [fp], #-3280 @ 0xfffff330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -57292,15 +57292,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 44330 <__cxa_atexit@plt+0x37f4c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r8, [r2], #-1808 @ 0xfffff8f0 │ │ │ │ strteq fp, [fp], #-2972 @ 0xfffff464 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -57401,15 +57401,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 444e4 <__cxa_atexit@plt+0x38100> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r8, [r2], #-1372 @ 0xfffffaa4 │ │ │ │ strteq fp, [fp], #-2520 @ 0xfffff628 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -57495,15 +57495,15 @@ │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 44654 <__cxa_atexit@plt+0x38270> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r8, [r2], #-1536 @ 0xfffffa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 4468c <__cxa_atexit@plt+0x382a8> │ │ │ │ ldr r2, [pc, #36] @ 44690 <__cxa_atexit@plt+0x382ac> │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -57528,15 +57528,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 446e0 <__cxa_atexit@plt+0x382fc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r8, [r2], #-864 @ 0xfffffca0 │ │ │ │ strteq fp, [fp], #-1984 @ 0xfffff840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -57622,15 +57622,15 @@ │ │ │ │ add r1, r1, #3 │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #68] @ 44880 <__cxa_atexit@plt+0x3849c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [pc, #60] @ 44884 <__cxa_atexit@plt+0x384a0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #32] @ 44874 <__cxa_atexit@plt+0x38490> │ │ │ │ add r7, pc, r7 │ │ │ │ b 44860 <__cxa_atexit@plt+0x3847c> │ │ │ │ ldr r7, [pc, #16] @ 44870 <__cxa_atexit@plt+0x3848c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ @@ -57676,15 +57676,15 @@ │ │ │ │ add r2, r2, #2 │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r3, [pc, #24] @ 4492c <__cxa_atexit@plt+0x38548> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r8, [pc, #16] @ 44930 <__cxa_atexit@plt+0x3854c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ldrbteq r8, [r2], #-848 @ 0xfffffcb0 │ │ │ │ ldrbteq r8, [r2], #-548 @ 0xfffffddc │ │ │ │ ldrbteq r8, [r2], #-812 @ 0xfffffcd4 │ │ │ │ ldrbteq r8, [r2], #-804 @ 0xfffffcdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -57720,15 +57720,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r3, [pc, #24] @ 449dc <__cxa_atexit@plt+0x385f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r8, [pc, #16] @ 449e0 <__cxa_atexit@plt+0x385fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ldrbteq r8, [r2], #-676 @ 0xfffffd5c │ │ │ │ ldrbteq r8, [r2], #-372 @ 0xfffffe8c │ │ │ │ ldrbteq r8, [r2], #-636 @ 0xfffffd84 │ │ │ │ ldrbteq r8, [r2], #-628 @ 0xfffffd8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -58532,15 +58532,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ add lr, r5, #12 │ │ │ │ sub r3, r6, #1 │ │ │ │ stmib r5, {r0, r3} │ │ │ │ stm lr, {r1, r8, r9, sl} │ │ │ │ - b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ + b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ mov r6, r3 │ │ │ │ b 45694 <__cxa_atexit@plt+0x392b0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 456a4 <__cxa_atexit@plt+0x392c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -58560,15 +58560,15 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r3, [pc, #12] @ 456f4 <__cxa_atexit@plt+0x39310> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq sl, [fp], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 45724 <__cxa_atexit@plt+0x39340> │ │ │ │ ldr r9, [pc, #24] @ 45728 <__cxa_atexit@plt+0x39344> │ │ │ │ str r7, [r5] │ │ │ │ @@ -59063,15 +59063,15 @@ │ │ │ │ add r1, r1, #3 │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 45eec <__cxa_atexit@plt+0x39b08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa380 <__cxa_atexit@plt+0x3edf9c> │ │ │ │ + b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ strteq r9, [fp], #-2408 @ 0xfffff698 │ │ │ │ strteq r9, [fp], #-3720 @ 0xfffff178 │ │ │ │ @@ -59230,15 +59230,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r9, [fp], #-3668 @ 0xfffff1ac │ │ │ │ ldrbteq r6, [r2], #-2264 @ 0xfffff728 │ │ │ │ ldrbteq r6, [r2], #-2536 @ 0xfffff618 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -59251,15 +59251,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 461cc <__cxa_atexit@plt+0x39de8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ + b 3fa3a8 <__cxa_atexit@plt+0x3edfc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [r2], #-2172 @ 0xfffff784 │ │ │ │ ldrbteq r6, [r2], #-2216 @ 0xfffff758 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -59267,30 +59267,30 @@ │ │ │ │ bhi 46200 <__cxa_atexit@plt+0x39e1c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 46208 <__cxa_atexit@plt+0x39e24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [r2], #-2096 @ 0xfffff7d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4623c <__cxa_atexit@plt+0x39e58> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 46244 <__cxa_atexit@plt+0x39e60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [r2], #-2036 @ 0xfffff80c │ │ │ │ strteq r9, [fp], #-3108 @ 0xfffff3dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ @@ -59326,15 +59326,15 @@ │ │ │ │ sub r9, r1, #11 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r3, [r6, #16] │ │ │ │ str r5, [r6, #12] │ │ │ │ stmib r6, {r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 3fa3a8 <__cxa_atexit@plt+0x3edfc4> │ │ │ │ + b 3fa3b0 <__cxa_atexit@plt+0x3edfcc> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ @@ -59367,15 +59367,15 @@ │ │ │ │ sub r8, r2, #3 │ │ │ │ sub r9, r2, #11 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #16] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa3a8 <__cxa_atexit@plt+0x3edfc4> │ │ │ │ + b 3fa3b0 <__cxa_atexit@plt+0x3edfcc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @@ -59393,15 +59393,15 @@ │ │ │ │ sub r9, r6, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fa3a8 <__cxa_atexit@plt+0x3edfc4> │ │ │ │ + b 3fa3b0 <__cxa_atexit@plt+0x3edfcc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrbteq r6, [r2], #-2188 @ 0xfffff774 │ │ │ │ strteq r9, [fp], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -59434,15 +59434,15 @@ │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 464a4 <__cxa_atexit@plt+0x3a0c0> │ │ │ │ ldr r3, [pc, #48] @ 464c0 <__cxa_atexit@plt+0x3a0dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fa378 <__cxa_atexit@plt+0x3edf94> │ │ │ │ + b 3fa380 <__cxa_atexit@plt+0x3edf9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 464bc <__cxa_atexit@plt+0x3a0d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -59456,15 +59456,15 @@ │ │ │ │ bhi 464f4 <__cxa_atexit@plt+0x3a110> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 464fc <__cxa_atexit@plt+0x3a118> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa3b0 <__cxa_atexit@plt+0x3edfcc> │ │ │ │ + b 3fa3b8 <__cxa_atexit@plt+0x3edfd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [r2], #-1340 @ 0xfffffac4 │ │ │ │ strteq r9, [fp], #-2000 @ 0xfffff830 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -59481,15 +59481,15 @@ │ │ │ │ cmp fp, r2 │ │ │ │ str r1, [r5, #-8] │ │ │ │ bhi 46560 <__cxa_atexit@plt+0x3a17c> │ │ │ │ ldr r3, [pc, #52] @ 46580 <__cxa_atexit@plt+0x3a19c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fa378 <__cxa_atexit@plt+0x3edf94> │ │ │ │ + b 3fa380 <__cxa_atexit@plt+0x3edf9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 4657c <__cxa_atexit@plt+0x3a198> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -59736,15 +59736,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 4695c <__cxa_atexit@plt+0x3a578> │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #12] │ │ │ │ stmib r5, {r3, sl} │ │ │ │ - b 3fa3b8 <__cxa_atexit@plt+0x3edfd4> │ │ │ │ + b 3fa3c0 <__cxa_atexit@plt+0x3edfdc> │ │ │ │ ldrbteq r6, [r2], #-756 @ 0xfffffd0c │ │ │ │ strteq r9, [fp], #-832 @ 0xfffffcc0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 46994 <__cxa_atexit@plt+0x3a5b0> │ │ │ │ ldr r2, [pc, #36] @ 46998 <__cxa_atexit@plt+0x3a5b4> │ │ │ │ @@ -59828,15 +59828,15 @@ │ │ │ │ sub r9, r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #32]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa3a8 <__cxa_atexit@plt+0x3edfc4> │ │ │ │ + b 3fa3b0 <__cxa_atexit@plt+0x3edfcc> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 46b90 <__cxa_atexit@plt+0x3a7ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ @@ -59859,15 +59859,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 46b50 <__cxa_atexit@plt+0x3a76c> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - b 3fa3a8 <__cxa_atexit@plt+0x3edfc4> │ │ │ │ + b 3fa3b0 <__cxa_atexit@plt+0x3edfcc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r6, [r2], #-316 @ 0xfffffec4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -59906,15 +59906,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ str r1, [r5, #24] │ │ │ │ ldr r3, [pc, #56] @ 46c2c <__cxa_atexit@plt+0x3a848> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ + b 3fa3a8 <__cxa_atexit@plt+0x3edfc4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 46c24 <__cxa_atexit@plt+0x3a840> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -59942,15 +59942,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #28] │ │ │ │ ldr r3, [pc, #44] @ 46cb0 <__cxa_atexit@plt+0x3a8cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ + b 3fa3a8 <__cxa_atexit@plt+0x3edfc4> │ │ │ │ ldr r7, [pc, #32] @ 46cb4 <__cxa_atexit@plt+0x3a8d0> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -59967,26 +59967,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #28] │ │ │ │ ldr r3, [pc, #12] @ 46cf4 <__cxa_atexit@plt+0x3a910> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ + b 3fa3a8 <__cxa_atexit@plt+0x3edfc4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r5, [r2], #-3436 @ 0xfffff294 │ │ │ │ strteq r9, [fp], #-356 @ 0xfffffe9c │ │ │ │ andeq r0, r0, r8, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 46d1c <__cxa_atexit@plt+0x3a938> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa3c0 <__cxa_atexit@plt+0x3edfdc> │ │ │ │ + b 3fa3c8 <__cxa_atexit@plt+0x3edfe4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r9, [fp], #-300 @ 0xfffffed4 │ │ │ │ andeq r0, r0, r8, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 46d84 <__cxa_atexit@plt+0x3a9a0> │ │ │ │ @@ -60374,15 +60374,15 @@ │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 47350 <__cxa_atexit@plt+0x3af6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r5, [r2], #-2304 @ 0xfffff700 │ │ │ │ strteq r8, [fp], #-3268 @ 0xfffff33c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov ip, fp │ │ │ │ @@ -60767,21 +60767,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r2], #-712 @ 0xfffffd38 │ │ │ │ strteq r8, [fp], #-1808 @ 0xfffff8f0 │ │ │ │ - mvneq pc, #220, 22 @ 0x37000 │ │ │ │ + mvneq pc, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, #1792 @ 0x700 │ │ │ │ + mvneq pc, #1879048196 @ 0x70000004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ strteq r8, [fp], #-1740 @ 0xfffff934 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -60798,15 +60798,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 47a00 <__cxa_atexit@plt+0x3b61c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa3c8 <__cxa_atexit@plt+0x3edfe4> │ │ │ │ + b 3fa3d0 <__cxa_atexit@plt+0x3edfec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r5, [r2], #-76 @ 0xffffffb4 │ │ │ │ ldrbteq r5, [r2], #-684 @ 0xfffffd54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -60823,15 +60823,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 47a64 <__cxa_atexit@plt+0x3b680> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa3d0 <__cxa_atexit@plt+0x3edfec> │ │ │ │ + b 3fa3d8 <__cxa_atexit@plt+0x3edff4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r4, [r2], #-4072 @ 0xfffff018 │ │ │ │ ldrbteq r5, [r2], #-512 @ 0xfffffe00 │ │ │ │ strteq r8, [fp], #-1580 @ 0xfffff9d4 │ │ │ │ @@ -60849,15 +60849,15 @@ │ │ │ │ ldr r3, [pc, #44] @ 47acc <__cxa_atexit@plt+0x3b6e8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 4397b0 <__cxa_atexit@plt+0x42d3cc> │ │ │ │ + b 439808 <__cxa_atexit@plt+0x42d424> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r8, [fp], #-1516 @ 0xfffffa14 │ │ │ │ ldrbteq r4, [r2], #-3960 @ 0xfffff088 │ │ │ │ strteq r8, [fp], #-1488 @ 0xfffffa30 │ │ │ │ @@ -60870,15 +60870,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 47b1c <__cxa_atexit@plt+0x3b738> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ ldr r2, [r5] │ │ │ │ str r9, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldr r7, [pc, #12] @ 47b20 <__cxa_atexit@plt+0x3b73c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strteq r8, [fp], #-1444 @ 0xfffffa5c │ │ │ │ strteq r8, [fp], #-1408 @ 0xfffffa80 │ │ │ │ @@ -60890,15 +60890,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 47b74 <__cxa_atexit@plt+0x3b790> │ │ │ │ ldr r8, [pc, #48] @ 47b78 <__cxa_atexit@plt+0x3b794> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r7, [pc, #12] @ 47b70 <__cxa_atexit@plt+0x3b78c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrbteq r4, [r2], #-3832 @ 0xfffff108 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @@ -60907,15 +60907,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 47ba0 <__cxa_atexit@plt+0x3b7bc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fa3d8 <__cxa_atexit@plt+0x3edff4> │ │ │ │ + b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ ldr r7, [pc, #12] @ 47bb4 <__cxa_atexit@plt+0x3b7d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrbteq r4, [r2], #-3764 @ 0xfffff14c │ │ │ │ strteq r8, [fp], #-1272 @ 0xfffffb08 │ │ │ │ @@ -61009,15 +61009,15 @@ │ │ │ │ bhi 47d54 <__cxa_atexit@plt+0x3b970> │ │ │ │ ldr r2, [pc, #80] @ 47d74 <__cxa_atexit@plt+0x3b990> │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -61054,15 +61054,15 @@ │ │ │ │ bhi 47df4 <__cxa_atexit@plt+0x3ba10> │ │ │ │ ldr r3, [pc, #56] @ 47e10 <__cxa_atexit@plt+0x3ba2c> │ │ │ │ str r9, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r3, sl} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 47e0c <__cxa_atexit@plt+0x3ba28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -61086,15 +61086,15 @@ │ │ │ │ bhi 47e6c <__cxa_atexit@plt+0x3ba88> │ │ │ │ ldr r3, [pc, #40] @ 47e80 <__cxa_atexit@plt+0x3ba9c> │ │ │ │ str r9, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r3, sl} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldr r7, [pc, #16] @ 47e84 <__cxa_atexit@plt+0x3baa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ strteq r8, [fp], #-576 @ 0xfffffdc0 │ │ │ │ @@ -61132,15 +61132,15 @@ │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ @@ -61172,15 +61172,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #16] │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ strteq r8, [fp], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -61190,30 +61190,30 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 4800c <__cxa_atexit@plt+0x3bc28> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strteq r8, [fp], #-148 @ 0xffffff6c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 48048 <__cxa_atexit@plt+0x3bc64> │ │ │ │ ldr r3, [pc, #48] @ 48060 <__cxa_atexit@plt+0x3bc7c> │ │ │ │ ldr r8, [pc, #48] @ 48064 <__cxa_atexit@plt+0x3bc80> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r7, [pc, #12] @ 4805c <__cxa_atexit@plt+0x3bc78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldrbteq r4, [r2], #-2576 @ 0xfffff5f0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @@ -61224,15 +61224,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 48094 <__cxa_atexit@plt+0x3bcb0> │ │ │ │ ldr r3, [pc, #40] @ 480ac <__cxa_atexit@plt+0x3bcc8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ - b 3fa3d8 <__cxa_atexit@plt+0x3edff4> │ │ │ │ + b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ ldr r7, [pc, #12] @ 480a8 <__cxa_atexit@plt+0x3bcc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldrbteq r4, [r2], #-2500 @ 0xfffff63c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @@ -61521,15 +61521,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 4854c <__cxa_atexit@plt+0x3c168> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r4, [r2], #-1280 @ 0xfffffb00 │ │ │ │ ldrbteq r4, [r2], #-1324 @ 0xfffffad4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ @@ -61679,15 +61679,15 @@ │ │ │ │ ble 487b0 <__cxa_atexit@plt+0x3c3cc> │ │ │ │ ldr r3, [pc, #172] @ 48848 <__cxa_atexit@plt+0x3c464> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #168] @ 4884c <__cxa_atexit@plt+0x3c468> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ + b 3fa3f0 <__cxa_atexit@plt+0x3ee00c> │ │ │ │ ldr r7, [pc, #136] @ 48840 <__cxa_atexit@plt+0x3c45c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, r3 │ │ │ │ str r7, [r5] │ │ │ │ bcc 48824 <__cxa_atexit@plt+0x3c440> │ │ │ │ @@ -61708,15 +61708,15 @@ │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r9, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r6, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ ldr r7, [pc, #24] @ 48844 <__cxa_atexit@plt+0x3c460> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -61786,25 +61786,25 @@ │ │ │ │ strteq r7, [fp], #-2004 @ 0xfffff82c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4895c <__cxa_atexit@plt+0x3c578> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r7, [fp], #-1968 @ 0xfffff850 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 48984 <__cxa_atexit@plt+0x3c5a0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ + b 3fa3f0 <__cxa_atexit@plt+0x3ee00c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r7, [fp], #-1928 @ 0xfffff878 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ ldr r1, [pc, #88] @ 489fc <__cxa_atexit@plt+0x3c618> │ │ │ │ @@ -62941,15 +62941,15 @@ │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ beq 49b68 <__cxa_atexit@plt+0x3d784> │ │ │ │ ldr r3, [pc, #44] @ 49b84 <__cxa_atexit@plt+0x3d7a0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -62957,15 +62957,15 @@ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 49ba8 <__cxa_atexit@plt+0x3d7c4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -63012,15 +63012,15 @@ │ │ │ │ str r8, [r2, #4] │ │ │ │ add ip, pc, ip │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ add r8, ip, #1 │ │ │ │ mov r5, sl │ │ │ │ str r3, [r2, #8] │ │ │ │ - b 3fa3f0 <__cxa_atexit@plt+0x3ee00c> │ │ │ │ + b 3fa3f8 <__cxa_atexit@plt+0x3ee014> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -63102,15 +63102,15 @@ │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ beq 49dec <__cxa_atexit@plt+0x3da08> │ │ │ │ ldr r3, [pc, #44] @ 49e08 <__cxa_atexit@plt+0x3da24> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -63118,15 +63118,15 @@ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 49e2c <__cxa_atexit@plt+0x3da48> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -63173,15 +63173,15 @@ │ │ │ │ str r8, [r2, #4] │ │ │ │ add ip, pc, ip │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ add r8, ip, #1 │ │ │ │ mov r5, sl │ │ │ │ str r3, [r2, #8] │ │ │ │ - b 3fa3f0 <__cxa_atexit@plt+0x3ee00c> │ │ │ │ + b 3fa3f8 <__cxa_atexit@plt+0x3ee014> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -63247,15 +63247,15 @@ │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ beq 4a030 <__cxa_atexit@plt+0x3dc4c> │ │ │ │ ldr r3, [pc, #44] @ 4a04c <__cxa_atexit@plt+0x3dc68> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -63263,15 +63263,15 @@ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4a070 <__cxa_atexit@plt+0x3dc8c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -63307,15 +63307,15 @@ │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ beq 4a120 <__cxa_atexit@plt+0x3dd3c> │ │ │ │ ldr r3, [pc, #44] @ 4a13c <__cxa_atexit@plt+0x3dd58> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -63323,15 +63323,15 @@ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4a160 <__cxa_atexit@plt+0x3dd7c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -63696,15 +63696,15 @@ │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ beq 4a734 <__cxa_atexit@plt+0x3e350> │ │ │ │ ldr r3, [pc, #44] @ 4a750 <__cxa_atexit@plt+0x3e36c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -63712,15 +63712,15 @@ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4a774 <__cxa_atexit@plt+0x3e390> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -63754,15 +63754,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r2, r7} │ │ │ │ add r8, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa3f0 <__cxa_atexit@plt+0x3ee00c> │ │ │ │ + b 3fa3f8 <__cxa_atexit@plt+0x3ee014> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strteq r5, [fp], #-2360 @ 0xfffff6c8 │ │ │ │ ldrbteq r2, [r2], #-536 @ 0xfffffde8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -63837,15 +63837,15 @@ │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ beq 4a968 <__cxa_atexit@plt+0x3e584> │ │ │ │ ldr r3, [pc, #44] @ 4a984 <__cxa_atexit@plt+0x3e5a0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -63853,15 +63853,15 @@ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4a9a8 <__cxa_atexit@plt+0x3e5c4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -63897,15 +63897,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ add r8, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa3f0 <__cxa_atexit@plt+0x3ee00c> │ │ │ │ + b 3fa3f8 <__cxa_atexit@plt+0x3ee014> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strteq r5, [fp], #-1792 @ 0xfffff900 │ │ │ │ ldrbteq r1, [r2], #-4064 @ 0xfffff020 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -63964,15 +63964,15 @@ │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ beq 4ab64 <__cxa_atexit@plt+0x3e780> │ │ │ │ ldr r3, [pc, #44] @ 4ab80 <__cxa_atexit@plt+0x3e79c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -63980,15 +63980,15 @@ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4aba4 <__cxa_atexit@plt+0x3e7c0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -64024,15 +64024,15 @@ │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ beq 4ac54 <__cxa_atexit@plt+0x3e870> │ │ │ │ ldr r3, [pc, #44] @ 4ac70 <__cxa_atexit@plt+0x3e88c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -64040,15 +64040,15 @@ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4ac94 <__cxa_atexit@plt+0x3e8b0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -64477,15 +64477,15 @@ │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ beq 4b368 <__cxa_atexit@plt+0x3ef84> │ │ │ │ ldr r3, [pc, #44] @ 4b384 <__cxa_atexit@plt+0x3efa0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -64493,15 +64493,15 @@ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4b3a8 <__cxa_atexit@plt+0x3efc4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -64537,15 +64537,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ add r8, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa3f0 <__cxa_atexit@plt+0x3ee00c> │ │ │ │ + b 3fa3f8 <__cxa_atexit@plt+0x3ee014> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strteq r4, [fp], #-3328 @ 0xfffff300 │ │ │ │ ldrbteq r1, [r2], #-1504 @ 0xfffffa20 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -64603,15 +64603,15 @@ │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ beq 4b560 <__cxa_atexit@plt+0x3f17c> │ │ │ │ ldr r3, [pc, #44] @ 4b57c <__cxa_atexit@plt+0x3f198> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -64619,15 +64619,15 @@ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4b5a0 <__cxa_atexit@plt+0x3f1bc> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -64663,15 +64663,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ add r8, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa3f0 <__cxa_atexit@plt+0x3ee00c> │ │ │ │ + b 3fa3f8 <__cxa_atexit@plt+0x3ee014> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strteq r4, [fp], #-2824 @ 0xfffff4f8 │ │ │ │ ldrbteq r1, [r2], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -64730,15 +64730,15 @@ │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ beq 4b75c <__cxa_atexit@plt+0x3f378> │ │ │ │ ldr r3, [pc, #44] @ 4b778 <__cxa_atexit@plt+0x3f394> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -64746,15 +64746,15 @@ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4b79c <__cxa_atexit@plt+0x3f3b8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -64790,15 +64790,15 @@ │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ beq 4b84c <__cxa_atexit@plt+0x3f468> │ │ │ │ ldr r3, [pc, #44] @ 4b868 <__cxa_atexit@plt+0x3f484> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -64806,15 +64806,15 @@ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4b88c <__cxa_atexit@plt+0x3f4a8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -65202,15 +65202,15 @@ │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ beq 4bebc <__cxa_atexit@plt+0x3fad8> │ │ │ │ ldr r3, [pc, #44] @ 4bed8 <__cxa_atexit@plt+0x3faf4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -65218,15 +65218,15 @@ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4befc <__cxa_atexit@plt+0x3fb18> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -65273,15 +65273,15 @@ │ │ │ │ str r8, [r2, #4] │ │ │ │ add ip, pc, ip │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ add r8, ip, #1 │ │ │ │ mov r5, sl │ │ │ │ str r3, [r2, #8] │ │ │ │ - b 3fa3f0 <__cxa_atexit@plt+0x3ee00c> │ │ │ │ + b 3fa3f8 <__cxa_atexit@plt+0x3ee014> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -65346,15 +65346,15 @@ │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ beq 4c0fc <__cxa_atexit@plt+0x3fd18> │ │ │ │ ldr r3, [pc, #44] @ 4c118 <__cxa_atexit@plt+0x3fd34> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -65362,15 +65362,15 @@ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4c13c <__cxa_atexit@plt+0x3fd58> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -65417,15 +65417,15 @@ │ │ │ │ str r8, [r2, #4] │ │ │ │ add ip, pc, ip │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ add r8, ip, #1 │ │ │ │ mov r5, sl │ │ │ │ str r3, [r2, #8] │ │ │ │ - b 3fa3f0 <__cxa_atexit@plt+0x3ee00c> │ │ │ │ + b 3fa3f8 <__cxa_atexit@plt+0x3ee014> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -65491,15 +65491,15 @@ │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ beq 4c340 <__cxa_atexit@plt+0x3ff5c> │ │ │ │ ldr r3, [pc, #44] @ 4c35c <__cxa_atexit@plt+0x3ff78> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -65507,15 +65507,15 @@ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4c380 <__cxa_atexit@plt+0x3ff9c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -65551,15 +65551,15 @@ │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ beq 4c430 <__cxa_atexit@plt+0x4004c> │ │ │ │ ldr r3, [pc, #44] @ 4c44c <__cxa_atexit@plt+0x40068> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -65567,15 +65567,15 @@ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4c470 <__cxa_atexit@plt+0x4008c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -65830,30 +65830,30 @@ │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ beq 4c88c <__cxa_atexit@plt+0x404a8> │ │ │ │ ldr r3, [r8, #11] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa3f8 <__cxa_atexit@plt+0x3ee014> │ │ │ │ + b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 4c8b0 <__cxa_atexit@plt+0x404cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strteq r3, [fp], #-2240 @ 0xfffff740 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fa3f8 <__cxa_atexit@plt+0x3ee014> │ │ │ │ + b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -65883,40 +65883,40 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #28] @ 4c970 <__cxa_atexit@plt+0x4058c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrbteq r0, [r2], #-224 @ 0xffffff20 │ │ │ │ ldrbteq r0, [r2], #-260 @ 0xfffffefc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 4c99c <__cxa_atexit@plt+0x405b8> │ │ │ │ ldr r2, [pc, #24] @ 4c9a0 <__cxa_atexit@plt+0x405bc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ + b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ strteq r3, [fp], #-2008 @ 0xfffff828 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4c9c4 <__cxa_atexit@plt+0x405e0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldrbteq r0, [r2], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -66329,40 +66329,40 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #28] @ 4d068 <__cxa_atexit@plt+0x40c84> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrbteq pc, [r1], #-2536 @ 0xfffff618 @ │ │ │ │ ldrbteq pc, [r1], #-2572 @ 0xfffff5f4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 4d094 <__cxa_atexit@plt+0x40cb0> │ │ │ │ ldr r2, [pc, #24] @ 4d098 <__cxa_atexit@plt+0x40cb4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ + b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ strteq r3, [fp], #-224 @ 0xffffff20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4d0bc <__cxa_atexit@plt+0x40cd8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldrbteq pc, [r1], #-2468 @ 0xfffff65c @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -66766,15 +66766,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq 4d72c <__cxa_atexit@plt+0x41348> │ │ │ │ ldr r3, [pc, #68] @ 4d760 <__cxa_atexit@plt+0x4137c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ @@ -66788,15 +66788,15 @@ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4d784 <__cxa_atexit@plt+0x413a0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #120] @ 4d814 <__cxa_atexit@plt+0x41430> │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r2, #4]! │ │ │ │ @@ -66857,15 +66857,15 @@ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4d898 <__cxa_atexit@plt+0x414b4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #120] @ 4d928 <__cxa_atexit@plt+0x41544> │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r2, #4]! │ │ │ │ @@ -66977,15 +66977,15 @@ │ │ │ │ str r7, [r3, #-12] │ │ │ │ beq 4da84 <__cxa_atexit@plt+0x416a0> │ │ │ │ ldr r7, [pc, #64] @ 4daa8 <__cxa_atexit@plt+0x416c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ b 4d604 <__cxa_atexit@plt+0x41220> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 4dab4 <__cxa_atexit@plt+0x416d0> │ │ │ │ @@ -67001,15 +67001,15 @@ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4dad8 <__cxa_atexit@plt+0x416f4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, r7 │ │ │ │ @@ -67017,15 +67017,15 @@ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4db18 <__cxa_atexit@plt+0x41734> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, r7 │ │ │ │ @@ -67102,15 +67102,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq 4dc6c <__cxa_atexit@plt+0x41888> │ │ │ │ ldr r3, [pc, #60] @ 4dc98 <__cxa_atexit@plt+0x418b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ @@ -67124,15 +67124,15 @@ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4dcc4 <__cxa_atexit@plt+0x418e0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #120] @ 4dd54 <__cxa_atexit@plt+0x41970> │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r2, #4]! │ │ │ │ @@ -67215,15 +67215,15 @@ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4de30 <__cxa_atexit@plt+0x41a4c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #120] @ 4dec0 <__cxa_atexit@plt+0x41adc> │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r2, #4]! │ │ │ │ @@ -67316,15 +67316,15 @@ │ │ │ │ str r7, [r3, #-12] │ │ │ │ beq 4dfc4 <__cxa_atexit@plt+0x41be0> │ │ │ │ ldr r7, [pc, #52] @ 4dfe8 <__cxa_atexit@plt+0x41c04> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 4dff4 <__cxa_atexit@plt+0x41c10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -67337,15 +67337,15 @@ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4e018 <__cxa_atexit@plt+0x41c34> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, r7 │ │ │ │ @@ -67353,15 +67353,15 @@ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4e058 <__cxa_atexit@plt+0x41c74> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, r7 │ │ │ │ @@ -67381,21 +67381,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 4e0e0 <__cxa_atexit@plt+0x41cfc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r9, #63963136 @ 0x3d00000 │ │ │ │ + mvneq r8, #32000 @ 0x7d00 │ │ │ │ ldrbteq lr, [r1], #-2400 @ 0xfffff6a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -67409,15 +67409,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 4e13c <__cxa_atexit@plt+0x41d58> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq lr, [r1], #-2628 @ 0xfffff5bc │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -67434,15 +67434,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 4e1a0 <__cxa_atexit@plt+0x41dbc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq lr, [r1], #-2528 @ 0xfffff620 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ strteq r2, [fp], #-872 @ 0xfffffc98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ @@ -67458,15 +67458,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ + b 3fa420 <__cxa_atexit@plt+0x3ee03c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r2, [fp], #-800 @ 0xfffffce0 │ │ │ │ strteq r2, [fp], #-556 @ 0xfffffdd4 │ │ │ │ ldrbteq lr, [r1], #-2096 @ 0xfffff7d0 │ │ │ │ @@ -68149,15 +68149,15 @@ │ │ │ │ str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 4ecd4 <__cxa_atexit@plt+0x428f0> │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ ldrbteq sp, [r1], #-3540 @ 0xfffff22c │ │ │ │ ldrbteq sp, [r1], #-3460 @ 0xfffff27c │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffff6b0 │ │ │ │ @ instruction: 0xfffff5e8 │ │ │ │ ldrbteq sp, [r1], #-3544 @ 0xfffff228 │ │ │ │ @@ -68840,15 +68840,15 @@ │ │ │ │ str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 4f7a0 <__cxa_atexit@plt+0x433bc> │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ ldrbteq sp, [r1], #-776 @ 0xfffffcf8 │ │ │ │ ldrbteq sp, [r1], #-696 @ 0xfffffd48 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffff6b0 │ │ │ │ @ instruction: 0xfffff5e8 │ │ │ │ ldrbteq sp, [r1], #-780 @ 0xfffffcf4 │ │ │ │ @@ -69427,15 +69427,15 @@ │ │ │ │ orr r2, lr, r1, lsl r2 │ │ │ │ lsrpl r2, r1, r4 │ │ │ │ tst r2, #1 │ │ │ │ beq 50008 <__cxa_atexit@plt+0x43c24> │ │ │ │ sub r4, r9, r8 │ │ │ │ add r2, r4, fp │ │ │ │ mov r1, r8 │ │ │ │ - bl 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ + bl 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ cmn r0, #1 │ │ │ │ beq 500dc <__cxa_atexit@plt+0x43cf8> │ │ │ │ add r4, r8, r0 │ │ │ │ ldr r9, [r7, #15] │ │ │ │ ldr fp, [r7, #19] │ │ │ │ add r8, r4, #1 │ │ │ │ b 50010 <__cxa_atexit@plt+0x43c2c> │ │ │ │ @@ -70349,15 +70349,15 @@ │ │ │ │ orr r2, lr, r1, lsl r2 │ │ │ │ lsrpl r2, r1, r4 │ │ │ │ tst r2, #1 │ │ │ │ beq 50e70 <__cxa_atexit@plt+0x44a8c> │ │ │ │ sub r4, r9, r8 │ │ │ │ add r2, r4, fp │ │ │ │ mov r1, r8 │ │ │ │ - bl 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ + bl 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ cmn r0, #1 │ │ │ │ beq 50f44 <__cxa_atexit@plt+0x44b60> │ │ │ │ add r4, r8, r0 │ │ │ │ ldr r9, [r7, #15] │ │ │ │ ldr fp, [r7, #19] │ │ │ │ add r8, r4, #1 │ │ │ │ b 50e78 <__cxa_atexit@plt+0x44a94> │ │ │ │ @@ -71081,25 +71081,25 @@ │ │ │ │ b 51120 <__cxa_atexit@plt+0x44d3c> │ │ │ │ ldr r3, [pc, #116] @ 51af8 <__cxa_atexit@plt+0x45714> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #64] @ 51ae0 <__cxa_atexit@plt+0x456fc> │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, fp │ │ │ │ ldr r7, [sp] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #44] @ 51af4 <__cxa_atexit@plt+0x45710> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ @@ -71201,15 +71201,15 @@ │ │ │ │ str r9, [r3, #28] │ │ │ │ b 50e54 <__cxa_atexit@plt+0x44a70> │ │ │ │ ldr r2, [pc, #24] @ 51c80 <__cxa_atexit@plt+0x4589c> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff26c │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ strteq lr, [sl], #-2276 @ 0xfffff71c │ │ │ │ andeq r6, r0, fp, ror #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -71354,15 +71354,15 @@ │ │ │ │ ldr r6, [pc, #60] @ 51f00 <__cxa_atexit@plt+0x45b1c> │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r2 │ │ │ │ - b 4408fc <__cxa_atexit@plt+0x434518> │ │ │ │ + b 440954 <__cxa_atexit@plt+0x434570> │ │ │ │ ldr r7, [pc, #32] @ 51f04 <__cxa_atexit@plt+0x45b20> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ @@ -71381,15 +71381,15 @@ │ │ │ │ b 51e2c <__cxa_atexit@plt+0x45a48> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 51f48 <__cxa_atexit@plt+0x45b64> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 43d7c0 <__cxa_atexit@plt+0x4313dc> │ │ │ │ + b 43d818 <__cxa_atexit@plt+0x431434> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 5268c <__cxa_atexit@plt+0x462a8> │ │ │ │ @@ -71400,24 +71400,24 @@ │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r3, [pc, #16] @ 51f98 <__cxa_atexit@plt+0x45bb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4408fc <__cxa_atexit@plt+0x434518> │ │ │ │ + b 440954 <__cxa_atexit@plt+0x434570> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq sl, [r1], #-3372 @ 0xfffff2d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 51fb8 <__cxa_atexit@plt+0x45bd4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 43d7c0 <__cxa_atexit@plt+0x4313dc> │ │ │ │ + b 43d818 <__cxa_atexit@plt+0x431434> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 5268c <__cxa_atexit@plt+0x462a8> │ │ │ │ @@ -71615,25 +71615,25 @@ │ │ │ │ ldr r5, [pc, #120] @ 52350 <__cxa_atexit@plt+0x45f6c> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, ip │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #64] @ 52338 <__cxa_atexit@plt+0x45f54> │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r7, [sp] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #44] @ 5234c <__cxa_atexit@plt+0x45f68> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ @@ -71737,15 +71737,15 @@ │ │ │ │ sub r7, r6, #39 @ 0x27 │ │ │ │ b 4ffec <__cxa_atexit@plt+0x43c08> │ │ │ │ ldr r3, [pc, #24] @ 524e0 <__cxa_atexit@plt+0x460fc> │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffdb84 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ strteq lr, [sl], #-116 @ 0xffffff8c │ │ │ │ andeq r6, r0, fp, ror #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ @@ -71830,24 +71830,24 @@ │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r3, [pc, #16] @ 52650 <__cxa_atexit@plt+0x4626c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 4408fc <__cxa_atexit@plt+0x434518> │ │ │ │ + b 440954 <__cxa_atexit@plt+0x434570> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq sl, [r1], #-1652 @ 0xfffff98c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 52670 <__cxa_atexit@plt+0x4628c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 43d7c0 <__cxa_atexit@plt+0x4313dc> │ │ │ │ + b 43d818 <__cxa_atexit@plt+0x431434> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 5268c <__cxa_atexit@plt+0x462a8> │ │ │ │ @@ -71915,15 +71915,15 @@ │ │ │ │ ldr r7, [pc, #28] @ 527a4 <__cxa_atexit@plt+0x463c0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ ldrbteq sl, [r1], #-792 @ 0xfffffce8 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ ldrbteq sl, [r1], #-1392 @ 0xfffffa90 │ │ │ │ ldrbteq sl, [r1], #-864 @ 0xfffffca0 │ │ │ │ ldrbteq sl, [r1], #-1408 @ 0xfffffa80 │ │ │ │ @@ -71968,15 +71968,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 52874 <__cxa_atexit@plt+0x46490> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ ldrbteq sl, [r1], #-1160 @ 0xfffffb78 │ │ │ │ ldrbteq sl, [r1], #-632 @ 0xfffffd88 │ │ │ │ ldrbteq sl, [r1], #-1176 @ 0xfffffb68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -72009,15 +72009,15 @@ │ │ │ │ str r0, [r3, #24] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 52924 <__cxa_atexit@plt+0x46540> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq sl, [r1], #-980 @ 0xfffffc2c │ │ │ │ ldrbteq sl, [r1], #-452 @ 0xfffffe3c │ │ │ │ ldrbteq sl, [r1], #-996 @ 0xfffffc1c │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ strteq sp, [sl], #-3184 @ 0xfffff390 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -72139,15 +72139,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r8, [r7] │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 43a0e0 <__cxa_atexit@plt+0x42dcfc> │ │ │ │ + b 43a138 <__cxa_atexit@plt+0x42dd54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 52b48 <__cxa_atexit@plt+0x46764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -72162,15 +72162,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 52b80 <__cxa_atexit@plt+0x4679c> │ │ │ │ mov sl, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 43a0e0 <__cxa_atexit@plt+0x42dcfc> │ │ │ │ + b 43a138 <__cxa_atexit@plt+0x42dd54> │ │ │ │ strteq sp, [sl], #-1300 @ 0xfffffaec │ │ │ │ ldrbteq r9, [r1], #-3812 @ 0xfffff11c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 53488 <__cxa_atexit@plt+0x470a4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -72183,15 +72183,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #577536 @ 0x8d000 │ │ │ │ + mvneq r4, #205 @ 0xcd │ │ │ │ ldrbteq r9, [r1], #-3692 @ 0xfffff194 │ │ │ │ strteq sp, [sl], #-2528 @ 0xfffff620 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -72243,15 +72243,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldrbteq r9, [r1], #-3504 @ 0xfffff250 │ │ │ │ - mvneq r4, #2932736 @ 0x2cc000 │ │ │ │ + mvneq r3, #972 @ 0x3cc │ │ │ │ strteq sp, [sl], #-2292 @ 0xfffff70c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 52d44 <__cxa_atexit@plt+0x46960> │ │ │ │ @@ -72272,15 +72272,15 @@ │ │ │ │ ldr r3, [pc, #72] @ 52d64 <__cxa_atexit@plt+0x46980> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r8, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @@ -72304,15 +72304,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, #0 │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ strteq sp, [sl], #-2032 @ 0xfffff810 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -72345,15 +72345,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ ldrbteq r9, [r1], #-3104 @ 0xfffff3e0 │ │ │ │ - mvneq r4, #2949120 @ 0x2d0000 │ │ │ │ + mvneq r3, #1744 @ 0x6d0 │ │ │ │ strteq sp, [sl], #-1884 @ 0xfffff8a4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 52ee8 <__cxa_atexit@plt+0x46b04> │ │ │ │ @@ -72377,15 +72377,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r8, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @@ -72411,15 +72411,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, #0 │ │ │ │ str r1, [sl, #8] │ │ │ │ str r0, [sl, #12] │ │ │ │ str r2, [sl, #16] │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ strteq sp, [sl], #-1604 @ 0xfffff9bc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -72454,15 +72454,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ ldrbteq r9, [r1], #-2676 @ 0xfffff58c │ │ │ │ - mvneq r4, #154140672 @ 0x9300000 │ │ │ │ + mvneq r3, #54016 @ 0xd300 │ │ │ │ strteq sp, [sl], #-1448 @ 0xfffffa58 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 530a4 <__cxa_atexit@plt+0x46cc0> │ │ │ │ @@ -72488,15 +72488,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ str r3, [sl, #20] │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @@ -72523,15 +72523,15 @@ │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r8, #0 │ │ │ │ add lr, sl, #12 │ │ │ │ str r1, [sl, #8] │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ strteq sp, [sl], #-1156 @ 0xfffffb7c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -72566,15 +72566,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ ldrbteq r9, [r1], #-2220 @ 0xfffff754 │ │ │ │ - mvneq r4, #228, 8 @ 0xe4000000 │ │ │ │ + mvneq r3, #36, 22 @ 0x9000 │ │ │ │ strteq sp, [sl], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #24 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, lr │ │ │ │ bhi 5326c <__cxa_atexit@plt+0x46e88> │ │ │ │ @@ -72602,15 +72602,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [sl, #4]! │ │ │ │ add lr, sl, #16 │ │ │ │ stm lr, {r0, r3, r8} │ │ │ │ mov r8, #0 │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @@ -72639,15 +72639,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r8, #0 │ │ │ │ str r0, [sl, #8] │ │ │ │ add r0, sl, #16 │ │ │ │ str r3, [sl, #12] │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ strteq sp, [sl], #-688 @ 0xfffffd50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -72674,15 +72674,15 @@ │ │ │ │ stm r1, {r0, r3, sl} │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - mvneq r4, #67108865 @ 0x4000001 │ │ │ │ + mvneq r3, #2113536 @ 0x204000 │ │ │ │ strteq sp, [sl], #-568 @ 0xfffffdc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ @@ -72735,15 +72735,15 @@ │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbteq r9, [r1], #-1628 @ 0xfffff9a4 │ │ │ │ ldrbteq r9, [r1], #-1660 @ 0xfffff984 │ │ │ │ ldrbteq r9, [r1], #-1600 @ 0xfffff9c0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - mvneq r4, #-1879048185 @ 0x90000007 │ │ │ │ + mvneq r3, #12124160 @ 0xb90000 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ strteq sp, [sl], #-312 @ 0xfffffec8 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -72814,15 +72814,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ ldrbteq r9, [r1], #-1384 @ 0xfffffa98 │ │ │ │ ldrbteq r9, [r1], #-1320 @ 0xfffffad8 │ │ │ │ strteq sp, [sl], #-84 @ 0xffffffac │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - mvneq r4, #1073741845 @ 0x40000015 │ │ │ │ + mvneq r3, #39059456 @ 0x2540000 │ │ │ │ strteq sp, [sl], #-12 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5364c <__cxa_atexit@plt+0x47268> │ │ │ │ @@ -73063,15 +73063,15 @@ │ │ │ │ bhi 53990 <__cxa_atexit@plt+0x475ac> │ │ │ │ ldr r2, [pc, #28] @ 53998 <__cxa_atexit@plt+0x475b4> │ │ │ │ mov r8, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa420 <__cxa_atexit@plt+0x3ee03c> │ │ │ │ + b 3fa428 <__cxa_atexit@plt+0x3ee044> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r9, [r1], #-160 @ 0xffffff60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -73083,15 +73083,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, #32000 @ 0x7d00 │ │ │ │ + mvneq r3, #-805306357 @ 0xd000000b │ │ │ │ ldrbteq r9, [r1], #-92 @ 0xffffffa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -73138,15 +73138,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ ldrbteq r8, [r1], #-4020 @ 0xfffff04c │ │ │ │ - mvneq r3, #108544 @ 0x1a800 │ │ │ │ + mvneq r3, #-2147483606 @ 0x8000002a │ │ │ │ strteq ip, [sl], #-2808 @ 0xfffff508 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -73201,15 +73201,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ ldrbteq r8, [r1], #-3776 @ 0xfffff140 │ │ │ │ - mvneq r3, #577536 @ 0x8d000 │ │ │ │ + mvneq r3, #205 @ 0xcd │ │ │ │ strteq ip, [sl], #-2624 @ 0xfffff5c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -73236,15 +73236,15 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ mov r6, r3 │ │ │ │ b 53c54 <__cxa_atexit@plt+0x47870> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -73284,15 +73284,15 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - mvneq r3, #1818624 @ 0x1bc000 │ │ │ │ + mvneq r2, #700 @ 0x2bc │ │ │ │ ldrbteq r8, [r1], #-3800 @ 0xfffff128 │ │ │ │ ldrbteq r8, [r1], #-3424 @ 0xfffff2a0 │ │ │ │ strteq ip, [sl], #-2284 @ 0xfffff714 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ @@ -73354,15 +73354,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq r8, [r1], #-3288 @ 0xfffff328 │ │ │ │ ldrbteq r8, [r1], #-3320 @ 0xfffff308 │ │ │ │ ldrbteq r8, [r1], #-3260 @ 0xfffff344 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - mvneq r3, #8585216 @ 0x830000 │ │ │ │ + mvneq r2, #3120 @ 0xc30 │ │ │ │ ldrbteq r8, [r1], #-3560 @ 0xfffff218 │ │ │ │ strteq ip, [sl], #-2004 @ 0xfffff82c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -74147,40 +74147,40 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #28] @ 54a90 <__cxa_atexit@plt+0x486ac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrbteq r7, [r1], #-4032 @ 0xfffff040 │ │ │ │ ldrbteq r7, [r1], #-4068 @ 0xfffff01c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 54abc <__cxa_atexit@plt+0x486d8> │ │ │ │ ldr r2, [pc, #24] @ 54ac0 <__cxa_atexit@plt+0x486dc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ + b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ strteq fp, [sl], #-1720 @ 0xfffff948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 54ae4 <__cxa_atexit@plt+0x48700> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldrbteq r7, [r1], #-3964 @ 0xfffff084 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -74221,15 +74221,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 54bb4 <__cxa_atexit@plt+0x487d0> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ + b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq fp, [sl], #-1496 @ 0xfffffa28 │ │ │ │ ldrbteq r7, [r1], #-3720 @ 0xfffff178 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -75444,15 +75444,15 @@ │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 55ed4 <__cxa_atexit@plt+0x49af0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrbteq r6, [r1], #-2940 @ 0xfffff484 │ │ │ │ ldrbteq r6, [r1], #-2976 @ 0xfffff460 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -75541,15 +75541,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ 56058 <__cxa_atexit@plt+0x49c74> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrbteq r6, [r1], #-2552 @ 0xfffff608 │ │ │ │ ldrbteq r6, [r1], #-2588 @ 0xfffff5e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -75606,15 +75606,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 56170 <__cxa_atexit@plt+0x49d8c> │ │ │ │ ldr r8, [r2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-12] │ │ │ │ ldr r3, [pc, #48] @ 56174 <__cxa_atexit@plt+0x49d90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 5616c <__cxa_atexit@plt+0x49d88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -75646,15 +75646,15 @@ │ │ │ │ str r7, [ip, #12] │ │ │ │ beq 56314 <__cxa_atexit@plt+0x49f30> │ │ │ │ ldr r3, [pc, #440] @ 56394 <__cxa_atexit@plt+0x49fb0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ add r6, ip, #16 │ │ │ │ cmp r9, r6 │ │ │ │ bcc 56360 <__cxa_atexit@plt+0x49f7c> │ │ │ │ ldr r3, [pc, #364] @ 5636c <__cxa_atexit@plt+0x49f88> │ │ │ │ ldr r2, [pc, #364] @ 56370 <__cxa_atexit@plt+0x49f8c> │ │ │ │ ldr r1, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -75738,15 +75738,15 @@ │ │ │ │ ldr lr, [sp] │ │ │ │ ldr r7, [pc, #60] @ 56384 <__cxa_atexit@plt+0x49fa0> │ │ │ │ mov r5, lr │ │ │ │ mov r9, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [lr] │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ add r6, sl, #32 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r0, ip, lsl #15 │ │ │ │ ldrbteq r6, [r1], #-2076 @ 0xfffff7e4 │ │ │ │ @@ -75761,15 +75761,15 @@ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 563b8 <__cxa_atexit@plt+0x49fd4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ add r2, r2, r7 │ │ │ │ cmp r2, #6 │ │ │ │ @@ -75817,15 +75817,15 @@ │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #44] @ 564b8 <__cxa_atexit@plt+0x4a0d4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @@ -75845,15 +75845,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 56508 <__cxa_atexit@plt+0x4a124> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 5650c <__cxa_atexit@plt+0x4a128> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r6, [r1], #-1368 @ 0xfffffaa8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -76130,15 +76130,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 5698c <__cxa_atexit@plt+0x4a5a8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 56990 <__cxa_atexit@plt+0x4a5ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff838 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrbteq r6, [r1], #-228 @ 0xffffff1c │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @@ -76165,29 +76165,29 @@ │ │ │ │ beq 56a08 <__cxa_atexit@plt+0x4a624> │ │ │ │ mov r7, r3 │ │ │ │ b 56180 <__cxa_atexit@plt+0x49d9c> │ │ │ │ ldr r3, [pc, #32] @ 56a1c <__cxa_atexit@plt+0x4a638> │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldrbteq r6, [r1], #-172 @ 0xffffff54 │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 56a40 <__cxa_atexit@plt+0x4a65c> │ │ │ │ mov r8, #3 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa428 <__cxa_atexit@plt+0x3ee044> │ │ │ │ + b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -76338,15 +76338,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r5, [pc, #28] @ 56cc8 <__cxa_atexit@plt+0x4a8e4> │ │ │ │ mov r8, r2 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbteq r5, [r1], #-3496 @ 0xfffff258 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ @@ -76418,15 +76418,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r5, [pc, #24] @ 56e08 <__cxa_atexit@plt+0x4aa24> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r5, [r1], #-3176 @ 0xfffff398 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -76475,15 +76475,15 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ beq 56f38 <__cxa_atexit@plt+0x4ab54> │ │ │ │ ldr r3, [pc, #140] @ 56f5c <__cxa_atexit@plt+0x4ab78> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r7, [pc, #120] @ 56f60 <__cxa_atexit@plt+0x4ab7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #20 │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -76497,15 +76497,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq 56f40 <__cxa_atexit@plt+0x4ab5c> │ │ │ │ ldr r7, [pc, #44] @ 56f54 <__cxa_atexit@plt+0x4ab70> │ │ │ │ mov r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 3fa428 <__cxa_atexit@plt+0x3ee044> │ │ │ │ + b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ @@ -76527,42 +76527,42 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 56fe4 <__cxa_atexit@plt+0x4ac00> │ │ │ │ ldr r3, [pc, #88] @ 56ff8 <__cxa_atexit@plt+0x4ac14> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r7, [pc, #52] @ 56fec <__cxa_atexit@plt+0x4ac08> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ beq 56fe4 <__cxa_atexit@plt+0x4ac00> │ │ │ │ ldr r3, [pc, #28] @ 56ff0 <__cxa_atexit@plt+0x4ac0c> │ │ │ │ mov r8, #3 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa428 <__cxa_atexit@plt+0x3ee044> │ │ │ │ + b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5701c <__cxa_atexit@plt+0x4ac38> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76616,15 +76616,15 @@ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 57114 <__cxa_atexit@plt+0x4ad30> │ │ │ │ mov r8, #3 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa428 <__cxa_atexit@plt+0x3ee044> │ │ │ │ + b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -76694,21 +76694,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 57264 <__cxa_atexit@plt+0x4ae80> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r0, #-1006632958 @ 0xc4000002 │ │ │ │ + mvneq pc, #3948544 @ 0x3c4000 │ │ │ │ ldrbteq r5, [r1], #-2012 @ 0xfffff824 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76722,15 +76722,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 572c0 <__cxa_atexit@plt+0x4aedc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r5, [r1], #-2240 @ 0xfffff740 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -76747,15 +76747,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 57324 <__cxa_atexit@plt+0x4af40> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r5, [r1], #-2140 @ 0xfffff7a4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57380 <__cxa_atexit@plt+0x4af9c> │ │ │ │ @@ -76769,21 +76769,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 57390 <__cxa_atexit@plt+0x4afac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r0, #805306376 @ 0x30000008 │ │ │ │ + mvneq pc, #12779520 @ 0xc30000 │ │ │ │ ldrbteq r5, [r1], #-1712 @ 0xfffff950 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76797,15 +76797,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 573ec <__cxa_atexit@plt+0x4b008> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r5, [r1], #-1940 @ 0xfffff86c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -76822,15 +76822,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 57450 <__cxa_atexit@plt+0x4b06c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r5, [r1], #-1840 @ 0xfffff8d0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 574ac <__cxa_atexit@plt+0x4b0c8> │ │ │ │ @@ -76844,21 +76844,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 574bc <__cxa_atexit@plt+0x4b0d8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r0, #84, 2 │ │ │ │ + mvneq pc, #148, 14 @ 0x2500000 │ │ │ │ ldrbteq r5, [r1], #-1412 @ 0xfffffa7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76872,15 +76872,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 57518 <__cxa_atexit@plt+0x4b134> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r5, [r1], #-1640 @ 0xfffff998 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -76897,15 +76897,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5757c <__cxa_atexit@plt+0x4b198> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r5, [r1], #-1540 @ 0xfffff9fc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 575d8 <__cxa_atexit@plt+0x4b1f4> │ │ │ │ @@ -76919,21 +76919,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 575e8 <__cxa_atexit@plt+0x4b204> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r0, #36 @ 0x24 │ │ │ │ + mvneq pc, #100, 12 @ 0x6400000 │ │ │ │ ldrbteq r5, [r1], #-1112 @ 0xfffffba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76947,15 +76947,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 57644 <__cxa_atexit@plt+0x4b260> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r5, [r1], #-1340 @ 0xfffffac4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -76972,15 +76972,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 576a8 <__cxa_atexit@plt+0x4b2c4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r5, [r1], #-1240 @ 0xfffffb28 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57704 <__cxa_atexit@plt+0x4b320> │ │ │ │ @@ -76994,21 +76994,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 57714 <__cxa_atexit@plt+0x4b330> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq pc, #3936 @ 0xf60 │ │ │ │ + mvneq pc, #226492416 @ 0xd800000 │ │ │ │ ldrbteq r5, [r1], #-812 @ 0xfffffcd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77022,15 +77022,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 57770 <__cxa_atexit@plt+0x4b38c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r5, [r1], #-1040 @ 0xfffffbf0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -77047,15 +77047,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 577d4 <__cxa_atexit@plt+0x4b3f0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r5, [r1], #-940 @ 0xfffffc54 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57830 <__cxa_atexit@plt+0x4b44c> │ │ │ │ @@ -77069,21 +77069,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 57840 <__cxa_atexit@plt+0x4b45c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq pc, #200, 26 @ 0x3200 │ │ │ │ + mvneq pc, #8, 8 @ 0x8000000 │ │ │ │ ldrbteq r5, [r1], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77097,15 +77097,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5789c <__cxa_atexit@plt+0x4b4b8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r5, [r1], #-740 @ 0xfffffd1c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -77122,15 +77122,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 57900 <__cxa_atexit@plt+0x4b51c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r5, [r1], #-640 @ 0xfffffd80 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5795c <__cxa_atexit@plt+0x4b578> │ │ │ │ @@ -77144,21 +77144,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 5796c <__cxa_atexit@plt+0x4b588> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq pc, #39424 @ 0x9a00 │ │ │ │ + mvneq pc, #-1610612723 @ 0xa000000d │ │ │ │ ldrbteq r5, [r1], #-212 @ 0xffffff2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77172,15 +77172,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 579c8 <__cxa_atexit@plt+0x4b5e4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r5, [r1], #-440 @ 0xfffffe48 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -77197,15 +77197,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 57a2c <__cxa_atexit@plt+0x4b648> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r5, [r1], #-340 @ 0xfffffeac │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57a88 <__cxa_atexit@plt+0x4b6a4> │ │ │ │ @@ -77219,21 +77219,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 57a98 <__cxa_atexit@plt+0x4b6b4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq pc, #109568 @ 0x1ac00 │ │ │ │ + mvneq pc, #-1073741782 @ 0xc000002a │ │ │ │ ldrbteq r4, [r1], #-4008 @ 0xfffff058 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77247,15 +77247,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 57af4 <__cxa_atexit@plt+0x4b710> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r5, [r1], #-140 @ 0xffffff74 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -77272,15 +77272,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 57b58 <__cxa_atexit@plt+0x4b774> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r5, [r1], #-40 @ 0xffffffd8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -77409,15 +77409,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ ldr r3, [pc, #36] @ 57d90 <__cxa_atexit@plt+0x4b9ac> │ │ │ │ sub r8, r6, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrbteq r4, [r1], #-3972 @ 0xfffff07c │ │ │ │ ldrbteq r4, [r1], #-3968 @ 0xfffff080 │ │ │ │ ldrbteq r4, [r1], #-3936 @ 0xfffff0a0 │ │ │ │ @@ -77426,23 +77426,23 @@ │ │ │ │ ldr r3, [pc, #24] @ 57dbc <__cxa_atexit@plt+0x4b9d8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 57dc0 <__cxa_atexit@plt+0x4b9dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r4, [r1], #-3856 @ 0xfffff0f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ strteq r8, [sl], #-2500 @ 0xfffff63c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77460,15 +77460,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ ldr r3, [pc, #36] @ 57e5c <__cxa_atexit@plt+0x4ba78> │ │ │ │ sub r8, r6, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrbteq r4, [r1], #-3768 @ 0xfffff148 │ │ │ │ ldrbteq r4, [r1], #-3764 @ 0xfffff14c │ │ │ │ ldrbteq r4, [r1], #-3732 @ 0xfffff16c │ │ │ │ @@ -77478,23 +77478,23 @@ │ │ │ │ ldr r3, [pc, #24] @ 57e8c <__cxa_atexit@plt+0x4baa8> │ │ │ │ ldr r2, [pc, #24] @ 57e90 <__cxa_atexit@plt+0x4baac> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ strteq r8, [sl], #-2332 @ 0xfffff6e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ strteq r8, [sl], #-2352 @ 0xfffff6d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 57f60 <__cxa_atexit@plt+0x4bb7c> │ │ │ │ @@ -77531,15 +77531,15 @@ │ │ │ │ ldr r6, [pc, #76] @ 57f94 <__cxa_atexit@plt+0x4bbb0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [pc, #60] @ 57f90 <__cxa_atexit@plt+0x4bbac> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -77574,15 +77574,15 @@ │ │ │ │ b 57ff8 <__cxa_atexit@plt+0x4bc14> │ │ │ │ ldr r3, [pc, #48] @ 58028 <__cxa_atexit@plt+0x4bc44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 58024 <__cxa_atexit@plt+0x4bc40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrbteq r4, [r1], #-3324 @ 0xfffff304 │ │ │ │ ldrbteq r4, [r1], #-3312 @ 0xfffff310 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrbteq r4, [r1], #-3276 @ 0xfffff334 │ │ │ │ @@ -77593,49 +77593,49 @@ │ │ │ │ ldr r3, [pc, #24] @ 58058 <__cxa_atexit@plt+0x4bc74> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 5805c <__cxa_atexit@plt+0x4bc78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r4, [r1], #-3188 @ 0xfffff38c │ │ │ │ strteq r8, [sl], #-1804 @ 0xfffff8f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 58084 <__cxa_atexit@plt+0x4bca0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ strteq r8, [sl], #-1784 @ 0xfffff908 │ │ │ │ strteq r8, [sl], #-1860 @ 0xfffff8bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 580b4 <__cxa_atexit@plt+0x4bcd0> │ │ │ │ ldr r2, [pc, #24] @ 580b8 <__cxa_atexit@plt+0x4bcd4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r8, [sl], #-1700 @ 0xfffff95c │ │ │ │ strteq r8, [sl], #-1712 @ 0xfffff950 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 580e0 <__cxa_atexit@plt+0x4bcfc> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ strteq r8, [sl], #-1692 @ 0xfffff964 │ │ │ │ strteq r8, [sl], #-1780 @ 0xfffff90c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -77740,15 +77740,15 @@ │ │ │ │ add r1, r6, #16 │ │ │ │ stm r1, {r0, r6, lr} │ │ │ │ ldr r7, [pc, #80] @ 582e4 <__cxa_atexit@plt+0x4bf00> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 582c8 <__cxa_atexit@plt+0x4bee4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -77786,15 +77786,15 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #16 │ │ │ │ str r8, [r3, #12] │ │ │ │ sub r8, r6, #2 │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ str r2, [r3, #28] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ ldrbteq r4, [r1], #-2464 @ 0xfffff660 │ │ │ │ ldrbteq r4, [r1], #-2464 @ 0xfffff660 │ │ │ │ ldrbteq r4, [r1], #-2456 @ 0xfffff668 │ │ │ │ @@ -77838,15 +77838,15 @@ │ │ │ │ ldr r6, [pc, #76] @ 58460 <__cxa_atexit@plt+0x4c07c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [pc, #60] @ 5845c <__cxa_atexit@plt+0x4c078> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -77881,15 +77881,15 @@ │ │ │ │ b 584c4 <__cxa_atexit@plt+0x4c0e0> │ │ │ │ ldr r3, [pc, #48] @ 584f4 <__cxa_atexit@plt+0x4c110> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 584f0 <__cxa_atexit@plt+0x4c10c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrbteq r4, [r1], #-2096 @ 0xfffff7d0 │ │ │ │ ldrbteq r4, [r1], #-2084 @ 0xfffff7dc │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrbteq r4, [r1], #-2048 @ 0xfffff800 │ │ │ │ @@ -77900,49 +77900,49 @@ │ │ │ │ ldr r3, [pc, #24] @ 58524 <__cxa_atexit@plt+0x4c140> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 58528 <__cxa_atexit@plt+0x4c144> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r4, [r1], #-1960 @ 0xfffff858 │ │ │ │ strteq r8, [sl], #-496 @ 0xfffffe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 58550 <__cxa_atexit@plt+0x4c16c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ strteq r8, [sl], #-476 @ 0xfffffe24 │ │ │ │ strteq r8, [sl], #-672 @ 0xfffffd60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 58580 <__cxa_atexit@plt+0x4c19c> │ │ │ │ ldr r2, [pc, #24] @ 58584 <__cxa_atexit@plt+0x4c1a0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r8, [sl], #-472 @ 0xfffffe28 │ │ │ │ strteq r8, [sl], #-404 @ 0xfffffe6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 585ac <__cxa_atexit@plt+0x4c1c8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ strteq r8, [sl], #-384 @ 0xfffffe80 │ │ │ │ strteq r8, [sl], #-592 @ 0xfffffdb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -78047,15 +78047,15 @@ │ │ │ │ add r1, r6, #16 │ │ │ │ stm r1, {r0, r6, lr} │ │ │ │ ldr r7, [pc, #80] @ 587b0 <__cxa_atexit@plt+0x4c3cc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 58794 <__cxa_atexit@plt+0x4c3b0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -78093,15 +78093,15 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #16 │ │ │ │ str r8, [r3, #12] │ │ │ │ sub r8, r6, #2 │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ str r2, [r3, #28] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ ldrbteq r4, [r1], #-1236 @ 0xfffffb2c │ │ │ │ ldrbteq r4, [r1], #-1244 @ 0xfffffb24 │ │ │ │ ldrbteq r4, [r1], #-1228 @ 0xfffffb34 │ │ │ │ @@ -78258,15 +78258,15 @@ │ │ │ │ b 57b68 <__cxa_atexit@plt+0x4b784> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ strteq r7, [sl], #-3376 @ 0xfffff2d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #200] @ 58b98 <__cxa_atexit@plt+0x4c7b4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -78324,15 +78324,15 @@ │ │ │ │ strteq r7, [sl], #-3204 @ 0xfffff37c │ │ │ │ ldrbteq r4, [r1], #-328 @ 0xfffffeb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ strteq r7, [sl], #-3152 @ 0xfffff3b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #200] @ 58ca0 <__cxa_atexit@plt+0x4c8bc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -78390,15 +78390,15 @@ │ │ │ │ strteq r7, [sl], #-2980 @ 0xfffff45c │ │ │ │ ldrbteq r4, [r1], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 58db4 <__cxa_atexit@plt+0x4c9d0> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -78586,15 +78586,15 @@ │ │ │ │ ldr r1, [pc, #184] @ 5907c <__cxa_atexit@plt+0x4cc98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r6, {r3, r7} │ │ │ │ sub r7, r2, #22 │ │ │ │ str r8, [r6, #-12] │ │ │ │ mov r8, r7 │ │ │ │ str r1, [r6, #-16] │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ ldr r7, [pc, #160] @ 59084 <__cxa_atexit@plt+0x4cca0> │ │ │ │ ldr r0, [pc, #160] @ 59088 <__cxa_atexit@plt+0x4cca4> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -78614,15 +78614,15 @@ │ │ │ │ add r0, r6, #28 │ │ │ │ sub r8, r2, #6 │ │ │ │ stm r0, {r1, r3, r7} │ │ │ │ str r9, [r6, #12] │ │ │ │ str lr, [r6, #4] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ ldr r7, [pc, #44] @ 59080 <__cxa_atexit@plt+0x4cc9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -78665,15 +78665,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r3, r7} │ │ │ │ sub r7, r6, #22 │ │ │ │ str r8, [r2, #-12] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r7 │ │ │ │ str r1, [r2, #-16] │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ ldr lr, [pc, #116] @ 59194 <__cxa_atexit@plt+0x4cdb0> │ │ │ │ ldr r1, [pc, #116] @ 59198 <__cxa_atexit@plt+0x4cdb4> │ │ │ │ add r7, r2, #4 │ │ │ │ sub r3, r6, #15 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #100] @ 5919c <__cxa_atexit@plt+0x4cdb8> │ │ │ │ @@ -78684,15 +78684,15 @@ │ │ │ │ str r0, [r2, #20] │ │ │ │ add r0, r2, #28 │ │ │ │ stm r0, {r1, r3, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ mov r8, r7 │ │ │ │ str r9, [r2, #12] │ │ │ │ str lr, [r2, #4] │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ ldr r7, [pc, #36] @ 59190 <__cxa_atexit@plt+0x4cdac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -78704,15 +78704,15 @@ │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ ldrbteq r3, [r1], #-2292 @ 0xfffff70c │ │ │ │ ldrbteq r3, [r1], #-2588 @ 0xfffff5e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ strteq r7, [sl], #-1664 @ 0xfffff980 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 59220 <__cxa_atexit@plt+0x4ce3c> │ │ │ │ @@ -78729,15 +78729,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 59234 <__cxa_atexit@plt+0x4ce50> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 59238 <__cxa_atexit@plt+0x4ce54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrbteq r3, [r1], #-2108 @ 0xfffff7c4 │ │ │ │ @@ -78749,23 +78749,23 @@ │ │ │ │ ldr r3, [pc, #24] @ 59268 <__cxa_atexit@plt+0x4ce84> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 5926c <__cxa_atexit@plt+0x4ce88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r3, [r1], #-2040 @ 0xfffff808 │ │ │ │ strteq r7, [sl], #-1476 @ 0xfffffa3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ strteq r7, [sl], #-1452 @ 0xfffffa54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 592f4 <__cxa_atexit@plt+0x4cf10> │ │ │ │ @@ -78782,15 +78782,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 59308 <__cxa_atexit@plt+0x4cf24> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 5930c <__cxa_atexit@plt+0x4cf28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrbteq r3, [r1], #-1896 @ 0xfffff898 │ │ │ │ @@ -78802,23 +78802,23 @@ │ │ │ │ ldr r3, [pc, #24] @ 5933c <__cxa_atexit@plt+0x4cf58> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 59340 <__cxa_atexit@plt+0x4cf5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r3, [r1], #-1828 @ 0xfffff8dc │ │ │ │ strteq r7, [sl], #-1264 @ 0xfffffb10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ strteq r7, [sl], #-1240 @ 0xfffffb28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 593c8 <__cxa_atexit@plt+0x4cfe4> │ │ │ │ @@ -78835,15 +78835,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 593dc <__cxa_atexit@plt+0x4cff8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 593e0 <__cxa_atexit@plt+0x4cffc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrbteq r3, [r1], #-1684 @ 0xfffff96c │ │ │ │ @@ -78855,23 +78855,23 @@ │ │ │ │ ldr r3, [pc, #24] @ 59410 <__cxa_atexit@plt+0x4d02c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 59414 <__cxa_atexit@plt+0x4d030> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r3, [r1], #-1616 @ 0xfffff9b0 │ │ │ │ strteq r7, [sl], #-1052 @ 0xfffffbe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ strteq r7, [sl], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 5949c <__cxa_atexit@plt+0x4d0b8> │ │ │ │ @@ -78888,15 +78888,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 594b0 <__cxa_atexit@plt+0x4d0cc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 594b4 <__cxa_atexit@plt+0x4d0d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrbteq r3, [r1], #-1472 @ 0xfffffa40 │ │ │ │ @@ -78908,23 +78908,23 @@ │ │ │ │ ldr r3, [pc, #24] @ 594e4 <__cxa_atexit@plt+0x4d100> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 594e8 <__cxa_atexit@plt+0x4d104> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r3, [r1], #-1404 @ 0xfffffa84 │ │ │ │ strteq r7, [sl], #-840 @ 0xfffffcb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ strteq r7, [sl], #-876 @ 0xfffffc94 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #24 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 595b0 <__cxa_atexit@plt+0x4d1cc> │ │ │ │ @@ -78959,15 +78959,15 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ ldr r5, [pc, #64] @ 595e0 <__cxa_atexit@plt+0x4d1fc> │ │ │ │ sub r8, r6, #2 │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -78983,15 +78983,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 59610 <__cxa_atexit@plt+0x4d22c> │ │ │ │ ldr r2, [pc, #24] @ 59614 <__cxa_atexit@plt+0x4d230> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r7, [sl], #-168 @ 0xffffff58 │ │ │ │ strteq r7, [sl], #-584 @ 0xfffffdb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -79011,15 +79011,15 @@ │ │ │ │ sub r2, r6, #11 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [pc, #40] @ 59698 <__cxa_atexit@plt+0x4d2b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r8, {r0, r1, r3, lr} │ │ │ │ sub r8, r6, #2 │ │ │ │ str r2, [r3, #24] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ ldrbteq r3, [r1], #-1636 @ 0xfffff99c │ │ │ │ ldrbteq r3, [r1], #-1624 @ 0xfffff9a8 │ │ │ │ @@ -79029,15 +79029,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 596c8 <__cxa_atexit@plt+0x4d2e4> │ │ │ │ ldr r2, [pc, #24] @ 596cc <__cxa_atexit@plt+0x4d2e8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r7, [sl], #-24 @ 0xffffffe8 │ │ │ │ strteq r7, [sl], #-384 @ 0xfffffe80 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -79057,15 +79057,15 @@ │ │ │ │ sub r2, r6, #11 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [pc, #40] @ 59750 <__cxa_atexit@plt+0x4d36c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r8, {r0, r1, r3, lr} │ │ │ │ sub r8, r6, #2 │ │ │ │ str r2, [r3, #24] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ ldrbteq r3, [r1], #-1452 @ 0xfffffa54 │ │ │ │ ldrbteq r3, [r1], #-1440 @ 0xfffffa60 │ │ │ │ @@ -79075,15 +79075,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 59780 <__cxa_atexit@plt+0x4d39c> │ │ │ │ ldr r2, [pc, #24] @ 59784 <__cxa_atexit@plt+0x4d3a0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r6, [sl], #-3896 @ 0xfffff0c8 │ │ │ │ strteq r7, [sl], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -79104,15 +79104,15 @@ │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [pc, #44] @ 5980c <__cxa_atexit@plt+0x4d428> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #12 │ │ │ │ str r2, [r3, #24] │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldrbteq r3, [r1], #-1276 @ 0xfffffb04 │ │ │ │ ldrbteq r3, [r1], #-1256 @ 0xfffffb18 │ │ │ │ @@ -79120,15 +79120,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 59834 <__cxa_atexit@plt+0x4d450> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ strteq r6, [sl], #-3672 @ 0xfffff1a8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5987c <__cxa_atexit@plt+0x4d498> │ │ │ │ @@ -79180,15 +79180,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r9, #4]! │ │ │ │ stmib r5, {r0, r2, r3, sl} │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r1, [r5, #20] │ │ │ │ - b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ + b 3fa450 <__cxa_atexit@plt+0x3ee06c> │ │ │ │ ldr r7, [pc, #52] @ 59960 <__cxa_atexit@plt+0x4d57c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -79223,15 +79223,15 @@ │ │ │ │ ldr lr, [pc, #40] @ 599e0 <__cxa_atexit@plt+0x4d5fc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ add lr, pc, lr │ │ │ │ stmdb r5, {r0, r3, sl} │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ + b 3fa450 <__cxa_atexit@plt+0x3ee06c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff550 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strteq r6, [sl], #-3772 @ 0xfffff144 │ │ │ │ andeq r0, r0, r7 │ │ │ │ @@ -79291,15 +79291,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 59ae0 <__cxa_atexit@plt+0x4d6fc> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldrbteq r3, [r1], #-492 @ 0xfffffe14 │ │ │ │ strteq r6, [sl], #-3500 @ 0xfffff254 │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 59b08 <__cxa_atexit@plt+0x4d724> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -79313,15 +79313,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 59b38 <__cxa_atexit@plt+0x4d754> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 59b3c <__cxa_atexit@plt+0x4d758> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r3, [r1], #-416 @ 0xfffffe60 │ │ │ │ strteq r6, [sl], #-3376 @ 0xfffff2d0 │ │ │ │ andeq r0, r0, r7, lsl #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -79353,29 +79353,29 @@ │ │ │ │ mov r9, r7 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r3, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ ldrbteq r3, [r1], #-328 @ 0xfffffeb8 │ │ │ │ ldrbteq r3, [r1], #-336 @ 0xfffffeb0 │ │ │ │ ldrbteq r3, [r1], #-300 @ 0xfffffed4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ strteq r6, [sl], #-3108 @ 0xfffff3dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 59c7c <__cxa_atexit@plt+0x4d898> │ │ │ │ @@ -79392,15 +79392,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 59c90 <__cxa_atexit@plt+0x4d8ac> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 59c94 <__cxa_atexit@plt+0x4d8b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrbteq r2, [r1], #-3552 @ 0xfffff220 │ │ │ │ @@ -79412,23 +79412,23 @@ │ │ │ │ ldr r3, [pc, #24] @ 59cc4 <__cxa_atexit@plt+0x4d8e0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 59cc8 <__cxa_atexit@plt+0x4d8e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r2, [r1], #-3484 @ 0xfffff264 │ │ │ │ strteq r6, [sl], #-2920 @ 0xfffff498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ strteq r6, [sl], #-2896 @ 0xfffff4b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 59d50 <__cxa_atexit@plt+0x4d96c> │ │ │ │ @@ -79445,15 +79445,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 59d64 <__cxa_atexit@plt+0x4d980> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 59d68 <__cxa_atexit@plt+0x4d984> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrbteq r2, [r1], #-3340 @ 0xfffff2f4 │ │ │ │ @@ -79465,23 +79465,23 @@ │ │ │ │ ldr r3, [pc, #24] @ 59d98 <__cxa_atexit@plt+0x4d9b4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 59d9c <__cxa_atexit@plt+0x4d9b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r2, [r1], #-3272 @ 0xfffff338 │ │ │ │ strteq r6, [sl], #-2708 @ 0xfffff56c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ strteq r6, [sl], #-2684 @ 0xfffff584 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 59e24 <__cxa_atexit@plt+0x4da40> │ │ │ │ @@ -79498,15 +79498,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 59e38 <__cxa_atexit@plt+0x4da54> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 59e3c <__cxa_atexit@plt+0x4da58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrbteq r2, [r1], #-3128 @ 0xfffff3c8 │ │ │ │ @@ -79518,23 +79518,23 @@ │ │ │ │ ldr r3, [pc, #24] @ 59e6c <__cxa_atexit@plt+0x4da88> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 59e70 <__cxa_atexit@plt+0x4da8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r2, [r1], #-3060 @ 0xfffff40c │ │ │ │ strteq r6, [sl], #-2496 @ 0xfffff640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ strteq r6, [sl], #-2472 @ 0xfffff658 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 59ef8 <__cxa_atexit@plt+0x4db14> │ │ │ │ @@ -79551,15 +79551,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 59f0c <__cxa_atexit@plt+0x4db28> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 59f10 <__cxa_atexit@plt+0x4db2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrbteq r2, [r1], #-2916 @ 0xfffff49c │ │ │ │ @@ -79571,23 +79571,23 @@ │ │ │ │ ldr r3, [pc, #24] @ 59f40 <__cxa_atexit@plt+0x4db5c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 59f44 <__cxa_atexit@plt+0x4db60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r2, [r1], #-2848 @ 0xfffff4e0 │ │ │ │ strteq r6, [sl], #-2284 @ 0xfffff714 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ strteq r6, [sl], #-2320 @ 0xfffff6f0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #24 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 5a00c <__cxa_atexit@plt+0x4dc28> │ │ │ │ @@ -79622,15 +79622,15 @@ │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ ldr r5, [pc, #64] @ 5a03c <__cxa_atexit@plt+0x4dc58> │ │ │ │ sub r8, r6, #2 │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -79646,15 +79646,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5a06c <__cxa_atexit@plt+0x4dc88> │ │ │ │ ldr r2, [pc, #24] @ 5a070 <__cxa_atexit@plt+0x4dc8c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r6, [sl], #-1612 @ 0xfffff9b4 │ │ │ │ strteq r6, [sl], #-2028 @ 0xfffff814 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -79674,15 +79674,15 @@ │ │ │ │ sub r2, r6, #11 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [pc, #40] @ 5a0f4 <__cxa_atexit@plt+0x4dd10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r8, {r0, r1, r3, lr} │ │ │ │ sub r8, r6, #2 │ │ │ │ str r2, [r3, #24] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ ldrbteq r2, [r1], #-3080 @ 0xfffff3f8 │ │ │ │ ldrbteq r2, [r1], #-3068 @ 0xfffff404 │ │ │ │ @@ -79692,15 +79692,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5a124 <__cxa_atexit@plt+0x4dd40> │ │ │ │ ldr r2, [pc, #24] @ 5a128 <__cxa_atexit@plt+0x4dd44> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r6, [sl], #-1468 @ 0xfffffa44 │ │ │ │ strteq r6, [sl], #-1828 @ 0xfffff8dc │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -79720,15 +79720,15 @@ │ │ │ │ sub r2, r6, #11 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [pc, #40] @ 5a1ac <__cxa_atexit@plt+0x4ddc8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r8, {r0, r1, r3, lr} │ │ │ │ sub r8, r6, #2 │ │ │ │ str r2, [r3, #24] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ ldrbteq r2, [r1], #-2896 @ 0xfffff4b0 │ │ │ │ ldrbteq r2, [r1], #-2884 @ 0xfffff4bc │ │ │ │ @@ -79738,15 +79738,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5a1dc <__cxa_atexit@plt+0x4ddf8> │ │ │ │ ldr r2, [pc, #24] @ 5a1e0 <__cxa_atexit@plt+0x4ddfc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r6, [sl], #-1244 @ 0xfffffb24 │ │ │ │ strteq r6, [sl], #-1628 @ 0xfffff9a4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -79767,15 +79767,15 @@ │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [pc, #44] @ 5a268 <__cxa_atexit@plt+0x4de84> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #12 │ │ │ │ str r2, [r3, #24] │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldrbteq r2, [r1], #-2720 @ 0xfffff560 │ │ │ │ ldrbteq r2, [r1], #-2700 @ 0xfffff574 │ │ │ │ @@ -79783,15 +79783,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5a290 <__cxa_atexit@plt+0x4deac> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ strteq r6, [sl], #-1020 @ 0xfffffc04 │ │ │ │ strteq r5, [sl], #-3688 @ 0xfffff198 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -79846,15 +79846,15 @@ │ │ │ │ ldr r1, [pc, #184] @ 5a42c <__cxa_atexit@plt+0x4e048> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r6, {r3, r7} │ │ │ │ sub r7, r2, #22 │ │ │ │ str r8, [r6, #-12] │ │ │ │ mov r8, r7 │ │ │ │ str r1, [r6, #-16] │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ ldr r7, [pc, #160] @ 5a434 <__cxa_atexit@plt+0x4e050> │ │ │ │ ldr r0, [pc, #160] @ 5a438 <__cxa_atexit@plt+0x4e054> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -79874,15 +79874,15 @@ │ │ │ │ add r0, r6, #28 │ │ │ │ sub r8, r2, #6 │ │ │ │ stm r0, {r1, r3, r7} │ │ │ │ str r9, [r6, #12] │ │ │ │ str lr, [r6, #4] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ ldr r7, [pc, #44] @ 5a430 <__cxa_atexit@plt+0x4e04c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -79925,15 +79925,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r3, r7} │ │ │ │ sub r7, r6, #22 │ │ │ │ str r8, [r2, #-12] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r7 │ │ │ │ str r1, [r2, #-16] │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ ldr lr, [pc, #116] @ 5a544 <__cxa_atexit@plt+0x4e160> │ │ │ │ ldr r1, [pc, #116] @ 5a548 <__cxa_atexit@plt+0x4e164> │ │ │ │ add r7, r2, #4 │ │ │ │ sub r3, r6, #15 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #100] @ 5a54c <__cxa_atexit@plt+0x4e168> │ │ │ │ @@ -79944,15 +79944,15 @@ │ │ │ │ str r0, [r2, #20] │ │ │ │ add r0, r2, #28 │ │ │ │ stm r0, {r1, r3, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ mov r8, r7 │ │ │ │ str r9, [r2, #12] │ │ │ │ str lr, [r2, #4] │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ ldr r7, [pc, #36] @ 5a540 <__cxa_atexit@plt+0x4e15c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -79964,15 +79964,15 @@ │ │ │ │ @ instruction: 0xffffe7e8 │ │ │ │ ldrbteq r2, [r1], #-1348 @ 0xfffffabc │ │ │ │ ldrbteq r2, [r1], #-1644 @ 0xfffff994 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ strteq r6, [sl], #-824 @ 0xfffffcc8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5a5f4 <__cxa_atexit@plt+0x4e210> │ │ │ │ @@ -80079,15 +80079,15 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r9, #12] │ │ │ │ str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r8, r7 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ + b 3fa450 <__cxa_atexit@plt+0x3ee06c> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ @@ -80117,15 +80117,15 @@ │ │ │ │ ldr r0, [r5, #20] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ str r0, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ + b 3fa450 <__cxa_atexit@plt+0x3ee06c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ strteq r6, [sl], #-208 @ 0xffffff30 │ │ │ │ @@ -80171,15 +80171,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5a8a0 <__cxa_atexit@plt+0x4e4bc> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldrbteq r2, [r1], #-1068 @ 0xfffffbd4 │ │ │ │ strteq r5, [sl], #-4076 @ 0xfffff014 │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5a8c8 <__cxa_atexit@plt+0x4e4e4> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -80193,15 +80193,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5a8f8 <__cxa_atexit@plt+0x4e514> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 5a8fc <__cxa_atexit@plt+0x4e518> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r2, [r1], #-992 @ 0xfffffc20 │ │ │ │ strteq r5, [sl], #-3952 @ 0xfffff090 │ │ │ │ andeq r0, r0, r7, lsl #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -80233,42 +80233,42 @@ │ │ │ │ mov r9, r7 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r3, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff63c │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ ldrbteq r2, [r1], #-904 @ 0xfffffc78 │ │ │ │ ldrbteq r2, [r1], #-912 @ 0xfffffc70 │ │ │ │ ldrbteq r2, [r1], #-876 @ 0xfffffc94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ strteq r5, [sl], #-3684 @ 0xfffff19c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5aa04 <__cxa_atexit@plt+0x4e620> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 5aa0c <__cxa_atexit@plt+0x4e628> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r2, [r1], #-44 @ 0xffffffd4 │ │ │ │ strteq r5, [sl], #-3764 @ 0xfffff14c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -80337,15 +80337,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5ab38 <__cxa_atexit@plt+0x4e754> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 5ab3c <__cxa_atexit@plt+0x4e758> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r2, [r1], #-416 @ 0xfffffe60 │ │ │ │ strteq r5, [sl], #-3316 @ 0xfffff30c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -80373,15 +80373,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r9, r7 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ ldrbteq r2, [r1], #-320 @ 0xfffffec0 │ │ │ │ ldrbteq r2, [r1], #-336 @ 0xfffffeb0 │ │ │ │ ldrbteq r2, [r1], #-300 @ 0xfffffed4 │ │ │ │ @@ -80555,21 +80555,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbteq r1, [r1], #-3628 @ 0xfffff1d4 │ │ │ │ strteq r5, [sl], #-2664 @ 0xfffff598 │ │ │ │ - mvneq ip, #200, 16 @ 0xc80000 │ │ │ │ + mvneq fp, #8, 30 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, #236, 16 @ 0xec0000 │ │ │ │ + mvneq fp, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -80595,21 +80595,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 5af58 <__cxa_atexit@plt+0x4eb74> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq ip, #7936 @ 0x1f00 │ │ │ │ + mvneq ip, #-268435451 @ 0xf0000005 │ │ │ │ ldrbteq r1, [r1], #-2792 @ 0xfffff518 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -80623,15 +80623,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5afb4 <__cxa_atexit@plt+0x4ebd0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r1, [r1], #-3020 @ 0xfffff434 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -80648,15 +80648,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5b018 <__cxa_atexit@plt+0x4ec34> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r1, [r1], #-2920 @ 0xfffff498 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b074 <__cxa_atexit@plt+0x4ec90> │ │ │ │ @@ -80670,21 +80670,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 5b084 <__cxa_atexit@plt+0x4eca0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq ip, #240, 20 @ 0xf0000 │ │ │ │ + mvneq ip, #48, 2 │ │ │ │ ldrbteq r1, [r1], #-2492 @ 0xfffff644 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -80698,15 +80698,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5b0e0 <__cxa_atexit@plt+0x4ecfc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r1, [r1], #-2720 @ 0xfffff560 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -80723,15 +80723,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5b144 <__cxa_atexit@plt+0x4ed60> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r1, [r1], #-2620 @ 0xfffff5c4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b1a0 <__cxa_atexit@plt+0x4edbc> │ │ │ │ @@ -80745,21 +80745,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 5b1b0 <__cxa_atexit@plt+0x4edcc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq ip, #160, 18 @ 0x280000 │ │ │ │ + mvneq fp, #224, 30 @ 0x380 │ │ │ │ ldrbteq r1, [r1], #-2192 @ 0xfffff770 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -80773,15 +80773,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5b20c <__cxa_atexit@plt+0x4ee28> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r1, [r1], #-2420 @ 0xfffff68c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -80798,15 +80798,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5b270 <__cxa_atexit@plt+0x4ee8c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r1, [r1], #-2320 @ 0xfffff6f0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b2cc <__cxa_atexit@plt+0x4eee8> │ │ │ │ @@ -80820,21 +80820,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 5b2dc <__cxa_atexit@plt+0x4eef8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq ip, #4390912 @ 0x430000 │ │ │ │ + mvneq fp, #2096 @ 0x830 │ │ │ │ ldrbteq r1, [r1], #-1892 @ 0xfffff89c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -80848,15 +80848,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5b338 <__cxa_atexit@plt+0x4ef54> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r1, [r1], #-2120 @ 0xfffff7b8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -80873,15 +80873,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5b39c <__cxa_atexit@plt+0x4efb8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r1, [r1], #-2020 @ 0xfffff81c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b3f8 <__cxa_atexit@plt+0x4f014> │ │ │ │ @@ -80895,21 +80895,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 5b408 <__cxa_atexit@plt+0x4f024> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq ip, #3932160 @ 0x3c0000 │ │ │ │ + mvneq fp, #5056 @ 0x13c0 │ │ │ │ ldrbteq r1, [r1], #-1592 @ 0xfffff9c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -80923,15 +80923,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5b464 <__cxa_atexit@plt+0x4f080> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r1, [r1], #-1820 @ 0xfffff8e4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -80948,15 +80948,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5b4c8 <__cxa_atexit@plt+0x4f0e4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r1, [r1], #-1720 @ 0xfffff948 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b524 <__cxa_atexit@plt+0x4f140> │ │ │ │ @@ -80970,21 +80970,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 5b534 <__cxa_atexit@plt+0x4f150> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq ip, #792723456 @ 0x2f400000 │ │ │ │ + mvneq fp, #259072 @ 0x3f400 │ │ │ │ ldrbteq r1, [r1], #-1292 @ 0xfffffaf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -80998,15 +80998,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5b590 <__cxa_atexit@plt+0x4f1ac> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r1, [r1], #-1520 @ 0xfffffa10 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -81023,15 +81023,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5b5f4 <__cxa_atexit@plt+0x4f210> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r1, [r1], #-1420 @ 0xfffffa74 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b650 <__cxa_atexit@plt+0x4f26c> │ │ │ │ @@ -81045,21 +81045,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 5b660 <__cxa_atexit@plt+0x4f27c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq ip, #1862270976 @ 0x6f000000 │ │ │ │ + mvneq fp, #716800 @ 0xaf000 │ │ │ │ ldrbteq r1, [r1], #-992 @ 0xfffffc20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81073,15 +81073,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5b6bc <__cxa_atexit@plt+0x4f2d8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r1, [r1], #-1220 @ 0xfffffb3c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -81098,15 +81098,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5b720 <__cxa_atexit@plt+0x4f33c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r1, [r1], #-1120 @ 0xfffffba0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ strteq r5, [sl], #-744 @ 0xfffffd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ @@ -81123,15 +81123,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 5b798 <__cxa_atexit@plt+0x4f3b4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r5, [sl], #-684 @ 0xfffffd54 │ │ │ │ ldrbteq r1, [r1], #-696 @ 0xfffffd48 │ │ │ │ ldrbteq r1, [r1], #-1372 @ 0xfffffaa4 │ │ │ │ @@ -81152,15 +81152,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 5b80c <__cxa_atexit@plt+0x4f428> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r5, [sl], #-592 @ 0xfffffdb0 │ │ │ │ ldrbteq r1, [r1], #-580 @ 0xfffffdbc │ │ │ │ ldrbteq r1, [r1], #-1256 @ 0xfffffb18 │ │ │ │ @@ -81181,15 +81181,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r5, [sl], #-404 @ 0xfffffe6c │ │ │ │ strteq r5, [sl], #-500 @ 0xfffffe0c │ │ │ │ ldrbteq r1, [r1], #-452 @ 0xfffffe3c │ │ │ │ @@ -81208,21 +81208,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 5b8ec <__cxa_atexit@plt+0x4f508> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq ip, #-1073741776 @ 0xc0000030 │ │ │ │ + mvneq fp, #196608 @ 0x30000 │ │ │ │ ldrbteq r1, [r1], #-340 @ 0xfffffeac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81236,15 +81236,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5b948 <__cxa_atexit@plt+0x4f564> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r1, [r1], #-568 @ 0xfffffdc8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -81261,15 +81261,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5b9ac <__cxa_atexit@plt+0x4f5c8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r1, [r1], #-468 @ 0xfffffe2c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ strteq r5, [sl], #-228 @ 0xffffff1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ @@ -81286,15 +81286,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 5ba24 <__cxa_atexit@plt+0x4f640> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r4, [sl], #-4088 @ 0xfffff008 │ │ │ │ ldrbteq r1, [r1], #-44 @ 0xffffffd4 │ │ │ │ ldrbteq r1, [r1], #-720 @ 0xfffffd30 │ │ │ │ @@ -81315,15 +81315,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 5ba98 <__cxa_atexit@plt+0x4f6b4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r5, [sl], #-76 @ 0xffffffb4 │ │ │ │ ldrbteq r0, [r1], #-4024 @ 0xfffff048 │ │ │ │ ldrbteq r1, [r1], #-604 @ 0xfffffda4 │ │ │ │ @@ -81344,15 +81344,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r4, [sl], #-4024 @ 0xfffff048 │ │ │ │ strteq r4, [sl], #-4080 @ 0xfffff010 │ │ │ │ ldrbteq r0, [r1], #-3896 @ 0xfffff0c8 │ │ │ │ @@ -81373,15 +81373,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 5bb80 <__cxa_atexit@plt+0x4f79c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r4, [sl], #-4004 @ 0xfffff05c │ │ │ │ ldrbteq r0, [r1], #-3792 @ 0xfffff130 │ │ │ │ ldrbteq r1, [r1], #-372 @ 0xfffffe8c │ │ │ │ @@ -81400,21 +81400,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 5bbec <__cxa_atexit@plt+0x4f808> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq fp, #148, 28 @ 0x940 │ │ │ │ + mvneq fp, #212, 8 @ 0xd4000000 │ │ │ │ ldrbteq r0, [r1], #-3668 @ 0xfffff1ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81428,15 +81428,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5bc48 <__cxa_atexit@plt+0x4f864> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r0, [r1], #-3896 @ 0xfffff0c8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -81453,15 +81453,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5bcac <__cxa_atexit@plt+0x4f8c8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r0, [r1], #-3796 @ 0xfffff12c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5bd04 <__cxa_atexit@plt+0x4f920> │ │ │ │ @@ -81474,15 +81474,15 @@ │ │ │ │ mov r8, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #32] @ 5bd10 <__cxa_atexit@plt+0x4f92c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa450 <__cxa_atexit@plt+0x3ee06c> │ │ │ │ + b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrbteq r0, [r1], #-3372 @ 0xfffff2d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -81501,15 +81501,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5bd6c <__cxa_atexit@plt+0x4f988> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r0, [r1], #-3604 @ 0xfffff1ec │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -81526,15 +81526,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5bdd0 <__cxa_atexit@plt+0x4f9ec> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r0, [r1], #-3504 @ 0xfffff250 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5be2c <__cxa_atexit@plt+0x4fa48> │ │ │ │ @@ -81548,21 +81548,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 5be3c <__cxa_atexit@plt+0x4fa58> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq fp, #8960 @ 0x2300 │ │ │ │ + mvneq fp, #805306374 @ 0x30000006 │ │ │ │ ldrbteq r0, [r1], #-3076 @ 0xfffff3fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81576,15 +81576,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5be98 <__cxa_atexit@plt+0x4fab4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r0, [r1], #-3304 @ 0xfffff318 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -81601,15 +81601,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5befc <__cxa_atexit@plt+0x4fb18> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r0, [r1], #-3204 @ 0xfffff37c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5bf58 <__cxa_atexit@plt+0x4fb74> │ │ │ │ @@ -81623,21 +81623,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 5bf68 <__cxa_atexit@plt+0x4fb84> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq fp, #765952 @ 0xbb000 │ │ │ │ + mvneq fp, #251 @ 0xfb │ │ │ │ ldrbteq r0, [r1], #-2776 @ 0xfffff528 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81651,15 +81651,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5bfc4 <__cxa_atexit@plt+0x4fbe0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r0, [r1], #-3004 @ 0xfffff444 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -81676,15 +81676,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5c028 <__cxa_atexit@plt+0x4fc44> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r0, [r1], #-2904 @ 0xfffff4a8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c084 <__cxa_atexit@plt+0x4fca0> │ │ │ │ @@ -81698,21 +81698,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 5c094 <__cxa_atexit@plt+0x4fcb0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq fp, #100, 18 @ 0x190000 │ │ │ │ + mvneq sl, #164, 30 @ 0x290 │ │ │ │ ldrbteq r0, [r1], #-2476 @ 0xfffff654 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81726,15 +81726,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5c0f0 <__cxa_atexit@plt+0x4fd0c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r0, [r1], #-2704 @ 0xfffff570 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -81751,15 +81751,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5c154 <__cxa_atexit@plt+0x4fd70> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbteq r0, [r1], #-2604 @ 0xfffff5d4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ strteq r4, [sl], #-2668 @ 0xfffff594 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ @@ -81776,15 +81776,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 5c1cc <__cxa_atexit@plt+0x4fde8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r4, [sl], #-2608 @ 0xfffff5d0 │ │ │ │ ldrbteq r0, [r1], #-2180 @ 0xfffff77c │ │ │ │ ldrbteq r0, [r1], #-2856 @ 0xfffff4d8 │ │ │ │ @@ -81805,15 +81805,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 5c240 <__cxa_atexit@plt+0x4fe5c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r4, [sl], #-2516 @ 0xfffff62c │ │ │ │ ldrbteq r0, [r1], #-2064 @ 0xfffff7f0 │ │ │ │ ldrbteq r0, [r1], #-2740 @ 0xfffff54c │ │ │ │ @@ -81834,15 +81834,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r4, [sl], #-2328 @ 0xfffff6e8 │ │ │ │ strteq r4, [sl], #-2424 @ 0xfffff688 │ │ │ │ ldrbteq r0, [r1], #-1936 @ 0xfffff870 │ │ │ │ @@ -81903,15 +81903,15 @@ │ │ │ │ ldrbteq r0, [r1], #-1752 @ 0xfffff928 │ │ │ │ ldrbteq r0, [r1], #-2020 @ 0xfffff81c │ │ │ │ strteq r4, [sl], #-2188 @ 0xfffff774 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ strteq r4, [sl], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5c414 <__cxa_atexit@plt+0x50030> │ │ │ │ @@ -82014,15 +82014,15 @@ │ │ │ │ stm r8, {r0, r1, r6, lr} │ │ │ │ str r2, [r6, #24] │ │ │ │ ldr r6, [pc, #84] @ 5c5b0 <__cxa_atexit@plt+0x501cc> │ │ │ │ sub r8, r3, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 5c590 <__cxa_atexit@plt+0x501ac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -82060,15 +82060,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r8, {r0, r1, r3, lr} │ │ │ │ str r2, [r3, #24] │ │ │ │ ldr r3, [pc, #40] @ 5c640 <__cxa_atexit@plt+0x5025c> │ │ │ │ sub r8, r6, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ ldrbteq r0, [r1], #-1740 @ 0xfffff934 │ │ │ │ ldrbteq r0, [r1], #-1728 @ 0xfffff940 │ │ │ │ @@ -82079,23 +82079,23 @@ │ │ │ │ ldr r3, [pc, #24] @ 5c670 <__cxa_atexit@plt+0x5028c> │ │ │ │ ldr r2, [pc, #24] @ 5c674 <__cxa_atexit@plt+0x50290> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ strteq r4, [sl], #-852 @ 0xfffffcac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ strteq r4, [sl], #-1500 @ 0xfffffa24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 5c6e8 <__cxa_atexit@plt+0x50304> │ │ │ │ mov r0, r4 │ │ │ │ @@ -82107,15 +82107,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 5c6f4 <__cxa_atexit@plt+0x50310> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq r0, [r1], #-856 @ 0xfffffca8 │ │ │ │ ldrbteq r0, [r1], #-900 @ 0xfffffc7c │ │ │ │ strteq r4, [sl], #-1424 @ 0xfffffa70 │ │ │ │ @@ -82140,15 +82140,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r9, [r5, #-4] │ │ │ │ beq 5c774 <__cxa_atexit@plt+0x50390> │ │ │ │ mov r8, r7 │ │ │ │ - b 4e5944 <__cxa_atexit@plt+0x4d9560> │ │ │ │ + b 3fa468 <__cxa_atexit@plt+0x3ee084> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -82169,27 +82169,27 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r5, #4] │ │ │ │ beq 5c7d8 <__cxa_atexit@plt+0x503f4> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4e5944 <__cxa_atexit@plt+0x4d9560> │ │ │ │ + b 3fa468 <__cxa_atexit@plt+0x3ee084> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strteq r4, [sl], #-1184 @ 0xfffffb60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 4e5944 <__cxa_atexit@plt+0x4d9560> │ │ │ │ + b 3fa468 <__cxa_atexit@plt+0x3ee084> │ │ │ │ strteq r4, [sl], #-1164 @ 0xfffffb74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5c87c <__cxa_atexit@plt+0x50498> │ │ │ │ @@ -82221,21 +82221,21 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ ldrbteq r0, [r1], #-464 @ 0xfffffe30 │ │ │ │ - mvneq fp, #224, 4 │ │ │ │ + mvneq sl, #32, 18 @ 0x80000 │ │ │ │ strteq r4, [sl], #-892 @ 0xfffffc84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ strteq r4, [sl], #-992 @ 0xfffffc20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5c91c <__cxa_atexit@plt+0x50538> │ │ │ │ @@ -82342,15 +82342,15 @@ │ │ │ │ str lr, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ ldr r6, [pc, #84] @ 5cad0 <__cxa_atexit@plt+0x506ec> │ │ │ │ sub r8, r3, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 5cab0 <__cxa_atexit@plt+0x506cc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -82393,42 +82393,42 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ ldr r3, [pc, #40] @ 5cb74 <__cxa_atexit@plt+0x50790> │ │ │ │ sub r8, r6, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ ldrbteq r0, [r1], #-424 @ 0xfffffe58 │ │ │ │ ldrbteq r0, [r1], #-412 @ 0xfffffe64 │ │ │ │ ldrbteq r0, [r1], #-384 @ 0xfffffe80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ strteq r4, [sl], #-148 @ 0xffffff6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5cbc4 <__cxa_atexit@plt+0x507e0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 5cbcc <__cxa_atexit@plt+0x507e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq pc, [r0], #-3692 @ 0xfffff194 @ │ │ │ │ strteq r4, [sl], #-468 @ 0xfffffe2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -82454,15 +82454,15 @@ │ │ │ │ bhi 5cc4c <__cxa_atexit@plt+0x50868> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 5cc54 <__cxa_atexit@plt+0x50870> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq pc, [r0], #-3556 @ 0xfffff21c @ │ │ │ │ strteq r4, [sl], #-332 @ 0xfffffeb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -82571,15 +82571,15 @@ │ │ │ │ sub r8, r3, #6 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ ldr r7, [pc, #32] @ 5ce48 <__cxa_atexit@plt+0x50a64> │ │ │ │ ldr r0, [pc, #32] @ 5ce4c <__cxa_atexit@plt+0x50a68> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ @@ -82612,15 +82612,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r9, [r5, #-4] │ │ │ │ beq 5ced4 <__cxa_atexit@plt+0x50af0> │ │ │ │ mov r8, r7 │ │ │ │ - b 4e5944 <__cxa_atexit@plt+0x4d9560> │ │ │ │ + b 3fa468 <__cxa_atexit@plt+0x3ee084> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -82641,27 +82641,27 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str sl, [r5] │ │ │ │ str r9, [r5, #4] │ │ │ │ beq 5cf38 <__cxa_atexit@plt+0x50b54> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 4e5944 <__cxa_atexit@plt+0x4d9560> │ │ │ │ + b 3fa468 <__cxa_atexit@plt+0x3ee084> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strteq r3, [sl], #-3392 @ 0xfffff2c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 4e5944 <__cxa_atexit@plt+0x4d9560> │ │ │ │ + b 3fa468 <__cxa_atexit@plt+0x3ee084> │ │ │ │ strteq r3, [sl], #-3372 @ 0xfffff2d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5cfdc <__cxa_atexit@plt+0x50bf8> │ │ │ │ @@ -82693,21 +82693,21 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ ldrbteq pc, [r0], #-2672 @ 0xfffff590 @ │ │ │ │ - mvneq sl, #128, 22 @ 0x20000 │ │ │ │ + mvneq sl, #192, 2 @ 0x30 │ │ │ │ strteq r3, [sl], #-3100 @ 0xfffff3e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ strteq r3, [sl], #-3368 @ 0xfffff2d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5d070 <__cxa_atexit@plt+0x50c8c> │ │ │ │ ldr r2, [pc, #56] @ 5d078 <__cxa_atexit@plt+0x50c94> │ │ │ │ @@ -82891,15 +82891,15 @@ │ │ │ │ ldrbteq pc, [r0], #-2580 @ 0xfffff5ec @ │ │ │ │ ldrbteq pc, [r0], #-2572 @ 0xfffff5f4 @ │ │ │ │ strteq r3, [sl], #-2332 @ 0xfffff6e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ strteq r3, [sl], #-2784 @ 0xfffff520 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5d364 <__cxa_atexit@plt+0x50f80> │ │ │ │ @@ -82998,15 +82998,15 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ ldr r6, [pc, #804] @ 5d7e0 <__cxa_atexit@plt+0x513fc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #2 │ │ │ │ sub r8, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 5d7c0 <__cxa_atexit@plt+0x513dc> │ │ │ │ ldr r2, [pc, #856] @ 5d83c <__cxa_atexit@plt+0x51458> │ │ │ │ ldr r1, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -83323,15 +83323,15 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ ldr r3, [pc, #40] @ 5d9fc <__cxa_atexit@plt+0x51618> │ │ │ │ sub r8, r6, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff5dc │ │ │ │ ldrbteq pc, [r0], #-800 @ 0xfffffce0 @ │ │ │ │ ldrbteq pc, [r0], #-788 @ 0xfffffcec @ │ │ │ │ @@ -83340,74 +83340,74 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5da24 <__cxa_atexit@plt+0x51640> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r3, [sl], #-784 @ 0xfffffcf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5da54 <__cxa_atexit@plt+0x51670> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 5da58 <__cxa_atexit@plt+0x51674> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq pc, [r0], #-644 @ 0xfffffd7c @ │ │ │ │ strteq r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5da80 <__cxa_atexit@plt+0x5169c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ strteq r3, [sl], #-248 @ 0xffffff08 │ │ │ │ strteq r3, [sl], #-676 @ 0xfffffd5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5dab0 <__cxa_atexit@plt+0x516cc> │ │ │ │ ldr r2, [pc, #24] @ 5dab4 <__cxa_atexit@plt+0x516d0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r2, [sl], #-3740 @ 0xfffff164 │ │ │ │ strteq r3, [sl], #-608 @ 0xfffffda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5dae4 <__cxa_atexit@plt+0x51700> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 5dae8 <__cxa_atexit@plt+0x51704> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq pc, [r0], #-500 @ 0xfffffe0c @ │ │ │ │ strteq r3, [sl], #-68 @ 0xffffffbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 5db10 <__cxa_atexit@plt+0x5172c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ strteq r3, [sl], #-48 @ 0xffffffd0 │ │ │ │ strteq r3, [sl], #-500 @ 0xfffffe0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -83444,15 +83444,15 @@ │ │ │ │ strteq r2, [sl], #-3936 @ 0xfffff0a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 5dbc4 <__cxa_atexit@plt+0x517e0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ strteq r2, [sl], #-3916 @ 0xfffff0b4 │ │ │ │ strteq r3, [sl], #-304 @ 0xfffffed0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ @@ -83524,54 +83524,54 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 5dd04 <__cxa_atexit@plt+0x51920> │ │ │ │ ldr r9, [pc, #20] @ 5dd08 <__cxa_atexit@plt+0x51924> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ strteq r2, [sl], #-3432 @ 0xfffff298 │ │ │ │ strteq r2, [sl], #-4044 @ 0xfffff034 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5dd38 <__cxa_atexit@plt+0x51954> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 5dd3c <__cxa_atexit@plt+0x51958> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq lr, [r0], #-4000 @ 0xfffff060 │ │ │ │ strteq r2, [sl], #-3992 @ 0xfffff068 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5dd6c <__cxa_atexit@plt+0x51988> │ │ │ │ ldr r2, [pc, #24] @ 5dd70 <__cxa_atexit@plt+0x5198c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r2, [sl], #-3120 @ 0xfffff3d0 │ │ │ │ strteq r2, [sl], #-3924 @ 0xfffff0ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5dda0 <__cxa_atexit@plt+0x519bc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 5dda4 <__cxa_atexit@plt+0x519c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq lr, [r0], #-3896 @ 0xfffff0c8 │ │ │ │ strteq r2, [sl], #-3860 @ 0xfffff0ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #60] @ 5ddf8 <__cxa_atexit@plt+0x51a14> │ │ │ │ mov r3, r7 │ │ │ │ @@ -83604,65 +83604,65 @@ │ │ │ │ b 5aa20 <__cxa_atexit@plt+0x4e63c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ strteq r2, [sl], #-3984 @ 0xfffff070 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5de70 <__cxa_atexit@plt+0x51a8c> │ │ │ │ ldr r2, [pc, #24] @ 5de74 <__cxa_atexit@plt+0x51a90> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r2, [sl], #-2780 @ 0xfffff524 │ │ │ │ strteq r2, [sl], #-3916 @ 0xfffff0b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5dea4 <__cxa_atexit@plt+0x51ac0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 5dea8 <__cxa_atexit@plt+0x51ac4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq lr, [r0], #-3636 @ 0xfffff1cc │ │ │ │ strteq r2, [sl], #-3864 @ 0xfffff0e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5ded8 <__cxa_atexit@plt+0x51af4> │ │ │ │ ldr r2, [pc, #24] @ 5dedc <__cxa_atexit@plt+0x51af8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r2, [sl], #-2716 @ 0xfffff564 │ │ │ │ strteq r2, [sl], #-3796 @ 0xfffff12c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5df0c <__cxa_atexit@plt+0x51b28> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 5df10 <__cxa_atexit@plt+0x51b2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq lr, [r0], #-3532 @ 0xfffff234 │ │ │ │ strteq r2, [sl], #-3728 @ 0xfffff170 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -83681,15 +83681,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [pc, #40] @ 5df8c <__cxa_atexit@plt+0x51ba8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #12 │ │ │ │ str r2, [r3, #24] │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xffffed1c │ │ │ │ ldrbteq lr, [r0], #-3440 @ 0xfffff290 │ │ │ │ ldrbteq lr, [r0], #-3456 @ 0xfffff280 │ │ │ │ strteq r2, [sl], #-3684 @ 0xfffff19c │ │ │ │ @@ -83698,54 +83698,54 @@ │ │ │ │ ldr r3, [pc, #24] @ 5dfbc <__cxa_atexit@plt+0x51bd8> │ │ │ │ ldr r2, [pc, #24] @ 5dfc0 <__cxa_atexit@plt+0x51bdc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r2, [sl], #-2448 @ 0xfffff670 │ │ │ │ strteq r2, [sl], #-3616 @ 0xfffff1e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5dff0 <__cxa_atexit@plt+0x51c0c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 5dff4 <__cxa_atexit@plt+0x51c10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq lr, [r0], #-3304 @ 0xfffff318 │ │ │ │ strteq r2, [sl], #-3564 @ 0xfffff214 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5e024 <__cxa_atexit@plt+0x51c40> │ │ │ │ ldr r2, [pc, #24] @ 5e028 <__cxa_atexit@plt+0x51c44> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r2, [sl], #-2304 @ 0xfffff700 │ │ │ │ strteq r2, [sl], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 5e058 <__cxa_atexit@plt+0x51c74> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 5e05c <__cxa_atexit@plt+0x51c78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq lr, [r0], #-3200 @ 0xfffff380 │ │ │ │ strteq r2, [sl], #-3396 @ 0xfffff2bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -83764,15 +83764,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [pc, #40] @ 5e0d8 <__cxa_atexit@plt+0x51cf4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #12 │ │ │ │ str r2, [r3, #24] │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xffffeb48 │ │ │ │ ldrbteq lr, [r0], #-3108 @ 0xfffff3dc │ │ │ │ ldrbteq lr, [r0], #-3124 @ 0xfffff3cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -83820,15 +83820,15 @@ │ │ │ │ b 114ea0 <__cxa_atexit@plt+0x108abc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ strteq r2, [sl], #-3328 @ 0xfffff300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 5e208 <__cxa_atexit@plt+0x51e24> │ │ │ │ mov r0, r4 │ │ │ │ @@ -83843,15 +83843,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 5e218 <__cxa_atexit@plt+0x51e34> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r2, [sl], #-3240 @ 0xfffff358 │ │ │ │ ldrbteq lr, [r0], #-2104 @ 0xfffff7c8 │ │ │ │ ldrbteq lr, [r0], #-2148 @ 0xfffff79c │ │ │ │ @@ -83941,15 +83941,15 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 5e384 <__cxa_atexit@plt+0x51fa0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq r9, #578813952 @ 0x22800000 │ │ │ │ + mvneq r8, #206848 @ 0x32800 │ │ │ │ strteq r2, [sl], #-2900 @ 0xfffff4ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 5e3fc <__cxa_atexit@plt+0x52018> │ │ │ │ mov r0, r4 │ │ │ │ @@ -83999,15 +83999,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 5e480 <__cxa_atexit@plt+0x5209c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [pc, #28] @ 5e484 <__cxa_atexit@plt+0x520a0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa2d8 <__cxa_atexit@plt+0x3edef4> │ │ │ │ + b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [r0], #-1512 @ 0xfffffa18 │ │ │ │ ldrbteq lr, [r0], #-1532 @ 0xfffffa04 │ │ │ │ ldrbteq lr, [r0], #-1760 @ 0xfffff920 │ │ │ │ ldrbteq lr, [r0], #-2204 @ 0xfffff764 │ │ │ │ strteq r2, [sl], #-2772 @ 0xfffff52c │ │ │ │ @@ -84018,15 +84018,15 @@ │ │ │ │ bhi 5e4bc <__cxa_atexit@plt+0x520d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 5e4c4 <__cxa_atexit@plt+0x520e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa468 <__cxa_atexit@plt+0x3ee084> │ │ │ │ + b 3fa478 <__cxa_atexit@plt+0x3ee094> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [r0], #-1392 @ 0xfffffa90 │ │ │ │ strteq r2, [sl], #-2708 @ 0xfffff56c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -84081,15 +84081,15 @@ │ │ │ │ str r0, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - mvneq r9, #72, 6 @ 0x20000001 │ │ │ │ + mvneq r8, #136, 18 @ 0x220000 │ │ │ │ strteq r2, [sl], #-2376 @ 0xfffff6b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -84114,15 +84114,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ mov r6, r3 │ │ │ │ b 5e64c <__cxa_atexit@plt+0x52268> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -84202,15 +84202,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ ldrbteq lr, [r0], #-732 @ 0xfffffd24 │ │ │ │ - mvneq r9, #112, 2 │ │ │ │ + mvneq r8, #176, 14 @ 0x2c00000 │ │ │ │ strteq r2, [sl], #-1888 @ 0xfffff8a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -84260,15 +84260,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 5e894 <__cxa_atexit@plt+0x524b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [pc, #28] @ 5e898 <__cxa_atexit@plt+0x524b4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa2d8 <__cxa_atexit@plt+0x3edef4> │ │ │ │ + b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [r0], #-468 @ 0xfffffe2c │ │ │ │ ldrbteq lr, [r0], #-488 @ 0xfffffe18 │ │ │ │ ldrbteq lr, [r0], #-716 @ 0xfffffd34 │ │ │ │ ldrbteq lr, [r0], #-1160 @ 0xfffffb78 │ │ │ │ strteq r2, [sl], #-1728 @ 0xfffff940 │ │ │ │ @@ -84279,15 +84279,15 @@ │ │ │ │ bhi 5e8d0 <__cxa_atexit@plt+0x524ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 5e8d8 <__cxa_atexit@plt+0x524f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa468 <__cxa_atexit@plt+0x3ee084> │ │ │ │ + b 3fa478 <__cxa_atexit@plt+0x3ee094> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq lr, [r0], #-348 @ 0xfffffea4 │ │ │ │ strteq r2, [sl], #-1664 @ 0xfffff980 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -84342,15 +84342,15 @@ │ │ │ │ str r0, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - mvneq r8, #25, 30 @ 0x64 │ │ │ │ + mvneq r8, #373293056 @ 0x16400000 │ │ │ │ strteq r2, [sl], #-1332 @ 0xfffffacc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -84375,15 +84375,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ mov r6, r3 │ │ │ │ b 5ea60 <__cxa_atexit@plt+0x5267c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -84463,15 +84463,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ ldrbteq sp, [r0], #-3784 @ 0xfffff138 │ │ │ │ - mvneq r8, #4160 @ 0x1040 │ │ │ │ + mvneq r8, #67108866 @ 0x4000002 │ │ │ │ strteq r2, [sl], #-844 @ 0xfffffcb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -84556,15 +84556,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 5ed30 <__cxa_atexit@plt+0x5294c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [pc, #24] @ 5ed34 <__cxa_atexit@plt+0x52950> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ + b 3fa378 <__cxa_atexit@plt+0x3edf94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq sp, [r0], #-3364 @ 0xfffff2dc │ │ │ │ ldrbteq sp, [r0], #-3400 @ 0xfffff2b8 │ │ │ │ ldrbteq sp, [r0], #-3820 @ 0xfffff114 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -84635,15 +84635,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - mvneq r8, #68608 @ 0x10c00 │ │ │ │ + mvneq r8, #-1073741792 @ 0xc0000020 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5eec4 <__cxa_atexit@plt+0x52ae0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -84738,15 +84738,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ ldrbteq sp, [r0], #-2684 @ 0xfffff584 │ │ │ │ - mvneq r8, #2932736 @ 0x2cc000 │ │ │ │ + mvneq r7, #972 @ 0x3cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -84840,15 +84840,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvneq r8, #240, 14 @ 0x3c00000 │ │ │ │ + mvneq r7, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5f1dc <__cxa_atexit@plt+0x52df8> │ │ │ │ @@ -84898,15 +84898,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldrbteq sp, [r0], #-2036 @ 0xfffff80c │ │ │ │ - mvneq r8, #20, 14 @ 0x500000 │ │ │ │ + mvneq r7, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -84955,15 +84955,15 @@ │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ mov r9, #11 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 5f37c <__cxa_atexit@plt+0x52f98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ + b 3fa480 <__cxa_atexit@plt+0x3ee09c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrbteq sp, [r0], #-1780 @ 0xfffff90c │ │ │ │ @@ -84974,15 +84974,15 @@ │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ mov r9, #11 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 5f3ac <__cxa_atexit@plt+0x52fc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ + b 3fa480 <__cxa_atexit@plt+0x3ee09c> │ │ │ │ ldrbteq sp, [r0], #-1688 @ 0xfffff968 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -85004,15 +85004,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvneq r8, #72, 10 @ 0x12000000 │ │ │ │ + mvneq r7, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5f46c <__cxa_atexit@plt+0x53088> │ │ │ │ @@ -85062,15 +85062,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldrbteq sp, [r0], #-1380 @ 0xfffffa9c │ │ │ │ - mvneq r8, #108, 8 @ 0x6c000000 │ │ │ │ + mvneq r7, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -85119,15 +85119,15 @@ │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ mov r9, #11 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 5f60c <__cxa_atexit@plt+0x53228> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ + b 3fa480 <__cxa_atexit@plt+0x3ee09c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrbteq sp, [r0], #-1124 @ 0xfffffb9c │ │ │ │ @@ -85138,15 +85138,15 @@ │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ mov r9, #11 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 5f63c <__cxa_atexit@plt+0x53258> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ + b 3fa480 <__cxa_atexit@plt+0x3ee09c> │ │ │ │ ldrbteq sp, [r0], #-1756 @ 0xfffff924 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5f674 <__cxa_atexit@plt+0x53290> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -85193,15 +85193,15 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ mov r6, r3 │ │ │ │ b 5f728 <__cxa_atexit@plt+0x53344> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -85241,15 +85241,15 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - mvneq r8, #-2147483610 @ 0x80000026 │ │ │ │ + mvneq r7, #57147392 @ 0x3680000 │ │ │ │ ldrbteq sp, [r0], #-1024 @ 0xfffffc00 │ │ │ │ ldrbteq sp, [r0], #-648 @ 0xfffffd78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -85316,15 +85316,15 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stm ip, {r2, r9, sl} │ │ │ │ sub r9, r6, #6 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ mov r6, r3 │ │ │ │ b 5f914 <__cxa_atexit@plt+0x53530> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -85374,15 +85374,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ ldrbteq sp, [r0], #-172 @ 0xffffff54 │ │ │ │ - mvneq r7, #584 @ 0x248 │ │ │ │ + mvneq r7, #880803840 @ 0x34800000 │ │ │ │ ldrbteq sp, [r0], #-504 @ 0xfffffe08 │ │ │ │ ldrbteq sp, [r0], #-128 @ 0xffffff80 │ │ │ │ strteq r1, [sl], #-1288 @ 0xfffffaf8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -85427,15 +85427,15 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [pc, #36] @ 5fad0 <__cxa_atexit@plt+0x536ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r7, r2 │ │ │ │ add r8, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r1, [sl], #-1116 @ 0xfffffba4 │ │ │ │ ldrbteq ip, [r0], #-3968 @ 0xfffff080 │ │ │ │ ldrbteq ip, [r0], #-3988 @ 0xfffff06c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -85461,15 +85461,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvneq r7, #12864 @ 0x3240 │ │ │ │ + mvneq r7, #150994944 @ 0x9000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5fb90 <__cxa_atexit@plt+0x537ac> │ │ │ │ @@ -85519,15 +85519,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldrbteq ip, [r0], #-3648 @ 0xfffff1c0 │ │ │ │ - mvneq r7, #60672 @ 0xed00 │ │ │ │ + mvneq r7, #-1275068416 @ 0xb4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -86666,67 +86666,67 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [r0], #-3900 @ 0xfffff0c4 │ │ │ │ strteq r0, [sl], #-1520 @ 0xfffffa10 │ │ │ │ - mvneq r6, #5760 @ 0x1680 │ │ │ │ + mvneq r6, #1744830466 @ 0x68000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, #9024 @ 0x2340 │ │ │ │ + mvneq r6, #872415235 @ 0x34000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, #12672 @ 0x3180 │ │ │ │ + mvneq r6, #100663296 @ 0x6000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, #15744 @ 0x3d80 │ │ │ │ + mvneq r6, #905969664 @ 0x36000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, #752 @ 0x2f0 │ │ │ │ + mvneq r6, #1862270976 @ 0x6f000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r4, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, #1616 @ 0x650 │ │ │ │ + mvneq r6, #-1526726656 @ 0xa5000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r5, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, #2576 @ 0xa10 │ │ │ │ + mvneq r6, #-520093696 @ 0xe1000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r6, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, #220, 28 @ 0xdc0 │ │ │ │ + mvneq r6, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r7, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa478 <__cxa_atexit@plt+0x3ee094> │ │ │ │ + b 3fa488 <__cxa_atexit@plt+0x3ee0a4> │ │ │ │ strteq r0, [sl], #-1336 @ 0xfffffac8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 60f54 <__cxa_atexit@plt+0x54b70> │ │ │ │ mov r0, r4 │ │ │ │ @@ -86784,15 +86784,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrbteq fp, [r0], #-2748 @ 0xfffff544 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 3fa480 <__cxa_atexit@plt+0x3ee09c> │ │ │ │ + b 3fa490 <__cxa_atexit@plt+0x3ee0ac> │ │ │ │ strteq r0, [sl], #-1108 @ 0xfffffbac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp fp, sl │ │ │ │ bhi 6107c <__cxa_atexit@plt+0x54c98> │ │ │ │ mov r0, r4 │ │ │ │ @@ -86816,15 +86816,15 @@ │ │ │ │ stm r2, {r1, r3, lr} │ │ │ │ ldr r5, [pc, #52] @ 61094 <__cxa_atexit@plt+0x54cb0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [pc, #48] @ 61098 <__cxa_atexit@plt+0x54cb4> │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa488 <__cxa_atexit@plt+0x3ee0a4> │ │ │ │ + b 3fa498 <__cxa_atexit@plt+0x3ee0b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r0, [sl], #-1056 @ 0xfffffbe0 │ │ │ │ ldrbteq fp, [r0], #-2536 @ 0xfffff618 │ │ │ │ ldrbteq fp, [r0], #-3308 @ 0xfffff314 │ │ │ │ @@ -86845,15 +86845,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 610f8 <__cxa_atexit@plt+0x54d14> │ │ │ │ ldr r3, [pc, #40] @ 610fc <__cxa_atexit@plt+0x54d18> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa490 <__cxa_atexit@plt+0x3ee0ac> │ │ │ │ + b 3fa4a0 <__cxa_atexit@plt+0x3ee0bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r0, [sl], #-912 @ 0xfffffc70 │ │ │ │ ldrbteq fp, [r0], #-2372 @ 0xfffff6bc │ │ │ │ strteq r0, [sl], #-876 @ 0xfffffc94 │ │ │ │ @@ -86889,15 +86889,15 @@ │ │ │ │ strteq r0, [sl], #-796 @ 0xfffffce4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa498 <__cxa_atexit@plt+0x3ee0b4> │ │ │ │ + b 3fa4a8 <__cxa_atexit@plt+0x3ee0c4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 611ec <__cxa_atexit@plt+0x54e08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -86908,15 +86908,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 611f8 <__cxa_atexit@plt+0x54e14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ - b 3fa4a0 <__cxa_atexit@plt+0x3ee0bc> │ │ │ │ + b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrbteq fp, [r0], #-2124 @ 0xfffff7b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -86977,15 +86977,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0x000f4db5 │ │ │ │ - mvneq r6, #220, 22 @ 0x37000 │ │ │ │ + mvneq r6, #28, 4 @ 0xc0000001 │ │ │ │ ldrbteq fp, [r0], #-2784 @ 0xfffff520 │ │ │ │ ldrbteq fp, [r0], #-2776 @ 0xfffff528 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq fp, [r0], #-2732 @ 0xfffff554 │ │ │ │ ldrbteq fp, [r0], #-2724 @ 0xfffff55c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -87045,15 +87045,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 61420 <__cxa_atexit@plt+0x5503c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa4a8 <__cxa_atexit@plt+0x3ee0c4> │ │ │ │ + b 3fa4b8 <__cxa_atexit@plt+0x3ee0d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r0, [sl], #-148 @ 0xffffff6c │ │ │ │ strteq r0, [sl], #-160 @ 0xffffff60 │ │ │ │ ldrbteq fp, [r0], #-1572 @ 0xfffff9dc │ │ │ │ @@ -87071,15 +87071,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 61480 <__cxa_atexit@plt+0x5509c> │ │ │ │ ldr r3, [pc, #40] @ 61484 <__cxa_atexit@plt+0x550a0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r0, [sl], #-140 @ 0xffffff74 │ │ │ │ ldrbteq fp, [r0], #-1468 @ 0xfffffa44 │ │ │ │ strteq r0, [sl], #-108 @ 0xffffff94 │ │ │ │ @@ -87116,15 +87116,15 @@ │ │ │ │ strteq r0, [sl], #-24 @ 0xffffffe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 61524 <__cxa_atexit@plt+0x55140> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -87215,15 +87215,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 616c4 <__cxa_atexit@plt+0x552e0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 420ab4 <__cxa_atexit@plt+0x4146d0> │ │ │ │ + b 420b0c <__cxa_atexit@plt+0x414728> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbteq fp, [r0], #-904 @ 0xfffffc78 │ │ │ │ ldrbteq fp, [r0], #-1700 @ 0xfffff95c │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -87261,15 +87261,15 @@ │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #2 │ │ │ │ str sl, [r5, #-12]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ - b 3fa4b8 <__cxa_atexit@plt+0x3ee0d4> │ │ │ │ + b 3fa4d0 <__cxa_atexit@plt+0x3ee0ec> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ str r3, [r5] │ │ │ │ cmp r7, r2 │ │ │ │ str r1, [r5, #4] │ │ │ │ bcc 617ac <__cxa_atexit@plt+0x553c8> │ │ │ │ ldr r7, [pc, #84] @ 617dc <__cxa_atexit@plt+0x553f8> │ │ │ │ @@ -87304,15 +87304,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #16] @ 61818 <__cxa_atexit@plt+0x55434> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ str sl, [r5, #-8]! │ │ │ │ - b 3fa4b8 <__cxa_atexit@plt+0x3ee0d4> │ │ │ │ + b 3fa4d0 <__cxa_atexit@plt+0x3ee0ec> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq fp, [r0], #-620 @ 0xfffffd94 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 61884 <__cxa_atexit@plt+0x554a0> │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r5, #8] │ │ │ │ @@ -87968,15 +87968,15 @@ │ │ │ │ cmpeq r7, r3 │ │ │ │ beq 62274 <__cxa_atexit@plt+0x55e90> │ │ │ │ str r7, [r5, #28]! │ │ │ │ b 3fa0d0 <__cxa_atexit@plt+0x3edcec> │ │ │ │ add r5, r5, #32 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ + b 3fa4d8 <__cxa_atexit@plt+0x3ee0f4> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -88897,15 +88897,15 @@ │ │ │ │ ldr r9, [r8, #7] │ │ │ │ ldr r5, [pc, #52] @ 63118 <__cxa_atexit@plt+0x56d34> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ + b 3fa4e0 <__cxa_atexit@plt+0x3ee0fc> │ │ │ │ ldr r7, [pc, #16] @ 63110 <__cxa_atexit@plt+0x56d2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ ldrbteq r9, [r0], #-2516 @ 0xfffff62c │ │ │ │ strteq lr, [r9], #-1200 @ 0xfffffb50 │ │ │ │ @@ -88932,15 +88932,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-16]! │ │ │ │ ldr r3, [pc, #12] @ 63188 <__cxa_atexit@plt+0x56da4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ + b 3fa4e0 <__cxa_atexit@plt+0x3ee0fc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq r9, [r0], #-2268 @ 0xfffff724 │ │ │ │ ldrbteq r9, [r0], #-2352 @ 0xfffff6d0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 631b0 <__cxa_atexit@plt+0x56dcc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -89459,15 +89459,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ b 625cc <__cxa_atexit@plt+0x561e8> │ │ │ │ ldr r3, [pc, #76] @ 639fc <__cxa_atexit@plt+0x57618> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, sl │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa4d0 <__cxa_atexit@plt+0x3ee0ec> │ │ │ │ + b 3fa4e8 <__cxa_atexit@plt+0x3ee104> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ @@ -89614,25 +89614,25 @@ │ │ │ │ ldr r1, [pc, #36] @ 63c38 <__cxa_atexit@plt+0x57854> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa4d8 <__cxa_atexit@plt+0x3ee0f4> │ │ │ │ + b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrbteq r8, [r0], #-3592 @ 0xfffff1f8 │ │ │ │ strteq sp, [r9], #-2452 @ 0xfffff66c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 87f6d0 <__cxa_atexit@plt+0x8732ec> │ │ │ │ + b 3fa4f8 <__cxa_atexit@plt+0x3ee114> │ │ │ │ strteq sp, [r9], #-2424 @ 0xfffff688 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -89746,15 +89746,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 63e3c <__cxa_atexit@plt+0x57a58> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 63e40 <__cxa_atexit@plt+0x57a5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4e0 <__cxa_atexit@plt+0x3ee0fc> │ │ │ │ + b 3fa500 <__cxa_atexit@plt+0x3ee11c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq r8, [r0], #-3464 @ 0xfffff278 │ │ │ │ strteq sp, [r9], #-1952 @ 0xfffff860 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #72] @ 63ea4 <__cxa_atexit@plt+0x57ac0> │ │ │ │ @@ -89782,15 +89782,15 @@ │ │ │ │ strteq sp, [r9], #-1716 @ 0xfffff94c │ │ │ │ ldrbteq r8, [r0], #-3780 @ 0xfffff13c │ │ │ │ strteq sp, [r9], #-1840 @ 0xfffff8d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa4e8 <__cxa_atexit@plt+0x3ee104> │ │ │ │ + b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ strteq sp, [r9], #-1824 @ 0xfffff8e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -89919,15 +89919,15 @@ │ │ │ │ str r5, [r3, #4] │ │ │ │ add r8, pc, r8 │ │ │ │ sub r9, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 41f93c <__cxa_atexit@plt+0x413558> │ │ │ │ + b 41f994 <__cxa_atexit@plt+0x4135b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -89945,15 +89945,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrbteq r8, [r0], #-3108 @ 0xfffff3dc │ │ │ │ strteq sp, [r9], #-1192 @ 0xfffffb58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -89969,15 +89969,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 41ef90 <__cxa_atexit@plt+0x412bac> │ │ │ │ + b 41efe8 <__cxa_atexit@plt+0x412c04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -90105,15 +90105,15 @@ │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, r6, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ + b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 64418 <__cxa_atexit@plt+0x58034> │ │ │ │ @@ -91287,15 +91287,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #240] @ 65738 <__cxa_atexit@plt+0x59354> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r2, r0 │ │ │ │ bne 65674 <__cxa_atexit@plt+0x59290> │ │ │ │ add r0, r1, #8 │ │ │ │ add r1, r3, #8 │ │ │ │ bl b694 │ │ │ │ @@ -91372,15 +91372,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #28] @ 657b8 <__cxa_atexit@plt+0x593d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrbteq r7, [r0], #-1484 @ 0xfffffa34 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ @@ -91394,15 +91394,15 @@ │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #16] @ 65804 <__cxa_atexit@plt+0x59420> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrbteq r7, [r0], #-1396 @ 0xfffffa8c │ │ │ │ andeq r0, r0, r7, asr #20 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -91871,15 +91871,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #240] @ 66058 <__cxa_atexit@plt+0x59c74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r2, r0 │ │ │ │ bne 65f94 <__cxa_atexit@plt+0x59bb0> │ │ │ │ add r0, r1, #8 │ │ │ │ add r1, r3, #8 │ │ │ │ bl b694 │ │ │ │ @@ -91956,15 +91956,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #28] @ 660d8 <__cxa_atexit@plt+0x59cf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrbteq r6, [r0], #-3244 @ 0xfffff354 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ @@ -91978,15 +91978,15 @@ │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #16] @ 66124 <__cxa_atexit@plt+0x59d40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrbteq r6, [r0], #-3156 @ 0xfffff3ac │ │ │ │ andeq r0, r0, r7, asr #20 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -92412,15 +92412,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #240] @ 668cc <__cxa_atexit@plt+0x5a4e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r2, r0 │ │ │ │ bne 66808 <__cxa_atexit@plt+0x5a424> │ │ │ │ add r0, r1, #8 │ │ │ │ add r1, r3, #8 │ │ │ │ bl b694 │ │ │ │ @@ -92497,15 +92497,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #28] @ 6694c <__cxa_atexit@plt+0x5a568> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrbteq r6, [r0], #-1080 @ 0xfffffbc8 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ @@ -92519,15 +92519,15 @@ │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #16] @ 66998 <__cxa_atexit@plt+0x5a5b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrbteq r6, [r0], #-992 @ 0xfffffc20 │ │ │ │ andeq r0, r0, r7, asr #20 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -92996,15 +92996,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #240] @ 671ec <__cxa_atexit@plt+0x5ae08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r2, r0 │ │ │ │ bne 67128 <__cxa_atexit@plt+0x5ad44> │ │ │ │ add r0, r1, #8 │ │ │ │ add r1, r3, #8 │ │ │ │ bl b694 │ │ │ │ @@ -93081,15 +93081,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #28] @ 6726c <__cxa_atexit@plt+0x5ae88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrbteq r5, [r0], #-2840 @ 0xfffff4e8 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ @@ -93103,15 +93103,15 @@ │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #16] @ 672b8 <__cxa_atexit@plt+0x5aed4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrbteq r5, [r0], #-2752 @ 0xfffff540 │ │ │ │ andeq r0, r0, r7, asr #20 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -93580,15 +93580,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #240] @ 67b0c <__cxa_atexit@plt+0x5b728> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r2, r0 │ │ │ │ bne 67a48 <__cxa_atexit@plt+0x5b664> │ │ │ │ add r0, r1, #8 │ │ │ │ add r1, r3, #8 │ │ │ │ bl b694 │ │ │ │ @@ -93665,15 +93665,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #28] @ 67b8c <__cxa_atexit@plt+0x5b7a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrbteq r5, [r0], #-504 @ 0xfffffe08 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ @@ -93687,15 +93687,15 @@ │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #16] @ 67bd8 <__cxa_atexit@plt+0x5b7f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrbteq r5, [r0], #-416 @ 0xfffffe60 │ │ │ │ andeq r0, r0, r7, asr #20 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -94121,15 +94121,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #240] @ 68380 <__cxa_atexit@plt+0x5bf9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r2, r0 │ │ │ │ bne 682bc <__cxa_atexit@plt+0x5bed8> │ │ │ │ add r0, r1, #8 │ │ │ │ add r1, r3, #8 │ │ │ │ bl b694 │ │ │ │ @@ -94206,15 +94206,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #28] @ 68400 <__cxa_atexit@plt+0x5c01c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrbteq r4, [r0], #-2436 @ 0xfffff67c │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ @@ -94228,15 +94228,15 @@ │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #16] @ 6844c <__cxa_atexit@plt+0x5c068> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrbteq r4, [r0], #-2348 @ 0xfffff6d4 │ │ │ │ andeq r0, r0, r7, asr #20 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -94662,15 +94662,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #240] @ 68bf4 <__cxa_atexit@plt+0x5c810> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r2, r0 │ │ │ │ bne 68b30 <__cxa_atexit@plt+0x5c74c> │ │ │ │ add r0, r1, #8 │ │ │ │ add r1, r3, #8 │ │ │ │ bl b694 │ │ │ │ @@ -94747,15 +94747,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #28] @ 68c74 <__cxa_atexit@plt+0x5c890> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrbteq r4, [r0], #-272 @ 0xfffffef0 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ @@ -94769,15 +94769,15 @@ │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #16] @ 68cc0 <__cxa_atexit@plt+0x5c8dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrbteq r4, [r0], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r0, r7, asr #20 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -95203,15 +95203,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #240] @ 69468 <__cxa_atexit@plt+0x5d084> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r2, r0 │ │ │ │ bne 693a4 <__cxa_atexit@plt+0x5cfc0> │ │ │ │ add r0, r1, #8 │ │ │ │ add r1, r3, #8 │ │ │ │ bl b694 │ │ │ │ @@ -95288,15 +95288,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #28] @ 694e8 <__cxa_atexit@plt+0x5d104> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrbteq r3, [r0], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ @@ -95310,15 +95310,15 @@ │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #16] @ 69534 <__cxa_atexit@plt+0x5d150> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrbteq r3, [r0], #-2116 @ 0xfffff7bc │ │ │ │ andeq r0, r0, r7, asr #20 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -95693,15 +95693,15 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ ldr r5, [pc, #260] @ 69c1c <__cxa_atexit@plt+0x5d838> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r2, r0 │ │ │ │ bne 69b4c <__cxa_atexit@plt+0x5d768> │ │ │ │ add r0, r1, #8 │ │ │ │ add r1, r3, #8 │ │ │ │ bl b694 │ │ │ │ @@ -95781,15 +95781,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #28] @ 69c9c <__cxa_atexit@plt+0x5d8b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrbteq r3, [r0], #-232 @ 0xffffff18 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ @@ -95803,15 +95803,15 @@ │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #16] @ 69ce8 <__cxa_atexit@plt+0x5d904> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrbteq r3, [r0], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r0, r7, asr #20 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -96186,15 +96186,15 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ ldr r5, [pc, #260] @ 6a3d0 <__cxa_atexit@plt+0x5dfec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r2, r0 │ │ │ │ bne 6a300 <__cxa_atexit@plt+0x5df1c> │ │ │ │ add r0, r1, #8 │ │ │ │ add r1, r3, #8 │ │ │ │ bl b694 │ │ │ │ @@ -96274,15 +96274,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #28] @ 6a450 <__cxa_atexit@plt+0x5e06c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrbteq r2, [r0], #-2356 @ 0xfffff6cc │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ @@ -96296,15 +96296,15 @@ │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #16] @ 6a49c <__cxa_atexit@plt+0x5e0b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrbteq r2, [r0], #-2268 @ 0xfffff724 │ │ │ │ andeq r0, r0, r7, asr #20 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -96679,15 +96679,15 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ ldr r5, [pc, #260] @ 6ab84 <__cxa_atexit@plt+0x5e7a0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r2, [r1, #4] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r2, r0 │ │ │ │ bne 6aab4 <__cxa_atexit@plt+0x5e6d0> │ │ │ │ add r0, r1, #8 │ │ │ │ add r1, r3, #8 │ │ │ │ bl b694 │ │ │ │ @@ -96767,15 +96767,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #28] @ 6ac04 <__cxa_atexit@plt+0x5e820> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrbteq r2, [r0], #-384 @ 0xfffffe80 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ @@ -96789,15 +96789,15 @@ │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r3, [pc, #16] @ 6ac50 <__cxa_atexit@plt+0x5e86c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrbteq r2, [r0], #-296 @ 0xfffffed8 │ │ │ │ andeq r0, r0, r7, asr #20 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -97412,15 +97412,15 @@ │ │ │ │ moveq r0, r1 │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r5, [pc, #228] @ 6b6dc <__cxa_atexit@plt+0x5f2f8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 6b6ac <__cxa_atexit@plt+0x5f2c8> │ │ │ │ ldr lr, [pc, #192] @ 6b6e0 <__cxa_atexit@plt+0x5f2fc> │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -97493,15 +97493,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r5] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r3, [pc, #28] @ 6b75c <__cxa_atexit@plt+0x5f378> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ ldrbteq r1, [r0], #-1576 @ 0xfffff9d8 │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ @@ -97515,15 +97515,15 @@ │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r3, [pc, #16] @ 6b7a8 <__cxa_atexit@plt+0x5f3c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ ldrbteq r1, [r0], #-1488 @ 0xfffffa30 │ │ │ │ andeq r0, r0, r9, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -98046,15 +98046,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ add r5, pc, r5 │ │ │ │ stmib r2, {r5, r9} │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1] │ │ │ │ - b 3fa4d0 <__cxa_atexit@plt+0x3ee0ec> │ │ │ │ + b 3fa4e8 <__cxa_atexit@plt+0x3ee104> │ │ │ │ mov r6, r2 │ │ │ │ b 6bffc <__cxa_atexit@plt+0x5fc18> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 6c010 <__cxa_atexit@plt+0x5fc2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ @@ -98186,15 +98186,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ add r5, pc, r5 │ │ │ │ stmib r2, {r5, r9} │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1] │ │ │ │ - b 3fa4d0 <__cxa_atexit@plt+0x3ee0ec> │ │ │ │ + b 3fa4e8 <__cxa_atexit@plt+0x3ee104> │ │ │ │ mov r6, r2 │ │ │ │ b 6c22c <__cxa_atexit@plt+0x5fe48> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 6c240 <__cxa_atexit@plt+0x5fe5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ @@ -100277,15 +100277,15 @@ │ │ │ │ beq 6e2c8 <__cxa_atexit@plt+0x61ee4> │ │ │ │ ldr r7, [pc, #52] @ 6e2e8 <__cxa_atexit@plt+0x61f04> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa4f8 <__cxa_atexit@plt+0x3ee114> │ │ │ │ + b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6e2ec <__cxa_atexit@plt+0x61f08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -100295,15 +100295,15 @@ │ │ │ │ strteq r3, [r9], #-3432 @ 0xfffff298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6e310 <__cxa_atexit@plt+0x61f2c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4f8 <__cxa_atexit@plt+0x3ee114> │ │ │ │ + b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r3, [r9], #-3376 @ 0xfffff2d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -100323,21 +100323,21 @@ │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ stmib r3, {r1, r8} │ │ │ │ ldr r3, [pc, #48] @ 6e3a0 <__cxa_atexit@plt+0x61fbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #44] @ 6e3a4 <__cxa_atexit@plt+0x61fc0> │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ ldr r3, [pc, #32] @ 6e3a8 <__cxa_atexit@plt+0x61fc4> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq lr, [pc], #-2536 @ 6e3a0 <__cxa_atexit@plt+0x61fbc> │ │ │ │ strbteq lr, [pc], #-2588 @ 6e3a4 <__cxa_atexit@plt+0x61fc0> │ │ │ │ strbteq lr, [pc], #-1904 @ 6e3a8 <__cxa_atexit@plt+0x61fc4> │ │ │ │ strbteq lr, [pc], #-1896 @ 6e3ac <__cxa_atexit@plt+0x61fc8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strteq r3, [r9], #-3224 @ 0xfffff368 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ @@ -100362,21 +100362,21 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ stm lr, {r0, r2, r9} │ │ │ │ ldr r3, [pc, #48] @ 6e43c <__cxa_atexit@plt+0x62058> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #44] @ 6e440 <__cxa_atexit@plt+0x6205c> │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ ldr r3, [pc, #32] @ 6e444 <__cxa_atexit@plt+0x62060> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq lr, [pc], #-2460 @ 6e43c <__cxa_atexit@plt+0x62058> │ │ │ │ strbteq lr, [pc], #-2376 @ 6e440 <__cxa_atexit@plt+0x6205c> │ │ │ │ strbteq lr, [pc], #-1748 @ 6e444 <__cxa_atexit@plt+0x62060> │ │ │ │ strbteq lr, [pc], #-1740 @ 6e448 <__cxa_atexit@plt+0x62064> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ strteq r3, [r9], #-3104 @ 0xfffff3e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -100396,15 +100396,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ beq 6e4a4 <__cxa_atexit@plt+0x620c0> │ │ │ │ ldr r3, [pc, #64] @ 6e4d8 <__cxa_atexit@plt+0x620f4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4f8 <__cxa_atexit@plt+0x3ee114> │ │ │ │ + b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #32] @ 6e4dc <__cxa_atexit@plt+0x620f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -100464,15 +100464,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #4]! │ │ │ │ ldr r7, [pc, #60] @ 6e5e0 <__cxa_atexit@plt+0x621fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r8, {r5, r7, r8} │ │ │ │ sub r7, r6, #3 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ + b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ @@ -100486,15 +100486,15 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e60c <__cxa_atexit@plt+0x62228> │ │ │ │ ldr r3, [pc, #24] @ 6e61c <__cxa_atexit@plt+0x62238> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ ldr r7, [pc, #12] @ 6e620 <__cxa_atexit@plt+0x6223c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq r3, [r9], #-2680 @ 0xfffff588 │ │ │ │ strteq r3, [r9], #-2644 @ 0xfffff5ac │ │ │ │ @@ -100507,15 +100507,15 @@ │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r1, [pc, #48] @ 6e680 <__cxa_atexit@plt+0x6229c> │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - b 3fa500 <__cxa_atexit@plt+0x3ee11c> │ │ │ │ + b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ ldr r3, [pc, #28] @ 6e684 <__cxa_atexit@plt+0x622a0> │ │ │ │ ldr r7, [pc, #28] @ 6e688 <__cxa_atexit@plt+0x622a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #20] @ 6e68c <__cxa_atexit@plt+0x622a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -100556,15 +100556,15 @@ │ │ │ │ str sl, [r8, #20] │ │ │ │ stmib r8, {r0, r7} │ │ │ │ mov r7, r9 │ │ │ │ str r9, [r8, #24] │ │ │ │ stm r5, {r3, r9} │ │ │ │ str r1, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ strbteq lr, [pc], #-1604 @ 6e73c <__cxa_atexit@plt+0x62358> │ │ │ │ strbteq lr, [pc], #-1660 @ 6e740 <__cxa_atexit@plt+0x6235c> │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ @@ -100593,15 +100593,15 @@ │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6e7d8 <__cxa_atexit@plt+0x623f4> │ │ │ │ ldr r7, [pc, #80] @ 6e7fc <__cxa_atexit@plt+0x62418> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 6e7f8 <__cxa_atexit@plt+0x62414> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -100626,15 +100626,15 @@ │ │ │ │ str r7, [r3], #-16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e83c <__cxa_atexit@plt+0x62458> │ │ │ │ ldr r7, [pc, #32] @ 6e850 <__cxa_atexit@plt+0x6246c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ ldr r7, [pc, #16] @ 6e854 <__cxa_atexit@plt+0x62470> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ strteq r3, [r9], #-2120 @ 0xfffff7b8 │ │ │ │ @@ -100677,15 +100677,15 @@ │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6e928 <__cxa_atexit@plt+0x62544> │ │ │ │ ldr r7, [pc, #80] @ 6e94c <__cxa_atexit@plt+0x62568> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 6e948 <__cxa_atexit@plt+0x62564> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -100710,15 +100710,15 @@ │ │ │ │ cmp sl, #0 │ │ │ │ beq 6e98c <__cxa_atexit@plt+0x625a8> │ │ │ │ ldr r3, [pc, #80] @ 6e9cc <__cxa_atexit@plt+0x625e8> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa500 <__cxa_atexit@plt+0x3ee11c> │ │ │ │ + b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ ldr r3, [pc, #40] @ 6e9bc <__cxa_atexit@plt+0x625d8> │ │ │ │ ldr r7, [pc, #40] @ 6e9c0 <__cxa_atexit@plt+0x625dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #32] @ 6e9c4 <__cxa_atexit@plt+0x625e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -100765,15 +100765,15 @@ │ │ │ │ str sl, [r8, #20] │ │ │ │ stmib r8, {r0, r7} │ │ │ │ mov r7, r9 │ │ │ │ str r9, [r8, #24] │ │ │ │ stm r5, {r3, r9} │ │ │ │ str r1, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ strbteq lr, [pc], #-768 @ 6ea80 <__cxa_atexit@plt+0x6269c> │ │ │ │ strbteq lr, [pc], #-824 @ 6ea84 <__cxa_atexit@plt+0x626a0> │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ @@ -100809,15 +100809,15 @@ │ │ │ │ ldr r7, [pc, #140] @ 6eb8c <__cxa_atexit@plt+0x627a8> │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa500 <__cxa_atexit@plt+0x3ee11c> │ │ │ │ + b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #72] @ 6eb78 <__cxa_atexit@plt+0x62794> │ │ │ │ ldr r7, [pc, #72] @ 6eb7c <__cxa_atexit@plt+0x62798> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -100858,15 +100858,15 @@ │ │ │ │ cmp sl, #0 │ │ │ │ beq 6ebdc <__cxa_atexit@plt+0x627f8> │ │ │ │ ldr r3, [pc, #84] @ 6ec20 <__cxa_atexit@plt+0x6283c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa500 <__cxa_atexit@plt+0x3ee11c> │ │ │ │ + b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ ldr r3, [pc, #44] @ 6ec10 <__cxa_atexit@plt+0x6282c> │ │ │ │ ldr r7, [pc, #44] @ 6ec14 <__cxa_atexit@plt+0x62830> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #36] @ 6ec18 <__cxa_atexit@plt+0x62834> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -101272,15 +101272,15 @@ │ │ │ │ bx r0 │ │ │ │ vcmp.f64 d0, d1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bne 6f254 <__cxa_atexit@plt+0x62e70> │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ + b 3fa530 <__cxa_atexit@plt+0x3ee14c> │ │ │ │ ldr r7, [pc, #24] @ 6f274 <__cxa_atexit@plt+0x62e90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @@ -101311,15 +101311,15 @@ │ │ │ │ bx r0 │ │ │ │ vcmp.f64 d0, d1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bne 6f2f0 <__cxa_atexit@plt+0x62f0c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ + b 3fa530 <__cxa_atexit@plt+0x3ee14c> │ │ │ │ ldr r7, [pc, #20] @ 6f30c <__cxa_atexit@plt+0x62f28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strbteq sp, [pc], #-2756 @ 6f310 <__cxa_atexit@plt+0x62f2c> │ │ │ │ @@ -101339,15 +101339,15 @@ │ │ │ │ bx r0 │ │ │ │ vcmp.f64 d0, d1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bne 6f360 <__cxa_atexit@plt+0x62f7c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ + b 3fa530 <__cxa_atexit@plt+0x3ee14c> │ │ │ │ ldr r7, [pc, #16] @ 6f378 <__cxa_atexit@plt+0x62f94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ strbteq sp, [pc], #-2636 @ 6f37c <__cxa_atexit@plt+0x62f98> │ │ │ │ strbteq sp, [pc], #-2592 @ 6f380 <__cxa_atexit@plt+0x62f9c> │ │ │ │ @@ -103685,15 +103685,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ bne 71808 <__cxa_atexit@plt+0x65424> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ + b 3fa530 <__cxa_atexit@plt+0x3ee14c> │ │ │ │ ldr r7, [pc, #24] @ 71828 <__cxa_atexit@plt+0x65444> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @@ -103720,15 +103720,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bne 71894 <__cxa_atexit@plt+0x654b0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ + b 3fa530 <__cxa_atexit@plt+0x3ee14c> │ │ │ │ ldr r7, [pc, #20] @ 718b0 <__cxa_atexit@plt+0x654cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strbteq fp, [pc], #-1304 @ 718b4 <__cxa_atexit@plt+0x654d0> │ │ │ │ @@ -103745,15 +103745,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ bne 718f8 <__cxa_atexit@plt+0x65514> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ + b 3fa530 <__cxa_atexit@plt+0x3ee14c> │ │ │ │ ldr r7, [pc, #16] @ 71910 <__cxa_atexit@plt+0x6552c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ strbteq fp, [pc], #-1196 @ 71914 <__cxa_atexit@plt+0x65530> │ │ │ │ strbteq fp, [pc], #-1160 @ 71918 <__cxa_atexit@plt+0x65534> │ │ │ │ @@ -104111,15 +104111,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 71ec0 <__cxa_atexit@plt+0x65adc> │ │ │ │ ldr r3, [pc, #40] @ 71ec4 <__cxa_atexit@plt+0x65ae0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ + b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r0, [r9], #-748 @ 0xfffffd14 │ │ │ │ strbteq sl, [pc], #-2940 @ 71ecc <__cxa_atexit@plt+0x65ae8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -104129,30 +104129,30 @@ │ │ │ │ bhi 71ef8 <__cxa_atexit@plt+0x65b14> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 71f00 <__cxa_atexit@plt+0x65b1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sl, [pc], #-2868 @ 71f08 <__cxa_atexit@plt+0x65b24> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 71f34 <__cxa_atexit@plt+0x65b50> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 71f3c <__cxa_atexit@plt+0x65b58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sl, [pc], #-2808 @ 71f44 <__cxa_atexit@plt+0x65b60> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r0, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -104442,30 +104442,30 @@ │ │ │ │ ldr r3, [pc, #32] @ 723e4 <__cxa_atexit@plt+0x66000> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 723e8 <__cxa_atexit@plt+0x66004> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strbteq sl, [pc], #-1612 @ 723f0 <__cxa_atexit@plt+0x6600c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 72418 <__cxa_atexit@plt+0x66034> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 7241c <__cxa_atexit@plt+0x66038> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ strteq pc, [r8], #-3456 @ 0xfffff280 │ │ │ │ strbteq sl, [pc], #-1604 @ 72424 <__cxa_atexit@plt+0x66040> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7246c <__cxa_atexit@plt+0x66088> │ │ │ │ @@ -104478,15 +104478,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 7247c <__cxa_atexit@plt+0x66098> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq pc, [r8], #-3448 @ 0xfffff288 │ │ │ │ strbteq sl, [pc], #-1492 @ 72480 <__cxa_atexit@plt+0x6609c> │ │ │ │ strbteq sl, [pc], #-1532 @ 72484 <__cxa_atexit@plt+0x660a0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -104502,15 +104502,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 724dc <__cxa_atexit@plt+0x660f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq pc, [r8], #-3292 @ 0xfffff324 │ │ │ │ strbteq sl, [pc], #-1396 @ 724e0 <__cxa_atexit@plt+0x660fc> │ │ │ │ strbteq sl, [pc], #-1436 @ 724e4 <__cxa_atexit@plt+0x66100> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -104526,15 +104526,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 7253c <__cxa_atexit@plt+0x66158> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq pc, [r8], #-3264 @ 0xfffff340 │ │ │ │ strbteq sl, [pc], #-1300 @ 72540 <__cxa_atexit@plt+0x6615c> │ │ │ │ strbteq sl, [pc], #-1340 @ 72544 <__cxa_atexit@plt+0x66160> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -104550,15 +104550,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sl, [pc], #-1208 @ 7259c <__cxa_atexit@plt+0x661b8> │ │ │ │ strbteq sl, [pc], #-1480 @ 725a0 <__cxa_atexit@plt+0x661bc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -104567,15 +104567,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 725d8 <__cxa_atexit@plt+0x661f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sl, [pc], #-1124 @ 725e0 <__cxa_atexit@plt+0x661fc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -104583,15 +104583,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 72618 <__cxa_atexit@plt+0x66234> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sl, [pc], #-1060 @ 72620 <__cxa_atexit@plt+0x6623c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ @@ -104681,29 +104681,29 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sl, [pc], #-684 @ 727a8 <__cxa_atexit@plt+0x663c4> │ │ │ │ strbteq sl, [pc], #-956 @ 727ac <__cxa_atexit@plt+0x663c8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72868 <__cxa_atexit@plt+0x66484> │ │ │ │ ldr r0, [pc, #132] @ 72874 <__cxa_atexit@plt+0x66490> │ │ │ │ @@ -104860,15 +104860,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [pc], #-4064 @ 72a74 <__cxa_atexit@plt+0x66690> │ │ │ │ strbteq sl, [pc], #-240 @ 72a78 <__cxa_atexit@plt+0x66694> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -104877,15 +104877,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 72ab0 <__cxa_atexit@plt+0x666cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [pc], #-3980 @ 72ab8 <__cxa_atexit@plt+0x666d4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -104893,15 +104893,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 72af0 <__cxa_atexit@plt+0x6670c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [pc], #-3916 @ 72af8 <__cxa_atexit@plt+0x66714> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ @@ -104984,30 +104984,30 @@ │ │ │ │ bhi 72c54 <__cxa_atexit@plt+0x66870> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 72c5c <__cxa_atexit@plt+0x66878> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [pc], #-3544 @ 72c64 <__cxa_atexit@plt+0x66880> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 72c90 <__cxa_atexit@plt+0x668ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 72c98 <__cxa_atexit@plt+0x668b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [pc], #-3484 @ 72ca0 <__cxa_atexit@plt+0x668bc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r0, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -105174,15 +105174,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [pc], #-2808 @ 72f5c <__cxa_atexit@plt+0x66b78> │ │ │ │ strbteq r9, [pc], #-3080 @ 72f60 <__cxa_atexit@plt+0x66b7c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -105191,15 +105191,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 72f98 <__cxa_atexit@plt+0x66bb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [pc], #-2724 @ 72fa0 <__cxa_atexit@plt+0x66bbc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -105207,15 +105207,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 72fd8 <__cxa_atexit@plt+0x66bf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [pc], #-2660 @ 72fe0 <__cxa_atexit@plt+0x66bfc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ @@ -105305,15 +105305,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [pc], #-2284 @ 73168 <__cxa_atexit@plt+0x66d84> │ │ │ │ strbteq r9, [pc], #-2556 @ 7316c <__cxa_atexit@plt+0x66d88> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -105328,15 +105328,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [pc], #-2192 @ 731c4 <__cxa_atexit@plt+0x66de0> │ │ │ │ strbteq r9, [pc], #-2464 @ 731c8 <__cxa_atexit@plt+0x66de4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -105345,15 +105345,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 73200 <__cxa_atexit@plt+0x66e1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [pc], #-2108 @ 73208 <__cxa_atexit@plt+0x66e24> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -105361,15 +105361,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 73240 <__cxa_atexit@plt+0x66e5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [pc], #-2044 @ 73248 <__cxa_atexit@plt+0x66e64> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ @@ -105452,15 +105452,15 @@ │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 733a4 <__cxa_atexit@plt+0x66fc0> │ │ │ │ ldr r3, [pc, #28] @ 733b4 <__cxa_atexit@plt+0x66fd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r7, [pc, #12] @ 733b8 <__cxa_atexit@plt+0x66fd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strteq lr, [r8], #-3616 @ 0xfffff1e0 │ │ │ │ strteq lr, [r8], #-3560 @ 0xfffff218 │ │ │ │ @@ -105477,15 +105477,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ + b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xffffefc0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strteq lr, [r8], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r0, r7 │ │ │ │ @@ -105495,15 +105495,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 73454 <__cxa_atexit@plt+0x67070> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ + b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strbteq r9, [pc], #-1776 @ 7345c <__cxa_atexit@plt+0x67078> │ │ │ │ strteq lr, [r8], #-3404 @ 0xfffff2b4 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -105514,33 +105514,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 7349c <__cxa_atexit@plt+0x670b8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ + b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strteq lr, [r8], #-3372 @ 0xfffff2d4 │ │ │ │ strteq lr, [r8], #-3368 @ 0xfffff2d8 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 734c4 <__cxa_atexit@plt+0x670e0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 734e4 <__cxa_atexit@plt+0x67100> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 735a4 <__cxa_atexit@plt+0x671c0> │ │ │ │ @@ -105580,27 +105580,27 @@ │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [pc, #32] @ 735dc <__cxa_atexit@plt+0x671f8> │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ - b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ + b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ @ instruction: 0xffffef14 │ │ │ │ @ instruction: 0xffffef58 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ strbteq r9, [pc], #-1476 @ 735f0 <__cxa_atexit@plt+0x6720c> │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ @@ -105627,21 +105627,21 @@ │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 73684 <__cxa_atexit@plt+0x672a0> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ + b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ strbteq r9, [pc], #-1292 @ 73688 <__cxa_atexit@plt+0x672a4> │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -105700,15 +105700,15 @@ │ │ │ │ stmda r5, {r0, r9} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r6, [pc, #248] @ 7386c <__cxa_atexit@plt+0x67488> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr fp, [sp] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r1 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ str sl, [r5, #4] │ │ │ │ cmp r0, r2 │ │ │ │ str r9, [r5, #8] │ │ │ │ bcc 737f0 <__cxa_atexit@plt+0x6740c> │ │ │ │ ldr r3, [pc, #180] @ 73858 <__cxa_atexit@plt+0x67474> │ │ │ │ @@ -105723,39 +105723,39 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r6, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r6, [pc, #140] @ 73860 <__cxa_atexit@plt+0x6747c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #72] @ 73840 <__cxa_atexit@plt+0x6745c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ + b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ ldr r7, [pc, #56] @ 73854 <__cxa_atexit@plt+0x67470> │ │ │ │ ldr fp, [sp] │ │ │ │ mov r6, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov sl, r2 │ │ │ │ - b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ + b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @@ -105786,21 +105786,21 @@ │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r0, [r5, #40] @ 0x28 │ │ │ │ str sl, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 73900 <__cxa_atexit@plt+0x6751c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ + b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ @ instruction: 0xffffec38 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ strbteq r9, [pc], #-644 @ 73904 <__cxa_atexit@plt+0x67520> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ @@ -105862,27 +105862,27 @@ │ │ │ │ stm lr, {r1, r2, ip} │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #40] @ 73a4c <__cxa_atexit@plt+0x67668> │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffebf4 │ │ │ │ @ instruction: 0xffffec94 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ @ instruction: 0xffffec38 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffed78 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @@ -105908,21 +105908,21 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r3, [pc, #40] @ 73ae4 <__cxa_atexit@plt+0x67700> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 73ae8 <__cxa_atexit@plt+0x67704> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffecc4 │ │ │ │ strbteq r9, [pc], #-124 @ 73aec <__cxa_atexit@plt+0x67708> │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ @@ -105979,35 +105979,35 @@ │ │ │ │ str ip, [r6, #16] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r6, [pc, #128] @ 73c54 <__cxa_atexit@plt+0x67870> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #92] @ 73c44 <__cxa_atexit@plt+0x67860> │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #76] @ 73c48 <__cxa_atexit@plt+0x67864> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #36] @ 73c40 <__cxa_atexit@plt+0x6785c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff3e0 │ │ │ │ @ instruction: 0xfffff43c │ │ │ │ @ instruction: 0xfffff46c │ │ │ │ @ instruction: 0xfffff3f8 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strbteq r8, [pc], #-3900 @ 73c50 <__cxa_atexit@plt+0x6786c> │ │ │ │ @@ -106117,28 +106117,28 @@ │ │ │ │ str r7, [r9, #16] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r7, [pc, #104] @ 73e64 <__cxa_atexit@plt+0x67a80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #48] @ 73e58 <__cxa_atexit@plt+0x67a74> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffeaa8 │ │ │ │ @ instruction: 0xffffea70 │ │ │ │ @ instruction: 0xffffecb4 │ │ │ │ @ instruction: 0xffffea68 │ │ │ │ @ instruction: 0xffffecf8 │ │ │ │ @ instruction: 0xffffed68 │ │ │ │ @ instruction: 0xffffed18 │ │ │ │ @@ -106183,15 +106183,15 @@ │ │ │ │ bhi 73f40 <__cxa_atexit@plt+0x67b5c> │ │ │ │ ldr r7, [pc, #112] @ 73f6c <__cxa_atexit@plt+0x67b88> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r7, r8 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ @@ -106236,15 +106236,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 73ff4 <__cxa_atexit@plt+0x67c10> │ │ │ │ ldr r7, [pc, #60] @ 74010 <__cxa_atexit@plt+0x67c2c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r8 │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7400c <__cxa_atexit@plt+0x67c28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -106269,15 +106269,15 @@ │ │ │ │ bhi 74068 <__cxa_atexit@plt+0x67c84> │ │ │ │ ldr r7, [pc, #44] @ 74080 <__cxa_atexit@plt+0x67c9c> │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r7, [pc, #20] @ 74084 <__cxa_atexit@plt+0x67ca0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffff368 │ │ │ │ @@ -106310,30 +106310,30 @@ │ │ │ │ bhi 7410c <__cxa_atexit@plt+0x67d28> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 74114 <__cxa_atexit@plt+0x67d30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r8, [pc], #-2336 @ 7411c <__cxa_atexit@plt+0x67d38> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74148 <__cxa_atexit@plt+0x67d64> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 74150 <__cxa_atexit@plt+0x67d6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r8, [pc], #-2276 @ 74158 <__cxa_atexit@plt+0x67d74> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r0, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -107563,15 +107563,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 754a0 <__cxa_atexit@plt+0x690bc> │ │ │ │ ldr r3, [pc, #28] @ 754b0 <__cxa_atexit@plt+0x690cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - b 3fa4f8 <__cxa_atexit@plt+0x3ee114> │ │ │ │ + b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ ldr r7, [pc, #12] @ 754b4 <__cxa_atexit@plt+0x690d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strteq ip, [r8], #-3448 @ 0xfffff288 │ │ │ │ strteq ip, [r8], #-2956 @ 0xfffff474 │ │ │ │ @@ -107597,21 +107597,21 @@ │ │ │ │ add r0, r3, #12 │ │ │ │ stm r0, {r1, r2, r7, r9} │ │ │ │ ldr r3, [pc, #52] @ 7554c <__cxa_atexit@plt+0x69168> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #48] @ 75550 <__cxa_atexit@plt+0x6916c> │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ ldr r3, [pc, #36] @ 75554 <__cxa_atexit@plt+0x69170> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ strbteq r7, [pc], #-2112 @ 7554c <__cxa_atexit@plt+0x69168> │ │ │ │ strbteq r7, [pc], #-2168 @ 75550 <__cxa_atexit@plt+0x6916c> │ │ │ │ strbteq r7, [pc], #-1480 @ 75554 <__cxa_atexit@plt+0x69170> │ │ │ │ strbteq r7, [pc], #-1472 @ 75558 <__cxa_atexit@plt+0x69174> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq ip, [r8], #-2796 @ 0xfffff514 │ │ │ │ @@ -107641,21 +107641,21 @@ │ │ │ │ str r0, [r3, #24] │ │ │ │ ldr r3, [pc, #56] @ 755fc <__cxa_atexit@plt+0x69218> │ │ │ │ sub sl, r6, #11 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #48] @ 75600 <__cxa_atexit@plt+0x6921c> │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ ldr r3, [pc, #36] @ 75604 <__cxa_atexit@plt+0x69220> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strbteq r7, [pc], #-2028 @ 755fc <__cxa_atexit@plt+0x69218> │ │ │ │ strbteq r7, [pc], #-1956 @ 75600 <__cxa_atexit@plt+0x6921c> │ │ │ │ strbteq r7, [pc], #-1304 @ 75604 <__cxa_atexit@plt+0x69220> │ │ │ │ strbteq r7, [pc], #-1296 @ 75608 <__cxa_atexit@plt+0x69224> │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -107701,15 +107701,15 @@ │ │ │ │ bhi 756e8 <__cxa_atexit@plt+0x69304> │ │ │ │ ldr r5, [pc, #84] @ 75708 <__cxa_atexit@plt+0x69324> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa4f8 <__cxa_atexit@plt+0x3ee114> │ │ │ │ + b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 75704 <__cxa_atexit@plt+0x69320> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -107729,15 +107729,15 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 75738 <__cxa_atexit@plt+0x69354> │ │ │ │ ldr r3, [pc, #32] @ 75750 <__cxa_atexit@plt+0x6936c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4f8 <__cxa_atexit@plt+0x3ee114> │ │ │ │ + b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ 75754 <__cxa_atexit@plt+0x69370> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @@ -107770,15 +107770,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 757fc <__cxa_atexit@plt+0x69418> │ │ │ │ ldr r5, [pc, #80] @ 7581c <__cxa_atexit@plt+0x69438> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fa4f8 <__cxa_atexit@plt+0x3ee114> │ │ │ │ + b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 75818 <__cxa_atexit@plt+0x69434> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -107798,15 +107798,15 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7584c <__cxa_atexit@plt+0x69468> │ │ │ │ ldr r3, [pc, #32] @ 75864 <__cxa_atexit@plt+0x69480> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4f8 <__cxa_atexit@plt+0x3ee114> │ │ │ │ + b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ 75868 <__cxa_atexit@plt+0x69484> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @@ -107826,15 +107826,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 758d0 <__cxa_atexit@plt+0x694ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa530 <__cxa_atexit@plt+0x3ee14c> │ │ │ │ + b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r7, [pc], #-380 @ 758d4 <__cxa_atexit@plt+0x694f0> │ │ │ │ strbteq r7, [pc], #-744 @ 758d8 <__cxa_atexit@plt+0x694f4> │ │ │ │ strteq ip, [r8], #-2440 @ 0xfffff678 │ │ │ │ @@ -107854,15 +107854,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 75944 <__cxa_atexit@plt+0x69560> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ + b 3fa558 <__cxa_atexit@plt+0x3ee174> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r8], #-2376 @ 0xfffff6b8 │ │ │ │ strbteq r7, [pc], #-268 @ 75948 <__cxa_atexit@plt+0x69564> │ │ │ │ strbteq r7, [pc], #-1144 @ 7594c <__cxa_atexit@plt+0x69568> │ │ │ │ @@ -107880,15 +107880,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 759a4 <__cxa_atexit@plt+0x695c0> │ │ │ │ ldr r3, [pc, #40] @ 759a8 <__cxa_atexit@plt+0x695c4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ + b 3fa560 <__cxa_atexit@plt+0x3ee17c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r8], #-2292 @ 0xfffff70c │ │ │ │ strbteq r7, [pc], #-152 @ 759b0 <__cxa_atexit@plt+0x695cc> │ │ │ │ strteq ip, [r8], #-2272 @ 0xfffff720 │ │ │ │ @@ -107906,15 +107906,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #28] @ 75a0c <__cxa_atexit@plt+0x69628> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ + b 3fa568 <__cxa_atexit@plt+0x3ee184> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r8], #-2220 @ 0xfffff754 │ │ │ │ strbteq r7, [pc], #-64 @ 75a10 <__cxa_atexit@plt+0x6962c> │ │ │ │ strbteq r7, [pc], #-936 @ 75a14 <__cxa_atexit@plt+0x69630> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -107928,15 +107928,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r7, #734003200 @ 0x2bc00000 │ │ │ │ + mvnseq r6, #244736 @ 0x3bc00 │ │ │ │ strbteq r6, [pc], #-4072 @ 75a5c <__cxa_atexit@plt+0x69678> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -107973,15 +107973,15 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - mvnseq r7, #20971520 @ 0x1400000 │ │ │ │ + mvnseq r6, #70656 @ 0x11400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 75b70 <__cxa_atexit@plt+0x6978c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -108007,15 +108007,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvnseq r7, #-1560281088 @ 0xa3000000 │ │ │ │ + mvnseq r6, #929792 @ 0xe3000 │ │ │ │ strbteq r6, [pc], #-3804 @ 75b98 <__cxa_atexit@plt+0x697b4> │ │ │ │ strbteq r6, [pc], #-3836 @ 75b9c <__cxa_atexit@plt+0x697b8> │ │ │ │ strbteq r6, [pc], #-3780 @ 75ba0 <__cxa_atexit@plt+0x697bc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -108064,15 +108064,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ strbteq r6, [pc], #-3580 @ 75c74 <__cxa_atexit@plt+0x69890> │ │ │ │ - mvnseq r7, #-1811939326 @ 0x94000002 │ │ │ │ + mvnseq r6, #3751936 @ 0x394000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -108303,15 +108303,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r7, #8] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ ldr r5, [pc, #32] @ 76044 <__cxa_atexit@plt+0x69c60> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ + b 3fa568 <__cxa_atexit@plt+0x3ee184> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r8], #-636 @ 0xfffffd84 │ │ │ │ strteq ip, [r8], #-696 @ 0xfffffd48 │ │ │ │ strbteq r6, [pc], #-2624 @ 76048 <__cxa_atexit@plt+0x69c64> │ │ │ │ strbteq r6, [pc], #-3444 @ 7604c <__cxa_atexit@plt+0x69c68> │ │ │ │ strteq ip, [r8], #-644 @ 0xfffffd7c │ │ │ │ @@ -108334,29 +108334,29 @@ │ │ │ │ ldr r7, [pc, #24] @ 760ac <__cxa_atexit@plt+0x69cc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - mvnseq r6, #404 @ 0x194 │ │ │ │ + mvnseq r6, #692060160 @ 0x29400000 │ │ │ │ strteq ip, [r8], #-592 @ 0xfffffdb0 │ │ │ │ strteq ip, [r8], #-592 @ 0xfffffdb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 760e4 <__cxa_atexit@plt+0x69d00> │ │ │ │ ldr r2, [pc, #28] @ 760ec <__cxa_atexit@plt+0x69d08> │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 444468 <__cxa_atexit@plt+0x438084> │ │ │ │ + b 3fa570 <__cxa_atexit@plt+0x3ee18c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r6, [pc], #-2380 @ 760f4 <__cxa_atexit@plt+0x69d10> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ @@ -108380,15 +108380,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq r6, #2272 @ 0x8e0 │ │ │ │ + mvnseq r6, #-838860800 @ 0xce000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 761ac <__cxa_atexit@plt+0x69dc8> │ │ │ │ @@ -108438,15 +108438,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ strbteq r6, [pc], #-2084 @ 7624c <__cxa_atexit@plt+0x69e68> │ │ │ │ - mvnseq r6, #11392 @ 0x2c80 │ │ │ │ + mvnseq r6, #-939524093 @ 0xc8000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -108483,15 +108483,15 @@ │ │ │ │ bhi 76300 <__cxa_atexit@plt+0x69f1c> │ │ │ │ ldr r2, [pc, #28] @ 76308 <__cxa_atexit@plt+0x69f24> │ │ │ │ mov r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 444468 <__cxa_atexit@plt+0x438084> │ │ │ │ + b 3fa570 <__cxa_atexit@plt+0x3ee18c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r6, [pc], #-1840 @ 76310 <__cxa_atexit@plt+0x69f2c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ @@ -108515,15 +108515,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq r6, #25344 @ 0x6300 │ │ │ │ + mvnseq r6, #805306378 @ 0x3000000a │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 763c8 <__cxa_atexit@plt+0x69fe4> │ │ │ │ @@ -108573,15 +108573,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ strbteq r6, [pc], #-1544 @ 76468 <__cxa_atexit@plt+0x6a084> │ │ │ │ - mvnseq r6, #138240 @ 0x21c00 │ │ │ │ + mvnseq r6, #-1073741775 @ 0xc0000031 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -108836,15 +108836,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #32] @ 76890 <__cxa_atexit@plt+0x6a4ac> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 444468 <__cxa_atexit@plt+0x438084> │ │ │ │ + b 3fa570 <__cxa_atexit@plt+0x3ee18c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r6, [pc], #-496 @ 76894 <__cxa_atexit@plt+0x6a4b0> │ │ │ │ strbteq r6, [pc], #-480 @ 76898 <__cxa_atexit@plt+0x6a4b4> │ │ │ │ strteq fp, [r8], #-2668 @ 0xfffff594 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -108856,15 +108856,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #32] @ 768e0 <__cxa_atexit@plt+0x6a4fc> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 444468 <__cxa_atexit@plt+0x438084> │ │ │ │ + b 3fa570 <__cxa_atexit@plt+0x3ee18c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r6, [pc], #-416 @ 768e4 <__cxa_atexit@plt+0x6a500> │ │ │ │ strbteq r6, [pc], #-400 @ 768e8 <__cxa_atexit@plt+0x6a504> │ │ │ │ strteq fp, [r8], #-2584 @ 0xfffff5e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -108915,17 +108915,17 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - mvnseq r6, #85983232 @ 0x5200000 │ │ │ │ + mvnseq r5, #37376 @ 0x9200 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - mvnseq r6, #124780544 @ 0x7700000 │ │ │ │ + mvnseq r5, #46848 @ 0xb700 │ │ │ │ strteq fp, [r8], #-2440 @ 0xfffff678 │ │ │ │ strteq fp, [r8], #-2356 @ 0xfffff6cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -108951,17 +108951,17 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ str r2, [r9, #8] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - mvnseq r6, #662700032 @ 0x27800000 │ │ │ │ + mvnseq r5, #227328 @ 0x37800 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - mvnseq r6, #734003200 @ 0x2bc00000 │ │ │ │ + mvnseq r5, #244736 @ 0x3bc00 │ │ │ │ strteq fp, [r8], #-2224 @ 0xfffff750 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ @@ -109017,15 +109017,15 @@ │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 76b58 <__cxa_atexit@plt+0x6a774> │ │ │ │ ldr r3, [pc, #24] @ 76b68 <__cxa_atexit@plt+0x6a784> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa4f8 <__cxa_atexit@plt+0x3ee114> │ │ │ │ + b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ ldr r7, [pc, #12] @ 76b6c <__cxa_atexit@plt+0x6a788> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq fp, [r8], #-2028 @ 0xfffff814 │ │ │ │ strteq fp, [r8], #-1236 @ 0xfffffb2c │ │ │ │ @@ -109051,21 +109051,21 @@ │ │ │ │ add r0, r3, #12 │ │ │ │ stm r0, {r1, r2, r7, r9} │ │ │ │ ldr r3, [pc, #52] @ 76c04 <__cxa_atexit@plt+0x6a820> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #48] @ 76c08 <__cxa_atexit@plt+0x6a824> │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ ldr r3, [pc, #36] @ 76c0c <__cxa_atexit@plt+0x6a828> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ strbteq r6, [pc], #-392 @ 76c04 <__cxa_atexit@plt+0x6a820> │ │ │ │ strbteq r6, [pc], #-448 @ 76c08 <__cxa_atexit@plt+0x6a824> │ │ │ │ strbteq r5, [pc], #-3856 @ 76c0c <__cxa_atexit@plt+0x6a828> │ │ │ │ strbteq r5, [pc], #-3848 @ 76c10 <__cxa_atexit@plt+0x6a82c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq fp, [r8], #-1076 @ 0xfffffbcc │ │ │ │ @@ -109095,33 +109095,33 @@ │ │ │ │ str r0, [r3, #24] │ │ │ │ ldr r3, [pc, #56] @ 76cb4 <__cxa_atexit@plt+0x6a8d0> │ │ │ │ sub sl, r6, #11 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #48] @ 76cb8 <__cxa_atexit@plt+0x6a8d4> │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ ldr r3, [pc, #36] @ 76cbc <__cxa_atexit@plt+0x6a8d8> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strbteq r6, [pc], #-308 @ 76cb4 <__cxa_atexit@plt+0x6a8d0> │ │ │ │ strbteq r6, [pc], #-236 @ 76cb8 <__cxa_atexit@plt+0x6a8d4> │ │ │ │ strbteq r5, [pc], #-3680 @ 76cbc <__cxa_atexit@plt+0x6a8d8> │ │ │ │ strbteq r5, [pc], #-3672 @ 76cc0 <__cxa_atexit@plt+0x6a8dc> │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ strteq fp, [r8], #-1644 @ 0xfffff994 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 76d44 <__cxa_atexit@plt+0x6a960> │ │ │ │ @@ -109136,15 +109136,15 @@ │ │ │ │ bhi 76d54 <__cxa_atexit@plt+0x6a970> │ │ │ │ ldr r5, [pc, #84] @ 76d74 <__cxa_atexit@plt+0x6a990> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa4f8 <__cxa_atexit@plt+0x3ee114> │ │ │ │ + b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 76d70 <__cxa_atexit@plt+0x6a98c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -109164,15 +109164,15 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 76da4 <__cxa_atexit@plt+0x6a9c0> │ │ │ │ ldr r3, [pc, #28] @ 76db8 <__cxa_atexit@plt+0x6a9d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4f8 <__cxa_atexit@plt+0x3ee114> │ │ │ │ + b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ ldr r7, [pc, #16] @ 76dbc <__cxa_atexit@plt+0x6a9d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ strteq fp, [r8], #-1436 @ 0xfffffa64 │ │ │ │ @@ -109190,20 +109190,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 76e1c <__cxa_atexit@plt+0x6aa38> │ │ │ │ ldr r3, [pc, #40] @ 76e20 <__cxa_atexit@plt+0x6aa3c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r6, #-2147483611 @ 0x80000025 │ │ │ │ + mvnseq r5, #56098816 @ 0x3580000 │ │ │ │ strbteq r5, [pc], #-3104 @ 76e28 <__cxa_atexit@plt+0x6aa44> │ │ │ │ strteq fp, [r8], #-1360 @ 0xfffffab0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -109317,32 +109317,32 @@ │ │ │ │ ldr r0, [pc, #48] @ 77020 <__cxa_atexit@plt+0x6ac3c> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa558 <__cxa_atexit@plt+0x3ee174> │ │ │ │ + b 3fa580 <__cxa_atexit@plt+0x3ee19c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa558 <__cxa_atexit@plt+0x3ee174> │ │ │ │ + b 3fa580 <__cxa_atexit@plt+0x3ee19c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strteq fp, [r8], #-908 @ 0xfffffc74 │ │ │ │ strteq fp, [r8], #-904 @ 0xfffffc78 │ │ │ │ strteq fp, [r8], #-852 @ 0xfffffcac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7704c <__cxa_atexit@plt+0x6ac68> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa558 <__cxa_atexit@plt+0x3ee174> │ │ │ │ + b 3fa580 <__cxa_atexit@plt+0x3ee19c> │ │ │ │ ldr r7, [pc, #16] @ 77064 <__cxa_atexit@plt+0x6ac80> │ │ │ │ ldr r0, [pc, #16] @ 77068 <__cxa_atexit@plt+0x6ac84> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strteq fp, [r8], #-804 @ 0xfffffcdc │ │ │ │ @@ -109358,15 +109358,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa558 <__cxa_atexit@plt+0x3ee174> │ │ │ │ + b 3fa580 <__cxa_atexit@plt+0x3ee19c> │ │ │ │ strteq fp, [r8], #-748 @ 0xfffffd14 │ │ │ │ strteq fp, [r8], #-744 @ 0xfffffd18 │ │ │ │ strteq fp, [r8], #-720 @ 0xfffffd30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -109432,15 +109432,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 771e8 <__cxa_atexit@plt+0x6ae04> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa560 <__cxa_atexit@plt+0x3ee17c> │ │ │ │ + b 3fa588 <__cxa_atexit@plt+0x3ee1a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r5, [pc], #-2148 @ 771ec <__cxa_atexit@plt+0x6ae08> │ │ │ │ strbteq r5, [pc], #-2548 @ 771f0 <__cxa_atexit@plt+0x6ae0c> │ │ │ │ strteq fp, [r8], #-456 @ 0xfffffe38 │ │ │ │ @@ -109460,15 +109460,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 7725c <__cxa_atexit@plt+0x6ae78> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa568 <__cxa_atexit@plt+0x3ee184> │ │ │ │ + b 3fa590 <__cxa_atexit@plt+0x3ee1ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq fp, [r8], #-408 @ 0xfffffe68 │ │ │ │ strbteq r5, [pc], #-2036 @ 77260 <__cxa_atexit@plt+0x6ae7c> │ │ │ │ strbteq r5, [pc], #-2916 @ 77264 <__cxa_atexit@plt+0x6ae80> │ │ │ │ @@ -109486,15 +109486,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 772bc <__cxa_atexit@plt+0x6aed8> │ │ │ │ ldr r3, [pc, #40] @ 772c0 <__cxa_atexit@plt+0x6aedc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa570 <__cxa_atexit@plt+0x3ee18c> │ │ │ │ + b 3fa598 <__cxa_atexit@plt+0x3ee1b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq fp, [r8], #-308 @ 0xfffffecc │ │ │ │ strbteq r5, [pc], #-1920 @ 772c8 <__cxa_atexit@plt+0x6aee4> │ │ │ │ strteq fp, [r8], #-272 @ 0xfffffef0 │ │ │ │ @@ -109514,44 +109514,44 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 77334 <__cxa_atexit@plt+0x6af50> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ + b 3fa5a0 <__cxa_atexit@plt+0x3ee1bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq fp, [r8], #-224 @ 0xffffff20 │ │ │ │ strbteq r5, [pc], #-1820 @ 77338 <__cxa_atexit@plt+0x6af54> │ │ │ │ strbteq r5, [pc], #-2700 @ 7733c <__cxa_atexit@plt+0x6af58> │ │ │ │ strteq fp, [r8], #-168 @ 0xffffff58 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #4] @ 77354 <__cxa_atexit@plt+0x6af70> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ strteq fp, [r8], #-156 @ 0xffffff64 │ │ │ │ strteq fp, [r8], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 77390 <__cxa_atexit@plt+0x6afac> │ │ │ │ ldr r5, [pc, #36] @ 773a0 <__cxa_atexit@plt+0x6afbc> │ │ │ │ ldr r7, [pc, #36] @ 773a4 <__cxa_atexit@plt+0x6afc0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #16] @ 773a8 <__cxa_atexit@plt+0x6afc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strteq fp, [r8], #-100 @ 0xffffff9c │ │ │ │ strteq fp, [r8], #-104 @ 0xffffff98 │ │ │ │ @@ -109623,15 +109623,15 @@ │ │ │ │ vcmp.f64 d0, d1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bne 774d0 <__cxa_atexit@plt+0x6b0ec> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str sl, [r5, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, sl │ │ │ │ - b 3fa580 <__cxa_atexit@plt+0x3ee19c> │ │ │ │ + b 3fa5a8 <__cxa_atexit@plt+0x3ee1c4> │ │ │ │ ldr r7, [pc, #92] @ 77534 <__cxa_atexit@plt+0x6b150> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -109696,15 +109696,15 @@ │ │ │ │ vldr d1, [r3] │ │ │ │ vcmp.f64 d0, d1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bne 775f4 <__cxa_atexit@plt+0x6b210> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa580 <__cxa_atexit@plt+0x3ee19c> │ │ │ │ + b 3fa5a8 <__cxa_atexit@plt+0x3ee1c4> │ │ │ │ ldr r7, [pc, #28] @ 77618 <__cxa_atexit@plt+0x6b234> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -109726,15 +109726,15 @@ │ │ │ │ vldr d1, [r3] │ │ │ │ vcmp.f64 d0, d1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bne 77674 <__cxa_atexit@plt+0x6b290> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa580 <__cxa_atexit@plt+0x3ee19c> │ │ │ │ + b 3fa5a8 <__cxa_atexit@plt+0x3ee1c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7768c <__cxa_atexit@plt+0x6b2a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @@ -109747,15 +109747,15 @@ │ │ │ │ vldr d1, [r3] │ │ │ │ vcmp.f64 d0, d1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bne 776c0 <__cxa_atexit@plt+0x6b2dc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa580 <__cxa_atexit@plt+0x3ee19c> │ │ │ │ + b 3fa5a8 <__cxa_atexit@plt+0x3ee1c4> │ │ │ │ ldr r7, [pc, #12] @ 776d4 <__cxa_atexit@plt+0x6b2f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbteq r5, [pc], #-916 @ 776dc <__cxa_atexit@plt+0x6b2f8> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -109775,15 +109775,15 @@ │ │ │ │ vcmp.f64 d0, d1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bne 7773c <__cxa_atexit@plt+0x6b358> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r8, [r5, #-4] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa580 <__cxa_atexit@plt+0x3ee19c> │ │ │ │ + b 3fa5a8 <__cxa_atexit@plt+0x3ee1c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 77754 <__cxa_atexit@plt+0x6b370> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -109798,15 +109798,15 @@ │ │ │ │ vcmp.f64 d0, d1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bne 7778c <__cxa_atexit@plt+0x6b3a8> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r8, [r5, #8] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fa580 <__cxa_atexit@plt+0x3ee19c> │ │ │ │ + b 3fa5a8 <__cxa_atexit@plt+0x3ee1c4> │ │ │ │ ldr r7, [pc, #12] @ 777a0 <__cxa_atexit@plt+0x6b3bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbteq r5, [pc], #-712 @ 777a8 <__cxa_atexit@plt+0x6b3c4> │ │ │ │ strteq sl, [r8], #-3180 @ 0xfffff394 │ │ │ │ @@ -110397,15 +110397,15 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 780f8 <__cxa_atexit@plt+0x6bd14> │ │ │ │ cmp r1, r2 │ │ │ │ bne 78104 <__cxa_atexit@plt+0x6bd20> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa580 <__cxa_atexit@plt+0x3ee19c> │ │ │ │ + b 3fa5a8 <__cxa_atexit@plt+0x3ee1c4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -110430,15 +110430,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 7816c <__cxa_atexit@plt+0x6bd88> │ │ │ │ cmp r3, r2 │ │ │ │ bne 78174 <__cxa_atexit@plt+0x6bd90> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa580 <__cxa_atexit@plt+0x3ee19c> │ │ │ │ + b 3fa5a8 <__cxa_atexit@plt+0x3ee1c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7818c <__cxa_atexit@plt+0x6bda8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @@ -110450,15 +110450,15 @@ │ │ │ │ and r2, r7, #3 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ bne 781bc <__cxa_atexit@plt+0x6bdd8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa580 <__cxa_atexit@plt+0x3ee19c> │ │ │ │ + b 3fa5a8 <__cxa_atexit@plt+0x3ee1c4> │ │ │ │ ldr r7, [pc, #12] @ 781d0 <__cxa_atexit@plt+0x6bdec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbteq r4, [pc], #-2200 @ 781d8 <__cxa_atexit@plt+0x6bdf4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -110482,15 +110482,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r2, r5, #1 │ │ │ │ ldr r5, [pc, #44] @ 78258 <__cxa_atexit@plt+0x6be74> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa588 <__cxa_atexit@plt+0x3ee1a4> │ │ │ │ + b 3fa5b0 <__cxa_atexit@plt+0x3ee1cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sl, [r8], #-624 @ 0xfffffd90 │ │ │ │ strbteq r4, [pc], #-2060 @ 78258 <__cxa_atexit@plt+0x6be74> │ │ │ │ strbteq r4, [pc], #-2460 @ 7825c <__cxa_atexit@plt+0x6be78> │ │ │ │ @@ -110509,15 +110509,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 782b8 <__cxa_atexit@plt+0x6bed4> │ │ │ │ ldr r3, [pc, #40] @ 782bc <__cxa_atexit@plt+0x6bed8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa570 <__cxa_atexit@plt+0x3ee18c> │ │ │ │ + b 3fa598 <__cxa_atexit@plt+0x3ee1b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sl, [r8], #-500 @ 0xfffffe0c │ │ │ │ strbteq r4, [pc], #-1924 @ 782c4 <__cxa_atexit@plt+0x6bee0> │ │ │ │ strteq sl, [r8], #-216 @ 0xffffff28 │ │ │ │ @@ -110538,15 +110538,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r2, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa568 <__cxa_atexit@plt+0x3ee184> │ │ │ │ + b 3fa590 <__cxa_atexit@plt+0x3ee1ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sl, [r8], #-164 @ 0xffffff5c │ │ │ │ strteq sl, [r8], #-376 @ 0xfffffe88 │ │ │ │ strbteq r4, [pc], #-1812 @ 7833c <__cxa_atexit@plt+0x6bf58> │ │ │ │ @@ -110564,20 +110564,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 78394 <__cxa_atexit@plt+0x6bfb0> │ │ │ │ ldr r3, [pc, #40] @ 78398 <__cxa_atexit@plt+0x6bfb4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r4, #246784 @ 0x3c400 │ │ │ │ + mvnseq r4, #268435459 @ 0x10000003 │ │ │ │ strbteq r4, [pc], #-1704 @ 783a0 <__cxa_atexit@plt+0x6bfbc> │ │ │ │ strteq sl, [r8], #-344 @ 0xfffffea8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -111024,15 +111024,15 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bne 78ab4 <__cxa_atexit@plt+0x6c6d0> │ │ │ │ ldr r8, [pc, #56] @ 78adc <__cxa_atexit@plt+0x6c6f8> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r7, [pc, #28] @ 78ad8 <__cxa_atexit@plt+0x6c6f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -111058,15 +111058,15 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bne 78b44 <__cxa_atexit@plt+0x6c760> │ │ │ │ ldr r8, [pc, #48] @ 78b5c <__cxa_atexit@plt+0x6c778> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 78b60 <__cxa_atexit@plt+0x6c77c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @@ -111083,15 +111083,15 @@ │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bne 78ba0 <__cxa_atexit@plt+0x6c7bc> │ │ │ │ ldr r8, [pc, #40] @ 78bb8 <__cxa_atexit@plt+0x6c7d4> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r7, [pc, #12] @ 78bb4 <__cxa_atexit@plt+0x6c7d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbteq r3, [pc], #-3764 @ 78bbc <__cxa_atexit@plt+0x6c7d8> │ │ │ │ strteq r9, [r8], #-2320 @ 0xfffff6f0 │ │ │ │ @@ -111422,17 +111422,17 @@ │ │ │ │ mov r9, sl │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r7, [pc, #24] @ 790f4 <__cxa_atexit@plt+0x6cd10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq r3, #3232 @ 0xca0 │ │ │ │ - mvnseq r3, #2416 @ 0x970 │ │ │ │ - mvnseq r3, #132, 28 @ 0x840 │ │ │ │ + mvnseq r3, #41943040 @ 0x2800000 │ │ │ │ + mvnseq r3, #-687865856 @ 0xd7000000 │ │ │ │ + mvnseq r3, #196, 8 @ 0xc4000000 │ │ │ │ strteq r9, [r8], #-1256 @ 0xfffffb18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 79128 <__cxa_atexit@plt+0x6cd44> │ │ │ │ @@ -111446,17 +111446,17 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r8, [pc, #8] @ 79148 <__cxa_atexit@plt+0x6cd64> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvnseq r3, #352 @ 0x160 │ │ │ │ - mvnseq r3, #496 @ 0x1f0 │ │ │ │ - mvnseq r3, #40, 28 @ 0x280 │ │ │ │ + mvnseq r3, #1442840576 @ 0x56000000 │ │ │ │ + mvnseq r3, #1593835520 @ 0x5f000000 │ │ │ │ + mvnseq r3, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 791d0 <__cxa_atexit@plt+0x6cdec> │ │ │ │ ldr r2, [pc, #108] @ 791e0 <__cxa_atexit@plt+0x6cdfc> │ │ │ │ @@ -111485,17 +111485,17 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r7, [pc, #24] @ 791f0 <__cxa_atexit@plt+0x6ce0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq r3, #13184 @ 0x3380 │ │ │ │ - mvnseq r3, #9920 @ 0x26c0 │ │ │ │ - mvnseq r3, #136, 26 @ 0x2200 │ │ │ │ + mvnseq r3, #234881024 @ 0xe000000 │ │ │ │ + mvnseq r3, #1811939331 @ 0x6c000003 │ │ │ │ + mvnseq r3, #200, 6 @ 0x20000003 │ │ │ │ strteq r9, [r8], #-1008 @ 0xfffffc10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 79224 <__cxa_atexit@plt+0x6ce40> │ │ │ │ @@ -111509,17 +111509,17 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r8, [pc, #8] @ 79244 <__cxa_atexit@plt+0x6ce60> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvnseq r3, #1664 @ 0x680 │ │ │ │ - mvnseq r3, #2240 @ 0x8c0 │ │ │ │ - mvnseq r3, #44, 26 @ 0xb00 │ │ │ │ + mvnseq r3, #1744830465 @ 0x68000001 │ │ │ │ + mvnseq r3, #-1946157055 @ 0x8c000001 │ │ │ │ + mvnseq r3, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 79274 <__cxa_atexit@plt+0x6ce90> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -111618,15 +111618,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 7940c <__cxa_atexit@plt+0x6d028> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 79410 <__cxa_atexit@plt+0x6d02c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 3fa590 <__cxa_atexit@plt+0x3ee1ac> │ │ │ │ + b 3fa5b8 <__cxa_atexit@plt+0x3ee1d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strbteq r3, [pc], #-1608 @ 79410 <__cxa_atexit@plt+0x6d02c> │ │ │ │ strbteq r3, [pc], #-2492 @ 79414 <__cxa_atexit@plt+0x6d030> │ │ │ │ strbteq r3, [pc], #-1616 @ 79418 <__cxa_atexit@plt+0x6d034> │ │ │ │ strteq r9, [r8], #-460 @ 0xfffffe34 │ │ │ │ @@ -111642,15 +111642,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 7946c <__cxa_atexit@plt+0x6d088> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 79470 <__cxa_atexit@plt+0x6d08c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 3fa590 <__cxa_atexit@plt+0x3ee1ac> │ │ │ │ + b 3fa5b8 <__cxa_atexit@plt+0x3ee1d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strbteq r3, [pc], #-1512 @ 79470 <__cxa_atexit@plt+0x6d08c> │ │ │ │ strbteq r3, [pc], #-2396 @ 79474 <__cxa_atexit@plt+0x6d090> │ │ │ │ strbteq r3, [pc], #-1520 @ 79478 <__cxa_atexit@plt+0x6d094> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -111665,15 +111665,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #76800 @ 0x12c00 │ │ │ │ + mvnseq r3, #-1073741790 @ 0xc0000022 │ │ │ │ strbteq r3, [pc], #-1412 @ 794c0 <__cxa_atexit@plt+0x6d0dc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -111720,15 +111720,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ strbteq r3, [pc], #-1244 @ 79594 <__cxa_atexit@plt+0x6d1b0> │ │ │ │ - mvnseq r3, #2588672 @ 0x278000 │ │ │ │ + mvnseq r2, #888 @ 0x378 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 795d4 <__cxa_atexit@plt+0x6d1f0> │ │ │ │ @@ -111777,15 +111777,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ strbteq r3, [pc], #-1024 @ 79678 <__cxa_atexit@plt+0x6d294> │ │ │ │ - mvnseq r3, #13828096 @ 0xd30000 │ │ │ │ + mvnseq r2, #19, 30 @ 0x4c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 796c0 <__cxa_atexit@plt+0x6d2dc> │ │ │ │ @@ -111828,15 +111828,15 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - mvnseq r3, #20, 16 @ 0x140000 │ │ │ │ + mvnseq r2, #84, 28 @ 0x540 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -111886,15 +111886,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strbteq r3, [pc], #-664 @ 79820 <__cxa_atexit@plt+0x6d43c> │ │ │ │ strbteq r3, [pc], #-696 @ 79824 <__cxa_atexit@plt+0x6d440> │ │ │ │ strbteq r3, [pc], #-636 @ 79828 <__cxa_atexit@plt+0x6d444> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - mvnseq r3, #88, 14 @ 0x1600000 │ │ │ │ + mvnseq r2, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -112394,15 +112394,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 7a02c <__cxa_atexit@plt+0x6dc48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 7a030 <__cxa_atexit@plt+0x6dc4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #129 @ 0x81 │ │ │ │ - b 3fa590 <__cxa_atexit@plt+0x3ee1ac> │ │ │ │ + b 3fa5b8 <__cxa_atexit@plt+0x3ee1d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strbteq r2, [pc], #-2600 @ 7a030 <__cxa_atexit@plt+0x6dc4c> │ │ │ │ strbteq r2, [pc], #-3484 @ 7a034 <__cxa_atexit@plt+0x6dc50> │ │ │ │ strbteq r2, [pc], #-2608 @ 7a038 <__cxa_atexit@plt+0x6dc54> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -112417,15 +112417,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #556 @ 0x22c │ │ │ │ + mvnseq r2, #851443712 @ 0x32c00000 │ │ │ │ strbteq r2, [pc], #-2500 @ 7a080 <__cxa_atexit@plt+0x6dc9c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -112455,15 +112455,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #3888 @ 0xf30 │ │ │ │ + mvnseq r2, #213909504 @ 0xcc00000 │ │ │ │ strbteq r2, [pc], #-2348 @ 7a118 <__cxa_atexit@plt+0x6dd34> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -112493,15 +112493,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #1456 @ 0x5b0 │ │ │ │ + mvnseq r2, #-1694498816 @ 0x9b000000 │ │ │ │ strbteq r2, [pc], #-2196 @ 7a1b0 <__cxa_atexit@plt+0x6ddcc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -112578,19 +112578,19 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - mvnseq r2, #436 @ 0x1b4 │ │ │ │ + mvnseq r2, #725614592 @ 0x2b400000 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - mvnseq r2, #644 @ 0x284 │ │ │ │ + mvnseq r2, #943718400 @ 0x38400000 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - mvnseq r2, #852 @ 0x354 │ │ │ │ + mvnseq r2, #22020096 @ 0x1500000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -112608,15 +112608,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - mvnseq r2, #158720 @ 0x26c00 │ │ │ │ + mvnseq r2, #-1073741770 @ 0xc0000036 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7a3dc <__cxa_atexit@plt+0x6dff8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -112642,15 +112642,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #14080 @ 0x3700 │ │ │ │ + mvnseq r2, #1879048199 @ 0x70000007 │ │ │ │ strbteq r2, [pc], #-1648 @ 7a404 <__cxa_atexit@plt+0x6e020> │ │ │ │ strbteq r2, [pc], #-1680 @ 7a408 <__cxa_atexit@plt+0x6e024> │ │ │ │ strbteq r2, [pc], #-1624 @ 7a40c <__cxa_atexit@plt+0x6e028> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -112699,15 +112699,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #84992 @ 0x14c00 │ │ │ │ + mvnseq r2, #-1073741788 @ 0xc0000024 │ │ │ │ strbteq r2, [pc], #-1420 @ 7a4e8 <__cxa_atexit@plt+0x6e104> │ │ │ │ strbteq r2, [pc], #-1452 @ 7a4ec <__cxa_atexit@plt+0x6e108> │ │ │ │ strbteq r2, [pc], #-1396 @ 7a4f0 <__cxa_atexit@plt+0x6e10c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -112756,15 +112756,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #454656 @ 0x6f000 │ │ │ │ + mvnseq r2, #175 @ 0xaf │ │ │ │ strbteq r2, [pc], #-1192 @ 7a5cc <__cxa_atexit@plt+0x6e1e8> │ │ │ │ strbteq r2, [pc], #-1224 @ 7a5d0 <__cxa_atexit@plt+0x6e1ec> │ │ │ │ strbteq r2, [pc], #-1168 @ 7a5d4 <__cxa_atexit@plt+0x6e1f0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -112843,19 +112843,19 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - mvnseq r2, #148480 @ 0x24400 │ │ │ │ + mvnseq r2, #1073741876 @ 0x40000034 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - mvnseq r2, #201728 @ 0x31400 │ │ │ │ + mvnseq r2, #1342177280 @ 0x50000000 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - mvnseq r2, #254976 @ 0x3e400 │ │ │ │ + mvnseq r2, #-1879048189 @ 0x90000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7a798 <__cxa_atexit@plt+0x6e3b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -112883,15 +112883,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ strbteq r2, [pc], #-696 @ 7a7c0 <__cxa_atexit@plt+0x6e3dc> │ │ │ │ - mvnseq r2, #23855104 @ 0x16c0000 │ │ │ │ + mvnseq r1, #9920 @ 0x26c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -113297,15 +113297,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r2, r5, #1 │ │ │ │ ldr r5, [pc, #44] @ 7ae54 <__cxa_atexit@plt+0x6ea70> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa598 <__cxa_atexit@plt+0x3ee1b4> │ │ │ │ + b 3fa5c0 <__cxa_atexit@plt+0x3ee1dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r7, [r8], #-2140 @ 0xfffff7a4 │ │ │ │ strbteq r1, [pc], #-3088 @ 7ae54 <__cxa_atexit@plt+0x6ea70> │ │ │ │ strbteq r1, [pc], #-3452 @ 7ae58 <__cxa_atexit@plt+0x6ea74> │ │ │ │ @@ -113324,15 +113324,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 7aeb4 <__cxa_atexit@plt+0x6ead0> │ │ │ │ ldr r3, [pc, #40] @ 7aeb8 <__cxa_atexit@plt+0x6ead4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ + b 3fa560 <__cxa_atexit@plt+0x3ee17c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r7, [r8], #-2040 @ 0xfffff808 │ │ │ │ strbteq r1, [pc], #-2952 @ 7aec0 <__cxa_atexit@plt+0x6eadc> │ │ │ │ strteq r7, [r8], #-2020 @ 0xfffff81c │ │ │ │ @@ -113350,15 +113350,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov sl, #11 │ │ │ │ str r0, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ + b 3fa568 <__cxa_atexit@plt+0x3ee184> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r7, [r8], #-1140 @ 0xfffffb8c │ │ │ │ strteq r7, [r8], #-1960 @ 0xfffff858 │ │ │ │ strbteq r1, [pc], #-2856 @ 7af24 <__cxa_atexit@plt+0x6eb40> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -113384,15 +113384,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq r2, #268435465 @ 0x10000009 │ │ │ │ + mvnseq r1, #13697024 @ 0xd10000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7afdc <__cxa_atexit@plt+0x6ebf8> │ │ │ │ @@ -113442,15 +113442,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ strbteq r1, [pc], #-2548 @ 7b07c <__cxa_atexit@plt+0x6ec98> │ │ │ │ - mvnseq r2, #1073741869 @ 0x4000002d │ │ │ │ + mvnseq r1, #64225280 @ 0x3d40000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -113626,15 +113626,15 @@ │ │ │ │ add r8, lr, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, #11 │ │ │ │ - b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ + b 3fa568 <__cxa_atexit@plt+0x3ee184> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r7, [r8], #-40 @ 0xffffffd8 │ │ │ │ strteq r7, [r8], #-860 @ 0xfffffca4 │ │ │ │ strbteq r1, [pc], #-1808 @ 7b374 <__cxa_atexit@plt+0x6ef90> │ │ │ │ strteq r7, [r8], #-812 @ 0xfffffcd4 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -113658,15 +113658,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 7b3dc <__cxa_atexit@plt+0x6eff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - mvnseq r1, #1360 @ 0x550 │ │ │ │ + mvnseq r1, #-1795162112 @ 0x95000000 │ │ │ │ strteq r7, [r8], #-764 @ 0xfffffd04 │ │ │ │ strteq r7, [r8], #-732 @ 0xfffffd24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 7b408 <__cxa_atexit@plt+0x6f024> │ │ │ │ mov sl, r9 │ │ │ │ @@ -113693,15 +113693,15 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [pc, #36] @ 7b47c <__cxa_atexit@plt+0x6f098> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ + b 3fa568 <__cxa_atexit@plt+0x3ee184> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r7, [r8], #-612 @ 0xfffffd9c │ │ │ │ strteq r6, [r8], #-3880 @ 0xfffff0d8 │ │ │ │ strbteq r1, [pc], #-1560 @ 7b480 <__cxa_atexit@plt+0x6f09c> │ │ │ │ strbteq r1, [pc], #-1532 @ 7b484 <__cxa_atexit@plt+0x6f0a0> │ │ │ │ strteq r7, [r8], #-540 @ 0xfffffde4 │ │ │ │ @@ -113724,15 +113724,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 7b4e4 <__cxa_atexit@plt+0x6f100> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - mvnseq r1, #4416 @ 0x1140 │ │ │ │ + mvnseq r1, #335544322 @ 0x14000002 │ │ │ │ strteq r7, [r8], #-516 @ 0xfffffdfc │ │ │ │ strteq r7, [r8], #-516 @ 0xfffffdfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 7b54c <__cxa_atexit@plt+0x6f168> │ │ │ │ @@ -113748,15 +113748,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r2, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ + b 3fa558 <__cxa_atexit@plt+0x3ee174> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r6, [r8], #-3608 @ 0xfffff1e8 │ │ │ │ strteq r7, [r8], #-312 @ 0xfffffec8 │ │ │ │ strbteq r1, [pc], #-1260 @ 7b564 <__cxa_atexit@plt+0x6f180> │ │ │ │ @@ -113776,15 +113776,15 @@ │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-12] │ │ │ │ add r9, lr, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, #0 │ │ │ │ - b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ + b 3fa568 <__cxa_atexit@plt+0x3ee184> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r6, [r8], #-3536 @ 0xfffff230 │ │ │ │ strteq r7, [r8], #-204 @ 0xffffff34 │ │ │ │ strbteq r1, [pc], #-1156 @ 7b5cc <__cxa_atexit@plt+0x6f1e8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -113798,15 +113798,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #4046848 @ 0x3dc000 │ │ │ │ + mvnseq r1, #55 @ 0x37 │ │ │ │ strbteq r1, [pc], #-1072 @ 7b614 <__cxa_atexit@plt+0x6f230> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -113843,15 +113843,15 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - mvnseq r1, #2424832 @ 0x250000 │ │ │ │ + mvnseq r0, #1616 @ 0x650 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7b728 <__cxa_atexit@plt+0x6f344> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -113877,15 +113877,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #15400960 @ 0xeb0000 │ │ │ │ + mvnseq r0, #43, 30 @ 0xac │ │ │ │ strbteq r1, [pc], #-804 @ 7b750 <__cxa_atexit@plt+0x6f36c> │ │ │ │ strbteq r1, [pc], #-836 @ 7b754 <__cxa_atexit@plt+0x6f370> │ │ │ │ strbteq r1, [pc], #-780 @ 7b758 <__cxa_atexit@plt+0x6f374> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -113934,15 +113934,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ strbteq r1, [pc], #-580 @ 7b82c <__cxa_atexit@plt+0x6f448> │ │ │ │ - mvnseq r1, #206569472 @ 0xc500000 │ │ │ │ + mvnseq r0, #320 @ 0x140 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -114176,15 +114176,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r8, r8, #1 │ │ │ │ add r9, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, #0 │ │ │ │ - b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ + b 3fa568 <__cxa_atexit@plt+0x3ee184> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r6, [r8], #-1948 @ 0xfffff864 │ │ │ │ strteq r6, [r8], #-2712 @ 0xfffff568 │ │ │ │ strteq r6, [r8], #-1784 @ 0xfffff908 │ │ │ │ strbteq r0, [pc], #-3716 @ 7bc10 <__cxa_atexit@plt+0x6f82c> │ │ │ │ strteq r6, [r8], #-2860 @ 0xfffff4d4 │ │ │ │ @@ -114207,15 +114207,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 7bc70 <__cxa_atexit@plt+0x6f88c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - mvnseq r1, #-1879048185 @ 0x90000007 │ │ │ │ + mvnseq r0, #12124160 @ 0xb90000 │ │ │ │ strteq r6, [r8], #-2808 @ 0xfffff508 │ │ │ │ strteq r6, [r8], #-2492 @ 0xfffff644 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7bd08 <__cxa_atexit@plt+0x6f924> │ │ │ │ @@ -114321,15 +114321,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq r1, #166 @ 0xa6 │ │ │ │ + mvnseq r0, #241172480 @ 0xe600000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7be80 <__cxa_atexit@plt+0x6fa9c> │ │ │ │ @@ -114379,15 +114379,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ strbteq r0, [pc], #-2896 @ 7bf20 <__cxa_atexit@plt+0x6fb3c> │ │ │ │ - mvnseq r0, #808 @ 0x328 │ │ │ │ + mvnseq r0, #10485760 @ 0xa00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -114435,15 +114435,15 @@ │ │ │ │ beq 7c000 <__cxa_atexit@plt+0x6fc1c> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r8, [pc, #40] @ 7c01c <__cxa_atexit@plt+0x6fc38> │ │ │ │ mov r9, #11 │ │ │ │ str r3, [r5] │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ + b 3fa480 <__cxa_atexit@plt+0x3ee09c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ strbteq r0, [pc], #-2640 @ 7c020 <__cxa_atexit@plt+0x6fc3c> │ │ │ │ @@ -114453,15 +114453,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r8, [pc, #12] @ 7c048 <__cxa_atexit@plt+0x6fc64> │ │ │ │ mov r9, #11 │ │ │ │ str r3, [r5] │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ + b 3fa480 <__cxa_atexit@plt+0x3ee09c> │ │ │ │ strteq r6, [r8], #-1728 @ 0xfffff940 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -114483,15 +114483,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq r0, #11, 28 @ 0xb0 │ │ │ │ + mvnseq r0, #1258291200 @ 0x4b000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7c108 <__cxa_atexit@plt+0x6fd24> │ │ │ │ @@ -114541,15 +114541,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ strbteq r0, [pc], #-2248 @ 7c1a8 <__cxa_atexit@plt+0x6fdc4> │ │ │ │ - mvnseq r0, #3008 @ 0xbc0 │ │ │ │ + mvnseq r0, #-1140850687 @ 0xbc000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -114874,30 +114874,30 @@ │ │ │ │ bhi 7c6dc <__cxa_atexit@plt+0x702f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 7c6e4 <__cxa_atexit@plt+0x70300> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r0, [pc], #-848 @ 7c6ec <__cxa_atexit@plt+0x70308> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7c718 <__cxa_atexit@plt+0x70334> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 7c720 <__cxa_atexit@plt+0x7033c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r0, [pc], #-788 @ 7c728 <__cxa_atexit@plt+0x70344> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -115643,30 +115643,30 @@ │ │ │ │ bhi 7d2e0 <__cxa_atexit@plt+0x70efc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 7d2e8 <__cxa_atexit@plt+0x70f04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq pc, [lr], #-1868 @ 0xfffff8b4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d31c <__cxa_atexit@plt+0x70f38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 7d324 <__cxa_atexit@plt+0x70f40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq pc, [lr], #-1808 @ 0xfffff8f0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -116412,30 +116412,30 @@ │ │ │ │ bhi 7dee4 <__cxa_atexit@plt+0x71b00> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 7deec <__cxa_atexit@plt+0x71b08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq lr, [lr], #-2888 @ 0xfffff4b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7df20 <__cxa_atexit@plt+0x71b3c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 7df28 <__cxa_atexit@plt+0x71b44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq lr, [lr], #-2828 @ 0xfffff4f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -117181,30 +117181,30 @@ │ │ │ │ bhi 7eae8 <__cxa_atexit@plt+0x72704> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 7eaf0 <__cxa_atexit@plt+0x7270c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sp, [lr], #-3908 @ 0xfffff0bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7eb24 <__cxa_atexit@plt+0x72740> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 7eb2c <__cxa_atexit@plt+0x72748> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sp, [lr], #-3848 @ 0xfffff0f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -117797,30 +117797,30 @@ │ │ │ │ bhi 7f488 <__cxa_atexit@plt+0x730a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 7f490 <__cxa_atexit@plt+0x730ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sp, [lr], #-1444 @ 0xfffffa5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f4c4 <__cxa_atexit@plt+0x730e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 7f4cc <__cxa_atexit@plt+0x730e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sp, [lr], #-1384 @ 0xfffffa98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -118566,30 +118566,30 @@ │ │ │ │ bhi 8008c <__cxa_atexit@plt+0x73ca8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 80094 <__cxa_atexit@plt+0x73cb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq ip, [lr], #-2464 @ 0xfffff660 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 800c8 <__cxa_atexit@plt+0x73ce4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 800d0 <__cxa_atexit@plt+0x73cec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq ip, [lr], #-2404 @ 0xfffff69c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -119335,30 +119335,30 @@ │ │ │ │ bhi 80c90 <__cxa_atexit@plt+0x748ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 80c98 <__cxa_atexit@plt+0x748b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq fp, [lr], #-3484 @ 0xfffff264 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 80ccc <__cxa_atexit@plt+0x748e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 80cd4 <__cxa_atexit@plt+0x748f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq fp, [lr], #-3424 @ 0xfffff2a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -120104,30 +120104,30 @@ │ │ │ │ bhi 81894 <__cxa_atexit@plt+0x754b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 8189c <__cxa_atexit@plt+0x754b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq fp, [lr], #-408 @ 0xfffffe68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 818d0 <__cxa_atexit@plt+0x754ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 818d8 <__cxa_atexit@plt+0x754f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq fp, [lr], #-348 @ 0xfffffea4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -121083,30 +121083,30 @@ │ │ │ │ bhi 827e0 <__cxa_atexit@plt+0x763fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 827e8 <__cxa_atexit@plt+0x76404> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sl, [lr], #-588 @ 0xfffffdb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8281c <__cxa_atexit@plt+0x76438> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 82824 <__cxa_atexit@plt+0x76440> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sl, [lr], #-528 @ 0xfffffdf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -121852,30 +121852,30 @@ │ │ │ │ bhi 833e4 <__cxa_atexit@plt+0x77000> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 833ec <__cxa_atexit@plt+0x77008> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [lr], #-1608 @ 0xfffff9b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 83420 <__cxa_atexit@plt+0x7703c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 83428 <__cxa_atexit@plt+0x77044> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [lr], #-1548 @ 0xfffff9f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -122621,30 +122621,30 @@ │ │ │ │ bhi 83fe8 <__cxa_atexit@plt+0x77c04> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 83ff0 <__cxa_atexit@plt+0x77c0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r8, [lr], #-2628 @ 0xfffff5bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 84024 <__cxa_atexit@plt+0x77c40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 8402c <__cxa_atexit@plt+0x77c48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r8, [lr], #-2568 @ 0xfffff5f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -123390,30 +123390,30 @@ │ │ │ │ bhi 84bec <__cxa_atexit@plt+0x78808> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 84bf4 <__cxa_atexit@plt+0x78810> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r7, [lr], #-3648 @ 0xfffff1c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 84c28 <__cxa_atexit@plt+0x78844> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 84c30 <__cxa_atexit@plt+0x7884c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r7, [lr], #-3588 @ 0xfffff1fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -124006,30 +124006,30 @@ │ │ │ │ bhi 8558c <__cxa_atexit@plt+0x791a8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 85594 <__cxa_atexit@plt+0x791b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r7, [lr], #-1184 @ 0xfffffb60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 855c8 <__cxa_atexit@plt+0x791e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 855d0 <__cxa_atexit@plt+0x791ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r7, [lr], #-1124 @ 0xfffffb9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -124775,30 +124775,30 @@ │ │ │ │ bhi 86190 <__cxa_atexit@plt+0x79dac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 86198 <__cxa_atexit@plt+0x79db4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r6, [lr], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 861cc <__cxa_atexit@plt+0x79de8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 861d4 <__cxa_atexit@plt+0x79df0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r6, [lr], #-2144 @ 0xfffff7a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -125544,30 +125544,30 @@ │ │ │ │ bhi 86d94 <__cxa_atexit@plt+0x7a9b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 86d9c <__cxa_atexit@plt+0x7a9b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r5, [lr], #-3224 @ 0xfffff368 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86dd0 <__cxa_atexit@plt+0x7a9ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 86dd8 <__cxa_atexit@plt+0x7a9f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r5, [lr], #-3164 @ 0xfffff3a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -126313,30 +126313,30 @@ │ │ │ │ bhi 87998 <__cxa_atexit@plt+0x7b5b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 879a0 <__cxa_atexit@plt+0x7b5bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ + b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r5, [lr], #-148 @ 0xffffff6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 879d4 <__cxa_atexit@plt+0x7b5f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 879dc <__cxa_atexit@plt+0x7b5f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ + b 3fa540 <__cxa_atexit@plt+0x3ee15c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r5, [lr], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -127172,15 +127172,15 @@ │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-12] │ │ │ │ add r9, lr, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, #11 │ │ │ │ - b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ + b 3fa568 <__cxa_atexit@plt+0x3ee184> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r9, [r7], #-3200 @ 0xfffff380 │ │ │ │ strteq sl, [r7], #-256 @ 0xffffff00 │ │ │ │ strbteq r4, [lr], #-820 @ 0xfffffccc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -127206,15 +127206,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq r4, #136, 20 @ 0x88000 │ │ │ │ + mvnseq r4, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 887d4 <__cxa_atexit@plt+0x7c3f0> │ │ │ │ @@ -127264,15 +127264,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ strbteq r4, [lr], #-508 @ 0xfffffe04 │ │ │ │ - mvnseq r4, #172, 18 @ 0x2b0000 │ │ │ │ + mvnseq r3, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -127449,15 +127449,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r9, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, #11 │ │ │ │ - b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ + b 3fa568 <__cxa_atexit@plt+0x3ee184> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r9, [r7], #-2096 @ 0xfffff7d0 │ │ │ │ strteq r9, [r7], #-3248 @ 0xfffff350 │ │ │ │ strbteq r3, [lr], #-3864 @ 0xfffff0e8 │ │ │ │ strteq r9, [r7], #-3200 @ 0xfffff380 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -127481,15 +127481,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 88bd8 <__cxa_atexit@plt+0x7c7f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - mvnseq r4, #72, 12 @ 0x4800000 │ │ │ │ + mvnseq r3, #136, 24 @ 0x8800 │ │ │ │ strteq r9, [r7], #-3152 @ 0xfffff3b0 │ │ │ │ strteq r9, [r7], #-3120 @ 0xfffff3d0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 88c04 <__cxa_atexit@plt+0x7c820> │ │ │ │ mov sl, r9 │ │ │ │ @@ -127517,15 +127517,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r7, #8] │ │ │ │ ldr r2, [pc, #36] @ 88c7c <__cxa_atexit@plt+0x7c898> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ + b 3fa568 <__cxa_atexit@plt+0x3ee184> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r9, [r7], #-2996 @ 0xfffff44c │ │ │ │ strteq r9, [r7], #-1836 @ 0xfffff8d4 │ │ │ │ strbteq r3, [lr], #-3612 @ 0xfffff1e4 │ │ │ │ strbteq r3, [lr], #-3580 @ 0xfffff204 │ │ │ │ strteq r9, [r7], #-2924 @ 0xfffff494 │ │ │ │ @@ -127548,81 +127548,81 @@ │ │ │ │ ldr r7, [pc, #24] @ 88ce4 <__cxa_atexit@plt+0x7c900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - mvnseq r4, #52, 10 @ 0xd000000 │ │ │ │ + mvnseq r3, #116, 22 @ 0x1d000 │ │ │ │ strteq r9, [r7], #-2900 @ 0xfffff4ac │ │ │ │ ldr r7, [pc, #20] @ 88d04 <__cxa_atexit@plt+0x7c920> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ strbteq r4, [lr], #-180 @ 0xffffff4c │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 88d3c <__cxa_atexit@plt+0x7c958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ strbteq r4, [lr], #-124 @ 0xffffff84 │ │ │ │ ldr r7, [pc, #20] @ 88d5c <__cxa_atexit@plt+0x7c978> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ strbteq r4, [lr], #-92 @ 0xffffffa4 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 88d94 <__cxa_atexit@plt+0x7c9b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ strbteq r4, [lr], #-36 @ 0xffffffdc │ │ │ │ ldr r7, [pc, #20] @ 88db4 <__cxa_atexit@plt+0x7c9d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ strbteq r4, [lr], #-4 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 88dec <__cxa_atexit@plt+0x7ca08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ strbteq r3, [lr], #-4044 @ 0xfffff034 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -127631,15 +127631,15 @@ │ │ │ │ ldr r1, [pc, #48] @ 88e48 <__cxa_atexit@plt+0x7ca64> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa5a0 <__cxa_atexit@plt+0x3ee1bc> │ │ │ │ + b 3fa5c8 <__cxa_atexit@plt+0x3ee1e4> │ │ │ │ ldr r7, [pc, #20] @ 88e4c <__cxa_atexit@plt+0x7ca68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strteq r9, [r7], #-2600 @ 0xfffff5d8 │ │ │ │ strteq r9, [r7], #-2608 @ 0xfffff5d0 │ │ │ │ @@ -127658,15 +127658,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 88eac <__cxa_atexit@plt+0x7cac8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa5a8 <__cxa_atexit@plt+0x3ee1c4> │ │ │ │ + b 3fa5d0 <__cxa_atexit@plt+0x3ee1ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ strbteq r3, [lr], #-2980 @ 0xfffff45c │ │ │ │ strbteq r3, [lr], #-3024 @ 0xfffff430 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -127827,15 +127827,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 89150 <__cxa_atexit@plt+0x7cd6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa5a8 <__cxa_atexit@plt+0x3ee1c4> │ │ │ │ + b 3fa5d0 <__cxa_atexit@plt+0x3ee1ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ strbteq r3, [lr], #-2304 @ 0xfffff700 │ │ │ │ strbteq r3, [lr], #-2348 @ 0xfffff6d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -127996,15 +127996,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 893f4 <__cxa_atexit@plt+0x7d010> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa5a8 <__cxa_atexit@plt+0x3ee1c4> │ │ │ │ + b 3fa5d0 <__cxa_atexit@plt+0x3ee1ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ strbteq r3, [lr], #-1628 @ 0xfffff9a4 │ │ │ │ strbteq r3, [lr], #-1672 @ 0xfffff978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -128162,15 +128162,15 @@ │ │ │ │ ldr r1, [pc, #48] @ 89694 <__cxa_atexit@plt+0x7d2b0> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa5b0 <__cxa_atexit@plt+0x3ee1cc> │ │ │ │ + b 3fa5d8 <__cxa_atexit@plt+0x3ee1f4> │ │ │ │ ldr r7, [pc, #20] @ 89698 <__cxa_atexit@plt+0x7d2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strteq r9, [r7], #-508 @ 0xfffffe04 │ │ │ │ strteq r9, [r7], #-508 @ 0xfffffe04 │ │ │ │ @@ -128266,15 +128266,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 89840 <__cxa_atexit@plt+0x7d45c> │ │ │ │ add lr, pc, lr │ │ │ │ mov r5, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r9, lr │ │ │ │ add sl, r0, #1 │ │ │ │ - b 3fa5b8 <__cxa_atexit@plt+0x3ee1d4> │ │ │ │ + b 3fa5e0 <__cxa_atexit@plt+0x3ee1fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r9, [r7], #-204 @ 0xffffff34 │ │ │ │ strteq r9, [r7], #-116 @ 0xffffff8c │ │ │ │ strteq r9, [r7], #-84 @ 0xffffffac │ │ │ │ @@ -128308,15 +128308,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 898e8 <__cxa_atexit@plt+0x7d504> │ │ │ │ add lr, pc, lr │ │ │ │ mov r5, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r9, lr │ │ │ │ add sl, r0, #1 │ │ │ │ - b 3fa5b8 <__cxa_atexit@plt+0x3ee1d4> │ │ │ │ + b 3fa5e0 <__cxa_atexit@plt+0x3ee1fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r9, [r7], #-88 @ 0xffffffa8 │ │ │ │ strteq r8, [r7], #-4044 @ 0xfffff034 │ │ │ │ strteq r8, [r7], #-4012 @ 0xfffff054 │ │ │ │ @@ -128350,15 +128350,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 89990 <__cxa_atexit@plt+0x7d5ac> │ │ │ │ add lr, pc, lr │ │ │ │ mov r5, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r9, lr │ │ │ │ add sl, r0, #1 │ │ │ │ - b 3fa5b8 <__cxa_atexit@plt+0x3ee1d4> │ │ │ │ + b 3fa5e0 <__cxa_atexit@plt+0x3ee1fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r8, [r7], #-4056 @ 0xfffff028 │ │ │ │ strteq r8, [r7], #-3876 @ 0xfffff0dc │ │ │ │ strteq r8, [r7], #-3844 @ 0xfffff0fc │ │ │ │ @@ -128443,15 +128443,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 89ae0 <__cxa_atexit@plt+0x7d6fc> │ │ │ │ add r2, r7, #3 │ │ │ │ ldr r3, [pc, #40] @ 89afc <__cxa_atexit@plt+0x7d718> │ │ │ │ vldr d8, [r2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa5c0 <__cxa_atexit@plt+0x3ee1dc> │ │ │ │ + b 3fa5e8 <__cxa_atexit@plt+0x3ee204> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbteq r2, [lr], #-3948 @ 0xfffff094 │ │ │ │ @@ -128459,15 +128459,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r2, r7, #3 │ │ │ │ ldr r3, [pc, #12] @ 89b20 <__cxa_atexit@plt+0x7d73c> │ │ │ │ vldr d8, [r2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa5c0 <__cxa_atexit@plt+0x3ee1dc> │ │ │ │ + b 3fa5e8 <__cxa_atexit@plt+0x3ee204> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -128480,15 +128480,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa5c8 <__cxa_atexit@plt+0x3ee1e4> │ │ │ │ + b 3fa5f0 <__cxa_atexit@plt+0x3ee20c> │ │ │ │ strbteq r3, [lr], #-616 @ 0xfffffd98 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -128539,15 +128539,15 @@ │ │ │ │ strb r3, [r1, #3] │ │ │ │ ldr r2, [pc, #96] @ 89cac <__cxa_atexit@plt+0x7d8c8> │ │ │ │ add r3, r1, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r3, r8} │ │ │ │ sub r8, r9, #7 │ │ │ │ mov r6, r9 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -128604,15 +128604,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r9, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r2, r3} │ │ │ │ mov r6, r9 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ @@ -128648,15 +128648,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 89e20 <__cxa_atexit@plt+0x7da3c> │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq r2, [lr], #-4016 @ 0xfffff050 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -128739,15 +128739,15 @@ │ │ │ │ ldr r2, [pc, #72] @ 89fb0 <__cxa_atexit@plt+0x7dbcc> │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, ip, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r2, r3} │ │ │ │ mov r6, ip │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #12 │ │ │ │ @@ -128785,15 +128785,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 8a044 <__cxa_atexit@plt+0x7dc60> │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq r2, [lr], #-3468 @ 0xfffff274 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -128876,15 +128876,15 @@ │ │ │ │ ldr r2, [pc, #72] @ 8a1d4 <__cxa_atexit@plt+0x7ddf0> │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, ip, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r2, r3} │ │ │ │ mov r6, ip │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #12 │ │ │ │ @@ -128922,15 +128922,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 8a268 <__cxa_atexit@plt+0x7de84> │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq r2, [lr], #-2920 @ 0xfffff498 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -129013,15 +129013,15 @@ │ │ │ │ ldr r2, [pc, #72] @ 8a3f8 <__cxa_atexit@plt+0x7e014> │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, ip, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r2, r3} │ │ │ │ mov r6, ip │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #12 │ │ │ │ @@ -129059,15 +129059,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 8a48c <__cxa_atexit@plt+0x7e0a8> │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq r2, [lr], #-2372 @ 0xfffff6bc │ │ │ │ strteq r8, [r7], #-1164 @ 0xfffffb74 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -129826,15 +129826,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 8b07c <__cxa_atexit@plt+0x7ec98> │ │ │ │ ldr r3, [pc, #44] @ 8b098 <__cxa_atexit@plt+0x7ecb4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbteq r1, [lr], #-2512 @ 0xfffff630 │ │ │ │ @@ -129842,15 +129842,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8b0bc <__cxa_atexit@plt+0x7ecd8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -129941,15 +129941,15 @@ │ │ │ │ ldr r1, [pc, #100] @ 8b294 <__cxa_atexit@plt+0x7eeb0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #4] │ │ │ │ sub r8, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -130009,15 +130009,15 @@ │ │ │ │ sub r8, lr, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, lr │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ @@ -130057,15 +130057,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq r1, [lr], #-2476 @ 0xfffff654 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -130151,15 +130151,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr fp, [sp] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b 8b5a4 <__cxa_atexit@plt+0x7f1c0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -130200,15 +130200,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq r1, [lr], #-1904 @ 0xfffff890 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ @@ -130835,15 +130835,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 8c040 <__cxa_atexit@plt+0x7fc5c> │ │ │ │ ldr r3, [pc, #44] @ 8c05c <__cxa_atexit@plt+0x7fc78> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbteq r0, [lr], #-2572 @ 0xfffff5f4 │ │ │ │ @@ -130851,15 +130851,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8c080 <__cxa_atexit@plt+0x7fc9c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -130950,15 +130950,15 @@ │ │ │ │ ldr r1, [pc, #100] @ 8c258 <__cxa_atexit@plt+0x7fe74> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #4] │ │ │ │ sub r8, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -131018,15 +131018,15 @@ │ │ │ │ sub r8, lr, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, lr │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ @@ -131066,15 +131066,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq r0, [lr], #-2536 @ 0xfffff618 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -131160,15 +131160,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr fp, [sp] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b 8c568 <__cxa_atexit@plt+0x80184> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -131209,15 +131209,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq r0, [lr], #-1964 @ 0xfffff854 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ @@ -131549,15 +131549,15 @@ │ │ │ │ bcc 8cb68 <__cxa_atexit@plt+0x80784> │ │ │ │ ldr r2, [pc, #36] @ 8cb78 <__cxa_atexit@plt+0x80794> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -131586,15 +131586,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add lr, pc, lr │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r8, ip │ │ │ │ mov r9, lr │ │ │ │ add sl, r0, #1 │ │ │ │ - b 3fa5d0 <__cxa_atexit@plt+0x3ee1ec> │ │ │ │ + b 3fa5f8 <__cxa_atexit@plt+0x3ee214> │ │ │ │ mov r6, r2 │ │ │ │ b 8cc0c <__cxa_atexit@plt+0x80828> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 8cc1c <__cxa_atexit@plt+0x80838> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -131622,15 +131622,15 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq 8cc8c <__cxa_atexit@plt+0x808a8> │ │ │ │ ldr r3, [pc, #44] @ 8ccac <__cxa_atexit@plt+0x808c8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa5d8 <__cxa_atexit@plt+0x3ee1f4> │ │ │ │ + b 3fa600 <__cxa_atexit@plt+0x3ee21c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -131640,15 +131640,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8ccd4 <__cxa_atexit@plt+0x808f0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa5d8 <__cxa_atexit@plt+0x3ee1f4> │ │ │ │ + b 3fa600 <__cxa_atexit@plt+0x3ee21c> │ │ │ │ strteq r5, [r7], #-3272 @ 0xfffff338 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8cd38 <__cxa_atexit@plt+0x80954> │ │ │ │ @@ -131663,15 +131663,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 8cd30 <__cxa_atexit@plt+0x8094c> │ │ │ │ add r2, r7, #3 │ │ │ │ ldr r3, [pc, #40] @ 8cd4c <__cxa_atexit@plt+0x80968> │ │ │ │ vldr d8, [r2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa5c0 <__cxa_atexit@plt+0x3ee1dc> │ │ │ │ + b 3fa5e8 <__cxa_atexit@plt+0x3ee204> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbteq pc, [sp], #-3356 @ 0xfffff2e4 @ │ │ │ │ @@ -131679,15 +131679,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r2, r7, #3 │ │ │ │ ldr r3, [pc, #12] @ 8cd70 <__cxa_atexit@plt+0x8098c> │ │ │ │ vldr d8, [r2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa5c0 <__cxa_atexit@plt+0x3ee1dc> │ │ │ │ + b 3fa5e8 <__cxa_atexit@plt+0x3ee204> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -131700,15 +131700,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa5c8 <__cxa_atexit@plt+0x3ee1e4> │ │ │ │ + b 3fa5f0 <__cxa_atexit@plt+0x3ee20c> │ │ │ │ strbteq r0, [lr], #-24 @ 0xffffffe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8ce28 <__cxa_atexit@plt+0x80a44> │ │ │ │ @@ -131723,15 +131723,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 8ce20 <__cxa_atexit@plt+0x80a3c> │ │ │ │ add r2, r7, #3 │ │ │ │ ldr r3, [pc, #40] @ 8ce3c <__cxa_atexit@plt+0x80a58> │ │ │ │ vldr d8, [r2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa5c0 <__cxa_atexit@plt+0x3ee1dc> │ │ │ │ + b 3fa5e8 <__cxa_atexit@plt+0x3ee204> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbteq pc, [sp], #-3116 @ 0xfffff3d4 @ │ │ │ │ @@ -131739,15 +131739,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r2, r7, #3 │ │ │ │ ldr r3, [pc, #12] @ 8ce60 <__cxa_atexit@plt+0x80a7c> │ │ │ │ vldr d8, [r2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa5c0 <__cxa_atexit@plt+0x3ee1dc> │ │ │ │ + b 3fa5e8 <__cxa_atexit@plt+0x3ee204> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -131760,15 +131760,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa5c8 <__cxa_atexit@plt+0x3ee1e4> │ │ │ │ + b 3fa5f0 <__cxa_atexit@plt+0x3ee20c> │ │ │ │ strbteq pc, [sp], #-3880 @ 0xfffff0d8 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8cf10 <__cxa_atexit@plt+0x80b2c> │ │ │ │ @@ -131854,15 +131854,15 @@ │ │ │ │ sub r8, r3, #7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ stmib r6, {r1, r2} │ │ │ │ ldr r2, [sp] │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ @@ -131925,15 +131925,15 @@ │ │ │ │ add r2, r2, #4 │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r3, #7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r6, #12] │ │ │ │ stmib r6, {r1, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @@ -131967,15 +131967,15 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #4 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq pc, [sp], #-3028 @ 0xfffff42c @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -132080,15 +132080,15 @@ │ │ │ │ sub r8, r3, #7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr fp, [sp] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #4] │ │ │ │ str lr, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -132151,15 +132151,15 @@ │ │ │ │ add r2, r2, #4 │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r3, #7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r6, #12] │ │ │ │ stmib r6, {r1, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @@ -132193,15 +132193,15 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #4 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq pc, [sp], #-2124 @ 0xfffff7b4 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -132884,15 +132884,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 8e044 <__cxa_atexit@plt+0x81c60> │ │ │ │ ldr r3, [pc, #44] @ 8e060 <__cxa_atexit@plt+0x81c7c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbteq lr, [sp], #-2568 @ 0xfffff5f8 │ │ │ │ @@ -132900,15 +132900,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8e084 <__cxa_atexit@plt+0x81ca0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -132999,15 +132999,15 @@ │ │ │ │ ldr r1, [pc, #100] @ 8e25c <__cxa_atexit@plt+0x81e78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #4] │ │ │ │ sub r8, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -133067,15 +133067,15 @@ │ │ │ │ sub r8, lr, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, lr │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ @@ -133115,15 +133115,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq lr, [sp], #-2532 @ 0xfffff61c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -133209,15 +133209,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr fp, [sp] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b 8e56c <__cxa_atexit@plt+0x82188> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -133258,15 +133258,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq lr, [sp], #-1960 @ 0xfffff858 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ @@ -133578,15 +133578,15 @@ │ │ │ │ bhi 8eb1c <__cxa_atexit@plt+0x82738> │ │ │ │ ldr r3, [pc, #40] @ 8eb30 <__cxa_atexit@plt+0x8274c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #32] @ 8eb34 <__cxa_atexit@plt+0x82750> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ + b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ ldr r7, [pc, #20] @ 8eb38 <__cxa_atexit@plt+0x82754> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ strbteq lr, [sp], #-696 @ 0xfffffd48 │ │ │ │ @@ -133594,15 +133594,15 @@ │ │ │ │ strteq r3, [r7], #-3728 @ 0xfffff170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 8eb5c <__cxa_atexit@plt+0x82778> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa5e0 <__cxa_atexit@plt+0x3ee1fc> │ │ │ │ + b 3fa608 <__cxa_atexit@plt+0x3ee224> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -133618,15 +133618,15 @@ │ │ │ │ str r9, [r3, #16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 8ebc0 <__cxa_atexit@plt+0x827dc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq lr, [sp], #-428 @ 0xfffffe54 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -133644,28 +133644,28 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 8ec28 <__cxa_atexit@plt+0x82844> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq lr, [sp], #-320 @ 0xfffffec0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8ec58 <__cxa_atexit@plt+0x82874> │ │ │ │ ldr r5, [pc, #28] @ 8ec68 <__cxa_atexit@plt+0x82884> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa5e8 <__cxa_atexit@plt+0x3ee204> │ │ │ │ + b 3fa610 <__cxa_atexit@plt+0x3ee22c> │ │ │ │ ldr r7, [pc, #12] @ 8ec6c <__cxa_atexit@plt+0x82888> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strteq r3, [r7], #-3480 @ 0xfffff268 │ │ │ │ strteq r3, [r7], #-3440 @ 0xfffff290 │ │ │ │ @@ -133736,15 +133736,15 @@ │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ str sl, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ - b 3fa5f0 <__cxa_atexit@plt+0x3ee20c> │ │ │ │ + b 3fa618 <__cxa_atexit@plt+0x3ee234> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @@ -133773,15 +133773,15 @@ │ │ │ │ orr r0, r0, r3 │ │ │ │ sub r3, r5, #16 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ add ip, pc, ip │ │ │ │ stm r3, {r0, ip, lr} │ │ │ │ - b 3fa5f0 <__cxa_atexit@plt+0x3ee20c> │ │ │ │ + b 3fa618 <__cxa_atexit@plt+0x3ee234> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -133807,18 +133807,18 @@ │ │ │ │ add r5, r5, #28 │ │ │ │ sub r8, r6, #11 │ │ │ │ sub r9, r6, #27 │ │ │ │ add r2, r2, #8 │ │ │ │ vstr d8, [r3, #8] │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ str sl, [r3, #44] @ 0x2c │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa5f8 <__cxa_atexit@plt+0x3ee214> │ │ │ │ + b 3fa620 <__cxa_atexit@plt+0x3ee23c> │ │ │ │ strbteq sp, [sp], #-3896 @ 0xfffff0c8 │ │ │ │ strbteq sp, [sp], #-3960 @ 0xfffff088 │ │ │ │ strbteq sp, [sp], #-3792 @ 0xfffff130 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ strteq r3, [r7], #-2864 @ 0xfffff4d0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ @@ -133832,15 +133832,15 @@ │ │ │ │ ldm r5, {r0, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 3fa5f0 <__cxa_atexit@plt+0x3ee20c> │ │ │ │ + b 3fa618 <__cxa_atexit@plt+0x3ee234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strteq r3, [r7], #-2788 @ 0xfffff51c │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -133875,15 +133875,15 @@ │ │ │ │ orr r3, r0, lr, lsl #8 │ │ │ │ orr r2, r2, r1 │ │ │ │ add sl, pc, sl │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ add r6, r6, #12 │ │ │ │ - b 3fa5f0 <__cxa_atexit@plt+0x3ee20c> │ │ │ │ + b 3fa618 <__cxa_atexit@plt+0x3ee234> │ │ │ │ ldr r9, [pc, #184] @ 8f080 <__cxa_atexit@plt+0x82c9c> │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub lr, r3, #26 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -133917,19 +133917,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #2 │ │ │ │ ldr r7, [pc, #60] @ 8f094 <__cxa_atexit@plt+0x82cb0> │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r7, #1 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ - b 3fa600 <__cxa_atexit@plt+0x3ee21c> │ │ │ │ + b 3fa628 <__cxa_atexit@plt+0x3ee244> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa5f8 <__cxa_atexit@plt+0x3ee214> │ │ │ │ + b 3fa620 <__cxa_atexit@plt+0x3ee23c> │ │ │ │ strbteq sp, [sp], #-3716 @ 0xfffff17c │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strteq r3, [r7], #-2604 @ 0xfffff5d4 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ strbteq sp, [sp], #-3352 @ 0xfffff2e8 │ │ │ │ strbteq sp, [sp], #-2560 @ 0xfffff600 │ │ │ │ strteq r3, [r7], #-2436 @ 0xfffff67c │ │ │ │ @@ -133964,18 +133964,18 @@ │ │ │ │ sub r9, r6, #27 │ │ │ │ str lr, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ str r0, [r3, #28] │ │ │ │ str ip, [r3, #32] │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa5f8 <__cxa_atexit@plt+0x3ee214> │ │ │ │ + b 3fa620 <__cxa_atexit@plt+0x3ee23c> │ │ │ │ strbteq sp, [sp], #-3280 @ 0xfffff330 │ │ │ │ strbteq sp, [sp], #-3308 @ 0xfffff314 │ │ │ │ strbteq sp, [sp], #-3136 @ 0xfffff3c0 │ │ │ │ strteq r3, [r7], #-2244 @ 0xfffff73c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -134032,15 +134032,15 @@ │ │ │ │ ldr lr, [pc, #36] @ 8f240 <__cxa_atexit@plt+0x82e5c> │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldmib r7, {r0, r3} │ │ │ │ add lr, pc, lr │ │ │ │ stmib r5, {r1, lr} │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ - b 3fa5f0 <__cxa_atexit@plt+0x3ee20c> │ │ │ │ + b 3fa618 <__cxa_atexit@plt+0x3ee234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ strteq r3, [r7], #-1980 @ 0xfffff844 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -134115,15 +134115,15 @@ │ │ │ │ ldr lr, [pc, #168] @ 8f410 <__cxa_atexit@plt+0x8302c> │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ ldmib r7, {r2, r3} │ │ │ │ add lr, pc, lr │ │ │ │ stmib r5, {r0, lr} │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ - b 3fa5f0 <__cxa_atexit@plt+0x3ee20c> │ │ │ │ + b 3fa618 <__cxa_atexit@plt+0x3ee234> │ │ │ │ ldr r6, [pc, #116] @ 8f3fc <__cxa_atexit@plt+0x83018> │ │ │ │ ldr r2, [pc, #116] @ 8f400 <__cxa_atexit@plt+0x8301c> │ │ │ │ ldr r0, [pc, #116] @ 8f404 <__cxa_atexit@plt+0x83020> │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #108] @ 8f408 <__cxa_atexit@plt+0x83024> │ │ │ │ str r6, [r1, #16] │ │ │ │ @@ -134137,15 +134137,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r9, r0, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add sl, lr, #1 │ │ │ │ mov r6, ip │ │ │ │ add r8, r1, #193 @ 0xc1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa600 <__cxa_atexit@plt+0x3ee21c> │ │ │ │ + b 3fa628 <__cxa_atexit@plt+0x3ee244> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ mov r7, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -134170,15 +134170,15 @@ │ │ │ │ ldr r0, [pc, #56] @ 8f47c <__cxa_atexit@plt+0x83098> │ │ │ │ sub sl, r6, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r2, {r1, r9} │ │ │ │ add r8, r0, #1 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa608 <__cxa_atexit@plt+0x3ee224> │ │ │ │ + b 3fa630 <__cxa_atexit@plt+0x3ee24c> │ │ │ │ ldr r7, [pc, #28] @ 8f480 <__cxa_atexit@plt+0x8309c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -134364,15 +134364,15 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r8, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ str sl, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ - b 3fa5f0 <__cxa_atexit@plt+0x3ee20c> │ │ │ │ + b 3fa618 <__cxa_atexit@plt+0x3ee234> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @@ -134401,15 +134401,15 @@ │ │ │ │ orr r0, r0, r3 │ │ │ │ sub r3, r5, #16 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ add ip, pc, ip │ │ │ │ stm r3, {r0, ip, lr} │ │ │ │ - b 3fa5f0 <__cxa_atexit@plt+0x3ee20c> │ │ │ │ + b 3fa618 <__cxa_atexit@plt+0x3ee234> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -134434,18 +134434,18 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #11 │ │ │ │ sub r9, r6, #23 │ │ │ │ add r2, r2, #8 │ │ │ │ vstr d8, [r3, #8] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str sl, [r3, #40] @ 0x28 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa5f8 <__cxa_atexit@plt+0x3ee214> │ │ │ │ + b 3fa620 <__cxa_atexit@plt+0x3ee23c> │ │ │ │ strbteq sp, [sp], #-1388 @ 0xfffffa94 │ │ │ │ strbteq sp, [sp], #-1448 @ 0xfffffa58 │ │ │ │ strbteq sp, [sp], #-1280 @ 0xfffffb00 │ │ │ │ strteq r3, [r7], #-364 @ 0xfffffe94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -134512,15 +134512,15 @@ │ │ │ │ orr r1, r1, r2 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 3fa5f0 <__cxa_atexit@plt+0x3ee20c> │ │ │ │ + b 3fa618 <__cxa_atexit@plt+0x3ee234> │ │ │ │ ldr r8, [pc, #100] @ 8fa20 <__cxa_atexit@plt+0x8363c> │ │ │ │ ldr r0, [pc, #100] @ 8fa24 <__cxa_atexit@plt+0x83640> │ │ │ │ sub r1, r6, #6 │ │ │ │ ldr lr, [pc, #96] @ 8fa28 <__cxa_atexit@plt+0x83644> │ │ │ │ ldr sl, [pc, #96] @ 8fa2c <__cxa_atexit@plt+0x83648> │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ @@ -134534,15 +134534,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 8fa30 <__cxa_atexit@plt+0x8364c> │ │ │ │ add sl, pc, sl │ │ │ │ add lr, pc, lr │ │ │ │ add r9, lr, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, sl, #1 │ │ │ │ add r8, r0, #193 @ 0xc1 │ │ │ │ - b 3fa600 <__cxa_atexit@plt+0x3ee21c> │ │ │ │ + b 3fa628 <__cxa_atexit@plt+0x3ee244> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ strteq r3, [r7], #-40 @ 0xffffffd8 │ │ │ │ @@ -134576,18 +134576,18 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #11 │ │ │ │ sub r9, r6, #23 │ │ │ │ add r2, r2, #8 │ │ │ │ vstr d8, [r3, #8] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str sl, [r3, #40] @ 0x28 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa5f8 <__cxa_atexit@plt+0x3ee214> │ │ │ │ + b 3fa620 <__cxa_atexit@plt+0x3ee23c> │ │ │ │ strbteq sp, [sp], #-820 @ 0xfffffccc │ │ │ │ strbteq sp, [sp], #-880 @ 0xfffffc90 │ │ │ │ strbteq sp, [sp], #-712 @ 0xfffffd38 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -134614,15 +134614,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add lr, pc, lr │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r8, ip │ │ │ │ mov r9, lr │ │ │ │ add sl, r0, #1 │ │ │ │ - b 3fa5d0 <__cxa_atexit@plt+0x3ee1ec> │ │ │ │ + b 3fa5f8 <__cxa_atexit@plt+0x3ee214> │ │ │ │ mov r6, r2 │ │ │ │ b 8fb5c <__cxa_atexit@plt+0x83778> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 8fb6c <__cxa_atexit@plt+0x83788> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -134650,44 +134650,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r2, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ + b 3fa5a0 <__cxa_atexit@plt+0x3ee1bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r2, [r7], #-3772 @ 0xfffff144 │ │ │ │ strteq r2, [r7], #-2232 @ 0xfffff748 │ │ │ │ strbteq ip, [sp], #-3668 @ 0xfffff1ac │ │ │ │ strteq r2, [r7], #-3756 @ 0xfffff154 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #4] @ 8fc14 <__cxa_atexit@plt+0x83830> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ strteq r2, [r7], #-3744 @ 0xfffff160 │ │ │ │ strteq r2, [r7], #-3724 @ 0xfffff174 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8fc50 <__cxa_atexit@plt+0x8386c> │ │ │ │ ldr r5, [pc, #36] @ 8fc60 <__cxa_atexit@plt+0x8387c> │ │ │ │ ldr r7, [pc, #36] @ 8fc64 <__cxa_atexit@plt+0x83880> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #16] @ 8fc68 <__cxa_atexit@plt+0x83884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strteq r2, [r7], #-3688 @ 0xfffff198 │ │ │ │ strteq r2, [r7], #-3692 @ 0xfffff194 │ │ │ │ @@ -134723,44 +134723,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ + b 3fa5a0 <__cxa_atexit@plt+0x3ee1bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r2, [r7], #-3476 @ 0xfffff26c │ │ │ │ strteq r2, [r7], #-1968 @ 0xfffff850 │ │ │ │ strbteq ip, [sp], #-3372 @ 0xfffff2d4 │ │ │ │ strteq r2, [r7], #-3512 @ 0xfffff248 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #4] @ 8fd38 <__cxa_atexit@plt+0x83954> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ strteq r2, [r7], #-3500 @ 0xfffff254 │ │ │ │ strteq r2, [r7], #-3480 @ 0xfffff268 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8fd74 <__cxa_atexit@plt+0x83990> │ │ │ │ ldr r5, [pc, #36] @ 8fd84 <__cxa_atexit@plt+0x839a0> │ │ │ │ ldr r7, [pc, #36] @ 8fd88 <__cxa_atexit@plt+0x839a4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #16] @ 8fd8c <__cxa_atexit@plt+0x839a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strteq r2, [r7], #-3444 @ 0xfffff28c │ │ │ │ strteq r2, [r7], #-3448 @ 0xfffff288 │ │ │ │ @@ -134797,44 +134797,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r2, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ + b 3fa5a0 <__cxa_atexit@plt+0x3ee1bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r2, [r7], #-3184 @ 0xfffff390 │ │ │ │ strteq r2, [r7], #-1812 @ 0xfffff8ec │ │ │ │ strbteq ip, [sp], #-3080 @ 0xfffff3f8 │ │ │ │ strteq r2, [r7], #-3264 @ 0xfffff340 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #4] @ 8fe60 <__cxa_atexit@plt+0x83a7c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ strteq r2, [r7], #-3252 @ 0xfffff34c │ │ │ │ strteq r2, [r7], #-3232 @ 0xfffff360 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8fe9c <__cxa_atexit@plt+0x83ab8> │ │ │ │ ldr r5, [pc, #36] @ 8feac <__cxa_atexit@plt+0x83ac8> │ │ │ │ ldr r7, [pc, #36] @ 8feb0 <__cxa_atexit@plt+0x83acc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #16] @ 8feb4 <__cxa_atexit@plt+0x83ad0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strteq r2, [r7], #-3196 @ 0xfffff384 │ │ │ │ strteq r2, [r7], #-3200 @ 0xfffff380 │ │ │ │ @@ -134871,15 +134871,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r2, #1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa610 <__cxa_atexit@plt+0x3ee22c> │ │ │ │ + b 3fa638 <__cxa_atexit@plt+0x3ee254> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r2, [r7], #-3088 @ 0xfffff3f0 │ │ │ │ strteq r2, [r7], #-2864 @ 0xfffff4d0 │ │ │ │ strbteq ip, [sp], #-2784 @ 0xfffff520 │ │ │ │ @@ -134900,27 +134900,27 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 8ffdc <__cxa_atexit@plt+0x83bf8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa610 <__cxa_atexit@plt+0x3ee22c> │ │ │ │ + b 3fa638 <__cxa_atexit@plt+0x3ee254> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r2, [r7], #-3012 @ 0xfffff43c │ │ │ │ strbteq ip, [sp], #-2676 @ 0xfffff58c │ │ │ │ strbteq ip, [sp], #-3616 @ 0xfffff1e0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 90064 <__cxa_atexit@plt+0x83c80> │ │ │ │ @@ -134940,15 +134940,15 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [pc, #64] @ 90094 <__cxa_atexit@plt+0x83cb0> │ │ │ │ mov r5, r3 │ │ │ │ mov r9, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ - b 3fa488 <__cxa_atexit@plt+0x3ee0a4> │ │ │ │ + b 3fa498 <__cxa_atexit@plt+0x3ee0b4> │ │ │ │ mov r6, r2 │ │ │ │ b 90074 <__cxa_atexit@plt+0x83c90> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 90084 <__cxa_atexit@plt+0x83ca0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -134970,15 +134970,15 @@ │ │ │ │ ldr r9, [pc, #52] @ 900f8 <__cxa_atexit@plt+0x83d14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 900fc <__cxa_atexit@plt+0x83d18> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa618 <__cxa_atexit@plt+0x3ee234> │ │ │ │ + b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ ldr r7, [pc, #28] @ 90100 <__cxa_atexit@plt+0x83d1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @@ -135083,15 +135083,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #32] @ 902b0 <__cxa_atexit@plt+0x83ecc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa618 <__cxa_atexit@plt+0x3ee234> │ │ │ │ + b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r2, [r7], #-2316 @ 0xfffff6f4 │ │ │ │ strbteq ip, [sp], #-1948 @ 0xfffff864 │ │ │ │ strbteq ip, [sp], #-2716 @ 0xfffff564 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -135346,15 +135346,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 906bc <__cxa_atexit@plt+0x842d8> │ │ │ │ ldr r3, [pc, #44] @ 906d8 <__cxa_atexit@plt+0x842f4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbteq ip, [sp], #-912 @ 0xfffffc70 │ │ │ │ @@ -135362,15 +135362,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 906fc <__cxa_atexit@plt+0x84318> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -135461,15 +135461,15 @@ │ │ │ │ ldr r1, [pc, #100] @ 908d4 <__cxa_atexit@plt+0x844f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #4] │ │ │ │ sub r8, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -135529,15 +135529,15 @@ │ │ │ │ sub r8, lr, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, lr │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ @@ -135577,15 +135577,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq ip, [sp], #-876 @ 0xfffffc94 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -135671,15 +135671,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr fp, [sp] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b 90be4 <__cxa_atexit@plt+0x84800> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -135720,15 +135720,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ str r1, [sl, #4] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq ip, [sp], #-304 @ 0xfffffed0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ @@ -139840,15 +139840,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 94d04 <__cxa_atexit@plt+0x88920> │ │ │ │ ldr r3, [pc, #40] @ 94d08 <__cxa_atexit@plt+0x88924> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq lr, [r6], #-48 @ 0xffffffd0 │ │ │ │ strbteq r7, [sp], #-3384 @ 0xfffff2c8 │ │ │ │ strteq lr, [r6], #-16 │ │ │ │ @@ -139885,15 +139885,15 @@ │ │ │ │ strteq sp, [r6], #-4028 @ 0xfffff044 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 94da8 <__cxa_atexit@plt+0x889c4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -139926,15 +139926,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 94e5c <__cxa_atexit@plt+0x88a78> │ │ │ │ ldr r3, [pc, #40] @ 94e60 <__cxa_atexit@plt+0x88a7c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r6], #-3852 @ 0xfffff0f4 │ │ │ │ strbteq r7, [sp], #-3040 @ 0xfffff420 │ │ │ │ strteq sp, [r6], #-3820 @ 0xfffff114 │ │ │ │ @@ -139971,15 +139971,15 @@ │ │ │ │ strteq sp, [r6], #-3736 @ 0xfffff168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 94f00 <__cxa_atexit@plt+0x88b1c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -140012,15 +140012,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 94fb4 <__cxa_atexit@plt+0x88bd0> │ │ │ │ ldr r3, [pc, #40] @ 94fb8 <__cxa_atexit@plt+0x88bd4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r6], #-3572 @ 0xfffff20c │ │ │ │ strbteq r7, [sp], #-2696 @ 0xfffff578 │ │ │ │ strteq sp, [r6], #-3540 @ 0xfffff22c │ │ │ │ @@ -140057,15 +140057,15 @@ │ │ │ │ strteq sp, [r6], #-3456 @ 0xfffff280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 95058 <__cxa_atexit@plt+0x88c74> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -140125,15 +140125,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 95178 <__cxa_atexit@plt+0x88d94> │ │ │ │ ldr r3, [pc, #40] @ 9517c <__cxa_atexit@plt+0x88d98> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r6], #-3196 @ 0xfffff384 │ │ │ │ strbteq r7, [sp], #-2244 @ 0xfffff73c │ │ │ │ strteq sp, [r6], #-3164 @ 0xfffff3a4 │ │ │ │ @@ -140170,15 +140170,15 @@ │ │ │ │ strteq sp, [r6], #-3080 @ 0xfffff3f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 9521c <__cxa_atexit@plt+0x88e38> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -140211,15 +140211,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 952d0 <__cxa_atexit@plt+0x88eec> │ │ │ │ ldr r3, [pc, #40] @ 952d4 <__cxa_atexit@plt+0x88ef0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r6], #-2904 @ 0xfffff4a8 │ │ │ │ strbteq r7, [sp], #-1900 @ 0xfffff894 │ │ │ │ strteq sp, [r6], #-2872 @ 0xfffff4c8 │ │ │ │ @@ -140256,15 +140256,15 @@ │ │ │ │ strteq sp, [r6], #-2788 @ 0xfffff51c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 95374 <__cxa_atexit@plt+0x88f90> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -140297,15 +140297,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 95428 <__cxa_atexit@plt+0x89044> │ │ │ │ ldr r3, [pc, #40] @ 9542c <__cxa_atexit@plt+0x89048> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r6], #-2612 @ 0xfffff5cc │ │ │ │ strbteq r7, [sp], #-1556 @ 0xfffff9ec │ │ │ │ strteq sp, [r6], #-2580 @ 0xfffff5ec │ │ │ │ @@ -140342,15 +140342,15 @@ │ │ │ │ strteq sp, [r6], #-2496 @ 0xfffff640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 954cc <__cxa_atexit@plt+0x890e8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -140383,15 +140383,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 95580 <__cxa_atexit@plt+0x8919c> │ │ │ │ ldr r3, [pc, #40] @ 95584 <__cxa_atexit@plt+0x891a0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r6], #-2320 @ 0xfffff6f0 │ │ │ │ strbteq r7, [sp], #-1212 @ 0xfffffb44 │ │ │ │ strteq sp, [r6], #-2288 @ 0xfffff710 │ │ │ │ @@ -140428,15 +140428,15 @@ │ │ │ │ strteq sp, [r6], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 95624 <__cxa_atexit@plt+0x89240> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -140469,15 +140469,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 956d8 <__cxa_atexit@plt+0x892f4> │ │ │ │ ldr r3, [pc, #40] @ 956dc <__cxa_atexit@plt+0x892f8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r6], #-2028 @ 0xfffff814 │ │ │ │ strbteq r7, [sp], #-868 @ 0xfffffc9c │ │ │ │ strteq sp, [r6], #-1996 @ 0xfffff834 │ │ │ │ @@ -140514,15 +140514,15 @@ │ │ │ │ strteq sp, [r6], #-1912 @ 0xfffff888 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 9577c <__cxa_atexit@plt+0x89398> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -140555,15 +140555,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 95830 <__cxa_atexit@plt+0x8944c> │ │ │ │ ldr r3, [pc, #40] @ 95834 <__cxa_atexit@plt+0x89450> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r6], #-1736 @ 0xfffff938 │ │ │ │ strbteq r7, [sp], #-524 @ 0xfffffdf4 │ │ │ │ strteq sp, [r6], #-1704 @ 0xfffff958 │ │ │ │ @@ -140600,15 +140600,15 @@ │ │ │ │ strteq sp, [r6], #-1620 @ 0xfffff9ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 958d4 <__cxa_atexit@plt+0x894f0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -140641,15 +140641,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 95988 <__cxa_atexit@plt+0x895a4> │ │ │ │ ldr r3, [pc, #40] @ 9598c <__cxa_atexit@plt+0x895a8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r6], #-1444 @ 0xfffffa5c │ │ │ │ strbteq r7, [sp], #-180 @ 0xffffff4c │ │ │ │ strteq sp, [r6], #-1412 @ 0xfffffa7c │ │ │ │ @@ -140686,15 +140686,15 @@ │ │ │ │ strteq sp, [r6], #-1328 @ 0xfffffad0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 95a2c <__cxa_atexit@plt+0x89648> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -140727,15 +140727,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 95ae0 <__cxa_atexit@plt+0x896fc> │ │ │ │ ldr r3, [pc, #40] @ 95ae4 <__cxa_atexit@plt+0x89700> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r6], #-1152 @ 0xfffffb80 │ │ │ │ strbteq r6, [sp], #-3932 @ 0xfffff0a4 │ │ │ │ strteq sp, [r6], #-1120 @ 0xfffffba0 │ │ │ │ @@ -140772,15 +140772,15 @@ │ │ │ │ strteq sp, [r6], #-1036 @ 0xfffffbf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 95b84 <__cxa_atexit@plt+0x897a0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -140813,15 +140813,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 95c38 <__cxa_atexit@plt+0x89854> │ │ │ │ ldr r3, [pc, #40] @ 95c3c <__cxa_atexit@plt+0x89858> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r6], #-860 @ 0xfffffca4 │ │ │ │ strbteq r6, [sp], #-3588 @ 0xfffff1fc │ │ │ │ strteq sp, [r6], #-828 @ 0xfffffcc4 │ │ │ │ @@ -140858,15 +140858,15 @@ │ │ │ │ strteq sp, [r6], #-744 @ 0xfffffd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 95cdc <__cxa_atexit@plt+0x898f8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -140899,15 +140899,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 95d90 <__cxa_atexit@plt+0x899ac> │ │ │ │ ldr r3, [pc, #40] @ 95d94 <__cxa_atexit@plt+0x899b0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r6], #-568 @ 0xfffffdc8 │ │ │ │ strbteq r6, [sp], #-3244 @ 0xfffff354 │ │ │ │ strteq sp, [r6], #-536 @ 0xfffffde8 │ │ │ │ @@ -140944,15 +140944,15 @@ │ │ │ │ strteq sp, [r6], #-452 @ 0xfffffe3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 95e34 <__cxa_atexit@plt+0x89a50> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -140985,15 +140985,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 95ee8 <__cxa_atexit@plt+0x89b04> │ │ │ │ ldr r3, [pc, #40] @ 95eec <__cxa_atexit@plt+0x89b08> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r6], #-276 @ 0xfffffeec │ │ │ │ strbteq r6, [sp], #-2900 @ 0xfffff4ac │ │ │ │ strteq sp, [r6], #-244 @ 0xffffff0c │ │ │ │ @@ -141030,15 +141030,15 @@ │ │ │ │ strteq sp, [r6], #-160 @ 0xffffff60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 95f8c <__cxa_atexit@plt+0x89ba8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -141071,15 +141071,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 96040 <__cxa_atexit@plt+0x89c5c> │ │ │ │ ldr r3, [pc, #40] @ 96044 <__cxa_atexit@plt+0x89c60> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r6], #-4080 @ 0xfffff010 │ │ │ │ strbteq r6, [sp], #-2556 @ 0xfffff604 │ │ │ │ strteq ip, [r6], #-4048 @ 0xfffff030 │ │ │ │ @@ -141116,15 +141116,15 @@ │ │ │ │ strteq ip, [r6], #-3964 @ 0xfffff084 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 960e4 <__cxa_atexit@plt+0x89d00> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -141157,15 +141157,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 96198 <__cxa_atexit@plt+0x89db4> │ │ │ │ ldr r3, [pc, #40] @ 9619c <__cxa_atexit@plt+0x89db8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r6], #-3788 @ 0xfffff134 │ │ │ │ strbteq r6, [sp], #-2212 @ 0xfffff75c │ │ │ │ strteq ip, [r6], #-3756 @ 0xfffff154 │ │ │ │ @@ -141202,15 +141202,15 @@ │ │ │ │ strteq ip, [r6], #-3672 @ 0xfffff1a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 9623c <__cxa_atexit@plt+0x89e58> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -141243,15 +141243,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 962f0 <__cxa_atexit@plt+0x89f0c> │ │ │ │ ldr r3, [pc, #40] @ 962f4 <__cxa_atexit@plt+0x89f10> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r6], #-3496 @ 0xfffff258 │ │ │ │ strbteq r6, [sp], #-1868 @ 0xfffff8b4 │ │ │ │ strteq ip, [r6], #-3464 @ 0xfffff278 │ │ │ │ @@ -141288,15 +141288,15 @@ │ │ │ │ strteq ip, [r6], #-3380 @ 0xfffff2cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 96394 <__cxa_atexit@plt+0x89fb0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -141329,15 +141329,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 96448 <__cxa_atexit@plt+0x8a064> │ │ │ │ ldr r3, [pc, #40] @ 9644c <__cxa_atexit@plt+0x8a068> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r6], #-3204 @ 0xfffff37c │ │ │ │ strbteq r6, [sp], #-1524 @ 0xfffffa0c │ │ │ │ strteq ip, [r6], #-3172 @ 0xfffff39c │ │ │ │ @@ -141374,15 +141374,15 @@ │ │ │ │ strteq ip, [r6], #-3088 @ 0xfffff3f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 964ec <__cxa_atexit@plt+0x8a108> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -141415,15 +141415,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 965a0 <__cxa_atexit@plt+0x8a1bc> │ │ │ │ ldr r3, [pc, #40] @ 965a4 <__cxa_atexit@plt+0x8a1c0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r6], #-2912 @ 0xfffff4a0 │ │ │ │ strbteq r6, [sp], #-1180 @ 0xfffffb64 │ │ │ │ strteq ip, [r6], #-2880 @ 0xfffff4c0 │ │ │ │ @@ -141460,15 +141460,15 @@ │ │ │ │ strteq ip, [r6], #-2796 @ 0xfffff514 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 96644 <__cxa_atexit@plt+0x8a260> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -141501,15 +141501,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 966f8 <__cxa_atexit@plt+0x8a314> │ │ │ │ ldr r3, [pc, #40] @ 966fc <__cxa_atexit@plt+0x8a318> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r6], #-2620 @ 0xfffff5c4 │ │ │ │ strbteq r6, [sp], #-836 @ 0xfffffcbc │ │ │ │ strteq ip, [r6], #-2588 @ 0xfffff5e4 │ │ │ │ @@ -141546,15 +141546,15 @@ │ │ │ │ strteq ip, [r6], #-2504 @ 0xfffff638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 9679c <__cxa_atexit@plt+0x8a3b8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -141587,15 +141587,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 96850 <__cxa_atexit@plt+0x8a46c> │ │ │ │ ldr r3, [pc, #40] @ 96854 <__cxa_atexit@plt+0x8a470> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r6], #-2328 @ 0xfffff6e8 │ │ │ │ strbteq r6, [sp], #-492 @ 0xfffffe14 │ │ │ │ strteq ip, [r6], #-2296 @ 0xfffff708 │ │ │ │ @@ -141632,15 +141632,15 @@ │ │ │ │ strteq ip, [r6], #-2212 @ 0xfffff75c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 968f4 <__cxa_atexit@plt+0x8a510> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -141673,15 +141673,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 969a8 <__cxa_atexit@plt+0x8a5c4> │ │ │ │ ldr r3, [pc, #40] @ 969ac <__cxa_atexit@plt+0x8a5c8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r6], #-2036 @ 0xfffff80c │ │ │ │ strbteq r6, [sp], #-148 @ 0xffffff6c │ │ │ │ strteq ip, [r6], #-2004 @ 0xfffff82c │ │ │ │ @@ -141718,15 +141718,15 @@ │ │ │ │ strteq ip, [r6], #-1920 @ 0xfffff880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 96a4c <__cxa_atexit@plt+0x8a668> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -141759,15 +141759,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 96b00 <__cxa_atexit@plt+0x8a71c> │ │ │ │ ldr r3, [pc, #40] @ 96b04 <__cxa_atexit@plt+0x8a720> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r6], #-1744 @ 0xfffff930 │ │ │ │ strbteq r5, [sp], #-3900 @ 0xfffff0c4 │ │ │ │ strteq ip, [r6], #-1712 @ 0xfffff950 │ │ │ │ @@ -141804,15 +141804,15 @@ │ │ │ │ strteq ip, [r6], #-1628 @ 0xfffff9a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 96ba4 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -141845,15 +141845,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 96c58 <__cxa_atexit@plt+0x8a874> │ │ │ │ ldr r3, [pc, #40] @ 96c5c <__cxa_atexit@plt+0x8a878> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r6], #-1452 @ 0xfffffa54 │ │ │ │ strbteq r5, [sp], #-3556 @ 0xfffff21c │ │ │ │ strteq ip, [r6], #-1420 @ 0xfffffa74 │ │ │ │ @@ -141890,15 +141890,15 @@ │ │ │ │ strteq ip, [r6], #-1336 @ 0xfffffac8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 96cfc <__cxa_atexit@plt+0x8a918> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -141961,15 +141961,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 96e28 <__cxa_atexit@plt+0x8aa44> │ │ │ │ ldr r3, [pc, #40] @ 96e2c <__cxa_atexit@plt+0x8aa48> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r6], #-1440 @ 0xfffffa60 │ │ │ │ strbteq r5, [sp], #-3092 @ 0xfffff3ec │ │ │ │ strteq ip, [r6], #-1408 @ 0xfffffa80 │ │ │ │ @@ -142006,15 +142006,15 @@ │ │ │ │ strteq ip, [r6], #-1324 @ 0xfffffad4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 96ecc <__cxa_atexit@plt+0x8aae8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -142047,15 +142047,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 96f80 <__cxa_atexit@plt+0x8ab9c> │ │ │ │ ldr r3, [pc, #40] @ 96f84 <__cxa_atexit@plt+0x8aba0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r6], #-1148 @ 0xfffffb84 │ │ │ │ strbteq r5, [sp], #-2748 @ 0xfffff544 │ │ │ │ strteq ip, [r6], #-1116 @ 0xfffffba4 │ │ │ │ @@ -142092,15 +142092,15 @@ │ │ │ │ strteq ip, [r6], #-1032 @ 0xfffffbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 97024 <__cxa_atexit@plt+0x8ac40> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -142133,15 +142133,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 970d8 <__cxa_atexit@plt+0x8acf4> │ │ │ │ ldr r3, [pc, #40] @ 970dc <__cxa_atexit@plt+0x8acf8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r6], #-868 @ 0xfffffc9c │ │ │ │ strbteq r5, [sp], #-2404 @ 0xfffff69c │ │ │ │ strteq ip, [r6], #-836 @ 0xfffffcbc │ │ │ │ @@ -142178,15 +142178,15 @@ │ │ │ │ strteq ip, [r6], #-752 @ 0xfffffd10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 9717c <__cxa_atexit@plt+0x8ad98> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -142276,15 +142276,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 97314 <__cxa_atexit@plt+0x8af30> │ │ │ │ ldr r3, [pc, #40] @ 97318 <__cxa_atexit@plt+0x8af34> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r6], #-420 @ 0xfffffe5c │ │ │ │ strbteq r5, [sp], #-1832 @ 0xfffff8d8 │ │ │ │ strteq ip, [r6], #-388 @ 0xfffffe7c │ │ │ │ @@ -142321,15 +142321,15 @@ │ │ │ │ strteq ip, [r6], #-304 @ 0xfffffed0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 973b8 <__cxa_atexit@plt+0x8afd4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -142362,15 +142362,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 9746c <__cxa_atexit@plt+0x8b088> │ │ │ │ ldr r3, [pc, #40] @ 97470 <__cxa_atexit@plt+0x8b08c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r6], #-128 @ 0xffffff80 │ │ │ │ strbteq r5, [sp], #-1488 @ 0xfffffa30 │ │ │ │ strteq ip, [r6], #-96 @ 0xffffffa0 │ │ │ │ @@ -142407,15 +142407,15 @@ │ │ │ │ strteq ip, [r6], #-12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 97510 <__cxa_atexit@plt+0x8b12c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -142448,15 +142448,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 975c4 <__cxa_atexit@plt+0x8b1e0> │ │ │ │ ldr r3, [pc, #40] @ 975c8 <__cxa_atexit@plt+0x8b1e4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq fp, [r6], #-3944 @ 0xfffff098 │ │ │ │ strbteq r5, [sp], #-1144 @ 0xfffffb88 │ │ │ │ strteq fp, [r6], #-3912 @ 0xfffff0b8 │ │ │ │ @@ -142493,15 +142493,15 @@ │ │ │ │ strteq fp, [r6], #-3828 @ 0xfffff10c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 97668 <__cxa_atexit@plt+0x8b284> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -142561,15 +142561,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 97788 <__cxa_atexit@plt+0x8b3a4> │ │ │ │ ldr r3, [pc, #40] @ 9778c <__cxa_atexit@plt+0x8b3a8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq fp, [r6], #-3568 @ 0xfffff210 │ │ │ │ strbteq r5, [sp], #-692 @ 0xfffffd4c │ │ │ │ strteq fp, [r6], #-3536 @ 0xfffff230 │ │ │ │ @@ -142606,15 +142606,15 @@ │ │ │ │ strteq fp, [r6], #-3452 @ 0xfffff284 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 9782c <__cxa_atexit@plt+0x8b448> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -142647,15 +142647,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 978e0 <__cxa_atexit@plt+0x8b4fc> │ │ │ │ ldr r3, [pc, #40] @ 978e4 <__cxa_atexit@plt+0x8b500> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq fp, [r6], #-3276 @ 0xfffff334 │ │ │ │ strbteq r5, [sp], #-348 @ 0xfffffea4 │ │ │ │ strteq fp, [r6], #-3244 @ 0xfffff354 │ │ │ │ @@ -142692,15 +142692,15 @@ │ │ │ │ strteq fp, [r6], #-3160 @ 0xfffff3a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 97984 <__cxa_atexit@plt+0x8b5a0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -142733,15 +142733,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 97a38 <__cxa_atexit@plt+0x8b654> │ │ │ │ ldr r3, [pc, #40] @ 97a3c <__cxa_atexit@plt+0x8b658> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq fp, [r6], #-2984 @ 0xfffff458 │ │ │ │ strbteq r5, [sp], #-4 │ │ │ │ strteq fp, [r6], #-2952 @ 0xfffff478 │ │ │ │ @@ -142778,15 +142778,15 @@ │ │ │ │ strteq fp, [r6], #-2868 @ 0xfffff4cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 97adc <__cxa_atexit@plt+0x8b6f8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -142819,15 +142819,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 97b90 <__cxa_atexit@plt+0x8b7ac> │ │ │ │ ldr r3, [pc, #40] @ 97b94 <__cxa_atexit@plt+0x8b7b0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq fp, [r6], #-2692 @ 0xfffff57c │ │ │ │ strbteq r4, [sp], #-3756 @ 0xfffff154 │ │ │ │ strteq fp, [r6], #-2660 @ 0xfffff59c │ │ │ │ @@ -142864,15 +142864,15 @@ │ │ │ │ strteq fp, [r6], #-2576 @ 0xfffff5f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 97c34 <__cxa_atexit@plt+0x8b850> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -142905,15 +142905,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 97ce8 <__cxa_atexit@plt+0x8b904> │ │ │ │ ldr r3, [pc, #40] @ 97cec <__cxa_atexit@plt+0x8b908> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq fp, [r6], #-2400 @ 0xfffff6a0 │ │ │ │ strbteq r4, [sp], #-3412 @ 0xfffff2ac │ │ │ │ strteq fp, [r6], #-2368 @ 0xfffff6c0 │ │ │ │ @@ -142950,15 +142950,15 @@ │ │ │ │ strteq fp, [r6], #-2284 @ 0xfffff714 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 97d8c <__cxa_atexit@plt+0x8b9a8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -143021,15 +143021,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 97eb8 <__cxa_atexit@plt+0x8bad4> │ │ │ │ ldr r3, [pc, #40] @ 97ebc <__cxa_atexit@plt+0x8bad8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq fp, [r6], #-2132 @ 0xfffff7ac │ │ │ │ strbteq r4, [sp], #-2948 @ 0xfffff47c │ │ │ │ strteq fp, [r6], #-2100 @ 0xfffff7cc │ │ │ │ @@ -143066,15 +143066,15 @@ │ │ │ │ strteq fp, [r6], #-2016 @ 0xfffff820 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 97f5c <__cxa_atexit@plt+0x8bb78> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -143107,15 +143107,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 98010 <__cxa_atexit@plt+0x8bc2c> │ │ │ │ ldr r3, [pc, #40] @ 98014 <__cxa_atexit@plt+0x8bc30> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq fp, [r6], #-1840 @ 0xfffff8d0 │ │ │ │ strbteq r4, [sp], #-2604 @ 0xfffff5d4 │ │ │ │ strteq fp, [r6], #-1808 @ 0xfffff8f0 │ │ │ │ @@ -143152,15 +143152,15 @@ │ │ │ │ strteq fp, [r6], #-1724 @ 0xfffff944 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 980b4 <__cxa_atexit@plt+0x8bcd0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -143193,15 +143193,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 98168 <__cxa_atexit@plt+0x8bd84> │ │ │ │ ldr r3, [pc, #40] @ 9816c <__cxa_atexit@plt+0x8bd88> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq fp, [r6], #-1560 @ 0xfffff9e8 │ │ │ │ strbteq r4, [sp], #-2260 @ 0xfffff72c │ │ │ │ strteq fp, [r6], #-1528 @ 0xfffffa08 │ │ │ │ @@ -143238,15 +143238,15 @@ │ │ │ │ strteq fp, [r6], #-1444 @ 0xfffffa5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 9820c <__cxa_atexit@plt+0x8be28> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -144331,15 +144331,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - mvnseq r3, #51, 30 @ 0xcc │ │ │ │ + mvnseq r3, #482344960 @ 0x1cc00000 │ │ │ │ strteq r9, [r6], #-1100 @ 0xfffffbb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 99384 <__cxa_atexit@plt+0x8cfa0> │ │ │ │ ldr r2, [pc, #76] @ 9938c <__cxa_atexit@plt+0x8cfa8> │ │ │ │ @@ -144508,15 +144508,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ - mvnseq r3, #15597568 @ 0xee0000 │ │ │ │ + mvnseq r2, #46, 30 @ 0xb8 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ strbteq r3, [sp], #-1592 @ 0xfffff9c8 │ │ │ │ strteq sl, [r6], #-648 @ 0xfffffd78 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -144580,15 +144580,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 99704 <__cxa_atexit@plt+0x8d320> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ - mvnseq r3, #47710208 @ 0x2d80000 │ │ │ │ + mvnseq r2, #15744 @ 0x3d80 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ strteq sl, [r6], #-372 @ 0xfffffe8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -144607,15 +144607,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - mvnseq r3, #897024 @ 0xdb000 │ │ │ │ + mvnseq r3, #-1073741818 @ 0xc0000006 │ │ │ │ strteq r8, [r6], #-2960 @ 0xfffff470 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 997c8 <__cxa_atexit@plt+0x8d3e4> │ │ │ │ ldr lr, [pc, #64] @ 997d0 <__cxa_atexit@plt+0x8d3ec> │ │ │ │ @@ -144629,15 +144629,15 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 444468 <__cxa_atexit@plt+0x438084> │ │ │ │ + b 3fa570 <__cxa_atexit@plt+0x3ee18c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ strbteq r3, [sp], #-700 @ 0xfffffd44 │ │ │ │ strbteq r3, [sp], #-676 @ 0xfffffd5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -144734,17 +144734,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ - mvnseq r3, #15663104 @ 0xef0000 │ │ │ │ + mvnseq r2, #47, 30 @ 0xbc │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - mvnseq r3, #616562688 @ 0x24c00000 │ │ │ │ + mvnseq r2, #216064 @ 0x34c00 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 999ac <__cxa_atexit@plt+0x8d5c8> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -144957,15 +144957,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ beq 99ce8 <__cxa_atexit@plt+0x8d904> │ │ │ │ ldr r3, [pc, #40] @ 99d00 <__cxa_atexit@plt+0x8d91c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fa4f8 <__cxa_atexit@plt+0x3ee114> │ │ │ │ + b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @@ -144973,15 +144973,15 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 99d28 <__cxa_atexit@plt+0x8d944> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa4f8 <__cxa_atexit@plt+0x3ee114> │ │ │ │ + b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r9, [r6], #-2928 @ 0xfffff490 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -145002,21 +145002,21 @@ │ │ │ │ add r0, r3, #12 │ │ │ │ stm r0, {r1, r2, r7, r9} │ │ │ │ ldr r3, [pc, #52] @ 99dc0 <__cxa_atexit@plt+0x8d9dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #48] @ 99dc4 <__cxa_atexit@plt+0x8d9e0> │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ ldr r3, [pc, #36] @ 99dc8 <__cxa_atexit@plt+0x8d9e4> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ strbteq r2, [sp], #-4044 @ 0xfffff034 │ │ │ │ strbteq r3, [sp], #-4 │ │ │ │ strbteq r2, [sp], #-3412 @ 0xfffff2ac │ │ │ │ strbteq r2, [sp], #-3404 @ 0xfffff2b4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq r9, [r6], #-2768 @ 0xfffff530 │ │ │ │ @@ -145046,21 +145046,21 @@ │ │ │ │ str r0, [r3, #24] │ │ │ │ ldr r3, [pc, #56] @ 99e70 <__cxa_atexit@plt+0x8da8c> │ │ │ │ sub sl, r6, #11 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #48] @ 99e74 <__cxa_atexit@plt+0x8da90> │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ ldr r3, [pc, #36] @ 99e78 <__cxa_atexit@plt+0x8da94> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strbteq r2, [sp], #-3960 @ 0xfffff088 │ │ │ │ strbteq r2, [sp], #-3888 @ 0xfffff0d0 │ │ │ │ strbteq r2, [sp], #-3236 @ 0xfffff35c │ │ │ │ strbteq r2, [sp], #-3228 @ 0xfffff364 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ strteq r9, [r6], #-2576 @ 0xfffff5f0 │ │ │ │ @@ -145119,15 +145119,15 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - mvnseq r3, #-1342177268 @ 0xb000000c │ │ │ │ + mvnseq r2, #180224 @ 0x2c000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub lr, r5, #20 │ │ │ │ cmp fp, lr │ │ │ │ bhi 9a06c <__cxa_atexit@plt+0x8dc88> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -145171,15 +145171,15 @@ │ │ │ │ str r7, [r6, #20] │ │ │ │ mov r7, r8 │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ + b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ ldr r0, [r8] │ │ │ │ ldr fp, [sp] │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ @@ -145228,73 +145228,73 @@ │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r3, [r8, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ str r9, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ str r2, [r8, #16] │ │ │ │ str r1, [r8, #20] │ │ │ │ - b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ + b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ bic r7, r9, #3 │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - mvnseq r3, #1073741856 @ 0x40000020 │ │ │ │ + mvnseq r2, #50593792 @ 0x3040000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #172, 2 @ 0x2b │ │ │ │ + mvnseq r2, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #-1073741768 @ 0xc0000038 │ │ │ │ + mvnseq r2, #2293760 @ 0x230000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #32, 4 │ │ │ │ + mvnseq r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #805306373 @ 0x30000005 │ │ │ │ + mvnseq r2, #9633792 @ 0x930000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #140, 4 @ 0xc0000008 │ │ │ │ + mvnseq r2, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #188, 4 @ 0xc000000b │ │ │ │ + mvnseq r2, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #232, 4 @ 0x8000000e │ │ │ │ + mvnseq r2, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #20, 6 @ 0x50000000 │ │ │ │ + mvnseq r2, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ strteq r9, [r6], #-2268 @ 0xfffff724 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -145313,15 +145313,15 @@ │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [pc, #40] @ 9a28c <__cxa_atexit@plt+0x8dea8> │ │ │ │ mov r5, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [pc, #32] @ 9a290 <__cxa_atexit@plt+0x8deac> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r2, [sp], #-1992 @ 0xfffff838 │ │ │ │ strbteq r2, [sp], #-2944 @ 0xfffff480 │ │ │ │ strbteq r2, [sp], #-2940 @ 0xfffff484 │ │ │ │ @@ -145423,15 +145423,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 9a440 <__cxa_atexit@plt+0x8e05c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [pc, #28] @ 9a444 <__cxa_atexit@plt+0x8e060> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r2, [sp], #-1540 @ 0xfffff9fc │ │ │ │ strbteq r2, [sp], #-2520 @ 0xfffff628 │ │ │ │ strteq r9, [r6], #-2108 @ 0xfffff7c4 │ │ │ │ @@ -145451,15 +145451,15 @@ │ │ │ │ ldr r1, [r8, #6] │ │ │ │ ldr r8, [pc, #56] @ 9a4c4 <__cxa_atexit@plt+0x8e0e0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa620 <__cxa_atexit@plt+0x3ee23c> │ │ │ │ + b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9a4c8 <__cxa_atexit@plt+0x8e0e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -145484,15 +145484,15 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r8, [pc, #44] @ 9a540 <__cxa_atexit@plt+0x8e15c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa620 <__cxa_atexit@plt+0x3ee23c> │ │ │ │ + b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ @@ -145509,15 +145509,15 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r8, [pc, #32] @ 9a598 <__cxa_atexit@plt+0x8e1b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa620 <__cxa_atexit@plt+0x3ee23c> │ │ │ │ + b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ strteq r9, [r6], #-1808 @ 0xfffff8f0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -145529,15 +145529,15 @@ │ │ │ │ ldr r1, [pc, #44] @ 9a5ec <__cxa_atexit@plt+0x8e208> │ │ │ │ ldr r8, [pc, #44] @ 9a5f0 <__cxa_atexit@plt+0x8e20c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa620 <__cxa_atexit@plt+0x3ee23c> │ │ │ │ + b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ ldr r7, [pc, #20] @ 9a5f4 <__cxa_atexit@plt+0x8e210> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ strteq r9, [r6], #-1732 @ 0xfffff93c │ │ │ │ @@ -145559,15 +145559,15 @@ │ │ │ │ ldr r3, [r8, #6] │ │ │ │ ldr r8, [pc, #64] @ 9a67c <__cxa_atexit@plt+0x8e298> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, sl │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa620 <__cxa_atexit@plt+0x3ee23c> │ │ │ │ + b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 9a680 <__cxa_atexit@plt+0x8e29c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -145595,15 +145595,15 @@ │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r7, [pc, #48] @ 9a700 <__cxa_atexit@plt+0x8e31c> │ │ │ │ mov r8, r9 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 9a704 <__cxa_atexit@plt+0x8e320> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -145626,15 +145626,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 9a774 <__cxa_atexit@plt+0x8e390> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r7, [pc, #32] @ 9a778 <__cxa_atexit@plt+0x8e394> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @@ -145650,15 +145650,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 9a7c8 <__cxa_atexit@plt+0x8e3e4> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r7, [pc, #20] @ 9a7cc <__cxa_atexit@plt+0x8e3e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ strbteq r2, [sp], #-1616 @ 0xfffff9b0 │ │ │ │ strteq r9, [r6], #-1268 @ 0xfffffb0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -145674,15 +145674,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 9a82c <__cxa_atexit@plt+0x8e448> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [pc, #28] @ 9a830 <__cxa_atexit@plt+0x8e44c> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa628 <__cxa_atexit@plt+0x3ee244> │ │ │ │ + b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r2, [sp], #-536 @ 0xfffffde8 │ │ │ │ strbteq r2, [sp], #-1524 @ 0xfffffa0c │ │ │ │ strteq r9, [r6], #-1168 @ 0xfffffb70 │ │ │ │ @@ -145699,15 +145699,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 9a890 <__cxa_atexit@plt+0x8e4ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [pc, #28] @ 9a894 <__cxa_atexit@plt+0x8e4b0> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa630 <__cxa_atexit@plt+0x3ee24c> │ │ │ │ + b 3fa658 <__cxa_atexit@plt+0x3ee274> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r2, [sp], #-436 @ 0xfffffe4c │ │ │ │ strbteq r2, [sp], #-1424 @ 0xfffffa70 │ │ │ │ strteq r9, [r6], #-1112 @ 0xfffffba8 │ │ │ │ @@ -145733,15 +145733,15 @@ │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #40] @ 9a928 <__cxa_atexit@plt+0x8e544> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa638 <__cxa_atexit@plt+0x3ee254> │ │ │ │ + b 3fa660 <__cxa_atexit@plt+0x3ee27c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r9, [r6], #-1044 @ 0xfffffbec │ │ │ │ strteq r9, [r6], #-1024 @ 0xfffffc00 │ │ │ │ strbteq r2, [sp], #-320 @ 0xfffffec0 │ │ │ │ @@ -145796,15 +145796,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r5, [pc, #76] @ 9aa3c <__cxa_atexit@plt+0x8e658> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa620 <__cxa_atexit@plt+0x3ee23c> │ │ │ │ + b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ ldr r7, [pc, #52] @ 9aa40 <__cxa_atexit@plt+0x8e65c> │ │ │ │ ldr r3, [pc, #52] @ 9aa44 <__cxa_atexit@plt+0x8e660> │ │ │ │ ldr r2, [pc, #52] @ 9aa48 <__cxa_atexit@plt+0x8e664> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -145838,15 +145838,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r7, [pc, #40] @ 9aac4 <__cxa_atexit@plt+0x8e6e0> │ │ │ │ mov r5, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ 9aac8 <__cxa_atexit@plt+0x8e6e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r9, [r6], #-696 @ 0xfffffd48 │ │ │ │ strbteq r1, [sp], #-3984 @ 0xfffff070 │ │ │ │ strbteq r2, [sp], #-888 @ 0xfffffc88 │ │ │ │ @@ -145916,15 +145916,15 @@ │ │ │ │ ldr r9, [r8, #2] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r7, [pc, #52] @ 9ac10 <__cxa_atexit@plt+0x8e82c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 9ac14 <__cxa_atexit@plt+0x8e830> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -145953,15 +145953,15 @@ │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [pc, #44] @ 9ac90 <__cxa_atexit@plt+0x8e8ac> │ │ │ │ mov r5, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #3 │ │ │ │ ldr r7, [pc, #32] @ 9ac94 <__cxa_atexit@plt+0x8e8b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r9, [r6], #-312 @ 0xfffffec8 │ │ │ │ strbteq r1, [sp], #-3528 @ 0xfffff238 │ │ │ │ strbteq r2, [sp], #-440 @ 0xfffffe48 │ │ │ │ @@ -146009,15 +146009,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 9ad58 <__cxa_atexit@plt+0x8e974> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -146032,15 +146032,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 9adb4 <__cxa_atexit@plt+0x8e9d0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 9adfc <__cxa_atexit@plt+0x8ea18> │ │ │ │ @@ -146048,24 +146048,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 9adf4 <__cxa_atexit@plt+0x8ea10> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9ae4c <__cxa_atexit@plt+0x8ea68> │ │ │ │ ldr r7, [pc, #36] @ 9ae5c <__cxa_atexit@plt+0x8ea78> │ │ │ │ @@ -146142,15 +146142,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r8, [r6], #-3760 @ 0xfffff150 │ │ │ │ strteq r8, [r6], #-3776 @ 0xfffff140 │ │ │ │ strbteq r1, [sp], #-2752 @ 0xfffff540 │ │ │ │ @@ -146410,15 +146410,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #36] @ 9b3b8 <__cxa_atexit@plt+0x8efd4> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r8, [r6], #-2784 @ 0xfffff520 │ │ │ │ strbteq r1, [sp], #-1704 @ 0xfffff958 │ │ │ │ strbteq r1, [sp], #-1752 @ 0xfffff928 │ │ │ │ @@ -146652,15 +146652,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #36] @ 9b780 <__cxa_atexit@plt+0x8f39c> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r8, [r6], #-1856 @ 0xfffff8c0 │ │ │ │ strbteq r1, [sp], #-736 @ 0xfffffd20 │ │ │ │ strbteq r1, [sp], #-784 @ 0xfffffcf0 │ │ │ │ @@ -146785,30 +146785,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 9b984 <__cxa_atexit@plt+0x8f5a0> │ │ │ │ ldr r3, [pc, #36] @ 9b990 <__cxa_atexit@plt+0x8f5ac> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ strteq r8, [r6], #-1280 @ 0xfffffb00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 9b9b4 <__cxa_atexit@plt+0x8f5d0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r8, [r6], #-1244 @ 0xfffffb24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 9ba28 <__cxa_atexit@plt+0x8f644> │ │ │ │ @@ -146829,15 +146829,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ beq 9ba50 <__cxa_atexit@plt+0x8f66c> │ │ │ │ ldr r3, [pc, #68] @ 9ba60 <__cxa_atexit@plt+0x8f67c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -146865,15 +146865,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 9bac4 <__cxa_atexit@plt+0x8f6e0> │ │ │ │ ldr r3, [pc, #36] @ 9bad0 <__cxa_atexit@plt+0x8f6ec> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @@ -147296,15 +147296,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 9c1d0 <__cxa_atexit@plt+0x8fdec> │ │ │ │ ldr r3, [pc, #148] @ 9c1fc <__cxa_atexit@plt+0x8fe18> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 9c1d8 <__cxa_atexit@plt+0x8fdf4> │ │ │ │ ldr lr, [pc, #116] @ 9c200 <__cxa_atexit@plt+0x8fe1c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [pc, #112] @ 9c204 <__cxa_atexit@plt+0x8fe20> │ │ │ │ @@ -147328,28 +147328,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 9c1f4 <__cxa_atexit@plt+0x8fe10> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ strbteq r0, [sp], #-3256 @ 0xfffff348 │ │ │ │ strbteq r0, [sp], #-2296 @ 0xfffff708 │ │ │ │ strteq r7, [r6], #-3212 @ 0xfffff374 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 9c228 <__cxa_atexit@plt+0x8fe44> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r7, [r6], #-3176 @ 0xfffff398 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 9c268 <__cxa_atexit@plt+0x8fe84> │ │ │ │ @@ -147400,15 +147400,15 @@ │ │ │ │ str r8, [r3, #32] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 9c31c <__cxa_atexit@plt+0x8ff38> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [sp], #-2952 @ 0xfffff478 │ │ │ │ strbteq r0, [sp], #-1992 @ 0xfffff838 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ strteq r7, [r6], #-2972 @ 0xfffff464 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -147459,15 +147459,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 9c45c <__cxa_atexit@plt+0x90078> │ │ │ │ ldr r3, [pc, #148] @ 9c488 <__cxa_atexit@plt+0x900a4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 9c464 <__cxa_atexit@plt+0x90080> │ │ │ │ ldr lr, [pc, #116] @ 9c48c <__cxa_atexit@plt+0x900a8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [pc, #112] @ 9c490 <__cxa_atexit@plt+0x900ac> │ │ │ │ @@ -147491,28 +147491,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 9c480 <__cxa_atexit@plt+0x9009c> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ strbteq r0, [sp], #-2608 @ 0xfffff5d0 │ │ │ │ strbteq r0, [sp], #-1644 @ 0xfffff994 │ │ │ │ strteq r7, [r6], #-2560 @ 0xfffff600 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 9c4b4 <__cxa_atexit@plt+0x900d0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r7, [r6], #-2524 @ 0xfffff624 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 9c4f4 <__cxa_atexit@plt+0x90110> │ │ │ │ @@ -147563,15 +147563,15 @@ │ │ │ │ str r8, [r3, #32] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 9c5a8 <__cxa_atexit@plt+0x901c4> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [sp], #-2304 @ 0xfffff700 │ │ │ │ strbteq r0, [sp], #-1340 @ 0xfffffac4 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ strteq r7, [r6], #-2356 @ 0xfffff6cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ @@ -147588,15 +147588,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 9c618 <__cxa_atexit@plt+0x90234> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 9c61c <__cxa_atexit@plt+0x90238> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r0, [sp], #-1084 @ 0xfffffbc4 │ │ │ │ strbteq r0, [sp], #-1128 @ 0xfffffb98 │ │ │ │ strbteq r0, [sp], #-1576 @ 0xfffff9d8 │ │ │ │ @@ -147617,15 +147617,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 9c68c <__cxa_atexit@plt+0x902a8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 9c690 <__cxa_atexit@plt+0x902ac> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r0, [sp], #-968 @ 0xfffffc38 │ │ │ │ strbteq r0, [sp], #-1012 @ 0xfffffc0c │ │ │ │ strbteq r0, [sp], #-1464 @ 0xfffffa48 │ │ │ │ @@ -147645,15 +147645,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 9c700 <__cxa_atexit@plt+0x9031c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r7, [r6], #-2088 @ 0xfffff7d8 │ │ │ │ strteq r7, [r6], #-2116 @ 0xfffff7bc │ │ │ │ strbteq r0, [sp], #-836 @ 0xfffffcbc │ │ │ │ @@ -147674,15 +147674,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 9c770 <__cxa_atexit@plt+0x9038c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 9c774 <__cxa_atexit@plt+0x90390> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r0, [sp], #-740 @ 0xfffffd1c │ │ │ │ strbteq r0, [sp], #-784 @ 0xfffffcf0 │ │ │ │ strbteq r0, [sp], #-1140 @ 0xfffffb8c │ │ │ │ @@ -147703,15 +147703,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 9c7e4 <__cxa_atexit@plt+0x90400> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 9c7e8 <__cxa_atexit@plt+0x90404> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r0, [sp], #-624 @ 0xfffffd90 │ │ │ │ strbteq r0, [sp], #-668 @ 0xfffffd64 │ │ │ │ strbteq r0, [sp], #-1052 @ 0xfffffbe4 │ │ │ │ @@ -147732,15 +147732,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 9c858 <__cxa_atexit@plt+0x90474> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 9c85c <__cxa_atexit@plt+0x90478> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r0, [sp], #-508 @ 0xfffffe04 │ │ │ │ strbteq r0, [sp], #-552 @ 0xfffffdd8 │ │ │ │ strbteq r0, [sp], #-1548 @ 0xfffff9f4 │ │ │ │ @@ -147760,15 +147760,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 9c8cc <__cxa_atexit@plt+0x904e8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r7, [r6], #-1728 @ 0xfffff940 │ │ │ │ strteq r7, [r6], #-1788 @ 0xfffff904 │ │ │ │ strbteq r0, [sp], #-376 @ 0xfffffe88 │ │ │ │ @@ -147788,15 +147788,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 9c93c <__cxa_atexit@plt+0x90558> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r7, [r6], #-1648 @ 0xfffff990 │ │ │ │ strteq r7, [r6], #-1712 @ 0xfffff950 │ │ │ │ strbteq r0, [sp], #-264 @ 0xfffffef8 │ │ │ │ @@ -147817,15 +147817,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 9c9ac <__cxa_atexit@plt+0x905c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 9c9b0 <__cxa_atexit@plt+0x905cc> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r0, [sp], #-168 @ 0xffffff58 │ │ │ │ strbteq r0, [sp], #-212 @ 0xffffff2c │ │ │ │ strbteq r0, [sp], #-1212 @ 0xfffffb44 │ │ │ │ @@ -147845,15 +147845,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 9ca20 <__cxa_atexit@plt+0x9063c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r7, [r6], #-1556 @ 0xfffff9ec │ │ │ │ strteq r7, [r6], #-1352 @ 0xfffffab8 │ │ │ │ strbteq r0, [sp], #-36 @ 0xffffffdc │ │ │ │ @@ -147873,15 +147873,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 9ca90 <__cxa_atexit@plt+0x906ac> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r7, [r6], #-1412 @ 0xfffffa7c │ │ │ │ strteq r7, [r6], #-1476 @ 0xfffffa3c │ │ │ │ strbteq pc, [ip], #-4020 @ 0xfffff04c @ │ │ │ │ @@ -147902,15 +147902,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 9cb00 <__cxa_atexit@plt+0x9071c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 9cb04 <__cxa_atexit@plt+0x90720> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq pc, [ip], #-3924 @ 0xfffff0ac @ │ │ │ │ strbteq pc, [ip], #-3968 @ 0xfffff080 @ │ │ │ │ strbteq r0, [sp], #-876 @ 0xfffffc94 │ │ │ │ @@ -147930,15 +147930,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 9cb74 <__cxa_atexit@plt+0x90790> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r7, [r6], #-1320 @ 0xfffffad8 │ │ │ │ strteq r7, [r6], #-1012 @ 0xfffffc0c │ │ │ │ strbteq pc, [ip], #-3792 @ 0xfffff130 @ │ │ │ │ @@ -147959,15 +147959,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 9cbe4 <__cxa_atexit@plt+0x90800> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 9cbe8 <__cxa_atexit@plt+0x90804> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq pc, [ip], #-3696 @ 0xfffff190 @ │ │ │ │ strbteq pc, [ip], #-3740 @ 0xfffff164 @ │ │ │ │ strbteq r0, [sp], #-652 @ 0xfffffd74 │ │ │ │ @@ -147987,15 +147987,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 9cc58 <__cxa_atexit@plt+0x90874> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r7, [r6], #-820 @ 0xfffffccc │ │ │ │ strteq r7, [r6], #-1156 @ 0xfffffb7c │ │ │ │ strbteq pc, [ip], #-3564 @ 0xfffff214 @ │ │ │ │ @@ -148015,15 +148015,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 9ccc8 <__cxa_atexit@plt+0x908e4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r7, [r6], #-740 @ 0xfffffd1c │ │ │ │ strteq r7, [r6], #-1080 @ 0xfffffbc8 │ │ │ │ strbteq pc, [ip], #-3452 @ 0xfffff284 @ │ │ │ │ @@ -148045,15 +148045,15 @@ │ │ │ │ ldr r5, [pc, #44] @ 9cd3c <__cxa_atexit@plt+0x90958> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #36] @ 9cd40 <__cxa_atexit@plt+0x9095c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq pc, [ip], #-3356 @ 0xfffff2e4 @ │ │ │ │ strbteq pc, [ip], #-3804 @ 0xfffff124 @ │ │ │ │ strbteq pc, [ip], #-3388 @ 0xfffff2c4 @ │ │ │ │ @@ -148073,15 +148073,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 9cdb0 <__cxa_atexit@plt+0x909cc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r7, [r6], #-916 @ 0xfffffc6c │ │ │ │ strteq r7, [r6], #-712 @ 0xfffffd38 │ │ │ │ strbteq pc, [ip], #-3220 @ 0xfffff36c @ │ │ │ │ @@ -148101,15 +148101,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 9ce20 <__cxa_atexit@plt+0x90a3c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r7, [r6], #-776 @ 0xfffffcf8 │ │ │ │ strteq r7, [r6], #-836 @ 0xfffffcbc │ │ │ │ strbteq pc, [ip], #-3108 @ 0xfffff3dc @ │ │ │ │ @@ -148130,15 +148130,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 9ce90 <__cxa_atexit@plt+0x90aac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 9ce94 <__cxa_atexit@plt+0x90ab0> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq pc, [ip], #-3012 @ 0xfffff43c @ │ │ │ │ strbteq pc, [ip], #-3056 @ 0xfffff410 @ │ │ │ │ strbteq pc, [ip], #-4068 @ 0xfffff01c @ │ │ │ │ @@ -148158,15 +148158,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 9cf04 <__cxa_atexit@plt+0x90b20> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r7, [r6], #-680 @ 0xfffffd58 │ │ │ │ strteq r7, [r6], #-100 @ 0xffffff9c │ │ │ │ strbteq pc, [ip], #-2880 @ 0xfffff4c0 @ │ │ │ │ @@ -148186,15 +148186,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 9cf74 <__cxa_atexit@plt+0x90b90> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r7, [r6], #-160 @ 0xffffff60 │ │ │ │ strteq r7, [r6], #-600 @ 0xfffffda8 │ │ │ │ strbteq pc, [ip], #-2768 @ 0xfffff530 @ │ │ │ │ @@ -148204,15 +148204,15 @@ │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9cfa4 <__cxa_atexit@plt+0x90bc0> │ │ │ │ ldr r3, [pc, #24] @ 9cfb4 <__cxa_atexit@plt+0x90bd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r7, [pc, #12] @ 9cfb8 <__cxa_atexit@plt+0x90bd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq r7, [r6], #-628 @ 0xfffffd8c │ │ │ │ strteq r7, [r6], #-592 @ 0xfffffdb0 │ │ │ │ @@ -148325,15 +148325,15 @@ │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ beq 9d1a0 <__cxa_atexit@plt+0x90dbc> │ │ │ │ ldr r3, [pc, #68] @ 9d1c0 <__cxa_atexit@plt+0x90ddc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #56] @ 9d1c8 <__cxa_atexit@plt+0x90de4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r3] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -148350,15 +148350,15 @@ │ │ │ │ strteq r6, [r6], #-3272 @ 0xfffff338 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 9d1ec <__cxa_atexit@plt+0x90e08> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r6, [r6], #-3236 @ 0xfffff35c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 9d260 <__cxa_atexit@plt+0x90e7c> │ │ │ │ @@ -148379,15 +148379,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ beq 9d298 <__cxa_atexit@plt+0x90eb4> │ │ │ │ ldr r3, [pc, #84] @ 9d2a8 <__cxa_atexit@plt+0x90ec4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #68] @ 9d2ac <__cxa_atexit@plt+0x90ec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ @@ -148421,15 +148421,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 9d31c <__cxa_atexit@plt+0x90f38> │ │ │ │ ldr r3, [pc, #44] @ 9d328 <__cxa_atexit@plt+0x90f44> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #28] @ 9d32c <__cxa_atexit@plt+0x90f48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -148631,15 +148631,15 @@ │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r1, [r3] │ │ │ │ beq 9d668 <__cxa_atexit@plt+0x91284> │ │ │ │ ldr r3, [pc, #68] @ 9d688 <__cxa_atexit@plt+0x912a4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #56] @ 9d690 <__cxa_atexit@plt+0x912ac> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r2] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -148674,15 +148674,15 @@ │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r1, [r3] │ │ │ │ beq 9d714 <__cxa_atexit@plt+0x91330> │ │ │ │ ldr r3, [pc, #68] @ 9d734 <__cxa_atexit@plt+0x91350> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #56] @ 9d73c <__cxa_atexit@plt+0x91358> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r2] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -148700,15 +148700,15 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #12] @ 9d764 <__cxa_atexit@plt+0x91380> │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa658 <__cxa_atexit@plt+0x3ee274> │ │ │ │ + b 3fa680 <__cxa_atexit@plt+0x3ee29c> │ │ │ │ strteq r6, [r6], #-2796 @ 0xfffff514 │ │ │ │ strteq r6, [r6], #-2792 @ 0xfffff518 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9d7a0 <__cxa_atexit@plt+0x913bc> │ │ │ │ @@ -148869,15 +148869,15 @@ │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r1, [r3] │ │ │ │ beq 9da20 <__cxa_atexit@plt+0x9163c> │ │ │ │ ldr r3, [pc, #68] @ 9da40 <__cxa_atexit@plt+0x9165c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #56] @ 9da48 <__cxa_atexit@plt+0x91664> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r2] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -148905,20 +148905,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 9daa8 <__cxa_atexit@plt+0x916c4> │ │ │ │ ldr r3, [pc, #40] @ 9daac <__cxa_atexit@plt+0x916c8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #60416 @ 0xec00 │ │ │ │ + mvnseq pc, #-1073741794 @ 0xc000001e │ │ │ │ strbteq lr, [ip], #-3988 @ 0xfffff06c │ │ │ │ strteq r6, [r6], #-2024 @ 0xfffff818 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9db04 <__cxa_atexit@plt+0x91720> │ │ │ │ @@ -148930,20 +148930,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 9db0c <__cxa_atexit@plt+0x91728> │ │ │ │ ldr r3, [pc, #40] @ 9db10 <__cxa_atexit@plt+0x9172c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #700416 @ 0xab000 │ │ │ │ + mvnseq pc, #235 @ 0xeb │ │ │ │ strbteq lr, [ip], #-3888 @ 0xfffff0d0 │ │ │ │ strteq r6, [r6], #-1948 @ 0xfffff864 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ 9db38 <__cxa_atexit@plt+0x91754> │ │ │ │ ldr r0, [pc, #12] @ 9db3c <__cxa_atexit@plt+0x91758> │ │ │ │ @@ -149131,20 +149131,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 9de30 <__cxa_atexit@plt+0x91a4c> │ │ │ │ ldr r3, [pc, #40] @ 9de34 <__cxa_atexit@plt+0x91a50> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #92, 14 @ 0x1700000 │ │ │ │ + mvnseq lr, #156, 26 @ 0x2700 │ │ │ │ strbteq lr, [ip], #-3084 @ 0xfffff3f4 │ │ │ │ strteq r6, [r6], #-1244 @ 0xfffffb24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ 9de5c <__cxa_atexit@plt+0x91a78> │ │ │ │ ldr r0, [pc, #12] @ 9de60 <__cxa_atexit@plt+0x91a7c> │ │ │ │ @@ -149196,15 +149196,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 9df30 <__cxa_atexit@plt+0x91b4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [pc, #24] @ 9df34 <__cxa_atexit@plt+0x91b50> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa660 <__cxa_atexit@plt+0x3ee27c> │ │ │ │ + b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq lr, [ip], #-2852 @ 0xfffff4dc │ │ │ │ strbteq lr, [ip], #-2888 @ 0xfffff4b8 │ │ │ │ strbteq lr, [ip], #-3916 @ 0xfffff0b4 │ │ │ │ strteq r6, [r6], #-1032 @ 0xfffffbf8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -149249,15 +149249,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 9e004 <__cxa_atexit@plt+0x91c20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [pc, #24] @ 9e008 <__cxa_atexit@plt+0x91c24> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa660 <__cxa_atexit@plt+0x3ee27c> │ │ │ │ + b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq lr, [ip], #-2640 @ 0xfffff5b0 │ │ │ │ strbteq lr, [ip], #-2676 @ 0xfffff58c │ │ │ │ strbteq lr, [ip], #-3708 @ 0xfffff184 │ │ │ │ strteq r6, [r6], #-840 @ 0xfffffcb8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -149297,15 +149297,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 9e0c0 <__cxa_atexit@plt+0x91cdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [pc, #20] @ 9e0c4 <__cxa_atexit@plt+0x91ce0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ + b 3fa690 <__cxa_atexit@plt+0x3ee2ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq lr, [ip], #-2432 @ 0xfffff680 │ │ │ │ strbteq lr, [ip], #-3016 @ 0xfffff438 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -149611,15 +149611,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 9e5b0 <__cxa_atexit@plt+0x921cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [pc, #28] @ 9e5b4 <__cxa_atexit@plt+0x921d0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1d7f5d4 <__cxa_atexit@plt+0x1d731f0> │ │ │ │ + b 1618c84 <__cxa_atexit@plt+0x160c8a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq lr, [ip], #-1208 @ 0xfffffb48 │ │ │ │ strbteq lr, [ip], #-2316 @ 0xfffff6f4 │ │ │ │ strbteq lr, [ip], #-1456 @ 0xfffffa50 │ │ │ │ strbteq lr, [ip], #-2148 @ 0xfffff79c │ │ │ │ strteq r5, [r6], #-3688 @ 0xfffff198 │ │ │ │ @@ -149712,15 +149712,15 @@ │ │ │ │ strbteq lr, [ip], #-1104 @ 0xfffffbb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 9e730 <__cxa_atexit@plt+0x9234c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvnseq lr, #3760 @ 0xeb0 │ │ │ │ + mvnseq lr, #180355072 @ 0xac00000 │ │ │ │ strteq r5, [r6], #-3268 @ 0xfffff33c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9e76c <__cxa_atexit@plt+0x92388> │ │ │ │ ldr r2, [pc, #32] @ 9e774 <__cxa_atexit@plt+0x92390> │ │ │ │ @@ -149812,15 +149812,15 @@ │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r0, #12]! │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r3, [r3, #20] │ │ │ │ ldr r8, [pc, #56] @ 9e8f4 <__cxa_atexit@plt+0x92510> │ │ │ │ mov r5, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1d7f718 <__cxa_atexit@plt+0x1d73334> │ │ │ │ + b 1618dc8 <__cxa_atexit@plt+0x160c9e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -149875,15 +149875,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ strbteq lr, [ip], #-448 @ 0xfffffe40 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - mvnseq lr, #54784 @ 0xd600 │ │ │ │ + mvnseq lr, #1476395008 @ 0x58000000 │ │ │ │ strteq r5, [r6], #-2600 @ 0xfffff5d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9ea0c <__cxa_atexit@plt+0x92628> │ │ │ │ ldr r2, [pc, #52] @ 9ea14 <__cxa_atexit@plt+0x92630> │ │ │ │ @@ -150043,15 +150043,15 @@ │ │ │ │ bhi 9ec60 <__cxa_atexit@plt+0x9287c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 9ec68 <__cxa_atexit@plt+0x92884> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b cff25c <__cxa_atexit@plt+0xcf2e78> │ │ │ │ + b 5986dc <__cxa_atexit@plt+0x58c2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sp, [ip], #-3536 @ 0xfffff230 │ │ │ │ strteq r5, [r6], #-3148 @ 0xfffff3b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -150073,15 +150073,15 @@ │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #56] @ 9ecfc <__cxa_atexit@plt+0x92918> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #137 @ 0x89 │ │ │ │ ldr r7, [pc, #48] @ 9ed00 <__cxa_atexit@plt+0x9291c> │ │ │ │ mov sl, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -150097,15 +150097,15 @@ │ │ │ │ bhi 9ed38 <__cxa_atexit@plt+0x92954> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 9ed40 <__cxa_atexit@plt+0x9295c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b cff25c <__cxa_atexit@plt+0xcf2e78> │ │ │ │ + b 5986dc <__cxa_atexit@plt+0x58c2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sp, [ip], #-3320 @ 0xfffff308 │ │ │ │ strteq r5, [r6], #-2684 @ 0xfffff584 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -150127,15 +150127,15 @@ │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #56] @ 9edd4 <__cxa_atexit@plt+0x929f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #137 @ 0x89 │ │ │ │ ldr r7, [pc, #48] @ 9edd8 <__cxa_atexit@plt+0x929f4> │ │ │ │ mov sl, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -150285,15 +150285,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r7, [pc, #28] @ 9f03c <__cxa_atexit@plt+0x92c58> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strteq r5, [r6], #-920 @ 0xfffffc68 │ │ │ │ strbteq sp, [ip], #-2584 @ 0xfffff5e8 │ │ │ │ strbteq sp, [ip], #-3716 @ 0xfffff17c │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -150348,15 +150348,15 @@ │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [pc, #36] @ 9f134 <__cxa_atexit@plt+0x92d50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [pc, #28] @ 9f138 <__cxa_atexit@plt+0x92d54> │ │ │ │ add r9, r3, #3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strbteq sp, [ip], #-2332 @ 0xfffff6e4 │ │ │ │ strbteq sp, [ip], #-3484 @ 0xfffff264 │ │ │ │ strbteq sp, [ip], #-3472 @ 0xfffff270 │ │ │ │ strteq r5, [r6], #-1772 @ 0xfffff914 │ │ │ │ @@ -150386,15 +150386,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r7, [pc, #60] @ 9f1e4 <__cxa_atexit@plt+0x92e00> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #48] @ 9f1e8 <__cxa_atexit@plt+0x92e04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa1e0 <__cxa_atexit@plt+0x3eddfc> │ │ │ │ + b 3fa1e8 <__cxa_atexit@plt+0x3ede04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -150553,15 +150553,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 9f480 <__cxa_atexit@plt+0x9309c> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, lr, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #52] @ 9f484 <__cxa_atexit@plt+0x930a0> │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r6, r2 │ │ │ │ b 9f468 <__cxa_atexit@plt+0x93084> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -150578,15 +150578,15 @@ │ │ │ │ bhi 9f4bc <__cxa_atexit@plt+0x930d8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 9f4c4 <__cxa_atexit@plt+0x930e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b cff25c <__cxa_atexit@plt+0xcf2e78> │ │ │ │ + b 5986dc <__cxa_atexit@plt+0x58c2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sp, [ip], #-1396 @ 0xfffffa8c │ │ │ │ strteq r5, [r6], #-760 @ 0xfffffd08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -150608,15 +150608,15 @@ │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #56] @ 9f558 <__cxa_atexit@plt+0x93174> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #137 @ 0x89 │ │ │ │ ldr r7, [pc, #48] @ 9f55c <__cxa_atexit@plt+0x93178> │ │ │ │ mov sl, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -150632,15 +150632,15 @@ │ │ │ │ bhi 9f594 <__cxa_atexit@plt+0x931b0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 9f59c <__cxa_atexit@plt+0x931b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b cff25c <__cxa_atexit@plt+0xcf2e78> │ │ │ │ + b 5986dc <__cxa_atexit@plt+0x58c2f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sp, [ip], #-1180 @ 0xfffffb64 │ │ │ │ strteq r5, [r6], #-544 @ 0xfffffde0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -150662,15 +150662,15 @@ │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #56] @ 9f630 <__cxa_atexit@plt+0x9324c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #137 @ 0x89 │ │ │ │ ldr r7, [pc, #48] @ 9f634 <__cxa_atexit@plt+0x93250> │ │ │ │ mov sl, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -150701,15 +150701,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ str r7, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ ldr r7, [pc, #48] @ 9f6d0 <__cxa_atexit@plt+0x932ec> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -150755,15 +150755,15 @@ │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r8, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #40] @ 9f7a4 <__cxa_atexit@plt+0x933c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -150811,15 +150811,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 9f884 <__cxa_atexit@plt+0x934a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #3 │ │ │ │ ldr r7, [pc, #52] @ 9f888 <__cxa_atexit@plt+0x934a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #48] @ 9f88c <__cxa_atexit@plt+0x934a8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -150875,15 +150875,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r1, [r7, #8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r8, [pc, #28] @ 9f974 <__cxa_atexit@plt+0x93590> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r4, [r6], #-2544 @ 0xfffff610 │ │ │ │ strbteq sp, [ip], #-236 @ 0xffffff14 │ │ │ │ strbteq sp, [ip], #-504 @ 0xfffffe08 │ │ │ │ strbteq sp, [ip], #-1404 @ 0xfffffa84 │ │ │ │ strteq r4, [r6], #-3448 @ 0xfffff288 │ │ │ │ @@ -151008,15 +151008,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #40] @ 9fb98 <__cxa_atexit@plt+0x937b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -151079,15 +151079,15 @@ │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ ldr r7, [pc, #36] @ 9fcb0 <__cxa_atexit@plt+0x938cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ + b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ mov r6, r8 │ │ │ │ b 9fca0 <__cxa_atexit@plt+0x938bc> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -151343,15 +151343,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, lr │ │ │ │ stm r2, {r1, r9, sl} │ │ │ │ ldr r7, [pc, #56] @ a00e4 <__cxa_atexit@plt+0x93d00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa680 <__cxa_atexit@plt+0x3ee29c> │ │ │ │ + b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -151560,15 +151560,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ strbteq ip, [ip], #-1676 @ 0xfffff974 │ │ │ │ strteq r4, [r6], #-432 @ 0xfffffe50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a044c <__cxa_atexit@plt+0x94068> │ │ │ │ @@ -151602,15 +151602,15 @@ │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #40] @ a04e0 <__cxa_atexit@plt+0x940fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -151643,15 +151643,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ a0560 <__cxa_atexit@plt+0x9417c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa658 <__cxa_atexit@plt+0x3ee274> │ │ │ │ + b 3fa680 <__cxa_atexit@plt+0x3ee29c> │ │ │ │ strteq r3, [r6], #-3392 @ 0xfffff2c0 │ │ │ │ strteq r3, [r6], #-4068 @ 0xfffff01c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a05a8 <__cxa_atexit@plt+0x941c4> │ │ │ │ @@ -151712,15 +151712,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r1, [r7, #8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r8, [pc, #28] @ a0688 <__cxa_atexit@plt+0x942a4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r3, [r6], #-3088 @ 0xfffff3f0 │ │ │ │ strbteq ip, [ip], #-984 @ 0xfffffc28 │ │ │ │ strbteq ip, [ip], #-1252 @ 0xfffffb1c │ │ │ │ strbteq ip, [ip], #-1988 @ 0xfffff83c │ │ │ │ strteq r3, [r6], #-3728 @ 0xfffff170 │ │ │ │ @@ -151904,15 +151904,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq a0988 <__cxa_atexit@plt+0x945a4> │ │ │ │ ldr r3, [pc, #44] @ a0994 <__cxa_atexit@plt+0x945b0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #28] @ a0998 <__cxa_atexit@plt+0x945b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -151922,15 +151922,15 @@ │ │ │ │ strteq r3, [r6], #-1272 @ 0xfffffb08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ a09bc <__cxa_atexit@plt+0x945d8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r3, [r6], #-1236 @ 0xfffffb2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne a0a30 <__cxa_atexit@plt+0x9464c> │ │ │ │ @@ -151951,15 +151951,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ beq a0a60 <__cxa_atexit@plt+0x9467c> │ │ │ │ ldr r3, [pc, #76] @ a0a70 <__cxa_atexit@plt+0x9468c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -151990,15 +151990,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq a0ae0 <__cxa_atexit@plt+0x946fc> │ │ │ │ ldr r3, [pc, #44] @ a0aec <__cxa_atexit@plt+0x94708> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #28] @ a0af0 <__cxa_atexit@plt+0x9470c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -152532,15 +152532,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ ldr r7, [pc, #60] @ a1378 <__cxa_atexit@plt+0x94f94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r5, fp} │ │ │ │ - b 3fa680 <__cxa_atexit@plt+0x3ee29c> │ │ │ │ + b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -152772,15 +152772,15 @@ │ │ │ │ str r8, [r9, #40]! @ 0x28 │ │ │ │ str r2, [r5, #24] │ │ │ │ str r1, [r5, #28] │ │ │ │ str sl, [r5] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r7, [pc, #88] @ a1758 <__cxa_atexit@plt+0x95374> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r6, [pc, #56] @ a1744 <__cxa_atexit@plt+0x95360> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #40]! @ 0x28 │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #-36] @ 0xffffffdc │ │ │ │ @@ -152838,15 +152838,15 @@ │ │ │ │ str r8, [r9, #40]! @ 0x28 │ │ │ │ str r2, [r5, #24] │ │ │ │ str r1, [r5, #28] │ │ │ │ str sl, [r5] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r7, [pc, #32] @ a1828 <__cxa_atexit@plt+0x95444> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xffffebb4 │ │ │ │ @ instruction: 0xffffec90 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strbteq fp, [ip], #-1192 @ 0xfffffb58 │ │ │ │ @@ -152923,21 +152923,21 @@ │ │ │ │ stmda r5, {r3, r4} │ │ │ │ ldr r7, [pc, #68] @ a1990 <__cxa_atexit@plt+0x955ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r7, [pc, #60] @ a1994 <__cxa_atexit@plt+0x955b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r4, fp} │ │ │ │ - b 3fa680 <__cxa_atexit@plt+0x3ee29c> │ │ │ │ + b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ ldr r2, [pc, #48] @ a1998 <__cxa_atexit@plt+0x955b4> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ strbteq fp, [ip], #-696 @ 0xfffffd48 │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ strbteq fp, [ip], #-1588 @ 0xfffff9cc │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strbteq fp, [ip], #-1448 @ 0xfffffa58 │ │ │ │ @@ -153130,15 +153130,15 @@ │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ a1ca0 <__cxa_atexit@plt+0x958bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r8, [pc, #16] @ a1ca4 <__cxa_atexit@plt+0x958c0> │ │ │ │ mov r7, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ strbteq fp, [ip], #-692 @ 0xfffffd4c │ │ │ │ strbteq fp, [ip], #-584 @ 0xfffffdb8 │ │ │ │ strbteq fp, [ip], #-376 @ 0xfffffe88 │ │ │ │ strteq r2, [r6], #-3020 @ 0xfffff434 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, fp │ │ │ │ andeq r0, r1, r8 │ │ │ │ @@ -153202,15 +153202,15 @@ │ │ │ │ add r8, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fa1e0 <__cxa_atexit@plt+0x3eddfc> │ │ │ │ + b 3fa1e8 <__cxa_atexit@plt+0x3ede04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -153279,15 +153279,15 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ ldr r7, [pc, #172] @ a1f8c <__cxa_atexit@plt+0x95ba8> │ │ │ │ mov r9, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #164] @ a1f90 <__cxa_atexit@plt+0x95bac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, r5, #56 @ 0x38 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r5, r6 │ │ │ │ bcc a1f48 <__cxa_atexit@plt+0x95b64> │ │ │ │ @@ -153347,15 +153347,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ ldr r7, [pc, #32] @ a2014 <__cxa_atexit@plt+0x95c30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #28] @ a2018 <__cxa_atexit@plt+0x95c34> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xffffd758 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ strbteq sl, [ip], #-3884 @ 0xfffff0d4 │ │ │ │ strbteq sl, [ip], #-3900 @ 0xfffff0c4 │ │ │ │ @@ -153423,21 +153423,21 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r7, [pc, #64] @ a2160 <__cxa_atexit@plt+0x95d7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r7, [pc, #56] @ a2164 <__cxa_atexit@plt+0x95d80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa680 <__cxa_atexit@plt+0x3ee29c> │ │ │ │ + b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ ldr r3, [pc, #48] @ a2168 <__cxa_atexit@plt+0x95d84> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffdf68 │ │ │ │ @ instruction: 0xffffe06c │ │ │ │ strbteq sl, [ip], #-3712 @ 0xfffff180 │ │ │ │ strteq r2, [r6], #-536 @ 0xfffffde8 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strbteq sl, [ip], #-2500 @ 0xfffff63c │ │ │ │ strbteq sl, [ip], #-3540 @ 0xfffff22c │ │ │ │ @@ -153686,15 +153686,15 @@ │ │ │ │ add r5, r3, #84 @ 0x54 │ │ │ │ stm r5, {r0, r1, r9, lr} │ │ │ │ str r7, [r3, #104] @ 0x68 │ │ │ │ str fp, [r3, #108] @ 0x6c │ │ │ │ mov r5, r2 │ │ │ │ ldmib sp, {r7, fp} │ │ │ │ str sl, [r3, #100] @ 0x64 │ │ │ │ - b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ + b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ ldr r7, [pc, #56] @ a258c <__cxa_atexit@plt+0x961a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #116 @ 0x74 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -153850,15 +153850,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ a27f0 <__cxa_atexit@plt+0x9640c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ + b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sl, [ip], #-604 @ 0xfffffda4 │ │ │ │ strbteq sl, [ip], #-1908 @ 0xfffff88c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -153900,15 +153900,15 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #48] @ a28c8 <__cxa_atexit@plt+0x964e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -153929,15 +153929,15 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r3, #12] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ a2938 <__cxa_atexit@plt+0x96554> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @@ -153958,15 +153958,15 @@ │ │ │ │ ldr r2, [pc, #44] @ a29a0 <__cxa_atexit@plt+0x965bc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa690 <__cxa_atexit@plt+0x3ee2ac> │ │ │ │ + b 3fa6b8 <__cxa_atexit@plt+0x3ee2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r2, [r6], #-64 @ 0xffffffc0 │ │ │ │ strbteq sl, [ip], #-160 @ 0xffffff60 │ │ │ │ strteq r1, [r6], #-3936 @ 0xfffff0a0 │ │ │ │ @@ -153980,15 +153980,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ a29f0 <__cxa_atexit@plt+0x9660c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r1, [r6], #-3900 @ 0xfffff0c4 │ │ │ │ strbteq sl, [ip], #-76 @ 0xffffffb4 │ │ │ │ strteq r1, [r6], #-3872 @ 0xfffff0e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -154001,15 +154001,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ a2a44 <__cxa_atexit@plt+0x96660> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sl, [ip], #-4 │ │ │ │ strbteq sl, [ip], #-1308 @ 0xfffffae4 │ │ │ │ strteq r1, [r6], #-3796 @ 0xfffff12c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -154112,15 +154112,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ a2c00 <__cxa_atexit@plt+0x9681c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r1, [r6], #-3372 @ 0xfffff2d4 │ │ │ │ strbteq r9, [ip], #-3644 @ 0xfffff1c4 │ │ │ │ strteq r1, [r6], #-3344 @ 0xfffff2f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -154133,15 +154133,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ a2c54 <__cxa_atexit@plt+0x96870> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [ip], #-3572 @ 0xfffff20c │ │ │ │ strbteq sl, [ip], #-780 @ 0xfffffcf4 │ │ │ │ strteq r1, [r6], #-3260 @ 0xfffff344 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -154162,15 +154162,15 @@ │ │ │ │ add r7, r7, #12 │ │ │ │ ldm r7, {r2, r5, r7} │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -154211,15 +154211,15 @@ │ │ │ │ str r1, [r6, #32] │ │ │ │ str sl, [r6, #36] @ 0x24 │ │ │ │ str sl, [r6, #12] │ │ │ │ mov r9, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ a2db4 <__cxa_atexit@plt+0x969d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -154253,15 +154253,15 @@ │ │ │ │ str lr, [r8, #16]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ str r0, [r9, #24] │ │ │ │ str r7, [r9, #28] │ │ │ │ str r2, [r9, #32] │ │ │ │ str r3, [r9, #36] @ 0x24 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ strteq r1, [r6], #-2760 @ 0xfffff538 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -154274,15 +154274,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ a2e88 <__cxa_atexit@plt+0x96aa4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r1, [r6], #-2724 @ 0xfffff55c │ │ │ │ strbteq r9, [ip], #-2996 @ 0xfffff44c │ │ │ │ strteq r1, [r6], #-2696 @ 0xfffff578 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -154295,15 +154295,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ a2edc <__cxa_atexit@plt+0x96af8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [ip], #-2924 @ 0xfffff494 │ │ │ │ strbteq sl, [ip], #-132 @ 0xffffff7c │ │ │ │ strteq r1, [r6], #-2620 @ 0xfffff5c4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -154423,15 +154423,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ a30dc <__cxa_atexit@plt+0x96cf8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r1, [r6], #-2128 @ 0xfffff7b0 │ │ │ │ strbteq r9, [ip], #-2400 @ 0xfffff6a0 │ │ │ │ strteq r1, [r6], #-2084 @ 0xfffff7dc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -154452,15 +154452,15 @@ │ │ │ │ add r7, r7, #12 │ │ │ │ ldm r7, {r2, r5, r7} │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -154478,15 +154478,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ a31b8 <__cxa_atexit@plt+0x96dd4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [ip], #-2192 @ 0xfffff770 │ │ │ │ strbteq r9, [ip], #-3496 @ 0xfffff258 │ │ │ │ strteq r1, [r6], #-1888 @ 0xfffff8a0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -154522,15 +154522,15 @@ │ │ │ │ str r8, [r6, #12] │ │ │ │ mov r7, r8 │ │ │ │ str sl, [r6, #20] │ │ │ │ mov r9, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ a3290 <__cxa_atexit@plt+0x96eac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -154564,15 +154564,15 @@ │ │ │ │ str lr, [r8, #24]! │ │ │ │ str r2, [r9, #32] │ │ │ │ str r3, [r9, #36] @ 0x24 │ │ │ │ str r0, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -154581,15 +154581,15 @@ │ │ │ │ bhi a3348 <__cxa_atexit@plt+0x96f64> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ a3350 <__cxa_atexit@plt+0x96f6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [ip], #-1768 @ 0xfffff918 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -154627,15 +154627,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ a3414 <__cxa_atexit@plt+0x97030> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbteq r9, [ip], #-1632 @ 0xfffff9a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -154656,15 +154656,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ a3484 <__cxa_atexit@plt+0x970a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbteq r9, [ip], #-1520 @ 0xfffffa10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -154673,15 +154673,15 @@ │ │ │ │ bne a34b8 <__cxa_atexit@plt+0x970d4> │ │ │ │ ldr r3, [pc, #32] @ a34c4 <__cxa_atexit@plt+0x970e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbteq r9, [ip], #-1456 @ 0xfffffa50 │ │ │ │ strteq r1, [r6], #-1084 @ 0xfffffbc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -154693,15 +154693,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ a3514 <__cxa_atexit@plt+0x97130> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r1, [r6], #-1048 @ 0xfffffbe8 │ │ │ │ strbteq r9, [ip], #-1320 @ 0xfffffad8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -154745,15 +154745,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ a3600 <__cxa_atexit@plt+0x9721c> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -154804,15 +154804,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -154845,15 +154845,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -154900,15 +154900,15 @@ │ │ │ │ ldr r2, [pc, #84] @ a3880 <__cxa_atexit@plt+0x9749c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -154949,15 +154949,15 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ strbteq r9, [ip], #-640 @ 0xfffffd80 │ │ │ │ strteq r0, [r6], #-4084 @ 0xfffff00c │ │ │ │ @@ -154972,15 +154972,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ a3970 <__cxa_atexit@plt+0x9758c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [ip], #-216 @ 0xffffff28 │ │ │ │ strbteq r9, [ip], #-1520 @ 0xfffffa10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -155024,15 +155024,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ a3a5c <__cxa_atexit@plt+0x97678> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -155083,15 +155083,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -155124,15 +155124,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -155179,15 +155179,15 @@ │ │ │ │ ldr r2, [pc, #84] @ a3cdc <__cxa_atexit@plt+0x978f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -155228,15 +155228,15 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ strbteq r8, [ip], #-3620 @ 0xfffff1dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -155253,15 +155253,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ a3dd8 <__cxa_atexit@plt+0x979f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r0, [r6], #-3144 @ 0xfffff3b8 │ │ │ │ strbteq r8, [ip], #-3192 @ 0xfffff388 │ │ │ │ strbteq r8, [ip], #-3232 @ 0xfffff360 │ │ │ │ strteq r0, [r6], #-2872 @ 0xfffff4c8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -155302,15 +155302,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ str lr, [r0, #28] │ │ │ │ str r1, [r0, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -155370,15 +155370,15 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -155426,15 +155426,15 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #16] │ │ │ │ str ip, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r6, lr │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, lr │ │ │ │ mov r0, #60 @ 0x3c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff4c4 │ │ │ │ strbteq r8, [ip], #-2856 @ 0xfffff4d8 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @@ -155455,15 +155455,15 @@ │ │ │ │ ldr r0, [pc, #64] @ a4118 <__cxa_atexit@plt+0x97d34> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b a4100 <__cxa_atexit@plt+0x97d1c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ a4110 <__cxa_atexit@plt+0x97d2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -155497,15 +155497,15 @@ │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ strbteq r8, [ip], #-2524 @ 0xfffff624 │ │ │ │ strteq r0, [r6], #-1876 @ 0xfffff8ac │ │ │ │ @@ -155519,15 +155519,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ a41fc <__cxa_atexit@plt+0x97e18> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r0, [r6], #-1840 @ 0xfffff8d0 │ │ │ │ strbteq r8, [ip], #-2112 @ 0xfffff7c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -155564,15 +155564,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -155600,15 +155600,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -155626,15 +155626,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ a43a8 <__cxa_atexit@plt+0x97fc4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r8, [ip], #-1696 @ 0xfffff960 │ │ │ │ strbteq r8, [ip], #-3000 @ 0xfffff448 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -155671,15 +155671,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -155707,15 +155707,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -155735,15 +155735,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ a4560 <__cxa_atexit@plt+0x9817c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r0, [r6], #-976 @ 0xfffffc30 │ │ │ │ strbteq r8, [ip], #-1264 @ 0xfffffb10 │ │ │ │ strbteq r8, [ip], #-1304 @ 0xfffffae8 │ │ │ │ strteq r0, [r6], #-944 @ 0xfffffc50 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -155780,15 +155780,15 @@ │ │ │ │ str r2, [r3, #28]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ add r2, r1, #8 │ │ │ │ stm r2, {r0, sl, lr} │ │ │ │ str r8, [r1, #20] │ │ │ │ str r1, [r1, #24] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -155830,15 +155830,15 @@ │ │ │ │ ldr r5, [pc, #76] @ a4700 <__cxa_atexit@plt+0x9831c> │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov ip, r6 │ │ │ │ b a46dc <__cxa_atexit@plt+0x982f8> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ a46f0 <__cxa_atexit@plt+0x9830c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, ip │ │ │ │ @@ -155914,15 +155914,15 @@ │ │ │ │ add r0, r6, #8 │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ add lr, pc, lr │ │ │ │ stm r0, {r1, r9, lr} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b a483c <__cxa_atexit@plt+0x98458> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ @@ -155975,15 +155975,15 @@ │ │ │ │ str r9, [r7, #12] │ │ │ │ ldr r3, [pc, #72] @ a4944 <__cxa_atexit@plt+0x98560> │ │ │ │ str r8, [r7, #20] │ │ │ │ str r7, [r7, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #16] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r7 │ │ │ │ b a4920 <__cxa_atexit@plt+0x9853c> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ a4934 <__cxa_atexit@plt+0x98550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -156001,15 +156001,15 @@ │ │ │ │ bhi a4978 <__cxa_atexit@plt+0x98594> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ a4980 <__cxa_atexit@plt+0x9859c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r8, [ip], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -156047,15 +156047,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ a4a44 <__cxa_atexit@plt+0x98660> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbteq r8, [ip], #-48 @ 0xffffffd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -156076,15 +156076,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ a4ab4 <__cxa_atexit@plt+0x986d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbteq r7, [ip], #-4032 @ 0xfffff040 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -156093,15 +156093,15 @@ │ │ │ │ bne a4ae8 <__cxa_atexit@plt+0x98704> │ │ │ │ ldr r3, [pc, #32] @ a4af4 <__cxa_atexit@plt+0x98710> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbteq r7, [ip], #-3968 @ 0xfffff080 │ │ │ │ strteq pc, [r5], #-3596 @ 0xfffff1f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -156113,15 +156113,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ a4b44 <__cxa_atexit@plt+0x98760> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq pc, [r5], #-3560 @ 0xfffff218 │ │ │ │ strbteq r7, [ip], #-3832 @ 0xfffff108 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -156167,15 +156167,15 @@ │ │ │ │ ldr r5, [pc, #64] @ a4c38 <__cxa_atexit@plt+0x98854> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ a4c3c <__cxa_atexit@plt+0x98858> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -156227,15 +156227,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -156268,15 +156268,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -156384,15 +156384,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc a4fec <__cxa_atexit@plt+0x98c08> │ │ │ │ ldr r1, [pc, #120] @ a5000 <__cxa_atexit@plt+0x98c1c> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -156409,15 +156409,15 @@ │ │ │ │ ldr r0, [pc, #72] @ a5008 <__cxa_atexit@plt+0x98c24> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -156443,15 +156443,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ a506c <__cxa_atexit@plt+0x98c88> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r7, [ip], #-2524 @ 0xfffff624 │ │ │ │ strbteq r7, [ip], #-3828 @ 0xfffff10c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -156497,15 +156497,15 @@ │ │ │ │ ldr r5, [pc, #64] @ a5160 <__cxa_atexit@plt+0x98d7c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ a5164 <__cxa_atexit@plt+0x98d80> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -156557,15 +156557,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -156598,15 +156598,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -156714,15 +156714,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc a5514 <__cxa_atexit@plt+0x99130> │ │ │ │ ldr r1, [pc, #120] @ a5528 <__cxa_atexit@plt+0x99144> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -156739,15 +156739,15 @@ │ │ │ │ ldr r0, [pc, #72] @ a5530 <__cxa_atexit@plt+0x9914c> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -156775,15 +156775,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ a55a0 <__cxa_atexit@plt+0x991bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq pc, [r5], #-1152 @ 0xfffffb80 │ │ │ │ strbteq r7, [ip], #-1200 @ 0xfffffb50 │ │ │ │ strbteq r7, [ip], #-1240 @ 0xfffffb28 │ │ │ │ strteq pc, [r5], #-880 @ 0xfffffc90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -156824,15 +156824,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ str lr, [r0, #28] │ │ │ │ str r1, [r0, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -156892,15 +156892,15 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -156948,15 +156948,15 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #16] │ │ │ │ str ip, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r6, lr │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, lr │ │ │ │ mov r0, #60 @ 0x3c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ strbteq r7, [ip], #-864 @ 0xfffffca0 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @@ -156977,15 +156977,15 @@ │ │ │ │ ldr r0, [pc, #64] @ a58e0 <__cxa_atexit@plt+0x994fc> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b a58c8 <__cxa_atexit@plt+0x994e4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ a58d8 <__cxa_atexit@plt+0x994f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -157019,15 +157019,15 @@ │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffff070 │ │ │ │ strbteq r7, [ip], #-532 @ 0xfffffdec │ │ │ │ strteq pc, [r5], #-180 @ 0xffffff4c │ │ │ │ @@ -157058,29 +157058,29 @@ │ │ │ │ beq a5a1c <__cxa_atexit@plt+0x99638> │ │ │ │ cmp r7, #1 │ │ │ │ bne a5a34 <__cxa_atexit@plt+0x99650> │ │ │ │ ldr r8, [pc, #112] @ a5a60 <__cxa_atexit@plt+0x9967c> │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ a5a5c <__cxa_atexit@plt+0x99678> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ a5a58 <__cxa_atexit@plt+0x99674> │ │ │ │ add r7, pc, r7 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [pc, #28] @ a5a64 <__cxa_atexit@plt+0x99680> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -157109,24 +157109,24 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ cmp r2, #0 │ │ │ │ beq a5ad8 <__cxa_atexit@plt+0x996f4> │ │ │ │ cmp r2, #1 │ │ │ │ bne a5aec <__cxa_atexit@plt+0x99708> │ │ │ │ ldr r8, [pc, #64] @ a5b04 <__cxa_atexit@plt+0x99720> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #32] @ a5b00 <__cxa_atexit@plt+0x9971c> │ │ │ │ mov r9, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #8] @ a5afc <__cxa_atexit@plt+0x99718> │ │ │ │ add r7, pc, r7 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strteq lr, [r5], #-3812 @ 0xfffff11c │ │ │ │ strbteq r7, [ip], #-1124 @ 0xfffffb9c │ │ │ │ strteq lr, [r5], #-3656 @ 0xfffff1b8 │ │ │ │ @@ -157139,21 +157139,21 @@ │ │ │ │ beq a5b40 <__cxa_atexit@plt+0x9975c> │ │ │ │ cmp r3, #1 │ │ │ │ bne a5b58 <__cxa_atexit@plt+0x99774> │ │ │ │ ldr r8, [pc, #60] @ a5b70 <__cxa_atexit@plt+0x9978c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #36] @ a5b6c <__cxa_atexit@plt+0x99788> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #8] @ a5b68 <__cxa_atexit@plt+0x99784> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strteq lr, [r5], #-3700 @ 0xfffff18c │ │ │ │ strbteq r7, [ip], #-1024 @ 0xfffffc00 │ │ │ │ strteq lr, [r5], #-3536 @ 0xfffff230 │ │ │ │ @@ -157197,15 +157197,15 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #48] @ a5c4c <__cxa_atexit@plt+0x99868> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -157237,15 +157237,15 @@ │ │ │ │ add lr, r6, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r1, r8, r9} │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ a5d04 <__cxa_atexit@plt+0x99920> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -157277,15 +157277,15 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ strteq lr, [r5], #-3000 @ 0xfffff448 │ │ │ │ strteq lr, [r5], #-3372 @ 0xfffff2d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -157352,15 +157352,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ a5eac <__cxa_atexit@plt+0x99ac8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq lr, [r5], #-3252 @ 0xfffff34c │ │ │ │ strbteq r6, [ip], #-2980 @ 0xfffff45c │ │ │ │ strbteq r6, [ip], #-3024 @ 0xfffff430 │ │ │ │ @@ -157401,15 +157401,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r7, [pc, #40] @ a5f70 <__cxa_atexit@plt+0x99b8c> │ │ │ │ mov r5, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ a5f74 <__cxa_atexit@plt+0x99b90> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq lr, [r5], #-3136 @ 0xfffff3c0 │ │ │ │ strbteq r6, [ip], #-2788 @ 0xfffff51c │ │ │ │ strbteq r6, [ip], #-3312 @ 0xfffff310 │ │ │ │ @@ -157432,15 +157432,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ a5fec <__cxa_atexit@plt+0x99c08> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq lr, [r5], #-3120 @ 0xfffff3d0 │ │ │ │ strbteq r6, [ip], #-2660 @ 0xfffff59c │ │ │ │ strbteq r6, [ip], #-2704 @ 0xfffff570 │ │ │ │ @@ -157589,15 +157589,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ a624c <__cxa_atexit@plt+0x99e68> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ muleq r0, ip, r0 │ │ │ │ strbteq r6, [ip], #-2564 @ 0xfffff5fc │ │ │ │ strbteq r6, [ip], #-2112 @ 0xfffff7c0 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ @@ -157623,15 +157623,15 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ a62d0 <__cxa_atexit@plt+0x99eec> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ strbteq r6, [ip], #-2428 @ 0xfffff684 │ │ │ │ strbteq r6, [ip], #-1964 @ 0xfffff854 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -158014,15 +158014,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sl] │ │ │ │ ldr r5, [pc, #24] @ a68f4 <__cxa_atexit@plt+0x9a510> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ strbteq r6, [ip], #-872 @ 0xfffffc98 │ │ │ │ strbteq r6, [ip], #-432 @ 0xfffffe50 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -158054,15 +158054,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r8] │ │ │ │ ldr r5, [pc, #20] @ a6990 <__cxa_atexit@plt+0x9a5ac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbteq r6, [ip], #-712 @ 0xfffffd38 │ │ │ │ strbteq r6, [ip], #-260 @ 0xfffffefc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ a69cc <__cxa_atexit@plt+0x9a5e8> │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -158096,15 +158096,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r7, [pc, #40] @ a6a4c <__cxa_atexit@plt+0x9a668> │ │ │ │ mov r5, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ a6a50 <__cxa_atexit@plt+0x9a66c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq lr, [r5], #-536 @ 0xfffffde8 │ │ │ │ strbteq r6, [ip], #-8 │ │ │ │ strbteq r6, [ip], #-1320 @ 0xfffffad8 │ │ │ │ @@ -158120,15 +158120,15 @@ │ │ │ │ bhi a6a94 <__cxa_atexit@plt+0x9a6b0> │ │ │ │ ldr r5, [pc, #44] @ a6aac <__cxa_atexit@plt+0x9a6c8> │ │ │ │ ldr r8, [pc, #44] @ a6ab0 <__cxa_atexit@plt+0x9a6cc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r7, [pc, #24] @ a6ab4 <__cxa_atexit@plt+0x9a6d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -158166,15 +158166,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ a6b60 <__cxa_atexit@plt+0x9a77c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ a6b64 <__cxa_atexit@plt+0x9a780> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r5, [ip], #-3828 @ 0xfffff10c │ │ │ │ strbteq r5, [ip], #-3872 @ 0xfffff0e0 │ │ │ │ strbteq r6, [ip], #-224 @ 0xffffff20 │ │ │ │ @@ -158195,15 +158195,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ a6bd4 <__cxa_atexit@plt+0x9a7f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ a6bd8 <__cxa_atexit@plt+0x9a7f4> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r5, [ip], #-3712 @ 0xfffff180 │ │ │ │ strbteq r5, [ip], #-3756 @ 0xfffff154 │ │ │ │ strbteq r6, [ip], #-112 @ 0xffffff90 │ │ │ │ @@ -158223,15 +158223,15 @@ │ │ │ │ ldr r3, [pc, #48] @ a6c48 <__cxa_atexit@plt+0x9a864> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq lr, [r5], #-84 @ 0xffffffac │ │ │ │ strteq lr, [r5], #-112 @ 0xffffff90 │ │ │ │ strbteq r5, [ip], #-3580 @ 0xfffff204 │ │ │ │ @@ -158252,15 +158252,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ a6cb8 <__cxa_atexit@plt+0x9a8d4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ a6cbc <__cxa_atexit@plt+0x9a8d8> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r5, [ip], #-3484 @ 0xfffff264 │ │ │ │ strbteq r5, [ip], #-3528 @ 0xfffff238 │ │ │ │ strbteq r5, [ip], #-3912 @ 0xfffff0b8 │ │ │ │ @@ -158281,15 +158281,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ a6d2c <__cxa_atexit@plt+0x9a948> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ a6d30 <__cxa_atexit@plt+0x9a94c> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r5, [ip], #-3368 @ 0xfffff2d8 │ │ │ │ strbteq r5, [ip], #-3412 @ 0xfffff2ac │ │ │ │ strbteq r5, [ip], #-3764 @ 0xfffff14c │ │ │ │ @@ -158309,15 +158309,15 @@ │ │ │ │ ldr r3, [pc, #48] @ a6da0 <__cxa_atexit@plt+0x9a9bc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r5], #-3936 @ 0xfffff0a0 │ │ │ │ strteq sp, [r5], #-3964 @ 0xfffff084 │ │ │ │ strbteq r5, [ip], #-3236 @ 0xfffff35c │ │ │ │ @@ -158338,15 +158338,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ a6e10 <__cxa_atexit@plt+0x9aa2c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ a6e14 <__cxa_atexit@plt+0x9aa30> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r5, [ip], #-3140 @ 0xfffff3bc │ │ │ │ strbteq r5, [ip], #-3184 @ 0xfffff390 │ │ │ │ strbteq r6, [ip], #-352 @ 0xfffffea0 │ │ │ │ @@ -158367,15 +158367,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ a6e84 <__cxa_atexit@plt+0x9aaa0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ a6e88 <__cxa_atexit@plt+0x9aaa4> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r5, [ip], #-3024 @ 0xfffff430 │ │ │ │ strbteq r5, [ip], #-3068 @ 0xfffff404 │ │ │ │ strbteq r5, [ip], #-3512 @ 0xfffff248 │ │ │ │ @@ -158395,15 +158395,15 @@ │ │ │ │ ldr r3, [pc, #48] @ a6ef8 <__cxa_atexit@plt+0x9ab14> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r5], #-3692 @ 0xfffff194 │ │ │ │ strteq sp, [r5], #-3720 @ 0xfffff178 │ │ │ │ strbteq r5, [ip], #-2892 @ 0xfffff4b4 │ │ │ │ @@ -158423,15 +158423,15 @@ │ │ │ │ ldr r3, [pc, #48] @ a6f68 <__cxa_atexit@plt+0x9ab84> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r5], #-3648 @ 0xfffff1c0 │ │ │ │ strteq sp, [r5], #-3444 @ 0xfffff28c │ │ │ │ strbteq r5, [ip], #-2780 @ 0xfffff524 │ │ │ │ @@ -158451,15 +158451,15 @@ │ │ │ │ ldr r3, [pc, #48] @ a6fd8 <__cxa_atexit@plt+0x9abf4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r5], #-3436 @ 0xfffff294 │ │ │ │ strteq sp, [r5], #-3568 @ 0xfffff210 │ │ │ │ strbteq r5, [ip], #-2668 @ 0xfffff594 │ │ │ │ @@ -158480,15 +158480,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ a7048 <__cxa_atexit@plt+0x9ac64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ a704c <__cxa_atexit@plt+0x9ac68> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r5, [ip], #-2572 @ 0xfffff5f4 │ │ │ │ strbteq r5, [ip], #-2616 @ 0xfffff5c8 │ │ │ │ strbteq r5, [ip], #-2972 @ 0xfffff464 │ │ │ │ @@ -158509,15 +158509,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ a70bc <__cxa_atexit@plt+0x9acd8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ a70c0 <__cxa_atexit@plt+0x9acdc> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r5, [ip], #-2456 @ 0xfffff668 │ │ │ │ strbteq r5, [ip], #-2500 @ 0xfffff63c │ │ │ │ strbteq r5, [ip], #-3496 @ 0xfffff258 │ │ │ │ @@ -158537,15 +158537,15 @@ │ │ │ │ ldr r3, [pc, #48] @ a7130 <__cxa_atexit@plt+0x9ad4c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r5], #-3296 @ 0xfffff320 │ │ │ │ strteq sp, [r5], #-3324 @ 0xfffff304 │ │ │ │ strbteq r5, [ip], #-2324 @ 0xfffff6ec │ │ │ │ @@ -158565,15 +158565,15 @@ │ │ │ │ ldr r3, [pc, #48] @ a71a0 <__cxa_atexit@plt+0x9adbc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r5], #-2912 @ 0xfffff4a0 │ │ │ │ strteq sp, [r5], #-3248 @ 0xfffff350 │ │ │ │ strbteq r5, [ip], #-2212 @ 0xfffff75c │ │ │ │ @@ -158594,15 +158594,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ a7210 <__cxa_atexit@plt+0x9ae2c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ a7214 <__cxa_atexit@plt+0x9ae30> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r5, [ip], #-2116 @ 0xfffff7bc │ │ │ │ strbteq r5, [ip], #-2160 @ 0xfffff790 │ │ │ │ strbteq r5, [ip], #-3428 @ 0xfffff29c │ │ │ │ @@ -158622,15 +158622,15 @@ │ │ │ │ ldr r3, [pc, #48] @ a7284 <__cxa_atexit@plt+0x9aea0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r5], #-3092 @ 0xfffff3ec │ │ │ │ strteq sp, [r5], #-2648 @ 0xfffff5a8 │ │ │ │ strbteq r5, [ip], #-1984 @ 0xfffff840 │ │ │ │ @@ -158650,15 +158650,15 @@ │ │ │ │ ldr r3, [pc, #48] @ a72f4 <__cxa_atexit@plt+0x9af10> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r5], #-2948 @ 0xfffff47c │ │ │ │ strteq sp, [r5], #-3012 @ 0xfffff43c │ │ │ │ strbteq r5, [ip], #-1872 @ 0xfffff8b0 │ │ │ │ @@ -158853,15 +158853,15 @@ │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ mov r9, #11 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ a7624 <__cxa_atexit@plt+0x9b240> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ + b 3fa480 <__cxa_atexit@plt+0x3ee09c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strbteq r5, [ip], #-1100 @ 0xfffffbb4 │ │ │ │ @@ -158872,15 +158872,15 @@ │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ mov r9, #11 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ a7654 <__cxa_atexit@plt+0x9b270> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ + b 3fa480 <__cxa_atexit@plt+0x3ee09c> │ │ │ │ strbteq r5, [ip], #-1600 @ 0xfffff9c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ b a7384 <__cxa_atexit@plt+0x9afa0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -158904,15 +158904,15 @@ │ │ │ │ str r0, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - mvnseq r6, #51 @ 0x33 │ │ │ │ + mvnseq r5, #120586240 @ 0x7300000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a771c <__cxa_atexit@plt+0x9b338> │ │ │ │ @@ -158964,15 +158964,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ strbteq r5, [ip], #-692 @ 0xfffffd4c │ │ │ │ - mvnseq r5, #316 @ 0x13c │ │ │ │ + mvnseq r5, #599785472 @ 0x23c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -159452,15 +159452,15 @@ │ │ │ │ ldr r8, [pc, #40] @ a7f74 <__cxa_atexit@plt+0x9bb90> │ │ │ │ ldr r3, [pc, #40] @ a7f78 <__cxa_atexit@plt+0x9bb94> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ + b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r5], #-3192 @ 0xfffff388 │ │ │ │ strbteq r4, [ip], #-2760 @ 0xfffff538 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -159501,15 +159501,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #24] @ a8048 <__cxa_atexit@plt+0x9bc64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @@ -159547,15 +159547,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ a8100 <__cxa_atexit@plt+0x9bd1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @@ -159601,15 +159601,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #32] @ a81cc <__cxa_atexit@plt+0x9bde8> │ │ │ │ mov r7, r9 │ │ │ │ mov r9, sl │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #16] @ a81d0 <__cxa_atexit@plt+0x9bdec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strteq ip, [r5], #-3856 @ 0xfffff0f0 │ │ │ │ strteq ip, [r5], #-3980 @ 0xfffff074 │ │ │ │ @@ -159624,29 +159624,29 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r8, [pc, #16] @ a8218 <__cxa_atexit@plt+0x9be34> │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ strteq ip, [r5], #-2012 @ 0xfffff824 │ │ │ │ strteq ip, [r5], #-3768 @ 0xfffff148 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a824c <__cxa_atexit@plt+0x9be68> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ a8254 <__cxa_atexit@plt+0x9be70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r4, [ip], #-2020 @ 0xfffff81c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -159684,15 +159684,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ a8318 <__cxa_atexit@plt+0x9bf34> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbteq r4, [ip], #-1884 @ 0xfffff8a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -159713,15 +159713,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ a8388 <__cxa_atexit@plt+0x9bfa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbteq r4, [ip], #-1772 @ 0xfffff914 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -159730,15 +159730,15 @@ │ │ │ │ bne a83bc <__cxa_atexit@plt+0x9bfd8> │ │ │ │ ldr r3, [pc, #32] @ a83c8 <__cxa_atexit@plt+0x9bfe4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbteq r4, [ip], #-1708 @ 0xfffff954 │ │ │ │ strteq ip, [r5], #-3312 @ 0xfffff310 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -159750,15 +159750,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ a8418 <__cxa_atexit@plt+0x9c034> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r5], #-3276 @ 0xfffff334 │ │ │ │ strbteq r4, [ip], #-1572 @ 0xfffff9dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -159804,15 +159804,15 @@ │ │ │ │ ldr r5, [pc, #64] @ a850c <__cxa_atexit@plt+0x9c128> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ a8510 <__cxa_atexit@plt+0x9c12c> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -159864,15 +159864,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -159905,15 +159905,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -160020,15 +160020,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc a88bc <__cxa_atexit@plt+0x9c4d8> │ │ │ │ ldr r1, [pc, #120] @ a88d0 <__cxa_atexit@plt+0x9c4ec> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -160045,15 +160045,15 @@ │ │ │ │ ldr r0, [pc, #72] @ a88d8 <__cxa_atexit@plt+0x9c4f4> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -160081,15 +160081,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ a8948 <__cxa_atexit@plt+0x9c564> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r5], #-2120 @ 0xfffff7b8 │ │ │ │ strbteq r4, [ip], #-264 @ 0xfffffef8 │ │ │ │ strbteq r4, [ip], #-304 @ 0xfffffed0 │ │ │ │ strteq ip, [r5], #-1904 @ 0xfffff890 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -160130,15 +160130,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ str lr, [r0, #28] │ │ │ │ str r1, [r0, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -160163,15 +160163,15 @@ │ │ │ │ ldr r0, [pc, #64] @ a8aa8 <__cxa_atexit@plt+0x9c6c4> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b a8a90 <__cxa_atexit@plt+0x9c6ac> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ a8aa0 <__cxa_atexit@plt+0x9c6bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -160206,15 +160206,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ strbteq r4, [ip], #-80 @ 0xffffffb0 │ │ │ │ strteq ip, [r5], #-1400 @ 0xfffffa88 │ │ │ │ @@ -160228,15 +160228,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ a8b90 <__cxa_atexit@plt+0x9c7ac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r5], #-1364 @ 0xfffffaac │ │ │ │ strbteq r3, [ip], #-3756 @ 0xfffff154 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -160273,15 +160273,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -160309,15 +160309,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -160337,15 +160337,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ a8d48 <__cxa_atexit@plt+0x9c964> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r5], #-964 @ 0xfffffc3c │ │ │ │ strbteq r3, [ip], #-3336 @ 0xfffff2f8 │ │ │ │ strbteq r3, [ip], #-3376 @ 0xfffff2d0 │ │ │ │ strteq ip, [r5], #-876 @ 0xfffffc94 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -160375,15 +160375,15 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ ldr r5, [pc, #68] @ a8e00 <__cxa_atexit@plt+0x9ca1c> │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ b a8de0 <__cxa_atexit@plt+0x9c9fc> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ a8df0 <__cxa_atexit@plt+0x9ca0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -160400,15 +160400,15 @@ │ │ │ │ bhi a8e34 <__cxa_atexit@plt+0x9ca50> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ a8e3c <__cxa_atexit@plt+0x9ca58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r3, [ip], #-3068 @ 0xfffff404 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -160446,15 +160446,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ a8f00 <__cxa_atexit@plt+0x9cb1c> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbteq r3, [ip], #-2932 @ 0xfffff48c │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -160475,15 +160475,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ a8f70 <__cxa_atexit@plt+0x9cb8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbteq r3, [ip], #-2820 @ 0xfffff4fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -160492,15 +160492,15 @@ │ │ │ │ bne a8fa4 <__cxa_atexit@plt+0x9cbc0> │ │ │ │ ldr r3, [pc, #32] @ a8fb0 <__cxa_atexit@plt+0x9cbcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbteq r3, [ip], #-2756 @ 0xfffff53c │ │ │ │ strteq ip, [r5], #-264 @ 0xfffffef8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -160512,15 +160512,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ a9000 <__cxa_atexit@plt+0x9cc1c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq ip, [r5], #-228 @ 0xffffff1c │ │ │ │ strbteq r3, [ip], #-2620 @ 0xfffff5c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -160564,15 +160564,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ a90ec <__cxa_atexit@plt+0x9cd08> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -160623,15 +160623,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -160664,15 +160664,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -160719,15 +160719,15 @@ │ │ │ │ ldr r2, [pc, #84] @ a936c <__cxa_atexit@plt+0x9cf88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -160767,15 +160767,15 @@ │ │ │ │ str ip, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ strbteq r3, [ip], #-1940 @ 0xfffff86c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -160792,15 +160792,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ a9464 <__cxa_atexit@plt+0x9d080> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq fp, [r5], #-3372 @ 0xfffff2d4 │ │ │ │ strbteq r3, [ip], #-1516 @ 0xfffffa14 │ │ │ │ strbteq r3, [ip], #-1556 @ 0xfffff9ec │ │ │ │ strteq fp, [r5], #-3156 @ 0xfffff3ac │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -160841,15 +160841,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ str lr, [r0, #28] │ │ │ │ str r1, [r0, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -160874,15 +160874,15 @@ │ │ │ │ ldr r0, [pc, #64] @ a95c4 <__cxa_atexit@plt+0x9d1e0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b a95ac <__cxa_atexit@plt+0x9d1c8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ a95bc <__cxa_atexit@plt+0x9d1d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -160917,15 +160917,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffff848 │ │ │ │ strbteq r3, [ip], #-1332 @ 0xfffffacc │ │ │ │ strteq fp, [r5], #-2652 @ 0xfffff5a4 │ │ │ │ @@ -160939,15 +160939,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ a96ac <__cxa_atexit@plt+0x9d2c8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq fp, [r5], #-2616 @ 0xfffff5c8 │ │ │ │ strbteq r3, [ip], #-912 @ 0xfffffc70 │ │ │ │ strteq fp, [r5], #-2568 @ 0xfffff5f8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -160961,15 +160961,15 @@ │ │ │ │ ldr r2, [r5], #4 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #20] @ a9714 <__cxa_atexit@plt+0x9d330> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @@ -160985,15 +160985,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ a9764 <__cxa_atexit@plt+0x9d380> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq fp, [r5], #-2432 @ 0xfffff680 │ │ │ │ strbteq r3, [ip], #-728 @ 0xfffffd28 │ │ │ │ strteq fp, [r5], #-2384 @ 0xfffff6b0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -161040,15 +161040,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ a9840 <__cxa_atexit@plt+0x9d45c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq fp, [r5], #-2212 @ 0xfffff75c │ │ │ │ strbteq r3, [ip], #-508 @ 0xfffffe04 │ │ │ │ strteq fp, [r5], #-2164 @ 0xfffff78c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -161063,15 +161063,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #20] @ a98ac <__cxa_atexit@plt+0x9d4c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @@ -161079,15 +161079,15 @@ │ │ │ │ strteq fp, [r5], #-2056 @ 0xfffff7f8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r8 │ │ │ │ ldr r8, [pc, #4] @ a98d0 <__cxa_atexit@plt+0x9d4ec> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ strteq fp, [r5], #-2040 @ 0xfffff808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi a992c <__cxa_atexit@plt+0x9d548> │ │ │ │ mov r0, r4 │ │ │ │ @@ -161100,21 +161100,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ a993c <__cxa_atexit@plt+0x9d558> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq r3, #8320 @ 0x2080 │ │ │ │ + mvnseq r3, #134217731 @ 0x8000003 │ │ │ │ strbteq r3, [ip], #-260 @ 0xfffffefc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -161128,15 +161128,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ a9998 <__cxa_atexit@plt+0x9d5b4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r3, [ip], #-488 @ 0xfffffe18 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -161153,15 +161153,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ a99fc <__cxa_atexit@plt+0x9d618> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r3, [ip], #-388 @ 0xfffffe7c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ strteq fp, [r5], #-2008 @ 0xfffff828 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -161177,15 +161177,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq a9a68 <__cxa_atexit@plt+0x9d684> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [pc, #56] @ a9a8c <__cxa_atexit@plt+0x9d6a8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fa6b8 <__cxa_atexit@plt+0x3ee2d4> │ │ │ │ + b 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -161206,37 +161206,37 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq a9acc <__cxa_atexit@plt+0x9d6e8> │ │ │ │ ldr r8, [pc, #24] @ a9ad8 <__cxa_atexit@plt+0x9d6f4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fa6b8 <__cxa_atexit@plt+0x3ee2d4> │ │ │ │ + b 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strteq fp, [r5], #-1820 @ 0xfffff8e4 │ │ │ │ strteq fp, [r5], #-1792 @ 0xfffff900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ a9afc <__cxa_atexit@plt+0x9d718> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fa6b8 <__cxa_atexit@plt+0x3ee2d4> │ │ │ │ + b 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ strteq fp, [r5], #-1772 @ 0xfffff914 │ │ │ │ strteq fp, [r5], #-312 @ 0xfffffec8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ a9b24 <__cxa_atexit@plt+0x9d740> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ strteq fp, [r5], #-292 @ 0xfffffedc │ │ │ │ strteq fp, [r5], #-1772 @ 0xfffff914 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -161283,15 +161283,15 @@ │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ ble a9c00 <__cxa_atexit@plt+0x9d81c> │ │ │ │ ldr r7, [pc, #220] @ a9ccc <__cxa_atexit@plt+0x9d8e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ add r7, sl, #7 │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldr r7, [pc, #216] @ a9ce0 <__cxa_atexit@plt+0x9d8fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ lsl r7, r7, #18 │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r7, r7, r2, lsl #12 │ │ │ │ @@ -161331,18 +161331,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #44] @ a9cd8 <__cxa_atexit@plt+0x9d8f4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - mvnseq r3, #348160 @ 0x55000 │ │ │ │ + mvnseq r3, #149 @ 0x95 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strbteq r2, [ip], #-3556 @ 0xfffff21c │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strteq fp, [r5], #-1424 @ 0xfffffa70 │ │ │ │ strbteq r3, [ip], #-856 @ 0xfffffca8 │ │ │ │ strbteq r2, [ip], #-4020 @ 0xfffff04c │ │ │ │ @@ -161357,15 +161357,15 @@ │ │ │ │ cmn r3, #1 │ │ │ │ ble a9d68 <__cxa_atexit@plt+0x9d984> │ │ │ │ ldr r3, [pc, #132] @ a9d9c <__cxa_atexit@plt+0x9d9b8> │ │ │ │ add r7, r7, #7 │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc a9d7c <__cxa_atexit@plt+0x9d998> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ @@ -161385,15 +161385,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ a9d98 <__cxa_atexit@plt+0x9d9b4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strbteq r2, [ip], #-3588 @ 0xfffff1fc │ │ │ │ strbteq r3, [ip], #-492 @ 0xfffffe14 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -161413,15 +161413,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ a9e0c <__cxa_atexit@plt+0x9da28> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [ip], #-3448 @ 0xfffff288 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ strteq fp, [r5], #-1020 @ 0xfffffc04 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -161543,15 +161543,15 @@ │ │ │ │ b aa0cc <__cxa_atexit@plt+0x9dce8> │ │ │ │ ldr r6, [pc, #296] @ aa124 <__cxa_atexit@plt+0x9dd40> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ + b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ cmp r2, #224 @ 0xe0 │ │ │ │ bcs aa048 <__cxa_atexit@plt+0x9dc64> │ │ │ │ ldrb r1, [r1, #1] │ │ │ │ ldr lr, [pc, #236] @ aa110 <__cxa_atexit@plt+0x9dd2c> │ │ │ │ add r1, r1, r2, lsl #6 │ │ │ │ sub r0, r6, #11 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -161638,15 +161638,15 @@ │ │ │ │ add r8, r2, r8, lsl #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str sl, [r5, #24] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ + b 3fa6f0 <__cxa_atexit@plt+0x3ee30c> │ │ │ │ mov r3, r5 │ │ │ │ mov r0, #0 │ │ │ │ ldr ip, [r3, #4]! │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, r7, #8 │ │ │ │ lsr r1, ip, #16 │ │ │ │ cmp ip, #127 @ 0x7f │ │ │ │ @@ -161861,15 +161861,15 @@ │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [ip], #-1980 @ 0xfffff844 │ │ │ │ strbteq r2, [ip], #-1680 @ 0xfffff970 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa568 <__cxa_atexit@plt+0x9e184> │ │ │ │ @@ -161883,21 +161883,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ aa578 <__cxa_atexit@plt+0x9e194> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq r3, #-1073741809 @ 0xc000000f │ │ │ │ + mvnseq r2, #33292288 @ 0x1fc0000 │ │ │ │ strbteq r2, [ip], #-1224 @ 0xfffffb38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -161911,15 +161911,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ aa5d4 <__cxa_atexit@plt+0x9e1f0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [ip], #-1452 @ 0xfffffa54 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -161936,15 +161936,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ aa638 <__cxa_atexit@plt+0x9e254> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [ip], #-1352 @ 0xfffffab8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa694 <__cxa_atexit@plt+0x9e2b0> │ │ │ │ @@ -161958,21 +161958,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ aa6a4 <__cxa_atexit@plt+0x9e2c0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq r3, #17 │ │ │ │ + mvnseq r2, #84934656 @ 0x5100000 │ │ │ │ strbteq r2, [ip], #-924 @ 0xfffffc64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -161986,15 +161986,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ aa700 <__cxa_atexit@plt+0x9e31c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [ip], #-1152 @ 0xfffffb80 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -162011,15 +162011,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ aa764 <__cxa_atexit@plt+0x9e380> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [ip], #-1052 @ 0xfffffbe4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa7c0 <__cxa_atexit@plt+0x9e3dc> │ │ │ │ @@ -162033,21 +162033,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ aa7d0 <__cxa_atexit@plt+0x9e3ec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq r2, #3632 @ 0xe30 │ │ │ │ + mvnseq r2, #146800640 @ 0x8c00000 │ │ │ │ strbteq r2, [ip], #-624 @ 0xfffffd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -162061,15 +162061,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ aa82c <__cxa_atexit@plt+0x9e448> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [ip], #-852 @ 0xfffffcac │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -162086,15 +162086,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ aa890 <__cxa_atexit@plt+0x9e4ac> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [ip], #-752 @ 0xfffffd10 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aa8ec <__cxa_atexit@plt+0x9e508> │ │ │ │ @@ -162108,21 +162108,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ aa8fc <__cxa_atexit@plt+0x9e518> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq r2, #11584 @ 0x2d40 │ │ │ │ + mvnseq r2, #-738197501 @ 0xd4000003 │ │ │ │ strbteq r2, [ip], #-324 @ 0xfffffebc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -162136,15 +162136,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ aa958 <__cxa_atexit@plt+0x9e574> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [ip], #-552 @ 0xfffffdd8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -162161,15 +162161,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ aa9bc <__cxa_atexit@plt+0x9e5d8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [ip], #-452 @ 0xfffffe3c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aaa18 <__cxa_atexit@plt+0x9e634> │ │ │ │ @@ -162183,21 +162183,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ aaa28 <__cxa_atexit@plt+0x9e644> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq r2, #34304 @ 0x8600 │ │ │ │ + mvnseq r2, #1610612748 @ 0x6000000c │ │ │ │ strbteq r2, [ip], #-24 @ 0xffffffe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -162211,15 +162211,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ aaa84 <__cxa_atexit@plt+0x9e6a0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [ip], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -162236,15 +162236,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ aaae8 <__cxa_atexit@plt+0x9e704> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [ip], #-152 @ 0xffffff68 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aab44 <__cxa_atexit@plt+0x9e760> │ │ │ │ @@ -162258,21 +162258,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ aab54 <__cxa_atexit@plt+0x9e770> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq r2, #88, 22 @ 0x16000 │ │ │ │ + mvnseq r2, #152, 2 @ 0x26 │ │ │ │ strbteq r1, [ip], #-3820 @ 0xfffff114 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -162286,15 +162286,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ aabb0 <__cxa_atexit@plt+0x9e7cc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [ip], #-4048 @ 0xfffff030 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -162311,15 +162311,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ aac14 <__cxa_atexit@plt+0x9e830> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [ip], #-3948 @ 0xfffff094 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aac70 <__cxa_atexit@plt+0x9e88c> │ │ │ │ @@ -162333,21 +162333,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ aac80 <__cxa_atexit@plt+0x9e89c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq r2, #40, 20 @ 0x28000 │ │ │ │ + mvnseq r2, #104 @ 0x68 │ │ │ │ strbteq r1, [ip], #-3520 @ 0xfffff240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -162361,15 +162361,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ aacdc <__cxa_atexit@plt+0x9e8f8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [ip], #-3748 @ 0xfffff15c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -162386,15 +162386,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ aad40 <__cxa_atexit@plt+0x9e95c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [ip], #-3648 @ 0xfffff1c0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi aad9c <__cxa_atexit@plt+0x9e9b8> │ │ │ │ @@ -162408,21 +162408,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ aadac <__cxa_atexit@plt+0x9e9c8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq r2, #248, 16 @ 0xf80000 │ │ │ │ + mvnseq r1, #56, 30 @ 0xe0 │ │ │ │ strbteq r1, [ip], #-3220 @ 0xfffff36c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -162436,15 +162436,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ aae08 <__cxa_atexit@plt+0x9ea24> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [ip], #-3448 @ 0xfffff288 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -162461,15 +162461,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ aae6c <__cxa_atexit@plt+0x9ea88> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [ip], #-3348 @ 0xfffff2ec │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -162797,29 +162797,29 @@ │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r3, [r5, #24] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r5, #16] │ │ │ │ str lr, [r5, #20] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ strteq r9, [r5], #-3844 @ 0xfffff0fc │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #32] @ ab3e0 <__cxa_atexit@plt+0x9effc> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -162833,15 +162833,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ ab43c <__cxa_atexit@plt+0x9f058> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [ip], #-1860 @ 0xfffff8bc │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -162858,15 +162858,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ ab4a0 <__cxa_atexit@plt+0x9f0bc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [ip], #-1760 @ 0xfffff920 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ strteq r9, [r5], #-3680 @ 0xfffff1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ @@ -162882,15 +162882,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ ab514 <__cxa_atexit@plt+0x9f130> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r9, [r5], #-3612 @ 0xfffff1e4 │ │ │ │ strbteq r1, [ip], #-1340 @ 0xfffffac4 │ │ │ │ strbteq r1, [ip], #-2684 @ 0xfffff584 │ │ │ │ @@ -162946,15 +162946,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq ab698 <__cxa_atexit@plt+0x9f2b4> │ │ │ │ cmp r2, #3 │ │ │ │ bne ab6a4 <__cxa_atexit@plt+0x9f2c0> │ │ │ │ bic r2, r3, #3 │ │ │ │ @@ -163038,15 +163038,15 @@ │ │ │ │ mov r9, #64 @ 0x40 │ │ │ │ mov sl, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ str r2, [r8, #4]! │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r8, #4] │ │ │ │ - b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ + b 3fa700 <__cxa_atexit@plt+0x3ee31c> │ │ │ │ ldr r3, [pc, #144] @ ab804 <__cxa_atexit@plt+0x9f420> │ │ │ │ add r3, pc, r3 │ │ │ │ b ab780 <__cxa_atexit@plt+0x9f39c> │ │ │ │ ldr r3, [pc, #88] @ ab7d8 <__cxa_atexit@plt+0x9f3f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #84] @ ab7dc <__cxa_atexit@plt+0x9f3f8> │ │ │ │ str r3, [r5] │ │ │ │ @@ -163098,15 +163098,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r9, [r5], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -163146,15 +163146,15 @@ │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r1, [r5, #4] │ │ │ │ add r1, r5, #8 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r7, lr} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ ldr r7, [pc, #528] @ abb34 <__cxa_atexit@plt+0x9f750> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #520] @ abb38 <__cxa_atexit@plt+0x9f754> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq ab998 <__cxa_atexit@plt+0x9f5b4> │ │ │ │ @@ -163177,15 +163177,15 @@ │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r1, r9, sl │ │ │ │ cmp r9, r1 │ │ │ │ bge ab9f8 <__cxa_atexit@plt+0x9f614> │ │ │ │ add r3, r8, #8 │ │ │ │ @@ -163219,15 +163219,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #276] @ abb40 <__cxa_atexit@plt+0x9f75c> │ │ │ │ str sl, [r5, #-8] │ │ │ │ stmda r5, {r7, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldrb r1, [r2, #1] │ │ │ │ cmp r3, #224 @ 0xe0 │ │ │ │ bcs aba58 <__cxa_atexit@plt+0x9f674> │ │ │ │ add r3, r1, r3, lsl #6 │ │ │ │ sub r3, r3, #12416 @ 0x3080 │ │ │ │ b aba98 <__cxa_atexit@plt+0x9f6b4> │ │ │ │ ldrb r0, [r2, #2] │ │ │ │ @@ -163255,15 +163255,15 @@ │ │ │ │ movne r2, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bcs abad0 <__cxa_atexit@plt+0x9f6ec> │ │ │ │ ldr r3, [pc, #84] @ abb18 <__cxa_atexit@plt+0x9f734> │ │ │ │ str r2, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ lsrs r3, r2, #16 │ │ │ │ lsr r3, r2, #11 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ mov r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movne r1, #2 │ │ │ │ @@ -163271,15 +163271,15 @@ │ │ │ │ ldr r1, [pc, #76] @ abb44 <__cxa_atexit@plt+0x9f760> │ │ │ │ mul r7, r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strteq r9, [r5], #-2308 @ 0xfffff6fc │ │ │ │ strteq r9, [r5], #-2304 @ 0xfffff700 │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ muleq r0, r8, r2 │ │ │ │ @@ -163300,15 +163300,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r9, [r5], #-1880 @ 0xfffff8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -163337,15 +163337,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r9, [r5], #-1732 @ 0xfffff93c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -163398,15 +163398,15 @@ │ │ │ │ ldr r3, [pc, #24] @ abd0c <__cxa_atexit@plt+0x9f928> │ │ │ │ stm r5, {r8, r9, fp} │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r9, [r5], #-1488 @ 0xfffffa30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -163520,15 +163520,15 @@ │ │ │ │ str r6, [r8, #24] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strteq r9, [r5], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -163599,15 +163599,15 @@ │ │ │ │ ldr r6, [sp, #16] │ │ │ │ str r4, [fp, #24] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strteq r9, [r5], #-684 @ 0xfffffd54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -163641,15 +163641,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #48] @ ac0f4 <__cxa_atexit@plt+0x9fd10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ str r3, [r8, #4]! │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r8, #4] │ │ │ │ - b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ + b 3fa700 <__cxa_atexit@plt+0x3ee31c> │ │ │ │ ldr r3, [pc, #24] @ ac0f8 <__cxa_atexit@plt+0x9fd14> │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @@ -163678,15 +163678,15 @@ │ │ │ │ ldr r3, [pc, #24] @ ac16c <__cxa_atexit@plt+0x9fd88> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strteq r9, [r5], #-368 @ 0xfffffe90 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ ac1b0 <__cxa_atexit@plt+0x9fdcc> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ @@ -163695,15 +163695,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r9, [r5], #-300 @ 0xfffffed4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -163742,15 +163742,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #40] @ ac280 <__cxa_atexit@plt+0x9fe9c> │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ add lr, pc, lr │ │ │ │ stmda r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strbteq r0, [ip], #-2672 @ 0xfffff590 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strteq r9, [r5], #-92 @ 0xffffffa4 │ │ │ │ @@ -163763,15 +163763,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r9, [r5], #-28 @ 0xffffffe4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ ac304 <__cxa_atexit@plt+0x9ff20> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ @@ -163780,15 +163780,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r8, [r5], #-4056 @ 0xfffff028 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -163817,15 +163817,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r8, [r5], #-3908 @ 0xfffff0bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -163854,15 +163854,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r8, [r5], #-3760 @ 0xfffff150 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -163902,15 +163902,15 @@ │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r1, [r5, #4] │ │ │ │ add r1, r5, #8 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r7, lr} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ ldr r7, [pc, #528] @ ac704 <__cxa_atexit@plt+0xa0320> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #520] @ ac708 <__cxa_atexit@plt+0xa0324> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq ac568 <__cxa_atexit@plt+0xa0184> │ │ │ │ @@ -163933,15 +163933,15 @@ │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r1, r9, sl │ │ │ │ cmp r9, r1 │ │ │ │ bge ac5c8 <__cxa_atexit@plt+0xa01e4> │ │ │ │ add r3, r8, #8 │ │ │ │ @@ -163975,15 +163975,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #276] @ ac710 <__cxa_atexit@plt+0xa032c> │ │ │ │ str sl, [r5, #-8] │ │ │ │ stmda r5, {r7, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldrb r1, [r2, #1] │ │ │ │ cmp r3, #224 @ 0xe0 │ │ │ │ bcs ac628 <__cxa_atexit@plt+0xa0244> │ │ │ │ add r3, r1, r3, lsl #6 │ │ │ │ sub r3, r3, #12416 @ 0x3080 │ │ │ │ b ac668 <__cxa_atexit@plt+0xa0284> │ │ │ │ ldrb r0, [r2, #2] │ │ │ │ @@ -164011,15 +164011,15 @@ │ │ │ │ movne r2, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bcs ac6a0 <__cxa_atexit@plt+0xa02bc> │ │ │ │ ldr r3, [pc, #84] @ ac6e8 <__cxa_atexit@plt+0xa0304> │ │ │ │ str r2, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ lsrs r3, r2, #16 │ │ │ │ lsr r3, r2, #11 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ mov r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movne r1, #2 │ │ │ │ @@ -164027,15 +164027,15 @@ │ │ │ │ ldr r1, [pc, #76] @ ac714 <__cxa_atexit@plt+0xa0330> │ │ │ │ mul r7, r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strteq r8, [r5], #-3380 @ 0xfffff2cc │ │ │ │ strteq r8, [r5], #-3376 @ 0xfffff2d0 │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ muleq r0, r8, r2 │ │ │ │ @@ -164056,15 +164056,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r8, [r5], #-2952 @ 0xfffff478 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -164093,15 +164093,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r8, [r5], #-2804 @ 0xfffff50c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -164154,15 +164154,15 @@ │ │ │ │ ldr r3, [pc, #24] @ ac8dc <__cxa_atexit@plt+0xa04f8> │ │ │ │ stm r5, {r8, r9, fp} │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r8, [r5], #-2560 @ 0xfffff600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -164276,15 +164276,15 @@ │ │ │ │ str r6, [r8, #24] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strteq r8, [r5], #-2072 @ 0xfffff7e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -164355,15 +164355,15 @@ │ │ │ │ ldr r6, [sp, #16] │ │ │ │ str r4, [fp, #24] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strteq r8, [r5], #-1756 @ 0xfffff924 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -164397,15 +164397,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #48] @ accc4 <__cxa_atexit@plt+0xa08e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ str r3, [r8, #4]! │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r8, #4] │ │ │ │ - b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ + b 3fa700 <__cxa_atexit@plt+0x3ee31c> │ │ │ │ ldr r3, [pc, #24] @ accc8 <__cxa_atexit@plt+0xa08e4> │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @@ -164434,15 +164434,15 @@ │ │ │ │ ldr r3, [pc, #24] @ acd3c <__cxa_atexit@plt+0xa0958> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strteq r8, [r5], #-1440 @ 0xfffffa60 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ acd80 <__cxa_atexit@plt+0xa099c> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ @@ -164451,15 +164451,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r8, [r5], #-1372 @ 0xfffffaa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -164498,15 +164498,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #40] @ ace50 <__cxa_atexit@plt+0xa0a6c> │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ add lr, pc, lr │ │ │ │ stmda r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strbteq pc, [fp], #-3744 @ 0xfffff160 @ │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strteq r8, [r5], #-1164 @ 0xfffffb74 │ │ │ │ @@ -164519,15 +164519,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r8, [r5], #-1100 @ 0xfffffbb4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ aced4 <__cxa_atexit@plt+0xa0af0> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ @@ -164536,15 +164536,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r8, [r5], #-1032 @ 0xfffffbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -164573,15 +164573,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r8, [r5], #-884 @ 0xfffffc8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -164610,15 +164610,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r8, [r5], #-736 @ 0xfffffd20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -164645,15 +164645,15 @@ │ │ │ │ bhi ad088 <__cxa_atexit@plt+0xa0ca4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ ad090 <__cxa_atexit@plt+0xa0cac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq pc, [fp], #-2472 @ 0xfffff658 @ │ │ │ │ strteq r8, [r5], #-736 @ 0xfffffd20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ @@ -164662,15 +164662,15 @@ │ │ │ │ ldr r3, [pc, #32] @ ad0d4 <__cxa_atexit@plt+0xa0cf0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ ad0d8 <__cxa_atexit@plt+0xa0cf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbteq pc, [fp], #-2396 @ 0xfffff6a4 @ │ │ │ │ strteq r8, [r5], #-648 @ 0xfffffd78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -164680,15 +164680,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ cmp r9, #4 │ │ │ │ blt ad11c <__cxa_atexit@plt+0xa0d38> │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #3 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ cmp r0, r9 │ │ │ │ movcs r0, r9 │ │ │ │ ldr r2, [pc, #48] @ ad154 <__cxa_atexit@plt+0xa0d70> │ │ │ │ sub lr, r5, #20 │ │ │ │ ldr r3, [pc, #44] @ ad158 <__cxa_atexit@plt+0xa0d74> │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -164766,15 +164766,15 @@ │ │ │ │ ldr r3, [pc, #148] @ ad2e8 <__cxa_atexit@plt+0xa0f04> │ │ │ │ add r3, pc, r3 │ │ │ │ b ad2b8 <__cxa_atexit@plt+0xa0ed4> │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #2 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ cmp r0, r9 │ │ │ │ bge ad298 <__cxa_atexit@plt+0xa0eb4> │ │ │ │ cmp r0, #0 │ │ │ │ bmi ad2b0 <__cxa_atexit@plt+0xa0ecc> │ │ │ │ ldr r3, [pc, #76] @ ad2d0 <__cxa_atexit@plt+0xa0eec> │ │ │ │ ldr r7, [pc, #76] @ ad2d4 <__cxa_atexit@plt+0xa0ef0> │ │ │ │ str r0, [r5, #24] │ │ │ │ @@ -164823,15 +164823,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ ad360 <__cxa_atexit@plt+0xa0f7c> │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ strbteq pc, [fp], #-2444 @ 0xfffff674 @ │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ strteq r7, [r5], #-3916 @ 0xfffff0b4 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ @@ -164843,15 +164843,15 @@ │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ strteq r7, [r5], #-3852 @ 0xfffff0f4 │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r8, [r5, #24] │ │ │ │ str r9, [r5, #20] │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -164878,15 +164878,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ ad43c <__cxa_atexit@plt+0xa1058> │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ strbteq pc, [fp], #-2224 @ 0xfffff750 @ │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ strteq r7, [r5], #-3696 @ 0xfffff190 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ @@ -164898,15 +164898,15 @@ │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ strteq r7, [r5], #-3632 @ 0xfffff1d0 │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r8, [r5, #24] │ │ │ │ str r9, [r5, #20] │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -164933,15 +164933,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #36] @ ad518 <__cxa_atexit@plt+0xa1134> │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ strbteq pc, [fp], #-2004 @ 0xfffff82c @ │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ strteq r7, [r5], #-3476 @ 0xfffff26c │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ @@ -164953,15 +164953,15 @@ │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ strteq r7, [r5], #-3412 @ 0xfffff2ac │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r8, [r5, #24] │ │ │ │ str r9, [r5, #20] │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -164980,15 +164980,15 @@ │ │ │ │ add r1, r1, r0 │ │ │ │ sub r0, r3, r0 │ │ │ │ add lr, pc, lr │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r7, [r5], #-3304 @ 0xfffff318 │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r8, [r5, #24] │ │ │ │ str r9, [r5, #20] │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -165002,21 +165002,21 @@ │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ cmp sl, #3 │ │ │ │ bge ad61c <__cxa_atexit@plt+0xa1238> │ │ │ │ ldr r3, [pc, #196] @ ad6d4 <__cxa_atexit@plt+0xa12f0> │ │ │ │ str r0, [r5, #12]! │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ stm sp, {r0, r1, r2, r4, r6, r7} │ │ │ │ add r0, r8, #8 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #2 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ add r3, r5, #12 │ │ │ │ cmp r0, sl │ │ │ │ bge ad674 <__cxa_atexit@plt+0xa1290> │ │ │ │ add r7, sp, #12 │ │ │ │ ldmib sp, {r2, ip} │ │ │ │ ldm r7, {r4, r6, r7} │ │ │ │ cmp r0, #0 │ │ │ │ @@ -165024,37 +165024,37 @@ │ │ │ │ ldr lr, [pc, #124] @ ad6d8 <__cxa_atexit@plt+0xa12f4> │ │ │ │ ldr r1, [sp] │ │ │ │ add r5, r5, #12 │ │ │ │ add lr, pc, lr │ │ │ │ mov sl, r0 │ │ │ │ stm r5, {r1, r2, ip, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ ldr r2, [pc, #84] @ ad6d0 <__cxa_atexit@plt+0xa12ec> │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #24] │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ ldr r0, [pc, #24] @ ad6cc <__cxa_atexit@plt+0xa12e8> │ │ │ │ ldr r1, [sp] │ │ │ │ add lr, r5, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r5, r3 │ │ │ │ stm lr, {r1, r2, ip} │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0x000002bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -165071,15 +165071,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ ad734 <__cxa_atexit@plt+0xa1350> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [fp], #-1100 @ 0xfffffbb4 @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -165096,15 +165096,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ ad798 <__cxa_atexit@plt+0xa13b4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [fp], #-1000 @ 0xfffffc18 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -165119,15 +165119,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ ad7f4 <__cxa_atexit@plt+0xa1410> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [fp], #-908 @ 0xfffffc74 @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -165144,15 +165144,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ ad858 <__cxa_atexit@plt+0xa1474> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [fp], #-808 @ 0xfffffcd8 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -165167,15 +165167,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ ad8b4 <__cxa_atexit@plt+0xa14d0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [fp], #-716 @ 0xfffffd34 @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -165192,15 +165192,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ ad918 <__cxa_atexit@plt+0xa1534> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [fp], #-616 @ 0xfffffd98 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -165215,15 +165215,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ ad974 <__cxa_atexit@plt+0xa1590> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [fp], #-524 @ 0xfffffdf4 @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -165240,30 +165240,30 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ ad9d8 <__cxa_atexit@plt+0xa15f4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [fp], #-424 @ 0xfffffe58 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ strteq r7, [r5], #-2380 @ 0xfffff6b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ada10 <__cxa_atexit@plt+0xa162c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ ada18 <__cxa_atexit@plt+0xa1634> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq pc, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ @@ -165686,15 +165686,15 @@ │ │ │ │ strteq r7, [r5], #-804 @ 0xfffffcdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ ae0cc <__cxa_atexit@plt+0xa1ce8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r7, [r5], #-752 @ 0xfffffd10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r8, fp │ │ │ │ @@ -165715,52 +165715,52 @@ │ │ │ │ ldrsb r2, [r3] │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble ae154 <__cxa_atexit@plt+0xa1d70> │ │ │ │ ldr r3, [pc, #172] @ ae1e4 <__cxa_atexit@plt+0xa1e00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #160] @ ae1e8 <__cxa_atexit@plt+0xa1e04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs ae178 <__cxa_atexit@plt+0xa1d94> │ │ │ │ ldr r3, [pc, #120] @ ae1e0 <__cxa_atexit@plt+0xa1dfc> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs ae1a8 <__cxa_atexit@plt+0xa1dc4> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ ae1dc <__cxa_atexit@plt+0xa1df8> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ ae1d8 <__cxa_atexit@plt+0xa1df4> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ ldr r0, [pc, #48] @ ae1ec <__cxa_atexit@plt+0xa1e08> │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ ae1d4 <__cxa_atexit@plt+0xa1df0> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ add r8, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ strbteq lr, [fp], #-2372 @ 0xfffff6bc │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @@ -166454,15 +166454,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r5, {r0, r7} │ │ │ │ mov r5, lr │ │ │ │ mov r6, ip │ │ │ │ mov r7, sl │ │ │ │ mov r1, #24 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ strbteq sp, [fp], #-3668 @ 0xfffff1ac │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ andeq r0, r0, r0, lsr #6 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @@ -166592,22 +166592,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #88] @ aef38 <__cxa_atexit@plt+0xa2b54> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r6, [pc, #80] @ aef4c <__cxa_atexit@plt+0xa2b68> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r3, [pc, #64] @ aef58 <__cxa_atexit@plt+0xa2b74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -166680,15 +166680,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ af060 <__cxa_atexit@plt+0xa2c7c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -166763,15 +166763,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ af1ac <__cxa_atexit@plt+0xa2dc8> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ @ instruction: 0xfffff870 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -166783,15 +166783,15 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ af1f0 <__cxa_atexit@plt+0xa2e0c> │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ + b 3fa710 <__cxa_atexit@plt+0x3ee32c> │ │ │ │ strbteq sp, [fp], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -167100,15 +167100,15 @@ │ │ │ │ sub r2, r2, r8 │ │ │ │ str fp, [sp, #4] │ │ │ │ add fp, r2, r3 │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ - bl 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ + bl 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ cmp r0, #0 │ │ │ │ bmi af75c <__cxa_atexit@plt+0xa3378> │ │ │ │ add r3, r6, #4 │ │ │ │ ldr r2, [pc, #208] @ af7c8 <__cxa_atexit@plt+0xa33e4> │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #204] @ af7cc <__cxa_atexit@plt+0xa33e8> │ │ │ │ add lr, r6, #20 │ │ │ │ @@ -167973,50 +167973,50 @@ │ │ │ │ ldrsb r2, [r3] │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble b0494 <__cxa_atexit@plt+0xa40b0> │ │ │ │ ldr r3, [pc, #164] @ b0524 <__cxa_atexit@plt+0xa4140> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs b04b8 <__cxa_atexit@plt+0xa40d4> │ │ │ │ ldr r3, [pc, #120] @ b0520 <__cxa_atexit@plt+0xa413c> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs b04e8 <__cxa_atexit@plt+0xa4104> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ b051c <__cxa_atexit@plt+0xa4138> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ b0518 <__cxa_atexit@plt+0xa4134> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ ldr r0, [pc, #44] @ b0528 <__cxa_atexit@plt+0xa4144> │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ b0514 <__cxa_atexit@plt+0xa4130> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ add r8, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strteq r4, [r5], #-3952 @ 0xfffff090 │ │ │ │ @@ -168095,26 +168095,26 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble b06c0 <__cxa_atexit@plt+0xa42dc> │ │ │ │ ldr r3, [pc, #280] @ b0780 <__cxa_atexit@plt+0xa439c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #8 │ │ │ │ cmp r3, r8 │ │ │ │ bcc b0754 <__cxa_atexit@plt+0xa4370> │ │ │ │ cmp r2, #0 │ │ │ │ beq b06e4 <__cxa_atexit@plt+0xa4300> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5] │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r7, [pc, #236] @ b0790 <__cxa_atexit@plt+0xa43ac> │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -168124,15 +168124,15 @@ │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs b06f8 <__cxa_atexit@plt+0xa4314> │ │ │ │ ldr r3, [pc, #168] @ b077c <__cxa_atexit@plt+0xa4398> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #152] @ b0784 <__cxa_atexit@plt+0xa43a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ @@ -168141,33 +168141,33 @@ │ │ │ │ ldr r0, [pc, #104] @ b0778 <__cxa_atexit@plt+0xa4394> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #92] @ b0774 <__cxa_atexit@plt+0xa4390> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #84] @ b078c <__cxa_atexit@plt+0xa43a8> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #44] @ b0770 <__cxa_atexit@plt+0xa438c> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r6, [pc, #44] @ b0788 <__cxa_atexit@plt+0xa43a4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r8 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ muleq r0, r4, r1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ strbteq ip, [fp], #-852 @ 0xfffffcac │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @@ -168183,15 +168183,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq b07f0 <__cxa_atexit@plt+0xa440c> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r7, [pc, #80] @ b0828 <__cxa_atexit@plt+0xa4444> │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r3, [r8, #8] │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ @@ -168203,15 +168203,15 @@ │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b0824 <__cxa_atexit@plt+0xa4440> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq ip, [fp], #-580 @ 0xfffffdbc │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ strbteq ip, [fp], #-892 @ 0xfffffc84 │ │ │ │ strteq r4, [r5], #-3184 @ 0xfffff390 │ │ │ │ andeq r0, r0, r6, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -168280,15 +168280,15 @@ │ │ │ │ bcc b09d0 <__cxa_atexit@plt+0xa45ec> │ │ │ │ cmp r2, #0 │ │ │ │ beq b0978 <__cxa_atexit@plt+0xa4594> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, r7, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r7, [pc, #148] @ b09f0 <__cxa_atexit@plt+0xa460c> │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -168345,15 +168345,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq b0a7c <__cxa_atexit@plt+0xa4698> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r7, [pc, #68] @ b0aa4 <__cxa_atexit@plt+0xa46c0> │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -168637,15 +168637,15 @@ │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #20] @ b0ee8 <__cxa_atexit@plt+0xa4b04> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsr sl │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff580 │ │ │ │ andeq r0, r0, r0, ror fp │ │ │ │ strbteq fp, [fp], #-3372 @ 0xfffff2d4 │ │ │ │ @@ -168769,15 +168769,15 @@ │ │ │ │ b af428 <__cxa_atexit@plt+0xa3044> │ │ │ │ ldr r6, [pc, #56] @ b111c <__cxa_atexit@plt+0xa4d38> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r6, [pc, #20] @ b1114 <__cxa_atexit@plt+0xa4d30> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -168937,15 +168937,15 @@ │ │ │ │ b 3fa138 <__cxa_atexit@plt+0x3edd54> │ │ │ │ ldr r6, [pc, #20] @ b1398 <__cxa_atexit@plt+0xa4fb4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #16]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsl #11 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ @ instruction: 0xfffff058 │ │ │ │ andeq r0, r0, r8, asr #12 │ │ │ │ strbteq fp, [fp], #-2052 @ 0xfffff7fc │ │ │ │ mov sl, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -169220,15 +169220,15 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ b 3fa138 <__cxa_atexit@plt+0x3edd54> │ │ │ │ ldr r3, [pc, #28] @ b1810 <__cxa_atexit@plt+0xa542c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffebe4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strbteq fp, [fp], #-912 @ 0xfffffc70 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ strteq r3, [r5], #-3224 @ 0xfffff368 │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -169315,15 +169315,15 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ b 3fa138 <__cxa_atexit@plt+0x3edd54> │ │ │ │ ldr r3, [pc, #28] @ b198c <__cxa_atexit@plt+0xa55a8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffea64 │ │ │ │ strbteq fp, [fp], #-532 @ 0xfffffdec │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b19b0 <__cxa_atexit@plt+0xa55cc> │ │ │ │ @@ -169437,15 +169437,15 @@ │ │ │ │ cmp r3, sl │ │ │ │ bge b1ba0 <__cxa_atexit@plt+0xa57bc> │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r6, r2 │ │ │ │ add r0, r8, #8 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ cmp sl, r0 │ │ │ │ ble b1be4 <__cxa_atexit@plt+0xa5800> │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bmi b1c14 <__cxa_atexit@plt+0xa5830> │ │ │ │ sub sl, sl, r0 │ │ │ │ @@ -169542,15 +169542,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -169564,15 +169564,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b1d68 <__cxa_atexit@plt+0xa5984> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq sl, [fp], #-3608 @ 0xfffff1e8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -169589,15 +169589,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ b1dcc <__cxa_atexit@plt+0xa59e8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq sl, [fp], #-3508 @ 0xfffff24c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ strteq r3, [r5], #-1820 @ 0xfffff8e4 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -169878,50 +169878,50 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble b2260 <__cxa_atexit@plt+0xa5e7c> │ │ │ │ ldr r3, [pc, #164] @ b22e8 <__cxa_atexit@plt+0xa5f04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #152] @ b22ec <__cxa_atexit@plt+0xa5f08> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrb r2, [r3, #-1] │ │ │ │ cmp r2, #191 @ 0xbf │ │ │ │ bls b2284 <__cxa_atexit@plt+0xa5ea0> │ │ │ │ ldr r3, [pc, #112] @ b22e4 <__cxa_atexit@plt+0xa5f00> │ │ │ │ add r2, r8, r2, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldrb r1, [r3, #-2] │ │ │ │ cmp r1, #191 @ 0xbf │ │ │ │ bls b22b0 <__cxa_atexit@plt+0xa5ecc> │ │ │ │ add r3, r8, r2, lsl #6 │ │ │ │ ldr r2, [pc, #68] @ b22e0 <__cxa_atexit@plt+0xa5efc> │ │ │ │ ldr r0, [pc, #60] @ b22dc <__cxa_atexit@plt+0xa5ef8> │ │ │ │ add r3, r3, r1, lsl #12 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, r3, r0 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ add r2, r8, r2, lsl #6 │ │ │ │ ldrb r3, [r3, #-3] │ │ │ │ add r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #44] @ b22f0 <__cxa_atexit@plt+0xa5f0c> │ │ │ │ ldr r0, [pc, #16] @ b22d8 <__cxa_atexit@plt+0xa5ef4> │ │ │ │ add r3, r2, r3, lsl #18 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ add r8, r3, r0 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ muleq r0, r4, r1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ strbteq sl, [fp], #-2644 @ 0xfffff5ac │ │ │ │ andeq r0, r0, r0, ror #6 │ │ │ │ @@ -170327,15 +170327,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #52] @ b2974 <__cxa_atexit@plt+0xa6590> │ │ │ │ str r3, [r8, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ str r2, [r8, #8] │ │ │ │ - b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ + b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -170436,15 +170436,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble b2b7c <__cxa_atexit@plt+0xa6798> │ │ │ │ ldr r3, [pc, #284] @ b2c18 <__cxa_atexit@plt+0xa6834> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #272] @ b2c1c <__cxa_atexit@plt+0xa6838> │ │ │ │ add r3, r8, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #260] @ b2c20 <__cxa_atexit@plt+0xa683c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -170454,15 +170454,15 @@ │ │ │ │ cmp sl, #3 │ │ │ │ str r2, [r3] │ │ │ │ blt b2b54 <__cxa_atexit@plt+0xa6770> │ │ │ │ add r0, r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #2 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ cmp r0, sl │ │ │ │ movcc sl, r0 │ │ │ │ ldr r3, [pc, #200] @ b2c24 <__cxa_atexit@plt+0xa6840> │ │ │ │ ldr r7, [pc, #200] @ b2c28 <__cxa_atexit@plt+0xa6844> │ │ │ │ str r9, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r3, sl} │ │ │ │ @@ -170475,41 +170475,41 @@ │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs b2bac <__cxa_atexit@plt+0xa67c8> │ │ │ │ ldr r3, [pc, #132] @ b2c14 <__cxa_atexit@plt+0xa6830> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs b2bdc <__cxa_atexit@plt+0xa67f8> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ b2c10 <__cxa_atexit@plt+0xa682c> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ b2c0c <__cxa_atexit@plt+0xa6828> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #68] @ b2c30 <__cxa_atexit@plt+0xa684c> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ b2c08 <__cxa_atexit@plt+0xa6824> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ strbteq sl, [fp], #-400 @ 0xfffffe70 │ │ │ │ @@ -170525,15 +170525,15 @@ │ │ │ │ cmp r9, #3 │ │ │ │ str r3, [r5] │ │ │ │ blt b2c70 <__cxa_atexit@plt+0xa688c> │ │ │ │ add r0, r3, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #2 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ cmp r0, r9 │ │ │ │ movcc r9, r0 │ │ │ │ ldr r3, [pc, #32] @ b2c98 <__cxa_atexit@plt+0xa68b4> │ │ │ │ ldr r7, [pc, #32] @ b2c9c <__cxa_atexit@plt+0xa68b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -170568,15 +170568,15 @@ │ │ │ │ add r8, r1, r3 │ │ │ │ blt b2d1c <__cxa_atexit@plt+0xa6938> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, sl │ │ │ │ add r0, r7, #8 │ │ │ │ mov r3, #2 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ cmp r0, sl │ │ │ │ movcc sl, r0 │ │ │ │ ldr r3, [pc, #36] @ b2d48 <__cxa_atexit@plt+0xa6964> │ │ │ │ ldr r7, [pc, #36] @ b2d4c <__cxa_atexit@plt+0xa6968> │ │ │ │ str sl, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -170612,15 +170612,15 @@ │ │ │ │ add r8, r1, r3 │ │ │ │ blt b2dcc <__cxa_atexit@plt+0xa69e8> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, sl │ │ │ │ add r0, r7, #8 │ │ │ │ mov r3, #2 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ cmp r0, sl │ │ │ │ movcc sl, r0 │ │ │ │ ldr r3, [pc, #36] @ b2df8 <__cxa_atexit@plt+0xa6a14> │ │ │ │ ldr r7, [pc, #36] @ b2dfc <__cxa_atexit@plt+0xa6a18> │ │ │ │ str sl, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -170656,15 +170656,15 @@ │ │ │ │ add r8, r1, r3 │ │ │ │ blt b2e7c <__cxa_atexit@plt+0xa6a98> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, sl │ │ │ │ add r0, r7, #8 │ │ │ │ mov r3, #2 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ cmp r0, sl │ │ │ │ movcc sl, r0 │ │ │ │ ldr r3, [pc, #36] @ b2ea8 <__cxa_atexit@plt+0xa6ac4> │ │ │ │ ldr r7, [pc, #36] @ b2eac <__cxa_atexit@plt+0xa6ac8> │ │ │ │ str sl, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -170700,15 +170700,15 @@ │ │ │ │ add r8, r1, r3 │ │ │ │ blt b2f2c <__cxa_atexit@plt+0xa6b48> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, sl │ │ │ │ add r0, r7, #8 │ │ │ │ mov r3, #2 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ cmp r0, sl │ │ │ │ movcc sl, r0 │ │ │ │ ldr r3, [pc, #36] @ b2f58 <__cxa_atexit@plt+0xa6b74> │ │ │ │ ldr r7, [pc, #36] @ b2f5c <__cxa_atexit@plt+0xa6b78> │ │ │ │ str sl, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -171150,21 +171150,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ b3644 <__cxa_atexit@plt+0xa7260> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq sl, #81 @ 0x51 │ │ │ │ + mvneq r9, #152043520 @ 0x9100000 │ │ │ │ strbteq r9, [fp], #-1020 @ 0xfffffc04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -171178,15 +171178,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b36a0 <__cxa_atexit@plt+0xa72bc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r9, [fp], #-1248 @ 0xfffffb20 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -171203,15 +171203,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ b3704 <__cxa_atexit@plt+0xa7320> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r9, [fp], #-1148 @ 0xfffffb84 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ strteq r1, [r5], #-3636 @ 0xfffff1cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ @@ -171227,15 +171227,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ b3774 <__cxa_atexit@plt+0xa7390> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ b3778 <__cxa_atexit@plt+0xa7394> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [fp], #-736 @ 0xfffffd20 │ │ │ │ strbteq r9, [fp], #-780 @ 0xfffffcf4 │ │ │ │ strbteq r9, [fp], #-1180 @ 0xfffffb64 │ │ │ │ @@ -171447,15 +171447,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #48] @ b3aec <__cxa_atexit@plt+0xa7708> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ @ instruction: 0xffffe514 │ │ │ │ @ instruction: 0xffffef50 │ │ │ │ @ instruction: 0xffffe720 │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ strbteq r9, [fp], #-760 @ 0xfffffd08 │ │ │ │ strbteq r9, [fp], #-628 @ 0xfffffd8c │ │ │ │ @@ -171502,15 +171502,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ b3bbc <__cxa_atexit@plt+0xa77d8> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r8, [fp], #-3912 @ 0xfffff0b8 │ │ │ │ strbteq r9, [fp], #-528 @ 0xfffffdf0 │ │ │ │ strbteq r9, [fp], #-980 @ 0xfffffc2c │ │ │ │ strbteq r9, [fp], #-4 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -171553,15 +171553,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #36] @ b3c88 <__cxa_atexit@plt+0xa78a4> │ │ │ │ mov fp, r8 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r9, [fp], #-380 @ 0xfffffe84 │ │ │ │ strbteq r8, [fp], #-3724 @ 0xfffff174 │ │ │ │ strbteq r9, [fp], #-784 @ 0xfffffcf0 │ │ │ │ strbteq r8, [fp], #-3908 @ 0xfffff0bc │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -171836,15 +171836,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ ldr r7, [pc, #48] @ b410c <__cxa_atexit@plt+0xa7d28> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -172025,15 +172025,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #48] @ b43f4 <__cxa_atexit@plt+0xa8010> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ @ instruction: 0xffffdc0c │ │ │ │ @ instruction: 0xffffe648 │ │ │ │ @ instruction: 0xffffde18 │ │ │ │ @ instruction: 0xfffff0d0 │ │ │ │ strbteq r8, [fp], #-2544 @ 0xfffff610 │ │ │ │ strbteq r8, [fp], #-2412 @ 0xfffff694 │ │ │ │ @@ -172080,15 +172080,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ b44c4 <__cxa_atexit@plt+0xa80e0> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r8, [fp], #-1600 @ 0xfffff9c0 │ │ │ │ strbteq r8, [fp], #-2312 @ 0xfffff6f8 │ │ │ │ strbteq r8, [fp], #-2764 @ 0xfffff534 │ │ │ │ strbteq r8, [fp], #-1788 @ 0xfffff904 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -172131,15 +172131,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #36] @ b4590 <__cxa_atexit@plt+0xa81ac> │ │ │ │ mov fp, r8 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r8, [fp], #-2164 @ 0xfffff78c │ │ │ │ strbteq r8, [fp], #-1412 @ 0xfffffa7c │ │ │ │ strbteq r8, [fp], #-2568 @ 0xfffff5f8 │ │ │ │ strbteq r8, [fp], #-1596 @ 0xfffff9c4 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -172711,15 +172711,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #48] @ b4eac <__cxa_atexit@plt+0xa8ac8> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ @ instruction: 0xffffd154 │ │ │ │ @ instruction: 0xffffdb90 │ │ │ │ @ instruction: 0xffffd360 │ │ │ │ @ instruction: 0xffffe618 │ │ │ │ strbteq r7, [fp], #-3896 @ 0xfffff0c8 │ │ │ │ strbteq r7, [fp], #-3764 @ 0xfffff14c │ │ │ │ @@ -172766,15 +172766,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ b4f7c <__cxa_atexit@plt+0xa8b98> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r7, [fp], #-2952 @ 0xfffff478 │ │ │ │ strbteq r7, [fp], #-3664 @ 0xfffff1b0 │ │ │ │ strbteq r8, [fp], #-20 @ 0xffffffec │ │ │ │ strbteq r7, [fp], #-3140 @ 0xfffff3bc │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -172817,15 +172817,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #36] @ b5048 <__cxa_atexit@plt+0xa8c64> │ │ │ │ mov fp, r8 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r7, [fp], #-3516 @ 0xfffff244 │ │ │ │ strbteq r7, [fp], #-2764 @ 0xfffff534 │ │ │ │ strbteq r7, [fp], #-3920 @ 0xfffff0b0 │ │ │ │ strbteq r7, [fp], #-2948 @ 0xfffff47c │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -173100,15 +173100,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ ldr r7, [pc, #48] @ b54cc <__cxa_atexit@plt+0xa90e8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -173289,15 +173289,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #48] @ b57b4 <__cxa_atexit@plt+0xa93d0> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ @ instruction: 0xffffc84c │ │ │ │ @ instruction: 0xffffd288 │ │ │ │ @ instruction: 0xffffca58 │ │ │ │ @ instruction: 0xffffdd10 │ │ │ │ strbteq r7, [fp], #-1584 @ 0xfffff9d0 │ │ │ │ strbteq r7, [fp], #-1452 @ 0xfffffa54 │ │ │ │ @@ -173344,15 +173344,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ b5884 <__cxa_atexit@plt+0xa94a0> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r7, [fp], #-640 @ 0xfffffd80 │ │ │ │ strbteq r7, [fp], #-1352 @ 0xfffffab8 │ │ │ │ strbteq r7, [fp], #-1804 @ 0xfffff8f4 │ │ │ │ strbteq r7, [fp], #-828 @ 0xfffffcc4 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -173395,15 +173395,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #36] @ b5950 <__cxa_atexit@plt+0xa956c> │ │ │ │ mov fp, r8 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r7, [fp], #-1204 @ 0xfffffb4c │ │ │ │ strbteq r7, [fp], #-452 @ 0xfffffe3c │ │ │ │ strbteq r7, [fp], #-1608 @ 0xfffff9b8 │ │ │ │ strbteq r7, [fp], #-636 @ 0xfffffd84 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -176049,15 +176049,15 @@ │ │ │ │ strteq sp, [r4], #-1020 @ 0xfffffc04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ b82b8 <__cxa_atexit@plt+0xabed4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa6f0 <__cxa_atexit@plt+0x3ee30c> │ │ │ │ + b 3fa718 <__cxa_atexit@plt+0x3ee334> │ │ │ │ strbteq r4, [fp], #-3320 @ 0xfffff308 │ │ │ │ strteq sp, [r4], #-580 @ 0xfffffdbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b830c <__cxa_atexit@plt+0xabf28> │ │ │ │ @@ -176170,15 +176170,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #52] @ b84bc <__cxa_atexit@plt+0xac0d8> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ muleq r0, ip, r1 │ │ │ │ @ instruction: 0xffff9b40 │ │ │ │ @ instruction: 0xffffa578 │ │ │ │ @ instruction: 0xffff9d60 │ │ │ │ @ instruction: 0xffffb018 │ │ │ │ strbteq r4, [fp], #-1740 @ 0xfffff934 │ │ │ │ strbteq r4, [fp], #-2220 @ 0xfffff754 │ │ │ │ @@ -176221,15 +176221,15 @@ │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ b8574 <__cxa_atexit@plt+0xac190> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r4, [fp], #-2148 @ 0xfffff79c │ │ │ │ strbteq r4, [fp], #-1656 @ 0xfffff988 │ │ │ │ strbteq r4, [fp], #-2600 @ 0xfffff5d8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -176261,15 +176261,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ b8614 <__cxa_atexit@plt+0xac230> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r4, [fp], #-1992 @ 0xfffff838 │ │ │ │ strbteq r4, [fp], #-2452 @ 0xfffff66c │ │ │ │ strbteq r4, [fp], #-1448 @ 0xfffffa58 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ @@ -176514,28 +176514,28 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ b89fc <__cxa_atexit@plt+0xac618> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #8] @ b8a00 <__cxa_atexit@plt+0xac61c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ + b 3fa720 <__cxa_atexit@plt+0x3ee33c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strbteq r4, [fp], #-1460 @ 0xfffffa4c │ │ │ │ strteq ip, [r4], #-3164 @ 0xfffff3a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ b8a30 <__cxa_atexit@plt+0xac64c> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #8] @ b8a34 <__cxa_atexit@plt+0xac650> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa700 <__cxa_atexit@plt+0x3ee31c> │ │ │ │ + b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strbteq r4, [fp], #-1408 @ 0xfffffa80 │ │ │ │ strteq ip, [r4], #-3092 @ 0xfffff3ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #104] @ b8ab8 <__cxa_atexit@plt+0xac6d4> │ │ │ │ @@ -176694,15 +176694,15 @@ │ │ │ │ b b8df4 <__cxa_atexit@plt+0xaca10> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ mov r2, r8 │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #2 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ cmp r8, r0 │ │ │ │ ble b8cfc <__cxa_atexit@plt+0xac918> │ │ │ │ cmp r0, #0 │ │ │ │ bmi b8d20 <__cxa_atexit@plt+0xac93c> │ │ │ │ mov r3, #0 │ │ │ │ add r1, r0, r9 │ │ │ │ sub r2, r8, r0 │ │ │ │ @@ -176786,15 +176786,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble b8e7c <__cxa_atexit@plt+0xaca98> │ │ │ │ ldr r3, [pc, #228] @ b8f18 <__cxa_atexit@plt+0xacb34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #216] @ b8f1c <__cxa_atexit@plt+0xacb38> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #204] @ b8f20 <__cxa_atexit@plt+0xacb3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -176811,41 +176811,41 @@ │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs b8eac <__cxa_atexit@plt+0xacac8> │ │ │ │ ldr r3, [pc, #132] @ b8f14 <__cxa_atexit@plt+0xacb30> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs b8edc <__cxa_atexit@plt+0xacaf8> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ b8f10 <__cxa_atexit@plt+0xacb2c> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ b8f0c <__cxa_atexit@plt+0xacb28> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #56] @ b8f24 <__cxa_atexit@plt+0xacb40> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ b8f08 <__cxa_atexit@plt+0xacb24> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbteq r3, [fp], #-3672 @ 0xfffff1a8 │ │ │ │ @@ -177014,22 +177014,22 @@ │ │ │ │ b b7d80 <__cxa_atexit@plt+0xab99c> │ │ │ │ ldr r6, [pc, #64] @ b91f8 <__cxa_atexit@plt+0xace14> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r6, [pc, #20] @ b91e8 <__cxa_atexit@plt+0xace04> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #28]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, asr #18 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffff6e4 │ │ │ │ @ instruction: 0xfffff4a8 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ strbteq r3, [fp], #-2408 @ 0xfffff698 │ │ │ │ strbteq r3, [fp], #-2404 @ 0xfffff69c │ │ │ │ @@ -177078,15 +177078,15 @@ │ │ │ │ ldr r6, [pc, #28] @ b92d0 <__cxa_atexit@plt+0xaceec> │ │ │ │ mov fp, r8 │ │ │ │ mov r2, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #20]! │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, asr r7 │ │ │ │ strbteq r3, [fp], #-2112 @ 0xfffff7c0 │ │ │ │ strbteq r3, [fp], #-2092 @ 0xfffff7d4 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -177170,15 +177170,15 @@ │ │ │ │ b b7d80 <__cxa_atexit@plt+0xab99c> │ │ │ │ ldr r6, [pc, #56] @ b9460 <__cxa_atexit@plt+0xad07c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r6, [pc, #20] @ b9458 <__cxa_atexit@plt+0xad074> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -177244,15 +177244,15 @@ │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #20] @ b9564 <__cxa_atexit@plt+0xad180> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #20]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, asr #11 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff3b4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ strbteq r3, [fp], #-1416 @ 0xfffffa78 │ │ │ │ strbteq r3, [fp], #-1412 @ 0xfffffa7c │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @@ -177311,15 +177311,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ b9670 <__cxa_atexit@plt+0xad28c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #20]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0x000004b8 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ strbteq r3, [fp], #-1116 @ 0xfffffba4 │ │ │ │ strbteq r3, [fp], #-1112 @ 0xfffffba8 │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -177376,15 +177376,15 @@ │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #20] @ b9774 <__cxa_atexit@plt+0xad390> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #20]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffff1c4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ strbteq r3, [fp], #-888 @ 0xfffffc88 │ │ │ │ strbteq r3, [fp], #-884 @ 0xfffffc8c │ │ │ │ andeq r0, r0, r9, ror #3 │ │ │ │ @@ -177455,15 +177455,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ b98b0 <__cxa_atexit@plt+0xad4cc> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #24]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ strbteq r3, [fp], #-556 @ 0xfffffdd4 │ │ │ │ strbteq r3, [fp], #-536 @ 0xfffffde8 │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #16 │ │ │ │ @@ -177518,15 +177518,15 @@ │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #20] @ b99ac <__cxa_atexit@plt+0xad5c8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #20]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffef9c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ strbteq r3, [fp], #-320 @ 0xfffffec0 │ │ │ │ strbteq r3, [fp], #-316 @ 0xfffffec4 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @@ -177568,15 +177568,15 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ b9a7c <__cxa_atexit@plt+0xad698> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r3, [fp], #-96 @ 0xffffffa0 │ │ │ │ strbteq r3, [fp], #-76 @ 0xffffffb4 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r7, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -177634,15 +177634,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ b9b84 <__cxa_atexit@plt+0xad7a0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [fp], #-3912 @ 0xfffff0b8 │ │ │ │ strbteq r2, [fp], #-3908 @ 0xfffff0bc │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -177674,15 +177674,15 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str fp, [sp, #4] │ │ │ │ sub fp, r3, r8 │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ - bl 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ + bl 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ cmp r0, #0 │ │ │ │ bmi b9c94 <__cxa_atexit@plt+0xad8b0> │ │ │ │ add r3, r6, #4 │ │ │ │ ldr r2, [pc, #208] @ b9d00 <__cxa_atexit@plt+0xad91c> │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #204] @ b9d04 <__cxa_atexit@plt+0xad920> │ │ │ │ add lr, r6, #20 │ │ │ │ @@ -177943,15 +177943,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ ba054 <__cxa_atexit@plt+0xadc70> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ strbteq r2, [fp], #-2652 @ 0xfffff5a4 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -178104,15 +178104,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strbteq r2, [fp], #-3232 @ 0xfffff360 │ │ │ │ strteq fp, [r4], #-1140 @ 0xfffffb8c │ │ │ │ - mvneq r3, #-369098752 @ 0xea000000 │ │ │ │ + mvneq r2, #43008 @ 0xa800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strteq fp, [r4], #-1108 @ 0xfffffbac │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -178144,15 +178144,15 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - mvneq r3, #977272832 @ 0x3a400000 │ │ │ │ + mvneq r2, #10496 @ 0x2900 │ │ │ │ strteq fp, [r4], #-968 @ 0xfffffc38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -178208,15 +178208,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ strbteq r2, [fp], #-1532 @ 0xfffffa04 │ │ │ │ - mvneq r3, #-184549376 @ 0xf5000000 │ │ │ │ + mvneq r2, #54272 @ 0xd400 │ │ │ │ strteq fp, [r4], #-708 @ 0xfffffd3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -178260,29 +178260,29 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r3, #3 │ │ │ │ beq ba544 <__cxa_atexit@plt+0xae160> │ │ │ │ add sl, r3, #3 │ │ │ │ mov r7, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ strbteq r2, [fp], #-1284 @ 0xfffffafc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ strteq fp, [r4], #-436 @ 0xfffffe4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ba5e4 <__cxa_atexit@plt+0xae200> │ │ │ │ @@ -178300,15 +178300,15 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ ba608 <__cxa_atexit@plt+0xae224> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -178344,15 +178344,15 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq r3, #1879048205 @ 0x7000000d │ │ │ │ + mvneq r2, #376832 @ 0x5c000 │ │ │ │ strbteq r2, [fp], #-1340 @ 0xfffffac4 │ │ │ │ strbteq r2, [fp], #-964 @ 0xfffffc3c │ │ │ │ strteq fp, [r4], #-148 @ 0xffffff6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -178379,15 +178379,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ mov r6, r3 │ │ │ │ b ba730 <__cxa_atexit@plt+0xae34c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -178434,15 +178434,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ strbteq r2, [fp], #-656 @ 0xfffffd70 │ │ │ │ - mvneq r3, #-1073741795 @ 0xc000001d │ │ │ │ + mvneq r2, #47972352 @ 0x2dc0000 │ │ │ │ strbteq r2, [fp], #-992 @ 0xfffffc20 │ │ │ │ strbteq r2, [fp], #-616 @ 0xfffffd98 │ │ │ │ strteq sl, [r4], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -178488,29 +178488,29 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r3, #3 │ │ │ │ beq ba8d4 <__cxa_atexit@plt+0xae4f0> │ │ │ │ add sl, r3, #3 │ │ │ │ mov r7, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ strbteq r2, [fp], #-372 @ 0xfffffe8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ strteq sl, [r4], #-3620 @ 0xfffff1dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi ba974 <__cxa_atexit@plt+0xae590> │ │ │ │ @@ -178528,15 +178528,15 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ ba998 <__cxa_atexit@plt+0xae5b4> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -178572,15 +178572,15 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - mvneq r2, #49, 30 @ 0xc4 │ │ │ │ + mvneq r2, #473956352 @ 0x1c400000 │ │ │ │ strbteq r2, [fp], #-428 @ 0xfffffe54 │ │ │ │ strbteq r2, [fp], #-52 @ 0xffffffcc │ │ │ │ strteq sl, [r4], #-3332 @ 0xfffff2fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -178607,15 +178607,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ mov r6, r3 │ │ │ │ b baac0 <__cxa_atexit@plt+0xae6dc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -178662,15 +178662,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ strbteq r1, [fp], #-3840 @ 0xfffff100 │ │ │ │ - mvneq r2, #13376 @ 0x3440 │ │ │ │ + mvneq r2, #285212672 @ 0x11000000 │ │ │ │ strbteq r2, [fp], #-80 @ 0xffffffb0 │ │ │ │ strbteq r1, [fp], #-3800 @ 0xfffff128 │ │ │ │ strteq sl, [r4], #-2968 @ 0xfffff468 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -179099,15 +179099,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ ldr r8, [pc, #32] @ bb27c <__cxa_atexit@plt+0xaee98> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r1, [fp], #-2024 @ 0xfffff818 │ │ │ │ strbteq r1, [fp], #-2076 @ 0xfffff7e4 │ │ │ │ strbteq r1, [fp], #-2060 @ 0xfffff7f4 │ │ │ │ @@ -179126,15 +179126,15 @@ │ │ │ │ ldr r3, [pc, #40] @ bb2dc <__cxa_atexit@plt+0xaeef8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [pc, #28] @ bb2e0 <__cxa_atexit@plt+0xaeefc> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r1, [fp], #-1896 @ 0xfffff898 │ │ │ │ strbteq r1, [fp], #-3308 @ 0xfffff314 │ │ │ │ strteq sl, [r4], #-1236 @ 0xfffffb2c │ │ │ │ @@ -179156,15 +179156,15 @@ │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [pc, #44] @ bb35c <__cxa_atexit@plt+0xaef78> │ │ │ │ mov r5, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #32] @ bb360 <__cxa_atexit@plt+0xaef7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sl, [r4], #-1172 @ 0xfffffb6c │ │ │ │ strbteq r1, [fp], #-1788 @ 0xfffff904 │ │ │ │ strbteq r1, [fp], #-1832 @ 0xfffff8d8 │ │ │ │ @@ -179234,15 +179234,15 @@ │ │ │ │ str r1, [r5] │ │ │ │ ldr r6, [pc, #48] @ bb498 <__cxa_atexit@plt+0xaf0b4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-8]! │ │ │ │ ldr r8, [pc, #40] @ bb49c <__cxa_atexit@plt+0xaf0b8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strteq sl, [r4], #-884 @ 0xfffffc8c │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ strteq sl, [r4], #-968 @ 0xfffffc38 │ │ │ │ @@ -179272,15 +179272,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #40] @ bb534 <__cxa_atexit@plt+0xaf150> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sl, [r4], #-756 @ 0xfffffd0c │ │ │ │ strteq sl, [r4], #-808 @ 0xfffffcd8 │ │ │ │ strbteq r1, [fp], #-1332 @ 0xfffffacc │ │ │ │ @@ -179300,20 +179300,20 @@ │ │ │ │ ldr r8, [pc, #40] @ bb594 <__cxa_atexit@plt+0xaf1b0> │ │ │ │ ldr r3, [pc, #40] @ bb598 <__cxa_atexit@plt+0xaf1b4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, #-1879048177 @ 0x9000000f │ │ │ │ + mvneq r1, #933888 @ 0xe4000 │ │ │ │ strbteq r1, [fp], #-1192 @ 0xfffffb58 │ │ │ │ strteq sl, [r4], #-972 @ 0xfffffc34 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -179440,24 +179440,24 @@ │ │ │ │ ldr r0, [pc, #68] @ bb7e0 <__cxa_atexit@plt+0xaf3fc> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ + b 3fa730 <__cxa_atexit@plt+0x3ee34c> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ + b 3fa730 <__cxa_atexit@plt+0x3ee34c> │ │ │ │ ldr r3, [pc, #28] @ bb7e4 <__cxa_atexit@plt+0xaf400> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ strteq sl, [r4], #-468 @ 0xfffffe2c │ │ │ │ strteq sl, [r4], #-464 @ 0xfffffe30 │ │ │ │ strbteq r1, [fp], #-1144 @ 0xfffffb88 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strteq sl, [r4], #-380 @ 0xfffffe84 │ │ │ │ @@ -179465,15 +179465,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne bb818 <__cxa_atexit@plt+0xaf434> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ + b 3fa730 <__cxa_atexit@plt+0x3ee34c> │ │ │ │ ldr r7, [pc, #16] @ bb830 <__cxa_atexit@plt+0xaf44c> │ │ │ │ ldr r0, [pc, #16] @ bb834 <__cxa_atexit@plt+0xaf450> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strteq sl, [r4], #-332 @ 0xfffffeb4 │ │ │ │ @@ -179483,15 +179483,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bb860 <__cxa_atexit@plt+0xaf47c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ + b 3fa730 <__cxa_atexit@plt+0x3ee34c> │ │ │ │ ldr r7, [pc, #16] @ bb878 <__cxa_atexit@plt+0xaf494> │ │ │ │ ldr r0, [pc, #16] @ bb87c <__cxa_atexit@plt+0xaf498> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strteq sl, [r4], #-260 @ 0xfffffefc │ │ │ │ @@ -179504,15 +179504,15 @@ │ │ │ │ bne bb8b4 <__cxa_atexit@plt+0xaf4d0> │ │ │ │ ldr r3, [pc, #52] @ bb8d4 <__cxa_atexit@plt+0xaf4f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r7, [pc, #16] @ bb8cc <__cxa_atexit@plt+0xaf4e8> │ │ │ │ ldr r0, [pc, #16] @ bb8d0 <__cxa_atexit@plt+0xaf4ec> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strteq sl, [r4], #-176 @ 0xffffff50 │ │ │ │ @@ -179585,21 +179585,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ bba10 <__cxa_atexit@plt+0xaf62c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r1, #1808 @ 0x710 │ │ │ │ + mvneq r1, #-1325400064 @ 0xb1000000 │ │ │ │ strbteq r1, [fp], #-48 @ 0xffffffd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -179613,15 +179613,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ bba6c <__cxa_atexit@plt+0xaf688> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [fp], #-276 @ 0xfffffeec │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -179638,15 +179638,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ bbad0 <__cxa_atexit@plt+0xaf6ec> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [fp], #-176 @ 0xffffff50 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bbb2c <__cxa_atexit@plt+0xaf748> │ │ │ │ @@ -179660,21 +179660,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ bbb3c <__cxa_atexit@plt+0xaf758> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r1, #3648 @ 0xe40 │ │ │ │ + mvneq r1, #-469762047 @ 0xe4000001 │ │ │ │ strbteq r0, [fp], #-3844 @ 0xfffff0fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -179688,15 +179688,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ bbb98 <__cxa_atexit@plt+0xaf7b4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [fp], #-4072 @ 0xfffff018 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -179713,15 +179713,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ bbbfc <__cxa_atexit@plt+0xaf818> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [fp], #-3972 @ 0xfffff07c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ strteq r9, [r4], #-3536 @ 0xfffff230 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ @@ -179736,15 +179736,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ beq bbc54 <__cxa_atexit@plt+0xaf870> │ │ │ │ ldr r3, [pc, #40] @ bbc70 <__cxa_atexit@plt+0xaf88c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4f8 <__cxa_atexit@plt+0x3ee114> │ │ │ │ + b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbteq r0, [fp], #-3560 @ 0xfffff218 │ │ │ │ @@ -179752,15 +179752,15 @@ │ │ │ │ strteq r9, [r4], #-3420 @ 0xfffff2a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ bbc94 <__cxa_atexit@plt+0xaf8b0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4f8 <__cxa_atexit@plt+0x3ee114> │ │ │ │ + b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r9, [r4], #-3364 @ 0xfffff2dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -179780,21 +179780,21 @@ │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ stmib r3, {r1, r8} │ │ │ │ ldr r3, [pc, #48] @ bbd24 <__cxa_atexit@plt+0xaf940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #44] @ bbd28 <__cxa_atexit@plt+0xaf944> │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ ldr r3, [pc, #32] @ bbd2c <__cxa_atexit@plt+0xaf948> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [fp], #-100 @ 0xffffff9c │ │ │ │ strbteq r1, [fp], #-152 @ 0xffffff68 │ │ │ │ strbteq r0, [fp], #-3564 @ 0xfffff214 │ │ │ │ strbteq r0, [fp], #-3556 @ 0xfffff21c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strteq r9, [r4], #-3212 @ 0xfffff374 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ @@ -179819,21 +179819,21 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ stm lr, {r0, r2, r9} │ │ │ │ ldr r3, [pc, #48] @ bbdc0 <__cxa_atexit@plt+0xaf9dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #44] @ bbdc4 <__cxa_atexit@plt+0xaf9e0> │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ ldr r3, [pc, #32] @ bbdc8 <__cxa_atexit@plt+0xaf9e4> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [fp], #-24 @ 0xffffffe8 │ │ │ │ strbteq r0, [fp], #-4036 @ 0xfffff03c │ │ │ │ strbteq r0, [fp], #-3408 @ 0xfffff2b0 │ │ │ │ strbteq r0, [fp], #-3400 @ 0xfffff2b8 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ strteq r9, [r4], #-3076 @ 0xfffff3fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -179851,15 +179851,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ beq bbe20 <__cxa_atexit@plt+0xafa3c> │ │ │ │ ldr r3, [pc, #40] @ bbe3c <__cxa_atexit@plt+0xafa58> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4f8 <__cxa_atexit@plt+0x3ee114> │ │ │ │ + b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbteq r0, [fp], #-3100 @ 0xfffff3e4 │ │ │ │ @@ -179867,15 +179867,15 @@ │ │ │ │ strteq r9, [r4], #-2960 @ 0xfffff470 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ bbe60 <__cxa_atexit@plt+0xafa7c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4f8 <__cxa_atexit@plt+0x3ee114> │ │ │ │ + b 3fa518 <__cxa_atexit@plt+0x3ee134> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r9, [r4], #-2904 @ 0xfffff4a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -179895,21 +179895,21 @@ │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ stmib r3, {r1, r8} │ │ │ │ ldr r3, [pc, #48] @ bbef0 <__cxa_atexit@plt+0xafb0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #44] @ bbef4 <__cxa_atexit@plt+0xafb10> │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ ldr r3, [pc, #32] @ bbef8 <__cxa_atexit@plt+0xafb14> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [fp], #-3736 @ 0xfffff168 │ │ │ │ strbteq r0, [fp], #-3788 @ 0xfffff134 │ │ │ │ strbteq r0, [fp], #-3104 @ 0xfffff3e0 │ │ │ │ strbteq r0, [fp], #-3096 @ 0xfffff3e8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strteq r9, [r4], #-2752 @ 0xfffff540 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ @@ -179934,21 +179934,21 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ stm lr, {r0, r2, r9} │ │ │ │ ldr r3, [pc, #48] @ bbf8c <__cxa_atexit@plt+0xafba8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #44] @ bbf90 <__cxa_atexit@plt+0xafbac> │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ ldr r3, [pc, #32] @ bbf94 <__cxa_atexit@plt+0xafbb0> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [fp], #-3660 @ 0xfffff1b4 │ │ │ │ strbteq r0, [fp], #-3576 @ 0xfffff208 │ │ │ │ strbteq r0, [fp], #-2948 @ 0xfffff47c │ │ │ │ strbteq r0, [fp], #-2940 @ 0xfffff484 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ strteq r9, [r4], #-2612 @ 0xfffff5cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -180259,20 +180259,20 @@ │ │ │ │ ldr r8, [pc, #40] @ bc490 <__cxa_atexit@plt+0xb00ac> │ │ │ │ ldr r3, [pc, #40] @ bc494 <__cxa_atexit@plt+0xb00b0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r1, #-1006632958 @ 0xc4000002 │ │ │ │ + mvneq r0, #3948544 @ 0x3c4000 │ │ │ │ strbteq r0, [fp], #-1452 @ 0xfffffa54 │ │ │ │ strteq r9, [r4], #-1364 @ 0xfffffaac │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ bc4bc <__cxa_atexit@plt+0xb00d8> │ │ │ │ ldr r0, [pc, #12] @ bc4c0 <__cxa_atexit@plt+0xb00dc> │ │ │ │ @@ -180312,15 +180312,15 @@ │ │ │ │ strteq r9, [r4], #-1264 @ 0xfffffb10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b cf0dec <__cxa_atexit@plt+0xce4a08> │ │ │ │ + b 58a26c <__cxa_atexit@plt+0x57de88> │ │ │ │ strteq r9, [r4], #-1248 @ 0xfffffb20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi bc5b8 <__cxa_atexit@plt+0xb01d4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -180335,15 +180335,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ bc5c8 <__cxa_atexit@plt+0xb01e4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa710 <__cxa_atexit@plt+0x3ee32c> │ │ │ │ + b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ strbteq r0, [fp], #-1164 @ 0xfffffb74 │ │ │ │ strbteq r0, [fp], #-1204 @ 0xfffffb4c │ │ │ │ @@ -180361,15 +180361,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r6, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - b cf4e24 <__cxa_atexit@plt+0xce8a40> │ │ │ │ + b 58e2a4 <__cxa_atexit@plt+0x581ec0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ strbteq r0, [fp], #-1132 @ 0xfffffb94 │ │ │ │ strteq r9, [r4], #-1064 @ 0xfffffbd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -180419,15 +180419,15 @@ │ │ │ │ ldr r7, [pc, #48] @ bc718 <__cxa_atexit@plt+0xb0334> │ │ │ │ mov r5, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #137 @ 0x89 │ │ │ │ ldr r7, [pc, #36] @ bc71c <__cxa_atexit@plt+0xb0338> │ │ │ │ mov r9, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r9, [r4], #-920 @ 0xfffffc68 │ │ │ │ strbteq r0, [fp], #-836 @ 0xfffffcbc │ │ │ │ strbteq r0, [fp], #-852 @ 0xfffffcac │ │ │ │ @@ -180447,21 +180447,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ bc788 <__cxa_atexit@plt+0xb03a4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r1, #180 @ 0xb4 │ │ │ │ + mvneq r0, #244, 12 @ 0xf400000 │ │ │ │ strbteq r0, [fp], #-696 @ 0xfffffd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -180475,15 +180475,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ bc7e4 <__cxa_atexit@plt+0xb0400> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [fp], #-924 @ 0xfffffc64 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -180500,15 +180500,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ bc848 <__cxa_atexit@plt+0xb0464> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [fp], #-824 @ 0xfffffcc8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bc8a4 <__cxa_atexit@plt+0xb04c0> │ │ │ │ @@ -180522,21 +180522,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ bc8b4 <__cxa_atexit@plt+0xb04d0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r0, #132, 30 @ 0x210 │ │ │ │ + mvneq r0, #196, 10 @ 0x31000000 │ │ │ │ strbteq r0, [fp], #-396 @ 0xfffffe74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -180550,15 +180550,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ bc910 <__cxa_atexit@plt+0xb052c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [fp], #-624 @ 0xfffffd90 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -180575,15 +180575,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ bc974 <__cxa_atexit@plt+0xb0590> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [fp], #-524 @ 0xfffffdf4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bc9d0 <__cxa_atexit@plt+0xb05ec> │ │ │ │ @@ -180597,21 +180597,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ bc9e0 <__cxa_atexit@plt+0xb05fc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r0, #84, 28 @ 0x540 │ │ │ │ + mvneq r0, #148, 8 @ 0x94000000 │ │ │ │ strbteq r0, [fp], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -180625,15 +180625,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ bca3c <__cxa_atexit@plt+0xb0658> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [fp], #-324 @ 0xfffffebc │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -180650,15 +180650,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ bcaa0 <__cxa_atexit@plt+0xb06bc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [fp], #-224 @ 0xffffff20 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ strteq r9, [r4], #-28 @ 0xffffffe4 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ @@ -180689,52 +180689,52 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble bcb4c <__cxa_atexit@plt+0xb0768> │ │ │ │ ldr r3, [pc, #172] @ bcbdc <__cxa_atexit@plt+0xb07f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #160] @ bcbe0 <__cxa_atexit@plt+0xb07fc> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs bcb70 <__cxa_atexit@plt+0xb078c> │ │ │ │ ldr r3, [pc, #120] @ bcbd8 <__cxa_atexit@plt+0xb07f4> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs bcba0 <__cxa_atexit@plt+0xb07bc> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ bcbd4 <__cxa_atexit@plt+0xb07f0> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ bcbd0 <__cxa_atexit@plt+0xb07ec> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #52] @ bcbe4 <__cxa_atexit@plt+0xb0800> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ bcbcc <__cxa_atexit@plt+0xb07e8> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ strbteq r0, [fp], #-360 @ 0xfffffe98 │ │ │ │ andeq r0, r0, ip, lsr #7 │ │ │ │ @@ -180775,15 +180775,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #20] @ bcc90 <__cxa_atexit@plt+0xb08ac> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strbteq pc, [sl], #-3828 @ 0xfffff10c @ │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -180805,15 +180805,15 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ bcd0c <__cxa_atexit@plt+0xb0928> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [sl], #-3732 @ 0xfffff16c @ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ strteq r8, [r4], #-3508 @ 0xfffff24c │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ @@ -180849,15 +180849,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #20] @ bcdb8 <__cxa_atexit@plt+0xb09d4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strbteq pc, [sl], #-3532 @ 0xfffff234 @ │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -180879,15 +180879,15 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ bce34 <__cxa_atexit@plt+0xb0a50> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [sl], #-3436 @ 0xfffff294 @ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ strteq r8, [r4], #-3212 @ 0xfffff374 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ @@ -180923,15 +180923,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #20] @ bcee0 <__cxa_atexit@plt+0xb0afc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strbteq pc, [sl], #-3236 @ 0xfffff35c @ │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -180953,15 +180953,15 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ bcf5c <__cxa_atexit@plt+0xb0b78> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [sl], #-3140 @ 0xfffff3bc @ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ strteq r8, [r4], #-2916 @ 0xfffff49c │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ @@ -180997,15 +180997,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #20] @ bd008 <__cxa_atexit@plt+0xb0c24> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strbteq pc, [sl], #-2940 @ 0xfffff484 @ │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -181027,15 +181027,15 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ bd084 <__cxa_atexit@plt+0xb0ca0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [sl], #-2844 @ 0xfffff4e4 @ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ strteq r8, [r4], #-2644 @ 0xfffff5ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -181141,51 +181141,51 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble bd260 <__cxa_atexit@plt+0xb0e7c> │ │ │ │ ldr r3, [pc, #168] @ bd2e8 <__cxa_atexit@plt+0xb0f04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #156] @ bd2ec <__cxa_atexit@plt+0xb0f08> │ │ │ │ ldr r0, [pc, #156] @ bd2f0 <__cxa_atexit@plt+0xb0f0c> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldrb r2, [r3, #-1] │ │ │ │ cmp r2, #191 @ 0xbf │ │ │ │ bls bd284 <__cxa_atexit@plt+0xb0ea0> │ │ │ │ ldr r3, [pc, #112] @ bd2e4 <__cxa_atexit@plt+0xb0f00> │ │ │ │ add r2, r8, r2, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldrb r1, [r3, #-2] │ │ │ │ cmp r1, #191 @ 0xbf │ │ │ │ bls bd2b0 <__cxa_atexit@plt+0xb0ecc> │ │ │ │ add r3, r8, r2, lsl #6 │ │ │ │ ldr r2, [pc, #68] @ bd2e0 <__cxa_atexit@plt+0xb0efc> │ │ │ │ ldr r0, [pc, #60] @ bd2dc <__cxa_atexit@plt+0xb0ef8> │ │ │ │ add r3, r3, r1, lsl #12 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, r3, r0 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ add r2, r8, r2, lsl #6 │ │ │ │ ldrb r3, [r3, #-3] │ │ │ │ add r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #48] @ bd2f4 <__cxa_atexit@plt+0xb0f10> │ │ │ │ ldr r0, [pc, #16] @ bd2d8 <__cxa_atexit@plt+0xb0ef4> │ │ │ │ add r3, r2, r3, lsl #18 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ add r8, r3, r0 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ strteq r8, [r4], #-2204 @ 0xfffff764 │ │ │ │ strteq r8, [r4], #-2200 @ 0xfffff768 │ │ │ │ @@ -181346,52 +181346,52 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble bd590 <__cxa_atexit@plt+0xb11ac> │ │ │ │ ldr r3, [pc, #172] @ bd620 <__cxa_atexit@plt+0xb123c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #160] @ bd624 <__cxa_atexit@plt+0xb1240> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs bd5b4 <__cxa_atexit@plt+0xb11d0> │ │ │ │ ldr r3, [pc, #120] @ bd61c <__cxa_atexit@plt+0xb1238> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs bd5e4 <__cxa_atexit@plt+0xb1200> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ bd618 <__cxa_atexit@plt+0xb1234> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ bd614 <__cxa_atexit@plt+0xb1230> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #52] @ bd628 <__cxa_atexit@plt+0xb1244> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ bd610 <__cxa_atexit@plt+0xb122c> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ strbteq pc, [sl], #-1828 @ 0xfffff8dc @ │ │ │ │ andeq r0, r0, ip, lsr #7 │ │ │ │ @@ -181432,15 +181432,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #20] @ bd6d4 <__cxa_atexit@plt+0xb12f0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strbteq pc, [sl], #-1200 @ 0xfffffb50 @ │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -181462,15 +181462,15 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ bd750 <__cxa_atexit@plt+0xb136c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [sl], #-1104 @ 0xfffffbb0 @ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ strteq r8, [r4], #-880 @ 0xfffffc90 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ @@ -181506,15 +181506,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #20] @ bd7fc <__cxa_atexit@plt+0xb1418> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strbteq pc, [sl], #-904 @ 0xfffffc78 @ │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -181536,15 +181536,15 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ bd878 <__cxa_atexit@plt+0xb1494> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [sl], #-808 @ 0xfffffcd8 @ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ strteq r8, [r4], #-584 @ 0xfffffdb8 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ @@ -181580,15 +181580,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #20] @ bd924 <__cxa_atexit@plt+0xb1540> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strbteq pc, [sl], #-608 @ 0xfffffda0 @ │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -181610,15 +181610,15 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ bd9a0 <__cxa_atexit@plt+0xb15bc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [sl], #-512 @ 0xfffffe00 @ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ strteq r8, [r4], #-288 @ 0xfffffee0 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ @@ -181654,15 +181654,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #20] @ bda4c <__cxa_atexit@plt+0xb1668> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strbteq pc, [sl], #-312 @ 0xfffffec8 @ │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -181684,15 +181684,15 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ bdac8 <__cxa_atexit@plt+0xb16e4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [sl], #-216 @ 0xffffff28 @ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ strteq r8, [r4], #-84 @ 0xffffffac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -181798,51 +181798,51 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble bdca4 <__cxa_atexit@plt+0xb18c0> │ │ │ │ ldr r3, [pc, #168] @ bdd2c <__cxa_atexit@plt+0xb1948> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #156] @ bdd30 <__cxa_atexit@plt+0xb194c> │ │ │ │ ldr r0, [pc, #156] @ bdd34 <__cxa_atexit@plt+0xb1950> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldrb r2, [r3, #-1] │ │ │ │ cmp r2, #191 @ 0xbf │ │ │ │ bls bdcc8 <__cxa_atexit@plt+0xb18e4> │ │ │ │ ldr r3, [pc, #112] @ bdd28 <__cxa_atexit@plt+0xb1944> │ │ │ │ add r2, r8, r2, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldrb r1, [r3, #-2] │ │ │ │ cmp r1, #191 @ 0xbf │ │ │ │ bls bdcf4 <__cxa_atexit@plt+0xb1910> │ │ │ │ add r3, r8, r2, lsl #6 │ │ │ │ ldr r2, [pc, #68] @ bdd24 <__cxa_atexit@plt+0xb1940> │ │ │ │ ldr r0, [pc, #60] @ bdd20 <__cxa_atexit@plt+0xb193c> │ │ │ │ add r3, r3, r1, lsl #12 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, r3, r0 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ add r2, r8, r2, lsl #6 │ │ │ │ ldrb r3, [r3, #-3] │ │ │ │ add r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #48] @ bdd38 <__cxa_atexit@plt+0xb1954> │ │ │ │ ldr r0, [pc, #16] @ bdd1c <__cxa_atexit@plt+0xb1938> │ │ │ │ add r3, r2, r3, lsl #18 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ add r8, r3, r0 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ strteq r7, [r4], #-3740 @ 0xfffff164 │ │ │ │ strteq r7, [r4], #-3736 @ 0xfffff168 │ │ │ │ @@ -182213,15 +182213,15 @@ │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r7, [r9, #20] │ │ │ │ ldr r7, [pc, #52] @ be334 <__cxa_atexit@plt+0xb1f50> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r6, r9 │ │ │ │ b be318 <__cxa_atexit@plt+0xb1f34> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -182273,15 +182273,15 @@ │ │ │ │ sub lr, r5, #28 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r7, [r5, #-12] │ │ │ │ stm lr, {r1, r9, sl} │ │ │ │ ldr r7, [pc, #36] @ be414 <__cxa_atexit@plt+0xb2030> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa680 <__cxa_atexit@plt+0x3ee29c> │ │ │ │ + b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq lr, [sl], #-1724 @ 0xfffff944 │ │ │ │ strbteq lr, [sl], #-2944 @ 0xfffff480 │ │ │ │ strteq r7, [r4], #-1600 @ 0xfffff9c0 │ │ │ │ strteq r7, [r4], #-1576 @ 0xfffff9d8 │ │ │ │ strbteq lr, [sl], #-2848 @ 0xfffff4e0 │ │ │ │ @@ -182366,15 +182366,15 @@ │ │ │ │ add r8, r8, r2 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #336] @ be6ac <__cxa_atexit@plt+0xb22c8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ mov r7, r2 │ │ │ │ str r8, [r5, #16] │ │ │ │ - b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ + b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ ldr r6, [r5] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ add r3, r3, r6 │ │ │ │ sub r6, r3, ip │ │ │ │ sub r6, r6, r2 │ │ │ │ cmp r6, #11 │ │ │ │ ble be5ec <__cxa_atexit@plt+0xb2208> │ │ │ │ @@ -182384,38 +182384,38 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #12] │ │ │ │ sub r6, sl, ip │ │ │ │ add r6, r6, r3 │ │ │ │ sub r8, r6, r2 │ │ │ │ str r8, [r5, #24] │ │ │ │ ldmib sp, {r5, r6, fp} │ │ │ │ - b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ + b 3fa6f0 <__cxa_atexit@plt+0x3ee30c> │ │ │ │ cmp r3, #224 @ 0xe0 │ │ │ │ bcs be610 <__cxa_atexit@plt+0xb222c> │ │ │ │ ldrb r7, [r9, #9] │ │ │ │ ldr r6, [pc, #212] @ be69c <__cxa_atexit@plt+0xb22b8> │ │ │ │ add r2, r7, r3, lsl #6 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ ldr r6, [sp, #8] │ │ │ │ strb r7, [r5, #8] │ │ │ │ ldr r7, [sp] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ strb r3, [r5, #4] │ │ │ │ - b 3fa718 <__cxa_atexit@plt+0x3ee334> │ │ │ │ + b 3fa740 <__cxa_atexit@plt+0x3ee35c> │ │ │ │ ldr r6, [pc, #176] @ be6a4 <__cxa_atexit@plt+0xb22c0> │ │ │ │ add r8, sl, #12 │ │ │ │ str r8, [r5, #24] │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r5, #28] │ │ │ │ str r1, [r5, #32] │ │ │ │ str r6, [r5, #12] │ │ │ │ ldmib sp, {r5, r6, fp} │ │ │ │ - b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ + b 3fa6f0 <__cxa_atexit@plt+0x3ee30c> │ │ │ │ ldrb r0, [r9, #9] │ │ │ │ ldrb r6, [r9, #10] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ ldr r7, [sp] │ │ │ │ cmp r3, #240 @ 0xf0 │ │ │ │ bcs be650 <__cxa_atexit@plt+0xb226c> │ │ │ │ ldr r1, [pc, #112] @ be6a0 <__cxa_atexit@plt+0xb22bc> │ │ │ │ @@ -182439,15 +182439,15 @@ │ │ │ │ ldr lr, [pc, #24] @ be690 <__cxa_atexit@plt+0xb22ac> │ │ │ │ strb r0, [r5, #8] │ │ │ │ strb r3, [r5, #4] │ │ │ │ strb r6, [r5, #16] │ │ │ │ add r0, r2, r6 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ add r8, r0, lr │ │ │ │ - b 3fa718 <__cxa_atexit@plt+0x3ee334> │ │ │ │ + b 3fa740 <__cxa_atexit@plt+0x3ee35c> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @@ -182498,15 +182498,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq be77c <__cxa_atexit@plt+0xb2398> │ │ │ │ ldr r0, [pc, #76] @ be7b8 <__cxa_atexit@plt+0xb23d4> │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #12] │ │ │ │ - b 3fa720 <__cxa_atexit@plt+0x3ee33c> │ │ │ │ + b 3fa748 <__cxa_atexit@plt+0x3ee364> │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ add r9, r3, #3 │ │ │ │ add r3, r8, r3 │ │ │ │ str r9, [r5, #28] │ │ │ │ @@ -182537,15 +182537,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq be818 <__cxa_atexit@plt+0xb2434> │ │ │ │ ldr r0, [pc, #68] @ be84c <__cxa_atexit@plt+0xb2468> │ │ │ │ stm r5, {r1, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa720 <__cxa_atexit@plt+0x3ee33c> │ │ │ │ + b 3fa748 <__cxa_atexit@plt+0x3ee364> │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add lr, r3, #2 │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ add r0, r0, #2 │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ add r3, r8, r3 │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -182574,15 +182574,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq be8ac <__cxa_atexit@plt+0xb24c8> │ │ │ │ ldr r0, [pc, #84] @ be8f0 <__cxa_atexit@plt+0xb250c> │ │ │ │ str r2, [r5, #4]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #12] │ │ │ │ - b 3fa720 <__cxa_atexit@plt+0x3ee33c> │ │ │ │ + b 3fa748 <__cxa_atexit@plt+0x3ee364> │ │ │ │ add r2, r3, #4 │ │ │ │ str r2, [r5, #32] │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldrb r2, [r5, #16] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ @@ -182636,49 +182636,49 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble be9ac <__cxa_atexit@plt+0xb25c8> │ │ │ │ ldr r3, [pc, #160] @ bea3c <__cxa_atexit@plt+0xb2658> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ mov r7, fp │ │ │ │ b beb34 <__cxa_atexit@plt+0xb2750> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs be9d0 <__cxa_atexit@plt+0xb25ec> │ │ │ │ ldr r3, [pc, #120] @ bea38 <__cxa_atexit@plt+0xb2654> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs bea00 <__cxa_atexit@plt+0xb261c> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ bea34 <__cxa_atexit@plt+0xb2650> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ bea30 <__cxa_atexit@plt+0xb264c> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #48] @ bea40 <__cxa_atexit@plt+0xb265c> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ bea2c <__cxa_atexit@plt+0xb2648> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strteq r7, [r4], #-480 @ 0xfffffe20 │ │ │ │ @@ -182788,15 +182788,15 @@ │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ blt bec10 <__cxa_atexit@plt+0xb282c> │ │ │ │ ldr r3, [pc, #92] @ bec54 <__cxa_atexit@plt+0xb2870> │ │ │ │ add r7, r7, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #64] @ bec58 <__cxa_atexit@plt+0xb2874> │ │ │ │ ldr r7, [pc, #64] @ bec5c <__cxa_atexit@plt+0xb2878> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16]! │ │ │ │ @@ -182827,15 +182827,15 @@ │ │ │ │ cmp r7, #1 │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ blt beca0 <__cxa_atexit@plt+0xb28bc> │ │ │ │ ldr r3, [pc, #120] @ bed0c <__cxa_atexit@plt+0xb2928> │ │ │ │ add r7, r7, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldr r7, [pc, #80] @ becf8 <__cxa_atexit@plt+0xb2914> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #72] @ becfc <__cxa_atexit@plt+0xb2918> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq becf0 <__cxa_atexit@plt+0xb290c> │ │ │ │ @@ -182995,15 +182995,15 @@ │ │ │ │ add lr, r9, #12 │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r9, #8] │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ ldr r7, [pc, #68] @ bef7c <__cxa_atexit@plt+0xb2b98> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ bef60 <__cxa_atexit@plt+0xb2b7c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r7, #0 │ │ │ │ @@ -183037,15 +183037,15 @@ │ │ │ │ add lr, r9, #12 │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r9, #8] │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ ldr r7, [pc, #44] @ bf00c <__cxa_atexit@plt+0xb2c28> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #32] @ bf010 <__cxa_atexit@plt+0xb2c2c> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @@ -183111,21 +183111,21 @@ │ │ │ │ stmib r5, {r2, r7} │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r7, [pc, #60] @ bf13c <__cxa_atexit@plt+0xb2d58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [pc, #52] @ bf140 <__cxa_atexit@plt+0xb2d5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa680 <__cxa_atexit@plt+0x3ee29c> │ │ │ │ + b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ ldr r3, [pc, #44] @ bf144 <__cxa_atexit@plt+0xb2d60> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff2e0 │ │ │ │ @ instruction: 0xfffff3bc │ │ │ │ strbteq sp, [sl], #-3732 @ 0xfffff16c │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strteq r6, [r4], #-2312 @ 0xfffff6f8 │ │ │ │ strbteq sp, [sl], #-3572 @ 0xfffff20c │ │ │ │ strbteq sp, [sl], #-3608 @ 0xfffff1e8 │ │ │ │ @@ -183510,53 +183510,53 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble bf764 <__cxa_atexit@plt+0xb3380> │ │ │ │ ldr r3, [pc, #176] @ bf7f4 <__cxa_atexit@plt+0xb3410> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #164] @ bf7f8 <__cxa_atexit@plt+0xb3414> │ │ │ │ ldr r0, [pc, #164] @ bf7fc <__cxa_atexit@plt+0xb3418> │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs bf788 <__cxa_atexit@plt+0xb33a4> │ │ │ │ ldr r3, [pc, #120] @ bf7f0 <__cxa_atexit@plt+0xb340c> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs bf7b8 <__cxa_atexit@plt+0xb33d4> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ bf7ec <__cxa_atexit@plt+0xb3408> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ bf7e8 <__cxa_atexit@plt+0xb3404> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #56] @ bf800 <__cxa_atexit@plt+0xb341c> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ bf7e4 <__cxa_atexit@plt+0xb3400> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ strteq r6, [r4], #-1272 @ 0xfffffb08 │ │ │ │ strteq r6, [r4], #-1268 @ 0xfffffb0c │ │ │ │ @@ -183742,15 +183742,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r6, [r4], #-408 @ 0xfffffe68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne bfb30 <__cxa_atexit@plt+0xb374c> │ │ │ │ @@ -184028,27 +184028,27 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strbteq sp, [sl], #-156 @ 0xffffff64 │ │ │ │ strteq r5, [r4], #-3456 @ 0xfffff280 │ │ │ │ - mvneq sp, #3620864 @ 0x374000 │ │ │ │ + mvneq sp, #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, #61440 @ 0xf000 │ │ │ │ + mvneq sp, #79 @ 0x4f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, #274432 @ 0x43000 │ │ │ │ + mvneq sp, #131 @ 0x83 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -184422,27 +184422,27 @@ │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov fp, r0 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r1 │ │ │ │ strbteq ip, [sl], #-2544 @ 0xfffff610 │ │ │ │ strteq r5, [r4], #-2848 @ 0xfffff4e0 │ │ │ │ - mvneq sp, #24, 10 @ 0x6000000 │ │ │ │ + mvneq ip, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, #293601280 @ 0x11800000 │ │ │ │ + mvneq ip, #137216 @ 0x21800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, #499122176 @ 0x1dc00000 │ │ │ │ + mvneq ip, #187392 @ 0x2dc00 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strteq r5, [r4], #-2800 @ 0xfffff510 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -184676,15 +184676,15 @@ │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ strteq r5, [r4], #-1852 @ 0xfffff8c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b c09a4 <__cxa_atexit@plt+0xb45c0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -185269,15 +185269,15 @@ │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #44] @ c12ec <__cxa_atexit@plt+0xb4f08> │ │ │ │ mov r5, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ + b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -185306,15 +185306,15 @@ │ │ │ │ ldr r0, [pc, #60] @ c1380 <__cxa_atexit@plt+0xb4f9c> │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r5, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ - b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ + b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -185611,21 +185611,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ c1838 <__cxa_atexit@plt+0xb5454> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq ip, #232, 10 @ 0x3a000000 │ │ │ │ + mvneq fp, #40, 24 @ 0x2800 │ │ │ │ strbteq fp, [sl], #-520 @ 0xfffffdf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -185639,15 +185639,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ c1894 <__cxa_atexit@plt+0xb54b0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq fp, [sl], #-748 @ 0xfffffd14 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -185664,15 +185664,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ c18f8 <__cxa_atexit@plt+0xb5514> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq fp, [sl], #-648 @ 0xfffffd78 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ @@ -186300,15 +186300,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ mov r7, r8 │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, sl │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #20] @ c2300 <__cxa_atexit@plt+0xb5f1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ @@ -186325,15 +186325,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ mov r7, r8 │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ mov r9, sl │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #20] @ c2364 <__cxa_atexit@plt+0xb5f80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @@ -186496,15 +186496,15 @@ │ │ │ │ beq c2604 <__cxa_atexit@plt+0xb6220> │ │ │ │ mov r7, #8 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r7, #12 │ │ │ │ ldr r9, [r5], #4 │ │ │ │ ldr r7, [r2, r7] │ │ │ │ mov r8, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -186528,30 +186528,30 @@ │ │ │ │ beq c2674 <__cxa_atexit@plt+0xb6290> │ │ │ │ mov r7, #8 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r7, #12 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r7, [r3, r7] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #12 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi c2738 <__cxa_atexit@plt+0xb6354> │ │ │ │ ldr r7, [pc, #120] @ c2748 <__cxa_atexit@plt+0xb6364> │ │ │ │ @@ -186570,15 +186570,15 @@ │ │ │ │ beq c272c <__cxa_atexit@plt+0xb6348> │ │ │ │ mov r7, #8 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r7, #12 │ │ │ │ ldr r9, [r5], #4 │ │ │ │ ldr r7, [r2, r7] │ │ │ │ mov r8, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -186814,15 +186814,15 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ sub r8, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa730 <__cxa_atexit@plt+0x3ee34c> │ │ │ │ + b 3fa758 <__cxa_atexit@plt+0x3ee374> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ @@ -186849,15 +186849,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #3 │ │ │ │ add lr, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 3fa730 <__cxa_atexit@plt+0x3ee34c> │ │ │ │ + b 3fa758 <__cxa_atexit@plt+0x3ee374> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ strteq r3, [r4], #-1576 @ 0xfffff9d8 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -186928,15 +186928,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ strteq r3, [r4], #-1344 @ 0xfffffac0 │ │ │ │ strteq r3, [r4], #-1376 @ 0xfffffaa0 │ │ │ │ strbteq r9, [sl], #-3624 @ 0xfffff1d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -186949,15 +186949,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ strbteq r9, [sl], #-3480 @ 0xfffff268 │ │ │ │ strteq r3, [r4], #-1216 @ 0xfffffb40 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -186999,15 +186999,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ strteq r3, [r4], #-1060 @ 0xfffffbdc │ │ │ │ strteq r3, [r4], #-1092 @ 0xfffffbbc │ │ │ │ strbteq r9, [sl], #-3340 @ 0xfffff2f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -187914,15 +187914,15 @@ │ │ │ │ ldr r2, [pc, #36] @ c3c28 <__cxa_atexit@plt+0xb7844> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ c3c2c <__cxa_atexit@plt+0xb7848> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r8, [sl], #-3624 @ 0xfffff1d8 │ │ │ │ strbteq r9, [sl], #-712 @ 0xfffffd38 │ │ │ │ strbteq r9, [sl], #-504 @ 0xfffffe08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -188377,15 +188377,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ c4370 <__cxa_atexit@plt+0xb7f8c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r1, [r4], #-3868 @ 0xfffff0e4 │ │ │ │ strbteq r8, [sl], #-1760 @ 0xfffff920 │ │ │ │ strbteq r8, [sl], #-3104 @ 0xfffff3e0 │ │ │ │ @@ -189835,18 +189835,18 @@ │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r8, [pc, #20] @ c5a20 <__cxa_atexit@plt+0xb963c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r8, [pc, #4] @ c5a1c <__cxa_atexit@plt+0xb9638> │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq r8, #1342177281 @ 0x50000001 │ │ │ │ - mvneq r8, #44, 4 @ 0xc0000002 │ │ │ │ - mvneq r8, #-1879048187 @ 0x90000005 │ │ │ │ - mvneq r8, #76, 4 @ 0xc0000004 │ │ │ │ + mvneq r7, #5570560 @ 0x550000 │ │ │ │ + mvneq r7, #108, 16 @ 0x6c0000 │ │ │ │ + mvneq r7, #10027008 @ 0x990000 │ │ │ │ + mvneq r7, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c5ac4 <__cxa_atexit@plt+0xb96e0> │ │ │ │ ldr r3, [pc, #136] @ c5ad4 <__cxa_atexit@plt+0xb96f0> │ │ │ │ @@ -189882,18 +189882,18 @@ │ │ │ │ mov r9, sl │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r7, [pc, #28] @ c5ae8 <__cxa_atexit@plt+0xb9704> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - mvneq r8, #1073741874 @ 0x40000032 │ │ │ │ - mvneq r8, #168, 2 @ 0x2a │ │ │ │ - mvneq r8, #1073741864 @ 0x40000028 │ │ │ │ - mvneq r8, #148, 2 @ 0x25 │ │ │ │ + mvneq r7, #589824 @ 0x90000 │ │ │ │ + mvneq r7, #232, 14 @ 0x3a00000 │ │ │ │ + mvneq r7, #58982400 @ 0x3840000 │ │ │ │ + mvneq r7, #212, 14 @ 0x3500000 │ │ │ │ strteq r1, [r4], #-716 @ 0xfffffd34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq c5b1c <__cxa_atexit@plt+0xb9738> │ │ │ │ @@ -189914,18 +189914,18 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ moveq r8, r2 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r8, [pc, #8] @ c5b58 <__cxa_atexit@plt+0xb9774> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq r8, #217 @ 0xd9 │ │ │ │ - mvneq r8, #32, 2 │ │ │ │ - mvneq r8, #1073741829 @ 0x40000005 │ │ │ │ - mvneq r8, #8, 2 │ │ │ │ + mvneq r7, #6553600 @ 0x640000 │ │ │ │ + mvneq r7, #96, 14 @ 0x1800000 │ │ │ │ + mvneq r7, #22282240 @ 0x1540000 │ │ │ │ + mvneq r7, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c5c00 <__cxa_atexit@plt+0xb981c> │ │ │ │ ldr r2, [pc, #136] @ c5c10 <__cxa_atexit@plt+0xb982c> │ │ │ │ @@ -189961,18 +189961,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r7, [pc, #28] @ c5c24 <__cxa_atexit@plt+0xb9840> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - mvneq r8, #141 @ 0x8d │ │ │ │ - mvneq r8, #108 @ 0x6c │ │ │ │ - mvneq r8, #101 @ 0x65 │ │ │ │ - mvneq r8, #88 @ 0x58 │ │ │ │ + mvneq r7, #214958080 @ 0xcd00000 │ │ │ │ + mvneq r7, #172, 12 @ 0xac00000 │ │ │ │ + mvneq r7, #173015040 @ 0xa500000 │ │ │ │ + mvneq r7, #152, 12 @ 0x9800000 │ │ │ │ strteq r1, [r4], #-404 @ 0xfffffe6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq c5c58 <__cxa_atexit@plt+0xb9874> │ │ │ │ @@ -189993,18 +189993,18 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ moveq r8, r2 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r8, [pc, #8] @ c5c94 <__cxa_atexit@plt+0xb98b0> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq r7, #628 @ 0x274 │ │ │ │ - mvneq r7, #228, 30 @ 0x390 │ │ │ │ - mvneq r7, #868 @ 0x364 │ │ │ │ - mvneq r7, #204, 30 @ 0x330 │ │ │ │ + mvneq r7, #926941184 @ 0x37400000 │ │ │ │ + mvneq r7, #36, 12 @ 0x2400000 │ │ │ │ + mvneq r7, #26214400 @ 0x1900000 │ │ │ │ + mvneq r7, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ c5cc8 <__cxa_atexit@plt+0xb98e4> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -190355,32 +190355,32 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c6244 <__cxa_atexit@plt+0xb9e60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq r7, #122880 @ 0x1e000 │ │ │ │ - mvneq r7, #12, 20 @ 0xc000 │ │ │ │ + mvneq r7, #94 @ 0x5e │ │ │ │ + mvneq r7, #76 @ 0x4c │ │ │ │ strteq r0, [r4], #-3060 @ 0xfffff40c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ c627c <__cxa_atexit@plt+0xb9e98> │ │ │ │ ldr r8, [pc, #36] @ c6280 <__cxa_atexit@plt+0xb9e9c> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq r7, #3047424 @ 0x2e8000 │ │ │ │ - mvneq r7, #168, 18 @ 0x2a0000 │ │ │ │ + mvneq r6, #1000 @ 0x3e8 │ │ │ │ + mvneq r6, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c62e4 <__cxa_atexit@plt+0xb9f00> │ │ │ │ ldr r3, [pc, #80] @ c62f4 <__cxa_atexit@plt+0xb9f10> │ │ │ │ @@ -190402,32 +190402,32 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c6300 <__cxa_atexit@plt+0xb9f1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r7, #1605632 @ 0x188000 │ │ │ │ - mvneq r7, #80, 18 @ 0x140000 │ │ │ │ + mvneq r6, #648 @ 0x288 │ │ │ │ + mvneq r6, #144, 30 @ 0x240 │ │ │ │ strteq r0, [r4], #-2876 @ 0xfffff4c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ c6338 <__cxa_atexit@plt+0xb9f54> │ │ │ │ ldr r8, [pc, #36] @ c633c <__cxa_atexit@plt+0xb9f58> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq r7, #16646144 @ 0xfe0000 │ │ │ │ - mvneq r7, #236, 16 @ 0xec0000 │ │ │ │ + mvneq r6, #62, 30 @ 0xf8 │ │ │ │ + mvneq r6, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ c6364 <__cxa_atexit@plt+0xb9f80> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -190671,32 +190671,32 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c6734 <__cxa_atexit@plt+0xba350> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq r7, #92274688 @ 0x5800000 │ │ │ │ - mvneq r7, #29360128 @ 0x1c00000 │ │ │ │ + mvneq r6, #88064 @ 0x15800 │ │ │ │ + mvneq r6, #72704 @ 0x11c00 │ │ │ │ strteq r0, [r4], #-1916 @ 0xfffff884 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ c676c <__cxa_atexit@plt+0xba388> │ │ │ │ ldr r8, [pc, #36] @ c6770 <__cxa_atexit@plt+0xba38c> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq r7, #-1308622848 @ 0xb2000000 │ │ │ │ - mvneq r7, #-1560281088 @ 0xa3000000 │ │ │ │ + mvneq r6, #991232 @ 0xf2000 │ │ │ │ + mvneq r6, #929792 @ 0xe3000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c67d4 <__cxa_atexit@plt+0xba3f0> │ │ │ │ ldr r3, [pc, #80] @ c67e4 <__cxa_atexit@plt+0xba400> │ │ │ │ @@ -190718,32 +190718,32 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ c67f0 <__cxa_atexit@plt+0xba40c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r7, #1509949440 @ 0x5a000000 │ │ │ │ - mvneq r7, #1258291200 @ 0x4b000000 │ │ │ │ + mvneq r6, #630784 @ 0x9a000 │ │ │ │ + mvneq r6, #569344 @ 0x8b000 │ │ │ │ strteq r0, [r4], #-1732 @ 0xfffff93c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ c6828 <__cxa_atexit@plt+0xba444> │ │ │ │ ldr r8, [pc, #36] @ c682c <__cxa_atexit@plt+0xba448> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq r7, #-671088637 @ 0xd8000003 │ │ │ │ - mvneq r7, #-1677721597 @ 0x9c000003 │ │ │ │ + mvneq r6, #221184 @ 0x36000 │ │ │ │ + mvneq r6, #159744 @ 0x27000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ c6854 <__cxa_atexit@plt+0xba470> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -190999,19 +190999,19 @@ │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r8, [pc, #32] @ c6c5c <__cxa_atexit@plt+0xba878> │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r8, [pc, #12] @ c6c54 <__cxa_atexit@plt+0xba870> │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq r6, #524 @ 0x20c │ │ │ │ - mvneq r6, #632 @ 0x278 │ │ │ │ - mvneq r6, #556 @ 0x22c │ │ │ │ - mvneq r6, #204, 30 @ 0x330 │ │ │ │ - mvneq r6, #724 @ 0x2d4 │ │ │ │ + mvneq r6, #817889280 @ 0x30c00000 │ │ │ │ + mvneq r6, #931135488 @ 0x37800000 │ │ │ │ + mvneq r6, #851443712 @ 0x32c00000 │ │ │ │ + mvneq r6, #12, 12 @ 0xc00000 │ │ │ │ + mvneq r6, #1027604480 @ 0x3d400000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c6d10 <__cxa_atexit@plt+0xba92c> │ │ │ │ ldr r3, [pc, #160] @ c6d20 <__cxa_atexit@plt+0xba93c> │ │ │ │ @@ -191053,19 +191053,19 @@ │ │ │ │ mov r9, sl │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r7, [pc, #32] @ c6d38 <__cxa_atexit@plt+0xba954> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - mvneq r6, #27, 30 @ 0x6c │ │ │ │ - mvneq r6, #4064 @ 0xfe0 │ │ │ │ - mvneq r6, #3312 @ 0xcf0 │ │ │ │ - mvneq r6, #248, 28 @ 0xf80 │ │ │ │ - mvneq r6, #3984 @ 0xf90 │ │ │ │ + mvneq r6, #381681664 @ 0x16c00000 │ │ │ │ + mvneq r6, #260046848 @ 0xf800000 │ │ │ │ + mvneq r6, #62914560 @ 0x3c00000 │ │ │ │ + mvneq r6, #56, 10 @ 0xe000000 │ │ │ │ + mvneq r6, #239075328 @ 0xe400000 │ │ │ │ strteq r0, [r4], #-448 @ 0xfffffe40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq c6d6c <__cxa_atexit@plt+0xba988> │ │ │ │ @@ -191094,19 +191094,19 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r8, [pc, #12] @ c6dcc <__cxa_atexit@plt+0xba9e8> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq r6, #15, 28 @ 0xf0 │ │ │ │ - mvneq r6, #15, 28 @ 0xf0 │ │ │ │ - mvneq r6, #976 @ 0x3d0 │ │ │ │ - mvneq r6, #1440 @ 0x5a0 │ │ │ │ - mvneq r6, #80, 28 @ 0x500 │ │ │ │ + mvneq r6, #1325400064 @ 0x4f000000 │ │ │ │ + mvneq r6, #1325400064 @ 0x4f000000 │ │ │ │ + mvneq r6, #2097152000 @ 0x7d000000 │ │ │ │ + mvneq r6, #-1711276032 @ 0x9a000000 │ │ │ │ + mvneq r6, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi c6e8c <__cxa_atexit@plt+0xbaaa8> │ │ │ │ ldr r2, [pc, #160] @ c6e9c <__cxa_atexit@plt+0xbaab8> │ │ │ │ @@ -191148,19 +191148,19 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r7, [pc, #32] @ c6eb4 <__cxa_atexit@plt+0xbaad0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - mvneq r6, #10176 @ 0x27c0 │ │ │ │ - mvneq r6, #8320 @ 0x2080 │ │ │ │ - mvneq r6, #5312 @ 0x14c0 │ │ │ │ - mvneq r6, #124, 26 @ 0x1f00 │ │ │ │ - mvneq r6, #8000 @ 0x1f40 │ │ │ │ + mvneq r6, #2080374787 @ 0x7c000003 │ │ │ │ + mvneq r6, #134217731 @ 0x8000003 │ │ │ │ + mvneq r6, #1275068418 @ 0x4c000002 │ │ │ │ + mvneq r6, #188, 6 @ 0xf0000002 │ │ │ │ + mvneq r6, #-201326590 @ 0xf4000002 │ │ │ │ strteq r0, [r4], #-72 @ 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq c6ee8 <__cxa_atexit@plt+0xbab04> │ │ │ │ @@ -191189,19 +191189,19 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r8, [pc, #12] @ c6f48 <__cxa_atexit@plt+0xbab64> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq r6, #37632 @ 0x9300 │ │ │ │ - mvneq r6, #37632 @ 0x9300 │ │ │ │ - mvneq r6, #49408 @ 0xc100 │ │ │ │ - mvneq r6, #56832 @ 0xde00 │ │ │ │ - mvneq r6, #212, 24 @ 0xd400 │ │ │ │ + mvneq r6, #805306381 @ 0x3000000d │ │ │ │ + mvneq r6, #805306381 @ 0x3000000d │ │ │ │ + mvneq r6, #67108864 @ 0x4000000 │ │ │ │ + mvneq r6, #2013265920 @ 0x78000000 │ │ │ │ + mvneq r6, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ c6f7c <__cxa_atexit@plt+0xbab98> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -191256,19 +191256,19 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r7, [pc, #36] @ c7068 <__cxa_atexit@plt+0xbac84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - mvneq r6, #257024 @ 0x3ec00 │ │ │ │ - mvneq r6, #227328 @ 0x37800 │ │ │ │ - mvneq r6, #179200 @ 0x2bc00 │ │ │ │ - mvneq r6, #216, 22 @ 0x36000 │ │ │ │ - mvneq r6, #222208 @ 0x36400 │ │ │ │ + mvneq r6, #-1342177277 @ 0xb0000003 │ │ │ │ + mvneq r6, #-536870911 @ 0xe0000001 │ │ │ │ + mvneq r6, #-1073741765 @ 0xc000003b │ │ │ │ + mvneq r6, #24, 4 @ 0x80000001 │ │ │ │ + mvneq r6, #-1879048191 @ 0x90000001 │ │ │ │ strbteq r5, [sl], #-2604 @ 0xfffff5d4 │ │ │ │ strteq pc, [r3], #-3744 @ 0xfffff160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq c7094 <__cxa_atexit@plt+0xbacb0> │ │ │ │ @@ -191296,19 +191296,19 @@ │ │ │ │ ldr r8, [pc, #28] @ c70f8 <__cxa_atexit@plt+0xbad14> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #32] @ c7104 <__cxa_atexit@plt+0xbad20> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq r6, #978944 @ 0xef000 │ │ │ │ - mvneq r6, #51200 @ 0xc800 │ │ │ │ - mvneq r6, #1011712 @ 0xf7000 │ │ │ │ - mvneq r6, #44, 22 @ 0xb000 │ │ │ │ - mvneq r6, #33792 @ 0x8400 │ │ │ │ + mvneq r6, #-1073741813 @ 0xc000000b │ │ │ │ + mvneq r6, #-2147483620 @ 0x8000001c │ │ │ │ + mvneq r6, #-1073741811 @ 0xc000000d │ │ │ │ + mvneq r6, #108, 2 │ │ │ │ + mvneq r6, #1073741848 @ 0x40000018 │ │ │ │ strbteq r5, [sl], #-2416 @ 0xfffff690 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c713c <__cxa_atexit@plt+0xbad58> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -191343,15 +191343,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r3, r9} │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -191652,15 +191652,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r0, [pc, #68] @ c76b8 <__cxa_atexit@plt+0xbb2d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #64] @ c76bc <__cxa_atexit@plt+0xbb2d8> │ │ │ │ add r9, r0, #1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ mov r6, r2 │ │ │ │ b c7694 <__cxa_atexit@plt+0xbb2b0> │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ c76a8 <__cxa_atexit@plt+0xbb2c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ @@ -192656,15 +192656,15 @@ │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ str r4, [r3, #188] @ 0xbc │ │ │ │ sub r9, r6, #59 @ 0x3b │ │ │ │ mov r4, ip │ │ │ │ ldm sp, {r7, fp} │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r0, r3} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #52] @ c8670 <__cxa_atexit@plt+0xbc28c> │ │ │ │ ldr r0, [ip, #-8] │ │ │ │ mov r4, #192 @ 0xc0 │ │ │ │ str r4, [ip, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, ip │ │ │ │ bx r0 │ │ │ │ @@ -192839,15 +192839,15 @@ │ │ │ │ str r1, [r7, #188] @ 0xbc │ │ │ │ mov r7, r8 │ │ │ │ sub r9, r6, #59 @ 0x3b │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #56] @ c8950 <__cxa_atexit@plt+0xbc56c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #192 @ 0xc0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -192889,15 +192889,15 @@ │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ ldr r6, [pc, #52] @ c89fc <__cxa_atexit@plt+0xbc618> │ │ │ │ sub r9, r3, #15 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa740 <__cxa_atexit@plt+0x3ee35c> │ │ │ │ + b 3fa768 <__cxa_atexit@plt+0x3ee384> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -192926,29 +192926,29 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ ldr r3, [pc, #32] @ c8a80 <__cxa_atexit@plt+0xbc69c> │ │ │ │ sub r9, r6, #15 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa740 <__cxa_atexit@plt+0x3ee35c> │ │ │ │ + b 3fa768 <__cxa_atexit@plt+0x3ee384> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ strbteq r4, [sl], #-1500 @ 0xfffffa24 │ │ │ │ strbteq r4, [sl], #-1460 @ 0xfffffa4c │ │ │ │ strteq lr, [r3], #-1340 @ 0xfffffac4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c8aa4 <__cxa_atexit@plt+0xbc6c0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa748 <__cxa_atexit@plt+0x3ee364> │ │ │ │ + b 3fa770 <__cxa_atexit@plt+0x3ee38c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq lr, [r3], #-1304 @ 0xfffffae8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ c8ac8 <__cxa_atexit@plt+0xbc6e4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -192956,15 +192956,15 @@ │ │ │ │ b c4d50 <__cxa_atexit@plt+0xb896c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq lr, [r3], #-1268 @ 0xfffffb0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ strteq sp, [r3], #-1872 @ 0xfffff8b0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c8b74 <__cxa_atexit@plt+0xbc790> │ │ │ │ @@ -193030,15 +193030,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ + b 3fa778 <__cxa_atexit@plt+0x3ee394> │ │ │ │ strteq sp, [r3], #-1576 @ 0xfffff9d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -193604,15 +193604,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r7, lr │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r0, #0 │ │ │ │ str ip, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -193679,23 +193679,23 @@ │ │ │ │ str r1, [r6, #136] @ 0x88 │ │ │ │ str r0, [r6, #128] @ 0x80 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r2, [r6, #144] @ 0x90 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [pc, #72] @ c9680 <__cxa_atexit@plt+0xbd29c> │ │ │ │ str r7, [r5, #-12] │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ stm lr, {r0, r1, r3, r9} │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ mov sl, r6 │ │ │ │ b c9660 <__cxa_atexit@plt+0xbd27c> │ │ │ │ mov r7, #148 @ 0x94 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r3 │ │ │ │ @@ -193734,15 +193734,15 @@ │ │ │ │ str r2, [r8, #12] │ │ │ │ str sl, [r8, #16] │ │ │ │ str r2, [r8, #20] │ │ │ │ stmib r8, {r1, r7} │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ strbteq r3, [sl], #-2344 @ 0xfffff6d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -193772,15 +193772,15 @@ │ │ │ │ str r7, [r5, #-12] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ beq c97cc <__cxa_atexit@plt+0xbd3e8> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b c9800 <__cxa_atexit@plt+0xbd41c> │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r3, [pc, #68] @ c97f0 <__cxa_atexit@plt+0xbd40c> │ │ │ │ ldr r7, [r7, #10] │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -193859,15 +193859,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str fp, [r6, #-12] │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r2, [r6, #-16] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ cmp r9, #121 @ 0x79 │ │ │ │ bge c996c <__cxa_atexit@plt+0xbd588> │ │ │ │ ldr r1, [pc, #136] @ c9998 <__cxa_atexit@plt+0xbd5b4> │ │ │ │ add r3, r2, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov fp, ip │ │ │ │ ldr r1, [pc, r1] │ │ │ │ @@ -193886,21 +193886,21 @@ │ │ │ │ str r6, [r6, #132] @ 0x84 │ │ │ │ str r3, [r6, #136] @ 0x88 │ │ │ │ str r2, [r6, #128] @ 0x80 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r1, [r6, #144] @ 0x90 │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r7, [pc, #60] @ c99b0 <__cxa_atexit@plt+0xbd5cc> │ │ │ │ mov fp, ip │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ mov r6, #148 @ 0x94 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq r3, [sl], #-1120 @ 0xfffffba0 │ │ │ │ strbteq r3, [sl], #-1736 @ 0xfffff938 │ │ │ │ @@ -193930,15 +193930,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq r3, [sl], #-1556 @ 0xfffff9ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -193975,15 +193975,15 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #56] @ 0x38 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ c9ae0 <__cxa_atexit@plt+0xbd6fc> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ strbteq r2, [sl], #-4000 @ 0xfffff060 │ │ │ │ @@ -194202,27 +194202,27 @@ │ │ │ │ cmp r7, #1 │ │ │ │ bne c9e8c <__cxa_atexit@plt+0xbdaa8> │ │ │ │ ldr r7, [pc, #456] @ ca014 <__cxa_atexit@plt+0xbdc30> │ │ │ │ str r2, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r0, r1, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ ldr r7, [pc, #440] @ ca01c <__cxa_atexit@plt+0xbdc38> │ │ │ │ add r7, pc, r7 │ │ │ │ b c9e70 <__cxa_atexit@plt+0xbda8c> │ │ │ │ ldr r7, [pc, #424] @ ca018 <__cxa_atexit@plt+0xbdc34> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ mov sl, lr │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ add r1, r9, sl │ │ │ │ cmp r9, r1 │ │ │ │ bge c9ee0 <__cxa_atexit@plt+0xbdafc> │ │ │ │ add r3, r8, #8 │ │ │ │ add r3, r3, r9 │ │ │ │ ldrsb r0, [r3] │ │ │ │ cmn r0, #1 │ │ │ │ @@ -194251,15 +194251,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #268] @ ca020 <__cxa_atexit@plt+0xbdc3c> │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldrb r1, [r3, #1] │ │ │ │ cmp r2, #224 @ 0xe0 │ │ │ │ bcs c9f38 <__cxa_atexit@plt+0xbdb54> │ │ │ │ add r3, r1, r2, lsl #6 │ │ │ │ sub r2, r3, #12416 @ 0x3080 │ │ │ │ b c9f78 <__cxa_atexit@plt+0xbdb94> │ │ │ │ ldrb r0, [r3, #2] │ │ │ │ @@ -194290,15 +194290,15 @@ │ │ │ │ bcs c9fbc <__cxa_atexit@plt+0xbdbd8> │ │ │ │ ldr r2, [pc, #96] @ ca008 <__cxa_atexit@plt+0xbdc24> │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ lsrs r2, r1, #16 │ │ │ │ lsr lr, r1, #11 │ │ │ │ mov r2, #1 │ │ │ │ movne r2, #2 │ │ │ │ cmp lr, #0 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ @@ -194307,15 +194307,15 @@ │ │ │ │ mul r7, r0, r7 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #12] │ │ │ │ str r7, [r5, #32] │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ strteq ip, [r3], #-888 @ 0xfffffc88 │ │ │ │ strteq ip, [r3], #-884 @ 0xfffffc8c │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ muleq r0, r4, r2 │ │ │ │ @@ -194341,15 +194341,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cab04 <__cxa_atexit@plt+0xbe720> │ │ │ │ ldr r3, [pc, #20] @ ca08c <__cxa_atexit@plt+0xbdca8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [sl], #-2812 @ 0xfffff504 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldrdeq lr, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -194369,15 +194369,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cab04 <__cxa_atexit@plt+0xbe720> │ │ │ │ ldr r3, [pc, #20] @ ca0fc <__cxa_atexit@plt+0xbdd18> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [sl], #-2716 @ 0xfffff564 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ ldrdeq lr, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -194395,15 +194395,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cab04 <__cxa_atexit@plt+0xbe720> │ │ │ │ ldr r3, [pc, #20] @ ca164 <__cxa_atexit@plt+0xbdd80> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [sl], #-2596 @ 0xfffff5dc │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldrdeq lr, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -194423,15 +194423,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cab04 <__cxa_atexit@plt+0xbe720> │ │ │ │ ldr r3, [pc, #20] @ ca1d4 <__cxa_atexit@plt+0xbddf0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [sl], #-2500 @ 0xfffff63c │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ ldrdeq lr, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -194449,15 +194449,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cab04 <__cxa_atexit@plt+0xbe720> │ │ │ │ ldr r3, [pc, #20] @ ca23c <__cxa_atexit@plt+0xbde58> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [sl], #-2380 @ 0xfffff6b4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldrdeq lr, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -194477,15 +194477,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cab04 <__cxa_atexit@plt+0xbe720> │ │ │ │ ldr r3, [pc, #20] @ ca2ac <__cxa_atexit@plt+0xbdec8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [sl], #-2284 @ 0xfffff714 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ strteq ip, [r3], #-3372 @ 0xfffff2d4 │ │ │ │ muleq r0, r1, pc @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #28] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ @@ -194501,15 +194501,15 @@ │ │ │ │ str r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str fp, [r5, #-12]! │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrdeq lr, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -194526,15 +194526,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cab04 <__cxa_atexit@plt+0xbe720> │ │ │ │ ldr r3, [pc, #20] @ ca370 <__cxa_atexit@plt+0xbdf8c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [sl], #-2072 @ 0xfffff7e8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldrdeq lr, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -194554,15 +194554,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cab04 <__cxa_atexit@plt+0xbe720> │ │ │ │ ldr r3, [pc, #20] @ ca3e0 <__cxa_atexit@plt+0xbdffc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [sl], #-1976 @ 0xfffff848 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ strteq ip, [r3], #-3064 @ 0xfffff408 │ │ │ │ muleq r0, r1, pc @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ @@ -194649,15 +194649,15 @@ │ │ │ │ str r4, [r5, #-12]! │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr sl, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrdeq lr, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -194674,15 +194674,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cab04 <__cxa_atexit@plt+0xbe720> │ │ │ │ ldr r3, [pc, #20] @ ca5c0 <__cxa_atexit@plt+0xbe1dc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [sl], #-1480 @ 0xfffffa38 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldrdeq lr, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -194702,15 +194702,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cab04 <__cxa_atexit@plt+0xbe720> │ │ │ │ ldr r3, [pc, #20] @ ca630 <__cxa_atexit@plt+0xbe24c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [sl], #-1384 @ 0xfffffa98 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ strteq ip, [r3], #-2472 @ 0xfffff658 │ │ │ │ andeq r7, r7, r4, ror ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add lr, sp, #12 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ @@ -194755,15 +194755,15 @@ │ │ │ │ stmib r5, {r4, sl} │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrdeq lr, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -194780,15 +194780,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cab04 <__cxa_atexit@plt+0xbe720> │ │ │ │ ldr r3, [pc, #20] @ ca768 <__cxa_atexit@plt+0xbe384> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [sl], #-1056 @ 0xfffffbe0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldrdeq lr, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -194808,15 +194808,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cab04 <__cxa_atexit@plt+0xbe720> │ │ │ │ ldr r3, [pc, #20] @ ca7d8 <__cxa_atexit@plt+0xbe3f4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [sl], #-960 @ 0xfffffc40 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ strteq ip, [r3], #-2048 @ 0xfffff800 │ │ │ │ muleq r0, r1, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r2, r5, #8 │ │ │ │ ldr sl, [r7, #11] │ │ │ │ @@ -194834,15 +194834,15 @@ │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add lr, pc, lr │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str lr, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrdeq lr, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -194860,15 +194860,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cab04 <__cxa_atexit@plt+0xbe720> │ │ │ │ ldr r3, [pc, #20] @ ca8a8 <__cxa_atexit@plt+0xbe4c4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [sl], #-736 @ 0xfffffd20 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldrdeq lr, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -194888,15 +194888,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cab04 <__cxa_atexit@plt+0xbe720> │ │ │ │ ldr r3, [pc, #20] @ ca918 <__cxa_atexit@plt+0xbe534> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [sl], #-640 @ 0xfffffd80 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ ldrdeq lr, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -194914,15 +194914,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cab04 <__cxa_atexit@plt+0xbe720> │ │ │ │ ldr r3, [pc, #20] @ ca980 <__cxa_atexit@plt+0xbe59c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [sl], #-520 @ 0xfffffdf8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldrdeq lr, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -194942,30 +194942,30 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cab04 <__cxa_atexit@plt+0xbe720> │ │ │ │ ldr r3, [pc, #20] @ ca9f0 <__cxa_atexit@plt+0xbe60c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [sl], #-424 @ 0xfffffe58 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ strteq ip, [r3], #-1512 @ 0xfffffa18 │ │ │ │ muleq r0, r1, sp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r5, #16 │ │ │ │ ldr r3, [pc, #28] @ caa28 <__cxa_atexit@plt+0xbe644> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldm sl, {r0, r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrdeq lr, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -194982,15 +194982,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cab04 <__cxa_atexit@plt+0xbe720> │ │ │ │ ldr r3, [pc, #20] @ caa90 <__cxa_atexit@plt+0xbe6ac> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [sl], #-248 @ 0xffffff08 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldrdeq lr, [r0], -r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -195010,30 +195010,30 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cab04 <__cxa_atexit@plt+0xbe720> │ │ │ │ ldr r3, [pc, #20] @ cab00 <__cxa_atexit@plt+0xbe71c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [sl], #-152 @ 0xffffff68 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ mov fp, r7 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ beq cab84 <__cxa_atexit@plt+0xbe7a0> │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ rsb r2, r0, #0 │ │ │ │ cmp sl, #0 │ │ │ │ beq cab90 <__cxa_atexit@plt+0xbe7ac> │ │ │ │ ldr r7, [r5, #64] @ 0x40 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ str r8, [r5, #40] @ 0x28 │ │ │ │ str r9, [r5, #8] │ │ │ │ @@ -195326,15 +195326,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r7, lr │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r0, #0 │ │ │ │ str ip, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -195401,23 +195401,23 @@ │ │ │ │ str r1, [r6, #136] @ 0x88 │ │ │ │ str r0, [r6, #128] @ 0x80 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r2, [r6, #144] @ 0x90 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [pc, #72] @ cb168 <__cxa_atexit@plt+0xbed84> │ │ │ │ str r7, [r5, #-12] │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ stm lr, {r0, r1, r3, r9} │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ mov sl, r6 │ │ │ │ b cb148 <__cxa_atexit@plt+0xbed64> │ │ │ │ mov r7, #148 @ 0x94 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r3 │ │ │ │ @@ -195456,15 +195456,15 @@ │ │ │ │ str r2, [r8, #12] │ │ │ │ str sl, [r8, #16] │ │ │ │ str r2, [r8, #20] │ │ │ │ stmib r8, {r1, r7} │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ strbteq r1, [sl], #-3648 @ 0xfffff1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -195494,15 +195494,15 @@ │ │ │ │ str r7, [r5, #-12] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ beq cb2b4 <__cxa_atexit@plt+0xbeed0> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b cb2e8 <__cxa_atexit@plt+0xbef04> │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r3, [pc, #68] @ cb2d8 <__cxa_atexit@plt+0xbeef4> │ │ │ │ ldr r7, [r7, #10] │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -195581,15 +195581,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str fp, [r6, #-12] │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r2, [r6, #-16] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ cmp r9, #121 @ 0x79 │ │ │ │ bge cb454 <__cxa_atexit@plt+0xbf070> │ │ │ │ ldr r1, [pc, #136] @ cb480 <__cxa_atexit@plt+0xbf09c> │ │ │ │ add r3, r2, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov fp, ip │ │ │ │ ldr r1, [pc, r1] │ │ │ │ @@ -195608,21 +195608,21 @@ │ │ │ │ str r6, [r6, #132] @ 0x84 │ │ │ │ str r3, [r6, #136] @ 0x88 │ │ │ │ str r2, [r6, #128] @ 0x80 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r1, [r6, #144] @ 0x90 │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r7, [pc, #60] @ cb498 <__cxa_atexit@plt+0xbf0b4> │ │ │ │ mov fp, ip │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ mov r6, #148 @ 0x94 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq r1, [sl], #-2424 @ 0xfffff688 │ │ │ │ strbteq r1, [sl], #-3040 @ 0xfffff420 │ │ │ │ @@ -195652,15 +195652,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq r1, [sl], #-2860 @ 0xfffff4d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -195697,15 +195697,15 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #56] @ 0x38 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ cb5c8 <__cxa_atexit@plt+0xbf1e4> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ strbteq r1, [sl], #-1208 @ 0xfffffb48 │ │ │ │ @@ -195890,27 +195890,27 @@ │ │ │ │ cmp r7, #1 │ │ │ │ bne cb8ec <__cxa_atexit@plt+0xbf508> │ │ │ │ ldr r7, [pc, #456] @ cba74 <__cxa_atexit@plt+0xbf690> │ │ │ │ str r2, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r0, r1, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ ldr r7, [pc, #440] @ cba7c <__cxa_atexit@plt+0xbf698> │ │ │ │ add r7, pc, r7 │ │ │ │ b cb8d0 <__cxa_atexit@plt+0xbf4ec> │ │ │ │ ldr r7, [pc, #424] @ cba78 <__cxa_atexit@plt+0xbf694> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ mov sl, lr │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ add r1, r9, sl │ │ │ │ cmp r9, r1 │ │ │ │ bge cb940 <__cxa_atexit@plt+0xbf55c> │ │ │ │ add r3, r8, #8 │ │ │ │ add r3, r3, r9 │ │ │ │ ldrsb r0, [r3] │ │ │ │ cmn r0, #1 │ │ │ │ @@ -195939,15 +195939,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #268] @ cba80 <__cxa_atexit@plt+0xbf69c> │ │ │ │ str r7, [r5, #68] @ 0x44 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldrb r1, [r3, #1] │ │ │ │ cmp r2, #224 @ 0xe0 │ │ │ │ bcs cb998 <__cxa_atexit@plt+0xbf5b4> │ │ │ │ add r3, r1, r2, lsl #6 │ │ │ │ sub r2, r3, #12416 @ 0x3080 │ │ │ │ b cb9d8 <__cxa_atexit@plt+0xbf5f4> │ │ │ │ ldrb r0, [r3, #2] │ │ │ │ @@ -195978,15 +195978,15 @@ │ │ │ │ bcs cba1c <__cxa_atexit@plt+0xbf638> │ │ │ │ ldr r2, [pc, #96] @ cba68 <__cxa_atexit@plt+0xbf684> │ │ │ │ str r1, [r5, #64] @ 0x40 │ │ │ │ str r7, [r5, #68] @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ lsrs r2, r1, #16 │ │ │ │ lsr lr, r1, #11 │ │ │ │ mov r2, #1 │ │ │ │ movne r2, #2 │ │ │ │ cmp lr, #0 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ @@ -195995,15 +195995,15 @@ │ │ │ │ mul r7, r0, r7 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #12] │ │ │ │ str r7, [r5, #60] @ 0x3c │ │ │ │ str r0, [r5, #64] @ 0x40 │ │ │ │ str r1, [r5, #68] @ 0x44 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ strteq sl, [r3], #-2328 @ 0xfffff6e8 │ │ │ │ strteq sl, [r3], #-2324 @ 0xfffff6ec │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ muleq r0, r4, r2 │ │ │ │ @@ -196029,15 +196029,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cc564 <__cxa_atexit@plt+0xc0180> │ │ │ │ ldr r3, [pc, #20] @ cbaec <__cxa_atexit@plt+0xbf708> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [sl], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ eorseq lr, r3, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -196057,15 +196057,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cc564 <__cxa_atexit@plt+0xc0180> │ │ │ │ ldr r3, [pc, #20] @ cbb5c <__cxa_atexit@plt+0xbf778> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [sl], #-60 @ 0xffffffc4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ eorseq lr, r7, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -196083,15 +196083,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cc564 <__cxa_atexit@plt+0xc0180> │ │ │ │ ldr r3, [pc, #20] @ cbbc4 <__cxa_atexit@plt+0xbf7e0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [sl], #-4036 @ 0xfffff03c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ eorseq lr, r3, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -196111,15 +196111,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cc564 <__cxa_atexit@plt+0xc0180> │ │ │ │ ldr r3, [pc, #20] @ cbc34 <__cxa_atexit@plt+0xbf850> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [sl], #-3940 @ 0xfffff09c │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ eorseq lr, r7, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -196137,15 +196137,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cc564 <__cxa_atexit@plt+0xc0180> │ │ │ │ ldr r3, [pc, #20] @ cbc9c <__cxa_atexit@plt+0xbf8b8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [sl], #-3820 @ 0xfffff114 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ eorseq lr, r3, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -196165,15 +196165,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cc564 <__cxa_atexit@plt+0xc0180> │ │ │ │ ldr r3, [pc, #20] @ cbd0c <__cxa_atexit@plt+0xbf928> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [sl], #-3724 @ 0xfffff174 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ strteq fp, [r3], #-716 @ 0xfffffd34 │ │ │ │ eorseq ip, r7, r1, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #56] @ 0x38 │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ @@ -196189,15 +196189,15 @@ │ │ │ │ str r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str fp, [r5, #-12]! │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ eorseq lr, r7, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -196214,15 +196214,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cc564 <__cxa_atexit@plt+0xc0180> │ │ │ │ ldr r3, [pc, #20] @ cbdd0 <__cxa_atexit@plt+0xbf9ec> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [sl], #-3512 @ 0xfffff248 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ eorseq lr, r3, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -196242,15 +196242,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cc564 <__cxa_atexit@plt+0xc0180> │ │ │ │ ldr r3, [pc, #20] @ cbe40 <__cxa_atexit@plt+0xbfa5c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [sl], #-3416 @ 0xfffff2a8 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ strteq fp, [r3], #-408 @ 0xfffffe68 │ │ │ │ eorseq ip, r7, r1, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ @@ -196337,15 +196337,15 @@ │ │ │ │ str r4, [r5, #-12]! │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr sl, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ eorseq lr, r7, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -196362,15 +196362,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cc564 <__cxa_atexit@plt+0xc0180> │ │ │ │ ldr r3, [pc, #20] @ cc020 <__cxa_atexit@plt+0xbfc3c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [sl], #-2920 @ 0xfffff498 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ eorseq lr, r3, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -196390,15 +196390,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cc564 <__cxa_atexit@plt+0xc0180> │ │ │ │ ldr r3, [pc, #20] @ cc090 <__cxa_atexit@plt+0xbfcac> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ strteq sl, [r3], #-3912 @ 0xfffff0b8 │ │ │ │ @ instruction: 0x01be4074 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add lr, sp, #12 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ @@ -196443,15 +196443,15 @@ │ │ │ │ stmib r5, {r4, sl} │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ eorseq lr, r7, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -196468,15 +196468,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cc564 <__cxa_atexit@plt+0xc0180> │ │ │ │ ldr r3, [pc, #20] @ cc1c8 <__cxa_atexit@plt+0xbfde4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [sl], #-2496 @ 0xfffff640 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ eorseq lr, r3, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -196496,15 +196496,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cc564 <__cxa_atexit@plt+0xc0180> │ │ │ │ ldr r3, [pc, #20] @ cc238 <__cxa_atexit@plt+0xbfe54> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [sl], #-2400 @ 0xfffff6a0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ strteq sl, [r3], #-3488 @ 0xfffff260 │ │ │ │ eorseq ip, r6, r1, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r2, r5, #36 @ 0x24 │ │ │ │ ldr sl, [r7, #11] │ │ │ │ @@ -196522,15 +196522,15 @@ │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add lr, pc, lr │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str lr, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ eorseq lr, r7, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -196548,15 +196548,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cc564 <__cxa_atexit@plt+0xc0180> │ │ │ │ ldr r3, [pc, #20] @ cc308 <__cxa_atexit@plt+0xbff24> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [sl], #-2176 @ 0xfffff780 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ eorseq lr, r3, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -196576,15 +196576,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cc564 <__cxa_atexit@plt+0xc0180> │ │ │ │ ldr r3, [pc, #20] @ cc378 <__cxa_atexit@plt+0xbff94> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [sl], #-2080 @ 0xfffff7e0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ eorseq lr, r7, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -196602,15 +196602,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cc564 <__cxa_atexit@plt+0xc0180> │ │ │ │ ldr r3, [pc, #20] @ cc3e0 <__cxa_atexit@plt+0xbfffc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [sl], #-1960 @ 0xfffff858 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ eorseq lr, r3, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -196630,30 +196630,30 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cc564 <__cxa_atexit@plt+0xc0180> │ │ │ │ ldr r3, [pc, #20] @ cc450 <__cxa_atexit@plt+0xc006c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [sl], #-1864 @ 0xfffff8b8 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ strteq sl, [r3], #-2952 @ 0xfffff478 │ │ │ │ eorseq ip, r6, r1, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r5, #44 @ 0x2c │ │ │ │ ldr r3, [pc, #28] @ cc488 <__cxa_atexit@plt+0xc00a4> │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldm sl, {r0, r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ eorseq lr, r7, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -196670,15 +196670,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cc564 <__cxa_atexit@plt+0xc0180> │ │ │ │ ldr r3, [pc, #20] @ cc4f0 <__cxa_atexit@plt+0xc010c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [sl], #-1688 @ 0xfffff968 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ eorseq lr, r3, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -196698,29 +196698,29 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cc564 <__cxa_atexit@plt+0xc0180> │ │ │ │ ldr r3, [pc, #20] @ cc560 <__cxa_atexit@plt+0xc017c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [sl], #-1592 @ 0xfffff9c8 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ mov fp, r7 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r7, [r5, #56] @ 0x38 │ │ │ │ ldr r9, [r5, #64] @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ beq cc5dc <__cxa_atexit@plt+0xc01f8> │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ rsb r2, r0, #0 │ │ │ │ cmp r9, #0 │ │ │ │ beq cc5e8 <__cxa_atexit@plt+0xc0204> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r3, [r5, #60] @ 0x3c │ │ │ │ str r8, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ @@ -197012,15 +197012,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r7, lr │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r0, #0 │ │ │ │ str ip, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -197087,23 +197087,23 @@ │ │ │ │ str r1, [r6, #136] @ 0x88 │ │ │ │ str r0, [r6, #128] @ 0x80 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r2, [r6, #144] @ 0x90 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [pc, #72] @ ccbc0 <__cxa_atexit@plt+0xc07dc> │ │ │ │ str r7, [r5, #-12] │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ stm lr, {r0, r1, r3, r9} │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ mov sl, r6 │ │ │ │ b ccba0 <__cxa_atexit@plt+0xc07bc> │ │ │ │ mov r7, #148 @ 0x94 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r3 │ │ │ │ @@ -197142,15 +197142,15 @@ │ │ │ │ str r2, [r8, #12] │ │ │ │ str sl, [r8, #16] │ │ │ │ str r2, [r8, #20] │ │ │ │ stmib r8, {r1, r7} │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ strbteq r0, [sl], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -197180,15 +197180,15 @@ │ │ │ │ str r7, [r5, #-12] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ beq ccd0c <__cxa_atexit@plt+0xc0928> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b ccd40 <__cxa_atexit@plt+0xc095c> │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r3, [pc, #68] @ ccd30 <__cxa_atexit@plt+0xc094c> │ │ │ │ ldr r7, [r7, #10] │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -197267,15 +197267,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str fp, [r6, #-12] │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r2, [r6, #-16] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ cmp r9, #121 @ 0x79 │ │ │ │ bge cceac <__cxa_atexit@plt+0xc0ac8> │ │ │ │ ldr r1, [pc, #136] @ cced8 <__cxa_atexit@plt+0xc0af4> │ │ │ │ add r3, r2, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov fp, ip │ │ │ │ ldr r1, [pc, r1] │ │ │ │ @@ -197294,21 +197294,21 @@ │ │ │ │ str r6, [r6, #132] @ 0x84 │ │ │ │ str r3, [r6, #136] @ 0x88 │ │ │ │ str r2, [r6, #128] @ 0x80 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ str r1, [r6, #144] @ 0x90 │ │ │ │ sub r8, sl, #15 │ │ │ │ mov r6, sl │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r7, [pc, #60] @ ccef0 <__cxa_atexit@plt+0xc0b0c> │ │ │ │ mov fp, ip │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ mov r6, #148 @ 0x94 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq pc, [r9], #-3872 @ 0xfffff0e0 @ │ │ │ │ strbteq r0, [sl], #-392 @ 0xfffffe78 │ │ │ │ @@ -197338,15 +197338,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r8, r6, #15 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq r0, [sl], #-212 @ 0xffffff2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -197383,15 +197383,15 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #56] @ 0x38 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ cd020 <__cxa_atexit@plt+0xc0c3c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ strbteq pc, [r9], #-2656 @ 0xfffff5a0 @ │ │ │ │ @@ -197576,27 +197576,27 @@ │ │ │ │ cmp r7, #1 │ │ │ │ bne cd344 <__cxa_atexit@plt+0xc0f60> │ │ │ │ ldr r7, [pc, #456] @ cd4cc <__cxa_atexit@plt+0xc10e8> │ │ │ │ str r2, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r0, r1, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ ldr r7, [pc, #440] @ cd4d4 <__cxa_atexit@plt+0xc10f0> │ │ │ │ add r7, pc, r7 │ │ │ │ b cd328 <__cxa_atexit@plt+0xc0f44> │ │ │ │ ldr r7, [pc, #424] @ cd4d0 <__cxa_atexit@plt+0xc10ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ mov sl, lr │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ add r1, r9, sl │ │ │ │ cmp r9, r1 │ │ │ │ bge cd398 <__cxa_atexit@plt+0xc0fb4> │ │ │ │ add r3, r8, #8 │ │ │ │ add r3, r3, r9 │ │ │ │ ldrsb r0, [r3] │ │ │ │ cmn r0, #1 │ │ │ │ @@ -197625,15 +197625,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #268] @ cd4d8 <__cxa_atexit@plt+0xc10f4> │ │ │ │ str r7, [r5, #68] @ 0x44 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldrb r1, [r3, #1] │ │ │ │ cmp r2, #224 @ 0xe0 │ │ │ │ bcs cd3f0 <__cxa_atexit@plt+0xc100c> │ │ │ │ add r3, r1, r2, lsl #6 │ │ │ │ sub r2, r3, #12416 @ 0x3080 │ │ │ │ b cd430 <__cxa_atexit@plt+0xc104c> │ │ │ │ ldrb r0, [r3, #2] │ │ │ │ @@ -197664,15 +197664,15 @@ │ │ │ │ bcs cd474 <__cxa_atexit@plt+0xc1090> │ │ │ │ ldr r2, [pc, #96] @ cd4c0 <__cxa_atexit@plt+0xc10dc> │ │ │ │ str r1, [r5, #64] @ 0x40 │ │ │ │ str r7, [r5, #68] @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ lsrs r2, r1, #16 │ │ │ │ lsr lr, r1, #11 │ │ │ │ mov r2, #1 │ │ │ │ movne r2, #2 │ │ │ │ cmp lr, #0 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ @@ -197681,15 +197681,15 @@ │ │ │ │ mul r7, r0, r7 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #12] │ │ │ │ str r7, [r5, #60] @ 0x3c │ │ │ │ str r0, [r5, #64] @ 0x40 │ │ │ │ str r1, [r5, #68] @ 0x44 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ strteq r8, [r3], #-3776 @ 0xfffff140 │ │ │ │ strteq r8, [r3], #-3772 @ 0xfffff144 │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ muleq r0, r4, r2 │ │ │ │ @@ -197715,15 +197715,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cdfbc <__cxa_atexit@plt+0xc1bd8> │ │ │ │ ldr r3, [pc, #20] @ cd544 <__cxa_atexit@plt+0xc1160> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [r9], #-1604 @ 0xfffff9bc @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ eorseq lr, r3, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -197743,15 +197743,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cdfbc <__cxa_atexit@plt+0xc1bd8> │ │ │ │ ldr r3, [pc, #20] @ cd5b4 <__cxa_atexit@plt+0xc11d0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [r9], #-1508 @ 0xfffffa1c @ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ eorseq lr, r7, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -197769,15 +197769,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cdfbc <__cxa_atexit@plt+0xc1bd8> │ │ │ │ ldr r3, [pc, #20] @ cd61c <__cxa_atexit@plt+0xc1238> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [r9], #-1388 @ 0xfffffa94 @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ eorseq lr, r3, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -197797,15 +197797,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cdfbc <__cxa_atexit@plt+0xc1bd8> │ │ │ │ ldr r3, [pc, #20] @ cd68c <__cxa_atexit@plt+0xc12a8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [r9], #-1292 @ 0xfffffaf4 @ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ eorseq lr, r7, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -197823,15 +197823,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cdfbc <__cxa_atexit@plt+0xc1bd8> │ │ │ │ ldr r3, [pc, #20] @ cd6f4 <__cxa_atexit@plt+0xc1310> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [r9], #-1172 @ 0xfffffb6c @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ eorseq lr, r3, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -197851,15 +197851,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cdfbc <__cxa_atexit@plt+0xc1bd8> │ │ │ │ ldr r3, [pc, #20] @ cd764 <__cxa_atexit@plt+0xc1380> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [r9], #-1076 @ 0xfffffbcc @ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ strteq r9, [r3], #-2164 @ 0xfffff78c │ │ │ │ eorseq ip, r7, r1, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #56] @ 0x38 │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ @@ -197875,15 +197875,15 @@ │ │ │ │ str r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str fp, [r5, #-12]! │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ eorseq lr, r7, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -197900,15 +197900,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cdfbc <__cxa_atexit@plt+0xc1bd8> │ │ │ │ ldr r3, [pc, #20] @ cd828 <__cxa_atexit@plt+0xc1444> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [r9], #-864 @ 0xfffffca0 @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ eorseq lr, r3, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -197928,15 +197928,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cdfbc <__cxa_atexit@plt+0xc1bd8> │ │ │ │ ldr r3, [pc, #20] @ cd898 <__cxa_atexit@plt+0xc14b4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [r9], #-768 @ 0xfffffd00 @ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ strteq r9, [r3], #-1856 @ 0xfffff8c0 │ │ │ │ eorseq ip, r7, r1, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ @@ -198023,15 +198023,15 @@ │ │ │ │ str r4, [r5, #-12]! │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr sl, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ eorseq lr, r7, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198048,15 +198048,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cdfbc <__cxa_atexit@plt+0xc1bd8> │ │ │ │ ldr r3, [pc, #20] @ cda78 <__cxa_atexit@plt+0xc1694> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [r9], #-272 @ 0xfffffef0 @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ eorseq lr, r3, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -198076,15 +198076,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cdfbc <__cxa_atexit@plt+0xc1bd8> │ │ │ │ ldr r3, [pc, #20] @ cdae8 <__cxa_atexit@plt+0xc1704> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [r9], #-176 @ 0xffffff50 @ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ strteq r9, [r3], #-1264 @ 0xfffffb10 │ │ │ │ @ instruction: 0x01be4074 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add lr, sp, #12 │ │ │ │ stm lr, {r4, r6, fp} │ │ │ │ @@ -198129,15 +198129,15 @@ │ │ │ │ stmib r5, {r4, sl} │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr sl, [sp, #8] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ eorseq lr, r7, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198154,15 +198154,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cdfbc <__cxa_atexit@plt+0xc1bd8> │ │ │ │ ldr r3, [pc, #20] @ cdc20 <__cxa_atexit@plt+0xc183c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq lr, [r9], #-3944 @ 0xfffff098 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ eorseq lr, r3, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -198182,15 +198182,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cdfbc <__cxa_atexit@plt+0xc1bd8> │ │ │ │ ldr r3, [pc, #20] @ cdc90 <__cxa_atexit@plt+0xc18ac> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq lr, [r9], #-3848 @ 0xfffff0f8 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ strteq r9, [r3], #-840 @ 0xfffffcb8 │ │ │ │ eorseq ip, r6, r1, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r2, r5, #36 @ 0x24 │ │ │ │ ldr sl, [r7, #11] │ │ │ │ @@ -198208,15 +198208,15 @@ │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add lr, pc, lr │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str lr, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ eorseq lr, r7, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -198234,15 +198234,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cdfbc <__cxa_atexit@plt+0xc1bd8> │ │ │ │ ldr r3, [pc, #20] @ cdd60 <__cxa_atexit@plt+0xc197c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq lr, [r9], #-3624 @ 0xfffff1d8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ eorseq lr, r3, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -198262,15 +198262,15 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cdfbc <__cxa_atexit@plt+0xc1bd8> │ │ │ │ ldr r3, [pc, #20] @ cddd0 <__cxa_atexit@plt+0xc19ec> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq lr, [r9], #-3528 @ 0xfffff238 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ eorseq lr, r7, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -198288,15 +198288,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cdfbc <__cxa_atexit@plt+0xc1bd8> │ │ │ │ ldr r3, [pc, #20] @ cde38 <__cxa_atexit@plt+0xc1a54> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq lr, [r9], #-3408 @ 0xfffff2b0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ eorseq lr, r3, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -198316,30 +198316,30 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cdfbc <__cxa_atexit@plt+0xc1bd8> │ │ │ │ ldr r3, [pc, #20] @ cdea8 <__cxa_atexit@plt+0xc1ac4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq lr, [r9], #-3312 @ 0xfffff310 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ strteq r9, [r3], #-304 @ 0xfffffed0 │ │ │ │ eorseq ip, r6, r1, lsl r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r5, #44 @ 0x2c │ │ │ │ ldr r3, [pc, #28] @ cdee0 <__cxa_atexit@plt+0xc1afc> │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldm sl, {r0, r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ eorseq lr, r7, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -198356,15 +198356,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b cdfbc <__cxa_atexit@plt+0xc1bd8> │ │ │ │ ldr r3, [pc, #20] @ cdf48 <__cxa_atexit@plt+0xc1b64> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq lr, [r9], #-3136 @ 0xfffff3c0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ eorseq lr, r3, r1, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -198384,29 +198384,29 @@ │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b cdfbc <__cxa_atexit@plt+0xc1bd8> │ │ │ │ ldr r3, [pc, #20] @ cdfb8 <__cxa_atexit@plt+0xc1bd4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq lr, [r9], #-3040 @ 0xfffff420 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ mov fp, r7 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r7, [r5, #56] @ 0x38 │ │ │ │ ldr r9, [r5, #64] @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ beq ce034 <__cxa_atexit@plt+0xc1c50> │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ rsb r2, r0, #0 │ │ │ │ cmp r9, #0 │ │ │ │ beq ce040 <__cxa_atexit@plt+0xc1c5c> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r3, [r5, #60] @ 0x3c │ │ │ │ str r8, [r5, #32] │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ @@ -198718,15 +198718,15 @@ │ │ │ │ str r8, [r5, #36] @ 0x24 │ │ │ │ stm r2, {r0, r1, r9, sl} │ │ │ │ str r7, [r5, #8] │ │ │ │ str lr, [r5, #4] │ │ │ │ ldr r3, [pc, #176] @ ce594 <__cxa_atexit@plt+0xc21b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r3, [pc, #140] @ ce580 <__cxa_atexit@plt+0xc219c> │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r1, [r2, #35] @ 0x23 │ │ │ │ ldr lr, [r2, #3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-12] │ │ │ │ @@ -198954,15 +198954,15 @@ │ │ │ │ str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r7, [pc, #204] @ ce954 <__cxa_atexit@plt+0xc2570> │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [sp] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -199260,15 +199260,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #28] @ ced70 <__cxa_atexit@plt+0xc298c> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffaf00 │ │ │ │ strbteq sp, [r9], #-3620 @ 0xfffff1dc │ │ │ │ strbteq sp, [r9], #-3472 @ 0xfffff270 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ strteq r8, [r3], #-668 @ 0xfffffd64 │ │ │ │ andeq fp, r0, fp, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -199580,15 +199580,15 @@ │ │ │ │ stm lr, {r1, r2, ip} │ │ │ │ str sl, [r5, #32] │ │ │ │ ldr r2, [pc, #72] @ cf29c <__cxa_atexit@plt+0xc2eb8> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr fp, [sp] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #24] @ cf294 <__cxa_atexit@plt+0xc2eb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr fp, [sp] │ │ │ │ @@ -199808,15 +199808,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ cf5f4 <__cxa_atexit@plt+0xc3210> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strteq r6, [r3], #-2960 @ 0xfffff470 │ │ │ │ @ instruction: 0xffff9b44 │ │ │ │ @ instruction: 0xffffedcc │ │ │ │ strteq r7, [r3], #-2572 @ 0xfffff5f4 │ │ │ │ andeq r0, r0, r7, ror #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -199846,15 +199846,15 @@ │ │ │ │ stm lr, {r0, r3, r9, sl} │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ cf694 <__cxa_atexit@plt+0xc32b0> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffff9a90 │ │ │ │ @ instruction: 0xffffed14 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ @@ -200276,15 +200276,15 @@ │ │ │ │ str ip, [r5, #24] │ │ │ │ str lr, [r5, #20] │ │ │ │ str r1, [r5, #16] │ │ │ │ ldr r2, [pc, #32] @ cfd58 <__cxa_atexit@plt+0xc3974> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r7, [pc, #16] @ cfd5c <__cxa_atexit@plt+0xc3978> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strbteq ip, [r9], #-3356 @ 0xfffff2e4 │ │ │ │ strteq r7, [r3], #-712 @ 0xfffffd38 │ │ │ │ @@ -200644,15 +200644,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #172] @ d039c <__cxa_atexit@plt+0xc3fb8> │ │ │ │ mov r6, lr │ │ │ │ mov r1, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r6, [pc, #112] @ d037c <__cxa_atexit@plt+0xc3f98> │ │ │ │ ldr r7, [pc, #112] @ d0380 <__cxa_atexit@plt+0xc3f9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r6, pc, r6 │ │ │ │ add r6, r6, #3 │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -201307,15 +201307,15 @@ │ │ │ │ strteq r6, [r3], #-760 @ 0xfffffd08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ d0d60 <__cxa_atexit@plt+0xc497c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r6, [r3], #-676 @ 0xfffffd5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r7, r7, #3 │ │ │ │ mov r1, r5 │ │ │ │ ldm r7, {r2, r3, r7} │ │ │ │ @@ -201394,15 +201394,15 @@ │ │ │ │ stm lr, {r1, r7, sl, ip} │ │ │ │ ldr r7, [pc, #92] @ d0f04 <__cxa_atexit@plt+0xc4b20> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r2, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ d0efc <__cxa_atexit@plt+0xc4b18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -201452,15 +201452,15 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ stm r0, {r1, r2, r9} │ │ │ │ str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ ldr r7, [pc, #44] @ d0fc4 <__cxa_atexit@plt+0xc4be0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r7, [pc, #28] @ d0fc8 <__cxa_atexit@plt+0xc4be4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @@ -201493,141 +201493,141 @@ │ │ │ │ strbteq fp, [r9], #-2696 @ 0xfffff578 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ strteq r6, [r3], #-36 @ 0xffffffdc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b d0e10 <__cxa_atexit@plt+0xc4a2c> │ │ │ │ - mvneq ip, #11136 @ 0x2b80 │ │ │ │ + mvneq ip, #-1207959549 @ 0xb8000003 │ │ │ │ andeq r0, r2, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, #13760 @ 0x35c0 │ │ │ │ + mvneq ip, #385875968 @ 0x17000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, #9, 28 @ 0x90 │ │ │ │ + mvneq ip, #1224736768 @ 0x49000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, #944 @ 0x3b0 │ │ │ │ + mvneq ip, #2063597568 @ 0x7b000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, #1776 @ 0x6f0 │ │ │ │ + mvneq ip, #-1358954496 @ 0xaf000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, #2464 @ 0x9a0 │ │ │ │ + mvneq ip, #-637534208 @ 0xda000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, #3168 @ 0xc60 │ │ │ │ + mvneq ip, #25165824 @ 0x1800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, #3920 @ 0xf50 │ │ │ │ + mvneq ip, #222298112 @ 0xd400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, #33, 30 @ 0x84 │ │ │ │ + mvneq ip, #406847488 @ 0x18400000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, #328 @ 0x148 │ │ │ │ + mvneq ip, #612368384 @ 0x24800000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, #136, 30 @ 0x220 │ │ │ │ + mvneq ip, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, #716 @ 0x2cc │ │ │ │ + mvneq ip, #1019215872 @ 0x3cc00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq ip, #916 @ 0x394 │ │ │ │ + mvneq ip, #38797312 @ 0x2500000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, #25 │ │ │ │ + mvneq ip, #93323264 @ 0x5900000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, #74 @ 0x4a │ │ │ │ + mvneq ip, #144703488 @ 0x8a00000 │ │ │ │ andeq r0, r1, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, #115 @ 0x73 │ │ │ │ + mvneq ip, #187695104 @ 0xb300000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, #164 @ 0xa4 │ │ │ │ + mvneq ip, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, #212 @ 0xd4 │ │ │ │ + mvneq ip, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, #1073741826 @ 0x40000002 │ │ │ │ + mvneq ip, #19136512 @ 0x1240000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, #64, 2 │ │ │ │ + mvneq ip, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, #-1073741795 @ 0xc000001d │ │ │ │ + mvneq ip, #47972352 @ 0x2dc0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, #-2147483606 @ 0x8000002a │ │ │ │ + mvneq ip, #61341696 @ 0x3a80000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -201775,21 +201775,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq ip, #924 @ 0x39c │ │ │ │ + mvneq ip, #40894464 @ 0x2700000 │ │ │ │ strbteq fp, [r9], #-1408 @ 0xfffffa80 │ │ │ │ strteq r5, [r3], #-3092 @ 0xfffff3ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ d14f4 <__cxa_atexit@plt+0xc5110> │ │ │ │ mov sl, r8 │ │ │ │ @@ -201840,20 +201840,20 @@ │ │ │ │ ldr r8, [pc, #40] @ d15c4 <__cxa_atexit@plt+0xc51e0> │ │ │ │ ldr r3, [pc, #40] @ d15c8 <__cxa_atexit@plt+0xc51e4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq ip, #2464 @ 0x9a0 │ │ │ │ + mvneq ip, #-637534208 @ 0xda000000 │ │ │ │ strbteq fp, [r9], #-1144 @ 0xfffffb88 │ │ │ │ strteq r5, [r3], #-2944 @ 0xfffff480 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d1600 <__cxa_atexit@plt+0xc521c> │ │ │ │ @@ -203451,15 +203451,15 @@ │ │ │ │ ldr r8, [lr, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r2, #3 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r0] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [r1] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ bx r2 │ │ │ │ ldr r7, [pc, #96] @ d2f58 <__cxa_atexit@plt+0xc6b74> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -203511,15 +203511,15 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r1, #3 │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #72] @ d3020 <__cxa_atexit@plt+0xc6c3c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -203551,15 +203551,15 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r1, #3 │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #28] @ d3094 <__cxa_atexit@plt+0xc6cb0> │ │ │ │ ldr r2, [pc, #28] @ d3098 <__cxa_atexit@plt+0xc6cb4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ @@ -204312,15 +204312,15 @@ │ │ │ │ ldr r2, [pc, #36] @ d3c60 <__cxa_atexit@plt+0xc787c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ d3c64 <__cxa_atexit@plt+0xc7880> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r8, [r9], #-3568 @ 0xfffff210 │ │ │ │ strbteq r9, [r9], #-832 @ 0xfffffcc0 │ │ │ │ strbteq r8, [r9], #-4048 @ 0xfffff030 │ │ │ │ strteq r3, [r3], #-1172 @ 0xfffffb6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -204334,15 +204334,15 @@ │ │ │ │ ldr r2, [pc, #36] @ d3cb8 <__cxa_atexit@plt+0xc78d4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ d3cbc <__cxa_atexit@plt+0xc78d8> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r8, [r9], #-3480 @ 0xfffff268 │ │ │ │ strbteq r9, [r9], #-744 @ 0xfffffd18 │ │ │ │ strbteq r8, [r9], #-3960 @ 0xfffff088 │ │ │ │ strteq r3, [r3], #-1084 @ 0xfffffbc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -204456,15 +204456,15 @@ │ │ │ │ ldr r2, [pc, #36] @ d3ea0 <__cxa_atexit@plt+0xc7abc> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ d3ea4 <__cxa_atexit@plt+0xc7ac0> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r8, [r9], #-2992 @ 0xfffff450 │ │ │ │ strbteq r9, [r9], #-256 @ 0xffffff00 │ │ │ │ strbteq r8, [r9], #-3472 @ 0xfffff270 │ │ │ │ strteq r3, [r3], #-596 @ 0xfffffdac │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -204720,15 +204720,15 @@ │ │ │ │ str r8, [r8, #100] @ 0x64 │ │ │ │ str lr, [r8, #104]! @ 0x68 │ │ │ │ ldr r7, [pc, #68] @ d42e8 <__cxa_atexit@plt+0xc7f04> │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #39 @ 0x27 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #120 @ 0x78 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strteq r2, [r3], #-3960 @ 0xfffff088 │ │ │ │ strteq r2, [r3], #-3952 @ 0xfffff090 │ │ │ │ @ instruction: 0xffffda24 │ │ │ │ @ instruction: 0xffffdb8c │ │ │ │ @@ -204822,21 +204822,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ d4464 <__cxa_atexit@plt+0xc8080> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq sl, #-1073741785 @ 0xc0000027 │ │ │ │ + mvneq r9, #58458112 @ 0x37c0000 │ │ │ │ strbteq r8, [r9], #-1500 @ 0xfffffa24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -204850,15 +204850,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d44c0 <__cxa_atexit@plt+0xc80dc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r8, [r9], #-1728 @ 0xfffff940 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -204875,15 +204875,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ d4524 <__cxa_atexit@plt+0xc8140> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r8, [r9], #-1628 @ 0xfffff9a4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d4580 <__cxa_atexit@plt+0xc819c> │ │ │ │ @@ -204897,21 +204897,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ d4590 <__cxa_atexit@plt+0xc81ac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq sl, #109 @ 0x6d │ │ │ │ + mvneq r9, #181403648 @ 0xad00000 │ │ │ │ strbteq r8, [r9], #-1200 @ 0xfffffb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -204925,15 +204925,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d45ec <__cxa_atexit@plt+0xc8208> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r8, [r9], #-1428 @ 0xfffffa6c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -204950,15 +204950,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ d4650 <__cxa_atexit@plt+0xc826c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r8, [r9], #-1328 @ 0xfffffad0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d46ac <__cxa_atexit@plt+0xc82c8> │ │ │ │ @@ -204972,21 +204972,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ d46bc <__cxa_atexit@plt+0xc82d8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r9, #62, 30 @ 0xf8 │ │ │ │ + mvneq r9, #528482304 @ 0x1f800000 │ │ │ │ strbteq r8, [r9], #-900 @ 0xfffffc7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -205000,15 +205000,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d4718 <__cxa_atexit@plt+0xc8334> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r8, [r9], #-1128 @ 0xfffffb98 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -205025,15 +205025,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ d477c <__cxa_atexit@plt+0xc8398> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r8, [r9], #-1028 @ 0xfffffbfc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -205171,15 +205171,15 @@ │ │ │ │ beq d49d4 <__cxa_atexit@plt+0xc85f0> │ │ │ │ mov r5, r3 │ │ │ │ b d4a08 <__cxa_atexit@plt+0xc8624> │ │ │ │ str r9, [r5, #-4] │ │ │ │ ldr r3, [r5], #4 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa758 <__cxa_atexit@plt+0x3ee374> │ │ │ │ + b 3fa780 <__cxa_atexit@plt+0x3ee39c> │ │ │ │ ldr r7, [pc, #52] @ d49fc <__cxa_atexit@plt+0xc8618> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -205228,15 +205228,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ blt d4a4c <__cxa_atexit@plt+0xc8668> │ │ │ │ bne d4aa4 <__cxa_atexit@plt+0xc86c0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa758 <__cxa_atexit@plt+0x3ee374> │ │ │ │ + b 3fa780 <__cxa_atexit@plt+0x3ee39c> │ │ │ │ ldr r7, [pc, #20] @ d4ac0 <__cxa_atexit@plt+0xc86dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strbteq r8, [r9], #-816 @ 0xfffffcd0 │ │ │ │ @@ -205261,15 +205261,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ blt d4ae8 <__cxa_atexit@plt+0xc8704> │ │ │ │ bne d4b28 <__cxa_atexit@plt+0xc8744> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa758 <__cxa_atexit@plt+0x3ee374> │ │ │ │ + b 3fa780 <__cxa_atexit@plt+0x3ee39c> │ │ │ │ ldr r7, [pc, #16] @ d4b40 <__cxa_atexit@plt+0xc875c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ strbteq r8, [r9], #-660 @ 0xfffffd6c │ │ │ │ strbteq r8, [r9], #-600 @ 0xfffffda8 │ │ │ │ @@ -205506,21 +205506,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq r9, #244318208 @ 0xe900000 │ │ │ │ + mvneq r8, #2624 @ 0xa40 │ │ │ │ strbteq r7, [r9], #-2868 @ 0xfffff4cc │ │ │ │ strteq r2, [r3], #-968 @ 0xfffffc38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ d4f40 <__cxa_atexit@plt+0xc8b5c> │ │ │ │ mov sl, r8 │ │ │ │ @@ -205544,21 +205544,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ d4fac <__cxa_atexit@plt+0xc8bc8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r9, #59768832 @ 0x3900000 │ │ │ │ + mvneq r8, #30976 @ 0x7900 │ │ │ │ strbteq r7, [r9], #-2708 @ 0xfffff56c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -205572,15 +205572,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d5008 <__cxa_atexit@plt+0xc8c24> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r7, [r9], #-2936 @ 0xfffff488 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -205597,15 +205597,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ d506c <__cxa_atexit@plt+0xc8c88> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r7, [r9], #-2836 @ 0xfffff4ec │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d50c8 <__cxa_atexit@plt+0xc8ce4> │ │ │ │ @@ -205619,21 +205619,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ d50d8 <__cxa_atexit@plt+0xc8cf4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r9, #4194304 @ 0x400000 │ │ │ │ + mvneq r8, #66560 @ 0x10400 │ │ │ │ strbteq r7, [r9], #-2408 @ 0xfffff698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -205647,15 +205647,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d5134 <__cxa_atexit@plt+0xc8d50> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r7, [r9], #-2636 @ 0xfffff5b4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -205672,15 +205672,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ d5198 <__cxa_atexit@plt+0xc8db4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r7, [r9], #-2536 @ 0xfffff618 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi d51f4 <__cxa_atexit@plt+0xc8e10> │ │ │ │ @@ -205694,21 +205694,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ d5204 <__cxa_atexit@plt+0xc8e20> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r9, #204, 6 @ 0x30000003 │ │ │ │ + mvneq r8, #12, 20 @ 0xc000 │ │ │ │ strbteq r7, [r9], #-2108 @ 0xfffff7c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -205722,15 +205722,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ d5260 <__cxa_atexit@plt+0xc8e7c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r7, [r9], #-2336 @ 0xfffff6e0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -205747,15 +205747,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ d52c4 <__cxa_atexit@plt+0xc8ee0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r7, [r9], #-2236 @ 0xfffff744 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ strteq r2, [r3], #-24 @ 0xffffffe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -205771,21 +205771,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq r9, #-1342177271 @ 0xb0000009 │ │ │ │ + mvneq r8, #14352384 @ 0xdb0000 │ │ │ │ strbteq r7, [r9], #-1808 @ 0xfffff8f0 │ │ │ │ strteq r1, [r3], #-4004 @ 0xfffff05c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ d5364 <__cxa_atexit@plt+0xc8f80> │ │ │ │ mov sl, r8 │ │ │ │ @@ -205808,15 +205808,15 @@ │ │ │ │ ldr r3, [pc, #40] @ d53c4 <__cxa_atexit@plt+0xc8fe0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [pc, #28] @ d53c8 <__cxa_atexit@plt+0xc8fe4> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa660 <__cxa_atexit@plt+0x3ee27c> │ │ │ │ + b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r7, [r9], #-1664 @ 0xfffff980 │ │ │ │ strbteq r7, [r9], #-3216 @ 0xfffff370 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -207826,15 +207826,15 @@ │ │ │ │ mov r5, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #36] @ d7354 <__cxa_atexit@plt+0xcaf70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ d7358 <__cxa_atexit@plt+0xcaf74> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r5, [r9], #-1804 @ 0xfffff8f4 │ │ │ │ strbteq r5, [r9], #-3368 @ 0xfffff2d8 │ │ │ │ strbteq r5, [r9], #-3104 @ 0xfffff3e0 │ │ │ │ @@ -207853,20 +207853,20 @@ │ │ │ │ ldr r8, [pc, #40] @ d73b8 <__cxa_atexit@plt+0xcafd4> │ │ │ │ ldr r3, [pc, #40] @ d73bc <__cxa_atexit@plt+0xcafd8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, #-2147483636 @ 0x8000000c │ │ │ │ + mvneq r6, #29884416 @ 0x1c80000 │ │ │ │ strbteq r5, [r9], #-1668 @ 0xfffff97c │ │ │ │ strteq r0, [r3], #-504 @ 0xfffffe08 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -208347,15 +208347,15 @@ │ │ │ │ ldr r2, [pc, #44] @ d7b74 <__cxa_atexit@plt+0xcb790> │ │ │ │ ldr r8, [pc, #44] @ d7b78 <__cxa_atexit@plt+0xcb794> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r7, [pc, #20] @ d7b7c <__cxa_atexit@plt+0xcb798> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ strteq pc, [r2], #-2644 @ 0xfffff5ac │ │ │ │ @@ -208506,15 +208506,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r3, #8] │ │ │ │ ldr r8, [r3, #16] │ │ │ │ add r5, r3, #24 │ │ │ │ - b 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ + b 3fa730 <__cxa_atexit@plt+0x3ee34c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ strbteq r4, [r9], #-3240 @ 0xfffff358 │ │ │ │ strteq pc, [r2], #-2004 @ 0xfffff82c │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -208528,15 +208528,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #16] │ │ │ │ beq d7e34 <__cxa_atexit@plt+0xcba50> │ │ │ │ b d7e4c <__cxa_atexit@plt+0xcba68> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ + b 3fa730 <__cxa_atexit@plt+0x3ee34c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strteq pc, [r2], #-1916 @ 0xfffff884 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -208563,15 +208563,15 @@ │ │ │ │ beq d7efc <__cxa_atexit@plt+0xcbb18> │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ bne d7f10 <__cxa_atexit@plt+0xcbb2c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ + b 3fa730 <__cxa_atexit@plt+0x3ee34c> │ │ │ │ ldr r7, [pc, #100] @ d7f2c <__cxa_atexit@plt+0xcbb48> │ │ │ │ ldr r0, [pc, #100] @ d7f30 <__cxa_atexit@plt+0xcbb4c> │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ @@ -208616,15 +208616,15 @@ │ │ │ │ beq d7fac <__cxa_atexit@plt+0xcbbc8> │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ bne d7fc0 <__cxa_atexit@plt+0xcbbdc> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ + b 3fa730 <__cxa_atexit@plt+0x3ee34c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b d7f58 <__cxa_atexit@plt+0xcbb74> │ │ │ │ bic r2, r7, #3 │ │ │ │ @@ -208647,15 +208647,15 @@ │ │ │ │ beq d8010 <__cxa_atexit@plt+0xcbc2c> │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r3, r2 │ │ │ │ bne d8024 <__cxa_atexit@plt+0xcbc40> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ + b 3fa730 <__cxa_atexit@plt+0x3ee34c> │ │ │ │ bic r2, r7, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r3, r2 │ │ │ │ beq d8000 <__cxa_atexit@plt+0xcbc1c> │ │ │ │ ldr r7, [pc, #12] @ d8038 <__cxa_atexit@plt+0xcbc54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -208744,15 +208744,15 @@ │ │ │ │ bhi d81b4 <__cxa_atexit@plt+0xcbdd0> │ │ │ │ ldr r7, [pc, #96] @ d81e0 <__cxa_atexit@plt+0xcbdfc> │ │ │ │ ldr r8, [pc, #96] @ d81e4 <__cxa_atexit@plt+0xcbe00> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ @@ -208791,15 +208791,15 @@ │ │ │ │ ldr r7, [pc, #68] @ d827c <__cxa_atexit@plt+0xcbe98> │ │ │ │ ldr r8, [pc, #68] @ d8280 <__cxa_atexit@plt+0xcbe9c> │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ d8278 <__cxa_atexit@plt+0xcbe94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -208824,15 +208824,15 @@ │ │ │ │ ldr r5, [pc, #48] @ d82ec <__cxa_atexit@plt+0xcbf08> │ │ │ │ ldr r8, [pc, #48] @ d82f0 <__cxa_atexit@plt+0xcbf0c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r7, [pc, #24] @ d82f4 <__cxa_atexit@plt+0xcbf10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8c8 │ │ │ │ @@ -213487,15 +213487,15 @@ │ │ │ │ strteq sl, [r2], #-2012 @ 0xfffff824 │ │ │ │ strteq sl, [r2], #-3260 @ 0xfffff344 │ │ │ │ strteq sl, [r2], #-3224 @ 0xfffff368 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ strteq sl, [r2], #-3228 @ 0xfffff364 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi dcc04 <__cxa_atexit@plt+0xd0820> │ │ │ │ mov r0, r4 │ │ │ │ @@ -213506,15 +213506,15 @@ │ │ │ │ ldr r3, [pc, #40] @ dcc0c <__cxa_atexit@plt+0xd0828> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [pc, #28] @ dcc10 <__cxa_atexit@plt+0xd082c> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa628 <__cxa_atexit@plt+0x3ee244> │ │ │ │ + b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq pc, [r8], #-3640 @ 0xfffff1c8 @ │ │ │ │ strbteq r0, [r9], #-1112 @ 0xfffffba8 │ │ │ │ strteq sl, [r2], #-3128 @ 0xfffff3c8 │ │ │ │ @@ -213531,15 +213531,15 @@ │ │ │ │ ldr r3, [pc, #40] @ dcc70 <__cxa_atexit@plt+0xd088c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [pc, #28] @ dcc74 <__cxa_atexit@plt+0xd0890> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa630 <__cxa_atexit@plt+0x3ee24c> │ │ │ │ + b 3fa658 <__cxa_atexit@plt+0x3ee274> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq pc, [r8], #-3540 @ 0xfffff22c @ │ │ │ │ strbteq r0, [r9], #-1012 @ 0xfffffc0c │ │ │ │ strteq sl, [r2], #-3072 @ 0xfffff400 │ │ │ │ @@ -213565,15 +213565,15 @@ │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #40] @ dcd08 <__cxa_atexit@plt+0xd0924> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa638 <__cxa_atexit@plt+0x3ee254> │ │ │ │ + b 3fa660 <__cxa_atexit@plt+0x3ee27c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq sl, [r2], #-3004 @ 0xfffff444 │ │ │ │ strteq sl, [r2], #-2984 @ 0xfffff458 │ │ │ │ strbteq pc, [r8], #-3424 @ 0xfffff2a0 @ │ │ │ │ @@ -214963,52 +214963,52 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble de2d4 <__cxa_atexit@plt+0xd1ef0> │ │ │ │ ldr r3, [pc, #172] @ de364 <__cxa_atexit@plt+0xd1f80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ + b 3fa788 <__cxa_atexit@plt+0x3ee3a4> │ │ │ │ ldr r7, [pc, #160] @ de368 <__cxa_atexit@plt+0xd1f84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs de2f8 <__cxa_atexit@plt+0xd1f14> │ │ │ │ ldr r3, [pc, #120] @ de360 <__cxa_atexit@plt+0xd1f7c> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ + b 3fa788 <__cxa_atexit@plt+0x3ee3a4> │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs de328 <__cxa_atexit@plt+0xd1f44> │ │ │ │ lsl r3, r8, #12 │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #68] @ de358 <__cxa_atexit@plt+0xd1f74> │ │ │ │ ldr r0, [pc, #68] @ de35c <__cxa_atexit@plt+0xd1f78> │ │ │ │ add r3, r3, r1 │ │ │ │ add r8, r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ - b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ + b 3fa788 <__cxa_atexit@plt+0x3ee3a4> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #52] @ de36c <__cxa_atexit@plt+0xd1f88> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ de354 <__cxa_atexit@plt+0xd1f70> │ │ │ │ add r3, r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ add r8, r3, r1 │ │ │ │ str r0, [r5] │ │ │ │ - b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ + b 3fa788 <__cxa_atexit@plt+0x3ee3a4> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ strbteq lr, [r8], #-3472 @ 0xfffff270 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @@ -215349,15 +215349,15 @@ │ │ │ │ b de960 <__cxa_atexit@plt+0xd257c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r7, r2 │ │ │ │ add r0, r8, #8 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #2 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ cmp sl, r0 │ │ │ │ bls de930 <__cxa_atexit@plt+0xd254c> │ │ │ │ ldr r1, [pc, #244] @ de9cc <__cxa_atexit@plt+0xd25e8> │ │ │ │ sub r3, sl, r0 │ │ │ │ add r2, r0, r9 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r6, #12] │ │ │ │ @@ -215398,15 +215398,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #128] @ de9f8 <__cxa_atexit@plt+0xd2614> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #96] @ de9f4 <__cxa_atexit@plt+0xd2610> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ de9d0 <__cxa_atexit@plt+0xd25ec> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ @@ -215767,15 +215767,15 @@ │ │ │ │ ldr r3, [pc, #24] @ def50 <__cxa_atexit@plt+0xd2b6c> │ │ │ │ ldr r2, [pc, #24] @ def54 <__cxa_atexit@plt+0xd2b70> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa768 <__cxa_atexit@plt+0x3ee384> │ │ │ │ + b 3fa790 <__cxa_atexit@plt+0x3ee3ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r8, [r2], #-1768 @ 0xfffff918 │ │ │ │ strteq r8, [r2], #-2560 @ 0xfffff600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ def84 <__cxa_atexit@plt+0xd2ba0> │ │ │ │ ldr r2, [pc, #24] @ def88 <__cxa_atexit@plt+0xd2ba4> │ │ │ │ @@ -215802,51 +215802,51 @@ │ │ │ │ strteq r8, [r2], #-820 @ 0xfffffccc │ │ │ │ strteq r8, [r2], #-2456 @ 0xfffff668 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b ddfd0 <__cxa_atexit@plt+0xd1bec> │ │ │ │ - mvneq pc, #11534336 @ 0xb00000 │ │ │ │ + mvneq lr, #19200 @ 0x4b00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, #63963136 @ 0x3d00000 │ │ │ │ + mvneq lr, #32000 @ 0x7d00 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, #118489088 @ 0x7100000 │ │ │ │ + mvneq lr, #45312 @ 0xb100 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, #177209344 @ 0xa900000 │ │ │ │ + mvneq lr, #59648 @ 0xe900 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, #224, 12 @ 0xe000000 │ │ │ │ + mvneq lr, #32, 26 @ 0x800 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, #16, 14 @ 0x400000 │ │ │ │ + mvneq lr, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, #17563648 @ 0x10c0000 │ │ │ │ + mvneq lr, #8384 @ 0x20c0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ strteq r8, [r2], #-2592 @ 0xfffff5e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -215863,15 +215863,15 @@ │ │ │ │ ldr r2, [pc, #44] @ df0e4 <__cxa_atexit@plt+0xd2d00> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa690 <__cxa_atexit@plt+0x3ee2ac> │ │ │ │ + b 3fa6b8 <__cxa_atexit@plt+0x3ee2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r8, [r2], #-2524 @ 0xfffff624 │ │ │ │ strbteq sp, [r8], #-2396 @ 0xfffff6a4 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -215988,15 +215988,15 @@ │ │ │ │ ldr r3, [pc, #48] @ df2dc <__cxa_atexit@plt+0xd2ef8> │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #36] @ df2e0 <__cxa_atexit@plt+0xd2efc> │ │ │ │ mov r8, r3 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa770 <__cxa_atexit@plt+0x3ee38c> │ │ │ │ + b 3fa798 <__cxa_atexit@plt+0x3ee3b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sp, [r8], #-1928 @ 0xfffff878 │ │ │ │ strbteq sp, [r8], #-1972 @ 0xfffff84c │ │ │ │ strbteq sp, [r8], #-3368 @ 0xfffff2d8 │ │ │ │ @@ -216010,15 +216010,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ df324 <__cxa_atexit@plt+0xd2f40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sp, [r8], #-1812 @ 0xfffff8ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -216027,15 +216027,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ df368 <__cxa_atexit@plt+0xd2f84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sp, [r8], #-1744 @ 0xfffff930 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ @@ -216055,15 +216055,15 @@ │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r7, r2 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -216078,15 +216078,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ df434 <__cxa_atexit@plt+0xd3050> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sp, [r8], #-1540 @ 0xfffff9fc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ @@ -216106,15 +216106,15 @@ │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r7, r2 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -216143,15 +216143,15 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ mov r7, r2 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ str r1, [r9, #20] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -216214,15 +216214,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ b df684 <__cxa_atexit@plt+0xd32a0> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #24 │ │ │ │ cmp r0, r1 │ │ │ │ bcc df6c0 <__cxa_atexit@plt+0xd32dc> │ │ │ │ ldr r2, [pc, #140] @ df6f0 <__cxa_atexit@plt+0xd330c> │ │ │ │ ldr r8, [r3, #1] │ │ │ │ ldr r0, [r3, #5] │ │ │ │ @@ -216231,15 +216231,15 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [pc, #68] @ df6ec <__cxa_atexit@plt+0xd3308> │ │ │ │ mov r2, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -216282,15 +216282,15 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ add lr, r9, #8 │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ str r1, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #20] @ df778 <__cxa_atexit@plt+0xd3394> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @@ -216312,15 +216312,15 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r7, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #20] @ df7f0 <__cxa_atexit@plt+0xd340c> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ @@ -216340,29 +216340,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r7, [r9, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #20] @ df860 <__cxa_atexit@plt+0xd347c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 3fa778 <__cxa_atexit@plt+0x3ee394> │ │ │ │ + b 3fa7a0 <__cxa_atexit@plt+0x3ee3bc> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi df924 <__cxa_atexit@plt+0xd3540> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -216427,15 +216427,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ df9a8 <__cxa_atexit@plt+0xd35c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sp, [r8], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -216444,15 +216444,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ df9ec <__cxa_atexit@plt+0xd3608> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sp, [r8], #-76 @ 0xffffffb4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ @@ -216472,15 +216472,15 @@ │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r7, r2 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -216495,15 +216495,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ dfab8 <__cxa_atexit@plt+0xd36d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq ip, [r8], #-3968 @ 0xfffff080 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ @@ -216523,15 +216523,15 @@ │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r7, r2 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -216560,15 +216560,15 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ mov r7, r2 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ str r1, [r9, #20] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -216648,15 +216648,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ b dfd7c <__cxa_atexit@plt+0xd3998> │ │ │ │ ldr r8, [r1, #2] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r6, [pc, #112] @ dfd9c <__cxa_atexit@plt+0xd39b8> │ │ │ │ ldr r8, [r0, #2] │ │ │ │ ldr r2, [r0, #6] │ │ │ │ @@ -216666,26 +216666,26 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r7, [r6, #16]! │ │ │ │ b dfd7c <__cxa_atexit@plt+0xd3998> │ │ │ │ ldr r8, [r0, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [pc, #60] @ dfda0 <__cxa_atexit@plt+0xd39bc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #28]! │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r6, #20]! │ │ │ │ str r9, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @@ -219706,15 +219706,15 @@ │ │ │ │ ldr r2, [r8, #2] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r9 │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ e2cfc <__cxa_atexit@plt+0xd6918> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -219734,15 +219734,15 @@ │ │ │ │ bne e2d54 <__cxa_atexit@plt+0xd6970> │ │ │ │ ldr r3, [pc, #44] @ e2d64 <__cxa_atexit@plt+0xd6980> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @@ -219755,15 +219755,15 @@ │ │ │ │ bne e2da0 <__cxa_atexit@plt+0xd69bc> │ │ │ │ ldr r3, [pc, #32] @ e2dac <__cxa_atexit@plt+0xd69c8> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ strteq r4, [r2], #-3488 @ 0xfffff260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ @@ -219781,15 +219781,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ e2e1c <__cxa_atexit@plt+0xd6a38> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ e2e20 <__cxa_atexit@plt+0xd6a3c> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [r8], #-3128 @ 0xfffff3c8 │ │ │ │ strbteq r9, [r8], #-3172 @ 0xfffff39c │ │ │ │ strbteq r9, [r8], #-3556 @ 0xfffff21c │ │ │ │ @@ -219810,15 +219810,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ e2e90 <__cxa_atexit@plt+0xd6aac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ e2e94 <__cxa_atexit@plt+0xd6ab0> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [r8], #-3012 @ 0xfffff43c │ │ │ │ strbteq r9, [r8], #-3056 @ 0xfffff410 │ │ │ │ strbteq r9, [r8], #-3412 @ 0xfffff2ac │ │ │ │ @@ -219836,15 +219836,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ e2ef8 <__cxa_atexit@plt+0xd6b14> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa780 <__cxa_atexit@plt+0x3ee39c> │ │ │ │ + b 3fa7a8 <__cxa_atexit@plt+0x3ee3c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [r8], #-2900 @ 0xfffff4ac │ │ │ │ strbteq r9, [r8], #-2944 @ 0xfffff480 │ │ │ │ strteq r4, [r2], #-3236 @ 0xfffff35c │ │ │ │ @@ -219946,15 +219946,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [pc, #68] @ e30d0 <__cxa_atexit@plt+0xd6cec> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa780 <__cxa_atexit@plt+0x3ee39c> │ │ │ │ + b 3fa7a8 <__cxa_atexit@plt+0x3ee3c4> │ │ │ │ ldr r7, [pc, #32] @ e30c4 <__cxa_atexit@plt+0xd6ce0> │ │ │ │ ldr r0, [pc, #32] @ e30c8 <__cxa_atexit@plt+0xd6ce4> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ @@ -219968,25 +219968,25 @@ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ e30f4 <__cxa_atexit@plt+0xd6d10> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ strbteq r9, [r8], #-3684 @ 0xfffff19c │ │ │ │ strteq r4, [r2], #-2776 @ 0xfffff528 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ e311c <__cxa_atexit@plt+0xd6d38> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa788 <__cxa_atexit@plt+0x3ee3a4> │ │ │ │ + b 3fa7b0 <__cxa_atexit@plt+0x3ee3cc> │ │ │ │ strbteq r9, [r8], #-3644 @ 0xfffff1c4 │ │ │ │ strteq r4, [r2], #-2776 @ 0xfffff528 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e316c <__cxa_atexit@plt+0xd6d88> │ │ │ │ @@ -219998,15 +219998,15 @@ │ │ │ │ ldr r1, [pc, #36] @ e3178 <__cxa_atexit@plt+0xd6d94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [pc, #24] @ e317c <__cxa_atexit@plt+0xd6d98> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ + b 3fa378 <__cxa_atexit@plt+0x3edf94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [r8], #-2268 @ 0xfffff724 │ │ │ │ strbteq r9, [r8], #-2304 @ 0xfffff700 │ │ │ │ strbteq r9, [r8], #-2724 @ 0xfffff55c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -220032,15 +220032,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvneq fp, #126877696 @ 0x7900000 │ │ │ │ + mvneq sl, #47360 @ 0xb900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc e323c <__cxa_atexit@plt+0xd6e58> │ │ │ │ @@ -220090,15 +220090,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ strbteq r9, [r8], #-1940 @ 0xfffff86c │ │ │ │ - mvneq fp, #658505728 @ 0x27400000 │ │ │ │ + mvneq sl, #226304 @ 0x37400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -220270,15 +220270,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r0, [r5, #-12] │ │ │ │ ldr r8, [pc, #20] @ e35b8 <__cxa_atexit@plt+0xd71d4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ + b 3fa378 <__cxa_atexit@plt+0x3edf94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [r8], #-1448 @ 0xfffffa58 │ │ │ │ strbteq r9, [r8], #-1636 @ 0xfffff99c │ │ │ │ strteq r4, [r2], #-1592 @ 0xfffff9c8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -220301,15 +220301,15 @@ │ │ │ │ ldr r7, [pc, #24] @ e3628 <__cxa_atexit@plt+0xd7244> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - mvneq fp, #268435461 @ 0x10000005 │ │ │ │ + mvneq sl, #9502720 @ 0x910000 │ │ │ │ strteq r4, [r2], #-1540 @ 0xfffff9fc │ │ │ │ strteq r4, [r2], #-1508 @ 0xfffffa1c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ e3654 <__cxa_atexit@plt+0xd7270> │ │ │ │ mov sl, r9 │ │ │ │ @@ -220331,15 +220331,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ldr r8, [pc, #24] @ e36b0 <__cxa_atexit@plt+0xd72cc> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ + b 3fa378 <__cxa_atexit@plt+0x3edf94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [r8], #-1216 @ 0xfffffb40 │ │ │ │ strbteq r9, [r8], #-980 @ 0xfffffc2c │ │ │ │ strbteq r9, [r8], #-1392 @ 0xfffffa90 │ │ │ │ strteq r4, [r2], #-1344 @ 0xfffffac0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -220361,15 +220361,15 @@ │ │ │ │ ldr r7, [pc, #24] @ e3718 <__cxa_atexit@plt+0xd7334> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - mvneq fp, #1073741846 @ 0x40000016 │ │ │ │ + mvneq sl, #40108032 @ 0x2640000 │ │ │ │ strteq r4, [r2], #-1316 @ 0xfffffadc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -220387,15 +220387,15 @@ │ │ │ │ ldr r3, [pc, #40] @ e3790 <__cxa_atexit@plt+0xd73ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [pc, #28] @ e3794 <__cxa_atexit@plt+0xd73b0> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ + b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [r8], #-692 @ 0xfffffd4c │ │ │ │ strbteq r9, [r8], #-2000 @ 0xfffff830 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -220430,15 +220430,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ e384c <__cxa_atexit@plt+0xd7468> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @@ -220476,15 +220476,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #24] @ e3904 <__cxa_atexit@plt+0xd7520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @@ -220512,15 +220512,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #32] @ e3988 <__cxa_atexit@plt+0xd75a4> │ │ │ │ mov r7, r9 │ │ │ │ mov r9, sl │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #16] @ e398c <__cxa_atexit@plt+0xd75a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strteq r4, [r2], #-764 @ 0xfffffd04 │ │ │ │ strteq r4, [r2], #-796 @ 0xfffffce4 │ │ │ │ @@ -220535,29 +220535,29 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r8, [pc, #16] @ e39d4 <__cxa_atexit@plt+0xd75f0> │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ strteq r4, [r2], #-256 @ 0xffffff00 │ │ │ │ strteq r4, [r2], #-676 @ 0xfffffd5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3a08 <__cxa_atexit@plt+0xd7624> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e3a10 <__cxa_atexit@plt+0xd762c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r9, [r8], #-40 @ 0xffffffd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -220595,15 +220595,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ e3ad4 <__cxa_atexit@plt+0xd76f0> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbteq r8, [r8], #-4000 @ 0xfffff060 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -220624,15 +220624,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ e3b44 <__cxa_atexit@plt+0xd7760> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbteq r8, [r8], #-3888 @ 0xfffff0d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -220641,15 +220641,15 @@ │ │ │ │ bne e3b78 <__cxa_atexit@plt+0xd7794> │ │ │ │ ldr r3, [pc, #32] @ e3b84 <__cxa_atexit@plt+0xd77a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbteq r8, [r8], #-3824 @ 0xfffff110 │ │ │ │ strteq r4, [r2], #-220 @ 0xffffff24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -220661,15 +220661,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ e3bd4 <__cxa_atexit@plt+0xd77f0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r4, [r2], #-184 @ 0xffffff48 │ │ │ │ strbteq r8, [r8], #-3688 @ 0xfffff198 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -220715,15 +220715,15 @@ │ │ │ │ ldr r5, [pc, #64] @ e3cc8 <__cxa_atexit@plt+0xd78e4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ e3ccc <__cxa_atexit@plt+0xd78e8> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -220775,15 +220775,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -220816,15 +220816,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -220931,15 +220931,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc e4078 <__cxa_atexit@plt+0xd7c94> │ │ │ │ ldr r1, [pc, #120] @ e408c <__cxa_atexit@plt+0xd7ca8> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -220956,15 +220956,15 @@ │ │ │ │ ldr r0, [pc, #72] @ e4094 <__cxa_atexit@plt+0xd7cb0> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -220992,15 +220992,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ e4104 <__cxa_atexit@plt+0xd7d20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r3, [r2], #-2944 @ 0xfffff480 │ │ │ │ strbteq r8, [r8], #-2380 @ 0xfffff6b4 │ │ │ │ strbteq r8, [r8], #-2420 @ 0xfffff68c │ │ │ │ strteq r3, [r2], #-2908 @ 0xfffff4a4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -221041,15 +221041,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ str lr, [r0, #28] │ │ │ │ str r1, [r0, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -221074,15 +221074,15 @@ │ │ │ │ ldr r0, [pc, #64] @ e4264 <__cxa_atexit@plt+0xd7e80> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b e424c <__cxa_atexit@plt+0xd7e68> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ e425c <__cxa_atexit@plt+0xd7e78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -221117,15 +221117,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ strbteq r8, [r8], #-2196 @ 0xfffff76c │ │ │ │ strteq r3, [r2], #-2404 @ 0xfffff69c │ │ │ │ @@ -221139,15 +221139,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ e434c <__cxa_atexit@plt+0xd7f68> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r3, [r2], #-2368 @ 0xfffff6c0 │ │ │ │ strbteq r8, [r8], #-1776 @ 0xfffff910 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -221184,15 +221184,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -221220,15 +221220,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -221248,15 +221248,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ e4504 <__cxa_atexit@plt+0xd8120> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r3, [r2], #-1916 @ 0xfffff884 │ │ │ │ strbteq r8, [r8], #-1356 @ 0xfffffab4 │ │ │ │ strbteq r8, [r8], #-1396 @ 0xfffffa8c │ │ │ │ strteq r3, [r2], #-1880 @ 0xfffff8a8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -221286,15 +221286,15 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ ldr r5, [pc, #68] @ e45bc <__cxa_atexit@plt+0xd81d8> │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ b e459c <__cxa_atexit@plt+0xd81b8> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ e45ac <__cxa_atexit@plt+0xd81c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -221311,15 +221311,15 @@ │ │ │ │ bhi e45f0 <__cxa_atexit@plt+0xd820c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ e45f8 <__cxa_atexit@plt+0xd8214> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r8, [r8], #-1088 @ 0xfffffbc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -221357,15 +221357,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ e46bc <__cxa_atexit@plt+0xd82d8> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbteq r8, [r8], #-952 @ 0xfffffc48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -221386,15 +221386,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ e472c <__cxa_atexit@plt+0xd8348> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbteq r8, [r8], #-840 @ 0xfffffcb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -221403,15 +221403,15 @@ │ │ │ │ bne e4760 <__cxa_atexit@plt+0xd837c> │ │ │ │ ldr r3, [pc, #32] @ e476c <__cxa_atexit@plt+0xd8388> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbteq r8, [r8], #-776 @ 0xfffffcf8 │ │ │ │ strteq r3, [r2], #-1268 @ 0xfffffb0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -221423,15 +221423,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ e47bc <__cxa_atexit@plt+0xd83d8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r3, [r2], #-1232 @ 0xfffffb30 │ │ │ │ strbteq r8, [r8], #-640 @ 0xfffffd80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -221475,15 +221475,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ e48a8 <__cxa_atexit@plt+0xd84c4> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -221534,15 +221534,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -221575,15 +221575,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -221630,15 +221630,15 @@ │ │ │ │ ldr r2, [pc, #84] @ e4b28 <__cxa_atexit@plt+0xd8744> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -221678,15 +221678,15 @@ │ │ │ │ str ip, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ strbteq r7, [r8], #-4056 @ 0xfffff028 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -221703,15 +221703,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ e4c20 <__cxa_atexit@plt+0xd883c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r3, [r2], #-100 @ 0xffffff9c │ │ │ │ strbteq r7, [r8], #-3632 @ 0xfffff1d0 │ │ │ │ strbteq r7, [r8], #-3672 @ 0xfffff1a8 │ │ │ │ strteq r3, [r2], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -221752,15 +221752,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ str lr, [r0, #28] │ │ │ │ str r1, [r0, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -221785,15 +221785,15 @@ │ │ │ │ ldr r0, [pc, #64] @ e4d80 <__cxa_atexit@plt+0xd899c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b e4d68 <__cxa_atexit@plt+0xd8984> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ e4d78 <__cxa_atexit@plt+0xd8994> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -221828,15 +221828,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffff848 │ │ │ │ strbteq r7, [r8], #-3448 @ 0xfffff288 │ │ │ │ strteq r2, [r2], #-3656 @ 0xfffff1b8 │ │ │ │ @@ -221850,15 +221850,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ e4e68 <__cxa_atexit@plt+0xd8a84> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r2, [r2], #-3620 @ 0xfffff1dc │ │ │ │ strbteq r7, [r8], #-3028 @ 0xfffff42c │ │ │ │ strteq r2, [r2], #-3572 @ 0xfffff20c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -221872,15 +221872,15 @@ │ │ │ │ ldr r2, [r5], #4 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #20] @ e4ed0 <__cxa_atexit@plt+0xd8aec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @@ -221896,15 +221896,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ e4f20 <__cxa_atexit@plt+0xd8b3c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r2, [r2], #-3436 @ 0xfffff294 │ │ │ │ strbteq r7, [r8], #-2844 @ 0xfffff4e4 │ │ │ │ strteq r2, [r2], #-3388 @ 0xfffff2c4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -221951,15 +221951,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ e4ffc <__cxa_atexit@plt+0xd8c18> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r2, [r2], #-3216 @ 0xfffff370 │ │ │ │ strbteq r7, [r8], #-2624 @ 0xfffff5c0 │ │ │ │ strteq r2, [r2], #-3168 @ 0xfffff3a0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -221974,15 +221974,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #20] @ e5068 <__cxa_atexit@plt+0xd8c84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @@ -221990,15 +221990,15 @@ │ │ │ │ strteq r2, [r2], #-3060 @ 0xfffff40c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r8 │ │ │ │ ldr r8, [pc, #4] @ e508c <__cxa_atexit@plt+0xd8ca8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ strteq r2, [r2], #-3044 @ 0xfffff41c │ │ │ │ strteq r2, [r2], #-3184 @ 0xfffff390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi e50f0 <__cxa_atexit@plt+0xd8d0c> │ │ │ │ @@ -222013,15 +222013,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ e50fc <__cxa_atexit@plt+0xd8d18> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ e5100 <__cxa_atexit@plt+0xd8d1c> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r7, [r8], #-2392 @ 0xfffff6a8 │ │ │ │ strbteq r7, [r8], #-2436 @ 0xfffff67c │ │ │ │ strbteq r7, [r8], #-2788 @ 0xfffff51c │ │ │ │ @@ -222032,15 +222032,15 @@ │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e5134 <__cxa_atexit@plt+0xd8d50> │ │ │ │ ldr r2, [pc, #28] @ e5144 <__cxa_atexit@plt+0xd8d60> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r7, [pc, #12] @ e5148 <__cxa_atexit@plt+0xd8d64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strteq r2, [r2], #-3084 @ 0xfffff3f4 │ │ │ │ strteq r2, [r2], #-3044 @ 0xfffff41c │ │ │ │ @@ -222092,15 +222092,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [pc, #68] @ e5258 <__cxa_atexit@plt+0xd8e74> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa780 <__cxa_atexit@plt+0x3ee39c> │ │ │ │ + b 3fa7a8 <__cxa_atexit@plt+0x3ee3c4> │ │ │ │ ldr r7, [pc, #32] @ e524c <__cxa_atexit@plt+0xd8e68> │ │ │ │ ldr r0, [pc, #32] @ e5250 <__cxa_atexit@plt+0xd8e6c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ @@ -222131,15 +222131,15 @@ │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ beq e52cc <__cxa_atexit@plt+0xd8ee8> │ │ │ │ ldr r7, [pc, #64] @ e52f4 <__cxa_atexit@plt+0xd8f10> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ e52f8 <__cxa_atexit@plt+0xd8f14> │ │ │ │ @@ -222163,15 +222163,15 @@ │ │ │ │ beq e5340 <__cxa_atexit@plt+0xd8f5c> │ │ │ │ cmp fp, r5 │ │ │ │ bhi e534c <__cxa_atexit@plt+0xd8f68> │ │ │ │ ldr r7, [pc, #52] @ e5368 <__cxa_atexit@plt+0xd8f84> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e5364 <__cxa_atexit@plt+0xd8f80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -222185,15 +222185,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e5398 <__cxa_atexit@plt+0xd8fb4> │ │ │ │ ldr r7, [pc, #36] @ e53b0 <__cxa_atexit@plt+0xd8fcc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ e53b4 <__cxa_atexit@plt+0xd8fd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @@ -222215,15 +222215,15 @@ │ │ │ │ add r0, r0, #2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa380 <__cxa_atexit@plt+0x3edf9c> │ │ │ │ + b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ ldr r7, [pc, #24] @ e5430 <__cxa_atexit@plt+0xd904c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strteq r2, [r2], #-1956 @ 0xfffff85c │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strteq r2, [r2], #-2016 @ 0xfffff820 │ │ │ │ @@ -222247,15 +222247,15 @@ │ │ │ │ add r0, r0, #2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa380 <__cxa_atexit@plt+0x3edf9c> │ │ │ │ + b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ ldr r7, [pc, #24] @ e54b0 <__cxa_atexit@plt+0xd90cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strteq r2, [r2], #-1828 @ 0xfffff8dc │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ strteq r2, [r2], #-1888 @ 0xfffff8a0 │ │ │ │ @@ -222282,15 +222282,15 @@ │ │ │ │ add r1, r1, #3 │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [pc, #20] @ e5528 <__cxa_atexit@plt+0xd9144> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ + b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ strteq r2, [r2], #-1648 @ 0xfffff990 │ │ │ │ strteq r2, [r2], #-2136 @ 0xfffff7a8 │ │ │ │ strbteq r7, [r8], #-1572 @ 0xfffff9dc │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ strteq r2, [r2], #-2084 @ 0xfffff7dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -222303,15 +222303,15 @@ │ │ │ │ add r2, r2, #2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ stm r5, {r1, r3, r7} │ │ │ │ ldr r3, [pc, #16] @ e5578 <__cxa_atexit@plt+0xd9194> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strteq r2, [r2], #-2060 @ 0xfffff7f4 │ │ │ │ strbteq r7, [r8], #-1488 @ 0xfffffa30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ @@ -222326,15 +222326,15 @@ │ │ │ │ ldr r9, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e55f8 <__cxa_atexit@plt+0xd9214> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -222364,15 +222364,15 @@ │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r8, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [pc, #20] @ e566c <__cxa_atexit@plt+0xd9288> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ strteq r2, [r2], #-1824 @ 0xfffff8e0 │ │ │ │ strbteq r7, [r8], #-1244 @ 0xfffffb24 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ strteq r2, [r2], #-1760 @ 0xfffff920 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -222384,15 +222384,15 @@ │ │ │ │ add r2, r2, #2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ stm r5, {r1, r3, r7} │ │ │ │ ldr r3, [pc, #16] @ e56bc <__cxa_atexit@plt+0xd92d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strteq r2, [r2], #-1736 @ 0xfffff938 │ │ │ │ strbteq r7, [r8], #-1164 @ 0xfffffb74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ @@ -222407,15 +222407,15 @@ │ │ │ │ ldr r9, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ e573c <__cxa_atexit@plt+0xd9358> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -222445,15 +222445,15 @@ │ │ │ │ ldr r9, [r8, #2] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7, #-4] │ │ │ │ str r1, [r7] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ e57d8 <__cxa_atexit@plt+0xd93f4> │ │ │ │ ldr r3, [pc, #28] @ e57dc <__cxa_atexit@plt+0xd93f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -222821,15 +222821,15 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa380 <__cxa_atexit@plt+0x3edf9c> │ │ │ │ + b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ ldr r7, [pc, #36] @ e5db4 <__cxa_atexit@plt+0xd99d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e5db0 <__cxa_atexit@plt+0xd99cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -222894,15 +222894,15 @@ │ │ │ │ str lr, [r6, #48] @ 0x30 │ │ │ │ ldr r8, [pc, #340] @ e5fec <__cxa_atexit@plt+0xd9c08> │ │ │ │ sub sl, ip, #6 │ │ │ │ mov r6, ip │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #328] @ e5ff0 <__cxa_atexit@plt+0xd9c0c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa770 <__cxa_atexit@plt+0x3ee38c> │ │ │ │ + b 3fa798 <__cxa_atexit@plt+0x3ee3b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc e5fb8 <__cxa_atexit@plt+0xd9bd4> │ │ │ │ ldr r2, [pc, #304] @ e5ff4 <__cxa_atexit@plt+0xd9c10> │ │ │ │ add r5, r5, #4 │ │ │ │ sub sl, r3, #6 │ │ │ │ @@ -222913,15 +222913,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2} │ │ │ │ ldr r8, [pc, #276] @ e5ffc <__cxa_atexit@plt+0xd9c18> │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #268] @ e6000 <__cxa_atexit@plt+0xd9c1c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa770 <__cxa_atexit@plt+0x3ee38c> │ │ │ │ + b 3fa798 <__cxa_atexit@plt+0x3ee3b4> │ │ │ │ ldr r7, [pc, #200] @ e5fc8 <__cxa_atexit@plt+0xd9be4> │ │ │ │ ldr r0, [pc, #200] @ e5fcc <__cxa_atexit@plt+0xd9be8> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r0, #2] │ │ │ │ @@ -222957,15 +222957,15 @@ │ │ │ │ stm r9, {r0, r1, r2} │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ sub sl, ip, #18 │ │ │ │ ldr r8, [pc, #60] @ e5fd8 <__cxa_atexit@plt+0xd9bf4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #56] @ e5fdc <__cxa_atexit@plt+0xd9bf8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa770 <__cxa_atexit@plt+0x3ee38c> │ │ │ │ + b 3fa798 <__cxa_atexit@plt+0x3ee3b4> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -223010,15 +223010,15 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa380 <__cxa_atexit@plt+0x3edf9c> │ │ │ │ + b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ ldr r7, [pc, #36] @ e60a8 <__cxa_atexit@plt+0xd9cc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ e60a4 <__cxa_atexit@plt+0xd9cc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -223049,15 +223049,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ e6130 <__cxa_atexit@plt+0xd9d4c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r1, [r2], #-3296 @ 0xfffff320 │ │ │ │ strbteq r6, [r8], #-2336 @ 0xfffff6e0 │ │ │ │ strbteq r6, [r8], #-2380 @ 0xfffff6b4 │ │ │ │ @@ -223095,15 +223095,15 @@ │ │ │ │ mov r8, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #32] @ e61e4 <__cxa_atexit@plt+0xd9e00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa450 <__cxa_atexit@plt+0x3ee06c> │ │ │ │ + b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strbteq r6, [r8], #-2136 @ 0xfffff7a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -223122,15 +223122,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e6240 <__cxa_atexit@plt+0xd9e5c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r6, [r8], #-2368 @ 0xfffff6c0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -223147,15 +223147,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e62a4 <__cxa_atexit@plt+0xd9ec0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r6, [r8], #-2268 @ 0xfffff724 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ strteq r1, [r2], #-3184 @ 0xfffff390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -223169,15 +223169,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ e630c <__cxa_atexit@plt+0xd9f28> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r6, [r8], #-1856 @ 0xfffff8c0 │ │ │ │ strbteq r6, [r8], #-1900 @ 0xfffff894 │ │ │ │ strteq r1, [r2], #-3124 @ 0xfffff3cc │ │ │ │ @@ -223380,15 +223380,15 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str fp, [sp, #4] │ │ │ │ sub fp, r3, r8 │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ - bl 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ + bl 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ cmp r0, #0 │ │ │ │ bmi e66bc <__cxa_atexit@plt+0xda2d8> │ │ │ │ add r3, r6, #4 │ │ │ │ ldr r2, [pc, #208] @ e6728 <__cxa_atexit@plt+0xda344> │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #204] @ e672c <__cxa_atexit@plt+0xda348> │ │ │ │ add lr, r6, #20 │ │ │ │ @@ -223500,15 +223500,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ e6824 <__cxa_atexit@plt+0xda440> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ strteq r1, [r2], #-1868 @ 0xfffff8b4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ sub r9, r7, r2 │ │ │ │ @@ -223530,24 +223530,24 @@ │ │ │ │ strteq r1, [r2], #-1720 @ 0xfffff948 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strteq r1, [r2], #-1684 @ 0xfffff96c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ strteq r1, [r2], #-1736 @ 0xfffff938 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e68c0 <__cxa_atexit@plt+0xda4dc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa790 <__cxa_atexit@plt+0x3ee3ac> │ │ │ │ + b 3fa7b8 <__cxa_atexit@plt+0x3ee3d4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r1, [r2], #-1696 @ 0xfffff960 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #52] @ e690c <__cxa_atexit@plt+0xda528> │ │ │ │ tst r8, #3 │ │ │ │ str r8, [r5, #8] │ │ │ │ @@ -223555,29 +223555,29 @@ │ │ │ │ str r7, [r5] │ │ │ │ beq e6900 <__cxa_atexit@plt+0xda51c> │ │ │ │ ldr r7, [pc, #32] @ e6910 <__cxa_atexit@plt+0xda52c> │ │ │ │ mov r9, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ strteq r1, [r2], #-1616 @ 0xfffff9b0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e6938 <__cxa_atexit@plt+0xda554> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r1, [r2], #-1576 @ 0xfffff9d8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ sub r9, r7, r2 │ │ │ │ @@ -223618,15 +223618,15 @@ │ │ │ │ b e63a4 <__cxa_atexit@plt+0xd9fc0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r1, [r2], #-1332 @ 0xfffffacc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ strteq r1, [r2], #-1416 @ 0xfffffa78 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e6a94 <__cxa_atexit@plt+0xda6b0> │ │ │ │ @@ -224058,15 +224058,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi e70dc <__cxa_atexit@plt+0xdacf8> │ │ │ │ ldr r3, [pc, #32] @ e70ec <__cxa_atexit@plt+0xdad08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa798 <__cxa_atexit@plt+0x3ee3b4> │ │ │ │ + b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ ldr r7, [pc, #12] @ e70f0 <__cxa_atexit@plt+0xdad0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strteq r0, [r2], #-3812 @ 0xfffff11c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -224343,21 +224343,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ e7568 <__cxa_atexit@plt+0xdb184> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r7, #-1275068414 @ 0xb4000002 │ │ │ │ + mvneq r6, #3883008 @ 0x3b4000 │ │ │ │ strbteq r5, [r8], #-1240 @ 0xfffffb28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -224371,15 +224371,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ e75c4 <__cxa_atexit@plt+0xdb1e0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r5, [r8], #-1468 @ 0xfffffa44 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -224396,15 +224396,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ e7628 <__cxa_atexit@plt+0xdb244> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r5, [r8], #-1368 @ 0xfffffaa8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ strteq r0, [r2], #-2496 @ 0xfffff640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ @@ -224420,15 +224420,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ e769c <__cxa_atexit@plt+0xdb2b8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strteq r0, [r2], #-2428 @ 0xfffff684 │ │ │ │ strbteq r5, [r8], #-948 @ 0xfffffc4c │ │ │ │ strbteq r5, [r8], #-2292 @ 0xfffff70c │ │ │ │ @@ -224456,15 +224456,15 @@ │ │ │ │ bhi e7714 <__cxa_atexit@plt+0xdb330> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ e771c <__cxa_atexit@plt+0xdb338> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa7a0 <__cxa_atexit@plt+0x3ee3bc> │ │ │ │ + b 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r5, [r8], #-792 @ 0xfffffce8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -224683,15 +224683,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #252] @ e7b90 <__cxa_atexit@plt+0xdb7ac> │ │ │ │ str r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldrb r0, [lr, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs e7ab8 <__cxa_atexit@plt+0xdb6d4> │ │ │ │ add r3, r0, r8, lsl #6 │ │ │ │ sub r8, r3, #12416 @ 0x3080 │ │ │ │ b e7af8 <__cxa_atexit@plt+0xdb714> │ │ │ │ ldrb r1, [lr, #2] │ │ │ │ @@ -224721,15 +224721,15 @@ │ │ │ │ bcs e7b38 <__cxa_atexit@plt+0xdb754> │ │ │ │ ldr r3, [pc, #92] @ e7b80 <__cxa_atexit@plt+0xdb79c> │ │ │ │ str r1, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ lsrs r3, r1, #16 │ │ │ │ lsr r3, r1, #11 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ movne r2, #2 │ │ │ │ @@ -224737,15 +224737,15 @@ │ │ │ │ ldr r3, [pc, #52] @ e7b94 <__cxa_atexit@plt+0xdb7b0> │ │ │ │ mul r7, r2, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r3, r7} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strteq r0, [r2], #-1412 @ 0xfffffa7c │ │ │ │ strteq r0, [r2], #-1408 @ 0xfffffa80 │ │ │ │ strbteq r5, [r8], #-692 @ 0xfffffd4c │ │ │ │ andeq r0, r0, ip, ror #12 │ │ │ │ @@ -225226,15 +225226,15 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str fp, [sp, #4] │ │ │ │ sub fp, r3, r8 │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ - bl 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ + bl 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ cmp r0, #0 │ │ │ │ bmi e8394 <__cxa_atexit@plt+0xdbfb0> │ │ │ │ add r3, r6, #4 │ │ │ │ ldr r2, [pc, #208] @ e8400 <__cxa_atexit@plt+0xdc01c> │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #204] @ e8404 <__cxa_atexit@plt+0xdc020> │ │ │ │ add lr, r6, #20 │ │ │ │ @@ -225377,15 +225377,15 @@ │ │ │ │ b e772c <__cxa_atexit@plt+0xdb348> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq pc, [r1], #-2488 @ 0xfffff648 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -225573,50 +225573,50 @@ │ │ │ │ ldrsb r2, [r3] │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble e8894 <__cxa_atexit@plt+0xdc4b0> │ │ │ │ ldr r3, [pc, #164] @ e8924 <__cxa_atexit@plt+0xdc540> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs e88b8 <__cxa_atexit@plt+0xdc4d4> │ │ │ │ ldr r3, [pc, #120] @ e8920 <__cxa_atexit@plt+0xdc53c> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs e88e8 <__cxa_atexit@plt+0xdc504> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ e891c <__cxa_atexit@plt+0xdc538> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ e8918 <__cxa_atexit@plt+0xdc534> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ ldr r0, [pc, #44] @ e8928 <__cxa_atexit@plt+0xdc544> │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ e8914 <__cxa_atexit@plt+0xdc530> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ add r8, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strteq pc, [r1], #-1860 @ 0xfffff8bc │ │ │ │ @@ -225694,58 +225694,58 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble e8a8c <__cxa_atexit@plt+0xdc6a8> │ │ │ │ ldr r3, [pc, #196] @ e8b28 <__cxa_atexit@plt+0xdc744> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ cmp r2, #0 │ │ │ │ beq e8ab0 <__cxa_atexit@plt+0xdc6cc> │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r1, [r5, #20]! │ │ │ │ rsb r7, r0, #0 │ │ │ │ bx r1 │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs e8abc <__cxa_atexit@plt+0xdc6d8> │ │ │ │ ldr r3, [pc, #132] @ e8b24 <__cxa_atexit@plt+0xdc740> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs e8aec <__cxa_atexit@plt+0xdc708> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ e8b20 <__cxa_atexit@plt+0xdc73c> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ e8b1c <__cxa_atexit@plt+0xdc738> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #48] @ e8b2c <__cxa_atexit@plt+0xdc748> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ e8b18 <__cxa_atexit@plt+0xdc734> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ strteq pc, [r1], #-1344 @ 0xfffffac0 │ │ │ │ @@ -225764,15 +225764,15 @@ │ │ │ │ ldr r2, [r3, #20]! │ │ │ │ cmp r2, #0 │ │ │ │ beq e8b90 <__cxa_atexit@plt+0xdc7ac> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r1, [r5, #24]! │ │ │ │ rsb r7, r0, #0 │ │ │ │ bx r1 │ │ │ │ ldr r7, [pc, #88] @ e8bf0 <__cxa_atexit@plt+0xdc80c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #80] @ e8bf4 <__cxa_atexit@plt+0xdc810> │ │ │ │ @@ -225782,15 +225782,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq e8be4 <__cxa_atexit@plt+0xdc800> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ @@ -225814,15 +225814,15 @@ │ │ │ │ ldr r2, [r3, #20]! │ │ │ │ cmp r2, #0 │ │ │ │ beq e8c58 <__cxa_atexit@plt+0xdc874> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r1, [r5, #24]! │ │ │ │ rsb r7, r0, #0 │ │ │ │ bx r1 │ │ │ │ ldr r7, [pc, #88] @ e8cb8 <__cxa_atexit@plt+0xdc8d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #80] @ e8cbc <__cxa_atexit@plt+0xdc8d8> │ │ │ │ @@ -225832,15 +225832,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq e8cac <__cxa_atexit@plt+0xdc8c8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ @@ -225864,15 +225864,15 @@ │ │ │ │ ldr r2, [r3, #20]! │ │ │ │ cmp r2, #0 │ │ │ │ beq e8d20 <__cxa_atexit@plt+0xdc93c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r1, [r5, #24]! │ │ │ │ rsb r7, r0, #0 │ │ │ │ bx r1 │ │ │ │ ldr r7, [pc, #88] @ e8d80 <__cxa_atexit@plt+0xdc99c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #80] @ e8d84 <__cxa_atexit@plt+0xdc9a0> │ │ │ │ @@ -225882,15 +225882,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq e8d74 <__cxa_atexit@plt+0xdc990> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ @@ -225914,15 +225914,15 @@ │ │ │ │ ldr r2, [r3, #20]! │ │ │ │ cmp r2, #0 │ │ │ │ beq e8de8 <__cxa_atexit@plt+0xdca04> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r1, [r5, #24]! │ │ │ │ rsb r7, r0, #0 │ │ │ │ bx r1 │ │ │ │ ldr r7, [pc, #88] @ e8e48 <__cxa_atexit@plt+0xdca64> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #80] @ e8e4c <__cxa_atexit@plt+0xdca68> │ │ │ │ @@ -225932,15 +225932,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq e8e3c <__cxa_atexit@plt+0xdca58> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ @@ -225953,15 +225953,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq e8e84 <__cxa_atexit@plt+0xdcaa0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ strteq pc, [r1], #-492 @ 0xfffffe14 │ │ │ │ @@ -226075,15 +226075,15 @@ │ │ │ │ bhi e9060 <__cxa_atexit@plt+0xdcc7c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ e9068 <__cxa_atexit@plt+0xdcc84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa7a8 <__cxa_atexit@plt+0x3ee3c4> │ │ │ │ + b 3fa7d0 <__cxa_atexit@plt+0x3ee3ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r3, [r8], #-2508 @ 0xfffff634 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -226237,15 +226237,15 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str fp, [sp, #4] │ │ │ │ sub fp, r3, r8 │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ - bl 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ + bl 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ cmp r0, #0 │ │ │ │ bmi e9360 <__cxa_atexit@plt+0xdcf7c> │ │ │ │ add r3, r6, #4 │ │ │ │ ldr r2, [pc, #208] @ e93cc <__cxa_atexit@plt+0xdcfe8> │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #204] @ e93d0 <__cxa_atexit@plt+0xdcfec> │ │ │ │ add lr, r6, #20 │ │ │ │ @@ -226507,15 +226507,15 @@ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbteq r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ strteq lr, [r1], #-2064 @ 0xfffff7f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -226598,15 +226598,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ strteq lr, [r1], #-2164 @ 0xfffff78c │ │ │ │ strteq lr, [r1], #-2204 @ 0xfffff764 │ │ │ │ strbteq r3, [r8], #-588 @ 0xfffffdb4 │ │ │ │ @@ -226621,15 +226621,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ strbteq r3, [r8], #-440 @ 0xfffffe48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e9934 <__cxa_atexit@plt+0xdd550> │ │ │ │ ldr r2, [pc, #52] @ e993c <__cxa_atexit@plt+0xdd558> │ │ │ │ @@ -226637,28 +226637,28 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ tst r7, #3 │ │ │ │ beq e9928 <__cxa_atexit@plt+0xdd544> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r8, #11 │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e99dc <__cxa_atexit@plt+0xdd5f8> │ │ │ │ ldr r2, [pc, #128] @ e99f8 <__cxa_atexit@plt+0xdd614> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -226679,15 +226679,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [pc, #68] @ e9a00 <__cxa_atexit@plt+0xdd61c> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -226712,15 +226712,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r0, [pc, #36] @ e9a64 <__cxa_atexit@plt+0xdd680> │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq r3, [r8], #-28 @ 0xffffffe4 │ │ │ │ strbteq r2, [r8], #-4060 @ 0xfffff024 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -226751,15 +226751,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ strbteq r2, [r8], #-3968 @ 0xfffff080 │ │ │ │ - mvneq r4, #308 @ 0x134 │ │ │ │ + mvneq r4, #591396864 @ 0x23400000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi e9b34 <__cxa_atexit@plt+0xdd750> │ │ │ │ @@ -226843,22 +226843,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r2 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ - mvneq r4, #8, 28 @ 0x80 │ │ │ │ + mvneq r4, #72, 8 @ 0x48000000 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ strbteq r2, [r8], #-3712 @ 0xfffff180 │ │ │ │ strbteq r2, [r8], #-3656 @ 0xfffff1b8 │ │ │ │ - mvneq r4, #2016 @ 0x7e0 │ │ │ │ + mvneq r4, #-1107296256 @ 0xbe000000 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - mvneq r4, #13632 @ 0x3540 │ │ │ │ + mvneq r4, #352321536 @ 0x15000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc e9d18 <__cxa_atexit@plt+0xdd934> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -226898,15 +226898,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ strbteq r2, [r8], #-3472 @ 0xfffff270 │ │ │ │ strbteq r2, [r8], #-3416 @ 0xfffff2a8 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ - mvneq r4, #576 @ 0x240 │ │ │ │ + mvneq r4, #603979777 @ 0x24000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ @@ -226960,15 +226960,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq e9e34 <__cxa_atexit@plt+0xdda50> │ │ │ │ ldr r3, [pc, #40] @ e9e4c <__cxa_atexit@plt+0xdda68> │ │ │ │ mov r8, #11 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strbteq r2, [r8], #-3120 @ 0xfffff3d0 │ │ │ │ @@ -226976,15 +226976,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ e9e74 <__cxa_atexit@plt+0xdda90> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ strbteq r2, [r8], #-3056 @ 0xfffff410 │ │ │ │ strteq lr, [r1], #-688 @ 0xfffffd50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ @@ -227043,15 +227043,15 @@ │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strteq lr, [r1], #-456 @ 0xfffffe38 │ │ │ │ strteq lr, [r1], #-452 @ 0xfffffe3c │ │ │ │ strteq lr, [r1], #-576 @ 0xfffffdc0 │ │ │ │ strteq lr, [r1], #-572 @ 0xfffffdc4 │ │ │ │ strteq lr, [r1], #-508 @ 0xfffffe04 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - mvneq r4, #1036288 @ 0xfd000 │ │ │ │ + mvneq r4, #1073741839 @ 0x4000000f │ │ │ │ strteq lr, [r1], #-428 @ 0xfffffe54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq e9fc0 <__cxa_atexit@plt+0xddbdc> │ │ │ │ @@ -227088,15 +227088,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strteq lr, [r1], #-244 @ 0xffffff0c │ │ │ │ strteq lr, [r1], #-236 @ 0xffffff14 │ │ │ │ strteq lr, [r1], #-344 @ 0xfffffea8 │ │ │ │ strteq lr, [r1], #-336 @ 0xfffffeb0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - mvneq r4, #135168 @ 0x21000 │ │ │ │ + mvneq r4, #97 @ 0x61 │ │ │ │ strteq lr, [r1], #-292 @ 0xfffffedc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi ea088 <__cxa_atexit@plt+0xddca4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -227107,20 +227107,20 @@ │ │ │ │ ldr r8, [pc, #40] @ ea090 <__cxa_atexit@plt+0xddcac> │ │ │ │ ldr r3, [pc, #40] @ ea094 <__cxa_atexit@plt+0xddcb0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #1622016 @ 0x18c000 │ │ │ │ + mvneq r3, #652 @ 0x28c │ │ │ │ strbteq r2, [r8], #-2476 @ 0xfffff654 │ │ │ │ strteq lr, [r1], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -227212,15 +227212,15 @@ │ │ │ │ ldr r7, [pc, #68] @ ea250 <__cxa_atexit@plt+0xdde6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ + b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ ldr r7, [pc, #24] @ ea244 <__cxa_atexit@plt+0xdde60> │ │ │ │ ldr r0, [pc, #24] @ ea248 <__cxa_atexit@plt+0xdde64> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @@ -227250,15 +227250,15 @@ │ │ │ │ ldr r7, [pc, #60] @ ea2e0 <__cxa_atexit@plt+0xddefc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ + b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ ldr r7, [pc, #20] @ ea2d8 <__cxa_atexit@plt+0xddef4> │ │ │ │ ldr r0, [pc, #20] @ ea2dc <__cxa_atexit@plt+0xddef8> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @@ -227270,15 +227270,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ea30c <__cxa_atexit@plt+0xddf28> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ + b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ ldr r7, [pc, #16] @ ea324 <__cxa_atexit@plt+0xddf40> │ │ │ │ ldr r0, [pc, #16] @ ea328 <__cxa_atexit@plt+0xddf44> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strteq sp, [r1], #-3664 @ 0xfffff1b0 │ │ │ │ @@ -227506,21 +227506,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ ea6d4 <__cxa_atexit@plt+0xde2f0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r4, #536870923 @ 0x2000000b │ │ │ │ + mvneq r3, #15859712 @ 0xf20000 │ │ │ │ strbteq r2, [r8], #-876 @ 0xfffffc94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -227534,15 +227534,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ ea730 <__cxa_atexit@plt+0xde34c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [r8], #-1104 @ 0xfffffbb0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -227559,15 +227559,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ ea794 <__cxa_atexit@plt+0xde3b0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [r8], #-1004 @ 0xfffffc14 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea7f0 <__cxa_atexit@plt+0xde40c> │ │ │ │ @@ -227581,21 +227581,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ ea800 <__cxa_atexit@plt+0xde41c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r4, #1073741855 @ 0x4000001f │ │ │ │ + mvneq r3, #49545216 @ 0x2f40000 │ │ │ │ strbteq r2, [r8], #-576 @ 0xfffffdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -227609,15 +227609,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ ea85c <__cxa_atexit@plt+0xde478> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [r8], #-804 @ 0xfffffcdc │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -227634,15 +227634,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ ea8c0 <__cxa_atexit@plt+0xde4dc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [r8], #-704 @ 0xfffffd40 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ea91c <__cxa_atexit@plt+0xde538> │ │ │ │ @@ -227656,21 +227656,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ ea92c <__cxa_atexit@plt+0xde548> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r4, #73 @ 0x49 │ │ │ │ + mvneq r3, #143654912 @ 0x8900000 │ │ │ │ strbteq r2, [r8], #-276 @ 0xfffffeec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -227684,15 +227684,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ ea988 <__cxa_atexit@plt+0xde5a4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [r8], #-504 @ 0xfffffe08 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -227709,15 +227709,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ ea9ec <__cxa_atexit@plt+0xde608> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [r8], #-404 @ 0xfffffe6c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eaa48 <__cxa_atexit@plt+0xde664> │ │ │ │ @@ -227731,21 +227731,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ eaa58 <__cxa_atexit@plt+0xde674> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r3, #25, 30 @ 0x64 │ │ │ │ + mvneq r3, #373293056 @ 0x16400000 │ │ │ │ strbteq r1, [r8], #-4072 @ 0xfffff018 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -227759,15 +227759,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ eaab4 <__cxa_atexit@plt+0xde6d0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [r8], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -227784,15 +227784,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ eab18 <__cxa_atexit@plt+0xde734> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [r8], #-104 @ 0xffffff98 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eab74 <__cxa_atexit@plt+0xde790> │ │ │ │ @@ -227806,21 +227806,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ eab84 <__cxa_atexit@plt+0xde7a0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r3, #14656 @ 0x3940 │ │ │ │ + mvneq r3, #620756992 @ 0x25000000 │ │ │ │ strbteq r1, [r8], #-3772 @ 0xfffff144 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -227834,15 +227834,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ eabe0 <__cxa_atexit@plt+0xde7fc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [r8], #-4000 @ 0xfffff060 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -227859,15 +227859,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ eac44 <__cxa_atexit@plt+0xde860> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [r8], #-3900 @ 0xfffff0c4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eaca0 <__cxa_atexit@plt+0xde8bc> │ │ │ │ @@ -227881,21 +227881,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ eacb0 <__cxa_atexit@plt+0xde8cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r3, #45568 @ 0xb200 │ │ │ │ + mvneq r3, #536870927 @ 0x2000000f │ │ │ │ strbteq r1, [r8], #-3472 @ 0xfffff270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -227909,15 +227909,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ ead0c <__cxa_atexit@plt+0xde928> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [r8], #-3700 @ 0xfffff18c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -227934,15 +227934,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ ead70 <__cxa_atexit@plt+0xde98c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [r8], #-3600 @ 0xfffff1f0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eadcc <__cxa_atexit@plt+0xde9e8> │ │ │ │ @@ -227956,21 +227956,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ eaddc <__cxa_atexit@plt+0xde9f8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r3, #128, 22 @ 0x20000 │ │ │ │ + mvneq r3, #192, 2 @ 0x30 │ │ │ │ strbteq r1, [r8], #-3172 @ 0xfffff39c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -227984,15 +227984,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ eae38 <__cxa_atexit@plt+0xdea54> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [r8], #-3400 @ 0xfffff2b8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -228009,15 +228009,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ eae9c <__cxa_atexit@plt+0xdeab8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [r8], #-3300 @ 0xfffff31c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eaef8 <__cxa_atexit@plt+0xdeb14> │ │ │ │ @@ -228031,21 +228031,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ eaf08 <__cxa_atexit@plt+0xdeb24> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r3, #335872 @ 0x52000 │ │ │ │ + mvneq r3, #146 @ 0x92 │ │ │ │ strbteq r1, [r8], #-2872 @ 0xfffff4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -228059,15 +228059,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ eaf64 <__cxa_atexit@plt+0xdeb80> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [r8], #-3100 @ 0xfffff3e4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -228084,15 +228084,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ eafc8 <__cxa_atexit@plt+0xdebe4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [r8], #-3000 @ 0xfffff448 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb024 <__cxa_atexit@plt+0xdec40> │ │ │ │ @@ -228106,21 +228106,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ eb034 <__cxa_atexit@plt+0xdec50> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r3, #36, 18 @ 0x90000 │ │ │ │ + mvneq r2, #100, 30 @ 0x190 │ │ │ │ strbteq r1, [r8], #-2572 @ 0xfffff5f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -228134,15 +228134,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ eb090 <__cxa_atexit@plt+0xdecac> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [r8], #-2800 @ 0xfffff510 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -228159,15 +228159,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ eb0f4 <__cxa_atexit@plt+0xded10> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [r8], #-2700 @ 0xfffff574 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -228285,15 +228285,15 @@ │ │ │ │ ldr r0, [pc, #96] @ eb330 <__cxa_atexit@plt+0xdef4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r6, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r0, r1, r2, r7} │ │ │ │ sub r7, r3, #6 │ │ │ │ - b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ + b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ eb324 <__cxa_atexit@plt+0xdef40> │ │ │ │ @@ -228437,15 +228437,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble eb5a4 <__cxa_atexit@plt+0xdf1c0> │ │ │ │ ldr r3, [pc, #256] @ eb640 <__cxa_atexit@plt+0xdf25c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #244] @ eb644 <__cxa_atexit@plt+0xdf260> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #232] @ eb648 <__cxa_atexit@plt+0xdf264> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -228460,50 +228460,50 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs eb5d4 <__cxa_atexit@plt+0xdf1f0> │ │ │ │ ldr r3, [pc, #132] @ eb63c <__cxa_atexit@plt+0xdf258> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs eb604 <__cxa_atexit@plt+0xdf220> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ eb638 <__cxa_atexit@plt+0xdf254> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ eb634 <__cxa_atexit@plt+0xdf250> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #60] @ eb650 <__cxa_atexit@plt+0xdf26c> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ eb630 <__cxa_atexit@plt+0xdf24c> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strbteq r1, [r8], #-1868 @ 0xfffff8b4 │ │ │ │ @@ -228521,15 +228521,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strteq ip, [r1], #-3268 @ 0xfffff33c │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -228551,15 +228551,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strteq ip, [r1], #-3148 @ 0xfffff3b4 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -228581,15 +228581,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strteq ip, [r1], #-3028 @ 0xfffff42c │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -228611,15 +228611,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strteq ip, [r1], #-2908 @ 0xfffff4a4 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -228641,15 +228641,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ eb8b0 <__cxa_atexit@plt+0xdf4cc> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -228790,15 +228790,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble ebb28 <__cxa_atexit@plt+0xdf744> │ │ │ │ ldr r3, [pc, #256] @ ebbc4 <__cxa_atexit@plt+0xdf7e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #244] @ ebbc8 <__cxa_atexit@plt+0xdf7e4> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #232] @ ebbcc <__cxa_atexit@plt+0xdf7e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -228813,50 +228813,50 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs ebb58 <__cxa_atexit@plt+0xdf774> │ │ │ │ ldr r3, [pc, #132] @ ebbc0 <__cxa_atexit@plt+0xdf7dc> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs ebb88 <__cxa_atexit@plt+0xdf7a4> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ ebbbc <__cxa_atexit@plt+0xdf7d8> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ ebbb8 <__cxa_atexit@plt+0xdf7d4> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #60] @ ebbd4 <__cxa_atexit@plt+0xdf7f0> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ ebbb4 <__cxa_atexit@plt+0xdf7d0> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strbteq r1, [r8], #-456 @ 0xfffffe38 │ │ │ │ @@ -228874,15 +228874,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strteq ip, [r1], #-1856 @ 0xfffff8c0 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -228904,15 +228904,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strteq ip, [r1], #-1736 @ 0xfffff938 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -228934,15 +228934,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strteq ip, [r1], #-1616 @ 0xfffff9b0 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -228964,15 +228964,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strteq ip, [r1], #-1496 @ 0xfffffa28 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -228994,15 +228994,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ ebe34 <__cxa_atexit@plt+0xdfa50> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -229143,15 +229143,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble ec0ac <__cxa_atexit@plt+0xdfcc8> │ │ │ │ ldr r3, [pc, #256] @ ec148 <__cxa_atexit@plt+0xdfd64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #244] @ ec14c <__cxa_atexit@plt+0xdfd68> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #232] @ ec150 <__cxa_atexit@plt+0xdfd6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -229166,50 +229166,50 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs ec0dc <__cxa_atexit@plt+0xdfcf8> │ │ │ │ ldr r3, [pc, #132] @ ec144 <__cxa_atexit@plt+0xdfd60> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs ec10c <__cxa_atexit@plt+0xdfd28> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ ec140 <__cxa_atexit@plt+0xdfd5c> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ ec13c <__cxa_atexit@plt+0xdfd58> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #60] @ ec158 <__cxa_atexit@plt+0xdfd74> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ ec138 <__cxa_atexit@plt+0xdfd54> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strbteq r0, [r8], #-3140 @ 0xfffff3bc │ │ │ │ @@ -229227,15 +229227,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strteq ip, [r1], #-444 @ 0xfffffe44 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -229257,15 +229257,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strteq ip, [r1], #-324 @ 0xfffffebc │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -229287,15 +229287,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strteq ip, [r1], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -229317,15 +229317,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strteq ip, [r1], #-84 @ 0xffffffac │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -229347,15 +229347,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ ec3b8 <__cxa_atexit@plt+0xdffd4> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -229496,15 +229496,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble ec630 <__cxa_atexit@plt+0xe024c> │ │ │ │ ldr r3, [pc, #256] @ ec6cc <__cxa_atexit@plt+0xe02e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #244] @ ec6d0 <__cxa_atexit@plt+0xe02ec> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #232] @ ec6d4 <__cxa_atexit@plt+0xe02f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -229519,50 +229519,50 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs ec660 <__cxa_atexit@plt+0xe027c> │ │ │ │ ldr r3, [pc, #132] @ ec6c8 <__cxa_atexit@plt+0xe02e4> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs ec690 <__cxa_atexit@plt+0xe02ac> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ ec6c4 <__cxa_atexit@plt+0xe02e0> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ ec6c0 <__cxa_atexit@plt+0xe02dc> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #60] @ ec6dc <__cxa_atexit@plt+0xe02f8> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ ec6bc <__cxa_atexit@plt+0xe02d8> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strbteq r0, [r8], #-1728 @ 0xfffff940 │ │ │ │ @@ -229580,15 +229580,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strteq fp, [r1], #-3128 @ 0xfffff3c8 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -229610,15 +229610,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strteq fp, [r1], #-3008 @ 0xfffff440 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -229640,15 +229640,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strteq fp, [r1], #-2888 @ 0xfffff4b8 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -229670,15 +229670,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strteq fp, [r1], #-2768 @ 0xfffff530 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -229700,15 +229700,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ ec93c <__cxa_atexit@plt+0xe0558> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -229849,15 +229849,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble ecbb4 <__cxa_atexit@plt+0xe07d0> │ │ │ │ ldr r3, [pc, #256] @ ecc50 <__cxa_atexit@plt+0xe086c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #244] @ ecc54 <__cxa_atexit@plt+0xe0870> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #232] @ ecc58 <__cxa_atexit@plt+0xe0874> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -229872,50 +229872,50 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs ecbe4 <__cxa_atexit@plt+0xe0800> │ │ │ │ ldr r3, [pc, #132] @ ecc4c <__cxa_atexit@plt+0xe0868> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs ecc14 <__cxa_atexit@plt+0xe0830> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ ecc48 <__cxa_atexit@plt+0xe0864> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ ecc44 <__cxa_atexit@plt+0xe0860> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #60] @ ecc60 <__cxa_atexit@plt+0xe087c> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ ecc40 <__cxa_atexit@plt+0xe085c> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strbteq r0, [r8], #-316 @ 0xfffffec4 │ │ │ │ @@ -229933,15 +229933,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strteq fp, [r1], #-1716 @ 0xfffff94c │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -229963,15 +229963,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strteq fp, [r1], #-1596 @ 0xfffff9c4 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -229993,15 +229993,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strteq fp, [r1], #-1476 @ 0xfffffa3c │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -230023,15 +230023,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strteq fp, [r1], #-1356 @ 0xfffffab4 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -230053,15 +230053,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ ecec0 <__cxa_atexit@plt+0xe0adc> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -230202,15 +230202,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble ed138 <__cxa_atexit@plt+0xe0d54> │ │ │ │ ldr r3, [pc, #256] @ ed1d4 <__cxa_atexit@plt+0xe0df0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #244] @ ed1d8 <__cxa_atexit@plt+0xe0df4> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #232] @ ed1dc <__cxa_atexit@plt+0xe0df8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -230225,50 +230225,50 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs ed168 <__cxa_atexit@plt+0xe0d84> │ │ │ │ ldr r3, [pc, #132] @ ed1d0 <__cxa_atexit@plt+0xe0dec> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs ed198 <__cxa_atexit@plt+0xe0db4> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ ed1cc <__cxa_atexit@plt+0xe0de8> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ ed1c8 <__cxa_atexit@plt+0xe0de4> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #60] @ ed1e4 <__cxa_atexit@plt+0xe0e00> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ ed1c4 <__cxa_atexit@plt+0xe0de0> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strbteq pc, [r7], #-3000 @ 0xfffff448 @ │ │ │ │ @@ -230286,15 +230286,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strteq fp, [r1], #-304 @ 0xfffffed0 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -230316,15 +230316,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strteq fp, [r1], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -230346,15 +230346,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strteq fp, [r1], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -230376,15 +230376,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strteq sl, [r1], #-4040 @ 0xfffff038 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -230406,15 +230406,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ ed444 <__cxa_atexit@plt+0xe1060> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -230555,15 +230555,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble ed6bc <__cxa_atexit@plt+0xe12d8> │ │ │ │ ldr r3, [pc, #256] @ ed758 <__cxa_atexit@plt+0xe1374> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #244] @ ed75c <__cxa_atexit@plt+0xe1378> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #232] @ ed760 <__cxa_atexit@plt+0xe137c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -230578,50 +230578,50 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs ed6ec <__cxa_atexit@plt+0xe1308> │ │ │ │ ldr r3, [pc, #132] @ ed754 <__cxa_atexit@plt+0xe1370> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs ed71c <__cxa_atexit@plt+0xe1338> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ ed750 <__cxa_atexit@plt+0xe136c> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ ed74c <__cxa_atexit@plt+0xe1368> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #60] @ ed768 <__cxa_atexit@plt+0xe1384> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ ed748 <__cxa_atexit@plt+0xe1364> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strbteq pc, [r7], #-1588 @ 0xfffff9cc @ │ │ │ │ @@ -230639,15 +230639,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strteq sl, [r1], #-2988 @ 0xfffff454 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -230669,15 +230669,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strteq sl, [r1], #-2868 @ 0xfffff4cc │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -230699,15 +230699,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strteq sl, [r1], #-2748 @ 0xfffff544 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -230729,15 +230729,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strteq sl, [r1], #-2628 @ 0xfffff5bc │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -230759,15 +230759,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ ed9c8 <__cxa_atexit@plt+0xe15e4> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -230908,15 +230908,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble edc40 <__cxa_atexit@plt+0xe185c> │ │ │ │ ldr r3, [pc, #256] @ edcdc <__cxa_atexit@plt+0xe18f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #244] @ edce0 <__cxa_atexit@plt+0xe18fc> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #232] @ edce4 <__cxa_atexit@plt+0xe1900> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -230931,50 +230931,50 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs edc70 <__cxa_atexit@plt+0xe188c> │ │ │ │ ldr r3, [pc, #132] @ edcd8 <__cxa_atexit@plt+0xe18f4> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs edca0 <__cxa_atexit@plt+0xe18bc> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ edcd4 <__cxa_atexit@plt+0xe18f0> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ edcd0 <__cxa_atexit@plt+0xe18ec> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #60] @ edcec <__cxa_atexit@plt+0xe1908> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ edccc <__cxa_atexit@plt+0xe18e8> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strbteq pc, [r7], #-176 @ 0xffffff50 @ │ │ │ │ @@ -230992,15 +230992,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strteq sl, [r1], #-1576 @ 0xfffff9d8 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -231022,15 +231022,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strteq sl, [r1], #-1456 @ 0xfffffa50 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -231052,15 +231052,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strteq sl, [r1], #-1336 @ 0xfffffac8 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -231082,15 +231082,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strteq sl, [r1], #-1216 @ 0xfffffb40 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -231112,15 +231112,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ edf4c <__cxa_atexit@plt+0xe1b68> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -231261,15 +231261,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble ee1c4 <__cxa_atexit@plt+0xe1de0> │ │ │ │ ldr r3, [pc, #256] @ ee260 <__cxa_atexit@plt+0xe1e7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #244] @ ee264 <__cxa_atexit@plt+0xe1e80> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #232] @ ee268 <__cxa_atexit@plt+0xe1e84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -231284,50 +231284,50 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs ee1f4 <__cxa_atexit@plt+0xe1e10> │ │ │ │ ldr r3, [pc, #132] @ ee25c <__cxa_atexit@plt+0xe1e78> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs ee224 <__cxa_atexit@plt+0xe1e40> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ ee258 <__cxa_atexit@plt+0xe1e74> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ ee254 <__cxa_atexit@plt+0xe1e70> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #60] @ ee270 <__cxa_atexit@plt+0xe1e8c> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ ee250 <__cxa_atexit@plt+0xe1e6c> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strbteq lr, [r7], #-2860 @ 0xfffff4d4 │ │ │ │ @@ -231345,15 +231345,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strteq sl, [r1], #-164 @ 0xffffff5c │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -231375,15 +231375,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strteq sl, [r1], #-44 @ 0xffffffd4 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -231405,15 +231405,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strteq r9, [r1], #-4020 @ 0xfffff04c │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -231435,15 +231435,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strteq r9, [r1], #-3900 @ 0xfffff0c4 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -231465,15 +231465,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ ee4d0 <__cxa_atexit@plt+0xe20ec> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -231614,15 +231614,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble ee748 <__cxa_atexit@plt+0xe2364> │ │ │ │ ldr r3, [pc, #256] @ ee7e4 <__cxa_atexit@plt+0xe2400> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #244] @ ee7e8 <__cxa_atexit@plt+0xe2404> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #232] @ ee7ec <__cxa_atexit@plt+0xe2408> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -231637,50 +231637,50 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs ee778 <__cxa_atexit@plt+0xe2394> │ │ │ │ ldr r3, [pc, #132] @ ee7e0 <__cxa_atexit@plt+0xe23fc> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs ee7a8 <__cxa_atexit@plt+0xe23c4> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ ee7dc <__cxa_atexit@plt+0xe23f8> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ ee7d8 <__cxa_atexit@plt+0xe23f4> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #60] @ ee7f4 <__cxa_atexit@plt+0xe2410> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ ee7d4 <__cxa_atexit@plt+0xe23f0> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strbteq lr, [r7], #-1448 @ 0xfffffa58 │ │ │ │ @@ -231698,15 +231698,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strteq r9, [r1], #-2848 @ 0xfffff4e0 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -231728,15 +231728,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strteq r9, [r1], #-2728 @ 0xfffff558 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -231758,15 +231758,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strteq r9, [r1], #-2608 @ 0xfffff5d0 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -231788,15 +231788,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strteq r9, [r1], #-2488 @ 0xfffff648 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -231818,15 +231818,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ eea54 <__cxa_atexit@plt+0xe2670> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -231967,15 +231967,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble eeccc <__cxa_atexit@plt+0xe28e8> │ │ │ │ ldr r3, [pc, #256] @ eed68 <__cxa_atexit@plt+0xe2984> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #244] @ eed6c <__cxa_atexit@plt+0xe2988> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #232] @ eed70 <__cxa_atexit@plt+0xe298c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -231990,50 +231990,50 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs eecfc <__cxa_atexit@plt+0xe2918> │ │ │ │ ldr r3, [pc, #132] @ eed64 <__cxa_atexit@plt+0xe2980> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs eed2c <__cxa_atexit@plt+0xe2948> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ eed60 <__cxa_atexit@plt+0xe297c> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ eed5c <__cxa_atexit@plt+0xe2978> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #60] @ eed78 <__cxa_atexit@plt+0xe2994> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ eed58 <__cxa_atexit@plt+0xe2974> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strbteq lr, [r7], #-36 @ 0xffffffdc │ │ │ │ @@ -232051,15 +232051,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strteq r9, [r1], #-1436 @ 0xfffffa64 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -232081,15 +232081,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strteq r9, [r1], #-1316 @ 0xfffffadc │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -232111,15 +232111,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strteq r9, [r1], #-1196 @ 0xfffffb54 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -232141,15 +232141,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strteq r9, [r1], #-1076 @ 0xfffffbcc │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -232171,15 +232171,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ eefd8 <__cxa_atexit@plt+0xe2bf4> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -232320,15 +232320,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble ef250 <__cxa_atexit@plt+0xe2e6c> │ │ │ │ ldr r3, [pc, #256] @ ef2ec <__cxa_atexit@plt+0xe2f08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #244] @ ef2f0 <__cxa_atexit@plt+0xe2f0c> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #232] @ ef2f4 <__cxa_atexit@plt+0xe2f10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -232343,50 +232343,50 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs ef280 <__cxa_atexit@plt+0xe2e9c> │ │ │ │ ldr r3, [pc, #132] @ ef2e8 <__cxa_atexit@plt+0xe2f04> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs ef2b0 <__cxa_atexit@plt+0xe2ecc> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ ef2e4 <__cxa_atexit@plt+0xe2f00> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ ef2e0 <__cxa_atexit@plt+0xe2efc> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #60] @ ef2fc <__cxa_atexit@plt+0xe2f18> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ ef2dc <__cxa_atexit@plt+0xe2ef8> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strbteq sp, [r7], #-2720 @ 0xfffff560 │ │ │ │ @@ -232404,15 +232404,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strteq r9, [r1], #-24 @ 0xffffffe8 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -232434,15 +232434,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strteq r8, [r1], #-4000 @ 0xfffff060 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -232464,15 +232464,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strteq r8, [r1], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -232494,15 +232494,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strteq r8, [r1], #-3760 @ 0xfffff150 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -232524,15 +232524,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ ef55c <__cxa_atexit@plt+0xe3178> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -232673,15 +232673,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble ef7d4 <__cxa_atexit@plt+0xe33f0> │ │ │ │ ldr r3, [pc, #256] @ ef870 <__cxa_atexit@plt+0xe348c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #244] @ ef874 <__cxa_atexit@plt+0xe3490> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #232] @ ef878 <__cxa_atexit@plt+0xe3494> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -232696,50 +232696,50 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs ef804 <__cxa_atexit@plt+0xe3420> │ │ │ │ ldr r3, [pc, #132] @ ef86c <__cxa_atexit@plt+0xe3488> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs ef834 <__cxa_atexit@plt+0xe3450> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ ef868 <__cxa_atexit@plt+0xe3484> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ ef864 <__cxa_atexit@plt+0xe3480> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #60] @ ef880 <__cxa_atexit@plt+0xe349c> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ ef860 <__cxa_atexit@plt+0xe347c> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strbteq sp, [r7], #-1308 @ 0xfffffae4 │ │ │ │ @@ -232757,15 +232757,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strteq r8, [r1], #-2708 @ 0xfffff56c │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -232787,15 +232787,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strteq r8, [r1], #-2588 @ 0xfffff5e4 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -232817,15 +232817,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strteq r8, [r1], #-2468 @ 0xfffff65c │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -232847,15 +232847,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strteq r8, [r1], #-2348 @ 0xfffff6d4 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -232877,15 +232877,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ efae0 <__cxa_atexit@plt+0xe36fc> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -233026,15 +233026,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble efd58 <__cxa_atexit@plt+0xe3974> │ │ │ │ ldr r3, [pc, #256] @ efdf4 <__cxa_atexit@plt+0xe3a10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #244] @ efdf8 <__cxa_atexit@plt+0xe3a14> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #232] @ efdfc <__cxa_atexit@plt+0xe3a18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -233049,50 +233049,50 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs efd88 <__cxa_atexit@plt+0xe39a4> │ │ │ │ ldr r3, [pc, #132] @ efdf0 <__cxa_atexit@plt+0xe3a0c> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs efdb8 <__cxa_atexit@plt+0xe39d4> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ efdec <__cxa_atexit@plt+0xe3a08> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ efde8 <__cxa_atexit@plt+0xe3a04> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #60] @ efe04 <__cxa_atexit@plt+0xe3a20> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ efde4 <__cxa_atexit@plt+0xe3a00> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strbteq ip, [r7], #-3992 @ 0xfffff068 │ │ │ │ @@ -233110,15 +233110,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strteq r8, [r1], #-1296 @ 0xfffffaf0 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -233140,15 +233140,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strteq r8, [r1], #-1176 @ 0xfffffb68 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -233170,15 +233170,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strteq r8, [r1], #-1056 @ 0xfffffbe0 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -233200,15 +233200,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strteq r8, [r1], #-936 @ 0xfffffc58 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -233230,15 +233230,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ f0064 <__cxa_atexit@plt+0xe3c80> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -233379,15 +233379,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble f02dc <__cxa_atexit@plt+0xe3ef8> │ │ │ │ ldr r3, [pc, #256] @ f0378 <__cxa_atexit@plt+0xe3f94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #244] @ f037c <__cxa_atexit@plt+0xe3f98> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #232] @ f0380 <__cxa_atexit@plt+0xe3f9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -233402,50 +233402,50 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs f030c <__cxa_atexit@plt+0xe3f28> │ │ │ │ ldr r3, [pc, #132] @ f0374 <__cxa_atexit@plt+0xe3f90> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs f033c <__cxa_atexit@plt+0xe3f58> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ f0370 <__cxa_atexit@plt+0xe3f8c> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ f036c <__cxa_atexit@plt+0xe3f88> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #60] @ f0388 <__cxa_atexit@plt+0xe3fa4> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ f0368 <__cxa_atexit@plt+0xe3f84> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strbteq ip, [r7], #-2580 @ 0xfffff5ec │ │ │ │ @@ -233463,15 +233463,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strteq r7, [r1], #-3980 @ 0xfffff074 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -233493,15 +233493,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strteq r7, [r1], #-3860 @ 0xfffff0ec │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -233523,15 +233523,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strteq r7, [r1], #-3740 @ 0xfffff164 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -233553,15 +233553,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strteq r7, [r1], #-3620 @ 0xfffff1dc │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -233583,15 +233583,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ f05e8 <__cxa_atexit@plt+0xe4204> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -233732,15 +233732,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble f0860 <__cxa_atexit@plt+0xe447c> │ │ │ │ ldr r3, [pc, #256] @ f08fc <__cxa_atexit@plt+0xe4518> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #244] @ f0900 <__cxa_atexit@plt+0xe451c> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #232] @ f0904 <__cxa_atexit@plt+0xe4520> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -233755,50 +233755,50 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs f0890 <__cxa_atexit@plt+0xe44ac> │ │ │ │ ldr r3, [pc, #132] @ f08f8 <__cxa_atexit@plt+0xe4514> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs f08c0 <__cxa_atexit@plt+0xe44dc> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ f08f4 <__cxa_atexit@plt+0xe4510> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ f08f0 <__cxa_atexit@plt+0xe450c> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #60] @ f090c <__cxa_atexit@plt+0xe4528> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ f08ec <__cxa_atexit@plt+0xe4508> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strbteq ip, [r7], #-1168 @ 0xfffffb70 │ │ │ │ @@ -233816,15 +233816,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strteq r7, [r1], #-2568 @ 0xfffff5f8 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -233846,15 +233846,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strteq r7, [r1], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -233876,15 +233876,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strteq r7, [r1], #-2328 @ 0xfffff6e8 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -233906,15 +233906,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strteq r7, [r1], #-2208 @ 0xfffff760 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -233936,15 +233936,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ f0b6c <__cxa_atexit@plt+0xe4788> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -234085,15 +234085,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble f0de4 <__cxa_atexit@plt+0xe4a00> │ │ │ │ ldr r3, [pc, #256] @ f0e80 <__cxa_atexit@plt+0xe4a9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #244] @ f0e84 <__cxa_atexit@plt+0xe4aa0> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #232] @ f0e88 <__cxa_atexit@plt+0xe4aa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -234108,50 +234108,50 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs f0e14 <__cxa_atexit@plt+0xe4a30> │ │ │ │ ldr r3, [pc, #132] @ f0e7c <__cxa_atexit@plt+0xe4a98> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs f0e44 <__cxa_atexit@plt+0xe4a60> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ f0e78 <__cxa_atexit@plt+0xe4a94> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ f0e74 <__cxa_atexit@plt+0xe4a90> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #60] @ f0e90 <__cxa_atexit@plt+0xe4aac> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ f0e70 <__cxa_atexit@plt+0xe4a8c> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strbteq fp, [r7], #-3852 @ 0xfffff0f4 │ │ │ │ @@ -234169,15 +234169,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strteq r7, [r1], #-1156 @ 0xfffffb7c │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -234199,15 +234199,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strteq r7, [r1], #-1036 @ 0xfffffbf4 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -234229,15 +234229,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strteq r7, [r1], #-916 @ 0xfffffc6c │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -234259,15 +234259,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strteq r7, [r1], #-796 @ 0xfffffce4 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -234289,15 +234289,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ f10f0 <__cxa_atexit@plt+0xe4d0c> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -234438,15 +234438,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble f1368 <__cxa_atexit@plt+0xe4f84> │ │ │ │ ldr r3, [pc, #256] @ f1404 <__cxa_atexit@plt+0xe5020> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #244] @ f1408 <__cxa_atexit@plt+0xe5024> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #232] @ f140c <__cxa_atexit@plt+0xe5028> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -234461,50 +234461,50 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs f1398 <__cxa_atexit@plt+0xe4fb4> │ │ │ │ ldr r3, [pc, #132] @ f1400 <__cxa_atexit@plt+0xe501c> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs f13c8 <__cxa_atexit@plt+0xe4fe4> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ f13fc <__cxa_atexit@plt+0xe5018> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ f13f8 <__cxa_atexit@plt+0xe5014> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #60] @ f1414 <__cxa_atexit@plt+0xe5030> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ f13f4 <__cxa_atexit@plt+0xe5010> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strbteq fp, [r7], #-2440 @ 0xfffff678 │ │ │ │ @@ -234522,15 +234522,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strteq r6, [r1], #-3840 @ 0xfffff100 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -234552,15 +234552,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strteq r6, [r1], #-3720 @ 0xfffff178 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -234582,15 +234582,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strteq r6, [r1], #-3600 @ 0xfffff1f0 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -234612,15 +234612,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strteq r6, [r1], #-3480 @ 0xfffff268 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -234642,15 +234642,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ f1674 <__cxa_atexit@plt+0xe5290> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -234791,15 +234791,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble f18ec <__cxa_atexit@plt+0xe5508> │ │ │ │ ldr r3, [pc, #256] @ f1988 <__cxa_atexit@plt+0xe55a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #244] @ f198c <__cxa_atexit@plt+0xe55a8> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #232] @ f1990 <__cxa_atexit@plt+0xe55ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -234814,50 +234814,50 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs f191c <__cxa_atexit@plt+0xe5538> │ │ │ │ ldr r3, [pc, #132] @ f1984 <__cxa_atexit@plt+0xe55a0> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs f194c <__cxa_atexit@plt+0xe5568> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ f1980 <__cxa_atexit@plt+0xe559c> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ f197c <__cxa_atexit@plt+0xe5598> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #60] @ f1998 <__cxa_atexit@plt+0xe55b4> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ f1978 <__cxa_atexit@plt+0xe5594> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strbteq fp, [r7], #-1028 @ 0xfffffbfc │ │ │ │ @@ -234875,15 +234875,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strteq r6, [r1], #-2428 @ 0xfffff684 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -234905,15 +234905,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strteq r6, [r1], #-2308 @ 0xfffff6fc │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -234935,15 +234935,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strteq r6, [r1], #-2188 @ 0xfffff774 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -234965,15 +234965,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strteq r6, [r1], #-2068 @ 0xfffff7ec │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -234995,15 +234995,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ f1bf8 <__cxa_atexit@plt+0xe5814> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -235048,15 +235048,15 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str fp, [sp, #4] │ │ │ │ sub fp, r3, r8 │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ - bl 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ + bl 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ cmp r0, #0 │ │ │ │ bmi f1d0c <__cxa_atexit@plt+0xe5928> │ │ │ │ add r3, r6, #4 │ │ │ │ ldr r2, [pc, #208] @ f1d78 <__cxa_atexit@plt+0xe5994> │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #204] @ f1d7c <__cxa_atexit@plt+0xe5998> │ │ │ │ add lr, r6, #20 │ │ │ │ @@ -235945,15 +235945,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add lr, r5, #24 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r7, [pc, #52] @ f2ad4 <__cxa_atexit@plt+0xe66f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ @@ -235988,15 +235988,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add lr, r5, #24 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strteq r5, [r1], #-2524 @ 0xfffff624 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ @@ -236009,15 +236009,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add lr, r5, #12 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq r5, [r1], #-2456 @ 0xfffff668 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ @@ -236321,15 +236321,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ f30a4 <__cxa_atexit@plt+0xe6cc0> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ f309c <__cxa_atexit@plt+0xe6cb8> │ │ │ │ ldr r9, [pc, #28] @ f30a0 <__cxa_atexit@plt+0xe6cbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @@ -236391,15 +236391,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ f31bc <__cxa_atexit@plt+0xe6dd8> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ f31b4 <__cxa_atexit@plt+0xe6dd0> │ │ │ │ ldr r9, [pc, #28] @ f31b8 <__cxa_atexit@plt+0xe6dd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @@ -236461,15 +236461,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ f32d4 <__cxa_atexit@plt+0xe6ef0> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ f32cc <__cxa_atexit@plt+0xe6ee8> │ │ │ │ ldr r9, [pc, #28] @ f32d0 <__cxa_atexit@plt+0xe6eec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @@ -236507,15 +236507,15 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ f3368 <__cxa_atexit@plt+0xe6f84> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffefe4 │ │ │ │ strbteq r9, [r7], #-1788 @ 0xfffff904 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ strteq r5, [r1], #-456 @ 0xfffffe38 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ @@ -237047,15 +237047,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r7, [pc, #52] @ f3c0c <__cxa_atexit@plt+0xe7828> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ @@ -237092,15 +237092,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strteq r4, [r1], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @@ -237115,15 +237115,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #32] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq r4, [r1], #-2128 @ 0xfffff7b0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ @@ -238155,15 +238155,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ sub r1, r5, #44 @ 0x2c │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r7, [pc, #60] @ f4d64 <__cxa_atexit@plt+0xe8980> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ @@ -238198,15 +238198,15 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ add sl, r5, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strteq r3, [r1], #-1876 @ 0xfffff8ac │ │ │ │ andeq r0, r0, r8, lsl #19 │ │ │ │ @@ -238217,15 +238217,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add sl, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r3, [r1], #-1816 @ 0xfffff8e8 │ │ │ │ andeq r0, r0, r8, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #96] @ f4e94 <__cxa_atexit@plt+0xe8ab0> │ │ │ │ str r8, [r5, #16] │ │ │ │ @@ -239525,15 +239525,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add lr, r5, #24 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r7, [pc, #52] @ f62c4 <__cxa_atexit@plt+0xe9ee0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ @@ -239568,15 +239568,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add lr, r5, #24 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strteq r2, [r1], #-420 @ 0xfffffe5c │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ @@ -239589,15 +239589,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add lr, r5, #12 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq r2, [r1], #-352 @ 0xfffffea0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ @@ -239901,15 +239901,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ f6894 <__cxa_atexit@plt+0xea4b0> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ f688c <__cxa_atexit@plt+0xea4a8> │ │ │ │ ldr r9, [pc, #28] @ f6890 <__cxa_atexit@plt+0xea4ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @@ -239971,15 +239971,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ f69ac <__cxa_atexit@plt+0xea5c8> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ f69a4 <__cxa_atexit@plt+0xea5c0> │ │ │ │ ldr r9, [pc, #28] @ f69a8 <__cxa_atexit@plt+0xea5c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @@ -240041,15 +240041,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ f6ac4 <__cxa_atexit@plt+0xea6e0> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ f6abc <__cxa_atexit@plt+0xea6d8> │ │ │ │ ldr r9, [pc, #28] @ f6ac0 <__cxa_atexit@plt+0xea6dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @@ -240087,15 +240087,15 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ f6b58 <__cxa_atexit@plt+0xea774> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffefe4 │ │ │ │ strbteq r5, [r7], #-3852 @ 0xfffff0f4 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ strteq r1, [r1], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ @@ -240756,15 +240756,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ sub r1, r5, #44 @ 0x2c │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r7, [pc, #60] @ f7608 <__cxa_atexit@plt+0xeb224> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ @@ -240799,15 +240799,15 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ add sl, r5, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strteq r0, [r1], #-3688 @ 0xfffff198 │ │ │ │ andeq r0, r0, r8, lsl #19 │ │ │ │ @@ -240818,15 +240818,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add sl, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r0, [r1], #-3628 @ 0xfffff1d4 │ │ │ │ andeq r0, r0, r8, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #96] @ f7738 <__cxa_atexit@plt+0xeb354> │ │ │ │ str r8, [r5, #16] │ │ │ │ @@ -241704,15 +241704,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r7, [pc, #52] @ f84d0 <__cxa_atexit@plt+0xec0ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ @@ -241749,15 +241749,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strteq pc, [r0], #-3984 @ 0xfffff070 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @@ -241772,15 +241772,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #32] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq pc, [r0], #-3908 @ 0xfffff0bc │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ @@ -243030,15 +243030,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add lr, r5, #24 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r7, [pc, #52] @ f9988 <__cxa_atexit@plt+0xed5a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ @@ -243073,15 +243073,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add lr, r5, #24 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strteq lr, [r0], #-2728 @ 0xfffff558 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ @@ -243094,15 +243094,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add lr, r5, #12 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq lr, [r0], #-2660 @ 0xfffff59c │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ @@ -243406,15 +243406,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ f9f58 <__cxa_atexit@plt+0xedb74> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ f9f50 <__cxa_atexit@plt+0xedb6c> │ │ │ │ ldr r9, [pc, #28] @ f9f54 <__cxa_atexit@plt+0xedb70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @@ -243476,15 +243476,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ fa070 <__cxa_atexit@plt+0xedc8c> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ fa068 <__cxa_atexit@plt+0xedc84> │ │ │ │ ldr r9, [pc, #28] @ fa06c <__cxa_atexit@plt+0xedc88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @@ -243546,15 +243546,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ fa188 <__cxa_atexit@plt+0xedda4> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ fa180 <__cxa_atexit@plt+0xedd9c> │ │ │ │ ldr r9, [pc, #28] @ fa184 <__cxa_atexit@plt+0xedda0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @@ -243592,15 +243592,15 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ fa21c <__cxa_atexit@plt+0xede38> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffefe4 │ │ │ │ strbteq r2, [r7], #-2120 @ 0xfffff7b8 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ strteq lr, [r0], #-660 @ 0xfffffd6c │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ @@ -244261,15 +244261,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ sub r1, r5, #44 @ 0x2c │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r7, [pc, #60] @ faccc <__cxa_atexit@plt+0xee8e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ @@ -244304,15 +244304,15 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ add sl, r5, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strteq sp, [r0], #-1900 @ 0xfffff894 │ │ │ │ andeq r0, r0, r8, lsl #19 │ │ │ │ @@ -244323,15 +244323,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add sl, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq sp, [r0], #-1840 @ 0xfffff8d0 │ │ │ │ andeq r0, r0, r8, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #96] @ fadfc <__cxa_atexit@plt+0xeea18> │ │ │ │ str r8, [r5, #16] │ │ │ │ @@ -245209,15 +245209,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r7, [pc, #52] @ fbb94 <__cxa_atexit@plt+0xef7b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ @@ -245254,15 +245254,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strteq ip, [r0], #-2196 @ 0xfffff76c │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @@ -245277,15 +245277,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #32] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq ip, [r0], #-2120 @ 0xfffff7b8 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ @@ -246629,15 +246629,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add lr, r5, #24 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r7, [pc, #52] @ fd1c4 <__cxa_atexit@plt+0xf0de0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ @@ -246672,15 +246672,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add lr, r5, #24 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strteq fp, [r0], #-564 @ 0xfffffdcc │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ @@ -246693,15 +246693,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add lr, r5, #12 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq fp, [r0], #-496 @ 0xfffffe10 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ @@ -247005,15 +247005,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ fd794 <__cxa_atexit@plt+0xf13b0> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ fd78c <__cxa_atexit@plt+0xf13a8> │ │ │ │ ldr r9, [pc, #28] @ fd790 <__cxa_atexit@plt+0xf13ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @@ -247075,15 +247075,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ fd8ac <__cxa_atexit@plt+0xf14c8> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ fd8a4 <__cxa_atexit@plt+0xf14c0> │ │ │ │ ldr r9, [pc, #28] @ fd8a8 <__cxa_atexit@plt+0xf14c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @@ -247145,15 +247145,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ fd9c4 <__cxa_atexit@plt+0xf15e0> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ fd9bc <__cxa_atexit@plt+0xf15d8> │ │ │ │ ldr r9, [pc, #28] @ fd9c0 <__cxa_atexit@plt+0xf15dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @@ -247191,15 +247191,15 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ fda58 <__cxa_atexit@plt+0xf1674> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffefe4 │ │ │ │ strbteq pc, [r6], #-12 @ │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ strteq sl, [r0], #-2592 @ 0xfffff5e0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ @@ -247860,15 +247860,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ sub r1, r5, #44 @ 0x2c │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r7, [pc, #60] @ fe508 <__cxa_atexit@plt+0xf2124> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ @@ -247903,15 +247903,15 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ add sl, r5, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strteq r9, [r0], #-3832 @ 0xfffff108 │ │ │ │ andeq r0, r0, r8, lsl #19 │ │ │ │ @@ -247922,15 +247922,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add sl, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r9, [r0], #-3772 @ 0xfffff144 │ │ │ │ andeq r0, r0, r8, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #96] @ fe638 <__cxa_atexit@plt+0xf2254> │ │ │ │ str r8, [r5, #16] │ │ │ │ @@ -248808,15 +248808,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r7, [pc, #52] @ ff3d0 <__cxa_atexit@plt+0xf2fec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ @@ -248853,15 +248853,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strteq r9, [r0], #-32 @ 0xffffffe0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @@ -248876,15 +248876,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #32] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq r8, [r0], #-4052 @ 0xfffff02c │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ @@ -250217,15 +250217,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add lr, r5, #24 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r7, [pc, #52] @ 1009d4 <__cxa_atexit@plt+0xf45f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ @@ -250260,15 +250260,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add lr, r5, #24 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strteq r7, [r0], #-2540 @ 0xfffff614 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ @@ -250281,15 +250281,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add lr, r5, #12 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq r7, [r0], #-2472 @ 0xfffff658 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ @@ -250593,15 +250593,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ 100fa4 <__cxa_atexit@plt+0xf4bc0> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ 100f9c <__cxa_atexit@plt+0xf4bb8> │ │ │ │ ldr r9, [pc, #28] @ 100fa0 <__cxa_atexit@plt+0xf4bbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @@ -250663,15 +250663,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ 1010bc <__cxa_atexit@plt+0xf4cd8> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ 1010b4 <__cxa_atexit@plt+0xf4cd0> │ │ │ │ ldr r9, [pc, #28] @ 1010b8 <__cxa_atexit@plt+0xf4cd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @@ -250733,15 +250733,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ 1011d4 <__cxa_atexit@plt+0xf4df0> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ 1011cc <__cxa_atexit@plt+0xf4de8> │ │ │ │ ldr r9, [pc, #28] @ 1011d0 <__cxa_atexit@plt+0xf4dec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @@ -250779,15 +250779,15 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 101268 <__cxa_atexit@plt+0xf4e84> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffefe4 │ │ │ │ strbteq fp, [r6], #-2044 @ 0xfffff804 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ strteq r7, [r0], #-472 @ 0xfffffe28 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ @@ -251448,15 +251448,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ sub r1, r5, #44 @ 0x2c │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r7, [pc, #60] @ 101d18 <__cxa_atexit@plt+0xf5934> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ @@ -251491,15 +251491,15 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ add sl, r5, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strteq r6, [r0], #-1712 @ 0xfffff950 │ │ │ │ andeq r0, r0, r8, lsl #19 │ │ │ │ @@ -251510,15 +251510,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add sl, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r6, [r0], #-1652 @ 0xfffff98c │ │ │ │ andeq r0, r0, r8, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #96] @ 101e48 <__cxa_atexit@plt+0xf5a64> │ │ │ │ str r8, [r5, #16] │ │ │ │ @@ -252396,15 +252396,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r7, [pc, #52] @ 102be0 <__cxa_atexit@plt+0xf67fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ @@ -252441,15 +252441,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strteq r5, [r0], #-2008 @ 0xfffff828 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @@ -252464,15 +252464,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #32] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq r5, [r0], #-1932 @ 0xfffff874 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ @@ -253805,15 +253805,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add lr, r5, #24 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r7, [pc, #52] @ 1041e4 <__cxa_atexit@plt+0xf7e00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ @@ -253848,15 +253848,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add lr, r5, #24 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strteq r4, [r0], #-420 @ 0xfffffe5c │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ @@ -253869,15 +253869,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add lr, r5, #12 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq r4, [r0], #-352 @ 0xfffffea0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ @@ -254181,15 +254181,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ 1047b4 <__cxa_atexit@plt+0xf83d0> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ 1047ac <__cxa_atexit@plt+0xf83c8> │ │ │ │ ldr r9, [pc, #28] @ 1047b0 <__cxa_atexit@plt+0xf83cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @@ -254251,15 +254251,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ 1048cc <__cxa_atexit@plt+0xf84e8> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ 1048c4 <__cxa_atexit@plt+0xf84e0> │ │ │ │ ldr r9, [pc, #28] @ 1048c8 <__cxa_atexit@plt+0xf84e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @@ -254321,15 +254321,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ 1049e4 <__cxa_atexit@plt+0xf8600> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ 1049dc <__cxa_atexit@plt+0xf85f8> │ │ │ │ ldr r9, [pc, #28] @ 1049e0 <__cxa_atexit@plt+0xf85fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @@ -254367,15 +254367,15 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 104a78 <__cxa_atexit@plt+0xf8694> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffefe4 │ │ │ │ strbteq r7, [r6], #-4076 @ 0xfffff014 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ strteq r3, [r0], #-2448 @ 0xfffff670 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ @@ -255036,15 +255036,15 @@ │ │ │ │ ldr r0, [r7, #7] │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ sub r1, r5, #44 @ 0x2c │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r7, [pc, #60] @ 105528 <__cxa_atexit@plt+0xf9144> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ @@ -255079,15 +255079,15 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ add sl, r5, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strteq r2, [r0], #-3688 @ 0xfffff198 │ │ │ │ andeq r0, r0, r8, lsl #19 │ │ │ │ @@ -255098,15 +255098,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add sl, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strteq r2, [r0], #-3628 @ 0xfffff1d4 │ │ │ │ andeq r0, r0, r8, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #96] @ 105658 <__cxa_atexit@plt+0xf9274> │ │ │ │ str r8, [r5, #16] │ │ │ │ @@ -255984,15 +255984,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r7, [pc, #52] @ 1063f0 <__cxa_atexit@plt+0xfa00c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ @@ -256029,15 +256029,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strteq r1, [r0], #-3984 @ 0xfffff070 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @@ -256052,15 +256052,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #32] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq r1, [r0], #-3908 @ 0xfffff0bc │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ @@ -256672,15 +256672,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 106e74 <__cxa_atexit@plt+0xfaa90> │ │ │ │ ldr r9, [pc, #20] @ 106e78 <__cxa_atexit@plt+0xfaa94> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa7b0 <__cxa_atexit@plt+0x3ee3cc> │ │ │ │ + b 3fa7d8 <__cxa_atexit@plt+0x3ee3f4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ strteq r1, [r0], #-1248 @ 0xfffffb20 │ │ │ │ strteq r1, [r0], #-1844 @ 0xfffff8cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -256708,15 +256708,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 106f20 <__cxa_atexit@plt+0xfab3c> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strteq r1, [r0], #-1104 @ 0xfffffbb0 │ │ │ │ strteq r1, [r0], #-1084 @ 0xfffffbc4 │ │ │ │ @@ -256761,15 +256761,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r3, [r5, #24] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strteq r1, [r0], #-1460 @ 0xfffffa4c │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ @@ -256784,15 +256784,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strteq r1, [r0], #-1384 @ 0xfffffa98 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -256872,15 +256872,15 @@ │ │ │ │ add r0, r6, #16 │ │ │ │ str r8, [r6, #32] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ stm r0, {r1, r2, r9, lr} │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ ldr r7, [pc, #112] @ 10720c <__cxa_atexit@plt+0xfae28> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1071f4 <__cxa_atexit@plt+0xfae10> │ │ │ │ @@ -256940,15 +256940,15 @@ │ │ │ │ add r0, r6, #16 │ │ │ │ str r8, [r6, #32] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ stm r0, {r1, r2, r9, lr} │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ ldr r7, [pc, #112] @ 10731c <__cxa_atexit@plt+0xfaf38> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 107304 <__cxa_atexit@plt+0xfaf20> │ │ │ │ @@ -257008,15 +257008,15 @@ │ │ │ │ add r0, r6, #16 │ │ │ │ str r8, [r6, #32] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ stm r0, {r1, r2, r9, lr} │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ ldr r7, [pc, #112] @ 10742c <__cxa_atexit@plt+0xfb048> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 107414 <__cxa_atexit@plt+0xfb030> │ │ │ │ @@ -257075,15 +257075,15 @@ │ │ │ │ add r1, r6, #16 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ str r2, [r6, #12] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ ldr r7, [pc, #124] @ 107544 <__cxa_atexit@plt+0xfb160> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10752c <__cxa_atexit@plt+0xfb148> │ │ │ │ @@ -257102,15 +257102,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ 107558 <__cxa_atexit@plt+0xfb174> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ 107550 <__cxa_atexit@plt+0xfb16c> │ │ │ │ ldr r9, [pc, #28] @ 107554 <__cxa_atexit@plt+0xfb170> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @@ -257146,15 +257146,15 @@ │ │ │ │ add r1, r6, #16 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ str r2, [r6, #12] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ ldr r7, [pc, #124] @ 107660 <__cxa_atexit@plt+0xfb27c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 107648 <__cxa_atexit@plt+0xfb264> │ │ │ │ @@ -257173,15 +257173,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ 107674 <__cxa_atexit@plt+0xfb290> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ 10766c <__cxa_atexit@plt+0xfb288> │ │ │ │ ldr r9, [pc, #28] @ 107670 <__cxa_atexit@plt+0xfb28c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @@ -257217,15 +257217,15 @@ │ │ │ │ add r1, r6, #16 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ str r2, [r6, #12] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ ldr r7, [pc, #128] @ 107780 <__cxa_atexit@plt+0xfb39c> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8]! │ │ │ │ sub r7, r3, #36 @ 0x24 │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ cmp fp, r7 │ │ │ │ @@ -257244,15 +257244,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #68] @ 107794 <__cxa_atexit@plt+0xfb3b0> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #32] @ 10778c <__cxa_atexit@plt+0xfb3a8> │ │ │ │ ldr r9, [pc, #32] @ 107790 <__cxa_atexit@plt+0xfb3ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -257286,21 +257286,21 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ sub r8, r6, #6 │ │ │ │ str r2, [r3, #12] │ │ │ │ str r9, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ ldr r3, [pc, #24] @ 10782c <__cxa_atexit@plt+0xfb448> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffedd98 │ │ │ │ strbteq r5, [r6], #-568 @ 0xfffffdc8 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ strteq r0, [r0], #-3316 @ 0xfffff30c │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ @@ -257326,15 +257326,15 @@ │ │ │ │ stm r0, {r8, r9, lr} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #6 │ │ │ │ add lr, r3, #24 │ │ │ │ str sl, [r3, #8] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ add r6, r3, #64 @ 0x40 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 107978 <__cxa_atexit@plt+0xfb594> │ │ │ │ ldr r7, [pc, #208] @ 107990 <__cxa_atexit@plt+0xfb5ac> │ │ │ │ sub ip, r6, #58 @ 0x3a │ │ │ │ mov r0, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -257415,15 +257415,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ strteq r0, [r0], #-3004 @ 0xfffff444 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 107ab0 <__cxa_atexit@plt+0xfb6cc> │ │ │ │ @@ -257528,15 +257528,15 @@ │ │ │ │ mov r8, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #32] @ 107be8 <__cxa_atexit@plt+0xfb804> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa450 <__cxa_atexit@plt+0x3ee06c> │ │ │ │ + b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strbteq r4, [r6], #-3668 @ 0xfffff1ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -257555,15 +257555,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 107c44 <__cxa_atexit@plt+0xfb860> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r4, [r6], #-3900 @ 0xfffff0c4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -257580,15 +257580,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 107ca8 <__cxa_atexit@plt+0xfb8c4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r4, [r6], #-3800 @ 0xfffff128 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 107d04 <__cxa_atexit@plt+0xfb920> │ │ │ │ @@ -257602,21 +257602,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 107d14 <__cxa_atexit@plt+0xfb930> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r6, #16896 @ 0x4200 │ │ │ │ + mvneq r6, #536870920 @ 0x20000008 │ │ │ │ strbteq r4, [r6], #-3372 @ 0xfffff2d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -257630,15 +257630,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 107d70 <__cxa_atexit@plt+0xfb98c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r4, [r6], #-3600 @ 0xfffff1f0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -257655,15 +257655,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 107dd4 <__cxa_atexit@plt+0xfb9f0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r4, [r6], #-3500 @ 0xfffff254 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ strteq r0, [r0], #-2088 @ 0xfffff7d8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -257705,15 +257705,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ str r8, [r5] │ │ │ │ beq 107ea8 <__cxa_atexit@plt+0xfbac4> │ │ │ │ ldr r3, [pc, #64] @ 107ecc <__cxa_atexit@plt+0xfbae8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa7b8 <__cxa_atexit@plt+0x3ee3d4> │ │ │ │ + b 3fa7e0 <__cxa_atexit@plt+0x3ee3fc> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -257737,28 +257737,28 @@ │ │ │ │ str r8, [r3] │ │ │ │ beq 107f18 <__cxa_atexit@plt+0xfbb34> │ │ │ │ ldr r5, [pc, #28] @ 107f24 <__cxa_atexit@plt+0xfbb40> │ │ │ │ mov r9, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa7b8 <__cxa_atexit@plt+0x3ee3d4> │ │ │ │ + b 3fa7e0 <__cxa_atexit@plt+0x3ee3fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ strteq r0, [r0], #-1736 @ 0xfffff938 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 107f4c <__cxa_atexit@plt+0xfbb68> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa7b8 <__cxa_atexit@plt+0x3ee3d4> │ │ │ │ + b 3fa7e0 <__cxa_atexit@plt+0x3ee3fc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strteq r0, [r0], #-1696 @ 0xfffff960 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 107f80 <__cxa_atexit@plt+0xfbb9c> │ │ │ │ @@ -257983,15 +257983,15 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str fp, [sp, #4] │ │ │ │ sub fp, r3, r8 │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ - bl 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ + bl 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 108368 <__cxa_atexit@plt+0xfbf84> │ │ │ │ add r3, r6, #4 │ │ │ │ ldr r2, [pc, #208] @ 1083d4 <__cxa_atexit@plt+0xfbff0> │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #204] @ 1083d8 <__cxa_atexit@plt+0xfbff4> │ │ │ │ add lr, r6, #20 │ │ │ │ @@ -258131,15 +258131,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #76] @ 10857c <__cxa_atexit@plt+0xfc198> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ ldr r7, [pc, #44] @ 108574 <__cxa_atexit@plt+0xfc190> │ │ │ │ ldr sl, [pc, #44] @ 108578 <__cxa_atexit@plt+0xfc194> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -258153,15 +258153,15 @@ │ │ │ │ ldreq pc, [pc], #-3576 @ 108580 <__cxa_atexit@plt+0xfc19c> │ │ │ │ strbteq r4, [r6], #-1316 @ 0xfffffadc │ │ │ │ strteq r0, [r0], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ strteq r0, [r0], #-148 @ 0xffffff6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 108654 <__cxa_atexit@plt+0xfc270> │ │ │ │ @@ -258287,27 +258287,27 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strbteq r4, [r6], #-2300 @ 0xfffff704 │ │ │ │ ldreq pc, [pc], #-3768 @ 1087b0 <__cxa_atexit@plt+0xfc3cc> │ │ │ │ - mvneq r6, #108, 4 @ 0xc0000006 │ │ │ │ + mvneq r5, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, #152, 4 @ 0x80000009 │ │ │ │ + mvneq r5, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq r6, #-1610612724 @ 0xa000000c │ │ │ │ + mvneq r5, #163840 @ 0x28000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -258334,32 +258334,32 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 108870 <__cxa_atexit@plt+0xfc48c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq r6, #112, 6 @ 0xc0000001 │ │ │ │ - mvneq r6, #-335544319 @ 0xec000001 │ │ │ │ + mvneq r5, #176, 18 @ 0x2c0000 │ │ │ │ + mvneq r5, #3063808 @ 0x2ec000 │ │ │ │ ldreq pc, [pc], #-3580 @ 108878 <__cxa_atexit@plt+0xfc494> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1088a8 <__cxa_atexit@plt+0xfc4c4> │ │ │ │ ldr r8, [pc, #36] @ 1088ac <__cxa_atexit@plt+0xfc4c8> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq r6, #12, 6 @ 0x30000000 │ │ │ │ - mvneq r6, #1543503872 @ 0x5c000000 │ │ │ │ + mvneq r5, #76, 18 @ 0x130000 │ │ │ │ + mvneq r5, #1425408 @ 0x15c000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 108910 <__cxa_atexit@plt+0xfc52c> │ │ │ │ ldr r3, [pc, #80] @ 108920 <__cxa_atexit@plt+0xfc53c> │ │ │ │ @@ -258381,32 +258381,32 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 10892c <__cxa_atexit@plt+0xfc548> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq r6, #180, 4 @ 0x4000000b │ │ │ │ - mvneq r6, #-268435445 @ 0xf000000b │ │ │ │ + mvneq r5, #244, 16 @ 0xf40000 │ │ │ │ + mvneq r5, #16711680 @ 0xff0000 │ │ │ │ ldreq pc, [pc], #-3396 @ 108934 <__cxa_atexit@plt+0xfc550> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 108964 <__cxa_atexit@plt+0xfc580> │ │ │ │ ldr r8, [pc, #36] @ 108968 <__cxa_atexit@plt+0xfc584> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq r6, #80, 4 │ │ │ │ - mvneq r6, #-1342177275 @ 0xb0000005 │ │ │ │ + mvneq r5, #144, 16 @ 0x900000 │ │ │ │ + mvneq r5, #10158080 @ 0x9b0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 108990 <__cxa_atexit@plt+0xfc5ac> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -258744,15 +258744,15 @@ │ │ │ │ ldr r0, [pc, #96] @ 108f1c <__cxa_atexit@plt+0xfcb38> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r6, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r0, r1, r2, r7} │ │ │ │ sub r7, r3, #6 │ │ │ │ - b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ + b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 108f10 <__cxa_atexit@plt+0xfcb2c> │ │ │ │ @@ -258966,15 +258966,15 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str fp, [sp, #4] │ │ │ │ sub fp, r3, r8 │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ - bl 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ + bl 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 1092c4 <__cxa_atexit@plt+0xfcee0> │ │ │ │ add r3, r6, #4 │ │ │ │ ldr r2, [pc, #208] @ 109330 <__cxa_atexit@plt+0xfcf4c> │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #204] @ 109334 <__cxa_atexit@plt+0xfcf50> │ │ │ │ add lr, r6, #20 │ │ │ │ @@ -259109,15 +259109,15 @@ │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ ldreq pc, [pc], #-852 @ 109474 <__cxa_atexit@plt+0xfd090> │ │ │ │ ldreq pc, [pc], #-832 @ 109478 <__cxa_atexit@plt+0xfd094> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1094e0 <__cxa_atexit@plt+0xfd0fc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -259129,21 +259129,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1094f0 <__cxa_atexit@plt+0xfd10c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r5, #106954752 @ 0x6600000 │ │ │ │ + mvneq r4, #42496 @ 0xa600 │ │ │ │ strbteq r3, [r6], #-1360 @ 0xfffffab0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259157,15 +259157,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 10954c <__cxa_atexit@plt+0xfd168> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r3, [r6], #-1588 @ 0xfffff9cc │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -259182,15 +259182,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1095b0 <__cxa_atexit@plt+0xfd1cc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r3, [r6], #-1488 @ 0xfffffa30 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10960c <__cxa_atexit@plt+0xfd228> │ │ │ │ @@ -259204,21 +259204,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 10961c <__cxa_atexit@plt+0xfd238> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r5, #226492416 @ 0xd800000 │ │ │ │ + mvneq r4, #120832 @ 0x1d800 │ │ │ │ strbteq r3, [r6], #-1060 @ 0xfffffbdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259232,15 +259232,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 109678 <__cxa_atexit@plt+0xfd294> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r3, [r6], #-1288 @ 0xfffffaf8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -259257,15 +259257,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1096dc <__cxa_atexit@plt+0xfd2f8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r3, [r6], #-1188 @ 0xfffffb5c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109738 <__cxa_atexit@plt+0xfd354> │ │ │ │ @@ -259279,21 +259279,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 109748 <__cxa_atexit@plt+0xfd364> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r5, #-335544317 @ 0xec000003 │ │ │ │ + mvneq r4, #241664 @ 0x3b000 │ │ │ │ strbteq r3, [r6], #-760 @ 0xfffffd08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259307,15 +259307,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1097a4 <__cxa_atexit@plt+0xfd3c0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r3, [r6], #-988 @ 0xfffffc24 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -259332,15 +259332,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 109808 <__cxa_atexit@plt+0xfd424> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r3, [r6], #-888 @ 0xfffffc88 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109864 <__cxa_atexit@plt+0xfd480> │ │ │ │ @@ -259354,21 +259354,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 109874 <__cxa_atexit@plt+0xfd490> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r5, #268435468 @ 0x1000000c │ │ │ │ + mvneq r4, #16384 @ 0x4000 │ │ │ │ strbteq r3, [r6], #-460 @ 0xfffffe34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259382,15 +259382,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1098d0 <__cxa_atexit@plt+0xfd4ec> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r3, [r6], #-688 @ 0xfffffd50 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -259407,15 +259407,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 109934 <__cxa_atexit@plt+0xfd550> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r3, [r6], #-588 @ 0xfffffdb4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109990 <__cxa_atexit@plt+0xfd5ac> │ │ │ │ @@ -259429,21 +259429,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1099a0 <__cxa_atexit@plt+0xfd5bc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r5, #-2147483612 @ 0x80000024 │ │ │ │ + mvneq r4, #55050240 @ 0x3480000 │ │ │ │ strbteq r3, [r6], #-160 @ 0xffffff60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259457,15 +259457,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1099fc <__cxa_atexit@plt+0xfd618> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r3, [r6], #-388 @ 0xfffffe7c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -259482,25 +259482,25 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 109a60 <__cxa_atexit@plt+0xfd67c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r3, [r6], #-288 @ 0xfffffee0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq lr, [pc], #-3460 @ 109a6c <__cxa_atexit@plt+0xfd688> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 109a84 <__cxa_atexit@plt+0xfd6a0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fa6b8 <__cxa_atexit@plt+0x3ee2d4> │ │ │ │ + b 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ ldreq lr, [pc], #-3444 @ 109a8c <__cxa_atexit@plt+0xfd6a8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109ae0 <__cxa_atexit@plt+0xfd6fc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -259513,21 +259513,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 109af0 <__cxa_atexit@plt+0xfd70c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r5, #57 @ 0x39 │ │ │ │ + mvneq r4, #126877696 @ 0x7900000 │ │ │ │ strbteq r2, [r6], #-3920 @ 0xfffff0b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259541,15 +259541,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 109b4c <__cxa_atexit@plt+0xfd768> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r3, [r6], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -259566,25 +259566,25 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 109bb0 <__cxa_atexit@plt+0xfd7cc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [r6], #-4048 @ 0xfffff030 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq lr, [pc], #-3148 @ 109bbc <__cxa_atexit@plt+0xfd7d8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 109bd4 <__cxa_atexit@plt+0xfd7f0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fa6b8 <__cxa_atexit@plt+0x3ee2d4> │ │ │ │ + b 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ ldreq lr, [pc], #-3132 @ 109bdc <__cxa_atexit@plt+0xfd7f8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109c30 <__cxa_atexit@plt+0xfd84c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -259597,21 +259597,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 109c40 <__cxa_atexit@plt+0xfd85c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r4, #3680 @ 0xe60 │ │ │ │ + mvneq r4, #159383552 @ 0x9800000 │ │ │ │ strbteq r2, [r6], #-3584 @ 0xfffff200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259625,15 +259625,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 109c9c <__cxa_atexit@plt+0xfd8b8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [r6], #-3812 @ 0xfffff11c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -259650,15 +259650,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 109d00 <__cxa_atexit@plt+0xfd91c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [r6], #-3712 @ 0xfffff180 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 109d5c <__cxa_atexit@plt+0xfd978> │ │ │ │ @@ -259672,21 +259672,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 109d6c <__cxa_atexit@plt+0xfd988> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r4, #11712 @ 0x2dc0 │ │ │ │ + mvneq r4, #-603979773 @ 0xdc000003 │ │ │ │ strbteq r2, [r6], #-3284 @ 0xfffff32c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -259700,15 +259700,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 109dc8 <__cxa_atexit@plt+0xfd9e4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [r6], #-3512 @ 0xfffff248 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -259725,15 +259725,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 109e2c <__cxa_atexit@plt+0xfda48> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r2, [r6], #-3412 @ 0xfffff2ac │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 109e50 <__cxa_atexit@plt+0xfda6c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -259789,15 +259789,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble 109f8c <__cxa_atexit@plt+0xfdba8> │ │ │ │ ldr r3, [pc, #264] @ 10a028 <__cxa_atexit@plt+0xfdc44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #252] @ 10a02c <__cxa_atexit@plt+0xfdc48> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r7, [pc, #240] @ 10a030 <__cxa_atexit@plt+0xfdc4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -259814,50 +259814,50 @@ │ │ │ │ str r0, [r5, #28] │ │ │ │ str r1, [r5, #32] │ │ │ │ str r1, [r3] │ │ │ │ add r1, r5, #8 │ │ │ │ mov r5, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs 109fbc <__cxa_atexit@plt+0xfdbd8> │ │ │ │ ldr r3, [pc, #132] @ 10a024 <__cxa_atexit@plt+0xfdc40> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs 109fec <__cxa_atexit@plt+0xfdc08> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ 10a020 <__cxa_atexit@plt+0xfdc3c> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ 10a01c <__cxa_atexit@plt+0xfdc38> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #60] @ 10a038 <__cxa_atexit@plt+0xfdc54> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ 10a018 <__cxa_atexit@plt+0xfdc34> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ strbteq r2, [r6], #-3436 @ 0xfffff294 │ │ │ │ @@ -259876,15 +259876,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add lr, r5, #20 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ ldreq lr, [pc], #-2004 @ 10a090 <__cxa_atexit@plt+0xfdcac> │ │ │ │ andeq r3, r0, r9, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -259906,15 +259906,15 @@ │ │ │ │ add r1, r1, r3 │ │ │ │ sub r2, ip, r2 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ str r0, [r5, #28] │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ ldreq lr, [pc], #-1884 @ 10a108 <__cxa_atexit@plt+0xfdd24> │ │ │ │ andeq r3, r0, r9, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -259936,15 +259936,15 @@ │ │ │ │ add r1, r1, r3 │ │ │ │ sub r2, ip, r2 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ str r0, [r5, #28] │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ ldreq lr, [pc], #-1764 @ 10a180 <__cxa_atexit@plt+0xfdd9c> │ │ │ │ andeq r3, r0, r9, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -259966,15 +259966,15 @@ │ │ │ │ add r1, r1, r3 │ │ │ │ sub r2, ip, r2 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ str r0, [r5, #28] │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldreq lr, [pc], #-1644 @ 10a1f8 <__cxa_atexit@plt+0xfde14> │ │ │ │ andeq r3, r0, r9, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -259996,15 +259996,15 @@ │ │ │ │ add r1, r1, r3 │ │ │ │ sub r2, ip, r2 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ str r0, [r5, #28] │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldreq lr, [pc], #-1524 @ 10a270 <__cxa_atexit@plt+0xfde8c> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10a2fc <__cxa_atexit@plt+0xfdf18> │ │ │ │ @@ -260110,15 +260110,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble 10a488 <__cxa_atexit@plt+0xfe0a4> │ │ │ │ ldr r3, [pc, #256] @ 10a524 <__cxa_atexit@plt+0xfe140> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #244] @ 10a528 <__cxa_atexit@plt+0xfe144> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #232] @ 10a52c <__cxa_atexit@plt+0xfe148> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -260133,50 +260133,50 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs 10a4b8 <__cxa_atexit@plt+0xfe0d4> │ │ │ │ ldr r3, [pc, #132] @ 10a520 <__cxa_atexit@plt+0xfe13c> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs 10a4e8 <__cxa_atexit@plt+0xfe104> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ 10a51c <__cxa_atexit@plt+0xfe138> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ 10a518 <__cxa_atexit@plt+0xfe134> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #60] @ 10a534 <__cxa_atexit@plt+0xfe150> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ 10a514 <__cxa_atexit@plt+0xfe130> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strbteq r2, [r6], #-2152 @ 0xfffff798 │ │ │ │ @@ -260194,15 +260194,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ ldreq lr, [pc], #-732 @ 10a588 <__cxa_atexit@plt+0xfe1a4> │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -260224,15 +260224,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ ldreq lr, [pc], #-612 @ 10a600 <__cxa_atexit@plt+0xfe21c> │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -260254,15 +260254,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ ldreq lr, [pc], #-492 @ 10a678 <__cxa_atexit@plt+0xfe294> │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -260284,15 +260284,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldreq lr, [pc], #-372 @ 10a6f0 <__cxa_atexit@plt+0xfe30c> │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -260314,15 +260314,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ add r2, r5, #24 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq lr, [pc], #-252 @ 10a768 <__cxa_atexit@plt+0xfe384> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10a7a0 <__cxa_atexit@plt+0xfe3bc> │ │ │ │ @@ -260401,15 +260401,15 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble 10a908 <__cxa_atexit@plt+0xfe524> │ │ │ │ ldr r3, [pc, #244] @ 10a9a4 <__cxa_atexit@plt+0xfe5c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #232] @ 10a9a8 <__cxa_atexit@plt+0xfe5c4> │ │ │ │ add r3, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #220] @ 10a9ac <__cxa_atexit@plt+0xfe5c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -260421,50 +260421,50 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs 10a938 <__cxa_atexit@plt+0xfe554> │ │ │ │ ldr r3, [pc, #132] @ 10a9a0 <__cxa_atexit@plt+0xfe5bc> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs 10a968 <__cxa_atexit@plt+0xfe584> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ 10a99c <__cxa_atexit@plt+0xfe5b8> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ 10a998 <__cxa_atexit@plt+0xfe5b4> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldr r0, [pc, #56] @ 10a9b0 <__cxa_atexit@plt+0xfe5cc> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ 10a994 <__cxa_atexit@plt+0xfe5b0> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r1 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strbteq r2, [r6], #-988 @ 0xfffffc24 │ │ │ │ @@ -260481,15 +260481,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldreq sp, [pc], #-3664 @ 10aa00 <__cxa_atexit@plt+0xfe61c> │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -260510,15 +260510,15 @@ │ │ │ │ add r1, r1, r3 │ │ │ │ sub r0, r0, r2 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ str lr, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldreq sp, [pc], #-3548 @ 10aa74 <__cxa_atexit@plt+0xfe690> │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -260539,15 +260539,15 @@ │ │ │ │ add r1, r1, r3 │ │ │ │ sub r0, r0, r2 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ str lr, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldreq sp, [pc], #-3432 @ 10aae8 <__cxa_atexit@plt+0xfe704> │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -260568,15 +260568,15 @@ │ │ │ │ add r1, r1, r3 │ │ │ │ sub r0, r0, r2 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ str lr, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldreq sp, [pc], #-3316 @ 10ab5c <__cxa_atexit@plt+0xfe778> │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -260597,15 +260597,15 @@ │ │ │ │ add r1, r1, r3 │ │ │ │ sub r0, r0, r2 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ str lr, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10abf8 <__cxa_atexit@plt+0xfe814> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -260805,52 +260805,52 @@ │ │ │ │ ldrsb r2, [r3] │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble 10af1c <__cxa_atexit@plt+0xfeb38> │ │ │ │ ldr r3, [pc, #172] @ 10afac <__cxa_atexit@plt+0xfebc8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #160] @ 10afb0 <__cxa_atexit@plt+0xfebcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs 10af40 <__cxa_atexit@plt+0xfeb5c> │ │ │ │ ldr r3, [pc, #120] @ 10afa8 <__cxa_atexit@plt+0xfebc4> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs 10af70 <__cxa_atexit@plt+0xfeb8c> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ 10afa4 <__cxa_atexit@plt+0xfebc0> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ 10afa0 <__cxa_atexit@plt+0xfebbc> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ ldr r0, [pc, #48] @ 10afb4 <__cxa_atexit@plt+0xfebd0> │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ 10af9c <__cxa_atexit@plt+0xfebb8> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ add r8, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ strbteq r1, [r6], #-2896 @ 0xfffff4b0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @@ -261005,28 +261005,28 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldreq sp, [pc], #-1640 @ 10b234 <__cxa_atexit@plt+0xfee50> │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #28] @ 10b25c <__cxa_atexit@plt+0xfee78> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -261040,15 +261040,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 10b2b8 <__cxa_atexit@plt+0xfeed4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [r6], #-2248 @ 0xfffff738 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -261065,15 +261065,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 10b31c <__cxa_atexit@plt+0xfef38> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [r6], #-2148 @ 0xfffff79c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq sp, [pc], #-1488 @ 10b328 <__cxa_atexit@plt+0xfef44> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -261151,28 +261151,28 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldreq sp, [pc], #-1056 @ 10b47c <__cxa_atexit@plt+0xff098> │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #28] @ 10b4a4 <__cxa_atexit@plt+0xff0c0> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldmib r5, {r3, sl} │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -261186,15 +261186,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 10b500 <__cxa_atexit@plt+0xff11c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [r6], #-1664 @ 0xfffff980 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -261211,15 +261211,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 10b564 <__cxa_atexit@plt+0xff180> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r1, [r6], #-1564 @ 0xfffff9e4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq sp, [pc], #-984 @ 10b570 <__cxa_atexit@plt+0xff18c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -261408,15 +261408,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 10b880 <__cxa_atexit@plt+0xff49c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa7a0 <__cxa_atexit@plt+0x3ee3bc> │ │ │ │ + b 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq sp, [pc], #-168 @ 10b884 <__cxa_atexit@plt+0xff4a0> │ │ │ │ strbteq r1, [r6], #-444 @ 0xfffffe44 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -261867,15 +261867,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 10bfac <__cxa_atexit@plt+0xffbc8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa7a0 <__cxa_atexit@plt+0x3ee3bc> │ │ │ │ + b 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq ip, [pc], #-2380 @ 10bfb0 <__cxa_atexit@plt+0xffbcc> │ │ │ │ strbteq r0, [r6], #-2704 @ 0xfffff570 │ │ │ │ ldreq ip, [pc], #-2444 @ 10bfb8 <__cxa_atexit@plt+0xffbd4> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -262254,15 +262254,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 10c5b0 <__cxa_atexit@plt+0x1001cc> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ strbteq r0, [r6], #-1268 @ 0xfffffb0c │ │ │ │ ldreq ip, [pc], #-708 @ 10c5c4 <__cxa_atexit@plt+0x1001e0> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -262285,53 +262285,53 @@ │ │ │ │ ldrsb r2, [r3] │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble 10c640 <__cxa_atexit@plt+0x10025c> │ │ │ │ ldr r3, [pc, #176] @ 10c6d0 <__cxa_atexit@plt+0x1002ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #164] @ 10c6d4 <__cxa_atexit@plt+0x1002f0> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 10c3e4 <__cxa_atexit@plt+0x100000> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs 10c664 <__cxa_atexit@plt+0x100280> │ │ │ │ ldr r3, [pc, #120] @ 10c6cc <__cxa_atexit@plt+0x1002e8> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs 10c694 <__cxa_atexit@plt+0x1002b0> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ 10c6c8 <__cxa_atexit@plt+0x1002e4> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ 10c6c4 <__cxa_atexit@plt+0x1002e0> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ ldr r0, [pc, #48] @ 10c6d8 <__cxa_atexit@plt+0x1002f4> │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ 10c6c0 <__cxa_atexit@plt+0x1002dc> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ add r8, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, lsr #7 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ @@ -262367,15 +262367,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 10c770 <__cxa_atexit@plt+0x10038c> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ strbteq r0, [r6], #-740 @ 0xfffffd1c │ │ │ │ ldreq ip, [pc], #-260 @ 10c784 <__cxa_atexit@plt+0x1003a0> │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -262407,15 +262407,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 10c810 <__cxa_atexit@plt+0x10042c> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ strbteq r0, [r6], #-580 @ 0xfffffdbc │ │ │ │ ldreq ip, [pc], #-100 @ 10c824 <__cxa_atexit@plt+0x100440> │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -262447,15 +262447,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 10c8b0 <__cxa_atexit@plt+0x1004cc> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ strbteq r0, [r6], #-420 @ 0xfffffe5c │ │ │ │ ldreq fp, [pc], #-4036 @ 10c8c4 <__cxa_atexit@plt+0x1004e0> │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -262487,15 +262487,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 10c950 <__cxa_atexit@plt+0x10056c> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ strbteq r0, [r6], #-260 @ 0xfffffefc │ │ │ │ ldreq fp, [pc], #-3876 @ 10c964 <__cxa_atexit@plt+0x100580> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -262517,15 +262517,15 @@ │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 10c9d0 <__cxa_atexit@plt+0x1005ec> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ strbteq r0, [r6], #-132 @ 0xffffff7c │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -262570,21 +262570,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 10cab4 <__cxa_atexit@plt+0x1006d0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r2, #109 @ 0x6d │ │ │ │ + mvneq r1, #181403648 @ 0xad00000 │ │ │ │ strbteq pc, [r5], #-3980 @ 0xfffff074 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -262598,15 +262598,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 10cb10 <__cxa_atexit@plt+0x10072c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [r6], #-112 @ 0xffffff90 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -262623,15 +262623,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 10cb74 <__cxa_atexit@plt+0x100790> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r0, [r6], #-12 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10cbcc <__cxa_atexit@plt+0x1007e8> │ │ │ │ @@ -262644,15 +262644,15 @@ │ │ │ │ mov r8, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #32] @ 10cbd8 <__cxa_atexit@plt+0x1007f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa450 <__cxa_atexit@plt+0x3ee06c> │ │ │ │ + b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strbteq pc, [r5], #-3684 @ 0xfffff19c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -262671,15 +262671,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 10cc34 <__cxa_atexit@plt+0x100850> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [r5], #-3916 @ 0xfffff0b4 @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -262696,15 +262696,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 10cc98 <__cxa_atexit@plt+0x1008b4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [r5], #-3816 @ 0xfffff118 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ @@ -262861,15 +262861,15 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 10cf30 <__cxa_atexit@plt+0x100b4c> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -262883,15 +262883,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 10cf94 <__cxa_atexit@plt+0x100bb0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq pc, [r5], #-2744 @ 0xfffff548 @ │ │ │ │ strbteq pc, [r5], #-2788 @ 0xfffff51c @ │ │ │ │ andeq r0, r2, r0 │ │ │ │ @@ -263072,52 +263072,52 @@ │ │ │ │ ldrsb r2, [r3] │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble 10d288 <__cxa_atexit@plt+0x100ea4> │ │ │ │ ldr r3, [pc, #172] @ 10d318 <__cxa_atexit@plt+0x100f34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #160] @ 10d31c <__cxa_atexit@plt+0x100f38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs 10d2ac <__cxa_atexit@plt+0x100ec8> │ │ │ │ ldr r3, [pc, #120] @ 10d314 <__cxa_atexit@plt+0x100f30> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs 10d2dc <__cxa_atexit@plt+0x100ef8> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ 10d310 <__cxa_atexit@plt+0x100f2c> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ 10d30c <__cxa_atexit@plt+0x100f28> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ ldr r0, [pc, #48] @ 10d320 <__cxa_atexit@plt+0x100f3c> │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ 10d308 <__cxa_atexit@plt+0x100f24> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ add r8, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ strbteq pc, [r5], #-2020 @ 0xfffff81c @ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @@ -263652,15 +263652,15 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str fp, [sp, #4] │ │ │ │ sub fp, r3, r8 │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ - bl 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ + bl 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 10dbfc <__cxa_atexit@plt+0x101818> │ │ │ │ add r3, r6, #4 │ │ │ │ ldr r2, [pc, #208] @ 10dc68 <__cxa_atexit@plt+0x101884> │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #204] @ 10dc6c <__cxa_atexit@plt+0x101888> │ │ │ │ add lr, r6, #20 │ │ │ │ @@ -263749,15 +263749,15 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str fp, [sp, #4] │ │ │ │ sub fp, r3, r8 │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ - bl 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ + bl 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 10dd80 <__cxa_atexit@plt+0x10199c> │ │ │ │ add r3, r6, #4 │ │ │ │ ldr r2, [pc, #208] @ 10ddec <__cxa_atexit@plt+0x101a08> │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #204] @ 10ddf0 <__cxa_atexit@plt+0x101a0c> │ │ │ │ add lr, r6, #20 │ │ │ │ @@ -263857,15 +263857,15 @@ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10deb8 <__cxa_atexit@plt+0x101ad4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r7, r8, r7 │ │ │ │ @@ -263944,15 +263944,15 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str fp, [sp, #4] │ │ │ │ sub fp, r3, r8 │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ - bl 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ + bl 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 10e08c <__cxa_atexit@plt+0x101ca8> │ │ │ │ add r3, r6, #4 │ │ │ │ ldr r2, [pc, #208] @ 10e0f8 <__cxa_atexit@plt+0x101d14> │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #204] @ 10e0fc <__cxa_atexit@plt+0x101d18> │ │ │ │ add lr, r6, #20 │ │ │ │ @@ -264052,15 +264052,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 10e1c4 <__cxa_atexit@plt+0x101de0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq sl, [pc], #-2256 @ 10e1d0 <__cxa_atexit@plt+0x101dec> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -264073,15 +264073,15 @@ │ │ │ │ ldr r3, [pc, #176] @ 10e2b0 <__cxa_atexit@plt+0x101ecc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [pc, #160] @ 10e2b4 <__cxa_atexit@plt+0x101ed0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r7, [pc, #128] @ 10e2a0 <__cxa_atexit@plt+0x101ebc> │ │ │ │ sub r1, r3, #23 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ @@ -264216,15 +264216,15 @@ │ │ │ │ b 10e460 <__cxa_atexit@plt+0x10207c> │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r8] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldr ip, [sp, #16] │ │ │ │ ldmib sp, {r1, r2, lr} │ │ │ │ b 10e3c4 <__cxa_atexit@plt+0x101fe0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, lr, #28 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 10e4e0 <__cxa_atexit@plt+0x1020fc> │ │ │ │ @@ -264260,15 +264260,15 @@ │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq lr, [r5], #-3292 @ 0xfffff324 │ │ │ │ strbteq lr, [r5], #-3236 @ 0xfffff35c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ strbteq lr, [r5], #-3056 @ 0xfffff410 │ │ │ │ strbteq lr, [r5], #-1720 @ 0xfffff948 │ │ │ │ strbteq lr, [r5], #-3036 @ 0xfffff424 │ │ │ │ @@ -264311,15 +264311,15 @@ │ │ │ │ str r9, [r3, #28] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 10e5e0 <__cxa_atexit@plt+0x1021fc> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq lr, [r5], #-2828 @ 0xfffff4f4 │ │ │ │ strbteq lr, [r5], #-1496 @ 0xfffffa28 │ │ │ │ strbteq lr, [r5], #-2812 @ 0xfffff504 │ │ │ │ strbteq lr, [r5], #-1200 @ 0xfffffb50 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -264973,15 +264973,15 @@ │ │ │ │ ldrsb r2, [r3] │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble 10f04c <__cxa_atexit@plt+0x102c68> │ │ │ │ ldr r3, [pc, #188] @ 10f0dc <__cxa_atexit@plt+0x102cf8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r3, [pc, #176] @ 10f0e0 <__cxa_atexit@plt+0x102cfc> │ │ │ │ ldr r2, [pc, #176] @ 10f0e4 <__cxa_atexit@plt+0x102d00> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ @@ -264991,38 +264991,38 @@ │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs 10f070 <__cxa_atexit@plt+0x102c8c> │ │ │ │ ldr r3, [pc, #120] @ 10f0d8 <__cxa_atexit@plt+0x102cf4> │ │ │ │ add r2, r2, r8, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r8, #240 @ 0xf0 │ │ │ │ bcs 10f0a0 <__cxa_atexit@plt+0x102cbc> │ │ │ │ lsl r3, r8, #12 │ │ │ │ ldr r0, [pc, #76] @ 10f0d4 <__cxa_atexit@plt+0x102cf0> │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #64] @ 10f0d0 <__cxa_atexit@plt+0x102cec> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r8, r3, r2 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ lsl r0, r8, #18 │ │ │ │ add r2, r0, r2, lsl #12 │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ ldr r0, [pc, #52] @ 10f0e8 <__cxa_atexit@plt+0x102d04> │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #16] @ 10f0cc <__cxa_atexit@plt+0x102ce8> │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ add r8, r3, r1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ ldreq r9, [pc], #-2388 @ 10f0e8 <__cxa_atexit@plt+0x102d04> │ │ │ │ strbteq sp, [r5], #-2588 @ 0xfffff5e4 │ │ │ │ @@ -265284,23 +265284,23 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ sub r8, r3, #6 │ │ │ │ str r1, [r6, #12] │ │ │ │ stm lr, {r0, r1, r2, r7} │ │ │ │ str r6, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #72] @ 10f55c <__cxa_atexit@plt+0x103178> │ │ │ │ ldr r8, [pc, #72] @ 10f560 <__cxa_atexit@plt+0x10317c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa7d0 <__cxa_atexit@plt+0x3ee3ec> │ │ │ │ + b 3fa7f8 <__cxa_atexit@plt+0x3ee414> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 10f558 <__cxa_atexit@plt+0x103174> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -265346,22 +265346,22 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ sub r8, r3, #6 │ │ │ │ str r1, [r6, #12] │ │ │ │ stm lr, {r0, r1, r2, r7} │ │ │ │ str r6, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ ldr r3, [pc, #60] @ 10f640 <__cxa_atexit@plt+0x10325c> │ │ │ │ ldr r8, [pc, #60] @ 10f644 <__cxa_atexit@plt+0x103260> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa7d0 <__cxa_atexit@plt+0x3ee3ec> │ │ │ │ + b 3fa7f8 <__cxa_atexit@plt+0x3ee414> │ │ │ │ ldr r7, [pc, #28] @ 10f63c <__cxa_atexit@plt+0x103258> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #1 │ │ │ │ @@ -265394,24 +265394,24 @@ │ │ │ │ ldreq r9, [pc], #-784 @ 10f6a4 <__cxa_atexit@plt+0x1032c0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10f6bc <__cxa_atexit@plt+0x1032d8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10f6e0 <__cxa_atexit@plt+0x1032fc> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa7d0 <__cxa_atexit@plt+0x3ee3ec> │ │ │ │ + b 3fa7f8 <__cxa_atexit@plt+0x3ee414> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 10f704 <__cxa_atexit@plt+0x103320> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ @@ -265434,15 +265434,15 @@ │ │ │ │ bhi 10f75c <__cxa_atexit@plt+0x103378> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 10f764 <__cxa_atexit@plt+0x103380> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa7d8 <__cxa_atexit@plt+0x3ee3f4> │ │ │ │ + b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq sp, [r5], #-724 @ 0xfffffd2c │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -265474,15 +265474,15 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str fp, [sp, #4] │ │ │ │ sub fp, r3, r8 │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ - bl 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ + bl 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 10f874 <__cxa_atexit@plt+0x103490> │ │ │ │ add r3, r6, #4 │ │ │ │ ldr r2, [pc, #208] @ 10f8e0 <__cxa_atexit@plt+0x1034fc> │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #204] @ 10f8e4 <__cxa_atexit@plt+0x103500> │ │ │ │ add lr, r6, #20 │ │ │ │ @@ -265592,15 +265592,15 @@ │ │ │ │ b 10d760 <__cxa_atexit@plt+0x10137c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r9, [pc], #-48 @ 10f9c4 <__cxa_atexit@plt+0x1035e0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ ldreq r9, [pc], #-12 @ 10f9dc <__cxa_atexit@plt+0x1035f8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 10fa08 <__cxa_atexit@plt+0x103624> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -266093,15 +266093,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1101a8 <__cxa_atexit@plt+0x103dc4> │ │ │ │ ldr r9, [pc, #20] @ 1101ac <__cxa_atexit@plt+0x103dc8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa7b0 <__cxa_atexit@plt+0x3ee3cc> │ │ │ │ + b 3fa7d8 <__cxa_atexit@plt+0x3ee3f4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldreq r8, [pc], #-1528 @ 1101b4 <__cxa_atexit@plt+0x103dd0> │ │ │ │ ldreq r8, [pc], #-2324 @ 1101b8 <__cxa_atexit@plt+0x103dd4> │ │ │ │ andeq r3, r0, r9, ror #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #116] @ 11023c <__cxa_atexit@plt+0x103e58> │ │ │ │ @@ -266244,15 +266244,15 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r1 │ │ │ │ b 10dccc <__cxa_atexit@plt+0x1018e8> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldr r7, [pc, #68] @ 110450 <__cxa_atexit@plt+0x10406c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr fp, [sp] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ @@ -266347,15 +266347,15 @@ │ │ │ │ str sl, [r5, #-4]! │ │ │ │ ldr r6, [pc, #84] @ 1105e0 <__cxa_atexit@plt+0x1041fc> │ │ │ │ sub r8, fp, #6 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #3 │ │ │ │ mov r6, fp │ │ │ │ mov fp, ip │ │ │ │ - b 3fa7e0 <__cxa_atexit@plt+0x3ee3fc> │ │ │ │ + b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ ldr r6, [pc, #60] @ 1105e4 <__cxa_atexit@plt+0x104200> │ │ │ │ mov r7, #120 @ 0x78 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, fp │ │ │ │ @@ -266380,45 +266380,45 @@ │ │ │ │ andeq r6, r0, sl, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 110624 <__cxa_atexit@plt+0x104240> │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r8, [pc], #-1072 @ 110630 <__cxa_atexit@plt+0x10424c> │ │ │ │ andeq r6, r0, sl, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 11064c <__cxa_atexit@plt+0x104268> │ │ │ │ ldr r9, [r5, #28] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ + b 3fa3f0 <__cxa_atexit@plt+0x3ee00c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r8, [pc], #-1032 @ 110658 <__cxa_atexit@plt+0x104274> │ │ │ │ andeq r6, r0, sl, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 110674 <__cxa_atexit@plt+0x104290> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ str r7, [r5, #16] │ │ │ │ - b 3fa3e0 <__cxa_atexit@plt+0x3edffc> │ │ │ │ + b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldreq r8, [pc], #-992 @ 110680 <__cxa_atexit@plt+0x10429c> │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 11069c <__cxa_atexit@plt+0x1042b8> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa3e8 <__cxa_atexit@plt+0x3ee004> │ │ │ │ + b 3fa3f0 <__cxa_atexit@plt+0x3ee00c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r8, [pc], #-952 @ 1106a8 <__cxa_atexit@plt+0x1042c4> │ │ │ │ andeq r0, r0, r7, lsl #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1106c8 <__cxa_atexit@plt+0x1042e4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ @@ -266618,15 +266618,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1109dc <__cxa_atexit@plt+0x1045f8> │ │ │ │ ldr r2, [pc, #24] @ 1109e0 <__cxa_atexit@plt+0x1045fc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ + b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldreq r7, [pc], #-3780 @ 1109e8 <__cxa_atexit@plt+0x104604> │ │ │ │ ldreq r7, [pc], #-3972 @ 1109ec <__cxa_atexit@plt+0x104608> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ @@ -266667,15 +266667,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 110aa0 <__cxa_atexit@plt+0x1046bc> │ │ │ │ ldr r2, [pc, #24] @ 110aa4 <__cxa_atexit@plt+0x1046c0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ + b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldreq r7, [pc], #-3584 @ 110aac <__cxa_atexit@plt+0x1046c8> │ │ │ │ ldreq r7, [pc], #-3776 @ 110ab0 <__cxa_atexit@plt+0x1046cc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ @@ -266716,15 +266716,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 110b64 <__cxa_atexit@plt+0x104780> │ │ │ │ ldr r2, [pc, #24] @ 110b68 <__cxa_atexit@plt+0x104784> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ + b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldreq r7, [pc], #-3388 @ 110b70 <__cxa_atexit@plt+0x10478c> │ │ │ │ ldreq r7, [pc], #-3580 @ 110b74 <__cxa_atexit@plt+0x104790> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ @@ -266821,21 +266821,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmda r5, {r8, r9} │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff438 │ │ │ │ ldreq r7, [pc], #-3576 @ 110d08 <__cxa_atexit@plt+0x104924> │ │ │ │ - mvneq sp, #2832 @ 0xb10 │ │ │ │ + mvneq sp, #-251658240 @ 0xf1000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, #3744 @ 0xea0 │ │ │ │ + mvneq sp, #176160768 @ 0xa800000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldreq r7, [pc], #-3536 @ 110d3c <__cxa_atexit@plt+0x104958> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -266852,15 +266852,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 110d98 <__cxa_atexit@plt+0x1049b4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq fp, [r5], #-3252 @ 0xfffff34c │ │ │ │ strbteq fp, [r5], #-3296 @ 0xfffff320 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -266948,15 +266948,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 110f0c <__cxa_atexit@plt+0x104b28> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq fp, [r5], #-2860 @ 0xfffff4d4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -266965,15 +266965,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 110f50 <__cxa_atexit@plt+0x104b6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq fp, [r5], #-2792 @ 0xfffff518 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ @@ -266993,15 +266993,15 @@ │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r7, r2 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -267016,15 +267016,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 11101c <__cxa_atexit@plt+0x104c38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq fp, [r5], #-2588 @ 0xfffff5e4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ @@ -267044,15 +267044,15 @@ │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r7, r2 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -267081,15 +267081,15 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ mov r7, r2 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ str r1, [r9, #20] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -267152,15 +267152,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ b 11126c <__cxa_atexit@plt+0x104e88> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #24 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 1112a8 <__cxa_atexit@plt+0x104ec4> │ │ │ │ ldr r2, [pc, #140] @ 1112d8 <__cxa_atexit@plt+0x104ef4> │ │ │ │ ldr r8, [r3, #1] │ │ │ │ ldr r0, [r3, #5] │ │ │ │ @@ -267169,15 +267169,15 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [pc, #68] @ 1112d4 <__cxa_atexit@plt+0x104ef0> │ │ │ │ mov r2, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -267220,15 +267220,15 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ add lr, r9, #8 │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ str r1, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #20] @ 111360 <__cxa_atexit@plt+0x104f7c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @@ -267250,15 +267250,15 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r7, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #20] @ 1113d8 <__cxa_atexit@plt+0x104ff4> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ @@ -267278,29 +267278,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r7, [r9, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #20] @ 111448 <__cxa_atexit@plt+0x105064> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 3fa778 <__cxa_atexit@plt+0x3ee394> │ │ │ │ + b 3fa7a0 <__cxa_atexit@plt+0x3ee3bc> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11150c <__cxa_atexit@plt+0x105128> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -267365,15 +267365,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 111590 <__cxa_atexit@plt+0x1051ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq fp, [r5], #-1192 @ 0xfffffb58 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -267382,15 +267382,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 1115d4 <__cxa_atexit@plt+0x1051f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq fp, [r5], #-1124 @ 0xfffffb9c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ @@ -267410,15 +267410,15 @@ │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r7, r2 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -267433,15 +267433,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 1116a0 <__cxa_atexit@plt+0x1052bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq fp, [r5], #-920 @ 0xfffffc68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ @@ -267461,15 +267461,15 @@ │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r7, r2 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -267498,15 +267498,15 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ mov r7, r2 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ str r1, [r9, #20] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -267586,15 +267586,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ b 111964 <__cxa_atexit@plt+0x105580> │ │ │ │ ldr r8, [r1, #2] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r6, [pc, #112] @ 111984 <__cxa_atexit@plt+0x1055a0> │ │ │ │ ldr r8, [r0, #2] │ │ │ │ ldr r2, [r0, #6] │ │ │ │ @@ -267604,26 +267604,26 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r7, [r6, #16]! │ │ │ │ b 111964 <__cxa_atexit@plt+0x105580> │ │ │ │ ldr r8, [r0, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [pc, #60] @ 111988 <__cxa_atexit@plt+0x1055a4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #28]! │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ str lr, [r6, #20]! │ │ │ │ str r9, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @@ -270668,15 +270668,15 @@ │ │ │ │ bhi 114938 <__cxa_atexit@plt+0x108554> │ │ │ │ ldr r3, [pc, #68] @ 114954 <__cxa_atexit@plt+0x108570> │ │ │ │ ldr r2, [pc, #68] @ 114958 <__cxa_atexit@plt+0x108574> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ + b 3fa810 <__cxa_atexit@plt+0x3ee42c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 114950 <__cxa_atexit@plt+0x10856c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -271031,15 +271031,15 @@ │ │ │ │ bhi 114ed0 <__cxa_atexit@plt+0x108aec> │ │ │ │ ldr r3, [pc, #44] @ 114ee8 <__cxa_atexit@plt+0x108b04> │ │ │ │ ldr r2, [pc, #44] @ 114eec <__cxa_atexit@plt+0x108b08> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ + b 3fa810 <__cxa_atexit@plt+0x3ee42c> │ │ │ │ ldr r7, [pc, #24] @ 114ef0 <__cxa_atexit@plt+0x108b0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @@ -271093,30 +271093,30 @@ │ │ │ │ add r2, r6, #32 │ │ │ │ str r0, [r6, #44] @ 0x2c │ │ │ │ str lr, [r6, #48] @ 0x30 │ │ │ │ sub r8, r9, #6 │ │ │ │ mov r6, r9 │ │ │ │ sub r3, r9, #42 @ 0x2a │ │ │ │ stm r2, {r0, r1, r3} │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1150b4 <__cxa_atexit@plt+0x108cd0> │ │ │ │ ldr r2, [pc, #252] @ 1150dc <__cxa_atexit@plt+0x108cf8> │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r3, #6 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [pc, #236] @ 1150e0 <__cxa_atexit@plt+0x108cfc> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ ldr r7, [pc, #184] @ 1150c4 <__cxa_atexit@plt+0x108ce0> │ │ │ │ ldr r0, [pc, #184] @ 1150c8 <__cxa_atexit@plt+0x108ce4> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r0, #2] │ │ │ │ @@ -271126,37 +271126,37 @@ │ │ │ │ ldr r0, [pc, #160] @ 1150d4 <__cxa_atexit@plt+0x108cf0> │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r9, #30 │ │ │ │ sub lr, r6, #20 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ stmdb r6, {r0, r3} │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ ldr r3, [r0, #3] │ │ │ │ str r2, [r6, #28]! │ │ │ │ ldr r2, [pc, #116] @ 1150d0 <__cxa_atexit@plt+0x108cec> │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r9, #42 @ 0x2a │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ sub r0, r9, #30 │ │ │ │ str r0, [r6, #52]! @ 0x34 │ │ │ │ ldr r0, [pc, #104] @ 1150e4 <__cxa_atexit@plt+0x108d00> │ │ │ │ sub sl, r6, #32 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r3, r9, #42 @ 0x2a │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r6, #-16] │ │ │ │ str r3, [r6, #-12] │ │ │ │ str r0, [r6, #-20] @ 0xffffffec │ │ │ │ stmdb r6, {r0, r8} │ │ │ │ sub r8, r9, #18 │ │ │ │ stm sl, {r0, r1, r2} │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -271185,15 +271185,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 11514c <__cxa_atexit@plt+0x108d68> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ + b 3fa818 <__cxa_atexit@plt+0x3ee434> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq r3, [pc], #-2632 @ 115150 <__cxa_atexit@plt+0x108d6c> │ │ │ │ strbteq r7, [r5], #-2292 @ 0xfffff70c │ │ │ │ ldreq r3, [pc], #-2620 @ 115158 <__cxa_atexit@plt+0x108d74> │ │ │ │ @@ -271216,15 +271216,15 @@ │ │ │ │ ldr r5, [pc, #48] @ 1151cc <__cxa_atexit@plt+0x108de8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [pc, #44] @ 1151d0 <__cxa_atexit@plt+0x108dec> │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa7f8 <__cxa_atexit@plt+0x3ee414> │ │ │ │ + b 3fa820 <__cxa_atexit@plt+0x3ee43c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq r3, [pc], #-2556 @ 1151cc <__cxa_atexit@plt+0x108de8> │ │ │ │ strbteq r7, [r5], #-2192 @ 0xfffff770 │ │ │ │ strbteq r7, [r5], #-3832 @ 0xfffff108 │ │ │ │ @@ -271244,15 +271244,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 115238 <__cxa_atexit@plt+0x108e54> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ + b 3fa818 <__cxa_atexit@plt+0x3ee434> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq r3, [pc], #-2480 @ 11523c <__cxa_atexit@plt+0x108e58> │ │ │ │ strbteq r7, [r5], #-2056 @ 0xfffff7f8 │ │ │ │ ldreq r3, [pc], #-2456 @ 115244 <__cxa_atexit@plt+0x108e60> │ │ │ │ @@ -271275,15 +271275,15 @@ │ │ │ │ ldr r5, [pc, #48] @ 1152b8 <__cxa_atexit@plt+0x108ed4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [pc, #44] @ 1152bc <__cxa_atexit@plt+0x108ed8> │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa7f8 <__cxa_atexit@plt+0x3ee414> │ │ │ │ + b 3fa820 <__cxa_atexit@plt+0x3ee43c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq r3, [pc], #-2392 @ 1152b8 <__cxa_atexit@plt+0x108ed4> │ │ │ │ strbteq r7, [r5], #-1956 @ 0xfffff85c │ │ │ │ strbteq r7, [r5], #-3596 @ 0xfffff1f4 │ │ │ │ @@ -271400,15 +271400,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -271451,15 +271451,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r3, [pc], #-1688 @ 11556c <__cxa_atexit@plt+0x109188> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 115594 <__cxa_atexit@plt+0x1091b0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -271528,15 +271528,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -271579,15 +271579,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r3, [pc], #-1176 @ 11576c <__cxa_atexit@plt+0x109388> │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 115794 <__cxa_atexit@plt+0x1093b0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ @@ -271654,15 +271654,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 1158b0 <__cxa_atexit@plt+0x1094cc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -271673,31 +271673,31 @@ │ │ │ │ andeq r1, r0, r0, ror #28 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r1, r0, r8, lsr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r3, [pc], #-784 @ 1158f4 <__cxa_atexit@plt+0x109510> │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 115918 <__cxa_atexit@plt+0x109534> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ muleq r0, r4, r3 │ │ │ │ ldreq r3, [pc], #-736 @ 115924 <__cxa_atexit@plt+0x109540> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -271753,15 +271753,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -271804,15 +271804,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r3, [pc], #-276 @ 115af0 <__cxa_atexit@plt+0x10970c> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 115b18 <__cxa_atexit@plt+0x109734> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -271879,15 +271879,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 115c34 <__cxa_atexit@plt+0x109850> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -271898,37 +271898,37 @@ │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r1, r0, r4, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r2, [pc], #-3980 @ 115c78 <__cxa_atexit@plt+0x109894> │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 115c9c <__cxa_atexit@plt+0x1098b8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r2, [pc], #-3908 @ 115cbc <__cxa_atexit@plt+0x1098d8> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -272006,15 +272006,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 115e30 <__cxa_atexit@plt+0x109a4c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -272047,15 +272047,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 115eb0 <__cxa_atexit@plt+0x109acc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 115ed0 <__cxa_atexit@plt+0x109aec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -272146,15 +272146,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -272197,15 +272197,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r2, [pc], #-2800 @ 116114 <__cxa_atexit@plt+0x109d30> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 11613c <__cxa_atexit@plt+0x109d58> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -272274,15 +272274,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -272316,15 +272316,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 1162e4 <__cxa_atexit@plt+0x109f00> │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 116304 <__cxa_atexit@plt+0x109f20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -272414,15 +272414,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -272465,15 +272465,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r2, [pc], #-1728 @ 116544 <__cxa_atexit@plt+0x10a160> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 11656c <__cxa_atexit@plt+0x10a188> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -272542,15 +272542,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -272593,15 +272593,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r2, [pc], #-1216 @ 116744 <__cxa_atexit@plt+0x10a360> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 11676c <__cxa_atexit@plt+0x10a388> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -272672,15 +272672,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #52] @ 116898 <__cxa_atexit@plt+0x10a4b4> │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -272714,15 +272714,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 11691c <__cxa_atexit@plt+0x10a538> │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 11693c <__cxa_atexit@plt+0x10a558> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -272815,15 +272815,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -272866,15 +272866,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r2, [pc], #-124 @ 116b88 <__cxa_atexit@plt+0x10a7a4> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 116bb0 <__cxa_atexit@plt+0x10a7cc> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -272943,15 +272943,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -272994,15 +272994,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r1, [pc], #-3708 @ 116d88 <__cxa_atexit@plt+0x10a9a4> │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 116db0 <__cxa_atexit@plt+0x10a9cc> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -273071,15 +273071,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -273122,15 +273122,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r1, [pc], #-3196 @ 116f88 <__cxa_atexit@plt+0x10aba4> │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 116fb0 <__cxa_atexit@plt+0x10abcc> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -273201,15 +273201,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #52] @ 1170dc <__cxa_atexit@plt+0x10acf8> │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -273243,15 +273243,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 117160 <__cxa_atexit@plt+0x10ad7c> │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 117180 <__cxa_atexit@plt+0x10ad9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -273747,15 +273747,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -273798,15 +273798,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r1, [pc], #-492 @ 117a18 <__cxa_atexit@plt+0x10b634> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 117a40 <__cxa_atexit@plt+0x10b65c> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -273875,15 +273875,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -273926,15 +273926,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r0, [pc], #-4076 @ 117c18 <__cxa_atexit@plt+0x10b834> │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 117c40 <__cxa_atexit@plt+0x10b85c> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -274003,15 +274003,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -274054,15 +274054,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r0, [pc], #-3564 @ 117e18 <__cxa_atexit@plt+0x10ba34> │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 117e40 <__cxa_atexit@plt+0x10ba5c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ @@ -274130,15 +274130,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 117f60 <__cxa_atexit@plt+0x10bb7c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -274149,31 +274149,31 @@ │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff7fc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r0, [pc], #-3168 @ 117fa4 <__cxa_atexit@plt+0x10bbc0> │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 117fc8 <__cxa_atexit@plt+0x10bbe4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsr #21 │ │ │ │ ldreq r0, [pc], #-3120 @ 117fd4 <__cxa_atexit@plt+0x10bbf0> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -274229,15 +274229,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -274280,15 +274280,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r0, [pc], #-2660 @ 1181a0 <__cxa_atexit@plt+0x10bdbc> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1181c8 <__cxa_atexit@plt+0x10bde4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -274357,15 +274357,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -274408,15 +274408,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r0, [pc], #-2148 @ 1183a0 <__cxa_atexit@plt+0x10bfbc> │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 1183c8 <__cxa_atexit@plt+0x10bfe4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ @@ -274484,15 +274484,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 1184e8 <__cxa_atexit@plt+0x10c104> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -274503,31 +274503,31 @@ │ │ │ │ @ instruction: 0xfffff228 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff274 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r0, [pc], #-1752 @ 11852c <__cxa_atexit@plt+0x10c148> │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 118550 <__cxa_atexit@plt+0x10c16c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsr #10 │ │ │ │ ldreq r0, [pc], #-1704 @ 11855c <__cxa_atexit@plt+0x10c178> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -274583,15 +274583,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -274634,15 +274634,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r0, [pc], #-1244 @ 118728 <__cxa_atexit@plt+0x10c344> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 118750 <__cxa_atexit@plt+0x10c36c> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -274710,15 +274710,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 118870 <__cxa_atexit@plt+0x10c48c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -274729,31 +274729,31 @@ │ │ │ │ @ instruction: 0xffffeea0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffeeec │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r0, [pc], #-848 @ 1188b4 <__cxa_atexit@plt+0x10c4d0> │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1188d8 <__cxa_atexit@plt+0x10c4f4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ muleq r0, r8, r1 │ │ │ │ ldreq r0, [pc], #-800 @ 1188e4 <__cxa_atexit@plt+0x10c500> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -274808,15 +274808,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 1189f8 <__cxa_atexit@plt+0x10c614> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -274827,37 +274827,37 @@ │ │ │ │ @ instruction: 0xffffed18 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffed64 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r0, [pc], #-456 @ 118a3c <__cxa_atexit@plt+0x10c658> │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 118a60 <__cxa_atexit@plt+0x10c67c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r0, [pc], #-388 @ 118a80 <__cxa_atexit@plt+0x10c69c> │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ and r1, r2, #3 │ │ │ │ @@ -274911,15 +274911,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #52] @ 118b94 <__cxa_atexit@plt+0x10c7b0> │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -274953,15 +274953,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 118c18 <__cxa_atexit@plt+0x10c834> │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 118c38 <__cxa_atexit@plt+0x10c854> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -275079,15 +275079,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -275130,15 +275130,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq pc, [lr], #-3356 @ 0xfffff2e4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 118f10 <__cxa_atexit@plt+0x10cb2c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -275207,15 +275207,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -275258,15 +275258,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq pc, [lr], #-2844 @ 0xfffff4e4 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 119110 <__cxa_atexit@plt+0x10cd2c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ @@ -275333,15 +275333,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 11922c <__cxa_atexit@plt+0x10ce48> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -275352,31 +275352,31 @@ │ │ │ │ andeq r1, r0, r0, ror #28 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r1, r0, r8, lsr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq pc, [lr], #-2452 @ 0xfffff66c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 119294 <__cxa_atexit@plt+0x10ceb0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ muleq r0, r4, r3 │ │ │ │ ldreq pc, [lr], #-2404 @ 0xfffff69c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -275432,15 +275432,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -275483,15 +275483,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq pc, [lr], #-1944 @ 0xfffff868 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 119494 <__cxa_atexit@plt+0x10d0b0> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -275558,15 +275558,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 1195b0 <__cxa_atexit@plt+0x10d1cc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -275577,37 +275577,37 @@ │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r1, r0, r4, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq pc, [lr], #-1552 @ 0xfffff9f0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 119618 <__cxa_atexit@plt+0x10d234> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq pc, [lr], #-1480 @ 0xfffffa38 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -275685,15 +275685,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 1197ac <__cxa_atexit@plt+0x10d3c8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -275726,15 +275726,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 11982c <__cxa_atexit@plt+0x10d448> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 11984c <__cxa_atexit@plt+0x10d468> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -275825,15 +275825,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -275876,15 +275876,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq pc, [lr], #-372 @ 0xfffffe8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 119ab8 <__cxa_atexit@plt+0x10d6d4> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -275953,15 +275953,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -275995,15 +275995,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 119c60 <__cxa_atexit@plt+0x10d87c> │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 119c80 <__cxa_atexit@plt+0x10d89c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -276093,15 +276093,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -276144,15 +276144,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq lr, [lr], #-3396 @ 0xfffff2bc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 119ee8 <__cxa_atexit@plt+0x10db04> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -276221,15 +276221,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -276272,15 +276272,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq lr, [lr], #-2884 @ 0xfffff4bc │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 11a0e8 <__cxa_atexit@plt+0x10dd04> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -276351,15 +276351,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #52] @ 11a214 <__cxa_atexit@plt+0x10de30> │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -276393,15 +276393,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 11a298 <__cxa_atexit@plt+0x10deb4> │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 11a2b8 <__cxa_atexit@plt+0x10ded4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -276494,15 +276494,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -276545,15 +276545,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq lr, [lr], #-1792 @ 0xfffff900 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 11a52c <__cxa_atexit@plt+0x10e148> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -276622,15 +276622,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -276673,15 +276673,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq lr, [lr], #-1280 @ 0xfffffb00 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 11a72c <__cxa_atexit@plt+0x10e348> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -276750,15 +276750,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -276801,15 +276801,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq lr, [lr], #-768 @ 0xfffffd00 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 11a92c <__cxa_atexit@plt+0x10e548> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -276880,15 +276880,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #52] @ 11aa58 <__cxa_atexit@plt+0x10e674> │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -276922,15 +276922,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 11aadc <__cxa_atexit@plt+0x10e6f8> │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 11aafc <__cxa_atexit@plt+0x10e718> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -277426,15 +277426,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -277477,15 +277477,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq sp, [lr], #-2160 @ 0xfffff790 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 11b3bc <__cxa_atexit@plt+0x10efd8> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -277554,15 +277554,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -277605,15 +277605,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq sp, [lr], #-1648 @ 0xfffff990 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 11b5bc <__cxa_atexit@plt+0x10f1d8> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -277682,15 +277682,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -277733,15 +277733,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq sp, [lr], #-1136 @ 0xfffffb90 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 11b7bc <__cxa_atexit@plt+0x10f3d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ @@ -277809,15 +277809,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 11b8dc <__cxa_atexit@plt+0x10f4f8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -277828,31 +277828,31 @@ │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff7fc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq sp, [lr], #-740 @ 0xfffffd1c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 11b944 <__cxa_atexit@plt+0x10f560> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsr #21 │ │ │ │ ldreq sp, [lr], #-692 @ 0xfffffd4c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -277908,15 +277908,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -277959,15 +277959,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq sp, [lr], #-232 @ 0xffffff18 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 11bb44 <__cxa_atexit@plt+0x10f760> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -278036,15 +278036,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -278087,15 +278087,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq ip, [lr], #-3816 @ 0xfffff118 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 11bd44 <__cxa_atexit@plt+0x10f960> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ @@ -278163,15 +278163,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 11be64 <__cxa_atexit@plt+0x10fa80> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -278182,31 +278182,31 @@ │ │ │ │ @ instruction: 0xfffff228 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff274 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq ip, [lr], #-3420 @ 0xfffff2a4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 11becc <__cxa_atexit@plt+0x10fae8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsr #10 │ │ │ │ ldreq ip, [lr], #-3372 @ 0xfffff2d4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -278262,15 +278262,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -278313,15 +278313,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq ip, [lr], #-2912 @ 0xfffff4a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 11c0cc <__cxa_atexit@plt+0x10fce8> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -278389,15 +278389,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 11c1ec <__cxa_atexit@plt+0x10fe08> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -278408,31 +278408,31 @@ │ │ │ │ @ instruction: 0xffffeea0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffeeec │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq ip, [lr], #-2516 @ 0xfffff62c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 11c254 <__cxa_atexit@plt+0x10fe70> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ muleq r0, r8, r1 │ │ │ │ ldreq ip, [lr], #-2468 @ 0xfffff65c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -278487,15 +278487,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 11c374 <__cxa_atexit@plt+0x10ff90> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -278506,37 +278506,37 @@ │ │ │ │ @ instruction: 0xffffed18 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffed64 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq ip, [lr], #-2124 @ 0xfffff7b4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 11c3dc <__cxa_atexit@plt+0x10fff8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq ip, [lr], #-2056 @ 0xfffff7f8 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ and r1, r2, #3 │ │ │ │ @@ -278590,15 +278590,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #52] @ 11c510 <__cxa_atexit@plt+0x11012c> │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -278632,15 +278632,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 11c594 <__cxa_atexit@plt+0x1101b0> │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 11c5b4 <__cxa_atexit@plt+0x1101d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -278736,15 +278736,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ beq 11c734 <__cxa_atexit@plt+0x110350> │ │ │ │ b 1176a4 <__cxa_atexit@plt+0x10b2c0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa810 <__cxa_atexit@plt+0x3ee42c> │ │ │ │ + b 3fa838 <__cxa_atexit@plt+0x3ee454> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r7 │ │ │ │ @@ -279459,15 +279459,15 @@ │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ ldreq fp, [lr], #-2500 @ 0xfffff63c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq fp, [lr], #-2456 @ 0xfffff668 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [pc, #80] @ 11d2e8 <__cxa_atexit@plt+0x110f04> │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -279493,15 +279493,15 @@ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff36c │ │ │ │ ldreq fp, [lr], #-2364 @ 0xfffff6c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -279640,15 +279640,15 @@ │ │ │ │ ldr r0, [pc, #48] @ 11d56c <__cxa_atexit@plt+0x111188> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ + b 3fa818 <__cxa_atexit@plt+0x3ee434> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ strbteq pc, [r4], #-1316 @ 0xfffffadc @ │ │ │ │ strbteq pc, [r4], #-1252 @ 0xfffffb1c @ │ │ │ │ @@ -279673,15 +279673,15 @@ │ │ │ │ str r5, [r9, #8] │ │ │ │ ldr r5, [pc, #56] @ 11d5fc <__cxa_atexit@plt+0x111218> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [pc, #52] @ 11d600 <__cxa_atexit@plt+0x11121c> │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa7f8 <__cxa_atexit@plt+0x3ee414> │ │ │ │ + b 3fa820 <__cxa_atexit@plt+0x3ee43c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -279780,15 +279780,15 @@ │ │ │ │ ldr r0, [pc, #48] @ 11d79c <__cxa_atexit@plt+0x1113b8> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ + b 3fa818 <__cxa_atexit@plt+0x3ee434> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ strbteq pc, [r4], #-756 @ 0xfffffd0c @ │ │ │ │ strbteq pc, [r4], #-692 @ 0xfffffd4c @ │ │ │ │ @@ -279813,15 +279813,15 @@ │ │ │ │ str r5, [r9, #8] │ │ │ │ ldr r5, [pc, #56] @ 11d82c <__cxa_atexit@plt+0x111448> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [pc, #52] @ 11d830 <__cxa_atexit@plt+0x11144c> │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa7f8 <__cxa_atexit@plt+0x3ee414> │ │ │ │ + b 3fa820 <__cxa_atexit@plt+0x3ee43c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -279884,18 +279884,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r9, #8] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 11d94c <__cxa_atexit@plt+0x111568> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa810 <__cxa_atexit@plt+0x3ee42c> │ │ │ │ + b 3fa838 <__cxa_atexit@plt+0x3ee454> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldreq fp, [lr], #-732 @ 0xfffffd24 │ │ │ │ @@ -279936,15 +279936,15 @@ │ │ │ │ ldr r9, [pc, #24] @ 11d9f4 <__cxa_atexit@plt+0x111610> │ │ │ │ ldr r3, [pc, #24] @ 11d9f8 <__cxa_atexit@plt+0x111614> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldreq fp, [lr], #-532 @ 0xfffffdec │ │ │ │ strbteq pc, [r4], #-120 @ 0xffffff88 @ │ │ │ │ ldreq fp, [lr], #-660 @ 0xfffffd6c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #92] @ 11da6c <__cxa_atexit@plt+0x111688> │ │ │ │ mov r3, r5 │ │ │ │ @@ -279979,15 +279979,15 @@ │ │ │ │ ldr r9, [pc, #24] @ 11daa0 <__cxa_atexit@plt+0x1116bc> │ │ │ │ ldr r3, [pc, #24] @ 11daa4 <__cxa_atexit@plt+0x1116c0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldreq fp, [lr], #-360 @ 0xfffffe98 │ │ │ │ strbteq lr, [r4], #-4044 @ 0xfffff034 │ │ │ │ ldreq fp, [lr], #-484 @ 0xfffffe1c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -280129,15 +280129,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq sl, [lr], #-3992 @ 0xfffff068 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #92] @ 11dd6c <__cxa_atexit@plt+0x111988> │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ @@ -280165,15 +280165,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq sl, [lr], #-3844 @ 0xfffff0fc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11ddfc <__cxa_atexit@plt+0x111a18> │ │ │ │ @@ -281108,15 +281108,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffeca4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq sl, [lr], #-76 @ 0xffffffb4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 11ecb0 <__cxa_atexit@plt+0x1128cc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -281172,15 +281172,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffeba4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r9, [lr], #-3916 @ 0xfffff0b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #92] @ 11edb8 <__cxa_atexit@plt+0x1129d4> │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ @@ -281208,20 +281208,20 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffeb10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 11ee04 <__cxa_atexit@plt+0x112a20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @@ -281317,15 +281317,15 @@ │ │ │ │ ldr r0, [pc, #48] @ 11efa0 <__cxa_atexit@plt+0x112bbc> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ + b 3fa818 <__cxa_atexit@plt+0x3ee434> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ strbteq sp, [r4], #-2800 @ 0xfffff510 │ │ │ │ strbteq sp, [r4], #-2736 @ 0xfffff550 │ │ │ │ @@ -281350,15 +281350,15 @@ │ │ │ │ str r5, [r9, #8] │ │ │ │ ldr r5, [pc, #56] @ 11f030 <__cxa_atexit@plt+0x112c4c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [pc, #52] @ 11f034 <__cxa_atexit@plt+0x112c50> │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa7f8 <__cxa_atexit@plt+0x3ee414> │ │ │ │ + b 3fa820 <__cxa_atexit@plt+0x3ee43c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -281421,18 +281421,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r9, #8] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 11f150 <__cxa_atexit@plt+0x112d6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa810 <__cxa_atexit@plt+0x3ee42c> │ │ │ │ + b 3fa838 <__cxa_atexit@plt+0x3ee454> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldreq r9, [lr], #-2776 @ 0xfffff528 │ │ │ │ @@ -281473,15 +281473,15 @@ │ │ │ │ ldr r9, [pc, #24] @ 11f1f8 <__cxa_atexit@plt+0x112e14> │ │ │ │ ldr r3, [pc, #24] @ 11f1fc <__cxa_atexit@plt+0x112e18> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldreq r9, [lr], #-2576 @ 0xfffff5f0 │ │ │ │ strbteq sp, [r4], #-2164 @ 0xfffff78c │ │ │ │ ldreq r9, [lr], #-2704 @ 0xfffff570 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #92] @ 11f270 <__cxa_atexit@plt+0x112e8c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -281516,15 +281516,15 @@ │ │ │ │ ldr r9, [pc, #24] @ 11f2a4 <__cxa_atexit@plt+0x112ec0> │ │ │ │ ldr r3, [pc, #24] @ 11f2a8 <__cxa_atexit@plt+0x112ec4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldreq r9, [lr], #-2404 @ 0xfffff69c │ │ │ │ strbteq sp, [r4], #-1992 @ 0xfffff838 │ │ │ │ ldreq r9, [lr], #-2528 @ 0xfffff620 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -281666,15 +281666,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r9, [lr], #-1940 @ 0xfffff86c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #92] @ 11f570 <__cxa_atexit@plt+0x11318c> │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ @@ -281702,15 +281702,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r9, [lr], #-1792 @ 0xfffff900 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11f600 <__cxa_atexit@plt+0x11321c> │ │ │ │ @@ -282645,15 +282645,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffeca4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r8, [lr], #-2120 @ 0xfffff7b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 1204b4 <__cxa_atexit@plt+0x1140d0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -282709,15 +282709,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffeba4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r8, [lr], #-1864 @ 0xfffff8b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #92] @ 1205bc <__cxa_atexit@plt+0x1141d8> │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ @@ -282745,20 +282745,20 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffeb10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 120608 <__cxa_atexit@plt+0x114224> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @@ -282818,18 +282818,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r9, #8] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 120724 <__cxa_atexit@plt+0x114340> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa810 <__cxa_atexit@plt+0x3ee42c> │ │ │ │ + b 3fa838 <__cxa_atexit@plt+0x3ee454> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xffffcea0 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldreq r8, [lr], #-1284 @ 0xfffffafc │ │ │ │ @@ -282897,15 +282897,15 @@ │ │ │ │ ldr r9, [pc, #24] @ 120838 <__cxa_atexit@plt+0x114454> │ │ │ │ ldr r3, [pc, #24] @ 12083c <__cxa_atexit@plt+0x114458> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldreq r8, [lr], #-976 @ 0xfffffc30 │ │ │ │ strbteq ip, [r4], #-564 @ 0xfffffdcc │ │ │ │ ldreq r8, [lr], #-1104 @ 0xfffffbb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ @@ -282967,15 +282967,15 @@ │ │ │ │ ldr r9, [pc, #24] @ 120950 <__cxa_atexit@plt+0x11456c> │ │ │ │ ldr r3, [pc, #24] @ 120954 <__cxa_atexit@plt+0x114570> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldreq r8, [lr], #-696 @ 0xfffffd48 │ │ │ │ strbteq ip, [r4], #-284 @ 0xfffffee4 │ │ │ │ ldreq r8, [lr], #-844 @ 0xfffffcb4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -283660,15 +283660,15 @@ │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff2a0 │ │ │ │ ldreq r7, [lr], #-2224 @ 0xfffff750 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r7, [lr], #-2180 @ 0xfffff77c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [pc, #84] @ 121490 <__cxa_atexit@plt+0x1150ac> │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ ldr r9, [r3, #-4] │ │ │ │ @@ -283695,15 +283695,15 @@ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff214 │ │ │ │ ldreq r7, [lr], #-2084 @ 0xfffff7dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -283863,15 +283863,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -283914,15 +283914,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r7, [lr], #-988 @ 0xfffffc24 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 121850 <__cxa_atexit@plt+0x11546c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -283991,15 +283991,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -284042,15 +284042,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r7, [lr], #-476 @ 0xfffffe24 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 121a50 <__cxa_atexit@plt+0x11566c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ @@ -284117,15 +284117,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 121b6c <__cxa_atexit@plt+0x115788> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -284136,31 +284136,31 @@ │ │ │ │ andeq r1, r0, r0, ror #28 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r1, r0, r8, lsr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r7, [lr], #-84 @ 0xffffffac │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 121bd4 <__cxa_atexit@plt+0x1157f0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ muleq r0, r4, r3 │ │ │ │ ldreq r7, [lr], #-36 @ 0xffffffdc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -284216,15 +284216,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -284267,15 +284267,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r6, [lr], #-3672 @ 0xfffff1a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 121dd4 <__cxa_atexit@plt+0x1159f0> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -284342,15 +284342,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 121ef0 <__cxa_atexit@plt+0x115b0c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -284361,37 +284361,37 @@ │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r1, r0, r4, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r6, [lr], #-3280 @ 0xfffff330 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 121f58 <__cxa_atexit@plt+0x115b74> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r6, [lr], #-3208 @ 0xfffff378 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -284469,15 +284469,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 1220ec <__cxa_atexit@plt+0x115d08> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -284510,15 +284510,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 12216c <__cxa_atexit@plt+0x115d88> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 12218c <__cxa_atexit@plt+0x115da8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -284609,15 +284609,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -284660,15 +284660,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r6, [lr], #-2100 @ 0xfffff7cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1223f8 <__cxa_atexit@plt+0x116014> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -284737,15 +284737,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -284779,15 +284779,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 1225a0 <__cxa_atexit@plt+0x1161bc> │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 1225c0 <__cxa_atexit@plt+0x1161dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -284877,15 +284877,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -284928,15 +284928,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r6, [lr], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 122828 <__cxa_atexit@plt+0x116444> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -285005,15 +285005,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -285056,15 +285056,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r6, [lr], #-516 @ 0xfffffdfc │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 122a28 <__cxa_atexit@plt+0x116644> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -285135,15 +285135,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #52] @ 122b54 <__cxa_atexit@plt+0x116770> │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -285177,15 +285177,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 122bd8 <__cxa_atexit@plt+0x1167f4> │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 122bf8 <__cxa_atexit@plt+0x116814> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -285278,15 +285278,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -285329,15 +285329,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r5, [lr], #-3520 @ 0xfffff240 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 122e6c <__cxa_atexit@plt+0x116a88> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -285406,15 +285406,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -285457,15 +285457,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r5, [lr], #-3008 @ 0xfffff440 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 12306c <__cxa_atexit@plt+0x116c88> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -285534,15 +285534,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -285585,15 +285585,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r5, [lr], #-2496 @ 0xfffff640 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 12326c <__cxa_atexit@plt+0x116e88> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -285664,15 +285664,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #52] @ 123398 <__cxa_atexit@plt+0x116fb4> │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -285706,15 +285706,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 12341c <__cxa_atexit@plt+0x117038> │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 12343c <__cxa_atexit@plt+0x117058> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -286210,15 +286210,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -286261,15 +286261,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r4, [lr], #-3888 @ 0xfffff0d0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 123cfc <__cxa_atexit@plt+0x117918> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -286338,15 +286338,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -286389,15 +286389,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r4, [lr], #-3376 @ 0xfffff2d0 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 123efc <__cxa_atexit@plt+0x117b18> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -286466,15 +286466,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -286517,15 +286517,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r4, [lr], #-2864 @ 0xfffff4d0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 1240fc <__cxa_atexit@plt+0x117d18> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ @@ -286593,15 +286593,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 12421c <__cxa_atexit@plt+0x117e38> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -286612,31 +286612,31 @@ │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff7fc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r4, [lr], #-2468 @ 0xfffff65c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 124284 <__cxa_atexit@plt+0x117ea0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsr #21 │ │ │ │ ldreq r4, [lr], #-2420 @ 0xfffff68c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -286692,15 +286692,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -286743,15 +286743,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r4, [lr], #-1960 @ 0xfffff858 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 124484 <__cxa_atexit@plt+0x1180a0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -286820,15 +286820,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -286871,15 +286871,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r4, [lr], #-1448 @ 0xfffffa58 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 124684 <__cxa_atexit@plt+0x1182a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ @@ -286947,15 +286947,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 1247a4 <__cxa_atexit@plt+0x1183c0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -286966,31 +286966,31 @@ │ │ │ │ @ instruction: 0xfffff228 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff274 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r4, [lr], #-1052 @ 0xfffffbe4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12480c <__cxa_atexit@plt+0x118428> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsr #10 │ │ │ │ ldreq r4, [lr], #-1004 @ 0xfffffc14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -287046,15 +287046,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -287097,15 +287097,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r4, [lr], #-544 @ 0xfffffde0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 124a0c <__cxa_atexit@plt+0x118628> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -287173,15 +287173,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 124b2c <__cxa_atexit@plt+0x118748> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -287192,31 +287192,31 @@ │ │ │ │ @ instruction: 0xffffeea0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffeeec │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r4, [lr], #-148 @ 0xffffff6c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 124b94 <__cxa_atexit@plt+0x1187b0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ muleq r0, r8, r1 │ │ │ │ ldreq r4, [lr], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -287271,15 +287271,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 124cb4 <__cxa_atexit@plt+0x1188d0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -287290,37 +287290,37 @@ │ │ │ │ @ instruction: 0xffffed18 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffed64 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r3, [lr], #-3852 @ 0xfffff0f4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 124d1c <__cxa_atexit@plt+0x118938> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r3, [lr], #-3784 @ 0xfffff138 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ and r1, r2, #3 │ │ │ │ @@ -287374,15 +287374,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #52] @ 124e50 <__cxa_atexit@plt+0x118a6c> │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -287416,15 +287416,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 124ed4 <__cxa_atexit@plt+0x118af0> │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 124ef4 <__cxa_atexit@plt+0x118b10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -287521,15 +287521,15 @@ │ │ │ │ ldr r0, [pc, #48] @ 125090 <__cxa_atexit@plt+0x118cac> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ + b 3fa818 <__cxa_atexit@plt+0x3ee434> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ strbteq r7, [r4], #-2560 @ 0xfffff600 │ │ │ │ strbteq r7, [r4], #-2496 @ 0xfffff640 │ │ │ │ @@ -287554,15 +287554,15 @@ │ │ │ │ str r5, [r9, #8] │ │ │ │ ldr r5, [pc, #56] @ 125120 <__cxa_atexit@plt+0x118d3c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [pc, #52] @ 125124 <__cxa_atexit@plt+0x118d40> │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa7f8 <__cxa_atexit@plt+0x3ee414> │ │ │ │ + b 3fa820 <__cxa_atexit@plt+0x3ee43c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -287661,15 +287661,15 @@ │ │ │ │ ldr r0, [pc, #48] @ 1252c0 <__cxa_atexit@plt+0x118edc> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ + b 3fa818 <__cxa_atexit@plt+0x3ee434> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ strbteq r7, [r4], #-2000 @ 0xfffff830 │ │ │ │ strbteq r7, [r4], #-1936 @ 0xfffff870 │ │ │ │ @@ -287694,15 +287694,15 @@ │ │ │ │ str r5, [r9, #8] │ │ │ │ ldr r5, [pc, #56] @ 125350 <__cxa_atexit@plt+0x118f6c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [pc, #52] @ 125354 <__cxa_atexit@plt+0x118f70> │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa7f8 <__cxa_atexit@plt+0x3ee414> │ │ │ │ + b 3fa820 <__cxa_atexit@plt+0x3ee43c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -287765,18 +287765,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r9, #8] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 125470 <__cxa_atexit@plt+0x11908c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa810 <__cxa_atexit@plt+0x3ee42c> │ │ │ │ + b 3fa838 <__cxa_atexit@plt+0x3ee454> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldreq r3, [lr], #-1976 @ 0xfffff848 │ │ │ │ @@ -287817,15 +287817,15 @@ │ │ │ │ ldr r9, [pc, #24] @ 125518 <__cxa_atexit@plt+0x119134> │ │ │ │ ldr r3, [pc, #24] @ 12551c <__cxa_atexit@plt+0x119138> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldreq r3, [lr], #-1776 @ 0xfffff910 │ │ │ │ strbteq r7, [r4], #-1364 @ 0xfffffaac │ │ │ │ ldreq r3, [lr], #-1904 @ 0xfffff890 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #92] @ 125590 <__cxa_atexit@plt+0x1191ac> │ │ │ │ mov r3, r5 │ │ │ │ @@ -287860,15 +287860,15 @@ │ │ │ │ ldr r9, [pc, #24] @ 1255c4 <__cxa_atexit@plt+0x1191e0> │ │ │ │ ldr r3, [pc, #24] @ 1255c8 <__cxa_atexit@plt+0x1191e4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldreq r3, [lr], #-1604 @ 0xfffff9bc │ │ │ │ strbteq r7, [r4], #-1192 @ 0xfffffb58 │ │ │ │ ldreq r3, [lr], #-1728 @ 0xfffff940 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -288010,15 +288010,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r3, [lr], #-1140 @ 0xfffffb8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #92] @ 125890 <__cxa_atexit@plt+0x1194ac> │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ @@ -288046,15 +288046,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r3, [lr], #-992 @ 0xfffffc20 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 125920 <__cxa_atexit@plt+0x11953c> │ │ │ │ @@ -288989,15 +288989,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffeca4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r2, [lr], #-1320 @ 0xfffffad8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 1267d4 <__cxa_atexit@plt+0x11a3f0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -289053,15 +289053,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffeba4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r2, [lr], #-1064 @ 0xfffffbd8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #92] @ 1268dc <__cxa_atexit@plt+0x11a4f8> │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ @@ -289089,20 +289089,20 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffeb10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 126928 <__cxa_atexit@plt+0x11a544> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @@ -289219,15 +289219,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -289270,15 +289270,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r2, [lr], #-44 @ 0xffffffd4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 126c00 <__cxa_atexit@plt+0x11a81c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -289347,15 +289347,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -289398,15 +289398,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r1, [lr], #-3628 @ 0xfffff1d4 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 126e00 <__cxa_atexit@plt+0x11aa1c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ @@ -289473,15 +289473,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 126f1c <__cxa_atexit@plt+0x11ab38> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -289492,31 +289492,31 @@ │ │ │ │ andeq r1, r0, r0, ror #28 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r1, r0, r8, lsr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r1, [lr], #-3236 @ 0xfffff35c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 126f84 <__cxa_atexit@plt+0x11aba0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ muleq r0, r4, r3 │ │ │ │ ldreq r1, [lr], #-3188 @ 0xfffff38c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -289572,15 +289572,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -289623,15 +289623,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r1, [lr], #-2728 @ 0xfffff558 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 127184 <__cxa_atexit@plt+0x11ada0> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -289698,15 +289698,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 1272a0 <__cxa_atexit@plt+0x11aebc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -289717,37 +289717,37 @@ │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r1, r0, r4, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r1, [lr], #-2336 @ 0xfffff6e0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 127308 <__cxa_atexit@plt+0x11af24> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r1, [lr], #-2264 @ 0xfffff728 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -289825,15 +289825,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 12749c <__cxa_atexit@plt+0x11b0b8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -289866,15 +289866,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 12751c <__cxa_atexit@plt+0x11b138> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 12753c <__cxa_atexit@plt+0x11b158> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -289965,15 +289965,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -290016,15 +290016,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r1, [lr], #-1156 @ 0xfffffb7c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1277a8 <__cxa_atexit@plt+0x11b3c4> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -290093,15 +290093,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -290135,15 +290135,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 127950 <__cxa_atexit@plt+0x11b56c> │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 127970 <__cxa_atexit@plt+0x11b58c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -290233,15 +290233,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -290284,15 +290284,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r1, [lr], #-84 @ 0xffffffac │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 127bd8 <__cxa_atexit@plt+0x11b7f4> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -290361,15 +290361,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -290412,15 +290412,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r0, [lr], #-3668 @ 0xfffff1ac │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 127dd8 <__cxa_atexit@plt+0x11b9f4> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -290491,15 +290491,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #52] @ 127f04 <__cxa_atexit@plt+0x11bb20> │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -290533,15 +290533,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 127f88 <__cxa_atexit@plt+0x11bba4> │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 127fa8 <__cxa_atexit@plt+0x11bbc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -290634,15 +290634,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -290685,15 +290685,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r0, [lr], #-2576 @ 0xfffff5f0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 12821c <__cxa_atexit@plt+0x11be38> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -290762,15 +290762,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -290813,15 +290813,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r0, [lr], #-2064 @ 0xfffff7f0 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 12841c <__cxa_atexit@plt+0x11c038> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -290890,15 +290890,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -290941,15 +290941,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r0, [lr], #-1552 @ 0xfffff9f0 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 12861c <__cxa_atexit@plt+0x11c238> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -291020,15 +291020,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #52] @ 128748 <__cxa_atexit@plt+0x11c364> │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -291062,15 +291062,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 1287cc <__cxa_atexit@plt+0x11c3e8> │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 1287ec <__cxa_atexit@plt+0x11c408> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -291566,15 +291566,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -291617,15 +291617,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq pc, [sp], #-2944 @ 0xfffff480 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1290ac <__cxa_atexit@plt+0x11ccc8> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -291694,15 +291694,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -291745,15 +291745,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq pc, [sp], #-2432 @ 0xfffff680 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1292ac <__cxa_atexit@plt+0x11cec8> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -291822,15 +291822,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -291873,15 +291873,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq pc, [sp], #-1920 @ 0xfffff880 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 1294ac <__cxa_atexit@plt+0x11d0c8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ @@ -291949,15 +291949,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 1295cc <__cxa_atexit@plt+0x11d1e8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -291968,31 +291968,31 @@ │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff7fc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq pc, [sp], #-1524 @ 0xfffffa0c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 129634 <__cxa_atexit@plt+0x11d250> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsr #21 │ │ │ │ ldreq pc, [sp], #-1476 @ 0xfffffa3c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -292048,15 +292048,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -292099,15 +292099,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq pc, [sp], #-1016 @ 0xfffffc08 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 129834 <__cxa_atexit@plt+0x11d450> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -292176,15 +292176,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -292227,15 +292227,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq pc, [sp], #-504 @ 0xfffffe08 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 129a34 <__cxa_atexit@plt+0x11d650> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ @@ -292303,15 +292303,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 129b54 <__cxa_atexit@plt+0x11d770> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -292322,31 +292322,31 @@ │ │ │ │ @ instruction: 0xfffff228 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff274 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq pc, [sp], #-108 @ 0xffffff94 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 129bbc <__cxa_atexit@plt+0x11d7d8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsr #10 │ │ │ │ ldreq pc, [sp], #-60 @ 0xffffffc4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -292402,15 +292402,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -292453,15 +292453,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq lr, [sp], #-3696 @ 0xfffff190 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 129dbc <__cxa_atexit@plt+0x11d9d8> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -292529,15 +292529,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 129edc <__cxa_atexit@plt+0x11daf8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -292548,31 +292548,31 @@ │ │ │ │ @ instruction: 0xffffeea0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffeeec │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq lr, [sp], #-3300 @ 0xfffff31c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 129f44 <__cxa_atexit@plt+0x11db60> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ muleq r0, r8, r1 │ │ │ │ ldreq lr, [sp], #-3252 @ 0xfffff34c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -292627,15 +292627,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 12a064 <__cxa_atexit@plt+0x11dc80> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -292646,37 +292646,37 @@ │ │ │ │ @ instruction: 0xffffed18 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffed64 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq lr, [sp], #-2908 @ 0xfffff4a4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12a0cc <__cxa_atexit@plt+0x11dce8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq lr, [sp], #-2840 @ 0xfffff4e8 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ and r1, r2, #3 │ │ │ │ @@ -292730,15 +292730,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #52] @ 12a200 <__cxa_atexit@plt+0x11de1c> │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -292772,15 +292772,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 12a284 <__cxa_atexit@plt+0x11dea0> │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa800 <__cxa_atexit@plt+0x3ee41c> │ │ │ │ + b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 12a2a4 <__cxa_atexit@plt+0x11dec0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -292877,15 +292877,15 @@ │ │ │ │ ldr r0, [pc, #48] @ 12a440 <__cxa_atexit@plt+0x11e05c> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ + b 3fa818 <__cxa_atexit@plt+0x3ee434> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ strbteq r2, [r4], #-1616 @ 0xfffff9b0 │ │ │ │ strbteq r2, [r4], #-1552 @ 0xfffff9f0 │ │ │ │ @@ -292910,15 +292910,15 @@ │ │ │ │ str r5, [r9, #8] │ │ │ │ ldr r5, [pc, #56] @ 12a4d0 <__cxa_atexit@plt+0x11e0ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [pc, #52] @ 12a4d4 <__cxa_atexit@plt+0x11e0f0> │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa7f8 <__cxa_atexit@plt+0x3ee414> │ │ │ │ + b 3fa820 <__cxa_atexit@plt+0x3ee43c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -292981,18 +292981,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r9, #8] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 12a5f0 <__cxa_atexit@plt+0x11e20c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa810 <__cxa_atexit@plt+0x3ee42c> │ │ │ │ + b 3fa838 <__cxa_atexit@plt+0x3ee454> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldreq lr, [sp], #-1592 @ 0xfffff9c8 │ │ │ │ @@ -293033,15 +293033,15 @@ │ │ │ │ ldr r9, [pc, #24] @ 12a698 <__cxa_atexit@plt+0x11e2b4> │ │ │ │ ldr r3, [pc, #24] @ 12a69c <__cxa_atexit@plt+0x11e2b8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldreq lr, [sp], #-1392 @ 0xfffffa90 │ │ │ │ strbteq r2, [r4], #-980 @ 0xfffffc2c │ │ │ │ ldreq lr, [sp], #-1520 @ 0xfffffa10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #92] @ 12a710 <__cxa_atexit@plt+0x11e32c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -293076,15 +293076,15 @@ │ │ │ │ ldr r9, [pc, #24] @ 12a744 <__cxa_atexit@plt+0x11e360> │ │ │ │ ldr r3, [pc, #24] @ 12a748 <__cxa_atexit@plt+0x11e364> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldreq lr, [sp], #-1220 @ 0xfffffb3c │ │ │ │ strbteq r2, [r4], #-808 @ 0xfffffcd8 │ │ │ │ ldreq lr, [sp], #-1344 @ 0xfffffac0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -293226,15 +293226,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq lr, [sp], #-756 @ 0xfffffd0c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #92] @ 12aa10 <__cxa_atexit@plt+0x11e62c> │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ @@ -293262,15 +293262,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq lr, [sp], #-608 @ 0xfffffda0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12aaa0 <__cxa_atexit@plt+0x11e6bc> │ │ │ │ @@ -294205,15 +294205,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffeca4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq sp, [sp], #-936 @ 0xfffffc58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 12b954 <__cxa_atexit@plt+0x11f570> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -294269,15 +294269,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffeba4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq sp, [sp], #-680 @ 0xfffffd58 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #92] @ 12ba5c <__cxa_atexit@plt+0x11f678> │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ @@ -294305,20 +294305,20 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffeb10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 12baa8 <__cxa_atexit@plt+0x11f6c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @@ -294394,15 +294394,15 @@ │ │ │ │ beq 12bbe4 <__cxa_atexit@plt+0x11f800> │ │ │ │ mov r5, r3 │ │ │ │ b 12bf58 <__cxa_atexit@plt+0x11fb74> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r3, #3] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa810 <__cxa_atexit@plt+0x3ee42c> │ │ │ │ + b 3fa838 <__cxa_atexit@plt+0x3ee454> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ b 12be50 <__cxa_atexit@plt+0x11fa6c> │ │ │ │ mov r5, r3 │ │ │ │ @@ -294454,15 +294454,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [pc, #28] @ 12bce0 <__cxa_atexit@plt+0x11f8fc> │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strbteq r1, [r4], #-1068 @ 0xfffffbd4 │ │ │ │ ldreq ip, [sp], #-3840 @ 0xfffff100 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strbteq r0, [r4], #-3496 @ 0xfffff258 │ │ │ │ strbteq r1, [r4], #-992 @ 0xfffffc20 │ │ │ │ ldreq sp, [sp], #-64 @ 0xffffffc0 │ │ │ │ @@ -294476,15 +294476,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 12bd30 <__cxa_atexit@plt+0x11f94c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ b 12be50 <__cxa_atexit@plt+0x11fa6c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldreq ip, [sp], #-3732 @ 0xfffff16c │ │ │ │ strbteq r0, [r4], #-3392 @ 0xfffff2c0 │ │ │ │ ldreq ip, [sp], #-3932 @ 0xfffff0a4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -294546,15 +294546,15 @@ │ │ │ │ ldr r9, [pc, #24] @ 12be3c <__cxa_atexit@plt+0x11fa58> │ │ │ │ ldr r3, [pc, #24] @ 12be40 <__cxa_atexit@plt+0x11fa5c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldreq ip, [sp], #-3532 @ 0xfffff234 │ │ │ │ strbteq r0, [r4], #-3120 @ 0xfffff3d0 │ │ │ │ ldreq ip, [sp], #-3512 @ 0xfffff248 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -294590,15 +294590,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 12bf04 <__cxa_atexit@plt+0x11fb20> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffaac4 │ │ │ │ @ instruction: 0xffffce18 │ │ │ │ @ instruction: 0xffffce5c │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @@ -294649,15 +294649,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [pc, #76] @ 12c014 <__cxa_atexit@plt+0x11fc30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ ldr r7, [pc, #68] @ 12c018 <__cxa_atexit@plt+0x11fc34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ mov r6, r9 │ │ │ │ b 12c1c0 <__cxa_atexit@plt+0x11fddc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ @@ -294690,15 +294690,15 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 12c098 <__cxa_atexit@plt+0x11fcb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ mov r6, r9 │ │ │ │ b 12c1c0 <__cxa_atexit@plt+0x11fddc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffff9040 │ │ │ │ @@ -294766,15 +294766,15 @@ │ │ │ │ ldr r9, [pc, #24] @ 12c1ac <__cxa_atexit@plt+0x11fdc8> │ │ │ │ ldr r3, [pc, #24] @ 12c1b0 <__cxa_atexit@plt+0x11fdcc> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldreq ip, [sp], #-2652 @ 0xfffff5a4 │ │ │ │ strbteq r0, [r4], #-2240 @ 0xfffff740 │ │ │ │ ldreq ip, [sp], #-2632 @ 0xfffff5b8 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -294814,15 +294814,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 12c284 <__cxa_atexit@plt+0x11fea0> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff53a0 │ │ │ │ @ instruction: 0xffff76f0 │ │ │ │ @ instruction: 0xffff7734 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @@ -295584,15 +295584,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffecf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq fp, [sp], #-3776 @ 0xfffff140 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #96] @ 12ceec <__cxa_atexit@plt+0x120b08> │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ @@ -295621,15 +295621,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffec5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq fp, [sp], #-3628 @ 0xfffff1d4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -295710,15 +295710,15 @@ │ │ │ │ bne 12d084 <__cxa_atexit@plt+0x120ca0> │ │ │ │ ldr r7, [pc, #84] @ 12d0ac <__cxa_atexit@plt+0x120cc8> │ │ │ │ ldr r8, [r2, #8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa818 <__cxa_atexit@plt+0x3ee434> │ │ │ │ + b 3fa840 <__cxa_atexit@plt+0x3ee45c> │ │ │ │ ldr r3, [pc, #52] @ 12d0a8 <__cxa_atexit@plt+0x120cc4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 12d09c <__cxa_atexit@plt+0x120cb8> │ │ │ │ b 12d84c <__cxa_atexit@plt+0x121468> │ │ │ │ ldr r3, [pc, #24] @ 12d0a4 <__cxa_atexit@plt+0x120cc0> │ │ │ │ @@ -295736,15 +295736,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12d0d4 <__cxa_atexit@plt+0x120cf0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa820 <__cxa_atexit@plt+0x3ee43c> │ │ │ │ + b 3fa848 <__cxa_atexit@plt+0x3ee464> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq fp, [sp], #-3180 @ 0xfffff394 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -295856,15 +295856,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 12bb1c <__cxa_atexit@plt+0x11f738> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ + b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #340] @ 12d420 <__cxa_atexit@plt+0x12103c> │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -296057,22 +296057,22 @@ │ │ │ │ ldreq fp, [sp], #-1856 @ 0xfffff8c0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 12d5d8 <__cxa_atexit@plt+0x1211f4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq fp, [sp], #-1820 @ 0xfffff8e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ + b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ ldreq fp, [sp], #-1872 @ 0xfffff8b0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #100] @ 12d66c <__cxa_atexit@plt+0x121288> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -296136,22 +296136,22 @@ │ │ │ │ ldreq fp, [sp], #-1540 @ 0xfffff9fc │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 12d714 <__cxa_atexit@plt+0x121330> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq fp, [sp], #-1504 @ 0xfffffa20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ + b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ ldreq fp, [sp], #-1556 @ 0xfffff9ec │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #100] @ 12d7a8 <__cxa_atexit@plt+0x1213c4> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -296183,43 +296183,43 @@ │ │ │ │ ldreq fp, [sp], #-1352 @ 0xfffffab8 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 12d7d0 <__cxa_atexit@plt+0x1213ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq fp, [sp], #-1316 @ 0xfffffadc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ + b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ ldreq fp, [sp], #-1292 @ 0xfffffaf4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 12d80c <__cxa_atexit@plt+0x121428> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq fp, [sp], #-1256 @ 0xfffffb18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ + b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ ldreq fp, [sp], #-1232 @ 0xfffffb30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ + b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ ldreq fp, [sp], #-1236 @ 0xfffffb2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 12d8f4 <__cxa_atexit@plt+0x121510> │ │ │ │ @@ -296273,15 +296273,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ beq 12da28 <__cxa_atexit@plt+0x121644> │ │ │ │ mov r7, r9 │ │ │ │ b 120678 <__cxa_atexit@plt+0x114294> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ + b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ ldr r0, [pc, #300] @ 12da6c <__cxa_atexit@plt+0x121688> │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ ldr r9, [r1, #2] │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [r1, #6] │ │ │ │ @@ -296465,15 +296465,15 @@ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbteq lr, [r3], #-3788 @ 0xfffff134 │ │ │ │ ldreq fp, [sp], #-216 @ 0xffffff28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ + b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ ldreq fp, [sp], #-220 @ 0xffffff24 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #84] @ 12dca0 <__cxa_atexit@plt+0x1218bc> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -296544,15 +296544,15 @@ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbteq lr, [r3], #-3472 @ 0xfffff270 │ │ │ │ ldreq sl, [sp], #-3996 @ 0xfffff064 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ + b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ ldreq sl, [sp], #-4000 @ 0xfffff060 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #84] @ 12dddc <__cxa_atexit@plt+0x1219f8> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -296594,15 +296594,15 @@ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbteq lr, [r3], #-3272 @ 0xfffff338 │ │ │ │ ldreq sl, [sp], #-3796 @ 0xfffff12c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ + b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ ldreq sl, [sp], #-3800 @ 0xfffff128 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 12de6c <__cxa_atexit@plt+0x121a88> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #24] @ 12de70 <__cxa_atexit@plt+0x121a8c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -296614,21 +296614,21 @@ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strbteq lr, [r3], #-3184 @ 0xfffff390 │ │ │ │ ldreq sl, [sp], #-3716 @ 0xfffff17c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ + b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ ldreq sl, [sp], #-3692 @ 0xfffff194 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ + b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ ldreq sl, [sp], #-3680 @ 0xfffff1a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 12df5c <__cxa_atexit@plt+0x121b78> │ │ │ │ @@ -296681,15 +296681,15 @@ │ │ │ │ ldr r3, [pc, #344] @ 12e0d8 <__cxa_atexit@plt+0x121cf4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ bne 12dfe0 <__cxa_atexit@plt+0x121bfc> │ │ │ │ b 12e02c <__cxa_atexit@plt+0x121c48> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ + b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ ldr r2, [pc, #328] @ 12e0e8 <__cxa_atexit@plt+0x121d04> │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ ldr r9, [r0, #2] │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [r0, #6] │ │ │ │ @@ -296884,15 +296884,15 @@ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbteq lr, [r3], #-2112 @ 0xfffff7c0 │ │ │ │ ldreq sl, [sp], #-2636 @ 0xfffff5b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ + b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ ldreq sl, [sp], #-2624 @ 0xfffff5c0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #88] @ 12e330 <__cxa_atexit@plt+0x121f4c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -296965,15 +296965,15 @@ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbteq lr, [r3], #-1788 @ 0xfffff904 │ │ │ │ ldreq sl, [sp], #-2312 @ 0xfffff6f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ + b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ ldreq sl, [sp], #-2300 @ 0xfffff704 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #88] @ 12e474 <__cxa_atexit@plt+0x122090> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -297016,15 +297016,15 @@ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbteq lr, [r3], #-1584 @ 0xfffff9d0 │ │ │ │ ldreq sl, [sp], #-2108 @ 0xfffff7c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ + b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ ldreq sl, [sp], #-2096 @ 0xfffff7d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 12e504 <__cxa_atexit@plt+0x122120> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #24] @ 12e508 <__cxa_atexit@plt+0x122124> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -297036,21 +297036,21 @@ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strbteq lr, [r3], #-1496 @ 0xfffffa28 │ │ │ │ ldreq sl, [sp], #-2028 @ 0xfffff814 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ + b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ ldreq sl, [sp], #-2004 @ 0xfffff82c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa828 <__cxa_atexit@plt+0x3ee444> │ │ │ │ + b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ ldreq sl, [sp], #-2108 @ 0xfffff7c4 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12e584 <__cxa_atexit@plt+0x1221a0> │ │ │ │ @@ -297086,21 +297086,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 12e604 <__cxa_atexit@plt+0x122220> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r0, #13107200 @ 0xc80000 │ │ │ │ + mvneq pc, #7296 @ 0x1c80 │ │ │ │ strbteq lr, [r3], #-1084 @ 0xfffffbc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -297114,15 +297114,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 12e660 <__cxa_atexit@plt+0x12227c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq lr, [r3], #-1312 @ 0xfffffae0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -297139,15 +297139,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 12e6c4 <__cxa_atexit@plt+0x1222e0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq lr, [r3], #-1212 @ 0xfffffb44 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 12e6fc <__cxa_atexit@plt+0x122318> │ │ │ │ @@ -297203,15 +297203,15 @@ │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ strbteq lr, [r3], #-980 @ 0xfffffc2c │ │ │ │ ldreq sl, [sp], #-2356 @ 0xfffff6cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ ldreq sl, [sp], #-2340 @ 0xfffff6dc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -297295,26 +297295,26 @@ │ │ │ │ ldr r2, [pc, #40] @ 12e940 <__cxa_atexit@plt+0x12255c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa660 <__cxa_atexit@plt+0x3ee27c> │ │ │ │ + b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ strbteq lr, [r3], #-272 @ 0xfffffef0 │ │ │ │ strbteq lr, [r3], #-316 @ 0xfffffec4 │ │ │ │ ldreq sl, [sp], #-1944 @ 0xfffff868 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ ldreq sl, [sp], #-1916 @ 0xfffff884 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -297877,17 +297877,17 @@ │ │ │ │ mov r9, sl │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r7, [pc, #24] @ 12f250 <__cxa_atexit@plt+0x122e6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvneq pc, #116, 20 @ 0x74000 │ │ │ │ - mvneq pc, #319488 @ 0x4e000 │ │ │ │ - mvneq pc, #299008 @ 0x49000 │ │ │ │ + mvneq pc, #180 @ 0xb4 │ │ │ │ + mvneq pc, #142 @ 0x8e │ │ │ │ + mvneq pc, #137 @ 0x89 │ │ │ │ ldreq r9, [sp], #-3916 @ 0xfffff0b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 12f284 <__cxa_atexit@plt+0x122ea0> │ │ │ │ @@ -297901,17 +297901,17 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r8, [pc, #8] @ 12f2a4 <__cxa_atexit@plt+0x122ec0> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq pc, #192, 18 @ 0x300000 │ │ │ │ - mvneq pc, #3506176 @ 0x358000 │ │ │ │ - mvneq pc, #3883008 @ 0x3b4000 │ │ │ │ + mvneq pc, #0 │ │ │ │ + mvneq pc, #22 │ │ │ │ + mvneq pc, #45 @ 0x2d │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12f32c <__cxa_atexit@plt+0x122f48> │ │ │ │ ldr r2, [pc, #108] @ 12f33c <__cxa_atexit@plt+0x122f58> │ │ │ │ @@ -297940,17 +297940,17 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r7, [pc, #24] @ 12f34c <__cxa_atexit@plt+0x122f68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvneq pc, #120, 18 @ 0x1e0000 │ │ │ │ - mvneq pc, #1343488 @ 0x148000 │ │ │ │ - mvneq pc, #1261568 @ 0x134000 │ │ │ │ + mvneq lr, #184, 30 @ 0x2e0 │ │ │ │ + mvneq lr, #584 @ 0x248 │ │ │ │ + mvneq lr, #564 @ 0x234 │ │ │ │ ldreq r9, [sp], #-3668 @ 0xfffff1ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 12f380 <__cxa_atexit@plt+0x122f9c> │ │ │ │ @@ -297964,17 +297964,17 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r8, [pc, #8] @ 12f3a0 <__cxa_atexit@plt+0x122fbc> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq pc, #196, 16 @ 0xc40000 │ │ │ │ - mvneq pc, #14286848 @ 0xda0000 │ │ │ │ - mvneq pc, #15794176 @ 0xf10000 │ │ │ │ + mvneq lr, #4, 30 │ │ │ │ + mvneq lr, #26, 30 @ 0x68 │ │ │ │ + mvneq lr, #49, 30 @ 0xc4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 12f3d0 <__cxa_atexit@plt+0x122fec> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -298125,41 +298125,41 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 12f638 <__cxa_atexit@plt+0x123254> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, r7, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ ldreq r9, [sp], #-3080 @ 0xfffff3f8 │ │ │ │ strbteq sp, [r3], #-1748 @ 0xfffff92c │ │ │ │ strbteq sp, [r3], #-1712 @ 0xfffff950 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 12f674 <__cxa_atexit@plt+0x123290> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbteq sp, [r3], #-1628 @ 0xfffff9a4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 3fa430 <__cxa_atexit@plt+0x3ee04c> │ │ │ │ + b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -298218,45 +298218,45 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strbteq sp, [r3], #-1404 @ 0xfffffa84 │ │ │ │ ldreq r9, [sp], #-2764 @ 0xfffff534 │ │ │ │ - mvneq pc, #112, 10 @ 0x1c000000 │ │ │ │ + mvneq lr, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, #148, 10 @ 0x25000000 │ │ │ │ + mvneq lr, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, #775946240 @ 0x2e400000 │ │ │ │ + mvneq lr, #254976 @ 0x3e400 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, #220, 10 @ 0x37000000 │ │ │ │ + mvneq lr, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, #5242880 @ 0x500000 │ │ │ │ + mvneq lr, #17664 @ 0x4500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq pc, #47185920 @ 0x2d00000 │ │ │ │ + mvneq lr, #27904 @ 0x6d00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -298278,18 +298278,18 @@ │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r8, [pc, #20] @ 12f88c <__cxa_atexit@plt+0x1234a8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r8, [pc, #4] @ 12f888 <__cxa_atexit@plt+0x1234a4> │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq pc, #187695104 @ 0xb300000 │ │ │ │ - mvneq pc, #190840832 @ 0xb600000 │ │ │ │ - mvneq pc, #188, 12 @ 0xbc00000 │ │ │ │ - mvneq pc, #188, 12 @ 0xbc00000 │ │ │ │ + mvneq lr, #62208 @ 0xf300 │ │ │ │ + mvneq lr, #62976 @ 0xf600 │ │ │ │ + mvneq lr, #252, 24 @ 0xfc00 │ │ │ │ + mvneq lr, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12f930 <__cxa_atexit@plt+0x12354c> │ │ │ │ ldr r3, [pc, #136] @ 12f940 <__cxa_atexit@plt+0x12355c> │ │ │ │ @@ -298325,18 +298325,18 @@ │ │ │ │ mov r9, sl │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r7, [pc, #28] @ 12f954 <__cxa_atexit@plt+0x123570> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - mvneq pc, #108003328 @ 0x6700000 │ │ │ │ - mvneq pc, #52428800 @ 0x3200000 │ │ │ │ - mvneq pc, #4, 12 @ 0x400000 │ │ │ │ - mvneq pc, #4, 12 @ 0x400000 │ │ │ │ + mvneq lr, #42752 @ 0xa700 │ │ │ │ + mvneq lr, #29184 @ 0x7200 │ │ │ │ + mvneq lr, #68, 24 @ 0x4400 │ │ │ │ + mvneq lr, #68, 24 @ 0x4400 │ │ │ │ ldreq r9, [sp], #-2348 @ 0xfffff6d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 12f988 <__cxa_atexit@plt+0x1235a4> │ │ │ │ @@ -298357,18 +298357,18 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ moveq r8, r2 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r8, [pc, #8] @ 12f9c4 <__cxa_atexit@plt+0x1235e0> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq pc, #499122176 @ 0x1dc00000 │ │ │ │ - mvneq pc, #713031680 @ 0x2a800000 │ │ │ │ - mvneq pc, #120, 10 @ 0x1e000000 │ │ │ │ - mvneq pc, #120, 10 @ 0x1e000000 │ │ │ │ + mvneq lr, #187392 @ 0x2dc00 │ │ │ │ + mvneq lr, #239616 @ 0x3a800 │ │ │ │ + mvneq lr, #184, 22 @ 0x2e000 │ │ │ │ + mvneq lr, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 12fa6c <__cxa_atexit@plt+0x123688> │ │ │ │ ldr r2, [pc, #136] @ 12fa7c <__cxa_atexit@plt+0x123698> │ │ │ │ @@ -298404,18 +298404,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r7, [pc, #28] @ 12fa90 <__cxa_atexit@plt+0x1236ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - mvneq pc, #180355072 @ 0xac00000 │ │ │ │ - mvneq pc, #-167772160 @ 0xf6000000 │ │ │ │ - mvneq pc, #200, 8 @ 0xc8000000 │ │ │ │ - mvneq pc, #200, 8 @ 0xc8000000 │ │ │ │ + mvneq lr, #109568 @ 0x1ac00 │ │ │ │ + mvneq lr, #55296 @ 0xd800 │ │ │ │ + mvneq lr, #8, 22 @ 0x2000 │ │ │ │ + mvneq lr, #8, 22 @ 0x2000 │ │ │ │ ldreq r9, [sp], #-2036 @ 0xfffff80c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 12fac4 <__cxa_atexit@plt+0x1236e0> │ │ │ │ @@ -298436,18 +298436,18 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ moveq r8, r2 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r8, [pc, #8] @ 12fb00 <__cxa_atexit@plt+0x12371c> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq pc, #989855744 @ 0x3b000000 │ │ │ │ - mvneq pc, #1845493760 @ 0x6e000000 │ │ │ │ - mvneq pc, #60, 8 @ 0x3c000000 │ │ │ │ - mvneq pc, #60, 8 @ 0x3c000000 │ │ │ │ + mvneq lr, #503808 @ 0x7b000 │ │ │ │ + mvneq lr, #712704 @ 0xae000 │ │ │ │ + mvneq lr, #124, 20 @ 0x7c000 │ │ │ │ + mvneq lr, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 12fb34 <__cxa_atexit@plt+0x123750> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -298773,25 +298773,25 @@ │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r7, [pc, #20] @ 130048 <__cxa_atexit@plt+0x123c64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - mvneq lr, #2384 @ 0x950 │ │ │ │ + mvneq lr, #-721420288 @ 0xd5000000 │ │ │ │ ldreq r9, [sp], #-876 @ 0xfffffc94 │ │ │ │ ldreq r9, [sp], #-836 @ 0xfffffcbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 130070 <__cxa_atexit@plt+0x123c8c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldreq r9, [sp], #-796 @ 0xfffffce4 │ │ │ │ ldreq r9, [sp], #-820 @ 0xfffffccc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1300d0 <__cxa_atexit@plt+0x123cec> │ │ │ │ @@ -298992,15 +298992,15 @@ │ │ │ │ str r9, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r8, #28]! │ │ │ │ str r2, [r9, #12]! │ │ │ │ ldr r7, [pc, #40] @ 1303d8 <__cxa_atexit@plt+0x123ff4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #32] @ 1303dc <__cxa_atexit@plt+0x123ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @@ -299064,15 +299064,15 @@ │ │ │ │ str r9, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r8, #28]! │ │ │ │ str r2, [r9, #12]! │ │ │ │ ldr r7, [pc, #80] @ 130520 <__cxa_atexit@plt+0x12413c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r6, sl │ │ │ │ b 1304e4 <__cxa_atexit@plt+0x124100> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -299145,15 +299145,15 @@ │ │ │ │ str r9, [sl, #8] │ │ │ │ mov r9, sl │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r8, #28]! │ │ │ │ str r2, [r9, #12]! │ │ │ │ ldr r7, [pc, #80] @ 130664 <__cxa_atexit@plt+0x124280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r6, sl │ │ │ │ b 130628 <__cxa_atexit@plt+0x124244> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -299214,15 +299214,15 @@ │ │ │ │ str r7, [r6, #28] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r1, [r8, #16]! │ │ │ │ ldr r7, [pc, #76] @ 13076c <__cxa_atexit@plt+0x124388> │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #40] @ 13075c <__cxa_atexit@plt+0x124378> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -299264,15 +299264,15 @@ │ │ │ │ str r1, [r9, #24] │ │ │ │ str r7, [r9, #28] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ str r0, [r8, #16]! │ │ │ │ ldr r7, [pc, #28] @ 13080c <__cxa_atexit@plt+0x124428> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ strbteq ip, [r3], #-2256 @ 0xfffff730 │ │ │ │ @@ -299358,15 +299358,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ ldr r7, [pc, #48] @ 130994 <__cxa_atexit@plt+0x1245b0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -299441,15 +299441,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 130b08 <__cxa_atexit@plt+0x124724> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -299485,15 +299485,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 130b8c <__cxa_atexit@plt+0x1247a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -299636,15 +299636,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ add r7, sl, #7 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [pc, #92] @ 130e38 <__cxa_atexit@plt+0x124a54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -299803,15 +299803,15 @@ │ │ │ │ b 13111c <__cxa_atexit@plt+0x124d38> │ │ │ │ ldr r6, [pc, #296] @ 131174 <__cxa_atexit@plt+0x124d90> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ + b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ cmp r2, #224 @ 0xe0 │ │ │ │ bcs 131098 <__cxa_atexit@plt+0x124cb4> │ │ │ │ ldrb r1, [r1, #1] │ │ │ │ ldr lr, [pc, #236] @ 131160 <__cxa_atexit@plt+0x124d7c> │ │ │ │ add r1, r1, r2, lsl #6 │ │ │ │ sub r0, r6, #11 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -299898,15 +299898,15 @@ │ │ │ │ add r8, r2, r8, lsl #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #20] │ │ │ │ str sl, [r5, #24] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ + b 3fa6f0 <__cxa_atexit@plt+0x3ee30c> │ │ │ │ mov r3, r5 │ │ │ │ mov r0, #0 │ │ │ │ ldr ip, [r3, #4]! │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, r7, #8 │ │ │ │ lsr r1, ip, #16 │ │ │ │ cmp ip, #127 @ 0x7f │ │ │ │ @@ -300122,15 +300122,15 @@ │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq fp, [r3], #-1896 @ 0xfffff898 │ │ │ │ strbteq fp, [r3], #-1596 @ 0xfffff9c4 │ │ │ │ ldreq r8, [sp], #-132 @ 0xffffff7c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -300255,15 +300255,15 @@ │ │ │ │ b 13182c <__cxa_atexit@plt+0x125448> │ │ │ │ ldr r6, [pc, #296] @ 131884 <__cxa_atexit@plt+0x1254a0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ + b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ cmp r2, #224 @ 0xe0 │ │ │ │ bcs 1317a8 <__cxa_atexit@plt+0x1253c4> │ │ │ │ ldrb r1, [r1, #1] │ │ │ │ ldr lr, [pc, #236] @ 131870 <__cxa_atexit@plt+0x12548c> │ │ │ │ add r1, r1, r2, lsl #6 │ │ │ │ sub r0, r6, #11 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -300350,15 +300350,15 @@ │ │ │ │ add r8, r2, r8, lsl #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #20] │ │ │ │ str sl, [r5, #24] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ + b 3fa6f0 <__cxa_atexit@plt+0x3ee30c> │ │ │ │ mov r3, r5 │ │ │ │ mov r0, #0 │ │ │ │ ldr ip, [r3, #4]! │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, r7, #8 │ │ │ │ lsr r1, ip, #16 │ │ │ │ cmp ip, #127 @ 0x7f │ │ │ │ @@ -300574,15 +300574,15 @@ │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq fp, [r3], #-88 @ 0xffffffa8 │ │ │ │ strbteq sl, [r3], #-3884 @ 0xfffff0d4 │ │ │ │ ldreq r7, [sp], #-2420 @ 0xfffff68c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -300707,15 +300707,15 @@ │ │ │ │ b 131f3c <__cxa_atexit@plt+0x125b58> │ │ │ │ ldr r6, [pc, #296] @ 131f94 <__cxa_atexit@plt+0x125bb0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ + b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ cmp r2, #224 @ 0xe0 │ │ │ │ bcs 131eb8 <__cxa_atexit@plt+0x125ad4> │ │ │ │ ldrb r1, [r1, #1] │ │ │ │ ldr lr, [pc, #236] @ 131f80 <__cxa_atexit@plt+0x125b9c> │ │ │ │ add r1, r1, r2, lsl #6 │ │ │ │ sub r0, r6, #11 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -300802,15 +300802,15 @@ │ │ │ │ add r8, r2, r8, lsl #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #20] │ │ │ │ str sl, [r5, #24] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ + b 3fa6f0 <__cxa_atexit@plt+0x3ee30c> │ │ │ │ mov r3, r5 │ │ │ │ mov r0, #0 │ │ │ │ ldr ip, [r3, #4]! │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, r7, #8 │ │ │ │ lsr r1, ip, #16 │ │ │ │ cmp ip, #127 @ 0x7f │ │ │ │ @@ -301026,15 +301026,15 @@ │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq sl, [r3], #-2376 @ 0xfffff6b8 │ │ │ │ strbteq sl, [r3], #-2076 @ 0xfffff7e4 │ │ │ │ ldreq r7, [sp], #-612 @ 0xfffffd9c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -301159,15 +301159,15 @@ │ │ │ │ b 13264c <__cxa_atexit@plt+0x126268> │ │ │ │ ldr r6, [pc, #296] @ 1326a4 <__cxa_atexit@plt+0x1262c0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ + b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ cmp r2, #224 @ 0xe0 │ │ │ │ bcs 1325c8 <__cxa_atexit@plt+0x1261e4> │ │ │ │ ldrb r1, [r1, #1] │ │ │ │ ldr lr, [pc, #236] @ 132690 <__cxa_atexit@plt+0x1262ac> │ │ │ │ add r1, r1, r2, lsl #6 │ │ │ │ sub r0, r6, #11 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -301254,15 +301254,15 @@ │ │ │ │ add r8, r2, r8, lsl #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #20] │ │ │ │ str sl, [r5, #24] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ + b 3fa6f0 <__cxa_atexit@plt+0x3ee30c> │ │ │ │ mov r3, r5 │ │ │ │ mov r0, #0 │ │ │ │ ldr ip, [r3, #4]! │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, r7, #8 │ │ │ │ lsr r1, ip, #16 │ │ │ │ cmp ip, #127 @ 0x7f │ │ │ │ @@ -301478,15 +301478,15 @@ │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq sl, [r3], #-568 @ 0xfffffdc8 │ │ │ │ strbteq sl, [r3], #-268 @ 0xfffffef4 │ │ │ │ ldreq r6, [sp], #-2908 @ 0xfffff4a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -301737,15 +301737,15 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 132e98 <__cxa_atexit@plt+0x126ab4> │ │ │ │ ldr r3, [pc, #24] @ 132ea8 <__cxa_atexit@plt+0x126ac4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ ldr r7, [pc, #12] @ 132eac <__cxa_atexit@plt+0x126ac8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldreq r6, [sp], #-1924 @ 0xfffff87c │ │ │ │ ldreq r6, [sp], #-1888 @ 0xfffff8a0 │ │ │ │ @@ -301771,50 +301771,50 @@ │ │ │ │ ldrsb r2, [r3, #8]! │ │ │ │ cmn r2, #1 │ │ │ │ uxtb r8, r2 │ │ │ │ ble 132f34 <__cxa_atexit@plt+0x126b50> │ │ │ │ ldr r3, [pc, #164] @ 132fbc <__cxa_atexit@plt+0x126bd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r7, [pc, #152] @ 132fc0 <__cxa_atexit@plt+0x126bdc> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrb r2, [r3, #-1] │ │ │ │ cmp r2, #191 @ 0xbf │ │ │ │ bls 132f58 <__cxa_atexit@plt+0x126b74> │ │ │ │ ldr r3, [pc, #112] @ 132fb8 <__cxa_atexit@plt+0x126bd4> │ │ │ │ add r2, r8, r2, lsl #6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldrb r1, [r3, #-2] │ │ │ │ cmp r1, #191 @ 0xbf │ │ │ │ bls 132f84 <__cxa_atexit@plt+0x126ba0> │ │ │ │ add r3, r8, r2, lsl #6 │ │ │ │ ldr r2, [pc, #68] @ 132fb4 <__cxa_atexit@plt+0x126bd0> │ │ │ │ ldr r0, [pc, #60] @ 132fb0 <__cxa_atexit@plt+0x126bcc> │ │ │ │ add r3, r3, r1, lsl #12 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, r3, r0 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ add r2, r8, r2, lsl #6 │ │ │ │ ldrb r3, [r3, #-3] │ │ │ │ add r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #44] @ 132fc4 <__cxa_atexit@plt+0x126be0> │ │ │ │ ldr r0, [pc, #16] @ 132fac <__cxa_atexit@plt+0x126bc8> │ │ │ │ add r3, r2, r3, lsl #18 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ add r8, r3, r0 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ muleq r0, r4, r1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ strbteq r9, [r3], #-3456 @ 0xfffff280 │ │ │ │ andeq r0, r0, r0, ror #6 │ │ │ │ @@ -302171,15 +302171,15 @@ │ │ │ │ cmn r3, #1 │ │ │ │ ble 133594 <__cxa_atexit@plt+0x1271b0> │ │ │ │ ldr r3, [pc, #140] @ 1335dc <__cxa_atexit@plt+0x1271f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ add r7, r7, #7 │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldr lr, [pc, #140] @ 1335f4 <__cxa_atexit@plt+0x127210> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r2, [r5, #12]! │ │ │ │ str r7, [r6, #16] │ │ │ │ @@ -302338,15 +302338,15 @@ │ │ │ │ b 1338b8 <__cxa_atexit@plt+0x1274d4> │ │ │ │ ldr r6, [pc, #296] @ 133910 <__cxa_atexit@plt+0x12752c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ + b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ cmp r2, #224 @ 0xe0 │ │ │ │ bcs 133834 <__cxa_atexit@plt+0x127450> │ │ │ │ ldrb r1, [r1, #1] │ │ │ │ ldr lr, [pc, #236] @ 1338fc <__cxa_atexit@plt+0x127518> │ │ │ │ add r1, r1, r2, lsl #6 │ │ │ │ sub r0, r6, #11 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -302433,15 +302433,15 @@ │ │ │ │ add r8, r2, r8, lsl #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str sl, [r5, #24] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ + b 3fa6f0 <__cxa_atexit@plt+0x3ee30c> │ │ │ │ mov r3, r5 │ │ │ │ mov r0, #0 │ │ │ │ ldr ip, [r3, #4]! │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, r7, #8 │ │ │ │ lsr r1, ip, #16 │ │ │ │ cmp ip, #127 @ 0x7f │ │ │ │ @@ -302656,15 +302656,15 @@ │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r8, [r3], #-4048 @ 0xfffff030 │ │ │ │ strbteq r8, [r3], #-3748 @ 0xfffff15c │ │ │ │ ldreq r5, [sp], #-2284 @ 0xfffff714 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -302786,15 +302786,15 @@ │ │ │ │ b 133fb8 <__cxa_atexit@plt+0x127bd4> │ │ │ │ ldr r6, [pc, #296] @ 134010 <__cxa_atexit@plt+0x127c2c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ + b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ cmp r2, #224 @ 0xe0 │ │ │ │ bcs 133f34 <__cxa_atexit@plt+0x127b50> │ │ │ │ ldrb r1, [r1, #1] │ │ │ │ ldr lr, [pc, #236] @ 133ffc <__cxa_atexit@plt+0x127c18> │ │ │ │ add r1, r1, r2, lsl #6 │ │ │ │ sub r0, r6, #11 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -302881,15 +302881,15 @@ │ │ │ │ add r8, r2, r8, lsl #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str sl, [r5, #24] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ + b 3fa6f0 <__cxa_atexit@plt+0x3ee30c> │ │ │ │ mov r3, r5 │ │ │ │ mov r0, #0 │ │ │ │ ldr ip, [r3, #4]! │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, r7, #8 │ │ │ │ lsr r1, ip, #16 │ │ │ │ cmp ip, #127 @ 0x7f │ │ │ │ @@ -303104,15 +303104,15 @@ │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r8, [r3], #-2256 @ 0xfffff730 │ │ │ │ strbteq r8, [r3], #-1956 @ 0xfffff85c │ │ │ │ ldreq r5, [sp], #-492 @ 0xfffffe14 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -303234,15 +303234,15 @@ │ │ │ │ b 1346b8 <__cxa_atexit@plt+0x1282d4> │ │ │ │ ldr r6, [pc, #296] @ 134710 <__cxa_atexit@plt+0x12832c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ + b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ cmp r2, #224 @ 0xe0 │ │ │ │ bcs 134634 <__cxa_atexit@plt+0x128250> │ │ │ │ ldrb r1, [r1, #1] │ │ │ │ ldr lr, [pc, #236] @ 1346fc <__cxa_atexit@plt+0x128318> │ │ │ │ add r1, r1, r2, lsl #6 │ │ │ │ sub r0, r6, #11 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -303329,15 +303329,15 @@ │ │ │ │ add r8, r2, r8, lsl #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str sl, [r5, #24] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ + b 3fa6f0 <__cxa_atexit@plt+0x3ee30c> │ │ │ │ mov r3, r5 │ │ │ │ mov r0, #0 │ │ │ │ ldr ip, [r3, #4]! │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, r7, #8 │ │ │ │ lsr r1, ip, #16 │ │ │ │ cmp ip, #127 @ 0x7f │ │ │ │ @@ -303552,15 +303552,15 @@ │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r8, [r3], #-464 @ 0xfffffe30 │ │ │ │ strbteq r8, [r3], #-164 @ 0xffffff5c │ │ │ │ ldreq r4, [sp], #-2796 @ 0xfffff514 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -303682,15 +303682,15 @@ │ │ │ │ b 134db8 <__cxa_atexit@plt+0x1289d4> │ │ │ │ ldr r6, [pc, #296] @ 134e10 <__cxa_atexit@plt+0x128a2c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ + b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ cmp r2, #224 @ 0xe0 │ │ │ │ bcs 134d34 <__cxa_atexit@plt+0x128950> │ │ │ │ ldrb r1, [r1, #1] │ │ │ │ ldr lr, [pc, #236] @ 134dfc <__cxa_atexit@plt+0x128a18> │ │ │ │ add r1, r1, r2, lsl #6 │ │ │ │ sub r0, r6, #11 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -303777,15 +303777,15 @@ │ │ │ │ add r8, r2, r8, lsl #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str sl, [r5, #24] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ + b 3fa6f0 <__cxa_atexit@plt+0x3ee30c> │ │ │ │ mov r3, r5 │ │ │ │ mov r0, #0 │ │ │ │ ldr ip, [r3, #4]! │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, r7, #8 │ │ │ │ lsr r1, ip, #16 │ │ │ │ cmp ip, #127 @ 0x7f │ │ │ │ @@ -304000,15 +304000,15 @@ │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r7, [r3], #-2768 @ 0xfffff530 │ │ │ │ strbteq r7, [r3], #-2468 @ 0xfffff65c │ │ │ │ ldreq r4, [sp], #-1080 @ 0xfffffbc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ @@ -304065,15 +304065,15 @@ │ │ │ │ sub r7, r7, #12416 @ 0x3080 │ │ │ │ cmp r7, #32 │ │ │ │ beq 135294 <__cxa_atexit@plt+0x128eb0> │ │ │ │ b 135388 <__cxa_atexit@plt+0x128fa4> │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #1 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ cmp sl, r0 │ │ │ │ ble 135340 <__cxa_atexit@plt+0x128f5c> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 135398 <__cxa_atexit@plt+0x128fb4> │ │ │ │ sub sl, sl, r0 │ │ │ │ add r9, r0, r9 │ │ │ │ b 135388 <__cxa_atexit@plt+0x128fa4> │ │ │ │ @@ -304172,15 +304172,15 @@ │ │ │ │ ldreq r4, [sp], #-480 @ 0xfffffe20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1354a4 <__cxa_atexit@plt+0x1290c0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ + b 3fa858 <__cxa_atexit@plt+0x3ee474> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r4, [sp], #-444 @ 0xfffffe44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1354d4 <__cxa_atexit@plt+0x1290f0> │ │ │ │ ldr r2, [pc, #24] @ 1354d8 <__cxa_atexit@plt+0x1290f4> │ │ │ │ mov r9, r7 │ │ │ │ @@ -304207,15 +304207,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 135534 <__cxa_atexit@plt+0x129150> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ + b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strbteq r7, [r3], #-2976 @ 0xfffff460 │ │ │ │ ldreq r4, [sp], #-280 @ 0xfffffee8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -304557,15 +304557,15 @@ │ │ │ │ bhi 135aa8 <__cxa_atexit@plt+0x1296c4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 135ab0 <__cxa_atexit@plt+0x1296cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa838 <__cxa_atexit@plt+0x3ee454> │ │ │ │ + b 3fa860 <__cxa_atexit@plt+0x3ee47c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r6, [r3], #-3976 @ 0xfffff078 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -304651,15 +304651,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 135c20 <__cxa_atexit@plt+0x12983c> │ │ │ │ ldr r2, [pc, #28] @ 135c30 <__cxa_atexit@plt+0x12984c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa4a0 <__cxa_atexit@plt+0x3ee0bc> │ │ │ │ + b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ ldr r7, [pc, #12] @ 135c34 <__cxa_atexit@plt+0x129850> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldreq r3, [sp], #-2748 @ 0xfffff544 │ │ │ │ ldreq r3, [sp], #-2716 @ 0xfffff564 │ │ │ │ @@ -304667,15 +304667,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ adds r7, r7, #3 │ │ │ │ bmi 135c60 <__cxa_atexit@plt+0x12987c> │ │ │ │ ldr r3, [pc, #24] @ 135c70 <__cxa_atexit@plt+0x12988c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa500 <__cxa_atexit@plt+0x3ee11c> │ │ │ │ + b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ ldr r7, [pc, #12] @ 135c74 <__cxa_atexit@plt+0x129890> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strbteq r7, [r3], #-1120 @ 0xfffffba0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ @@ -304702,15 +304702,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ add lr, r3, #20 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r9, [r5] │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str ip, [r3, #16] │ │ │ │ stm lr, {r0, r1, sl} │ │ │ │ - b 3fa840 <__cxa_atexit@plt+0x3ee45c> │ │ │ │ + b 3fa868 <__cxa_atexit@plt+0x3ee484> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ strbteq r7, [r3], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ @@ -304753,15 +304753,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 135dd8 <__cxa_atexit@plt+0x1299f4> │ │ │ │ ldr r2, [pc, #80] @ 135df8 <__cxa_atexit@plt+0x129a14> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r3, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa4a0 <__cxa_atexit@plt+0x3ee0bc> │ │ │ │ + b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 135df4 <__cxa_atexit@plt+0x129a10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -304783,15 +304783,15 @@ │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ cmp fp, r3 │ │ │ │ bhi 135e30 <__cxa_atexit@plt+0x129a4c> │ │ │ │ ldr r2, [pc, #32] @ 135e44 <__cxa_atexit@plt+0x129a60> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa4a0 <__cxa_atexit@plt+0x3ee0bc> │ │ │ │ + b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ ldr r7, [pc, #16] @ 135e48 <__cxa_atexit@plt+0x129a64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ ldreq r3, [sp], #-2216 @ 0xfffff758 │ │ │ │ @@ -304817,23 +304817,23 @@ │ │ │ │ ldreq r3, [sp], #-2156 @ 0xfffff794 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 135eb8 <__cxa_atexit@plt+0x129ad4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 135ed8 <__cxa_atexit@plt+0x129af4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -305235,33 +305235,33 @@ │ │ │ │ strbteq r6, [r3], #-1420 @ 0xfffffa74 │ │ │ │ strbteq r6, [r3], #-1352 @ 0xfffffab8 │ │ │ │ strbteq r6, [r3], #-1440 @ 0xfffffa60 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ ldreq r3, [sp], #-660 @ 0xfffffd6c │ │ │ │ strbteq r6, [r3], #-1436 @ 0xfffffa64 │ │ │ │ strbteq r6, [r3], #-1520 @ 0xfffffa10 │ │ │ │ - mvneq r8, #4145152 @ 0x3f4000 │ │ │ │ + mvneq r8, #61 @ 0x3d │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, #139264 @ 0x22000 │ │ │ │ + mvneq r8, #98 @ 0x62 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, #286720 @ 0x46000 │ │ │ │ + mvneq r8, #134 @ 0x86 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, #438272 @ 0x6b000 │ │ │ │ + mvneq r8, #171 @ 0xab │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -305426,30 +305426,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 13683c <__cxa_atexit@plt+0x12a458> │ │ │ │ ldr r3, [pc, #36] @ 136854 <__cxa_atexit@plt+0x12a470> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 8d75d8 <__cxa_atexit@plt+0x8cb1f4> │ │ │ │ + b 3fa870 <__cxa_atexit@plt+0x3ee48c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ strbteq r6, [r3], #-548 @ 0xfffffddc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 136878 <__cxa_atexit@plt+0x12a494> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 8d75d8 <__cxa_atexit@plt+0x8cb1f4> │ │ │ │ + b 3fa870 <__cxa_atexit@plt+0x3ee48c> │ │ │ │ strbteq r6, [r3], #-488 @ 0xfffffe18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1368c8 <__cxa_atexit@plt+0x12a4e4> │ │ │ │ ldr r2, [pc, #56] @ 1368d0 <__cxa_atexit@plt+0x12a4ec> │ │ │ │ @@ -305458,30 +305458,30 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 1368bc <__cxa_atexit@plt+0x12a4d8> │ │ │ │ ldr r3, [pc, #36] @ 1368d4 <__cxa_atexit@plt+0x12a4f0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 8d75d8 <__cxa_atexit@plt+0x8cb1f4> │ │ │ │ + b 3fa870 <__cxa_atexit@plt+0x3ee48c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ strbteq r6, [r3], #-420 @ 0xfffffe5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1368f8 <__cxa_atexit@plt+0x12a514> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 8d75d8 <__cxa_atexit@plt+0x8cb1f4> │ │ │ │ + b 3fa870 <__cxa_atexit@plt+0x3ee48c> │ │ │ │ strbteq r6, [r3], #-360 @ 0xfffffe98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -305541,18 +305541,18 @@ │ │ │ │ mov r9, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - mvneq r8, #2162688 @ 0x210000 │ │ │ │ + mvneq r7, #1552 @ 0x610 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - mvneq r8, #68, 16 @ 0x440000 │ │ │ │ - mvneq r8, #7667712 @ 0x750000 │ │ │ │ + mvneq r7, #132, 28 @ 0x840 │ │ │ │ + mvneq r7, #2896 @ 0xb50 │ │ │ │ ldreq r2, [sp], #-3360 @ 0xfffff2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 136a6c <__cxa_atexit@plt+0x12a688> │ │ │ │ mov r0, r4 │ │ │ │ @@ -305564,15 +305564,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 136a78 <__cxa_atexit@plt+0x12a694> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa848 <__cxa_atexit@plt+0x3ee464> │ │ │ │ + b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r5, [r3], #-4052 @ 0xfffff02c │ │ │ │ strbteq r6, [r3], #-1668 @ 0xfffff97c │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -305597,15 +305597,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #12] @ 136afc <__cxa_atexit@plt+0x12a718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strbteq r5, [r3], #-4064 @ 0xfffff020 │ │ │ │ ldreq r2, [sp], #-3172 @ 0xfffff39c │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @@ -305647,15 +305647,15 @@ │ │ │ │ ldr r1, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #15] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq r5, [r3], #-3908 @ 0xfffff0bc │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ strbteq r5, [r3], #-3868 @ 0xfffff0e4 │ │ │ │ @@ -305676,15 +305676,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 136c38 <__cxa_atexit@plt+0x12a854> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [pc, #36] @ 136c3c <__cxa_atexit@plt+0x12a858> │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ + b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r5, [r3], #-3612 @ 0xfffff1e4 │ │ │ │ strbteq r5, [r3], #-3656 @ 0xfffff1b8 │ │ │ │ strbteq r5, [r3], #-3932 @ 0xfffff0a4 │ │ │ │ @@ -305738,15 +305738,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 136d30 <__cxa_atexit@plt+0x12a94c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ - b 3fa4a0 <__cxa_atexit@plt+0x3ee0bc> │ │ │ │ + b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strbteq r5, [r3], #-3348 @ 0xfffff2ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -305790,15 +305790,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ beq 136dec <__cxa_atexit@plt+0x12aa08> │ │ │ │ ldr r7, [pc, #48] @ 136e10 <__cxa_atexit@plt+0x12aa2c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa1f0 <__cxa_atexit@plt+0x3ede0c> │ │ │ │ + b 3fa1f8 <__cxa_atexit@plt+0x3ede14> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 136e14 <__cxa_atexit@plt+0x12aa30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -305809,23 +305809,23 @@ │ │ │ │ ldreq r2, [sp], #-3432 @ 0xfffff298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 136e38 <__cxa_atexit@plt+0x12aa54> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1f0 <__cxa_atexit@plt+0x3ede0c> │ │ │ │ + b 3fa1f8 <__cxa_atexit@plt+0x3ede14> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r2, [sp], #-3396 @ 0xfffff2bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #8] @ 136e58 <__cxa_atexit@plt+0x12aa74> │ │ │ │ add r5, r5, #4 │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldreq r2, [sp], #-3380 @ 0xfffff2cc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 136e7c <__cxa_atexit@plt+0x12aa98> │ │ │ │ mov sl, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -306056,29 +306056,29 @@ │ │ │ │ ldr r8, [pc, #40] @ 137224 <__cxa_atexit@plt+0x12ae40> │ │ │ │ ldr r3, [pc, #40] @ 137228 <__cxa_atexit@plt+0x12ae44> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r7, #4016 @ 0xfb0 │ │ │ │ + mvneq r7, #247463936 @ 0xec00000 │ │ │ │ strbteq r5, [r3], #-2072 @ 0xfffff7e8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 137248 <__cxa_atexit@plt+0x12ae64> │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq r7, #2192 @ 0x890 │ │ │ │ + mvneq r7, #-922746880 @ 0xc9000000 │ │ │ │ mov r8, r5 │ │ │ │ add lr, r5, #16 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ ldr ip, [r8, #12]! │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldm lr, {r3, sl, lr} │ │ │ │ ldm r5, {r1, r9} │ │ │ │ @@ -306094,15 +306094,15 @@ │ │ │ │ str ip, [r5, #24] │ │ │ │ str r3, [r5, #28] │ │ │ │ ldr r5, [pc, #104] @ 137304 <__cxa_atexit@plt+0x12af20> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r2, [r1, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r2, r0 │ │ │ │ bne 1372e8 <__cxa_atexit@plt+0x12af04> │ │ │ │ add r0, r1, #8 │ │ │ │ add r1, r3, #8 │ │ │ │ @@ -306141,15 +306141,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r9, fp} │ │ │ │ ldr r0, [pc, #116] @ 1373cc <__cxa_atexit@plt+0x12afe8> │ │ │ │ mov r9, lr │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r2, [r8, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ cmp r2, r1 │ │ │ │ bne 1373ac <__cxa_atexit@plt+0x12afc8> │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, r8, #8 │ │ │ │ @@ -306203,53 +306203,53 @@ │ │ │ │ bne 137424 <__cxa_atexit@plt+0x12b040> │ │ │ │ ldr r3, [pc, #20] @ 137460 <__cxa_atexit@plt+0x12b07c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 137464 <__cxa_atexit@plt+0x12b080> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ + b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strbteq r5, [r3], #-1536 @ 0xfffffa00 │ │ │ │ strbteq r5, [r3], #-1584 @ 0xfffff9d0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 137498 <__cxa_atexit@plt+0x12b0b4> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 13749c <__cxa_atexit@plt+0x12b0b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ + b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strbteq r5, [r3], #-1480 @ 0xfffffa38 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1374cc <__cxa_atexit@plt+0x12b0e8> │ │ │ │ ldr sl, [r5, #16] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1374d0 <__cxa_atexit@plt+0x12b0ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strbteq r5, [r3], #-1784 @ 0xfffff908 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1374f8 <__cxa_atexit@plt+0x12b114> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldr r7, [pc, #12] @ 13750c <__cxa_atexit@plt+0x12b128> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbteq r5, [r3], #-1372 @ 0xfffffaa4 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -306337,15 +306337,15 @@ │ │ │ │ stm r5, {r3, fp} │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [pc, #104] @ 1376d0 <__cxa_atexit@plt+0x12b2ec> │ │ │ │ mov r6, ip │ │ │ │ mov fp, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r2, [r1, #4] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r2, r0 │ │ │ │ bne 1376ac <__cxa_atexit@plt+0x12b2c8> │ │ │ │ add r0, r1, #8 │ │ │ │ add r1, r3, #8 │ │ │ │ @@ -306457,15 +306457,15 @@ │ │ │ │ ldr r0, [pc, #132] @ 1378c4 <__cxa_atexit@plt+0x12b4e0> │ │ │ │ mov r5, sl │ │ │ │ mov r6, ip │ │ │ │ mov fp, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr sl, [sp, #12] │ │ │ │ add r8, r0, #1 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r2, r0 │ │ │ │ bne 137884 <__cxa_atexit@plt+0x12b4a0> │ │ │ │ add r0, r3, #8 │ │ │ │ add r1, r1, #8 │ │ │ │ stm sp, {ip, lr} │ │ │ │ @@ -306949,15 +306949,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [pc, #44] @ 138028 <__cxa_atexit@plt+0x12bc44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 76b774 <__cxa_atexit@plt+0x75f390> │ │ │ │ + b 3fa888 <__cxa_atexit@plt+0x3ee4a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -306974,15 +306974,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [pc, #28] @ 13807c <__cxa_atexit@plt+0x12bc98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ + b 3fa2d8 <__cxa_atexit@plt+0x3edef4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strbteq r4, [r3], #-2508 @ 0xfffff634 │ │ │ │ strbteq r4, [r3], #-2872 @ 0xfffff4c8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -306996,15 +306996,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, #844 @ 0x34c │ │ │ │ + mvneq r6, #19922944 @ 0x1300000 │ │ │ │ strbteq r4, [r3], #-2424 @ 0xfffff688 │ │ │ │ ldreq r1, [sp], #-2944 @ 0xfffff480 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -307027,15 +307027,15 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #56] @ 138168 <__cxa_atexit@plt+0x12bd84> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ mov r6, r3 │ │ │ │ b 138150 <__cxa_atexit@plt+0x12bd6c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -307082,15 +307082,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ strbteq r4, [r3], #-2160 @ 0xfffff790 │ │ │ │ - mvneq r6, #2768 @ 0xad0 │ │ │ │ + mvneq r6, #-318767104 @ 0xed000000 │ │ │ │ strbteq r4, [r3], #-2496 @ 0xfffff640 │ │ │ │ strbteq r4, [r3], #-2120 @ 0xfffff7b8 │ │ │ │ ldreq r1, [sp], #-2596 @ 0xfffff5dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -307143,15 +307143,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ strbteq r4, [r3], #-1896 @ 0xfffff898 │ │ │ │ - mvneq r6, #11648 @ 0x2d80 │ │ │ │ + mvneq r6, #-671088637 @ 0xd8000003 │ │ │ │ ldreq r1, [sp], #-2348 @ 0xfffff6d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 138374 <__cxa_atexit@plt+0x12bf90> │ │ │ │ @@ -307305,15 +307305,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ strbteq r4, [r3], #-1256 @ 0xfffffb18 │ │ │ │ - mvneq r6, #71680 @ 0x11800 │ │ │ │ + mvneq r6, #-2147483615 @ 0x80000021 │ │ │ │ ldreq r1, [sp], #-1724 @ 0xfffff944 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -307361,15 +307361,15 @@ │ │ │ │ str r2, [r9, #24] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - mvneq r6, #446464 @ 0x6d000 │ │ │ │ + mvneq r6, #173 @ 0xad │ │ │ │ ldreq r1, [sp], #-1500 @ 0xfffffa24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ @@ -307422,15 +307422,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strbteq r4, [r3], #-864 @ 0xfffffca0 │ │ │ │ strbteq r4, [r3], #-896 @ 0xfffffc80 │ │ │ │ strbteq r4, [r3], #-836 @ 0xfffffcbc │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - mvneq r6, #2703360 @ 0x294000 │ │ │ │ + mvneq r5, #916 @ 0x394 │ │ │ │ ldreq r1, [sp], #-1252 @ 0xfffffb1c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -308034,15 +308034,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvneq r6, #7 │ │ │ │ + mvneq r5, #74448896 @ 0x4700000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 139144 <__cxa_atexit@plt+0x12cd60> │ │ │ │ @@ -308092,15 +308092,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ strbteq r3, [r3], #-2188 @ 0xfffff774 │ │ │ │ - mvneq r5, #43, 30 @ 0xac │ │ │ │ + mvneq r5, #448790528 @ 0x1ac00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -308278,15 +308278,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvneq r5, #19200 @ 0x4b00 │ │ │ │ + mvneq r5, #-1342177272 @ 0xb0000008 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 139514 <__cxa_atexit@plt+0x12d130> │ │ │ │ @@ -308336,15 +308336,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ strbteq r3, [r3], #-1212 @ 0xfffffb44 │ │ │ │ - mvneq r5, #113664 @ 0x1bc00 │ │ │ │ + mvneq r5, #-1073741781 @ 0xc000002b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -308934,17 +308934,17 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ ldreq pc, [ip], #-3368 @ 0xfffff2d8 │ │ │ │ ldreq pc, [ip], #-3364 @ 0xfffff2dc │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ - mvneq r5, #1879048195 @ 0x70000003 │ │ │ │ + mvneq r4, #7798784 @ 0x770000 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - mvneq r5, #1879048200 @ 0x70000008 │ │ │ │ + mvneq r4, #13041664 @ 0xc70000 │ │ │ │ ldreq pc, [ip], #-3604 @ 0xfffff1ec │ │ │ │ ldreq pc, [ip], #-3524 @ 0xfffff23c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -308983,17 +308983,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldreq pc, [ip], #-3144 @ 0xfffff3b8 │ │ │ │ ldreq pc, [ip], #-3136 @ 0xfffff3c0 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ - mvneq r5, #-1073741804 @ 0xc0000014 │ │ │ │ + mvneq r4, #38535168 @ 0x24c0000 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - mvneq r5, #-1073741789 @ 0xc0000023 │ │ │ │ + mvneq r4, #54263808 @ 0x33c0000 │ │ │ │ ldreq pc, [ip], #-3376 @ 0xfffff2d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 13a030 <__cxa_atexit@plt+0x12dc4c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -309005,15 +309005,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 13a03c <__cxa_atexit@plt+0x12dc58> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa3c8 <__cxa_atexit@plt+0x3edfe4> │ │ │ │ + b 3fa3d0 <__cxa_atexit@plt+0x3edfec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r2, [r3], #-2576 @ 0xfffff5f0 │ │ │ │ strbteq r3, [r3], #-200 @ 0xffffff38 │ │ │ │ ldreq pc, [ip], #-3108 @ 0xfffff3dc │ │ │ │ @@ -309031,15 +309031,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 13a0a4 <__cxa_atexit@plt+0x12dcc0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa3c8 <__cxa_atexit@plt+0x3edfe4> │ │ │ │ + b 3fa3d0 <__cxa_atexit@plt+0x3edfec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r2, [r3], #-2472 @ 0xfffff658 │ │ │ │ strbteq r2, [r3], #-2836 @ 0xfffff4ec │ │ │ │ ldreq pc, [ip], #-3212 @ 0xfffff374 │ │ │ │ @@ -309058,15 +309058,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 13a114 <__cxa_atexit@plt+0x12dd30> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa538 <__cxa_atexit@plt+0x3ee154> │ │ │ │ + b 3fa558 <__cxa_atexit@plt+0x3ee174> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq pc, [ip], #-3128 @ 0xfffff3c8 │ │ │ │ ldreq pc, [ip], #-3140 @ 0xfffff3bc │ │ │ │ strbteq r2, [r3], #-2352 @ 0xfffff6d0 │ │ │ │ @@ -309099,15 +309099,15 @@ │ │ │ │ sub r2, r5, #24 │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr lr, [r7, #35] @ 0x23 │ │ │ │ ldr r1, [r7, #27] │ │ │ │ stm r2, {r0, r1, r8, lr} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #0 │ │ │ │ - b 695a28 <__cxa_atexit@plt+0x689644> │ │ │ │ + b 3fa890 <__cxa_atexit@plt+0x3ee4ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @@ -309122,15 +309122,15 @@ │ │ │ │ add lr, r7, #3 │ │ │ │ stmda r5, {r0, r3, r8, ip} │ │ │ │ ldm lr, {r9, sl, lr} │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r8, #0 │ │ │ │ - b 695a28 <__cxa_atexit@plt+0x689644> │ │ │ │ + b 3fa890 <__cxa_atexit@plt+0x3ee4ac> │ │ │ │ ldreq pc, [ip], #-2904 @ 0xfffff4a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 13a24c <__cxa_atexit@plt+0x12de68> │ │ │ │ ldr r9, [pc, #56] @ 13a254 <__cxa_atexit@plt+0x12de70> │ │ │ │ @@ -309142,15 +309142,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #28] @ 13a25c <__cxa_atexit@plt+0x12de78> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ + b 3fa568 <__cxa_atexit@plt+0x3ee184> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq pc, [ip], #-2852 @ 0xfffff4dc │ │ │ │ strbteq r2, [r3], #-2032 @ 0xfffff810 │ │ │ │ strbteq r2, [r3], #-2044 @ 0xfffff804 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -309164,15 +309164,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #15552 @ 0x3cc0 │ │ │ │ + mvneq r4, #855638016 @ 0x33000000 │ │ │ │ strbteq r2, [r3], #-1944 @ 0xfffff868 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -309219,15 +309219,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ strbteq r2, [r3], #-1776 @ 0xfffff910 │ │ │ │ - mvneq r4, #58880 @ 0xe600 │ │ │ │ + mvneq r4, #-1744830464 @ 0x98000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 13a3c0 <__cxa_atexit@plt+0x12dfdc> │ │ │ │ @@ -309266,15 +309266,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - mvneq r4, #14592 @ 0x3900 │ │ │ │ + mvneq r4, #-1879048185 @ 0x90000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 13a4a4 <__cxa_atexit@plt+0x12e0c0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -309300,15 +309300,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #768 @ 0x300 │ │ │ │ + mvneq r4, #805306372 @ 0x30000004 │ │ │ │ strbteq r2, [r3], #-1448 @ 0xfffffa58 │ │ │ │ strbteq r2, [r3], #-1480 @ 0xfffffa38 │ │ │ │ strbteq r2, [r3], #-1424 @ 0xfffffa70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -309357,15 +309357,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ strbteq r2, [r3], #-1224 @ 0xfffffb38 │ │ │ │ - mvneq r4, #778240 @ 0xbe000 │ │ │ │ + mvneq r4, #254 @ 0xfe │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 13a5e8 <__cxa_atexit@plt+0x12e204> │ │ │ │ @@ -309414,15 +309414,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ strbteq r2, [r3], #-1004 @ 0xfffffc14 │ │ │ │ - mvneq r4, #4014080 @ 0x3d4000 │ │ │ │ + mvneq r4, #53 @ 0x35 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -309945,15 +309945,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -310264,15 +310264,15 @@ │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r3, [r5, #24] │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r8, r9} │ │ │ │ str r2, [r5, #16] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #12] @ 13b3e8 <__cxa_atexit@plt+0x12f004> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ ldreq lr, [ip], #-2564 @ 0xfffff5fc │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @@ -310291,15 +310291,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #12] │ │ │ │ sub lr, r5, #8 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ mov r8, r3 │ │ │ │ stm lr, {r0, r3, r9, sl} │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #20] @ 13b45c <__cxa_atexit@plt+0x12f078> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @@ -311026,15 +311026,15 @@ │ │ │ │ ldr r6, [pc, #156] @ 13c040 <__cxa_atexit@plt+0x12fc5c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r9, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ str r9, [r5, #-12] │ │ │ │ cmp r7, r6 │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ bcc 13c014 <__cxa_atexit@plt+0x12fc30> │ │ │ │ @@ -311070,15 +311070,15 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 13c06c <__cxa_atexit@plt+0x12fc88> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r8, lr} │ │ │ │ @@ -311226,15 +311226,15 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #124] @ 13c348 <__cxa_atexit@plt+0x12ff64> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r8} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13c338 <__cxa_atexit@plt+0x12ff54> │ │ │ │ ldr ip, [r5, #28]! │ │ │ │ ldr lr, [pc, #80] @ 13c34c <__cxa_atexit@plt+0x12ff68> │ │ │ │ @@ -311267,15 +311267,15 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 13c380 <__cxa_atexit@plt+0x12ff9c> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r8} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq sp, [ip], #-2680 @ 0xfffff588 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ bne 13c3dc <__cxa_atexit@plt+0x12fff8> │ │ │ │ @@ -311827,15 +311827,15 @@ │ │ │ │ ldr r8, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ stmib r5, {r1, r8} │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r2 │ │ │ │ b 3fa0c8 <__cxa_atexit@plt+0x3edce4> │ │ │ │ @@ -311865,15 +311865,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 13ccfc <__cxa_atexit@plt+0x130918> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r9, [r5, #32] │ │ │ │ stmib r5, {r2, r8} │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ b 3fa0c8 <__cxa_atexit@plt+0x3edce4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -311886,15 +311886,15 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 13cd2c <__cxa_atexit@plt+0x130948> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r8} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq sp, [ip], #-268 @ 0xfffffef4 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ bne 13cd88 <__cxa_atexit@plt+0x1309a4> │ │ │ │ @@ -312095,15 +312095,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r8 │ │ │ │ str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr sl, [r5], #8 │ │ │ │ b 3fa0c8 <__cxa_atexit@plt+0x3edce4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 13d0a4 <__cxa_atexit@plt+0x130cc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -312120,15 +312120,15 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 13d0d4 <__cxa_atexit@plt+0x130cf0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r8} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq ip, [ip], #-3492 @ 0xfffff25c │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ bne 13d124 <__cxa_atexit@plt+0x130d40> │ │ │ │ @@ -312557,15 +312557,15 @@ │ │ │ │ ldr r3, [pc, #176] @ 13d840 <__cxa_atexit@plt+0x13145c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r9, [r5, #20] │ │ │ │ stmib r5, {r2, r8} │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r3, [pc, #136] @ 13d838 <__cxa_atexit@plt+0x131454> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 13d820 <__cxa_atexit@plt+0x13143c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -312609,15 +312609,15 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #16] @ 13d878 <__cxa_atexit@plt+0x131494> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r8} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq ip, [ip], #-1584 @ 0xfffff9d0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ mvn r3, r3 │ │ │ │ @@ -312859,15 +312859,15 @@ │ │ │ │ ldm r9, {r0, r1, r9} │ │ │ │ stmdb r5, {r0, r1, r9} │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #12] @ 13dc74 <__cxa_atexit@plt+0x131890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strbteq lr, [r2], #-3656 @ 0xfffff1b8 │ │ │ │ ldreq ip, [ip], #-608 @ 0xfffffda0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @@ -312933,28 +312933,28 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr lr, [pc, #124] @ 13de0c <__cxa_atexit@plt+0x131a28> │ │ │ │ ldr r0, [sl, #11] │ │ │ │ ldr r9, [sl, #3] │ │ │ │ ldr r1, [sl, #7] │ │ │ │ add lr, pc, lr │ │ │ │ ldr r3, [sl, #15] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #68] @ 13de08 <__cxa_atexit@plt+0x131a24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 13ddf8 <__cxa_atexit@plt+0x131a14> │ │ │ │ @@ -313018,15 +313018,15 @@ │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [pc, #36] @ 13deec <__cxa_atexit@plt+0x131b08> │ │ │ │ str r9, [r5, #12] │ │ │ │ str r1, [r5, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #12] @ 13def0 <__cxa_atexit@plt+0x131b0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldreq fp, [ip], #-4092 @ 0xfffff004 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @@ -313043,15 +313043,15 @@ │ │ │ │ ldmib r3, {r1, r8} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12] │ │ │ │ ldr r2, [r3] │ │ │ │ sub lr, r3, #4 │ │ │ │ stm lr, {r1, r9, sl} │ │ │ │ str r2, [r3, #-8] │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #16] @ 13df58 <__cxa_atexit@plt+0x131b74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldreq fp, [ip], #-3988 @ 0xfffff06c │ │ │ │ @@ -313121,28 +313121,28 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr lr, [pc, #120] @ 13e0f8 <__cxa_atexit@plt+0x131d14> │ │ │ │ ldr r0, [sl, #11] │ │ │ │ ldr r9, [sl, #3] │ │ │ │ ldr r1, [sl, #7] │ │ │ │ add lr, pc, lr │ │ │ │ ldr r3, [sl, #15] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #64] @ 13e0f4 <__cxa_atexit@plt+0x131d10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 13e0e4 <__cxa_atexit@plt+0x131d00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -313289,15 +313289,15 @@ │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r7} │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -313565,15 +313565,15 @@ │ │ │ │ str sl, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ add lr, r5, #8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ str r8, [r5, #20] │ │ │ │ str r8, [r5, #24] │ │ │ │ bhi 13e7d4 <__cxa_atexit@plt+0x1323f0> │ │ │ │ @@ -313582,15 +313582,15 @@ │ │ │ │ stmda r5, {r1, sl} │ │ │ │ str r2, [r5, #20] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #72] @ 13e7fc <__cxa_atexit@plt+0x132418> │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r9, [r5, #-16] │ │ │ │ @@ -317095,15 +317095,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 141e9c <__cxa_atexit@plt+0x135ab8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa858 <__cxa_atexit@plt+0x3ee474> │ │ │ │ + b 3fa898 <__cxa_atexit@plt+0x3ee4b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbteq sl, [r2], #-2980 @ 0xfffff45c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -317121,25 +317121,25 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ 141f04 <__cxa_atexit@plt+0x135b20> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa860 <__cxa_atexit@plt+0x3ee47c> │ │ │ │ + b 3fa8a0 <__cxa_atexit@plt+0x3ee4bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbteq sl, [r2], #-2872 @ 0xfffff4c8 │ │ │ │ ldreq r8, [ip], #-420 @ 0xfffffe5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa1e8 <__cxa_atexit@plt+0x3ede04> │ │ │ │ + b 3fa1f0 <__cxa_atexit@plt+0x3ede0c> │ │ │ │ ldreq r8, [ip], #-396 @ 0xfffffe74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 141f58 <__cxa_atexit@plt+0x135b74> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -317165,35 +317165,35 @@ │ │ │ │ ldr r0, [pc, #36] @ 141fb4 <__cxa_atexit@plt+0x135bd0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa860 <__cxa_atexit@plt+0x3ee47c> │ │ │ │ + b 3fa8a0 <__cxa_atexit@plt+0x3ee4bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strbteq sl, [r2], #-2700 @ 0xfffff574 │ │ │ │ ldreq r8, [ip], #-244 @ 0xffffff0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 141fdc <__cxa_atexit@plt+0x135bf8> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa860 <__cxa_atexit@plt+0x3ee47c> │ │ │ │ + b 3fa8a0 <__cxa_atexit@plt+0x3ee4bc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r8, [ip], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa1e8 <__cxa_atexit@plt+0x3ede04> │ │ │ │ + b 3fa1f0 <__cxa_atexit@plt+0x3ede0c> │ │ │ │ ldreq r8, [ip], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1420cc <__cxa_atexit@plt+0x135ce8> │ │ │ │ @@ -317331,35 +317331,35 @@ │ │ │ │ ldr r0, [pc, #36] @ 14224c <__cxa_atexit@plt+0x135e68> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa860 <__cxa_atexit@plt+0x3ee47c> │ │ │ │ + b 3fa8a0 <__cxa_atexit@plt+0x3ee4bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strbteq sl, [r2], #-2036 @ 0xfffff80c │ │ │ │ ldreq r7, [ip], #-3676 @ 0xfffff1a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 142274 <__cxa_atexit@plt+0x135e90> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa860 <__cxa_atexit@plt+0x3ee47c> │ │ │ │ + b 3fa8a0 <__cxa_atexit@plt+0x3ee4bc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r7, [ip], #-3636 @ 0xfffff1cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa1e8 <__cxa_atexit@plt+0x3ede04> │ │ │ │ + b 3fa1f0 <__cxa_atexit@plt+0x3ede0c> │ │ │ │ ldreq r7, [ip], #-3608 @ 0xfffff1e8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -317548,15 +317548,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #28] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ add r1, r8, #12 │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ - b 3fa868 <__cxa_atexit@plt+0x3ee484> │ │ │ │ + b 3fa8a8 <__cxa_atexit@plt+0x3ee4c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strbteq sl, [r2], #-1292 @ 0xfffffaf4 │ │ │ │ strbteq sl, [r2], #-2920 @ 0xfffff498 │ │ │ │ strbteq sl, [r2], #-1488 @ 0xfffffa30 │ │ │ │ @@ -317587,15 +317587,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #28] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ add r1, r8, #12 │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ - b 3fa868 <__cxa_atexit@plt+0x3ee484> │ │ │ │ + b 3fa8a8 <__cxa_atexit@plt+0x3ee4c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strbteq sl, [r2], #-1136 @ 0xfffffb90 │ │ │ │ strbteq sl, [r2], #-2764 @ 0xfffff534 │ │ │ │ strbteq sl, [r2], #-1332 @ 0xfffffacc │ │ │ │ @@ -317611,15 +317611,15 @@ │ │ │ │ ldr r0, [pc, #36] @ 1426ac <__cxa_atexit@plt+0x1362c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa858 <__cxa_atexit@plt+0x3ee474> │ │ │ │ + b 3fa898 <__cxa_atexit@plt+0x3ee4b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strbteq sl, [r2], #-916 @ 0xfffffc6c │ │ │ │ ldreq r7, [ip], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -317670,15 +317670,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-8] │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ stmda r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #28] @ 1427b0 <__cxa_atexit@plt+0x1363cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @@ -317716,15 +317716,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #24] @ 142864 <__cxa_atexit@plt+0x136480> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -318059,15 +318059,15 @@ │ │ │ │ str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ beq 142da0 <__cxa_atexit@plt+0x1369bc> │ │ │ │ ldr r3, [pc, #40] @ 142dbc <__cxa_atexit@plt+0x1369d8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa870 <__cxa_atexit@plt+0x3ee48c> │ │ │ │ + b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbteq r9, [r2], #-3240 @ 0xfffff358 │ │ │ │ @@ -318075,29 +318075,29 @@ │ │ │ │ ldreq r7, [ip], #-912 @ 0xfffffc70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 142de0 <__cxa_atexit@plt+0x1369fc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa870 <__cxa_atexit@plt+0x3ee48c> │ │ │ │ + b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r7, [ip], #-876 @ 0xfffffc94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 142e34 <__cxa_atexit@plt+0x136a50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 142e18 <__cxa_atexit@plt+0x136a34> │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 142e20 <__cxa_atexit@plt+0x136a3c> │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa848 <__cxa_atexit@plt+0x3ee464> │ │ │ │ + b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 142e38 <__cxa_atexit@plt+0x136a54> │ │ │ │ ldr r0, [pc, #16] @ 142e3c <__cxa_atexit@plt+0x136a58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ @@ -318108,15 +318108,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 142e64 <__cxa_atexit@plt+0x136a80> │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa848 <__cxa_atexit@plt+0x3ee464> │ │ │ │ + b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ ldr r7, [pc, #12] @ 142e78 <__cxa_atexit@plt+0x136a94> │ │ │ │ ldr r0, [pc, #12] @ 142e7c <__cxa_atexit@plt+0x136a98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldreq r6, [ip], #-2264 @ 0xfffff728 │ │ │ │ ldreq r6, [ip], #-2260 @ 0xfffff72c │ │ │ │ @@ -318239,15 +318239,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - mvneq ip, #1073741876 @ 0x40000034 │ │ │ │ + mvneq fp, #1114112 @ 0x110000 │ │ │ │ strbteq r9, [r2], #-2540 @ 0xfffff614 │ │ │ │ ldreq r7, [ip], #-104 @ 0xffffff98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -318391,15 +318391,15 @@ │ │ │ │ bx r0 │ │ │ │ strbteq r9, [r2], #-2008 @ 0xfffff828 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldreq r6, [ip], #-3588 @ 0xfffff1fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 44632c <__cxa_atexit@plt+0x439f48> │ │ │ │ + b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ ldreq r6, [ip], #-3576 @ 0xfffff208 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -318889,15 +318889,15 @@ │ │ │ │ bhi 143a98 <__cxa_atexit@plt+0x1376b4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 143aa0 <__cxa_atexit@plt+0x1376bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 44632c <__cxa_atexit@plt+0x439f48> │ │ │ │ + b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r8, [r2], #-3992 @ 0xfffff068 │ │ │ │ ldreq r6, [ip], #-1564 @ 0xfffff9e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -319165,15 +319165,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #92] @ 143f30 <__cxa_atexit@plt+0x137b4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #84] @ 143f34 <__cxa_atexit@plt+0x137b50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 5bbd58 <__cxa_atexit@plt+0x5af974> │ │ │ │ + b 3fa8c0 <__cxa_atexit@plt+0x3ee4dc> │ │ │ │ ldr r3, [pc, #48] @ 143f20 <__cxa_atexit@plt+0x137b3c> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 143f18 <__cxa_atexit@plt+0x137b34> │ │ │ │ ldr r7, [pc, #28] @ 143f24 <__cxa_atexit@plt+0x137b40> │ │ │ │ @@ -319199,15 +319199,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 143f74 <__cxa_atexit@plt+0x137b90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 143f78 <__cxa_atexit@plt+0x137b94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 5bbd58 <__cxa_atexit@plt+0x5af974> │ │ │ │ + b 3fa8c0 <__cxa_atexit@plt+0x3ee4dc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strbteq r9, [r2], #-424 @ 0xfffffe58 │ │ │ │ strbteq r9, [r2], #-416 @ 0xfffffe60 │ │ │ │ ldreq r6, [ip], #-452 @ 0xfffffe3c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 143fc8 <__cxa_atexit@plt+0x137be4> │ │ │ │ @@ -319489,15 +319489,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #112] @ 144454 <__cxa_atexit@plt+0x138070> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #104] @ 144458 <__cxa_atexit@plt+0x138074> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 5bbd58 <__cxa_atexit@plt+0x5af974> │ │ │ │ + b 3fa8c0 <__cxa_atexit@plt+0x3ee4dc> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [pc, #64] @ 144444 <__cxa_atexit@plt+0x138060> │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3] │ │ │ │ tst r7, #3 │ │ │ │ @@ -319534,15 +319534,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 1444bc <__cxa_atexit@plt+0x1380d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 1444c0 <__cxa_atexit@plt+0x1380dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 5bbd58 <__cxa_atexit@plt+0x5af974> │ │ │ │ + b 3fa8c0 <__cxa_atexit@plt+0x3ee4dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strbteq r8, [r2], #-3180 @ 0xfffff394 │ │ │ │ strbteq r8, [r2], #-3172 @ 0xfffff39c │ │ │ │ ldreq r5, [ip], #-3196 @ 0xfffff384 │ │ │ │ @@ -319554,15 +319554,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 144500 <__cxa_atexit@plt+0x13811c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 144504 <__cxa_atexit@plt+0x138120> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 5bbd58 <__cxa_atexit@plt+0x5af974> │ │ │ │ + b 3fa8c0 <__cxa_atexit@plt+0x3ee4dc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strbteq r8, [r2], #-3100 @ 0xfffff3e4 │ │ │ │ strbteq r8, [r2], #-3092 @ 0xfffff3ec │ │ │ │ ldreq r5, [ip], #-3128 @ 0xfffff3c8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 144554 <__cxa_atexit@plt+0x138170> │ │ │ │ @@ -319836,15 +319836,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #112] @ 1449c0 <__cxa_atexit@plt+0x1385dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #104] @ 1449c4 <__cxa_atexit@plt+0x1385e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 5bbd58 <__cxa_atexit@plt+0x5af974> │ │ │ │ + b 3fa8c0 <__cxa_atexit@plt+0x3ee4dc> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [pc, #64] @ 1449b0 <__cxa_atexit@plt+0x1385cc> │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3] │ │ │ │ tst r7, #3 │ │ │ │ @@ -319881,15 +319881,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 144a28 <__cxa_atexit@plt+0x138644> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 144a2c <__cxa_atexit@plt+0x138648> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 5bbd58 <__cxa_atexit@plt+0x5af974> │ │ │ │ + b 3fa8c0 <__cxa_atexit@plt+0x3ee4dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strbteq r8, [r2], #-1800 @ 0xfffff8f8 │ │ │ │ strbteq r8, [r2], #-1784 @ 0xfffff908 │ │ │ │ ldreq r5, [ip], #-1792 @ 0xfffff900 │ │ │ │ @@ -319901,15 +319901,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 144a6c <__cxa_atexit@plt+0x138688> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 144a70 <__cxa_atexit@plt+0x13868c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 5bbd58 <__cxa_atexit@plt+0x5af974> │ │ │ │ + b 3fa8c0 <__cxa_atexit@plt+0x3ee4dc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strbteq r8, [r2], #-1720 @ 0xfffff948 │ │ │ │ strbteq r8, [r2], #-1704 @ 0xfffff958 │ │ │ │ ldreq r5, [ip], #-1724 @ 0xfffff944 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 144ac0 <__cxa_atexit@plt+0x1386dc> │ │ │ │ @@ -320195,15 +320195,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #108] @ 144f58 <__cxa_atexit@plt+0x138b74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #100] @ 144f5c <__cxa_atexit@plt+0x138b78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 5bbd58 <__cxa_atexit@plt+0x5af974> │ │ │ │ + b 3fa8c0 <__cxa_atexit@plt+0x3ee4dc> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [pc, #60] @ 144f48 <__cxa_atexit@plt+0x138b64> │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3] │ │ │ │ tst r7, #3 │ │ │ │ @@ -320239,15 +320239,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 144fc0 <__cxa_atexit@plt+0x138bdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 144fc4 <__cxa_atexit@plt+0x138be0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 5bbd58 <__cxa_atexit@plt+0x5af974> │ │ │ │ + b 3fa8c0 <__cxa_atexit@plt+0x3ee4dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strbteq r8, [r2], #-372 @ 0xfffffe8c │ │ │ │ strbteq r8, [r2], #-352 @ 0xfffffea0 │ │ │ │ ldreq r5, [ip], #-344 @ 0xfffffea8 │ │ │ │ @@ -320259,15 +320259,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 145004 <__cxa_atexit@plt+0x138c20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 145008 <__cxa_atexit@plt+0x138c24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 5bbd58 <__cxa_atexit@plt+0x5af974> │ │ │ │ + b 3fa8c0 <__cxa_atexit@plt+0x3ee4dc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strbteq r8, [r2], #-292 @ 0xfffffedc │ │ │ │ strbteq r8, [r2], #-272 @ 0xfffffef0 │ │ │ │ ldreq r5, [ip], #-276 @ 0xfffffeec │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 145058 <__cxa_atexit@plt+0x138c74> │ │ │ │ @@ -320540,15 +320540,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #60] @ 14548c <__cxa_atexit@plt+0x1390a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #52] @ 145490 <__cxa_atexit@plt+0x1390ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 5bbd58 <__cxa_atexit@plt+0x5af974> │ │ │ │ + b 3fa8c0 <__cxa_atexit@plt+0x3ee4dc> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r0, [r3, #12]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -320572,15 +320572,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 1454f4 <__cxa_atexit@plt+0x139110> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 1454f8 <__cxa_atexit@plt+0x139114> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 5bbd58 <__cxa_atexit@plt+0x5af974> │ │ │ │ + b 3fa8c0 <__cxa_atexit@plt+0x3ee4dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strbteq r7, [r2], #-3140 @ 0xfffff3bc │ │ │ │ strbteq r7, [r2], #-3116 @ 0xfffff3d4 │ │ │ │ ldreq r4, [ip], #-3080 @ 0xfffff3f8 │ │ │ │ @@ -320592,15 +320592,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 145538 <__cxa_atexit@plt+0x139154> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 14553c <__cxa_atexit@plt+0x139158> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 5bbd58 <__cxa_atexit@plt+0x5af974> │ │ │ │ + b 3fa8c0 <__cxa_atexit@plt+0x3ee4dc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strbteq r7, [r2], #-3060 @ 0xfffff40c │ │ │ │ strbteq r7, [r2], #-3036 @ 0xfffff424 │ │ │ │ ldreq r4, [ip], #-3012 @ 0xfffff43c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 14558c <__cxa_atexit@plt+0x1391a8> │ │ │ │ @@ -320952,27 +320952,27 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #20] @ 145ae0 <__cxa_atexit@plt+0x1396fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ + b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strbteq r7, [r2], #-1616 @ 0xfffff9b0 │ │ │ │ ldreq r4, [ip], #-1816 @ 0xfffff8e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 145b04 <__cxa_atexit@plt+0x139720> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ + b 3fa8d0 <__cxa_atexit@plt+0x3ee4ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r4, [ip], #-1780 @ 0xfffff90c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 145b50 <__cxa_atexit@plt+0x13976c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -320981,30 +320981,30 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #28] @ 145b54 <__cxa_atexit@plt+0x139770> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fa500 <__cxa_atexit@plt+0x3ee11c> │ │ │ │ + b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldreq r4, [ip], #-1700 @ 0xfffff95c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 145b84 <__cxa_atexit@plt+0x1397a0> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fa500 <__cxa_atexit@plt+0x3ee11c> │ │ │ │ + b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r4, [ip], #-1652 @ 0xfffff98c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -321018,15 +321018,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 3fa840 <__cxa_atexit@plt+0x3ee45c> │ │ │ │ + b 3fa868 <__cxa_atexit@plt+0x3ee484> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xffffc970 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldreq r4, [ip], #-1548 @ 0xfffff9f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -321035,25 +321035,25 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 145c24 <__cxa_atexit@plt+0x139840> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ + b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strbteq r7, [r2], #-1284 @ 0xfffffafc │ │ │ │ ldreq r4, [ip], #-1476 @ 0xfffffa3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 145c48 <__cxa_atexit@plt+0x139864> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ + b 3fa8d0 <__cxa_atexit@plt+0x3ee4ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r4, [ip], #-1424 @ 0xfffffa70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 145c94 <__cxa_atexit@plt+0x1398b0> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -321062,30 +321062,30 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #28] @ 145c98 <__cxa_atexit@plt+0x1398b4> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fa500 <__cxa_atexit@plt+0x3ee11c> │ │ │ │ + b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldreq r4, [ip], #-1344 @ 0xfffffac0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 145cc8 <__cxa_atexit@plt+0x1398e4> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fa500 <__cxa_atexit@plt+0x3ee11c> │ │ │ │ + b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r4, [ip], #-1296 @ 0xfffffaf0 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -321099,15 +321099,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 3fa840 <__cxa_atexit@plt+0x3ee45c> │ │ │ │ + b 3fa868 <__cxa_atexit@plt+0x3ee484> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xffffc8c8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldreq r4, [ip], #-1164 @ 0xfffffb74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -321158,15 +321158,15 @@ │ │ │ │ ldr r5, [pc, #108] @ 145e60 <__cxa_atexit@plt+0x139a7c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #100] @ 145e64 <__cxa_atexit@plt+0x139a80> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa1f8 <__cxa_atexit@plt+0x3ede14> │ │ │ │ + b 3fa200 <__cxa_atexit@plt+0x3ede1c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -321176,15 +321176,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ strbteq r6, [r2], #-3336 @ 0xfffff2f8 │ │ │ │ strbteq r6, [r2], #-3328 @ 0xfffff300 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ ldreq r4, [ip], #-832 @ 0xfffffcc0 │ │ │ │ @@ -321209,27 +321209,27 @@ │ │ │ │ ldr r5, [pc, #80] @ 145f10 <__cxa_atexit@plt+0x139b2c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #72] @ 145f14 <__cxa_atexit@plt+0x139b30> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa1f8 <__cxa_atexit@plt+0x3ede14> │ │ │ │ + b 3fa200 <__cxa_atexit@plt+0x3ede1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr r0, [pc, #32] @ 145f18 <__cxa_atexit@plt+0x139b34> │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strbteq r6, [r2], #-3132 @ 0xfffff3c4 │ │ │ │ strbteq r6, [r2], #-3124 @ 0xfffff3cc │ │ │ │ andeq r0, r0, r4, lsr r4 │ │ │ │ ldreq r4, [ip], #-656 @ 0xfffffd70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -321244,26 +321244,26 @@ │ │ │ │ ldr r3, [pc, #76] @ 145f98 <__cxa_atexit@plt+0x139bb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #68] @ 145f9c <__cxa_atexit@plt+0x139bb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fa1f8 <__cxa_atexit@plt+0x3ede14> │ │ │ │ + b 3fa200 <__cxa_atexit@plt+0x3ede1c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr r0, [pc, #20] @ 145f90 <__cxa_atexit@plt+0x139bac> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ andeq r0, r0, ip, lsr #7 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ strbteq r6, [r2], #-2992 @ 0xfffff450 │ │ │ │ strbteq r6, [r2], #-2984 @ 0xfffff458 │ │ │ │ ldreq r4, [ip], #-504 @ 0xfffffe08 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -321279,15 +321279,15 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ stmda r5, {r0, r1, r2, r3} │ │ │ │ ldr r3, [pc, #24] @ 146000 <__cxa_atexit@plt+0x139c1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 4a7b64 <__cxa_atexit@plt+0x49b780> │ │ │ │ + b 3fa8d8 <__cxa_atexit@plt+0x3ee4f4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ strbteq r7, [r2], #-352 @ 0xfffffea0 │ │ │ │ strbteq r7, [r2], #-344 @ 0xfffffea8 │ │ │ │ strbteq r7, [r2], #-336 @ 0xfffffeb0 │ │ │ │ strbteq r6, [r2], #-2940 @ 0xfffff484 │ │ │ │ ldreq r4, [ip], #-380 @ 0xfffffe84 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -321330,15 +321330,15 @@ │ │ │ │ str r7, [r6, #24] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r6, [r6, #28] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa888 <__cxa_atexit@plt+0x3ee4a4> │ │ │ │ + b 3fa8e0 <__cxa_atexit@plt+0x3ee4fc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ add r5, r5, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 14612c <__cxa_atexit@plt+0x139d48> │ │ │ │ ldr r2, [pc, #112] @ 14614c <__cxa_atexit@plt+0x139d68> │ │ │ │ @@ -321428,15 +321428,15 @@ │ │ │ │ ldr r6, [pc, #28] @ 146248 <__cxa_atexit@plt+0x139e64> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, asr r3 │ │ │ │ @ instruction: 0xffffc4a8 │ │ │ │ @ instruction: 0xffffc7b0 │ │ │ │ strbteq r6, [r2], #-2216 @ 0xfffff758 │ │ │ │ strbteq r6, [r2], #-3376 @ 0xfffff2d0 │ │ │ │ ldreq r3, [ip], #-3860 @ 0xfffff0ec │ │ │ │ @@ -321480,15 +321480,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r5, [pc, #36] @ 146324 <__cxa_atexit@plt+0x139f40> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xffffc3c4 │ │ │ │ @ instruction: 0xffffc6cc │ │ │ │ strbteq r6, [r2], #-1988 @ 0xfffff83c │ │ │ │ strbteq r6, [r2], #-3148 @ 0xfffff3b4 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ ldreq r3, [ip], #-3716 @ 0xfffff17c │ │ │ │ andeq r0, r0, r7 │ │ │ │ @@ -321510,15 +321510,15 @@ │ │ │ │ ldr r3, [pc, #288] @ 146494 <__cxa_atexit@plt+0x13a0b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #280] @ 146498 <__cxa_atexit@plt+0x13a0b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fa1f8 <__cxa_atexit@plt+0x3ede14> │ │ │ │ + b 3fa200 <__cxa_atexit@plt+0x3ede1c> │ │ │ │ ldr r7, [pc, #264] @ 14649c <__cxa_atexit@plt+0x13a0b8> │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #20]! │ │ │ │ ldr r3, [r2, #-8] │ │ │ │ tst r3, #3 │ │ │ │ beq 146460 <__cxa_atexit@plt+0x13a07c> │ │ │ │ @@ -321563,27 +321563,27 @@ │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #15] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #40] @ 1464a0 <__cxa_atexit@plt+0x13a0bc> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ strbteq r6, [r2], #-1928 @ 0xfffff878 │ │ │ │ strbteq r6, [r2], #-1920 @ 0xfffff880 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xffffc28c │ │ │ │ @@ -321630,15 +321630,15 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 14657c <__cxa_atexit@plt+0x13a198> │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xffffc168 │ │ │ │ @ instruction: 0xffffc470 │ │ │ │ strbteq r6, [r2], #-1384 @ 0xfffffa98 │ │ │ │ strbteq r6, [r2], #-2544 @ 0xfffff610 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldreq r3, [ip], #-3056 @ 0xfffff410 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -321677,15 +321677,15 @@ │ │ │ │ str r3, [r3, #28] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 146638 <__cxa_atexit@plt+0x13a254> │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xffffc0ac │ │ │ │ @ instruction: 0xffffc3b4 │ │ │ │ strbteq r6, [r2], #-1196 @ 0xfffffb54 │ │ │ │ strbteq r6, [r2], #-2356 @ 0xfffff6cc │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ ldreq r3, [ip], #-3004 @ 0xfffff444 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -321704,15 +321704,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, sl} │ │ │ │ str r9, [r2, #12] │ │ │ │ sub r2, r6, #7 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ + b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ mov r6, r2 │ │ │ │ b 1466a4 <__cxa_atexit@plt+0x13a2c0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1466b4 <__cxa_atexit@plt+0x13a2d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -321756,15 +321756,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 146774 <__cxa_atexit@plt+0x13a390> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq r3, [ip], #-2792 @ 0xfffff518 │ │ │ │ strbteq r6, [r2], #-732 @ 0xfffffd24 │ │ │ │ strbteq r6, [r2], #-772 @ 0xfffffcfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -321879,15 +321879,15 @@ │ │ │ │ str r6, [r1, #-4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r7, r8 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ str lr, [r1, #-8] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ @@ -321913,15 +321913,15 @@ │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ strbteq r6, [r2], #-160 @ 0xffffff60 │ │ │ │ ldreq r3, [ip], #-2084 @ 0xfffff7dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -321948,15 +321948,15 @@ │ │ │ │ stmib r6, {r3, sl} │ │ │ │ str r9, [r6, #12] │ │ │ │ sub r6, r2, #7 │ │ │ │ str r6, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ + b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 146a7c <__cxa_atexit@plt+0x13a698> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 146a98 <__cxa_atexit@plt+0x13a6b4> │ │ │ │ @@ -322009,15 +322009,15 @@ │ │ │ │ str r3, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -322049,15 +322049,15 @@ │ │ │ │ str lr, [r6, #4]! │ │ │ │ ldmdb r5, {r0, r2} │ │ │ │ add lr, r6, #8 │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ str r9, [r5] │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -322096,15 +322096,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 146cd8 <__cxa_atexit@plt+0x13a8f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ + b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -322118,15 +322118,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 146d0c <__cxa_atexit@plt+0x13a928> │ │ │ │ ldr r2, [pc, #28] @ 146d1c <__cxa_atexit@plt+0x13a938> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ + b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ ldr r7, [pc, #12] @ 146d20 <__cxa_atexit@plt+0x13a93c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldreq r3, [ip], #-1328 @ 0xfffffad0 │ │ │ │ ldreq r3, [ip], #-1292 @ 0xfffffaf4 │ │ │ │ @@ -322163,15 +322163,15 @@ │ │ │ │ str r9, [r3, #44]! @ 0x2c │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #16] │ │ │ │ str r2, [r0, #36] @ 0x24 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r0, #40] @ 0x28 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ strbteq r5, [r2], #-3540 @ 0xfffff22c │ │ │ │ @@ -322343,39 +322343,39 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq r6, [r2], #-132 @ 0xffffff7c │ │ │ │ - mvneq r8, #112, 2 │ │ │ │ + mvneq r7, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, #1073741864 @ 0x40000028 │ │ │ │ + mvneq r7, #58982400 @ 0x3840000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, #208, 2 @ 0x34 │ │ │ │ + mvneq r7, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, #4, 4 @ 0x40000000 │ │ │ │ + mvneq r7, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mvneq r8, #48, 4 │ │ │ │ + mvneq r7, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ @@ -322391,15 +322391,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 147164 <__cxa_atexit@plt+0x13ad80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ - b 3fa4a0 <__cxa_atexit@plt+0x3ee0bc> │ │ │ │ + b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strbteq r5, [r2], #-2272 @ 0xfffff720 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -322432,15 +322432,15 @@ │ │ │ │ strbteq r5, [r2], #-2256 @ 0xfffff730 │ │ │ │ ldreq r3, [ip], #-304 @ 0xfffffed0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r9, [pc, #4] @ 1471f4 <__cxa_atexit@plt+0x13ae10> │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldreq r3, [ip], #-292 @ 0xfffffedc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -322482,15 +322482,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 1472cc <__cxa_atexit@plt+0x13aee8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq r3, [ip], #-156 @ 0xffffff64 │ │ │ │ strbteq r5, [r2], #-1924 @ 0xfffff87c │ │ │ │ strbteq r5, [r2], #-1964 @ 0xfffff854 │ │ │ │ ldreq r3, [ip], #-188 @ 0xffffff44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -322504,15 +322504,15 @@ │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [pc, #36] @ 147324 <__cxa_atexit@plt+0x13af40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #28] @ 147328 <__cxa_atexit@plt+0x13af44> │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strbteq r5, [r2], #-1836 @ 0xfffff8d4 │ │ │ │ strbteq r5, [r2], #-2016 @ 0xfffff820 │ │ │ │ strbteq r5, [r2], #-2004 @ 0xfffff82c │ │ │ │ ldreq r3, [ip], #-48 @ 0xffffffd0 │ │ │ │ @@ -322528,15 +322528,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [pc, #24] @ 147380 <__cxa_atexit@plt+0x13af9c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa890 <__cxa_atexit@plt+0x3ee4ac> │ │ │ │ + b 3fa8e8 <__cxa_atexit@plt+0x3ee504> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r5, [r2], #-1736 @ 0xfffff938 │ │ │ │ strbteq r5, [r2], #-3532 @ 0xfffff234 │ │ │ │ ldreq r2, [ip], #-4052 @ 0xfffff02c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -322618,15 +322618,15 @@ │ │ │ │ str r7, [r2] │ │ │ │ bne 1474f8 <__cxa_atexit@plt+0x13b114> │ │ │ │ ldr r2, [pc, #96] @ 14752c <__cxa_atexit@plt+0x13b148> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa1a8 <__cxa_atexit@plt+0x3eddc4> │ │ │ │ + b 3fa1b0 <__cxa_atexit@plt+0x3eddcc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -322636,15 +322636,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ ldreq r2, [ip], #-3728 @ 0xfffff170 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -322661,53 +322661,53 @@ │ │ │ │ str r7, [r5] │ │ │ │ bne 147590 <__cxa_atexit@plt+0x13b1ac> │ │ │ │ ldr r2, [pc, #68] @ 1475bc <__cxa_atexit@plt+0x13b1d8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa1a8 <__cxa_atexit@plt+0x3eddc4> │ │ │ │ + b 3fa1b0 <__cxa_atexit@plt+0x3eddcc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr r0, [pc, #24] @ 1475c0 <__cxa_atexit@plt+0x13b1dc> │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ ldreq r2, [ip], #-3584 @ 0xfffff200 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 1475f4 <__cxa_atexit@plt+0x13b210> │ │ │ │ ldr r3, [pc, #60] @ 147624 <__cxa_atexit@plt+0x13b240> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - b 3fa1a8 <__cxa_atexit@plt+0x3eddc4> │ │ │ │ + b 3fa1b0 <__cxa_atexit@plt+0x3eddcc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr r0, [pc, #20] @ 147620 <__cxa_atexit@plt+0x13b23c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ andeq r0, r0, r4, lsr #9 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ ldreq r2, [ip], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 147664 <__cxa_atexit@plt+0x13b280> │ │ │ │ str r7, [r5] │ │ │ │ @@ -322716,15 +322716,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 14766c <__cxa_atexit@plt+0x13b288> │ │ │ │ add r9, r2, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fa1f8 <__cxa_atexit@plt+0x3ede14> │ │ │ │ + b 3fa200 <__cxa_atexit@plt+0x3ede1c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strbteq r5, [r2], #-1204 @ 0xfffffb4c │ │ │ │ strbteq r5, [r2], #-1188 @ 0xfffffb5c │ │ │ │ ldreq r2, [ip], #-3376 @ 0xfffff2d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -322795,15 +322795,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #80] @ 1477e0 <__cxa_atexit@plt+0x13b3fc> │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ + b 3fa1c8 <__cxa_atexit@plt+0x3edde4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -322902,15 +322902,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ str r0, [r5, #4] │ │ │ │ - b 3fa888 <__cxa_atexit@plt+0x3ee4a4> │ │ │ │ + b 3fa8e0 <__cxa_atexit@plt+0x3ee4fc> │ │ │ │ ldr r8, [r8, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ add r5, r5, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1479b4 <__cxa_atexit@plt+0x13b5d0> │ │ │ │ ldr r2, [pc, #108] @ 1479d8 <__cxa_atexit@plt+0x13b5f4> │ │ │ │ @@ -322965,15 +322965,15 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ sub r8, r6, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa888 <__cxa_atexit@plt+0x3ee4a4> │ │ │ │ + b 3fa8e0 <__cxa_atexit@plt+0x3ee4fc> │ │ │ │ ldr r3, [pc, #24] @ 147a68 <__cxa_atexit@plt+0x13b684> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ @@ -323010,29 +323010,29 @@ │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r5, #12] │ │ │ │ bne 147b08 <__cxa_atexit@plt+0x13b724> │ │ │ │ ldr r3, [pc, #68] @ 147b34 <__cxa_atexit@plt+0x13b750> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - b 3fa1a8 <__cxa_atexit@plt+0x3eddc4> │ │ │ │ + b 3fa1b0 <__cxa_atexit@plt+0x3eddcc> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #40] @ 147b38 <__cxa_atexit@plt+0x13b754> │ │ │ │ ldr r9, [r3, #3] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #15] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldreq r2, [ip], #-2196 @ 0xfffff76c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #12 │ │ │ │ @@ -323064,15 +323064,15 @@ │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r0, [r8, #2] │ │ │ │ str lr, [r6, #4] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r6, #8] │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ + b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ ldr r1, [r8] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r8 │ │ │ │ bx r1 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -323102,15 +323102,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ sub r2, r3, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ - b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ + b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -323149,15 +323149,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 147d4c <__cxa_atexit@plt+0x13b968> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ + b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -323187,15 +323187,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -323208,15 +323208,15 @@ │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 147e14 <__cxa_atexit@plt+0x13ba30> │ │ │ │ ldr r2, [pc, #28] @ 147e24 <__cxa_atexit@plt+0x13ba40> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ + b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ ldr r7, [pc, #12] @ 147e28 <__cxa_atexit@plt+0x13ba44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldreq r2, [ip], #-1504 @ 0xfffffa20 │ │ │ │ ldreq r2, [ip], #-1464 @ 0xfffffa48 │ │ │ │ @@ -323260,15 +323260,15 @@ │ │ │ │ bhi 147ee4 <__cxa_atexit@plt+0x13bb00> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 147eec <__cxa_atexit@plt+0x13bb08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r4, [r2], #-2892 @ 0xfffff4b4 │ │ │ │ ldreq r2, [ip], #-1296 @ 0xfffffaf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -323578,15 +323578,15 @@ │ │ │ │ bhi 1483dc <__cxa_atexit@plt+0x13bff8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1483e4 <__cxa_atexit@plt+0x13c000> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r4, [r2], #-1620 @ 0xfffff9ac │ │ │ │ ldreq r2, [ip], #-24 @ 0xffffffe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -323903,15 +323903,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 148904 <__cxa_atexit@plt+0x13c520> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa848 <__cxa_atexit@plt+0x3ee464> │ │ │ │ + b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r4, [r2], #-328 @ 0xfffffeb8 │ │ │ │ strbteq r4, [r2], #-2040 @ 0xfffff808 │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -324137,15 +324137,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #28] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ add r1, r8, #12 │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ - b 3fa868 <__cxa_atexit@plt+0x3ee484> │ │ │ │ + b 3fa8a8 <__cxa_atexit@plt+0x3ee4c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strbteq r3, [r2], #-3608 @ 0xfffff1e8 │ │ │ │ strbteq r4, [r2], #-1140 @ 0xfffffb8c │ │ │ │ strbteq r3, [r2], #-3804 @ 0xfffff124 │ │ │ │ @@ -324166,15 +324166,15 @@ │ │ │ │ str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ beq 148d0c <__cxa_atexit@plt+0x13c928> │ │ │ │ ldr r3, [pc, #40] @ 148d28 <__cxa_atexit@plt+0x13c944> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa870 <__cxa_atexit@plt+0x3ee48c> │ │ │ │ + b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbteq r3, [r2], #-3388 @ 0xfffff2c4 │ │ │ │ @@ -324182,29 +324182,29 @@ │ │ │ │ ldreq r1, [ip], #-2060 @ 0xfffff7f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 148d4c <__cxa_atexit@plt+0x13c968> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa870 <__cxa_atexit@plt+0x3ee48c> │ │ │ │ + b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r1, [ip], #-2024 @ 0xfffff818 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 148da0 <__cxa_atexit@plt+0x13c9bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 148d84 <__cxa_atexit@plt+0x13c9a0> │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 148d8c <__cxa_atexit@plt+0x13c9a8> │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa848 <__cxa_atexit@plt+0x3ee464> │ │ │ │ + b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 148da4 <__cxa_atexit@plt+0x13c9c0> │ │ │ │ ldr r0, [pc, #16] @ 148da8 <__cxa_atexit@plt+0x13c9c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ @@ -324215,55 +324215,55 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 148dd0 <__cxa_atexit@plt+0x13c9ec> │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa848 <__cxa_atexit@plt+0x3ee464> │ │ │ │ + b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ ldr r7, [pc, #12] @ 148de4 <__cxa_atexit@plt+0x13ca00> │ │ │ │ ldr r0, [pc, #12] @ 148de8 <__cxa_atexit@plt+0x13ca04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldreq r1, [ip], #-1672 @ 0xfffff978 │ │ │ │ ldreq r1, [ip], #-1668 @ 0xfffff97c │ │ │ │ ldreq r1, [ip], #-1852 @ 0xfffff8c4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fa898 <__cxa_atexit@plt+0x3ee4b4> │ │ │ │ + b 3fa8f0 <__cxa_atexit@plt+0x3ee50c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 148e34 <__cxa_atexit@plt+0x13ca50> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 148e3c <__cxa_atexit@plt+0x13ca58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa860 <__cxa_atexit@plt+0x3ee47c> │ │ │ │ + b 3fa8a0 <__cxa_atexit@plt+0x3ee4bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r3, [r2], #-3064 @ 0xfffff408 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 148e70 <__cxa_atexit@plt+0x13ca8c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 148e78 <__cxa_atexit@plt+0x13ca94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa860 <__cxa_atexit@plt+0x3ee47c> │ │ │ │ + b 3fa8a0 <__cxa_atexit@plt+0x3ee4bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r3, [r2], #-3004 @ 0xfffff444 │ │ │ │ ldreq r1, [ip], #-1748 @ 0xfffff92c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -324275,30 +324275,30 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r3, [pc, #36] @ 148ed4 <__cxa_atexit@plt+0x13caf0> │ │ │ │ mov r8, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ + b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ ldr r7, [pc, #16] @ 148ed8 <__cxa_atexit@plt+0x13caf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strbteq r4, [r2], #-616 @ 0xfffffd98 │ │ │ │ ldreq r1, [ip], #-1720 @ 0xfffff948 │ │ │ │ ldreq r1, [ip], #-1656 @ 0xfffff988 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 148efc <__cxa_atexit@plt+0x13cb18> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ + b 3fa8d0 <__cxa_atexit@plt+0x3ee4ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r1, [ip], #-1620 @ 0xfffff9ac │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 148f48 <__cxa_atexit@plt+0x13cb64> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -324307,30 +324307,30 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #28] @ 148f4c <__cxa_atexit@plt+0x13cb68> │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa500 <__cxa_atexit@plt+0x3ee11c> │ │ │ │ + b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldreq r1, [ip], #-1540 @ 0xfffff9fc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 148f7c <__cxa_atexit@plt+0x13cb98> │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa500 <__cxa_atexit@plt+0x3ee11c> │ │ │ │ + b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r1, [ip], #-1492 @ 0xfffffa2c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -324344,15 +324344,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 3fa840 <__cxa_atexit@plt+0x3ee45c> │ │ │ │ + b 3fa868 <__cxa_atexit@plt+0x3ee484> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldreq r1, [ip], #-1388 @ 0xfffffa94 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ @@ -324433,26 +324433,26 @@ │ │ │ │ ldr r3, [pc, #84] @ 149174 <__cxa_atexit@plt+0x13cd90> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #72] @ 149178 <__cxa_atexit@plt+0x13cd94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa8a0 <__cxa_atexit@plt+0x3ee4bc> │ │ │ │ + b 3fa8f8 <__cxa_atexit@plt+0x3ee514> │ │ │ │ ldr r3, [pc, #40] @ 149168 <__cxa_atexit@plt+0x13cd84> │ │ │ │ ldr r2, [pc, #40] @ 14916c <__cxa_atexit@plt+0x13cd88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ str r8, [r5, #8] │ │ │ │ ldr r3, [pc, #20] @ 149170 <__cxa_atexit@plt+0x13cd8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ + b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ strbteq r3, [r2], #-2320 @ 0xfffff6f0 │ │ │ │ strbteq r3, [r2], #-4032 @ 0xfffff040 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ strbteq r4, [r2], #-44 @ 0xffffffd4 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @@ -324476,15 +324476,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ ldr r3, [pc, #84] @ 149230 <__cxa_atexit@plt+0x13ce4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ + b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ ldr r7, [pc, #56] @ 149224 <__cxa_atexit@plt+0x13ce40> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq 14920c <__cxa_atexit@plt+0x13ce28> │ │ │ │ str r7, [r5] │ │ │ │ @@ -324504,15 +324504,15 @@ │ │ │ │ ldreq r1, [ip], #-800 @ 0xfffffce0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 149254 <__cxa_atexit@plt+0x13ce70> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa8a8 <__cxa_atexit@plt+0x3ee4c4> │ │ │ │ + b 3fa900 <__cxa_atexit@plt+0x3ee51c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r1, [ip], #-764 @ 0xfffffd04 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 149284 <__cxa_atexit@plt+0x13cea0> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -324627,26 +324627,26 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #68] @ 14947c <__cxa_atexit@plt+0x13d098> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa8a0 <__cxa_atexit@plt+0x3ee4bc> │ │ │ │ + b 3fa8f8 <__cxa_atexit@plt+0x3ee514> │ │ │ │ ldr r3, [pc, #36] @ 14946c <__cxa_atexit@plt+0x13d088> │ │ │ │ ldr r2, [pc, #36] @ 149470 <__cxa_atexit@plt+0x13d08c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ str r8, [r5, #8] │ │ │ │ ldr r3, [pc, #16] @ 149474 <__cxa_atexit@plt+0x13d090> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ + b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ strbteq r3, [r2], #-1544 @ 0xfffff9f8 │ │ │ │ strbteq r3, [r2], #-3256 @ 0xfffff348 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ strbteq r3, [r2], #-3364 @ 0xfffff2dc │ │ │ │ ldreq r1, [ip], #-212 @ 0xffffff2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -324667,15 +324667,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #48] @ 149500 <__cxa_atexit@plt+0x13d11c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ + b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ ldr r7, [pc, #16] @ 1494f8 <__cxa_atexit@plt+0x13d114> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strbteq r3, [r2], #-1444 @ 0xfffffa5c │ │ │ │ @@ -324690,15 +324690,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 149554 <__cxa_atexit@plt+0x13d170> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 149558 <__cxa_atexit@plt+0x13d174> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ + b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ ldr r7, [pc, #12] @ 149550 <__cxa_atexit@plt+0x13d16c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbteq r3, [r2], #-1352 @ 0xfffffab8 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ @@ -324730,15 +324730,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r8, #24] │ │ │ │ str r3, [r8, #28] │ │ │ │ stmib r8, {r1, r9} │ │ │ │ add r1, r8, #12 │ │ │ │ sub r8, r6, #7 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ - b 3fa868 <__cxa_atexit@plt+0x3ee484> │ │ │ │ + b 3fa8a8 <__cxa_atexit@plt+0x3ee4c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strbteq r3, [r2], #-1236 @ 0xfffffb2c │ │ │ │ strbteq r3, [r2], #-2864 @ 0xfffff4d0 │ │ │ │ strbteq r3, [r2], #-1432 @ 0xfffffa68 │ │ │ │ @@ -324759,15 +324759,15 @@ │ │ │ │ str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ beq 149650 <__cxa_atexit@plt+0x13d26c> │ │ │ │ ldr r3, [pc, #40] @ 14966c <__cxa_atexit@plt+0x13d288> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa870 <__cxa_atexit@plt+0x3ee48c> │ │ │ │ + b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbteq r3, [r2], #-1016 @ 0xfffffc08 │ │ │ │ @@ -324775,29 +324775,29 @@ │ │ │ │ ldreq r0, [ip], #-3784 @ 0xfffff138 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 149690 <__cxa_atexit@plt+0x13d2ac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa870 <__cxa_atexit@plt+0x3ee48c> │ │ │ │ + b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r0, [ip], #-3748 @ 0xfffff15c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 1496e4 <__cxa_atexit@plt+0x13d300> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1496c8 <__cxa_atexit@plt+0x13d2e4> │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1496d0 <__cxa_atexit@plt+0x13d2ec> │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa848 <__cxa_atexit@plt+0x3ee464> │ │ │ │ + b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1496e8 <__cxa_atexit@plt+0x13d304> │ │ │ │ ldr r0, [pc, #16] @ 1496ec <__cxa_atexit@plt+0x13d308> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ @@ -324808,55 +324808,55 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 149714 <__cxa_atexit@plt+0x13d330> │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa848 <__cxa_atexit@plt+0x3ee464> │ │ │ │ + b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ ldr r7, [pc, #12] @ 149728 <__cxa_atexit@plt+0x13d344> │ │ │ │ ldr r0, [pc, #12] @ 14972c <__cxa_atexit@plt+0x13d348> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldreq r0, [ip], #-3396 @ 0xfffff2bc │ │ │ │ ldreq r0, [ip], #-3392 @ 0xfffff2c0 │ │ │ │ ldreq r0, [ip], #-3576 @ 0xfffff208 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3fa898 <__cxa_atexit@plt+0x3ee4b4> │ │ │ │ + b 3fa8f0 <__cxa_atexit@plt+0x3ee50c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 149778 <__cxa_atexit@plt+0x13d394> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 149780 <__cxa_atexit@plt+0x13d39c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa860 <__cxa_atexit@plt+0x3ee47c> │ │ │ │ + b 3fa8a0 <__cxa_atexit@plt+0x3ee4bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r3, [r2], #-692 @ 0xfffffd4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1497b4 <__cxa_atexit@plt+0x13d3d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1497bc <__cxa_atexit@plt+0x13d3d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa860 <__cxa_atexit@plt+0x3ee47c> │ │ │ │ + b 3fa8a0 <__cxa_atexit@plt+0x3ee4bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r3, [r2], #-632 @ 0xfffffd88 │ │ │ │ ldreq r0, [ip], #-3584 @ 0xfffff200 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ @@ -324868,27 +324868,27 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #20] @ 149810 <__cxa_atexit@plt+0x13d42c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ + b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strbteq r3, [r2], #-2336 @ 0xfffff6e0 │ │ │ │ ldreq r0, [ip], #-3504 @ 0xfffff250 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 149834 <__cxa_atexit@plt+0x13d450> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ + b 3fa8d0 <__cxa_atexit@plt+0x3ee4ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r0, [ip], #-3452 @ 0xfffff284 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 149880 <__cxa_atexit@plt+0x13d49c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -324897,30 +324897,30 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #28] @ 149884 <__cxa_atexit@plt+0x13d4a0> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fa500 <__cxa_atexit@plt+0x3ee11c> │ │ │ │ + b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldreq r0, [ip], #-3372 @ 0xfffff2d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r2, [pc, #16] @ 1498b4 <__cxa_atexit@plt+0x13d4d0> │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fa500 <__cxa_atexit@plt+0x3ee11c> │ │ │ │ + b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r0, [ip], #-3324 @ 0xfffff304 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -324934,15 +324934,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 3fa840 <__cxa_atexit@plt+0x3ee45c> │ │ │ │ + b 3fa868 <__cxa_atexit@plt+0x3ee484> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldreq r0, [ip], #-3196 @ 0xfffff384 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -325023,15 +325023,15 @@ │ │ │ │ ldr r3, [pc, #144] @ 149ae8 <__cxa_atexit@plt+0x13d704> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r3, [pc, #132] @ 149aec <__cxa_atexit@plt+0x13d708> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa8a0 <__cxa_atexit@plt+0x3ee4bc> │ │ │ │ + b 3fa8f8 <__cxa_atexit@plt+0x3ee514> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 149abc <__cxa_atexit@plt+0x13d6d8> │ │ │ │ @@ -325042,15 +325042,15 @@ │ │ │ │ stm r5, {r2, r8} │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r2, [pc, #76] @ 149afc <__cxa_atexit@plt+0x13d718> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ - b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ + b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ ldr r7, [pc, #28] @ 149ae0 <__cxa_atexit@plt+0x13d6fc> │ │ │ │ ldr r3, [pc, #28] @ 149ae4 <__cxa_atexit@plt+0x13d700> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ @@ -325084,15 +325084,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ ldr r3, [pc, #84] @ 149bb0 <__cxa_atexit@plt+0x13d7cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ + b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ ldr r7, [pc, #56] @ 149ba4 <__cxa_atexit@plt+0x13d7c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq 149b8c <__cxa_atexit@plt+0x13d7a8> │ │ │ │ str r7, [r5] │ │ │ │ @@ -325112,15 +325112,15 @@ │ │ │ │ ldreq r0, [ip], #-2512 @ 0xfffff630 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 149bd4 <__cxa_atexit@plt+0x13d7f0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa8a8 <__cxa_atexit@plt+0x3ee4c4> │ │ │ │ + b 3fa900 <__cxa_atexit@plt+0x3ee51c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r0, [ip], #-2476 @ 0xfffff654 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 149c04 <__cxa_atexit@plt+0x13d820> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -325233,15 +325233,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #120] @ 149e28 <__cxa_atexit@plt+0x13da44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa8a0 <__cxa_atexit@plt+0x3ee4bc> │ │ │ │ + b 3fa8f8 <__cxa_atexit@plt+0x3ee514> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 149dfc <__cxa_atexit@plt+0x13da18> │ │ │ │ ldr r2, [pc, #92] @ 149e2c <__cxa_atexit@plt+0x13da48> │ │ │ │ ldr r3, [pc, #92] @ 149e30 <__cxa_atexit@plt+0x13da4c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -325250,15 +325250,15 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r2, [pc, #68] @ 149e34 <__cxa_atexit@plt+0x13da50> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ - b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ + b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ ldr r7, [pc, #24] @ 149e1c <__cxa_atexit@plt+0x13da38> │ │ │ │ ldr r3, [pc, #24] @ 149e20 <__cxa_atexit@plt+0x13da3c> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ @@ -325290,15 +325290,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #92] @ 149ee8 <__cxa_atexit@plt+0x13db04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ + b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 149ee0 <__cxa_atexit@plt+0x13dafc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -325329,15 +325329,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r8} │ │ │ │ ldr r2, [pc, #68] @ 149f70 <__cxa_atexit@plt+0x13db8c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ - b 3fa878 <__cxa_atexit@plt+0x3ee494> │ │ │ │ + b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ ldr r7, [pc, #40] @ 149f68 <__cxa_atexit@plt+0x13db84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 149f64 <__cxa_atexit@plt+0x13db80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -325365,15 +325365,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 149ff0 <__cxa_atexit@plt+0x13dc0c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, r9, sl} │ │ │ │ sub r2, r6, #7 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ + b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ mov r6, r2 │ │ │ │ b 149fd8 <__cxa_atexit@plt+0x13dbf4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 149fe8 <__cxa_atexit@plt+0x13dc04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -325452,15 +325452,15 @@ │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [pc, #24] @ 14a12c <__cxa_atexit@plt+0x13dd48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa890 <__cxa_atexit@plt+0x3ee4ac> │ │ │ │ + b 3fa8e8 <__cxa_atexit@plt+0x3ee504> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r2, [r2], #-2316 @ 0xfffff6f4 │ │ │ │ ldreq r0, [ip], #-1200 @ 0xfffffb50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ @@ -325517,15 +325517,15 @@ │ │ │ │ str sl, [r5, #-16] │ │ │ │ bne 14a234 <__cxa_atexit@plt+0x13de50> │ │ │ │ ldr r3, [pc, #112] @ 14a288 <__cxa_atexit@plt+0x13dea4> │ │ │ │ ldr r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #84] @ 14a290 <__cxa_atexit@plt+0x13deac> │ │ │ │ str sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r9, [pc, #80] @ 14a294 <__cxa_atexit@plt+0x13deb0> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -325536,15 +325536,15 @@ │ │ │ │ str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r5, #-44] @ 0xffffffd4 │ │ │ │ str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [r7, #15] │ │ │ │ stm lr, {r1, r2, sl} │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r7, [pc, #16] @ 14a28c <__cxa_atexit@plt+0x13dea8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ ldreq r0, [ip], #-888 @ 0xfffffc88 │ │ │ │ @@ -325559,15 +325559,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ bne 14a2d0 <__cxa_atexit@plt+0x13deec> │ │ │ │ ldr r3, [pc, #84] @ 14a318 <__cxa_atexit@plt+0x13df34> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr lr, [pc, #56] @ 14a310 <__cxa_atexit@plt+0x13df2c> │ │ │ │ ldr r8, [pc, #56] @ 14a314 <__cxa_atexit@plt+0x13df30> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r8, [r5, #-28]! @ 0xffffffe4 │ │ │ │ @@ -325575,15 +325575,15 @@ │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str lr, [r5, #12] │ │ │ │ add lr, r5, #16 │ │ │ │ ldr r2, [r7, #15] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strbteq r2, [r2], #-2136 @ 0xfffff7a8 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldreq r0, [ip], #-712 @ 0xfffffd38 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -325600,15 +325600,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa888 <__cxa_atexit@plt+0x3ee4a4> │ │ │ │ + b 3fa8e0 <__cxa_atexit@plt+0x3ee4fc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -325641,15 +325641,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r5, #12] │ │ │ │ bne 14a424 <__cxa_atexit@plt+0x13e040> │ │ │ │ ldr r7, [pc, #80] @ 14a45c <__cxa_atexit@plt+0x13e078> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r7, [r5, #16] │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #52] @ 14a460 <__cxa_atexit@plt+0x13e07c> │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ add lr, pc, lr │ │ │ │ @@ -325658,15 +325658,15 @@ │ │ │ │ ldr r3, [r3, #15] │ │ │ │ stmda r5, {r0, r1, lr} │ │ │ │ stmib r5, {r2, r3, r9} │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r3, [pc, #16] @ 14a464 <__cxa_atexit@plt+0x13e080> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ strbteq r2, [r2], #-1764 @ 0xfffff91c │ │ │ │ ldreq r0, [ip], #-388 @ 0xfffffe7c │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -325803,20 +325803,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14a6b0 <__cxa_atexit@plt+0x13e2cc> │ │ │ │ ldr r3, [pc, #40] @ 14a6b4 <__cxa_atexit@plt+0x13e2d0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, #168, 20 @ 0xa8000 │ │ │ │ + mvneq r5, #232 @ 0xe8 │ │ │ │ strbteq r2, [r2], #-908 @ 0xfffffc74 │ │ │ │ ldreq r0, [ip], #-80 @ 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14a70c <__cxa_atexit@plt+0x13e328> │ │ │ │ @@ -325828,20 +325828,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14a714 <__cxa_atexit@plt+0x13e330> │ │ │ │ ldr r3, [pc, #40] @ 14a718 <__cxa_atexit@plt+0x13e334> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, #12, 20 @ 0xc000 │ │ │ │ + mvneq r5, #76 @ 0x4c │ │ │ │ strbteq r2, [r2], #-808 @ 0xfffffcd8 │ │ │ │ ldreq pc, [fp], #-4076 @ 0xfffff014 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14a770 <__cxa_atexit@plt+0x13e38c> │ │ │ │ @@ -325853,20 +325853,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14a778 <__cxa_atexit@plt+0x13e394> │ │ │ │ ldr r3, [pc, #40] @ 14a77c <__cxa_atexit@plt+0x13e398> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, #1933312 @ 0x1d8000 │ │ │ │ + mvneq r4, #728 @ 0x2d8 │ │ │ │ strbteq r2, [r2], #-708 @ 0xfffffd3c │ │ │ │ ldreq pc, [fp], #-3976 @ 0xfffff078 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14a7d4 <__cxa_atexit@plt+0x13e3f0> │ │ │ │ @@ -325878,20 +325878,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14a7dc <__cxa_atexit@plt+0x13e3f8> │ │ │ │ ldr r3, [pc, #40] @ 14a7e0 <__cxa_atexit@plt+0x13e3fc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, #14745600 @ 0xe10000 │ │ │ │ + mvneq r4, #33, 30 @ 0x84 │ │ │ │ strbteq r2, [r2], #-608 @ 0xfffffda0 │ │ │ │ ldreq pc, [fp], #-3876 @ 0xfffff0dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14a838 <__cxa_atexit@plt+0x13e454> │ │ │ │ @@ -325903,20 +325903,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14a840 <__cxa_atexit@plt+0x13e45c> │ │ │ │ ldr r3, [pc, #40] @ 14a844 <__cxa_atexit@plt+0x13e460> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, #3997696 @ 0x3d0000 │ │ │ │ + mvneq r4, #2000 @ 0x7d0 │ │ │ │ strbteq r2, [r2], #-508 @ 0xfffffe04 │ │ │ │ ldreq pc, [fp], #-3776 @ 0xfffff140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14a89c <__cxa_atexit@plt+0x13e4b8> │ │ │ │ @@ -325928,20 +325928,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14a8a4 <__cxa_atexit@plt+0x13e4c0> │ │ │ │ ldr r3, [pc, #40] @ 14a8a8 <__cxa_atexit@plt+0x13e4c4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, #38010880 @ 0x2440000 │ │ │ │ + mvneq r4, #13376 @ 0x3440 │ │ │ │ strbteq r2, [r2], #-408 @ 0xfffffe68 │ │ │ │ ldreq pc, [fp], #-3676 @ 0xfffff1a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14a900 <__cxa_atexit@plt+0x13e51c> │ │ │ │ @@ -325953,20 +325953,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14a908 <__cxa_atexit@plt+0x13e524> │ │ │ │ ldr r3, [pc, #40] @ 14a90c <__cxa_atexit@plt+0x13e528> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, #245366784 @ 0xea00000 │ │ │ │ + mvneq r4, #2688 @ 0xa80 │ │ │ │ strbteq r2, [r2], #-308 @ 0xfffffecc │ │ │ │ ldreq pc, [fp], #-3576 @ 0xfffff208 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14a964 <__cxa_atexit@plt+0x13e580> │ │ │ │ @@ -325978,20 +325978,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14a96c <__cxa_atexit@plt+0x13e588> │ │ │ │ ldr r3, [pc, #40] @ 14a970 <__cxa_atexit@plt+0x13e58c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, #66060288 @ 0x3f00000 │ │ │ │ + mvneq r4, #32512 @ 0x7f00 │ │ │ │ strbteq r2, [r2], #-208 @ 0xffffff30 │ │ │ │ ldreq pc, [fp], #-3476 @ 0xfffff26c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14a9c8 <__cxa_atexit@plt+0x13e5e4> │ │ │ │ @@ -326003,20 +326003,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14a9d0 <__cxa_atexit@plt+0x13e5ec> │ │ │ │ ldr r3, [pc, #40] @ 14a9d4 <__cxa_atexit@plt+0x13e5f0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, #140, 10 @ 0x23000000 │ │ │ │ + mvneq r4, #204, 22 @ 0x33000 │ │ │ │ strbteq r2, [r2], #-108 @ 0xffffff94 │ │ │ │ ldreq pc, [fp], #-3376 @ 0xfffff2d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14aa2c <__cxa_atexit@plt+0x13e648> │ │ │ │ @@ -326028,20 +326028,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14aa34 <__cxa_atexit@plt+0x13e650> │ │ │ │ ldr r3, [pc, #40] @ 14aa38 <__cxa_atexit@plt+0x13e654> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, #-301989888 @ 0xee000000 │ │ │ │ + mvneq r4, #47104 @ 0xb800 │ │ │ │ strbteq r2, [r2], #-8 │ │ │ │ ldreq pc, [fp], #-3276 @ 0xfffff334 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14aa90 <__cxa_atexit@plt+0x13e6ac> │ │ │ │ @@ -326053,20 +326053,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14aa98 <__cxa_atexit@plt+0x13e6b4> │ │ │ │ ldr r3, [pc, #40] @ 14aa9c <__cxa_atexit@plt+0x13e6b8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, #1241513984 @ 0x4a000000 │ │ │ │ + mvneq r4, #565248 @ 0x8a000 │ │ │ │ strbteq r1, [r2], #-4004 @ 0xfffff05c │ │ │ │ ldreq pc, [fp], #-3176 @ 0xfffff398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14aaf4 <__cxa_atexit@plt+0x13e710> │ │ │ │ @@ -326078,20 +326078,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14aafc <__cxa_atexit@plt+0x13e718> │ │ │ │ ldr r3, [pc, #40] @ 14ab00 <__cxa_atexit@plt+0x13e71c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, #-1744830462 @ 0x98000002 │ │ │ │ + mvneq r4, #3768320 @ 0x398000 │ │ │ │ strbteq r1, [r2], #-3904 @ 0xfffff0c0 │ │ │ │ ldreq pc, [fp], #-3076 @ 0xfffff3fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14ab58 <__cxa_atexit@plt+0x13e774> │ │ │ │ @@ -326103,20 +326103,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14ab60 <__cxa_atexit@plt+0x13e77c> │ │ │ │ ldr r3, [pc, #40] @ 14ab64 <__cxa_atexit@plt+0x13e780> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, #134217728 @ 0x8000000 │ │ │ │ + mvneq r4, #1081344 @ 0x108000 │ │ │ │ strbteq r1, [r2], #-3804 @ 0xfffff124 │ │ │ │ ldreq pc, [fp], #-2976 @ 0xfffff460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14abbc <__cxa_atexit@plt+0x13e7d8> │ │ │ │ @@ -326128,20 +326128,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14abc4 <__cxa_atexit@plt+0x13e7e0> │ │ │ │ ldr r3, [pc, #40] @ 14abc8 <__cxa_atexit@plt+0x13e7e4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, #-805306363 @ 0xd0000005 │ │ │ │ + mvneq r4, #10289152 @ 0x9d0000 │ │ │ │ strbteq r1, [r2], #-3704 @ 0xfffff188 │ │ │ │ ldreq pc, [fp], #-2876 @ 0xfffff4c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14ac20 <__cxa_atexit@plt+0x13e83c> │ │ │ │ @@ -326153,20 +326153,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14ac28 <__cxa_atexit@plt+0x13e844> │ │ │ │ ldr r3, [pc, #40] @ 14ac2c <__cxa_atexit@plt+0x13e848> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, #-1073741776 @ 0xc0000030 │ │ │ │ + mvneq r4, #196608 @ 0x30000 │ │ │ │ strbteq r1, [r2], #-3604 @ 0xfffff1ec │ │ │ │ ldreq pc, [fp], #-2776 @ 0xfffff528 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14ac84 <__cxa_atexit@plt+0x13e8a0> │ │ │ │ @@ -326178,20 +326178,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14ac8c <__cxa_atexit@plt+0x13e8a8> │ │ │ │ ldr r3, [pc, #40] @ 14ac90 <__cxa_atexit@plt+0x13e8ac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, #1073741834 @ 0x4000000a │ │ │ │ + mvneq r4, #27525120 @ 0x1a40000 │ │ │ │ strbteq r1, [r2], #-3504 @ 0xfffff250 │ │ │ │ ldreq pc, [fp], #-2676 @ 0xfffff58c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14ace8 <__cxa_atexit@plt+0x13e904> │ │ │ │ @@ -326203,20 +326203,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14acf0 <__cxa_atexit@plt+0x13e90c> │ │ │ │ ldr r3, [pc, #40] @ 14acf4 <__cxa_atexit@plt+0x13e910> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r5, #141 @ 0x8d │ │ │ │ + mvneq r4, #214958080 @ 0xcd00000 │ │ │ │ strbteq r1, [r2], #-3404 @ 0xfffff2b4 │ │ │ │ ldreq pc, [fp], #-2576 @ 0xfffff5f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14ad4c <__cxa_atexit@plt+0x13e968> │ │ │ │ @@ -326228,20 +326228,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14ad54 <__cxa_atexit@plt+0x13e970> │ │ │ │ ldr r3, [pc, #40] @ 14ad58 <__cxa_atexit@plt+0x13e974> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #240, 30 @ 0x3c0 │ │ │ │ + mvneq r4, #48, 12 @ 0x3000000 │ │ │ │ strbteq r1, [r2], #-3304 @ 0xfffff318 │ │ │ │ ldreq pc, [fp], #-2476 @ 0xfffff654 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14adb0 <__cxa_atexit@plt+0x13e9cc> │ │ │ │ @@ -326253,20 +326253,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14adb8 <__cxa_atexit@plt+0x13e9d4> │ │ │ │ ldr r3, [pc, #40] @ 14adbc <__cxa_atexit@plt+0x13e9d8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #344 @ 0x158 │ │ │ │ + mvneq r4, #629145600 @ 0x25800000 │ │ │ │ strbteq r1, [r2], #-3204 @ 0xfffff37c │ │ │ │ ldreq pc, [fp], #-2376 @ 0xfffff6b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14ae14 <__cxa_atexit@plt+0x13ea30> │ │ │ │ @@ -326278,20 +326278,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14ae1c <__cxa_atexit@plt+0x13ea38> │ │ │ │ ldr r3, [pc, #40] @ 14ae20 <__cxa_atexit@plt+0x13ea3c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #2976 @ 0xba0 │ │ │ │ + mvneq r4, #-100663296 @ 0xfa000000 │ │ │ │ strbteq r1, [r2], #-3104 @ 0xfffff3e0 │ │ │ │ ldreq pc, [fp], #-2276 @ 0xfffff71c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14ae78 <__cxa_atexit@plt+0x13ea94> │ │ │ │ @@ -326303,20 +326303,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14ae80 <__cxa_atexit@plt+0x13ea9c> │ │ │ │ ldr r3, [pc, #40] @ 14ae84 <__cxa_atexit@plt+0x13eaa0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #480 @ 0x1e0 │ │ │ │ + mvneq r4, #1577058304 @ 0x5e000000 │ │ │ │ strbteq r1, [r2], #-3004 @ 0xfffff444 │ │ │ │ ldreq pc, [fp], #-2176 @ 0xfffff780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14aedc <__cxa_atexit@plt+0x13eaf8> │ │ │ │ @@ -326328,20 +326328,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14aee4 <__cxa_atexit@plt+0x13eb00> │ │ │ │ ldr r3, [pc, #40] @ 14aee8 <__cxa_atexit@plt+0x13eb04> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #132, 26 @ 0x2100 │ │ │ │ + mvneq r4, #196, 6 @ 0x10000003 │ │ │ │ strbteq r1, [r2], #-2904 @ 0xfffff4a8 │ │ │ │ ldreq pc, [fp], #-2076 @ 0xfffff7e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14af40 <__cxa_atexit@plt+0x13eb5c> │ │ │ │ @@ -326353,20 +326353,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14af48 <__cxa_atexit@plt+0x13eb64> │ │ │ │ ldr r3, [pc, #40] @ 14af4c <__cxa_atexit@plt+0x13eb68> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #59904 @ 0xea00 │ │ │ │ + mvneq r4, #-1476395008 @ 0xa8000000 │ │ │ │ strbteq r1, [r2], #-2804 @ 0xfffff50c │ │ │ │ ldreq pc, [fp], #-1976 @ 0xfffff848 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14afa4 <__cxa_atexit@plt+0x13ebc0> │ │ │ │ @@ -326378,20 +326378,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14afac <__cxa_atexit@plt+0x13ebc8> │ │ │ │ ldr r3, [pc, #40] @ 14afb0 <__cxa_atexit@plt+0x13ebcc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #20224 @ 0x4f00 │ │ │ │ + mvneq r4, #-268435448 @ 0xf0000008 │ │ │ │ strbteq r1, [r2], #-2704 @ 0xfffff570 │ │ │ │ ldreq pc, [fp], #-1876 @ 0xfffff8ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b008 <__cxa_atexit@plt+0x13ec24> │ │ │ │ @@ -326403,20 +326403,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b010 <__cxa_atexit@plt+0x13ec2c> │ │ │ │ ldr r3, [pc, #40] @ 14b014 <__cxa_atexit@plt+0x13ec30> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #179200 @ 0x2bc00 │ │ │ │ + mvneq r4, #-1073741765 @ 0xc000003b │ │ │ │ strbteq r1, [r2], #-2604 @ 0xfffff5d4 │ │ │ │ ldreq pc, [fp], #-1776 @ 0xfffff910 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b06c <__cxa_atexit@plt+0x13ec88> │ │ │ │ @@ -326428,20 +326428,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b074 <__cxa_atexit@plt+0x13ec90> │ │ │ │ ldr r3, [pc, #40] @ 14b078 <__cxa_atexit@plt+0x13ec94> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #20, 22 @ 0x5000 │ │ │ │ + mvneq r4, #84, 2 │ │ │ │ strbteq r1, [r2], #-2504 @ 0xfffff638 │ │ │ │ ldreq pc, [fp], #-1676 @ 0xfffff974 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b0d0 <__cxa_atexit@plt+0x13ecec> │ │ │ │ @@ -326453,20 +326453,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b0d8 <__cxa_atexit@plt+0x13ecf4> │ │ │ │ ldr r3, [pc, #40] @ 14b0dc <__cxa_atexit@plt+0x13ecf8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #483328 @ 0x76000 │ │ │ │ + mvneq r4, #182 @ 0xb6 │ │ │ │ strbteq r1, [r2], #-2404 @ 0xfffff69c │ │ │ │ ldreq pc, [fp], #-1576 @ 0xfffff9d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b134 <__cxa_atexit@plt+0x13ed50> │ │ │ │ @@ -326478,20 +326478,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b13c <__cxa_atexit@plt+0x13ed58> │ │ │ │ ldr r3, [pc, #40] @ 14b140 <__cxa_atexit@plt+0x13ed5c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #204, 18 @ 0x330000 │ │ │ │ + mvneq r4, #12 │ │ │ │ strbteq r1, [r2], #-2304 @ 0xfffff700 │ │ │ │ ldreq pc, [fp], #-1476 @ 0xfffffa3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b198 <__cxa_atexit@plt+0x13edb4> │ │ │ │ @@ -326503,20 +326503,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b1a0 <__cxa_atexit@plt+0x13edbc> │ │ │ │ ldr r3, [pc, #40] @ 14b1a4 <__cxa_atexit@plt+0x13edc0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #737280 @ 0xb4000 │ │ │ │ + mvneq r3, #436 @ 0x1b4 │ │ │ │ strbteq r1, [r2], #-2204 @ 0xfffff764 │ │ │ │ ldreq pc, [fp], #-1376 @ 0xfffffaa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b1fc <__cxa_atexit@plt+0x13ee18> │ │ │ │ @@ -326528,20 +326528,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b204 <__cxa_atexit@plt+0x13ee20> │ │ │ │ ldr r3, [pc, #40] @ 14b208 <__cxa_atexit@plt+0x13ee24> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #9568256 @ 0x920000 │ │ │ │ + mvneq r3, #3360 @ 0xd20 │ │ │ │ strbteq r1, [r2], #-2104 @ 0xfffff7c8 │ │ │ │ ldreq pc, [fp], #-1276 @ 0xfffffb04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b260 <__cxa_atexit@plt+0x13ee7c> │ │ │ │ @@ -326553,20 +326553,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b268 <__cxa_atexit@plt+0x13ee84> │ │ │ │ ldr r3, [pc, #40] @ 14b26c <__cxa_atexit@plt+0x13ee88> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #64749568 @ 0x3dc0000 │ │ │ │ + mvneq r3, #880 @ 0x370 │ │ │ │ strbteq r1, [r2], #-2004 @ 0xfffff82c │ │ │ │ ldreq pc, [fp], #-1176 @ 0xfffffb68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b2c4 <__cxa_atexit@plt+0x13eee0> │ │ │ │ @@ -326578,20 +326578,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b2cc <__cxa_atexit@plt+0x13eee8> │ │ │ │ ldr r3, [pc, #40] @ 14b2d0 <__cxa_atexit@plt+0x13eeec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #23855104 @ 0x16c0000 │ │ │ │ + mvneq r3, #9920 @ 0x26c0 │ │ │ │ strbteq r1, [r2], #-1904 @ 0xfffff890 │ │ │ │ ldreq pc, [fp], #-1076 @ 0xfffffbcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b328 <__cxa_atexit@plt+0x13ef44> │ │ │ │ @@ -326603,20 +326603,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b330 <__cxa_atexit@plt+0x13ef4c> │ │ │ │ ldr r3, [pc, #40] @ 14b334 <__cxa_atexit@plt+0x13ef50> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #202375168 @ 0xc100000 │ │ │ │ + mvneq r3, #1, 26 @ 0x40 │ │ │ │ strbteq r1, [r2], #-1804 @ 0xfffff8f4 │ │ │ │ ldreq pc, [fp], #-976 @ 0xfffffc30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b38c <__cxa_atexit@plt+0x13efa8> │ │ │ │ @@ -326628,20 +326628,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b394 <__cxa_atexit@plt+0x13efb0> │ │ │ │ ldr r3, [pc, #40] @ 14b398 <__cxa_atexit@plt+0x13efb4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #40894464 @ 0x2700000 │ │ │ │ + mvneq r3, #26368 @ 0x6700 │ │ │ │ strbteq r1, [r2], #-1704 @ 0xfffff958 │ │ │ │ ldreq pc, [fp], #-876 @ 0xfffffc94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b3f0 <__cxa_atexit@plt+0x13f00c> │ │ │ │ @@ -326653,20 +326653,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b3f8 <__cxa_atexit@plt+0x13f014> │ │ │ │ ldr r3, [pc, #40] @ 14b3fc <__cxa_atexit@plt+0x13f018> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #591396864 @ 0x23400000 │ │ │ │ + mvneq r3, #209920 @ 0x33400 │ │ │ │ strbteq r1, [r2], #-1604 @ 0xfffff9bc │ │ │ │ ldreq pc, [fp], #-776 @ 0xfffffcf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b454 <__cxa_atexit@plt+0x13f070> │ │ │ │ @@ -326678,20 +326678,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b45c <__cxa_atexit@plt+0x13f078> │ │ │ │ ldr r3, [pc, #40] @ 14b460 <__cxa_atexit@plt+0x13f07c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #-251658240 @ 0xf1000000 │ │ │ │ + mvneq r3, #50176 @ 0xc400 │ │ │ │ strbteq r1, [r2], #-1504 @ 0xfffffa20 │ │ │ │ ldreq pc, [fp], #-676 @ 0xfffffd5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b4b8 <__cxa_atexit@plt+0x13f0d4> │ │ │ │ @@ -326703,20 +326703,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b4c0 <__cxa_atexit@plt+0x13f0dc> │ │ │ │ ldr r3, [pc, #40] @ 14b4c4 <__cxa_atexit@plt+0x13f0e0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #84, 8 @ 0x54000000 │ │ │ │ + mvneq r3, #148, 20 @ 0x94000 │ │ │ │ strbteq r1, [r2], #-1404 @ 0xfffffa84 │ │ │ │ ldreq pc, [fp], #-576 @ 0xfffffdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b51c <__cxa_atexit@plt+0x13f138> │ │ │ │ @@ -326728,20 +326728,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b524 <__cxa_atexit@plt+0x13f140> │ │ │ │ ldr r3, [pc, #40] @ 14b528 <__cxa_atexit@plt+0x13f144> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #172, 6 @ 0xb0000002 │ │ │ │ + mvneq r3, #236, 18 @ 0x3b0000 │ │ │ │ strbteq r1, [r2], #-1304 @ 0xfffffae8 │ │ │ │ ldreq pc, [fp], #-476 @ 0xfffffe24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b580 <__cxa_atexit@plt+0x13f19c> │ │ │ │ @@ -326753,20 +326753,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b588 <__cxa_atexit@plt+0x13f1a4> │ │ │ │ ldr r3, [pc, #40] @ 14b58c <__cxa_atexit@plt+0x13f1a8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #201326592 @ 0xc000000 │ │ │ │ + mvneq r3, #1097728 @ 0x10c000 │ │ │ │ strbteq r1, [r2], #-1204 @ 0xfffffb4c │ │ │ │ ldreq pc, [fp], #-376 @ 0xfffffe88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b5e4 <__cxa_atexit@plt+0x13f200> │ │ │ │ @@ -326778,20 +326778,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b5ec <__cxa_atexit@plt+0x13f208> │ │ │ │ ldr r3, [pc, #40] @ 14b5f0 <__cxa_atexit@plt+0x13f20c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #-1879048186 @ 0x90000006 │ │ │ │ + mvneq r3, #11075584 @ 0xa90000 │ │ │ │ strbteq r1, [r2], #-1104 @ 0xfffffbb0 │ │ │ │ ldreq pc, [fp], #-276 @ 0xfffffeec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b648 <__cxa_atexit@plt+0x13f264> │ │ │ │ @@ -326803,20 +326803,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b650 <__cxa_atexit@plt+0x13f26c> │ │ │ │ ldr r3, [pc, #40] @ 14b654 <__cxa_atexit@plt+0x13f270> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #-1073741773 @ 0xc0000033 │ │ │ │ + mvneq r3, #983040 @ 0xf0000 │ │ │ │ strbteq r1, [r2], #-1004 @ 0xfffffc14 │ │ │ │ ldreq pc, [fp], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b6ac <__cxa_atexit@plt+0x13f2c8> │ │ │ │ @@ -326828,20 +326828,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b6b4 <__cxa_atexit@plt+0x13f2d0> │ │ │ │ ldr r3, [pc, #40] @ 14b6b8 <__cxa_atexit@plt+0x13f2d4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #-1073741812 @ 0xc000000c │ │ │ │ + mvneq r3, #30146560 @ 0x1cc0000 │ │ │ │ strbteq r1, [r2], #-904 @ 0xfffffc78 │ │ │ │ ldreq pc, [fp], #-76 @ 0xffffffb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b710 <__cxa_atexit@plt+0x13f32c> │ │ │ │ @@ -326853,20 +326853,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b718 <__cxa_atexit@plt+0x13f334> │ │ │ │ ldr r3, [pc, #40] @ 14b71c <__cxa_atexit@plt+0x13f338> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r4, #153 @ 0x99 │ │ │ │ + mvneq r3, #227540992 @ 0xd900000 │ │ │ │ strbteq r1, [r2], #-804 @ 0xfffffcdc │ │ │ │ ldreq lr, [fp], #-4072 @ 0xfffff018 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b774 <__cxa_atexit@plt+0x13f390> │ │ │ │ @@ -326878,20 +326878,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b77c <__cxa_atexit@plt+0x13f398> │ │ │ │ ldr r3, [pc, #40] @ 14b780 <__cxa_atexit@plt+0x13f39c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, #1020 @ 0x3fc │ │ │ │ + mvneq r3, #66060288 @ 0x3f00000 │ │ │ │ strbteq r1, [r2], #-704 @ 0xfffffd40 │ │ │ │ ldreq lr, [fp], #-3972 @ 0xfffff07c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b7d8 <__cxa_atexit@plt+0x13f3f4> │ │ │ │ @@ -326903,20 +326903,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b7e0 <__cxa_atexit@plt+0x13f3fc> │ │ │ │ ldr r3, [pc, #40] @ 14b7e4 <__cxa_atexit@plt+0x13f400> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, #100, 30 @ 0x190 │ │ │ │ + mvneq r3, #164, 10 @ 0x29000000 │ │ │ │ strbteq r1, [r2], #-604 @ 0xfffffda4 │ │ │ │ ldreq lr, [fp], #-3872 @ 0xfffff0e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b83c <__cxa_atexit@plt+0x13f458> │ │ │ │ @@ -326928,20 +326928,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b844 <__cxa_atexit@plt+0x13f460> │ │ │ │ ldr r3, [pc, #40] @ 14b848 <__cxa_atexit@plt+0x13f464> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, #196, 28 @ 0xc40 │ │ │ │ + mvneq r3, #4, 10 @ 0x1000000 │ │ │ │ strbteq r1, [r2], #-504 @ 0xfffffe08 │ │ │ │ ldreq lr, [fp], #-3772 @ 0xfffff144 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b8a0 <__cxa_atexit@plt+0x13f4bc> │ │ │ │ @@ -326953,20 +326953,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b8a8 <__cxa_atexit@plt+0x13f4c4> │ │ │ │ ldr r3, [pc, #40] @ 14b8ac <__cxa_atexit@plt+0x13f4c8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, #656 @ 0x290 │ │ │ │ + mvneq r3, #1761607680 @ 0x69000000 │ │ │ │ strbteq r1, [r2], #-404 @ 0xfffffe6c │ │ │ │ ldreq lr, [fp], #-3672 @ 0xfffff1a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b904 <__cxa_atexit@plt+0x13f520> │ │ │ │ @@ -326978,20 +326978,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b90c <__cxa_atexit@plt+0x13f528> │ │ │ │ ldr r3, [pc, #40] @ 14b910 <__cxa_atexit@plt+0x13f52c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, #9088 @ 0x2380 │ │ │ │ + mvneq r3, #939524099 @ 0x38000003 │ │ │ │ strbteq r1, [r2], #-304 @ 0xfffffed0 │ │ │ │ ldreq lr, [fp], #-3572 @ 0xfffff20c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b968 <__cxa_atexit@plt+0x13f584> │ │ │ │ @@ -327003,20 +327003,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b970 <__cxa_atexit@plt+0x13f58c> │ │ │ │ ldr r3, [pc, #40] @ 14b974 <__cxa_atexit@plt+0x13f590> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, #61952 @ 0xf200 │ │ │ │ + mvneq r3, #-939524096 @ 0xc8000000 │ │ │ │ strbteq r1, [r2], #-204 @ 0xffffff34 │ │ │ │ ldreq lr, [fp], #-3472 @ 0xfffff270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14b9cc <__cxa_atexit@plt+0x13f5e8> │ │ │ │ @@ -327028,20 +327028,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14b9d4 <__cxa_atexit@plt+0x13f5f0> │ │ │ │ ldr r3, [pc, #40] @ 14b9d8 <__cxa_atexit@plt+0x13f5f4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, #88, 24 @ 0x5800 │ │ │ │ + mvneq r3, #152, 4 @ 0x80000009 │ │ │ │ strbteq r1, [r2], #-104 @ 0xffffff98 │ │ │ │ ldreq lr, [fp], #-3372 @ 0xfffff2d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14ba30 <__cxa_atexit@plt+0x13f64c> │ │ │ │ @@ -327053,20 +327053,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14ba38 <__cxa_atexit@plt+0x13f654> │ │ │ │ ldr r3, [pc, #40] @ 14ba3c <__cxa_atexit@plt+0x13f658> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, #182272 @ 0x2c800 │ │ │ │ + mvneq r3, #-2147483588 @ 0x8000003c │ │ │ │ strbteq r1, [r2], #-4 │ │ │ │ ldreq lr, [fp], #-3272 @ 0xfffff338 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14ba94 <__cxa_atexit@plt+0x13f6b0> │ │ │ │ @@ -327078,20 +327078,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14ba9c <__cxa_atexit@plt+0x13f6b8> │ │ │ │ ldr r3, [pc, #40] @ 14baa0 <__cxa_atexit@plt+0x13f6bc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, #15360 @ 0x3c00 │ │ │ │ + mvneq r3, #-1073741805 @ 0xc0000013 │ │ │ │ strbteq r0, [r2], #-4000 @ 0xfffff060 │ │ │ │ ldreq lr, [fp], #-3172 @ 0xfffff39c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14baf8 <__cxa_atexit@plt+0x13f714> │ │ │ │ @@ -327103,20 +327103,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14bb00 <__cxa_atexit@plt+0x13f71c> │ │ │ │ ldr r3, [pc, #40] @ 14bb04 <__cxa_atexit@plt+0x13f720> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, #450560 @ 0x6e000 │ │ │ │ + mvneq r3, #174 @ 0xae │ │ │ │ strbteq r0, [r2], #-3900 @ 0xfffff0c4 │ │ │ │ ldreq lr, [fp], #-3072 @ 0xfffff400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14bb5c <__cxa_atexit@plt+0x13f778> │ │ │ │ @@ -327128,20 +327128,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14bb64 <__cxa_atexit@plt+0x13f780> │ │ │ │ ldr r3, [pc, #40] @ 14bb68 <__cxa_atexit@plt+0x13f784> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, #3555328 @ 0x364000 │ │ │ │ + mvneq r3, #25 │ │ │ │ strbteq r0, [r2], #-3800 @ 0xfffff128 │ │ │ │ ldreq lr, [fp], #-2972 @ 0xfffff464 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14bbc0 <__cxa_atexit@plt+0x13f7dc> │ │ │ │ @@ -327153,20 +327153,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14bbc8 <__cxa_atexit@plt+0x13f7e4> │ │ │ │ ldr r3, [pc, #40] @ 14bbcc <__cxa_atexit@plt+0x13f7e8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, #64, 18 @ 0x100000 │ │ │ │ + mvneq r2, #128, 30 @ 0x200 │ │ │ │ strbteq r0, [r2], #-3700 @ 0xfffff18c │ │ │ │ ldreq lr, [fp], #-2872 @ 0xfffff4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14bc24 <__cxa_atexit@plt+0x13f840> │ │ │ │ @@ -327178,20 +327178,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14bc2c <__cxa_atexit@plt+0x13f848> │ │ │ │ ldr r3, [pc, #40] @ 14bc30 <__cxa_atexit@plt+0x13f84c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, #140, 16 @ 0x8c0000 │ │ │ │ + mvneq r2, #204, 28 @ 0xcc0 │ │ │ │ strbteq r0, [r2], #-3600 @ 0xfffff1f0 │ │ │ │ ldreq lr, [fp], #-2772 @ 0xfffff52c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14bc88 <__cxa_atexit@plt+0x13f8a4> │ │ │ │ @@ -327203,20 +327203,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14bc90 <__cxa_atexit@plt+0x13f8ac> │ │ │ │ ldr r3, [pc, #40] @ 14bc94 <__cxa_atexit@plt+0x13f8b0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8b8 <__cxa_atexit@plt+0x3ee4d4> │ │ │ │ + b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, #65273856 @ 0x3e40000 │ │ │ │ + mvneq r2, #912 @ 0x390 │ │ │ │ strbteq r0, [r2], #-3500 @ 0xfffff254 │ │ │ │ ldreq lr, [fp], #-3992 @ 0xfffff068 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14bcf8 <__cxa_atexit@plt+0x13f914> │ │ │ │ @@ -327411,15 +327411,15 @@ │ │ │ │ ldr r7, [pc, #44] @ 14bfd4 <__cxa_atexit@plt+0x13fbf0> │ │ │ │ mov r5, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #36] @ 14bfd8 <__cxa_atexit@plt+0x13fbf4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #32] @ 14bfdc <__cxa_atexit@plt+0x13fbf8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbteq r0, [r2], #-2692 @ 0xfffff57c │ │ │ │ strbteq r1, [r2], #-444 @ 0xfffffe44 │ │ │ │ strbteq r1, [r2], #-440 @ 0xfffffe48 │ │ │ │ @@ -327589,15 +327589,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r7, [pc, #40] @ 14c2a0 <__cxa_atexit@plt+0x13febc> │ │ │ │ mov r5, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ 14c2a4 <__cxa_atexit@plt+0x13fec0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq lr, [fp], #-2624 @ 0xfffff5c0 │ │ │ │ strbteq r0, [r2], #-1972 @ 0xfffff84c │ │ │ │ strbteq r0, [r2], #-3832 @ 0xfffff108 │ │ │ │ @@ -327616,20 +327616,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 14c304 <__cxa_atexit@plt+0x13ff20> │ │ │ │ ldr r3, [pc, #40] @ 14c308 <__cxa_atexit@plt+0x13ff24> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r3, #2224 @ 0x8b0 │ │ │ │ + mvneq r3, #-889192448 @ 0xcb000000 │ │ │ │ strbteq r0, [r2], #-1848 @ 0xfffff8c8 │ │ │ │ ldreq lr, [fp], #-3028 @ 0xfffff42c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 14c340 <__cxa_atexit@plt+0x13ff5c> │ │ │ │ @@ -328612,23 +328612,23 @@ │ │ │ │ strbteq pc, [r1], #-3740 @ 0xfffff164 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14d284 <__cxa_atexit@plt+0x140ea0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14d2a4 <__cxa_atexit@plt+0x140ec0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -328755,31 +328755,31 @@ │ │ │ │ strbteq pc, [r1], #-3312 @ 0xfffff310 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14d4c0 <__cxa_atexit@plt+0x1410dc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa8c0 <__cxa_atexit@plt+0x3ee4dc> │ │ │ │ + b 3fa918 <__cxa_atexit@plt+0x3ee534> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14d4e0 <__cxa_atexit@plt+0x1410fc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14d500 <__cxa_atexit@plt+0x14111c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -328933,24 +328933,24 @@ │ │ │ │ ldreq sp, [fp], #-1996 @ 0xfffff834 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14d788 <__cxa_atexit@plt+0x1413a4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq sp, [fp], #-1960 @ 0xfffff858 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14d7ac <__cxa_atexit@plt+0x1413c8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq sp, [fp], #-1924 @ 0xfffff87c │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 14d7e8 <__cxa_atexit@plt+0x141404> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -331186,15 +331186,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq sp, [r1], #-1764 @ 0xfffff91c │ │ │ │ - mvneq r0, #19660800 @ 0x12c0000 │ │ │ │ + mvneq pc, #8896 @ 0x22c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 14fcc0 <__cxa_atexit@plt+0x1438dc> │ │ │ │ @@ -331222,15 +331222,15 @@ │ │ │ │ beq 14fb74 <__cxa_atexit@plt+0x143790> │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r1, [r7, #28] │ │ │ │ mov r7, r0 │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r2, [pc, #104] @ 14fbbc <__cxa_atexit@plt+0x1437d8> │ │ │ │ sub r3, sl, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #15 │ │ │ │ stmib r8, {r2, r9, fp} │ │ │ │ @@ -331280,15 +331280,15 @@ │ │ │ │ beq 14fc5c <__cxa_atexit@plt+0x143878> │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r1, [r7, #28] │ │ │ │ mov r7, r0 │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r2, [pc, #104] @ 14fca4 <__cxa_atexit@plt+0x1438c0> │ │ │ │ sub r3, sl, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #15 │ │ │ │ stmib r8, {r2, r9, fp} │ │ │ │ @@ -331394,15 +331394,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr r5, [pc, #36] @ 14fe10 <__cxa_atexit@plt+0x143a2c> │ │ │ │ add r5, pc, r5 │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ ldreq fp, [fp], #-516 @ 0xfffffdfc │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @@ -331421,15 +331421,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 14fe7c <__cxa_atexit@plt+0x143a98> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ + b 3fa920 <__cxa_atexit@plt+0x3ee53c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq fp, [fp], #-584 @ 0xfffffdb8 │ │ │ │ strbteq ip, [r1], #-3012 @ 0xfffff43c │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -331447,21 +331447,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 14fee8 <__cxa_atexit@plt+0x143b04> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r0, #-1962934272 @ 0x8b000000 │ │ │ │ + mvneq pc, #831488 @ 0xcb000 │ │ │ │ strbteq ip, [r1], #-2904 @ 0xfffff4a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -331475,15 +331475,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 14ff44 <__cxa_atexit@plt+0x143b60> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq ip, [r1], #-3132 @ 0xfffff3c4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -331500,15 +331500,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 14ffa8 <__cxa_atexit@plt+0x143bc4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq ip, [r1], #-3032 @ 0xfffff428 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq fp, [fp], #-392 @ 0xfffffe78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -331543,15 +331543,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 150050 <__cxa_atexit@plt+0x143c6c> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq fp, [fp], #-208 @ 0xffffff30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1500a8 <__cxa_atexit@plt+0x143cc4> │ │ │ │ @@ -331570,15 +331570,15 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 1500cc <__cxa_atexit@plt+0x143ce8> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ + b 3fa920 <__cxa_atexit@plt+0x3ee53c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldreq fp, [fp], #-100 @ 0xffffff9c │ │ │ │ strbteq ip, [r1], #-3304 @ 0xfffff318 │ │ │ │ ldreq sl, [fp], #-4080 @ 0xfffff010 │ │ │ │ @@ -331622,15 +331622,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 1501b0 <__cxa_atexit@plt+0x143dcc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r7, [pc, #68] @ 1501d8 <__cxa_atexit@plt+0x143df4> │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -331705,21 +331705,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1502f0 <__cxa_atexit@plt+0x143f0c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r0, #112 @ 0x70 │ │ │ │ + mvneq pc, #176, 12 @ 0xb000000 │ │ │ │ strbteq ip, [r1], #-1872 @ 0xfffff8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -331733,15 +331733,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 15034c <__cxa_atexit@plt+0x143f68> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq ip, [r1], #-2100 @ 0xfffff7cc │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -331758,15 +331758,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1503b0 <__cxa_atexit@plt+0x143fcc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq ip, [r1], #-2000 @ 0xfffff830 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq sl, [fp], #-3732 @ 0xfffff16c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -331801,15 +331801,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 150458 <__cxa_atexit@plt+0x144074> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq sl, [fp], #-3272 @ 0xfffff338 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1504b0 <__cxa_atexit@plt+0x1440cc> │ │ │ │ @@ -331828,15 +331828,15 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 1504d4 <__cxa_atexit@plt+0x1440f0> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ + b 3fa920 <__cxa_atexit@plt+0x3ee53c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldreq sl, [fp], #-3164 @ 0xfffff3a4 │ │ │ │ strbteq ip, [r1], #-2272 @ 0xfffff720 │ │ │ │ ldreq sl, [fp], #-3420 @ 0xfffff2a4 │ │ │ │ @@ -331880,15 +331880,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 1505b8 <__cxa_atexit@plt+0x1441d4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r7, [pc, #68] @ 1505e0 <__cxa_atexit@plt+0x1441fc> │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -331963,21 +331963,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1506f8 <__cxa_atexit@plt+0x144314> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq pc, #24832 @ 0x6100 │ │ │ │ + mvneq pc, #268435466 @ 0x1000000a │ │ │ │ strbteq ip, [r1], #-840 @ 0xfffffcb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -331991,15 +331991,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 150754 <__cxa_atexit@plt+0x144370> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq ip, [r1], #-1068 @ 0xfffffbd4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -332016,15 +332016,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1507b8 <__cxa_atexit@plt+0x1443d4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq ip, [r1], #-968 @ 0xfffffc38 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq sl, [fp], #-2816 @ 0xfffff500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -332059,15 +332059,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 150860 <__cxa_atexit@plt+0x14447c> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq sl, [fp], #-2240 @ 0xfffff740 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1508b8 <__cxa_atexit@plt+0x1444d4> │ │ │ │ @@ -332086,15 +332086,15 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 1508dc <__cxa_atexit@plt+0x1444f8> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ + b 3fa920 <__cxa_atexit@plt+0x3ee53c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldreq sl, [fp], #-2132 @ 0xfffff7ac │ │ │ │ strbteq ip, [r1], #-1240 @ 0xfffffb28 │ │ │ │ ldreq sl, [fp], #-2504 @ 0xfffff638 │ │ │ │ @@ -332138,15 +332138,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 1509c0 <__cxa_atexit@plt+0x1445dc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r7, [pc, #68] @ 1509e8 <__cxa_atexit@plt+0x144604> │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -332234,15 +332234,15 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str sl, [r6, #4] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ @@ -332273,15 +332273,15 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ str sl, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldreq sl, [fp], #-2324 @ 0xfffff6ec │ │ │ │ strbteq ip, [r1], #-1524 @ 0xfffffa0c │ │ │ │ strbteq fp, [r1], #-4032 @ 0xfffff040 │ │ │ │ @@ -332313,15 +332313,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 150c88 <__cxa_atexit@plt+0x1448a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r8} │ │ │ │ add r0, r6, #16 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ stm r0, {r2, sl, lr} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ @@ -332353,15 +332353,15 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [pc, #48] @ 150d14 <__cxa_atexit@plt+0x144930> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r8} │ │ │ │ sub r8, r6, #11 │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r2, sl, lr} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq fp, [r1], #-3516 @ 0xfffff244 │ │ │ │ strbteq fp, [r1], #-3516 @ 0xfffff244 │ │ │ │ strbteq ip, [r1], #-1192 @ 0xfffffb58 │ │ │ │ @@ -332381,21 +332381,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 150d80 <__cxa_atexit@plt+0x14499c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq pc, #490733568 @ 0x1d400000 │ │ │ │ + mvneq lr, #185344 @ 0x2d400 │ │ │ │ strbteq fp, [r1], #-3264 @ 0xfffff340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -332409,15 +332409,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 150ddc <__cxa_atexit@plt+0x1449f8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq fp, [r1], #-3492 @ 0xfffff25c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -332434,15 +332434,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 150e40 <__cxa_atexit@plt+0x144a5c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq fp, [r1], #-3392 @ 0xfffff2c0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq sl, [fp], #-1660 @ 0xfffff984 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -332477,15 +332477,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 150ee8 <__cxa_atexit@plt+0x144b04> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq sl, [fp], #-568 @ 0xfffffdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 150f40 <__cxa_atexit@plt+0x144b5c> │ │ │ │ @@ -332504,15 +332504,15 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 150f64 <__cxa_atexit@plt+0x144b80> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ + b 3fa920 <__cxa_atexit@plt+0x3ee53c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldreq sl, [fp], #-460 @ 0xfffffe34 │ │ │ │ strbteq fp, [r1], #-3664 @ 0xfffff1b0 │ │ │ │ ldreq sl, [fp], #-1348 @ 0xfffffabc │ │ │ │ @@ -332556,15 +332556,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 151048 <__cxa_atexit@plt+0x144c64> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r7, [pc, #68] @ 151070 <__cxa_atexit@plt+0x144c8c> │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -332635,15 +332635,15 @@ │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [pc, #32] @ 15116c <__cxa_atexit@plt+0x144d88> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbteq fp, [r1], #-2256 @ 0xfffff730 │ │ │ │ ldreq r9, [fp], #-3908 @ 0xfffff0bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -332760,15 +332760,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ str ip, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldreq sl, [fp], #-476 @ 0xfffffe24 │ │ │ │ ldreq sl, [fp], #-472 @ 0xfffffe28 │ │ │ │ @@ -332899,15 +332899,15 @@ │ │ │ │ str r0, [r6, #32] │ │ │ │ str r2, [r6, #28] │ │ │ │ ldr r2, [pc, #120] @ 1515e8 <__cxa_atexit@plt+0x145204> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldm sp, {r9, fp} │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #64] @ 1515c8 <__cxa_atexit@plt+0x1451e4> │ │ │ │ ldr r7, [pc, #64] @ 1515cc <__cxa_atexit@plt+0x1451e8> │ │ │ │ mov fp, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #52] @ 1515d0 <__cxa_atexit@plt+0x1451ec> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -332916,15 +332916,15 @@ │ │ │ │ ldr r6, [pc, #24] @ 1515c4 <__cxa_atexit@plt+0x1451e0> │ │ │ │ mov fp, r9 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #24]! │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldreq r9, [fp], #-3968 @ 0xfffff080 │ │ │ │ ldreq r9, [fp], #-3964 @ 0xfffff084 │ │ │ │ ldreq r9, [fp], #-4076 @ 0xfffff014 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ strbteq fp, [r1], #-3184 @ 0xfffff390 │ │ │ │ @@ -332975,15 +332975,15 @@ │ │ │ │ add r8, r7, #3 │ │ │ │ ldr r7, [pc, #40] @ 1516c4 <__cxa_atexit@plt+0x1452e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ sub r9, r6, #15 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq fp, [r1], #-2752 @ 0xfffff540 │ │ │ │ strbteq fp, [r1], #-1848 @ 0xfffff8c8 │ │ │ │ strbteq fp, [r1], #-984 @ 0xfffffc28 │ │ │ │ strbteq fp, [r1], #-2820 @ 0xfffff4fc │ │ │ │ @@ -333038,22 +333038,22 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ ldr r7, [pc, #68] @ 1517dc <__cxa_atexit@plt+0x1453f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ mov r7, r9 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r4, [pc, #44] @ 1517e0 <__cxa_atexit@plt+0x1453fc> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5] │ │ │ │ mov r4, sl │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ ldreq r9, [fp], #-3524 @ 0xfffff23c │ │ │ │ strbteq fp, [r1], #-2632 @ 0xfffff5b8 │ │ │ │ strbteq fp, [r1], #-2580 @ 0xfffff5ec │ │ │ │ strbteq fp, [r1], #-776 @ 0xfffffcf8 │ │ │ │ strbteq fp, [r1], #-960 @ 0xfffffc40 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @@ -333161,21 +333161,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1519b0 <__cxa_atexit@plt+0x1455cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq lr, #1015808 @ 0xf8000 │ │ │ │ + mvneq sp, #504 @ 0x1f8 │ │ │ │ strbteq fp, [r1], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -333189,15 +333189,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 151a0c <__cxa_atexit@plt+0x145628> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq fp, [r1], #-372 @ 0xfffffe8c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -333214,15 +333214,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 151a70 <__cxa_atexit@plt+0x14568c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq fp, [r1], #-272 @ 0xfffffef0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq r9, [fp], #-2840 @ 0xfffff4e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -333257,15 +333257,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 151b18 <__cxa_atexit@plt+0x145734> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r9, [fp], #-1544 @ 0xfffff9f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 151b70 <__cxa_atexit@plt+0x14578c> │ │ │ │ @@ -333284,15 +333284,15 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 151b94 <__cxa_atexit@plt+0x1457b0> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ + b 3fa920 <__cxa_atexit@plt+0x3ee53c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldreq r9, [fp], #-1436 @ 0xfffffa64 │ │ │ │ strbteq fp, [r1], #-544 @ 0xfffffde0 │ │ │ │ ldreq r9, [fp], #-2528 @ 0xfffff620 │ │ │ │ @@ -333336,15 +333336,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 151c78 <__cxa_atexit@plt+0x145894> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r7, [pc, #68] @ 151ca0 <__cxa_atexit@plt+0x1458bc> │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -333415,15 +333415,15 @@ │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [pc, #32] @ 151d9c <__cxa_atexit@plt+0x1459b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbteq sl, [r1], #-3232 @ 0xfffff360 │ │ │ │ ldreq r9, [fp], #-788 @ 0xfffffcec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -333540,15 +333540,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ str ip, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldreq r9, [fp], #-1656 @ 0xfffff988 │ │ │ │ ldreq r9, [fp], #-1652 @ 0xfffff98c │ │ │ │ @@ -333679,15 +333679,15 @@ │ │ │ │ str r0, [r6, #32] │ │ │ │ str r2, [r6, #28] │ │ │ │ ldr r2, [pc, #120] @ 152218 <__cxa_atexit@plt+0x145e34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldm sp, {r9, fp} │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #64] @ 1521f8 <__cxa_atexit@plt+0x145e14> │ │ │ │ ldr r7, [pc, #64] @ 1521fc <__cxa_atexit@plt+0x145e18> │ │ │ │ mov fp, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #52] @ 152200 <__cxa_atexit@plt+0x145e1c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -333696,15 +333696,15 @@ │ │ │ │ ldr r6, [pc, #24] @ 1521f4 <__cxa_atexit@plt+0x145e10> │ │ │ │ mov fp, r9 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #24]! │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldreq r9, [fp], #-1052 @ 0xfffffbe4 │ │ │ │ ldreq r9, [fp], #-1048 @ 0xfffffbe8 │ │ │ │ ldreq r9, [fp], #-1160 @ 0xfffffb78 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ strbteq fp, [r1], #-64 @ 0xffffffc0 │ │ │ │ @@ -333755,15 +333755,15 @@ │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #40] @ 1522f4 <__cxa_atexit@plt+0x145f10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ sub r9, r6, #15 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq sl, [r1], #-3728 @ 0xfffff170 │ │ │ │ strbteq sl, [r1], #-2820 @ 0xfffff4fc │ │ │ │ strbteq sl, [r1], #-1960 @ 0xfffff858 │ │ │ │ strbteq sl, [r1], #-3796 @ 0xfffff12c │ │ │ │ @@ -333818,22 +333818,22 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ ldr r7, [pc, #68] @ 15240c <__cxa_atexit@plt+0x146028> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ mov r7, r9 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r4, [pc, #44] @ 152410 <__cxa_atexit@plt+0x14602c> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5] │ │ │ │ mov r4, sl │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ ldreq r9, [fp], #-608 @ 0xfffffda0 │ │ │ │ strbteq sl, [r1], #-3608 @ 0xfffff1e8 │ │ │ │ strbteq sl, [r1], #-3556 @ 0xfffff21c │ │ │ │ strbteq sl, [r1], #-1752 @ 0xfffff928 │ │ │ │ strbteq sl, [r1], #-1936 @ 0xfffff870 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @@ -333941,21 +333941,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1525e0 <__cxa_atexit@plt+0x1461fc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq sp, #448 @ 0x1c0 │ │ │ │ + mvneq sp, #469762049 @ 0x1c000001 │ │ │ │ strbteq sl, [r1], #-1120 @ 0xfffffba0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -333969,15 +333969,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 15263c <__cxa_atexit@plt+0x146258> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq sl, [r1], #-1348 @ 0xfffffabc │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -333994,15 +333994,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1526a0 <__cxa_atexit@plt+0x1462bc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq sl, [r1], #-1248 @ 0xfffffb20 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq r8, [fp], #-4020 @ 0xfffff04c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -334037,15 +334037,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 152748 <__cxa_atexit@plt+0x146364> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r8, [fp], #-2520 @ 0xfffff628 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1527a0 <__cxa_atexit@plt+0x1463bc> │ │ │ │ @@ -334064,15 +334064,15 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 1527c4 <__cxa_atexit@plt+0x1463e0> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ + b 3fa920 <__cxa_atexit@plt+0x3ee53c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldreq r8, [fp], #-2412 @ 0xfffff694 │ │ │ │ strbteq sl, [r1], #-1520 @ 0xfffffa10 │ │ │ │ ldreq r8, [fp], #-3708 @ 0xfffff184 │ │ │ │ @@ -334116,15 +334116,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 1528a8 <__cxa_atexit@plt+0x1464c4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r7, [pc, #68] @ 1528d0 <__cxa_atexit@plt+0x1464ec> │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -334195,15 +334195,15 @@ │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [pc, #32] @ 1529cc <__cxa_atexit@plt+0x1465e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbteq sl, [r1], #-112 @ 0xffffff90 │ │ │ │ ldreq r8, [fp], #-1764 @ 0xfffff91c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -334320,15 +334320,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ str ip, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldreq r8, [fp], #-2836 @ 0xfffff4ec │ │ │ │ ldreq r8, [fp], #-2832 @ 0xfffff4f0 │ │ │ │ @@ -334459,15 +334459,15 @@ │ │ │ │ str r0, [r6, #32] │ │ │ │ str r2, [r6, #28] │ │ │ │ ldr r2, [pc, #120] @ 152e48 <__cxa_atexit@plt+0x146a64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldm sp, {r9, fp} │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #64] @ 152e28 <__cxa_atexit@plt+0x146a44> │ │ │ │ ldr r7, [pc, #64] @ 152e2c <__cxa_atexit@plt+0x146a48> │ │ │ │ mov fp, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #52] @ 152e30 <__cxa_atexit@plt+0x146a4c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -334476,15 +334476,15 @@ │ │ │ │ ldr r6, [pc, #24] @ 152e24 <__cxa_atexit@plt+0x146a40> │ │ │ │ mov fp, r9 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #24]! │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldreq r8, [fp], #-2232 @ 0xfffff748 │ │ │ │ ldreq r8, [fp], #-2228 @ 0xfffff74c │ │ │ │ ldreq r8, [fp], #-2340 @ 0xfffff6dc │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ strbteq sl, [r1], #-1040 @ 0xfffffbf0 │ │ │ │ @@ -334535,15 +334535,15 @@ │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #40] @ 152f24 <__cxa_atexit@plt+0x146b40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ sub r9, r6, #15 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq sl, [r1], #-608 @ 0xfffffda0 │ │ │ │ strbteq r9, [r1], #-3792 @ 0xfffff130 │ │ │ │ strbteq r9, [r1], #-2936 @ 0xfffff488 │ │ │ │ strbteq sl, [r1], #-676 @ 0xfffffd5c │ │ │ │ @@ -334598,22 +334598,22 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ ldr r7, [pc, #68] @ 15303c <__cxa_atexit@plt+0x146c58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ mov r7, r9 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r4, [pc, #44] @ 153040 <__cxa_atexit@plt+0x146c5c> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5] │ │ │ │ mov r4, sl │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ ldreq r8, [fp], #-1788 @ 0xfffff904 │ │ │ │ strbteq sl, [r1], #-488 @ 0xfffffe18 │ │ │ │ strbteq sl, [r1], #-436 @ 0xfffffe4c │ │ │ │ strbteq r9, [r1], #-2728 @ 0xfffff558 │ │ │ │ strbteq r9, [r1], #-2912 @ 0xfffff4a0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @@ -334794,15 +334794,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ str ip, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @@ -334847,15 +334847,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r0, r1} │ │ │ │ str r2, [r3, #-16] │ │ │ │ ldr r2, [pc, #172] @ 153494 <__cxa_atexit@plt+0x1470b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [pc, #160] @ 153498 <__cxa_atexit@plt+0x1470b4> │ │ │ │ sub r1, r6, #19 │ │ │ │ sub lr, r6, #26 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ @@ -334883,15 +334883,15 @@ │ │ │ │ sub r8, r6, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #32] │ │ │ │ ldr r2, [pc, #60] @ 1534b0 <__cxa_atexit@plt+0x1470cc> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq r9, [r1], #-3428 @ 0xfffff29c │ │ │ │ strbteq r9, [r1], #-1676 @ 0xfffff974 │ │ │ │ strbteq r9, [r1], #-3460 @ 0xfffff27c │ │ │ │ @@ -334917,15 +334917,15 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa8d0 <__cxa_atexit@plt+0x3ee4ec> │ │ │ │ + b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 15352c <__cxa_atexit@plt+0x147148> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -334936,15 +334936,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 153554 <__cxa_atexit@plt+0x147170> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa8d0 <__cxa_atexit@plt+0x3ee4ec> │ │ │ │ + b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 15357c <__cxa_atexit@plt+0x147198> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -334969,15 +334969,15 @@ │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1535d8 <__cxa_atexit@plt+0x1471f4> │ │ │ │ ldr r2, [pc, #28] @ 1535e8 <__cxa_atexit@plt+0x147204> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa8d8 <__cxa_atexit@plt+0x3ee4f4> │ │ │ │ + b 3fa930 <__cxa_atexit@plt+0x3ee54c> │ │ │ │ ldr r7, [pc, #12] @ 1535ec <__cxa_atexit@plt+0x147208> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldreq r8, [fp], #-560 @ 0xfffffdd0 │ │ │ │ ldreq r8, [fp], #-528 @ 0xfffffdf0 │ │ │ │ @@ -335000,15 +335000,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 153670 <__cxa_atexit@plt+0x14728c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa8e0 <__cxa_atexit@plt+0x3ee4fc> │ │ │ │ + b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ ldr r7, [pc, #12] @ 153668 <__cxa_atexit@plt+0x147284> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ strbteq r9, [r1], #-1028 @ 0xfffffbfc │ │ │ │ strbteq r9, [r1], #-1060 @ 0xfffffbdc │ │ │ │ @@ -335060,15 +335060,15 @@ │ │ │ │ ldr r5, [pc, #88] @ 153784 <__cxa_atexit@plt+0x1473a0> │ │ │ │ str r3, [r7] │ │ │ │ mov r7, r8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa8d8 <__cxa_atexit@plt+0x3ee4f4> │ │ │ │ + b 3fa930 <__cxa_atexit@plt+0x3ee54c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 153780 <__cxa_atexit@plt+0x14739c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -335089,15 +335089,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1537b8 <__cxa_atexit@plt+0x1473d4> │ │ │ │ ldr r2, [pc, #32] @ 1537cc <__cxa_atexit@plt+0x1473e8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa8d8 <__cxa_atexit@plt+0x3ee4f4> │ │ │ │ + b 3fa930 <__cxa_atexit@plt+0x3ee54c> │ │ │ │ ldr r7, [pc, #16] @ 1537d0 <__cxa_atexit@plt+0x1473ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ ldreq r8, [fp], #-76 @ 0xffffffb4 │ │ │ │ @@ -335123,15 +335123,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa8d0 <__cxa_atexit@plt+0x3ee4ec> │ │ │ │ + b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ ldr r7, [pc, #16] @ 153858 <__cxa_atexit@plt+0x147474> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ strbteq r9, [r1], #-584 @ 0xfffffdb8 │ │ │ │ ldreq r8, [fp], #-48 @ 0xffffffd0 │ │ │ │ @@ -335143,15 +335143,15 @@ │ │ │ │ cmp r8, #45 @ 0x2d │ │ │ │ bne 15388c <__cxa_atexit@plt+0x1474a8> │ │ │ │ ldr r7, [pc, #16] @ 153890 <__cxa_atexit@plt+0x1474ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - b 3fa8d0 <__cxa_atexit@plt+0x3ee4ec> │ │ │ │ + b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ strbteq r9, [r1], #-480 @ 0xfffffe20 │ │ │ │ ldreq r7, [fp], #-4068 @ 0xfffff01c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -335238,15 +335238,15 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str ip, [r6, #24] │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @@ -335294,22 +335294,22 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [pc, #68] @ 153b1c <__cxa_atexit@plt+0x147738> │ │ │ │ add r5, r5, #32 │ │ │ │ sub r9, r6, #15 │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #44] @ 153b20 <__cxa_atexit@plt+0x14773c> │ │ │ │ str r3, [r5] │ │ │ │ mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa8d0 <__cxa_atexit@plt+0x3ee4ec> │ │ │ │ + b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq r9, [r1], #-1684 @ 0xfffff96c │ │ │ │ strbteq r8, [r1], #-3984 @ 0xfffff070 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @@ -335338,15 +335338,15 @@ │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r6, [pc, #232] @ 153c70 <__cxa_atexit@plt+0x14788c> │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ sub r9, r3, #15 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 153c40 <__cxa_atexit@plt+0x14785c> │ │ │ │ ldr r7, [pc, #160] @ 153c50 <__cxa_atexit@plt+0x14786c> │ │ │ │ sub r2, r3, #19 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ @@ -335377,15 +335377,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r1, [r6, #24] │ │ │ │ ldr r2, [pc, #60] @ 153c68 <__cxa_atexit@plt+0x147884> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, #20 │ │ │ │ b 153c44 <__cxa_atexit@plt+0x147860> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbteq r8, [r1], #-3776 @ 0xfffff140 │ │ │ │ @@ -335420,15 +335420,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa8d0 <__cxa_atexit@plt+0x3ee4ec> │ │ │ │ + b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ ldr r7, [pc, #16] @ 153cfc <__cxa_atexit@plt+0x147918> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strbteq r8, [r1], #-3492 @ 0xfffff25c │ │ │ │ ldreq r7, [fp], #-2988 @ 0xfffff454 │ │ │ │ @@ -335441,15 +335441,15 @@ │ │ │ │ bne 153d30 <__cxa_atexit@plt+0x14794c> │ │ │ │ ldr r7, [pc, #20] @ 153d38 <__cxa_atexit@plt+0x147954> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fa8d0 <__cxa_atexit@plt+0x3ee4ec> │ │ │ │ + b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ strbteq r8, [r1], #-3388 @ 0xfffff2c4 │ │ │ │ ldreq r7, [fp], #-2952 @ 0xfffff478 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -335463,15 +335463,15 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa8d0 <__cxa_atexit@plt+0x3ee4ec> │ │ │ │ + b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 153db4 <__cxa_atexit@plt+0x1479d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -335482,35 +335482,35 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 153ddc <__cxa_atexit@plt+0x1479f8> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa8d0 <__cxa_atexit@plt+0x3ee4ec> │ │ │ │ + b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r7, [fp], #-2780 @ 0xfffff524 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 153e04 <__cxa_atexit@plt+0x147a20> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ + b 3fa788 <__cxa_atexit@plt+0x3ee3a4> │ │ │ │ ldr r7, [pc, #12] @ 153e18 <__cxa_atexit@plt+0x147a34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbteq r8, [r1], #-3152 @ 0xfffff3b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 3fa8e8 <__cxa_atexit@plt+0x3ee504> │ │ │ │ + b 3fa940 <__cxa_atexit@plt+0x3ee55c> │ │ │ │ ldreq r7, [fp], #-2748 @ 0xfffff544 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 153ecc <__cxa_atexit@plt+0x147ae8> │ │ │ │ @@ -335808,15 +335808,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r1, r3 │ │ │ │ bne 154310 <__cxa_atexit@plt+0x147f2c> │ │ │ │ ldr r3, [pc, #100] @ 15434c <__cxa_atexit@plt+0x147f68> │ │ │ │ ldr r8, [r2, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #8] │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -335854,15 +335854,15 @@ │ │ │ │ bne 1543b4 <__cxa_atexit@plt+0x147fd0> │ │ │ │ ldr r2, [pc, #88] @ 1543f0 <__cxa_atexit@plt+0x14800c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ bls 1543cc <__cxa_atexit@plt+0x147fe8> │ │ │ │ ldr r7, [pc, #36] @ 1543e8 <__cxa_atexit@plt+0x148004> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -335886,15 +335886,15 @@ │ │ │ │ cmp r1, r2 │ │ │ │ bne 15442c <__cxa_atexit@plt+0x148048> │ │ │ │ ldr r2, [pc, #68] @ 154460 <__cxa_atexit@plt+0x14807c> │ │ │ │ ldr r9, [r3, #4] │ │ │ │ ldr r8, [r3, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r8, [r3, #28] │ │ │ │ bls 154448 <__cxa_atexit@plt+0x148064> │ │ │ │ ldr r7, [pc, #40] @ 154464 <__cxa_atexit@plt+0x148080> │ │ │ │ ldr r9, [r3, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #12] │ │ │ │ b 153e3c <__cxa_atexit@plt+0x147a58> │ │ │ │ @@ -336081,15 +336081,15 @@ │ │ │ │ ldr sl, [r3, #4] │ │ │ │ ldr r9, [r3, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r3, [pc, #64] @ 154770 <__cxa_atexit@plt+0x14838c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa8f0 <__cxa_atexit@plt+0x3ee50c> │ │ │ │ + b 3fa948 <__cxa_atexit@plt+0x3ee564> │ │ │ │ ldr r8, [r3, #28] │ │ │ │ bls 154754 <__cxa_atexit@plt+0x148370> │ │ │ │ ldr r7, [pc, #44] @ 154774 <__cxa_atexit@plt+0x148390> │ │ │ │ ldr r9, [r3, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #12] │ │ │ │ b 153e3c <__cxa_atexit@plt+0x147a58> │ │ │ │ @@ -336320,15 +336320,15 @@ │ │ │ │ ldr r3, [pc, #232] @ 154bc4 <__cxa_atexit@plt+0x1487e0> │ │ │ │ ldr r9, [r1, #3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [pc, #220] @ 154bd8 <__cxa_atexit@plt+0x1487f4> │ │ │ │ add r0, pc, r0 │ │ │ │ b 154b8c <__cxa_atexit@plt+0x1487a8> │ │ │ │ ldr r3, [pc, #184] @ 154bc0 <__cxa_atexit@plt+0x1487dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5] │ │ │ │ @@ -337362,15 +337362,15 @@ │ │ │ │ cmp r0, r1 │ │ │ │ bne 155b3c <__cxa_atexit@plt+0x149758> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #372] @ 155ca4 <__cxa_atexit@plt+0x1498c0> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ mov r3, r5 │ │ │ │ cmp r0, r1 │ │ │ │ ldr sl, [r3, #20]! │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ stmib r3, {r2, sl} │ │ │ │ sub r2, r3, #48 @ 0x30 │ │ │ │ @@ -337658,15 +337658,15 @@ │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #56] @ 156008 <__cxa_atexit@plt+0x149c24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa8f0 <__cxa_atexit@plt+0x3ee50c> │ │ │ │ + b 3fa948 <__cxa_atexit@plt+0x3ee564> │ │ │ │ ldr r7, [r5, #24]! │ │ │ │ cmp r2, r3 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ stmib r5, {r0, r7} │ │ │ │ mov r7, fp │ │ │ │ str r1, [r5] │ │ │ │ @@ -338276,15 +338276,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bne 15698c <__cxa_atexit@plt+0x14a5a8> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #64] @ 1569b8 <__cxa_atexit@plt+0x14a5d4> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #20]! │ │ │ │ cmp r3, r2 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ stmib r5, {r0, r7} │ │ │ │ @@ -338303,15 +338303,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bne 1569f0 <__cxa_atexit@plt+0x14a60c> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #52] @ 156a18 <__cxa_atexit@plt+0x14a634> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [r5, #20]! │ │ │ │ cmp r2, r3 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ stmib r5, {r0, r7} │ │ │ │ mov r7, fp │ │ │ │ str r1, [r5] │ │ │ │ @@ -338519,15 +338519,15 @@ │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #56] @ 156d7c <__cxa_atexit@plt+0x14a998> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa8f0 <__cxa_atexit@plt+0x3ee50c> │ │ │ │ + b 3fa948 <__cxa_atexit@plt+0x3ee564> │ │ │ │ ldr r7, [r5, #20]! │ │ │ │ cmp r2, r3 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ stmib r5, {r0, r7} │ │ │ │ mov r7, fp │ │ │ │ str r1, [r5] │ │ │ │ @@ -339096,15 +339096,15 @@ │ │ │ │ ldr r9, [r1, #3] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, r7} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [pc, #396] @ 1577e8 <__cxa_atexit@plt+0x14b404> │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #-44]! @ 0xffffffd4 │ │ │ │ ldr r0, [r9, #2] │ │ │ │ str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ str sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ @@ -340083,15 +340083,15 @@ │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r9} │ │ │ │ str r9, [r5] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, lr │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ str sl, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ b 159034 <__cxa_atexit@plt+0x14cc50> │ │ │ │ @@ -341297,15 +341297,15 @@ │ │ │ │ cmp r0, r1 │ │ │ │ bne 1598b8 <__cxa_atexit@plt+0x14d4d4> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #320] @ 1599ec <__cxa_atexit@plt+0x14d608> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ mov r3, r5 │ │ │ │ cmp r0, r1 │ │ │ │ ldr r2, [r3, #12]! │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr sl, [r3, #4] │ │ │ │ stmib r3, {r2, sl} │ │ │ │ sub r2, r3, #40 @ 0x28 │ │ │ │ @@ -341472,15 +341472,15 @@ │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #56] @ 159ba0 <__cxa_atexit@plt+0x14d7bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa8f0 <__cxa_atexit@plt+0x3ee50c> │ │ │ │ + b 3fa948 <__cxa_atexit@plt+0x3ee564> │ │ │ │ ldr r7, [r5, #16]! │ │ │ │ cmp r2, r3 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ stm r5, {r1, r7} │ │ │ │ mov r7, fp │ │ │ │ str r0, [r5, #8] │ │ │ │ @@ -341892,15 +341892,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, sl │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #20] @ 15a220 <__cxa_atexit@plt+0x14de3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @@ -342402,15 +342402,15 @@ │ │ │ │ str r8, [sl, #12] │ │ │ │ mov r8, sl │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sl, #24] │ │ │ │ str r1, [r8, #16]! │ │ │ │ mov r7, r3 │ │ │ │ str r9, [sl, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldreq r0, [fp], #-3940 @ 0xfffff09c │ │ │ │ @@ -342430,15 +342430,15 @@ │ │ │ │ bcc 15aa78 <__cxa_atexit@plt+0x14e694> │ │ │ │ ldr r1, [pc, #80] @ 15aaa8 <__cxa_atexit@plt+0x14e6c4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 15aaa4 <__cxa_atexit@plt+0x14e6c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -342793,15 +342793,15 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #4] │ │ │ │ sub r8, r6, #6 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -342810,15 +342810,15 @@ │ │ │ │ strbteq r1, [r1], #-2600 @ 0xfffff5d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 15b05c <__cxa_atexit@plt+0x14ec78> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -342853,15 +342853,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str lr, [r8, #16]! │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ str r0, [r3, #24] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ ldreq r0, [fp], #-2116 @ 0xfffff7bc │ │ │ │ @@ -342927,15 +342927,15 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #4] │ │ │ │ sub r8, r6, #6 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -342944,15 +342944,15 @@ │ │ │ │ strbteq r1, [r1], #-2064 @ 0xfffff7f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 15b274 <__cxa_atexit@plt+0x14ee90> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -342985,15 +342985,15 @@ │ │ │ │ str r8, [r3, #24] │ │ │ │ mov r8, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r8, #12]! │ │ │ │ mov sl, r3 │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ ldreq r0, [fp], #-1688 @ 0xfffff968 │ │ │ │ @@ -343199,15 +343199,15 @@ │ │ │ │ beq 15b698 <__cxa_atexit@plt+0x14f2b4> │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r1, [r7, #28] │ │ │ │ mov r7, r0 │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r2, [pc, #104] @ 15b6e0 <__cxa_atexit@plt+0x14f2fc> │ │ │ │ sub r3, sl, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #15 │ │ │ │ stmib r8, {r2, r9, fp} │ │ │ │ @@ -343850,15 +343850,15 @@ │ │ │ │ str r2, [r6, #32]! │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add sl, ip, #1 │ │ │ │ str r0, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r3, [r9, #24] │ │ │ │ str lr, [r9, #28] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r8, [pc, #88] @ 15c0fc <__cxa_atexit@plt+0x14fd18> │ │ │ │ ldr lr, [pc, #88] @ 15c100 <__cxa_atexit@plt+0x14fd1c> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r8, pc, r8 │ │ │ │ str r8, [r9, #4]! │ │ │ │ ldr sl, [r5, #16] │ │ │ │ mov r8, r9 │ │ │ │ @@ -343870,15 +343870,15 @@ │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r3, [r9, #16] │ │ │ │ str sl, [r9, #28] │ │ │ │ str r0, [r9, #32] │ │ │ │ str r3, [r9, #36] @ 0x24 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff63c │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @ instruction: 0xfffff5a8 │ │ │ │ @@ -344151,15 +344151,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 15c560 <__cxa_atexit@plt+0x15017c> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str sl, [r3, #8] │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ ldreq pc, [sl], #-1192 @ 0xfffffb58 │ │ │ │ andeq r0, r3, r1 │ │ │ │ @@ -344191,15 +344191,15 @@ │ │ │ │ cmp r0, #55296 @ 0xd800 │ │ │ │ movne r1, r3 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldr r7, [pc, #28] @ 15c614 <__cxa_atexit@plt+0x150230> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -344332,15 +344332,15 @@ │ │ │ │ b 15c8e0 <__cxa_atexit@plt+0x1504fc> │ │ │ │ ldr r6, [pc, #296] @ 15c938 <__cxa_atexit@plt+0x150554> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ + b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ cmp r2, #224 @ 0xe0 │ │ │ │ bcs 15c85c <__cxa_atexit@plt+0x150478> │ │ │ │ ldrb r1, [r1, #1] │ │ │ │ ldr lr, [pc, #236] @ 15c924 <__cxa_atexit@plt+0x150540> │ │ │ │ add r1, r1, r2, lsl #6 │ │ │ │ sub r0, r6, #11 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -344533,15 +344533,15 @@ │ │ │ │ add r8, r3, r4, lsl #1 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov fp, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [ip, #20] │ │ │ │ str r2, [ip, #8] │ │ │ │ str r8, [ip, #12] │ │ │ │ - b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ + b 3fa6f0 <__cxa_atexit@plt+0x3ee30c> │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ ldr r7, [sp, #12] │ │ │ │ str fp, [r6] │ │ │ │ sub r6, r2, #8 │ │ │ │ str r9, [r5] │ │ │ │ b 15c798 <__cxa_atexit@plt+0x1503b4> │ │ │ │ @@ -344629,15 +344629,15 @@ │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [r0], #-4092 @ 0xfffff004 @ │ │ │ │ strbteq pc, [r0], #-3792 @ 0xfffff130 @ │ │ │ │ ldreq lr, [sl], #-3388 @ 0xfffff2c4 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ @@ -344666,15 +344666,15 @@ │ │ │ │ cmp r0, #55296 @ 0xd800 │ │ │ │ movne r1, r3 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldr r7, [pc, #28] @ 15cd80 <__cxa_atexit@plt+0x15099c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -344807,15 +344807,15 @@ │ │ │ │ b 15d04c <__cxa_atexit@plt+0x150c68> │ │ │ │ ldr r6, [pc, #296] @ 15d0a4 <__cxa_atexit@plt+0x150cc0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ + b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ cmp r2, #224 @ 0xe0 │ │ │ │ bcs 15cfc8 <__cxa_atexit@plt+0x150be4> │ │ │ │ ldrb r1, [r1, #1] │ │ │ │ ldr lr, [pc, #236] @ 15d090 <__cxa_atexit@plt+0x150cac> │ │ │ │ add r1, r1, r2, lsl #6 │ │ │ │ sub r0, r6, #11 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -345008,15 +345008,15 @@ │ │ │ │ add r8, r3, r4, lsl #1 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov fp, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [ip, #20] │ │ │ │ str r2, [ip, #8] │ │ │ │ str r8, [ip, #12] │ │ │ │ - b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ + b 3fa6f0 <__cxa_atexit@plt+0x3ee30c> │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ ldr r7, [sp, #12] │ │ │ │ str fp, [r6] │ │ │ │ sub r6, r2, #8 │ │ │ │ str r9, [r5] │ │ │ │ b 15cf04 <__cxa_atexit@plt+0x150b20> │ │ │ │ @@ -345104,15 +345104,15 @@ │ │ │ │ add r5, r5, #32 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq pc, [r0], #-2192 @ 0xfffff770 @ │ │ │ │ strbteq pc, [r0], #-1892 @ 0xfffff89c @ │ │ │ │ ldreq lr, [sl], #-1624 @ 0xfffff9a8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ @@ -345234,15 +345234,15 @@ │ │ │ │ add r5, r5, #32 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm ip, {r1, r8, sl, lr} │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r0, r2, r6} │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @@ -345268,15 +345268,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #16] @ 15d6c4 <__cxa_atexit@plt+0x1512e0> │ │ │ │ str r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa8f8 <__cxa_atexit@plt+0x3ee514> │ │ │ │ + b 3fa950 <__cxa_atexit@plt+0x3ee56c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq lr, [sl], #-936 @ 0xfffffc58 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15d700 <__cxa_atexit@plt+0x15131c> │ │ │ │ @@ -345328,15 +345328,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 15d7e4 <__cxa_atexit@plt+0x151400> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm r8, {r0, sl, lr} │ │ │ │ add lr, r6, #52 @ 0x34 │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ ldreq lr, [sl], #-268 @ 0xfffffef4 │ │ │ │ @ instruction: 0xffffea9c │ │ │ │ @@ -345379,15 +345379,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, ip, #8 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r4, ip │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r3, [pc, #452] @ 15da4c <__cxa_atexit@plt+0x151668> │ │ │ │ mov r2, r7 │ │ │ │ sub r2, r2, r0 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r2, [r6, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -345432,15 +345432,15 @@ │ │ │ │ add r0, ip, #8 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ str r7, [sp] │ │ │ │ mov r7, lr │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r7 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ sub r7, r3, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr ip, [sp, #4] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ @@ -346282,15 +346282,15 @@ │ │ │ │ bcc 15e6a8 <__cxa_atexit@plt+0x1522c4> │ │ │ │ ldr r1, [pc, #80] @ 15e6d8 <__cxa_atexit@plt+0x1522f4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 15e6d4 <__cxa_atexit@plt+0x1522f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -346502,15 +346502,15 @@ │ │ │ │ ldr r7, [r5, #32] │ │ │ │ mov r8, sl │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r8, #8]! │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r1, [sl, #16] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -346557,15 +346557,15 @@ │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ mov r8, sl │ │ │ │ ldr r1, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r8, #8]! │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ str r1, [sl, #16] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strbteq lr, [r0], #-1772 @ 0xfffff914 │ │ │ │ @ instruction: 0xfffff6cc │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ @@ -346598,15 +346598,15 @@ │ │ │ │ blt 15ebd8 <__cxa_atexit@plt+0x1527f4> │ │ │ │ str r0, [sp, #8] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r7, ip │ │ │ │ mov r8, lr │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r2, [pc, #376] @ 15ed0c <__cxa_atexit@plt+0x152928> │ │ │ │ mov lr, r8 │ │ │ │ sub r8, sl, #15 │ │ │ │ sub r1, r9, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r8, [r5, #32] │ │ │ │ ldr r3, [pc, #356] @ 15ed10 <__cxa_atexit@plt+0x15292c> │ │ │ │ @@ -346627,15 +346627,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r8 │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r8, lr │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r3, [pc, #272] @ 15ed18 <__cxa_atexit@plt+0x152934> │ │ │ │ ldr r2, [pc, #272] @ 15ed1c <__cxa_atexit@plt+0x152938> │ │ │ │ sub r7, r7, r0 │ │ │ │ mov lr, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ @@ -346694,15 +346694,15 @@ │ │ │ │ mov r6, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ strbteq lr, [r0], #-1432 @ 0xfffffa68 │ │ │ │ strbteq sp, [r0], #-3780 @ 0xfffff13c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldreq ip, [sl], #-3456 @ 0xfffff280 │ │ │ │ strbteq lr, [r0], #-1312 @ 0xfffffae0 │ │ │ │ ldreq ip, [sl], #-3392 @ 0xfffff2c0 │ │ │ │ strbteq lr, [r0], #-1248 @ 0xfffffb20 │ │ │ │ @@ -346738,15 +346738,15 @@ │ │ │ │ b 15dcbc <__cxa_atexit@plt+0x1518d8> │ │ │ │ ldr r5, [pc, #28] @ 15edc4 <__cxa_atexit@plt+0x1529e0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xfffff678 │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ ldreq ip, [sl], #-3444 @ 0xfffff28c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ @@ -346909,15 +346909,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [pc, #100] @ 15f0b8 <__cxa_atexit@plt+0x152cd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ ldr r3, [pc, #44] @ 15f0ac <__cxa_atexit@plt+0x152cc8> │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [pc, #40] @ 15f0b0 <__cxa_atexit@plt+0x152ccc> │ │ │ │ @@ -347039,15 +347039,15 @@ │ │ │ │ ldr r3, [r5, #16] │ │ │ │ stmdb r8, {r0, r3, r9} │ │ │ │ add r5, r5, #32 │ │ │ │ sub r9, r6, #27 │ │ │ │ str lr, [r8, #-20] @ 0xffffffec │ │ │ │ str r2, [r8, #-16] │ │ │ │ str r1, [r8, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @@ -347076,15 +347076,15 @@ │ │ │ │ bne 15f2f0 <__cxa_atexit@plt+0x152f0c> │ │ │ │ str r7, [r5, #32] │ │ │ │ b 15f3b8 <__cxa_atexit@plt+0x152fd4> │ │ │ │ ldr r3, [pc, #12] @ 15f304 <__cxa_atexit@plt+0x152f20> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa8d0 <__cxa_atexit@plt+0x3ee4ec> │ │ │ │ + b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq ip, [sl], #-2164 @ 0xfffff78c │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -347112,15 +347112,15 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ stmdb r8, {r0, r3, r9} │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r9, r6, #27 │ │ │ │ str lr, [r8, #-20] @ 0xffffffec │ │ │ │ str r2, [r8, #-16] │ │ │ │ str r1, [r8, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ ldreq ip, [sl], #-2072 @ 0xfffff7e8 │ │ │ │ strbteq sp, [r0], #-3544 @ 0xfffff228 │ │ │ │ ldreq ip, [sl], #-2000 @ 0xfffff830 │ │ │ │ @@ -347168,15 +347168,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 15f484 <__cxa_atexit@plt+0x1530a0> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ ldreq ip, [sl], #-1780 @ 0xfffff90c │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ @@ -347286,15 +347286,15 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r3, #8] │ │ │ │ mov sl, r3 │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ strbteq sp, [r0], #-1008 @ 0xfffffc10 │ │ │ │ ldreq ip, [sl], #-768 @ 0xfffffd00 │ │ │ │ @@ -347356,15 +347356,15 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r3, #8] │ │ │ │ mov sl, r3 │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ strbteq sp, [r0], #-728 @ 0xfffffd28 │ │ │ │ ldreq ip, [sl], #-1104 @ 0xfffffbb0 │ │ │ │ @@ -347456,15 +347456,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ str ip, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @@ -347490,27 +347490,27 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #16] @ 15f97c <__cxa_atexit@plt+0x153598> │ │ │ │ str r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa8d0 <__cxa_atexit@plt+0x3ee4ec> │ │ │ │ + b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq ip, [sl], #-560 @ 0xfffffdd0 │ │ │ │ andeq r0, r0, r9, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15f9ac <__cxa_atexit@plt+0x1535c8> │ │ │ │ ldr r3, [pc, #216] @ 15fa78 <__cxa_atexit@plt+0x153694> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ + b 3fa788 <__cxa_atexit@plt+0x3ee3a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 15fa68 <__cxa_atexit@plt+0x153684> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ @@ -347549,15 +347549,15 @@ │ │ │ │ ldr r2, [pc, #68] @ 15fa94 <__cxa_atexit@plt+0x1536b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ mov r7, r9 │ │ │ │ str r2, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ strbteq sp, [r0], #-120 @ 0xffffff88 │ │ │ │ strbteq sp, [r0], #-1940 @ 0xfffff86c │ │ │ │ @@ -347660,15 +347660,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #32] │ │ │ │ ldr r2, [pc, #136] @ 15fc9c <__cxa_atexit@plt+0x1538b8> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr fp, [sp] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -348083,15 +348083,15 @@ │ │ │ │ bcc 1602cc <__cxa_atexit@plt+0x153ee8> │ │ │ │ ldr r1, [pc, #80] @ 1602fc <__cxa_atexit@plt+0x153f18> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 1602f8 <__cxa_atexit@plt+0x153f14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -348295,15 +348295,15 @@ │ │ │ │ ldr r7, [r5, #32] │ │ │ │ mov r8, sl │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r8, #8]! │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r1, [sl, #16] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -348390,15 +348390,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r2, [r6, #8]! │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #-8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #32] @ 1607cc <__cxa_atexit@plt+0x1543e8> │ │ │ │ @@ -348619,23 +348619,23 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 160b20 <__cxa_atexit@plt+0x15473c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 160b40 <__cxa_atexit@plt+0x15475c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -348670,15 +348670,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str lr, [r8, #16]! │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ str r0, [r3, #24] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ ldreq sl, [sl], #-2032 @ 0xfffff810 │ │ │ │ @@ -348746,23 +348746,23 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 160d1c <__cxa_atexit@plt+0x154938> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 87feac <__cxa_atexit@plt+0x873ac8> │ │ │ │ + b 3fa4c0 <__cxa_atexit@plt+0x3ee0dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 160d3c <__cxa_atexit@plt+0x154958> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa4b0 <__cxa_atexit@plt+0x3ee0cc> │ │ │ │ + b 3fa4c8 <__cxa_atexit@plt+0x3ee0e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -348790,15 +348790,15 @@ │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ ldreq sl, [sl], #-3628 @ 0xfffff1d4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -349155,15 +349155,15 @@ │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [pc, #32] @ 16138c <__cxa_atexit@plt+0x154fa8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbteq fp, [r0], #-1712 @ 0xfffff950 │ │ │ │ ldreq r9, [sl], #-3364 @ 0xfffff2dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -349222,15 +349222,15 @@ │ │ │ │ beq 1614b4 <__cxa_atexit@plt+0x1550d0> │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r1, [r7, #28] │ │ │ │ mov r7, r0 │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r2, [pc, #104] @ 1614fc <__cxa_atexit@plt+0x155118> │ │ │ │ sub r3, sl, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #15 │ │ │ │ stmib r8, {r2, r9, fp} │ │ │ │ @@ -349317,15 +349317,15 @@ │ │ │ │ beq 161630 <__cxa_atexit@plt+0x15524c> │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r1, [r7, #28] │ │ │ │ mov r7, r0 │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r2, [pc, #104] @ 161678 <__cxa_atexit@plt+0x155294> │ │ │ │ sub r3, sl, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #15 │ │ │ │ stmib r8, {r2, r9, fp} │ │ │ │ @@ -349485,15 +349485,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #-68] @ 0xffffffbc │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldr r9, [sp, #20] │ │ │ │ ldr sl, [pc, #232] @ 161988 <__cxa_atexit@plt+0x1555a4> │ │ │ │ ldr fp, [sp, #24] │ │ │ │ add sl, pc, sl │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [pc, #180] @ 161964 <__cxa_atexit@plt+0x155580> │ │ │ │ ldr ip, [pc, #180] @ 161968 <__cxa_atexit@plt+0x155584> │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #16]! │ │ │ │ add ip, pc, ip │ │ │ │ str r7, [sp] │ │ │ │ @@ -349527,15 +349527,15 @@ │ │ │ │ ldm fp, {r7, sl, fp} │ │ │ │ str r3, [r9, #60] @ 0x3c │ │ │ │ str r0, [r9, #68] @ 0x44 │ │ │ │ str r1, [r9, #16] │ │ │ │ str lr, [r9, #20] │ │ │ │ str r2, [r9, #32] │ │ │ │ str r3, [r9, #36] @ 0x24 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr fp, [sp, #24] │ │ │ │ mov r7, #84 @ 0x54 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @@ -349899,15 +349899,15 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r7, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ beq 161f20 <__cxa_atexit@plt+0x155b3c> │ │ │ │ cmp r2, #2 │ │ │ │ bne 161f30 <__cxa_atexit@plt+0x155b4c> │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -349923,15 +349923,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ @@ -349944,15 +349944,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 161fd4 <__cxa_atexit@plt+0x155bf0> │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 162028 <__cxa_atexit@plt+0x155c44> │ │ │ │ ldr lr, [pc, #80] @ 16203c <__cxa_atexit@plt+0x155c58> │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r0, [r8, #7] │ │ │ │ @@ -349965,15 +349965,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ strbteq fp, [r0], #-376 @ 0xfffffe88 │ │ │ │ @@ -350313,15 +350313,15 @@ │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm ip, {r1, r8, sl, lr} │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r0, r2, r6} │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @@ -350397,15 +350397,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str ip, [r6, #44] @ 0x2c │ │ │ │ str r6, [r6, #60] @ 0x3c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strbteq sl, [r0], #-2908 @ 0xfffff4a4 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @@ -350456,15 +350456,15 @@ │ │ │ │ ldr r4, [r9, #-4]! │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r4, sl │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ mov sl, ip │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r3, [pc, #360] @ 162944 <__cxa_atexit@plt+0x156560> │ │ │ │ add lr, r6, #12 │ │ │ │ sub r1, fp, #59 @ 0x3b │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #348] @ 162948 <__cxa_atexit@plt+0x156564> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r5] │ │ │ │ @@ -350531,15 +350531,15 @@ │ │ │ │ sub r8, fp, #11 │ │ │ │ sub r9, fp, #59 @ 0x3b │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov r6, fp │ │ │ │ mov fp, r0 │ │ │ │ stm lr, {r2, r3, r7} │ │ │ │ mov r7, ip │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, fp │ │ │ │ mov fp, r0 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r7, #16 │ │ │ │ @@ -350711,15 +350711,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [pc, #100] @ 162c20 <__cxa_atexit@plt+0x15683c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ ldr r3, [pc, #44] @ 162c14 <__cxa_atexit@plt+0x156830> │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [pc, #40] @ 162c18 <__cxa_atexit@plt+0x156834> │ │ │ │ @@ -350884,15 +350884,15 @@ │ │ │ │ beq 162eac <__cxa_atexit@plt+0x156ac8> │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r1, [r7, #28] │ │ │ │ mov r7, r0 │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r2, [pc, #104] @ 162ef4 <__cxa_atexit@plt+0x156b10> │ │ │ │ sub r3, sl, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #15 │ │ │ │ stmib r8, {r2, r9, fp} │ │ │ │ @@ -350979,15 +350979,15 @@ │ │ │ │ beq 163028 <__cxa_atexit@plt+0x156c44> │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r1, [r7, #28] │ │ │ │ mov r7, r0 │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r2, [pc, #104] @ 163070 <__cxa_atexit@plt+0x156c8c> │ │ │ │ sub r3, sl, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #15 │ │ │ │ stmib r8, {r2, r9, fp} │ │ │ │ @@ -351147,15 +351147,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #-68] @ 0xffffffbc │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldr r9, [sp, #20] │ │ │ │ ldr sl, [pc, #232] @ 163380 <__cxa_atexit@plt+0x156f9c> │ │ │ │ ldr fp, [sp, #24] │ │ │ │ add sl, pc, sl │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [pc, #180] @ 16335c <__cxa_atexit@plt+0x156f78> │ │ │ │ ldr ip, [pc, #180] @ 163360 <__cxa_atexit@plt+0x156f7c> │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #16]! │ │ │ │ add ip, pc, ip │ │ │ │ str r7, [sp] │ │ │ │ @@ -351189,15 +351189,15 @@ │ │ │ │ ldm fp, {r7, sl, fp} │ │ │ │ str r3, [r9, #60] @ 0x3c │ │ │ │ str r0, [r9, #68] @ 0x44 │ │ │ │ str r1, [r9, #16] │ │ │ │ str lr, [r9, #20] │ │ │ │ str r2, [r9, #32] │ │ │ │ str r3, [r9, #36] @ 0x24 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr fp, [sp, #24] │ │ │ │ mov r7, #84 @ 0x54 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @@ -351561,15 +351561,15 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r7, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ beq 163918 <__cxa_atexit@plt+0x157534> │ │ │ │ cmp r2, #2 │ │ │ │ bne 163928 <__cxa_atexit@plt+0x157544> │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -351585,15 +351585,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ @@ -351606,15 +351606,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1639cc <__cxa_atexit@plt+0x1575e8> │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 163a20 <__cxa_atexit@plt+0x15763c> │ │ │ │ ldr lr, [pc, #80] @ 163a34 <__cxa_atexit@plt+0x157650> │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r0, [r8, #7] │ │ │ │ @@ -351627,15 +351627,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ strbteq r9, [r0], #-1920 @ 0xfffff880 │ │ │ │ @@ -351975,15 +351975,15 @@ │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm ip, {r1, r8, sl, lr} │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r0, r2, r6} │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @@ -352059,15 +352059,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ str ip, [r6, #44] @ 0x2c │ │ │ │ str r6, [r6, #60] @ 0x3c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strbteq r9, [r0], #-356 @ 0xfffffe9c │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @@ -352118,15 +352118,15 @@ │ │ │ │ ldr r4, [r9, #-4]! │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r4, sl │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ mov sl, ip │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r3, [pc, #360] @ 16433c <__cxa_atexit@plt+0x157f58> │ │ │ │ add lr, r6, #12 │ │ │ │ sub r1, fp, #59 @ 0x3b │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #348] @ 164340 <__cxa_atexit@plt+0x157f5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r5] │ │ │ │ @@ -352193,15 +352193,15 @@ │ │ │ │ sub r8, fp, #11 │ │ │ │ sub r9, fp, #59 @ 0x3b │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov r6, fp │ │ │ │ mov fp, r0 │ │ │ │ stm lr, {r2, r3, r7} │ │ │ │ mov r7, ip │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, fp │ │ │ │ mov fp, r0 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r7, #16 │ │ │ │ @@ -352373,15 +352373,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [pc, #100] @ 164618 <__cxa_atexit@plt+0x158234> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ ldr r3, [pc, #44] @ 16460c <__cxa_atexit@plt+0x158228> │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [pc, #40] @ 164610 <__cxa_atexit@plt+0x15822c> │ │ │ │ @@ -352777,15 +352777,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr fp, [r5, #20] │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r3, [pc, #256] @ 164d20 <__cxa_atexit@plt+0x15893c> │ │ │ │ ldr r7, [pc, #256] @ 164d24 <__cxa_atexit@plt+0x158940> │ │ │ │ str fp, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #20] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [sp] │ │ │ │ @@ -352834,15 +352834,15 @@ │ │ │ │ str r8, [r6, #40] @ 0x28 │ │ │ │ str r1, [r6, #20] │ │ │ │ str ip, [r6, #24] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ stm lr, {r0, r3, r6} │ │ │ │ sub r8, sl, #11 │ │ │ │ mov r6, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ strbteq r8, [r0], #-1240 @ 0xfffffb28 │ │ │ │ @@ -352900,15 +352900,15 @@ │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r1, r6, #16 │ │ │ │ str sl, [r6, #4] │ │ │ │ str ip, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldreq r6, [sl], #-1196 @ 0xfffffb54 │ │ │ │ ldreq r6, [sl], #-1192 @ 0xfffffb58 │ │ │ │ @@ -353039,30 +353039,30 @@ │ │ │ │ str r0, [r6, #32] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ add r6, r5, #52 @ 0x34 │ │ │ │ mov r5, r6 │ │ │ │ sub r8, r3, #11 │ │ │ │ sub r9, r3, #75 @ 0x4b │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #56] @ 165070 <__cxa_atexit@plt+0x158c8c> │ │ │ │ ldr r7, [pc, #56] @ 165074 <__cxa_atexit@plt+0x158c90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #48] @ 165078 <__cxa_atexit@plt+0x158c94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 16506c <__cxa_atexit@plt+0x158c88> │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, lsl sp │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldreq r6, [sl], #-604 @ 0xfffffda4 │ │ │ │ ldreq r6, [sl], #-600 @ 0xfffffda8 │ │ │ │ @ instruction: 0xffffc3c0 │ │ │ │ strbteq r8, [r0], #-412 @ 0xfffffe64 │ │ │ │ strbteq r8, [r0], #-456 @ 0xfffffe38 │ │ │ │ @@ -353113,15 +353113,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ blt 165174 <__cxa_atexit@plt+0x158d90> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r3, [pc, #196] @ 165224 <__cxa_atexit@plt+0x158e40> │ │ │ │ str r0, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ beq 16520c <__cxa_atexit@plt+0x158e28> │ │ │ │ b 16524c <__cxa_atexit@plt+0x158e68> │ │ │ │ @@ -353158,15 +353158,15 @@ │ │ │ │ sub r8, r3, #11 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ sub r9, r3, #59 @ 0x3b │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @@ -353232,15 +353232,15 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r7, [r0], #-3780 @ 0xfffff13c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xffffe0c0 │ │ │ │ ldreq r6, [sl], #-2404 @ 0xfffff69c │ │ │ │ andeq r0, r0, sl, lsl #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -353265,15 +353265,15 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ b 39148c <__cxa_atexit@plt+0x3850a8> │ │ │ │ ldr r3, [pc, #24] @ 1653c0 <__cxa_atexit@plt+0x158fdc> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffe014 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ ldreq r6, [sl], #-2276 @ 0xfffff71c │ │ │ │ andeq r0, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -353473,15 +353473,15 @@ │ │ │ │ b 160f7c <__cxa_atexit@plt+0x154b98> │ │ │ │ ldr r6, [pc, #68] @ 165728 <__cxa_atexit@plt+0x159344> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #28] @ 165724 <__cxa_atexit@plt+0x159340> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r9, [sp, #8] │ │ │ │ add r8, r6, #1 │ │ │ │ @@ -353513,15 +353513,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ blt 1657b4 <__cxa_atexit@plt+0x1593d0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r3, [pc, #196] @ 165864 <__cxa_atexit@plt+0x159480> │ │ │ │ str r0, [r5, #32] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ beq 16584c <__cxa_atexit@plt+0x159468> │ │ │ │ b 16588c <__cxa_atexit@plt+0x1594a8> │ │ │ │ @@ -353558,15 +353558,15 @@ │ │ │ │ sub r8, r3, #11 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ sub r9, r3, #59 @ 0x3b │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @@ -353632,15 +353632,15 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbteq r7, [r0], #-2180 @ 0xfffff77c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xffffc088 │ │ │ │ ldreq r6, [sl], #-804 @ 0xfffffcdc │ │ │ │ andeq r0, r0, sl, lsl #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -353665,15 +353665,15 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ b 39148c <__cxa_atexit@plt+0x3850a8> │ │ │ │ ldr r3, [pc, #24] @ 165a00 <__cxa_atexit@plt+0x15961c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffbfdc │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ ldreq r6, [sl], #-676 @ 0xfffffd5c │ │ │ │ andeq r0, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -353873,15 +353873,15 @@ │ │ │ │ b 160f7c <__cxa_atexit@plt+0x154b98> │ │ │ │ ldr r6, [pc, #68] @ 165d68 <__cxa_atexit@plt+0x159984> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #28] @ 165d64 <__cxa_atexit@plt+0x159980> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r9, [sp, #8] │ │ │ │ add r8, r6, #1 │ │ │ │ @@ -353942,21 +353942,21 @@ │ │ │ │ str sl, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ sub r9, r6, #75 @ 0x4b │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #44] @ 165e80 <__cxa_atexit@plt+0x159a9c> │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldreq r5, [sl], #-3772 @ 0xfffff144 │ │ │ │ @ instruction: 0xffffb5a0 │ │ │ │ strbteq r7, [r0], #-904 @ 0xfffffc78 │ │ │ │ strbteq r7, [r0], #-920 @ 0xfffffc68 │ │ │ │ strbteq r6, [r0], #-3400 @ 0xfffff2b8 │ │ │ │ strbteq r6, [r0], #-3192 @ 0xfffff388 │ │ │ │ strbteq r7, [r0], #-872 @ 0xfffffc98 │ │ │ │ @@ -354013,15 +354013,15 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r7, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ beq 165f68 <__cxa_atexit@plt+0x159b84> │ │ │ │ cmp r2, #2 │ │ │ │ bne 165f78 <__cxa_atexit@plt+0x159b94> │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -354037,15 +354037,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ @@ -354058,15 +354058,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16601c <__cxa_atexit@plt+0x159c38> │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 166070 <__cxa_atexit@plt+0x159c8c> │ │ │ │ ldr lr, [pc, #80] @ 166084 <__cxa_atexit@plt+0x159ca0> │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r0, [r8, #7] │ │ │ │ @@ -354079,15 +354079,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ strbteq r7, [r0], #-304 @ 0xfffffed0 │ │ │ │ @@ -354277,15 +354277,15 @@ │ │ │ │ add ip, r6, #8 │ │ │ │ add lr, pc, lr │ │ │ │ stm ip, {r3, sl, lr} │ │ │ │ add r0, r0, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str sl, [r6, #20] │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ sub r3, r8, r0 │ │ │ │ str r3, [r6, #40]! @ 0x28 │ │ │ │ ldr r3, [pc, #244] @ 16648c <__cxa_atexit@plt+0x15a0a8> │ │ │ │ sub lr, r6, #16 │ │ │ │ sub r8, r9, #39 @ 0x27 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r3, r7, fp} │ │ │ │ @@ -354330,15 +354330,15 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ sub r3, r9, #59 @ 0x3b │ │ │ │ str r2, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ strbteq r6, [r0], #-3428 @ 0xfffff29c │ │ │ │ strbteq r6, [r0], #-1672 @ 0xfffff978 │ │ │ │ @@ -354359,15 +354359,15 @@ │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [pc, #32] @ 1664dc <__cxa_atexit@plt+0x15a0f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbteq r6, [r0], #-1376 @ 0xfffffaa0 │ │ │ │ ldreq r4, [sl], #-3028 @ 0xfffff42c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -354744,15 +354744,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ str ip, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldreq r4, [sl], #-2136 @ 0xfffff7a8 │ │ │ │ ldreq r4, [sl], #-2132 @ 0xfffff7ac │ │ │ │ @@ -354883,15 +354883,15 @@ │ │ │ │ str r0, [r6, #32] │ │ │ │ str r2, [r6, #28] │ │ │ │ ldr r2, [pc, #120] @ 166d68 <__cxa_atexit@plt+0x15a984> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldm sp, {r9, fp} │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #64] @ 166d48 <__cxa_atexit@plt+0x15a964> │ │ │ │ ldr r7, [pc, #64] @ 166d4c <__cxa_atexit@plt+0x15a968> │ │ │ │ mov fp, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #52] @ 166d50 <__cxa_atexit@plt+0x15a96c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -354900,15 +354900,15 @@ │ │ │ │ ldr r6, [pc, #24] @ 166d44 <__cxa_atexit@plt+0x15a960> │ │ │ │ mov fp, r9 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #24]! │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldreq r4, [sl], #-1532 @ 0xfffffa04 │ │ │ │ ldreq r4, [sl], #-1528 @ 0xfffffa08 │ │ │ │ ldreq r4, [sl], #-1640 @ 0xfffff998 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ strbteq r6, [r0], #-1264 @ 0xfffffb10 │ │ │ │ @@ -355046,22 +355046,22 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ ldr r7, [pc, #68] @ 166fbc <__cxa_atexit@plt+0x15abd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ mov r7, r9 │ │ │ │ ldr r9, [sp, #4] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r4, [pc, #44] @ 166fc0 <__cxa_atexit@plt+0x15abdc> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5] │ │ │ │ mov r4, sl │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff5b0 │ │ │ │ ldreq r4, [sl], #-992 @ 0xfffffc20 │ │ │ │ strbteq r6, [r0], #-616 @ 0xfffffd98 │ │ │ │ strbteq r6, [r0], #-564 @ 0xfffffdcc │ │ │ │ strbteq r5, [r0], #-2856 @ 0xfffff4d8 │ │ │ │ strbteq r5, [r0], #-3040 @ 0xfffff420 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @@ -355287,29 +355287,29 @@ │ │ │ │ str r7, [sl, #40] @ 0x28 │ │ │ │ ldr r7, [pc, #140] @ 1673c8 <__cxa_atexit@plt+0x15afe4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ str r7, [sl, #48] @ 0x30 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, ip │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 167394 <__cxa_atexit@plt+0x15afb0> │ │ │ │ ldr r3, [pc, #72] @ 1673b0 <__cxa_atexit@plt+0x15afcc> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #28 │ │ │ │ str r2, [sl, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ @@ -355364,15 +355364,15 @@ │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str r4, [r3, #40] @ 0x28 │ │ │ │ ldr r4, [pc, #52] @ 1674a8 <__cxa_atexit@plt+0x15b0c4> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ str r4, [r3, #48] @ 0x30 │ │ │ │ mov r4, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ strbteq r5, [r0], #-3408 @ 0xfffff2b0 │ │ │ │ @@ -355809,15 +355809,15 @@ │ │ │ │ ldr r8, [r9, #3] │ │ │ │ ldr r9, [r1, #3] │ │ │ │ ldr r4, [sp] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r4, [pc, #256] @ 167c80 <__cxa_atexit@plt+0x15b89c> │ │ │ │ mov r2, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r2, #-36]! @ 0xffffffdc │ │ │ │ ldr r0, [r9, #2] │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ @@ -356591,15 +356591,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #12 │ │ │ │ str r2, [r5, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ stm lr, {r8, r9, ip} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #20] @ 1687cc <__cxa_atexit@plt+0x15c3e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r1, r0, r8, lsl #14 │ │ │ │ @@ -357210,15 +357210,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r8, #16]! │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ str r0, [r3, #24] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6ac │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ ldreq r2, [sl], #-2032 @ 0xfffff810 │ │ │ │ @@ -357431,15 +357431,15 @@ │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str sl, [r3, #8] │ │ │ │ mov sl, r3 │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -358047,15 +358047,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r8, #16]! │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ str r0, [r3, #24] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6ac │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ ldreq r1, [sl], #-3908 @ 0xfffff0bc │ │ │ │ @@ -358097,15 +358097,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 169f5c <__cxa_atexit@plt+0x15db78> │ │ │ │ ldr r8, [sp] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #32] │ │ │ │ sub sl, r6, #10 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ mov r6, r2 │ │ │ │ b 169f48 <__cxa_atexit@plt+0x15db64> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -358140,15 +358140,15 @@ │ │ │ │ str r0, [r7, #24] │ │ │ │ str ip, [r7, #28] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, sl │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #28] @ 16a008 <__cxa_atexit@plt+0x15dc24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -358178,15 +358178,15 @@ │ │ │ │ add r1, r3, #12 │ │ │ │ add lr, pc, lr │ │ │ │ str ip, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ stm r1, {r8, r9, lr} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #72] @ 16a0cc <__cxa_atexit@plt+0x15dce8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 16a0c0 <__cxa_atexit@plt+0x15dcdc> │ │ │ │ ldr r2, [pc, #40] @ 16a0c4 <__cxa_atexit@plt+0x15dce0> │ │ │ │ @@ -358230,15 +358230,15 @@ │ │ │ │ add r1, r3, #12 │ │ │ │ add lr, pc, lr │ │ │ │ str ip, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ stm r1, {r8, r9, lr} │ │ │ │ str r0, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #72] @ 16a19c <__cxa_atexit@plt+0x15ddb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 16a190 <__cxa_atexit@plt+0x15ddac> │ │ │ │ ldr r2, [pc, #40] @ 16a194 <__cxa_atexit@plt+0x15ddb0> │ │ │ │ @@ -362670,15 +362670,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa900 <__cxa_atexit@plt+0x3ee51c> │ │ │ │ + b 3fa958 <__cxa_atexit@plt+0x3ee574> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ ldrbeq lr, [pc], #-1780 @ 16e6b8 <__cxa_atexit@plt+0x1622d4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -362763,15 +362763,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ cmp r8, r9 │ │ │ │ bgt 16e7dc <__cxa_atexit@plt+0x1623f8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa900 <__cxa_atexit@plt+0x3ee51c> │ │ │ │ + b 3fa958 <__cxa_atexit@plt+0x3ee574> │ │ │ │ ldrbeq lr, [pc], #-1440 @ 16e828 <__cxa_atexit@plt+0x162444> │ │ │ │ ldrbeq lr, [pc], #-1420 @ 16e82c <__cxa_atexit@plt+0x162448> │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16e850 <__cxa_atexit@plt+0x16246c> │ │ │ │ @@ -362779,15 +362779,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa900 <__cxa_atexit@plt+0x3ee51c> │ │ │ │ + b 3fa958 <__cxa_atexit@plt+0x3ee574> │ │ │ │ ldrbeq lr, [pc], #-1344 @ 16e868 <__cxa_atexit@plt+0x162484> │ │ │ │ ldreq sp, [r9], #-1768 @ 0xfffff918 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 16e8bc <__cxa_atexit@plt+0x1624d8> │ │ │ │ @@ -362800,15 +362800,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 16e8c8 <__cxa_atexit@plt+0x1624e4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ + b 3fa920 <__cxa_atexit@plt+0x3ee53c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq lr, [pc], #-388 @ 16e8cc <__cxa_atexit@plt+0x1624e8> │ │ │ │ ldrbeq lr, [pc], #-2292 @ 16e8d0 <__cxa_atexit@plt+0x1624ec> │ │ │ │ ldreq sp, [r9], #-1676 @ 0xfffff974 │ │ │ │ @@ -363217,15 +363217,15 @@ │ │ │ │ ldm sp, {r4, fp} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #84]! @ 0x54 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ str r9, [r8, #-4] │ │ │ │ sub r9, r6, #17 │ │ │ │ str r3, [r8, #8] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #44] @ 16ef6c <__cxa_atexit@plt+0x162b88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ @@ -363932,15 +363932,15 @@ │ │ │ │ bcc 16fad4 <__cxa_atexit@plt+0x1636f0> │ │ │ │ ldr r1, [pc, #168] @ 16faf8 <__cxa_atexit@plt+0x163714> │ │ │ │ add r5, r5, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ add r6, r9, #52 @ 0x34 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 16fadc <__cxa_atexit@plt+0x1636f8> │ │ │ │ ldr lr, [pc, #116] @ 16faec <__cxa_atexit@plt+0x163708> │ │ │ │ ldr sl, [r8, #3] │ │ │ │ ldr ip, [r8, #7] │ │ │ │ add lr, pc, lr │ │ │ │ @@ -363960,15 +363960,15 @@ │ │ │ │ str r3, [r9, #24] │ │ │ │ str r1, [r9, #28] │ │ │ │ str r0, [r9, #32] │ │ │ │ str lr, [r9, #36] @ 0x24 │ │ │ │ str sl, [r9, #40] @ 0x28 │ │ │ │ str ip, [r9, #44] @ 0x2c │ │ │ │ str r2, [r9, #48] @ 0x30 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #16 │ │ │ │ b 16fae0 <__cxa_atexit@plt+0x1636fc> │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff758 │ │ │ │ @@ -364204,15 +364204,15 @@ │ │ │ │ str r9, [r3, #24] │ │ │ │ mov r9, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r9, #12]! │ │ │ │ mov sl, r3 │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -364529,15 +364529,15 @@ │ │ │ │ bcc 17041c <__cxa_atexit@plt+0x164038> │ │ │ │ ldr r1, [pc, #156] @ 170440 <__cxa_atexit@plt+0x16405c> │ │ │ │ add r5, r5, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ add r6, r9, #44 @ 0x2c │ │ │ │ cmp r1, r6 │ │ │ │ bcc 170424 <__cxa_atexit@plt+0x164040> │ │ │ │ ldr lr, [pc, #104] @ 170434 <__cxa_atexit@plt+0x164050> │ │ │ │ ldr sl, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ add lr, pc, lr │ │ │ │ @@ -364554,15 +364554,15 @@ │ │ │ │ str r8, [r2, #16]! │ │ │ │ sub r8, r6, #11 │ │ │ │ str r0, [r9, #24] │ │ │ │ str lr, [r9, #28] │ │ │ │ str sl, [r9, #32] │ │ │ │ str r1, [r9, #36] @ 0x24 │ │ │ │ str r2, [r9, #40] @ 0x28 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #16 │ │ │ │ b 170428 <__cxa_atexit@plt+0x164044> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ @@ -364724,15 +364724,15 @@ │ │ │ │ str r9, [r3, #24] │ │ │ │ mov r9, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r9, #12]! │ │ │ │ mov sl, r3 │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -364871,15 +364871,15 @@ │ │ │ │ str r2, [r3, #84]! @ 0x54 │ │ │ │ mov r8, r3 │ │ │ │ str r5, [r3, #-4] │ │ │ │ mov r5, r7 │ │ │ │ ldr r7, [sp] │ │ │ │ str sl, [r3, #8] │ │ │ │ sub sl, r6, #34 @ 0x22 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #52] @ 17094c <__cxa_atexit@plt+0x164568> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -364904,15 +364904,15 @@ │ │ │ │ b 15a2c0 <__cxa_atexit@plt+0x14dedc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ + b 3fa960 <__cxa_atexit@plt+0x3ee57c> │ │ │ │ ldreq sl, [r9], #-4068 @ 0xfffff01c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r1, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -364926,15 +364926,15 @@ │ │ │ │ bcc 1709f8 <__cxa_atexit@plt+0x164614> │ │ │ │ ldr r1, [pc, #80] @ 170a28 <__cxa_atexit@plt+0x164644> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 170a24 <__cxa_atexit@plt+0x164640> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -364949,15 +364949,15 @@ │ │ │ │ @ instruction: 0xfffe9750 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ + b 3fa960 <__cxa_atexit@plt+0x3ee57c> │ │ │ │ ldreq fp, [r9], #-1372 @ 0xfffffaa4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov ip, r8 │ │ │ │ @@ -364994,15 +364994,15 @@ │ │ │ │ ldr r7, [pc, #68] @ 170b28 <__cxa_atexit@plt+0x164744> │ │ │ │ str sl, [r2, #32] │ │ │ │ mov sl, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #28] │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ mov r6, r2 │ │ │ │ b 170b0c <__cxa_atexit@plt+0x164728> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, ip │ │ │ │ @@ -365270,15 +365270,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ str sl, [r2, #48] @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #44] @ 0x2c │ │ │ │ mov r5, ip │ │ │ │ mov r7, r0 │ │ │ │ mov sl, r1 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ mov sl, r3 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ @@ -365389,15 +365389,15 @@ │ │ │ │ sub r9, r6, #7 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #40] @ 0x28 │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ mov r5, ip │ │ │ │ mov sl, r1 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r3 │ │ │ │ mov fp, lr │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ @@ -365648,15 +365648,15 @@ │ │ │ │ bcc 171540 <__cxa_atexit@plt+0x16515c> │ │ │ │ ldr r1, [pc, #80] @ 171570 <__cxa_atexit@plt+0x16518c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 17156c <__cxa_atexit@plt+0x165188> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -365921,15 +365921,15 @@ │ │ │ │ str r5, [r6, #40] @ 0x28 │ │ │ │ ldr r5, [pc, #324] @ 171aa8 <__cxa_atexit@plt+0x1656c4> │ │ │ │ sub r9, r2, #5 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #52] @ 0x34 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr lr, [pc, #256] @ 171a80 <__cxa_atexit@plt+0x16569c> │ │ │ │ ldr r0, [pc, #256] @ 171a84 <__cxa_atexit@plt+0x1656a0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r6, #44] @ 0x2c │ │ │ │ ldr r8, [pc, #244] @ 171a88 <__cxa_atexit@plt+0x1656a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ @@ -366148,15 +366148,15 @@ │ │ │ │ str r5, [r6, #40] @ 0x28 │ │ │ │ ldr r5, [pc, #284] @ 171e0c <__cxa_atexit@plt+0x165a28> │ │ │ │ sub r9, r3, #5 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #52] @ 0x34 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r1, [pc, #220] @ 171de8 <__cxa_atexit@plt+0x165a04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ ldr lr, [pc, #212] @ 171dec <__cxa_atexit@plt+0x165a08> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #204] @ 171df0 <__cxa_atexit@plt+0x165a0c> │ │ │ │ @@ -366257,15 +366257,15 @@ │ │ │ │ str sl, [r2, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #20] │ │ │ │ ldr r3, [pc, #52] @ 171ee0 <__cxa_atexit@plt+0x165afc> │ │ │ │ sub r9, r6, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #32] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r5, [pc, #36] @ 171ee4 <__cxa_atexit@plt+0x165b00> │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa108 <__cxa_atexit@plt+0x3edd24> │ │ │ │ @@ -366334,22 +366334,22 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ sub r9, r6, #3 │ │ │ │ mov r4, ip │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #64] @ 0x40 │ │ │ │ str lr, [r3, #68] @ 0x44 │ │ │ │ str r3, [r3, #76] @ 0x4c │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r4, [pc, #40] @ 17201c <__cxa_atexit@plt+0x165c38> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [ip, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5] │ │ │ │ mov r4, ip │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff258 │ │ │ │ @ instruction: 0xfffff560 │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ @ instruction: 0xfffff4f4 │ │ │ │ @ instruction: 0xfffff4f4 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -366367,15 +366367,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #101 @ 0x65 │ │ │ │ - b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ + b 3fa968 <__cxa_atexit@plt+0x3ee584> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbeq sl, [pc], #-2500 @ 17208c <__cxa_atexit@plt+0x165ca8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -366410,15 +366410,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #101 @ 0x65 │ │ │ │ - b 3fa918 <__cxa_atexit@plt+0x3ee534> │ │ │ │ + b 3fa970 <__cxa_atexit@plt+0x3ee58c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbeq sl, [pc], #-2328 @ 172138 <__cxa_atexit@plt+0x165d54> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -366453,15 +366453,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #101 @ 0x65 │ │ │ │ - b 3fa920 <__cxa_atexit@plt+0x3ee53c> │ │ │ │ + b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbeq sl, [pc], #-2156 @ 1721e4 <__cxa_atexit@plt+0x165e00> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -366488,15 +366488,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [pc, #20] @ 172258 <__cxa_atexit@plt+0x165e74> │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5], #8 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldrbeq sl, [pc], #-2252 @ 17225c <__cxa_atexit@plt+0x165e78> │ │ │ │ ldrbeq sl, [pc], #-2092 @ 172260 <__cxa_atexit@plt+0x165e7c> │ │ │ │ ldreq r9, [r9], #-3616 @ 0xfffff1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ @@ -366878,15 +366878,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #28] @ 172890 <__cxa_atexit@plt+0x1664ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -367057,15 +367057,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #4] │ │ │ │ sub r0, r6, #3 │ │ │ │ str r0, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ add r9, lr, #1 │ │ │ │ mov r8, sl │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ cmp r1, #6 │ │ │ │ bcs 172bd0 <__cxa_atexit@plt+0x1667ec> │ │ │ │ ldr lr, [pc, #328] @ 172c90 <__cxa_atexit@plt+0x1668ac> │ │ │ │ ldr r0, [pc, #328] @ 172c94 <__cxa_atexit@plt+0x1668b0> │ │ │ │ add lr, pc, lr │ │ │ │ add r0, pc, r0 │ │ │ │ b 172bb4 <__cxa_atexit@plt+0x1667d0> │ │ │ │ @@ -367125,21 +367125,21 @@ │ │ │ │ str r2, [r5, #20] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 172b2c <__cxa_atexit@plt+0x166748> │ │ │ │ add r8, r1, #97 @ 0x61 │ │ │ │ add r5, r5, #24 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa930 <__cxa_atexit@plt+0x3ee54c> │ │ │ │ + b 3fa988 <__cxa_atexit@plt+0x3ee5a4> │ │ │ │ ldr r3, [pc, #140] @ 172cdc <__cxa_atexit@plt+0x1668f8> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldc2 15, cr13, [r7], #-124 @ 0xffffff84 │ │ │ │ ldreq r9, [r9], #-1008 @ 0xfffffc10 │ │ │ │ andeq r0, r0, ip, ror #7 │ │ │ │ ldrbeq sl, [pc], #-1416 @ 172c74 <__cxa_atexit@plt+0x166890> │ │ │ │ ldreq r9, [r9], #-1104 @ 0xfffffbb0 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ ldrbeq sl, [pc], #-1512 @ 172c80 <__cxa_atexit@plt+0x16689c> │ │ │ │ @@ -367172,15 +367172,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 172d04 <__cxa_atexit@plt+0x166920> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r9, [r9], #-1312 @ 0xfffffae0 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -367190,15 +367190,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 172d4c <__cxa_atexit@plt+0x166968> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r9, [r9], #-1240 @ 0xfffffb28 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -367208,15 +367208,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 172d94 <__cxa_atexit@plt+0x1669b0> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r9, [r9], #-1168 @ 0xfffffb70 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -367226,15 +367226,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 172ddc <__cxa_atexit@plt+0x1669f8> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r9, [r9], #-1096 @ 0xfffffbb8 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #2 │ │ │ │ @@ -367244,15 +367244,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 172e24 <__cxa_atexit@plt+0x166a40> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r9, [r9], #-1024 @ 0xfffffc00 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #2 │ │ │ │ @@ -367262,15 +367262,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 172e6c <__cxa_atexit@plt+0x166a88> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r9, [r9], #-952 @ 0xfffffc48 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #2 │ │ │ │ @@ -367280,15 +367280,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 172eb4 <__cxa_atexit@plt+0x166ad0> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r9, [r9], #-880 @ 0xfffffc90 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #3 │ │ │ │ @@ -367298,15 +367298,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 172efc <__cxa_atexit@plt+0x166b18> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r9, [r9], #-808 @ 0xfffffcd8 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #3 │ │ │ │ @@ -367316,15 +367316,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 172f44 <__cxa_atexit@plt+0x166b60> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r9, [r9], #-736 @ 0xfffffd20 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #3 │ │ │ │ @@ -367334,15 +367334,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 172f8c <__cxa_atexit@plt+0x166ba8> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r9, [r9], #-664 @ 0xfffffd68 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #4 │ │ │ │ @@ -367352,15 +367352,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 172fd4 <__cxa_atexit@plt+0x166bf0> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r9, [r9], #-592 @ 0xfffffdb0 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #4 │ │ │ │ @@ -367370,15 +367370,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17301c <__cxa_atexit@plt+0x166c38> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r9, [r9], #-520 @ 0xfffffdf8 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #4 │ │ │ │ @@ -367629,15 +367629,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str lr, [r3, #52] @ 0x34 │ │ │ │ str r2, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ andeq r0, r1, r4 │ │ │ │ @@ -368113,15 +368113,15 @@ │ │ │ │ str fp, [r8, #28]! │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ str r9, [r3, #20] │ │ │ │ mov r9, r3 │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r2, sl, ip} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ ldreq r7, [r9], #-3476 @ 0xfffff26c │ │ │ │ @@ -368177,15 +368177,15 @@ │ │ │ │ beq 173cb8 <__cxa_atexit@plt+0x1678d4> │ │ │ │ cmp r0, #2 │ │ │ │ bne 173cc8 <__cxa_atexit@plt+0x1678e4> │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r9, [r8, #6] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -368224,15 +368224,15 @@ │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 173d74 <__cxa_atexit@plt+0x167990> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 173dd4 <__cxa_atexit@plt+0x1679f0> │ │ │ │ ldr lr, [pc, #88] @ 173de4 <__cxa_atexit@plt+0x167a00> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ @@ -368399,15 +368399,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str lr, [r8, #16]! │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ str r0, [r3, #28] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ ldreq r8, [r9], #-208 @ 0xffffff30 │ │ │ │ @@ -368542,15 +368542,15 @@ │ │ │ │ beq 174294 <__cxa_atexit@plt+0x167eb0> │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r1, [r7, #28] │ │ │ │ mov r7, r0 │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r2, [pc, #104] @ 1742dc <__cxa_atexit@plt+0x167ef8> │ │ │ │ sub r3, sl, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #15 │ │ │ │ stmib r8, {r2, r9, fp} │ │ │ │ @@ -368730,22 +368730,22 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ b 17454c <__cxa_atexit@plt+0x168168> │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r7, #128 @ 0x80 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r7, [sp] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3fa930 <__cxa_atexit@plt+0x3ee54c> │ │ │ │ + b 3fa988 <__cxa_atexit@plt+0x3ee5a4> │ │ │ │ ldr r3, [pc, #32] @ 174584 <__cxa_atexit@plt+0x1681a0> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldc2 0, cr14, [r7], #-0 │ │ │ │ ldc2 15, cr13, [r7], #-320 @ 0xfffffec0 │ │ │ │ ldrbeq r8, [pc], #-1592 @ 174588 <__cxa_atexit@plt+0x1681a4> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -368975,15 +368975,15 @@ │ │ │ │ str r1, [r3, #32] │ │ │ │ str ip, [r8, #36]! @ 0x24 │ │ │ │ ldr r2, [pc, #176] @ 1749d0 <__cxa_atexit@plt+0x1685ec> │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r9, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r2, #1 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r2, [pc, #124] @ 1749b4 <__cxa_atexit@plt+0x1685d0> │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r7, [r5, #32] │ │ │ │ ldr sl, [pc, #104] @ 1749b8 <__cxa_atexit@plt+0x1685d4> │ │ │ │ @@ -369005,15 +369005,15 @@ │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #48] @ 1749c4 <__cxa_atexit@plt+0x1685e0> │ │ │ │ sub r8, r6, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r3, #40]! @ 0x28 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ ldrbeq r8, [pc], #-2088 @ 1749c0 <__cxa_atexit@plt+0x1685dc> │ │ │ │ ldrbeq r8, [pc], #-500 @ 1749c4 <__cxa_atexit@plt+0x1685e0> │ │ │ │ ldrbeq r8, [pc], #-292 @ 1749c8 <__cxa_atexit@plt+0x1685e4> │ │ │ │ @@ -369213,15 +369213,15 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 174cf0 <__cxa_atexit@plt+0x16890c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r8, [pc], #-1248 @ 174cf0 <__cxa_atexit@plt+0x16890c> │ │ │ │ ldrbeq r8, [pc], #-1344 @ 174cf4 <__cxa_atexit@plt+0x168910> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ ldreq r7, [r9], #-940 @ 0xfffffc54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -370110,15 +370110,15 @@ │ │ │ │ str r0, [r3, #4]! │ │ │ │ str sl, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ ldreq r5, [r9], #-3684 @ 0xfffff19c │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -370182,15 +370182,15 @@ │ │ │ │ ldr r2, [r2, #13] │ │ │ │ str r0, [r3, #20]! │ │ │ │ str sl, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r1 │ │ │ │ mov sl, r3 │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r6, r3 │ │ │ │ b 175c1c <__cxa_atexit@plt+0x169838> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -370219,15 +370219,15 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #32] @ 175cac <__cxa_atexit@plt+0x1698c8> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq r6, [r9], #-1036 @ 0xfffffbf4 │ │ │ │ ldrbeq r6, [pc], #-3472 @ 175cb4 <__cxa_atexit@plt+0x1698d0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -370473,15 +370473,15 @@ │ │ │ │ str r7, [r3, #32] │ │ │ │ str sl, [r3, #12] │ │ │ │ str ip, [r8, #16]! │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ ldreq r6, [r9], #-28 @ 0xffffffe4 │ │ │ │ @@ -370504,15 +370504,15 @@ │ │ │ │ bcc 176124 <__cxa_atexit@plt+0x169d40> │ │ │ │ ldr r1, [pc, #72] @ 176148 <__cxa_atexit@plt+0x169d64> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ mov r8, r3 │ │ │ │ str r2, [sl, #12] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 176144 <__cxa_atexit@plt+0x169d60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ @@ -370641,15 +370641,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r3, #28] │ │ │ │ str sl, [r3, #8] │ │ │ │ str lr, [r8, #12]! │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r3, r4 │ │ │ │ @@ -370676,15 +370676,15 @@ │ │ │ │ beq 1763ec <__cxa_atexit@plt+0x16a008> │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r1, [r7, #28] │ │ │ │ mov r7, r0 │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r2, [pc, #104] @ 176434 <__cxa_atexit@plt+0x16a050> │ │ │ │ sub r3, sl, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #15 │ │ │ │ stmib r8, {r2, r9, fp} │ │ │ │ @@ -370864,22 +370864,22 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ b 1766a4 <__cxa_atexit@plt+0x16a2c0> │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r7, #128 @ 0x80 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r7, [sp] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 3fa930 <__cxa_atexit@plt+0x3ee54c> │ │ │ │ + b 3fa988 <__cxa_atexit@plt+0x3ee5a4> │ │ │ │ ldr r3, [pc, #32] @ 1766dc <__cxa_atexit@plt+0x16a2f8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldc2 0, cr14, [r7], #-0 │ │ │ │ ldc2 15, cr13, [r7], #-320 @ 0xfffffec0 │ │ │ │ ldrbeq r6, [pc], #-1248 @ 1766e0 <__cxa_atexit@plt+0x16a2fc> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -371109,15 +371109,15 @@ │ │ │ │ str r1, [r3, #32] │ │ │ │ str ip, [r8, #36]! @ 0x24 │ │ │ │ ldr r2, [pc, #176] @ 176b28 <__cxa_atexit@plt+0x16a744> │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r9, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r2, #1 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r2, [pc, #124] @ 176b0c <__cxa_atexit@plt+0x16a728> │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r7, [r5, #32] │ │ │ │ ldr sl, [pc, #104] @ 176b10 <__cxa_atexit@plt+0x16a72c> │ │ │ │ @@ -371139,15 +371139,15 @@ │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #48] @ 176b1c <__cxa_atexit@plt+0x16a738> │ │ │ │ sub r8, r6, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r3, #40]! @ 0x28 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ ldrbeq r6, [pc], #-1744 @ 176b18 <__cxa_atexit@plt+0x16a734> │ │ │ │ ldrbeq r6, [pc], #-156 @ 176b1c <__cxa_atexit@plt+0x16a738> │ │ │ │ ldrbeq r5, [pc], #-4044 @ 176b20 <__cxa_atexit@plt+0x16a73c> │ │ │ │ @@ -372417,15 +372417,15 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ mov r2, r9 │ │ │ │ add r0, fp, #8 │ │ │ │ mov r1, r8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r2, [pc, #272] @ 178010 <__cxa_atexit@plt+0x16bc2c> │ │ │ │ ldr r4, [sp, #16] │ │ │ │ sub r3, sl, #59 @ 0x3b │ │ │ │ str r3, [r5, #32] │ │ │ │ sub r4, r4, r0 │ │ │ │ stm r5, {r4, r9} │ │ │ │ str r8, [r5, #8] │ │ │ │ @@ -372479,15 +372479,15 @@ │ │ │ │ ldr r1, [pc, #84] @ 17802c <__cxa_atexit@plt+0x16bc48> │ │ │ │ add lr, r6, #28 │ │ │ │ sub r8, sl, #11 │ │ │ │ sub r9, sl, #59 @ 0x3b │ │ │ │ ldr r1, [pc, r1] │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ @@ -372548,15 +372548,15 @@ │ │ │ │ b 39148c <__cxa_atexit@plt+0x3850a8> │ │ │ │ ldr r2, [pc, #28] @ 17810c <__cxa_atexit@plt+0x16bd28> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffa838 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldreq r4, [r9], #-300 @ 0xfffffed4 │ │ │ │ andeq r0, r0, sl, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -372602,15 +372602,15 @@ │ │ │ │ ldr r7, [sp, #12] │ │ │ │ b 39148c <__cxa_atexit@plt+0x3850a8> │ │ │ │ ldr r3, [pc, #24] @ 1781e4 <__cxa_atexit@plt+0x16be00> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffa76c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ ldreq r4, [r9], #-48 @ 0xffffffd0 │ │ │ │ andeq r0, r1, pc, lsl #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -372816,15 +372816,15 @@ │ │ │ │ str r9, [r6, #24] │ │ │ │ sub r9, r3, #59 @ 0x3b │ │ │ │ str r0, [r6, #20] │ │ │ │ ldr r0, [pc, #84] @ 17857c <__cxa_atexit@plt+0x16c198> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -372904,15 +372904,15 @@ │ │ │ │ ldr r6, [sl, #3] │ │ │ │ ldr sl, [sl, #7] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 178720 <__cxa_atexit@plt+0x16c33c> │ │ │ │ add r0, ip, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r3, [pc, #1048] @ 178ab4 <__cxa_atexit@plt+0x16c6d0> │ │ │ │ tst r7, #3 │ │ │ │ str r6, [r5, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str sl, [r5, #40] @ 0x28 │ │ │ │ str r0, [r5, #28] │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -372939,15 +372939,15 @@ │ │ │ │ str r0, [r9, #8] │ │ │ │ sub r0, r6, #3 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r9, lr, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ ldr r3, [pc, #912] @ 178ab8 <__cxa_atexit@plt+0x16c6d4> │ │ │ │ tst r7, #3 │ │ │ │ str r6, [r5, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str sl, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #8] │ │ │ │ beq 178748 <__cxa_atexit@plt+0x16c364> │ │ │ │ @@ -372998,15 +372998,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ sub r2, r6, #3 │ │ │ │ str r3, [r9, #4] │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ add r9, lr, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ sub r0, r1, #12288 @ 0x3000 │ │ │ │ sub r3, r0, #225 @ 0xe1 │ │ │ │ cmp r3, #6 │ │ │ │ bcs 1788d8 <__cxa_atexit@plt+0x16c4f4> │ │ │ │ ldr lr, [pc, #596] @ 178a78 <__cxa_atexit@plt+0x16c694> │ │ │ │ ldr r1, [pc, #596] @ 178a7c <__cxa_atexit@plt+0x16c698> │ │ │ │ ldr r3, [pc, #596] @ 178a80 <__cxa_atexit@plt+0x16c69c> │ │ │ │ @@ -373033,22 +373033,22 @@ │ │ │ │ str r0, [r9, #8] │ │ │ │ str sl, [r5] │ │ │ │ str r1, [r9, #4] │ │ │ │ sub r1, r6, #3 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ ldr r0, [pc, #544] @ 178ac0 <__cxa_atexit@plt+0x16c6dc> │ │ │ │ mov r5, lr │ │ │ │ mov r6, r9 │ │ │ │ mov r8, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ - b 3fa930 <__cxa_atexit@plt+0x3ee54c> │ │ │ │ + b 3fa988 <__cxa_atexit@plt+0x3ee5a4> │ │ │ │ sub r1, r2, #925696 @ 0xe2000 │ │ │ │ sub r0, r1, #225 @ 0xe1 │ │ │ │ cmp r0, #6 │ │ │ │ bcs 178954 <__cxa_atexit@plt+0x16c570> │ │ │ │ ldr r3, [pc, #400] @ 178a5c <__cxa_atexit@plt+0x16c678> │ │ │ │ ldr r2, [pc, #400] @ 178a60 <__cxa_atexit@plt+0x16c67c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -373067,15 +373067,15 @@ │ │ │ │ str r0, [r9, #8] │ │ │ │ sub r0, r6, #3 │ │ │ │ str r3, [r9, #4] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ add r9, lr, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ ldr r0, [pc, #248] @ 178a20 <__cxa_atexit@plt+0x16c63c> │ │ │ │ add r1, r2, r0 │ │ │ │ sub r0, r1, #225 @ 0xe1 │ │ │ │ cmp r0, #6 │ │ │ │ bcs 178984 <__cxa_atexit@plt+0x16c5a0> │ │ │ │ ldr r3, [pc, #252] @ 178a38 <__cxa_atexit@plt+0x16c654> │ │ │ │ ldr r2, [pc, #252] @ 178a3c <__cxa_atexit@plt+0x16c658> │ │ │ │ @@ -373110,34 +373110,34 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ sub r1, r6, #3 │ │ │ │ str r0, [r9, #4] │ │ │ │ str sl, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ ldr r0, [pc, #80] @ 178a24 <__cxa_atexit@plt+0x16c640> │ │ │ │ add r8, r2, r0 │ │ │ │ ldr r0, [pc, #116] @ 178a50 <__cxa_atexit@plt+0x16c66c> │ │ │ │ add r0, pc, r0 │ │ │ │ b 1789f0 <__cxa_atexit@plt+0x16c60c> │ │ │ │ ldr r0, [pc, #52] @ 178a1c <__cxa_atexit@plt+0x16c638> │ │ │ │ add r8, r2, r0 │ │ │ │ ldr r0, [pc, #56] @ 178a28 <__cxa_atexit@plt+0x16c644> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r9 │ │ │ │ str r0, [lr] │ │ │ │ - b 3fa930 <__cxa_atexit@plt+0x3ee54c> │ │ │ │ + b 3fa988 <__cxa_atexit@plt+0x3ee5a4> │ │ │ │ ldr r3, [pc, #180] @ 178abc <__cxa_atexit@plt+0x16c6d8> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldc2 15, cr13, [r7], #-320 @ 0xfffffec0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ ldc2 0, cr14, [r7], #-0 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0x000016b4 │ │ │ │ ldreq r3, [r9], #-1636 @ 0xfffff99c │ │ │ │ andeq r1, r0, ip, ror r6 │ │ │ │ @@ -373238,15 +373238,15 @@ │ │ │ │ ldr r6, [pc, #28] @ 178bd0 <__cxa_atexit@plt+0x16c7ec> │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [pc], #-1608 @ 178bd4 <__cxa_atexit@plt+0x16c7f0> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ @ instruction: 0xffffcbb0 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xffffcf18 │ │ │ │ ldreq r3, [r9], #-1440 @ 0xfffffa60 │ │ │ │ andeq r1, r0, r8, ror #4 │ │ │ │ @@ -373309,15 +373309,15 @@ │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [pc], #-1312 @ 178cf0 <__cxa_atexit@plt+0x16c90c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xffffca88 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0xffffce18 │ │ │ │ ldreq r3, [r9], #-1156 @ 0xfffffb7c │ │ │ │ andeq r4, r0, sl, lsl #14 │ │ │ │ @@ -373357,15 +373357,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 39148c <__cxa_atexit@plt+0x3850a8> │ │ │ │ ldr r3, [pc, #28] @ 178db4 <__cxa_atexit@plt+0x16c9d0> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffc9bc │ │ │ │ @ instruction: 0xffffcd28 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ ldreq r3, [r9], #-968 @ 0xfffffc38 │ │ │ │ andeq r1, r1, ip, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -374046,15 +374046,15 @@ │ │ │ │ b 1715a0 <__cxa_atexit@plt+0x1651bc> │ │ │ │ ldr r7, [pc, #44] @ 179884 <__cxa_atexit@plt+0x16d4a0> │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xffffc514 │ │ │ │ @ instruction: 0xffffc854 │ │ │ │ @ instruction: 0xffffc8c0 │ │ │ │ @ instruction: 0xffffcabc │ │ │ │ @ instruction: 0xffffd0b0 │ │ │ │ ldreq r2, [r9], #-2044 @ 0xfffff804 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @@ -374106,15 +374106,15 @@ │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ ldm sp, {r8, r9, fp} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [sl, #44]! @ 0x2c │ │ │ │ mov r7, r3 │ │ │ │ str r0, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r3, [pc, #72] @ 1799ac <__cxa_atexit@plt+0x16d5c8> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r3, #16 │ │ │ │ @@ -374144,15 +374144,15 @@ │ │ │ │ andeq r5, r0, fp, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1799f4 <__cxa_atexit@plt+0x16d610> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r2, [r9], #-1944 @ 0xfffff868 │ │ │ │ andeq r5, r0, fp, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -374178,15 +374178,15 @@ │ │ │ │ andeq r5, r0, fp, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 179a7c <__cxa_atexit@plt+0x16d698> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r2, [r9], #-1808 @ 0xfffff8f0 │ │ │ │ andeq r5, r0, fp, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -374212,15 +374212,15 @@ │ │ │ │ andeq r5, r0, fp, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 179b04 <__cxa_atexit@plt+0x16d720> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r2, [r9], #-1672 @ 0xfffff978 │ │ │ │ andeq r5, r0, fp, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -374255,15 +374255,15 @@ │ │ │ │ andeq r5, r0, fp, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 179bb0 <__cxa_atexit@plt+0x16d7cc> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r2, [r9], #-1500 @ 0xfffffa24 │ │ │ │ andeq r5, r0, fp, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -374289,15 +374289,15 @@ │ │ │ │ andeq r5, r0, fp, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 179c38 <__cxa_atexit@plt+0x16d854> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r2, [r9], #-1364 @ 0xfffffaac │ │ │ │ andeq r5, r0, fp, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -374323,15 +374323,15 @@ │ │ │ │ andeq r5, r0, fp, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 179cc0 <__cxa_atexit@plt+0x16d8dc> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r2, [r9], #-1228 @ 0xfffffb34 │ │ │ │ andeq r5, r0, fp, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -374366,15 +374366,15 @@ │ │ │ │ andeq r5, r0, fp, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 179d6c <__cxa_atexit@plt+0x16d988> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r2, [r9], #-1056 @ 0xfffffbe0 │ │ │ │ andeq r5, r0, fp, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -374400,15 +374400,15 @@ │ │ │ │ andeq r5, r0, fp, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 179df4 <__cxa_atexit@plt+0x16da10> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r2, [r9], #-920 @ 0xfffffc68 │ │ │ │ andeq r5, r0, fp, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -374434,15 +374434,15 @@ │ │ │ │ andeq r5, r0, fp, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 179e7c <__cxa_atexit@plt+0x16da98> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r2, [r9], #-784 @ 0xfffffcf0 │ │ │ │ andeq r5, r0, fp, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -374477,15 +374477,15 @@ │ │ │ │ andeq r5, r0, fp, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 179f28 <__cxa_atexit@plt+0x16db44> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r2, [r9], #-612 @ 0xfffffd9c │ │ │ │ andeq r5, r0, fp, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -374511,15 +374511,15 @@ │ │ │ │ andeq r5, r0, fp, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 179fb0 <__cxa_atexit@plt+0x16dbcc> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r2, [r9], #-476 @ 0xfffffe24 │ │ │ │ andeq r5, r0, fp, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -374545,15 +374545,15 @@ │ │ │ │ andeq r5, r0, fp, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17a038 <__cxa_atexit@plt+0x16dc54> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r2, [r9], #-340 @ 0xfffffeac │ │ │ │ andeq r5, r0, fp, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -374912,15 +374912,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldreq r1, [r9], #-2628 @ 0xfffff5bc │ │ │ │ ldreq r1, [r9], #-2620 @ 0xfffff5c4 │ │ │ │ ldreq r1, [r9], #-3068 @ 0xfffff404 │ │ │ │ - mvneq r5, #208, 26 @ 0x3400 │ │ │ │ + mvneq r5, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #112 @ 0x70 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 17a77c <__cxa_atexit@plt+0x16e398> │ │ │ │ ldr r8, [pc, #380] @ 17a78c <__cxa_atexit@plt+0x16e3a8> │ │ │ │ mov r2, r5 │ │ │ │ @@ -375338,15 +375338,15 @@ │ │ │ │ b 1715a0 <__cxa_atexit@plt+0x1651bc> │ │ │ │ ldr r3, [pc, #48] @ 17acb8 <__cxa_atexit@plt+0x16e8d4> │ │ │ │ mov r7, lr │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xffff9448 │ │ │ │ @ instruction: 0xffff90d4 │ │ │ │ @ instruction: 0xffff87a8 │ │ │ │ @ instruction: 0xffff8f24 │ │ │ │ @ instruction: 0xffff9554 │ │ │ │ ldreq r1, [r9], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xffff9b24 │ │ │ │ @@ -376206,35 +376206,35 @@ │ │ │ │ str r6, [r3, #24] │ │ │ │ add r6, r3, #40 @ 0x28 │ │ │ │ sub r8, r2, #15 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r8, [r5, #104] @ 0x68 │ │ │ │ add r7, sp, #8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ ldm r7, {r4, r6, r7} │ │ │ │ and r0, r8, #3 │ │ │ │ bne 17ba5c <__cxa_atexit@plt+0x16f678> │ │ │ │ cmp r0, #2 │ │ │ │ bne 17ba7c <__cxa_atexit@plt+0x16f698> │ │ │ │ ldr r4, [sp, #20] │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ mov r6, r1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ cmp r0, #2 │ │ │ │ mov r0, r7 │ │ │ │ bne 17badc <__cxa_atexit@plt+0x16f6f8> │ │ │ │ ldr r4, [sp, #20] │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr sl, [pc, #224] @ 17bb64 <__cxa_atexit@plt+0x16f780> │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r0, [r8, #7] │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [r8, #11] │ │ │ │ ldr lr, [pc, #208] @ 17bb68 <__cxa_atexit@plt+0x16f784> │ │ │ │ str sl, [r3, #60]! @ 0x3c │ │ │ │ @@ -376250,15 +376250,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ str r8, [r3, #32] │ │ │ │ sub r8, r6, #11 │ │ │ │ str lr, [r2, #16]! │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ str r0, [r3, #28] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #120] @ 17bb5c <__cxa_atexit@plt+0x16f778> │ │ │ │ ldr r6, [r8, #3] │ │ │ │ ldr r4, [r8, #7] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r8, #11] │ │ │ │ str r7, [r3, #60]! @ 0x3c │ │ │ │ ldr r7, [pc, #100] @ 17bb60 <__cxa_atexit@plt+0x16f77c> │ │ │ │ @@ -376270,15 +376270,15 @@ │ │ │ │ ldr r7, [sp] │ │ │ │ str r6, [r3, #16] │ │ │ │ add r6, r3, #24 │ │ │ │ sub r8, r7, #31 │ │ │ │ mov r7, r0 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [pc, #36] @ 17bb58 <__cxa_atexit@plt+0x16f774> │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ @ instruction: 0xffff9048 │ │ │ │ @@ -376341,15 +376341,15 @@ │ │ │ │ beq 17bc70 <__cxa_atexit@plt+0x16f88c> │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r1, [r7, #28] │ │ │ │ mov r7, r0 │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r2, [pc, #104] @ 17bcb8 <__cxa_atexit@plt+0x16f8d4> │ │ │ │ sub r3, sl, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #15 │ │ │ │ stmib r8, {r2, r9, fp} │ │ │ │ @@ -376521,15 +376521,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #4] │ │ │ │ sub r0, r6, #3 │ │ │ │ str r0, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ add r9, lr, #1 │ │ │ │ mov r8, sl │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ cmp r1, #6 │ │ │ │ bcs 17bfb0 <__cxa_atexit@plt+0x16fbcc> │ │ │ │ ldr lr, [pc, #328] @ 17c070 <__cxa_atexit@plt+0x16fc8c> │ │ │ │ ldr r0, [pc, #328] @ 17c074 <__cxa_atexit@plt+0x16fc90> │ │ │ │ add lr, pc, lr │ │ │ │ add r0, pc, r0 │ │ │ │ b 17bf94 <__cxa_atexit@plt+0x16fbb0> │ │ │ │ @@ -376589,21 +376589,21 @@ │ │ │ │ str r2, [r5, #20] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 17bf0c <__cxa_atexit@plt+0x16fb28> │ │ │ │ add r8, r1, #97 @ 0x61 │ │ │ │ add r5, r5, #24 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa930 <__cxa_atexit@plt+0x3ee54c> │ │ │ │ + b 3fa988 <__cxa_atexit@plt+0x3ee5a4> │ │ │ │ ldr r3, [pc, #140] @ 17c0bc <__cxa_atexit@plt+0x16fcd8> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldc2 15, cr13, [r7], #-124 @ 0xffffff84 │ │ │ │ ldreq r0, [r9], #-16 │ │ │ │ andeq r0, r0, ip, ror #7 │ │ │ │ ldrbeq r1, [pc], #-424 @ 17c054 <__cxa_atexit@plt+0x16fc70> │ │ │ │ ldreq r0, [r9], #-112 @ 0xffffff90 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ ldrbeq r1, [pc], #-520 @ 17c060 <__cxa_atexit@plt+0x16fc7c> │ │ │ │ @@ -376636,15 +376636,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17c0e4 <__cxa_atexit@plt+0x16fd00> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r0, [r9], #-320 @ 0xfffffec0 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -376654,15 +376654,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17c12c <__cxa_atexit@plt+0x16fd48> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r0, [r9], #-248 @ 0xffffff08 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -376672,15 +376672,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17c174 <__cxa_atexit@plt+0x16fd90> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r0, [r9], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -376690,15 +376690,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17c1bc <__cxa_atexit@plt+0x16fdd8> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r0, [r9], #-104 @ 0xffffff98 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #2 │ │ │ │ @@ -376708,15 +376708,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17c204 <__cxa_atexit@plt+0x16fe20> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r0, [r9], #-32 @ 0xffffffe0 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #2 │ │ │ │ @@ -376726,15 +376726,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17c24c <__cxa_atexit@plt+0x16fe68> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq pc, [r8], #-4056 @ 0xfffff028 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #2 │ │ │ │ @@ -376744,15 +376744,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17c294 <__cxa_atexit@plt+0x16feb0> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq pc, [r8], #-3984 @ 0xfffff070 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #3 │ │ │ │ @@ -376762,15 +376762,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17c2dc <__cxa_atexit@plt+0x16fef8> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq pc, [r8], #-3912 @ 0xfffff0b8 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #3 │ │ │ │ @@ -376780,15 +376780,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17c324 <__cxa_atexit@plt+0x16ff40> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq pc, [r8], #-3840 @ 0xfffff100 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #3 │ │ │ │ @@ -376798,15 +376798,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17c36c <__cxa_atexit@plt+0x16ff88> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq pc, [r8], #-3768 @ 0xfffff148 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #4 │ │ │ │ @@ -376816,15 +376816,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17c3b4 <__cxa_atexit@plt+0x16ffd0> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq pc, [r8], #-3696 @ 0xfffff190 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #4 │ │ │ │ @@ -376834,15 +376834,15 @@ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17c3fc <__cxa_atexit@plt+0x170018> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq pc, [r8], #-3624 @ 0xfffff1d8 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, r3, #4 │ │ │ │ @@ -377044,15 +377044,15 @@ │ │ │ │ ldr r3, [pc, #208] @ 17c7fc <__cxa_atexit@plt+0x170418> │ │ │ │ mov r8, r9 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #36]! @ 0x24 │ │ │ │ add r5, r5, #32 │ │ │ │ add sl, ip, #1 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [pc, #144] @ 17c7dc <__cxa_atexit@plt+0x1703f8> │ │ │ │ ldr r1, [pc, #144] @ 17c7e0 <__cxa_atexit@plt+0x1703fc> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #24]! │ │ │ │ add r0, r0, #1 │ │ │ │ @@ -377079,15 +377079,15 @@ │ │ │ │ str r2, [r9, #20] │ │ │ │ ldr r3, [pc, #52] @ 17c7f0 <__cxa_atexit@plt+0x17040c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r1, [r9, #32] │ │ │ │ str r0, [r9, #36] @ 0x24 │ │ │ │ str r3, [r9, #28] │ │ │ │ sub r9, r6, #59 @ 0x3b │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldreq pc, [r8], #-2872 @ 0xfffff4c8 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ ldrbeq r0, [pc], #-788 @ 17c7ec <__cxa_atexit@plt+0x170408> │ │ │ │ ldrbeq r0, [pc], #-2484 @ 17c7f0 <__cxa_atexit@plt+0x17040c> │ │ │ │ @@ -377223,15 +377223,15 @@ │ │ │ │ beq 17ca38 <__cxa_atexit@plt+0x170654> │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r1, [r7, #28] │ │ │ │ mov r7, r0 │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r2, [pc, #104] @ 17ca80 <__cxa_atexit@plt+0x17069c> │ │ │ │ sub r3, sl, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #15 │ │ │ │ stmib r8, {r2, r9, fp} │ │ │ │ @@ -377296,15 +377296,15 @@ │ │ │ │ beq 17cb5c <__cxa_atexit@plt+0x170778> │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r1, [r7, #28] │ │ │ │ mov r7, r0 │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r2, [pc, #104] @ 17cba4 <__cxa_atexit@plt+0x1707c0> │ │ │ │ sub r3, sl, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #15 │ │ │ │ stmib r8, {r2, r9, fp} │ │ │ │ @@ -377432,15 +377432,15 @@ │ │ │ │ ldr r5, [pc, #56] @ 17cd74 <__cxa_atexit@plt+0x170990> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldm sp, {r5, r8, r9} │ │ │ │ ldr sl, [pc, #32] @ 17cd6c <__cxa_atexit@plt+0x170988> │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add sl, pc, sl │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ ldreq lr, [r8], #-3140 @ 0xfffff3bc │ │ │ │ @@ -377558,15 +377558,15 @@ │ │ │ │ bcc 17cf58 <__cxa_atexit@plt+0x170b74> │ │ │ │ ldr r1, [pc, #80] @ 17cf88 <__cxa_atexit@plt+0x170ba4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 17cf84 <__cxa_atexit@plt+0x170ba0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -377689,15 +377689,15 @@ │ │ │ │ bcc 17d164 <__cxa_atexit@plt+0x170d80> │ │ │ │ ldr r1, [pc, #80] @ 17d194 <__cxa_atexit@plt+0x170db0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 17d190 <__cxa_atexit@plt+0x170dac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -377955,15 +377955,15 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r7, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ beq 17d580 <__cxa_atexit@plt+0x17119c> │ │ │ │ cmp r2, #2 │ │ │ │ bne 17d590 <__cxa_atexit@plt+0x1711ac> │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -377979,15 +377979,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ @@ -378000,15 +378000,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 17d634 <__cxa_atexit@plt+0x171250> │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 17d688 <__cxa_atexit@plt+0x1712a4> │ │ │ │ ldr lr, [pc, #80] @ 17d69c <__cxa_atexit@plt+0x1712b8> │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r0, [r8, #7] │ │ │ │ @@ -378021,15 +378021,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ ldrbeq pc, [lr], #-2840 @ 0xfffff4e8 @ │ │ │ │ @@ -378219,15 +378219,15 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [pc, #276] @ 17daa0 <__cxa_atexit@plt+0x1716bc> │ │ │ │ add r0, r0, #8 │ │ │ │ str sl, [r6, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #20] │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ sub r3, r8, r0 │ │ │ │ str r3, [r6, #44]! @ 0x2c │ │ │ │ ldr r3, [pc, #244] @ 17daa4 <__cxa_atexit@plt+0x1716c0> │ │ │ │ sub lr, r6, #16 │ │ │ │ sub r8, r9, #35 @ 0x23 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r3, r7, fp} │ │ │ │ @@ -378272,15 +378272,15 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ sub r3, r9, #59 @ 0x3b │ │ │ │ str r2, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ ldrbeq pc, [lr], #-1868 @ 0xfffff8b4 @ │ │ │ │ ldrbeq pc, [lr], #-112 @ 0xffffff90 @ │ │ │ │ @@ -378373,15 +378373,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r9} │ │ │ │ beq 17dc08 <__cxa_atexit@plt+0x171824> │ │ │ │ cmp r2, #2 │ │ │ │ bne 17dc18 <__cxa_atexit@plt+0x171834> │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp lr, r2 │ │ │ │ @@ -378399,15 +378399,15 @@ │ │ │ │ str r3, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str ip, [r6, #24] │ │ │ │ str sl, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -378422,15 +378422,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 17dccc <__cxa_atexit@plt+0x1718e8> │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 17dd30 <__cxa_atexit@plt+0x17194c> │ │ │ │ ldr lr, [pc, #96] @ 17dd44 <__cxa_atexit@plt+0x171960> │ │ │ │ ldr ip, [r8, #3] │ │ │ │ ldr sl, [r8, #7] │ │ │ │ @@ -378447,15 +378447,15 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str ip, [r6, #24] │ │ │ │ str sl, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ ldrbeq pc, [lr], #-1144 @ 0xfffffb88 @ │ │ │ │ @@ -378575,15 +378575,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r7, [r5, #-12] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ beq 17df30 <__cxa_atexit@plt+0x171b4c> │ │ │ │ cmp r2, #2 │ │ │ │ bne 17df40 <__cxa_atexit@plt+0x171b5c> │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -378599,15 +378599,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm r8, {r0, r1, lr} │ │ │ │ str sl, [r6, #20] │ │ │ │ str r3, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r8, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -378622,15 +378622,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 17dfec <__cxa_atexit@plt+0x171c08> │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 17e048 <__cxa_atexit@plt+0x171c64> │ │ │ │ ldr lr, [pc, #88] @ 17e05c <__cxa_atexit@plt+0x171c78> │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr sl, [r8, #7] │ │ │ │ @@ -378645,15 +378645,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ ldrbeq pc, [lr], #-348 @ 0xfffffea4 @ │ │ │ │ @@ -378916,15 +378916,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa940 <__cxa_atexit@plt+0x3ee55c> │ │ │ │ + b 3fa998 <__cxa_atexit@plt+0x3ee5b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldreq sp, [r8], #-3712 @ 0xfffff180 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -379045,15 +379045,15 @@ │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r7, fp │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ sub r9, r6, #17 │ │ │ │ sub sl, r6, #34 @ 0x22 │ │ │ │ mov r5, ip │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r6, [pc, #192] @ 17e750 <__cxa_atexit@plt+0x17236c> │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #24] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #20] │ │ │ │ beq 17e6dc <__cxa_atexit@plt+0x1722f8> │ │ │ │ ldr r6, [pc, #172] @ 17e754 <__cxa_atexit@plt+0x172370> │ │ │ │ @@ -379075,15 +379075,15 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ mov r5, ip │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa5f8 <__cxa_atexit@plt+0x3ee214> │ │ │ │ + b 3fa620 <__cxa_atexit@plt+0x3ee23c> │ │ │ │ ldr r3, [pc, #92] @ 17e764 <__cxa_atexit@plt+0x172380> │ │ │ │ ldr lr, [pc, #92] @ 17e768 <__cxa_atexit@plt+0x172384> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -380127,15 +380127,15 @@ │ │ │ │ ldr r1, [r5, #32] │ │ │ │ str r9, [r3, #8] │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r3 │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ add r9, sl, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldm r9, {r7, r8, r9} │ │ │ │ add r6, r3, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ str sl, [r5, #-4] │ │ │ │ str r9, [r5] │ │ │ │ @@ -380164,25 +380164,25 @@ │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r9, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r7, ip │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r3, [pc, #16] @ 17f82c <__cxa_atexit@plt+0x173448> │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ + b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ andeq r0, r0, r0, asr #9 │ │ │ │ @ instruction: 0xfffff020 │ │ │ │ @ instruction: 0xfffff14c │ │ │ │ ldrbeq sp, [lr], #-2452 @ 0xfffff66c │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ ldreq ip, [r8], #-1424 @ 0xfffffa70 │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ @@ -380259,29 +380259,29 @@ │ │ │ │ str fp, [r9, #48] @ 0x30 │ │ │ │ ldr fp, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r0, #28]! │ │ │ │ add r2, r9, #36 @ 0x24 │ │ │ │ stm r2, {r1, r3, lr} │ │ │ │ str r0, [r9, #52] @ 0x34 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ add r6, r9, #28 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 17f9c0 <__cxa_atexit@plt+0x1735dc> │ │ │ │ ldr r1, [pc, #60] @ 17f9d0 <__cxa_atexit@plt+0x1735ec> │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str ip, [r9, #16] │ │ │ │ str sl, [r9, #20] │ │ │ │ str lr, [r9, #24] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ b 17f9c4 <__cxa_atexit@plt+0x1735e0> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff614 │ │ │ │ @@ -380311,15 +380311,15 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ mov r9, r3 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ add r6, r3, #48 @ 0x30 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 17fb4c <__cxa_atexit@plt+0x173768> │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [pc, #276] @ 17fb7c <__cxa_atexit@plt+0x173798> │ │ │ │ ldr r0, [r8, #7] │ │ │ │ ldr ip, [r8, #11] │ │ │ │ @@ -380372,29 +380372,29 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr fp, [sp] │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r7, ip │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #28 │ │ │ │ b 17fb50 <__cxa_atexit@plt+0x17376c> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r5, [pc, #36] @ 17fb88 <__cxa_atexit@plt+0x1737a4> │ │ │ │ ldr fp, [sp] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ + b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ @ instruction: 0xfffff1cc │ │ │ │ ldrbeq sp, [lr], #-1768 @ 0xfffff918 │ │ │ │ @ instruction: 0xfffff34c │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ @ instruction: 0xffffece4 │ │ │ │ @ instruction: 0xffffee28 │ │ │ │ ldrbeq sp, [lr], #-1624 @ 0xfffff9a8 │ │ │ │ @@ -380422,15 +380422,15 @@ │ │ │ │ ldr r1, [r5, #32] │ │ │ │ str r9, [r3, #8] │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r3 │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ add r9, sl, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldm r9, {r7, r8, r9} │ │ │ │ add r6, r3, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ str r8, [r5, #24] │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -380459,25 +380459,25 @@ │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r9, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r7, ip │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r3, [pc, #16] @ 17fcc8 <__cxa_atexit@plt+0x1738e4> │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ + b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xffffeb84 │ │ │ │ @ instruction: 0xffffecb0 │ │ │ │ ldrbeq sp, [lr], #-1272 @ 0xfffffb08 │ │ │ │ @ instruction: 0xffffee7c │ │ │ │ ldreq fp, [r8], #-3208 @ 0xfffff378 │ │ │ │ andeq r0, r0, r8, lsl #25 │ │ │ │ @@ -380513,21 +380513,21 @@ │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r9, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r7, ip │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #28] @ 17fd9c <__cxa_atexit@plt+0x1739b8> │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ + b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ @ instruction: 0xffffeaac │ │ │ │ @ instruction: 0xffffebd8 │ │ │ │ ldrbeq sp, [lr], #-1056 @ 0xfffffbe0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ ldreq ip, [r8], #-1408 @ 0xfffffa80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -380639,15 +380639,15 @@ │ │ │ │ beq 17ff98 <__cxa_atexit@plt+0x173bb4> │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r1, [r7, #28] │ │ │ │ mov r7, r0 │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r2, [pc, #104] @ 17ffe0 <__cxa_atexit@plt+0x173bfc> │ │ │ │ sub r3, sl, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #15 │ │ │ │ stmib r8, {r2, r9, fp} │ │ │ │ @@ -380712,15 +380712,15 @@ │ │ │ │ beq 1800bc <__cxa_atexit@plt+0x173cd8> │ │ │ │ ldr r3, [r7, #20] │ │ │ │ ldr r1, [r7, #28] │ │ │ │ mov r7, r0 │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r2, [pc, #104] @ 180104 <__cxa_atexit@plt+0x173d20> │ │ │ │ sub r3, sl, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #15 │ │ │ │ stmib r8, {r2, r9, fp} │ │ │ │ @@ -380848,15 +380848,15 @@ │ │ │ │ ldr r5, [pc, #56] @ 1802d4 <__cxa_atexit@plt+0x173ef0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldm sp, {r5, r8, r9} │ │ │ │ ldr sl, [pc, #32] @ 1802cc <__cxa_atexit@plt+0x173ee8> │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add sl, pc, sl │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ ldreq fp, [r8], #-1764 @ 0xfffff91c │ │ │ │ @@ -380974,15 +380974,15 @@ │ │ │ │ bcc 1804b8 <__cxa_atexit@plt+0x1740d4> │ │ │ │ ldr r1, [pc, #80] @ 1804e8 <__cxa_atexit@plt+0x174104> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 1804e4 <__cxa_atexit@plt+0x174100> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -381105,15 +381105,15 @@ │ │ │ │ bcc 1806c4 <__cxa_atexit@plt+0x1742e0> │ │ │ │ ldr r1, [pc, #80] @ 1806f4 <__cxa_atexit@plt+0x174310> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 1806f0 <__cxa_atexit@plt+0x17430c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -381371,15 +381371,15 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r7, r9} │ │ │ │ ands r2, r8, #3 │ │ │ │ beq 180ae0 <__cxa_atexit@plt+0x1746fc> │ │ │ │ cmp r2, #2 │ │ │ │ bne 180af0 <__cxa_atexit@plt+0x17470c> │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -381395,15 +381395,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ @@ -381416,15 +381416,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 180b94 <__cxa_atexit@plt+0x1747b0> │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 180be8 <__cxa_atexit@plt+0x174804> │ │ │ │ ldr lr, [pc, #80] @ 180bfc <__cxa_atexit@plt+0x174818> │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r0, [r8, #7] │ │ │ │ @@ -381437,15 +381437,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ ldrbeq ip, [lr], #-1464 @ 0xfffffa48 │ │ │ │ @@ -381635,15 +381635,15 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [pc, #276] @ 181000 <__cxa_atexit@plt+0x174c1c> │ │ │ │ add r0, r0, #8 │ │ │ │ str sl, [r6, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #20] │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ sub r3, r8, r0 │ │ │ │ str r3, [r6, #44]! @ 0x2c │ │ │ │ ldr r3, [pc, #244] @ 181004 <__cxa_atexit@plt+0x174c20> │ │ │ │ sub lr, r6, #16 │ │ │ │ sub r8, r9, #35 @ 0x23 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm lr, {r3, r7, fp} │ │ │ │ @@ -381688,15 +381688,15 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ sub r3, r9, #59 @ 0x3b │ │ │ │ str r2, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ ldrbeq ip, [lr], #-492 @ 0xfffffe14 │ │ │ │ ldrbeq fp, [lr], #-2832 @ 0xfffff4f0 │ │ │ │ @@ -381789,15 +381789,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r9} │ │ │ │ beq 181168 <__cxa_atexit@plt+0x174d84> │ │ │ │ cmp r2, #2 │ │ │ │ bne 181178 <__cxa_atexit@plt+0x174d94> │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp lr, r2 │ │ │ │ @@ -381815,15 +381815,15 @@ │ │ │ │ str r3, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str ip, [r6, #24] │ │ │ │ str sl, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -381838,15 +381838,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 18122c <__cxa_atexit@plt+0x174e48> │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 181290 <__cxa_atexit@plt+0x174eac> │ │ │ │ ldr lr, [pc, #96] @ 1812a4 <__cxa_atexit@plt+0x174ec0> │ │ │ │ ldr ip, [r8, #3] │ │ │ │ ldr sl, [r8, #7] │ │ │ │ @@ -381863,15 +381863,15 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str ip, [r6, #24] │ │ │ │ str sl, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ ldrbeq fp, [lr], #-3864 @ 0xfffff0e8 │ │ │ │ @@ -381991,15 +381991,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r7, [r5, #-12] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ beq 181490 <__cxa_atexit@plt+0x1750ac> │ │ │ │ cmp r2, #2 │ │ │ │ bne 1814a0 <__cxa_atexit@plt+0x1750bc> │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -382015,15 +382015,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm r8, {r0, r1, lr} │ │ │ │ str sl, [r6, #20] │ │ │ │ str r3, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r8, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -382038,15 +382038,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 18154c <__cxa_atexit@plt+0x175168> │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1815a8 <__cxa_atexit@plt+0x1751c4> │ │ │ │ ldr lr, [pc, #88] @ 1815bc <__cxa_atexit@plt+0x1751d8> │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr sl, [r8, #7] │ │ │ │ @@ -382061,15 +382061,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ ldrbeq fp, [lr], #-3068 @ 0xfffff404 │ │ │ │ @@ -382462,15 +382462,15 @@ │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r7, fp │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ sub r9, r6, #17 │ │ │ │ sub sl, r6, #34 @ 0x22 │ │ │ │ mov r5, ip │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r6, [pc, #192] @ 181cb4 <__cxa_atexit@plt+0x1758d0> │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r5, #24] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #20] │ │ │ │ beq 181c40 <__cxa_atexit@plt+0x17585c> │ │ │ │ ldr r6, [pc, #172] @ 181cb8 <__cxa_atexit@plt+0x1758d4> │ │ │ │ @@ -382717,15 +382717,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ blt 181ffc <__cxa_atexit@plt+0x175c18> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ sub r3, r8, r0 │ │ │ │ str r9, [r5, #12] │ │ │ │ str r3, [r5, #20] │ │ │ │ str sl, [r5, #32] │ │ │ │ b 1820c0 <__cxa_atexit@plt+0x175cdc> │ │ │ │ ldr r2, [pc, #152] @ 18209c <__cxa_atexit@plt+0x175cb8> │ │ │ │ ldr r0, [r5, #12] │ │ │ │ @@ -382758,15 +382758,15 @@ │ │ │ │ str r8, [r6, #24] │ │ │ │ sub r8, r3, #11 │ │ │ │ str r1, [r6, #20] │ │ │ │ ldr r1, [pc, #48] @ 1820b0 <__cxa_atexit@plt+0x175ccc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm lr, {r1, r2, sl} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ ldrbeq sl, [lr], #-2640 @ 0xfffff5b0 │ │ │ │ ldrbeq sl, [lr], #-2648 @ 0xfffff5a8 │ │ │ │ @@ -382856,15 +382856,15 @@ │ │ │ │ ldr r7, [sp] │ │ │ │ b 392ee4 <__cxa_atexit@plt+0x386b00> │ │ │ │ ldr r3, [pc, #72] @ 18224c <__cxa_atexit@plt+0x175e68> │ │ │ │ mov r2, #92 @ 0x5c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #44] @ 182248 <__cxa_atexit@plt+0x175e64> │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r9, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r0, lr} │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ bx r1 │ │ │ │ @@ -383350,15 +383350,15 @@ │ │ │ │ str lr, [r6, #56] @ 0x38 │ │ │ │ sub r6, r1, #22 │ │ │ │ str r6, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ mov r2, r6 │ │ │ │ b 1829dc <__cxa_atexit@plt+0x1765f8> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #84] @ 182a38 <__cxa_atexit@plt+0x176654> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ @@ -383620,29 +383620,29 @@ │ │ │ │ str r7, [sl, #40] @ 0x28 │ │ │ │ ldr r7, [pc, #140] @ 182e7c <__cxa_atexit@plt+0x176a98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ str r7, [sl, #48] @ 0x30 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, ip │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 182e48 <__cxa_atexit@plt+0x176a64> │ │ │ │ ldr r3, [pc, #72] @ 182e64 <__cxa_atexit@plt+0x176a80> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #28 │ │ │ │ str r2, [sl, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ @@ -383697,15 +383697,15 @@ │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str r4, [r3, #40] @ 0x28 │ │ │ │ ldr r4, [pc, #52] @ 182f5c <__cxa_atexit@plt+0x176b78> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ str r4, [r3, #48] @ 0x30 │ │ │ │ mov r4, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ ldrbeq sl, [lr], #-668 @ 0xfffffd64 │ │ │ │ @@ -384031,15 +384031,15 @@ │ │ │ │ bcc 18347c <__cxa_atexit@plt+0x177098> │ │ │ │ ldr r1, [pc, #80] @ 1834ac <__cxa_atexit@plt+0x1770c8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 1834a8 <__cxa_atexit@plt+0x1770c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -384161,15 +384161,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [pc, #100] @ 1836c8 <__cxa_atexit@plt+0x1772e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ ldr r3, [pc, #44] @ 1836bc <__cxa_atexit@plt+0x1772d8> │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [pc, #40] @ 1836c0 <__cxa_atexit@plt+0x1772dc> │ │ │ │ @@ -384494,15 +384494,15 @@ │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [pc, #32] @ 183bb8 <__cxa_atexit@plt+0x1777d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbeq r8, [lr], #-3716 @ 0xfffff17c │ │ │ │ ldreq r7, [r8], #-1272 @ 0xfffffb08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -384670,15 +384670,15 @@ │ │ │ │ bcc 183e78 <__cxa_atexit@plt+0x177a94> │ │ │ │ ldr r1, [pc, #80] @ 183ea8 <__cxa_atexit@plt+0x177ac4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 183ea4 <__cxa_atexit@plt+0x177ac0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -384819,15 +384819,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [pc, #100] @ 184110 <__cxa_atexit@plt+0x177d2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ ldr r3, [pc, #44] @ 184104 <__cxa_atexit@plt+0x177d20> │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [pc, #40] @ 184108 <__cxa_atexit@plt+0x177d24> │ │ │ │ @@ -385216,15 +385216,15 @@ │ │ │ │ str lr, [r8, #20]! │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ mov r7, ip │ │ │ │ str r2, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ str r1, [sl, #28] │ │ │ │ str r3, [sl, #32] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r3, [pc, #32] @ 184728 <__cxa_atexit@plt+0x178344> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -385516,15 +385516,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ b 392ee4 <__cxa_atexit@plt+0x386b00> │ │ │ │ ldr r3, [pc, #72] @ 184bdc <__cxa_atexit@plt+0x1787f8> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r3, [pc, #44] @ 184bd8 <__cxa_atexit@plt+0x1787f4> │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r5, #20] │ │ │ │ @@ -385603,21 +385603,21 @@ │ │ │ │ str r7, [sl, #8] │ │ │ │ str r2, [r8, #20]! │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r7, r3 │ │ │ │ str ip, [sl, #12] │ │ │ │ str r1, [sl, #28] │ │ │ │ str r0, [sl, #32] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r2, [pc, #76] @ 184d54 <__cxa_atexit@plt+0x178970> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r2, [pc, #48] @ 184d50 <__cxa_atexit@plt+0x17896c> │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ @@ -385657,15 +385657,15 @@ │ │ │ │ str lr, [r8, #20]! │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r7, ip │ │ │ │ str r1, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ str r2, [sl, #28] │ │ │ │ str r3, [sl, #32] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r3, [pc, #24] @ 184df8 <__cxa_atexit@plt+0x178a14> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xffffea88 │ │ │ │ @@ -385688,15 +385688,15 @@ │ │ │ │ bcc 184e60 <__cxa_atexit@plt+0x178a7c> │ │ │ │ ldr r1, [pc, #80] @ 184e90 <__cxa_atexit@plt+0x178aac> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 184e8c <__cxa_atexit@plt+0x178aa8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -386474,15 +386474,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldm r7, {r1, r3, r7} │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r8, [sl, #16] │ │ │ │ mov r8, r3 │ │ │ │ str r9, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff528 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -387090,15 +387090,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r8, #16]! │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ str r0, [r3, #24] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6ac │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ ldreq r5, [r8], #-4020 @ 0xfffff04c │ │ │ │ @@ -387245,15 +387245,15 @@ │ │ │ │ bcc 1866b4 <__cxa_atexit@plt+0x17a2d0> │ │ │ │ ldr r1, [pc, #80] @ 1866e4 <__cxa_atexit@plt+0x17a300> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 1866e0 <__cxa_atexit@plt+0x17a2fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -387438,15 +387438,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 1869b8 <__cxa_atexit@plt+0x17a5d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa948 <__cxa_atexit@plt+0x3ee564> │ │ │ │ + b 3fa9a0 <__cxa_atexit@plt+0x3ee5bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbeq r6, [lr], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -387458,15 +387458,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrbeq r6, [lr], #-164 @ 0xffffff5c │ │ │ │ ldreq r5, [r8], #-1412 @ 0xfffffa7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 186aa8 <__cxa_atexit@plt+0x17a6c4> │ │ │ │ @@ -387831,15 +387831,15 @@ │ │ │ │ str r7, [sl, #40] @ 0x28 │ │ │ │ ldr r7, [pc, #240] @ 1870ac <__cxa_atexit@plt+0x17acc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ str r7, [sl, #48] @ 0x30 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, ip │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #60 @ 0x3c │ │ │ │ cmp r3, r6 │ │ │ │ bcc 187068 <__cxa_atexit@plt+0x17ac84> │ │ │ │ ldr r3, [pc, #156] @ 187084 <__cxa_atexit@plt+0x17aca0> │ │ │ │ ldr r2, [pc, #156] @ 187088 <__cxa_atexit@plt+0x17aca4> │ │ │ │ ldr lr, [pc, #156] @ 18708c <__cxa_atexit@plt+0x17aca8> │ │ │ │ @@ -387866,15 +387866,15 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ str r3, [r1, #12]! │ │ │ │ str lr, [r2, #36]! @ 0x24 │ │ │ │ str r1, [sl, #44] @ 0x2c │ │ │ │ str r2, [sl, #52] @ 0x34 │ │ │ │ str r0, [sl, #56] @ 0x38 │ │ │ │ str r1, [sl, #32] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ @@ -387933,15 +387933,15 @@ │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str r4, [r3, #40] @ 0x28 │ │ │ │ ldr r4, [pc, #52] @ 18718c <__cxa_atexit@plt+0x17ada8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ str r4, [r3, #48] @ 0x30 │ │ │ │ mov r4, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ ldrbeq r6, [lr], #-108 @ 0xffffff94 │ │ │ │ @@ -387995,15 +387995,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 18726c <__cxa_atexit@plt+0x17ae88> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa948 <__cxa_atexit@plt+0x3ee564> │ │ │ │ + b 3fa9a0 <__cxa_atexit@plt+0x3ee5bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrbeq r5, [lr], #-2004 @ 0xfffff82c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -388015,15 +388015,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrbeq r5, [lr], #-2032 @ 0xfffff810 │ │ │ │ ldreq r4, [r8], #-3280 @ 0xfffff330 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 18735c <__cxa_atexit@plt+0x17af78> │ │ │ │ @@ -388388,15 +388388,15 @@ │ │ │ │ str r7, [sl, #40] @ 0x28 │ │ │ │ ldr r7, [pc, #240] @ 187960 <__cxa_atexit@plt+0x17b57c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ str r7, [sl, #48] @ 0x30 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, ip │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #60 @ 0x3c │ │ │ │ cmp r3, r6 │ │ │ │ bcc 18791c <__cxa_atexit@plt+0x17b538> │ │ │ │ ldr r3, [pc, #156] @ 187938 <__cxa_atexit@plt+0x17b554> │ │ │ │ ldr r2, [pc, #156] @ 18793c <__cxa_atexit@plt+0x17b558> │ │ │ │ ldr lr, [pc, #156] @ 187940 <__cxa_atexit@plt+0x17b55c> │ │ │ │ @@ -388423,15 +388423,15 @@ │ │ │ │ sub r8, r6, #7 │ │ │ │ str r3, [r1, #12]! │ │ │ │ str lr, [r2, #36]! @ 0x24 │ │ │ │ str r1, [sl, #44] @ 0x2c │ │ │ │ str r2, [sl, #52] @ 0x34 │ │ │ │ str r0, [sl, #56] @ 0x38 │ │ │ │ str r1, [sl, #32] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ @@ -388490,15 +388490,15 @@ │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ str r4, [r3, #40] @ 0x28 │ │ │ │ ldr r4, [pc, #52] @ 187a40 <__cxa_atexit@plt+0x17b65c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ str r4, [r3, #48] @ 0x30 │ │ │ │ mov r4, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ ldrbeq r5, [lr], #-1976 @ 0xfffff848 │ │ │ │ @@ -388686,20 +388686,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 187d3c <__cxa_atexit@plt+0x17b958> │ │ │ │ ldr r3, [pc, #40] @ 187d40 <__cxa_atexit@plt+0x17b95c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, #1392640 @ 0x154000 │ │ │ │ + mvneq r7, #596 @ 0x254 │ │ │ │ ldrbeq r4, [lr], #-3328 @ 0xfffff300 │ │ │ │ ldreq r4, [r8], #-1940 @ 0xfffff86c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 187d98 <__cxa_atexit@plt+0x17b9b4> │ │ │ │ @@ -388711,20 +388711,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 187da0 <__cxa_atexit@plt+0x17b9bc> │ │ │ │ ldr r3, [pc, #40] @ 187da4 <__cxa_atexit@plt+0x17b9c0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, #12648448 @ 0xc10000 │ │ │ │ + mvneq r7, #1, 30 │ │ │ │ ldrbeq r4, [lr], #-3228 @ 0xfffff364 │ │ │ │ ldreq r4, [r8], #-1840 @ 0xfffff8d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 187dfc <__cxa_atexit@plt+0x17ba18> │ │ │ │ @@ -388736,29 +388736,29 @@ │ │ │ │ ldr r8, [pc, #40] @ 187e04 <__cxa_atexit@plt+0x17ba20> │ │ │ │ ldr r3, [pc, #40] @ 187e08 <__cxa_atexit@plt+0x17ba24> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, #36, 16 @ 0x240000 │ │ │ │ + mvneq r7, #100, 28 @ 0x640 │ │ │ │ ldrbeq r4, [lr], #-3128 @ 0xfffff3c8 │ │ │ │ ldreq r4, [r8], #-1816 @ 0xfffff8e8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b cf0dec <__cxa_atexit@plt+0xce4a08> │ │ │ │ + b 58a26c <__cxa_atexit@plt+0x57de88> │ │ │ │ ldreq r4, [r8], #-1816 @ 0xfffff8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 187e8c <__cxa_atexit@plt+0x17baa8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -388772,15 +388772,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa710 <__cxa_atexit@plt+0x3ee32c> │ │ │ │ + b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ldreq r4, [r8], #-1712 @ 0xfffff950 │ │ │ │ ldrbeq r4, [lr], #-2988 @ 0xfffff454 │ │ │ │ @@ -388798,15 +388798,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r6, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - b cf4e24 <__cxa_atexit@plt+0xce8a40> │ │ │ │ + b 58e2a4 <__cxa_atexit@plt+0x581ec0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ ldrbeq r4, [lr], #-2968 @ 0xfffff468 │ │ │ │ ldreq r4, [r8], #-1636 @ 0xfffff99c │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -388872,20 +388872,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 188024 <__cxa_atexit@plt+0x17bc40> │ │ │ │ ldr r3, [pc, #40] @ 188028 <__cxa_atexit@plt+0x17bc44> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, #843055104 @ 0x32400000 │ │ │ │ + mvneq r7, #2304 @ 0x900 │ │ │ │ ldrbeq r4, [lr], #-2584 @ 0xfffff5e8 │ │ │ │ ldreq r4, [r8], #-1424 @ 0xfffffa70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 188080 <__cxa_atexit@plt+0x17bc9c> │ │ │ │ @@ -388997,20 +388997,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 188218 <__cxa_atexit@plt+0x17be34> │ │ │ │ ldr r3, [pc, #40] @ 18821c <__cxa_atexit@plt+0x17be38> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, #-134217727 @ 0xf8000001 │ │ │ │ + mvneq r7, #3112960 @ 0x2f8000 │ │ │ │ ldrbeq r4, [lr], #-2084 @ 0xfffff7dc │ │ │ │ ldreq r4, [r8], #-1296 @ 0xfffffaf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 188280 <__cxa_atexit@plt+0x17be9c> │ │ │ │ @@ -389025,15 +389025,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq r4, [r8], #-1204 @ 0xfffffb4c │ │ │ │ ldreq r4, [r8], #-1220 @ 0xfffffb3c │ │ │ │ ldrbeq r4, [lr], #-1972 @ 0xfffff84c │ │ │ │ @@ -389056,15 +389056,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r9, [r5, #-12] │ │ │ │ ldr r7, [pc, #40] @ 18830c <__cxa_atexit@plt+0x17bf28> │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov sl, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ + b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r4, [lr], #-1876 @ 0xfffff8ac │ │ │ │ ldrbeq r4, [lr], #-2844 @ 0xfffff4e4 │ │ │ │ ldrbeq r4, [lr], #-3776 @ 0xfffff140 │ │ │ │ @@ -389082,20 +389082,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 18836c <__cxa_atexit@plt+0x17bf88> │ │ │ │ ldr r3, [pc, #40] @ 188370 <__cxa_atexit@plt+0x17bf8c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r8, #214 @ 0xd6 │ │ │ │ + mvneq r7, #5767168 @ 0x580000 │ │ │ │ ldrbeq r4, [lr], #-1744 @ 0xfffff930 │ │ │ │ ldreq r4, [r8], #-584 @ 0xfffffdb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1883c8 <__cxa_atexit@plt+0x17bfe4> │ │ │ │ @@ -389932,15 +389932,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 1890b0 <__cxa_atexit@plt+0x17cccc> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r5, r2 │ │ │ │ - b cfce18 <__cxa_atexit@plt+0xcf0a34> │ │ │ │ + b 596298 <__cxa_atexit@plt+0x589eb4> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrbeq r4, [lr], #-328 @ 0xfffffeb8 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldreq r3, [r8], #-2876 @ 0xfffff4c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -389953,15 +389953,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 189110 <__cxa_atexit@plt+0x17cd2c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b cfce18 <__cxa_atexit@plt+0xcf0a34> │ │ │ │ + b 596298 <__cxa_atexit@plt+0x589eb4> │ │ │ │ ldr r7, [pc, #12] @ 18910c <__cxa_atexit@plt+0x17cd28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrbeq r4, [lr], #-188 @ 0xffffff44 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @@ -390064,15 +390064,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #36] @ 1892c8 <__cxa_atexit@plt+0x17cee4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b cfce18 <__cxa_atexit@plt+0xcf0a34> │ │ │ │ + b 596298 <__cxa_atexit@plt+0x589eb4> │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ ldrbeq r3, [lr], #-2052 @ 0xfffff7fc │ │ │ │ ldrbeq r3, [lr], #-2040 @ 0xfffff808 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ ldrbeq r3, [lr], #-2020 @ 0xfffff81c │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrbeq r3, [lr], #-2092 @ 0xfffff7d4 │ │ │ │ @@ -390099,15 +390099,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 189358 <__cxa_atexit@plt+0x17cf74> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b cfce18 <__cxa_atexit@plt+0xcf0a34> │ │ │ │ + b 596298 <__cxa_atexit@plt+0x589eb4> │ │ │ │ ldr r7, [pc, #12] @ 189354 <__cxa_atexit@plt+0x17cf70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldrbeq r3, [lr], #-1816 @ 0xfffff8e8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @@ -390209,15 +390209,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 189508 <__cxa_atexit@plt+0x17d124> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r5, r2 │ │ │ │ - b cfce18 <__cxa_atexit@plt+0xcf0a34> │ │ │ │ + b 596298 <__cxa_atexit@plt+0x589eb4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ ldrbeq r3, [lr], #-3336 @ 0xfffff2f8 │ │ │ │ @@ -390243,15 +390243,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 18958c <__cxa_atexit@plt+0x17d1a8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b cfce18 <__cxa_atexit@plt+0xcf0a34> │ │ │ │ + b 596298 <__cxa_atexit@plt+0x589eb4> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbeq r3, [lr], #-3172 @ 0xfffff39c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -390344,15 +390344,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #36] @ 189728 <__cxa_atexit@plt+0x17d344> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b cfce18 <__cxa_atexit@plt+0xcf0a34> │ │ │ │ + b 596298 <__cxa_atexit@plt+0x589eb4> │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ ldrbeq r3, [lr], #-932 @ 0xfffffc5c │ │ │ │ ldrbeq r3, [lr], #-920 @ 0xfffffc68 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ ldrbeq r3, [lr], #-900 @ 0xfffffc7c │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrbeq r3, [lr], #-972 @ 0xfffffc34 │ │ │ │ @@ -390379,15 +390379,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 1897b8 <__cxa_atexit@plt+0x17d3d4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b cfce18 <__cxa_atexit@plt+0xcf0a34> │ │ │ │ + b 596298 <__cxa_atexit@plt+0x589eb4> │ │ │ │ ldr r7, [pc, #12] @ 1897b4 <__cxa_atexit@plt+0x17d3d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldrbeq r3, [lr], #-696 @ 0xfffffd48 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @@ -390501,15 +390501,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b cfd430 <__cxa_atexit@plt+0xcf104c> │ │ │ │ + b 5968b0 <__cxa_atexit@plt+0x58a4cc> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ ldrbeq r3, [lr], #-288 @ 0xfffffee0 │ │ │ │ ldrbeq r3, [lr], #-284 @ 0xfffffee4 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrbeq r3, [lr], #-256 @ 0xffffff00 │ │ │ │ ldrbeq r3, [lr], #-336 @ 0xfffffeb0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @@ -390533,15 +390533,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b cfd430 <__cxa_atexit@plt+0xcf104c> │ │ │ │ + b 5968b0 <__cxa_atexit@plt+0x58a4cc> │ │ │ │ ldr r7, [pc, #12] @ 189a1c <__cxa_atexit@plt+0x17d638> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrbeq r3, [lr], #-76 @ 0xffffffb4 │ │ │ │ ldrbeq r3, [lr], #-116 @ 0xffffff8c │ │ │ │ @@ -390905,15 +390905,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ beq 189fec <__cxa_atexit@plt+0x17dc08> │ │ │ │ ldr r3, [pc, #44] @ 189ff8 <__cxa_atexit@plt+0x17dc14> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa8d0 <__cxa_atexit@plt+0x3ee4ec> │ │ │ │ + b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ ldr r7, [pc, #28] @ 189ffc <__cxa_atexit@plt+0x17dc18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -390923,15 +390923,15 @@ │ │ │ │ ldreq r2, [r8], #-3140 @ 0xfffff3bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 18a020 <__cxa_atexit@plt+0x17dc3c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa8d0 <__cxa_atexit@plt+0x3ee4ec> │ │ │ │ + b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r2, [r8], #-3104 @ 0xfffff3e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -390951,44 +390951,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 18a090 <__cxa_atexit@plt+0x17dcac> │ │ │ │ ldr r3, [pc, #24] @ 18a09c <__cxa_atexit@plt+0x17dcb8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa8d0 <__cxa_atexit@plt+0x3ee4ec> │ │ │ │ + b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ ldreq r2, [r8], #-2972 @ 0xfffff464 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 18a0c8 <__cxa_atexit@plt+0x17dce4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa8d0 <__cxa_atexit@plt+0x3ee4ec> │ │ │ │ + b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r2, [r8], #-2924 @ 0xfffff494 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 18a104 <__cxa_atexit@plt+0x17dd20> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #40] @ 18a11c <__cxa_atexit@plt+0x17dd38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ ldr r8, [pc, #32] @ 18a120 <__cxa_atexit@plt+0x17dd3c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r7, [pc, #12] @ 18a118 <__cxa_atexit@plt+0x17dd34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrbeq r2, [lr], #-3192 @ 0xfffff388 │ │ │ │ ldrbeq r2, [lr], #-2628 @ 0xfffff5bc │ │ │ │ @@ -390996,15 +390996,15 @@ │ │ │ │ ldreq r2, [r8], #-2848 @ 0xfffff4e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 18a144 <__cxa_atexit@plt+0x17dd60> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa8d0 <__cxa_atexit@plt+0x3ee4ec> │ │ │ │ + b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r2, [r8], #-2800 @ 0xfffff510 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 18a174 <__cxa_atexit@plt+0x17dd90> │ │ │ │ @@ -391016,15 +391016,15 @@ │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #16] @ 18a194 <__cxa_atexit@plt+0x17ddb0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ ldr r8, [pc, #8] @ 18a198 <__cxa_atexit@plt+0x17ddb4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldrbeq r2, [lr], #-2484 @ 0xfffff64c │ │ │ │ ldrbeq r3, [lr], #-56 @ 0xffffffc8 │ │ │ │ ldrbeq r2, [lr], #-3104 @ 0xfffff3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 18a1d4 <__cxa_atexit@plt+0x17ddf0> │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -391053,20 +391053,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 18a238 <__cxa_atexit@plt+0x17de54> │ │ │ │ ldr r3, [pc, #40] @ 18a23c <__cxa_atexit@plt+0x17de58> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, #220, 2 @ 0x37 │ │ │ │ + mvneq r5, #28, 16 @ 0x1c0000 │ │ │ │ ldrbeq r2, [lr], #-2052 @ 0xfffff7fc │ │ │ │ ldreq r2, [r8], #-2668 @ 0xfffff594 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -392184,25 +392184,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r8, [pc, #76] @ 18b41c <__cxa_atexit@plt+0x17f038> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r7, [pc, #36] @ 18b400 <__cxa_atexit@plt+0x17f01c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 18b40c <__cxa_atexit@plt+0x17f028> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b cfce18 <__cxa_atexit@plt+0xcf0a34> │ │ │ │ + b 596298 <__cxa_atexit@plt+0x589eb4> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ ldrbeq r1, [lr], #-1668 @ 0xfffff97c │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ ldrbeq r1, [lr], #-1768 @ 0xfffff918 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ @@ -392220,15 +392220,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r8, [pc, #36] @ 18b484 <__cxa_atexit@plt+0x17f0a0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r7, [pc, #12] @ 18b478 <__cxa_atexit@plt+0x17f094> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrbeq r1, [lr], #-1520 @ 0xfffffa10 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ @@ -392248,15 +392248,15 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 18b4ec <__cxa_atexit@plt+0x17f108> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b cfce18 <__cxa_atexit@plt+0xcf0a34> │ │ │ │ + b 596298 <__cxa_atexit@plt+0x589eb4> │ │ │ │ ldr r7, [pc, #12] @ 18b4e8 <__cxa_atexit@plt+0x17f104> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrbeq r1, [lr], #-1408 @ 0xfffffa80 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @@ -392280,15 +392280,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r8, [pc, #36] @ 18b574 <__cxa_atexit@plt+0x17f190> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r7, [pc, #12] @ 18b568 <__cxa_atexit@plt+0x17f184> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldrbeq r1, [lr], #-1284 @ 0xfffffafc │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @@ -392307,15 +392307,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r8, [pc, #36] @ 18b5e0 <__cxa_atexit@plt+0x17f1fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r7, [pc, #12] @ 18b5d4 <__cxa_atexit@plt+0x17f1f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldrbeq r1, [lr], #-1176 @ 0xfffffb68 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @@ -392341,15 +392341,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #44] @ 18b664 <__cxa_atexit@plt+0x17f280> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [pc, #36] @ 18b668 <__cxa_atexit@plt+0x17f284> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r7, [pc, #12] @ 18b65c <__cxa_atexit@plt+0x17f278> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldrbeq r1, [lr], #-1040 @ 0xfffffbf0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @@ -392610,15 +392610,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r1, r3} │ │ │ │ ldr r3, [pc, #148] @ 18bb00 <__cxa_atexit@plt+0x17f71c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [pc, #140] @ 18bb04 <__cxa_atexit@plt+0x17f720> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r2, [pc, #104] @ 18baec <__cxa_atexit@plt+0x17f708> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 18bae0 <__cxa_atexit@plt+0x17f6fc> │ │ │ │ cmp r2, #2 │ │ │ │ bne 18bac0 <__cxa_atexit@plt+0x17f6dc> │ │ │ │ @@ -392664,15 +392664,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #44] @ 18bb70 <__cxa_atexit@plt+0x17f78c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r8, [pc, #36] @ 18bb74 <__cxa_atexit@plt+0x17f790> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r7, [pc, #12] @ 18bb68 <__cxa_atexit@plt+0x17f784> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrbeq r0, [lr], #-3840 @ 0xfffff100 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -394042,25 +394042,25 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r8, [pc, #76] @ 18d124 <__cxa_atexit@plt+0x180d40> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r7, [pc, #36] @ 18d108 <__cxa_atexit@plt+0x180d24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 18d114 <__cxa_atexit@plt+0x180d30> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b cfce18 <__cxa_atexit@plt+0xcf0a34> │ │ │ │ + b 596298 <__cxa_atexit@plt+0x589eb4> │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ ldrbeq pc, [sp], #-3232 @ 0xfffff360 @ │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ ldrbeq pc, [sp], #-3340 @ 0xfffff2f4 @ │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @@ -394078,15 +394078,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r8, [pc, #36] @ 18d18c <__cxa_atexit@plt+0x180da8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r7, [pc, #12] @ 18d180 <__cxa_atexit@plt+0x180d9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldrbeq pc, [sp], #-3092 @ 0xfffff3ec @ │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ @@ -394106,15 +394106,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 18d1f4 <__cxa_atexit@plt+0x180e10> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b cfce18 <__cxa_atexit@plt+0xcf0a34> │ │ │ │ + b 596298 <__cxa_atexit@plt+0x589eb4> │ │ │ │ ldr r7, [pc, #12] @ 18d1f0 <__cxa_atexit@plt+0x180e0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldrbeq pc, [sp], #-2980 @ 0xfffff45c @ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @@ -394131,15 +394131,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r8, [pc, #20] @ 18d250 <__cxa_atexit@plt+0x180e6c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrbeq pc, [sp], #-2324 @ 0xfffff6ec @ │ │ │ │ ldrbeq pc, [sp], #-3984 @ 0xfffff070 @ │ │ │ │ ldreq pc, [r7], #-2772 @ 0xfffff52c │ │ │ │ andeq r0, r4, lr, asr #32 │ │ │ │ @@ -394153,15 +394153,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r8, [pc, #36] @ 18d2b8 <__cxa_atexit@plt+0x180ed4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r7, [pc, #12] @ 18d2ac <__cxa_atexit@plt+0x180ec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrbeq pc, [sp], #-2788 @ 0xfffff51c @ │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @@ -394180,15 +394180,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #28] @ 18d310 <__cxa_atexit@plt+0x180f2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [pc, #20] @ 18d314 <__cxa_atexit@plt+0x180f30> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrbeq pc, [sp], #-2116 @ 0xfffff7bc @ │ │ │ │ ldrbeq pc, [sp], #-3792 @ 0xfffff130 @ │ │ │ │ ldreq pc, [r7], #-2564 @ 0xfffff5fc │ │ │ │ andeq r4, r0, sl, lsl #4 │ │ │ │ @@ -394432,15 +394432,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r1, r3} │ │ │ │ ldr r3, [pc, #148] @ 18d778 <__cxa_atexit@plt+0x181394> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [pc, #140] @ 18d77c <__cxa_atexit@plt+0x181398> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r2, [pc, #104] @ 18d764 <__cxa_atexit@plt+0x181380> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 18d758 <__cxa_atexit@plt+0x181374> │ │ │ │ cmp r2, #2 │ │ │ │ bne 18d738 <__cxa_atexit@plt+0x181354> │ │ │ │ @@ -394486,15 +394486,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #44] @ 18d7e8 <__cxa_atexit@plt+0x181404> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r8, [pc, #36] @ 18d7ec <__cxa_atexit@plt+0x181408> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r7, [pc, #12] @ 18d7e0 <__cxa_atexit@plt+0x1813fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldrbeq pc, [sp], #-1460 @ 0xfffffa4c @ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -394831,15 +394831,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 18dd40 <__cxa_atexit@plt+0x18195c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [pc, #28] @ 18dd44 <__cxa_atexit@plt+0x181960> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq lr, [sp], #-3332 @ 0xfffff2fc │ │ │ │ ldrbeq pc, [sp], #-1192 @ 0xfffffb58 @ │ │ │ │ ldreq pc, [r7], #-84 @ 0xffffffac │ │ │ │ @@ -394856,15 +394856,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 18dda4 <__cxa_atexit@plt+0x1819c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [pc, #28] @ 18dda8 <__cxa_atexit@plt+0x1819c4> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa950 <__cxa_atexit@plt+0x3ee56c> │ │ │ │ + b 3fa9a8 <__cxa_atexit@plt+0x3ee5c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq lr, [sp], #-3232 @ 0xfffff360 │ │ │ │ ldrbeq pc, [sp], #-1092 @ 0xfffffbbc @ │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -394879,15 +394879,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm lr, {r1, r8, r9} │ │ │ │ ldr r8, [pc, #28] @ 18de08 <__cxa_atexit@plt+0x181a24> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #20] @ 18de0c <__cxa_atexit@plt+0x181a28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ldrbeq lr, [sp], #-3424 @ 0xfffff2a0 │ │ │ │ ldrbeq pc, [sp], #-1004 @ 0xfffffc14 @ │ │ │ │ @@ -394916,15 +394916,15 @@ │ │ │ │ bhi 18de84 <__cxa_atexit@plt+0x181aa0> │ │ │ │ ldr r2, [pc, #36] @ 18de94 <__cxa_atexit@plt+0x181ab0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ ldr r8, [pc, #28] @ 18de98 <__cxa_atexit@plt+0x181ab4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #16] @ 18de9c <__cxa_atexit@plt+0x181ab8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrbeq lr, [sp], #-3272 @ 0xfffff338 │ │ │ │ ldrbeq pc, [sp], #-856 @ 0xfffffca8 @ │ │ │ │ ldreq lr, [r7], #-3972 @ 0xfffff07c │ │ │ │ @@ -394942,20 +394942,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 18defc <__cxa_atexit@plt+0x181b18> │ │ │ │ ldr r3, [pc, #40] @ 18df00 <__cxa_atexit@plt+0x181b1c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r2, #244, 8 @ 0xf4000000 │ │ │ │ + mvneq r1, #52, 22 @ 0xd000 │ │ │ │ ldrbeq lr, [sp], #-2880 @ 0xfffff4c0 │ │ │ │ ldreq lr, [r7], #-3924 @ 0xfffff0ac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -395047,15 +395047,15 @@ │ │ │ │ ldr r7, [pc, #68] @ 18e0bc <__cxa_atexit@plt+0x181cd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ - b cf1054 <__cxa_atexit@plt+0xce4c70> │ │ │ │ + b 58a4d4 <__cxa_atexit@plt+0x57e0f0> │ │ │ │ ldr r7, [pc, #24] @ 18e0b0 <__cxa_atexit@plt+0x181ccc> │ │ │ │ ldr r0, [pc, #24] @ 18e0b4 <__cxa_atexit@plt+0x181cd0> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @@ -395085,15 +395085,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 18e14c <__cxa_atexit@plt+0x181d68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b cf1054 <__cxa_atexit@plt+0xce4c70> │ │ │ │ + b 58a4d4 <__cxa_atexit@plt+0x57e0f0> │ │ │ │ ldr r7, [pc, #20] @ 18e144 <__cxa_atexit@plt+0x181d60> │ │ │ │ ldr r0, [pc, #20] @ 18e148 <__cxa_atexit@plt+0x181d64> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @@ -395105,15 +395105,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 18e178 <__cxa_atexit@plt+0x181d94> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b cf1054 <__cxa_atexit@plt+0xce4c70> │ │ │ │ + b 58a4d4 <__cxa_atexit@plt+0x57e0f0> │ │ │ │ ldr r7, [pc, #16] @ 18e190 <__cxa_atexit@plt+0x181dac> │ │ │ │ ldr r0, [pc, #16] @ 18e194 <__cxa_atexit@plt+0x181db0> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldreq lr, [r7], #-3276 @ 0xfffff334 │ │ │ │ @@ -395464,15 +395464,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r8, [pc, #24] @ 18e728 <__cxa_atexit@plt+0x182344> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ ldrbeq lr, [sp], #-904 @ 0xfffffc78 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ ldrbeq lr, [sp], #-1088 @ 0xfffffbc0 │ │ │ │ ldrbeq lr, [sp], #-2764 @ 0xfffff534 │ │ │ │ ldreq lr, [r7], #-1936 @ 0xfffff870 │ │ │ │ @@ -395496,15 +395496,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r8, [pc, #24] @ 18e7a8 <__cxa_atexit@plt+0x1823c4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ ldrbeq lr, [sp], #-960 @ 0xfffffc40 │ │ │ │ ldrbeq lr, [sp], #-2636 @ 0xfffff5b4 │ │ │ │ ldreq lr, [r7], #-1808 @ 0xfffff8f0 │ │ │ │ @@ -395537,15 +395537,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r8, [pc, #84] @ 18e888 <__cxa_atexit@plt+0x1824a4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #76] @ 18e88c <__cxa_atexit@plt+0x1824a8> │ │ │ │ ldr r0, [pc, #76] @ 18e890 <__cxa_atexit@plt+0x1824ac> │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ @@ -395586,15 +395586,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r8, [pc, #44] @ 18e924 <__cxa_atexit@plt+0x182540> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 18e928 <__cxa_atexit@plt+0x182544> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @@ -395616,15 +395616,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r8, [pc, #36] @ 18e994 <__cxa_atexit@plt+0x1825b0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #12] @ 18e988 <__cxa_atexit@plt+0x1825a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrbeq lr, [sp], #-224 @ 0xffffff20 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @@ -395643,15 +395643,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #44] @ 18e9fc <__cxa_atexit@plt+0x182618> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [pc, #36] @ 18ea00 <__cxa_atexit@plt+0x18261c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #12] @ 18e9f4 <__cxa_atexit@plt+0x182610> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrbeq lr, [sp], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @@ -395874,15 +395874,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r1, r3} │ │ │ │ ldr r3, [pc, #96] @ 18edcc <__cxa_atexit@plt+0x1829e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [pc, #88] @ 18edd0 <__cxa_atexit@plt+0x1829ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #60] @ 18edc0 <__cxa_atexit@plt+0x1829dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ beq 18eda4 <__cxa_atexit@plt+0x1829c0> │ │ │ │ b 18eea8 <__cxa_atexit@plt+0x182ac4> │ │ │ │ @@ -395915,15 +395915,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #44] @ 18ee3c <__cxa_atexit@plt+0x182a58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r8, [pc, #36] @ 18ee40 <__cxa_atexit@plt+0x182a5c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #12] @ 18ee34 <__cxa_atexit@plt+0x182a50> │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrbeq lr, [sp], #-952 @ 0xfffffc48 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @@ -396031,15 +396031,15 @@ │ │ │ │ ldr r2, [pc, #112] @ 18f048 <__cxa_atexit@plt+0x182c64> │ │ │ │ add lr, r5, #24 │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r2, r8, r9} │ │ │ │ ldr r8, [pc, #96] @ 18f04c <__cxa_atexit@plt+0x182c68> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #72] @ 18f040 <__cxa_atexit@plt+0x182c5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -396074,15 +396074,15 @@ │ │ │ │ ldr r2, [pc, #72] @ 18f0cc <__cxa_atexit@plt+0x182ce8> │ │ │ │ sub lr, r5, #4 │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r2, r8, r9} │ │ │ │ ldr r8, [pc, #56] @ 18f0d0 <__cxa_atexit@plt+0x182cec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #36] @ 18f0c8 <__cxa_atexit@plt+0x182ce4> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 18f0c4 <__cxa_atexit@plt+0x182ce0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -396419,15 +396419,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b cfce18 <__cxa_atexit@plt+0xcf0a34> │ │ │ │ + b 596298 <__cxa_atexit@plt+0x589eb4> │ │ │ │ ldr r7, [pc, #28] @ 18f624 <__cxa_atexit@plt+0x183240> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ ldrbeq sp, [sp], #-1996 @ 0xfffff834 │ │ │ │ @@ -396465,15 +396465,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b cfce18 <__cxa_atexit@plt+0xcf0a34> │ │ │ │ + b 596298 <__cxa_atexit@plt+0x589eb4> │ │ │ │ ldr r7, [pc, #12] @ 18f6cc <__cxa_atexit@plt+0x1832e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldrbeq sp, [sp], #-1736 @ 0xfffff938 │ │ │ │ ldrbeq sp, [sp], #-1768 @ 0xfffff918 │ │ │ │ @@ -396751,30 +396751,30 @@ │ │ │ │ ldrbeq sp, [sp], #-88 @ 0xffffffa8 │ │ │ │ ldreq sp, [r7], #-1080 @ 0xfffffbc8 │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28]! │ │ │ │ sub sl, r5, #24 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 3fa958 <__cxa_atexit@plt+0x3ee574> │ │ │ │ + b 3fa9b0 <__cxa_atexit@plt+0x3ee5cc> │ │ │ │ ldreq sp, [r7], #-1064 @ 0xfffffbd8 │ │ │ │ andeq r0, r0, r7, asr #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 18fb5c <__cxa_atexit@plt+0x183778> │ │ │ │ ldr r3, [pc, #28] @ 18fb6c <__cxa_atexit@plt+0x183788> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 3fa960 <__cxa_atexit@plt+0x3ee57c> │ │ │ │ + b 3fa9b8 <__cxa_atexit@plt+0x3ee5d4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r7, asr #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -396802,15 +396802,15 @@ │ │ │ │ andeq r0, r0, r7, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov sl, r7 │ │ │ │ str r3, [r5, #28]! │ │ │ │ ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - b 3fa958 <__cxa_atexit@plt+0x3ee574> │ │ │ │ + b 3fa9b0 <__cxa_atexit@plt+0x3ee5cc> │ │ │ │ ldreq sp, [r7], #-912 @ 0xfffffc70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18fc68 <__cxa_atexit@plt+0x183884> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -397033,15 +397033,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 18ff98 <__cxa_atexit@plt+0x183bb4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa768 <__cxa_atexit@plt+0x3ee384> │ │ │ │ + b 3fa790 <__cxa_atexit@plt+0x3ee3ac> │ │ │ │ ldreq ip, [r7], #-3464 @ 0xfffff278 │ │ │ │ ldreq ip, [r7], #-4088 @ 0xfffff008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -397182,15 +397182,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1901ec <__cxa_atexit@plt+0x183e08> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa768 <__cxa_atexit@plt+0x3ee384> │ │ │ │ + b 3fa790 <__cxa_atexit@plt+0x3ee3ac> │ │ │ │ ldreq ip, [r7], #-2868 @ 0xfffff4cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1902a8 <__cxa_atexit@plt+0x183ec4> │ │ │ │ @@ -397679,15 +397679,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r8, [pc, #48] @ 1909d8 <__cxa_atexit@plt+0x1845f4> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -398103,15 +398103,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r8, [pc, #52] @ 19107c <__cxa_atexit@plt+0x184c98> │ │ │ │ mov r5, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -398459,15 +398459,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 1915e8 <__cxa_atexit@plt+0x185204> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [pc, #20] @ 1915ec <__cxa_atexit@plt+0x185208> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa968 <__cxa_atexit@plt+0x3ee584> │ │ │ │ + b 3fa9c0 <__cxa_atexit@plt+0x3ee5dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq fp, [sp], #-1112 @ 0xfffffba8 │ │ │ │ ldrbeq fp, [sp], #-1696 @ 0xfffff960 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -398627,15 +398627,15 @@ │ │ │ │ ldreq sl, [r7], #-3364 @ 0xfffff2dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 191880 <__cxa_atexit@plt+0x18549c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldreq sl, [r7], #-3344 @ 0xfffff2f0 │ │ │ │ ldreq fp, [r7], #-1972 @ 0xfffff84c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -398833,15 +398833,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffff728 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ ldreq fp, [r7], #-1252 @ 0xfffffb1c │ │ │ │ ldreq fp, [r7], #-1292 @ 0xfffffaf4 │ │ │ │ ldrbeq sl, [sp], #-3888 @ 0xfffff0d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -398855,15 +398855,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrbeq sl, [sp], #-3728 @ 0xfffff170 │ │ │ │ ldreq fp, [r7], #-1012 @ 0xfffffc0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 191c54 <__cxa_atexit@plt+0x185870> │ │ │ │ @@ -399596,15 +399596,15 @@ │ │ │ │ str r8, [r3, #60] @ 0x3c │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #28] @ 1927b0 <__cxa_atexit@plt+0x1863cc> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq sl, [sp], #-2768 @ 0xfffff530 │ │ │ │ ldrbeq sl, [sp], #-1072 @ 0xfffffbd0 │ │ │ │ ldrbeq sl, [sp], #-776 @ 0xfffffcf8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq pc, r9, r3, lsl r4 @ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -399657,15 +399657,15 @@ │ │ │ │ str r9, [r3, #72] @ 0x48 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 1928a4 <__cxa_atexit@plt+0x1864c0> │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq sl, [sp], #-2592 @ 0xfffff5e0 │ │ │ │ ldrbeq sl, [sp], #-836 @ 0xfffffcbc │ │ │ │ ldrbeq sl, [sp], #-532 @ 0xfffffdec │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ ldreq sl, [r7], #-2048 @ 0xfffff800 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -399724,15 +399724,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ b 1922d4 <__cxa_atexit@plt+0x185ef0> │ │ │ │ ldr r3, [pc, #76] @ 1929e0 <__cxa_atexit@plt+0x1865fc> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa970 <__cxa_atexit@plt+0x3ee58c> │ │ │ │ + b 3fa9c8 <__cxa_atexit@plt+0x3ee5e4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ @@ -400000,33 +400000,33 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbeq sl, [sp], #-1084 @ 0xfffffbc4 │ │ │ │ ldreq sl, [r7], #-808 @ 0xfffffcd8 │ │ │ │ - mvneq sp, #11599872 @ 0xb10000 │ │ │ │ + mvneq ip, #3856 @ 0xf10 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, #14090240 @ 0xd70000 │ │ │ │ + mvneq ip, #23, 30 @ 0x5c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, #4, 18 @ 0x10000 │ │ │ │ + mvneq ip, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq sp, #770048 @ 0xbc000 │ │ │ │ + mvneq ip, #444 @ 0x1bc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -400053,32 +400053,32 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 192ecc <__cxa_atexit@plt+0x186ae8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq sp, #3457024 @ 0x34c000 │ │ │ │ - mvneq sp, #3424256 @ 0x344000 │ │ │ │ + mvneq sp, #19 │ │ │ │ + mvneq sp, #17 │ │ │ │ ldreq sl, [r7], #-596 @ 0xfffffdac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 192f04 <__cxa_atexit@plt+0x186b20> │ │ │ │ ldr r8, [pc, #36] @ 192f08 <__cxa_atexit@plt+0x186b24> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq sp, #1818624 @ 0x1bc000 │ │ │ │ - mvneq sp, #1785856 @ 0x1b4000 │ │ │ │ + mvneq ip, #700 @ 0x2bc │ │ │ │ + mvneq ip, #692 @ 0x2b4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 192f6c <__cxa_atexit@plt+0x186b88> │ │ │ │ ldr r3, [pc, #80] @ 192f7c <__cxa_atexit@plt+0x186b98> │ │ │ │ @@ -400100,32 +400100,32 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 192f88 <__cxa_atexit@plt+0x186ba4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq sp, #376832 @ 0x5c000 │ │ │ │ - mvneq sp, #344064 @ 0x54000 │ │ │ │ + mvneq ip, #348 @ 0x15c │ │ │ │ + mvneq ip, #340 @ 0x154 │ │ │ │ ldreq sl, [r7], #-412 @ 0xfffffe64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 192fc0 <__cxa_atexit@plt+0x186bdc> │ │ │ │ ldr r8, [pc, #36] @ 192fc4 <__cxa_atexit@plt+0x186be0> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq sp, #11730944 @ 0xb30000 │ │ │ │ - mvneq sp, #11599872 @ 0xb10000 │ │ │ │ + mvneq ip, #3888 @ 0xf30 │ │ │ │ + mvneq ip, #3856 @ 0xf10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 192fec <__cxa_atexit@plt+0x186c08> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -400282,32 +400282,32 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 193260 <__cxa_atexit@plt+0x186e7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvneq sp, #48, 12 @ 0x3000000 │ │ │ │ - mvneq sp, #52, 12 @ 0x3400000 │ │ │ │ + mvneq ip, #112, 24 @ 0x7000 │ │ │ │ + mvneq ip, #116, 24 @ 0x7400 │ │ │ │ ldreq r9, [r7], #-3876 @ 0xfffff0dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 193298 <__cxa_atexit@plt+0x186eb4> │ │ │ │ ldr r8, [pc, #36] @ 19329c <__cxa_atexit@plt+0x186eb8> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq sp, #204, 10 @ 0x33000000 │ │ │ │ - mvneq sp, #208, 10 @ 0x34000000 │ │ │ │ + mvneq ip, #12, 24 @ 0xc00 │ │ │ │ + mvneq ip, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 193300 <__cxa_atexit@plt+0x186f1c> │ │ │ │ ldr r3, [pc, #80] @ 193310 <__cxa_atexit@plt+0x186f2c> │ │ │ │ @@ -400329,32 +400329,32 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 19331c <__cxa_atexit@plt+0x186f38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvneq sp, #116, 10 @ 0x1d000000 │ │ │ │ - mvneq sp, #120, 10 @ 0x1e000000 │ │ │ │ + mvneq ip, #180, 22 @ 0x2d000 │ │ │ │ + mvneq ip, #184, 22 @ 0x2e000 │ │ │ │ ldreq r9, [r7], #-3692 @ 0xfffff194 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 193354 <__cxa_atexit@plt+0x186f70> │ │ │ │ ldr r8, [pc, #36] @ 193358 <__cxa_atexit@plt+0x186f74> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - mvneq sp, #16, 10 @ 0x4000000 │ │ │ │ - mvneq sp, #20, 10 @ 0x5000000 │ │ │ │ + mvneq ip, #80, 22 @ 0x14000 │ │ │ │ + mvneq ip, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 193380 <__cxa_atexit@plt+0x186f9c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -400912,15 +400912,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 193c84 <__cxa_atexit@plt+0x1878a0> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -400956,15 +400956,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 193d08 <__cxa_atexit@plt+0x187924> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -401607,15 +401607,15 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r9, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, r2, #3 │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 194734 <__cxa_atexit@plt+0x188350> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r6, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ @@ -401827,15 +401827,15 @@ │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -401946,15 +401946,15 @@ │ │ │ │ bhi 194c5c <__cxa_atexit@plt+0x188878> │ │ │ │ ldr r7, [pc, #36] @ 194c6c <__cxa_atexit@plt+0x188888> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, sl} │ │ │ │ ldr r7, [pc, #28] @ 194c70 <__cxa_atexit@plt+0x18888c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #16] @ 194c74 <__cxa_atexit@plt+0x188890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrbeq r7, [sp], #-4036 @ 0xfffff03c │ │ │ │ ldreq r8, [r7], #-1948 @ 0xfffff864 │ │ │ │ @@ -402014,15 +402014,15 @@ │ │ │ │ ldr r3, [r9, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #-12] │ │ │ │ str r1, [r2, #-8] │ │ │ │ ldr r7, [pc, #48] @ 194d94 <__cxa_atexit@plt+0x1889b0> │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 194d98 <__cxa_atexit@plt+0x1889b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -402040,15 +402040,15 @@ │ │ │ │ cmp fp, r5 │ │ │ │ bhi 194dd4 <__cxa_atexit@plt+0x1889f0> │ │ │ │ ldr r7, [pc, #36] @ 194de8 <__cxa_atexit@plt+0x188a04> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, sl} │ │ │ │ ldr r7, [pc, #28] @ 194dec <__cxa_atexit@plt+0x188a08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #20] @ 194df0 <__cxa_atexit@plt+0x188a0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ ldrbeq r7, [sp], #-3660 @ 0xfffff1b4 │ │ │ │ @@ -402070,15 +402070,15 @@ │ │ │ │ ldr r2, [sl, #7] │ │ │ │ ldr r9, [sl, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12] │ │ │ │ str r2, [r3, #-8] │ │ │ │ ldr r7, [pc, #56] @ 194e80 <__cxa_atexit@plt+0x188a9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 194e84 <__cxa_atexit@plt+0x188aa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r9 │ │ │ │ @@ -402118,15 +402118,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #28] @ 194f14 <__cxa_atexit@plt+0x188b30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [pc, #20] @ 194f18 <__cxa_atexit@plt+0x188b34> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r7, [sp], #-2856 @ 0xfffff4d8 │ │ │ │ ldrbeq r7, [sp], #-3348 @ 0xfffff2ec │ │ │ │ ldreq r8, [r7], #-1328 @ 0xfffffad0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -402164,15 +402164,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 194fe8 <__cxa_atexit@plt+0x188c04> │ │ │ │ mov r9, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -402214,15 +402214,15 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-16] │ │ │ │ ldr r7, [pc, #116] @ 1950f0 <__cxa_atexit@plt+0x188d0c> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #108] @ 1950f4 <__cxa_atexit@plt+0x188d10> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -402283,15 +402283,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 1951c4 <__cxa_atexit@plt+0x188de0> │ │ │ │ mov r9, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -402333,15 +402333,15 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-16] │ │ │ │ ldr r7, [pc, #116] @ 1952cc <__cxa_atexit@plt+0x188ee8> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #108] @ 1952d0 <__cxa_atexit@plt+0x188eec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -402664,15 +402664,15 @@ │ │ │ │ mov r6, lr │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-12] │ │ │ │ ldr r7, [pc, #120] @ 195800 <__cxa_atexit@plt+0x18941c> │ │ │ │ mov r5, r2 │ │ │ │ mov r9, ip │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r1, [r3] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r3 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @@ -402741,15 +402741,15 @@ │ │ │ │ ldr r7, [pc, #80] @ 195900 <__cxa_atexit@plt+0x18951c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r7, sl} │ │ │ │ ldr r7, [pc, #72] @ 195904 <__cxa_atexit@plt+0x189520> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [sp] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #32] @ 1958fc <__cxa_atexit@plt+0x189518> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r9, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -405037,15 +405037,15 @@ │ │ │ │ str r7, [r8, #12]! │ │ │ │ ldr r7, [pc, #88] @ 197cec <__cxa_atexit@plt+0x18b908> │ │ │ │ str fp, [r9, #52] @ 0x34 │ │ │ │ mov fp, ip │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 197cd8 <__cxa_atexit@plt+0x18b8f4> │ │ │ │ mov fp, ip │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ @@ -405104,15 +405104,15 @@ │ │ │ │ sub r8, r6, #31 │ │ │ │ str lr, [r3, #4] │ │ │ │ str ip, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #32] @ 197ddc <__cxa_atexit@plt+0x18b9f8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, lr │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -405186,15 +405186,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #12]! │ │ │ │ ldr r3, [r5, #32] │ │ │ │ ldr r2, [pc, #48] @ 197f20 <__cxa_atexit@plt+0x18bb3c> │ │ │ │ str r3, [r9, #52] @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #32] @ 197f24 <__cxa_atexit@plt+0x18bb40> │ │ │ │ mov fp, sl │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -405342,21 +405342,21 @@ │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r6, [r5, #8] │ │ │ │ str r9, [r6, #8] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #48] @ 1981a4 <__cxa_atexit@plt+0x18bdc0> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r6, [pc, #20] @ 1981a0 <__cxa_atexit@plt+0x18bdbc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -405378,15 +405378,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldm r8, {r1, r7, r8} │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r5, #8] │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #24] @ 19821c <__cxa_atexit@plt+0x18be38> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -405505,21 +405505,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq r8, #-67108861 @ 0xfc000003 │ │ │ │ + mvneq r7, #258048 @ 0x3f000 │ │ │ │ ldrbeq r4, [sp], #-1592 @ 0xfffff9c8 │ │ │ │ ldreq r5, [r7], #-196 @ 0xffffff3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 19843c <__cxa_atexit@plt+0x18c058> │ │ │ │ mov sl, r8 │ │ │ │ @@ -405543,21 +405543,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1984a8 <__cxa_atexit@plt+0x18c0c4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r8, #92, 6 @ 0x70000001 │ │ │ │ + mvneq r7, #156, 18 @ 0x270000 │ │ │ │ ldrbeq r4, [sp], #-1432 @ 0xfffffa68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -405571,15 +405571,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 198504 <__cxa_atexit@plt+0x18c120> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [sp], #-1660 @ 0xfffff984 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -405596,15 +405596,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 198568 <__cxa_atexit@plt+0x18c184> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [sp], #-1560 @ 0xfffff9e8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq r4, [r7], #-3948 @ 0xfffff094 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -405620,21 +405620,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq r8, #-536870910 @ 0xe0000002 │ │ │ │ + mvneq r7, #7208960 @ 0x6e0000 │ │ │ │ ldrbeq r4, [sp], #-1132 @ 0xfffffb94 │ │ │ │ ldreq r4, [r7], #-3832 @ 0xfffff108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 198608 <__cxa_atexit@plt+0x18c224> │ │ │ │ mov sl, r8 │ │ │ │ @@ -405728,21 +405728,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 19878c <__cxa_atexit@plt+0x18c3a8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r8, #116 @ 0x74 │ │ │ │ + mvneq r7, #180, 12 @ 0xb400000 │ │ │ │ ldrbeq r4, [sp], #-692 @ 0xfffffd4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -405756,15 +405756,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1987e8 <__cxa_atexit@plt+0x18c404> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [sp], #-920 @ 0xfffffc68 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -405781,15 +405781,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 19884c <__cxa_atexit@plt+0x18c468> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [sp], #-820 @ 0xfffffccc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq r4, [r7], #-3276 @ 0xfffff334 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -405873,21 +405873,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1989d0 <__cxa_atexit@plt+0x18c5ec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r7, #736 @ 0x2e0 │ │ │ │ + mvneq r7, #1845493760 @ 0x6e000000 │ │ │ │ ldrbeq r4, [sp], #-112 @ 0xffffff90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -405901,15 +405901,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 198a2c <__cxa_atexit@plt+0x18c648> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [sp], #-340 @ 0xfffffeac │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -405926,15 +405926,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 198a90 <__cxa_atexit@plt+0x18c6ac> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [sp], #-240 @ 0xffffff10 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -405951,15 +405951,15 @@ │ │ │ │ ldr r7, [r8, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r9 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ str r8, [r3] │ │ │ │ cmp r7, r2 │ │ │ │ bcc 198b3c <__cxa_atexit@plt+0x18c758> │ │ │ │ ldr r7, [pc, #96] @ 198b6c <__cxa_atexit@plt+0x18c788> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -406006,15 +406006,15 @@ │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ str r7, [r2, #4]! │ │ │ │ cmp r1, r3 │ │ │ │ @@ -406052,15 +406052,15 @@ │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ str r7, [r2, #4]! │ │ │ │ cmp r1, r3 │ │ │ │ bcc 198ccc <__cxa_atexit@plt+0x18c8e8> │ │ │ │ ldr r7, [pc, #80] @ 198cf4 <__cxa_atexit@plt+0x18c910> │ │ │ │ @@ -406126,15 +406126,15 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ ldr r3, [r5] │ │ │ │ str r9, [r5] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #12] @ 198dc0 <__cxa_atexit@plt+0x18c9dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldreq r4, [r7], #-1968 @ 0xfffff850 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -406159,15 +406159,15 @@ │ │ │ │ ldr r7, [r8, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 198e50 <__cxa_atexit@plt+0x18ca6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -406190,15 +406190,15 @@ │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ @@ -406213,15 +406213,15 @@ │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -406233,15 +406233,15 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ ldr r3, [r5] │ │ │ │ str r9, [r5] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #12] @ 198f6c <__cxa_atexit@plt+0x18cb88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldreq r4, [r7], #-1548 @ 0xfffff9f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -406261,15 +406261,15 @@ │ │ │ │ ldr r7, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 198ff0 <__cxa_atexit@plt+0x18cc0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -406376,15 +406376,15 @@ │ │ │ │ bcc 199194 <__cxa_atexit@plt+0x18cdb0> │ │ │ │ ldr r2, [pc, #36] @ 1991a4 <__cxa_atexit@plt+0x18cdc0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -406860,15 +406860,15 @@ │ │ │ │ bcc 199924 <__cxa_atexit@plt+0x18d540> │ │ │ │ ldr r2, [pc, #36] @ 199934 <__cxa_atexit@plt+0x18d550> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ ldreq r3, [r7], #-3216 @ 0xfffff370 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ @@ -407024,15 +407024,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r9, [r5, #16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #16] @ 199bcc <__cxa_atexit@plt+0x18d7e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff234 │ │ │ │ ldreq r3, [r7], #-2468 @ 0xfffff65c │ │ │ │ @@ -407270,15 +407270,15 @@ │ │ │ │ str sl, [r5, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #20] @ 199fa8 <__cxa_atexit@plt+0x18dbc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff000 │ │ │ │ @@ -407396,15 +407396,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r9, [r5, #16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #16] @ 19a19c <__cxa_atexit@plt+0x18ddb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffec64 │ │ │ │ ldreq r3, [r7], #-980 @ 0xfffffc2c │ │ │ │ @@ -407486,21 +407486,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq r6, #0, 10 │ │ │ │ + mvneq r5, #64, 22 @ 0x10000 │ │ │ │ ldrbeq r2, [sp], #-1860 @ 0xfffff8bc │ │ │ │ ldreq r3, [r7], #-464 @ 0xfffffe30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 19a330 <__cxa_atexit@plt+0x18df4c> │ │ │ │ mov sl, r8 │ │ │ │ @@ -407630,21 +407630,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq r6, #-536870901 @ 0xe000000b │ │ │ │ + mvneq r5, #16646144 @ 0xfe0000 │ │ │ │ ldrbeq r2, [sp], #-1284 @ 0xfffffafc │ │ │ │ ldreq r2, [r7], #-3984 @ 0xfffff070 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 19a570 <__cxa_atexit@plt+0x18e18c> │ │ │ │ mov sl, r8 │ │ │ │ @@ -407811,21 +407811,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 19a818 <__cxa_atexit@plt+0x18e434> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r5, #888 @ 0x378 │ │ │ │ + mvneq r5, #31457280 @ 0x1e00000 │ │ │ │ ldrbeq r2, [sp], #-552 @ 0xfffffdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -407839,15 +407839,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19a874 <__cxa_atexit@plt+0x18e490> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r2, [sp], #-780 @ 0xfffffcf4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -407864,15 +407864,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 19a8d8 <__cxa_atexit@plt+0x18e4f4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r2, [sp], #-680 @ 0xfffffd58 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19a934 <__cxa_atexit@plt+0x18e550> │ │ │ │ @@ -407886,21 +407886,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 19a944 <__cxa_atexit@plt+0x18e560> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r5, #2784 @ 0xae0 │ │ │ │ + mvneq r5, #-301989888 @ 0xee000000 │ │ │ │ ldrbeq r2, [sp], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -407914,15 +407914,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19a9a0 <__cxa_atexit@plt+0x18e5bc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r2, [sp], #-480 @ 0xfffffe20 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -407939,15 +407939,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 19aa04 <__cxa_atexit@plt+0x18e620> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r2, [sp], #-380 @ 0xfffffe84 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19aa54 <__cxa_atexit@plt+0x18e670> │ │ │ │ @@ -408444,15 +408444,15 @@ │ │ │ │ ldr r6, [pc, #32] @ 19b1ec <__cxa_atexit@plt+0x18ee08> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, lsl #11 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ @ instruction: 0x000004b4 │ │ │ │ andeq r0, r0, ip, ror r3 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ ldrbeq r1, [sp], #-2772 @ 0xfffff52c │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ @@ -408519,15 +408519,15 @@ │ │ │ │ b cf498 <__cxa_atexit@plt+0xc30b4> │ │ │ │ ldr r2, [pc, #36] @ 19b320 <__cxa_atexit@plt+0x18ef3c> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r1, [sp], #-2256 @ 0xfffff730 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ ldrbeq r1, [sp], #-3388 @ 0xfffff2c4 │ │ │ │ ldrbeq r1, [sp], #-3388 @ 0xfffff2c4 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ ldreq r2, [r7], #-832 @ 0xfffffcc0 │ │ │ │ andeq r3, r1, ip │ │ │ │ @@ -408593,15 +408593,15 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r1, [sp], #-1924 @ 0xfffff87c │ │ │ │ andeq r0, r0, r0, asr #7 │ │ │ │ ldrbeq r1, [sp], #-3068 @ 0xfffff404 │ │ │ │ ldrbeq r1, [sp], #-3108 @ 0xfffff3dc │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ ldreq r2, [r7], #-536 @ 0xfffffde8 │ │ │ │ andeq r3, r0, ip, lsl #16 │ │ │ │ @@ -408660,15 +408660,15 @@ │ │ │ │ b cf498 <__cxa_atexit@plt+0xc30b4> │ │ │ │ ldr r2, [pc, #36] @ 19b554 <__cxa_atexit@plt+0x18f170> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r1, [sp], #-1696 @ 0xfffff960 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ ldrbeq r1, [sp], #-2824 @ 0xfffff4f8 │ │ │ │ ldrbeq r1, [sp], #-2824 @ 0xfffff4f8 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ ldreq r2, [r7], #-268 @ 0xfffffef4 │ │ │ │ andeq r3, r1, ip │ │ │ │ @@ -408734,15 +408734,15 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r1, [sp], #-1360 @ 0xfffffab0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ ldrbeq r1, [sp], #-2504 @ 0xfffff638 │ │ │ │ ldrbeq r1, [sp], #-2544 @ 0xfffff610 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldreq r1, [r7], #-4068 @ 0xfffff01c │ │ │ │ andeq r7, r0, sp │ │ │ │ @@ -408799,15 +408799,15 @@ │ │ │ │ b cf498 <__cxa_atexit@plt+0xc30b4> │ │ │ │ ldr r3, [pc, #36] @ 19b780 <__cxa_atexit@plt+0x18f39c> │ │ │ │ mov r4, #36 @ 0x24 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrbeq r1, [sp], #-2276 @ 0xfffff71c │ │ │ │ ldrbeq r1, [sp], #-1052 @ 0xfffffbe4 │ │ │ │ ldrbeq r1, [sp], #-2268 @ 0xfffff724 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ ldreq r1, [r7], #-3808 @ 0xfffff120 │ │ │ │ andeq r3, r0, ip, lsl #16 │ │ │ │ @@ -408824,15 +408824,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffff254 │ │ │ │ ldreq r1, [r7], #-3708 @ 0xfffff184 │ │ │ │ andeq r7, r1, ip, lsl #16 │ │ │ │ @@ -409623,21 +409623,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 19c468 <__cxa_atexit@plt+0x190084> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r4, #469762050 @ 0x1c000002 │ │ │ │ + mvneq r3, #3260416 @ 0x31c000 │ │ │ │ ldrbeq r0, [sp], #-1496 @ 0xfffffa28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -409651,15 +409651,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19c4c4 <__cxa_atexit@plt+0x1900e0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [sp], #-1724 @ 0xfffff944 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -409676,15 +409676,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 19c528 <__cxa_atexit@plt+0x190144> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [sp], #-1624 @ 0xfffff9a8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19c584 <__cxa_atexit@plt+0x1901a0> │ │ │ │ @@ -409698,21 +409698,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 19c594 <__cxa_atexit@plt+0x1901b0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r4, #88, 4 @ 0x80000005 │ │ │ │ + mvneq r3, #152, 16 @ 0x980000 │ │ │ │ ldrbeq r0, [sp], #-1196 @ 0xfffffb54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -409726,15 +409726,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19c5f0 <__cxa_atexit@plt+0x19020c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [sp], #-1424 @ 0xfffffa70 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -409751,15 +409751,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 19c654 <__cxa_atexit@plt+0x190270> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [sp], #-1324 @ 0xfffffad4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -410093,21 +410093,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 19cbc0 <__cxa_atexit@plt+0x1907dc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r3, #10752 @ 0x2a00 │ │ │ │ + mvneq r3, #-1610612730 @ 0xa0000006 │ │ │ │ ldrbeq pc, [ip], #-3712 @ 0xfffff180 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -410121,15 +410121,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19cc1c <__cxa_atexit@plt+0x190838> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [ip], #-3940 @ 0xfffff09c @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -410146,15 +410146,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 19cc80 <__cxa_atexit@plt+0x19089c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [ip], #-3840 @ 0xfffff100 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19ccdc <__cxa_atexit@plt+0x1908f8> │ │ │ │ @@ -410168,21 +410168,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 19ccec <__cxa_atexit@plt+0x190908> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r3, #252, 20 @ 0xfc000 │ │ │ │ + mvneq r3, #60, 2 │ │ │ │ ldrbeq pc, [ip], #-3412 @ 0xfffff2ac @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -410196,15 +410196,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19cd48 <__cxa_atexit@plt+0x190964> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [ip], #-3640 @ 0xfffff1c8 @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -410221,15 +410221,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 19cdac <__cxa_atexit@plt+0x1909c8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [ip], #-3540 @ 0xfffff22c @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -410403,21 +410403,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 19d098 <__cxa_atexit@plt+0x190cb4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r3, #20447232 @ 0x1380000 │ │ │ │ + mvneq r2, #9088 @ 0x2380 │ │ │ │ ldrbeq pc, [ip], #-2472 @ 0xfffff658 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -410431,15 +410431,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19d0f4 <__cxa_atexit@plt+0x190d10> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [ip], #-2700 @ 0xfffff574 @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -410456,15 +410456,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 19d158 <__cxa_atexit@plt+0x190d74> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [ip], #-2600 @ 0xfffff5d8 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19d1b4 <__cxa_atexit@plt+0x190dd0> │ │ │ │ @@ -410478,21 +410478,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 19d1c4 <__cxa_atexit@plt+0x190de0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r3, #32, 12 @ 0x2000000 │ │ │ │ + mvneq r2, #96, 24 @ 0x6000 │ │ │ │ ldrbeq pc, [ip], #-2172 @ 0xfffff784 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -410506,15 +410506,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19d220 <__cxa_atexit@plt+0x190e3c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [ip], #-2400 @ 0xfffff6a0 @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -410531,15 +410531,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 19d284 <__cxa_atexit@plt+0x190ea0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [ip], #-2300 @ 0xfffff704 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -410713,21 +410713,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 19d570 <__cxa_atexit@plt+0x19118c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r3, #268435463 @ 0x10000007 │ │ │ │ + mvneq r2, #11599872 @ 0xb10000 │ │ │ │ ldrbeq pc, [ip], #-1232 @ 0xfffffb30 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -410741,15 +410741,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19d5cc <__cxa_atexit@plt+0x1911e8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [ip], #-1460 @ 0xfffffa4c @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -410766,15 +410766,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 19d630 <__cxa_atexit@plt+0x19124c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [ip], #-1360 @ 0xfffffab0 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19d68c <__cxa_atexit@plt+0x1912a8> │ │ │ │ @@ -410788,21 +410788,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 19d69c <__cxa_atexit@plt+0x1912b8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r3, #-2147483632 @ 0x80000010 │ │ │ │ + mvneq r2, #34078720 @ 0x2080000 │ │ │ │ ldrbeq pc, [ip], #-932 @ 0xfffffc5c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -410816,15 +410816,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19d6f8 <__cxa_atexit@plt+0x191314> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [ip], #-1160 @ 0xfffffb78 @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -410841,15 +410841,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 19d75c <__cxa_atexit@plt+0x191378> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [ip], #-1060 @ 0xfffffbdc @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -411004,33 +411004,33 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ ldreq pc, [r6], #-3588 @ 0xfffff1fc │ │ │ │ ldreq pc, [r6], #-3584 @ 0xfffff200 │ │ │ │ ldreq pc, [r6], #-3616 @ 0xfffff1e0 │ │ │ │ - mvneq r2, #1968 @ 0x7b0 │ │ │ │ + mvneq r2, #-1157627904 @ 0xbb000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r2, #2736 @ 0xab0 │ │ │ │ + mvneq r2, #-352321536 @ 0xeb000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mvneq r2, #220, 28 @ 0xdc0 │ │ │ │ + mvneq r2, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvneq r2, #7, 30 │ │ │ │ + mvneq r2, #297795584 @ 0x11c00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -411250,15 +411250,15 @@ │ │ │ │ ldr r7, [r8, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 19dddc <__cxa_atexit@plt+0x1919f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -411281,15 +411281,15 @@ │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ @@ -411304,15 +411304,15 @@ │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -411324,15 +411324,15 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ ldr r3, [r5] │ │ │ │ str r9, [r5] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #12] @ 19def8 <__cxa_atexit@plt+0x191b14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldreq pc, [r6], #-2400 @ 0xfffff6a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -411352,15 +411352,15 @@ │ │ │ │ ldr r7, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 19df7c <__cxa_atexit@plt+0x191b98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -412263,15 +412263,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r8, [r5, #-8] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19ee30 <__cxa_atexit@plt+0x192a4c> │ │ │ │ ldr r3, [pc, #220] @ 19ee84 <__cxa_atexit@plt+0x192aa0> │ │ │ │ ldr r2, [pc, #220] @ 19ee88 <__cxa_atexit@plt+0x192aa4> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ @@ -412298,15 +412298,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ @@ -412355,15 +412355,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [pc, #28] @ 19ef24 <__cxa_atexit@plt+0x192b40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @@ -412420,15 +412420,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [pc, #28] @ 19f028 <__cxa_atexit@plt+0x192c44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @@ -413124,15 +413124,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r8, [r3, #12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -413173,15 +413173,15 @@ │ │ │ │ ldr r7, [r8, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 19fc34 <__cxa_atexit@plt+0x193850> │ │ │ │ ldr r7, [pc, #124] @ 19fc5c <__cxa_atexit@plt+0x193878> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -413482,15 +413482,15 @@ │ │ │ │ b 1a04f8 <__cxa_atexit@plt+0x194114> │ │ │ │ ldr r4, [pc, #56] @ 1a00c0 <__cxa_atexit@plt+0x193cdc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5] │ │ │ │ mov r4, sl │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #24] @ 1a00bc <__cxa_atexit@plt+0x193cd8> │ │ │ │ mov r4, sl │ │ │ │ mov r2, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [sl, #828] @ 0x33c │ │ │ │ @@ -413594,15 +413594,15 @@ │ │ │ │ b 1a04f8 <__cxa_atexit@plt+0x194114> │ │ │ │ ldr r6, [pc, #20] @ 1a025c <__cxa_atexit@plt+0x193e78> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbeq ip, [ip], #-3552 @ 0xfffff220 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ ldreq sp, [r6], #-1580 @ 0xfffff9d4 │ │ │ │ andeq r0, r0, sp, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -413643,15 +413643,15 @@ │ │ │ │ b cfcd0 <__cxa_atexit@plt+0xc38ec> │ │ │ │ ldr r3, [pc, #28] @ 1a0328 <__cxa_atexit@plt+0x193f44> │ │ │ │ mov r4, #40 @ 0x28 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq ip, [ip], #-3388 @ 0xfffff2c4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ ldreq sp, [r6], #-1384 @ 0xfffffa98 │ │ │ │ andeq pc, r3, sp, lsl #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #184] @ 1a03f8 <__cxa_atexit@plt+0x194014> │ │ │ │ @@ -413690,15 +413690,15 @@ │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r9, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r0, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ + b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ ldr r7, [pc, #48] @ 1a0414 <__cxa_atexit@plt+0x194030> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -413831,22 +413831,22 @@ │ │ │ │ str r7, [r6, #28] │ │ │ │ str r9, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r0, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ + b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ ldr r6, [pc, #76] @ 1a0664 <__cxa_atexit@plt+0x194280> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #44] @ 1a0660 <__cxa_atexit@plt+0x19427c> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -413968,15 +413968,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a0838 <__cxa_atexit@plt+0x194454> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrbeq ip, [ip], #-632 @ 0xfffffd88 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ ldreq sp, [r6], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -414168,15 +414168,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 1a0b64 <__cxa_atexit@plt+0x194780> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [pc, #28] @ 1a0b68 <__cxa_atexit@plt+0x194784> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa950 <__cxa_atexit@plt+0x3ee56c> │ │ │ │ + b 3fa9a8 <__cxa_atexit@plt+0x3ee5c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq fp, [ip], #-3808 @ 0xfffff120 │ │ │ │ ldrbeq ip, [ip], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ @@ -414887,15 +414887,15 @@ │ │ │ │ ldr r7, [pc, #96] @ 1a16d8 <__cxa_atexit@plt+0x1952f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [r0] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @@ -414929,15 +414929,15 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [pc, #56] @ 1a175c <__cxa_atexit@plt+0x195378> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r2, r8} │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1a1760 <__cxa_atexit@plt+0x19537c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @@ -414957,15 +414957,15 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [pc, #48] @ 1a17c4 <__cxa_atexit@plt+0x1953e0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r2, r8} │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #12] @ 1a17bc <__cxa_atexit@plt+0x1953d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrbeq fp, [ip], #-732 @ 0xfffffd24 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -415003,15 +415003,15 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r7, r8} │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 1a189c <__cxa_atexit@plt+0x1954b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -415037,15 +415037,15 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [pc, #48] @ 1a1904 <__cxa_atexit@plt+0x195520> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r2, r8} │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #12] @ 1a18fc <__cxa_atexit@plt+0x195518> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrbeq fp, [ip], #-412 @ 0xfffffe64 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @@ -415167,15 +415167,15 @@ │ │ │ │ str r8, [r6, #12]! │ │ │ │ str r6, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r5, #-12] │ │ │ │ ldr r8, [pc, #104] @ 1a1b4c <__cxa_atexit@plt+0x195768> │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ + b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ ldr r1, [r7] │ │ │ │ mov r5, r0 │ │ │ │ bx r1 │ │ │ │ ldr r7, [pc, #52] @ 1a1b38 <__cxa_atexit@plt+0x195754> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -415223,15 +415223,15 @@ │ │ │ │ stmda r5, {r0, r6, lr} │ │ │ │ ldr r6, [pc, #72] @ 1a1c04 <__cxa_atexit@plt+0x195820> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ ldr r8, [pc, #64] @ 1a1c08 <__cxa_atexit@plt+0x195824> │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ + b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ ldr r7, [pc, #28] @ 1a1bf4 <__cxa_atexit@plt+0x195810> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -415276,15 +415276,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #20] │ │ │ │ str lr, [r6, #12]! │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r8, [pc, #104] @ 1a1d04 <__cxa_atexit@plt+0x195920> │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r7, [pc, #68] @ 1a1cf0 <__cxa_atexit@plt+0x19590c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ @@ -415330,15 +415330,15 @@ │ │ │ │ stm r5, {r0, r6} │ │ │ │ ldr r6, [pc, #68] @ 1a1dac <__cxa_atexit@plt+0x1959c8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-4]! │ │ │ │ ldr r8, [pc, #60] @ 1a1db0 <__cxa_atexit@plt+0x1959cc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r7, [pc, #28] @ 1a1da0 <__cxa_atexit@plt+0x1959bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -415691,15 +415691,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ ldr r8, [pc, #252] @ 1a2414 <__cxa_atexit@plt+0x196030> │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa988 <__cxa_atexit@plt+0x3ee5a4> │ │ │ │ + b 3fa9e0 <__cxa_atexit@plt+0x3ee5fc> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ cmp r7, r2 │ │ │ │ bcc 1a23cc <__cxa_atexit@plt+0x195fe8> │ │ │ │ ldr r3, [pc, #192] @ 1a23f8 <__cxa_atexit@plt+0x196014> │ │ │ │ add lr, r5, #20 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -415782,15 +415782,15 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [pc, #36] @ 1a24a0 <__cxa_atexit@plt+0x1960bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r8, [pc, #28] @ 1a24a4 <__cxa_atexit@plt+0x1960c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa988 <__cxa_atexit@plt+0x3ee5a4> │ │ │ │ + b 3fa9e0 <__cxa_atexit@plt+0x3ee5fc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff160 │ │ │ │ ldrbeq sl, [ip], #-1724 @ 0xfffff944 │ │ │ │ ldrbeq sl, [ip], #-2900 @ 0xfffff4ac │ │ │ │ @@ -416035,15 +416035,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r6, [pc, #88] @ 1a28c4 <__cxa_atexit@plt+0x1964e0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-16]! │ │ │ │ ldr r8, [pc, #80] @ 1a28c8 <__cxa_atexit@plt+0x1964e4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa988 <__cxa_atexit@plt+0x3ee5a4> │ │ │ │ + b 3fa9e0 <__cxa_atexit@plt+0x3ee5fc> │ │ │ │ ldr r3, [pc, #44] @ 1a28b4 <__cxa_atexit@plt+0x1964d0> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1a289c <__cxa_atexit@plt+0x1964b8> │ │ │ │ b 1a29cc <__cxa_atexit@plt+0x1965e8> │ │ │ │ @@ -416787,15 +416787,15 @@ │ │ │ │ ldr r7, [pc, #236] @ 1a3514 <__cxa_atexit@plt+0x197130> │ │ │ │ str fp, [r6, #28] │ │ │ │ mov fp, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, r0, #14 │ │ │ │ mov r6, r0 │ │ │ │ - b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ + b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ ldr r9, [pc, #164] @ 1a34ec <__cxa_atexit@plt+0x197108> │ │ │ │ ldr lr, [pc, #164] @ 1a34f0 <__cxa_atexit@plt+0x19710c> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r6, #16]! │ │ │ │ @@ -416928,15 +416928,15 @@ │ │ │ │ ldr r7, [pc, #396] @ 1a37e8 <__cxa_atexit@plt+0x197404> │ │ │ │ str r4, [r6, #28] │ │ │ │ mov r4, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, ip, #14 │ │ │ │ mov r6, ip │ │ │ │ - b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ + b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mvn r1, r2 │ │ │ │ tst r1, #3 │ │ │ │ bne 1a36b0 <__cxa_atexit@plt+0x1972cc> │ │ │ │ ldr r1, [r2, #1] │ │ │ │ ldr r2, [r2, #5] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -417107,15 +417107,15 @@ │ │ │ │ ldr r7, [pc, #160] @ 1a39c8 <__cxa_atexit@plt+0x1975e4> │ │ │ │ str r8, [r6, #28] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, fp, #14 │ │ │ │ mov r6, fp │ │ │ │ mov fp, r9 │ │ │ │ - b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ + b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ ldr r6, [pc, #96] @ 1a39a8 <__cxa_atexit@plt+0x1975c4> │ │ │ │ mov fp, lr │ │ │ │ mov r2, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ @@ -417254,15 +417254,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r7, [pc, #108] @ 1a3be4 <__cxa_atexit@plt+0x197800> │ │ │ │ str r9, [r6, #28] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, r0, #14 │ │ │ │ mov r6, r0 │ │ │ │ - b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ + b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ mov r6, #84 @ 0x54 │ │ │ │ ldr r7, [pc, #36] @ 1a3bbc <__cxa_atexit@plt+0x1977d8> │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #32] @ 1a3bc0 <__cxa_atexit@plt+0x1977dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ @@ -417364,15 +417364,15 @@ │ │ │ │ ldr r7, [pc, #160] @ 1a3dcc <__cxa_atexit@plt+0x1979e8> │ │ │ │ str r8, [r6, #28] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, fp, #14 │ │ │ │ mov r6, fp │ │ │ │ mov fp, r9 │ │ │ │ - b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ + b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ ldr r0, [pc, #96] @ 1a3dac <__cxa_atexit@plt+0x1979c8> │ │ │ │ mov r6, lr │ │ │ │ mov fp, ip │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ @@ -417552,15 +417552,15 @@ │ │ │ │ ldr r7, [pc, #160] @ 1a40bc <__cxa_atexit@plt+0x197cd8> │ │ │ │ str r8, [r6, #28] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, fp, #14 │ │ │ │ mov r6, fp │ │ │ │ mov fp, r9 │ │ │ │ - b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ + b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ ldr r6, [pc, #96] @ 1a409c <__cxa_atexit@plt+0x197cb8> │ │ │ │ mov fp, ip │ │ │ │ mov r2, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ @@ -417674,22 +417674,22 @@ │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r9, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r0, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ + b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ ldr r6, [pc, #64] @ 1a4264 <__cxa_atexit@plt+0x197e80> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #32] @ 1a4260 <__cxa_atexit@plt+0x197e7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -417883,15 +417883,15 @@ │ │ │ │ str r7, [r8, #12] │ │ │ │ ldr r7, [pc, #128] @ 1a45cc <__cxa_atexit@plt+0x1981e8> │ │ │ │ str fp, [r8, #28] │ │ │ │ mov fp, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #24] │ │ │ │ sub r7, r6, #14 │ │ │ │ - b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ + b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ ldr r3, [pc, #68] @ 1a45ac <__cxa_atexit@plt+0x1981c8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ @@ -418009,15 +418009,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r7, [pc, #104] @ 1a47ac <__cxa_atexit@plt+0x1983c8> │ │ │ │ str r9, [r6, #28] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, r1, #14 │ │ │ │ mov r6, r1 │ │ │ │ - b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ + b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ mov r6, #84 @ 0x54 │ │ │ │ ldr r7, [pc, #36] @ 1a4788 <__cxa_atexit@plt+0x1983a4> │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #32] @ 1a478c <__cxa_atexit@plt+0x1983a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -418102,22 +418102,22 @@ │ │ │ │ ldr r7, [pc, #148] @ 1a4948 <__cxa_atexit@plt+0x198564> │ │ │ │ str fp, [r6, #28] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, ip, #14 │ │ │ │ mov r6, ip │ │ │ │ - b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ + b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ ldr r6, [pc, #84] @ 1a4928 <__cxa_atexit@plt+0x198544> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ mov r6, #84 @ 0x54 │ │ │ │ ldr r7, [pc, #44] @ 1a4920 <__cxa_atexit@plt+0x19853c> │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #40] @ 1a4924 <__cxa_atexit@plt+0x198540> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -418768,15 +418768,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ ldr r8, [pc, #252] @ 1a5428 <__cxa_atexit@plt+0x199044> │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ + b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ cmp r7, r2 │ │ │ │ bcc 1a53e0 <__cxa_atexit@plt+0x198ffc> │ │ │ │ ldr r3, [pc, #192] @ 1a540c <__cxa_atexit@plt+0x199028> │ │ │ │ add lr, r5, #20 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -418859,15 +418859,15 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [pc, #36] @ 1a54b4 <__cxa_atexit@plt+0x1990d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r8, [pc, #28] @ 1a54b8 <__cxa_atexit@plt+0x1990d4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ + b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ ldrbeq r7, [ip], #-1704 @ 0xfffff958 │ │ │ │ ldrbeq r7, [ip], #-2880 @ 0xfffff4c0 │ │ │ │ @@ -419099,15 +419099,15 @@ │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r9, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r0, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ + b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ ldr r7, [pc, #48] @ 1a5898 <__cxa_atexit@plt+0x1994b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -419238,15 +419238,15 @@ │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r9, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r0, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ + b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ ldr r7, [pc, #48] @ 1a5ac4 <__cxa_atexit@plt+0x1996e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -419386,15 +419386,15 @@ │ │ │ │ str r8, [r6, #-12] │ │ │ │ str r9, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r0, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ + b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #40] @ 1a5d1c <__cxa_atexit@plt+0x199938> │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ @@ -419455,15 +419455,15 @@ │ │ │ │ str r2, [r6, #-8] │ │ │ │ str r9, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r0, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ + b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ ldr r7, [pc, #48] @ 1a5e28 <__cxa_atexit@plt+0x199a44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -419544,15 +419544,15 @@ │ │ │ │ str r7, [r6, #28] │ │ │ │ str r2, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r0, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ + b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ ldr r7, [pc, #88] @ 1a5fb4 <__cxa_atexit@plt+0x199bd0> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ @@ -420250,21 +420250,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1a6a74 <__cxa_atexit@plt+0x19a690> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq sl, #60 @ 0x3c │ │ │ │ + mvneq r9, #124, 12 @ 0x7c00000 │ │ │ │ ldrbeq r5, [ip], #-4044 @ 0xfffff034 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -420278,15 +420278,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a6ad0 <__cxa_atexit@plt+0x19a6ec> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r6, [ip], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -420303,15 +420303,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1a6b34 <__cxa_atexit@plt+0x19a750> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r6, [ip], #-76 @ 0xffffffb4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a6b90 <__cxa_atexit@plt+0x19a7ac> │ │ │ │ @@ -420325,21 +420325,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1a6ba0 <__cxa_atexit@plt+0x19a7bc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r9, #10, 30 @ 0x28 │ │ │ │ + mvneq r9, #310378496 @ 0x12800000 │ │ │ │ ldrbeq r5, [ip], #-3744 @ 0xfffff160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -420353,15 +420353,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a6bfc <__cxa_atexit@plt+0x19a818> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r5, [ip], #-3972 @ 0xfffff07c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -420378,15 +420378,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1a6c60 <__cxa_atexit@plt+0x19a87c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r5, [ip], #-3872 @ 0xfffff0e0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq r6, [r6], #-3868 @ 0xfffff0e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -420402,21 +420402,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq r9, #220, 26 @ 0x3700 │ │ │ │ + mvneq r9, #28, 8 @ 0x1c000000 │ │ │ │ ldrbeq r5, [ip], #-3444 @ 0xfffff28c │ │ │ │ ldreq r6, [r6], #-3752 @ 0xfffff158 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1a6d00 <__cxa_atexit@plt+0x19a91c> │ │ │ │ mov sl, r8 │ │ │ │ @@ -420442,21 +420442,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq r9, #68, 26 @ 0x1100 │ │ │ │ + mvneq r9, #132, 6 @ 0x10000002 │ │ │ │ ldrbeq r5, [ip], #-3284 @ 0xfffff32c │ │ │ │ ldreq r6, [r6], #-3592 @ 0xfffff1f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1a6da0 <__cxa_atexit@plt+0x19a9bc> │ │ │ │ mov sl, r8 │ │ │ │ @@ -420479,20 +420479,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1a6e00 <__cxa_atexit@plt+0x19aa1c> │ │ │ │ ldr r3, [pc, #40] @ 1a6e04 <__cxa_atexit@plt+0x19aa20> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r9, #27136 @ 0x6a00 │ │ │ │ + mvneq r9, #-1610612726 @ 0xa000000a │ │ │ │ ldrbeq r5, [ip], #-3132 @ 0xfffff3c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a6e3c <__cxa_atexit@plt+0x19aa58> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -420910,21 +420910,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1a74c4 <__cxa_atexit@plt+0x19b0e0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r9, #692060160 @ 0x29400000 │ │ │ │ + mvneq r8, #234496 @ 0x39400 │ │ │ │ ldrbeq r5, [ip], #-1404 @ 0xfffffa84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -420938,15 +420938,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a7520 <__cxa_atexit@plt+0x19b13c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r5, [ip], #-1632 @ 0xfffff9a0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -420963,15 +420963,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1a7584 <__cxa_atexit@plt+0x19b1a0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r5, [ip], #-1532 @ 0xfffffa04 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -421001,15 +421001,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 1a7618 <__cxa_atexit@plt+0x19b234> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-8]! │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r6, [r6], #-1520 @ 0xfffffa10 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 1a765c <__cxa_atexit@plt+0x19b278> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ @@ -421018,15 +421018,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldreq r6, [r6], #-1312 @ 0xfffffae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1a7688 <__cxa_atexit@plt+0x19b2a4> │ │ │ │ mov sl, r8 │ │ │ │ @@ -421052,21 +421052,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq r9, #-872415231 @ 0xcc000001 │ │ │ │ + mvneq r8, #2932736 @ 0x2cc000 │ │ │ │ ldrbeq r5, [ip], #-844 @ 0xfffffcb4 │ │ │ │ ldreq r6, [r6], #-1152 @ 0xfffffb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1a7728 <__cxa_atexit@plt+0x19b344> │ │ │ │ mov sl, r8 │ │ │ │ @@ -421134,15 +421134,15 @@ │ │ │ │ ldreq r6, [r6], #-1088 @ 0xfffffbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1a782c <__cxa_atexit@plt+0x19b448> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r6, [r6], #-848 @ 0xfffffcb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -421211,15 +421211,15 @@ │ │ │ │ ldreq r6, [r6], #-780 @ 0xfffffcf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1a7960 <__cxa_atexit@plt+0x19b57c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r6, [r6], #-540 @ 0xfffffde4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -421413,15 +421413,15 @@ │ │ │ │ mov r5, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #3 │ │ │ │ ldr r7, [pc, #36] @ 1a7ca0 <__cxa_atexit@plt+0x19b8bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ 1a7ca4 <__cxa_atexit@plt+0x19b8c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r4, [ip], #-3520 @ 0xfffff240 │ │ │ │ ldrbeq r5, [ip], #-1488 @ 0xfffffa30 │ │ │ │ ldrbeq r5, [ip], #-596 @ 0xfffffdac │ │ │ │ @@ -421441,21 +421441,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1a7d10 <__cxa_atexit@plt+0x19b92c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r8, #5440 @ 0x1540 │ │ │ │ + mvneq r8, #1409286146 @ 0x54000002 │ │ │ │ ldrbeq r4, [ip], #-3376 @ 0xfffff2d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -421469,15 +421469,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a7d6c <__cxa_atexit@plt+0x19b988> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [ip], #-3604 @ 0xfffff1ec │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -421494,15 +421494,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1a7dd0 <__cxa_atexit@plt+0x19b9ec> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [ip], #-3504 @ 0xfffff250 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq r5, [r6], #-4028 @ 0xfffff044 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -421693,15 +421693,15 @@ │ │ │ │ ldreq r5, [r6], #-2948 @ 0xfffff47c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1a80e8 <__cxa_atexit@plt+0x19bd04> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r5, [r6], #-2708 @ 0xfffff56c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -421714,15 +421714,15 @@ │ │ │ │ ldreq r5, [r6], #-2864 @ 0xfffff4d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1a813c <__cxa_atexit@plt+0x19bd58> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r5, [r6], #-2624 @ 0xfffff5c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -421735,15 +421735,15 @@ │ │ │ │ ldreq r5, [r6], #-2780 @ 0xfffff524 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1a8190 <__cxa_atexit@plt+0x19bdac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r5, [r6], #-2540 @ 0xfffff614 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -422024,15 +422024,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r5, [r2] │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -422117,20 +422117,20 @@ │ │ │ │ bne 1a8788 <__cxa_atexit@plt+0x19c3a4> │ │ │ │ ldr r3, [pc, #164] @ 1a8818 <__cxa_atexit@plt+0x19c434> │ │ │ │ ldr r8, [pc, #164] @ 1a881c <__cxa_atexit@plt+0x19c438> │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #108] @ 1a8810 <__cxa_atexit@plt+0x19c42c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ @@ -422155,15 +422155,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #21 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ andeq r0, r0, r0, ror #21 │ │ │ │ - mvneq r8, #1879048203 @ 0x7000000b │ │ │ │ + mvneq r7, #16187392 @ 0xf70000 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldreq r5, [r6], #-1252 @ 0xfffffb1c │ │ │ │ ldreq r5, [r6], #-1248 @ 0xfffffb20 │ │ │ │ ldreq r5, [r6], #-1296 @ 0xfffffaf0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -422264,15 +422264,15 @@ │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b cf498 <__cxa_atexit@plt+0xc30b4> │ │ │ │ str r9, [r5, #24] │ │ │ │ str r8, [r5, #28] │ │ │ │ str r7, [r5, #32] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #188] @ 1a8a98 <__cxa_atexit@plt+0x19c6b4> │ │ │ │ ldr r2, [r1, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ str r8, [r5, #20] │ │ │ │ str r9, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ @@ -422311,24 +422311,24 @@ │ │ │ │ ldr r7, [pc, #52] @ 1a8aac <__cxa_atexit@plt+0x19c6c8> │ │ │ │ ldr r8, [pc, #52] @ 1a8ab0 <__cxa_atexit@plt+0x19c6cc> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ ldrbeq r4, [ip], #-428 @ 0xfffffe54 │ │ │ │ ldrbeq r4, [ip], #-1640 @ 0xfffff998 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - mvneq r7, #700 @ 0x2bc │ │ │ │ + mvneq r7, #1002438656 @ 0x3bc00000 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ ldreq r5, [r6], #-648 @ 0xfffffd78 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #60] @ 1a8b08 <__cxa_atexit@plt+0x19c724> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -422393,15 +422393,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrbeq r4, [ip], #-1760 @ 0xfffff920 │ │ │ │ @@ -422550,22 +422550,22 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 1a8e4c <__cxa_atexit@plt+0x19ca68> │ │ │ │ ldr r3, [pc, #36] @ 1a8e60 <__cxa_atexit@plt+0x19ca7c> │ │ │ │ ldr r8, [pc, #36] @ 1a8e64 <__cxa_atexit@plt+0x19ca80> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvneq r7, #248832 @ 0x3cc00 │ │ │ │ + mvneq r7, #805306371 @ 0x30000003 │ │ │ │ ldreq r4, [r6], #-3352 @ 0xfffff2e8 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [pc, #32] @ 1a8ea4 <__cxa_atexit@plt+0x19cac0> │ │ │ │ mov sl, r8 │ │ │ │ @@ -422644,15 +422644,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldmib r5, {r7, r8, r9} │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrbeq r4, [ip], #-748 @ 0xfffffd14 │ │ │ │ @@ -422803,20 +422803,20 @@ │ │ │ │ bne 1a9240 <__cxa_atexit@plt+0x19ce5c> │ │ │ │ ldr r3, [pc, #32] @ 1a924c <__cxa_atexit@plt+0x19ce68> │ │ │ │ ldr r8, [pc, #32] @ 1a9250 <__cxa_atexit@plt+0x19ce6c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldmib r5, {r7, r8, r9} │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvneq r7, #66846720 @ 0x3fc0000 │ │ │ │ + mvneq r6, #1008 @ 0x3f0 │ │ │ │ ldreq r4, [r6], #-2348 @ 0xfffff6d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 1a9288 <__cxa_atexit@plt+0x19cea4> │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ @@ -422880,15 +422880,15 @@ │ │ │ │ ldr r7, [pc, #176] @ 1a940c <__cxa_atexit@plt+0x19d028> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #168] @ 1a9410 <__cxa_atexit@plt+0x19d02c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #132] @ 1a9400 <__cxa_atexit@plt+0x19d01c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #124] @ 1a9404 <__cxa_atexit@plt+0x19d020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 1a93e4 <__cxa_atexit@plt+0x19d000> │ │ │ │ @@ -422941,15 +422941,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1a9468 <__cxa_atexit@plt+0x19d084> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ @@ -423955,21 +423955,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq r6, #7340032 @ 0x700000 │ │ │ │ + mvneq r5, #18176 @ 0x4700 │ │ │ │ ldrbeq r2, [ip], #-1520 @ 0xfffffa10 │ │ │ │ ldreq r3, [r6], #-1828 @ 0xfffff8dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1aa484 <__cxa_atexit@plt+0x19e0a0> │ │ │ │ mov sl, r8 │ │ │ │ @@ -423995,21 +423995,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq r6, #398458880 @ 0x17c00000 │ │ │ │ + mvneq r5, #162816 @ 0x27c00 │ │ │ │ ldrbeq r2, [ip], #-1360 @ 0xfffffab0 │ │ │ │ ldreq r3, [r6], #-1668 @ 0xfffff97c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1aa524 <__cxa_atexit@plt+0x19e140> │ │ │ │ mov sl, r8 │ │ │ │ @@ -424035,21 +424035,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq r6, #-1174405120 @ 0xba000000 │ │ │ │ + mvneq r5, #1024000 @ 0xfa000 │ │ │ │ ldrbeq r2, [ip], #-1200 @ 0xfffffb50 │ │ │ │ ldreq r3, [r6], #-1508 @ 0xfffffa1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1aa5c4 <__cxa_atexit@plt+0x19e1e0> │ │ │ │ mov sl, r8 │ │ │ │ @@ -424072,20 +424072,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1aa624 <__cxa_atexit@plt+0x19e240> │ │ │ │ ldr r3, [pc, #40] @ 1aa628 <__cxa_atexit@plt+0x19e244> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvneq r6, #-1476395005 @ 0xa8000003 │ │ │ │ + mvneq r5, #172032 @ 0x2a000 │ │ │ │ ldrbeq r2, [ip], #-1048 @ 0xfffffbe8 │ │ │ │ ldreq r3, [r6], #-1928 @ 0xfffff878 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1aa6d4 <__cxa_atexit@plt+0x19e2f0> │ │ │ │ @@ -425129,21 +425129,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1ab6b0 <__cxa_atexit@plt+0x19f2cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r5, #1811939329 @ 0x6c000001 │ │ │ │ + mvneq r4, #2539520 @ 0x26c000 │ │ │ │ ldrbeq r1, [ip], #-912 @ 0xfffffc70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -425157,15 +425157,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ab70c <__cxa_atexit@plt+0x19f328> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r1, [ip], #-1140 @ 0xfffffb8c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -425182,15 +425182,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1ab770 <__cxa_atexit@plt+0x19f38c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r1, [ip], #-1040 @ 0xfffffbf0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ab7cc <__cxa_atexit@plt+0x19f3e8> │ │ │ │ @@ -425204,21 +425204,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1ab7dc <__cxa_atexit@plt+0x19f3f8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r5, #1342177282 @ 0x50000002 │ │ │ │ + mvneq r4, #6619136 @ 0x650000 │ │ │ │ ldrbeq r1, [ip], #-612 @ 0xfffffd9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -425232,15 +425232,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ab838 <__cxa_atexit@plt+0x19f454> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r1, [ip], #-840 @ 0xfffffcb8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -425257,15 +425257,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1ab89c <__cxa_atexit@plt+0x19f4b8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r1, [ip], #-740 @ 0xfffffd1c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq r2, [r6], #-988 @ 0xfffffc24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -425586,15 +425586,15 @@ │ │ │ │ ldreq r1, [r6], #-3760 @ 0xfffff150 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1abdbc <__cxa_atexit@plt+0x19f9d8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r1, [r6], #-3520 @ 0xfffff240 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -425691,21 +425691,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq r4, #140, 20 @ 0x8c000 │ │ │ │ + mvneq r4, #204 @ 0xcc │ │ │ │ ldrbeq r0, [ip], #-2768 @ 0xfffff530 │ │ │ │ ldreq r1, [r6], #-3076 @ 0xfffff3fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1abfa4 <__cxa_atexit@plt+0x19fbc0> │ │ │ │ mov sl, r8 │ │ │ │ @@ -426018,21 +426018,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvneq r4, #457179136 @ 0x1b400000 │ │ │ │ + mvneq r3, #177152 @ 0x2b400 │ │ │ │ ldrbeq r0, [ip], #-1460 @ 0xfffffa4c │ │ │ │ ldreq r1, [r6], #-1768 @ 0xfffff918 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1ac4c0 <__cxa_atexit@plt+0x1a00dc> │ │ │ │ mov sl, r8 │ │ │ │ @@ -426056,21 +426056,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1ac52c <__cxa_atexit@plt+0x1a0148> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r4, #200, 8 @ 0xc8000000 │ │ │ │ + mvneq r3, #8, 22 @ 0x2000 │ │ │ │ ldrbeq r0, [ip], #-1300 @ 0xfffffaec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -426084,15 +426084,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ac588 <__cxa_atexit@plt+0x1a01a4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [ip], #-1528 @ 0xfffffa08 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -426109,15 +426109,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1ac5ec <__cxa_atexit@plt+0x1a0208> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [ip], #-1428 @ 0xfffffa6c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ac648 <__cxa_atexit@plt+0x1a0264> │ │ │ │ @@ -426131,21 +426131,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1ac658 <__cxa_atexit@plt+0x1a0274> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r4, #1543503874 @ 0x5c000002 │ │ │ │ + mvneq r3, #3522560 @ 0x35c000 │ │ │ │ ldrbeq r0, [ip], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -426159,15 +426159,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ac6b4 <__cxa_atexit@plt+0x1a02d0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [ip], #-1228 @ 0xfffffb34 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -426184,15 +426184,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1ac718 <__cxa_atexit@plt+0x1a0334> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [ip], #-1128 @ 0xfffffb98 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ac774 <__cxa_atexit@plt+0x1a0390> │ │ │ │ @@ -426206,21 +426206,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1ac784 <__cxa_atexit@plt+0x1a03a0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r4, #1879048198 @ 0x70000006 │ │ │ │ + mvneq r3, #10944512 @ 0xa70000 │ │ │ │ ldrbeq r0, [ip], #-700 @ 0xfffffd44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -426234,15 +426234,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ac7e0 <__cxa_atexit@plt+0x1a03fc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [ip], #-928 @ 0xfffffc60 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -426259,15 +426259,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1ac844 <__cxa_atexit@plt+0x1a0460> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [ip], #-828 @ 0xfffffcc4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ac8a0 <__cxa_atexit@plt+0x1a04bc> │ │ │ │ @@ -426281,21 +426281,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1ac8b0 <__cxa_atexit@plt+0x1a04cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvneq r4, #1073741838 @ 0x4000000e │ │ │ │ + mvneq r3, #31719424 @ 0x1e40000 │ │ │ │ ldrbeq r0, [ip], #-400 @ 0xfffffe70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -426309,15 +426309,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ac90c <__cxa_atexit@plt+0x1a0528> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [ip], #-628 @ 0xfffffd8c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -426334,15 +426334,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1ac970 <__cxa_atexit@plt+0x1a058c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [ip], #-528 @ 0xfffffdf0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq r1, [r6], #-1460 @ 0xfffffa4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ @@ -426358,15 +426358,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 1ac9e4 <__cxa_atexit@plt+0x1a0600> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq r1, [r6], #-1392 @ 0xfffffa90 │ │ │ │ ldrbeq r0, [ip], #-108 @ 0xffffff94 │ │ │ │ ldrbeq r0, [ip], #-1452 @ 0xfffffa54 │ │ │ │ @@ -426806,15 +426806,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 1ad0cc <__cxa_atexit@plt+0x1a0ce8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-8]! │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq r0, [r6], #-3708 @ 0xfffff184 │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 1ad110 <__cxa_atexit@plt+0x1a0d2c> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ @@ -426823,15 +426823,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldreq r0, [r6], #-3640 @ 0xfffff1c8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 1ad160 <__cxa_atexit@plt+0x1a0d7c> │ │ │ │ ldr r2, [pc, #56] @ 1ad164 <__cxa_atexit@plt+0x1a0d80> │ │ │ │ mov sl, r8 │ │ │ │ @@ -426949,15 +426949,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #272] @ 1ad40c <__cxa_atexit@plt+0x1a1028> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldrb r0, [lr, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs 1ad320 <__cxa_atexit@plt+0x1a0f3c> │ │ │ │ add r2, r0, r8, lsl #6 │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ b 1ad360 <__cxa_atexit@plt+0x1a0f7c> │ │ │ │ ldrb r1, [lr, #2] │ │ │ │ @@ -426987,30 +426987,30 @@ │ │ │ │ bcs 1ad3a0 <__cxa_atexit@plt+0x1a0fbc> │ │ │ │ ldr r2, [pc, #88] @ 1ad3e4 <__cxa_atexit@plt+0x1a1000> │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ lsrs r3, r1, #16 │ │ │ │ lsr r3, r1, #11 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ movne r2, #2 │ │ │ │ add r2, r2, r0 │ │ │ │ ldr r3, [pc, #72] @ 1ad410 <__cxa_atexit@plt+0x1a102c> │ │ │ │ mul r7, r2, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldreq r0, [r6], #-3160 @ 0xfffff3a8 │ │ │ │ ldreq r0, [r6], #-3156 @ 0xfffff3ac │ │ │ │ muleq r0, r0, r4 │ │ │ │ ldreq r0, [r6], #-3252 @ 0xfffff34c │ │ │ │ @@ -427041,15 +427041,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #40] @ 1ad48c <__cxa_atexit@plt+0x1a10a8> │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ add lr, pc, lr │ │ │ │ stmda r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrbeq pc, [fp], #-2148 @ 0xfffff79c @ │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ ldreq r0, [r6], #-2748 @ 0xfffff544 │ │ │ │ @@ -427062,15 +427062,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldreq r0, [r6], #-2684 @ 0xfffff584 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 1ad51c <__cxa_atexit@plt+0x1a1138> │ │ │ │ ldr r2, [pc, #56] @ 1ad520 <__cxa_atexit@plt+0x1a113c> │ │ │ │ mov sl, r8 │ │ │ │ @@ -427125,15 +427125,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #40] @ 1ad5dc <__cxa_atexit@plt+0x1a11f8> │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ add lr, pc, lr │ │ │ │ stmda r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrbeq pc, [fp], #-1812 @ 0xfffff8ec @ │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ ldreq r0, [r6], #-2412 @ 0xfffff694 │ │ │ │ @@ -427146,15 +427146,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldreq r0, [r6], #-2348 @ 0xfffff6d4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 1ad66c <__cxa_atexit@plt+0x1a1288> │ │ │ │ ldr r2, [pc, #56] @ 1ad670 <__cxa_atexit@plt+0x1a128c> │ │ │ │ mov sl, r8 │ │ │ │ @@ -427196,15 +427196,15 @@ │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ stm r5, {r0, r1, r2, r3} │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldreq r0, [r6], #-2148 @ 0xfffff79c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 1ad734 <__cxa_atexit@plt+0x1a1350> │ │ │ │ ldr r2, [pc, #56] @ 1ad738 <__cxa_atexit@plt+0x1a1354> │ │ │ │ mov sl, r8 │ │ │ │ @@ -427266,15 +427266,15 @@ │ │ │ │ add sl, r7, #3 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldreq r0, [r6], #-1868 @ 0xfffff8b4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 1ad84c <__cxa_atexit@plt+0x1a1468> │ │ │ │ ldr r2, [pc, #56] @ 1ad850 <__cxa_atexit@plt+0x1a146c> │ │ │ │ mov sl, r8 │ │ │ │ @@ -427404,15 +427404,15 @@ │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r2, r3} │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldreq r0, [r6], #-1316 @ 0xfffffadc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 1ada74 <__cxa_atexit@plt+0x1a1690> │ │ │ │ ldr r2, [pc, #56] @ 1ada78 <__cxa_atexit@plt+0x1a1694> │ │ │ │ mov sl, r8 │ │ │ │ @@ -427500,15 +427500,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldreq r0, [r6], #-932 @ 0xfffffc5c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 1adbf4 <__cxa_atexit@plt+0x1a1810> │ │ │ │ ldr r2, [pc, #56] @ 1adbf8 <__cxa_atexit@plt+0x1a1814> │ │ │ │ mov sl, r8 │ │ │ │ @@ -427633,15 +427633,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1addb8 <__cxa_atexit@plt+0x1a19d4> │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #20] @ 1addbc <__cxa_atexit@plt+0x1a19d8> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldreq r0, [r6], #-268 @ 0xfffffef4 │ │ │ │ ldreq r0, [r6], #-396 @ 0xfffffe74 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1addf8 <__cxa_atexit@plt+0x1a1a14> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -428186,15 +428186,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 1ae65c <__cxa_atexit@plt+0x1a2278> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-8]! │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldreq pc, [r5], #-2364 @ 0xfffff6c4 │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 1ae6a0 <__cxa_atexit@plt+0x1a22bc> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ @@ -428203,15 +428203,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldreq pc, [r5], #-2280 @ 0xfffff718 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 1ae6f0 <__cxa_atexit@plt+0x1a230c> │ │ │ │ ldr r2, [pc, #56] @ 1ae6f4 <__cxa_atexit@plt+0x1a2310> │ │ │ │ mov sl, r8 │ │ │ │ @@ -428329,15 +428329,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #272] @ 1ae99c <__cxa_atexit@plt+0x1a25b8> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldrb r0, [lr, #1] │ │ │ │ cmp r8, #224 @ 0xe0 │ │ │ │ bcs 1ae8b0 <__cxa_atexit@plt+0x1a24cc> │ │ │ │ add r2, r0, r8, lsl #6 │ │ │ │ sub r8, r2, #12416 @ 0x3080 │ │ │ │ b 1ae8f0 <__cxa_atexit@plt+0x1a250c> │ │ │ │ ldrb r1, [lr, #2] │ │ │ │ @@ -428367,30 +428367,30 @@ │ │ │ │ bcs 1ae930 <__cxa_atexit@plt+0x1a254c> │ │ │ │ ldr r2, [pc, #88] @ 1ae974 <__cxa_atexit@plt+0x1a2590> │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ lsrs r3, r1, #16 │ │ │ │ lsr r3, r1, #11 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ movne r2, #2 │ │ │ │ add r2, r2, r0 │ │ │ │ ldr r3, [pc, #72] @ 1ae9a0 <__cxa_atexit@plt+0x1a25bc> │ │ │ │ mul r7, r2, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldreq pc, [r5], #-1736 @ 0xfffff938 │ │ │ │ ldreq pc, [r5], #-1732 @ 0xfffff93c │ │ │ │ muleq r0, r0, r4 │ │ │ │ ldreq pc, [r5], #-1828 @ 0xfffff8dc │ │ │ │ @@ -428421,15 +428421,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #40] @ 1aea1c <__cxa_atexit@plt+0x1a2638> │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ add lr, pc, lr │ │ │ │ stmda r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrbeq lr, [fp], #-724 @ 0xfffffd2c │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ ldreq pc, [r5], #-1404 @ 0xfffffa84 │ │ │ │ @@ -428442,15 +428442,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldreq pc, [r5], #-1324 @ 0xfffffad4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 1aeaac <__cxa_atexit@plt+0x1a26c8> │ │ │ │ ldr r2, [pc, #56] @ 1aeab0 <__cxa_atexit@plt+0x1a26cc> │ │ │ │ mov sl, r8 │ │ │ │ @@ -428505,15 +428505,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #40] @ 1aeb6c <__cxa_atexit@plt+0x1a2788> │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ add lr, pc, lr │ │ │ │ stmda r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrbeq lr, [fp], #-388 @ 0xfffffe7c │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ ldreq pc, [r5], #-1068 @ 0xfffffbd4 │ │ │ │ @@ -428526,15 +428526,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldreq pc, [r5], #-988 @ 0xfffffc24 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 1aebfc <__cxa_atexit@plt+0x1a2818> │ │ │ │ ldr r2, [pc, #56] @ 1aec00 <__cxa_atexit@plt+0x1a281c> │ │ │ │ mov sl, r8 │ │ │ │ @@ -428576,15 +428576,15 @@ │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ stm r5, {r0, r1, r2, r3} │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldreq pc, [r5], #-788 @ 0xfffffcec │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 1aecc4 <__cxa_atexit@plt+0x1a28e0> │ │ │ │ ldr r2, [pc, #56] @ 1aecc8 <__cxa_atexit@plt+0x1a28e4> │ │ │ │ mov sl, r8 │ │ │ │ @@ -428646,15 +428646,15 @@ │ │ │ │ add sl, r7, #3 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldreq pc, [r5], #-508 @ 0xfffffe04 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 1aeddc <__cxa_atexit@plt+0x1a29f8> │ │ │ │ ldr r2, [pc, #56] @ 1aede0 <__cxa_atexit@plt+0x1a29fc> │ │ │ │ mov sl, r8 │ │ │ │ @@ -428784,15 +428784,15 @@ │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r2, r3} │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldreq lr, [r5], #-4052 @ 0xfffff02c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 1af004 <__cxa_atexit@plt+0x1a2c20> │ │ │ │ ldr r2, [pc, #56] @ 1af008 <__cxa_atexit@plt+0x1a2c24> │ │ │ │ mov sl, r8 │ │ │ │ @@ -428880,15 +428880,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldreq lr, [r5], #-3668 @ 0xfffff1ac │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 1af184 <__cxa_atexit@plt+0x1a2da0> │ │ │ │ ldr r2, [pc, #56] @ 1af188 <__cxa_atexit@plt+0x1a2da4> │ │ │ │ mov sl, r8 │ │ │ │ @@ -430593,15 +430593,15 @@ │ │ │ │ str r2, [r8, #20] │ │ │ │ str r0, [r8, #24] │ │ │ │ str sl, [r8, #28] │ │ │ │ str r3, [r8, #32] │ │ │ │ str r7, [r8, #36] @ 0x24 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ ldmib sp, {r7, fp} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ b 1b0c04 <__cxa_atexit@plt+0x1a4820> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -431272,15 +431272,15 @@ │ │ │ │ ldr r3, [pc, #32] @ 1b169c <__cxa_atexit@plt+0x1a52b8> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r1, r2, r8} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldreq ip, [r5], #-2424 @ 0xfffff688 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #124] @ 1b1730 <__cxa_atexit@plt+0x1a534c> │ │ │ │ @@ -431404,15 +431404,15 @@ │ │ │ │ ldr r6, [pc, #104] @ 1b18f4 <__cxa_atexit@plt+0x1a5510> │ │ │ │ ldr r7, [sp] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -431473,15 +431473,15 @@ │ │ │ │ str r8, [r5, #8] │ │ │ │ ldr r7, [pc, #56] @ 1b19dc <__cxa_atexit@plt+0x1a55f8> │ │ │ │ ldr fp, [sp] │ │ │ │ mov r9, ip │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #32] @ 1b19e0 <__cxa_atexit@plt+0x1a55fc> │ │ │ │ mov fp, lr │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, ip │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -431522,15 +431522,15 @@ │ │ │ │ str r8, [r5, #8] │ │ │ │ ldr r7, [pc, #56] @ 1b1aa0 <__cxa_atexit@plt+0x1a56bc> │ │ │ │ ldr fp, [sp] │ │ │ │ mov r9, ip │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #32] @ 1b1aa4 <__cxa_atexit@plt+0x1a56c0> │ │ │ │ mov fp, lr │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, ip │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -431549,15 +431549,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #12 │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff790 │ │ │ │ andeq r0, r1, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ @@ -432013,15 +432013,15 @@ │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ str r0, [r2, #12] │ │ │ │ add r0, r2, #20 │ │ │ │ str r1, [r2, #8] │ │ │ │ stm r0, {r3, sl, ip, lr} │ │ │ │ str r9, [r2, #40] @ 0x28 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -432081,15 +432081,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ str r0, [r8, #16] │ │ │ │ add r0, r8, #24 │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ stm r0, {r3, ip, lr} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 1b235c <__cxa_atexit@plt+0x1a5f78> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ mov fp, lr │ │ │ │ @@ -432130,15 +432130,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ str r0, [r8, #16] │ │ │ │ add r0, r8, #24 │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ stm r0, {r3, ip, lr} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 1b2420 <__cxa_atexit@plt+0x1a603c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ mov fp, lr │ │ │ │ @@ -432567,15 +432567,15 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ str r1, [r2, #8] │ │ │ │ add r1, r2, #12 │ │ │ │ stm r1, {r0, r3, r8, sl, ip} │ │ │ │ mov r8, r2 │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r9, [r2, #40] @ 0x28 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -432631,15 +432631,15 @@ │ │ │ │ str r6, [r8, #44] @ 0x2c │ │ │ │ ldm sp, {r6, fp} │ │ │ │ str r1, [r8, #12] │ │ │ │ add r1, r8, #16 │ │ │ │ str r2, [r8, #8] │ │ │ │ stm r1, {r0, r3, sl, ip, lr} │ │ │ │ str r9, [r8, #40] @ 0x28 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 1b2bf0 <__cxa_atexit@plt+0x1a680c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -432674,15 +432674,15 @@ │ │ │ │ str r6, [r8, #44] @ 0x2c │ │ │ │ ldm sp, {r6, fp} │ │ │ │ str r1, [r8, #12] │ │ │ │ add r1, r8, #16 │ │ │ │ str r2, [r8, #8] │ │ │ │ stm r1, {r0, r3, sl, ip, lr} │ │ │ │ str r9, [r8, #40] @ 0x28 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 1b2c9c <__cxa_atexit@plt+0x1a68b8> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -432967,15 +432967,15 @@ │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ ldr r1, [pc, #48] @ 1b3130 <__cxa_atexit@plt+0x1a6d4c> │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r2, r3, r8} │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @@ -433244,15 +433244,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 1b3564 <__cxa_atexit@plt+0x1a7180> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xffffcb54 │ │ │ │ @ instruction: 0xffffd9bc │ │ │ │ @ instruction: 0xffffd780 │ │ │ │ ldreq sl, [r5], #-2852 @ 0xfffff4dc │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -433301,15 +433301,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 1b3648 <__cxa_atexit@plt+0x1a7264> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffca70 │ │ │ │ @ instruction: 0xffffd8d8 │ │ │ │ @ instruction: 0xffffd69c │ │ │ │ ldreq sl, [r5], #-2624 @ 0xfffff5c0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -433382,15 +433382,15 @@ │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #20] @ 1b378c <__cxa_atexit@plt+0x1a73a8> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xffffc934 │ │ │ │ @ instruction: 0xffffd79c │ │ │ │ @ instruction: 0xffffd560 │ │ │ │ @ instruction: 0xfffff678 │ │ │ │ @ instruction: 0xffffdfb4 │ │ │ │ @ instruction: 0xfffff96c │ │ │ │ @@ -433426,15 +433426,15 @@ │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 1b3848 <__cxa_atexit@plt+0x1a7464> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffc86c │ │ │ │ @ instruction: 0xffffd6e4 │ │ │ │ @ instruction: 0xffffd494 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ ldreq sl, [r5], #-2140 @ 0xfffff7a4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -433455,21 +433455,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1b38a8 <__cxa_atexit@plt+0x1a74c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ ldreq sl, [r5], #-2068 @ 0xfffff7ec │ │ │ │ - bicseq sp, pc, #1610612739 @ 0x60000003 │ │ │ │ + bicseq ip, pc, #7733248 @ 0x760000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - bicseq sp, pc, #-1610612730 @ 0xa0000006 │ │ │ │ + bicseq ip, pc, #11141120 @ 0xaa0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -433496,32 +433496,32 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b3958 <__cxa_atexit@plt+0x1a7574> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - bicseq sp, pc, #218103808 @ 0xd000000 │ │ │ │ - bicseq sp, pc, #285212672 @ 0x11000000 │ │ │ │ + bicseq ip, pc, #315392 @ 0x4d000 │ │ │ │ + bicseq ip, pc, #331776 @ 0x51000 │ │ │ │ ldreq sl, [r5], #-1932 @ 0xfffff874 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1b3990 <__cxa_atexit@plt+0x1a75ac> │ │ │ │ ldr r8, [pc, #36] @ 1b3994 <__cxa_atexit@plt+0x1a75b0> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - bicseq sp, pc, #-1543503870 @ 0xa4000002 │ │ │ │ - bicseq sp, pc, #-1275068414 @ 0xb4000002 │ │ │ │ + bicseq ip, pc, #3817472 @ 0x3a4000 │ │ │ │ + bicseq ip, pc, #3883008 @ 0x3b4000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1b39f8 <__cxa_atexit@plt+0x1a7614> │ │ │ │ ldr r3, [pc, #80] @ 1b3a08 <__cxa_atexit@plt+0x1a7624> │ │ │ │ @@ -433543,32 +433543,32 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b3a14 <__cxa_atexit@plt+0x1a7630> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - bicseq sp, pc, #1140850689 @ 0x44000001 │ │ │ │ - bicseq sp, pc, #1409286145 @ 0x54000001 │ │ │ │ + bicseq ip, pc, #2375680 @ 0x244000 │ │ │ │ + bicseq ip, pc, #2441216 @ 0x254000 │ │ │ │ ldreq sl, [r5], #-1748 @ 0xfffff92c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 1b3a4c <__cxa_atexit@plt+0x1a7668> │ │ │ │ ldr r8, [pc, #36] @ 1b3a50 <__cxa_atexit@plt+0x1a766c> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - bicseq sp, pc, #-805306354 @ 0xd000000e │ │ │ │ - bicseq sp, pc, #268435471 @ 0x1000000f │ │ │ │ + bicseq ip, pc, #737280 @ 0xb4000 │ │ │ │ + bicseq ip, pc, #802816 @ 0xc4000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 1b3a78 <__cxa_atexit@plt+0x1a7694> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -433807,15 +433807,15 @@ │ │ │ │ str r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r9, r5, #28 │ │ │ │ stm r9, {r1, r8, lr} │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r7, [pc, #40] @ 1b3e60 <__cxa_atexit@plt+0x1a7a7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1b3e5c <__cxa_atexit@plt+0x1a7a78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -433849,25 +433849,25 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r3, [pc, #88] @ 1b3f28 <__cxa_atexit@plt+0x1a7b44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r3, [pc, #76] @ 1b3f2c <__cxa_atexit@plt+0x1a7b48> │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #56] @ 1b3f30 <__cxa_atexit@plt+0x1a7b4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ + b 3fa9e8 <__cxa_atexit@plt+0x3ee604> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 1b3f34 <__cxa_atexit@plt+0x1a7b50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -433893,15 +433893,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str r1, [r5] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r3, [pc, #36] @ 1b3fa4 <__cxa_atexit@plt+0x1a7bc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r7, [pc, #12] @ 1b3f9c <__cxa_atexit@plt+0x1a7bb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrbeq r8, [fp], #-2764 @ 0xfffff534 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @@ -433938,15 +433938,15 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r7, [pc, #76] @ 1b4090 <__cxa_atexit@plt+0x1a7cac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -433990,15 +433990,15 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r7, [pc, #44] @ 1b4140 <__cxa_atexit@plt+0x1a7d5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b413c <__cxa_atexit@plt+0x1a7d58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -434030,15 +434030,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r7, [pc, #40] @ 1b41dc <__cxa_atexit@plt+0x1a7df8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1b41d8 <__cxa_atexit@plt+0x1a7df4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -434080,26 +434080,26 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #16] │ │ │ │ stmda r5, {r0, r8, lr} │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r3, [pc, #104] @ 1b42e4 <__cxa_atexit@plt+0x1a7f00> │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #80] @ 1b42e8 <__cxa_atexit@plt+0x1a7f04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ + b 3fa9e8 <__cxa_atexit@plt+0x3ee604> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 1b42ec <__cxa_atexit@plt+0x1a7f08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -434141,15 +434141,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #16] │ │ │ │ stmda r5, {r0, r8, lr} │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r7, [pc, #44] @ 1b439c <__cxa_atexit@plt+0x1a7fb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b4398 <__cxa_atexit@plt+0x1a7fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -434184,15 +434184,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r3, [pc, #68] @ 1b4450 <__cxa_atexit@plt+0x1a806c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r7, [pc, #56] @ 1b4454 <__cxa_atexit@plt+0x1a8070> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -434222,15 +434222,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r0, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #36] @ 1b44c8 <__cxa_atexit@plt+0x1a80e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r7, [pc, #12] @ 1b44c0 <__cxa_atexit@plt+0x1a80dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrbeq r8, [fp], #-1448 @ 0xfffffa58 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @@ -434266,15 +434266,15 @@ │ │ │ │ str r1, [r5, #-36] @ 0xffffffdc │ │ │ │ sub r1, r5, #32 │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r7, [pc, #60] @ 1b45a0 <__cxa_atexit@plt+0x1a81bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ @@ -434303,15 +434303,15 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [pc, #36] @ 1b460c <__cxa_atexit@plt+0x1a8228> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r7, [pc, #12] @ 1b4604 <__cxa_atexit@plt+0x1a8220> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrbeq r8, [fp], #-1124 @ 0xfffffb9c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -434348,26 +434348,26 @@ │ │ │ │ ldr r2, [sl, #6] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #16] │ │ │ │ stmda r5, {r0, r3, lr} │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r3, [pc, #112] @ 1b471c <__cxa_atexit@plt+0x1a8338> │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #88] @ 1b4720 <__cxa_atexit@plt+0x1a833c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ + b 3fa9e8 <__cxa_atexit@plt+0x3ee604> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 1b4724 <__cxa_atexit@plt+0x1a8340> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ @@ -434410,15 +434410,15 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r7, [pc, #48] @ 1b47d4 <__cxa_atexit@plt+0x1a83f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1b47d0 <__cxa_atexit@plt+0x1a83ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -434461,15 +434461,15 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r7, [pc, #76] @ 1b48bc <__cxa_atexit@plt+0x1a84d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -434513,15 +434513,15 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r7, [pc, #44] @ 1b496c <__cxa_atexit@plt+0x1a8588> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b4968 <__cxa_atexit@plt+0x1a8584> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -434554,21 +434554,21 @@ │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 1b49f4 <__cxa_atexit@plt+0x1a8610> │ │ │ │ mov r7, #4 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r3, r7] │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1b4a18 <__cxa_atexit@plt+0x1a8634> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -434589,30 +434589,30 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1b4a74 <__cxa_atexit@plt+0x1a8690> │ │ │ │ mov r7, #4 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r7, #8 │ │ │ │ ldr r7, [r5, r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1b4ae8 <__cxa_atexit@plt+0x1a8704> │ │ │ │ @@ -434654,15 +434654,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 1b4b78 <__cxa_atexit@plt+0x1a8794> │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -434673,15 +434673,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b4bb8 <__cxa_atexit@plt+0x1a87d4> │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ @@ -434731,15 +434731,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 1b4cac <__cxa_atexit@plt+0x1a88c8> │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -434750,15 +434750,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b4cec <__cxa_atexit@plt+0x1a8908> │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ @@ -434808,15 +434808,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 1b4de0 <__cxa_atexit@plt+0x1a89fc> │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -434827,15 +434827,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b4e20 <__cxa_atexit@plt+0x1a8a3c> │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ @@ -434890,15 +434890,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 1b4f2c <__cxa_atexit@plt+0x1a8b48> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -434916,15 +434916,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 1b4f90 <__cxa_atexit@plt+0x1a8bac> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -434933,15 +434933,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b4fc8 <__cxa_atexit@plt+0x1a8be4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ @@ -434996,15 +434996,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 1b50d4 <__cxa_atexit@plt+0x1a8cf0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -435022,15 +435022,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 1b5138 <__cxa_atexit@plt+0x1a8d54> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -435039,15 +435039,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b5170 <__cxa_atexit@plt+0x1a8d8c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ @@ -435100,15 +435100,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1b5264 <__cxa_atexit@plt+0x1a8e80> │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b526c <__cxa_atexit@plt+0x1a8e88> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b5288 <__cxa_atexit@plt+0x1a8ea4> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ @@ -435128,15 +435128,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1b52d4 <__cxa_atexit@plt+0x1a8ef0> │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b52dc <__cxa_atexit@plt+0x1a8ef8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 1b52f4 <__cxa_atexit@plt+0x1a8f10> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ @@ -435145,15 +435145,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b5318 <__cxa_atexit@plt+0x1a8f34> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r3, [pc, #12] @ 1b532c <__cxa_atexit@plt+0x1a8f48> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ @@ -435191,15 +435191,15 @@ │ │ │ │ ldr r3, [pc, #72] @ 1b5400 <__cxa_atexit@plt+0x1a901c> │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1b5404 <__cxa_atexit@plt+0x1a9020> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -435229,15 +435229,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 1b5474 <__cxa_atexit@plt+0x1a9090> │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -435248,15 +435248,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b54b4 <__cxa_atexit@plt+0x1a90d0> │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ @@ -435289,15 +435289,15 @@ │ │ │ │ ldr r3, [pc, #72] @ 1b5588 <__cxa_atexit@plt+0x1a91a4> │ │ │ │ ldr r7, [r7, #9] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1b558c <__cxa_atexit@plt+0x1a91a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -435327,15 +435327,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 1b55fc <__cxa_atexit@plt+0x1a9218> │ │ │ │ ldr r7, [r7, #9] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -435346,15 +435346,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b563c <__cxa_atexit@plt+0x1a9258> │ │ │ │ ldr r7, [r7, #9] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ @@ -435382,15 +435382,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 1b56d8 <__cxa_atexit@plt+0x1a92f4> │ │ │ │ cmp r2, #2 │ │ │ │ bne 1b56e0 <__cxa_atexit@plt+0x1a92fc> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ 1b5714 <__cxa_atexit@plt+0x1a9330> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -435419,15 +435419,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1b5760 <__cxa_atexit@plt+0x1a937c> │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b5768 <__cxa_atexit@plt+0x1a9384> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 1b5780 <__cxa_atexit@plt+0x1a939c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ @@ -435436,15 +435436,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b57a4 <__cxa_atexit@plt+0x1a93c0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r3, [pc, #12] @ 1b57b8 <__cxa_atexit@plt+0x1a93d4> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ @@ -435497,15 +435497,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1b5898 <__cxa_atexit@plt+0x1a94b4> │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b58a0 <__cxa_atexit@plt+0x1a94bc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b58bc <__cxa_atexit@plt+0x1a94d8> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ @@ -435523,15 +435523,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1b5900 <__cxa_atexit@plt+0x1a951c> │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b5908 <__cxa_atexit@plt+0x1a9524> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 1b5920 <__cxa_atexit@plt+0x1a953c> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ @@ -435540,15 +435540,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b5944 <__cxa_atexit@plt+0x1a9560> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r3, [pc, #12] @ 1b5958 <__cxa_atexit@plt+0x1a9574> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ @@ -435583,15 +435583,15 @@ │ │ │ │ ldr r3, [pc, #72] @ 1b5a20 <__cxa_atexit@plt+0x1a963c> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1b5a24 <__cxa_atexit@plt+0x1a9640> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -435618,15 +435618,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 1b5a88 <__cxa_atexit@plt+0x1a96a4> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -435635,15 +435635,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b5ac0 <__cxa_atexit@plt+0x1a96dc> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ @@ -435670,21 +435670,21 @@ │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 1b5b64 <__cxa_atexit@plt+0x1a9780> │ │ │ │ mov r7, #8 │ │ │ │ cmp r2, #1 │ │ │ │ moveq r7, #4 │ │ │ │ ldr r7, [r3, r7] │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1b5b88 <__cxa_atexit@plt+0x1a97a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -435705,30 +435705,30 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1b5be4 <__cxa_atexit@plt+0x1a9800> │ │ │ │ mov r7, #8 │ │ │ │ cmp r3, #1 │ │ │ │ moveq r7, #4 │ │ │ │ ldr r7, [r5, r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #1 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b5ca4 <__cxa_atexit@plt+0x1a98c0> │ │ │ │ ldr r7, [pc, #128] @ 1b5cb4 <__cxa_atexit@plt+0x1a98d0> │ │ │ │ @@ -435747,21 +435747,21 @@ │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 1b5c98 <__cxa_atexit@plt+0x1a98b4> │ │ │ │ mov r7, #8 │ │ │ │ cmp r2, #2 │ │ │ │ moveq r7, #4 │ │ │ │ ldr r7, [r3, r7] │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1b5cbc <__cxa_atexit@plt+0x1a98d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -435782,30 +435782,30 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1b5d18 <__cxa_atexit@plt+0x1a9934> │ │ │ │ mov r7, #8 │ │ │ │ cmp r3, #2 │ │ │ │ moveq r7, #4 │ │ │ │ ldr r7, [r5, r7] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldreq r8, [r5], #-1088 @ 0xfffffbc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b5d80 <__cxa_atexit@plt+0x1a999c> │ │ │ │ ldr r2, [pc, #32] @ 1b5d88 <__cxa_atexit@plt+0x1a99a4> │ │ │ │ @@ -435882,15 +435882,15 @@ │ │ │ │ beq 1b5e9c <__cxa_atexit@plt+0x1a9ab8> │ │ │ │ b 1b5f24 <__cxa_atexit@plt+0x1a9b40> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b5ec0 <__cxa_atexit@plt+0x1a9adc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -435910,15 +435910,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1b5f0c <__cxa_atexit@plt+0x1a9b28> │ │ │ │ b 1b5f24 <__cxa_atexit@plt+0x1a9b40> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldreq r8, [r5], #-624 @ 0xfffffd90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -435960,15 +435960,15 @@ │ │ │ │ str r2, [r8, #4]! │ │ │ │ add r5, r5, #12 │ │ │ │ str r3, [r8, #8] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ @@ -436018,15 +436018,15 @@ │ │ │ │ beq 1b60bc <__cxa_atexit@plt+0x1a9cd8> │ │ │ │ b 1b6144 <__cxa_atexit@plt+0x1a9d60> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1b60e0 <__cxa_atexit@plt+0x1a9cfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -436046,15 +436046,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1b612c <__cxa_atexit@plt+0x1a9d48> │ │ │ │ b 1b6144 <__cxa_atexit@plt+0x1a9d60> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldreq r8, [r5], #-80 @ 0xffffffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -436085,15 +436085,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ @@ -436117,15 +436117,15 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r2, [r8, #8] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ ldreq r7, [r5], #-3888 @ 0xfffff0d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -436198,15 +436198,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @@ -436230,15 +436230,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ ldreq r7, [r5], #-3432 @ 0xfffff298 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -436439,20 +436439,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1b6760 <__cxa_atexit@plt+0x1aa37c> │ │ │ │ ldr r3, [pc, #40] @ 1b6764 <__cxa_atexit@plt+0x1aa380> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, pc, #52, 10 @ 0xd000000 │ │ │ │ + bicseq r9, pc, #116, 22 @ 0x1d000 │ │ │ │ ldrbeq r6, [fp], #-732 @ 0xfffffd24 │ │ │ │ ldreq r7, [r5], #-2856 @ 0xfffff4d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 1b6788 <__cxa_atexit@plt+0x1aa3a4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -436783,15 +436783,15 @@ │ │ │ │ ldr r9, [r7, #9] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #56] @ 1b6cdc <__cxa_atexit@plt+0x1aa8f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #52] @ 1b6ce0 <__cxa_atexit@plt+0x1aa8fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrbeq r5, [fp], #-3816 @ 0xfffff118 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ andeq r0, r0, r0, asr #8 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ @@ -437501,15 +437501,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 1b780c <__cxa_atexit@plt+0x1ab428> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 1b7808 <__cxa_atexit@plt+0x1ab424> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ @@ -437532,15 +437532,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b7864 <__cxa_atexit@plt+0x1ab480> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldreq r6, [r5], #-2636 @ 0xfffff5b4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -437599,20 +437599,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1b7980 <__cxa_atexit@plt+0x1ab59c> │ │ │ │ ldr r3, [pc, #40] @ 1b7984 <__cxa_atexit@plt+0x1ab5a0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, pc, #-805306355 @ 0xd000000d │ │ │ │ + bicseq r8, pc, #475136 @ 0x74000 │ │ │ │ ldrbeq r5, [fp], #-188 @ 0xffffff44 │ │ │ │ ldreq r6, [r5], #-2408 @ 0xfffff698 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b79bc <__cxa_atexit@plt+0x1ab5d8> │ │ │ │ @@ -437964,15 +437964,15 @@ │ │ │ │ ands r6, r7, #3 │ │ │ │ beq 1b7f24 <__cxa_atexit@plt+0x1abb40> │ │ │ │ cmp r6, #2 │ │ │ │ bne 1b7f30 <__cxa_atexit@plt+0x1abb4c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1b7f64 <__cxa_atexit@plt+0x1abb80> │ │ │ │ @@ -437996,15 +437996,15 @@ │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1b7fa4 <__cxa_atexit@plt+0x1abbc0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1b7fd8 <__cxa_atexit@plt+0x1abbf4> │ │ │ │ ldr r2, [pc, #40] @ 1b7fe4 <__cxa_atexit@plt+0x1abc00> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -438671,15 +438671,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 1b8a40 <__cxa_atexit@plt+0x1ac65c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [pc, #28] @ 1b8a44 <__cxa_atexit@plt+0x1ac660> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r4, [fp], #-4 │ │ │ │ ldrbeq r4, [fp], #-1948 @ 0xfffff864 │ │ │ │ ldreq r5, [r5], #-2480 @ 0xfffff650 │ │ │ │ @@ -438694,15 +438694,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1b8a98 <__cxa_atexit@plt+0x1ac6b4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 1b8a9c <__cxa_atexit@plt+0x1ac6b8> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r3, [fp], #-4024 @ 0xfffff048 │ │ │ │ ldrbeq r4, [fp], #-420 @ 0xfffffe5c │ │ │ │ ldrbeq r4, [fp], #-408 @ 0xfffffe68 │ │ │ │ ldreq r5, [r5], #-2392 @ 0xfffff6a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -438716,15 +438716,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1b8af0 <__cxa_atexit@plt+0x1ac70c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 1b8af4 <__cxa_atexit@plt+0x1ac710> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r3, [fp], #-3936 @ 0xfffff0a0 │ │ │ │ ldrbeq r4, [fp], #-332 @ 0xfffffeb4 │ │ │ │ ldrbeq r4, [fp], #-320 @ 0xfffffec0 │ │ │ │ ldreq r5, [r5], #-1680 @ 0xfffff970 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -440562,15 +440562,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ba7bc <__cxa_atexit@plt+0x1ae3d8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r7, #2] │ │ │ │ ldr r8, [pc, #20] @ 1ba7c8 <__cxa_atexit@plt+0x1ae3e4> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa4f0 <__cxa_atexit@plt+0x3ee10c> │ │ │ │ + b 3fa510 <__cxa_atexit@plt+0x3ee12c> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 1ba7cc <__cxa_atexit@plt+0x1ae3e8> │ │ │ │ ldrbeq r2, [fp], #-2748 @ 0xfffff544 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov fp, r7 │ │ │ │ and r2, r8, #3 │ │ │ │ @@ -441703,15 +441703,15 @@ │ │ │ │ stmib r5, {r1, r6, lr} │ │ │ │ str r2, [r6, #8] │ │ │ │ str r9, [r5] │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r8, [pc, #96] @ 1bb9e8 <__cxa_atexit@plt+0x1af604> │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 1bb9d8 <__cxa_atexit@plt+0x1af5f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -441755,15 +441755,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r6, [pc, #84] @ 1bbaa0 <__cxa_atexit@plt+0x1af6bc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-16]! │ │ │ │ ldr r8, [pc, #76] @ 1bbaa4 <__cxa_atexit@plt+0x1af6c0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #44] @ 1bba94 <__cxa_atexit@plt+0x1af6b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 1bba90 <__cxa_atexit@plt+0x1af6ac> │ │ │ │ mov r2, #12 │ │ │ │ @@ -441798,15 +441798,15 @@ │ │ │ │ stmdb r5, {r1, r3, lr} │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [pc, #48] @ 1bbb2c <__cxa_atexit@plt+0x1af748> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r8, [pc, #40] @ 1bbb30 <__cxa_atexit@plt+0x1af74c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #32] @ 1bbb34 <__cxa_atexit@plt+0x1af750> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @@ -441852,15 +441852,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r6, [pc, #108] @ 1bbc3c <__cxa_atexit@plt+0x1af858> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ ldr r8, [pc, #100] @ 1bbc40 <__cxa_atexit@plt+0x1af85c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 1bbc30 <__cxa_atexit@plt+0x1af84c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -441905,15 +441905,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r6, [pc, #84] @ 1bbcf8 <__cxa_atexit@plt+0x1af914> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-16]! │ │ │ │ ldr r8, [pc, #76] @ 1bbcfc <__cxa_atexit@plt+0x1af918> │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #44] @ 1bbcec <__cxa_atexit@plt+0x1af908> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 1bbce8 <__cxa_atexit@plt+0x1af904> │ │ │ │ mov r2, #12 │ │ │ │ @@ -442052,15 +442052,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r8, [pc, #8] @ 1bbf08 <__cxa_atexit@plt+0x1afb24> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldrbeq r0, [fp], #-3152 @ 0xfffff3b0 │ │ │ │ ldrbeq r1, [fp], #-884 @ 0xfffffc8c │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 1bbf68 <__cxa_atexit@plt+0x1afb84> │ │ │ │ @@ -442113,15 +442113,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r8, [pc, #8] @ 1bbffc <__cxa_atexit@plt+0x1afc18> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldrbeq r0, [fp], #-2908 @ 0xfffff4a4 │ │ │ │ ldrbeq r1, [fp], #-640 @ 0xfffffd80 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 1bc030 <__cxa_atexit@plt+0x1afc4c> │ │ │ │ @@ -442202,15 +442202,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r8, [pc, #8] @ 1bc160 <__cxa_atexit@plt+0x1afd7c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldrbeq r0, [fp], #-2552 @ 0xfffff608 │ │ │ │ ldrbeq r1, [fp], #-284 @ 0xfffffee4 │ │ │ │ ldreq r2, [r5], #-696 @ 0xfffffd48 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -442248,15 +442248,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r8, [pc, #8] @ 1bc218 <__cxa_atexit@plt+0x1afe34> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldrbeq r0, [fp], #-2368 @ 0xfffff6c0 │ │ │ │ ldrbeq r1, [fp], #-100 @ 0xffffff9c │ │ │ │ ldreq r2, [r5], #-492 @ 0xfffffe14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -443333,15 +443333,15 @@ │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r5, #-16] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, ip │ │ │ │ str sl, [r2, #4] │ │ │ │ str r1, [r2, #8] │ │ │ │ str r9, [r2, #12] │ │ │ │ - b 3fa7b0 <__cxa_atexit@plt+0x3ee3cc> │ │ │ │ + b 3fa7d8 <__cxa_atexit@plt+0x3ee3f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -443366,15 +443366,15 @@ │ │ │ │ str r8, [r5] │ │ │ │ sub r8, r6, #11 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 3fa8a0 <__cxa_atexit@plt+0x3ee4bc> │ │ │ │ + b 3fa8f8 <__cxa_atexit@plt+0x3ee514> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff38c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -443387,15 +443387,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrbeq pc, [sl], #-1728 @ 0xfffff940 @ │ │ │ │ ldreq r1, [r5], #-208 @ 0xffffff30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ @@ -443659,15 +443659,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 1bd820 <__cxa_atexit@plt+0x1b143c> │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ ldrbeq pc, [sl], #-652 @ 0xfffffd74 @ │ │ │ │ ldrbeq pc, [sl], #-1484 @ 0xfffffa34 @ │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @@ -443755,15 +443755,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 1bd9a0 <__cxa_atexit@plt+0x1b15bc> │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ ldreq r0, [r5], #-2876 @ 0xfffff4c4 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ @@ -443888,15 +443888,15 @@ │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 1bdbc8 <__cxa_atexit@plt+0x1b17e4> │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ @ instruction: 0xfffff8b8 │ │ │ │ ldrbeq lr, [sl], #-3816 @ 0xfffff118 │ │ │ │ ldrbeq pc, [sl], #-552 @ 0xfffffdd8 @ │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ ldreq r0, [r5], #-2288 @ 0xfffff710 │ │ │ │ @@ -444000,20 +444000,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1bdd84 <__cxa_atexit@plt+0x1b19a0> │ │ │ │ ldr r3, [pc, #40] @ 1bdd88 <__cxa_atexit@plt+0x1b19a4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, pc, #2464 @ 0x9a0 │ │ │ │ + bicseq r2, pc, #-637534208 @ 0xda000000 │ │ │ │ ldrbeq lr, [sl], #-3256 @ 0xfffff348 │ │ │ │ ldreq r0, [r5], #-1256 @ 0xfffffb18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1bdde0 <__cxa_atexit@plt+0x1b19fc> │ │ │ │ @@ -444025,20 +444025,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1bdde8 <__cxa_atexit@plt+0x1b1a04> │ │ │ │ ldr r3, [pc, #40] @ 1bddec <__cxa_atexit@plt+0x1b1a08> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, pc, #15808 @ 0x3dc0 │ │ │ │ + bicseq r2, pc, #922746880 @ 0x37000000 │ │ │ │ ldrbeq lr, [sl], #-3156 @ 0xfffff3ac │ │ │ │ ldreq r0, [r5], #-1156 @ 0xfffffb7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1bde44 <__cxa_atexit@plt+0x1b1a60> │ │ │ │ @@ -444050,20 +444050,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1bde4c <__cxa_atexit@plt+0x1b1a68> │ │ │ │ ldr r3, [pc, #40] @ 1bde50 <__cxa_atexit@plt+0x1b1a6c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, pc, #84, 26 @ 0x1500 │ │ │ │ + bicseq r2, pc, #148, 6 @ 0x50000002 │ │ │ │ ldrbeq lr, [sl], #-3056 @ 0xfffff410 │ │ │ │ ldreq r0, [r5], #-1640 @ 0xfffff998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1bdeb0 <__cxa_atexit@plt+0x1b1acc> │ │ │ │ @@ -446299,15 +446299,15 @@ │ │ │ │ bhi 1c0160 <__cxa_atexit@plt+0x1b3d7c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1c0168 <__cxa_atexit@plt+0x1b3d84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa838 <__cxa_atexit@plt+0x3ee454> │ │ │ │ + b 3fa860 <__cxa_atexit@plt+0x3ee47c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq ip, [sl], #-2256 @ 0xfffff730 │ │ │ │ ldreq lr, [r4], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -446315,15 +446315,15 @@ │ │ │ │ bhi 1c01a0 <__cxa_atexit@plt+0x1b3dbc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1c01a8 <__cxa_atexit@plt+0x1b3dc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa838 <__cxa_atexit@plt+0x3ee454> │ │ │ │ + b 3fa860 <__cxa_atexit@plt+0x3ee47c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq ip, [sl], #-2192 @ 0xfffff770 │ │ │ │ ldreq lr, [r4], #-976 @ 0xfffffc30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -446721,15 +446721,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r3, [pc, #28] @ 1c0804 <__cxa_atexit@plt+0x1b4420> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbeq ip, [sl], #-1208 @ 0xfffffb48 │ │ │ │ ldrbeq ip, [sl], #-1184 @ 0xfffffb60 │ │ │ │ @@ -446835,15 +446835,15 @@ │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1c09c8 <__cxa_atexit@plt+0x1b45e4> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0x000009bc │ │ │ │ @ instruction: 0xfffff8c8 │ │ │ │ @ instruction: 0xfffff8f4 │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ ldrbeq ip, [sl], #-248 @ 0xffffff08 │ │ │ │ @@ -446955,15 +446955,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 1c0bc4 <__cxa_atexit@plt+0x1b47e0> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r3, [pc, #24] @ 1c0bc0 <__cxa_atexit@plt+0x1b47dc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ @@ -447044,15 +447044,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r3, [pc, #44] @ 1c0d20 <__cxa_atexit@plt+0x1b493c> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r3, [pc, #16] @ 1c0d1c <__cxa_atexit@plt+0x1b4938> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -447198,15 +447198,15 @@ │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1c0f74 <__cxa_atexit@plt+0x1b4b90> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ @ instruction: 0xfffff328 │ │ │ │ @ instruction: 0xfffff354 │ │ │ │ @ instruction: 0xfffff3d4 │ │ │ │ ldrbeq fp, [sl], #-2904 @ 0xfffff4a8 │ │ │ │ @@ -447335,15 +447335,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 1c11b4 <__cxa_atexit@plt+0x1b4dd0> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r3, [pc, #24] @ 1c11b0 <__cxa_atexit@plt+0x1b4dcc> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ @@ -447438,15 +447438,15 @@ │ │ │ │ str r3, [r8, #36]! @ 0x24 │ │ │ │ b 3fa060 <__cxa_atexit@plt+0x3edc7c> │ │ │ │ ldr r3, [pc, #44] @ 1c1348 <__cxa_atexit@plt+0x1b4f64> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r3, [pc, #16] @ 1c1344 <__cxa_atexit@plt+0x1b4f60> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @@ -447502,15 +447502,15 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 3fa060 <__cxa_atexit@plt+0x3edc7c> │ │ │ │ ldr r3, [pc, #36] @ 1c1440 <__cxa_atexit@plt+0x1b505c> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ @ instruction: 0xffffee44 │ │ │ │ @ instruction: 0xffffeec4 │ │ │ │ ldrbeq fp, [sl], #-1608 @ 0xfffff9b8 │ │ │ │ ldrbeq fp, [sl], #-3668 @ 0xfffff1ac │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ ldreq sp, [r4], #-312 @ 0xfffffec8 │ │ │ │ @@ -447566,15 +447566,15 @@ │ │ │ │ bhi 1c152c <__cxa_atexit@plt+0x1b5148> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1c1534 <__cxa_atexit@plt+0x1b5150> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa838 <__cxa_atexit@plt+0x3ee454> │ │ │ │ + b 3fa860 <__cxa_atexit@plt+0x3ee47c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq fp, [sl], #-1284 @ 0xfffffafc │ │ │ │ ldreq sp, [r4], #-68 @ 0xffffffbc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -447943,15 +447943,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r3, [pc, #28] @ 1c1b1c <__cxa_atexit@plt+0x1b5738> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, asr r9 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbeq fp, [sl], #-416 @ 0xfffffe60 │ │ │ │ ldrbeq fp, [sl], #-392 @ 0xfffffe78 │ │ │ │ @@ -448044,15 +448044,15 @@ │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c1ca8 <__cxa_atexit@plt+0x1b58c4> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x000007bc │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ ldrbeq sl, [sl], #-3580 @ 0xfffff204 │ │ │ │ ldrbeq fp, [sl], #-1544 @ 0xfffff9f8 │ │ │ │ @@ -448203,15 +448203,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r3, [pc, #44] @ 1c1f3c <__cxa_atexit@plt+0x1b5b58> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r3, [pc, #16] @ 1c1f38 <__cxa_atexit@plt+0x1b5b54> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -448338,15 +448338,15 @@ │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c2140 <__cxa_atexit@plt+0x1b5d5c> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, lsr #6 │ │ │ │ @ instruction: 0xfffff4c0 │ │ │ │ @ instruction: 0xfffff4ec │ │ │ │ @ instruction: 0xfffff56c │ │ │ │ ldrbeq sl, [sl], #-2404 @ 0xfffff69c │ │ │ │ ldrbeq fp, [sl], #-368 @ 0xfffffe90 │ │ │ │ @@ -448519,15 +448519,15 @@ │ │ │ │ str r3, [r8, #36]! @ 0x24 │ │ │ │ b 3fa060 <__cxa_atexit@plt+0x3edc7c> │ │ │ │ ldr r3, [pc, #44] @ 1c242c <__cxa_atexit@plt+0x1b6048> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r3, [pc, #16] @ 1c2428 <__cxa_atexit@plt+0x1b6044> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @@ -448583,15 +448583,15 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 3fa060 <__cxa_atexit@plt+0x3edc7c> │ │ │ │ ldr r3, [pc, #36] @ 1c2524 <__cxa_atexit@plt+0x1b6140> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff0c0 │ │ │ │ @ instruction: 0xfffff0ec │ │ │ │ @ instruction: 0xfffff16c │ │ │ │ ldrbeq sl, [sl], #-1380 @ 0xfffffa9c │ │ │ │ ldrbeq sl, [sl], #-3440 @ 0xfffff290 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ ldreq ip, [r4], #-84 @ 0xffffffac │ │ │ │ @@ -448804,15 +448804,15 @@ │ │ │ │ bhi 1c2884 <__cxa_atexit@plt+0x1b64a0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1c288c <__cxa_atexit@plt+0x1b64a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa838 <__cxa_atexit@plt+0x3ee454> │ │ │ │ + b 3fa860 <__cxa_atexit@plt+0x3ee47c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq sl, [sl], #-428 @ 0xfffffe54 │ │ │ │ ldreq fp, [r4], #-3308 @ 0xfffff314 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -449210,15 +449210,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r3, [pc, #28] @ 1c2ee8 <__cxa_atexit@plt+0x1b6b04> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, lsl #23 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbeq r9, [sl], #-3540 @ 0xfffff22c │ │ │ │ ldrbeq r9, [sl], #-3516 @ 0xfffff244 │ │ │ │ @@ -449324,15 +449324,15 @@ │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1c30ac <__cxa_atexit@plt+0x1b6cc8> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0x000009bc │ │ │ │ @ instruction: 0xfffff8c8 │ │ │ │ @ instruction: 0xfffff8f4 │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ ldrbeq r9, [sl], #-2580 @ 0xfffff5ec │ │ │ │ @@ -449444,15 +449444,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 1c32a8 <__cxa_atexit@plt+0x1b6ec4> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r3, [pc, #24] @ 1c32a4 <__cxa_atexit@plt+0x1b6ec0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ @@ -449533,15 +449533,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r3, [pc, #44] @ 1c3404 <__cxa_atexit@plt+0x1b7020> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r3, [pc, #16] @ 1c3400 <__cxa_atexit@plt+0x1b701c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -449687,15 +449687,15 @@ │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1c3658 <__cxa_atexit@plt+0x1b7274> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ @ instruction: 0xfffff328 │ │ │ │ @ instruction: 0xfffff354 │ │ │ │ @ instruction: 0xfffff3d4 │ │ │ │ ldrbeq r9, [sl], #-1140 @ 0xfffffb8c │ │ │ │ @@ -449824,15 +449824,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 1c3898 <__cxa_atexit@plt+0x1b74b4> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r3, [pc, #24] @ 1c3894 <__cxa_atexit@plt+0x1b74b0> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ @@ -449927,15 +449927,15 @@ │ │ │ │ str r3, [r8, #36]! @ 0x24 │ │ │ │ b 3fa060 <__cxa_atexit@plt+0x3edc7c> │ │ │ │ ldr r3, [pc, #44] @ 1c3a2c <__cxa_atexit@plt+0x1b7648> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r3, [pc, #16] @ 1c3a28 <__cxa_atexit@plt+0x1b7644> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @@ -449991,15 +449991,15 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 3fa060 <__cxa_atexit@plt+0x3edc7c> │ │ │ │ ldr r3, [pc, #36] @ 1c3b24 <__cxa_atexit@plt+0x1b7740> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ @ instruction: 0xffffee44 │ │ │ │ @ instruction: 0xffffeec4 │ │ │ │ ldrbeq r8, [sl], #-3940 @ 0xfffff09c │ │ │ │ ldrbeq r9, [sl], #-1904 @ 0xfffff890 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ ldreq sl, [r4], #-2644 @ 0xfffff5ac │ │ │ │ @@ -450064,15 +450064,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 1c3c34 <__cxa_atexit@plt+0x1b7850> │ │ │ │ ldr sl, [pc, #40] @ 1c3c54 <__cxa_atexit@plt+0x1b7870> │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa998 <__cxa_atexit@plt+0x3ee5b4> │ │ │ │ + b 3fa9f0 <__cxa_atexit@plt+0x3ee60c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -450082,15 +450082,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [pc, #12] @ 1c3c7c <__cxa_atexit@plt+0x1b7898> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa998 <__cxa_atexit@plt+0x3ee5b4> │ │ │ │ + b 3fa9f0 <__cxa_atexit@plt+0x3ee60c> │ │ │ │ ldrbeq r9, [sl], #-1572 @ 0xfffff9dc │ │ │ │ ldreq sl, [r4], #-2300 @ 0xfffff704 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ @@ -450456,15 +450456,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r3, [pc, #16] @ 1c4254 <__cxa_atexit@plt+0x1b7e70> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldrbeq r8, [sl], #-2628 @ 0xfffff5bc │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ ldrbeq r8, [sl], #-2108 @ 0xfffff7c4 │ │ │ │ @@ -450540,15 +450540,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 1c43bc <__cxa_atexit@plt+0x1b7fd8> │ │ │ │ ldr r3, [pc, #16] @ 1c43a4 <__cxa_atexit@plt+0x1b7fc0> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, lsl #15 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ ldrbeq r8, [sl], #-1756 @ 0xfffff924 │ │ │ │ ldrbeq r8, [sl], #-3820 @ 0xfffff114 │ │ │ │ ldr r3, [pc, #148] @ 1c4458 <__cxa_atexit@plt+0x1b8074> │ │ │ │ @@ -450696,15 +450696,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r3, [pc, #44] @ 1c4630 <__cxa_atexit@plt+0x1b824c> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r3, [pc, #16] @ 1c462c <__cxa_atexit@plt+0x1b8248> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -450830,15 +450830,15 @@ │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c4830 <__cxa_atexit@plt+0x1b844c> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ @ instruction: 0xfffff514 │ │ │ │ @ instruction: 0xfffff544 │ │ │ │ @ instruction: 0xfffff5bc │ │ │ │ ldrbeq r8, [sl], #-624 @ 0xfffffd90 │ │ │ │ ldrbeq r8, [sl], #-2688 @ 0xfffff580 │ │ │ │ @@ -451003,15 +451003,15 @@ │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 3fa060 <__cxa_atexit@plt+0x3edc7c> │ │ │ │ ldr r3, [pc, #44] @ 1c4afc <__cxa_atexit@plt+0x1b8718> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r3, [pc, #16] @ 1c4af8 <__cxa_atexit@plt+0x1b8714> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @@ -451066,15 +451066,15 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 3fa060 <__cxa_atexit@plt+0x3edc7c> │ │ │ │ ldr r3, [pc, #36] @ 1c4bf0 <__cxa_atexit@plt+0x1b880c> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff138 │ │ │ │ @ instruction: 0xfffff168 │ │ │ │ @ instruction: 0xfffff1e0 │ │ │ │ ldrbeq r7, [sl], #-3732 @ 0xfffff16c │ │ │ │ ldrbeq r8, [sl], #-1700 @ 0xfffff95c │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ ldreq r9, [r4], #-2440 @ 0xfffff678 │ │ │ │ @@ -451436,15 +451436,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r3, [pc, #28] @ 1c51b0 <__cxa_atexit@plt+0x1b8dcc> │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrbeq r7, [sl], #-2828 @ 0xfffff4f4 │ │ │ │ ldrbeq r7, [sl], #-2804 @ 0xfffff50c │ │ │ │ @@ -451537,15 +451537,15 @@ │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c533c <__cxa_atexit@plt+0x1b8f58> │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ @ instruction: 0xffffd36c │ │ │ │ @ instruction: 0xffffd434 │ │ │ │ ldrbeq r7, [sl], #-1948 @ 0xfffff864 │ │ │ │ @ instruction: 0xffffd48c │ │ │ │ ldrbeq r7, [sl], #-3956 @ 0xfffff08c │ │ │ │ @@ -451696,15 +451696,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r3, [pc, #44] @ 1c55d0 <__cxa_atexit@plt+0x1b91ec> │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r3, [pc, #16] @ 1c55cc <__cxa_atexit@plt+0x1b91e8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -451831,15 +451831,15 @@ │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c57d4 <__cxa_atexit@plt+0x1b93f0> │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, lsr #6 │ │ │ │ @ instruction: 0xffffced4 │ │ │ │ @ instruction: 0xffffcf9c │ │ │ │ ldrbeq r7, [sl], #-772 @ 0xfffffcfc │ │ │ │ @ instruction: 0xffffcff4 │ │ │ │ ldrbeq r7, [sl], #-2780 @ 0xfffff524 │ │ │ │ @@ -452011,15 +452011,15 @@ │ │ │ │ str r1, [sl, #20] │ │ │ │ b 3fa060 <__cxa_atexit@plt+0x3edc7c> │ │ │ │ ldr r3, [pc, #44] @ 1c5abc <__cxa_atexit@plt+0x1b96d8> │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r3, [pc, #16] @ 1c5ab8 <__cxa_atexit@plt+0x1b96d4> │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @@ -452075,15 +452075,15 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 3fa060 <__cxa_atexit@plt+0x3edc7c> │ │ │ │ ldr r3, [pc, #36] @ 1c5bb4 <__cxa_atexit@plt+0x1b97d0> │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffcad8 │ │ │ │ @ instruction: 0xffffcba0 │ │ │ │ ldrbeq r6, [sl], #-3848 @ 0xfffff0f8 │ │ │ │ @ instruction: 0xffffcbf8 │ │ │ │ ldrbeq r7, [sl], #-1760 @ 0xfffff920 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ ldreq r8, [r4], #-2536 @ 0xfffff618 │ │ │ │ @@ -452547,21 +452547,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldreq r8, [r4], #-1076 @ 0xfffffbcc │ │ │ │ ldreq r8, [r4], #-1052 @ 0xfffffbe4 │ │ │ │ - bicseq sl, lr, #208896 @ 0x33000 │ │ │ │ + bicseq sl, lr, #115 @ 0x73 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - bicseq sl, lr, #438272 @ 0x6b000 │ │ │ │ + bicseq sl, lr, #171 @ 0xab │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ @@ -452578,21 +452578,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1c6394 <__cxa_atexit@plt+0x1b9fb0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq sl, lr, #823296 @ 0xc9000 │ │ │ │ + bicseq sl, lr, #1073741826 @ 0x40000002 │ │ │ │ ldrbeq r6, [sl], #-1708 @ 0xfffff954 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -452606,15 +452606,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c63f0 <__cxa_atexit@plt+0x1ba00c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r6, [sl], #-1936 @ 0xfffff870 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -452631,15 +452631,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1c6454 <__cxa_atexit@plt+0x1ba070> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r6, [sl], #-1836 @ 0xfffff8d4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c64b0 <__cxa_atexit@plt+0x1ba0cc> │ │ │ │ @@ -452653,21 +452653,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1c64c0 <__cxa_atexit@plt+0x1ba0dc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq sl, lr, #152, 18 @ 0x260000 │ │ │ │ + bicseq r9, lr, #216, 30 @ 0x360 │ │ │ │ ldrbeq r6, [sl], #-1408 @ 0xfffffa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -452681,15 +452681,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c651c <__cxa_atexit@plt+0x1ba138> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r6, [sl], #-1636 @ 0xfffff99c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -452706,15 +452706,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1c6580 <__cxa_atexit@plt+0x1ba19c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r6, [sl], #-1536 @ 0xfffffa00 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c65dc <__cxa_atexit@plt+0x1ba1f8> │ │ │ │ @@ -452728,21 +452728,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1c65ec <__cxa_atexit@plt+0x1ba208> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq sl, lr, #6619136 @ 0x650000 │ │ │ │ + bicseq r9, lr, #2640 @ 0xa50 │ │ │ │ ldrbeq r6, [sl], #-1108 @ 0xfffffbac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -452756,15 +452756,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c6648 <__cxa_atexit@plt+0x1ba264> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r6, [sl], #-1336 @ 0xfffffac8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -452781,15 +452781,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1c66ac <__cxa_atexit@plt+0x1ba2c8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r6, [sl], #-1236 @ 0xfffffb2c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq r8, [r4], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -452802,20 +452802,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1c670c <__cxa_atexit@plt+0x1ba328> │ │ │ │ ldr r3, [pc, #40] @ 1c6710 <__cxa_atexit@plt+0x1ba32c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, lr, #248512512 @ 0xed00000 │ │ │ │ + bicseq r9, lr, #2880 @ 0xb40 │ │ │ │ ldrbeq r6, [sl], #-816 @ 0xfffffcd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c6760 <__cxa_atexit@plt+0x1ba37c> │ │ │ │ ldr r2, [pc, #56] @ 1c6768 <__cxa_atexit@plt+0x1ba384> │ │ │ │ @@ -453627,21 +453627,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r9, lr, #116736 @ 0x1c800 │ │ │ │ + bicseq r9, lr, #-2147483604 @ 0x8000002c │ │ │ │ ldrbeq r5, [sl], #-1616 @ 0xfffff9b0 │ │ │ │ ldreq r7, [r4], #-1076 @ 0xfffffbcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c7424 <__cxa_atexit@plt+0x1bb040> │ │ │ │ mov sl, r8 │ │ │ │ @@ -453664,20 +453664,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1c7484 <__cxa_atexit@plt+0x1bb0a0> │ │ │ │ ldr r3, [pc, #40] @ 1c7488 <__cxa_atexit@plt+0x1bb0a4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, lr, #140, 20 @ 0x8c000 │ │ │ │ + bicseq r9, lr, #204 @ 0xcc │ │ │ │ ldrbeq r5, [sl], #-1464 @ 0xfffffa48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c74c4 <__cxa_atexit@plt+0x1bb0e0> │ │ │ │ ldr r2, [pc, #36] @ 1c74cc <__cxa_atexit@plt+0x1bb0e8> │ │ │ │ @@ -453733,15 +453733,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 1c75b4 <__cxa_atexit@plt+0x1bb1d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 1c75ac <__cxa_atexit@plt+0x1bb1c8> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -453808,15 +453808,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 1c76e0 <__cxa_atexit@plt+0x1bb2fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 1c76d8 <__cxa_atexit@plt+0x1bb2f4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -454359,15 +454359,15 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r7, [r8, #12]! │ │ │ │ ldr r7, [pc, #36] @ 1c7f6c <__cxa_atexit@plt+0x1bbb88> │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 1c7f70 <__cxa_atexit@plt+0x1bbb8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbeq r4, [sl], #-3412 @ 0xfffff2ac │ │ │ │ @@ -454448,15 +454448,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #36] @ 1c80d0 <__cxa_atexit@plt+0x1bbcec> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq r6, [r4], #-2112 @ 0xfffff7c0 │ │ │ │ ldrbeq r4, [sl], #-2448 @ 0xfffff670 │ │ │ │ ldrbeq r4, [sl], #-2496 @ 0xfffff640 │ │ │ │ @@ -454536,15 +454536,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #36] @ 1c8230 <__cxa_atexit@plt+0x1bbe4c> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq r6, [r4], #-1808 @ 0xfffff8f0 │ │ │ │ ldrbeq r4, [sl], #-2096 @ 0xfffff7d0 │ │ │ │ ldrbeq r4, [sl], #-2144 @ 0xfffff7a0 │ │ │ │ @@ -454630,15 +454630,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #36] @ 1c83a8 <__cxa_atexit@plt+0x1bbfc4> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq r6, [r4], #-1468 @ 0xfffffa44 │ │ │ │ ldrbeq r4, [sl], #-1720 @ 0xfffff948 │ │ │ │ ldrbeq r4, [sl], #-1768 @ 0xfffff918 │ │ │ │ @@ -454724,15 +454724,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #36] @ 1c8520 <__cxa_atexit@plt+0x1bc13c> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq r6, [r4], #-1128 @ 0xfffffb98 │ │ │ │ ldrbeq r4, [sl], #-1344 @ 0xfffffac0 │ │ │ │ ldrbeq r4, [sl], #-1392 @ 0xfffffa90 │ │ │ │ @@ -454812,15 +454812,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #36] @ 1c8680 <__cxa_atexit@plt+0x1bc29c> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq r6, [r4], #-812 @ 0xfffffcd4 │ │ │ │ ldrbeq r4, [sl], #-992 @ 0xfffffc20 │ │ │ │ ldrbeq r4, [sl], #-1040 @ 0xfffffbf0 │ │ │ │ @@ -454944,21 +454944,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r8, lr, #144703488 @ 0x8a00000 │ │ │ │ + bicseq r7, lr, #51712 @ 0xca00 │ │ │ │ ldrbeq r4, [sl], #-444 @ 0xfffffe44 │ │ │ │ ldreq r5, [r4], #-4000 @ 0xfffff060 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c88b8 <__cxa_atexit@plt+0x1bc4d4> │ │ │ │ mov sl, r8 │ │ │ │ @@ -455010,21 +455010,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1c8994 <__cxa_atexit@plt+0x1bc5b0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r8, lr, #499122176 @ 0x1dc00000 │ │ │ │ + bicseq r7, lr, #187392 @ 0x2dc00 │ │ │ │ ldrbeq r4, [sl], #-172 @ 0xffffff54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -455038,15 +455038,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c89f0 <__cxa_atexit@plt+0x1bc60c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [sl], #-400 @ 0xfffffe70 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -455063,15 +455063,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1c8a54 <__cxa_atexit@plt+0x1bc670> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [sl], #-300 @ 0xfffffed4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 1c8a78 <__cxa_atexit@plt+0x1bc694> │ │ │ │ mov r9, r8 │ │ │ │ @@ -455144,21 +455144,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1c8bac <__cxa_atexit@plt+0x1bc7c8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r8, lr, #1946157057 @ 0x74000001 │ │ │ │ + bicseq r7, lr, #2572288 @ 0x274000 │ │ │ │ ldrbeq r3, [sl], #-3732 @ 0xfffff16c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -455172,15 +455172,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c8c08 <__cxa_atexit@plt+0x1bc824> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [sl], #-3960 @ 0xfffff088 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -455197,15 +455197,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1c8c6c <__cxa_atexit@plt+0x1bc888> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [sl], #-3860 @ 0xfffff0ec │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq r5, [r4], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -455297,21 +455297,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r8, lr, #251 @ 0xfb │ │ │ │ + bicseq r7, lr, #15466496 @ 0xec0000 │ │ │ │ ldrbeq r3, [sl], #-3128 @ 0xfffff3c8 │ │ │ │ ldreq r5, [r4], #-2588 @ 0xfffff5e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1c8e3c <__cxa_atexit@plt+0x1bca58> │ │ │ │ mov sl, r8 │ │ │ │ @@ -455360,20 +455360,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1c8f04 <__cxa_atexit@plt+0x1bcb20> │ │ │ │ ldr r3, [pc, #40] @ 1c8f08 <__cxa_atexit@plt+0x1bcb24> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, lr, #680 @ 0x2a8 │ │ │ │ + bicseq r7, lr, #981467136 @ 0x3a800000 │ │ │ │ ldrbeq r3, [sl], #-2872 @ 0xfffff4c8 │ │ │ │ ldreq r5, [r4], #-2860 @ 0xfffff4d4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c8f40 <__cxa_atexit@plt+0x1bcb5c> │ │ │ │ @@ -456148,15 +456148,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 1c9b94 <__cxa_atexit@plt+0x1bd7b0> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -456192,15 +456192,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 1c9c18 <__cxa_atexit@plt+0x1bd834> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -456238,15 +456238,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1c9cb8 <__cxa_atexit@plt+0x1bd8d4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 1c9cbc <__cxa_atexit@plt+0x1bd8d8> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r2, [sl], #-3480 @ 0xfffff268 │ │ │ │ ldrbeq r3, [sl], #-744 @ 0xfffffd18 │ │ │ │ ldrbeq r2, [sl], #-3960 @ 0xfffff088 │ │ │ │ ldreq r4, [r4], #-3260 @ 0xfffff344 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -456327,15 +456327,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1c9e1c <__cxa_atexit@plt+0x1bda38> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 1c9e20 <__cxa_atexit@plt+0x1bda3c> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r2, [sl], #-3124 @ 0xfffff3cc │ │ │ │ ldrbeq r3, [sl], #-388 @ 0xfffffe7c │ │ │ │ ldrbeq r2, [sl], #-3604 @ 0xfffff1ec │ │ │ │ ldreq r4, [r4], #-3496 @ 0xfffff258 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -459625,15 +459625,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r3, [sl, #8] │ │ │ │ ldr r7, [pc, #108] @ 1cd1f4 <__cxa_atexit@plt+0x1c0e10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #100] @ 1cd1f8 <__cxa_atexit@plt+0x1c0e14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 1cd1e8 <__cxa_atexit@plt+0x1c0e04> │ │ │ │ mov r5, r6 │ │ │ │ mov r6, sl │ │ │ │ @@ -459676,15 +459676,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r2, [sl, #8] │ │ │ │ ldr r7, [pc, #68] @ 1cd298 <__cxa_atexit@plt+0x1c0eb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #60] @ 1cd29c <__cxa_atexit@plt+0x1c0eb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #32] @ 1cd28c <__cxa_atexit@plt+0x1c0ea8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r6, sl │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ @@ -460121,21 +460121,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r3, lr, #14352384 @ 0xdb0000 │ │ │ │ + bicseq r2, lr, #27, 30 @ 0x6c │ │ │ │ ldrbeq pc, [r9], #-216 @ 0xffffff28 @ │ │ │ │ ldreq r1, [r4], #-844 @ 0xfffffcb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1cd99c <__cxa_atexit@plt+0x1c15b8> │ │ │ │ mov sl, r8 │ │ │ │ @@ -460234,20 +460234,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1cdb2c <__cxa_atexit@plt+0x1c1748> │ │ │ │ ldr r3, [pc, #40] @ 1cdb30 <__cxa_atexit@plt+0x1c174c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, lr, #217055232 @ 0xcf00000 │ │ │ │ + bicseq r2, lr, #960 @ 0x3c0 │ │ │ │ ldrbeq lr, [r9], #-3856 @ 0xfffff0f0 │ │ │ │ ldreq r1, [r4], #-548 @ 0xfffffddc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1cdb70 <__cxa_atexit@plt+0x1c178c> │ │ │ │ @@ -460971,21 +460971,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r2, lr, #74752 @ 0x12400 │ │ │ │ + bicseq r2, lr, #1073741858 @ 0x40000022 │ │ │ │ ldrbeq lr, [r9], #-912 @ 0xfffffc70 │ │ │ │ ldreq r0, [r4], #-1540 @ 0xfffff9fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1ce6e4 <__cxa_atexit@plt+0x1c2300> │ │ │ │ mov sl, r8 │ │ │ │ @@ -461011,21 +461011,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r2, lr, #160, 20 @ 0xa0000 │ │ │ │ + bicseq r2, lr, #224 @ 0xe0 │ │ │ │ ldrbeq lr, [r9], #-752 @ 0xfffffd10 │ │ │ │ ldreq r0, [r4], #-1380 @ 0xfffffa9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1ce784 <__cxa_atexit@plt+0x1c23a0> │ │ │ │ mov sl, r8 │ │ │ │ @@ -461051,21 +461051,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r2, lr, #248, 18 @ 0x3e0000 │ │ │ │ + bicseq r2, lr, #56 @ 0x38 │ │ │ │ ldrbeq lr, [r9], #-592 @ 0xfffffdb0 │ │ │ │ ldreq r0, [r4], #-1220 @ 0xfffffb3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1ce824 <__cxa_atexit@plt+0x1c2440> │ │ │ │ mov sl, r8 │ │ │ │ @@ -461089,21 +461089,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1ce890 <__cxa_atexit@plt+0x1c24ac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r2, lr, #84, 18 @ 0x150000 │ │ │ │ + bicseq r1, lr, #148, 30 @ 0x250 │ │ │ │ ldrbeq lr, [r9], #-432 @ 0xfffffe50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -461117,15 +461117,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ce8ec <__cxa_atexit@plt+0x1c2508> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq lr, [r9], #-660 @ 0xfffffd6c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -461142,15 +461142,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1ce950 <__cxa_atexit@plt+0x1c256c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq lr, [r9], #-560 @ 0xfffffdd0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq r0, [r4], #-932 @ 0xfffffc5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -461163,20 +461163,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1ce9b0 <__cxa_atexit@plt+0x1c25cc> │ │ │ │ ldr r3, [pc, #40] @ 1ce9b4 <__cxa_atexit@plt+0x1c25d0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, lr, #56360960 @ 0x35c0000 │ │ │ │ + bicseq r1, lr, #368 @ 0x170 │ │ │ │ ldrbeq lr, [r9], #-140 @ 0xffffff74 │ │ │ │ ldreq r0, [r4], #-1208 @ 0xfffffb48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ce9f8 <__cxa_atexit@plt+0x1c2614> │ │ │ │ @@ -464392,21 +464392,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq pc, sp, #100, 10 @ 0x19000000 │ │ │ │ + bicseq lr, sp, #164, 22 @ 0x29000 │ │ │ │ ldrbeq sl, [r9], #-3612 @ 0xfffff1e4 │ │ │ │ ldreq sp, [r3], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1d1c58 <__cxa_atexit@plt+0x1c5874> │ │ │ │ mov sl, r8 │ │ │ │ @@ -465095,20 +465095,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1d2720 <__cxa_atexit@plt+0x1c633c> │ │ │ │ ldr r3, [pc, #40] @ 1d2724 <__cxa_atexit@plt+0x1c6340> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, sp, #135168 @ 0x21000 │ │ │ │ + bicseq lr, sp, #97 @ 0x61 │ │ │ │ ldrbeq sl, [r9], #-796 @ 0xfffffce4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -465159,15 +465159,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1d282c <__cxa_atexit@plt+0x1c6448> │ │ │ │ ldr r2, [pc, #88] @ 1d2858 <__cxa_atexit@plt+0x1c6474> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ + b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -465240,20 +465240,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1d2964 <__cxa_atexit@plt+0x1c6580> │ │ │ │ ldr r3, [pc, #40] @ 1d2968 <__cxa_atexit@plt+0x1c6584> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, sp, #40370176 @ 0x2680000 │ │ │ │ + bicseq sp, sp, #13952 @ 0x3680 │ │ │ │ ldrbeq sl, [r9], #-216 @ 0xffffff28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d29c4 <__cxa_atexit@plt+0x1c65e0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -465266,21 +465266,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1d29d4 <__cxa_atexit@plt+0x1c65f0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq lr, sp, #11272192 @ 0xac0000 │ │ │ │ + bicseq sp, sp, #6848 @ 0x1ac0 │ │ │ │ ldrbeq sl, [r9], #-108 @ 0xffffff94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -465294,15 +465294,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1d2a30 <__cxa_atexit@plt+0x1c664c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq sl, [r9], #-336 @ 0xfffffeb0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -465319,15 +465319,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1d2a94 <__cxa_atexit@plt+0x1c66b0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq sl, [r9], #-236 @ 0xffffff14 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq ip, [r3], #-1160 @ 0xfffffb78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -465444,20 +465444,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1d2c94 <__cxa_atexit@plt+0x1c68b0> │ │ │ │ ldr r3, [pc, #40] @ 1d2c98 <__cxa_atexit@plt+0x1c68b4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, sp, #385875968 @ 0x17000000 │ │ │ │ + bicseq sp, sp, #356352 @ 0x57000 │ │ │ │ ldrbeq r9, [r9], #-3496 @ 0xfffff258 │ │ │ │ ldreq ip, [r3], #-856 @ 0xfffffca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1d2cf0 <__cxa_atexit@plt+0x1c690c> │ │ │ │ @@ -465897,15 +465897,15 @@ │ │ │ │ str r0, [r6, #20] │ │ │ │ str r7, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ ldr r7, [pc, #72] @ 1d33d4 <__cxa_atexit@plt+0x1c6ff0> │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa9a0 <__cxa_atexit@plt+0x3ee5bc> │ │ │ │ + b 3fa9f8 <__cxa_atexit@plt+0x3ee614> │ │ │ │ ldr r7, [r2, #4] │ │ │ │ add r5, r2, #8 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -465950,15 +465950,15 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r7, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ ldr r7, [pc, #40] @ 1d348c <__cxa_atexit@plt+0x1c70a8> │ │ │ │ mov r9, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa9a0 <__cxa_atexit@plt+0x3ee5bc> │ │ │ │ + b 3fa9f8 <__cxa_atexit@plt+0x3ee614> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ ldreq fp, [r3], #-2076 @ 0xfffff7e4 │ │ │ │ ldreq fp, [r3], #-2120 @ 0xfffff7b8 │ │ │ │ ldrbeq r9, [r9], #-2096 @ 0xfffff7d0 │ │ │ │ @@ -466005,15 +466005,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 1d3598 <__cxa_atexit@plt+0x1c71b4> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -466049,15 +466049,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 1d361c <__cxa_atexit@plt+0x1c7238> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -466246,15 +466246,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 1d395c <__cxa_atexit@plt+0x1c7578> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -466290,15 +466290,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 1d39e0 <__cxa_atexit@plt+0x1c75fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -466347,15 +466347,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 1d3af0 <__cxa_atexit@plt+0x1c770c> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -466391,15 +466391,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 1d3b74 <__cxa_atexit@plt+0x1c7790> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -466448,15 +466448,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 1d3c84 <__cxa_atexit@plt+0x1c78a0> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -466492,15 +466492,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 1d3d08 <__cxa_atexit@plt+0x1c7924> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -466519,15 +466519,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1d3d5c <__cxa_atexit@plt+0x1c7978> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 1d3d60 <__cxa_atexit@plt+0x1c797c> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r8, [r9], #-3316 @ 0xfffff30c │ │ │ │ ldrbeq r9, [r9], #-580 @ 0xfffffdbc │ │ │ │ ldrbeq r8, [r9], #-3796 @ 0xfffff12c │ │ │ │ ldreq fp, [r3], #-444 @ 0xfffffe44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -466541,15 +466541,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1d3db4 <__cxa_atexit@plt+0x1c79d0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 1d3db8 <__cxa_atexit@plt+0x1c79d4> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r8, [r9], #-3228 @ 0xfffff364 │ │ │ │ ldrbeq r9, [r9], #-492 @ 0xfffffe14 │ │ │ │ ldrbeq r8, [r9], #-3708 @ 0xfffff184 │ │ │ │ ldreq fp, [r3], #-1420 @ 0xfffffa74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -466684,15 +466684,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1d3ff0 <__cxa_atexit@plt+0x1c7c0c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 1d3ff4 <__cxa_atexit@plt+0x1c7c10> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r8, [r9], #-2656 @ 0xfffff5a0 │ │ │ │ ldrbeq r8, [r9], #-4016 @ 0xfffff050 │ │ │ │ ldrbeq r8, [r9], #-3136 @ 0xfffff3c0 │ │ │ │ ldreq fp, [r3], #-848 @ 0xfffffcb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -466931,15 +466931,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r1, [r7, #8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r8, [pc, #28] @ 1d43d4 <__cxa_atexit@plt+0x1c7ff0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq sl, [r3], #-3084 @ 0xfffff3f4 │ │ │ │ ldrbeq r8, [r9], #-1676 @ 0xfffff974 │ │ │ │ ldrbeq r8, [r9], #-1944 @ 0xfffff868 │ │ │ │ ldrbeq r8, [r9], #-2680 @ 0xfffff588 │ │ │ │ ldreq sl, [r3], #-3864 @ 0xfffff0e8 │ │ │ │ @@ -466964,15 +466964,15 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [sl, #8] │ │ │ │ ldr r7, [pc, #52] @ 1d446c <__cxa_atexit@plt+0x1c8088> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #48] @ 1d4470 <__cxa_atexit@plt+0x1c808c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -467051,15 +467051,15 @@ │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #148] @ 1d4628 <__cxa_atexit@plt+0x1c8244> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, lr │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa9a0 <__cxa_atexit@plt+0x3ee5bc> │ │ │ │ + b 3fa9f8 <__cxa_atexit@plt+0x3ee614> │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1d45e8 <__cxa_atexit@plt+0x1c8204> │ │ │ │ ldr r7, [pc, #68] @ 1d45fc <__cxa_atexit@plt+0x1c8218> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -467147,15 +467147,15 @@ │ │ │ │ str r3, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ ldr r7, [pc, #128] @ 1d4794 <__cxa_atexit@plt+0x1c83b0> │ │ │ │ mov r5, lr │ │ │ │ mov r6, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa9a0 <__cxa_atexit@plt+0x3ee5bc> │ │ │ │ + b 3fa9f8 <__cxa_atexit@plt+0x3ee614> │ │ │ │ ldr r1, [r7] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r8 │ │ │ │ bx r1 │ │ │ │ bic r7, r2, #3 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -467212,15 +467212,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #60] @ 1d4858 <__cxa_atexit@plt+0x1c8474> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa9a0 <__cxa_atexit@plt+0x3ee5bc> │ │ │ │ + b 3fa9f8 <__cxa_atexit@plt+0x3ee614> │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -467243,15 +467243,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1d48ac <__cxa_atexit@plt+0x1c84c8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 1d48b0 <__cxa_atexit@plt+0x1c84cc> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r8, [r9], #-420 @ 0xfffffe5c │ │ │ │ ldrbeq r8, [r9], #-2688 @ 0xfffff580 │ │ │ │ ldrbeq r8, [r9], #-2676 @ 0xfffff58c │ │ │ │ ldreq sl, [r3], #-2560 @ 0xfffff600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -467374,15 +467374,15 @@ │ │ │ │ ldr r7, [pc, #76] @ 1d4ae0 <__cxa_atexit@plt+0x1c86fc> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, ip │ │ │ │ mov r8, lr │ │ │ │ - b 3fa9a0 <__cxa_atexit@plt+0x3ee5bc> │ │ │ │ + b 3fa9f8 <__cxa_atexit@plt+0x3ee614> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -469340,15 +469340,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1d6970 <__cxa_atexit@plt+0x1ca58c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 1d6974 <__cxa_atexit@plt+0x1ca590> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r6, [r9], #-224 @ 0xffffff20 │ │ │ │ ldrbeq r6, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ ldrbeq r6, [r9], #-704 @ 0xfffffd40 │ │ │ │ ldreq r8, [r3], #-1496 @ 0xfffffa28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -469538,15 +469538,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1d6c88 <__cxa_atexit@plt+0x1ca8a4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 1d6c8c <__cxa_atexit@plt+0x1ca8a8> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r5, [r9], #-3528 @ 0xfffff238 │ │ │ │ ldrbeq r6, [r9], #-792 @ 0xfffffce8 │ │ │ │ ldrbeq r5, [r9], #-4008 @ 0xfffff058 │ │ │ │ ldreq r8, [r3], #-1364 @ 0xfffffaac │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -469611,15 +469611,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1d6dac <__cxa_atexit@plt+0x1ca9c8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 1d6db0 <__cxa_atexit@plt+0x1ca9cc> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r5, [r9], #-3236 @ 0xfffff35c │ │ │ │ ldrbeq r6, [r9], #-500 @ 0xfffffe0c │ │ │ │ ldrbeq r5, [r9], #-3716 @ 0xfffff17c │ │ │ │ ldreq r8, [r3], #-364 @ 0xfffffe94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -469908,15 +469908,15 @@ │ │ │ │ ldr r3, [pc, #76] @ 1d7278 <__cxa_atexit@plt+0x1cae94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #64] @ 1d727c <__cxa_atexit@plt+0x1cae98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #32] @ 1d726c <__cxa_atexit@plt+0x1cae88> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ b 3fa0d8 <__cxa_atexit@plt+0x3edcf4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ @@ -469942,15 +469942,15 @@ │ │ │ │ ldr r3, [pc, #56] @ 1d72ec <__cxa_atexit@plt+0x1caf08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ 1d72f0 <__cxa_atexit@plt+0x1caf0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #12] @ 1d72e0 <__cxa_atexit@plt+0x1caefc> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldreq r7, [r3], #-3024 @ 0xfffff430 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @@ -475556,21 +475556,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1dca9c <__cxa_atexit@plt+0x1d06b8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r4, sp, #76, 14 @ 0x1300000 │ │ │ │ + bicseq r3, sp, #140, 26 @ 0x2300 │ │ │ │ ldrbeq pc, [r8], #-4004 @ 0xfffff05c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -475584,15 +475584,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1dcaf8 <__cxa_atexit@plt+0x1d0714> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [r9], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -475609,15 +475609,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1dcb5c <__cxa_atexit@plt+0x1d0778> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [r9], #-36 @ 0xffffffdc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1dcbb8 <__cxa_atexit@plt+0x1d07d4> │ │ │ │ @@ -475631,21 +475631,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1dcbc8 <__cxa_atexit@plt+0x1d07e4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r4, sp, #-503316480 @ 0xe2000000 │ │ │ │ + bicseq r3, sp, #34816 @ 0x8800 │ │ │ │ ldrbeq pc, [r8], #-3704 @ 0xfffff188 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -475659,15 +475659,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1dcc24 <__cxa_atexit@plt+0x1d0840> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [r8], #-3932 @ 0xfffff0a4 @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -475684,15 +475684,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1dcc88 <__cxa_atexit@plt+0x1d08a4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [r8], #-3832 @ 0xfffff108 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1dcce4 <__cxa_atexit@plt+0x1d0900> │ │ │ │ @@ -475706,21 +475706,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1dccf4 <__cxa_atexit@plt+0x1d0910> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r4, sp, #172, 6 @ 0xb0000002 │ │ │ │ + bicseq r3, sp, #236, 18 @ 0x3b0000 │ │ │ │ ldrbeq pc, [r8], #-3404 @ 0xfffff2b4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -475734,15 +475734,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1dcd50 <__cxa_atexit@plt+0x1d096c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [r8], #-3632 @ 0xfffff1d0 @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -475759,15 +475759,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1dcdb4 <__cxa_atexit@plt+0x1d09d0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [r8], #-3532 @ 0xfffff234 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1dce10 <__cxa_atexit@plt+0x1d0a2c> │ │ │ │ @@ -475781,21 +475781,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1dce20 <__cxa_atexit@plt+0x1d0a3c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r4, sp, #1610612743 @ 0x60000007 │ │ │ │ + bicseq r3, sp, #11927552 @ 0xb60000 │ │ │ │ ldrbeq pc, [r8], #-3104 @ 0xfffff3e0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -475809,15 +475809,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1dce7c <__cxa_atexit@plt+0x1d0a98> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [r8], #-3332 @ 0xfffff2fc @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -475834,15 +475834,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1dcee0 <__cxa_atexit@plt+0x1d0afc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [r8], #-3232 @ 0xfffff360 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1dcf3c <__cxa_atexit@plt+0x1d0b58> │ │ │ │ @@ -475856,21 +475856,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1dcf4c <__cxa_atexit@plt+0x1d0b68> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r4, sp, #1073741841 @ 0x40000011 │ │ │ │ + bicseq r3, sp, #34865152 @ 0x2140000 │ │ │ │ ldrbeq pc, [r8], #-2804 @ 0xfffff50c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -475884,15 +475884,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1dcfa8 <__cxa_atexit@plt+0x1d0bc4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [r8], #-3032 @ 0xfffff428 @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -475909,15 +475909,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1dd00c <__cxa_atexit@plt+0x1d0c28> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [r8], #-2932 @ 0xfffff48c @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq r1, [r3], #-3248 @ 0xfffff350 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -475933,21 +475933,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r4, sp, #135 @ 0x87 │ │ │ │ + bicseq r3, sp, #208666624 @ 0xc700000 │ │ │ │ ldrbeq pc, [r8], #-2504 @ 0xfffff638 @ │ │ │ │ ldreq r1, [r3], #-3132 @ 0xfffff3c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1dd0ac <__cxa_atexit@plt+0x1d0cc8> │ │ │ │ mov sl, r8 │ │ │ │ @@ -476026,20 +476026,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1dd1ec <__cxa_atexit@plt+0x1d0e08> │ │ │ │ ldr r3, [pc, #40] @ 1dd1f0 <__cxa_atexit@plt+0x1d0e0c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, sp, #1488 @ 0x5d0 │ │ │ │ + bicseq r3, sp, #-1660944384 @ 0x9d000000 │ │ │ │ ldrbeq pc, [r8], #-2128 @ 0xfffff7b0 @ │ │ │ │ ldreq r1, [r3], #-2764 @ 0xfffff534 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1dd254 <__cxa_atexit@plt+0x1d0e70> │ │ │ │ @@ -476054,21 +476054,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r3, sp, #15296 @ 0x3bc0 │ │ │ │ + bicseq r3, sp, #788529152 @ 0x2f000000 │ │ │ │ ldrbeq pc, [r8], #-2020 @ 0xfffff81c @ │ │ │ │ ldreq r1, [r3], #-2648 @ 0xfffff5a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1dd290 <__cxa_atexit@plt+0x1d0eac> │ │ │ │ mov sl, r8 │ │ │ │ @@ -476489,20 +476489,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1dd928 <__cxa_atexit@plt+0x1d1544> │ │ │ │ ldr r3, [pc, #40] @ 1dd92c <__cxa_atexit@plt+0x1d1548> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, sp, #229638144 @ 0xdb00000 │ │ │ │ + bicseq r2, sp, #1728 @ 0x6c0 │ │ │ │ ldrbeq pc, [r8], #-276 @ 0xfffffeec @ │ │ │ │ ldreq r1, [r3], #-2908 @ 0xfffff4a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -476564,20 +476564,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1dda54 <__cxa_atexit@plt+0x1d1670> │ │ │ │ ldr r3, [pc, #40] @ 1dda58 <__cxa_atexit@plt+0x1d1674> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, sp, #398458880 @ 0x17c00000 │ │ │ │ + bicseq r2, sp, #162816 @ 0x27c00 │ │ │ │ ldrbeq lr, [r8], #-4072 @ 0xfffff018 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ddaa8 <__cxa_atexit@plt+0x1d16c4> │ │ │ │ ldr r2, [pc, #56] @ 1ddab0 <__cxa_atexit@plt+0x1d16cc> │ │ │ │ @@ -477229,15 +477229,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 1de4f8 <__cxa_atexit@plt+0x1d2114> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -477273,15 +477273,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 1de57c <__cxa_atexit@plt+0x1d2198> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -477330,15 +477330,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 1de68c <__cxa_atexit@plt+0x1d22a8> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -477374,15 +477374,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 1de710 <__cxa_atexit@plt+0x1d232c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -477431,15 +477431,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 1de820 <__cxa_atexit@plt+0x1d243c> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -477475,15 +477475,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 1de8a4 <__cxa_atexit@plt+0x1d24c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -477532,15 +477532,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 1de9b4 <__cxa_atexit@plt+0x1d25d0> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -477576,15 +477576,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 1dea38 <__cxa_atexit@plt+0x1d2654> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -477622,15 +477622,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1dead8 <__cxa_atexit@plt+0x1d26f4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 1deadc <__cxa_atexit@plt+0x1d26f8> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq sp, [r8], #-3960 @ 0xfffff088 │ │ │ │ ldrbeq lr, [r8], #-1224 @ 0xfffffb38 │ │ │ │ ldrbeq lr, [r8], #-344 @ 0xfffffea8 │ │ │ │ ldreq r0, [r3], #-3440 @ 0xfffff290 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -477973,15 +477973,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1df054 <__cxa_atexit@plt+0x1d2c70> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 1df058 <__cxa_atexit@plt+0x1d2c74> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq sp, [r8], #-2556 @ 0xfffff604 │ │ │ │ ldrbeq sp, [r8], #-3916 @ 0xfffff0b4 │ │ │ │ ldrbeq sp, [r8], #-3036 @ 0xfffff424 │ │ │ │ ldreq pc, [r2], #-3780 @ 0xfffff13c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -477995,15 +477995,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1df0ac <__cxa_atexit@plt+0x1d2cc8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 1df0b0 <__cxa_atexit@plt+0x1d2ccc> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq sp, [r8], #-2468 @ 0xfffff65c │ │ │ │ ldrbeq sp, [r8], #-3828 @ 0xfffff10c │ │ │ │ ldrbeq sp, [r8], #-2948 @ 0xfffff47c │ │ │ │ ldreq pc, [r2], #-3692 @ 0xfffff194 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -478117,15 +478117,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1df294 <__cxa_atexit@plt+0x1d2eb0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 1df298 <__cxa_atexit@plt+0x1d2eb4> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq sp, [r8], #-1980 @ 0xfffff844 │ │ │ │ ldrbeq sp, [r8], #-3340 @ 0xfffff2f4 │ │ │ │ ldrbeq sp, [r8], #-2460 @ 0xfffff664 │ │ │ │ ldreq pc, [r2], #-3204 @ 0xfffff37c │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -478292,15 +478292,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1df550 <__cxa_atexit@plt+0x1d316c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 1df554 <__cxa_atexit@plt+0x1d3170> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq sp, [r8], #-1280 @ 0xfffffb00 │ │ │ │ ldrbeq sp, [r8], #-2640 @ 0xfffff5b0 │ │ │ │ ldrbeq sp, [r8], #-1760 @ 0xfffff920 │ │ │ │ ldreq pc, [r2], #-2504 @ 0xfffff638 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -479467,15 +479467,15 @@ │ │ │ │ ldreq pc, [r2], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1e07a0 <__cxa_atexit@plt+0x1d43bc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq pc, [r2], #-28 @ 0xffffffe4 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 1e07ec <__cxa_atexit@plt+0x1d4408> │ │ │ │ ldr r2, [pc, #52] @ 1e07f0 <__cxa_atexit@plt+0x1d440c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -479755,15 +479755,15 @@ │ │ │ │ ldreq lr, [r2], #-2972 @ 0xfffff464 │ │ │ │ andeq r0, r0, r7, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1e0c20 <__cxa_atexit@plt+0x1d483c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq lr, [r2], #-2920 @ 0xfffff498 │ │ │ │ andeq r0, r0, r7, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 1e0c6c <__cxa_atexit@plt+0x1d4888> │ │ │ │ ldr r2, [pc, #52] @ 1e0c70 <__cxa_atexit@plt+0x1d488c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -483830,15 +483830,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #6] │ │ │ │ ldr r7, [pc, #140] @ 1e4c48 <__cxa_atexit@plt+0x1d8864> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #132] @ 1e4c4c <__cxa_atexit@plt+0x1d8868> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #112] @ 1e4c44 <__cxa_atexit@plt+0x1d8860> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1e4c2c <__cxa_atexit@plt+0x1d8848> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -483959,15 +483959,15 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ ldr r7, [pc, #44] @ 1e4df4 <__cxa_atexit@plt+0x1d8a10> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -485991,15 +485991,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #6] │ │ │ │ ldr r7, [pc, #140] @ 1e6e0c <__cxa_atexit@plt+0x1daa28> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #132] @ 1e6e10 <__cxa_atexit@plt+0x1daa2c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #112] @ 1e6e08 <__cxa_atexit@plt+0x1daa24> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1e6df0 <__cxa_atexit@plt+0x1daa0c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -486120,15 +486120,15 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ ldr r7, [pc, #44] @ 1e6fb8 <__cxa_atexit@plt+0x1dabd4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -486352,15 +486352,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 1e7334 <__cxa_atexit@plt+0x1daf50> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, ror #7 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrbeq r5, [r8], #-2488 @ 0xfffff648 │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ @ instruction: 0xffffe4dc │ │ │ │ ldreq r8, [r2], #-792 @ 0xfffffce8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -486428,15 +486428,15 @@ │ │ │ │ ldr r6, [pc, #32] @ 1e746c <__cxa_atexit@plt+0x1db088> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldrbeq r5, [r8], #-2232 @ 0xfffff748 │ │ │ │ ldreq r8, [r2], #-272 @ 0xfffffef0 │ │ │ │ ldreq r8, [r2], #-268 @ 0xfffffef4 │ │ │ │ @@ -486478,15 +486478,15 @@ │ │ │ │ b 1e7784 <__cxa_atexit@plt+0x1db3a0> │ │ │ │ ldr r6, [pc, #20] @ 1e752c <__cxa_atexit@plt+0x1db148> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ ldrbeq r5, [r8], #-1980 @ 0xfffff844 │ │ │ │ @ instruction: 0xffffe2e0 │ │ │ │ ldreq r8, [r2], #-276 @ 0xfffffeec │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -486523,21 +486523,21 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #20 │ │ │ │ stmda r5, {r0, r9} │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stm lr, {r1, r2, sl, ip} │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrbeq r5, [r8], #-2632 @ 0xfffff5b8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq r9, ip, #2965504 @ 0x2d4000 │ │ │ │ + bicseq r8, ip, #980 @ 0x3d4 │ │ │ │ ldreq r8, [r2], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r0, fp, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 1e763c <__cxa_atexit@plt+0x1db258> │ │ │ │ ldr r2, [pc, #48] @ 1e7640 <__cxa_atexit@plt+0x1db25c> │ │ │ │ mov sl, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -486626,15 +486626,15 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ b 1e7784 <__cxa_atexit@plt+0x1db3a0> │ │ │ │ ldr r3, [pc, #20] @ 1e7780 <__cxa_atexit@plt+0x1db39c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffe088 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -486938,15 +486938,15 @@ │ │ │ │ b 3fa138 <__cxa_atexit@plt+0x3edd54> │ │ │ │ ldr r6, [pc, #60] @ 1e7c84 <__cxa_atexit@plt+0x1db8a0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ 1e7c80 <__cxa_atexit@plt+0x1db89c> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -487493,15 +487493,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r3, [pc, #28] @ 1e8514 <__cxa_atexit@plt+0x1dc130> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffb000 │ │ │ │ muleq r0, r8, r3 │ │ │ │ ldrbeq r4, [r8], #-1956 @ 0xfffff85c │ │ │ │ andeq r0, r0, r4, lsr #5 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrbeq r4, [r8], #-2068 @ 0xfffff7ec │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ @@ -487583,21 +487583,21 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #20 │ │ │ │ stmda r5, {r0, r9} │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stm lr, {r1, r2, sl, ip} │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrbeq r4, [r8], #-2488 @ 0xfffff648 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - bicseq r8, ip, #606208 @ 0x94000 │ │ │ │ + bicseq r7, ip, #404 @ 0x194 │ │ │ │ ldreq r6, [r2], #-4040 @ 0xfffff038 │ │ │ │ andeq r0, r0, fp, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 1e86cc <__cxa_atexit@plt+0x1dc2e8> │ │ │ │ ldr r2, [pc, #48] @ 1e86d0 <__cxa_atexit@plt+0x1dc2ec> │ │ │ │ mov sl, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -487700,15 +487700,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r3, [pc, #28] @ 1e8850 <__cxa_atexit@plt+0x1dc46c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffacc4 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrbeq r4, [r8], #-1128 @ 0xfffffb98 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r0, lsl sl │ │ │ │ ldreq r6, [r2], #-3720 @ 0xfffff178 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ @@ -487813,15 +487813,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #64] @ 1e8a34 <__cxa_atexit@plt+0x1dc650> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #32] @ 1e8a30 <__cxa_atexit@plt+0x1dc64c> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -488069,15 +488069,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r3, [pc, #72] @ 1e8e40 <__cxa_atexit@plt+0x1dca5c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #44] @ 1e8e3c <__cxa_atexit@plt+0x1dca58> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -488174,15 +488174,15 @@ │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r6, [pc, #72] @ 1e8fe0 <__cxa_atexit@plt+0x1dcbfc> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #40] @ 1e8fdc <__cxa_atexit@plt+0x1dcbf8> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -488246,15 +488246,15 @@ │ │ │ │ b 3fa138 <__cxa_atexit@plt+0x3edd54> │ │ │ │ ldr r6, [pc, #60] @ 1e90f4 <__cxa_atexit@plt+0x1dcd10> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ 1e90f0 <__cxa_atexit@plt+0x1dcd0c> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -489497,21 +489497,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r6, ip, #132, 28 @ 0x840 │ │ │ │ + bicseq r6, ip, #196, 8 @ 0xc4000000 │ │ │ │ ldrbeq r2, [r8], #-1496 @ 0xfffffa28 │ │ │ │ ldreq r5, [r2], #-1084 @ 0xfffffbc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1ea49c <__cxa_atexit@plt+0x1de0b8> │ │ │ │ mov sl, r8 │ │ │ │ @@ -489961,20 +489961,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1eaba8 <__cxa_atexit@plt+0x1de7c4> │ │ │ │ ldr r3, [pc, #40] @ 1eabac <__cxa_atexit@plt+0x1de7c8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, ip, #246415360 @ 0xeb00000 │ │ │ │ + bicseq r5, ip, #2752 @ 0xac0 │ │ │ │ ldrbeq r1, [r8], #-3732 @ 0xfffff16c │ │ │ │ ldreq r4, [r2], #-3544 @ 0xfffff228 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1eabec <__cxa_atexit@plt+0x1de808> │ │ │ │ @@ -490032,15 +490032,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 1eace0 <__cxa_atexit@plt+0x1de8fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 1eacd8 <__cxa_atexit@plt+0x1de8f4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -490064,15 +490064,15 @@ │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r3, [pc, #40] @ 1ead48 <__cxa_atexit@plt+0x1de964> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [pc, #32] @ 1ead4c <__cxa_atexit@plt+0x1de968> │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldreq r4, [r2], #-3040 @ 0xfffff420 │ │ │ │ ldrbeq r1, [r8], #-3340 @ 0xfffff2f4 │ │ │ │ ldrbeq r2, [r8], #-1564 @ 0xfffff9e4 │ │ │ │ ldrbeq r2, [r8], #-1552 @ 0xfffff9f0 │ │ │ │ @@ -490998,15 +490998,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 1ebc1c <__cxa_atexit@plt+0x1df838> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -491042,15 +491042,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 1ebca0 <__cxa_atexit@plt+0x1df8bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -491087,15 +491087,15 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ ldr r7, [pc, #40] @ 1ebd4c <__cxa_atexit@plt+0x1df968> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 1ebd50 <__cxa_atexit@plt+0x1df96c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @@ -491139,15 +491139,15 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #48] @ 1ebe24 <__cxa_atexit@plt+0x1dfa40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #44] @ 1ebe28 <__cxa_atexit@plt+0x1dfa44> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -491193,15 +491193,15 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #48] @ 1ebefc <__cxa_atexit@plt+0x1dfb18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #44] @ 1ebf00 <__cxa_atexit@plt+0x1dfb1c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -491244,15 +491244,15 @@ │ │ │ │ ldr r7, [pc, #120] @ 1ec004 <__cxa_atexit@plt+0x1dfc20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r3, [r9, #8] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #104] @ 1ec008 <__cxa_atexit@plt+0x1dfc24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ b 1ebfb4 <__cxa_atexit@plt+0x1dfbd0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -491858,21 +491858,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r4, ip, #248, 20 @ 0xf8000 │ │ │ │ + bicseq r4, ip, #56, 2 │ │ │ │ ldrbeq r0, [r8], #-244 @ 0xffffff0c │ │ │ │ ldreq r3, [r2], #-372 @ 0xfffffe8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1ec980 <__cxa_atexit@plt+0x1e059c> │ │ │ │ mov sl, r8 │ │ │ │ @@ -491929,20 +491929,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1eca68 <__cxa_atexit@plt+0x1e0684> │ │ │ │ ldr r3, [pc, #40] @ 1eca6c <__cxa_atexit@plt+0x1e0688> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, ip, #2113536 @ 0x204000 │ │ │ │ + bicseq r3, ip, #772 @ 0x304 │ │ │ │ ldrbeq pc, [r7], #-4052 @ 0xfffff02c @ │ │ │ │ ldreq r3, [r2], #-92 @ 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1ecad0 <__cxa_atexit@plt+0x1e06ec> │ │ │ │ @@ -491957,21 +491957,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r4, ip, #98304 @ 0x18000 │ │ │ │ + bicseq r3, ip, #280 @ 0x118 │ │ │ │ ldrbeq pc, [r7], #-3944 @ 0xfffff098 @ │ │ │ │ ldreq r2, [r2], #-4072 @ 0xfffff018 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1ecb0c <__cxa_atexit@plt+0x1e0728> │ │ │ │ mov sl, r8 │ │ │ │ @@ -491994,20 +491994,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1ecb6c <__cxa_atexit@plt+0x1e0788> │ │ │ │ ldr r3, [pc, #40] @ 1ecb70 <__cxa_atexit@plt+0x1e078c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, ip, #1507328 @ 0x170000 │ │ │ │ + bicseq r3, ip, #1392 @ 0x570 │ │ │ │ ldrbeq pc, [r7], #-3792 @ 0xfffff130 @ │ │ │ │ ldreq r2, [r2], #-3976 @ 0xfffff078 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1ecbc8 <__cxa_atexit@plt+0x1e07e4> │ │ │ │ @@ -492019,20 +492019,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1ecbd0 <__cxa_atexit@plt+0x1e07ec> │ │ │ │ ldr r3, [pc, #40] @ 1ecbd4 <__cxa_atexit@plt+0x1e07f0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, ip, #28835840 @ 0x1b80000 │ │ │ │ + bicseq r3, ip, #11136 @ 0x2b80 │ │ │ │ ldrbeq pc, [r7], #-3692 @ 0xfffff194 @ │ │ │ │ ldreq r3, [r2], #-4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ecc1c <__cxa_atexit@plt+0x1e0838> │ │ │ │ @@ -492042,15 +492042,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1ecc28 <__cxa_atexit@plt+0x1e0844> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 1ecc2c <__cxa_atexit@plt+0x1e0848> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq pc, [r7], #-3624 @ 0xfffff1d8 @ │ │ │ │ ldrbeq r0, [r8], #-888 @ 0xfffffc88 │ │ │ │ ldrbeq r0, [r8], #-1856 @ 0xfffff8c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -492802,15 +492802,15 @@ │ │ │ │ ldreq r2, [r2], #-988 @ 0xfffffc24 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ed7fc <__cxa_atexit@plt+0x1e1418> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r2, [r2], #-936 @ 0xfffffc58 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1ed838 <__cxa_atexit@plt+0x1e1454> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -493807,20 +493807,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1ee7c0 <__cxa_atexit@plt+0x1e23dc> │ │ │ │ ldr r3, [pc, #40] @ 1ee7c4 <__cxa_atexit@plt+0x1e23e0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, ip, #3312 @ 0xcf0 │ │ │ │ + bicseq r2, ip, #62914560 @ 0x3c00000 │ │ │ │ ldrbeq lr, [r7], #-636 @ 0xfffffd84 │ │ │ │ ldreq r1, [r2], #-1152 @ 0xfffffb80 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -493916,21 +493916,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1ee97c <__cxa_atexit@plt+0x1e2598> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r2, ip, #49920 @ 0xc300 │ │ │ │ + bicseq r2, ip, #201326592 @ 0xc000000 │ │ │ │ ldrbeq lr, [r7], #-196 @ 0xffffff3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -493944,15 +493944,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ee9d8 <__cxa_atexit@plt+0x1e25f4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq lr, [r7], #-424 @ 0xfffffe58 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -493969,15 +493969,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1eea3c <__cxa_atexit@plt+0x1e2658> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq lr, [r7], #-324 @ 0xfffffebc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1eea98 <__cxa_atexit@plt+0x1e26b4> │ │ │ │ @@ -493991,21 +493991,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1eeaa8 <__cxa_atexit@plt+0x1e26c4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r2, ip, #140288 @ 0x22400 │ │ │ │ + bicseq r2, ip, #1073741874 @ 0x40000032 │ │ │ │ ldrbeq sp, [r7], #-3992 @ 0xfffff068 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -494019,15 +494019,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1eeb04 <__cxa_atexit@plt+0x1e2720> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq lr, [r7], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -494044,15 +494044,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1eeb68 <__cxa_atexit@plt+0x1e2784> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq lr, [r7], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq r1, [r2], #-196 @ 0xffffff3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -494065,20 +494065,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1eebc8 <__cxa_atexit@plt+0x1e27e4> │ │ │ │ ldr r3, [pc, #40] @ 1eebcc <__cxa_atexit@plt+0x1e27e8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r2, ip, #12, 20 @ 0xc000 │ │ │ │ + bicseq r2, ip, #76 @ 0x4c │ │ │ │ ldrbeq sp, [r7], #-3700 @ 0xfffff18c │ │ │ │ ldreq r1, [r2], #-288 @ 0xfffffee0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -494737,21 +494737,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r1, ip, #492 @ 0x1ec │ │ │ │ + bicseq r1, ip, #784334848 @ 0x2ec00000 │ │ │ │ ldrbeq sp, [r7], #-1016 @ 0xfffffc08 │ │ │ │ ldreq r0, [r2], #-1680 @ 0xfffff970 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1ef67c <__cxa_atexit@plt+0x1e3298> │ │ │ │ mov sl, r8 │ │ │ │ @@ -494777,21 +494777,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r1, ip, #3184 @ 0xc70 │ │ │ │ + bicseq r1, ip, #29360128 @ 0x1c00000 │ │ │ │ ldrbeq sp, [r7], #-856 @ 0xfffffca8 │ │ │ │ ldreq r0, [r2], #-1520 @ 0xfffffa10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1ef71c <__cxa_atexit@plt+0x1e3338> │ │ │ │ mov sl, r8 │ │ │ │ @@ -494817,21 +494817,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r1, ip, #352 @ 0x160 │ │ │ │ + bicseq r1, ip, #1442840576 @ 0x56000000 │ │ │ │ ldrbeq sp, [r7], #-696 @ 0xfffffd48 │ │ │ │ ldreq r0, [r2], #-1360 @ 0xfffffab0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1ef7bc <__cxa_atexit@plt+0x1e33d8> │ │ │ │ mov sl, r8 │ │ │ │ @@ -494857,21 +494857,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r1, ip, #6336 @ 0x18c0 │ │ │ │ + bicseq r1, ip, #-1946157054 @ 0x8c000002 │ │ │ │ ldrbeq sp, [r7], #-536 @ 0xfffffde8 │ │ │ │ ldreq r0, [r2], #-1200 @ 0xfffffb50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1ef85c <__cxa_atexit@plt+0x1e3478> │ │ │ │ mov sl, r8 │ │ │ │ @@ -494895,21 +494895,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1ef8c8 <__cxa_atexit@plt+0x1e34e4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r1, ip, #47616 @ 0xba00 │ │ │ │ + bicseq r1, ip, #-1610612721 @ 0xa000000f │ │ │ │ ldrbeq sp, [r7], #-376 @ 0xfffffe88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -494923,15 +494923,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ef924 <__cxa_atexit@plt+0x1e3540> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq sp, [r7], #-604 @ 0xfffffda4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -494948,15 +494948,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1ef988 <__cxa_atexit@plt+0x1e35a4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq sp, [r7], #-504 @ 0xfffffe08 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq r0, [r2], #-856 @ 0xfffffca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -494972,21 +494972,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r1, ip, #136192 @ 0x21400 │ │ │ │ + bicseq r1, ip, #1073741873 @ 0x40000031 │ │ │ │ ldrbeq sp, [r7], #-76 @ 0xffffffb4 │ │ │ │ ldreq r0, [r2], #-740 @ 0xfffffd1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1efa28 <__cxa_atexit@plt+0x1e3644> │ │ │ │ mov sl, r8 │ │ │ │ @@ -495012,21 +495012,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r1, ip, #909312 @ 0xde000 │ │ │ │ + bicseq r1, ip, #-2147483641 @ 0x80000007 │ │ │ │ ldrbeq ip, [r7], #-4012 @ 0xfffff054 │ │ │ │ ldreq r0, [r2], #-580 @ 0xfffffdbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1efac8 <__cxa_atexit@plt+0x1e36e4> │ │ │ │ mov sl, r8 │ │ │ │ @@ -495052,21 +495052,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r1, ip, #52, 20 @ 0x34000 │ │ │ │ + bicseq r1, ip, #116 @ 0x74 │ │ │ │ ldrbeq ip, [r7], #-3852 @ 0xfffff0f4 │ │ │ │ ldreq r0, [r2], #-420 @ 0xfffffe5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1efb68 <__cxa_atexit@plt+0x1e3784> │ │ │ │ mov sl, r8 │ │ │ │ @@ -495092,21 +495092,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r1, ip, #2277376 @ 0x22c000 │ │ │ │ + bicseq r0, ip, #812 @ 0x32c │ │ │ │ ldrbeq ip, [r7], #-3692 @ 0xfffff194 │ │ │ │ ldreq r0, [r2], #-260 @ 0xfffffefc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1efc08 <__cxa_atexit@plt+0x1e3824> │ │ │ │ mov sl, r8 │ │ │ │ @@ -495132,21 +495132,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r1, ip, #15138816 @ 0xe70000 │ │ │ │ + bicseq r0, ip, #39, 30 @ 0x9c │ │ │ │ ldrbeq ip, [r7], #-3532 @ 0xfffff234 │ │ │ │ ldreq r0, [r2], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1efca8 <__cxa_atexit@plt+0x1e38c4> │ │ │ │ mov sl, r8 │ │ │ │ @@ -495169,20 +495169,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1efd08 <__cxa_atexit@plt+0x1e3924> │ │ │ │ ldr r3, [pc, #40] @ 1efd0c <__cxa_atexit@plt+0x1e3928> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r1, ip, #63176704 @ 0x3c40000 │ │ │ │ + bicseq r0, ip, #784 @ 0x310 │ │ │ │ ldrbeq ip, [r7], #-3380 @ 0xfffff2cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -499598,21 +499598,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq sp, fp, #402653185 @ 0x18000001 │ │ │ │ + bicseq ip, fp, #2195456 @ 0x218000 │ │ │ │ ldrbeq r8, [r7], #-2052 @ 0xfffff7fc │ │ │ │ ldreq fp, [r1], #-2716 @ 0xfffff564 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1f4270 <__cxa_atexit@plt+0x1e7e8c> │ │ │ │ mov sl, r8 │ │ │ │ @@ -499635,15 +499635,15 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r7, [r8, #12]! │ │ │ │ ldr r7, [pc, #36] @ 1f42dc <__cxa_atexit@plt+0x1e7ef8> │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 1f42e0 <__cxa_atexit@plt+0x1e7efc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrbeq r8, [r7], #-2532 @ 0xfffff61c │ │ │ │ @@ -499724,15 +499724,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #36] @ 1f4440 <__cxa_atexit@plt+0x1e805c> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq fp, [r1], #-2980 @ 0xfffff45c │ │ │ │ ldrbeq r8, [r7], #-1568 @ 0xfffff9e0 │ │ │ │ ldrbeq r8, [r7], #-1616 @ 0xfffff9b0 │ │ │ │ @@ -499812,15 +499812,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #36] @ 1f45a0 <__cxa_atexit@plt+0x1e81bc> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq fp, [r1], #-2676 @ 0xfffff58c │ │ │ │ ldrbeq r8, [r7], #-1216 @ 0xfffffb40 │ │ │ │ ldrbeq r8, [r7], #-1264 @ 0xfffffb10 │ │ │ │ @@ -499906,15 +499906,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #36] @ 1f4718 <__cxa_atexit@plt+0x1e8334> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq fp, [r1], #-2336 @ 0xfffff6e0 │ │ │ │ ldrbeq r8, [r7], #-840 @ 0xfffffcb8 │ │ │ │ ldrbeq r8, [r7], #-888 @ 0xfffffc88 │ │ │ │ @@ -500000,15 +500000,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #36] @ 1f4890 <__cxa_atexit@plt+0x1e84ac> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq fp, [r1], #-1996 @ 0xfffff834 │ │ │ │ ldrbeq r8, [r7], #-464 @ 0xfffffe30 │ │ │ │ ldrbeq r8, [r7], #-512 @ 0xfffffe00 │ │ │ │ @@ -500127,20 +500127,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1f4a80 <__cxa_atexit@plt+0x1e869c> │ │ │ │ ldr r3, [pc, #40] @ 1f4a84 <__cxa_atexit@plt+0x1e86a0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, fp, #143360 @ 0x23000 │ │ │ │ + bicseq ip, fp, #99 @ 0x63 │ │ │ │ ldrbeq r7, [r7], #-4028 @ 0xfffff044 │ │ │ │ ldreq fp, [r1], #-1464 @ 0xfffffa48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f4abc <__cxa_atexit@plt+0x1e86d8> │ │ │ │ @@ -500702,15 +500702,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1f5378 <__cxa_atexit@plt+0x1e8f94> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 1f537c <__cxa_atexit@plt+0x1e8f98> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r7, [r7], #-1752 @ 0xfffff928 │ │ │ │ ldrbeq r7, [r7], #-3112 @ 0xfffff3d8 │ │ │ │ ldrbeq r7, [r7], #-2232 @ 0xfffff748 │ │ │ │ ldreq sl, [r1], #-3056 @ 0xfffff410 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -500724,15 +500724,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1f53d0 <__cxa_atexit@plt+0x1e8fec> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 1f53d4 <__cxa_atexit@plt+0x1e8ff0> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r7, [r7], #-1664 @ 0xfffff980 │ │ │ │ ldrbeq r7, [r7], #-3024 @ 0xfffff430 │ │ │ │ ldrbeq r7, [r7], #-2144 @ 0xfffff7a0 │ │ │ │ ldreq sl, [r1], #-2968 @ 0xfffff468 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -500746,15 +500746,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 1f5428 <__cxa_atexit@plt+0x1e9044> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 1f542c <__cxa_atexit@plt+0x1e9048> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r7, [r7], #-1576 @ 0xfffff9d8 │ │ │ │ ldrbeq r7, [r7], #-2936 @ 0xfffff488 │ │ │ │ ldrbeq r7, [r7], #-2056 @ 0xfffff7f8 │ │ │ │ ldreq sl, [r1], #-2880 @ 0xfffff4c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -502194,47 +502194,47 @@ │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #60] @ 1f6ae4 <__cxa_atexit@plt+0x1ea700> │ │ │ │ ldr r8, [pc, #60] @ 1f6ae8 <__cxa_atexit@plt+0x1ea704> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r7, [pc, #28] @ 1f6ae0 <__cxa_atexit@plt+0x1ea6fc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ b 3fa0d8 <__cxa_atexit@plt+0x3edcf4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrbeq r5, [r7], #-4028 @ 0xfffff044 │ │ │ │ ldreq r9, [r1], #-788 @ 0xfffffcec │ │ │ │ muleq r0, r8, r0 │ │ │ │ - bicseq sl, fp, #3227648 @ 0x314000 │ │ │ │ + bicseq sl, fp, #5 │ │ │ │ ldreq r9, [r1], #-1460 @ 0xfffffa4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f6b1c <__cxa_atexit@plt+0x1ea738> │ │ │ │ ldr r3, [pc, #40] @ 1f6b34 <__cxa_atexit@plt+0x1ea750> │ │ │ │ ldr r8, [pc, #40] @ 1f6b38 <__cxa_atexit@plt+0x1ea754> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r7, [pc, #12] @ 1f6b30 <__cxa_atexit@plt+0x1ea74c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldreq r9, [r1], #-688 @ 0xfffffd50 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - bicseq sl, fp, #1654784 @ 0x194000 │ │ │ │ + bicseq r9, fp, #660 @ 0x294 │ │ │ │ ldreq r9, [r1], #-1380 @ 0xfffffa9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 1f6b80 <__cxa_atexit@plt+0x1ea79c> │ │ │ │ ldr r2, [pc, #48] @ 1f6b84 <__cxa_atexit@plt+0x1ea7a0> │ │ │ │ mov sl, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -503159,15 +503159,15 @@ │ │ │ │ sub sl, r6, #31 │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #36] @ 1f79ec <__cxa_atexit@plt+0x1eb608> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrbeq r5, [r7], #-272 @ 0xfffffef0 │ │ │ │ ldrbeq r5, [r7], #-1660 @ 0xfffff984 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ ldrbeq r5, [r7], #-2268 @ 0xfffff724 │ │ │ │ @@ -503452,21 +503452,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r9, fp, #15794176 @ 0xf10000 │ │ │ │ + bicseq r8, fp, #49, 30 @ 0xc4 │ │ │ │ ldrbeq r4, [r7], #-3020 @ 0xfffff434 │ │ │ │ ldreq r8, [r1], #-748 @ 0xfffffd14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1f7ea8 <__cxa_atexit@plt+0x1ebac4> │ │ │ │ mov sl, r8 │ │ │ │ @@ -503492,21 +503492,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r9, fp, #5177344 @ 0x4f0000 │ │ │ │ + bicseq r8, fp, #2288 @ 0x8f0 │ │ │ │ ldrbeq r4, [r7], #-2860 @ 0xfffff4d4 │ │ │ │ ldreq r8, [r1], #-588 @ 0xfffffdb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1f7f48 <__cxa_atexit@plt+0x1ebb64> │ │ │ │ mov sl, r8 │ │ │ │ @@ -503530,21 +503530,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1f7fb4 <__cxa_atexit@plt+0x1ebbd0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, fp, #43778048 @ 0x29c0000 │ │ │ │ + bicseq r8, fp, #14784 @ 0x39c0 │ │ │ │ ldrbeq r4, [r7], #-2700 @ 0xfffff574 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -503558,15 +503558,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1f8010 <__cxa_atexit@plt+0x1ebc2c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r7], #-2928 @ 0xfffff490 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -503583,15 +503583,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1f8074 <__cxa_atexit@plt+0x1ebc90> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r7], #-2828 @ 0xfffff4f4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f80d0 <__cxa_atexit@plt+0x1ebcec> │ │ │ │ @@ -503605,21 +503605,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1f80e0 <__cxa_atexit@plt+0x1ebcfc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, fp, #111149056 @ 0x6a00000 │ │ │ │ + bicseq r8, fp, #43520 @ 0xaa00 │ │ │ │ ldrbeq r4, [r7], #-2400 @ 0xfffff6a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -503633,15 +503633,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1f813c <__cxa_atexit@plt+0x1ebd58> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r7], #-2628 @ 0xfffff5bc │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -503658,15 +503658,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1f81a0 <__cxa_atexit@plt+0x1ebdbc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r7], #-2528 @ 0xfffff620 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f81fc <__cxa_atexit@plt+0x1ebe18> │ │ │ │ @@ -503680,21 +503680,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1f820c <__cxa_atexit@plt+0x1ebe28> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, fp, #226492416 @ 0xd800000 │ │ │ │ + bicseq r8, fp, #120832 @ 0x1d800 │ │ │ │ ldrbeq r4, [r7], #-2100 @ 0xfffff7cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -503708,15 +503708,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1f8268 <__cxa_atexit@plt+0x1ebe84> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r7], #-2328 @ 0xfffff6e8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -503733,15 +503733,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1f82cc <__cxa_atexit@plt+0x1ebee8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r7], #-2228 @ 0xfffff74c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq r7, [r1], #-3852 @ 0xfffff0f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -504010,20 +504010,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1f872c <__cxa_atexit@plt+0x1ec348> │ │ │ │ ldr r3, [pc, #40] @ 1f8730 <__cxa_atexit@plt+0x1ec34c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, fp, #764 @ 0x2fc │ │ │ │ + bicseq r8, fp, #1069547520 @ 0x3fc00000 │ │ │ │ ldrbeq r4, [r7], #-784 @ 0xfffffcf0 │ │ │ │ ldreq r7, [r1], #-2776 @ 0xfffff528 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f8770 <__cxa_atexit@plt+0x1ec38c> │ │ │ │ @@ -505228,15 +505228,15 @@ │ │ │ │ ldreq r6, [r1], #-2224 @ 0xfffff750 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1f9a24 <__cxa_atexit@plt+0x1ed640> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r6, [r1], #-2176 @ 0xfffff780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -505260,20 +505260,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1f9ab4 <__cxa_atexit@plt+0x1ed6d0> │ │ │ │ ldr r3, [pc, #40] @ 1f9ab8 <__cxa_atexit@plt+0x1ed6d4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, fp, #11328 @ 0x2c40 │ │ │ │ + bicseq r7, fp, #-1006632957 @ 0xc4000003 │ │ │ │ ldrbeq r2, [r7], #-3976 @ 0xfffff078 │ │ │ │ ldreq r6, [r1], #-2128 @ 0xfffff7b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1f9af4 <__cxa_atexit@plt+0x1ed710> │ │ │ │ @@ -505669,20 +505669,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1fa118 <__cxa_atexit@plt+0x1edd34> │ │ │ │ ldr r3, [pc, #40] @ 1fa11c <__cxa_atexit@plt+0x1edd38> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, fp, #266338304 @ 0xfe00000 │ │ │ │ + bicseq r6, fp, #3968 @ 0xf80 │ │ │ │ ldrbeq r2, [r7], #-2340 @ 0xfffff6dc │ │ │ │ ldreq r6, [r1], #-604 @ 0xfffffda4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1fa174 <__cxa_atexit@plt+0x1edd90> │ │ │ │ @@ -505861,15 +505861,15 @@ │ │ │ │ ldr r3, [pc, #84] @ 1fa444 <__cxa_atexit@plt+0x1ee060> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #72] @ 1fa448 <__cxa_atexit@plt+0x1ee064> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 1fa44c <__cxa_atexit@plt+0x1ee068> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -505899,15 +505899,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #48] @ 1fa4c4 <__cxa_atexit@plt+0x1ee0e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #12] @ 1fa4b4 <__cxa_atexit@plt+0x1ee0d0> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldreq r5, [r1], #-3780 @ 0xfffff13c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @@ -505958,15 +505958,15 @@ │ │ │ │ ldr r3, [pc, #64] @ 1fa5b4 <__cxa_atexit@plt+0x1ee1d0> │ │ │ │ ldr r2, [pc, #64] @ 1fa5b8 <__cxa_atexit@plt+0x1ee1d4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #24] @ 1fa5ac <__cxa_atexit@plt+0x1ee1c8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ b 3fa0d8 <__cxa_atexit@plt+0x3edcf4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -505987,15 +505987,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 1fa61c <__cxa_atexit@plt+0x1ee238> │ │ │ │ ldr r2, [pc, #52] @ 1fa620 <__cxa_atexit@plt+0x1ee23c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #12] @ 1fa614 <__cxa_atexit@plt+0x1ee230> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldreq r5, [r1], #-3428 @ 0xfffff29c │ │ │ │ ldreq r5, [r1], #-3496 @ 0xfffff258 │ │ │ │ @@ -507567,21 +507567,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1fbec8 <__cxa_atexit@plt+0x1efae4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r5, fp, #76, 18 @ 0x130000 │ │ │ │ + bicseq r4, fp, #140, 30 @ 0x230 │ │ │ │ ldrbeq r0, [r7], #-2936 @ 0xfffff488 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -507595,15 +507595,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1fbf24 <__cxa_atexit@plt+0x1efb40> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [r7], #-3164 @ 0xfffff3a4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -507620,15 +507620,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1fbf88 <__cxa_atexit@plt+0x1efba4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [r7], #-3064 @ 0xfffff408 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq r4, [r1], #-1240 @ 0xfffffb28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -507717,20 +507717,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1fc118 <__cxa_atexit@plt+0x1efd34> │ │ │ │ ldr r3, [pc, #40] @ 1fc11c <__cxa_atexit@plt+0x1efd38> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, fp, #168, 12 @ 0xa800000 │ │ │ │ + bicseq r4, fp, #232, 24 @ 0xe800 │ │ │ │ ldrbeq r0, [r7], #-2340 @ 0xfffff6dc │ │ │ │ ldreq r4, [r1], #-880 @ 0xfffffc90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fc15c <__cxa_atexit@plt+0x1efd78> │ │ │ │ @@ -507788,15 +507788,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 1fc250 <__cxa_atexit@plt+0x1efe6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 1fc248 <__cxa_atexit@plt+0x1efe64> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -507913,15 +507913,15 @@ │ │ │ │ ldr r7, [pc, #44] @ 1fc42c <__cxa_atexit@plt+0x1f0048> │ │ │ │ mov r5, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #36] @ 1fc430 <__cxa_atexit@plt+0x1f004c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #32] @ 1fc434 <__cxa_atexit@plt+0x1f0050> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r0, [r7], #-1580 @ 0xfffff9d4 │ │ │ │ ldrbeq r0, [r7], #-3428 @ 0xfffff29c │ │ │ │ ldrbeq r0, [r7], #-3960 @ 0xfffff088 │ │ │ │ @@ -507943,21 +507943,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r5, fp, #947912704 @ 0x38800000 │ │ │ │ + bicseq r4, fp, #8704 @ 0x2200 │ │ │ │ ldrbeq r0, [r7], #-1440 @ 0xfffffa60 │ │ │ │ ldreq r4, [r1], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1fc4d4 <__cxa_atexit@plt+0x1f00f0> │ │ │ │ mov sl, r8 │ │ │ │ @@ -507981,21 +507981,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1fc540 <__cxa_atexit@plt+0x1f015c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r5, fp, #264241152 @ 0xfc00000 │ │ │ │ + bicseq r4, fp, #130048 @ 0x1fc00 │ │ │ │ ldrbeq r0, [r7], #-1280 @ 0xfffffb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -508009,15 +508009,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1fc59c <__cxa_atexit@plt+0x1f01b8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [r7], #-1508 @ 0xfffffa1c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -508034,15 +508034,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1fc600 <__cxa_atexit@plt+0x1f021c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [r7], #-1408 @ 0xfffffa80 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq r3, [r1], #-3896 @ 0xfffff0c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -508055,20 +508055,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 1fc660 <__cxa_atexit@plt+0x1f027c> │ │ │ │ ldr r3, [pc, #40] @ 1fc664 <__cxa_atexit@plt+0x1f0280> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, fp, #188, 6 @ 0xf0000002 │ │ │ │ + bicseq r4, fp, #252, 18 @ 0x3f0000 │ │ │ │ ldrbeq r0, [r7], #-988 @ 0xfffffc24 │ │ │ │ ldreq r3, [r1], #-3764 @ 0xfffff14c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1fc6a8 <__cxa_atexit@plt+0x1f02c4> │ │ │ │ @@ -508993,21 +508993,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r4, fp, #92274688 @ 0x5800000 │ │ │ │ + bicseq r3, fp, #88064 @ 0x15800 │ │ │ │ ldrbeq pc, [r6], #-1336 @ 0xfffffac8 @ │ │ │ │ ldreq r2, [r1], #-4092 @ 0xfffff004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1fd53c <__cxa_atexit@plt+0x1f1158> │ │ │ │ mov sl, r8 │ │ │ │ @@ -509644,15 +509644,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 1fdf50 <__cxa_atexit@plt+0x1f1b6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 1fdf48 <__cxa_atexit@plt+0x1f1b64> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -509717,15 +509717,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 1fe074 <__cxa_atexit@plt+0x1f1c90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 1fe06c <__cxa_atexit@plt+0x1f1c88> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -510191,15 +510191,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 1fe7dc <__cxa_atexit@plt+0x1f23f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 1fe7d4 <__cxa_atexit@plt+0x1f23f0> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -510268,15 +510268,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 1fe910 <__cxa_atexit@plt+0x1f252c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 1fe908 <__cxa_atexit@plt+0x1f2524> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -510405,21 +510405,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1feb20 <__cxa_atexit@plt+0x1f273c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r2, fp, #3936 @ 0xf60 │ │ │ │ + bicseq r2, fp, #226492416 @ 0xd800000 │ │ │ │ ldrbeq sp, [r6], #-3872 @ 0xfffff0e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -510433,15 +510433,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1feb7c <__cxa_atexit@plt+0x1f2798> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq lr, [r6], #-4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -510458,15 +510458,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1febe0 <__cxa_atexit@plt+0x1f27fc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq sp, [r6], #-4000 @ 0xfffff060 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -510673,21 +510673,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r2, fp, #831488 @ 0xcb000 │ │ │ │ + bicseq r2, fp, #-1073741822 @ 0xc0000002 │ │ │ │ ldrbeq sp, [r6], #-2808 @ 0xfffff508 │ │ │ │ ldreq r1, [r1], #-1468 @ 0xfffffa44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1fef7c <__cxa_atexit@plt+0x1f2b98> │ │ │ │ mov sl, r8 │ │ │ │ @@ -510713,21 +510713,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r2, fp, #167936 @ 0x29000 │ │ │ │ + bicseq r2, fp, #105 @ 0x69 │ │ │ │ ldrbeq sp, [r6], #-2648 @ 0xfffff5a8 │ │ │ │ ldreq r1, [r1], #-1308 @ 0xfffffae4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1ff01c <__cxa_atexit@plt+0x1f2c38> │ │ │ │ mov sl, r8 │ │ │ │ @@ -510753,21 +510753,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r2, fp, #2211840 @ 0x21c000 │ │ │ │ + bicseq r1, fp, #796 @ 0x31c │ │ │ │ ldrbeq sp, [r6], #-2488 @ 0xfffff648 │ │ │ │ ldreq r1, [r1], #-1148 @ 0xfffffb84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1ff0bc <__cxa_atexit@plt+0x1f2cd8> │ │ │ │ mov sl, r8 │ │ │ │ @@ -510816,21 +510816,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1ff18c <__cxa_atexit@plt+0x1f2da8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r2, fp, #7536640 @ 0x730000 │ │ │ │ + bicseq r1, fp, #2864 @ 0xb30 │ │ │ │ ldrbeq sp, [r6], #-2228 @ 0xfffff74c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -510844,15 +510844,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ff1e8 <__cxa_atexit@plt+0x1f2e04> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq sp, [r6], #-2456 @ 0xfffff668 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -510869,15 +510869,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1ff24c <__cxa_atexit@plt+0x1f2e68> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq sp, [r6], #-2356 @ 0xfffff6cc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq r1, [r1], #-1240 @ 0xfffffb28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -510935,15 +510935,15 @@ │ │ │ │ ldreq r1, [r1], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ff350 <__cxa_atexit@plt+0x1f2f6c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r1, [r1], #-444 @ 0xfffffe44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -511144,15 +511144,15 @@ │ │ │ │ ldreq r1, [r1], #-164 @ 0xffffff5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ff694 <__cxa_atexit@plt+0x1f32b0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r0, [r1], #-3704 @ 0xfffff188 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -511419,21 +511419,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1ffaf8 <__cxa_atexit@plt+0x1f3714> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r1, fp, #0, 30 │ │ │ │ + bicseq r1, fp, #64, 10 @ 0x10000000 │ │ │ │ ldrbeq ip, [r6], #-3912 @ 0xfffff0b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -511447,15 +511447,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ffb54 <__cxa_atexit@plt+0x1f3770> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq sp, [r6], #-44 @ 0xffffffd4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -511472,15 +511472,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1ffbb8 <__cxa_atexit@plt+0x1f37d4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq ip, [r6], #-4040 @ 0xfffff038 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ffc14 <__cxa_atexit@plt+0x1f3830> │ │ │ │ @@ -511494,21 +511494,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1ffc24 <__cxa_atexit@plt+0x1f3840> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r1, fp, #12864 @ 0x3240 │ │ │ │ + bicseq r1, fp, #150994944 @ 0x9000000 │ │ │ │ ldrbeq ip, [r6], #-3612 @ 0xfffff1e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -511522,15 +511522,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ffc80 <__cxa_atexit@plt+0x1f389c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq ip, [r6], #-3840 @ 0xfffff100 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -511547,15 +511547,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1ffce4 <__cxa_atexit@plt+0x1f3900> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq ip, [r6], #-3740 @ 0xfffff164 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ffd40 <__cxa_atexit@plt+0x1f395c> │ │ │ │ @@ -511569,21 +511569,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1ffd50 <__cxa_atexit@plt+0x1f396c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r1, fp, #148, 24 @ 0x9400 │ │ │ │ + bicseq r1, fp, #212, 4 @ 0x4000000d │ │ │ │ ldrbeq ip, [r6], #-3312 @ 0xfffff310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -511597,15 +511597,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ffdac <__cxa_atexit@plt+0x1f39c8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq ip, [r6], #-3540 @ 0xfffff22c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -511622,15 +511622,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1ffe10 <__cxa_atexit@plt+0x1f3a2c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq ip, [r6], #-3440 @ 0xfffff290 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ffe6c <__cxa_atexit@plt+0x1f3a88> │ │ │ │ @@ -511644,21 +511644,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 1ffe7c <__cxa_atexit@plt+0x1f3a98> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r1, fp, #99328 @ 0x18400 │ │ │ │ + bicseq r1, fp, #1073741864 @ 0x40000028 │ │ │ │ ldrbeq ip, [r6], #-3012 @ 0xfffff43c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -511672,15 +511672,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ffed8 <__cxa_atexit@plt+0x1f3af4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq ip, [r6], #-3240 @ 0xfffff358 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -511697,15 +511697,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1fff3c <__cxa_atexit@plt+0x1f3b58> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq ip, [r6], #-3140 @ 0xfffff3bc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq r0, [r1], #-2168 @ 0xfffff788 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -513980,21 +513980,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq pc, sl, #235929600 @ 0xe100000 │ │ │ │ + bicseq lr, sl, #2112 @ 0x840 │ │ │ │ ldrbeq sl, [r6], #-1868 @ 0xfffff8b4 │ │ │ │ ldreq lr, [r0], #-528 @ 0xfffffdf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 202328 <__cxa_atexit@plt+0x1f5f44> │ │ │ │ mov sl, r8 │ │ │ │ @@ -514020,21 +514020,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq pc, sl, #59768832 @ 0x3900000 │ │ │ │ + bicseq lr, sl, #30976 @ 0x7900 │ │ │ │ ldrbeq sl, [r6], #-1708 @ 0xfffff954 │ │ │ │ ldreq lr, [r0], #-368 @ 0xfffffe90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 2023c8 <__cxa_atexit@plt+0x1f5fe4> │ │ │ │ mov sl, r8 │ │ │ │ @@ -514058,21 +514058,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 202434 <__cxa_atexit@plt+0x1f6050> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq pc, sl, #612368384 @ 0x24800000 │ │ │ │ + bicseq lr, sl, #215040 @ 0x34800 │ │ │ │ ldrbeq sl, [r6], #-1548 @ 0xfffff9f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -514086,15 +514086,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 202490 <__cxa_atexit@plt+0x1f60ac> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq sl, [r6], #-1776 @ 0xfffff910 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -514111,15 +514111,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2024f4 <__cxa_atexit@plt+0x1f6110> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq sl, [r6], #-1676 @ 0xfffff974 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 202550 <__cxa_atexit@plt+0x1f616c> │ │ │ │ @@ -514133,21 +514133,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 202560 <__cxa_atexit@plt+0x1f617c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq pc, sl, #1593835520 @ 0x5f000000 │ │ │ │ + bicseq lr, sl, #651264 @ 0x9f000 │ │ │ │ ldrbeq sl, [r6], #-1248 @ 0xfffffb20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -514161,15 +514161,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2025bc <__cxa_atexit@plt+0x1f61d8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq sl, [r6], #-1476 @ 0xfffffa3c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -514186,15 +514186,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 202620 <__cxa_atexit@plt+0x1f623c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq sl, [r6], #-1376 @ 0xfffffaa0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20267c <__cxa_atexit@plt+0x1f6298> │ │ │ │ @@ -514208,21 +514208,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 20268c <__cxa_atexit@plt+0x1f62a8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq pc, sl, #-1275068416 @ 0xb4000000 │ │ │ │ + bicseq lr, sl, #1785856 @ 0x1b4000 │ │ │ │ ldrbeq sl, [r6], #-948 @ 0xfffffc4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -514236,15 +514236,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2026e8 <__cxa_atexit@plt+0x1f6304> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq sl, [r6], #-1176 @ 0xfffffb68 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -514261,15 +514261,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 20274c <__cxa_atexit@plt+0x1f6368> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq sl, [r6], #-1076 @ 0xfffffbcc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq sp, [r0], #-3564 @ 0xfffff214 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -514282,20 +514282,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 2027ac <__cxa_atexit@plt+0x1f63c8> │ │ │ │ ldr r3, [pc, #40] @ 2027b0 <__cxa_atexit@plt+0x1f63cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq pc, sl, #1073741872 @ 0x40000030 │ │ │ │ + bicseq lr, sl, #65536 @ 0x10000 │ │ │ │ ldrbeq sl, [r6], #-656 @ 0xfffffd70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20280c <__cxa_atexit@plt+0x1f6428> │ │ │ │ mov r0, r4 │ │ │ │ @@ -514308,21 +514308,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 20281c <__cxa_atexit@plt+0x1f6438> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq pc, sl, #1073741843 @ 0x40000013 │ │ │ │ + bicseq lr, sl, #36962304 @ 0x2340000 │ │ │ │ ldrbeq sl, [r6], #-548 @ 0xfffffddc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -514336,15 +514336,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 202878 <__cxa_atexit@plt+0x1f6494> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq sl, [r6], #-776 @ 0xfffffcf8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -514361,15 +514361,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2028dc <__cxa_atexit@plt+0x1f64f8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq sl, [r6], #-676 @ 0xfffffd5c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq sp, [r0], #-3120 @ 0xfffff3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -514385,21 +514385,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq pc, sl, #22 │ │ │ │ + bicseq lr, sl, #90177536 @ 0x5600000 │ │ │ │ ldrbeq sl, [r6], #-248 @ 0xffffff08 │ │ │ │ ldreq sp, [r0], #-3004 @ 0xfffff444 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 20297c <__cxa_atexit@plt+0x1f6598> │ │ │ │ mov sl, r8 │ │ │ │ @@ -514425,21 +514425,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq pc, sl, #151 @ 0x97 │ │ │ │ + bicseq lr, sl, #225443840 @ 0xd700000 │ │ │ │ ldrbeq sl, [r6], #-88 @ 0xffffffa8 │ │ │ │ ldreq sp, [r0], #-2844 @ 0xfffff4e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 202a1c <__cxa_atexit@plt+0x1f6638> │ │ │ │ mov sl, r8 │ │ │ │ @@ -514513,21 +514513,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 202b50 <__cxa_atexit@plt+0x1f676c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq lr, sl, #16000 @ 0x3e80 │ │ │ │ + bicseq lr, sl, #973078528 @ 0x3a000000 │ │ │ │ ldrbeq r9, [r6], #-3824 @ 0xfffff110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -514541,15 +514541,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 202bac <__cxa_atexit@plt+0x1f67c8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r9, [r6], #-4052 @ 0xfffff02c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -514566,15 +514566,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 202c10 <__cxa_atexit@plt+0x1f682c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r9, [r6], #-3952 @ 0xfffff090 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 202c6c <__cxa_atexit@plt+0x1f6888> │ │ │ │ @@ -514588,21 +514588,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 202c7c <__cxa_atexit@plt+0x1f6898> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq lr, sl, #51712 @ 0xca00 │ │ │ │ + bicseq lr, sl, #671088640 @ 0x28000000 │ │ │ │ ldrbeq r9, [r6], #-3524 @ 0xfffff23c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -514616,15 +514616,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 202cd8 <__cxa_atexit@plt+0x1f68f4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r9, [r6], #-3752 @ 0xfffff158 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -514641,15 +514641,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 202d3c <__cxa_atexit@plt+0x1f6958> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r9, [r6], #-3652 @ 0xfffff1bc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq sp, [r0], #-3068 @ 0xfffff404 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -514691,21 +514691,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 202e18 <__cxa_atexit@plt+0x1f6a34> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq lr, sl, #37888 @ 0x9400 │ │ │ │ + bicseq lr, sl, #1073741849 @ 0x40000019 │ │ │ │ ldrbeq r9, [r6], #-3112 @ 0xfffff3d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -514719,15 +514719,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 202e74 <__cxa_atexit@plt+0x1f6a90> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r9, [r6], #-3340 @ 0xfffff2f4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -514744,15 +514744,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 202ed8 <__cxa_atexit@plt+0x1f6af4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r9, [r6], #-3240 @ 0xfffff358 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq sp, [r0], #-1632 @ 0xfffff9a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -514765,20 +514765,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 202f38 <__cxa_atexit@plt+0x1f6b54> │ │ │ │ ldr r3, [pc, #40] @ 202f3c <__cxa_atexit@plt+0x1f6b58> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, sl, #3047424 @ 0x2e8000 │ │ │ │ + bicseq sp, sl, #1000 @ 0x3e8 │ │ │ │ ldrbeq r9, [r6], #-2820 @ 0xfffff4fc │ │ │ │ ldreq sp, [r0], #-3096 @ 0xfffff3e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 202f78 <__cxa_atexit@plt+0x1f6b94> │ │ │ │ @@ -515411,15 +515411,15 @@ │ │ │ │ str r3, [r2, #-4] │ │ │ │ beq 203940 <__cxa_atexit@plt+0x1f755c> │ │ │ │ ldr r3, [pc, #48] @ 203960 <__cxa_atexit@plt+0x1f757c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @@ -515429,15 +515429,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 203988 <__cxa_atexit@plt+0x1f75a4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq sp, [r0], #-444 @ 0xfffffe44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -515963,15 +515963,15 @@ │ │ │ │ ldreq ip, [r0], #-1368 @ 0xfffffaa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2041e0 <__cxa_atexit@plt+0x1f7dfc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq ip, [r0], #-812 @ 0xfffffcd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -516041,15 +516041,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 204344 <__cxa_atexit@plt+0x1f7f60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 20433c <__cxa_atexit@plt+0x1f7f58> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -517049,15 +517049,15 @@ │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-12] │ │ │ │ ldr r8, [pc, #32] @ 2052f0 <__cxa_atexit@plt+0x1f8f0c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa950 <__cxa_atexit@plt+0x3ee56c> │ │ │ │ + b 3fa9a8 <__cxa_atexit@plt+0x3ee5c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrbeq r7, [r6], #-1956 @ 0xfffff85c │ │ │ │ ldrbeq r7, [r6], #-2224 @ 0xfffff750 │ │ │ │ ldrbeq r8, [r6], #-256 @ 0xffffff00 │ │ │ │ ldrbeq r8, [r6], #-196 @ 0xffffff3c │ │ │ │ @@ -519253,15 +519253,15 @@ │ │ │ │ ldreq r9, [r0], #-496 @ 0xfffffe10 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 207548 <__cxa_atexit@plt+0x1fb164> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldreq r8, [r0], #-4036 @ 0xfffff03c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 207598 <__cxa_atexit@plt+0x1fb1b4> │ │ │ │ ldr r2, [pc, #56] @ 20759c <__cxa_atexit@plt+0x1fb1b8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -520394,15 +520394,15 @@ │ │ │ │ str r1, [r2, #12] │ │ │ │ str r0, [r8, #16]! │ │ │ │ ldr r7, [pc, #244] @ 208800 <__cxa_atexit@plt+0x1fc41c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 208798 <__cxa_atexit@plt+0x1fc3b4> │ │ │ │ ldr r8, [pc, #232] @ 20881c <__cxa_atexit@plt+0x1fc438> │ │ │ │ add r7, r7, #5 │ │ │ │ ldr lr, [pc, #228] @ 208820 <__cxa_atexit@plt+0x1fc43c> │ │ │ │ @@ -520665,20 +520665,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 208b68 <__cxa_atexit@plt+0x1fc784> │ │ │ │ ldr r3, [pc, #40] @ 208b6c <__cxa_atexit@plt+0x1fc788> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, sl, #428 @ 0x1ac │ │ │ │ + bicseq r8, sl, #717225984 @ 0x2ac00000 │ │ │ │ ldrbeq r3, [r6], #-3796 @ 0xfffff12c │ │ │ │ ldreq r8, [r0], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -520801,21 +520801,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r8, sl, #976 @ 0x3d0 │ │ │ │ + bicseq r8, sl, #2097152000 @ 0x7d000000 │ │ │ │ ldrbeq r3, [r6], #-3256 @ 0xfffff348 │ │ │ │ ldreq r7, [r0], #-3764 @ 0xfffff14c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 208dbc <__cxa_atexit@plt+0x1fc9d8> │ │ │ │ mov sl, r8 │ │ │ │ @@ -520925,20 +520925,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 208f78 <__cxa_atexit@plt+0x1fcb94> │ │ │ │ ldr r3, [pc, #40] @ 208f7c <__cxa_atexit@plt+0x1fcb98> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, sl, #257024 @ 0x3ec00 │ │ │ │ + bicseq r8, sl, #-1342177277 @ 0xb0000003 │ │ │ │ ldrbeq r3, [r6], #-2756 @ 0xfffff53c │ │ │ │ ldreq r7, [r0], #-3404 @ 0xfffff2b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 208fb4 <__cxa_atexit@plt+0x1fcbd0> │ │ │ │ @@ -520977,15 +520977,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 209088 <__cxa_atexit@plt+0x1fcca4> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -521021,15 +521021,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 20910c <__cxa_atexit@plt+0x1fcd28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -521158,15 +521158,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 209318 <__cxa_atexit@plt+0x1fcf34> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 20931c <__cxa_atexit@plt+0x1fcf38> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r3, [r6], #-1848 @ 0xfffff8c8 │ │ │ │ ldrbeq r3, [r6], #-3208 @ 0xfffff378 │ │ │ │ ldrbeq r3, [r6], #-2328 @ 0xfffff6e8 │ │ │ │ ldreq r7, [r0], #-2572 @ 0xfffff5f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -522429,20 +522429,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 20a6f8 <__cxa_atexit@plt+0x1fe314> │ │ │ │ ldr r3, [pc, #40] @ 20a6fc <__cxa_atexit@plt+0x1fe318> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, sl, #221249536 @ 0xd300000 │ │ │ │ + bicseq r6, sl, #1216 @ 0x4c0 │ │ │ │ ldrbeq r2, [r6], #-836 @ 0xfffffcbc │ │ │ │ ldreq r6, [r0], #-1716 @ 0xfffff94c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 20a754 <__cxa_atexit@plt+0x1fe370> │ │ │ │ @@ -522454,20 +522454,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 20a75c <__cxa_atexit@plt+0x1fe378> │ │ │ │ ldr r3, [pc, #40] @ 20a760 <__cxa_atexit@plt+0x1fe37c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, sl, #40, 12 @ 0x2800000 │ │ │ │ + bicseq r6, sl, #104, 24 @ 0x6800 │ │ │ │ ldrbeq r2, [r6], #-736 @ 0xfffffd20 │ │ │ │ ldreq r6, [r0], #-1616 @ 0xfffff9b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 20a7b8 <__cxa_atexit@plt+0x1fe3d4> │ │ │ │ @@ -522479,20 +522479,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 20a7c0 <__cxa_atexit@plt+0x1fe3dc> │ │ │ │ ldr r3, [pc, #40] @ 20a7c4 <__cxa_atexit@plt+0x1fe3e0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, sl, #444596224 @ 0x1a800000 │ │ │ │ + bicseq r6, sl, #174080 @ 0x2a800 │ │ │ │ ldrbeq r2, [r6], #-636 @ 0xfffffd84 │ │ │ │ ldreq r6, [r0], #-1576 @ 0xfffff9d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 20a81c <__cxa_atexit@plt+0x1fe438> │ │ │ │ @@ -522556,15 +522556,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 20a934 <__cxa_atexit@plt+0x1fe550> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -522600,15 +522600,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 20a9b8 <__cxa_atexit@plt+0x1fe5d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -522627,15 +522627,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 20aa0c <__cxa_atexit@plt+0x1fe628> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 20aa10 <__cxa_atexit@plt+0x1fe62c> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r2, [r6], #-68 @ 0xffffffbc │ │ │ │ ldrbeq r2, [r6], #-1428 @ 0xfffffa6c │ │ │ │ ldrbeq r2, [r6], #-548 @ 0xfffffddc │ │ │ │ ldreq r6, [r0], #-1092 @ 0xfffffbbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -523781,15 +523781,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #72] @ 20bc44 <__cxa_atexit@plt+0x1ff860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r3, [pc, #36] @ 20bc34 <__cxa_atexit@plt+0x1ff850> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ @@ -523827,15 +523827,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #48] @ 20bce4 <__cxa_atexit@plt+0x1ff900> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r3, [pc, #12] @ 20bcd4 <__cxa_atexit@plt+0x1ff8f0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -524537,21 +524537,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r5, sl, #68, 10 @ 0x11000000 │ │ │ │ + bicseq r4, sl, #132, 22 @ 0x21000 │ │ │ │ ldrbeq r0, [r6], #-600 @ 0xfffffda8 │ │ │ │ ldreq r4, [r0], #-1848 @ 0xfffff8c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 20c81c <__cxa_atexit@plt+0x200438> │ │ │ │ mov sl, r8 │ │ │ │ @@ -524577,21 +524577,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r5, sl, #-1593835520 @ 0xa1000000 │ │ │ │ + bicseq r4, sl, #921600 @ 0xe1000 │ │ │ │ ldrbeq r0, [r6], #-440 @ 0xfffffe48 │ │ │ │ ldreq r4, [r0], #-1688 @ 0xfffff968 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 20c8bc <__cxa_atexit@plt+0x2004d8> │ │ │ │ mov sl, r8 │ │ │ │ @@ -524614,20 +524614,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 20c91c <__cxa_atexit@plt+0x200538> │ │ │ │ ldr r3, [pc, #40] @ 20c920 <__cxa_atexit@plt+0x20053c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, sl, #-1207959550 @ 0xb8000002 │ │ │ │ + bicseq r4, sl, #3899392 @ 0x3b8000 │ │ │ │ ldrbeq r0, [r6], #-288 @ 0xfffffee0 │ │ │ │ ldreq r4, [r0], #-1272 @ 0xfffffb08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20c958 <__cxa_atexit@plt+0x200574> │ │ │ │ @@ -524699,15 +524699,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 20ca8c <__cxa_atexit@plt+0x2006a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 20ca84 <__cxa_atexit@plt+0x2006a0> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -525431,21 +525431,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r4, sl, #156237824 @ 0x9500000 │ │ │ │ + bicseq r3, sl, #54528 @ 0xd500 │ │ │ │ ldrbeq pc, [r5], #-1120 @ 0xfffffba0 @ │ │ │ │ ldreq r3, [r0], #-2368 @ 0xfffff6c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 20d614 <__cxa_atexit@plt+0x201230> │ │ │ │ mov sl, r8 │ │ │ │ @@ -525471,21 +525471,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r4, sl, #240, 10 @ 0x3c000000 │ │ │ │ + bicseq r3, sl, #48, 24 @ 0x3000 │ │ │ │ ldrbeq pc, [r5], #-960 @ 0xfffffc40 @ │ │ │ │ ldreq r3, [r0], #-2208 @ 0xfffff760 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 20d6b4 <__cxa_atexit@plt+0x2012d0> │ │ │ │ mov sl, r8 │ │ │ │ @@ -525539,21 +525539,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r4, sl, #-587202560 @ 0xdd000000 │ │ │ │ + bicseq r3, sl, #29696 @ 0x7400 │ │ │ │ ldrbeq pc, [r5], #-688 @ 0xfffffd50 @ │ │ │ │ ldreq r3, [r0], #-1936 @ 0xfffff870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 20d7c4 <__cxa_atexit@plt+0x2013e0> │ │ │ │ mov sl, r8 │ │ │ │ @@ -525576,20 +525576,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 20d824 <__cxa_atexit@plt+0x201440> │ │ │ │ ldr r3, [pc, #40] @ 20d828 <__cxa_atexit@plt+0x201444> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, sl, #-134217725 @ 0xf8000003 │ │ │ │ + bicseq r3, sl, #253952 @ 0x3e000 │ │ │ │ ldrbeq pc, [r5], #-536 @ 0xfffffde8 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -525630,21 +525630,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r4, sl, #-1677721600 @ 0x9c000000 │ │ │ │ + bicseq r3, sl, #1687552 @ 0x19c000 │ │ │ │ ldrbeq pc, [r5], #-324 @ 0xfffffebc @ │ │ │ │ ldreq r3, [r0], #-1572 @ 0xfffff9dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 20d930 <__cxa_atexit@plt+0x20154c> │ │ │ │ mov sl, r8 │ │ │ │ @@ -525718,21 +525718,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 20da64 <__cxa_atexit@plt+0x201680> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r4, sl, #1073741870 @ 0x4000002e │ │ │ │ + bicseq r3, sl, #65273856 @ 0x3e40000 │ │ │ │ ldrbeq lr, [r5], #-4060 @ 0xfffff024 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -525746,15 +525746,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20dac0 <__cxa_atexit@plt+0x2016dc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [r5], #-192 @ 0xffffff40 @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -525771,15 +525771,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 20db24 <__cxa_atexit@plt+0x201740> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 20db48 <__cxa_atexit@plt+0x201764> │ │ │ │ mov r9, r8 │ │ │ │ @@ -525852,21 +525852,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 20dc7c <__cxa_atexit@plt+0x201898> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r3, sl, #612 @ 0x264 │ │ │ │ + bicseq r3, sl, #910163968 @ 0x36400000 │ │ │ │ ldrbeq lr, [r5], #-3524 @ 0xfffff23c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -525880,15 +525880,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20dcd8 <__cxa_atexit@plt+0x2018f4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq lr, [r5], #-3752 @ 0xfffff158 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -525905,15 +525905,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 20dd3c <__cxa_atexit@plt+0x201958> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq lr, [r5], #-3652 @ 0xfffff1bc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldreq r3, [r0], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -525926,20 +525926,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 20dd9c <__cxa_atexit@plt+0x2019b8> │ │ │ │ ldr r3, [pc, #40] @ 20dda0 <__cxa_atexit@plt+0x2019bc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r3, sl, #3488 @ 0xda0 │ │ │ │ + bicseq r3, sl, #109051904 @ 0x6800000 │ │ │ │ ldrbeq lr, [r5], #-3232 @ 0xfffff360 │ │ │ │ ldreq r3, [r0], #-108 @ 0xffffff94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 20ddd8 <__cxa_atexit@plt+0x2019f4> │ │ │ │ @@ -525979,15 +525979,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 20deb0 <__cxa_atexit@plt+0x201acc> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -526023,15 +526023,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 20df34 <__cxa_atexit@plt+0x201b50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -526067,15 +526067,15 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ ldr r7, [pc, #40] @ 20dfdc <__cxa_atexit@plt+0x201bf8> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 20dfe0 <__cxa_atexit@plt+0x201bfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @@ -526123,15 +526123,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 20e0f0 <__cxa_atexit@plt+0x201d0c> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -526167,15 +526167,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 20e174 <__cxa_atexit@plt+0x201d90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -527170,15 +527170,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 20f108 <__cxa_atexit@plt+0x202d24> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 20f10c <__cxa_atexit@plt+0x202d28> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq sp, [r5], #-2376 @ 0xfffff6b8 │ │ │ │ ldrbeq sp, [r5], #-3736 @ 0xfffff168 │ │ │ │ ldrbeq sp, [r5], #-2856 @ 0xfffff4d8 │ │ │ │ ldreq r1, [r0], #-3748 @ 0xfffff15c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -527211,15 +527211,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 20f1ac <__cxa_atexit@plt+0x202dc8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 20f1b0 <__cxa_atexit@plt+0x202dcc> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq sp, [r5], #-2212 @ 0xfffff75c │ │ │ │ ldrbeq sp, [r5], #-3572 @ 0xfffff20c │ │ │ │ ldrbeq sp, [r5], #-2692 @ 0xfffff57c │ │ │ │ ldreq r1, [r0], #-4004 @ 0xfffff05c │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -527250,15 +527250,15 @@ │ │ │ │ ldr r7, [pc, #96] @ 20f284 <__cxa_atexit@plt+0x202ea0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #16]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str sl, [r9, #12] │ │ │ │ ldr r7, [pc, #80] @ 20f288 <__cxa_atexit@plt+0x202ea4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ b 20f24c <__cxa_atexit@plt+0x202e68> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -529792,15 +529792,15 @@ │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -529841,15 +529841,15 @@ │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -530288,15 +530288,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [pc, #40] @ 2121cc <__cxa_atexit@plt+0x205de8> │ │ │ │ mov r5, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [pc, #32] @ 2121d0 <__cxa_atexit@plt+0x205dec> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq pc, [pc], #-184 @ 2121cc <__cxa_atexit@plt+0x205de8> │ │ │ │ ldrbeq sl, [r5], #-2184 @ 0xfffff778 │ │ │ │ ldrbeq sl, [r5], #-2708 @ 0xfffff56c │ │ │ │ @@ -530319,15 +530319,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [pc, #40] @ 212248 <__cxa_atexit@plt+0x205e64> │ │ │ │ mov r5, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [pc, #32] @ 21224c <__cxa_atexit@plt+0x205e68> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq pc, [pc], #-60 @ 212248 <__cxa_atexit@plt+0x205e64> │ │ │ │ ldrbeq sl, [r5], #-2060 @ 0xfffff7f4 │ │ │ │ ldrbeq sl, [r5], #-2584 @ 0xfffff5e8 │ │ │ │ @@ -530402,20 +530402,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 21238c <__cxa_atexit@plt+0x205fa8> │ │ │ │ ldr r3, [pc, #40] @ 212390 <__cxa_atexit@plt+0x205fac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, sl, #738197507 @ 0x2c000003 │ │ │ │ + bicseq pc, r9, #45056 @ 0xb000 │ │ │ │ ldrbeq sl, [r5], #-1712 @ 0xfffff950 │ │ │ │ streq lr, [pc], #-3932 @ 21239c <__cxa_atexit@plt+0x205fb8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -530539,20 +530539,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 2125b0 <__cxa_atexit@plt+0x2061cc> │ │ │ │ ldr r3, [pc, #40] @ 2125b4 <__cxa_atexit@plt+0x2061d0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r0, sl, #-1073741803 @ 0xc0000015 │ │ │ │ + bicseq pc, r9, #39583744 @ 0x25c0000 │ │ │ │ ldrbeq sl, [r5], #-1164 @ 0xfffffb74 │ │ │ │ streq lr, [pc], #-3412 @ 2125c0 <__cxa_atexit@plt+0x2061dc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -530666,15 +530666,15 @@ │ │ │ │ ldr r7, [pc, #44] @ 2127b0 <__cxa_atexit@plt+0x2063cc> │ │ │ │ mov r5, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #36] @ 2127b4 <__cxa_atexit@plt+0x2063d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #32] @ 2127b8 <__cxa_atexit@plt+0x2063d4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq sl, [r5], #-680 @ 0xfffffd58 │ │ │ │ ldrbeq sl, [r5], #-2528 @ 0xfffff620 │ │ │ │ ldrbeq sl, [r5], #-3060 @ 0xfffff40c │ │ │ │ @@ -530743,15 +530743,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r8, [pc, #36] @ 2128ec <__cxa_atexit@plt+0x206508> │ │ │ │ mov r5, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq lr, [pc], #-3536 @ 2128e8 <__cxa_atexit@plt+0x206504> │ │ │ │ ldrbeq sl, [r5], #-372 @ 0xfffffe8c │ │ │ │ ldrbeq sl, [r5], #-420 @ 0xfffffe5c │ │ │ │ @@ -530853,24 +530853,24 @@ │ │ │ │ ldr r7, [pc, #8] @ 212a78 <__cxa_atexit@plt+0x206694> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ streq lr, [pc], #-3340 @ 212a80 <__cxa_atexit@plt+0x20669c> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - bicseq pc, r9, #140, 22 @ 0x23000 │ │ │ │ + bicseq pc, r9, #204, 2 @ 0x33 │ │ │ │ streq lr, [pc], #-3296 @ 212a90 <__cxa_atexit@plt+0x2066ac> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 212aac <__cxa_atexit@plt+0x2066c8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ streq lr, [pc], #-3236 @ 212ab4 <__cxa_atexit@plt+0x2066d0> │ │ │ │ streq lr, [pc], #-3308 @ 212ab8 <__cxa_atexit@plt+0x2066d4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -530923,15 +530923,15 @@ │ │ │ │ bx r0 │ │ │ │ ldrbeq r9, [r5], #-3888 @ 0xfffff0d0 │ │ │ │ streq lr, [pc], #-3076 @ 212b90 <__cxa_atexit@plt+0x2067ac> │ │ │ │ streq lr, [pc], #-3088 @ 212b94 <__cxa_atexit@plt+0x2067b0> │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ streq lr, [pc], #-3156 @ 212ba0 <__cxa_atexit@plt+0x2067bc> │ │ │ │ - bicseq pc, r9, #160, 20 @ 0xa0000 │ │ │ │ + bicseq pc, r9, #224 @ 0xe0 │ │ │ │ streq lr, [pc], #-3100 @ 212ba8 <__cxa_atexit@plt+0x2067c4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -531194,21 +531194,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq pc, r9, #994050048 @ 0x3b400000 │ │ │ │ + bicseq lr, r9, #11520 @ 0x2d00 │ │ │ │ ldrbeq r9, [r5], #-2644 @ 0xfffff5ac │ │ │ │ streq lr, [pc], #-1996 @ 213000 <__cxa_atexit@plt+0x206c1c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 213020 <__cxa_atexit@plt+0x206c3c> │ │ │ │ mov sl, r8 │ │ │ │ @@ -531229,15 +531229,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 213074 <__cxa_atexit@plt+0x206c90> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 213078 <__cxa_atexit@plt+0x206c94> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r9, [r5], #-2524 @ 0xfffff624 │ │ │ │ ldrbeq r9, [r5], #-3884 @ 0xfffff0d4 │ │ │ │ ldrbeq r9, [r5], #-3004 @ 0xfffff444 │ │ │ │ streq lr, [pc], #-1920 @ 213084 <__cxa_atexit@plt+0x206ca0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -531928,21 +531928,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq lr, r9, #471040 @ 0x73000 │ │ │ │ + bicseq lr, r9, #179 @ 0xb3 │ │ │ │ ldrbeq r8, [r5], #-3804 @ 0xfffff124 │ │ │ │ streq sp, [pc], #-3156 @ 213b78 <__cxa_atexit@plt+0x207794> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 213b98 <__cxa_atexit@plt+0x2077b4> │ │ │ │ mov sl, r8 │ │ │ │ @@ -532676,15 +532676,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #56] @ 214728 <__cxa_atexit@plt+0x208344> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrbeq r8, [r5], #-3388 @ 0xfffff2c4 │ │ │ │ ldrbeq r8, [r5], #-3012 @ 0xfffff43c │ │ │ │ ldrbeq r8, [r5], #-920 @ 0xfffffc68 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @@ -532750,15 +532750,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 214840 <__cxa_atexit@plt+0x20845c> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ ldrbeq r8, [r5], #-3064 @ 0xfffff408 │ │ │ │ ldrbeq r8, [r5], #-608 @ 0xfffffda0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ streq sp, [pc], #-44 @ 21484c <__cxa_atexit@plt+0x208468> │ │ │ │ @@ -532818,20 +532818,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 21494c <__cxa_atexit@plt+0x208568> │ │ │ │ ldr r3, [pc, #40] @ 214950 <__cxa_atexit@plt+0x20856c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, r9, #12800 @ 0x3200 │ │ │ │ + bicseq sp, r9, #536870919 @ 0x20000007 │ │ │ │ ldrbeq r8, [r5], #-240 @ 0xffffff10 │ │ │ │ streq ip, [pc], #-3948 @ 21495c <__cxa_atexit@plt+0x208578> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 214988 <__cxa_atexit@plt+0x2085a4> │ │ │ │ @@ -532870,15 +532870,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 214a5c <__cxa_atexit@plt+0x208678> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -532914,15 +532914,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 214ae0 <__cxa_atexit@plt+0x2086fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -532941,15 +532941,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 214b34 <__cxa_atexit@plt+0x208750> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 214b38 <__cxa_atexit@plt+0x208754> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r7, [r5], #-3868 @ 0xfffff0e4 │ │ │ │ ldrbeq r8, [r5], #-1132 @ 0xfffffb94 │ │ │ │ ldrbeq r8, [r5], #-252 @ 0xffffff04 │ │ │ │ streq ip, [pc], #-3468 @ 214b44 <__cxa_atexit@plt+0x208760> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -533078,21 +533078,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq sp, r9, #36, 16 @ 0x240000 │ │ │ │ + bicseq ip, r9, #100, 28 @ 0x640 │ │ │ │ ldrbeq r7, [r5], #-3300 @ 0xfffff31c │ │ │ │ streq ip, [pc], #-2652 @ 214d70 <__cxa_atexit@plt+0x20898c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 214d90 <__cxa_atexit@plt+0x2089ac> │ │ │ │ mov sl, r8 │ │ │ │ @@ -533115,20 +533115,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 214df0 <__cxa_atexit@plt+0x208a0c> │ │ │ │ ldr r3, [pc, #40] @ 214df4 <__cxa_atexit@plt+0x208a10> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sp, r9, #68, 14 @ 0x1100000 │ │ │ │ + bicseq ip, r9, #132, 26 @ 0x2100 │ │ │ │ ldrbeq r7, [r5], #-3148 @ 0xfffff3b4 │ │ │ │ streq ip, [pc], #-2836 @ 214e00 <__cxa_atexit@plt+0x208a1c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 214e38 <__cxa_atexit@plt+0x208a54> │ │ │ │ @@ -533171,26 +533171,26 @@ │ │ │ │ ldr r2, [pc, #36] @ 214ecc <__cxa_atexit@plt+0x208ae8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r1, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ streq ip, [pc], #-2628 @ 214ed4 <__cxa_atexit@plt+0x208af0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ streq ip, [pc], #-2608 @ 214ef4 <__cxa_atexit@plt+0x208b10> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 214f88 <__cxa_atexit@plt+0x208ba4> │ │ │ │ @@ -533349,15 +533349,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 2151d8 <__cxa_atexit@plt+0x208df4> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -533393,15 +533393,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 21525c <__cxa_atexit@plt+0x208e78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -533505,15 +533505,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 215404 <__cxa_atexit@plt+0x209020> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 215408 <__cxa_atexit@plt+0x209024> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r7, [r5], #-1612 @ 0xfffff9b4 │ │ │ │ ldrbeq r7, [r5], #-2972 @ 0xfffff464 │ │ │ │ ldrbeq r7, [r5], #-2092 @ 0xfffff7d4 │ │ │ │ streq ip, [pc], #-1392 @ 215414 <__cxa_atexit@plt+0x209030> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -534163,21 +534163,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq ip, r9, #241172480 @ 0xe600000 │ │ │ │ + bicseq fp, r9, #2432 @ 0x980 │ │ │ │ ldrbeq r6, [r5], #-3056 @ 0xfffff410 │ │ │ │ streq fp, [pc], #-2408 @ 215e64 <__cxa_atexit@plt+0x209a80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 215e84 <__cxa_atexit@plt+0x209aa0> │ │ │ │ mov sl, r8 │ │ │ │ @@ -534201,21 +534201,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 215ef0 <__cxa_atexit@plt+0x209b0c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq ip, r9, #70254592 @ 0x4300000 │ │ │ │ + bicseq fp, r9, #33536 @ 0x8300 │ │ │ │ ldrbeq r6, [r5], #-2896 @ 0xfffff4b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -534229,15 +534229,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 215f4c <__cxa_atexit@plt+0x209b68> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r6, [r5], #-3124 @ 0xfffff3cc │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -534254,15 +534254,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 215fb0 <__cxa_atexit@plt+0x209bcc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r6, [r5], #-3024 @ 0xfffff430 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq fp, [pc], #-2064 @ 215fbc <__cxa_atexit@plt+0x209bd8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -535051,15 +535051,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 216c34 <__cxa_atexit@plt+0x20a850> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 216c38 <__cxa_atexit@plt+0x20a854> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r5, [r5], #-3616 @ 0xfffff1e0 │ │ │ │ ldrbeq r5, [r5], #-3660 @ 0xfffff1b4 │ │ │ │ ldrbeq r6, [r5], #-564 @ 0xfffffdcc │ │ │ │ @@ -535080,15 +535080,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 216ca8 <__cxa_atexit@plt+0x20a8c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 216cac <__cxa_atexit@plt+0x20a8c8> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r5, [r5], #-3500 @ 0xfffff254 │ │ │ │ ldrbeq r5, [r5], #-3544 @ 0xfffff228 │ │ │ │ ldrbeq r5, [r5], #-3992 @ 0xfffff068 │ │ │ │ @@ -535109,15 +535109,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #40] @ 216d1c <__cxa_atexit@plt+0x20a938> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [pc, #36] @ 216d20 <__cxa_atexit@plt+0x20a93c> │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r5, [r5], #-3384 @ 0xfffff2c8 │ │ │ │ ldrbeq r5, [r5], #-3428 @ 0xfffff29c │ │ │ │ ldrbeq r5, [r5], #-3880 @ 0xfffff0d8 │ │ │ │ @@ -535137,15 +535137,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 216d90 <__cxa_atexit@plt+0x20a9ac> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq sl, [pc], #-3276 @ 216d90 <__cxa_atexit@plt+0x20a9ac> │ │ │ │ streq sl, [pc], #-3304 @ 216d94 <__cxa_atexit@plt+0x20a9b0> │ │ │ │ ldrbeq r5, [r5], #-3252 @ 0xfffff34c │ │ │ │ @@ -535165,15 +535165,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 216e00 <__cxa_atexit@plt+0x20aa1c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq sl, [pc], #-3132 @ 216e00 <__cxa_atexit@plt+0x20aa1c> │ │ │ │ streq sl, [pc], #-3228 @ 216e04 <__cxa_atexit@plt+0x20aa20> │ │ │ │ ldrbeq r5, [r5], #-3140 @ 0xfffff3bc │ │ │ │ @@ -535493,15 +535493,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 217318 <__cxa_atexit@plt+0x20af34> │ │ │ │ ldr r3, [pc, #40] @ 21731c <__cxa_atexit@plt+0x20af38> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r9, [pc], #-3996 @ 217320 <__cxa_atexit@plt+0x20af3c> │ │ │ │ ldrbeq r5, [r5], #-1828 @ 0xfffff8dc │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -535510,15 +535510,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21734c <__cxa_atexit@plt+0x20af68> │ │ │ │ ldr r3, [pc, #28] @ 21735c <__cxa_atexit@plt+0x20af78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r7, [pc, #12] @ 217360 <__cxa_atexit@plt+0x20af7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ streq sl, [pc], #-1896 @ 217368 <__cxa_atexit@plt+0x20af84> │ │ │ │ streq sl, [pc], #-1876 @ 21736c <__cxa_atexit@plt+0x20af88> │ │ │ │ @@ -535553,15 +535553,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ add r3, r1, #2 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 217400 <__cxa_atexit@plt+0x20b01c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ streq sl, [pc], #-1768 @ 217404 <__cxa_atexit@plt+0x20b020> │ │ │ │ ldrbeq r5, [r5], #-1864 @ 0xfffff8b8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ streq sl, [pc], #-1712 @ 217410 <__cxa_atexit@plt+0x20b02c> │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -535579,15 +535579,15 @@ │ │ │ │ moveq r0, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #20] @ 21746c <__cxa_atexit@plt+0x20b088> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ streq sl, [pc], #-1684 @ 217468 <__cxa_atexit@plt+0x20b084> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrbeq r5, [r5], #-1760 @ 0xfffff920 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -535649,15 +535649,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 217588 <__cxa_atexit@plt+0x20b1a4> │ │ │ │ ldr r3, [pc, #40] @ 21758c <__cxa_atexit@plt+0x20b1a8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r9, [pc], #-3336 @ 217590 <__cxa_atexit@plt+0x20b1ac> │ │ │ │ ldrbeq r5, [r5], #-1204 @ 0xfffffb4c │ │ │ │ streq sl, [pc], #-1352 @ 217598 <__cxa_atexit@plt+0x20b1b4> │ │ │ │ @@ -535676,15 +535676,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [pc, #32] @ 2175fc <__cxa_atexit@plt+0x20b218> │ │ │ │ mov r5, sl │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq sl, [pc], #-1288 @ 2175fc <__cxa_atexit@plt+0x20b218> │ │ │ │ ldrbeq r5, [r5], #-1104 @ 0xfffffbb0 │ │ │ │ ldrbeq r5, [r5], #-3580 @ 0xfffff204 │ │ │ │ @@ -535702,15 +535702,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 21765c <__cxa_atexit@plt+0x20b278> │ │ │ │ ldr r3, [pc, #40] @ 217660 <__cxa_atexit@plt+0x20b27c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa9a8 <__cxa_atexit@plt+0x3ee5c4> │ │ │ │ + b 3faa00 <__cxa_atexit@plt+0x3ee61c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r9, [pc], #-3124 @ 217664 <__cxa_atexit@plt+0x20b280> │ │ │ │ ldrbeq r5, [r5], #-992 @ 0xfffffc20 │ │ │ │ streq sl, [pc], #-352 @ 21766c <__cxa_atexit@plt+0x20b288> │ │ │ │ @@ -535730,21 +535730,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq sl, r9, #1568 @ 0x620 │ │ │ │ + bicseq sl, r9, #-1577058304 @ 0xa2000000 │ │ │ │ ldrbeq r5, [r5], #-884 @ 0xfffffc8c │ │ │ │ streq sl, [pc], #-236 @ 2176e0 <__cxa_atexit@plt+0x20b2fc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 217700 <__cxa_atexit@plt+0x20b31c> │ │ │ │ mov sl, r8 │ │ │ │ @@ -535778,21 +535778,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq sl, r9, #10048 @ 0x2740 │ │ │ │ + bicseq sl, r9, #1946157059 @ 0x74000003 │ │ │ │ ldrbeq r5, [r5], #-692 @ 0xfffffd4c │ │ │ │ streq sl, [pc], #-44 @ 2177a0 <__cxa_atexit@plt+0x20b3bc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 2177c0 <__cxa_atexit@plt+0x20b3dc> │ │ │ │ mov sl, r8 │ │ │ │ @@ -535826,21 +535826,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq sl, r9, #55808 @ 0xda00 │ │ │ │ + bicseq sl, r9, #1744830464 @ 0x68000000 │ │ │ │ ldrbeq r5, [r5], #-500 @ 0xfffffe0c │ │ │ │ streq r9, [pc], #-3948 @ 217860 <__cxa_atexit@plt+0x20b47c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 217880 <__cxa_atexit@plt+0x20b49c> │ │ │ │ mov sl, r8 │ │ │ │ @@ -535863,20 +535863,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 2178e0 <__cxa_atexit@plt+0x20b4fc> │ │ │ │ ldr r3, [pc, #40] @ 2178e4 <__cxa_atexit@plt+0x20b500> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r9, #248832 @ 0x3cc00 │ │ │ │ + bicseq sl, r9, #805306371 @ 0x30000003 │ │ │ │ ldrbeq r5, [r5], #-348 @ 0xfffffea4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 217940 <__cxa_atexit@plt+0x20b55c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -535889,21 +535889,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 217950 <__cxa_atexit@plt+0x20b56c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq sl, r9, #132, 22 @ 0x21000 │ │ │ │ + bicseq sl, r9, #196, 2 @ 0x31 │ │ │ │ ldrbeq r5, [r5], #-240 @ 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -535917,15 +535917,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2179ac <__cxa_atexit@plt+0x20b5c8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r5, [r5], #-468 @ 0xfffffe2c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -535942,15 +535942,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 217a10 <__cxa_atexit@plt+0x20b62c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r5, [r5], #-368 @ 0xfffffe90 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 217a6c <__cxa_atexit@plt+0x20b688> │ │ │ │ @@ -535964,21 +535964,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 217a7c <__cxa_atexit@plt+0x20b698> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq sl, r9, #339968 @ 0x53000 │ │ │ │ + bicseq sl, r9, #147 @ 0x93 │ │ │ │ ldrbeq r4, [r5], #-4036 @ 0xfffff03c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -535992,15 +535992,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 217ad8 <__cxa_atexit@plt+0x20b6f4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r5, [r5], #-168 @ 0xffffff58 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -536017,15 +536017,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 217b3c <__cxa_atexit@plt+0x20b758> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r5, [r5], #-68 @ 0xffffffbc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 217b98 <__cxa_atexit@plt+0x20b7b4> │ │ │ │ @@ -536039,21 +536039,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 217ba8 <__cxa_atexit@plt+0x20b7c4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq sl, r9, #606208 @ 0x94000 │ │ │ │ + bicseq r9, r9, #404 @ 0x194 │ │ │ │ ldrbeq r4, [r5], #-3736 @ 0xfffff168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -536067,15 +536067,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 217c04 <__cxa_atexit@plt+0x20b820> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-3964 @ 0xfffff084 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -536092,15 +536092,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 217c68 <__cxa_atexit@plt+0x20b884> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-3864 @ 0xfffff0e8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq r9, [pc], #-3904 @ 217c74 <__cxa_atexit@plt+0x20b890> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -536188,15 +536188,15 @@ │ │ │ │ streq r9, [pc], #-3544 @ 217dcc <__cxa_atexit@plt+0x20b9e8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 217de4 <__cxa_atexit@plt+0x20ba00> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r9, [pc], #-2524 @ 217df0 <__cxa_atexit@plt+0x20ba0c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -536221,21 +536221,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 217e80 <__cxa_atexit@plt+0x20ba9c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq sl, r9, #77594624 @ 0x4a00000 │ │ │ │ + bicseq r9, r9, #35328 @ 0x8a00 │ │ │ │ ldrbeq r4, [r5], #-3008 @ 0xfffff440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -536249,15 +536249,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 217edc <__cxa_atexit@plt+0x20baf8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-3236 @ 0xfffff35c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -536274,15 +536274,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 217f40 <__cxa_atexit@plt+0x20bb5c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-3136 @ 0xfffff3c0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 217f9c <__cxa_atexit@plt+0x20bbb8> │ │ │ │ @@ -536296,21 +536296,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 217fac <__cxa_atexit@plt+0x20bbc8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq sl, r9, #28, 10 @ 0x7000000 │ │ │ │ + bicseq r9, r9, #92, 22 @ 0x17000 │ │ │ │ ldrbeq r4, [r5], #-2708 @ 0xfffff56c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -536324,15 +536324,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 218008 <__cxa_atexit@plt+0x20bc24> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-2936 @ 0xfffff488 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -536349,15 +536349,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21806c <__cxa_atexit@plt+0x20bc88> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-2836 @ 0xfffff4ec │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2180c8 <__cxa_atexit@plt+0x20bce4> │ │ │ │ @@ -536371,21 +536371,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 2180d8 <__cxa_atexit@plt+0x20bcf4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq sl, r9, #168, 8 @ 0xa8000000 │ │ │ │ + bicseq r9, r9, #232, 20 @ 0xe8000 │ │ │ │ ldrbeq r4, [r5], #-2408 @ 0xfffff698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -536399,15 +536399,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 218134 <__cxa_atexit@plt+0x20bd50> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-2636 @ 0xfffff5b4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -536424,15 +536424,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 218198 <__cxa_atexit@plt+0x20bdb4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-2536 @ 0xfffff618 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2181f4 <__cxa_atexit@plt+0x20be10> │ │ │ │ @@ -536446,21 +536446,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 218204 <__cxa_atexit@plt+0x20be20> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq sl, r9, #536870924 @ 0x2000000c │ │ │ │ + bicseq r9, r9, #32768 @ 0x8000 │ │ │ │ ldrbeq r4, [r5], #-2108 @ 0xfffff7c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -536474,15 +536474,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 218260 <__cxa_atexit@plt+0x20be7c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-2336 @ 0xfffff6e0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -536499,15 +536499,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2182c4 <__cxa_atexit@plt+0x20bee0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-2236 @ 0xfffff744 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 218320 <__cxa_atexit@plt+0x20bf3c> │ │ │ │ @@ -536521,21 +536521,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 218330 <__cxa_atexit@plt+0x20bf4c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq sl, r9, #148, 2 @ 0x25 │ │ │ │ + bicseq r9, r9, #212, 14 @ 0x3500000 │ │ │ │ ldrbeq r4, [r5], #-1808 @ 0xfffff8f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -536549,15 +536549,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21838c <__cxa_atexit@plt+0x20bfa8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-2036 @ 0xfffff80c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -536574,15 +536574,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2183f0 <__cxa_atexit@plt+0x20c00c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-1936 @ 0xfffff870 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq r8, [pc], #-3812 @ 2183fc <__cxa_atexit@plt+0x20c018> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -536595,20 +536595,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 218450 <__cxa_atexit@plt+0x20c06c> │ │ │ │ ldr r3, [pc, #40] @ 218454 <__cxa_atexit@plt+0x20c070> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r9, #42 @ 0x2a │ │ │ │ + bicseq r9, r9, #111149056 @ 0x6a00000 │ │ │ │ ldrbeq r4, [r5], #-1516 @ 0xfffffa14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2184b0 <__cxa_atexit@plt+0x20c0cc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -536621,21 +536621,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 2184c0 <__cxa_atexit@plt+0x20c0dc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, r9, #748 @ 0x2ec │ │ │ │ + bicseq r9, r9, #1052770304 @ 0x3ec00000 │ │ │ │ ldrbeq r4, [r5], #-1408 @ 0xfffffa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -536649,15 +536649,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21851c <__cxa_atexit@plt+0x20c138> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-1636 @ 0xfffff99c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -536674,15 +536674,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 218580 <__cxa_atexit@plt+0x20c19c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-1536 @ 0xfffffa00 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq r8, [pc], #-3412 @ 21858c <__cxa_atexit@plt+0x20c1a8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -536695,20 +536695,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 2185e0 <__cxa_atexit@plt+0x20c1fc> │ │ │ │ ldr r3, [pc, #40] @ 2185e4 <__cxa_atexit@plt+0x20c200> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r9, #1328 @ 0x530 │ │ │ │ + bicseq r9, r9, #-1828716544 @ 0x93000000 │ │ │ │ ldrbeq r4, [r5], #-1116 @ 0xfffffba4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 218640 <__cxa_atexit@plt+0x20c25c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -536721,21 +536721,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 218650 <__cxa_atexit@plt+0x20c26c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, r9, #14208 @ 0x3780 │ │ │ │ + bicseq r9, r9, #503316480 @ 0x1e000000 │ │ │ │ ldrbeq r4, [r5], #-1008 @ 0xfffffc10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -536749,15 +536749,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2186ac <__cxa_atexit@plt+0x20c2c8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-1236 @ 0xfffffb2c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -536774,15 +536774,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 218710 <__cxa_atexit@plt+0x20c32c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-1136 @ 0xfffffb90 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21876c <__cxa_atexit@plt+0x20c388> │ │ │ │ @@ -536796,21 +536796,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 21877c <__cxa_atexit@plt+0x20c398> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, r9, #44288 @ 0xad00 │ │ │ │ + bicseq r9, r9, #-805306354 @ 0xd000000e │ │ │ │ ldrbeq r4, [r5], #-708 @ 0xfffffd3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -536824,15 +536824,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2187d8 <__cxa_atexit@plt+0x20c3f4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-936 @ 0xfffffc58 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -536849,15 +536849,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21883c <__cxa_atexit@plt+0x20c458> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-836 @ 0xfffffcbc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 218898 <__cxa_atexit@plt+0x20c4b4> │ │ │ │ @@ -536871,21 +536871,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 2188a8 <__cxa_atexit@plt+0x20c4c4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, r9, #124928 @ 0x1e800 │ │ │ │ + bicseq r9, r9, #-2147483602 @ 0x8000002e │ │ │ │ ldrbeq r4, [r5], #-408 @ 0xfffffe68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -536899,15 +536899,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 218904 <__cxa_atexit@plt+0x20c520> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-636 @ 0xfffffd84 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -536924,15 +536924,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 218968 <__cxa_atexit@plt+0x20c584> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-536 @ 0xfffffde8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2189c4 <__cxa_atexit@plt+0x20c5e0> │ │ │ │ @@ -536946,21 +536946,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 2189d4 <__cxa_atexit@plt+0x20c5f0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, r9, #299008 @ 0x49000 │ │ │ │ + bicseq r9, r9, #137 @ 0x89 │ │ │ │ ldrbeq r4, [r5], #-108 @ 0xffffff94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -536974,15 +536974,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 218a30 <__cxa_atexit@plt+0x20c64c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-336 @ 0xfffffeb0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -536999,15 +536999,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 218a94 <__cxa_atexit@plt+0x20c6b0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r5], #-236 @ 0xffffff14 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq r8, [pc], #-2112 @ 218aa0 <__cxa_atexit@plt+0x20c6bc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -537020,20 +537020,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 218af4 <__cxa_atexit@plt+0x20c710> │ │ │ │ ldr r3, [pc, #40] @ 218af8 <__cxa_atexit@plt+0x20c714> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r9, #14548992 @ 0xde0000 │ │ │ │ + bicseq r8, r9, #30, 30 @ 0x78 │ │ │ │ ldrbeq r3, [r5], #-3912 @ 0xfffff0b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 218b54 <__cxa_atexit@plt+0x20c770> │ │ │ │ mov r0, r4 │ │ │ │ @@ -537046,21 +537046,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 218b64 <__cxa_atexit@plt+0x20c780> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, r9, #112, 16 @ 0x700000 │ │ │ │ + bicseq r8, r9, #176, 28 @ 0xb00 │ │ │ │ ldrbeq r3, [r5], #-3804 @ 0xfffff124 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -537074,15 +537074,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 218bc0 <__cxa_atexit@plt+0x20c7dc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r5], #-4032 @ 0xfffff040 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -537099,15 +537099,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 218c24 <__cxa_atexit@plt+0x20c840> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r5], #-3932 @ 0xfffff0a4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 218c80 <__cxa_atexit@plt+0x20c89c> │ │ │ │ @@ -537121,21 +537121,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 218c90 <__cxa_atexit@plt+0x20c8ac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, r9, #17039360 @ 0x1040000 │ │ │ │ + bicseq r8, r9, #8256 @ 0x2040 │ │ │ │ ldrbeq r3, [r5], #-3504 @ 0xfffff250 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -537149,15 +537149,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 218cec <__cxa_atexit@plt+0x20c908> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r5], #-3732 @ 0xfffff16c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -537174,15 +537174,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 218d50 <__cxa_atexit@plt+0x20c96c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r5], #-3632 @ 0xfffff1d0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 218dac <__cxa_atexit@plt+0x20c9c8> │ │ │ │ @@ -537196,21 +537196,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 218dbc <__cxa_atexit@plt+0x20c9d8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, r9, #19922944 @ 0x1300000 │ │ │ │ + bicseq r8, r9, #21248 @ 0x5300 │ │ │ │ ldrbeq r3, [r5], #-3204 @ 0xfffff37c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -537224,15 +537224,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 218e18 <__cxa_atexit@plt+0x20ca34> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r5], #-3432 @ 0xfffff298 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -537249,15 +537249,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 218e7c <__cxa_atexit@plt+0x20ca98> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r5], #-3332 @ 0xfffff2fc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq r8, [pc], #-3696 @ 218e88 <__cxa_atexit@plt+0x20caa4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -537296,21 +537296,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 218f4c <__cxa_atexit@plt+0x20cb68> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, r9, #2046820352 @ 0x7a000000 │ │ │ │ + bicseq r8, r9, #761856 @ 0xba000 │ │ │ │ ldrbeq r3, [r5], #-2804 @ 0xfffff50c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -537324,15 +537324,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 218fa8 <__cxa_atexit@plt+0x20cbc4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r5], #-3032 @ 0xfffff428 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -537349,15 +537349,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21900c <__cxa_atexit@plt+0x20cc28> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r5], #-2932 @ 0xfffff48c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 219068 <__cxa_atexit@plt+0x20cc84> │ │ │ │ @@ -537371,21 +537371,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 219078 <__cxa_atexit@plt+0x20cc94> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, r9, #76, 6 @ 0x30000001 │ │ │ │ + bicseq r8, r9, #140, 18 @ 0x230000 │ │ │ │ ldrbeq r3, [r5], #-2504 @ 0xfffff638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -537399,15 +537399,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2190d4 <__cxa_atexit@plt+0x20ccf0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r5], #-2732 @ 0xfffff554 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -537424,15 +537424,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 219138 <__cxa_atexit@plt+0x20cd54> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r5], #-2632 @ 0xfffff5b8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 219194 <__cxa_atexit@plt+0x20cdb0> │ │ │ │ @@ -537446,21 +537446,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 2191a4 <__cxa_atexit@plt+0x20cdc0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, r9, #-536870911 @ 0xe0000001 │ │ │ │ + bicseq r8, r9, #6160384 @ 0x5e0000 │ │ │ │ ldrbeq r3, [r5], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -537474,15 +537474,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 219200 <__cxa_atexit@plt+0x20ce1c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r5], #-2432 @ 0xfffff680 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -537499,15 +537499,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 219264 <__cxa_atexit@plt+0x20ce80> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r5], #-2332 @ 0xfffff6e4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2192c0 <__cxa_atexit@plt+0x20cedc> │ │ │ │ @@ -537521,21 +537521,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 2192d0 <__cxa_atexit@plt+0x20ceec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, r9, #238 @ 0xee │ │ │ │ + bicseq r8, r9, #12058624 @ 0xb80000 │ │ │ │ ldrbeq r3, [r5], #-1904 @ 0xfffff890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -537549,15 +537549,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21932c <__cxa_atexit@plt+0x20cf48> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r5], #-2132 @ 0xfffff7ac │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -537574,15 +537574,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 219390 <__cxa_atexit@plt+0x20cfac> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r5], #-2032 @ 0xfffff810 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2193ec <__cxa_atexit@plt+0x20d008> │ │ │ │ @@ -537596,21 +537596,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 2193fc <__cxa_atexit@plt+0x20d018> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r8, r9, #760 @ 0x2f8 │ │ │ │ + bicseq r8, r9, #1065353216 @ 0x3f800000 │ │ │ │ ldrbeq r3, [r5], #-1604 @ 0xfffff9bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -537624,15 +537624,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 219458 <__cxa_atexit@plt+0x20d074> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r5], #-1832 @ 0xfffff8d8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -537649,15 +537649,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2194bc <__cxa_atexit@plt+0x20d0d8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r5], #-1732 @ 0xfffff93c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 219518 <__cxa_atexit@plt+0x20d134> │ │ │ │ @@ -537671,21 +537671,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 219528 <__cxa_atexit@plt+0x20d144> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r8, r9, #2288 @ 0x8f0 │ │ │ │ + bicseq r8, r9, #-822083584 @ 0xcf000000 │ │ │ │ ldrbeq r3, [r5], #-1304 @ 0xfffffae8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -537699,15 +537699,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 219584 <__cxa_atexit@plt+0x20d1a0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r5], #-1532 @ 0xfffffa04 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -537724,15 +537724,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2195e8 <__cxa_atexit@plt+0x20d204> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r5], #-1432 @ 0xfffffa68 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 219644 <__cxa_atexit@plt+0x20d260> │ │ │ │ @@ -537746,21 +537746,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 219654 <__cxa_atexit@plt+0x20d270> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r8, r9, #532 @ 0x214 │ │ │ │ + bicseq r8, r9, #826277888 @ 0x31400000 │ │ │ │ ldrbeq r3, [r5], #-1004 @ 0xfffffc14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -537774,15 +537774,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2196b0 <__cxa_atexit@plt+0x20d2cc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r5], #-1232 @ 0xfffffb30 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -537799,15 +537799,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 219714 <__cxa_atexit@plt+0x20d330> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r5], #-1132 @ 0xfffffb94 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq r8, [pc], #-572 @ 219720 <__cxa_atexit@plt+0x20d33c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -537958,15 +537958,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 2199b8 <__cxa_atexit@plt+0x20d5d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 2199b0 <__cxa_atexit@plt+0x20d5cc> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -538092,21 +538092,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r8, r9, #360448 @ 0x58000 │ │ │ │ + bicseq r7, r9, #344 @ 0x158 │ │ │ │ ldrbeq r2, [r5], #-3724 @ 0xfffff174 │ │ │ │ streq r7, [pc], #-3076 @ 219bc8 <__cxa_atexit@plt+0x20d7e4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 219be8 <__cxa_atexit@plt+0x20d804> │ │ │ │ mov sl, r8 │ │ │ │ @@ -538181,21 +538181,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 219d20 <__cxa_atexit@plt+0x20d93c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r8, r9, #140509184 @ 0x8600000 │ │ │ │ + bicseq r7, r9, #50688 @ 0xc600 │ │ │ │ ldrbeq r2, [r5], #-3360 @ 0xfffff2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -538209,15 +538209,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 219d7c <__cxa_atexit@plt+0x20d998> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r2, [r5], #-3588 @ 0xfffff1fc │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -538234,15 +538234,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 219de0 <__cxa_atexit@plt+0x20d9fc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r2, [r5], #-3488 @ 0xfffff260 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 219e3c <__cxa_atexit@plt+0x20da58> │ │ │ │ @@ -538256,21 +538256,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 219e4c <__cxa_atexit@plt+0x20da68> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r8, r9, #364904448 @ 0x15c00000 │ │ │ │ + bicseq r7, r9, #154624 @ 0x25c00 │ │ │ │ ldrbeq r2, [r5], #-3060 @ 0xfffff40c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -538284,15 +538284,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 219ea8 <__cxa_atexit@plt+0x20dac4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r2, [r5], #-3288 @ 0xfffff328 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -538309,15 +538309,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 219f0c <__cxa_atexit@plt+0x20db28> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r2, [r5], #-3188 @ 0xfffff38c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 219f68 <__cxa_atexit@plt+0x20db84> │ │ │ │ @@ -538331,21 +538331,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 219f78 <__cxa_atexit@plt+0x20db94> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r8, r9, #729808896 @ 0x2b800000 │ │ │ │ + bicseq r7, r9, #243712 @ 0x3b800 │ │ │ │ ldrbeq r2, [r5], #-2760 @ 0xfffff538 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -538359,15 +538359,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 219fd4 <__cxa_atexit@plt+0x20dbf0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r2, [r5], #-2988 @ 0xfffff454 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -538384,15 +538384,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21a038 <__cxa_atexit@plt+0x20dc54> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r2, [r5], #-2888 @ 0xfffff4b8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq r7, [pc], #-668 @ 21a044 <__cxa_atexit@plt+0x20dc60> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -538405,20 +538405,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 21a098 <__cxa_atexit@plt+0x20dcb4> │ │ │ │ ldr r3, [pc, #40] @ 21a09c <__cxa_atexit@plt+0x20dcb8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r9, #536870924 @ 0x2000000c │ │ │ │ + bicseq r7, r9, #32768 @ 0x8000 │ │ │ │ ldrbeq r2, [r5], #-2468 @ 0xfffff65c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -538499,21 +538499,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 21a218 <__cxa_atexit@plt+0x20de34> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r8, r9, #68, 2 │ │ │ │ + bicseq r7, r9, #132, 14 @ 0x2100000 │ │ │ │ ldrbeq r2, [r5], #-2088 @ 0xfffff7d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -538527,15 +538527,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21a274 <__cxa_atexit@plt+0x20de90> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r2, [r5], #-2316 @ 0xfffff6f4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -538552,15 +538552,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21a2d8 <__cxa_atexit@plt+0x20def4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r2, [r5], #-2216 @ 0xfffff758 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq r7, [pc], #-1656 @ 21a2e4 <__cxa_atexit@plt+0x20df00> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -538609,15 +538609,15 @@ │ │ │ │ bhi 21a3b8 <__cxa_atexit@plt+0x20dfd4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 21a3c0 <__cxa_atexit@plt+0x20dfdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9b0 <__cxa_atexit@plt+0x3ee5cc> │ │ │ │ + b 3faa08 <__cxa_atexit@plt+0x3ee624> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r2, [r5], #-1652 @ 0xfffff98c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -538731,21 +538731,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 21a5b8 <__cxa_atexit@plt+0x20e1d4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r7, r9, #10368 @ 0x2880 │ │ │ │ + bicseq r7, r9, #-2013265917 @ 0x88000003 │ │ │ │ ldrbeq r2, [r5], #-1160 @ 0xfffffb78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -538759,15 +538759,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21a614 <__cxa_atexit@plt+0x20e230> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r2, [r5], #-1388 @ 0xfffffa94 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -538784,15 +538784,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21a678 <__cxa_atexit@plt+0x20e294> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r2, [r5], #-1288 @ 0xfffffaf8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21a6d4 <__cxa_atexit@plt+0x20e2f0> │ │ │ │ @@ -538806,21 +538806,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 21a6e4 <__cxa_atexit@plt+0x20e300> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r7, r9, #116, 24 @ 0x7400 │ │ │ │ + bicseq r7, r9, #180, 4 @ 0x4000000b │ │ │ │ ldrbeq r2, [r5], #-860 @ 0xfffffca4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -538834,15 +538834,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21a740 <__cxa_atexit@plt+0x20e35c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r2, [r5], #-1088 @ 0xfffffbc0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -538859,15 +538859,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21a7a4 <__cxa_atexit@plt+0x20e3c0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r2, [r5], #-988 @ 0xfffffc24 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq r6, [pc], #-2864 @ 21a7b0 <__cxa_atexit@plt+0x20e3cc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -538880,20 +538880,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 21a804 <__cxa_atexit@plt+0x20e420> │ │ │ │ ldr r3, [pc, #40] @ 21a808 <__cxa_atexit@plt+0x20e424> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r9, #11264 @ 0x2c00 │ │ │ │ + bicseq r7, r9, #-1073741806 @ 0xc0000012 │ │ │ │ ldrbeq r2, [r5], #-568 @ 0xfffffdc8 │ │ │ │ streq r6, [pc], #-2764 @ 21a814 <__cxa_atexit@plt+0x20e430> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 21a860 <__cxa_atexit@plt+0x20e47c> │ │ │ │ @@ -538905,20 +538905,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 21a868 <__cxa_atexit@plt+0x20e484> │ │ │ │ ldr r3, [pc, #40] @ 21a86c <__cxa_atexit@plt+0x20e488> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r9, #401408 @ 0x62000 │ │ │ │ + bicseq r7, r9, #162 @ 0xa2 │ │ │ │ ldrbeq r2, [r5], #-468 @ 0xfffffe2c │ │ │ │ streq r7, [pc], #-1688 @ 21a878 <__cxa_atexit@plt+0x20e494> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 21a8c4 <__cxa_atexit@plt+0x20e4e0> │ │ │ │ @@ -538956,21 +538956,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 21a93c <__cxa_atexit@plt+0x20e558> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r7, r9, #2129920 @ 0x208000 │ │ │ │ + bicseq r6, r9, #776 @ 0x308 │ │ │ │ ldrbeq r2, [r5], #-260 @ 0xfffffefc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -538984,15 +538984,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21a998 <__cxa_atexit@plt+0x20e5b4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r2, [r5], #-488 @ 0xfffffe18 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -539009,15 +539009,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21a9fc <__cxa_atexit@plt+0x20e618> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r2, [r5], #-388 @ 0xfffffe7c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21aa58 <__cxa_atexit@plt+0x20e674> │ │ │ │ @@ -539031,21 +539031,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 21aa68 <__cxa_atexit@plt+0x20e684> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r7, r9, #5439488 @ 0x530000 │ │ │ │ + bicseq r6, r9, #2352 @ 0x930 │ │ │ │ ldrbeq r1, [r5], #-4056 @ 0xfffff028 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -539059,15 +539059,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21aac4 <__cxa_atexit@plt+0x20e6e0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r2, [r5], #-188 @ 0xffffff44 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -539084,15 +539084,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21ab28 <__cxa_atexit@plt+0x20e744> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r2, [r5], #-88 @ 0xffffffa8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21ab84 <__cxa_atexit@plt+0x20e7a0> │ │ │ │ @@ -539106,21 +539106,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 21ab94 <__cxa_atexit@plt+0x20e7b0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r7, r9, #9175040 @ 0x8c0000 │ │ │ │ + bicseq r6, r9, #6336 @ 0x18c0 │ │ │ │ ldrbeq r1, [r5], #-3756 @ 0xfffff154 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -539134,15 +539134,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21abf0 <__cxa_atexit@plt+0x20e80c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r1, [r5], #-3984 @ 0xfffff070 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -539159,15 +539159,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21ac54 <__cxa_atexit@plt+0x20e870> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r1, [r5], #-3884 @ 0xfffff0d4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21acb0 <__cxa_atexit@plt+0x20e8cc> │ │ │ │ @@ -539181,21 +539181,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 21acc0 <__cxa_atexit@plt+0x20e8dc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r7, r9, #1019215872 @ 0x3cc00000 │ │ │ │ + bicseq r6, r9, #13056 @ 0x3300 │ │ │ │ ldrbeq r1, [r5], #-3456 @ 0xfffff280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -539209,15 +539209,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21ad1c <__cxa_atexit@plt+0x20e938> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r1, [r5], #-3684 @ 0xfffff19c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -539234,15 +539234,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21ad80 <__cxa_atexit@plt+0x20e99c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r1, [r5], #-3584 @ 0xfffff200 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq r6, [pc], #-1364 @ 21ad8c <__cxa_atexit@plt+0x20e9a8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -539255,20 +539255,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 21ade0 <__cxa_atexit@plt+0x20e9fc> │ │ │ │ ldr r3, [pc, #40] @ 21ade4 <__cxa_atexit@plt+0x20ea00> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r9, #-1979711488 @ 0x8a000000 │ │ │ │ + bicseq r6, r9, #827392 @ 0xca000 │ │ │ │ ldrbeq r1, [r5], #-3164 @ 0xfffff3a4 │ │ │ │ streq r6, [pc], #-2524 @ 21adf0 <__cxa_atexit@plt+0x20ea0c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 21ae48 <__cxa_atexit@plt+0x20ea64> │ │ │ │ @@ -539283,21 +539283,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r7, r9, #436207616 @ 0x1a000000 │ │ │ │ + bicseq r6, r9, #368640 @ 0x5a000 │ │ │ │ ldrbeq r1, [r5], #-3056 @ 0xfffff410 │ │ │ │ streq r6, [pc], #-2408 @ 21ae64 <__cxa_atexit@plt+0x20ea80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 21ae84 <__cxa_atexit@plt+0x20eaa0> │ │ │ │ mov sl, r8 │ │ │ │ @@ -539323,21 +539323,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r7, r9, #116, 6 @ 0xd0000001 │ │ │ │ + bicseq r6, r9, #180, 18 @ 0x2d0000 │ │ │ │ ldrbeq r1, [r5], #-2896 @ 0xfffff4b0 │ │ │ │ streq r6, [pc], #-2248 @ 21af04 <__cxa_atexit@plt+0x20eb20> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 21af24 <__cxa_atexit@plt+0x20eb40> │ │ │ │ mov sl, r8 │ │ │ │ @@ -539363,21 +539363,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r7, r9, #1610612748 @ 0x6000000c │ │ │ │ + bicseq r6, r9, #98304 @ 0x18000 │ │ │ │ ldrbeq r1, [r5], #-2736 @ 0xfffff550 │ │ │ │ streq r6, [pc], #-2088 @ 21afa4 <__cxa_atexit@plt+0x20ebc0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 21afc4 <__cxa_atexit@plt+0x20ebe0> │ │ │ │ mov sl, r8 │ │ │ │ @@ -539403,21 +539403,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r7, r9, #1342177281 @ 0x50000001 │ │ │ │ + bicseq r6, r9, #5570560 @ 0x550000 │ │ │ │ ldrbeq r1, [r5], #-2576 @ 0xfffff5f0 │ │ │ │ streq r6, [pc], #-1928 @ 21b044 <__cxa_atexit@plt+0x20ec60> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 21b064 <__cxa_atexit@plt+0x20ec80> │ │ │ │ mov sl, r8 │ │ │ │ @@ -539443,21 +539443,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r7, r9, #-2147483620 @ 0x8000001c │ │ │ │ + bicseq r6, r9, #46661632 @ 0x2c80000 │ │ │ │ ldrbeq r1, [r5], #-2416 @ 0xfffff690 │ │ │ │ streq r6, [pc], #-1768 @ 21b0e4 <__cxa_atexit@plt+0x20ed00> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 21b104 <__cxa_atexit@plt+0x20ed20> │ │ │ │ mov sl, r8 │ │ │ │ @@ -539508,21 +539508,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r7, r9, #106 @ 0x6a │ │ │ │ + bicseq r6, r9, #178257920 @ 0xaa00000 │ │ │ │ ldrbeq r1, [r5], #-2156 @ 0xfffff794 │ │ │ │ streq r6, [pc], #-1508 @ 21b1e8 <__cxa_atexit@plt+0x20ee04> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 21b208 <__cxa_atexit@plt+0x20ee24> │ │ │ │ mov sl, r8 │ │ │ │ @@ -539548,21 +539548,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r6, r9, #796 @ 0x31c │ │ │ │ + bicseq r6, r9, #7340032 @ 0x700000 │ │ │ │ ldrbeq r1, [r5], #-1996 @ 0xfffff834 │ │ │ │ streq r6, [pc], #-1348 @ 21b288 <__cxa_atexit@plt+0x20eea4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 21b2a8 <__cxa_atexit@plt+0x20eec4> │ │ │ │ mov sl, r8 │ │ │ │ @@ -539585,20 +539585,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 21b308 <__cxa_atexit@plt+0x20ef24> │ │ │ │ ldr r3, [pc, #40] @ 21b30c <__cxa_atexit@plt+0x20ef28> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r9, #3568 @ 0xdf0 │ │ │ │ + bicseq r6, r9, #130023424 @ 0x7c00000 │ │ │ │ ldrbeq r1, [r5], #-1844 @ 0xfffff8cc │ │ │ │ streq r6, [pc], #-3356 @ 21b318 <__cxa_atexit@plt+0x20ef34> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 21b364 <__cxa_atexit@plt+0x20ef80> │ │ │ │ @@ -539777,15 +539777,15 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r2, [r8, #12]! │ │ │ │ ldr r7, [pc, #40] @ 21b618 <__cxa_atexit@plt+0x20f234> │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 21b61c <__cxa_atexit@plt+0x20f238> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @@ -539806,20 +539806,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 21b67c <__cxa_atexit@plt+0x20f298> │ │ │ │ ldr r3, [pc, #40] @ 21b680 <__cxa_atexit@plt+0x20f29c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r9, #27648 @ 0x6c00 │ │ │ │ + bicseq r6, r9, #-1073741802 @ 0xc0000016 │ │ │ │ ldrbeq r1, [r5], #-960 @ 0xfffffc40 │ │ │ │ streq r5, [pc], #-3156 @ 21b68c <__cxa_atexit@plt+0x20f2a8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 21b6d8 <__cxa_atexit@plt+0x20f2f4> │ │ │ │ @@ -539831,20 +539831,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 21b6e0 <__cxa_atexit@plt+0x20f2fc> │ │ │ │ ldr r3, [pc, #40] @ 21b6e4 <__cxa_atexit@plt+0x20f300> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r9, #116, 20 @ 0x74000 │ │ │ │ + bicseq r6, r9, #180 @ 0xb4 │ │ │ │ ldrbeq r1, [r5], #-860 @ 0xfffffca4 │ │ │ │ streq r5, [pc], #-3056 @ 21b6f0 <__cxa_atexit@plt+0x20f30c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 21b73c <__cxa_atexit@plt+0x20f358> │ │ │ │ @@ -539856,20 +539856,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 21b744 <__cxa_atexit@plt+0x20f360> │ │ │ │ ldr r3, [pc, #40] @ 21b748 <__cxa_atexit@plt+0x20f364> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r9, #3063808 @ 0x2ec000 │ │ │ │ + bicseq r5, r9, #1004 @ 0x3ec │ │ │ │ ldrbeq r1, [r5], #-760 @ 0xfffffd08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21b780 <__cxa_atexit@plt+0x20f39c> │ │ │ │ @@ -539981,21 +539981,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r6, r9, #51118080 @ 0x30c0000 │ │ │ │ + bicseq r5, r9, #3, 28 @ 0x30 │ │ │ │ ldrbeq r1, [r5], #-264 @ 0xfffffef8 │ │ │ │ streq r5, [pc], #-3712 @ 21b94c <__cxa_atexit@plt+0x20f568> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 21b96c <__cxa_atexit@plt+0x20f588> │ │ │ │ mov sl, r8 │ │ │ │ @@ -540021,21 +540021,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r6, r9, #7602176 @ 0x740000 │ │ │ │ + bicseq r5, r9, #5952 @ 0x1740 │ │ │ │ ldrbeq r1, [r5], #-104 @ 0xffffff98 │ │ │ │ streq r5, [pc], #-3552 @ 21b9ec <__cxa_atexit@plt+0x20f608> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 21ba0c <__cxa_atexit@plt+0x20f628> │ │ │ │ mov sl, r8 │ │ │ │ @@ -540083,20 +540083,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 21bad0 <__cxa_atexit@plt+0x20f6ec> │ │ │ │ ldr r3, [pc, #40] @ 21bad4 <__cxa_atexit@plt+0x20f6f0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r9, #200, 10 @ 0x32000000 │ │ │ │ + bicseq r5, r9, #8, 24 @ 0x800 │ │ │ │ ldrbeq r0, [r5], #-3948 @ 0xfffff094 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21bb30 <__cxa_atexit@plt+0x20f74c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -540109,21 +540109,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 21bb40 <__cxa_atexit@plt+0x20f75c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r6, r9, #759169024 @ 0x2d400000 │ │ │ │ + bicseq r5, r9, #250880 @ 0x3d400 │ │ │ │ ldrbeq r0, [r5], #-3840 @ 0xfffff100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -540137,15 +540137,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21bb9c <__cxa_atexit@plt+0x20f7b8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [r5], #-4068 @ 0xfffff01c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -540162,15 +540162,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21bc00 <__cxa_atexit@plt+0x20f81c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [r5], #-3968 @ 0xfffff080 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21bc50 <__cxa_atexit@plt+0x20f86c> │ │ │ │ @@ -540403,15 +540403,15 @@ │ │ │ │ str r8, [r3, #20] │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r2, [r8, #12]! │ │ │ │ ldr r7, [pc, #40] @ 21bfe0 <__cxa_atexit@plt+0x20fbfc> │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 21bfe4 <__cxa_atexit@plt+0x20fc00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @@ -540435,21 +540435,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r6, r9, #132, 8 @ 0x84000000 │ │ │ │ + bicseq r5, r9, #196, 20 @ 0xc4000 │ │ │ │ ldrbeq r0, [r5], #-2544 @ 0xfffff610 │ │ │ │ streq r5, [pc], #-1896 @ 21c064 <__cxa_atexit@plt+0x20fc80> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 21c084 <__cxa_atexit@plt+0x20fca0> │ │ │ │ mov sl, r8 │ │ │ │ @@ -540597,15 +540597,15 @@ │ │ │ │ ldr r2, [pc, #48] @ 21c2e0 <__cxa_atexit@plt+0x20fefc> │ │ │ │ ldr r7, [pc, #48] @ 21c2e4 <__cxa_atexit@plt+0x20ff00> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 21c2e8 <__cxa_atexit@plt+0x20ff04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @@ -540625,20 +540625,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 21c348 <__cxa_atexit@plt+0x20ff64> │ │ │ │ ldr r3, [pc, #40] @ 21c34c <__cxa_atexit@plt+0x20ff68> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r9, #62720 @ 0xf500 │ │ │ │ + bicseq r5, r9, #-738197504 @ 0xd4000000 │ │ │ │ ldrbeq r0, [r5], #-1780 @ 0xfffff90c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21c384 <__cxa_atexit@plt+0x20ffa0> │ │ │ │ @@ -540705,21 +540705,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r5, r9, #187392 @ 0x2dc00 │ │ │ │ + bicseq r5, r9, #-1073741763 @ 0xc000003d │ │ │ │ ldrbeq r0, [r5], #-1464 @ 0xfffffa48 │ │ │ │ streq r5, [pc], #-816 @ 21c49c <__cxa_atexit@plt+0x2100b8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 21c4bc <__cxa_atexit@plt+0x2100d8> │ │ │ │ mov sl, r8 │ │ │ │ @@ -540743,15 +540743,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 21c524 <__cxa_atexit@plt+0x210140> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ + b 3fa920 <__cxa_atexit@plt+0x3ee53c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r5, [pc], #-3312 @ 21c528 <__cxa_atexit@plt+0x210144> │ │ │ │ ldrbeq r0, [r5], #-1308 @ 0xfffffae4 │ │ │ │ streq r4, [pc], #-3504 @ 21c530 <__cxa_atexit@plt+0x21014c> │ │ │ │ @@ -540768,20 +540768,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 21c584 <__cxa_atexit@plt+0x2101a0> │ │ │ │ ldr r3, [pc, #40] @ 21c588 <__cxa_atexit@plt+0x2101a4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r9, #368640 @ 0x5a000 │ │ │ │ + bicseq r5, r9, #154 @ 0x9a │ │ │ │ ldrbeq r0, [r5], #-1208 @ 0xfffffb48 │ │ │ │ streq r4, [pc], #-3404 @ 21c594 <__cxa_atexit@plt+0x2101b0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 21c5e0 <__cxa_atexit@plt+0x2101fc> │ │ │ │ @@ -540793,20 +540793,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 21c5e8 <__cxa_atexit@plt+0x210204> │ │ │ │ ldr r3, [pc, #40] @ 21c5ec <__cxa_atexit@plt+0x210208> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r9, #2736128 @ 0x29c000 │ │ │ │ + bicseq r4, r9, #924 @ 0x39c │ │ │ │ ldrbeq r0, [r5], #-1108 @ 0xfffffbac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21c648 <__cxa_atexit@plt+0x210264> │ │ │ │ mov r0, r4 │ │ │ │ @@ -540819,21 +540819,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 21c658 <__cxa_atexit@plt+0x210274> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r5, r9, #235520 @ 0x39800 │ │ │ │ + bicseq r5, r9, #1610612738 @ 0x60000002 │ │ │ │ ldrbeq r0, [r5], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -540847,15 +540847,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21c6b4 <__cxa_atexit@plt+0x2102d0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [r5], #-1228 @ 0xfffffb34 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -540872,15 +540872,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21c718 <__cxa_atexit@plt+0x210334> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [r5], #-1128 @ 0xfffffb98 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21c774 <__cxa_atexit@plt+0x210390> │ │ │ │ @@ -540894,21 +540894,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 21c784 <__cxa_atexit@plt+0x2103a0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r5, r9, #851968 @ 0xd0000 │ │ │ │ + bicseq r4, r9, #1232 @ 0x4d0 │ │ │ │ ldrbeq r0, [r5], #-700 @ 0xfffffd44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -540922,15 +540922,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21c7e0 <__cxa_atexit@plt+0x2103fc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [r5], #-928 @ 0xfffffc60 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -540947,15 +540947,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21c844 <__cxa_atexit@plt+0x210460> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [r5], #-828 @ 0xfffffcc4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21c8a0 <__cxa_atexit@plt+0x2104bc> │ │ │ │ @@ -540969,21 +540969,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 21c8b0 <__cxa_atexit@plt+0x2104cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r5, r9, #232783872 @ 0xde00000 │ │ │ │ + bicseq r4, r9, #1920 @ 0x780 │ │ │ │ ldrbeq r0, [r5], #-400 @ 0xfffffe70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -540997,15 +540997,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21c90c <__cxa_atexit@plt+0x210528> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [r5], #-628 @ 0xfffffd8c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -541022,15 +541022,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21c970 <__cxa_atexit@plt+0x21058c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [r5], #-528 @ 0xfffffdf0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21c9cc <__cxa_atexit@plt+0x2105e8> │ │ │ │ @@ -541044,21 +541044,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 21c9dc <__cxa_atexit@plt+0x2105f8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r5, r9, #734003200 @ 0x2bc00000 │ │ │ │ + bicseq r4, r9, #244736 @ 0x3bc00 │ │ │ │ ldrbeq r0, [r5], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -541072,15 +541072,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21ca38 <__cxa_atexit@plt+0x210654> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [r5], #-328 @ 0xfffffeb8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -541097,15 +541097,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21ca9c <__cxa_atexit@plt+0x2106b8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [r5], #-228 @ 0xffffff1c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21caf8 <__cxa_atexit@plt+0x210714> │ │ │ │ @@ -541119,21 +541119,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 21cb08 <__cxa_atexit@plt+0x210724> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r5, r9, #-2130706432 @ 0x81000000 │ │ │ │ + bicseq r4, r9, #790528 @ 0xc1000 │ │ │ │ ldrbeq pc, [r4], #-3896 @ 0xfffff0c8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -541147,15 +541147,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21cb64 <__cxa_atexit@plt+0x210780> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r0, [r5], #-28 @ 0xffffffe4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -541172,15 +541172,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21cbc8 <__cxa_atexit@plt+0x2107e4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [r4], #-4024 @ 0xfffff048 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq r4, [pc], #-1804 @ 21cbd4 <__cxa_atexit@plt+0x2107f0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -541193,20 +541193,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 21cc28 <__cxa_atexit@plt+0x210844> │ │ │ │ ldr r3, [pc, #40] @ 21cc2c <__cxa_atexit@plt+0x210848> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r5, r9, #1476395008 @ 0x58000000 │ │ │ │ + bicseq r4, r9, #1409024 @ 0x158000 │ │ │ │ ldrbeq pc, [r4], #-3604 @ 0xfffff1ec @ │ │ │ │ streq r4, [pc], #-2964 @ 21cc38 <__cxa_atexit@plt+0x210854> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 21cc90 <__cxa_atexit@plt+0x2108ac> │ │ │ │ @@ -541221,21 +541221,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r5, r9, #10158080 @ 0x9b0000 │ │ │ │ + bicseq r4, r9, #3504 @ 0xdb0 │ │ │ │ ldrbeq pc, [r4], #-3496 @ 0xfffff258 @ │ │ │ │ streq r4, [pc], #-2848 @ 21ccac <__cxa_atexit@plt+0x2108c8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 21cccc <__cxa_atexit@plt+0x2108e8> │ │ │ │ mov sl, r8 │ │ │ │ @@ -541259,21 +541259,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 21cd38 <__cxa_atexit@plt+0x210954> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r5, r9, #66584576 @ 0x3f80000 │ │ │ │ + bicseq r4, r9, #992 @ 0x3e0 │ │ │ │ ldrbeq pc, [r4], #-3336 @ 0xfffff2f8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -541287,15 +541287,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21cd94 <__cxa_atexit@plt+0x2109b0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [r4], #-3564 @ 0xfffff214 @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -541312,15 +541312,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21cdf8 <__cxa_atexit@plt+0x210a14> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [r4], #-3464 @ 0xfffff278 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq r4, [pc], #-2504 @ 21ce04 <__cxa_atexit@plt+0x210a20> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -541336,21 +541336,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r5, r9, #220 @ 0xdc │ │ │ │ + bicseq r4, r9, #28, 14 @ 0x700000 │ │ │ │ ldrbeq pc, [r4], #-3036 @ 0xfffff424 @ │ │ │ │ streq r4, [pc], #-2388 @ 21ce78 <__cxa_atexit@plt+0x210a94> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 21ce98 <__cxa_atexit@plt+0x210ab4> │ │ │ │ mov sl, r8 │ │ │ │ @@ -541374,21 +541374,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 21cf04 <__cxa_atexit@plt+0x210b20> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r5, r9, #60 @ 0x3c │ │ │ │ + bicseq r4, r9, #124, 12 @ 0x7c00000 │ │ │ │ ldrbeq pc, [r4], #-2876 @ 0xfffff4c4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -541402,15 +541402,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21cf60 <__cxa_atexit@plt+0x210b7c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [r4], #-3104 @ 0xfffff3e0 @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -541427,15 +541427,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21cfc4 <__cxa_atexit@plt+0x210be0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [r4], #-3004 @ 0xfffff444 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq r5, [pc], #-864 @ 21cfd0 <__cxa_atexit@plt+0x210bec> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ @@ -541451,15 +541451,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r5, [pc], #-772 @ 21d038 <__cxa_atexit@plt+0x210c54> │ │ │ │ streq r5, [pc], #-788 @ 21d03c <__cxa_atexit@plt+0x210c58> │ │ │ │ ldrbeq pc, [r4], #-2572 @ 0xfffff5f4 @ │ │ │ │ @@ -541811,20 +541811,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 21d5d0 <__cxa_atexit@plt+0x2111ec> │ │ │ │ ldr r3, [pc, #40] @ 21d5d4 <__cxa_atexit@plt+0x2111f0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r9, #15663104 @ 0xef0000 │ │ │ │ + bicseq r3, r9, #47, 30 @ 0xbc │ │ │ │ ldrbeq pc, [r4], #-1132 @ 0xfffffb94 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21d630 <__cxa_atexit@plt+0x21124c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -541837,21 +541837,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 21d640 <__cxa_atexit@plt+0x21125c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r4, r9, #124, 16 @ 0x7c0000 │ │ │ │ + bicseq r3, r9, #188, 28 @ 0xbc0 │ │ │ │ ldrbeq pc, [r4], #-1024 @ 0xfffffc00 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -541865,15 +541865,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21d69c <__cxa_atexit@plt+0x2112b8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [r4], #-1252 @ 0xfffffb1c @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -541890,15 +541890,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21d700 <__cxa_atexit@plt+0x21131c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [r4], #-1152 @ 0xfffffb80 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 21d75c <__cxa_atexit@plt+0x211378> │ │ │ │ @@ -541912,21 +541912,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 21d76c <__cxa_atexit@plt+0x211388> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r4, r9, #19398656 @ 0x1280000 │ │ │ │ + bicseq r3, r9, #8832 @ 0x2280 │ │ │ │ ldrbeq pc, [r4], #-724 @ 0xfffffd2c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -541940,15 +541940,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 21d7c8 <__cxa_atexit@plt+0x2113e4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [r4], #-952 @ 0xfffffc48 @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -541965,15 +541965,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 21d82c <__cxa_atexit@plt+0x211448> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq pc, [r4], #-852 @ 0xfffffcac @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq r3, [pc], #-3988 @ 21d838 <__cxa_atexit@plt+0x211454> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -541989,21 +541989,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r4, r9, #28311552 @ 0x1b00000 │ │ │ │ + bicseq r3, r9, #23296 @ 0x5b00 │ │ │ │ ldrbeq pc, [r4], #-424 @ 0xfffffe58 @ │ │ │ │ streq r3, [pc], #-3872 @ 21d8ac <__cxa_atexit@plt+0x2114c8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 21d8cc <__cxa_atexit@plt+0x2114e8> │ │ │ │ mov sl, r8 │ │ │ │ @@ -542029,21 +542029,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r4, r9, #494927872 @ 0x1d800000 │ │ │ │ + bicseq r3, r9, #186368 @ 0x2d800 │ │ │ │ ldrbeq pc, [r4], #-264 @ 0xfffffef8 @ │ │ │ │ streq r3, [pc], #-3712 @ 21d94c <__cxa_atexit@plt+0x211568> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 21d96c <__cxa_atexit@plt+0x211588> │ │ │ │ mov sl, r8 │ │ │ │ @@ -542093,20 +542093,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 21da38 <__cxa_atexit@plt+0x211654> │ │ │ │ ldr r3, [pc, #40] @ 21da3c <__cxa_atexit@plt+0x211658> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r9, #788529152 @ 0x2f000000 │ │ │ │ + bicseq r3, r9, #454656 @ 0x6f000 │ │ │ │ ldrbeq pc, [r4], #-4 @ │ │ │ │ streq r3, [pc], #-3460 @ 21da48 <__cxa_atexit@plt+0x211664> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 21daa0 <__cxa_atexit@plt+0x2116bc> │ │ │ │ @@ -542121,21 +542121,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r4, r9, #67108867 @ 0x4000003 │ │ │ │ + bicseq r3, r9, #4096 @ 0x1000 │ │ │ │ ldrbeq lr, [r4], #-3992 @ 0xfffff068 │ │ │ │ streq r3, [pc], #-3344 @ 21dabc <__cxa_atexit@plt+0x2116d8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 21dadc <__cxa_atexit@plt+0x2116f8> │ │ │ │ mov sl, r8 │ │ │ │ @@ -542161,21 +542161,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r4, r9, #2013265920 @ 0x78000000 │ │ │ │ + bicseq r3, r9, #1540096 @ 0x178000 │ │ │ │ ldrbeq lr, [r4], #-3832 @ 0xfffff108 │ │ │ │ streq r3, [pc], #-3184 @ 21db5c <__cxa_atexit@plt+0x211778> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 21db7c <__cxa_atexit@plt+0x211798> │ │ │ │ mov sl, r8 │ │ │ │ @@ -542269,15 +542269,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 21dcfc <__cxa_atexit@plt+0x211918> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ + b 3fa920 <__cxa_atexit@plt+0x3ee53c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r4, [pc], #-1304 @ 21dd00 <__cxa_atexit@plt+0x21191c> │ │ │ │ ldrbeq lr, [r4], #-3396 @ 0xfffff2bc │ │ │ │ streq r4, [pc], #-1800 @ 21dd08 <__cxa_atexit@plt+0x211924> │ │ │ │ @@ -543433,15 +543433,15 @@ │ │ │ │ ldr r7, [r8, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r9 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ str r8, [r3] │ │ │ │ cmp r7, r2 │ │ │ │ bcc 21ef64 <__cxa_atexit@plt+0x212b80> │ │ │ │ ldr r7, [pc, #96] @ 21ef94 <__cxa_atexit@plt+0x212bb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -543488,15 +543488,15 @@ │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ str r7, [r2, #4]! │ │ │ │ cmp r1, r3 │ │ │ │ @@ -543534,15 +543534,15 @@ │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ str r7, [r2, #4]! │ │ │ │ cmp r1, r3 │ │ │ │ bcc 21f0f4 <__cxa_atexit@plt+0x212d10> │ │ │ │ ldr r7, [pc, #80] @ 21f11c <__cxa_atexit@plt+0x212d38> │ │ │ │ @@ -543608,15 +543608,15 @@ │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ ldr r3, [r5] │ │ │ │ str r9, [r5] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #12] @ 21f1e8 <__cxa_atexit@plt+0x212e04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ streq r3, [pc], #-700 @ 21f1f0 <__cxa_atexit@plt+0x212e0c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -543859,15 +543859,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 21f610 <__cxa_atexit@plt+0x21322c> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -543903,15 +543903,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 21f694 <__cxa_atexit@plt+0x2132b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -543947,15 +543947,15 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ ldr r7, [pc, #40] @ 21f73c <__cxa_atexit@plt+0x213358> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 21f740 <__cxa_atexit@plt+0x21335c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @@ -544003,15 +544003,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 21f850 <__cxa_atexit@plt+0x21346c> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -544047,15 +544047,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 21f8d4 <__cxa_atexit@plt+0x2134f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -544104,15 +544104,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 21f9e4 <__cxa_atexit@plt+0x213600> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -544148,15 +544148,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 21fa68 <__cxa_atexit@plt+0x213684> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -544205,15 +544205,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 21fb78 <__cxa_atexit@plt+0x213794> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -544249,15 +544249,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 21fbfc <__cxa_atexit@plt+0x213818> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -544293,15 +544293,15 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ ldr r7, [pc, #40] @ 21fca4 <__cxa_atexit@plt+0x2138c0> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 21fca8 <__cxa_atexit@plt+0x2138c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @@ -544349,15 +544349,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 21fdb8 <__cxa_atexit@plt+0x2139d4> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -544393,15 +544393,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 21fe3c <__cxa_atexit@plt+0x213a58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -544437,15 +544437,15 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ ldr r7, [pc, #40] @ 21fee4 <__cxa_atexit@plt+0x213b00> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 21fee8 <__cxa_atexit@plt+0x213b04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @@ -544683,15 +544683,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 2202f0 <__cxa_atexit@plt+0x213f0c> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -544727,15 +544727,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 220374 <__cxa_atexit@plt+0x213f90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -544784,15 +544784,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 220484 <__cxa_atexit@plt+0x2140a0> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -544828,15 +544828,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 220508 <__cxa_atexit@plt+0x214124> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -544885,15 +544885,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 220618 <__cxa_atexit@plt+0x214234> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -544929,15 +544929,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 22069c <__cxa_atexit@plt+0x2142b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -544973,15 +544973,15 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ ldr r7, [pc, #40] @ 220744 <__cxa_atexit@plt+0x214360> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 220748 <__cxa_atexit@plt+0x214364> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @@ -545029,15 +545029,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 220858 <__cxa_atexit@plt+0x214474> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -545073,15 +545073,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 2208dc <__cxa_atexit@plt+0x2144f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -545301,15 +545301,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 220c98 <__cxa_atexit@plt+0x2148b4> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -545345,15 +545345,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 220d1c <__cxa_atexit@plt+0x214938> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -545389,15 +545389,15 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ ldr r7, [pc, #40] @ 220dc4 <__cxa_atexit@plt+0x2149e0> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 220dc8 <__cxa_atexit@plt+0x2149e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @@ -545445,15 +545445,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 220ed8 <__cxa_atexit@plt+0x214af4> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -545489,15 +545489,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 220f5c <__cxa_atexit@plt+0x214b78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -545533,15 +545533,15 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ ldr r7, [pc, #40] @ 221004 <__cxa_atexit@plt+0x214c20> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 221008 <__cxa_atexit@plt+0x214c24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @@ -545589,15 +545589,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 221118 <__cxa_atexit@plt+0x214d34> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -545633,15 +545633,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 22119c <__cxa_atexit@plt+0x214db8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -545677,15 +545677,15 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ ldr r7, [pc, #40] @ 221244 <__cxa_atexit@plt+0x214e60> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 221248 <__cxa_atexit@plt+0x214e64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @@ -546431,15 +546431,15 @@ │ │ │ │ ldr r3, [r2] │ │ │ │ str r9, [r2] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #16] @ 221e08 <__cxa_atexit@plt+0x215a24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd414 │ │ │ │ streq r0, [pc], #-1692 @ 221e10 <__cxa_atexit@plt+0x215a2c> │ │ │ │ @@ -547810,15 +547810,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r7, [pc, #28] @ 223390 <__cxa_atexit@plt+0x216fac> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldrbeq sl, [r4], #-132 @ 0xffffff7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -548070,15 +548070,15 @@ │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r3, [r7, #9] │ │ │ │ ldr r1, [r7, #13] │ │ │ │ ldr r7, [r7, #17] │ │ │ │ ldr r0, [pc, #360] @ 22390c <__cxa_atexit@plt+0x217528> │ │ │ │ str r7, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -548448,15 +548448,15 @@ │ │ │ │ stmib r3, {r2, fp, lr} │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r1, ip} │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ sub r8, r6, #31 │ │ │ │ ldmib sp, {r7, r9, fp} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrbeq r9, [r4], #-656 @ 0xfffffd70 │ │ │ │ ldrbeq r9, [r4], #-704 @ 0xfffffd40 │ │ │ │ @@ -548710,15 +548710,15 @@ │ │ │ │ add r2, r2, #3 │ │ │ │ add r1, r1, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ str r0, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [pc, #56] @ 2241cc <__cxa_atexit@plt+0x217de8> │ │ │ │ ldr r1, [pc, #56] @ 2241d0 <__cxa_atexit@plt+0x217dec> │ │ │ │ ldr r7, [pc, #56] @ 2241d4 <__cxa_atexit@plt+0x217df0> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -548798,15 +548798,15 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xffffe4dc │ │ │ │ streq lr, [lr], #-188 @ 0xffffff44 │ │ │ │ streq lr, [lr], #-3304 @ 0xfffff318 │ │ │ │ @@ -550809,15 +550809,15 @@ │ │ │ │ str sl, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ str r1, [r9, #20] │ │ │ │ ldr r7, [pc, #36] @ 226274 <__cxa_atexit@plt+0x219e90> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ + b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ streq fp, [lr], #-3364 @ 0xfffff2dc │ │ │ │ @ instruction: 0xffffbd3c │ │ │ │ @@ -550848,15 +550848,15 @@ │ │ │ │ str sl, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r3, [r9, #16] │ │ │ │ str r1, [r9, #20] │ │ │ │ ldr r7, [pc, #28] @ 226308 <__cxa_atexit@plt+0x219f24> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ + b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ streq fp, [lr], #-3196 @ 0xfffff384 │ │ │ │ @ instruction: 0xffffbca4 │ │ │ │ ldrbeq r7, [r4], #-276 @ 0xfffffeec │ │ │ │ streq ip, [lr], #-3296 @ 0xfffff320 │ │ │ │ @@ -551071,15 +551071,15 @@ │ │ │ │ ldr r7, [pc, #40] @ 226680 <__cxa_atexit@plt+0x21a29c> │ │ │ │ mov r8, sl │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ @ instruction: 0xffffac94 │ │ │ │ ldrbeq r6, [r4], #-1304 @ 0xfffffae8 │ │ │ │ ldrbeq r6, [r4], #-1492 @ 0xfffffa2c │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ streq ip, [lr], #-2408 @ 0xfffff698 │ │ │ │ andeq r0, r0, r7 │ │ │ │ @@ -551113,15 +551113,15 @@ │ │ │ │ ldr r7, [pc, #40] @ 226728 <__cxa_atexit@plt+0x21a344> │ │ │ │ mov r8, sl │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xffffabec │ │ │ │ ldrbeq r6, [r4], #-1136 @ 0xfffffb90 │ │ │ │ ldrbeq r6, [r4], #-1324 @ 0xfffffad4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ streq ip, [lr], #-2240 @ 0xfffff740 │ │ │ │ andeq r0, r0, r7 │ │ │ │ @@ -551154,15 +551154,15 @@ │ │ │ │ b 194c34 <__cxa_atexit@plt+0x188850> │ │ │ │ ldr r3, [pc, #36] @ 2267cc <__cxa_atexit@plt+0x21a3e8> │ │ │ │ mov r8, sl │ │ │ │ mov r2, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffab48 │ │ │ │ ldrbeq r6, [r4], #-972 @ 0xfffffc34 │ │ │ │ ldrbeq r6, [r4], #-1156 @ 0xfffffb7c │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ streq ip, [lr], #-2076 @ 0xfffff7e4 │ │ │ │ andeq r0, r0, r7, lsl #20 │ │ │ │ @@ -552250,15 +552250,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 2278e8 <__cxa_atexit@plt+0x21b504> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 2278ec <__cxa_atexit@plt+0x21b508> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r5, [r4], #-360 @ 0xfffffe98 │ │ │ │ ldrbeq r5, [r4], #-1720 @ 0xfffff948 │ │ │ │ ldrbeq r5, [r4], #-840 @ 0xfffffcb8 │ │ │ │ streq r9, [lr], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -552272,15 +552272,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 227940 <__cxa_atexit@plt+0x21b55c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 227944 <__cxa_atexit@plt+0x21b560> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r5, [r4], #-272 @ 0xfffffef0 │ │ │ │ ldrbeq r5, [r4], #-1632 @ 0xfffff9a0 │ │ │ │ ldrbeq r5, [r4], #-752 @ 0xfffffd10 │ │ │ │ streq sl, [lr], #-4004 @ 0xfffff05c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -552384,15 +552384,15 @@ │ │ │ │ ldr r7, [pc, #120] @ 227b54 <__cxa_atexit@plt+0x21b770> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r3, [r9, #8] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #104] @ 227b58 <__cxa_atexit@plt+0x21b774> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ b 227b04 <__cxa_atexit@plt+0x21b720> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -553659,15 +553659,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [pc, #24] @ 228ef0 <__cxa_atexit@plt+0x21cb0c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r8, [lr], #-1004 @ 0xfffffc14 │ │ │ │ ldrbeq r3, [r4], #-2904 @ 0xfffff4a8 │ │ │ │ ldrbeq r3, [r4], #-3392 @ 0xfffff2c0 │ │ │ │ streq r9, [lr], #-4072 @ 0xfffff018 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -554111,15 +554111,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 22961c <__cxa_atexit@plt+0x21d238> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 229614 <__cxa_atexit@plt+0x21d230> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -555400,15 +555400,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r7, [pc, #28] @ 22aa28 <__cxa_atexit@plt+0x21e644> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldrbeq r2, [r4], #-2540 @ 0xfffff614 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -558802,15 +558802,15 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r7, [pc, #32] @ 22df4c <__cxa_atexit@plt+0x221b68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #24] @ 22df50 <__cxa_atexit@plt+0x221b6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldrbeq lr, [r3], #-2824 @ 0xfffff4f8 │ │ │ │ ldrbeq pc, [r3], #-268 @ 0xfffffef4 @ │ │ │ │ ldrbeq pc, [r3], #-1240 @ 0xfffffb28 @ │ │ │ │ streq r4, [lr], #-3728 @ 0xfffff170 │ │ │ │ @@ -558851,24 +558851,24 @@ │ │ │ │ ldr r7, [pc, #88] @ 22e040 <__cxa_atexit@plt+0x221c5c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r1, #2 │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #60] @ 22e044 <__cxa_atexit@plt+0x221c60> │ │ │ │ ldr r2, [pc, #60] @ 22e048 <__cxa_atexit@plt+0x221c64> │ │ │ │ ldr r7, [pc, #60] @ 22e04c <__cxa_atexit@plt+0x221c68> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ streq r3, [lr], #-2776 @ 0xfffff528 │ │ │ │ @@ -558891,15 +558891,15 @@ │ │ │ │ ldr r7, [pc, #36] @ 22e0ac <__cxa_atexit@plt+0x221cc8> │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r1, #2 │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ streq r3, [lr], #-2616 @ 0xfffff5c8 │ │ │ │ streq r3, [lr], #-2692 @ 0xfffff57c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #224] @ 22e1a0 <__cxa_atexit@plt+0x221dbc> │ │ │ │ @@ -558955,15 +558955,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 22e1a8 <__cxa_atexit@plt+0x221dc4> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ ldrbeq lr, [r3], #-2364 @ 0xfffff6c4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffe8d90 │ │ │ │ streq r3, [lr], #-2340 @ 0xfffff6dc │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ @@ -558989,15 +558989,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 22e228 <__cxa_atexit@plt+0x221e44> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 22e24c <__cxa_atexit@plt+0x221e68> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -559027,15 +559027,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 22e2c0 <__cxa_atexit@plt+0x221edc> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 22e2e4 <__cxa_atexit@plt+0x221f00> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -559065,15 +559065,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 22e358 <__cxa_atexit@plt+0x221f74> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -559088,15 +559088,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 22e3b8 <__cxa_atexit@plt+0x221fd4> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ streq r4, [lr], #-2544 @ 0xfffff610 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -559162,29 +559162,29 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r3, r3, #2 │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ ldr r2, [pc, #64] @ 22e524 <__cxa_atexit@plt+0x222140> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #60] @ 22e528 <__cxa_atexit@plt+0x222144> │ │ │ │ ldr r8, [pc, #60] @ 22e52c <__cxa_atexit@plt+0x222148> │ │ │ │ ldr r0, [pc, #60] @ 22e530 <__cxa_atexit@plt+0x22214c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrbeq lr, [r3], #-1812 @ 0xfffff8ec │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ streq r3, [lr], #-1484 @ 0xfffffa34 │ │ │ │ streq r2, [lr], #-3480 @ 0xfffff268 │ │ │ │ @@ -559610,15 +559610,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 22ec18 <__cxa_atexit@plt+0x222834> │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r2, r6 │ │ │ │ b 22ebec <__cxa_atexit@plt+0x222808> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ @@ -559649,15 +559649,15 @@ │ │ │ │ stmib r6, {r7, r8, r9} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 22ec88 <__cxa_atexit@plt+0x2228a4> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrbeq lr, [r3], #-1952 @ 0xfffff860 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ streq r4, [lr], #-300 @ 0xfffffed4 │ │ │ │ @@ -561557,15 +561557,15 @@ │ │ │ │ ldr r7, [pc, #724] @ 230d04 <__cxa_atexit@plt+0x224920> │ │ │ │ mov r8, sl │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 230c90 <__cxa_atexit@plt+0x2248ac> │ │ │ │ ldr lr, [pc, #836] @ 230da4 <__cxa_atexit@plt+0x2249c0> │ │ │ │ add r7, r7, #5 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -561577,15 +561577,15 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ ldr r7, [pc, #796] @ 230da8 <__cxa_atexit@plt+0x2249c4> │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ + b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ ldr r3, [pc, #640] @ 230d20 <__cxa_atexit@plt+0x22493c> │ │ │ │ ldr r9, [r7, #5] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r9} │ │ │ │ ldr r7, [pc, #628] @ 230d24 <__cxa_atexit@plt+0x224940> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -562301,30 +562301,30 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr sl, [r7, #6] │ │ │ │ ldr r7, [pc, #96] @ 231640 <__cxa_atexit@plt+0x22525c> │ │ │ │ add r9, r0, #1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r1, [pc, #52] @ 231624 <__cxa_atexit@plt+0x225240> │ │ │ │ ldr r0, [pc, #52] @ 231628 <__cxa_atexit@plt+0x225244> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #2 │ │ │ │ ldr r0, [pc, #40] @ 23162c <__cxa_atexit@plt+0x225248> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [pc, #20] @ 231630 <__cxa_atexit@plt+0x22524c> │ │ │ │ add r9, r0, #1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ ldrbeq fp, [r3], #-3628 @ 0xfffff1d4 │ │ │ │ ldrbeq fp, [r3], #-3452 @ 0xfffff284 │ │ │ │ ldrbeq fp, [r3], #-3592 @ 0xfffff1f8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrbeq fp, [r3], #-3436 @ 0xfffff294 │ │ │ │ ldrbeq fp, [r3], #-3428 @ 0xfffff29c │ │ │ │ @@ -562697,15 +562697,15 @@ │ │ │ │ streq r1, [lr], #-1012 @ 0xfffffc0c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 231c18 <__cxa_atexit@plt+0x225834> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r1, [lr], #-976 @ 0xfffffc30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #56] @ 231c68 <__cxa_atexit@plt+0x225884> │ │ │ │ ldr r2, [pc, #56] @ 231c6c <__cxa_atexit@plt+0x225888> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -563888,15 +563888,15 @@ │ │ │ │ str r7, [r6, #16]! │ │ │ │ sub r7, r3, #7 │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ + b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -564066,15 +564066,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ + b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #32] @ 2331b4 <__cxa_atexit@plt+0x226dd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ @@ -565460,32 +565460,32 @@ │ │ │ │ ldr r0, [pc, #160] @ 2347cc <__cxa_atexit@plt+0x2283e8> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r6, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #36 @ 0x24 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r6, [pc, #84] @ 2347a0 <__cxa_atexit@plt+0x2283bc> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r6, [pc, #104] @ 2347d4 <__cxa_atexit@plt+0x2283f0> │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, asr #13 │ │ │ │ ldrbeq r8, [r3], #-1608 @ 0xfffff9b8 │ │ │ │ andeq r0, r0, ip, asr r8 │ │ │ │ ldrbeq r8, [r3], #-2748 @ 0xfffff544 │ │ │ │ streq lr, [sp], #-2736 @ 0xfffff550 │ │ │ │ ldrbeq r8, [r3], #-1744 @ 0xfffff930 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ @@ -565565,15 +565565,15 @@ │ │ │ │ b 194c34 <__cxa_atexit@plt+0x188850> │ │ │ │ ldr r2, [pc, #40] @ 2348fc <__cxa_atexit@plt+0x228518> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r8, [r3], #-1900 @ 0xfffff894 │ │ │ │ streq lr, [sp], #-1892 @ 0xfffff89c │ │ │ │ ldrbeq r8, [r3], #-668 @ 0xfffffd64 │ │ │ │ @ instruction: 0x000004b4 │ │ │ │ ldrbeq r8, [r3], #-860 @ 0xfffffca4 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ streq lr, [sp], #-1772 @ 0xfffff914 │ │ │ │ @@ -565634,15 +565634,15 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r8, [r3], #-440 @ 0xfffffe48 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrbeq r8, [r3], #-1584 @ 0xfffff9d0 │ │ │ │ streq lr, [sp], #-1584 @ 0xfffff9d0 │ │ │ │ ldrbeq r8, [r3], #-592 @ 0xfffffdb0 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ streq lr, [sp], #-1496 @ 0xfffffa28 │ │ │ │ @@ -565710,15 +565710,15 @@ │ │ │ │ ldr r4, [pc, #44] @ 234b40 <__cxa_atexit@plt+0x22875c> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5] │ │ │ │ mov r4, r9 │ │ │ │ str r3, [r9, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r8, [r3], #-1340 @ 0xfffffac4 │ │ │ │ streq lr, [sp], #-1316 @ 0xfffffadc │ │ │ │ ldrbeq r8, [r3], #-92 @ 0xffffffa4 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ ldrbeq r8, [r3], #-284 @ 0xfffffee4 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ streq lr, [sp], #-1192 @ 0xfffffb58 │ │ │ │ @@ -565779,15 +565779,15 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r7, [r3], #-3956 @ 0xfffff08c │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ ldrbeq r8, [r3], #-1004 @ 0xfffffc14 │ │ │ │ streq lr, [sp], #-1004 @ 0xfffffc14 │ │ │ │ ldrbeq r8, [r3], #-12 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ streq lr, [sp], #-916 @ 0xfffffc6c │ │ │ │ @@ -565845,15 +565845,15 @@ │ │ │ │ b 194c34 <__cxa_atexit@plt+0x188850> │ │ │ │ ldr r3, [pc, #40] @ 234d5c <__cxa_atexit@plt+0x228978> │ │ │ │ mov r4, #36 @ 0x24 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrbeq r8, [r3], #-784 @ 0xfffffcf0 │ │ │ │ ldrbeq r7, [r3], #-3656 @ 0xfffff1b8 │ │ │ │ streq lr, [sp], #-736 @ 0xfffffd20 │ │ │ │ ldrbeq r7, [r3], #-3844 @ 0xfffff0fc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ streq lr, [sp], #-212 @ 0xffffff2c │ │ │ │ @@ -568045,15 +568045,15 @@ │ │ │ │ streq ip, [sp], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 236fa8 <__cxa_atexit@plt+0x22abc4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq ip, [sp], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #56] @ 236ff8 <__cxa_atexit@plt+0x22ac14> │ │ │ │ ldr r2, [pc, #56] @ 236ffc <__cxa_atexit@plt+0x22ac18> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -568385,15 +568385,15 @@ │ │ │ │ stmib r3, {r2, fp, lr} │ │ │ │ str sl, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ sub r8, r6, #31 │ │ │ │ ldmib sp, {r7, r9, fp} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrbeq r5, [r3], #-2832 @ 0xfffff4f0 │ │ │ │ ldrbeq r5, [r3], #-2884 @ 0xfffff4bc │ │ │ │ @@ -568984,15 +568984,15 @@ │ │ │ │ add r2, r2, #3 │ │ │ │ add r1, r1, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ str r0, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [pc, #56] @ 237e94 <__cxa_atexit@plt+0x22bab0> │ │ │ │ ldr r1, [pc, #56] @ 237e98 <__cxa_atexit@plt+0x22bab4> │ │ │ │ ldr r7, [pc, #56] @ 237e9c <__cxa_atexit@plt+0x22bab8> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -569072,15 +569072,15 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xffff1c68 │ │ │ │ streq sl, [sp], #-1012 @ 0xfffffc0c │ │ │ │ streq fp, [sp], #-32 @ 0xffffffe0 │ │ │ │ @@ -569558,15 +569558,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1940ac <__cxa_atexit@plt+0x187cc8> │ │ │ │ ldr r3, [pc, #20] @ 238750 <__cxa_atexit@plt+0x22c36c> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ muleq r0, r4, r6 │ │ │ │ andeq r0, r0, r0, asr #14 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ streq sl, [sp], #-3524 @ 0xfffff23c │ │ │ │ @ instruction: 0xffff0e4c │ │ │ │ @ instruction: 0xffff0f34 │ │ │ │ @@ -570010,15 +570010,15 @@ │ │ │ │ sub r9, r6, #22 │ │ │ │ b 1940ac <__cxa_atexit@plt+0x187cc8> │ │ │ │ ldr r3, [pc, #32] @ 238e6c <__cxa_atexit@plt+0x22ca88> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffff0738 │ │ │ │ @ instruction: 0xffff0820 │ │ │ │ @ instruction: 0xffff09c4 │ │ │ │ ldrbeq r3, [r3], #-3136 @ 0xfffff3c0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ streq sl, [sp], #-380 @ 0xfffffe84 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -570850,15 +570850,15 @@ │ │ │ │ ldr r7, [pc, #44] @ 239b90 <__cxa_atexit@plt+0x22d7ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #3 │ │ │ │ ldr r7, [pc, #36] @ 239b94 <__cxa_atexit@plt+0x22d7b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ 239b98 <__cxa_atexit@plt+0x22d7b4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrbeq r2, [r3], #-3972 @ 0xfffff07c │ │ │ │ ldrbeq r3, [r3], #-2268 @ 0xfffff724 │ │ │ │ ldrbeq r3, [r3], #-864 @ 0xfffffca0 │ │ │ │ @@ -571335,15 +571335,15 @@ │ │ │ │ beq 23a320 <__cxa_atexit@plt+0x22df3c> │ │ │ │ ldr r7, [pc, #80] @ 23a34c <__cxa_atexit@plt+0x22df68> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [pc, #72] @ 23a350 <__cxa_atexit@plt+0x22df6c> │ │ │ │ mov r7, r9 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa998 <__cxa_atexit@plt+0x3ee5b4> │ │ │ │ + b 3fa9f0 <__cxa_atexit@plt+0x3ee60c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -571380,15 +571380,15 @@ │ │ │ │ beq 23a3d4 <__cxa_atexit@plt+0x22dff0> │ │ │ │ ldr r3, [pc, #52] @ 23a3e4 <__cxa_atexit@plt+0x22e000> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [pc, #40] @ 23a3e8 <__cxa_atexit@plt+0x22e004> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa998 <__cxa_atexit@plt+0x3ee5b4> │ │ │ │ + b 3fa9f0 <__cxa_atexit@plt+0x3ee60c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @@ -571408,15 +571408,15 @@ │ │ │ │ beq 23a434 <__cxa_atexit@plt+0x22e050> │ │ │ │ ldr r3, [pc, #32] @ 23a440 <__cxa_atexit@plt+0x22e05c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [pc, #20] @ 23a444 <__cxa_atexit@plt+0x22e060> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa998 <__cxa_atexit@plt+0x3ee5b4> │ │ │ │ + b 3fa9f0 <__cxa_atexit@plt+0x3ee60c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrbeq r2, [r3], #-3692 @ 0xfffff194 │ │ │ │ streq r8, [sp], #-2980 @ 0xfffff45c │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -571424,27 +571424,27 @@ │ │ │ │ ldr r3, [pc, #24] @ 23a474 <__cxa_atexit@plt+0x22e090> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [pc, #8] @ 23a478 <__cxa_atexit@plt+0x22e094> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa998 <__cxa_atexit@plt+0x3ee5b4> │ │ │ │ + b 3fa9f0 <__cxa_atexit@plt+0x3ee60c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbeq r2, [r3], #-3628 @ 0xfffff1d4 │ │ │ │ streq r8, [sp], #-2928 @ 0xfffff490 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 23a4a4 <__cxa_atexit@plt+0x22e0c0> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3fa9b8 <__cxa_atexit@plt+0x3ee5d4> │ │ │ │ + b 3faa10 <__cxa_atexit@plt+0x3ee62c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ streq r8, [sp], #-2884 @ 0xfffff4bc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -573134,15 +573134,15 @@ │ │ │ │ streq r5, [sp], #-3216 @ 0xfffff370 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 23bf2c <__cxa_atexit@plt+0x22fb48> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r5, [sp], #-2196 @ 0xfffff76c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ @@ -573192,15 +573192,15 @@ │ │ │ │ streq r5, [sp], #-2984 @ 0xfffff458 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 23c014 <__cxa_atexit@plt+0x22fc30> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r5, [sp], #-1964 @ 0xfffff854 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ @@ -573250,15 +573250,15 @@ │ │ │ │ streq r5, [sp], #-2752 @ 0xfffff540 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 23c0fc <__cxa_atexit@plt+0x22fd18> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r5, [sp], #-1732 @ 0xfffff93c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ @@ -573275,15 +573275,15 @@ │ │ │ │ streq r5, [sp], #-2652 @ 0xfffff5a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 23c160 <__cxa_atexit@plt+0x22fd7c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r5, [sp], #-1632 @ 0xfffff9a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ @@ -573300,15 +573300,15 @@ │ │ │ │ streq r5, [sp], #-2552 @ 0xfffff608 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 23c1c4 <__cxa_atexit@plt+0x22fde0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r5, [sp], #-1532 @ 0xfffffa04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ @@ -573374,15 +573374,15 @@ │ │ │ │ streq r5, [sp], #-2256 @ 0xfffff730 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 23c2ec <__cxa_atexit@plt+0x22ff08> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r5, [sp], #-1236 @ 0xfffffb2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ @@ -573475,15 +573475,15 @@ │ │ │ │ streq r5, [sp], #-1852 @ 0xfffff8c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 23c480 <__cxa_atexit@plt+0x23009c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r5, [sp], #-832 @ 0xfffffcc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ @@ -573500,15 +573500,15 @@ │ │ │ │ streq r5, [sp], #-1752 @ 0xfffff928 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 23c4e4 <__cxa_atexit@plt+0x230100> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r5, [sp], #-732 @ 0xfffffd24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ @@ -574791,15 +574791,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #12] @ 23d910 <__cxa_atexit@plt+0x23152c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ streq r4, [sp], #-2480 @ 0xfffff650 │ │ │ │ streq r5, [sp], #-880 @ 0xfffffc90 │ │ │ │ andeq pc, r0, fp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 23d958 <__cxa_atexit@plt+0x231574> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -574830,15 +574830,15 @@ │ │ │ │ andeq pc, r0, fp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #12] @ 23d9ac <__cxa_atexit@plt+0x2315c8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ streq r4, [sp], #-2324 @ 0xfffff6ec │ │ │ │ streq r5, [sp], #-1596 @ 0xfffff9c4 │ │ │ │ andeq r7, r3, pc, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #60] @ 23da00 <__cxa_atexit@plt+0x23161c> │ │ │ │ ldr r2, [pc, #60] @ 23da04 <__cxa_atexit@plt+0x231620> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -575414,15 +575414,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 23e2f8 <__cxa_atexit@plt+0x231f14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 23e2f0 <__cxa_atexit@plt+0x231f0c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -575461,15 +575461,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 23e3b4 <__cxa_atexit@plt+0x231fd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 23e3ac <__cxa_atexit@plt+0x231fc8> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -575495,15 +575495,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 23e43c <__cxa_atexit@plt+0x232058> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 23e434 <__cxa_atexit@plt+0x232050> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -575529,15 +575529,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 23e4c4 <__cxa_atexit@plt+0x2320e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 23e4bc <__cxa_atexit@plt+0x2320d8> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -576418,15 +576418,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 23f288 <__cxa_atexit@plt+0x232ea4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 23f28c <__cxa_atexit@plt+0x232ea8> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq sp, [r2], #-1992 @ 0xfffff838 │ │ │ │ ldrbeq sp, [r2], #-3352 @ 0xfffff2e8 │ │ │ │ ldrbeq sp, [r2], #-2472 @ 0xfffff658 │ │ │ │ streq r2, [sp], #-1416 @ 0xfffffa78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -576440,15 +576440,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 23f2e0 <__cxa_atexit@plt+0x232efc> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 23f2e4 <__cxa_atexit@plt+0x232f00> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq sp, [r2], #-1904 @ 0xfffff890 │ │ │ │ ldrbeq sp, [r2], #-3264 @ 0xfffff340 │ │ │ │ ldrbeq sp, [r2], #-2384 @ 0xfffff6b0 │ │ │ │ streq r3, [sp], #-644 @ 0xfffffd7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -576473,15 +576473,15 @@ │ │ │ │ ldr r7, [pc, #100] @ 23f3a4 <__cxa_atexit@plt+0x232fc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r3, [r9, #8] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #84] @ 23f3a8 <__cxa_atexit@plt+0x232fc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r2, #16 │ │ │ │ ldr r7, [pc, #36] @ 23f398 <__cxa_atexit@plt+0x232fb4> │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ @@ -576614,15 +576614,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ ldr r7, [pc, #48] @ 23f5b4 <__cxa_atexit@plt+0x2331d0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -577697,15 +577697,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r9, #8] │ │ │ │ str r7, [r9, #20] │ │ │ │ str r1, [r8, #12]! │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ str r0, [r9, #24] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ streq r1, [sp], #-2392 @ 0xfffff6a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -581711,15 +581711,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r9, #8] │ │ │ │ str r7, [r9, #20] │ │ │ │ str r1, [r8, #12]! │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ str r0, [r9, #24] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ streq sp, [ip], #-2608 @ 0xfffff5d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -582990,15 +582990,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [pc, #24] @ 24593c <__cxa_atexit@plt+0x239558> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq fp, [ip], #-2496 @ 0xfffff640 │ │ │ │ ldrbeq r7, [r2], #-268 @ 0xfffffef4 │ │ │ │ ldrbeq r7, [r2], #-756 @ 0xfffffd0c │ │ │ │ streq sp, [ip], #-1704 @ 0xfffff958 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -583019,15 +583019,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [pc, #24] @ 2459b0 <__cxa_atexit@plt+0x2395cc> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq fp, [ip], #-2380 @ 0xfffff6b4 │ │ │ │ ldrbeq r7, [r2], #-152 @ 0xffffff68 │ │ │ │ ldrbeq r7, [r2], #-640 @ 0xfffffd80 │ │ │ │ streq sp, [ip], #-1588 @ 0xfffff9cc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -583209,15 +583209,15 @@ │ │ │ │ bne 245c98 <__cxa_atexit@plt+0x2398b4> │ │ │ │ ldr r7, [pc, #112] @ 245cf4 <__cxa_atexit@plt+0x239910> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #100] @ 245cf8 <__cxa_atexit@plt+0x239914> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 245ce4 <__cxa_atexit@plt+0x239900> │ │ │ │ ldr r0, [pc, #76] @ 245cfc <__cxa_atexit@plt+0x239918> │ │ │ │ ldr r8, [pc, #76] @ 245d00 <__cxa_atexit@plt+0x23991c> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ @@ -583461,15 +583461,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 246094 <__cxa_atexit@plt+0x239cb0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 246098 <__cxa_atexit@plt+0x239cb4> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r6, [r2], #-2492 @ 0xfffff644 │ │ │ │ ldrbeq r6, [r2], #-3852 @ 0xfffff0f4 │ │ │ │ ldrbeq r6, [r2], #-2972 @ 0xfffff464 │ │ │ │ streq fp, [ip], #-1916 @ 0xfffff884 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -583483,15 +583483,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 2460ec <__cxa_atexit@plt+0x239d08> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 2460f0 <__cxa_atexit@plt+0x239d0c> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r6, [r2], #-2404 @ 0xfffff69c │ │ │ │ ldrbeq r6, [r2], #-3764 @ 0xfffff14c │ │ │ │ ldrbeq r6, [r2], #-2884 @ 0xfffff4bc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 24828c <__cxa_atexit@plt+0x23bea8> │ │ │ │ @@ -583515,15 +583515,15 @@ │ │ │ │ ldr r7, [pc, #80] @ 246198 <__cxa_atexit@plt+0x239db4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str sl, [r9, #12] │ │ │ │ ldr r7, [pc, #64] @ 24619c <__cxa_atexit@plt+0x239db8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 246194 <__cxa_atexit@plt+0x239db0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ @@ -583791,15 +583791,15 @@ │ │ │ │ ldr r7, [pc, #80] @ 2465e8 <__cxa_atexit@plt+0x23a204> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str sl, [r9, #12] │ │ │ │ ldr r7, [pc, #64] @ 2465ec <__cxa_atexit@plt+0x23a208> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 2465e4 <__cxa_atexit@plt+0x23a200> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ @@ -584067,15 +584067,15 @@ │ │ │ │ ldr r7, [pc, #80] @ 246a38 <__cxa_atexit@plt+0x23a654> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str sl, [r9, #12] │ │ │ │ ldr r7, [pc, #64] @ 246a3c <__cxa_atexit@plt+0x23a658> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 246a34 <__cxa_atexit@plt+0x23a650> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ @@ -585716,15 +585716,15 @@ │ │ │ │ ldr r7, [pc, #80] @ 2483fc <__cxa_atexit@plt+0x23c018> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str sl, [r9, #12] │ │ │ │ ldr r7, [pc, #64] @ 248400 <__cxa_atexit@plt+0x23c01c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 2483f8 <__cxa_atexit@plt+0x23c014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ @@ -585992,15 +585992,15 @@ │ │ │ │ ldr r7, [pc, #80] @ 24884c <__cxa_atexit@plt+0x23c468> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str sl, [r9, #12] │ │ │ │ ldr r7, [pc, #64] @ 248850 <__cxa_atexit@plt+0x23c46c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 248848 <__cxa_atexit@plt+0x23c464> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ @@ -586268,15 +586268,15 @@ │ │ │ │ ldr r7, [pc, #80] @ 248c9c <__cxa_atexit@plt+0x23c8b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str sl, [r9, #12] │ │ │ │ ldr r7, [pc, #64] @ 248ca0 <__cxa_atexit@plt+0x23c8bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 248c98 <__cxa_atexit@plt+0x23c8b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ @@ -588142,15 +588142,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 24a9d8 <__cxa_atexit@plt+0x23e5f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 24a9d0 <__cxa_atexit@plt+0x23e5ec> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -588909,15 +588909,15 @@ │ │ │ │ str fp, [r9, #52] @ 0x34 │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #12]! │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r7, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -588958,15 +588958,15 @@ │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ str r1, [r8, #12] │ │ │ │ add r1, r8, #16 │ │ │ │ str r2, [r8, #8] │ │ │ │ stm r1, {r0, r3, sl, ip} │ │ │ │ str r9, [r8, #36] @ 0x24 │ │ │ │ str lr, [r8, #40] @ 0x28 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 24b68c <__cxa_atexit@plt+0x23f2a8> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -589464,15 +589464,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 24be80 <__cxa_atexit@plt+0x23fa9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 24be78 <__cxa_atexit@plt+0x23fa94> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -590527,15 +590527,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 24cefc <__cxa_atexit@plt+0x240b18> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 24cf00 <__cxa_atexit@plt+0x240b1c> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq pc, [r1], #-2900 @ 0xfffff4ac @ │ │ │ │ ldrbeq r0, [r2], #-164 @ 0xffffff5c │ │ │ │ ldrbeq pc, [r1], #-3380 @ 0xfffff2cc @ │ │ │ │ streq r4, [ip], #-2324 @ 0xfffff6ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -590549,15 +590549,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 24cf54 <__cxa_atexit@plt+0x240b70> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 24cf58 <__cxa_atexit@plt+0x240b74> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq pc, [r1], #-2812 @ 0xfffff504 @ │ │ │ │ ldrbeq r0, [r2], #-76 @ 0xffffffb4 │ │ │ │ ldrbeq pc, [r1], #-3292 @ 0xfffff324 @ │ │ │ │ streq r5, [ip], #-1420 @ 0xfffffa74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -590582,15 +590582,15 @@ │ │ │ │ ldr r7, [pc, #100] @ 24d018 <__cxa_atexit@plt+0x240c34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r3, [r9, #8] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #84] @ 24d01c <__cxa_atexit@plt+0x240c38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r2, #16 │ │ │ │ ldr r7, [pc, #36] @ 24d00c <__cxa_atexit@plt+0x240c28> │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ @@ -592853,15 +592853,15 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldr r2, [pc, #44] @ 24f368 <__cxa_atexit@plt+0x242f84> │ │ │ │ sub r8, r6, #6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #32] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @@ -593102,15 +593102,15 @@ │ │ │ │ str r3, [r2, #-4] │ │ │ │ beq 24f72c <__cxa_atexit@plt+0x243348> │ │ │ │ ldr r3, [pc, #48] @ 24f74c <__cxa_atexit@plt+0x243368> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @@ -593120,15 +593120,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 24f774 <__cxa_atexit@plt+0x243390> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r2, [ip], #-4024 @ 0xfffff048 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #1 │ │ │ │ ble 24f7a0 <__cxa_atexit@plt+0x2433bc> │ │ │ │ ldr r7, [pc, #52] @ 24f7c8 <__cxa_atexit@plt+0x2433e4> │ │ │ │ @@ -593250,15 +593250,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 24f988 <__cxa_atexit@plt+0x2435a4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 24f98c <__cxa_atexit@plt+0x2435a8> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq sp, [r1], #-200 @ 0xffffff38 │ │ │ │ ldrbeq sp, [r1], #-1560 @ 0xfffff9e8 │ │ │ │ ldrbeq sp, [r1], #-680 @ 0xfffffd58 │ │ │ │ streq r2, [ip], #-3440 @ 0xfffff290 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -593277,15 +593277,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 24f9e8 <__cxa_atexit@plt+0x243604> │ │ │ │ ldr sl, [pc, #40] @ 24fa08 <__cxa_atexit@plt+0x243624> │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa998 <__cxa_atexit@plt+0x3ee5b4> │ │ │ │ + b 3fa9f0 <__cxa_atexit@plt+0x3ee60c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -593295,15 +593295,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [pc, #12] @ 24fa30 <__cxa_atexit@plt+0x24364c> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa998 <__cxa_atexit@plt+0x3ee5b4> │ │ │ │ + b 3fa9f0 <__cxa_atexit@plt+0x3ee60c> │ │ │ │ ldrbeq sp, [r1], #-2160 @ 0xfffff790 │ │ │ │ streq r2, [ip], #-3288 @ 0xfffff328 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -593323,15 +593323,15 @@ │ │ │ │ str r5, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #52] @ 24fac4 <__cxa_atexit@plt+0x2436e0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #44] @ 24fac8 <__cxa_atexit@plt+0x2436e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -593693,15 +593693,15 @@ │ │ │ │ ldr r3, [pc, #96] @ 2500b0 <__cxa_atexit@plt+0x243ccc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #80] @ 2500b4 <__cxa_atexit@plt+0x243cd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -593734,15 +593734,15 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #40] @ 250130 <__cxa_atexit@plt+0x243d4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r8, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -593864,15 +593864,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ ldr r7, [pc, #48] @ 25033c <__cxa_atexit@plt+0x243f58> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -593892,15 +593892,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 250390 <__cxa_atexit@plt+0x243fac> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 250394 <__cxa_atexit@plt+0x243fb0> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq ip, [r1], #-1728 @ 0xfffff940 │ │ │ │ ldrbeq ip, [r1], #-3088 @ 0xfffff3f0 │ │ │ │ ldrbeq ip, [r1], #-2208 @ 0xfffff760 │ │ │ │ streq r2, [ip], #-784 @ 0xfffffcf0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -594039,15 +594039,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 2506d8 <__cxa_atexit@plt+0x2442f4> │ │ │ │ ldr r3, [pc, #16] @ 2505d0 <__cxa_atexit@plt+0x2441ec> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, lsr #6 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ streq r1, [ip], #-3060 @ 0xfffff40c │ │ │ │ streq r1, [ip], #-3052 @ 0xfffff414 │ │ │ │ andeq r0, r0, r0, lsr #8 │ │ │ │ @@ -594265,15 +594265,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r3, [pc, #28] @ 250964 <__cxa_atexit@plt+0x244580> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ ldrbeq ip, [r1], #-1636 @ 0xfffff99c │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -594762,15 +594762,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 251148 <__cxa_atexit@plt+0x244d64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 251140 <__cxa_atexit@plt+0x244d5c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -596113,15 +596113,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 252644 <__cxa_atexit@plt+0x246260> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 252648 <__cxa_atexit@plt+0x246264> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq sl, [r1], #-1036 @ 0xfffffbf4 │ │ │ │ ldrbeq sl, [r1], #-2396 @ 0xfffff6a4 │ │ │ │ ldrbeq sl, [r1], #-1516 @ 0xfffffa14 │ │ │ │ streq r0, [ip], #-1300 @ 0xfffffaec │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -596162,15 +596162,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 25274c <__cxa_atexit@plt+0x246368> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #20]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #88] @ 252750 <__cxa_atexit@plt+0x24636c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, r8 │ │ │ │ @@ -596205,15 +596205,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #40] @ 2527cc <__cxa_atexit@plt+0x2463e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r9, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -596280,15 +596280,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 252900 <__cxa_atexit@plt+0x24651c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 2528f8 <__cxa_atexit@plt+0x246514> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -598641,15 +598641,15 @@ │ │ │ │ ldr r8, [r5, r0] │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r3] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ streq lr, [fp], #-544 @ 0xfffffde0 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ @@ -598665,15 +598665,15 @@ │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r3] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ streq lr, [fp], #-460 @ 0xfffffe34 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -599775,15 +599775,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 255f7c <__cxa_atexit@plt+0x249b98> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 255f80 <__cxa_atexit@plt+0x249b9c> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r6, [r1], #-2772 @ 0xfffff52c │ │ │ │ ldrbeq r7, [r1], #-36 @ 0xffffffdc │ │ │ │ ldrbeq r6, [r1], #-3252 @ 0xfffff34c │ │ │ │ streq fp, [fp], #-2196 @ 0xfffff76c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -599797,15 +599797,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 255fd4 <__cxa_atexit@plt+0x249bf0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 255fd8 <__cxa_atexit@plt+0x249bf4> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r6, [r1], #-2684 @ 0xfffff584 │ │ │ │ ldrbeq r6, [r1], #-4044 @ 0xfffff034 │ │ │ │ ldrbeq r6, [r1], #-3164 @ 0xfffff3a4 │ │ │ │ streq ip, [fp], #-2844 @ 0xfffff4e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -599843,15 +599843,15 @@ │ │ │ │ ldr r7, [pc, #120] @ 2560e0 <__cxa_atexit@plt+0x249cfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r3, [r9, #8] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #104] @ 2560e4 <__cxa_atexit@plt+0x249d00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ b 256090 <__cxa_atexit@plt+0x249cac> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -601743,15 +601743,15 @@ │ │ │ │ ldr r6, [pc, #28] @ 257e34 <__cxa_atexit@plt+0x24ba50> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsl #9 │ │ │ │ andeq r0, r0, ip, lsr #7 │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ ldrbeq r5, [r1], #-520 @ 0xfffffdf8 │ │ │ │ ldrbeq r4, [r1], #-3392 @ 0xfffff2c0 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ @@ -601805,15 +601805,15 @@ │ │ │ │ b 1aa2b0 <__cxa_atexit@plt+0x19decc> │ │ │ │ ldr r2, [pc, #32] @ 257f34 <__cxa_atexit@plt+0x24bb50> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r5, [r1], #-260 @ 0xfffffefc │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ ldrbeq r4, [r1], #-3128 @ 0xfffff3c8 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ streq sl, [fp], #-2960 @ 0xfffff470 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -601860,15 +601860,15 @@ │ │ │ │ ldr r6, [pc, #36] @ 258010 <__cxa_atexit@plt+0x24bc2c> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ ldrbeq r5, [r1], #-24 @ 0xffffffe8 │ │ │ │ ldrbeq r4, [r1], #-2916 @ 0xfffff49c │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ streq sl, [fp], #-2740 @ 0xfffff54c │ │ │ │ andeq r0, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -601913,15 +601913,15 @@ │ │ │ │ b 1aa2b0 <__cxa_atexit@plt+0x19decc> │ │ │ │ ldr r2, [pc, #32] @ 2580e4 <__cxa_atexit@plt+0x24bd00> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r1], #-3924 @ 0xfffff0ac │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrbeq r4, [r1], #-2696 @ 0xfffff578 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ streq sl, [fp], #-2528 @ 0xfffff620 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -601968,15 +601968,15 @@ │ │ │ │ ldr r6, [pc, #36] @ 2581c0 <__cxa_atexit@plt+0x24bddc> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ ldrbeq r4, [r1], #-3688 @ 0xfffff198 │ │ │ │ ldrbeq r4, [r1], #-2484 @ 0xfffff64c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ streq sl, [fp], #-2308 @ 0xfffff6fc │ │ │ │ andeq r1, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -602018,15 +602018,15 @@ │ │ │ │ ldm sp, {r7, fp} │ │ │ │ b 1aa2b0 <__cxa_atexit@plt+0x19decc> │ │ │ │ ldr r2, [pc, #28] @ 258288 <__cxa_atexit@plt+0x24bea4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrbeq r4, [r1], #-3516 @ 0xfffff244 │ │ │ │ ldrbeq r4, [r1], #-2272 @ 0xfffff720 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ streq sl, [fp], #-2092 @ 0xfffff7d4 │ │ │ │ andeq r2, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -602356,23 +602356,23 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 2587c4 <__cxa_atexit@plt+0x24c3e0> │ │ │ │ ldr r3, [pc, #40] @ 2587dc <__cxa_atexit@plt+0x24c3f8> │ │ │ │ ldr r8, [pc, #40] @ 2587e0 <__cxa_atexit@plt+0x24c3fc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r3, [pc, #12] @ 2587d8 <__cxa_atexit@plt+0x24c3f4> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - bicseq r9, r5, #120, 22 @ 0x1e000 │ │ │ │ + bicseq r9, r5, #184, 2 @ 0x2e │ │ │ │ streq sl, [fp], #-756 @ 0xfffffd0c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 258830 <__cxa_atexit@plt+0x24c44c> │ │ │ │ ldr r2, [pc, #56] @ 258834 <__cxa_atexit@plt+0x24c450> │ │ │ │ mov sl, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -602412,15 +602412,15 @@ │ │ │ │ ldr r7, [pc, #44] @ 2588b8 <__cxa_atexit@plt+0x24c4d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #3 │ │ │ │ ldr r7, [pc, #36] @ 2588bc <__cxa_atexit@plt+0x24c4d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ 2588c0 <__cxa_atexit@plt+0x24c4dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrbeq r4, [r1], #-604 @ 0xfffffda4 │ │ │ │ ldrbeq r4, [r1], #-2996 @ 0xfffff44c │ │ │ │ ldrbeq r4, [r1], #-1592 @ 0xfffff9c8 │ │ │ │ @@ -602513,15 +602513,15 @@ │ │ │ │ streq r9, [fp], #-388 @ 0xfffffe7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 258a38 <__cxa_atexit@plt+0x24c654> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r8, [fp], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ @@ -602841,32 +602841,32 @@ │ │ │ │ ldr r0, [pc, #160] @ 258fe0 <__cxa_atexit@plt+0x24cbfc> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r6, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #36 @ 0x24 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r6, [pc, #84] @ 258fb4 <__cxa_atexit@plt+0x24cbd0> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r6, [pc, #104] @ 258fe8 <__cxa_atexit@plt+0x24cc04> │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, asr #13 │ │ │ │ ldrbeq r3, [r1], #-3636 @ 0xfffff1cc │ │ │ │ andeq r0, r0, ip, asr r8 │ │ │ │ ldrbeq r4, [r1], #-680 @ 0xfffffd58 │ │ │ │ streq sl, [fp], #-668 @ 0xfffffd64 │ │ │ │ ldrbeq r3, [r1], #-3772 @ 0xfffff144 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ @@ -602946,15 +602946,15 @@ │ │ │ │ b 194c34 <__cxa_atexit@plt+0x188850> │ │ │ │ ldr r2, [pc, #40] @ 259110 <__cxa_atexit@plt+0x24cd2c> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r1], #-3928 @ 0xfffff0a8 │ │ │ │ streq r9, [fp], #-3920 @ 0xfffff0b0 │ │ │ │ ldrbeq r3, [r1], #-2696 @ 0xfffff578 │ │ │ │ @ instruction: 0x000004b4 │ │ │ │ ldrbeq r3, [r1], #-2888 @ 0xfffff4b8 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ streq r9, [fp], #-3800 @ 0xfffff128 │ │ │ │ @@ -603015,15 +603015,15 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r1], #-2468 @ 0xfffff65c │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrbeq r3, [r1], #-3612 @ 0xfffff1e4 │ │ │ │ streq r9, [fp], #-3612 @ 0xfffff1e4 │ │ │ │ ldrbeq r3, [r1], #-2620 @ 0xfffff5c4 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ streq r9, [fp], #-3524 @ 0xfffff23c │ │ │ │ @@ -603091,15 +603091,15 @@ │ │ │ │ ldr r4, [pc, #44] @ 259354 <__cxa_atexit@plt+0x24cf70> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5] │ │ │ │ mov r4, r9 │ │ │ │ str r3, [r9, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r1], #-3368 @ 0xfffff2d8 │ │ │ │ streq r9, [fp], #-3344 @ 0xfffff2f0 │ │ │ │ ldrbeq r3, [r1], #-2120 @ 0xfffff7b8 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ ldrbeq r3, [r1], #-2312 @ 0xfffff6f8 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ streq r9, [fp], #-3220 @ 0xfffff36c │ │ │ │ @@ -603160,15 +603160,15 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r3, [r1], #-1888 @ 0xfffff8a0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ ldrbeq r3, [r1], #-3032 @ 0xfffff428 │ │ │ │ streq r9, [fp], #-3032 @ 0xfffff428 │ │ │ │ ldrbeq r3, [r1], #-2040 @ 0xfffff808 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ streq r9, [fp], #-2944 @ 0xfffff480 │ │ │ │ @@ -603226,15 +603226,15 @@ │ │ │ │ b 194c34 <__cxa_atexit@plt+0x188850> │ │ │ │ ldr r3, [pc, #40] @ 259570 <__cxa_atexit@plt+0x24d18c> │ │ │ │ mov r4, #36 @ 0x24 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrbeq r3, [r1], #-2812 @ 0xfffff504 │ │ │ │ ldrbeq r3, [r1], #-1588 @ 0xfffff9cc │ │ │ │ streq r9, [fp], #-2764 @ 0xfffff534 │ │ │ │ ldrbeq r3, [r1], #-1776 @ 0xfffff910 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ streq r9, [fp], #-2680 @ 0xfffff588 │ │ │ │ @@ -604622,15 +604622,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 25ab48 <__cxa_atexit@plt+0x24e764> │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ mov r7, lr │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xffffb4c0 │ │ │ │ ldrbeq r2, [r1], #-1436 @ 0xfffffa64 │ │ │ │ @ instruction: 0xffffb4a0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ ldrbeq r2, [r1], #-2468 @ 0xfffff65c │ │ │ │ ldrbeq r2, [r1], #-1936 @ 0xfffff870 │ │ │ │ ldrbeq r1, [r1], #-3968 @ 0xfffff080 │ │ │ │ @@ -604725,15 +604725,15 @@ │ │ │ │ ldm sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 25ace0 <__cxa_atexit@plt+0x24e8fc> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ ldrbeq r2, [r1], #-948 @ 0xfffffc4c │ │ │ │ ldrbeq r2, [r1], #-2044 @ 0xfffff804 │ │ │ │ ldrbeq r2, [r1], #-1556 @ 0xfffff9ec │ │ │ │ ldrbeq r2, [r1], #-1500 @ 0xfffffa24 │ │ │ │ ldrbeq r1, [r1], #-3532 @ 0xfffff234 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @@ -606138,15 +606138,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 25c2f0 <__cxa_atexit@plt+0x24ff0c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ streq r4, [fp], #-3948 @ 0xfffff094 │ │ │ │ ldrbeq r0, [r1], #-1888 @ 0xfffff8a0 │ │ │ │ ldrbeq r1, [r1], #-412 @ 0xfffffe64 │ │ │ │ streq r5, [fp], #-932 @ 0xfffffc5c │ │ │ │ @@ -606216,15 +606216,15 @@ │ │ │ │ streq r5, [fp], #-1960 @ 0xfffff858 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 25c414 <__cxa_atexit@plt+0x250030> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r5, [fp], #-940 @ 0xfffffc54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -608781,15 +608781,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 25ec34 <__cxa_atexit@plt+0x252850> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 25ec38 <__cxa_atexit@plt+0x252854> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq sp, [r0], #-3612 @ 0xfffff1e4 │ │ │ │ ldrbeq lr, [r0], #-876 @ 0xfffffc94 │ │ │ │ ldrbeq sp, [r0], #-4092 @ 0xfffff004 │ │ │ │ streq r3, [fp], #-3248 @ 0xfffff350 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -608841,15 +608841,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 25ed18 <__cxa_atexit@plt+0x252934> │ │ │ │ ldr sl, [pc, #40] @ 25ed38 <__cxa_atexit@plt+0x252954> │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa998 <__cxa_atexit@plt+0x3ee5b4> │ │ │ │ + b 3fa9f0 <__cxa_atexit@plt+0x3ee60c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -608859,15 +608859,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [pc, #12] @ 25ed60 <__cxa_atexit@plt+0x25297c> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa998 <__cxa_atexit@plt+0x3ee5b4> │ │ │ │ + b 3fa9f0 <__cxa_atexit@plt+0x3ee60c> │ │ │ │ ldrbeq lr, [r0], #-1344 @ 0xfffffac0 │ │ │ │ streq r3, [fp], #-2472 @ 0xfffff658 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -608887,15 +608887,15 @@ │ │ │ │ str r5, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #52] @ 25edf4 <__cxa_atexit@plt+0x252a10> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #44] @ 25edf8 <__cxa_atexit@plt+0x252a14> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -608964,15 +608964,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r9, #20] │ │ │ │ str r1, [r9, #24] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r0, [r8, #12]! │ │ │ │ ldr r7, [pc, #44] @ 25ef2c <__cxa_atexit@plt+0x252b48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ b 25ef14 <__cxa_atexit@plt+0x252b30> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -609132,15 +609132,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 25f1d0 <__cxa_atexit@plt+0x252dec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 25f1c8 <__cxa_atexit@plt+0x252de4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -610245,15 +610245,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ mov r8, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #12]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r1, [r9, #24] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -610661,15 +610661,15 @@ │ │ │ │ streq r1, [fp], #-564 @ 0xfffffdcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 260988 <__cxa_atexit@plt+0x2545a4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r0, [fp], #-3640 @ 0xfffff1c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -611493,15 +611493,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 2616b4 <__cxa_atexit@plt+0x2552d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 2616ac <__cxa_atexit@plt+0x2552c8> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -612313,15 +612313,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 262364 <__cxa_atexit@plt+0x255f80> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 262368 <__cxa_atexit@plt+0x255f84> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq sl, [r0], #-1772 @ 0xfffff914 │ │ │ │ ldrbeq sl, [r0], #-3132 @ 0xfffff3c4 │ │ │ │ ldrbeq sl, [r0], #-2252 @ 0xfffff734 │ │ │ │ streq r0, [fp], #-1408 @ 0xfffffa80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -612368,15 +612368,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 262440 <__cxa_atexit@plt+0x25605c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 262444 <__cxa_atexit@plt+0x256060> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq sl, [r0], #-1552 @ 0xfffff9f0 │ │ │ │ ldrbeq sl, [r0], #-2912 @ 0xfffff4a0 │ │ │ │ ldrbeq sl, [r0], #-2032 @ 0xfffff810 │ │ │ │ streq r0, [fp], #-1224 @ 0xfffffb38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -612435,15 +612435,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ ldr r7, [pc, #48] @ 262568 <__cxa_atexit@plt+0x256184> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -613812,15 +613812,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 263ad0 <__cxa_atexit@plt+0x2576ec> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 263ad4 <__cxa_atexit@plt+0x2576f0> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r8, [r0], #-3968 @ 0xfffff080 │ │ │ │ ldrbeq r9, [r0], #-1232 @ 0xfffffb30 │ │ │ │ ldrbeq r9, [r0], #-352 @ 0xfffffea0 │ │ │ │ streq lr, [sl], #-3604 @ 0xfffff1ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -613865,15 +613865,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #28] @ 263ba0 <__cxa_atexit@plt+0x2577bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [pc, #20] @ 263ba4 <__cxa_atexit@plt+0x2577c0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r8, [r0], #-3740 @ 0xfffff164 │ │ │ │ ldrbeq r9, [r0], #-1004 @ 0xfffffc14 │ │ │ │ streq lr, [sl], #-3380 @ 0xfffff2cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -613935,15 +613935,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r9, #20] │ │ │ │ str r1, [r9, #24] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r0, [r8, #12]! │ │ │ │ ldr r7, [pc, #44] @ 263cd8 <__cxa_atexit@plt+0x2578f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ b 263cc0 <__cxa_atexit@plt+0x2578dc> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -615164,15 +615164,15 @@ │ │ │ │ str r5, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #48] @ 265008 <__cxa_atexit@plt+0x258c24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #44] @ 26500c <__cxa_atexit@plt+0x258c28> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -615314,15 +615314,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 265248 <__cxa_atexit@plt+0x258e64> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 26524c <__cxa_atexit@plt+0x258e68> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r7, [r0], #-2056 @ 0xfffff7f8 │ │ │ │ ldrbeq r7, [r0], #-3416 @ 0xfffff2a8 │ │ │ │ ldrbeq r7, [r0], #-2536 @ 0xfffff618 │ │ │ │ streq sp, [sl], #-600 @ 0xfffffda8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -615347,15 +615347,15 @@ │ │ │ │ ldr r7, [pc, #100] @ 26530c <__cxa_atexit@plt+0x258f28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r3, [r9, #8] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #84] @ 265310 <__cxa_atexit@plt+0x258f2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r2, #16 │ │ │ │ ldr r7, [pc, #36] @ 265300 <__cxa_atexit@plt+0x258f1c> │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ @@ -615701,15 +615701,15 @@ │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r6, [pc, #20] @ 265848 <__cxa_atexit@plt+0x259464> │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsr #13 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ ldrbeq r7, [r0], #-2096 @ 0xfffff7d0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ ldrbeq r7, [r0], #-2064 @ 0xfffff7f0 │ │ │ │ @ instruction: 0x000007bc │ │ │ │ streq ip, [sl], #-4012 @ 0xfffff054 │ │ │ │ @@ -615778,15 +615778,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 26597c <__cxa_atexit@plt+0x259598> │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, ror r5 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ ldrbeq r7, [r0], #-1764 @ 0xfffff91c │ │ │ │ muleq r0, r0, r6 │ │ │ │ streq ip, [sl], #-3708 @ 0xfffff184 │ │ │ │ andeq r0, r0, pc, lsl #1 │ │ │ │ @@ -615808,15 +615808,15 @@ │ │ │ │ stmdb r5, {r0, r2, r3} │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [pc, #240] @ 265ad4 <__cxa_atexit@plt+0x2596f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r8, [pc, #232] @ 265ad8 <__cxa_atexit@plt+0x2596f4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 265ab0 <__cxa_atexit@plt+0x2596cc> │ │ │ │ ldr r7, [pc, #208] @ 265adc <__cxa_atexit@plt+0x2596f8> │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ @@ -615862,15 +615862,15 @@ │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r6, [pc, #20] @ 265acc <__cxa_atexit@plt+0x2596e8> │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, lsr #8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ ldrbeq r7, [r0], #-340 @ 0xfffffeac │ │ │ │ ldrbeq r7, [r0], #-1468 @ 0xfffffa44 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ ldrbeq r7, [r0], #-1444 @ 0xfffffa5c │ │ │ │ andeq r0, r0, ip, lsr r5 │ │ │ │ @@ -615887,15 +615887,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #68] @ 265b64 <__cxa_atexit@plt+0x259780> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r8, [pc, #60] @ 265b68 <__cxa_atexit@plt+0x259784> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r7, [pc, #36] @ 265b5c <__cxa_atexit@plt+0x259778> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq 265b54 <__cxa_atexit@plt+0x259770> │ │ │ │ mov r8, fp │ │ │ │ @@ -616175,15 +616175,15 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r3, [pc, #28] @ 265fbc <__cxa_atexit@plt+0x259bd8> │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ ldrbeq r7, [r0], #-180 @ 0xffffff4c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ streq ip, [sl], #-1948 @ 0xfffff864 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -616342,15 +616342,15 @@ │ │ │ │ str r5, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #48] @ 266270 <__cxa_atexit@plt+0x259e8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #44] @ 266274 <__cxa_atexit@plt+0x259e90> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -616773,15 +616773,15 @@ │ │ │ │ ldr r7, [pc, #52] @ 266924 <__cxa_atexit@plt+0x25a540> │ │ │ │ str r9, [r5, #60] @ 0x3c │ │ │ │ str r8, [r5, #64] @ 0x40 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 266928 <__cxa_atexit@plt+0x25a544> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @@ -618685,15 +618685,15 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [sp] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, ror #11 │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ andeq r0, r0, r0, lsr r6 │ │ │ │ ldrbeq r4, [r0], #-2456 @ 0xfffff668 │ │ │ │ ldrbeq r4, [r0], #-1232 @ 0xfffffb30 │ │ │ │ ldrbeq r4, [r0], #-2460 @ 0xfffff664 │ │ │ │ andeq r0, r0, r0, lsr r4 │ │ │ │ @@ -618758,15 +618758,15 @@ │ │ │ │ b cf498 <__cxa_atexit@plt+0xc30b4> │ │ │ │ ldr r2, [pc, #36] @ 26881c <__cxa_atexit@plt+0x25c438> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r0], #-2124 @ 0xfffff7b4 │ │ │ │ ldrbeq r4, [r0], #-892 @ 0xfffffc84 │ │ │ │ muleq r0, r8, r4 │ │ │ │ ldrbeq r4, [r0], #-2112 @ 0xfffff7c0 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ streq sl, [sl], #-1996 @ 0xfffff834 │ │ │ │ andeq r2, r4, pc, lsr #32 │ │ │ │ @@ -618826,15 +618826,15 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ sub r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r0], #-1848 @ 0xfffff8c8 │ │ │ │ ldrbeq r4, [r0], #-628 @ 0xfffffd8c │ │ │ │ muleq r0, r0, r3 │ │ │ │ ldrbeq r4, [r0], #-1844 @ 0xfffff8cc │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ streq sl, [sl], #-1724 @ 0xfffff944 │ │ │ │ andeq r3, r4, pc │ │ │ │ @@ -618898,15 +618898,15 @@ │ │ │ │ ldr r7, [pc, #40] @ 268a4c <__cxa_atexit@plt+0x25c668> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r0], #-1580 @ 0xfffff9d4 │ │ │ │ ldrbeq r4, [r0], #-340 @ 0xfffffeac │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ ldrbeq r4, [r0], #-1556 @ 0xfffff9ec │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ streq sl, [sl], #-1436 @ 0xfffffa64 │ │ │ │ andeq r2, r4, pc, lsr #32 │ │ │ │ @@ -618966,15 +618966,15 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ sub r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrbeq r4, [r0], #-1288 @ 0xfffffaf8 │ │ │ │ ldrbeq r4, [r0], #-68 @ 0xffffffbc │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ ldrbeq r4, [r0], #-1284 @ 0xfffffafc │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ streq sl, [sl], #-1164 @ 0xfffffb74 │ │ │ │ andeq r6, r8, r0, lsl r0 │ │ │ │ @@ -619030,15 +619030,15 @@ │ │ │ │ b cf498 <__cxa_atexit@plt+0xc30b4> │ │ │ │ ldr r3, [pc, #36] @ 268c5c <__cxa_atexit@plt+0x25c878> │ │ │ │ mov r4, #36 @ 0x24 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ ldrbeq r4, [r0], #-1028 @ 0xfffffbfc │ │ │ │ ldrbeq r3, [r0], #-3900 @ 0xfffff0c4 │ │ │ │ ldrbeq r4, [r0], #-1024 @ 0xfffffc00 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ streq sl, [sl], #-908 @ 0xfffffc74 │ │ │ │ andeq r3, r4, pc, lsl #16 │ │ │ │ @@ -619694,15 +619694,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 2696b8 <__cxa_atexit@plt+0x25d2d4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 2696bc <__cxa_atexit@plt+0x25d2d8> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r3, [r0], #-920 @ 0xfffffc68 │ │ │ │ ldrbeq r3, [r0], #-2280 @ 0xfffff718 │ │ │ │ ldrbeq r3, [r0], #-1400 @ 0xfffffa88 │ │ │ │ streq r8, [sl], #-344 @ 0xfffffea8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -619716,15 +619716,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 269710 <__cxa_atexit@plt+0x25d32c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 269714 <__cxa_atexit@plt+0x25d330> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrbeq r3, [r0], #-832 @ 0xfffffcc0 │ │ │ │ ldrbeq r3, [r0], #-2192 @ 0xfffff770 │ │ │ │ ldrbeq r3, [r0], #-1312 @ 0xfffffae0 │ │ │ │ streq r8, [sl], #-3644 @ 0xfffff1c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -619749,15 +619749,15 @@ │ │ │ │ ldr r7, [pc, #100] @ 2697d4 <__cxa_atexit@plt+0x25d3f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r3, [r9, #8] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #84] @ 2697d8 <__cxa_atexit@plt+0x25d3f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r2, #16 │ │ │ │ ldr r7, [pc, #36] @ 2697c8 <__cxa_atexit@plt+0x25d3e4> │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ @@ -619890,15 +619890,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ ldr r7, [pc, #48] @ 2699e4 <__cxa_atexit@plt+0x25d600> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -620973,15 +620973,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r9, #8] │ │ │ │ str r7, [r9, #20] │ │ │ │ str r1, [r8, #12]! │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ str r0, [r9, #24] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ streq r7, [sl], #-1320 @ 0xfffffad8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -624983,15 +624983,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r9, #8] │ │ │ │ str r7, [r9, #20] │ │ │ │ str r1, [r8, #12]! │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ str r0, [r9, #24] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ streq r3, [sl], #-1552 @ 0xfffff9f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -625785,15 +625785,15 @@ │ │ │ │ str r3, [r2, #-4] │ │ │ │ beq 26f5d8 <__cxa_atexit@plt+0x2631f4> │ │ │ │ ldr r3, [pc, #48] @ 26f5f8 <__cxa_atexit@plt+0x263214> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @@ -625803,15 +625803,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 26f620 <__cxa_atexit@plt+0x26323c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #1 │ │ │ │ ble 26f64c <__cxa_atexit@plt+0x263268> │ │ │ │ ldr r7, [pc, #52] @ 26f674 <__cxa_atexit@plt+0x263290> │ │ │ │ @@ -625951,15 +625951,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 26f87c <__cxa_atexit@plt+0x263498> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 26f880 <__cxa_atexit@plt+0x26349c> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sp, [pc], #-468 @ 26f880 <__cxa_atexit@plt+0x26349c> │ │ │ │ strbeq sp, [pc], #-1828 @ 26f884 <__cxa_atexit@plt+0x2634a0> │ │ │ │ strbeq sp, [pc], #-948 @ 26f888 <__cxa_atexit@plt+0x2634a4> │ │ │ │ streq r2, [sl], #-3708 @ 0xfffff184 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -625978,15 +625978,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 26f8dc <__cxa_atexit@plt+0x2634f8> │ │ │ │ ldr sl, [pc, #40] @ 26f8fc <__cxa_atexit@plt+0x263518> │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa998 <__cxa_atexit@plt+0x3ee5b4> │ │ │ │ + b 3fa9f0 <__cxa_atexit@plt+0x3ee60c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -625996,15 +625996,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [pc, #12] @ 26f924 <__cxa_atexit@plt+0x263540> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa998 <__cxa_atexit@plt+0x3ee5b4> │ │ │ │ + b 3fa9f0 <__cxa_atexit@plt+0x3ee60c> │ │ │ │ strbeq sp, [pc], #-2428 @ 26f92c <__cxa_atexit@plt+0x263548> │ │ │ │ streq r2, [sl], #-3556 @ 0xfffff21c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -626024,15 +626024,15 @@ │ │ │ │ str r5, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #52] @ 26f9b8 <__cxa_atexit@plt+0x2635d4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #44] @ 26f9bc <__cxa_atexit@plt+0x2635d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -626394,15 +626394,15 @@ │ │ │ │ ldr r3, [pc, #96] @ 26ffa4 <__cxa_atexit@plt+0x263bc0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #80] @ 26ffa8 <__cxa_atexit@plt+0x263bc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -626435,15 +626435,15 @@ │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #40] @ 270024 <__cxa_atexit@plt+0x263c40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r8, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -626565,15 +626565,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ ldr r7, [pc, #48] @ 270230 <__cxa_atexit@plt+0x263e4c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -626593,15 +626593,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 270284 <__cxa_atexit@plt+0x263ea0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 270288 <__cxa_atexit@plt+0x263ea4> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq ip, [pc], #-1996 @ 270288 <__cxa_atexit@plt+0x263ea4> │ │ │ │ strbeq ip, [pc], #-3356 @ 27028c <__cxa_atexit@plt+0x263ea8> │ │ │ │ strbeq ip, [pc], #-2476 @ 270290 <__cxa_atexit@plt+0x263eac> │ │ │ │ streq r2, [sl], #-1052 @ 0xfffffbe4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -626740,15 +626740,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 2705cc <__cxa_atexit@plt+0x2641e8> │ │ │ │ ldr r3, [pc, #16] @ 2704c4 <__cxa_atexit@plt+0x2640e0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, lsr #6 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ streq r1, [sl], #-3328 @ 0xfffff300 │ │ │ │ streq r1, [sl], #-3320 @ 0xfffff308 │ │ │ │ andeq r0, r0, r0, lsr #8 │ │ │ │ @@ -626966,15 +626966,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r3, [pc, #28] @ 270858 <__cxa_atexit@plt+0x264474> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ strbeq ip, [pc], #-1904 @ 27085c <__cxa_atexit@plt+0x264478> │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -627463,15 +627463,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 27103c <__cxa_atexit@plt+0x264c58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 271034 <__cxa_atexit@plt+0x264c50> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -628610,15 +628610,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 272208 <__cxa_atexit@plt+0x265e24> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 27220c <__cxa_atexit@plt+0x265e28> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [pc], #-2120 @ 27220c <__cxa_atexit@plt+0x265e28> │ │ │ │ strbeq sl, [pc], #-3480 @ 272210 <__cxa_atexit@plt+0x265e2c> │ │ │ │ strbeq sl, [pc], #-2600 @ 272214 <__cxa_atexit@plt+0x265e30> │ │ │ │ streq r0, [sl], #-1052 @ 0xfffffbe4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -628659,15 +628659,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 272310 <__cxa_atexit@plt+0x265f2c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #20]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #88] @ 272314 <__cxa_atexit@plt+0x265f30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, r8 │ │ │ │ @@ -628702,15 +628702,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #40] @ 272390 <__cxa_atexit@plt+0x265fac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r9, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -628777,15 +628777,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 2724c4 <__cxa_atexit@plt+0x2660e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 2724bc <__cxa_atexit@plt+0x2660d8> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -631134,15 +631134,15 @@ │ │ │ │ ldr r8, [r5, r0] │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r3] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ streq lr, [r9], #-1644 @ 0xfffff994 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -631158,15 +631158,15 @@ │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ str r1, [r3] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ streq lr, [r9], #-1560 @ 0xfffff9e8 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -632196,63 +632196,63 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2759fc <__cxa_atexit@plt+0x269618> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffe19f4 │ │ │ │ streq sp, [r9], #-2540 @ 0xfffff614 │ │ │ │ - bicseq ip, r3, #7488 @ 0x1d40 │ │ │ │ + bicseq ip, r3, #-738197502 @ 0xd4000002 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r3, #11456 @ 0x2cc0 │ │ │ │ + bicseq ip, r3, #-872415229 @ 0xcc000003 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r3, #244, 26 @ 0x3d00 │ │ │ │ + bicseq ip, r3, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r3, #800 @ 0x320 │ │ │ │ + bicseq ip, r3, #1912602624 @ 0x72000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r3, #1808 @ 0x710 │ │ │ │ + bicseq ip, r3, #-1325400064 @ 0xb1000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r3, #2784 @ 0xae0 │ │ │ │ + bicseq ip, r3, #-301989888 @ 0xee000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r3, #3808 @ 0xee0 │ │ │ │ + bicseq ip, r3, #192937984 @ 0xb800000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r3, #39, 30 @ 0x9c │ │ │ │ + bicseq ip, r3, #432013312 @ 0x19c00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r3, #392 @ 0x188 │ │ │ │ + bicseq ip, r3, #679477248 @ 0x28800000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ streq sp, [r9], #-2708 @ 0xfffff56c │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -632297,21 +632297,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 275bb0 <__cxa_atexit@plt+0x2697cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq ip, r3, #696 @ 0x2b8 │ │ │ │ + bicseq ip, r3, #998244352 @ 0x3b800000 │ │ │ │ strbeq r6, [pc], #-3728 @ 275bb8 <__cxa_atexit@plt+0x2697d4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -632325,15 +632325,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 275c0c <__cxa_atexit@plt+0x269828> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r6, [pc], #-3956 @ 275c10 <__cxa_atexit@plt+0x26982c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -632350,15 +632350,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 275c70 <__cxa_atexit@plt+0x26988c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r6, [pc], #-3856 @ 275c74 <__cxa_atexit@plt+0x269890> │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq sp, [r9], #-2376 @ 0xfffff6b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -632376,15 +632376,15 @@ │ │ │ │ ldr r1, [pc, #48] @ 275cec <__cxa_atexit@plt+0x269908> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ ldr r8, [pc, #32] @ 275cf0 <__cxa_atexit@plt+0x26990c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [pc], #-3440 @ 275cec <__cxa_atexit@plt+0x269908> │ │ │ │ strbeq r7, [pc], #-392 @ 275cf0 <__cxa_atexit@plt+0x26990c> │ │ │ │ strbeq r6, [pc], #-3480 @ 275cf4 <__cxa_atexit@plt+0x269910> │ │ │ │ @@ -632404,21 +632404,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 275d5c <__cxa_atexit@plt+0x269978> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq ip, r3, #15808 @ 0x3dc0 │ │ │ │ + bicseq ip, r3, #922746880 @ 0x37000000 │ │ │ │ strbeq r6, [pc], #-3300 @ 275d64 <__cxa_atexit@plt+0x269980> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -632432,15 +632432,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 275db8 <__cxa_atexit@plt+0x2699d4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r6, [pc], #-3528 @ 275dbc <__cxa_atexit@plt+0x2699d8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -632457,15 +632457,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 275e1c <__cxa_atexit@plt+0x269a38> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r6, [pc], #-3428 @ 275e20 <__cxa_atexit@plt+0x269a3c> │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq sp, [r9], #-2024 @ 0xfffff818 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -632515,15 +632515,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [pc, #40] @ 275f14 <__cxa_atexit@plt+0x269b30> │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ add lr, pc, lr │ │ │ │ stmda r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strbeq r6, [pc], #-3548 @ 275f18 <__cxa_atexit@plt+0x269b34> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ streq sp, [r9], #-1748 @ 0xfffff92c │ │ │ │ @@ -632536,15 +632536,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -632558,15 +632558,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 275fb0 <__cxa_atexit@plt+0x269bcc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r6, [pc], #-3024 @ 275fb4 <__cxa_atexit@plt+0x269bd0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -632583,15 +632583,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 276014 <__cxa_atexit@plt+0x269c30> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r6, [pc], #-2924 @ 276018 <__cxa_atexit@plt+0x269c34> │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq sp, [r9], #-1460 @ 0xfffffa4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -632702,15 +632702,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2761ec <__cxa_atexit@plt+0x269e08> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ strbeq r7, [pc], #-676 @ 2761f4 <__cxa_atexit@plt+0x269e10> │ │ │ │ streq sp, [r9], #-1204 @ 0xfffffb4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 276280 <__cxa_atexit@plt+0x269e9c> │ │ │ │ @@ -632827,23 +632827,23 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ strbeq r6, [pc], #-2064 @ 2763d8 <__cxa_atexit@plt+0x269ff4> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ strbeq r6, [pc], #-1680 @ 2763e0 <__cxa_atexit@plt+0x269ffc> │ │ │ │ - bicseq ip, r3, #34078720 @ 0x2080000 │ │ │ │ + bicseq fp, r3, #12416 @ 0x3080 │ │ │ │ streq sp, [r9], #-600 @ 0xfffffda8 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 276400 <__cxa_atexit@plt+0x26a01c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq sp, [r9], #-488 @ 0xfffffe18 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 276444 <__cxa_atexit@plt+0x26a060> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ @@ -632852,15 +632852,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -632874,15 +632874,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2764a0 <__cxa_atexit@plt+0x26a0bc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r6, [pc], #-1760 @ 2764a4 <__cxa_atexit@plt+0x26a0c0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -632899,15 +632899,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 276504 <__cxa_atexit@plt+0x26a120> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r6, [pc], #-1660 @ 276508 <__cxa_atexit@plt+0x26a124> │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq sp, [r9], #-196 @ 0xffffff3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -633232,15 +633232,15 @@ │ │ │ │ streq ip, [r9], #-3304 @ 0xfffff318 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 276a34 <__cxa_atexit@plt+0x26a650> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq ip, [r9], #-3256 @ 0xfffff348 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ @@ -633669,15 +633669,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 27710c <__cxa_atexit@plt+0x26ad28> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ strbeq r5, [pc], #-2468 @ 277110 <__cxa_atexit@plt+0x26ad2c> │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -634089,20 +634089,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 2777a8 <__cxa_atexit@plt+0x26b3c4> │ │ │ │ ldr r3, [pc, #40] @ 2777ac <__cxa_atexit@plt+0x26b3c8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq fp, r3, #80, 6 @ 0x40000001 │ │ │ │ + bicseq sl, r3, #144, 18 @ 0x240000 │ │ │ │ strbeq r5, [pc], #-660 @ 2777b4 <__cxa_atexit@plt+0x26b3d0> │ │ │ │ streq ip, [r9], #-36 @ 0xffffffdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2777e4 <__cxa_atexit@plt+0x26b400> │ │ │ │ @@ -634293,15 +634293,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 277acc <__cxa_atexit@plt+0x26b6e8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ strbeq r4, [pc], #-4068 @ 277ad0 <__cxa_atexit@plt+0x26b6ec> │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 277b1c <__cxa_atexit@plt+0x26b738> │ │ │ │ @@ -634761,27 +634761,27 @@ │ │ │ │ bne 278248 <__cxa_atexit@plt+0x26be64> │ │ │ │ ldr r7, [pc, #140] @ 278290 <__cxa_atexit@plt+0x26beac> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #128] @ 278294 <__cxa_atexit@plt+0x26beb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr fp, [sp] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #88] @ 278288 <__cxa_atexit@plt+0x26bea4> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #76] @ 27828c <__cxa_atexit@plt+0x26bea8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [pc, #48] @ 278280 <__cxa_atexit@plt+0x26be9c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 278284 <__cxa_atexit@plt+0x26bea0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ @@ -634809,21 +634809,21 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bne 2782f0 <__cxa_atexit@plt+0x26bf0c> │ │ │ │ ldr r7, [pc, #88] @ 278320 <__cxa_atexit@plt+0x26bf3c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #80] @ 278324 <__cxa_atexit@plt+0x26bf40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #56] @ 278318 <__cxa_atexit@plt+0x26bf34> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #48] @ 27831c <__cxa_atexit@plt+0x26bf38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #24] @ 278310 <__cxa_atexit@plt+0x26bf2c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 278314 <__cxa_atexit@plt+0x26bf30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ @@ -635235,15 +635235,15 @@ │ │ │ │ stm r0, {r1, r7, r8} │ │ │ │ str r2, [r9, #24]! │ │ │ │ str lr, [r8, #48]! @ 0x30 │ │ │ │ ldr r7, [pc, #40] @ 27899c <__cxa_atexit@plt+0x26c5b8> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff0c8 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ strbeq r4, [pc], #-936 @ 2789a0 <__cxa_atexit@plt+0x26c5bc> │ │ │ │ @@ -635288,20 +635288,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 278a64 <__cxa_atexit@plt+0x26c680> │ │ │ │ ldr r3, [pc, #40] @ 278a68 <__cxa_atexit@plt+0x26c684> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r3, #65 @ 0x41 │ │ │ │ + bicseq r9, r3, #135266304 @ 0x8100000 │ │ │ │ strbeq r3, [pc], #-4056 @ 278a70 <__cxa_atexit@plt+0x26c68c> │ │ │ │ streq sl, [r9], #-3628 @ 0xfffff1d4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 278aa0 <__cxa_atexit@plt+0x26c6bc> │ │ │ │ @@ -636181,21 +636181,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r9, r3, #1526726656 @ 0x5b000000 │ │ │ │ + bicseq r8, r3, #634880 @ 0x9b000 │ │ │ │ strbeq r3, [pc], #-488 @ 279868 <__cxa_atexit@plt+0x26d484> │ │ │ │ streq sl, [r9], #-228 @ 0xffffff1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 27988c <__cxa_atexit@plt+0x26d4a8> │ │ │ │ mov sl, r8 │ │ │ │ @@ -636268,20 +636268,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 2799b4 <__cxa_atexit@plt+0x26d5d0> │ │ │ │ ldr r3, [pc, #40] @ 2799b8 <__cxa_atexit@plt+0x26d5d4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r3, #188, 4 @ 0xc000000b │ │ │ │ + bicseq r8, r3, #252, 16 @ 0xfc0000 │ │ │ │ strbeq r3, [pc], #-136 @ 2799c0 <__cxa_atexit@plt+0x26d5dc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -636392,21 +636392,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r9, r3, #205 @ 0xcd │ │ │ │ + bicseq r8, r3, #3407872 @ 0x340000 │ │ │ │ strbeq r2, [pc], #-3740 @ 279bb4 <__cxa_atexit@plt+0x26d7d0> │ │ │ │ streq r9, [r9], #-3480 @ 0xfffff268 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 279bd8 <__cxa_atexit@plt+0x26d7f4> │ │ │ │ mov sl, r8 │ │ │ │ @@ -636648,15 +636648,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 279fc0 <__cxa_atexit@plt+0x26dbdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 279fb8 <__cxa_atexit@plt+0x26dbd4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -638240,15 +638240,15 @@ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 27b874 <__cxa_atexit@plt+0x26f490> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa790 <__cxa_atexit@plt+0x3ee3ac> │ │ │ │ + b 3fa7b8 <__cxa_atexit@plt+0x3ee3d4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r8, [r9], #-344 @ 0xfffffea8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #192] @ 27b94c <__cxa_atexit@plt+0x26f568> │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ @@ -638366,15 +638366,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 27ba98 <__cxa_atexit@plt+0x26f6b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 27ba90 <__cxa_atexit@plt+0x26f6ac> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -638632,25 +638632,25 @@ │ │ │ │ str lr, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str fp, [r5] │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ ldr fp, [sp] │ │ │ │ sub r8, r3, #31 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #52] @ 27bed8 <__cxa_atexit@plt+0x26faf4> │ │ │ │ ldr fp, [sp] │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ muleq r0, r4, r4 │ │ │ │ andeq r0, r0, r8, lsr #11 │ │ │ │ strbeq r1, [pc], #-668 @ 27becc <__cxa_atexit@plt+0x26fae8> │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r0, r0, ip, ror r4 │ │ │ │ strbeq r1, [pc], #-368 @ 27bed8 <__cxa_atexit@plt+0x26faf4> │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ @@ -638694,23 +638694,23 @@ │ │ │ │ mov r9, fp │ │ │ │ ldr fp, [sp] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ sub r8, r3, #31 │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r5, #52] @ 0x34 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #32] @ 27bfb4 <__cxa_atexit@plt+0x26fbd0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r1, [pc], #-136 @ 27bfb4 <__cxa_atexit@plt+0x26fbd0> │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ muleq r0, r4, r2 │ │ │ │ streq r7, [r9], #-2708 @ 0xfffff56c │ │ │ │ andeq r1, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp] │ │ │ │ @@ -638746,23 +638746,23 @@ │ │ │ │ str r0, [r6, #24] │ │ │ │ str ip, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r8, r3, #31 │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r6, [pc, #32] @ 27c084 <__cxa_atexit@plt+0x26fca0> │ │ │ │ ldr fp, [sp] │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ strbeq r0, [pc], #-4012 @ 27c088 <__cxa_atexit@plt+0x26fca4> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ streq r7, [r9], #-2500 @ 0xfffff63c │ │ │ │ andeq r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r5, #24] │ │ │ │ @@ -638798,23 +638798,23 @@ │ │ │ │ mov r9, fp │ │ │ │ ldr fp, [sp] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ sub r8, r3, #31 │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r5, #52] @ 0x34 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #32] @ 27c154 <__cxa_atexit@plt+0x26fd70> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r0, [pc], #-3816 @ 27c154 <__cxa_atexit@plt+0x26fd70> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ streq r7, [r9], #-2292 @ 0xfffff70c │ │ │ │ andeq r1, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp] │ │ │ │ @@ -638850,23 +638850,23 @@ │ │ │ │ str r0, [r6, #24] │ │ │ │ str ip, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r8, r3, #31 │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r6, [pc, #32] @ 27c224 <__cxa_atexit@plt+0x26fe40> │ │ │ │ ldr fp, [sp] │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ strbeq r0, [pc], #-3596 @ 27c228 <__cxa_atexit@plt+0x26fe44> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ streq r7, [r9], #-2084 @ 0xfffff7dc │ │ │ │ andeq r1, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -638895,21 +638895,21 @@ │ │ │ │ stmib r3, {r8, lr} │ │ │ │ sub r8, r6, #31 │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r2, ip} │ │ │ │ str sl, [r3, #24] │ │ │ │ str r1, [r3, #32] │ │ │ │ str r1, [r5, #52] @ 0x34 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #24] @ 27c2d0 <__cxa_atexit@plt+0x26feec> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strbeq r0, [pc], #-3408 @ 27c2d4 <__cxa_atexit@plt+0x26fef0> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ streq r7, [r9], #-1912 @ 0xfffff888 │ │ │ │ andeq r1, r0, lr, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ @@ -639346,15 +639346,15 @@ │ │ │ │ str fp, [r6, #36] @ 0x24 │ │ │ │ ldr r7, [pc, #84] @ 27c9fc <__cxa_atexit@plt+0x270618> │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [sp] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #44] @ 27c9f0 <__cxa_atexit@plt+0x27060c> │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 27c9d8 <__cxa_atexit@plt+0x2705f4> │ │ │ │ b 27caf8 <__cxa_atexit@plt+0x270714> │ │ │ │ @@ -639499,15 +639499,15 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ ldr r2, [sp] │ │ │ │ str r2, [r6, #32] │ │ │ │ ldr r7, [pc, #64] @ 27cc54 <__cxa_atexit@plt+0x270870> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov fp, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -640904,15 +640904,15 @@ │ │ │ │ mov r5, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #3 │ │ │ │ ldr r7, [pc, #36] @ 27e22c <__cxa_atexit@plt+0x271e48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #32] @ 27e230 <__cxa_atexit@plt+0x271e4c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq lr, [lr], #-2100 @ 0xfffff7cc │ │ │ │ strbeq pc, [lr], #-680 @ 0xfffffd58 @ │ │ │ │ strbeq lr, [lr], #-3272 @ 0xfffff338 │ │ │ │ @@ -640932,21 +640932,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 27e29c <__cxa_atexit@plt+0x271eb8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r4, r3, #3375104 @ 0x338000 │ │ │ │ + bicseq r4, r3, #14 │ │ │ │ strbeq lr, [lr], #-1956 @ 0xfffff85c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -640960,15 +640960,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 27e2f8 <__cxa_atexit@plt+0x271f14> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq lr, [lr], #-2184 @ 0xfffff778 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -640985,15 +640985,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 27e35c <__cxa_atexit@plt+0x271f78> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq lr, [lr], #-2084 @ 0xfffff7dc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27e3b8 <__cxa_atexit@plt+0x271fd4> │ │ │ │ @@ -641007,21 +641007,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 27e3c8 <__cxa_atexit@plt+0x271fe4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r4, r3, #10420224 @ 0x9f0000 │ │ │ │ + bicseq r3, r3, #3568 @ 0xdf0 │ │ │ │ strbeq lr, [lr], #-1656 @ 0xfffff988 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -641035,15 +641035,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 27e424 <__cxa_atexit@plt+0x272040> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq lr, [lr], #-1884 @ 0xfffff8a4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -641060,15 +641060,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 27e488 <__cxa_atexit@plt+0x2720a4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq lr, [lr], #-1784 @ 0xfffff908 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 27e4a8 <__cxa_atexit@plt+0x2720c4> │ │ │ │ @@ -641090,21 +641090,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 27e514 <__cxa_atexit@plt+0x272130> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r4, r3, #19136512 @ 0x1240000 │ │ │ │ + bicseq r3, r3, #8768 @ 0x2240 │ │ │ │ strbeq lr, [lr], #-1324 @ 0xfffffad4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -641118,15 +641118,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 27e570 <__cxa_atexit@plt+0x27218c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq lr, [lr], #-1552 @ 0xfffff9f0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -641143,15 +641143,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 27e5d4 <__cxa_atexit@plt+0x2721f0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq lr, [lr], #-1452 @ 0xfffffa54 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27e630 <__cxa_atexit@plt+0x27224c> │ │ │ │ @@ -641165,21 +641165,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 27e640 <__cxa_atexit@plt+0x27225c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r4, r3, #24, 12 @ 0x1800000 │ │ │ │ + bicseq r3, r3, #88, 24 @ 0x5800 │ │ │ │ strbeq lr, [lr], #-1024 @ 0xfffffc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -641193,15 +641193,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 27e69c <__cxa_atexit@plt+0x2722b8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq lr, [lr], #-1252 @ 0xfffffb1c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -641218,15 +641218,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 27e700 <__cxa_atexit@plt+0x27231c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq lr, [lr], #-1152 @ 0xfffffb80 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27e75c <__cxa_atexit@plt+0x272378> │ │ │ │ @@ -641240,21 +641240,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 27e76c <__cxa_atexit@plt+0x272388> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r4, r3, #-587202560 @ 0xdd000000 │ │ │ │ + bicseq r3, r3, #29696 @ 0x7400 │ │ │ │ strbeq lr, [lr], #-724 @ 0xfffffd2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -641268,15 +641268,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 27e7c8 <__cxa_atexit@plt+0x2723e4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq lr, [lr], #-952 @ 0xfffffc48 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -641293,15 +641293,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 27e82c <__cxa_atexit@plt+0x272448> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq lr, [lr], #-852 @ 0xfffffcac │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 27e888 <__cxa_atexit@plt+0x2724a4> │ │ │ │ @@ -641315,21 +641315,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 27e898 <__cxa_atexit@plt+0x2724b4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r4, r3, #-1476395006 @ 0xa8000002 │ │ │ │ + bicseq r3, r3, #3833856 @ 0x3a8000 │ │ │ │ strbeq lr, [lr], #-424 @ 0xfffffe58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -641343,15 +641343,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 27e8f4 <__cxa_atexit@plt+0x272510> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq lr, [lr], #-652 @ 0xfffffd74 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -641368,15 +641368,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 27e958 <__cxa_atexit@plt+0x272574> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq lr, [lr], #-552 @ 0xfffffdd8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq r5, [r9], #-36 @ 0xffffffdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -641389,20 +641389,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 27e9b8 <__cxa_atexit@plt+0x2725d4> │ │ │ │ ldr r3, [pc, #40] @ 27e9bc <__cxa_atexit@plt+0x2725d8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r4, r3, #56, 4 @ 0x80000003 │ │ │ │ + bicseq r3, r3, #120, 16 @ 0x780000 │ │ │ │ strbeq lr, [lr], #-132 @ 0xffffff7c │ │ │ │ streq r5, [r9], #-476 @ 0xfffffe24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 27ea24 <__cxa_atexit@plt+0x272640> │ │ │ │ @@ -641466,15 +641466,15 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [pc, #28] @ 27eaf0 <__cxa_atexit@plt+0x27270c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sp, [lr], #-3964 @ 0xfffff084 │ │ │ │ strbeq lr, [lr], #-136 @ 0xffffff78 │ │ │ │ strbeq lr, [lr], #-2544 @ 0xfffff610 │ │ │ │ strbeq lr, [lr], #-1800 @ 0xfffff8f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -644878,15 +644878,15 @@ │ │ │ │ streq r1, [r9], #-3156 @ 0xfffff3ac │ │ │ │ andeq r0, r0, fp, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 28202c <__cxa_atexit@plt+0x275c48> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r1, [r9], #-3104 @ 0xfffff3e0 │ │ │ │ andeq r0, r0, fp, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -645003,35 +645003,35 @@ │ │ │ │ mov r7, fp │ │ │ │ b 2823d0 <__cxa_atexit@plt+0x275fec> │ │ │ │ ldr r3, [pc, #20] @ 282224 <__cxa_atexit@plt+0x275e40> │ │ │ │ ldr r8, [pc, #20] @ 282228 <__cxa_atexit@plt+0x275e44> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - bicseq r0, r3, #118784 @ 0x1d000 │ │ │ │ + bicseq r0, r3, #93 @ 0x5d │ │ │ │ streq r1, [r9], #-2596 @ 0xfffff5dc │ │ │ │ andeq r0, r0, r8, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28225c <__cxa_atexit@plt+0x275e78> │ │ │ │ ldr r3, [pc, #28] @ 282268 <__cxa_atexit@plt+0x275e84> │ │ │ │ ldr r8, [pc, #28] @ 28226c <__cxa_atexit@plt+0x275e88> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 2823d0 <__cxa_atexit@plt+0x275fec> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - bicseq r0, r3, #3686400 @ 0x384000 │ │ │ │ + bicseq r0, r3, #33 @ 0x21 │ │ │ │ streq r1, [r9], #-2528 @ 0xfffff620 │ │ │ │ andeq r0, r0, r8, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -645059,15 +645059,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b cf498 <__cxa_atexit@plt+0xc30b4> │ │ │ │ ldr r3, [pc, #32] @ 282310 <__cxa_atexit@plt+0x275f2c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffe2c4 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ strbeq sl, [lr], #-2176 @ 0xfffff780 │ │ │ │ strbeq sl, [lr], #-3388 @ 0xfffff2c4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ streq r1, [r9], #-2364 @ 0xfffff6c4 │ │ │ │ andeq r0, r0, r8, lsl #7 │ │ │ │ @@ -645098,15 +645098,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b cf498 <__cxa_atexit@plt+0xc30b4> │ │ │ │ ldr r3, [pc, #32] @ 2823ac <__cxa_atexit@plt+0x275fc8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffe230 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strbeq sl, [lr], #-2028 @ 0xfffff814 │ │ │ │ strbeq sl, [lr], #-3232 @ 0xfffff360 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ streq r1, [r9], #-2208 @ 0xfffff760 │ │ │ │ andeq r1, r0, r8, lsl #23 │ │ │ │ @@ -646660,20 +646660,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 283c14 <__cxa_atexit@plt+0x277830> │ │ │ │ ldr r3, [pc, #40] @ 283c18 <__cxa_atexit@plt+0x277834> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq lr, r2, #156, 30 @ 0x270 │ │ │ │ + bicseq lr, r2, #220, 10 @ 0x37000000 │ │ │ │ strbeq r8, [lr], #-3624 @ 0xfffff1d8 │ │ │ │ streq pc, [r8], #-3796 @ 0xfffff12c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -646743,15 +646743,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa9c0 <__cxa_atexit@plt+0x3ee5dc> │ │ │ │ + b 3faa18 <__cxa_atexit@plt+0x3ee634> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -648321,15 +648321,15 @@ │ │ │ │ ldr r7, [pc, #44] @ 28560c <__cxa_atexit@plt+0x279228> │ │ │ │ mov r5, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #36] @ 285610 <__cxa_atexit@plt+0x27922c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #32] @ 285614 <__cxa_atexit@plt+0x279230> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [lr], #-1100 @ 0xfffffbb4 │ │ │ │ strbeq r7, [lr], #-2052 @ 0xfffff7fc │ │ │ │ strbeq r7, [lr], #-3328 @ 0xfffff300 │ │ │ │ @@ -648380,15 +648380,15 @@ │ │ │ │ ldr r7, [pc, #44] @ 2856f8 <__cxa_atexit@plt+0x279314> │ │ │ │ mov r5, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [pc, #36] @ 2856fc <__cxa_atexit@plt+0x279318> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #32] @ 285700 <__cxa_atexit@plt+0x27931c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [lr], #-864 @ 0xfffffca0 │ │ │ │ strbeq r7, [lr], #-2712 @ 0xfffff568 │ │ │ │ strbeq r7, [lr], #-2708 @ 0xfffff56c │ │ │ │ @@ -648811,21 +648811,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 285db8 <__cxa_atexit@plt+0x2799d4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq sp, r2, #-1073741762 @ 0xc000003e │ │ │ │ + bicseq ip, r2, #3866624 @ 0x3b0000 │ │ │ │ strbeq r6, [lr], #-3208 @ 0xfffff378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -648839,15 +648839,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 285e14 <__cxa_atexit@plt+0x279a30> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r6, [lr], #-3436 @ 0xfffff294 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -648864,15 +648864,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 285e78 <__cxa_atexit@plt+0x279a94> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r6, [lr], #-3336 @ 0xfffff2f8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq lr, [r8], #-576 @ 0xfffffdc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -649534,21 +649534,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 286904 <__cxa_atexit@plt+0x27a520> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq ip, r2, #181403648 @ 0xad00000 │ │ │ │ + bicseq fp, r2, #60672 @ 0xed00 │ │ │ │ strbeq r6, [lr], #-316 @ 0xfffffec4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -649562,15 +649562,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 286960 <__cxa_atexit@plt+0x27a57c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r6, [lr], #-544 @ 0xfffffde0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -649587,15 +649587,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2869c4 <__cxa_atexit@plt+0x27a5e0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r6, [lr], #-444 @ 0xfffffe44 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq sp, [r8], #-1884 @ 0xfffff8a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -649608,20 +649608,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 286a24 <__cxa_atexit@plt+0x27a640> │ │ │ │ ldr r3, [pc, #40] @ 286a28 <__cxa_atexit@plt+0x27a644> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq ip, r2, #339738624 @ 0x14400000 │ │ │ │ + bicseq fp, r2, #148480 @ 0x24400 │ │ │ │ strbeq r6, [lr], #-24 @ 0xffffffe8 │ │ │ │ streq sp, [r8], #-1808 @ 0xfffff8f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -649732,21 +649732,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq ip, r2, #2013265921 @ 0x78000001 │ │ │ │ + bicseq fp, r2, #2588672 @ 0x278000 │ │ │ │ strbeq r5, [lr], #-3628 @ 0xfffff1d4 │ │ │ │ streq sp, [r8], #-1112 @ 0xfffffba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 286c48 <__cxa_atexit@plt+0x27a864> │ │ │ │ mov sl, r8 │ │ │ │ @@ -649770,21 +649770,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 286cb4 <__cxa_atexit@plt+0x27a8d0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq ip, r2, #188, 4 @ 0xc000000b │ │ │ │ + bicseq fp, r2, #252, 16 @ 0xfc0000 │ │ │ │ strbeq r5, [lr], #-3468 @ 0xfffff274 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -649798,15 +649798,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 286d10 <__cxa_atexit@plt+0x27a92c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r5, [lr], #-3696 @ 0xfffff190 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -649823,15 +649823,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 286d74 <__cxa_atexit@plt+0x27a990> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r5, [lr], #-3596 @ 0xfffff1f4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 286dd0 <__cxa_atexit@plt+0x27a9ec> │ │ │ │ @@ -649845,21 +649845,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 286de0 <__cxa_atexit@plt+0x27a9fc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq ip, r2, #136, 2 @ 0x22 │ │ │ │ + bicseq fp, r2, #200, 14 @ 0x3200000 │ │ │ │ strbeq r5, [lr], #-3168 @ 0xfffff3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -649873,15 +649873,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 286e3c <__cxa_atexit@plt+0x27aa58> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r5, [lr], #-3396 @ 0xfffff2bc │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -649898,15 +649898,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 286ea0 <__cxa_atexit@plt+0x27aabc> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r5, [lr], #-3296 @ 0xfffff320 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 286efc <__cxa_atexit@plt+0x27ab18> │ │ │ │ @@ -649920,21 +649920,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 286f0c <__cxa_atexit@plt+0x27ab28> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq ip, r2, #82 @ 0x52 │ │ │ │ + bicseq fp, r2, #153092096 @ 0x9200000 │ │ │ │ strbeq r5, [lr], #-2868 @ 0xfffff4cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -649948,15 +649948,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 286f68 <__cxa_atexit@plt+0x27ab84> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r5, [lr], #-3096 @ 0xfffff3e8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -649973,15 +649973,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 286fcc <__cxa_atexit@plt+0x27abe8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r5, [lr], #-2996 @ 0xfffff44c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq sp, [r8], #-632 @ 0xfffffd88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -650135,15 +650135,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 28727c <__cxa_atexit@plt+0x27ae98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 287274 <__cxa_atexit@plt+0x27ae90> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -650430,15 +650430,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 2876f4 <__cxa_atexit@plt+0x27b310> │ │ │ │ ldr r3, [pc, #76] @ 287728 <__cxa_atexit@plt+0x27b344> │ │ │ │ ldr r8, [pc, #76] @ 28772c <__cxa_atexit@plt+0x27b348> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 287730 <__cxa_atexit@plt+0x27b34c> │ │ │ │ ldr r7, [pc, #52] @ 287734 <__cxa_atexit@plt+0x27b350> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #44] @ 287738 <__cxa_atexit@plt+0x27b354> │ │ │ │ @@ -650447,43 +650447,43 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ strbeq r5, [lr], #-864 @ 0xfffffca0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - bicseq fp, r2, #5177344 @ 0x4f0000 │ │ │ │ + bicseq sl, r2, #2288 @ 0x8f0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ streq ip, [r8], #-2680 @ 0xfffff588 │ │ │ │ streq ip, [r8], #-2676 @ 0xfffff58c │ │ │ │ streq ip, [r8], #-2684 @ 0xfffff584 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 28776c <__cxa_atexit@plt+0x27b388> │ │ │ │ ldr r3, [pc, #60] @ 287798 <__cxa_atexit@plt+0x27b3b4> │ │ │ │ ldr r8, [pc, #60] @ 28779c <__cxa_atexit@plt+0x27b3b8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r3, [pc, #24] @ 28778c <__cxa_atexit@plt+0x27b3a8> │ │ │ │ ldr r7, [pc, #24] @ 287790 <__cxa_atexit@plt+0x27b3ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #16] @ 287794 <__cxa_atexit@plt+0x27b3b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ streq ip, [r8], #-2560 @ 0xfffff600 │ │ │ │ streq ip, [r8], #-2556 @ 0xfffff604 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - bicseq fp, r2, #54263808 @ 0x33c0000 │ │ │ │ + bicseq sl, r2, #15, 28 @ 0xf0 │ │ │ │ streq ip, [r8], #-2264 @ 0xfffff728 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 2877e4 <__cxa_atexit@plt+0x27b400> │ │ │ │ ldr r2, [pc, #48] @ 2877e8 <__cxa_atexit@plt+0x27b404> │ │ │ │ mov sl, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -651057,15 +651057,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [r9, #8] │ │ │ │ str r7, [r9, #20] │ │ │ │ str r0, [r8, #12]! │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r9, #24] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -651249,15 +651249,15 @@ │ │ │ │ str r2, [r8, #28] │ │ │ │ str r9, [r8, #32]! │ │ │ │ ldr r7, [pc, #140] @ 288434 <__cxa_atexit@plt+0x27c050> │ │ │ │ add r5, r5, #24 │ │ │ │ sub r9, r6, #23 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #60] @ 288408 <__cxa_atexit@plt+0x27c024> │ │ │ │ ldr r7, [pc, #60] @ 28840c <__cxa_atexit@plt+0x27c028> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6] │ │ │ │ @@ -651268,15 +651268,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 288414 <__cxa_atexit@plt+0x27c030> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ streq fp, [r8], #-3512 @ 0xfffff248 │ │ │ │ streq fp, [r8], #-3508 @ 0xfffff24c │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ @@ -651317,30 +651317,30 @@ │ │ │ │ str r0, [r8, #28] │ │ │ │ str r9, [r8, #32]! │ │ │ │ ldr r7, [pc, #104] @ 288520 <__cxa_atexit@plt+0x27c13c> │ │ │ │ add r5, r5, #24 │ │ │ │ sub r9, r6, #23 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r6, [pc, #56] @ 288508 <__cxa_atexit@plt+0x27c124> │ │ │ │ ldr r7, [pc, #56] @ 28850c <__cxa_atexit@plt+0x27c128> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #20]! │ │ │ │ ldr r0, [pc, #48] @ 288510 <__cxa_atexit@plt+0x27c12c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 288504 <__cxa_atexit@plt+0x27c120> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ streq fp, [r8], #-3268 @ 0xfffff33c │ │ │ │ streq fp, [r8], #-3260 @ 0xfffff344 │ │ │ │ @ instruction: 0xffffecf0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @@ -651388,30 +651388,30 @@ │ │ │ │ str r0, [r8, #28] │ │ │ │ str r9, [r8, #32]! │ │ │ │ ldr r7, [pc, #104] @ 28863c <__cxa_atexit@plt+0x27c258> │ │ │ │ add r5, r5, #24 │ │ │ │ sub r9, r6, #23 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r6, [pc, #56] @ 288624 <__cxa_atexit@plt+0x27c240> │ │ │ │ ldr r7, [pc, #56] @ 288628 <__cxa_atexit@plt+0x27c244> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #20]! │ │ │ │ ldr r0, [pc, #48] @ 28862c <__cxa_atexit@plt+0x27c248> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 288620 <__cxa_atexit@plt+0x27c23c> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ streq fp, [r8], #-2968 @ 0xfffff468 │ │ │ │ streq fp, [r8], #-2960 @ 0xfffff470 │ │ │ │ @ instruction: 0xffffebd4 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @@ -651444,21 +651444,21 @@ │ │ │ │ str r0, [r8, #28] │ │ │ │ str r9, [r8, #32]! │ │ │ │ ldr r7, [pc, #52] @ 2886e8 <__cxa_atexit@plt+0x27c304> │ │ │ │ add r5, r5, #24 │ │ │ │ sub r9, r6, #23 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #32] @ 2886ec <__cxa_atexit@plt+0x27c308> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffeaf4 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ strbeq r4, [lr], #-2432 @ 0xfffff680 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ streq fp, [r8], #-2440 @ 0xfffff678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -651600,20 +651600,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 288944 <__cxa_atexit@plt+0x27c560> │ │ │ │ ldr r3, [pc, #40] @ 288948 <__cxa_atexit@plt+0x27c564> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq sl, r2, #220, 10 @ 0x37000000 │ │ │ │ + bicseq r9, r2, #28, 24 @ 0x1c00 │ │ │ │ strbeq r4, [lr], #-248 @ 0xffffff08 │ │ │ │ streq fp, [r8], #-2432 @ 0xfffff680 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28898c <__cxa_atexit@plt+0x27c5a8> │ │ │ │ @@ -651622,15 +651622,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [pc, #24] @ 28899c <__cxa_atexit@plt+0x27c5b8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq fp, [r8], #-2360 @ 0xfffff6c8 │ │ │ │ strbeq r4, [lr], #-172 @ 0xffffff54 │ │ │ │ strbeq r4, [lr], #-2436 @ 0xfffff67c │ │ │ │ streq fp, [r8], #-2360 @ 0xfffff6c8 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -651733,21 +651733,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 288b60 <__cxa_atexit@plt+0x27c77c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq sl, r2, #134217731 @ 0x8000003 │ │ │ │ + bicseq r9, r2, #8192 @ 0x2000 │ │ │ │ strbeq r3, [lr], #-3808 @ 0xfffff120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -651761,15 +651761,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 288bbc <__cxa_atexit@plt+0x27c7d8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r3, [lr], #-4036 @ 0xfffff03c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -651786,15 +651786,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 288c20 <__cxa_atexit@plt+0x27c83c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r3, [lr], #-3936 @ 0xfffff0a0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 288c7c <__cxa_atexit@plt+0x27c898> │ │ │ │ @@ -651808,21 +651808,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 288c8c <__cxa_atexit@plt+0x27c8a8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq sl, r2, #148, 4 @ 0x40000009 │ │ │ │ + bicseq r9, r2, #212, 16 @ 0xd40000 │ │ │ │ strbeq r3, [lr], #-3508 @ 0xfffff24c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -651836,15 +651836,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 288ce8 <__cxa_atexit@plt+0x27c904> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r3, [lr], #-3736 @ 0xfffff168 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -651861,15 +651861,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 288d4c <__cxa_atexit@plt+0x27c968> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r3, [lr], #-3636 @ 0xfffff1cc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 288da8 <__cxa_atexit@plt+0x27c9c4> │ │ │ │ @@ -651883,21 +651883,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 288db8 <__cxa_atexit@plt+0x27c9d4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq sl, r2, #-2147483623 @ 0x80000019 │ │ │ │ + bicseq r9, r2, #43515904 @ 0x2980000 │ │ │ │ strbeq r3, [lr], #-3208 @ 0xfffff378 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -651911,15 +651911,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 288e14 <__cxa_atexit@plt+0x27ca30> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r3, [lr], #-3436 @ 0xfffff294 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -651936,15 +651936,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 288e78 <__cxa_atexit@plt+0x27ca94> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r3, [lr], #-3336 @ 0xfffff2f8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 288ed4 <__cxa_atexit@plt+0x27caf0> │ │ │ │ @@ -651958,21 +651958,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 288ee4 <__cxa_atexit@plt+0x27cb00> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq sl, r2, #56 @ 0x38 │ │ │ │ + bicseq r9, r2, #120, 12 @ 0x7800000 │ │ │ │ strbeq r3, [lr], #-2908 @ 0xfffff4a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -651986,15 +651986,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 288f40 <__cxa_atexit@plt+0x27cb5c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r3, [lr], #-3136 @ 0xfffff3c0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -652011,15 +652011,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 288fa4 <__cxa_atexit@plt+0x27cbc0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r3, [lr], #-3036 @ 0xfffff424 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 289000 <__cxa_atexit@plt+0x27cc1c> │ │ │ │ @@ -652033,21 +652033,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 289010 <__cxa_atexit@plt+0x27cc2c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, r2, #9, 30 @ 0x24 │ │ │ │ + bicseq r9, r2, #306184192 @ 0x12400000 │ │ │ │ strbeq r3, [lr], #-2608 @ 0xfffff5d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -652061,15 +652061,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 28906c <__cxa_atexit@plt+0x27cc88> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r3, [lr], #-2836 @ 0xfffff4ec │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -652086,15 +652086,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2890d0 <__cxa_atexit@plt+0x27ccec> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r3, [lr], #-2736 @ 0xfffff550 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28912c <__cxa_atexit@plt+0x27cd48> │ │ │ │ @@ -652108,21 +652108,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 28913c <__cxa_atexit@plt+0x27cd58> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, r2, #14016 @ 0x36c0 │ │ │ │ + bicseq r9, r2, #452984832 @ 0x1b000000 │ │ │ │ strbeq r3, [lr], #-2308 @ 0xfffff6fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -652136,15 +652136,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 289198 <__cxa_atexit@plt+0x27cdb4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r3, [lr], #-2536 @ 0xfffff618 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -652161,15 +652161,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2891fc <__cxa_atexit@plt+0x27ce18> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r3, [lr], #-2436 @ 0xfffff67c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 28921c <__cxa_atexit@plt+0x27ce38> │ │ │ │ @@ -652283,21 +652283,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r9, r2, #37888 @ 0x9400 │ │ │ │ + bicseq r9, r2, #1073741849 @ 0x40000019 │ │ │ │ strbeq r3, [lr], #-1616 @ 0xfffff9b0 │ │ │ │ streq sl, [r8], #-3196 @ 0xfffff384 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 289424 <__cxa_atexit@plt+0x27d040> │ │ │ │ mov sl, r8 │ │ │ │ @@ -652666,21 +652666,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 2899f4 <__cxa_atexit@plt+0x27d610> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - bicseq r9, r2, #125829120 @ 0x7800000 │ │ │ │ + bicseq r8, r2, #96256 @ 0x17800 │ │ │ │ strbeq r3, [lr], #-76 @ 0xffffffb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -652694,15 +652694,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 289a50 <__cxa_atexit@plt+0x27d66c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r3, [lr], #-304 @ 0xfffffed0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -652719,15 +652719,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 289ab4 <__cxa_atexit@plt+0x27d6d0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r3, [lr], #-204 @ 0xffffff34 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -652896,20 +652896,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 289d84 <__cxa_atexit@plt+0x27d9a0> │ │ │ │ ldr r3, [pc, #40] @ 289d88 <__cxa_atexit@plt+0x27d9a4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r2, #1073741840 @ 0x40000010 │ │ │ │ + bicseq r8, r2, #33816576 @ 0x2040000 │ │ │ │ strbeq r2, [lr], #-3256 @ 0xfffff348 │ │ │ │ streq sl, [r8], #-748 @ 0xfffffd14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 289dec <__cxa_atexit@plt+0x27da08> │ │ │ │ @@ -652924,21 +652924,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r9, r2, #1073741833 @ 0x40000009 │ │ │ │ + bicseq r8, r2, #26476544 @ 0x1940000 │ │ │ │ strbeq r2, [lr], #-3148 @ 0xfffff3b4 │ │ │ │ streq sl, [r8], #-632 @ 0xfffffd88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 289e28 <__cxa_atexit@plt+0x27da44> │ │ │ │ mov sl, r8 │ │ │ │ @@ -653037,20 +653037,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 289fb8 <__cxa_atexit@plt+0x27dbd4> │ │ │ │ ldr r3, [pc, #40] @ 289fbc <__cxa_atexit@plt+0x27dbd8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r2, #3408 @ 0xd50 │ │ │ │ + bicseq r8, r2, #88080384 @ 0x5400000 │ │ │ │ strbeq r2, [lr], #-2692 @ 0xfffff57c │ │ │ │ streq sl, [r8], #-356 @ 0xfffffe9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 28a014 <__cxa_atexit@plt+0x27dc30> │ │ │ │ @@ -653062,20 +653062,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 28a01c <__cxa_atexit@plt+0x27dc38> │ │ │ │ ldr r3, [pc, #40] @ 28a020 <__cxa_atexit@plt+0x27dc3c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r2, #656 @ 0x290 │ │ │ │ + bicseq r8, r2, #1761607680 @ 0x69000000 │ │ │ │ strbeq r2, [lr], #-2592 @ 0xfffff5e0 │ │ │ │ streq sl, [r8], #-256 @ 0xffffff00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 28a078 <__cxa_atexit@plt+0x27dc94> │ │ │ │ @@ -653087,20 +653087,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 28a080 <__cxa_atexit@plt+0x27dc9c> │ │ │ │ ldr r3, [pc, #40] @ 28a084 <__cxa_atexit@plt+0x27dca0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r2, #9152 @ 0x23c0 │ │ │ │ + bicseq r8, r2, #1006632963 @ 0x3c000003 │ │ │ │ strbeq r2, [lr], #-2492 @ 0xfffff644 │ │ │ │ streq sl, [r8], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 28a0dc <__cxa_atexit@plt+0x27dcf8> │ │ │ │ @@ -653112,20 +653112,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 28a0e4 <__cxa_atexit@plt+0x27dd00> │ │ │ │ ldr r3, [pc, #40] @ 28a0e8 <__cxa_atexit@plt+0x27dd04> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r2, #62720 @ 0xf500 │ │ │ │ + bicseq r8, r2, #-738197504 @ 0xd4000000 │ │ │ │ strbeq r2, [lr], #-2392 @ 0xfffff6a8 │ │ │ │ streq sl, [r8], #-56 @ 0xffffffc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 28a140 <__cxa_atexit@plt+0x27dd5c> │ │ │ │ @@ -653137,20 +653137,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 28a148 <__cxa_atexit@plt+0x27dd64> │ │ │ │ ldr r3, [pc, #40] @ 28a14c <__cxa_atexit@plt+0x27dd68> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r2, #23040 @ 0x5a00 │ │ │ │ + bicseq r8, r2, #-1610612727 @ 0xa0000009 │ │ │ │ strbeq r2, [lr], #-2292 @ 0xfffff70c │ │ │ │ streq sl, [r8], #-808 @ 0xfffffcd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -653182,15 +653182,15 @@ │ │ │ │ str r6, [r6, #20] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r7, [r6, #32] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ + b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ @@ -653243,15 +653243,15 @@ │ │ │ │ str r6, [r6, #20] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r7, [r6, #32] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ + b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ @@ -653337,15 +653337,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 28a4a8 <__cxa_atexit@plt+0x27e0c4> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -653381,15 +653381,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 28a52c <__cxa_atexit@plt+0x27e148> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -653438,15 +653438,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 28a63c <__cxa_atexit@plt+0x27e258> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -653482,15 +653482,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 28a6c0 <__cxa_atexit@plt+0x27e2dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -653514,21 +653514,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - bicseq r8, r2, #8716288 @ 0x850000 │ │ │ │ + bicseq r7, r2, #3152 @ 0xc50 │ │ │ │ strbeq r2, [lr], #-788 @ 0xfffffcec │ │ │ │ streq r9, [r8], #-2368 @ 0xfffff6c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 28a760 <__cxa_atexit@plt+0x27e37c> │ │ │ │ mov sl, r8 │ │ │ │ @@ -653576,20 +653576,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 28a824 <__cxa_atexit@plt+0x27e440> │ │ │ │ ldr r3, [pc, #40] @ 28a828 <__cxa_atexit@plt+0x27e444> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r2, #121634816 @ 0x7400000 │ │ │ │ + bicseq r7, r2, #95232 @ 0x17400 │ │ │ │ strbeq r2, [lr], #-536 @ 0xfffffde8 │ │ │ │ streq r9, [r8], #-2296 @ 0xfffff708 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 28a880 <__cxa_atexit@plt+0x27e49c> │ │ │ │ @@ -653601,20 +653601,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 28a888 <__cxa_atexit@plt+0x27e4a4> │ │ │ │ ldr r3, [pc, #40] @ 28a88c <__cxa_atexit@plt+0x27e4a8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r8, r2, #1929379840 @ 0x73000000 │ │ │ │ + bicseq r7, r2, #733184 @ 0xb3000 │ │ │ │ strbeq r2, [lr], #-436 @ 0xfffffe4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28a8dc <__cxa_atexit@plt+0x27e4f8> │ │ │ │ ldr r2, [pc, #56] @ 28a8e4 <__cxa_atexit@plt+0x27e500> │ │ │ │ @@ -654221,15 +654221,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 28b234 <__cxa_atexit@plt+0x27ee50> │ │ │ │ mov r5, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #24] @ 28b238 <__cxa_atexit@plt+0x27ee54> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [lr], #-2076 @ 0xfffff7e4 │ │ │ │ strbeq r1, [lr], #-3436 @ 0xfffff294 │ │ │ │ strbeq r1, [lr], #-2556 @ 0xfffff604 │ │ │ │ streq r9, [r8], #-1088 @ 0xfffffbc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -655126,15 +655126,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [pc, #24] @ 28c05c <__cxa_atexit@plt+0x27fc78> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r7, [r8], #-3516 @ 0xfffff244 │ │ │ │ strbeq r0, [lr], #-2540 @ 0xfffff614 │ │ │ │ strbeq r0, [lr], #-3028 @ 0xfffff42c │ │ │ │ streq r8, [r8], #-1428 @ 0xfffffa6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -656926,15 +656926,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ add r8, lr, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ add r9, r9, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r6, [pc, #1016] @ 28e06c <__cxa_atexit@plt+0x281c88> │ │ │ │ ldr r3, [r7, #5] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ add r6, pc, r6 │ │ │ │ tst r3, #3 │ │ │ │ stm r5, {r6, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -656952,15 +656952,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #5] │ │ │ │ ldr r7, [pc, #920] @ 28e05c <__cxa_atexit@plt+0x281c78> │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ + b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ ldr r6, [pc, #844] @ 28e028 <__cxa_atexit@plt+0x281c44> │ │ │ │ ldr r3, [pc, #844] @ 28e02c <__cxa_atexit@plt+0x281c48> │ │ │ │ ldr r9, [r7, #9] │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #5] │ │ │ │ str r6, [r5, #4]! │ │ │ │ @@ -657098,15 +657098,15 @@ │ │ │ │ str r3, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ str r7, [r2, #16] │ │ │ │ str r1, [r2, #20] │ │ │ │ ldr r7, [pc, #368] @ 28e084 <__cxa_atexit@plt+0x281ca0> │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r6, [pc, #336] @ 28e074 <__cxa_atexit@plt+0x281c90> │ │ │ │ ldr r7, [pc, #336] @ 28e078 <__cxa_atexit@plt+0x281c94> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #8]! │ │ │ │ ldr r0, [pc, #328] @ 28e07c <__cxa_atexit@plt+0x281c98> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ @@ -657200,15 +657200,15 @@ │ │ │ │ streq r6, [r8], #-1308 @ 0xfffffae4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 28e0b4 <__cxa_atexit@plt+0x281cd0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r5, [r8], #-4032 @ 0xfffff040 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ @@ -657309,15 +657309,15 @@ │ │ │ │ streq r6, [r8], #-872 @ 0xfffffc98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 28e268 <__cxa_atexit@plt+0x281e84> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r5, [r8], #-3596 @ 0xfffff1f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ @@ -657334,15 +657334,15 @@ │ │ │ │ streq r6, [r8], #-772 @ 0xfffffcfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 28e2cc <__cxa_atexit@plt+0x281ee8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r5, [r8], #-3496 @ 0xfffff258 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ @@ -657847,21 +657847,21 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r3, [pc, #132] @ 28eb44 <__cxa_atexit@plt+0x282760> │ │ │ │ ldr r8, [pc, #132] @ 28eb48 <__cxa_atexit@plt+0x282764> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r3, [pc, #100] @ 28eb3c <__cxa_atexit@plt+0x282758> │ │ │ │ ldr r8, [pc, #100] @ 28eb40 <__cxa_atexit@plt+0x28275c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #96] @ 28eb5c <__cxa_atexit@plt+0x282778> │ │ │ │ ldr r7, [pc, #96] @ 28eb60 <__cxa_atexit@plt+0x28277c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ @@ -657876,17 +657876,17 @@ │ │ │ │ str r5, [r3] │ │ │ │ ldr r0, [pc, #40] @ 28eb58 <__cxa_atexit@plt+0x282774> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - bicseq r4, r2, #-536870905 @ 0xe0000007 │ │ │ │ + bicseq r3, r2, #12451840 @ 0xbe0000 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - bicseq r4, r2, #1342177290 @ 0x5000000a │ │ │ │ + bicseq r3, r2, #15007744 @ 0xe50000 │ │ │ │ muleq r0, r4, r3 │ │ │ │ muleq r0, ip, r4 │ │ │ │ streq r5, [r8], #-2048 @ 0xfffff800 │ │ │ │ streq r5, [r8], #-2040 @ 0xfffff808 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ streq r5, [r8], #-2068 @ 0xfffff7ec │ │ │ │ streq r5, [r8], #-2060 @ 0xfffff7f4 │ │ │ │ @@ -658648,32 +658648,32 @@ │ │ │ │ ldr r0, [pc, #160] @ 28f7dc <__cxa_atexit@plt+0x2833f8> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r6, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #36 @ 0x24 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r6, [pc, #84] @ 28f7b0 <__cxa_atexit@plt+0x2833cc> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r6, [pc, #104] @ 28f7e4 <__cxa_atexit@plt+0x283400> │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, asr #13 │ │ │ │ strbeq sp, [sp], #-1592 @ 0xfffff9c8 │ │ │ │ andeq r0, r0, ip, asr r8 │ │ │ │ strbeq sp, [sp], #-2732 @ 0xfffff554 │ │ │ │ streq r5, [r8], #-408 @ 0xfffffe68 │ │ │ │ strbeq sp, [sp], #-1728 @ 0xfffff940 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ @@ -658753,15 +658753,15 @@ │ │ │ │ b 194c34 <__cxa_atexit@plt+0x188850> │ │ │ │ ldr r2, [pc, #40] @ 28f90c <__cxa_atexit@plt+0x283528> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq sp, [sp], #-1884 @ 0xfffff8a4 │ │ │ │ streq r4, [r8], #-3660 @ 0xfffff1b4 │ │ │ │ strbeq sp, [sp], #-652 @ 0xfffffd74 │ │ │ │ @ instruction: 0x000004b4 │ │ │ │ strbeq sp, [sp], #-844 @ 0xfffffcb4 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ streq r4, [r8], #-3532 @ 0xfffff234 │ │ │ │ @@ -658822,15 +658822,15 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq sp, [sp], #-424 @ 0xfffffe58 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strbeq sp, [sp], #-1568 @ 0xfffff9e0 │ │ │ │ streq r4, [r8], #-3352 @ 0xfffff2e8 │ │ │ │ strbeq sp, [sp], #-576 @ 0xfffffdc0 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ streq r4, [r8], #-3256 @ 0xfffff348 │ │ │ │ @@ -658898,15 +658898,15 @@ │ │ │ │ ldr r4, [pc, #44] @ 28fb50 <__cxa_atexit@plt+0x28376c> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5] │ │ │ │ mov r4, r9 │ │ │ │ str r3, [r9, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq sp, [sp], #-1324 @ 0xfffffad4 │ │ │ │ streq r4, [r8], #-3084 @ 0xfffff3f4 │ │ │ │ strbeq sp, [sp], #-76 @ 0xffffffb4 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ strbeq sp, [sp], #-268 @ 0xfffffef4 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ streq r4, [r8], #-2952 @ 0xfffff478 │ │ │ │ @@ -658967,15 +658967,15 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq ip, [sp], #-3940 @ 0xfffff09c │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ strbeq sp, [sp], #-988 @ 0xfffffc24 │ │ │ │ streq r4, [r8], #-2772 @ 0xfffff52c │ │ │ │ strbeq ip, [sp], #-4092 @ 0xfffff004 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ streq r4, [r8], #-2676 @ 0xfffff58c │ │ │ │ @@ -659033,15 +659033,15 @@ │ │ │ │ b 194c34 <__cxa_atexit@plt+0x188850> │ │ │ │ ldr r3, [pc, #40] @ 28fd6c <__cxa_atexit@plt+0x283988> │ │ │ │ mov r4, #36 @ 0x24 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strbeq sp, [sp], #-768 @ 0xfffffd00 │ │ │ │ strbeq ip, [sp], #-3640 @ 0xfffff1c8 │ │ │ │ streq r4, [r8], #-2504 @ 0xfffff638 │ │ │ │ strbeq ip, [sp], #-3828 @ 0xfffff10c │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ streq r4, [r8], #-2412 @ 0xfffff694 │ │ │ │ @@ -659689,32 +659689,32 @@ │ │ │ │ ldr r0, [pc, #160] @ 290820 <__cxa_atexit@plt+0x28443c> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r6, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #36 @ 0x24 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r6, [pc, #84] @ 2907f4 <__cxa_atexit@plt+0x284410> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r6, [pc, #104] @ 290828 <__cxa_atexit@plt+0x284444> │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, asr #13 │ │ │ │ strbeq ip, [sp], #-1524 @ 0xfffffa0c │ │ │ │ andeq r0, r0, ip, asr r8 │ │ │ │ strbeq ip, [sp], #-2664 @ 0xfffff598 │ │ │ │ streq r3, [r8], #-3536 @ 0xfffff230 │ │ │ │ strbeq ip, [sp], #-1660 @ 0xfffff984 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ @@ -659794,15 +659794,15 @@ │ │ │ │ b 194c34 <__cxa_atexit@plt+0x188850> │ │ │ │ ldr r2, [pc, #40] @ 290950 <__cxa_atexit@plt+0x28456c> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq ip, [sp], #-1816 @ 0xfffff8e8 │ │ │ │ streq r3, [r8], #-2692 @ 0xfffff57c │ │ │ │ strbeq ip, [sp], #-584 @ 0xfffffdb8 │ │ │ │ @ instruction: 0x000004b4 │ │ │ │ strbeq ip, [sp], #-776 @ 0xfffffcf8 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ streq r3, [r8], #-3464 @ 0xfffff278 │ │ │ │ @@ -659863,15 +659863,15 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq ip, [sp], #-356 @ 0xfffffe9c │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strbeq ip, [sp], #-1500 @ 0xfffffa24 │ │ │ │ streq r3, [r8], #-2384 @ 0xfffff6b0 │ │ │ │ strbeq ip, [sp], #-508 @ 0xfffffe04 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ streq r3, [r8], #-3188 @ 0xfffff38c │ │ │ │ @@ -659939,15 +659939,15 @@ │ │ │ │ ldr r4, [pc, #44] @ 290b94 <__cxa_atexit@plt+0x2847b0> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5] │ │ │ │ mov r4, r9 │ │ │ │ str r3, [r9, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq ip, [sp], #-1256 @ 0xfffffb18 │ │ │ │ streq r3, [r8], #-2116 @ 0xfffff7bc │ │ │ │ strbeq ip, [sp], #-8 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ strbeq ip, [sp], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ streq r3, [r8], #-2884 @ 0xfffff4bc │ │ │ │ @@ -660008,15 +660008,15 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq fp, [sp], #-3872 @ 0xfffff0e0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ strbeq ip, [sp], #-920 @ 0xfffffc68 │ │ │ │ streq r3, [r8], #-1804 @ 0xfffff8f4 │ │ │ │ strbeq fp, [sp], #-4024 @ 0xfffff048 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ streq r3, [r8], #-2608 @ 0xfffff5d0 │ │ │ │ @@ -660074,15 +660074,15 @@ │ │ │ │ b 194c34 <__cxa_atexit@plt+0x188850> │ │ │ │ ldr r3, [pc, #40] @ 290db0 <__cxa_atexit@plt+0x2849cc> │ │ │ │ mov r4, #36 @ 0x24 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strbeq ip, [sp], #-700 @ 0xfffffd44 │ │ │ │ strbeq fp, [sp], #-3572 @ 0xfffff20c │ │ │ │ streq r3, [r8], #-1536 @ 0xfffffa00 │ │ │ │ strbeq fp, [sp], #-3760 @ 0xfffff150 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ streq r3, [r8], #-2344 @ 0xfffff6d8 │ │ │ │ @@ -662105,24 +662105,24 @@ │ │ │ │ ldr r6, [pc, #112] @ 292db0 <__cxa_atexit@plt+0x2869cc> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r6, [pc, #32] @ 292d80 <__cxa_atexit@plt+0x28699c> │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r0, r0, r8, asr #9 │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ strbeq sl, [sp], #-792 @ 0xfffffce8 │ │ │ │ strbeq r9, [sp], #-3692 @ 0xfffff194 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ streq r1, [r8], #-2512 @ 0xfffff630 │ │ │ │ @@ -662200,15 +662200,15 @@ │ │ │ │ b 194c34 <__cxa_atexit@plt+0x188850> │ │ │ │ ldr r2, [pc, #40] @ 292ee8 <__cxa_atexit@plt+0x286b04> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq sl, [sp], #-384 @ 0xfffffe80 │ │ │ │ streq r1, [r8], #-2160 @ 0xfffff790 │ │ │ │ strbeq r9, [sp], #-3248 @ 0xfffff350 │ │ │ │ muleq r0, r8, r4 │ │ │ │ strbeq r9, [sp], #-3444 @ 0xfffff28c │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ streq r1, [r8], #-2032 @ 0xfffff810 │ │ │ │ @@ -662268,15 +662268,15 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r9, [sp], #-3024 @ 0xfffff430 │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ strbeq sl, [sp], #-72 @ 0xffffffb8 │ │ │ │ streq r1, [r8], #-1856 @ 0xfffff8c0 │ │ │ │ strbeq r9, [sp], #-3176 @ 0xfffff398 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ streq r1, [r8], #-1760 @ 0xfffff920 │ │ │ │ @@ -662339,15 +662339,15 @@ │ │ │ │ ldr r4, [pc, #44] @ 293114 <__cxa_atexit@plt+0x286d30> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5] │ │ │ │ mov r4, r9 │ │ │ │ str r3, [r9, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r9, [sp], #-3932 @ 0xfffff0a4 │ │ │ │ streq r1, [r8], #-1600 @ 0xfffff9c0 │ │ │ │ strbeq r9, [sp], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ strbeq r9, [sp], #-2892 @ 0xfffff4b4 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ streq r1, [r8], #-1476 @ 0xfffffa3c │ │ │ │ @@ -662407,15 +662407,15 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r9, [sp], #-2468 @ 0xfffff65c │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ strbeq r9, [sp], #-3612 @ 0xfffff1e4 │ │ │ │ streq r1, [r8], #-1300 @ 0xfffffaec │ │ │ │ strbeq r9, [sp], #-2620 @ 0xfffff5c4 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ streq r1, [r8], #-1204 @ 0xfffffb4c │ │ │ │ @@ -662472,15 +662472,15 @@ │ │ │ │ b 194c34 <__cxa_atexit@plt+0x188850> │ │ │ │ ldr r3, [pc, #40] @ 293328 <__cxa_atexit@plt+0x286f44> │ │ │ │ mov r4, #36 @ 0x24 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strbeq r9, [sp], #-3392 @ 0xfffff2c0 │ │ │ │ strbeq r9, [sp], #-2164 @ 0xfffff78c │ │ │ │ streq r1, [r8], #-1036 @ 0xfffffbf4 │ │ │ │ strbeq r9, [sp], #-2360 @ 0xfffff6c8 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ streq r1, [r8], #-944 @ 0xfffffc50 │ │ │ │ @@ -663148,15 +663148,15 @@ │ │ │ │ ldr r5, [pc, #32] @ 293dac <__cxa_atexit@plt+0x2879c8> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r9, [sp], #-1548 @ 0xfffff9f4 │ │ │ │ strbeq r9, [sp], #-1544 @ 0xfffff9f8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strbeq r9, [sp], #-712 @ 0xfffffd38 │ │ │ │ strbeq r8, [sp], #-3568 @ 0xfffff210 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ streq r0, [r8], #-2428 @ 0xfffff684 │ │ │ │ @@ -663215,15 +663215,15 @@ │ │ │ │ b 194c34 <__cxa_atexit@plt+0x188850> │ │ │ │ ldr r3, [pc, #40] @ 293ec4 <__cxa_atexit@plt+0x287ae0> │ │ │ │ mov r4, #36 @ 0x24 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strbeq r9, [sp], #-420 @ 0xfffffe5c │ │ │ │ strbeq r8, [sp], #-3292 @ 0xfffff324 │ │ │ │ streq r0, [r8], #-2160 @ 0xfffff790 │ │ │ │ strbeq r8, [sp], #-3484 @ 0xfffff264 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ streq r0, [r8], #-2068 @ 0xfffff7ec │ │ │ │ @@ -664121,15 +664121,15 @@ │ │ │ │ str r0, [r2, #-8]! │ │ │ │ add r8, r8, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r1, r3} │ │ │ │ add r9, r9, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ streq pc, [r7], #-2176 @ 0xfffff780 │ │ │ │ streq pc, [r7], #-2816 @ 0xfffff500 │ │ │ │ streq pc, [r7], #-2024 @ 0xfffff818 │ │ │ │ muleq r0, r0, r0 │ │ │ │ streq pc, [r7], #-2232 @ 0xfffff748 │ │ │ │ streq pc, [r7], #-2864 @ 0xfffff4d0 │ │ │ │ @@ -664441,15 +664441,15 @@ │ │ │ │ bcc 2951d8 <__cxa_atexit@plt+0x288df4> │ │ │ │ ldr r3, [pc, #48] @ 2951f4 <__cxa_atexit@plt+0x288e10> │ │ │ │ ldr r7, [pc, #48] @ 2951f8 <__cxa_atexit@plt+0x288e14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r8, #8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 2951fc <__cxa_atexit@plt+0x288e18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -665218,15 +665218,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 295e04 <__cxa_atexit@plt+0x289a20> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ streq lr, [r7], #-2260 @ 0xfffff72c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ @@ -665323,15 +665323,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ ldr r3, [pc, #76] @ 295fdc <__cxa_atexit@plt+0x289bf8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #44] @ 295fd4 <__cxa_atexit@plt+0x289bf0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldr r7, [pc, #36] @ 295fd8 <__cxa_atexit@plt+0x289bf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 295fc0 <__cxa_atexit@plt+0x289bdc> │ │ │ │ @@ -665362,15 +665362,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #64] @ 29606c <__cxa_atexit@plt+0x289c88> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #32] @ 296064 <__cxa_atexit@plt+0x289c80> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [pc, #24] @ 296068 <__cxa_atexit@plt+0x289c84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 29605c <__cxa_atexit@plt+0x289c78> │ │ │ │ @@ -666606,15 +666606,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 2973b4 <__cxa_atexit@plt+0x28afd0> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ streq sp, [r7], #-804 @ 0xfffffcdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ @@ -666700,15 +666700,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ ldr r3, [pc, #68] @ 297558 <__cxa_atexit@plt+0x28b174> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #36] @ 297550 <__cxa_atexit@plt+0x28b16c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldr r7, [pc, #28] @ 297554 <__cxa_atexit@plt+0x28b170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 297544 <__cxa_atexit@plt+0x28b160> │ │ │ │ @@ -666737,15 +666737,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #64] @ 2975e8 <__cxa_atexit@plt+0x28b204> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #32] @ 2975e0 <__cxa_atexit@plt+0x28b1fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [pc, #24] @ 2975e4 <__cxa_atexit@plt+0x28b200> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 2975d8 <__cxa_atexit@plt+0x28b1f4> │ │ │ │ @@ -667684,15 +667684,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 2984b0 <__cxa_atexit@plt+0x28c0cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 2984a8 <__cxa_atexit@plt+0x28c0c4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ @@ -669144,15 +669144,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [pc, #24] @ 299b64 <__cxa_atexit@plt+0x28d780> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq sl, [r7], #-1904 @ 0xfffff890 │ │ │ │ strbeq r2, [sp], #-3812 @ 0xfffff11c │ │ │ │ strbeq r3, [sp], #-1980 @ 0xfffff844 │ │ │ │ streq sl, [r7], #-1908 @ 0xfffff88c │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -669314,15 +669314,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r8, #16]! │ │ │ │ str r0, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r9, [r9, #24] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #44] @ 299e30 <__cxa_atexit@plt+0x28da4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ @@ -669365,15 +669365,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r8, #16]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r0, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r9, [r9, #24] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ streq sl, [r7], #-1712 @ 0xfffff950 │ │ │ │ streq sl, [r7], #-1704 @ 0xfffff958 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @@ -669612,15 +669612,15 @@ │ │ │ │ bcc 29a2a4 <__cxa_atexit@plt+0x28dec0> │ │ │ │ ldr r3, [pc, #48] @ 29a2c0 <__cxa_atexit@plt+0x28dedc> │ │ │ │ ldr r7, [pc, #48] @ 29a2c4 <__cxa_atexit@plt+0x28dee0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r8, #8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 29a2c8 <__cxa_atexit@plt+0x28dee4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -670433,15 +670433,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 29af80 <__cxa_atexit@plt+0x28eb9c> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ streq r9, [r7], #-2220 @ 0xfffff754 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ @@ -670604,15 +670604,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #80] @ 29b260 <__cxa_atexit@plt+0x28ee7c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #44] @ 29b258 <__cxa_atexit@plt+0x28ee74> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [pc, #36] @ 29b25c <__cxa_atexit@plt+0x28ee78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 29b248 <__cxa_atexit@plt+0x28ee64> │ │ │ │ @@ -670807,15 +670807,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #68] @ 29b580 <__cxa_atexit@plt+0x28f19c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #32] @ 29b578 <__cxa_atexit@plt+0x28f194> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [pc, #24] @ 29b57c <__cxa_atexit@plt+0x28f198> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 29b570 <__cxa_atexit@plt+0x28f18c> │ │ │ │ @@ -671177,30 +671177,30 @@ │ │ │ │ ldr r7, [pc, #124] @ 29bb7c <__cxa_atexit@plt+0x28f798> │ │ │ │ ldr sl, [r8, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #96] @ 29bb80 <__cxa_atexit@plt+0x28f79c> │ │ │ │ ldr r0, [pc, #96] @ 29bb84 <__cxa_atexit@plt+0x28f7a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 29bb68 <__cxa_atexit@plt+0x28f784> │ │ │ │ ldr r2, [pc, #52] @ 29bb6c <__cxa_atexit@plt+0x28f788> │ │ │ │ ldr r7, [pc, #52] @ 29bb70 <__cxa_atexit@plt+0x28f78c> │ │ │ │ ldr sl, [r8, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #44] @ 29bb88 <__cxa_atexit@plt+0x28f7a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ streq r8, [r7], #-2544 @ 0xfffff610 │ │ │ │ streq r8, [r7], #-3184 @ 0xfffff390 │ │ │ │ @@ -671242,15 +671242,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r2, #2 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ streq r8, [r7], #-2352 @ 0xfffff6d0 │ │ │ │ streq r8, [r7], #-2992 @ 0xfffff450 │ │ │ │ streq r8, [r7], #-2200 @ 0xfffff768 │ │ │ │ streq r8, [r7], #-2392 @ 0xfffff6a8 │ │ │ │ streq r8, [r7], #-3028 @ 0xfffff42c │ │ │ │ streq r8, [r7], #-2228 @ 0xfffff74c │ │ │ │ streq r8, [r7], #-2164 @ 0xfffff78c │ │ │ │ @@ -671341,27 +671341,27 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strbeq r1, [sp], #-1876 @ 0xfffff8ac │ │ │ │ streq r8, [r7], #-2856 @ 0xfffff4d8 │ │ │ │ - bicseq r7, r1, #-805306362 @ 0xd0000006 │ │ │ │ + bicseq r6, r1, #11337728 @ 0xad0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r1, #160, 4 │ │ │ │ + bicseq r6, r1, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - bicseq r7, r1, #268435469 @ 0x1000000d │ │ │ │ + bicseq r6, r1, #278528 @ 0x44000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -671394,15 +671394,15 @@ │ │ │ │ str r9, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r9, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa9c8 <__cxa_atexit@plt+0x3ee5e4> │ │ │ │ + b 3faa20 <__cxa_atexit@plt+0x3ee63c> │ │ │ │ ldr r7, [pc, #56] @ 29bebc <__cxa_atexit@plt+0x28fad8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 29beb8 <__cxa_atexit@plt+0x28fad4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -671487,15 +671487,15 @@ │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa2d8 <__cxa_atexit@plt+0x3edef4> │ │ │ │ + b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r0, [sp], #-2652 @ 0xfffff5a4 │ │ │ │ strbeq r0, [sp], #-2676 @ 0xfffff58c │ │ │ │ strbeq r0, [sp], #-2912 @ 0xfffff4a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -671521,15 +671521,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - bicseq r7, r1, #-2147483621 @ 0x8000001b │ │ │ │ + bicseq r6, r1, #45613056 @ 0x2b80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 29c0c0 <__cxa_atexit@plt+0x28fcdc> │ │ │ │ @@ -671579,15 +671579,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ strbeq r0, [sp], #-2320 @ 0xfffff6f0 │ │ │ │ - bicseq r7, r1, #146 @ 0x92 │ │ │ │ + bicseq r6, r1, #220200960 @ 0xd200000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -671633,15 +671633,15 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ beq 29c238 <__cxa_atexit@plt+0x28fe54> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ mov r9, #11 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ + b 3fa480 <__cxa_atexit@plt+0x3ee09c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @@ -671649,15 +671649,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ mov r9, #11 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ + b 3fa480 <__cxa_atexit@plt+0x3ee09c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29c2b8 <__cxa_atexit@plt+0x28fed4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -671665,15 +671665,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 29c2c4 <__cxa_atexit@plt+0x28fee0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ + b 3fa378 <__cxa_atexit@plt+0x3edf94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r0, [sp], #-1924 @ 0xfffff87c │ │ │ │ strbeq r0, [sp], #-1968 @ 0xfffff850 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -671743,15 +671743,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - bicseq r6, r1, #2, 28 │ │ │ │ + bicseq r6, r1, #1107296256 @ 0x42000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 29c454 <__cxa_atexit@plt+0x290070> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -671846,15 +671846,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ strbeq r0, [sp], #-1260 @ 0xfffffb14 │ │ │ │ - bicseq r6, r1, #29184 @ 0x7200 │ │ │ │ + bicseq r6, r1, #536870923 @ 0x2000000b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -672206,15 +672206,15 @@ │ │ │ │ str r9, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r9, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa9c8 <__cxa_atexit@plt+0x3ee5e4> │ │ │ │ + b 3faa20 <__cxa_atexit@plt+0x3ee63c> │ │ │ │ ldr r7, [pc, #56] @ 29cb6c <__cxa_atexit@plt+0x290788> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 29cb68 <__cxa_atexit@plt+0x290784> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -672407,20 +672407,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 29ce60 <__cxa_atexit@plt+0x290a7c> │ │ │ │ ldr r3, [pc, #40] @ 29ce64 <__cxa_atexit@plt+0x290a80> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bicseq r6, r1, #84, 6 @ 0x50000001 │ │ │ │ + bicseq r5, r1, #148, 18 @ 0x250000 │ │ │ │ strbeq pc, [ip], #-3036 @ 0xfffff424 @ │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -672452,15 +672452,15 @@ │ │ │ │ str r9, [r6, #12] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r9, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #14 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ + b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ ldr r7, [pc, #52] @ 29cf40 <__cxa_atexit@plt+0x290b5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 29cf3c <__cxa_atexit@plt+0x290b58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -672718,15 +672718,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 29d33c <__cxa_atexit@plt+0x290f58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #16]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ streq r7, [r7], #-1520 @ 0xfffffa10 │ │ │ │ streq r7, [r7], #-1516 @ 0xfffffa14 │ │ │ │ muleq r0, r8, r0 │ │ │ │ strbeq pc, [ip], #-2084 @ 0xfffff7dc @ │ │ │ │ streq r7, [r7], #-1444 @ 0xfffffa5c │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -672760,15 +672760,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #56] @ 29d414 <__cxa_atexit@plt+0x291030> │ │ │ │ ldr r0, [pc, #56] @ 29d418 <__cxa_atexit@plt+0x291034> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ @@ -672800,15 +672800,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5, #24] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -672816,28 +672816,28 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29d4e8 <__cxa_atexit@plt+0x291104> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #40] @ 29d500 <__cxa_atexit@plt+0x29111c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r7, [pc, #12] @ 29d4fc <__cxa_atexit@plt+0x291118> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbeq pc, [ip], #-1388 @ 0xfffffa94 @ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @@ -672846,15 +672846,15 @@ │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29d52c <__cxa_atexit@plt+0x291148> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r7, [pc, #12] @ 29d540 <__cxa_atexit@plt+0x29115c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbeq pc, [ip], #-1320 @ 0xfffffad8 @ │ │ │ │ streq r7, [r7], #-928 @ 0xfffffc60 │ │ │ │ @@ -672872,15 +672872,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 29d594 <__cxa_atexit@plt+0x2911b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #16]! │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ strbeq pc, [ip], #-1468 @ 0xfffffa44 @ │ │ │ │ streq r7, [r7], #-896 @ 0xfffffc80 │ │ │ │ streq r7, [r7], #-892 @ 0xfffffc84 │ │ │ │ streq r7, [r7], #-848 @ 0xfffffcb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -672962,15 +672962,15 @@ │ │ │ │ str r9, [r6, #12] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r9, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #14 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ + b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 29d74c <__cxa_atexit@plt+0x291368> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -673239,15 +673239,15 @@ │ │ │ │ beq 29db50 <__cxa_atexit@plt+0x29176c> │ │ │ │ b 29dbd0 <__cxa_atexit@plt+0x2917ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 29db70 <__cxa_atexit@plt+0x29178c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @@ -673266,15 +673266,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 29dbbc <__cxa_atexit@plt+0x2917d8> │ │ │ │ b 29dbd0 <__cxa_atexit@plt+0x2917ec> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -673297,15 +673297,15 @@ │ │ │ │ beq 29dc38 <__cxa_atexit@plt+0x291854> │ │ │ │ b 29dca0 <__cxa_atexit@plt+0x2918bc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -673318,15 +673318,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 29dc8c <__cxa_atexit@plt+0x2918a8> │ │ │ │ b 29dca0 <__cxa_atexit@plt+0x2918bc> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -673350,20 +673350,20 @@ │ │ │ │ beq 29dd00 <__cxa_atexit@plt+0x29191c> │ │ │ │ cmp r3, #0 │ │ │ │ bne 29dd0c <__cxa_atexit@plt+0x291928> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 29dd70 <__cxa_atexit@plt+0x29198c> │ │ │ │ @@ -673378,35 +673378,35 @@ │ │ │ │ beq 29dd70 <__cxa_atexit@plt+0x29198c> │ │ │ │ cmp r3, #0 │ │ │ │ bne 29dd7c <__cxa_atexit@plt+0x291998> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 29ddb4 <__cxa_atexit@plt+0x2919d0> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ vldr d8, [r5, #4] │ │ │ │ vldr d9, [r5, #12] │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b 29ddfc <__cxa_atexit@plt+0x291a18> │ │ │ │ @ instruction: 0xffffffd0 │ │ │ │ @@ -673549,15 +673549,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ ldr r3, [pc, #132] @ 29e09c <__cxa_atexit@plt+0x291cb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r8, [pc, #124] @ 29e0a0 <__cxa_atexit@plt+0x291cbc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ vldr d0, [r5, #24] │ │ │ │ vldr d1, [r5, #36] @ 0x24 │ │ │ │ vcmp.f64 d0, d1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bpl 29e050 <__cxa_atexit@plt+0x291c6c> │ │ │ │ ldr r7, [pc, #100] @ 29e0a8 <__cxa_atexit@plt+0x291cc4> │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ @@ -673600,15 +673600,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #124] @ 29e160 <__cxa_atexit@plt+0x291d7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r8, [pc, #116] @ 29e164 <__cxa_atexit@plt+0x291d80> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ vldr d0, [r5, #24] │ │ │ │ vldr d1, [r5, #36] @ 0x24 │ │ │ │ vcmp.f64 d0, d1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bpl 29e11c <__cxa_atexit@plt+0x291d38> │ │ │ │ ldr r7, [pc, #72] @ 29e158 <__cxa_atexit@plt+0x291d74> │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ @@ -673729,15 +673729,15 @@ │ │ │ │ mov r9, r6 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r7, [pc, #92] @ 29e348 <__cxa_atexit@plt+0x291f64> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -673773,15 +673773,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #40] @ 29e3cc <__cxa_atexit@plt+0x291fe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -674958,15 +674958,15 @@ │ │ │ │ str r8, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 29f654 <__cxa_atexit@plt+0x293270> │ │ │ │ sub r8, r6, #7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9d0 <__cxa_atexit@plt+0x3ee5ec> │ │ │ │ + b 3faa28 <__cxa_atexit@plt+0x3ee644> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -674985,15 +674985,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ strbeq sp, [ip], #-1776 @ 0xfffff910 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29f780 <__cxa_atexit@plt+0x29339c> │ │ │ │ @@ -675299,15 +675299,15 @@ │ │ │ │ bhi 29fb80 <__cxa_atexit@plt+0x29379c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 29fb88 <__cxa_atexit@plt+0x2937a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ + b 3faa30 <__cxa_atexit@plt+0x3ee64c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq ip, [ip], #-3760 @ 0xfffff150 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ @@ -675402,15 +675402,15 @@ │ │ │ │ bhi 29fd1c <__cxa_atexit@plt+0x293938> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 29fd24 <__cxa_atexit@plt+0x293940> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ + b 3faa30 <__cxa_atexit@plt+0x3ee64c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq ip, [ip], #-3348 @ 0xfffff2ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ @@ -677278,30 +677278,30 @@ │ │ │ │ bhi 2a1a6c <__cxa_atexit@plt+0x295688> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2a1a74 <__cxa_atexit@plt+0x295690> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ + b 3faa30 <__cxa_atexit@plt+0x3ee64c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [ip], #-4036 @ 0xfffff03c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a1aa8 <__cxa_atexit@plt+0x2956c4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2a1ab0 <__cxa_atexit@plt+0x2956cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ + b 3faa30 <__cxa_atexit@plt+0x3ee64c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [ip], #-3976 @ 0xfffff078 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -678844,15 +678844,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 2a32f8 <__cxa_atexit@plt+0x296f14> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ + b 3fa920 <__cxa_atexit@plt+0x3ee53c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [ip], #-1876 @ 0xfffff8ac │ │ │ │ strbeq r9, [ip], #-3780 @ 0xfffff13c │ │ │ │ streq r1, [r7], #-2520 @ 0xfffff628 │ │ │ │ @@ -678870,15 +678870,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 2a3360 <__cxa_atexit@plt+0x296f7c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ + b 3fa920 <__cxa_atexit@plt+0x3ee53c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r1, [r7], #-2452 @ 0xfffff66c │ │ │ │ strbeq r9, [ip], #-1760 @ 0xfffff920 │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -679397,15 +679397,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 2a3b88 <__cxa_atexit@plt+0x2977a4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r1 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ streq r1, [r7], #-428 @ 0xfffffe54 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ strbeq r9, [ip], #-76 @ 0xffffffb4 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ strbeq r8, [ip], #-3864 @ 0xfffff0e8 │ │ │ │ @@ -679471,15 +679471,15 @@ │ │ │ │ ldr r0, [pc, #24] @ 2a3cb0 <__cxa_atexit@plt+0x2978cc> │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r0, [r1] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ strbeq r8, [ip], #-3848 @ 0xfffff0f8 │ │ │ │ strbeq r8, [ip], #-3548 @ 0xfffff224 │ │ │ │ streq r1, [r7], #-136 @ 0xffffff78 │ │ │ │ @@ -679556,15 +679556,15 @@ │ │ │ │ ldr r0, [pc, #24] @ 2a3e04 <__cxa_atexit@plt+0x297a20> │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r0, [r1] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strbeq r8, [ip], #-3360 @ 0xfffff2e0 │ │ │ │ strbeq r8, [ip], #-3376 @ 0xfffff2d0 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ strbeq r8, [ip], #-3512 @ 0xfffff248 │ │ │ │ strbeq r8, [ip], #-3212 @ 0xfffff374 │ │ │ │ @@ -679606,15 +679606,15 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ b 2a89f4 <__cxa_atexit@plt+0x29c610> │ │ │ │ ldr r3, [pc, #32] @ 2a3edc <__cxa_atexit@plt+0x297af8> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ strbeq r8, [ip], #-3308 @ 0xfffff314 │ │ │ │ strbeq r8, [ip], #-2988 @ 0xfffff454 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 2a45ac <__cxa_atexit@plt+0x2981c8> │ │ │ │ @@ -679625,15 +679625,15 @@ │ │ │ │ bhi 2a3f18 <__cxa_atexit@plt+0x297b34> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2a3f20 <__cxa_atexit@plt+0x297b3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ + b 3faa30 <__cxa_atexit@plt+0x3ee64c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [ip], #-2840 @ 0xfffff4e8 │ │ │ │ streq r0, [r7], #-3628 @ 0xfffff1d4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r0, r5 │ │ │ │ @@ -679662,15 +679662,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #48] @ 2a3fcc <__cxa_atexit@plt+0x297be8> │ │ │ │ mov r8, r1 │ │ │ │ str r7, [r0, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #-20] @ 0xffffffec │ │ │ │ - b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ + b 3faa30 <__cxa_atexit@plt+0x3ee64c> │ │ │ │ mov r5, r3 │ │ │ │ b 2a5cf0 <__cxa_atexit@plt+0x29990c> │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r2 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @@ -679689,15 +679689,15 @@ │ │ │ │ bne 2a4018 <__cxa_atexit@plt+0x297c34> │ │ │ │ ldr r7, [pc, #48] @ 2a4034 <__cxa_atexit@plt+0x297c50> │ │ │ │ mov r8, sl │ │ │ │ str r9, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ + b 3faa30 <__cxa_atexit@plt+0x3ee64c> │ │ │ │ mov r5, r3 │ │ │ │ b 2a5cf0 <__cxa_atexit@plt+0x29990c> │ │ │ │ ldr r7, [pc, #16] @ 2a4038 <__cxa_atexit@plt+0x297c54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -679737,15 +679737,15 @@ │ │ │ │ str r9, [r2, #16] │ │ │ │ str r3, [r2, #20] │ │ │ │ str r2, [r2, #24] │ │ │ │ ldr r3, [pc, #56] @ 2a4104 <__cxa_atexit@plt+0x297d20> │ │ │ │ sub r8, r6, #6 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ mov r6, r2 │ │ │ │ b 2a40e8 <__cxa_atexit@plt+0x297d04> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -679946,15 +679946,15 @@ │ │ │ │ stm r1, {r0, r3, r9} │ │ │ │ str sl, [r2, #24] │ │ │ │ ldr r0, [pc, #56] @ 2a4444 <__cxa_atexit@plt+0x298060> │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -680012,15 +680012,15 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ + b 3faa30 <__cxa_atexit@plt+0x3ee64c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ strbeq r8, [ip], #-1308 @ 0xfffffae4 │ │ │ │ streq r0, [r7], #-2076 @ 0xfffff7e4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -680411,15 +680411,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 2a4b78 <__cxa_atexit@plt+0x298794> │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strbeq r8, [ip], #-200 @ 0xffffff38 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffff7d8 │ │ │ │ strbeq r7, [ip], #-3884 @ 0xfffff0d4 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @@ -681328,15 +681328,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 2a59b4 <__cxa_atexit@plt+0x2995d0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ streq pc, [r6], #-920 @ 0xfffffc68 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ strbeq r7, [ip], #-544 @ 0xfffffde0 │ │ │ │ strbeq r7, [ip], #-240 @ 0xffffff10 │ │ │ │ @@ -681400,15 +681400,15 @@ │ │ │ │ ldr r0, [pc, #24] @ 2a5ad4 <__cxa_atexit@plt+0x2996f0> │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r0, [r1] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ strbeq r7, [ip], #-232 @ 0xffffff18 │ │ │ │ strbeq r6, [ip], #-4024 @ 0xfffff048 │ │ │ │ streq pc, [r6], #-612 @ 0xfffffd9c │ │ │ │ @@ -681526,15 +681526,15 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ b 2a6e64 <__cxa_atexit@plt+0x29aa80> │ │ │ │ ldr r3, [pc, #32] @ 2a5cdc <__cxa_atexit@plt+0x2998f8> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ strbeq r6, [ip], #-3800 @ 0xfffff128 │ │ │ │ strbeq r6, [ip], #-3500 @ 0xfffff254 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ streq pc, [r6], #-108 @ 0xffffff94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -682237,15 +682237,15 @@ │ │ │ │ bhi 2a67e8 <__cxa_atexit@plt+0x29a404> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2a67f0 <__cxa_atexit@plt+0x29a40c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ + b 3faa30 <__cxa_atexit@plt+0x3ee64c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [ip], #-584 @ 0xfffffdb8 │ │ │ │ streq lr, [r6], #-1372 @ 0xfffffaa4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r0, r5 │ │ │ │ @@ -682274,15 +682274,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #48] @ 2a689c <__cxa_atexit@plt+0x29a4b8> │ │ │ │ mov r8, r1 │ │ │ │ str r7, [r0, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #-20] @ 0xffffffec │ │ │ │ - b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ + b 3faa30 <__cxa_atexit@plt+0x3ee64c> │ │ │ │ mov r5, r3 │ │ │ │ b 2a5cf0 <__cxa_atexit@plt+0x29990c> │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r2 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @@ -682301,15 +682301,15 @@ │ │ │ │ bne 2a68e8 <__cxa_atexit@plt+0x29a504> │ │ │ │ ldr r7, [pc, #48] @ 2a6904 <__cxa_atexit@plt+0x29a520> │ │ │ │ mov r8, sl │ │ │ │ str r9, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ + b 3faa30 <__cxa_atexit@plt+0x3ee64c> │ │ │ │ mov r5, r3 │ │ │ │ b 2a5cf0 <__cxa_atexit@plt+0x29990c> │ │ │ │ ldr r7, [pc, #16] @ 2a6908 <__cxa_atexit@plt+0x29a524> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -682349,15 +682349,15 @@ │ │ │ │ str r9, [r2, #16] │ │ │ │ str r3, [r2, #20] │ │ │ │ str r2, [r2, #24] │ │ │ │ ldr r3, [pc, #56] @ 2a69d4 <__cxa_atexit@plt+0x29a5f0> │ │ │ │ sub r8, r6, #6 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ mov r6, r2 │ │ │ │ b 2a69b8 <__cxa_atexit@plt+0x29a5d4> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -682615,15 +682615,15 @@ │ │ │ │ ldr r7, [pc, #56] @ 2a6df0 <__cxa_atexit@plt+0x29aa0c> │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str r0, [r3, #-16] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-24] @ 0xffffffe8 │ │ │ │ mov r7, r8 │ │ │ │ str r2, [r3, #-12] │ │ │ │ - b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ + b 3faa30 <__cxa_atexit@plt+0x3ee64c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @@ -682639,15 +682639,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ bhi 2a6e30 <__cxa_atexit@plt+0x29aa4c> │ │ │ │ ldr r3, [pc, #36] @ 2a6e44 <__cxa_atexit@plt+0x29aa60> │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r9, sl} │ │ │ │ - b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ + b 3faa30 <__cxa_atexit@plt+0x3ee64c> │ │ │ │ ldr r7, [pc, #16] @ 2a6e48 <__cxa_atexit@plt+0x29aa64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, sl │ │ │ │ streq sp, [r6], #-3848 @ 0xfffff0f8 │ │ │ │ @@ -683036,15 +683036,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 2a7478 <__cxa_atexit@plt+0x29b094> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff6b4 │ │ │ │ @ instruction: 0xfffff7d4 │ │ │ │ strbeq r5, [ip], #-1628 @ 0xfffff9a4 │ │ │ │ @ instruction: 0xfffff86c │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ streq sp, [r6], #-2260 @ 0xfffff72c │ │ │ │ @@ -683123,15 +683123,15 @@ │ │ │ │ str r8, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 2a75e8 <__cxa_atexit@plt+0x29b204> │ │ │ │ sub r8, r6, #6 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -683184,15 +683184,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 2a76b4 <__cxa_atexit@plt+0x29b2d0> │ │ │ │ ldr r2, [pc, #36] @ 2a76c8 <__cxa_atexit@plt+0x29b2e4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ + b 3faa30 <__cxa_atexit@plt+0x3ee64c> │ │ │ │ b 2a5cf0 <__cxa_atexit@plt+0x29990c> │ │ │ │ ldr r7, [pc, #12] @ 2a76cc <__cxa_atexit@plt+0x29b2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ streq sp, [r6], #-1660 @ 0xfffff984 │ │ │ │ @@ -683248,15 +683248,15 @@ │ │ │ │ stm r1, {r0, r3, r9} │ │ │ │ str sl, [r2, #24] │ │ │ │ ldr r0, [pc, #56] @ 2a77dc <__cxa_atexit@plt+0x29b3f8> │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -683308,15 +683308,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 2a78b4 <__cxa_atexit@plt+0x29b4d0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ ldr r2, [r5] │ │ │ │ str r8, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ + b 3faa30 <__cxa_atexit@plt+0x3ee64c> │ │ │ │ ldr r7, [pc, #12] @ 2a78b8 <__cxa_atexit@plt+0x29b4d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ streq sp, [r6], #-1176 @ 0xfffffb68 │ │ │ │ streq sp, [r6], #-1172 @ 0xfffffb6c │ │ │ │ @@ -683352,15 +683352,15 @@ │ │ │ │ bhi 2a7954 <__cxa_atexit@plt+0x29b570> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2a795c <__cxa_atexit@plt+0x29b578> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ + b 3faa30 <__cxa_atexit@plt+0x3ee64c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r5, [ip], #-220 @ 0xffffff24 │ │ │ │ streq sp, [r6], #-920 @ 0xfffffc68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -683386,15 +683386,15 @@ │ │ │ │ str r1, [r2, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ stmib r2, {r0, lr} │ │ │ │ ldr r5, [pc, #56] @ 2a7a08 <__cxa_atexit@plt+0x29b624> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -683811,15 +683811,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #40] @ 2a8094 <__cxa_atexit@plt+0x29bcb0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, ip │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ strbeq r4, [ip], #-2924 @ 0xfffff494 │ │ │ │ strbeq r4, [ip], #-2600 @ 0xfffff5d8 │ │ │ │ andeq r0, r0, r8, asr r3 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ @@ -683890,15 +683890,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #40] @ 2a81d0 <__cxa_atexit@plt+0x29bdec> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #8]! │ │ │ │ mov r6, ip │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ strbeq r4, [ip], #-2592 @ 0xfffff5e0 │ │ │ │ strbeq r4, [ip], #-2268 @ 0xfffff724 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @@ -684073,15 +684073,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 2a84ac <__cxa_atexit@plt+0x29c0c8> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffff69c │ │ │ │ @ instruction: 0xfffff7a8 │ │ │ │ strbeq r4, [ip], #-1836 @ 0xfffff8d4 │ │ │ │ strbeq r4, [ip], #-1516 @ 0xfffffa14 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ streq ip, [r6], #-2208 @ 0xfffff760 │ │ │ │ @@ -684142,15 +684142,15 @@ │ │ │ │ bhi 2a85ac <__cxa_atexit@plt+0x29c1c8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2a85b4 <__cxa_atexit@plt+0x29c1d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ + b 3faa30 <__cxa_atexit@plt+0x3ee64c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r4, [ip], #-1156 @ 0xfffffb7c │ │ │ │ streq ip, [r6], #-1660 @ 0xfffff984 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -684176,15 +684176,15 @@ │ │ │ │ str r8, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r5, [pc, #56] @ 2a865c <__cxa_atexit@plt+0x29c278> │ │ │ │ sub r8, r6, #6 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -684797,15 +684797,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 2a8ffc <__cxa_atexit@plt+0x29cc18> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffff7bc │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ strbeq r3, [ip], #-2780 @ 0xfffff524 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ streq fp, [r6], #-3408 @ 0xfffff2b0 │ │ │ │ @@ -684930,15 +684930,15 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #16] @ 2a9214 <__cxa_atexit@plt+0x29ce30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ strbeq r3, [ip], #-2392 @ 0xfffff6a8 │ │ │ │ streq fp, [r6], #-3004 @ 0xfffff444 │ │ │ │ @@ -684957,15 +684957,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str sl, [r5, #4] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #24] @ 2a9288 <__cxa_atexit@plt+0x29cea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @@ -685077,15 +685077,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ ldr r3, [pc, #68] @ 2a947c <__cxa_atexit@plt+0x29d098> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r8, [pc, #60] @ 2a9480 <__cxa_atexit@plt+0x29d09c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ b 777b4 <__cxa_atexit@plt+0x6b3d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 2a9484 <__cxa_atexit@plt+0x29d0a0> │ │ │ │ @@ -685111,15 +685111,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #44] @ 2a94ec <__cxa_atexit@plt+0x29d108> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r8, [pc, #36] @ 2a94f0 <__cxa_atexit@plt+0x29d10c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #12] @ 2a94e4 <__cxa_atexit@plt+0x29d100> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strbeq r3, [ip], #-3336 @ 0xfffff2f8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @@ -685205,15 +685205,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-8] │ │ │ │ mov r5, lr │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #32] @ 2a967c <__cxa_atexit@plt+0x29d298> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ sub lr, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -685256,15 +685256,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #28] @ 2a9744 <__cxa_atexit@plt+0x29d360> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ stmdb r5, {r7, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -685294,15 +685294,15 @@ │ │ │ │ ldr r2, [pc, #56] @ 2a97cc <__cxa_atexit@plt+0x29d3e8> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r0, r1} │ │ │ │ stmda r5, {r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 2a97d0 <__cxa_atexit@plt+0x29d3ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r7, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @@ -685401,15 +685401,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 2a998c <__cxa_atexit@plt+0x29d5a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -685443,15 +685443,15 @@ │ │ │ │ ldr r1, [pc, #64] @ 2a9a28 <__cxa_atexit@plt+0x29d644> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r0, r2} │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #36] @ 2a9a2c <__cxa_atexit@plt+0x29d648> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ @@ -685606,27 +685606,27 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strbeq r3, [ip], #-1952 @ 0xfffff860 │ │ │ │ streq fp, [r6], #-380 @ 0xfffffe84 │ │ │ │ - bicseq r9, r0, #276824064 @ 0x10800000 │ │ │ │ + bicseq r8, r0, #133120 @ 0x20800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r0, #112, 10 @ 0x1c000000 │ │ │ │ + bicseq r8, r0, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - bicseq r9, r0, #662700032 @ 0x27800000 │ │ │ │ + bicseq r8, r0, #227328 @ 0x37800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -686643,15 +686643,15 @@ │ │ │ │ beq 2aacd0 <__cxa_atexit@plt+0x29e8ec> │ │ │ │ ldr r3, [pc, #60] @ 2aace8 <__cxa_atexit@plt+0x29e904> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [pc, #48] @ 2aacec <__cxa_atexit@plt+0x29e908> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa998 <__cxa_atexit@plt+0x3ee5b4> │ │ │ │ + b 3fa9f0 <__cxa_atexit@plt+0x3ee60c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -686683,15 +686683,15 @@ │ │ │ │ beq 2aad70 <__cxa_atexit@plt+0x29e98c> │ │ │ │ ldr r3, [pc, #56] @ 2aad84 <__cxa_atexit@plt+0x29e9a0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [pc, #44] @ 2aad88 <__cxa_atexit@plt+0x29e9a4> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa998 <__cxa_atexit@plt+0x3ee5b4> │ │ │ │ + b 3fa9f0 <__cxa_atexit@plt+0x3ee60c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -686713,15 +686713,15 @@ │ │ │ │ beq 2aadd8 <__cxa_atexit@plt+0x29e9f4> │ │ │ │ ldr r3, [pc, #36] @ 2aade8 <__cxa_atexit@plt+0x29ea04> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [pc, #24] @ 2aadec <__cxa_atexit@plt+0x29ea08> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa998 <__cxa_atexit@plt+0x3ee5b4> │ │ │ │ + b 3fa9f0 <__cxa_atexit@plt+0x3ee60c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ strbeq r2, [ip], #-1224 @ 0xfffffb38 │ │ │ │ streq sl, [r6], #-388 @ 0xfffffe7c │ │ │ │ @@ -686730,15 +686730,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 2aae1c <__cxa_atexit@plt+0x29ea38> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [pc, #8] @ 2aae20 <__cxa_atexit@plt+0x29ea3c> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa998 <__cxa_atexit@plt+0x3ee5b4> │ │ │ │ + b 3fa9f0 <__cxa_atexit@plt+0x3ee60c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strbeq r2, [ip], #-1156 @ 0xfffffb7c │ │ │ │ streq sl, [r6], #-336 @ 0xfffffeb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -687712,15 +687712,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ ldr r7, [pc, #48] @ 2abd9c <__cxa_atexit@plt+0x29f9b8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -692002,15 +692002,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ ldr r7, [pc, #48] @ 2b00a4 <__cxa_atexit@plt+0x2a3cc0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -693421,15 +693421,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ ldr r7, [pc, #48] @ 2b16d0 <__cxa_atexit@plt+0x2a52ec> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -693624,15 +693624,15 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #16]! │ │ │ │ mov r8, r3 │ │ │ │ mov r9, sl │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #160] @ 2b1a7c <__cxa_atexit@plt+0x2a5698> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -693653,28 +693653,28 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r9, r3 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r3, [r5, #32] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #40] @ 2b1a84 <__cxa_atexit@plt+0x2a56a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r8, sl │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r8, lsr #24 │ │ │ │ @ instruction: 0xffff8f4c │ │ │ │ streq r3, [r6], #-992 @ 0xfffffc20 │ │ │ │ andeq r0, r0, r4, ror #24 │ │ │ │ @ instruction: 0xffffc8c0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffdc38 │ │ │ │ @@ -694157,15 +694157,15 @@ │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ streq r2, [r6], #-3732 @ 0xfffff16c │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -694203,15 +694203,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 2b22ec <__cxa_atexit@plt+0x2a5f08> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffee98 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ streq r2, [r6], #-3532 @ 0xfffff234 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -694397,23 +694397,23 @@ │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ streq r2, [r6], #-2740 @ 0xfffff54c │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov sl, r8 │ │ │ │ @@ -694428,19 +694428,19 @@ │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r5, #20] │ │ │ │ str r9, [r5, #32] │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r8, sl │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffbca4 │ │ │ │ streq r2, [r6], #-2624 @ 0xfffff5c0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 2b26b4 <__cxa_atexit@plt+0x2a62d0> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -694679,15 +694679,15 @@ │ │ │ │ str r0, [r5, #4] │ │ │ │ b 2aefb8 <__cxa_atexit@plt+0x2a2bd4> │ │ │ │ ldr r3, [pc, #24] @ 2b2a58 <__cxa_atexit@plt+0x2a6674> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xffffc5b8 │ │ │ │ strbeq sl, [fp], #-312 @ 0xfffffec8 │ │ │ │ andeq r0, r0, r8, lsr #11 │ │ │ │ streq r2, [r6], #-1632 @ 0xfffff9a0 │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #31] │ │ │ │ @@ -694993,15 +694993,15 @@ │ │ │ │ str r0, [r5, #4] │ │ │ │ b 2aefb8 <__cxa_atexit@plt+0x2a2bd4> │ │ │ │ ldr r3, [pc, #24] @ 2b2f40 <__cxa_atexit@plt+0x2a6b5c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xffffc0d0 │ │ │ │ strbeq r9, [fp], #-3152 @ 0xfffff3b0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ streq r2, [r6], #-376 @ 0xfffffe88 │ │ │ │ andeq r4, r0, fp, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ @@ -695034,15 +695034,15 @@ │ │ │ │ str r0, [r5, #4] │ │ │ │ b 2aefb8 <__cxa_atexit@plt+0x2a2bd4> │ │ │ │ ldr r3, [pc, #24] @ 2b2fe4 <__cxa_atexit@plt+0x2a6c00> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xffffc02c │ │ │ │ strbeq r9, [fp], #-2988 @ 0xfffff454 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ streq r2, [r6], #-212 @ 0xffffff2c │ │ │ │ andeq r4, r0, fp, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -695072,15 +695072,15 @@ │ │ │ │ str r0, [r5, #4] │ │ │ │ b 2aefb8 <__cxa_atexit@plt+0x2a2bd4> │ │ │ │ ldr r3, [pc, #24] @ 2b307c <__cxa_atexit@plt+0x2a6c98> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xffffbf94 │ │ │ │ strbeq r9, [fp], #-2836 @ 0xfffff4ec │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -695743,15 +695743,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ ldr r7, [pc, #48] @ 2b3b18 <__cxa_atexit@plt+0x2a7734> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -696488,15 +696488,15 @@ │ │ │ │ ldr r9, [r5, #16] │ │ │ │ mov r8, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #12]! │ │ │ │ add r5, r5, #24 │ │ │ │ str r2, [sl, #20] │ │ │ │ str r1, [sl, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2b4714 <__cxa_atexit@plt+0x2a8330> │ │ │ │ ldr r7, [pc, #156] @ 2b4744 <__cxa_atexit@plt+0x2a8360> │ │ │ │ ldr r0, [pc, #156] @ 2b4748 <__cxa_atexit@plt+0x2a8364> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -697113,15 +697113,15 @@ │ │ │ │ ldr r9, [r5, #16] │ │ │ │ mov r8, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #12]! │ │ │ │ add r5, r5, #24 │ │ │ │ str r2, [sl, #20] │ │ │ │ str r1, [sl, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2b50d8 <__cxa_atexit@plt+0x2a8cf4> │ │ │ │ ldr r7, [pc, #156] @ 2b5108 <__cxa_atexit@plt+0x2a8d24> │ │ │ │ ldr r0, [pc, #156] @ 2b510c <__cxa_atexit@plt+0x2a8d28> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -697738,15 +697738,15 @@ │ │ │ │ ldr r9, [r5, #16] │ │ │ │ mov r8, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #12]! │ │ │ │ add r5, r5, #24 │ │ │ │ str r2, [sl, #20] │ │ │ │ str r1, [sl, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2b5a9c <__cxa_atexit@plt+0x2a96b8> │ │ │ │ ldr r7, [pc, #156] @ 2b5acc <__cxa_atexit@plt+0x2a96e8> │ │ │ │ ldr r0, [pc, #156] @ 2b5ad0 <__cxa_atexit@plt+0x2a96ec> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -698940,15 +698940,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r9, r3 │ │ │ │ str lr, [r3, #8] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, ip │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 2b6d38 <__cxa_atexit@plt+0x2aa954> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -698959,15 +698959,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ mov sl, ip │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r8, ip │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffff3cac │ │ │ │ streq lr, [r5], #-312 @ 0xfffffec8 │ │ │ │ @ instruction: 0xffffd180 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ streq lr, [r5], #-1176 @ 0xfffffb68 │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -698987,19 +698987,19 @@ │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r9, [r5, #16] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r8, sl │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xffffd0c8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ streq lr, [r5], #-1060 @ 0xfffffbdc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 2b6df0 <__cxa_atexit@plt+0x2aaa0c> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -699418,15 +699418,15 @@ │ │ │ │ str lr, [r8, #12]! │ │ │ │ mov r7, r3 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r5] │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [r5, #24] │ │ │ │ str r0, [r5, #28] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 2b74d4 <__cxa_atexit@plt+0x2ab0f0> │ │ │ │ ldr r3, [pc, #152] @ 2b7508 <__cxa_atexit@plt+0x2ab124> │ │ │ │ ldr r1, [pc, #152] @ 2b750c <__cxa_atexit@plt+0x2ab128> │ │ │ │ ldr r0, [pc, #152] @ 2b7510 <__cxa_atexit@plt+0x2ab12c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -699735,15 +699735,15 @@ │ │ │ │ str lr, [r8, #12]! │ │ │ │ mov r7, r3 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r5] │ │ │ │ str r2, [sl, #8] │ │ │ │ str r0, [r5, #28] │ │ │ │ str r1, [r5, #20] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ add r6, sl, #12 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 2b79d0 <__cxa_atexit@plt+0x2ab5ec> │ │ │ │ ldr r3, [pc, #164] @ 2b7a08 <__cxa_atexit@plt+0x2ab624> │ │ │ │ ldr r1, [pc, #164] @ 2b7a0c <__cxa_atexit@plt+0x2ab628> │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -701521,15 +701521,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r8, #12]! │ │ │ │ ldr r7, [pc, #48] @ 2b9560 <__cxa_atexit@plt+0x2ad17c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -703271,15 +703271,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r6, {r7, r8, r9} │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2bb0bc <__cxa_atexit@plt+0x2aecd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -703295,15 +703295,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 2bb0f0 <__cxa_atexit@plt+0x2aed0c> │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq sl, [r5], #-476 @ 0xfffffe24 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 2bb12c <__cxa_atexit@plt+0x2aed48> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -705354,32 +705354,32 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2bd120 <__cxa_atexit@plt+0x2b0d3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - biceq r6, pc, #-704643072 @ 0xd6000000 │ │ │ │ - biceq r6, pc, #-385875968 @ 0xe9000000 │ │ │ │ + biceq r5, pc, #22528 @ 0x5800 │ │ │ │ + biceq r5, pc, #41984 @ 0xa400 │ │ │ │ streq r8, [r5], #-516 @ 0xfffffdfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 2bd158 <__cxa_atexit@plt+0x2b0d74> │ │ │ │ ldr r8, [pc, #36] @ 2bd15c <__cxa_atexit@plt+0x2b0d78> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - biceq r6, pc, #1912602624 @ 0x72000000 │ │ │ │ - biceq r6, pc, #-2063597568 @ 0x85000000 │ │ │ │ + biceq r5, pc, #729088 @ 0xb2000 │ │ │ │ + biceq r5, pc, #806912 @ 0xc5000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2bd1c0 <__cxa_atexit@plt+0x2b0ddc> │ │ │ │ ldr r3, [pc, #80] @ 2bd1d0 <__cxa_atexit@plt+0x2b0dec> │ │ │ │ @@ -705401,32 +705401,32 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2bd1dc <__cxa_atexit@plt+0x2b0df8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - biceq r6, pc, #436207616 @ 0x1a000000 │ │ │ │ - biceq r6, pc, #754974720 @ 0x2d000000 │ │ │ │ + biceq r5, pc, #368640 @ 0x5a000 │ │ │ │ + biceq r5, pc, #446464 @ 0x6d000 │ │ │ │ streq r8, [r5], #-332 @ 0xfffffeb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 2bd214 <__cxa_atexit@plt+0x2b0e30> │ │ │ │ ldr r8, [pc, #36] @ 2bd218 <__cxa_atexit@plt+0x2b0e34> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - biceq r6, pc, #-671088638 @ 0xd8000002 │ │ │ │ - biceq r6, pc, #603979779 @ 0x24000003 │ │ │ │ + biceq r5, pc, #4030464 @ 0x3d8000 │ │ │ │ + biceq r5, pc, #36864 @ 0x9000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 2bd240 <__cxa_atexit@plt+0x2b0e5c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -705611,15 +705611,15 @@ │ │ │ │ bne 2bd4b4 <__cxa_atexit@plt+0x2b10d0> │ │ │ │ ldr r3, [pc, #44] @ 2bd538 <__cxa_atexit@plt+0x2b1154> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r5, #28] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #32 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strbeq pc, [sl], #-1440 @ 0xfffffa60 @ │ │ │ │ strbeq pc, [sl], #-1848 @ 0xfffff8c8 @ │ │ │ │ @@ -705639,15 +705639,15 @@ │ │ │ │ bne 2bd598 <__cxa_atexit@plt+0x2b11b4> │ │ │ │ ldr r3, [pc, #52] @ 2bd5b0 <__cxa_atexit@plt+0x2b11cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2bd5b4 <__cxa_atexit@plt+0x2b11d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @@ -705663,15 +705663,15 @@ │ │ │ │ bne 2bd5f0 <__cxa_atexit@plt+0x2b120c> │ │ │ │ ldr r3, [pc, #44] @ 2bd608 <__cxa_atexit@plt+0x2b1224> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r7, [pc, #12] @ 2bd604 <__cxa_atexit@plt+0x2b1220> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbeq pc, [sl], #-1124 @ 0xfffffb9c @ │ │ │ │ strbeq pc, [sl], #-1640 @ 0xfffff998 @ │ │ │ │ @@ -706051,15 +706051,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #52] @ 2bdc24 <__cxa_atexit@plt+0x2b1840> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @@ -706086,15 +706086,15 @@ │ │ │ │ ldr r9, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #52] @ 2bdcb4 <__cxa_atexit@plt+0x2b18d0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2bdcb8 <__cxa_atexit@plt+0x2b18d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -706116,15 +706116,15 @@ │ │ │ │ ldr r9, [r5, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #32] │ │ │ │ ldr r5, [pc, #40] @ 2bdd20 <__cxa_atexit@plt+0x2b193c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r7, [pc, #12] @ 2bdd18 <__cxa_atexit@plt+0x2b1934> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ strbeq lr, [sl], #-3412 @ 0xfffff2ac │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @@ -706337,29 +706337,29 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r3, #3 │ │ │ │ beq 2be078 <__cxa_atexit@plt+0x2b1c94> │ │ │ │ add sl, r3, #3 │ │ │ │ mov r7, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ strbeq lr, [sl], #-2512 @ 0xfffff630 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2be10c <__cxa_atexit@plt+0x2b1d28> │ │ │ │ ldr r1, [pc, #72] @ 2be114 <__cxa_atexit@plt+0x2b1d30> │ │ │ │ ldr r3, [pc, #72] @ 2be118 <__cxa_atexit@plt+0x2b1d34> │ │ │ │ @@ -706370,29 +706370,29 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r3, #3 │ │ │ │ beq 2be0fc <__cxa_atexit@plt+0x2b1d18> │ │ │ │ add sl, r3, #3 │ │ │ │ mov r7, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ strbeq lr, [sl], #-2380 @ 0xfffff6b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2be16c <__cxa_atexit@plt+0x2b1d88> │ │ │ │ ldr r8, [pc, #36] @ 2be174 <__cxa_atexit@plt+0x2b1d90> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -706401,15 +706401,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, pc, #248, 4 @ 0x8000000f │ │ │ │ + biceq r4, pc, #56, 18 @ 0xe0000 │ │ │ │ strbeq lr, [sl], #-2244 @ 0xfffff73c │ │ │ │ streq r7, [r5], #-1092 @ 0xfffffbbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -706443,15 +706443,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r5, pc, #80, 4 │ │ │ │ + biceq r4, pc, #144, 16 @ 0x900000 │ │ │ │ strbeq lr, [sl], #-2076 @ 0xfffff7e4 │ │ │ │ streq r7, [r5], #-924 @ 0xfffffc64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -706518,17 +706518,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - biceq r5, pc, #-2147483633 @ 0x8000000f │ │ │ │ + biceq r4, pc, #33030144 @ 0x1f80000 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - biceq r5, pc, #68, 2 │ │ │ │ + biceq r4, pc, #132, 14 @ 0x2100000 │ │ │ │ streq r7, [r5], #-620 @ 0xfffffd94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -706553,17 +706553,17 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - biceq r5, pc, #162 @ 0xa2 │ │ │ │ + biceq r4, pc, #236978176 @ 0xe200000 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - biceq r5, pc, #152 @ 0x98 │ │ │ │ + biceq r4, pc, #216, 12 @ 0xd800000 │ │ │ │ streq r7, [r5], #-480 @ 0xfffffe20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2be44c <__cxa_atexit@plt+0x2b2068> │ │ │ │ @@ -706592,15 +706592,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ strbeq lr, [sl], #-1540 @ 0xfffff9fc │ │ │ │ - biceq r5, pc, #56 @ 0x38 │ │ │ │ + biceq r4, pc, #120, 12 @ 0x7800000 │ │ │ │ streq r7, [r5], #-344 @ 0xfffffea8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -706627,15 +706627,15 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ mov r6, r3 │ │ │ │ b 2be510 <__cxa_atexit@plt+0x2b212c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -706686,15 +706686,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ strbeq lr, [sl], #-1204 @ 0xfffffb4c │ │ │ │ strbeq lr, [sl], #-1540 @ 0xfffff9fc │ │ │ │ - biceq r4, pc, #3824 @ 0xef0 │ │ │ │ + biceq r4, pc, #197132288 @ 0xbc00000 │ │ │ │ strbeq lr, [sl], #-1156 @ 0xfffffb7c │ │ │ │ streq r6, [r5], #-4060 @ 0xfffff024 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -706723,15 +706723,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ add r2, r3, #16 │ │ │ │ stm r2, {r1, r9, lr} │ │ │ │ sub r9, r6, #6 │ │ │ │ str sl, [r3, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ mov r6, r3 │ │ │ │ b 2be690 <__cxa_atexit@plt+0x2b22ac> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -706774,15 +706774,15 @@ │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ strbeq lr, [sl], #-1180 @ 0xfffffb64 │ │ │ │ - biceq r4, pc, #9600 @ 0x2580 │ │ │ │ + biceq r4, pc, #1476395011 @ 0x58000003 │ │ │ │ strbeq lr, [sl], #-796 @ 0xfffffce4 │ │ │ │ streq r6, [r5], #-3708 @ 0xfffff184 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -706844,15 +706844,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strbeq lr, [sl], #-660 @ 0xfffffd6c │ │ │ │ strbeq lr, [sl], #-692 @ 0xfffffd4c │ │ │ │ strbeq lr, [sl], #-632 @ 0xfffffd88 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ strbeq lr, [sl], #-944 @ 0xfffffc50 │ │ │ │ - biceq r4, pc, #42496 @ 0xa600 │ │ │ │ + biceq r4, pc, #1610612750 @ 0x6000000e │ │ │ │ streq r6, [r5], #-3428 @ 0xfffff29c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -707328,15 +707328,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ + b 3fa420 <__cxa_atexit@plt+0x3ee03c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r6, [r5], #-1816 @ 0xfffff8e8 │ │ │ │ streq r6, [r5], #-1736 @ 0xfffff938 │ │ │ │ strbeq sp, [sl], #-2616 @ 0xfffff5c8 │ │ │ │ @@ -707355,21 +707355,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 2bf078 <__cxa_atexit@plt+0x2b2c94> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r4, pc, #469762050 @ 0x1c000002 │ │ │ │ + biceq r3, pc, #3260416 @ 0x31c000 │ │ │ │ strbeq sp, [sl], #-2504 @ 0xfffff638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -707383,15 +707383,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2bf0d4 <__cxa_atexit@plt+0x2b2cf0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq sp, [sl], #-2732 @ 0xfffff554 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -707408,15 +707408,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2bf138 <__cxa_atexit@plt+0x2b2d54> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq sp, [sl], #-2632 @ 0xfffff5b8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq r6, [r5], #-1508 @ 0xfffffa1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -707541,15 +707541,15 @@ │ │ │ │ bcc 2bf45c <__cxa_atexit@plt+0x2b3078> │ │ │ │ cmp sl, #2 │ │ │ │ blt 2bf3d4 <__cxa_atexit@plt+0x2b2ff0> │ │ │ │ add r0, r8, #8 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ cmp sl, r0 │ │ │ │ bls 2bf3d4 <__cxa_atexit@plt+0x2b2ff0> │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #336] @ 2bf4ac <__cxa_atexit@plt+0x2b30c8> │ │ │ │ sub r3, sl, r0 │ │ │ │ add r2, r0, r2 │ │ │ │ sub r0, r9, #11 │ │ │ │ @@ -708364,15 +708364,15 @@ │ │ │ │ subs r4, r4, #32 │ │ │ │ orr r2, lr, r1, lsl r2 │ │ │ │ lsrpl r2, r1, r4 │ │ │ │ tst r2, #1 │ │ │ │ beq 2bff70 <__cxa_atexit@plt+0x2b3b8c> │ │ │ │ sub r2, fp, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ + bl 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ cmn r0, #1 │ │ │ │ beq 2c003c <__cxa_atexit@plt+0x2b3c58> │ │ │ │ add r4, r8, r0 │ │ │ │ ldr fp, [r7, #15] │ │ │ │ add r8, r4, #1 │ │ │ │ b 2bff78 <__cxa_atexit@plt+0x2b3b94> │ │ │ │ ldr r7, [pc, #204] @ 2c0110 <__cxa_atexit@plt+0x2b3d2c> │ │ │ │ @@ -708968,24 +708968,24 @@ │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ mov r6, r9 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r5, [pc, #36] @ 2c09c0 <__cxa_atexit@plt+0x2b45dc> │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ mov r6, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r5, [ip] │ │ │ │ mov r5, ip │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff214 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ strbeq ip, [sl], #-920 @ 0xfffffc68 │ │ │ │ strbeq ip, [sl], #-880 @ 0xfffffc90 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ andeq r0, r0, r4, lsr #6 │ │ │ │ @@ -709073,15 +709073,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ b 2bff54 <__cxa_atexit@plt+0x2b3b70> │ │ │ │ ldr r3, [pc, #24] @ 2c0b40 <__cxa_atexit@plt+0x2b475c> │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff4b4 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ streq r4, [r5], #-3084 @ 0xfffff3f4 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2c0b68 <__cxa_atexit@plt+0x2b4784> │ │ │ │ @@ -709148,15 +709148,15 @@ │ │ │ │ ldr r6, [pc, #24] @ 2c0c64 <__cxa_atexit@plt+0x2b4880> │ │ │ │ mov fp, r8 │ │ │ │ mov r2, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strbeq fp, [sl], #-3624 @ 0xfffff1d8 │ │ │ │ strbeq fp, [sl], #-3664 @ 0xfffff1b0 │ │ │ │ streq r4, [r5], #-2776 @ 0xfffff528 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -709399,15 +709399,15 @@ │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #32] @ 2c105c <__cxa_atexit@plt+0x2b4c78> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xffffeb00 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffebcc │ │ │ │ @ instruction: 0xffffec88 │ │ │ │ @ instruction: 0xffffed68 │ │ │ │ @@ -709442,15 +709442,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r3, [pc, #28] @ 2c1108 <__cxa_atexit@plt+0x2b4d24> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ strbeq fp, [sl], #-3048 @ 0xfffff418 │ │ │ │ strbeq ip, [sl], #-1032 @ 0xfffffbf8 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ streq r4, [r5], #-1604 @ 0xfffff9bc │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -709558,15 +709558,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 2c12d4 <__cxa_atexit@plt+0x2b4ef0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq fp, [sl], #-1944 @ 0xfffff868 │ │ │ │ strbeq fp, [sl], #-1984 @ 0xfffff840 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ streq r4, [r5], #-1144 @ 0xfffffb88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ @@ -709623,21 +709623,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 2c13e8 <__cxa_atexit@plt+0x2b5004> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r2, pc, #12 │ │ │ │ + biceq r1, pc, #76, 12 @ 0x4c00000 │ │ │ │ strbeq fp, [sl], #-1624 @ 0xfffff9a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -709651,15 +709651,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2c1444 <__cxa_atexit@plt+0x2b5060> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq fp, [sl], #-1852 @ 0xfffff8c4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -709676,15 +709676,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2c14a8 <__cxa_atexit@plt+0x2b50c4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq fp, [sl], #-1752 @ 0xfffff928 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c1504 <__cxa_atexit@plt+0x2b5120> │ │ │ │ @@ -709698,21 +709698,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 2c1514 <__cxa_atexit@plt+0x2b5130> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r1, pc, #3552 @ 0xde0 │ │ │ │ + biceq r1, pc, #125829120 @ 0x7800000 │ │ │ │ strbeq fp, [sl], #-1324 @ 0xfffffad4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -709726,15 +709726,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2c1570 <__cxa_atexit@plt+0x2b518c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq fp, [sl], #-1552 @ 0xfffff9f0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -709751,15 +709751,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2c15d4 <__cxa_atexit@plt+0x2b51f0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq fp, [sl], #-1452 @ 0xfffffa54 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 2c15f8 <__cxa_atexit@plt+0x2b5214> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -709782,15 +709782,15 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r2, ip} │ │ │ │ str sl, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, ip │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r7, [pc, #20] @ 2c1668 <__cxa_atexit@plt+0x2b5284> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @@ -709829,15 +709829,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add sl, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ + b 3fa6f8 <__cxa_atexit@plt+0x3ee314> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r4, [r5], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #44] @ 2c174c <__cxa_atexit@plt+0x2b5368> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -710393,28 +710393,28 @@ │ │ │ │ ldr r1, [pc, #36] @ 2c1fe4 <__cxa_atexit@plt+0x2b5c00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa8c0 <__cxa_atexit@plt+0x3ee4dc> │ │ │ │ + b 3fa918 <__cxa_atexit@plt+0x3ee534> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strbeq sl, [sl], #-2652 @ 0xfffff5a4 │ │ │ │ streq r3, [r5], #-2160 @ 0xfffff790 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2c200c <__cxa_atexit@plt+0x2b5c28> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ strbeq fp, [sl], #-1156 @ 0xfffffb7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ @@ -710451,26 +710451,26 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ streq r3, [r5], #-1984 @ 0xfffff840 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - biceq r1, pc, #-1140850688 @ 0xbc000000 │ │ │ │ + biceq r0, pc, #1818624 @ 0x1bc000 │ │ │ │ strbeq sl, [sl], #-2848 @ 0xfffff4e0 │ │ │ │ strbeq sl, [sl], #-2472 @ 0xfffff658 │ │ │ │ streq r3, [r5], #-1920 @ 0xfffff880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2c20ec <__cxa_atexit@plt+0x2b5d08> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ streq r3, [r5], #-1232 @ 0xfffffb30 │ │ │ │ streq r3, [r5], #-1924 @ 0xfffff87c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 2c2150 <__cxa_atexit@plt+0x2b5d6c> │ │ │ │ @@ -710485,21 +710485,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r1, pc, #1879048202 @ 0x7000000a │ │ │ │ + biceq r0, pc, #15138816 @ 0xe70000 │ │ │ │ strbeq sl, [sl], #-2280 @ 0xfffff718 │ │ │ │ streq r3, [r5], #-1808 @ 0xfffff8f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #16] @ 2c218c <__cxa_atexit@plt+0x2b5da8> │ │ │ │ mov sl, r8 │ │ │ │ @@ -711189,15 +711189,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ + b 3fa420 <__cxa_atexit@plt+0x3ee03c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r2, [r5], #-3340 @ 0xfffff2f4 │ │ │ │ streq r2, [r5], #-3260 @ 0xfffff344 │ │ │ │ strbeq r9, [sl], #-3556 @ 0xfffff21c │ │ │ │ @@ -711216,21 +711216,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 2c2ccc <__cxa_atexit@plt+0x2b68e8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r0, pc, #240123904 @ 0xe500000 │ │ │ │ + biceq pc, lr, #2368 @ 0x940 │ │ │ │ strbeq r9, [sl], #-3444 @ 0xfffff28c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -711244,15 +711244,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2c2d28 <__cxa_atexit@plt+0x2b6944> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r9, [sl], #-3672 @ 0xfffff1a8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -711269,15 +711269,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2c2d8c <__cxa_atexit@plt+0x2b69a8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r9, [sl], #-3572 @ 0xfffff20c │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c2de8 <__cxa_atexit@plt+0x2b6a04> │ │ │ │ @@ -711291,21 +711291,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 2c2df8 <__cxa_atexit@plt+0x2b6a14> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r0, pc, #767557632 @ 0x2dc00000 │ │ │ │ + biceq pc, lr, #252928 @ 0x3dc00 │ │ │ │ strbeq r9, [sl], #-3144 @ 0xfffff3b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -711319,15 +711319,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2c2e54 <__cxa_atexit@plt+0x2b6a70> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r9, [sl], #-3372 @ 0xfffff2d4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -711344,15 +711344,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2c2eb8 <__cxa_atexit@plt+0x2b6ad4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r9, [sl], #-3272 @ 0xfffff338 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq r2, [r5], #-2748 @ 0xfffff544 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -711420,15 +711420,15 @@ │ │ │ │ cmp r0, r8 │ │ │ │ bcc 2c3018 <__cxa_atexit@plt+0x2b6c34> │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c2ffc <__cxa_atexit@plt+0x2b6c18> │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r3, [pc, #72] @ 2c3034 <__cxa_atexit@plt+0x2b6c50> │ │ │ │ sub r7, r7, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r8, #3 │ │ │ │ mov r6, r8 │ │ │ │ b 3fa0d8 <__cxa_atexit@plt+0x3edcf4> │ │ │ │ @@ -711457,15 +711457,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c3094 <__cxa_atexit@plt+0x2b6cb0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r3, [pc, #44] @ 2c30ac <__cxa_atexit@plt+0x2b6cc8> │ │ │ │ sub r7, r7, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ stmib r8, {r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ @@ -711565,15 +711565,15 @@ │ │ │ │ cmp r0, r8 │ │ │ │ bcc 2c325c <__cxa_atexit@plt+0x2b6e78> │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c3240 <__cxa_atexit@plt+0x2b6e5c> │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r3, [pc, #72] @ 2c3278 <__cxa_atexit@plt+0x2b6e94> │ │ │ │ sub r7, r7, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r8, #3 │ │ │ │ mov r6, r8 │ │ │ │ b 3fa0d8 <__cxa_atexit@plt+0x3edcf4> │ │ │ │ @@ -711602,15 +711602,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c32d8 <__cxa_atexit@plt+0x2b6ef4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r3, [pc, #44] @ 2c32f0 <__cxa_atexit@plt+0x2b6f0c> │ │ │ │ sub r7, r7, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ stmib r8, {r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ @@ -711691,15 +711691,15 @@ │ │ │ │ bhi 2c3420 <__cxa_atexit@plt+0x2b703c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2c3428 <__cxa_atexit@plt+0x2b7044> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9e0 <__cxa_atexit@plt+0x3ee5fc> │ │ │ │ + b 3faa38 <__cxa_atexit@plt+0x3ee654> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [sl], #-1548 @ 0xfffff9f4 │ │ │ │ streq r2, [r5], #-1404 @ 0xfffffa84 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -711766,15 +711766,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 2c3558 <__cxa_atexit@plt+0x2b7174> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9e8 <__cxa_atexit@plt+0x3ee604> │ │ │ │ + b 3faa40 <__cxa_atexit@plt+0x3ee65c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r2, [r5], #-1080 @ 0xfffffbc8 │ │ │ │ strbeq r9, [sl], #-1252 @ 0xfffffb1c │ │ │ │ streq r2, [r5], #-488 @ 0xfffffe18 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -711955,15 +711955,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c3870 <__cxa_atexit@plt+0x2b748c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r7, [pc, #76] @ 2c3894 <__cxa_atexit@plt+0x2b74b0> │ │ │ │ sub r3, r9, r0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -711992,15 +711992,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c38f4 <__cxa_atexit@plt+0x2b7510> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r3, [pc, #52] @ 2c3910 <__cxa_atexit@plt+0x2b752c> │ │ │ │ sub r7, r7, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r8, #3 │ │ │ │ mov r6, r8 │ │ │ │ @@ -712083,15 +712083,15 @@ │ │ │ │ bhi 2c3a40 <__cxa_atexit@plt+0x2b765c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2c3a48 <__cxa_atexit@plt+0x2b7664> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9e0 <__cxa_atexit@plt+0x3ee5fc> │ │ │ │ + b 3faa38 <__cxa_atexit@plt+0x3ee654> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [sl], #-4076 @ 0xfffff014 │ │ │ │ streq r1, [r5], #-3932 @ 0xfffff0a4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -712158,15 +712158,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 2c3b78 <__cxa_atexit@plt+0x2b7794> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9e8 <__cxa_atexit@plt+0x3ee604> │ │ │ │ + b 3faa40 <__cxa_atexit@plt+0x3ee65c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r1, [r5], #-3608 @ 0xfffff1e8 │ │ │ │ strbeq r8, [sl], #-3780 @ 0xfffff13c │ │ │ │ streq r1, [r5], #-3016 @ 0xfffff438 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -712449,15 +712449,15 @@ │ │ │ │ subs r4, r4, #32 │ │ │ │ orr r2, lr, r1, lsl r2 │ │ │ │ lsrpl r2, r1, r4 │ │ │ │ tst r2, #1 │ │ │ │ beq 2c3f44 <__cxa_atexit@plt+0x2b7b60> │ │ │ │ sub r2, fp, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ + bl 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ cmn r0, #1 │ │ │ │ beq 2c4010 <__cxa_atexit@plt+0x2b7c2c> │ │ │ │ add r4, r8, r0 │ │ │ │ ldr fp, [r7, #15] │ │ │ │ add r8, r4, #1 │ │ │ │ b 2c3f4c <__cxa_atexit@plt+0x2b7b68> │ │ │ │ ldr r7, [pc, #204] @ 2c40e4 <__cxa_atexit@plt+0x2b7d00> │ │ │ │ @@ -712850,15 +712850,15 @@ │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, ip │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl #19 │ │ │ │ strbeq r8, [sl], #-2044 @ 0xfffff804 │ │ │ │ strbeq r8, [sl], #-2336 @ 0xfffff6e0 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @@ -712960,15 +712960,15 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ b 2c3f28 <__cxa_atexit@plt+0x2b7b44> │ │ │ │ ldr r3, [pc, #24] @ 2c47fc <__cxa_atexit@plt+0x2b8418> │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff7bc │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ streq r1, [r5], #-424 @ 0xfffffe58 │ │ │ │ andeq r6, r0, sp, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -713271,15 +713271,15 @@ │ │ │ │ b 2c4bd4 <__cxa_atexit@plt+0x2b87f0> │ │ │ │ ldr r6, [pc, #80] @ 2c4d0c <__cxa_atexit@plt+0x2b8928> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r0, [pc, #28] @ 2c4cf4 <__cxa_atexit@plt+0x2b8910> │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #88 @ 0x58 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ @@ -713479,15 +713479,15 @@ │ │ │ │ b 2c4eec <__cxa_atexit@plt+0x2b8b08> │ │ │ │ ldr r6, [pc, #80] @ 2c504c <__cxa_atexit@plt+0x2b8c68> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r0, [pc, #28] @ 2c5034 <__cxa_atexit@plt+0x2b8c50> │ │ │ │ mov r5, lr │ │ │ │ mov r6, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #112 @ 0x70 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ @@ -713582,15 +713582,15 @@ │ │ │ │ bhi 2c51ac <__cxa_atexit@plt+0x2b8dc8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2c51b4 <__cxa_atexit@plt+0x2b8dd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9e0 <__cxa_atexit@plt+0x3ee5fc> │ │ │ │ + b 3faa38 <__cxa_atexit@plt+0x3ee654> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [sl], #-2176 @ 0xfffff780 │ │ │ │ streq r0, [r5], #-2032 @ 0xfffff810 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #8 │ │ │ │ @@ -713664,15 +713664,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 2c5300 <__cxa_atexit@plt+0x2b8f1c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9e8 <__cxa_atexit@plt+0x3ee604> │ │ │ │ + b 3faa40 <__cxa_atexit@plt+0x3ee65c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r0, [r5], #-1680 @ 0xfffff970 │ │ │ │ strbeq r7, [sl], #-1852 @ 0xfffff8c4 │ │ │ │ streq r0, [r5], #-1088 @ 0xfffffbc0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -713853,15 +713853,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c5618 <__cxa_atexit@plt+0x2b9234> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r7, [pc, #76] @ 2c563c <__cxa_atexit@plt+0x2b9258> │ │ │ │ sub r3, r9, r0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -713890,15 +713890,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c569c <__cxa_atexit@plt+0x2b92b8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r3, [pc, #52] @ 2c56b8 <__cxa_atexit@plt+0x2b92d4> │ │ │ │ sub r7, r7, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r8, #3 │ │ │ │ mov r6, r8 │ │ │ │ @@ -714000,15 +714000,15 @@ │ │ │ │ cmp r0, r8 │ │ │ │ bcc 2c5868 <__cxa_atexit@plt+0x2b9484> │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c584c <__cxa_atexit@plt+0x2b9468> │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r3, [pc, #72] @ 2c5884 <__cxa_atexit@plt+0x2b94a0> │ │ │ │ sub r7, r7, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r8, #3 │ │ │ │ mov r6, r8 │ │ │ │ b 3fa0d8 <__cxa_atexit@plt+0x3edcf4> │ │ │ │ @@ -714037,15 +714037,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c58e4 <__cxa_atexit@plt+0x2b9500> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r3, [pc, #44] @ 2c58fc <__cxa_atexit@plt+0x2b9518> │ │ │ │ sub r7, r7, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ stmib r8, {r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ @@ -714126,15 +714126,15 @@ │ │ │ │ bhi 2c5a2c <__cxa_atexit@plt+0x2b9648> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2c5a34 <__cxa_atexit@plt+0x2b9650> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9e0 <__cxa_atexit@plt+0x3ee5fc> │ │ │ │ + b 3faa38 <__cxa_atexit@plt+0x3ee654> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [sl], #-0 │ │ │ │ streq pc, [r4], #-3952 @ 0xfffff090 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -714201,15 +714201,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 2c5b64 <__cxa_atexit@plt+0x2b9780> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9e8 <__cxa_atexit@plt+0x3ee604> │ │ │ │ + b 3faa40 <__cxa_atexit@plt+0x3ee65c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq pc, [r4], #-3628 @ 0xfffff1d4 │ │ │ │ strbeq r6, [sl], #-3800 @ 0xfffff128 │ │ │ │ streq pc, [r4], #-3036 @ 0xfffff424 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -714390,15 +714390,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c5e7c <__cxa_atexit@plt+0x2b9a98> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r7, [pc, #76] @ 2c5ea0 <__cxa_atexit@plt+0x2b9abc> │ │ │ │ sub r3, r9, r0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -714427,15 +714427,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c5f00 <__cxa_atexit@plt+0x2b9b1c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r3, [pc, #52] @ 2c5f1c <__cxa_atexit@plt+0x2b9b38> │ │ │ │ sub r7, r7, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r8, #3 │ │ │ │ mov r6, r8 │ │ │ │ @@ -714518,15 +714518,15 @@ │ │ │ │ bhi 2c604c <__cxa_atexit@plt+0x2b9c68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2c6054 <__cxa_atexit@plt+0x2b9c70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9e0 <__cxa_atexit@plt+0x3ee5fc> │ │ │ │ + b 3faa38 <__cxa_atexit@plt+0x3ee654> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [sl], #-2528 @ 0xfffff620 │ │ │ │ streq pc, [r4], #-2384 @ 0xfffff6b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -714593,15 +714593,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 2c6184 <__cxa_atexit@plt+0x2b9da0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9e8 <__cxa_atexit@plt+0x3ee604> │ │ │ │ + b 3faa40 <__cxa_atexit@plt+0x3ee65c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq pc, [r4], #-2060 @ 0xfffff7f4 │ │ │ │ strbeq r6, [sl], #-2232 @ 0xfffff748 │ │ │ │ streq pc, [r4], #-1468 @ 0xfffffa44 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -714884,15 +714884,15 @@ │ │ │ │ subs r4, r4, #32 │ │ │ │ orr r2, lr, r1, lsl r2 │ │ │ │ lsrpl r2, r1, r4 │ │ │ │ tst r2, #1 │ │ │ │ beq 2c6550 <__cxa_atexit@plt+0x2ba16c> │ │ │ │ sub r2, fp, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ + bl 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ cmn r0, #1 │ │ │ │ beq 2c661c <__cxa_atexit@plt+0x2ba238> │ │ │ │ add r4, r8, r0 │ │ │ │ ldr fp, [r7, #15] │ │ │ │ add r8, r4, #1 │ │ │ │ b 2c6558 <__cxa_atexit@plt+0x2ba174> │ │ │ │ ldr r7, [pc, #204] @ 2c66f0 <__cxa_atexit@plt+0x2ba30c> │ │ │ │ @@ -715285,15 +715285,15 @@ │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr fp, [sp, #32] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, ip │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl #19 │ │ │ │ strbeq r6, [sl], #-496 @ 0xfffffe10 │ │ │ │ strbeq r6, [sl], #-788 @ 0xfffffcec │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @@ -715395,15 +715395,15 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ b 2c6534 <__cxa_atexit@plt+0x2ba150> │ │ │ │ ldr r3, [pc, #24] @ 2c6e08 <__cxa_atexit@plt+0x2baa24> │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff7bc │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ streq lr, [r4], #-2972 @ 0xfffff464 │ │ │ │ andeq r6, r0, sp, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -715706,15 +715706,15 @@ │ │ │ │ b 2c71e0 <__cxa_atexit@plt+0x2badfc> │ │ │ │ ldr r6, [pc, #80] @ 2c7318 <__cxa_atexit@plt+0x2baf34> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r0, [pc, #28] @ 2c7300 <__cxa_atexit@plt+0x2baf1c> │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #88 @ 0x58 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ @@ -715914,15 +715914,15 @@ │ │ │ │ b 2c74f8 <__cxa_atexit@plt+0x2bb114> │ │ │ │ ldr r6, [pc, #80] @ 2c7658 <__cxa_atexit@plt+0x2bb274> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r0, [pc, #28] @ 2c7640 <__cxa_atexit@plt+0x2bb25c> │ │ │ │ mov r5, lr │ │ │ │ mov r6, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #112 @ 0x70 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ @@ -716017,15 +716017,15 @@ │ │ │ │ bhi 2c77b8 <__cxa_atexit@plt+0x2bb3d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2c77c0 <__cxa_atexit@plt+0x2bb3dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9e0 <__cxa_atexit@plt+0x3ee5fc> │ │ │ │ + b 3faa38 <__cxa_atexit@plt+0x3ee654> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r5, [sl], #-628 @ 0xfffffd8c │ │ │ │ streq lr, [r4], #-484 @ 0xfffffe1c │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #8 │ │ │ │ @@ -716099,15 +716099,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 2c790c <__cxa_atexit@plt+0x2bb528> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9e8 <__cxa_atexit@plt+0x3ee604> │ │ │ │ + b 3faa40 <__cxa_atexit@plt+0x3ee65c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq lr, [r4], #-132 @ 0xffffff7c │ │ │ │ strbeq r5, [sl], #-304 @ 0xfffffed0 │ │ │ │ streq sp, [r4], #-3636 @ 0xfffff1cc │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -716390,15 +716390,15 @@ │ │ │ │ subs r4, r4, #32 │ │ │ │ orr r2, lr, r1, lsl r2 │ │ │ │ lsrpl r2, r1, r4 │ │ │ │ tst r2, #1 │ │ │ │ beq 2c7cd8 <__cxa_atexit@plt+0x2bb8f4> │ │ │ │ sub r2, fp, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ + bl 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ cmn r0, #1 │ │ │ │ beq 2c7da4 <__cxa_atexit@plt+0x2bb9c0> │ │ │ │ add r4, r8, r0 │ │ │ │ ldr fp, [r7, #15] │ │ │ │ add r8, r4, #1 │ │ │ │ b 2c7ce0 <__cxa_atexit@plt+0x2bb8fc> │ │ │ │ ldr r7, [pc, #204] @ 2c7e78 <__cxa_atexit@plt+0x2bba94> │ │ │ │ @@ -716858,15 +716858,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [lr] │ │ │ │ ldr r7, [sp] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, lr │ │ │ │ mov r6, ip │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r0, asr #19 │ │ │ │ strbeq r4, [sl], #-2220 @ 0xfffff754 │ │ │ │ strbeq r4, [sl], #-2704 @ 0xfffff570 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ @ instruction: 0xfffff924 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @@ -716977,15 +716977,15 @@ │ │ │ │ str sl, [r3, #28] │ │ │ │ b 2c7cbc <__cxa_atexit@plt+0x2bb8d8> │ │ │ │ ldr r3, [pc, #24] @ 2c86c0 <__cxa_atexit@plt+0x2bc2dc> │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff66c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ streq sp, [r4], #-740 @ 0xfffffd1c │ │ │ │ andeq ip, r0, sp, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -717326,15 +717326,15 @@ │ │ │ │ b 2c8b08 <__cxa_atexit@plt+0x2bc724> │ │ │ │ ldr r6, [pc, #80] @ 2c8c68 <__cxa_atexit@plt+0x2bc884> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r6, [pc, #28] @ 2c8c50 <__cxa_atexit@plt+0x2bc86c> │ │ │ │ mov r5, #96 @ 0x60 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ @@ -717504,15 +717504,15 @@ │ │ │ │ str r0, [r3, #4] │ │ │ │ b 2c8e98 <__cxa_atexit@plt+0x2bcab4> │ │ │ │ ldr r3, [pc, #40] @ 2c8f0c <__cxa_atexit@plt+0x2bcb28> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffc448 │ │ │ │ @ instruction: 0xffffc4dc │ │ │ │ @ instruction: 0xffffc598 │ │ │ │ @ instruction: 0xffffc668 │ │ │ │ strbeq r3, [sl], #-3088 @ 0xfffff3f0 │ │ │ │ strbeq r3, [sl], #-3012 @ 0xfffff43c │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @@ -717904,15 +717904,15 @@ │ │ │ │ str r1, [r3, #-28] @ 0xffffffe4 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 2c9540 <__cxa_atexit@plt+0x2bd15c> │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ strbeq r3, [sl], #-1384 @ 0xfffffa98 │ │ │ │ strbeq r3, [sl], #-1304 @ 0xfffffae8 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ strbeq r3, [sl], #-1380 @ 0xfffffa9c │ │ │ │ @@ -717931,21 +717931,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 2c95b8 <__cxa_atexit@plt+0x2bd1d4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r9, lr, #15680 @ 0x3d40 │ │ │ │ + biceq r9, lr, #889192448 @ 0x35000000 │ │ │ │ strbeq r3, [sl], #-1160 @ 0xfffffb78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -717959,15 +717959,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2c9614 <__cxa_atexit@plt+0x2bd230> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r3, [sl], #-1388 @ 0xfffffa94 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -717984,15 +717984,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2c9678 <__cxa_atexit@plt+0x2bd294> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r3, [sl], #-1288 @ 0xfffffaf8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c96d4 <__cxa_atexit@plt+0x2bd2f0> │ │ │ │ @@ -718006,21 +718006,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #40] @ 2c96e4 <__cxa_atexit@plt+0x2bd300> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ + b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r9, lr, #50432 @ 0xc500 │ │ │ │ + biceq r9, lr, #335544320 @ 0x14000000 │ │ │ │ strbeq r3, [sl], #-860 @ 0xfffffca4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -718034,15 +718034,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2c9740 <__cxa_atexit@plt+0x2bd35c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r3, [sl], #-1088 @ 0xfffffbc0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -718059,15 +718059,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2c97a4 <__cxa_atexit@plt+0x2bd3c0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r3, [sl], #-988 @ 0xfffffc24 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ streq ip, [r4], #-624 @ 0xfffffd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ @@ -718143,15 +718143,15 @@ │ │ │ │ strbeq r3, [sl], #-428 @ 0xfffffe54 │ │ │ │ strbeq r3, [sl], #-1032 @ 0xfffffbf8 │ │ │ │ streq ip, [r4], #-308 @ 0xfffffecc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ streq ip, [r4], #-348 @ 0xfffffea4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c9924 <__cxa_atexit@plt+0x2bd540> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -718230,15 +718230,15 @@ │ │ │ │ streq fp, [r4], #-4072 @ 0xfffff018 │ │ │ │ strbeq r3, [sl], #-64 @ 0xffffffc0 │ │ │ │ streq fp, [r4], #-4056 @ 0xfffff028 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ streq fp, [r4], #-4076 @ 0xfffff014 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c9b04 <__cxa_atexit@plt+0x2bd720> │ │ │ │ @@ -718401,15 +718401,15 @@ │ │ │ │ bhi 2c9cf8 <__cxa_atexit@plt+0x2bd914> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2c9d00 <__cxa_atexit@plt+0x2bd91c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9f0 <__cxa_atexit@plt+0x3ee60c> │ │ │ │ + b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r2, [sl], #-3380 @ 0xfffff2cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ @@ -718729,15 +718729,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa418 <__cxa_atexit@plt+0x3ee034> │ │ │ │ + b 3fa420 <__cxa_atexit@plt+0x3ee03c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq fp, [r4], #-2220 @ 0xfffff754 │ │ │ │ streq fp, [r4], #-1428 @ 0xfffffa6c │ │ │ │ strbeq r2, [sl], #-2068 @ 0xfffff7ec │ │ │ │ @@ -718825,15 +718825,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2ca39c <__cxa_atexit@plt+0x2bdfb8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ strbeq r2, [sl], #-1812 @ 0xfffff8ec │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ streq fp, [r4], #-932 @ 0xfffffc5c │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ @@ -718881,15 +718881,15 @@ │ │ │ │ cmp r3, r7 │ │ │ │ bge 2ca4b4 <__cxa_atexit@plt+0x2be0d0> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ cmp r7, r0 │ │ │ │ ble 2ca4b4 <__cxa_atexit@plt+0x2be0d0> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 2ca4b4 <__cxa_atexit@plt+0x2be0d0> │ │ │ │ ldr r3, [pc, #88] @ 2ca4e8 <__cxa_atexit@plt+0x2be104> │ │ │ │ sub r7, r7, r0 │ │ │ │ add r2, r0, r9 │ │ │ │ @@ -719110,15 +719110,15 @@ │ │ │ │ bcc 2ca85c <__cxa_atexit@plt+0x2be478> │ │ │ │ cmp r2, #0 │ │ │ │ beq 2ca82c <__cxa_atexit@plt+0x2be448> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r7, [pc, #128] @ 2ca894 <__cxa_atexit@plt+0x2be4b0> │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ str r3, [r8, #8] │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ @@ -719137,15 +719137,15 @@ │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ ldr r7, [pc, #24] @ 2ca87c <__cxa_atexit@plt+0x2be498> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r2, [sl], #-520 @ 0xfffffdf8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ muleq r0, r4, r1 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ strbeq r2, [sl], #-3336 @ 0xfffff2f8 │ │ │ │ @@ -719167,15 +719167,15 @@ │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2ca910 <__cxa_atexit@plt+0x2be52c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r7, [pc, #80] @ 2ca948 <__cxa_atexit@plt+0x2be564> │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ str r3, [r8, #8] │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ @@ -719187,15 +719187,15 @@ │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2ca944 <__cxa_atexit@plt+0x2be560> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strbeq r2, [sl], #-292 @ 0xfffffedc │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ strbeq r2, [sl], #-604 @ 0xfffffda4 │ │ │ │ streq fp, [r4], #-424 @ 0xfffffe58 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -719241,15 +719241,15 @@ │ │ │ │ bcc 2caa94 <__cxa_atexit@plt+0x2be6b0> │ │ │ │ cmp r2, #0 │ │ │ │ beq 2caa3c <__cxa_atexit@plt+0x2be658> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r0, r7, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r7, [pc, #148] @ 2caab4 <__cxa_atexit@plt+0x2be6d0> │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -719306,15 +719306,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2cab40 <__cxa_atexit@plt+0x2be75c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r7, [pc, #68] @ 2cab68 <__cxa_atexit@plt+0x2be784> │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -719510,15 +719510,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ ldr r8, [pc, #32] @ 2cae60 <__cxa_atexit@plt+0x2bea7c> │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ strbeq r1, [sl], #-3524 @ 0xfffff23c │ │ │ │ strbeq r1, [sl], #-4052 @ 0xfffff02c │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strbeq r1, [sl], #-3684 @ 0xfffff19c │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ @@ -719665,24 +719665,24 @@ │ │ │ │ bx r1 │ │ │ │ ldr r6, [pc, #72] @ 2cb0ec <__cxa_atexit@plt+0x2bed08> │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r6, [pc, #40] @ 2cb0e8 <__cxa_atexit@plt+0x2bed04> │ │ │ │ ldr fp, [sp] │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ add r6, pc, r6 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xfffff750 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ strbeq r1, [sl], #-2764 @ 0xfffff534 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffff284 │ │ │ │ strbeq r1, [sl], #-2520 @ 0xfffff628 │ │ │ │ @@ -719727,15 +719727,15 @@ │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 2cb1c0 <__cxa_atexit@plt+0x2beddc> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xfffff180 │ │ │ │ strbeq r1, [sl], #-2264 @ 0xfffff728 │ │ │ │ strbeq r1, [sl], #-2860 @ 0xfffff4d4 │ │ │ │ strbeq r1, [sl], #-2956 @ 0xfffff474 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 2cb3d8 <__cxa_atexit@plt+0x2beff4> │ │ │ │ @@ -720416,15 +720416,15 @@ │ │ │ │ str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 2cbc80 <__cxa_atexit@plt+0x2bf89c> │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ strbeq r0, [sl], #-3624 @ 0xfffff1d8 │ │ │ │ strbeq r0, [sl], #-3544 @ 0xfffff228 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffff6b0 │ │ │ │ @ instruction: 0xfffff5e8 │ │ │ │ strbeq r0, [sl], #-3628 @ 0xfffff1d4 │ │ │ │ @@ -720606,15 +720606,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2cbf70 <__cxa_atexit@plt+0x2bfb8c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ strbeq r0, [sl], #-2880 @ 0xfffff4c0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ streq r9, [r4], #-2960 @ 0xfffff470 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ @@ -721242,15 +721242,15 @@ │ │ │ │ orr r2, lr, r1, lsl r2 │ │ │ │ lsrpl r2, r1, r4 │ │ │ │ tst r2, #1 │ │ │ │ beq 2cc8a4 <__cxa_atexit@plt+0x2c04c0> │ │ │ │ sub r4, r9, r8 │ │ │ │ add r2, r4, fp │ │ │ │ mov r1, r8 │ │ │ │ - bl 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ + bl 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ cmn r0, #1 │ │ │ │ beq 2cc978 <__cxa_atexit@plt+0x2c0594> │ │ │ │ add r4, r8, r0 │ │ │ │ ldr r9, [r7, #15] │ │ │ │ ldr fp, [r7, #19] │ │ │ │ add r8, r4, #1 │ │ │ │ b 2cc8ac <__cxa_atexit@plt+0x2c04c8> │ │ │ │ @@ -721784,15 +721784,15 @@ │ │ │ │ streq r8, [r4], #-2484 @ 0xfffff64c │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2cd1d4 <__cxa_atexit@plt+0x2c0df0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r8, [r4], #-2432 @ 0xfffff680 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ cmp r1, #1 │ │ │ │ blt 2cd288 <__cxa_atexit@plt+0x2c0ea4> │ │ │ │ @@ -721971,15 +721971,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 2cd4d0 <__cxa_atexit@plt+0x2c10ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ strbeq pc, [r9], #-1688 @ 0xfffff968 @ │ │ │ │ streq r8, [r4], #-1564 @ 0xfffff9e4 │ │ │ │ strbeq pc, [r9], #-1544 @ 0xfffff9f8 @ │ │ │ │ andeq r0, r0, r8, lsr #16 │ │ │ │ streq r8, [r4], #-1472 @ 0xfffffa40 │ │ │ │ @ instruction: 0xffffc8b4 │ │ │ │ @@ -722014,15 +722014,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 2cd56c <__cxa_atexit@plt+0x2c1188> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r0, lsl #15 │ │ │ │ @ instruction: 0xffffea54 │ │ │ │ streq r8, [r4], #-1456 @ 0xfffffa50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2cd594 <__cxa_atexit@plt+0x2c11b0> │ │ │ │ mov r8, r7 │ │ │ │ @@ -722060,15 +722060,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 2cd624 <__cxa_atexit@plt+0x2c1240> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r8, asr #13 │ │ │ │ @ instruction: 0xffffe99c │ │ │ │ streq r8, [r4], #-1288 @ 0xfffffaf8 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #36 @ 0x24 │ │ │ │ @@ -722244,25 +722244,25 @@ │ │ │ │ b 2ccb54 <__cxa_atexit@plt+0x2c0770> │ │ │ │ ldr r3, [pc, #112] @ 2cd960 <__cxa_atexit@plt+0x2c157c> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #60] @ 2cd948 <__cxa_atexit@plt+0x2c1564> │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, fp │ │ │ │ ldr r7, [sp] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #36] @ 2cd958 <__cxa_atexit@plt+0x2c1574> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -722365,15 +722365,15 @@ │ │ │ │ str sl, [r3, #44] @ 0x2c │ │ │ │ b 2cc888 <__cxa_atexit@plt+0x2c04a4> │ │ │ │ ldr r2, [pc, #24] @ 2cdaf0 <__cxa_atexit@plt+0x2c170c> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffee24 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ streq r8, [r4], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r0, r7, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ @@ -722486,15 +722486,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 2cdccc <__cxa_atexit@plt+0x2c18e8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0xffffe2f4 │ │ │ │ streq r7, [r4], #-3632 @ 0xfffff1d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -722512,15 +722512,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 3fa060 <__cxa_atexit@plt+0x3edc7c> │ │ │ │ ldr r3, [pc, #20] @ 2cdd38 <__cxa_atexit@plt+0x2c1954> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xffffe270 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -722852,29 +722852,29 @@ │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ce284 <__cxa_atexit@plt+0x2c1ea0> │ │ │ │ ldr r3, [pc, #28] @ 2ce294 <__cxa_atexit@plt+0x2c1eb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 3fa8c0 <__cxa_atexit@plt+0x3ee4dc> │ │ │ │ + b 3fa918 <__cxa_atexit@plt+0x3ee534> │ │ │ │ ldr r7, [pc, #12] @ 2ce298 <__cxa_atexit@plt+0x2c1eb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ streq r7, [r4], #-2556 @ 0xfffff604 │ │ │ │ streq r7, [r4], #-2520 @ 0xfffff628 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2ce2bc <__cxa_atexit@plt+0x2c1ed8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r7, [r4], #-2468 @ 0xfffff65c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 2ce300 <__cxa_atexit@plt+0x2c1f1c> │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -722916,15 +722916,15 @@ │ │ │ │ str lr, [r5, #12] │ │ │ │ add lr, r5, #16 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r7, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r1, [pc, #48] @ 2ce3bc <__cxa_atexit@plt+0x2c1fd8> │ │ │ │ ldr r3, [pc, #48] @ 2ce3c0 <__cxa_atexit@plt+0x2c1fdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -723020,15 +723020,15 @@ │ │ │ │ sub ip, r5, #20 │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ add lr, pc, lr │ │ │ │ stm ip, {r0, r3, lr} │ │ │ │ - b 3fa728 <__cxa_atexit@plt+0x3ee344> │ │ │ │ + b 3fa750 <__cxa_atexit@plt+0x3ee36c> │ │ │ │ ldr r1, [pc, #48] @ 2ce55c <__cxa_atexit@plt+0x2c2178> │ │ │ │ ldr r3, [pc, #48] @ 2ce560 <__cxa_atexit@plt+0x2c217c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r1, #1 │ │ │ │ @@ -723112,15 +723112,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ streq r7, [r4], #-504 @ 0xfffffe08 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xffff3ad8 │ │ │ │ @ instruction: 0xffff39a4 │ │ │ │ - biceq r4, lr, #8640 @ 0x21c0 │ │ │ │ + biceq r4, lr, #469762051 @ 0x1c000003 │ │ │ │ strbeq lr, [r9], #-1400 @ 0xfffffa88 │ │ │ │ strbeq lr, [r9], #-1024 @ 0xfffffc00 │ │ │ │ streq r7, [r4], #-1416 @ 0xfffffa78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -723242,15 +723242,15 @@ │ │ │ │ ldr r6, [pc, #28] @ 2ce8a0 <__cxa_atexit@plt+0x2c24bc> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r2, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ @ instruction: 0xfffff588 │ │ │ │ strbeq lr, [r9], #-752 @ 0xfffffd10 │ │ │ │ strbeq lr, [r9], #-1972 @ 0xfffff84c │ │ │ │ streq r7, [r4], #-880 @ 0xfffffc90 │ │ │ │ @@ -723294,15 +723294,15 @@ │ │ │ │ ldr r6, [pc, #40] @ 2ce97c <__cxa_atexit@plt+0x2c2598> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r1 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @ instruction: 0xfffff4b0 │ │ │ │ strbeq lr, [r9], #-536 @ 0xfffffde8 │ │ │ │ strbeq lr, [r9], #-1756 @ 0xfffff924 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ streq r7, [r4], #-676 @ 0xfffffd5c │ │ │ │ andeq r0, r0, sl, lsl #27 │ │ │ │ @@ -723336,15 +723336,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b cf498 <__cxa_atexit@plt+0xc30b4> │ │ │ │ ldr r3, [pc, #32] @ 2cea24 <__cxa_atexit@plt+0x2c2640> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff408 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strbeq lr, [r9], #-384 @ 0xfffffe80 │ │ │ │ strbeq lr, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ streq r7, [r4], #-508 @ 0xfffffe04 │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ @@ -723733,15 +723733,15 @@ │ │ │ │ streq r6, [r4], #-2948 @ 0xfffff47c │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2cf048 <__cxa_atexit@plt+0x2c2c64> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r6, [r4], #-2088 @ 0xfffff7d8 │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [pc, #56] @ 2cf098 <__cxa_atexit@plt+0x2c2cb4> │ │ │ │ ldr r2, [pc, #56] @ 2cf09c <__cxa_atexit@plt+0x2c2cb8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -723797,15 +723797,15 @@ │ │ │ │ bhi 2cf168 <__cxa_atexit@plt+0x2c2d84> │ │ │ │ ldr r7, [pc, #84] @ 2cf188 <__cxa_atexit@plt+0x2c2da4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa8c0 <__cxa_atexit@plt+0x3ee4dc> │ │ │ │ + b 3fa918 <__cxa_atexit@plt+0x3ee534> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 2cf184 <__cxa_atexit@plt+0x2c2da0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -723826,15 +723826,15 @@ │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2cf1bc <__cxa_atexit@plt+0x2c2dd8> │ │ │ │ ldr r3, [pc, #36] @ 2cf1d4 <__cxa_atexit@plt+0x2c2df0> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa8c0 <__cxa_atexit@plt+0x3ee4dc> │ │ │ │ + b 3fa918 <__cxa_atexit@plt+0x3ee534> │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #16] @ 2cf1d8 <__cxa_atexit@plt+0x2c2df4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff0f0 │ │ │ │ @@ -723857,15 +723857,15 @@ │ │ │ │ bhi 2cf258 <__cxa_atexit@plt+0x2c2e74> │ │ │ │ ldr r7, [pc, #84] @ 2cf278 <__cxa_atexit@plt+0x2c2e94> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa8c0 <__cxa_atexit@plt+0x3ee4dc> │ │ │ │ + b 3fa918 <__cxa_atexit@plt+0x3ee534> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 2cf274 <__cxa_atexit@plt+0x2c2e90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -723875,27 +723875,27 @@ │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ streq r6, [r4], #-2596 @ 0xfffff5dc │ │ │ │ streq r6, [r4], #-2624 @ 0xfffff5c0 │ │ │ │ @ instruction: 0xfffff080 │ │ │ │ - biceq r4, lr, #2013265921 @ 0x78000001 │ │ │ │ + biceq r3, lr, #2588672 @ 0x278000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - biceq r4, lr, #-1207959550 @ 0xb8000002 │ │ │ │ + biceq r3, lr, #3899392 @ 0x3b8000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - biceq r4, lr, #-67108861 @ 0xfc000003 │ │ │ │ + biceq r3, lr, #258048 @ 0x3f000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -723961,15 +723961,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 2cf3e4 <__cxa_atexit@plt+0x2c3000> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9f8 <__cxa_atexit@plt+0x3ee614> │ │ │ │ + b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sp, [r9], #-1636 @ 0xfffff99c │ │ │ │ strbeq sp, [r9], #-1680 @ 0xfffff970 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -724151,15 +724151,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 2cf6dc <__cxa_atexit@plt+0x2c32f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9f8 <__cxa_atexit@plt+0x3ee614> │ │ │ │ + b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sp, [r9], #-876 @ 0xfffffc94 │ │ │ │ strbeq sp, [r9], #-920 @ 0xfffffc68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -724320,15 +724320,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -724342,15 +724342,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9f8 <__cxa_atexit@plt+0x3ee614> │ │ │ │ + b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sp, [r9], #-120 @ 0xffffff88 │ │ │ │ strbeq sp, [r9], #-392 @ 0xfffffe78 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -724361,15 +724361,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ @@ -724391,15 +724391,15 @@ │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r7, [r9, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -724431,15 +724431,15 @@ │ │ │ │ ldr r2, [r6, #-4] │ │ │ │ str r7, [r5, #-16] │ │ │ │ stmdb r5, {r2, r3, sl} │ │ │ │ str r9, [r5] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #44] @ 2cfb64 <__cxa_atexit@plt+0x2c3780> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @@ -724482,15 +724482,15 @@ │ │ │ │ str r9, [r3, #20] │ │ │ │ ldr r5, [pc, #56] @ 2cfc20 <__cxa_atexit@plt+0x2c383c> │ │ │ │ add r5, pc, r5 │ │ │ │ stmdb r3, {r5, r8, fp} │ │ │ │ mov r5, sl │ │ │ │ mov r8, r1 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -724499,15 +724499,15 @@ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2cfc90 <__cxa_atexit@plt+0x2c38ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -724519,15 +724519,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ sub r0, r5, #16 │ │ │ │ stm r0, {r1, r9, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa00 <__cxa_atexit@plt+0x3ee61c> │ │ │ │ + b 3faa58 <__cxa_atexit@plt+0x3ee674> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq ip, [r9], #-3508 @ 0xfffff24c │ │ │ │ strbeq ip, [r9], #-3824 @ 0xfffff110 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -724558,15 +724558,15 @@ │ │ │ │ str r9, [r3, #20] │ │ │ │ ldr r5, [pc, #56] @ 2cfd50 <__cxa_atexit@plt+0x2c396c> │ │ │ │ add r5, pc, r5 │ │ │ │ stmdb r3, {r5, r8, fp} │ │ │ │ mov r5, sl │ │ │ │ mov r8, r1 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -724617,15 +724617,15 @@ │ │ │ │ str r9, [r2, #-4] │ │ │ │ str sl, [r2, #8] │ │ │ │ str r8, [r2, #12] │ │ │ │ str r0, [r2, #16] │ │ │ │ ldr r5, [sp] │ │ │ │ str r5, [r2, #20] │ │ │ │ mov r5, r1 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r7, [pc, #52] @ 2cfe54 <__cxa_atexit@plt+0x2c3a70> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ @@ -724670,15 +724670,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 2cff10 <__cxa_atexit@plt+0x2c3b2c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r0, #24]! │ │ │ │ str lr, [r5, #-12] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ mov r5, ip │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -724700,15 +724700,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ sub r0, r5, #16 │ │ │ │ stm r0, {r1, r9, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa08 <__cxa_atexit@plt+0x3ee624> │ │ │ │ + b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq ip, [r9], #-2784 @ 0xfffff520 │ │ │ │ strbeq ip, [r9], #-3100 @ 0xfffff3e4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -724718,15 +724718,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 2cffb4 <__cxa_atexit@plt+0x2c3bd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq ip, [r9], #-2692 @ 0xfffff57c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -724754,15 +724754,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 2d0060 <__cxa_atexit@plt+0x2c3c7c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r0, #24]! │ │ │ │ str lr, [r5, #-12] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ mov r5, ip │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -724818,15 +724818,15 @@ │ │ │ │ str sl, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r4, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ mov r4, fp │ │ │ │ mov r5, r2 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r7, [pc, #52] @ 2d0178 <__cxa_atexit@plt+0x2c3d94> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, #24 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r9, lr │ │ │ │ bx r1 │ │ │ │ @@ -724868,15 +724868,15 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ ldr r1, [pc, #48] @ 2d0228 <__cxa_atexit@plt+0x2c3e44> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r3, sl} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -724892,15 +724892,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 2d026c <__cxa_atexit@plt+0x2c3e88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq ip, [r9], #-1996 @ 0xfffff834 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -724909,15 +724909,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 2d02b0 <__cxa_atexit@plt+0x2c3ecc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq ip, [r9], #-1928 @ 0xfffff878 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -724942,15 +724942,15 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ ldr r1, [pc, #48] @ 2d0350 <__cxa_atexit@plt+0x2c3f6c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r3, sl} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -725098,15 +725098,15 @@ │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ sub r8, r5, #16 │ │ │ │ stm r8, {r2, r9, lr} │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, sl │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ ldr r7, [pc, #52] @ 2d05d8 <__cxa_atexit@plt+0x2c41f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r9, ip │ │ │ │ bx r0 │ │ │ │ @@ -725217,15 +725217,15 @@ │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ ldr r2, [r7, #10] │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ streq r5, [r4], #-1336 @ 0xfffffac8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ @@ -725237,15 +725237,15 @@ │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ ldr r2, [r7, #10] │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ streq r5, [r4], #-1260 @ 0xfffffb14 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2d07f8 <__cxa_atexit@plt+0x2c4414> │ │ │ │ @@ -725271,15 +725271,15 @@ │ │ │ │ ldr r2, [pc, #28] @ 2d0854 <__cxa_atexit@plt+0x2c4470> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #4]! │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ strbeq ip, [r9], #-768 @ 0xfffffd00 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -725303,23 +725303,23 @@ │ │ │ │ sub r1, r3, #6 │ │ │ │ stm r5, {r0, r2, lr} │ │ │ │ str r1, [r5, #12] │ │ │ │ ldr r6, [pc, #80] @ 2d0914 <__cxa_atexit@plt+0x2c4530> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ ldr r3, [pc, #40] @ 2d0900 <__cxa_atexit@plt+0x2c451c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #36] @ 2d0904 <__cxa_atexit@plt+0x2c4520> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbeq ip, [r9], #-600 @ 0xfffffda8 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @@ -725491,15 +725491,15 @@ │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, sl} │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, sl │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r7, [pc, #44] @ 2d0bf4 <__cxa_atexit@plt+0x2c4810> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -725633,15 +725633,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -725666,15 +725666,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r2, [r5, #-8] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -725711,15 +725711,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 2d0f38 <__cxa_atexit@plt+0x2c4b54> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 2d0f80 <__cxa_atexit@plt+0x2c4b9c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -725731,15 +725731,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r1, [r5] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r2, r3 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strbeq fp, [r9], #-3036 @ 0xfffff424 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -725807,15 +725807,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #44] @ 2d10e4 <__cxa_atexit@plt+0x2c4d00> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -725886,15 +725886,15 @@ │ │ │ │ ldr r3, [r6, #-4] │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 2d1240 <__cxa_atexit@plt+0x2c4e5c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #28 │ │ │ │ @@ -725950,15 +725950,15 @@ │ │ │ │ ldr r5, [r6, #-4] │ │ │ │ str r7, [r2, #-8] │ │ │ │ stmda r2, {r5, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #48] @ 2d1324 <__cxa_atexit@plt+0x2c4f40> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -726093,15 +726093,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r2, r2, #2 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 2d1568 <__cxa_atexit@plt+0x2c5184> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -726136,15 +726136,15 @@ │ │ │ │ ldr r1, [pc, #56] @ 2d15f4 <__cxa_atexit@plt+0x2c5210> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r2, r2, #2 │ │ │ │ stmdb r5, {r1, r2, r9} │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ ldr r7, [pc, #28] @ 2d15f8 <__cxa_atexit@plt+0x2c5214> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @@ -726185,15 +726185,15 @@ │ │ │ │ ldr r0, [pc, #48] @ 2d16b0 <__cxa_atexit@plt+0x2c52cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r1, #2 │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ ldr r7, [pc, #20] @ 2d16b4 <__cxa_atexit@plt+0x2c52d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ streq r4, [r4], #-1664 @ 0xfffff980 │ │ │ │ strbeq fp, [r9], #-1208 @ 0xfffffb48 │ │ │ │ @@ -726243,15 +726243,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r2, r2, #2 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r7, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 2d17c0 <__cxa_atexit@plt+0x2c53dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -726295,15 +726295,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r2, r2, #2 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 2d1890 <__cxa_atexit@plt+0x2c54ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -726338,15 +726338,15 @@ │ │ │ │ ldr r1, [pc, #56] @ 2d191c <__cxa_atexit@plt+0x2c5538> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r2, r2, #2 │ │ │ │ stmdb r5, {r1, r2, r9} │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ ldr r7, [pc, #28] @ 2d1920 <__cxa_atexit@plt+0x2c553c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @@ -726400,15 +726400,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r0, r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -726434,15 +726434,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ str r2, [r5, #-12] │ │ │ │ sub lr, r5, #8 │ │ │ │ stm lr, {r0, r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -726481,15 +726481,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 2d1b40 <__cxa_atexit@plt+0x2c575c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ streq r4, [r4], #-380 @ 0xfffffe84 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2d1b68 <__cxa_atexit@plt+0x2c5784> │ │ │ │ @@ -726511,15 +726511,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r1, [r5] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r2, r3 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strbeq sl, [r9], #-4012 @ 0xfffff054 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -726587,15 +726587,15 @@ │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r1, [r6, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r7, [pc, #44] @ 2d1d14 <__cxa_atexit@plt+0x2c5930> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -726673,15 +726673,15 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ str sl, [r5, #4] │ │ │ │ ldr r1, [r6, #-4] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmda r5, {r1, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 2d1e8c <__cxa_atexit@plt+0x2c5aa8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #28 │ │ │ │ @@ -726738,15 +726738,15 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r9, [r5, #4] │ │ │ │ ldr r1, [r6, #-4] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmda r5, {r1, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, ip │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r7, [pc, #56] @ 2d1f7c <__cxa_atexit@plt+0x2c5b98> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r9, ip │ │ │ │ @@ -726794,15 +726794,15 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r1, r8, r9} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -726811,15 +726811,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 2d2068 <__cxa_atexit@plt+0x2c5c84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r9], #-2512 @ 0xfffff630 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ @@ -726830,15 +726830,15 @@ │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r1, r8, r9} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -726864,15 +726864,15 @@ │ │ │ │ str r2, [r5, #-16]! │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r1, [r5, #32] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strbeq sl, [r9], #-2596 @ 0xfffff5dc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -726886,15 +726886,15 @@ │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #12] @ 2d2190 <__cxa_atexit@plt+0x2c5dac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strbeq sl, [r9], #-2484 @ 0xfffff64c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -727032,15 +727032,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, sl} │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #44] @ 2d2408 <__cxa_atexit@plt+0x2c6024> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -727061,15 +727061,15 @@ │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r1, [pc, #24] @ 2d2450 <__cxa_atexit@plt+0x2c606c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r9], #-1512 @ 0xfffffa18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r9 │ │ │ │ @@ -727116,15 +727116,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 2d2554 <__cxa_atexit@plt+0x2c6170> │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r3, #48 @ 0x30 │ │ │ │ stm r2, {r0, r1, r7} │ │ │ │ str r3, [r3, #32] │ │ │ │ mov r5, lr │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -727143,15 +727143,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 2d2598 <__cxa_atexit@plt+0x2c61b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r9], #-1184 @ 0xfffffb60 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -727194,15 +727194,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 2d268c <__cxa_atexit@plt+0x2c62a8> │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r3, #48 @ 0x30 │ │ │ │ stm r2, {r0, r1, r7} │ │ │ │ str r3, [r3, #32] │ │ │ │ mov r5, lr │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -727362,15 +727362,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #48] @ 0x30 │ │ │ │ str r0, [r6, #52] @ 0x34 │ │ │ │ str r7, [r6, #56] @ 0x38 │ │ │ │ str r6, [r6, #32] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ ldr r7, [pc, #56] @ 2d293c <__cxa_atexit@plt+0x2c6558> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, #12 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ bx r1 │ │ │ │ @@ -727433,15 +727433,15 @@ │ │ │ │ ldr r1, [r8, #6] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ mov r6, r9 │ │ │ │ @@ -727472,15 +727472,15 @@ │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r9 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -727500,15 +727500,15 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ str r9, [sl, #16] │ │ │ │ str r1, [sl, #20] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -727529,15 +727529,15 @@ │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ strbeq r9, [r9], #-3764 @ 0xfffff14c │ │ │ │ strbeq r9, [r9], #-4036 @ 0xfffff03c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -727559,15 +727559,15 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ str r9, [sl, #16] │ │ │ │ str r1, [sl, #20] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -727608,15 +727608,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ mov r7, sl │ │ │ │ mov sl, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #56] @ 2d2d14 <__cxa_atexit@plt+0x2c6930> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r8, r1 │ │ │ │ mov r9, ip │ │ │ │ @@ -727733,15 +727733,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r2, r2, #2 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 2d2f08 <__cxa_atexit@plt+0x2c6b24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -727776,15 +727776,15 @@ │ │ │ │ ldr r1, [pc, #56] @ 2d2f94 <__cxa_atexit@plt+0x2c6bb0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r2, r2, #2 │ │ │ │ stmdb r5, {r1, r2, r9} │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ ldr r7, [pc, #28] @ 2d2f98 <__cxa_atexit@plt+0x2c6bb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @@ -727825,15 +727825,15 @@ │ │ │ │ ldr r0, [pc, #48] @ 2d3050 <__cxa_atexit@plt+0x2c6c6c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r1, #2 │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ ldr r7, [pc, #20] @ 2d3054 <__cxa_atexit@plt+0x2c6c70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ streq r2, [r4], #-3344 @ 0xfffff2f0 │ │ │ │ strbeq r9, [r9], #-2840 @ 0xfffff4e8 │ │ │ │ @@ -727883,15 +727883,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r2, r2, #2 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r7, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 2d3160 <__cxa_atexit@plt+0x2c6d7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -727931,15 +727931,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 2d31f0 <__cxa_atexit@plt+0x2c6e0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r2, [r4], #-2940 @ 0xfffff484 │ │ │ │ strbeq r9, [r9], #-2148 @ 0xfffff79c │ │ │ │ strbeq r9, [r9], #-2188 @ 0xfffff774 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -727960,15 +727960,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2d3254 <__cxa_atexit@plt+0x2c6e70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -728157,15 +728157,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 2d3578 <__cxa_atexit@plt+0x2c7194> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r2, [r4], #-2048 @ 0xfffff800 │ │ │ │ strbeq r9, [r9], #-1244 @ 0xfffffb24 │ │ │ │ strbeq r9, [r9], #-1284 @ 0xfffffafc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -728473,15 +728473,15 @@ │ │ │ │ bhi 2d3a58 <__cxa_atexit@plt+0x2c7674> │ │ │ │ ldr r2, [pc, #28] @ 2d3a60 <__cxa_atexit@plt+0x2c767c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ streq r2, [r4], #-604 @ 0xfffffda4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2d3a88 <__cxa_atexit@plt+0x2c76a4> │ │ │ │ @@ -728542,15 +728542,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 2d3b90 <__cxa_atexit@plt+0x2c77ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -728679,15 +728679,15 @@ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r8 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2d3dc4 <__cxa_atexit@plt+0x2c79e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -728722,15 +728722,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov r9, r3 │ │ │ │ str r2, [r9, #28]! │ │ │ │ ldr r2, [pc, #36] @ 2d3e54 <__cxa_atexit@plt+0x2c7a70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #16]! │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ + b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ strbeq r8, [r9], #-3680 @ 0xfffff1a0 │ │ │ │ strbeq r8, [r9], #-3772 @ 0xfffff144 │ │ │ │ @@ -728757,15 +728757,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r2, {r1, sl} │ │ │ │ ldr r1, [pc, #60] @ 2d3ef4 <__cxa_atexit@plt+0x2c7b10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2, lr} │ │ │ │ stm r5, {r0, ip} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa10 <__cxa_atexit@plt+0x3ee62c> │ │ │ │ + b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ mov r6, r2 │ │ │ │ b 2d3ed8 <__cxa_atexit@plt+0x2c7af4> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2d3ee8 <__cxa_atexit@plt+0x2c7b04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -728832,15 +728832,15 @@ │ │ │ │ ldr r7, [r7, #20] │ │ │ │ ldr r5, [pc, #52] @ 2d4014 <__cxa_atexit@plt+0x2c7c30> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -728993,15 +728993,15 @@ │ │ │ │ str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r3, #4] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str sl, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3faa10 <__cxa_atexit@plt+0x3ee62c> │ │ │ │ + b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -729113,15 +729113,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ strbeq r8, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ streq r1, [r4], #-2516 @ 0xfffff62c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 2d44bc <__cxa_atexit@plt+0x2c80d8> │ │ │ │ @@ -729136,15 +729136,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 2d44cc <__cxa_atexit@plt+0x2c80e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r1, [r4], #-2432 @ 0xfffff680 │ │ │ │ streq r1, [r4], #-2444 @ 0xfffff674 │ │ │ │ strbeq r8, [r9], #-1404 @ 0xfffffa84 │ │ │ │ @@ -729163,15 +729163,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 2d4534 <__cxa_atexit@plt+0x2c8150> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3faa18 <__cxa_atexit@plt+0x3ee634> │ │ │ │ + b 3faa70 <__cxa_atexit@plt+0x3ee68c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r1, [r4], #-2548 @ 0xfffff60c │ │ │ │ strbeq r8, [r9], #-1296 @ 0xfffffaf0 │ │ │ │ streq r1, [r4], #-2540 @ 0xfffff614 │ │ │ │ @@ -729189,15 +729189,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 2d459c <__cxa_atexit@plt+0x2c81b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3faa20 <__cxa_atexit@plt+0x3ee63c> │ │ │ │ + b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r1, [r4], #-2368 @ 0xfffff6c0 │ │ │ │ strbeq r8, [r9], #-1192 @ 0xfffffb58 │ │ │ │ streq r1, [r4], #-2452 @ 0xfffff66c │ │ │ │ @@ -729220,15 +729220,15 @@ │ │ │ │ beq 2d4604 <__cxa_atexit@plt+0x2c8220> │ │ │ │ cmp r7, #2 │ │ │ │ bne 2d4614 <__cxa_atexit@plt+0x2c8230> │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldr r7, [r3, #2] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2d4634 <__cxa_atexit@plt+0x2c8250> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -729243,15 +729243,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2d4660 <__cxa_atexit@plt+0x2c827c> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #8] @ 2d4670 <__cxa_atexit@plt+0x2c828c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ streq r1, [r4], #-2260 @ 0xfffff72c │ │ │ │ streq r1, [r4], #-2208 @ 0xfffff760 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -729347,15 +729347,15 @@ │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ strbeq r8, [r9], #-752 @ 0xfffffd10 │ │ │ │ streq r1, [r4], #-1920 @ 0xfffff880 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2d4874 <__cxa_atexit@plt+0x2c8490> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -729376,15 +729376,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 2d4898 <__cxa_atexit@plt+0x2c84b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -729530,15 +729530,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 2d4ae8 <__cxa_atexit@plt+0x2c8704> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r9], #-3936 @ 0xfffff0a0 │ │ │ │ strbeq r7, [r9], #-3980 @ 0xfffff074 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -729602,15 +729602,15 @@ │ │ │ │ ldr r7, [r7, #20] │ │ │ │ ldr r5, [pc, #52] @ 2d4c1c <__cxa_atexit@plt+0x2c8838> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -729641,15 +729641,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ - b 3faa28 <__cxa_atexit@plt+0x3ee644> │ │ │ │ + b 3faa80 <__cxa_atexit@plt+0x3ee69c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -729734,15 +729734,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r2, {r1, r9} │ │ │ │ ldr r1, [pc, #60] @ 2d4e38 <__cxa_atexit@plt+0x2c8a54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2, lr} │ │ │ │ stm r5, {r0, ip} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa10 <__cxa_atexit@plt+0x3ee62c> │ │ │ │ + b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ mov r6, r2 │ │ │ │ b 2d4e1c <__cxa_atexit@plt+0x2c8a38> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2d4e2c <__cxa_atexit@plt+0x2c8a48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -729762,15 +729762,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 2d4e88 <__cxa_atexit@plt+0x2c8aa4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r9], #-3008 @ 0xfffff440 │ │ │ │ strbeq r7, [r9], #-3052 @ 0xfffff414 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -729834,15 +729834,15 @@ │ │ │ │ ldr r7, [r7, #20] │ │ │ │ ldr r5, [pc, #52] @ 2d4fbc <__cxa_atexit@plt+0x2c8bd8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -729884,15 +729884,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -729920,15 +729920,15 @@ │ │ │ │ str r8, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -729966,15 +729966,15 @@ │ │ │ │ str r2, [r3, #24]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r8, [r0, #16] │ │ │ │ str r0, [r0, #20] │ │ │ │ mov r5, lr │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -730060,15 +730060,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r2, {r1, r9} │ │ │ │ ldr r1, [pc, #60] @ 2d5350 <__cxa_atexit@plt+0x2c8f6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2, lr} │ │ │ │ stm r5, {r0, ip} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa10 <__cxa_atexit@plt+0x3ee62c> │ │ │ │ + b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ mov r6, r2 │ │ │ │ b 2d5334 <__cxa_atexit@plt+0x2c8f50> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2d5344 <__cxa_atexit@plt+0x2c8f60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -730094,15 +730094,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 2d53c4 <__cxa_atexit@plt+0x2c8fe0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r0, [r4], #-3096 @ 0xfffff3e8 │ │ │ │ streq r0, [r4], #-3108 @ 0xfffff3dc │ │ │ │ strbeq r7, [r9], #-1668 @ 0xfffff97c │ │ │ │ @@ -730121,15 +730121,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 2d542c <__cxa_atexit@plt+0x2c9048> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3faa18 <__cxa_atexit@plt+0x3ee634> │ │ │ │ + b 3faa70 <__cxa_atexit@plt+0x3ee68c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r0, [r4], #-3156 @ 0xfffff3ac │ │ │ │ strbeq r7, [r9], #-1560 @ 0xfffff9e8 │ │ │ │ streq r0, [r4], #-3148 @ 0xfffff3b4 │ │ │ │ @@ -730147,15 +730147,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 2d5494 <__cxa_atexit@plt+0x2c90b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3faa20 <__cxa_atexit@plt+0x3ee63c> │ │ │ │ + b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r0, [r4], #-2996 @ 0xfffff44c │ │ │ │ strbeq r7, [r9], #-1456 @ 0xfffffa50 │ │ │ │ streq r0, [r4], #-3060 @ 0xfffff40c │ │ │ │ @@ -730178,15 +730178,15 @@ │ │ │ │ beq 2d54fc <__cxa_atexit@plt+0x2c9118> │ │ │ │ cmp r7, #2 │ │ │ │ bne 2d550c <__cxa_atexit@plt+0x2c9128> │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldr r7, [r3, #2] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2d552c <__cxa_atexit@plt+0x2c9148> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -730201,15 +730201,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2d5558 <__cxa_atexit@plt+0x2c9174> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #8] @ 2d5568 <__cxa_atexit@plt+0x2c9184> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ streq r0, [r4], #-2868 @ 0xfffff4cc │ │ │ │ streq r0, [r4], #-2816 @ 0xfffff500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -730322,15 +730322,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 2d5754 <__cxa_atexit@plt+0x2c9370> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r0, [r4], #-2184 @ 0xfffff778 │ │ │ │ streq r0, [r4], #-2196 @ 0xfffff76c │ │ │ │ strbeq r7, [r9], #-756 @ 0xfffffd0c │ │ │ │ @@ -730349,15 +730349,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 2d57bc <__cxa_atexit@plt+0x2c93d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3faa18 <__cxa_atexit@plt+0x3ee634> │ │ │ │ + b 3faa70 <__cxa_atexit@plt+0x3ee68c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r0, [r4], #-2244 @ 0xfffff73c │ │ │ │ strbeq r7, [r9], #-648 @ 0xfffffd78 │ │ │ │ streq r0, [r4], #-2236 @ 0xfffff744 │ │ │ │ @@ -730375,15 +730375,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 2d5824 <__cxa_atexit@plt+0x2c9440> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3faa20 <__cxa_atexit@plt+0x3ee63c> │ │ │ │ + b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r0, [r4], #-2084 @ 0xfffff7dc │ │ │ │ strbeq r7, [r9], #-544 @ 0xfffffde0 │ │ │ │ streq r0, [r4], #-2212 @ 0xfffff75c │ │ │ │ @@ -730406,15 +730406,15 @@ │ │ │ │ beq 2d588c <__cxa_atexit@plt+0x2c94a8> │ │ │ │ cmp r7, #2 │ │ │ │ bne 2d589c <__cxa_atexit@plt+0x2c94b8> │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldr r7, [r3, #2] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2d58bc <__cxa_atexit@plt+0x2c94d8> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -730429,15 +730429,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2d58e8 <__cxa_atexit@plt+0x2c9504> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #8] @ 2d58f8 <__cxa_atexit@plt+0x2c9514> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ streq r0, [r4], #-2020 @ 0xfffff81c │ │ │ │ streq r0, [r4], #-1984 @ 0xfffff840 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -730533,15 +730533,15 @@ │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ strbeq r7, [r9], #-104 @ 0xffffff98 │ │ │ │ streq r0, [r4], #-1680 @ 0xfffff970 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2d5afc <__cxa_atexit@plt+0x2c9718> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -730562,15 +730562,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 2d5b20 <__cxa_atexit@plt+0x2c973c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -730619,15 +730619,15 @@ │ │ │ │ str r9, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str lr, [r6, #-8] │ │ │ │ str r9, [r6, #-4] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3faa10 <__cxa_atexit@plt+0x3ee62c> │ │ │ │ + b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 2d5bfc <__cxa_atexit@plt+0x2c9818> │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ @@ -730731,15 +730731,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 2d5da8 <__cxa_atexit@plt+0x2c99c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldmib r7, {r1, r7} │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r1, r8, r9, sl} │ │ │ │ - b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ + b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -730753,15 +730753,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r9], #-3148 @ 0xfffff3b4 │ │ │ │ strbeq r6, [r9], #-3420 @ 0xfffff2a4 │ │ │ │ streq r0, [r4], #-776 @ 0xfffffcf8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -730773,15 +730773,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 2d5e50 <__cxa_atexit@plt+0x2c9a6c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldmib r7, {r1, r7} │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r2, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r1, r8, r9, sl} │ │ │ │ - b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ + b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ streq r0, [r4], #-704 @ 0xfffffd40 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -730793,15 +730793,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 2d5e9c <__cxa_atexit@plt+0x2c9ab8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ + b 3fa3a8 <__cxa_atexit@plt+0x3edfc4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbeq r6, [r9], #-3012 @ 0xfffff43c │ │ │ │ streq r0, [r4], #-628 @ 0xfffffd8c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 2d5ed8 <__cxa_atexit@plt+0x2c9af4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -730809,26 +730809,26 @@ │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ str r1, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2d5edc <__cxa_atexit@plt+0x2c9af8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ + b 3fa3a8 <__cxa_atexit@plt+0x3edfc4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strbeq r6, [r9], #-2948 @ 0xfffff47c │ │ │ │ streq r0, [r4], #-564 @ 0xfffffdcc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2d5f04 <__cxa_atexit@plt+0x2c9b20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa3c0 <__cxa_atexit@plt+0x3edfdc> │ │ │ │ + b 3fa3c8 <__cxa_atexit@plt+0x3edfe4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ streq r0, [r4], #-508 @ 0xfffffe04 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -730882,15 +730882,15 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str lr, [r0, #-8] │ │ │ │ str r3, [r0, #-4] │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r8, [sp] │ │ │ │ - b 3faa10 <__cxa_atexit@plt+0x3ee62c> │ │ │ │ + b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ ldr r7, [pc, #104] @ 2d606c <__cxa_atexit@plt+0x2c9c88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r1, [r5, #24]! │ │ │ │ mov r6, r0 │ │ │ │ bx r1 │ │ │ │ mov r3, #20 │ │ │ │ @@ -731001,15 +731001,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r1, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ + b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ ldr r7, [pc, #48] @ 2d6210 <__cxa_atexit@plt+0x2c9e2c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -731078,15 +731078,15 @@ │ │ │ │ ldr r7, [r7, #20] │ │ │ │ ldr r5, [pc, #52] @ 2d632c <__cxa_atexit@plt+0x2c9f48> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -731112,15 +731112,15 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r8, r9 │ │ │ │ str r1, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -731212,15 +731212,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 2d654c <__cxa_atexit@plt+0x2ca168> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ stmdb r3, {r0, r2} │ │ │ │ str r9, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ - b 3faa10 <__cxa_atexit@plt+0x3ee62c> │ │ │ │ + b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -731339,15 +731339,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ strbeq r6, [r9], #-896 @ 0xfffffc80 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -731407,15 +731407,15 @@ │ │ │ │ ldr r7, [r7, #20] │ │ │ │ ldr r5, [pc, #52] @ 2d6850 <__cxa_atexit@plt+0x2ca46c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -731430,15 +731430,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 2d6894 <__cxa_atexit@plt+0x2ca4b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r9], #-420 @ 0xfffffe5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -731593,15 +731593,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ stmib r3, {sl, ip} │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3faa10 <__cxa_atexit@plt+0x3ee62c> │ │ │ │ + b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -731752,15 +731752,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ strbeq r5, [r9], #-3340 @ 0xfffff2f4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -731864,15 +731864,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ strbeq r5, [r9], #-2892 @ 0xfffff4b4 │ │ │ │ streq pc, [r3], #-572 @ 0xfffffdc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 2d6fb8 <__cxa_atexit@plt+0x2cabd4> │ │ │ │ @@ -731887,15 +731887,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 2d6fc8 <__cxa_atexit@plt+0x2cabe4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq pc, [r3], #-488 @ 0xfffffe18 │ │ │ │ streq pc, [r3], #-500 @ 0xfffffe0c │ │ │ │ strbeq r5, [r9], #-2688 @ 0xfffff580 │ │ │ │ @@ -731914,15 +731914,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 2d7030 <__cxa_atexit@plt+0x2cac4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3faa18 <__cxa_atexit@plt+0x3ee634> │ │ │ │ + b 3faa70 <__cxa_atexit@plt+0x3ee68c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq pc, [r3], #-548 @ 0xfffffddc │ │ │ │ strbeq r5, [r9], #-2580 @ 0xfffff5ec │ │ │ │ streq pc, [r3], #-540 @ 0xfffffde4 │ │ │ │ @@ -731940,15 +731940,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 2d7098 <__cxa_atexit@plt+0x2cacb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3faa20 <__cxa_atexit@plt+0x3ee63c> │ │ │ │ + b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq pc, [r3], #-388 @ 0xfffffe7c │ │ │ │ strbeq r5, [r9], #-2476 @ 0xfffff654 │ │ │ │ streq pc, [r3], #-452 @ 0xfffffe3c │ │ │ │ @@ -731971,15 +731971,15 @@ │ │ │ │ beq 2d7100 <__cxa_atexit@plt+0x2cad1c> │ │ │ │ cmp r7, #2 │ │ │ │ bne 2d7110 <__cxa_atexit@plt+0x2cad2c> │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldr r7, [r3, #2] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2d7130 <__cxa_atexit@plt+0x2cad4c> │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -731994,15 +731994,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2d715c <__cxa_atexit@plt+0x2cad78> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #8] @ 2d716c <__cxa_atexit@plt+0x2cad88> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ streq pc, [r3], #-260 @ 0xfffffefc │ │ │ │ streq pc, [r3], #-208 @ 0xffffff30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -732098,15 +732098,15 @@ │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ strbeq r5, [r9], #-2036 @ 0xfffff80c │ │ │ │ streq lr, [r3], #-4016 @ 0xfffff050 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2d7370 <__cxa_atexit@plt+0x2caf8c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -732127,15 +732127,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 2d7394 <__cxa_atexit@plt+0x2cafb0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -732395,15 +732395,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 2d77b4 <__cxa_atexit@plt+0x2cb3d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r9, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ + b 3fa3a8 <__cxa_atexit@plt+0x3edfc4> │ │ │ │ ldr r7, [pc, #16] @ 2d77b8 <__cxa_atexit@plt+0x2cb3d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strbeq r5, [r9], #-712 @ 0xfffffd38 │ │ │ │ streq lr, [r3], #-2836 @ 0xfffff4ec │ │ │ │ @@ -732422,15 +732422,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 2d781c <__cxa_atexit@plt+0x2cb438> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq lr, [r3], #-2760 @ 0xfffff538 │ │ │ │ strbeq r5, [r9], #-564 @ 0xfffffdcc │ │ │ │ strbeq r5, [r9], #-836 @ 0xfffffcbc │ │ │ │ streq lr, [r3], #-2680 @ 0xfffff588 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ @@ -732443,15 +732443,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 2d7874 <__cxa_atexit@plt+0x2cb490> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r9, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ + b 3fa3a8 <__cxa_atexit@plt+0x3edfc4> │ │ │ │ ldr r7, [pc, #16] @ 2d7878 <__cxa_atexit@plt+0x2cb494> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ strbeq r5, [r9], #-520 @ 0xfffffdf8 │ │ │ │ streq lr, [r3], #-2644 @ 0xfffff5ac │ │ │ │ @@ -732464,26 +732464,26 @@ │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ str r1, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2d78b8 <__cxa_atexit@plt+0x2cb4d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ + b 3fa3a8 <__cxa_atexit@plt+0x3edfc4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strbeq r5, [r9], #-424 @ 0xfffffe58 │ │ │ │ streq lr, [r3], #-2528 @ 0xfffff620 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2d78e0 <__cxa_atexit@plt+0x2cb4fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa3c0 <__cxa_atexit@plt+0x3edfdc> │ │ │ │ + b 3fa3c8 <__cxa_atexit@plt+0x3edfe4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ streq lr, [r3], #-2488 @ 0xfffff648 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2d79d8 <__cxa_atexit@plt+0x2cb5f4> │ │ │ │ @@ -732690,15 +732690,15 @@ │ │ │ │ ldr r2, [pc, #76] @ 2d7c70 <__cxa_atexit@plt+0x2cb88c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r9, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r3, r8, r9} │ │ │ │ str r8, [r5, #20] │ │ │ │ - b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ + b 3fa3a8 <__cxa_atexit@plt+0x3edfc4> │ │ │ │ ldr r7, [pc, #36] @ 2d7c68 <__cxa_atexit@plt+0x2cb884> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2d7c64 <__cxa_atexit@plt+0x2cb880> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -732713,15 +732713,15 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 2d7c98 <__cxa_atexit@plt+0x2cb8b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #12] @ 2d7c9c <__cxa_atexit@plt+0x2cb8b8> │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ streq lr, [r3], #-1648 @ 0xfffff990 │ │ │ │ streq lr, [r3], #-1660 @ 0xfffff984 │ │ │ │ streq lr, [r3], #-1656 @ 0xfffff988 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ @@ -732737,15 +732737,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 2d7d10 <__cxa_atexit@plt+0x2cb92c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq lr, [r3], #-1572 @ 0xfffff9dc │ │ │ │ streq lr, [r3], #-1584 @ 0xfffff9d0 │ │ │ │ strbeq r4, [r9], #-3384 @ 0xfffff2c8 │ │ │ │ @@ -732837,15 +732837,15 @@ │ │ │ │ ldr r2, [pc, #56] @ 2d7ea8 <__cxa_atexit@plt+0x2cbac4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r9, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r3, r8, sl} │ │ │ │ str r9, [r5, #20] │ │ │ │ - b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ + b 3fa3a8 <__cxa_atexit@plt+0x3edfc4> │ │ │ │ ldr r7, [pc, #28] @ 2d7eac <__cxa_atexit@plt+0x2cbac8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @@ -732867,15 +732867,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 2d7f10 <__cxa_atexit@plt+0x2cbb2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ + b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq lr, [r3], #-1160 @ 0xfffffb78 │ │ │ │ strbeq r4, [r9], #-2880 @ 0xfffff4c0 │ │ │ │ strbeq r4, [r9], #-3152 @ 0xfffff3b0 │ │ │ │ streq lr, [r3], #-1080 @ 0xfffffbc8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ @@ -732888,15 +732888,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 2d7f68 <__cxa_atexit@plt+0x2cbb84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str sl, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ - b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ + b 3fa3a8 <__cxa_atexit@plt+0x3edfc4> │ │ │ │ ldr r7, [pc, #16] @ 2d7f6c <__cxa_atexit@plt+0x2cbb88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ strbeq r4, [r9], #-2836 @ 0xfffff4ec │ │ │ │ streq lr, [r3], #-1044 @ 0xfffffbec │ │ │ │ @@ -732937,36 +732937,36 @@ │ │ │ │ ldr r1, [pc, #120] @ 2d8078 <__cxa_atexit@plt+0x2cbc94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #4]! │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ + b 3fa3a8 <__cxa_atexit@plt+0x3edfc4> │ │ │ │ ldr r2, [pc, #76] @ 2d806c <__cxa_atexit@plt+0x2cbc88> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ ldr r3, [pc, #56] @ 2d8070 <__cxa_atexit@plt+0x2cbc8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ + b 3fa3a8 <__cxa_atexit@plt+0x3edfc4> │ │ │ │ ldr lr, [pc, #52] @ 2d807c <__cxa_atexit@plt+0x2cbc98> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, #48] @ 2d8080 <__cxa_atexit@plt+0x2cbc9c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r1, [r7, #1] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ + b 3fa3a8 <__cxa_atexit@plt+0x3edfc4> │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ strbeq r4, [r9], #-2588 @ 0xfffff5e4 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ strbeq r4, [r9], #-2644 @ 0xfffff5ac │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ strbeq r4, [r9], #-2564 @ 0xfffff5fc │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -732983,15 +732983,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ bne 2d80d8 <__cxa_atexit@plt+0x2cbcf4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3faa30 <__cxa_atexit@plt+0x3ee64c> │ │ │ │ + b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2d80f4 <__cxa_atexit@plt+0x2cbd10> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #12] @ 2d80f8 <__cxa_atexit@plt+0x2cbd14> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -733006,15 +733006,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ bne 2d812c <__cxa_atexit@plt+0x2cbd48> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3faa30 <__cxa_atexit@plt+0x3ee64c> │ │ │ │ + b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ ldr r7, [pc, #16] @ 2d8144 <__cxa_atexit@plt+0x2cbd60> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #8] @ 2d8148 <__cxa_atexit@plt+0x2cbd64> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ streq lr, [r3], #-512 @ 0xfffffe00 │ │ │ │ @@ -733032,15 +733032,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ bne 2d819c <__cxa_atexit@plt+0x2cbdb8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3faa38 <__cxa_atexit@plt+0x3ee654> │ │ │ │ + b 3faa90 <__cxa_atexit@plt+0x3ee6ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2d81b8 <__cxa_atexit@plt+0x2cbdd4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #12] @ 2d81bc <__cxa_atexit@plt+0x2cbdd8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -733055,15 +733055,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ bne 2d81f0 <__cxa_atexit@plt+0x2cbe0c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3faa38 <__cxa_atexit@plt+0x3ee654> │ │ │ │ + b 3faa90 <__cxa_atexit@plt+0x3ee6ac> │ │ │ │ ldr r7, [pc, #16] @ 2d8208 <__cxa_atexit@plt+0x2cbe24> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #8] @ 2d820c <__cxa_atexit@plt+0x2cbe28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ streq lr, [r3], #-316 @ 0xfffffec4 │ │ │ │ @@ -733078,15 +733078,15 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 2d824c <__cxa_atexit@plt+0x2cbe68> │ │ │ │ cmp r3, #2 │ │ │ │ bne 2d8254 <__cxa_atexit@plt+0x2cbe70> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3faa40 <__cxa_atexit@plt+0x3ee65c> │ │ │ │ + b 3faa98 <__cxa_atexit@plt+0x3ee6b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2d8270 <__cxa_atexit@plt+0x2cbe8c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #12] @ 2d8274 <__cxa_atexit@plt+0x2cbe90> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -733099,15 +733099,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2d82a0 <__cxa_atexit@plt+0x2cbebc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3faa40 <__cxa_atexit@plt+0x3ee65c> │ │ │ │ + b 3faa98 <__cxa_atexit@plt+0x3ee6b4> │ │ │ │ ldr r7, [pc, #16] @ 2d82b8 <__cxa_atexit@plt+0x2cbed4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #8] @ 2d82bc <__cxa_atexit@plt+0x2cbed8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ streq lr, [r3], #-140 @ 0xffffff74 │ │ │ │ @@ -733394,15 +733394,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ str r9, [r5, #20] │ │ │ │ - b 3fa3a0 <__cxa_atexit@plt+0x3edfbc> │ │ │ │ + b 3fa3a8 <__cxa_atexit@plt+0x3edfc4> │ │ │ │ ldr r7, [pc, #40] @ 2d876c <__cxa_atexit@plt+0x2cc388> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2d8768 <__cxa_atexit@plt+0x2cc384> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -733753,15 +733753,15 @@ │ │ │ │ bhi 2d8cd8 <__cxa_atexit@plt+0x2cc8f4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2d8ce0 <__cxa_atexit@plt+0x2cc8fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r3, [r9], #-3416 @ 0xfffff2a8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -733840,15 +733840,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 2d8e2c <__cxa_atexit@plt+0x2cca48> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r8, [r3, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ streq sp, [r3], #-2276 @ 0xfffff71c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2d8e68 <__cxa_atexit@plt+0x2cca84> │ │ │ │ @@ -733936,15 +733936,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 2d8fac <__cxa_atexit@plt+0x2ccbc8> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r8, [r3, #4] │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ streq sp, [r3], #-1808 @ 0xfffff8f0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2d8fe4 <__cxa_atexit@plt+0x2ccc00> │ │ │ │ @@ -734051,15 +734051,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 2d9188 <__cxa_atexit@plt+0x2ccda4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r3, [r9], #-2224 @ 0xfffff750 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -734068,15 +734068,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 2d91cc <__cxa_atexit@plt+0x2ccde8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r3, [r9], #-2156 @ 0xfffff794 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -734102,15 +734102,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #64] @ 2d9278 <__cxa_atexit@plt+0x2cce94> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1, #20]! │ │ │ │ str ip, [r5, #-4] │ │ │ │ stm r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, r3 │ │ │ │ b 2d925c <__cxa_atexit@plt+0x2cce78> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2d926c <__cxa_atexit@plt+0x2cce88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -734130,41 +734130,41 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ 2d92c8 <__cxa_atexit@plt+0x2ccee4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strbeq r3, [r9], #-1912 @ 0xfffff888 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2d92e8 <__cxa_atexit@plt+0x2ccf04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ strbeq r3, [r9], #-1912 @ 0xfffff888 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2d9324 <__cxa_atexit@plt+0x2ccf40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 2d932c <__cxa_atexit@plt+0x2ccf48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r3, [r9], #-1804 @ 0xfffff8f4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -734189,15 +734189,15 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str lr, [r3, #16]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, r3 │ │ │ │ b 2d93b8 <__cxa_atexit@plt+0x2ccfd4> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2d93c8 <__cxa_atexit@plt+0x2ccfe4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -734215,15 +734215,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 2d9418 <__cxa_atexit@plt+0x2cd034> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r3, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -734232,15 +734232,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 2d945c <__cxa_atexit@plt+0x2cd078> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r3, [r9], #-1500 @ 0xfffffa24 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -734266,15 +734266,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #64] @ 2d9508 <__cxa_atexit@plt+0x2cd124> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1, #20]! │ │ │ │ str ip, [r5, #-4] │ │ │ │ stm r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, r3 │ │ │ │ b 2d94ec <__cxa_atexit@plt+0x2cd108> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2d94fc <__cxa_atexit@plt+0x2cd118> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -734294,41 +734294,41 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ 2d9558 <__cxa_atexit@plt+0x2cd174> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strbeq r3, [r9], #-1256 @ 0xfffffb18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2d9578 <__cxa_atexit@plt+0x2cd194> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ strbeq r3, [r9], #-1256 @ 0xfffffb18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2d95b4 <__cxa_atexit@plt+0x2cd1d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 2d95bc <__cxa_atexit@plt+0x2cd1d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r3, [r9], #-1148 @ 0xfffffb84 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -734353,15 +734353,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #64] @ 2d9664 <__cxa_atexit@plt+0x2cd280> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1, #16]! │ │ │ │ str ip, [r5, #-4] │ │ │ │ stm r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, r3 │ │ │ │ b 2d9648 <__cxa_atexit@plt+0x2cd264> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2d9658 <__cxa_atexit@plt+0x2cd274> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -734381,15 +734381,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ ldr r1, [pc, #40] @ 2d96bc <__cxa_atexit@plt+0x2cd2d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r1, [r5] │ │ │ │ stmda r5, {r1, r2, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa380 <__cxa_atexit@plt+0x3edf9c> │ │ │ │ + b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ ldr r7, [pc, #16] @ 2d96c0 <__cxa_atexit@plt+0x2cd2dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ strbeq r3, [r9], #-1188 @ 0xfffffb5c │ │ │ │ streq sp, [r3], #-192 @ 0xffffff40 │ │ │ │ @@ -734416,15 +734416,15 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r1, [r5] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r8, [r5] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa380 <__cxa_atexit@plt+0x3edf9c> │ │ │ │ + b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ ldr r7, [pc, #16] @ 2d974c <__cxa_atexit@plt+0x2cd368> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ strbeq r3, [r9], #-1060 @ 0xfffffbdc │ │ │ │ streq sp, [r3], #-56 @ 0xffffffc8 │ │ │ │ @@ -734453,15 +734453,15 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r1, [r5] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r8, [r5] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa380 <__cxa_atexit@plt+0x3edf9c> │ │ │ │ + b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ ldr r7, [pc, #16] @ 2d97e0 <__cxa_atexit@plt+0x2cd3fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ strbeq r3, [r9], #-912 @ 0xfffffc70 │ │ │ │ streq ip, [r3], #-4004 @ 0xfffff05c │ │ │ │ @@ -734478,15 +734478,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa380 <__cxa_atexit@plt+0x3edf9c> │ │ │ │ + b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ ldr r7, [pc, #16] @ 2d9844 <__cxa_atexit@plt+0x2cd460> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ strbeq r3, [r9], #-812 @ 0xfffffcd4 │ │ │ │ streq ip, [r3], #-3912 @ 0xfffff0b8 │ │ │ │ @@ -734514,15 +734514,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa380 <__cxa_atexit@plt+0x3edf9c> │ │ │ │ + b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ ldr r7, [pc, #16] @ 2d98d4 <__cxa_atexit@plt+0x2cd4f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ strbeq r3, [r9], #-668 @ 0xfffffd64 │ │ │ │ streq ip, [r3], #-3768 @ 0xfffff148 │ │ │ │ @@ -734537,15 +734537,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ ldr r1, [pc, #40] @ 2d992c <__cxa_atexit@plt+0x2cd548> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r1, [r5] │ │ │ │ stmda r5, {r1, r2, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa380 <__cxa_atexit@plt+0x3edf9c> │ │ │ │ + b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ ldr r7, [pc, #16] @ 2d9930 <__cxa_atexit@plt+0x2cd54c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ strbeq r3, [r9], #-564 @ 0xfffffdcc │ │ │ │ streq ip, [r3], #-3664 @ 0xfffff1b0 │ │ │ │ @@ -734563,15 +734563,15 @@ │ │ │ │ ldr r0, [pc, #56] @ 2d99a0 <__cxa_atexit@plt+0x2cd5bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa380 <__cxa_atexit@plt+0x3edf9c> │ │ │ │ + b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #24] @ 2d99a4 <__cxa_atexit@plt+0x2cd5c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @@ -734592,15 +734592,15 @@ │ │ │ │ ldr r0, [pc, #56] @ 2d9a14 <__cxa_atexit@plt+0x2cd630> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa380 <__cxa_atexit@plt+0x3edf9c> │ │ │ │ + b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #24] @ 2d9a18 <__cxa_atexit@plt+0x2cd634> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @@ -734618,15 +734618,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ ldr r1, [pc, #40] @ 2d9a70 <__cxa_atexit@plt+0x2cd68c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r1, [r5] │ │ │ │ stmda r5, {r1, r2, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa380 <__cxa_atexit@plt+0x3edf9c> │ │ │ │ + b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ ldr r7, [pc, #16] @ 2d9a74 <__cxa_atexit@plt+0x2cd690> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ strbeq r3, [r9], #-240 @ 0xffffff10 │ │ │ │ streq ip, [r3], #-3340 @ 0xfffff2f4 │ │ │ │ @@ -734641,15 +734641,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ ldr r1, [pc, #40] @ 2d9acc <__cxa_atexit@plt+0x2cd6e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r1, [r5] │ │ │ │ stmda r5, {r1, r2, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ + b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ ldr r7, [pc, #16] @ 2d9ad0 <__cxa_atexit@plt+0x2cd6ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ strbeq r3, [r9], #-148 @ 0xffffff6c │ │ │ │ streq ip, [r3], #-3284 @ 0xfffff32c │ │ │ │ @@ -734676,15 +734676,15 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r1, [r5] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r8, [r5] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ + b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ ldr r7, [pc, #16] @ 2d9b5c <__cxa_atexit@plt+0x2cd778> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ strbeq r3, [r9], #-20 @ 0xffffffec │ │ │ │ streq ip, [r3], #-3148 @ 0xfffff3b4 │ │ │ │ @@ -734713,15 +734713,15 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r1, [r5] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r8, [r5] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ + b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ ldr r7, [pc, #16] @ 2d9bf0 <__cxa_atexit@plt+0x2cd80c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ strbeq r2, [r9], #-3968 @ 0xfffff080 │ │ │ │ streq ip, [r3], #-3000 @ 0xfffff448 │ │ │ │ @@ -734738,15 +734738,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ + b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ ldr r7, [pc, #16] @ 2d9c54 <__cxa_atexit@plt+0x2cd870> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ strbeq r2, [r9], #-3868 @ 0xfffff0e4 │ │ │ │ streq ip, [r3], #-2908 @ 0xfffff4a4 │ │ │ │ @@ -734774,15 +734774,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ + b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ ldr r7, [pc, #16] @ 2d9ce4 <__cxa_atexit@plt+0x2cd900> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ strbeq r2, [r9], #-3724 @ 0xfffff174 │ │ │ │ streq ip, [r3], #-2764 @ 0xfffff534 │ │ │ │ @@ -734797,15 +734797,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ ldr r1, [pc, #40] @ 2d9d3c <__cxa_atexit@plt+0x2cd958> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r1, [r5] │ │ │ │ stmda r5, {r1, r2, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ + b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ ldr r7, [pc, #16] @ 2d9d40 <__cxa_atexit@plt+0x2cd95c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ strbeq r2, [r9], #-3620 @ 0xfffff1dc │ │ │ │ streq ip, [r3], #-2660 @ 0xfffff59c │ │ │ │ @@ -734823,15 +734823,15 @@ │ │ │ │ ldr r0, [pc, #56] @ 2d9db0 <__cxa_atexit@plt+0x2cd9cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ + b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #24] @ 2d9db4 <__cxa_atexit@plt+0x2cd9d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @@ -734852,15 +734852,15 @@ │ │ │ │ ldr r0, [pc, #56] @ 2d9e24 <__cxa_atexit@plt+0x2cda40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ + b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #24] @ 2d9e28 <__cxa_atexit@plt+0x2cda44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @@ -734878,15 +734878,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ ldr r1, [pc, #40] @ 2d9e80 <__cxa_atexit@plt+0x2cda9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r1, [r5] │ │ │ │ stmda r5, {r1, r2, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ + b 3fa398 <__cxa_atexit@plt+0x3edfb4> │ │ │ │ ldr r7, [pc, #16] @ 2d9e84 <__cxa_atexit@plt+0x2cdaa0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ strbeq r2, [r9], #-3296 @ 0xfffff320 │ │ │ │ streq ip, [r3], #-2336 @ 0xfffff6e0 │ │ │ │ @@ -734908,15 +734908,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strbeq r3, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ streq ip, [r3], #-3312 @ 0xfffff310 │ │ │ │ - biceq r9, sp, #2768896 @ 0x2a4000 │ │ │ │ + biceq r8, sp, #932 @ 0x3a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ streq ip, [r3], #-3260 @ 0xfffff344 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -734933,15 +734933,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 2d9f5c <__cxa_atexit@plt+0x2cdb78> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ + b 3fa920 <__cxa_atexit@plt+0x3ee53c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r2, [r9], #-2800 @ 0xfffff510 │ │ │ │ strbeq r3, [r9], #-608 @ 0xfffffda0 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -735050,31 +735050,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 2da11c <__cxa_atexit@plt+0x2cdd38> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ streq ip, [r3], #-2664 @ 0xfffff598 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2da1a8 <__cxa_atexit@plt+0x2cddc4> │ │ │ │ ldr r2, [pc, #52] @ 2da1b0 <__cxa_atexit@plt+0x2cddcc> │ │ │ │ @@ -735447,15 +735447,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ strbeq r2, [r9], #-848 @ 0xfffffcb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2da798 <__cxa_atexit@plt+0x2ce3b4> │ │ │ │ @@ -735559,31 +735559,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 2da910 <__cxa_atexit@plt+0x2ce52c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2da994 <__cxa_atexit@plt+0x2ce5b0> │ │ │ │ ldr r7, [pc, #52] @ 2da9a4 <__cxa_atexit@plt+0x2ce5c0> │ │ │ │ @@ -735686,31 +735686,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 2dab0c <__cxa_atexit@plt+0x2ce728> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ streq ip, [r3], #-120 @ 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2dab98 <__cxa_atexit@plt+0x2ce7b4> │ │ │ │ ldr r2, [pc, #52] @ 2daba0 <__cxa_atexit@plt+0x2ce7bc> │ │ │ │ @@ -736053,15 +736053,15 @@ │ │ │ │ str r7, [r6, #16] │ │ │ │ mov r7, r8 │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r1, [r8] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r8 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -736091,15 +736091,15 @@ │ │ │ │ str r1, [r5] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ strbeq r1, [r9], #-2336 @ 0xfffff6e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -736146,15 +736146,15 @@ │ │ │ │ str sl, [r3, #8] │ │ │ │ ldr r5, [pc, #68] @ 2db26c <__cxa_atexit@plt+0x2cee88> │ │ │ │ str r3, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r5, ip │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ b 2db24c <__cxa_atexit@plt+0x2cee68> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2db25c <__cxa_atexit@plt+0x2cee78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -736243,15 +736243,15 @@ │ │ │ │ str r4, [r5, #-16] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r5, r1 │ │ │ │ str sl, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -736295,15 +736295,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ - b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ + b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ mov r6, r3 │ │ │ │ b 2db4a0 <__cxa_atexit@plt+0x2cf0bc> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2db4b0 <__cxa_atexit@plt+0x2cf0cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -736313,27 +736313,27 @@ │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2db4d8 <__cxa_atexit@plt+0x2cf0f4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2db508 <__cxa_atexit@plt+0x2cf124> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2db50c <__cxa_atexit@plt+0x2cf128> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ strbeq r1, [r9], #-2464 @ 0xfffff660 │ │ │ │ strbeq r1, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ streq fp, [r3], #-1740 @ 0xfffff934 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -736531,15 +736531,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #32] @ 2db84c <__cxa_atexit@plt+0x2cf468> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r9 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r9], #-512 @ 0xfffffe00 │ │ │ │ strbeq r1, [r9], #-584 @ 0xfffffdb8 │ │ │ │ streq fp, [r3], #-988 @ 0xfffffc24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -736548,15 +736548,15 @@ │ │ │ │ bhi 2db884 <__cxa_atexit@plt+0x2cf4a0> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 2db88c <__cxa_atexit@plt+0x2cf4a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r9], #-424 @ 0xfffffe58 │ │ │ │ streq fp, [r3], #-924 @ 0xfffffc64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -736567,15 +736567,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 2db8d8 <__cxa_atexit@plt+0x2cf4f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #24] @ 2db8dc <__cxa_atexit@plt+0x2cf4f8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r9], #-360 @ 0xfffffe98 │ │ │ │ strbeq r1, [r9], #-2260 @ 0xfffff72c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -736706,15 +736706,15 @@ │ │ │ │ str r8, [sl, #52] @ 0x34 │ │ │ │ str r7, [sl, #44] @ 0x2c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [sl, #48] @ 0x30 │ │ │ │ stm lr, {r0, r2, sl} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2dbb50 <__cxa_atexit@plt+0x2cf76c> │ │ │ │ ldr r3, [pc, #88] @ 2dbb6c <__cxa_atexit@plt+0x2cf788> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ @@ -736724,15 +736724,15 @@ │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r2, [sl, #8] │ │ │ │ str r0, [sl, #12] │ │ │ │ str r1, [sl, #16] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ @@ -736788,15 +736788,15 @@ │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str ip, [r3, #48] @ 0x30 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ strbeq r1, [r9], #-1452 @ 0xfffffa54 │ │ │ │ strbeq r1, [r9], #-1432 @ 0xfffffa68 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @@ -736810,15 +736810,15 @@ │ │ │ │ bhi 2dbc9c <__cxa_atexit@plt+0x2cf8b8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 2dbca4 <__cxa_atexit@plt+0x2cf8c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r0, [r9], #-3472 @ 0xfffff270 │ │ │ │ streq sl, [r3], #-3972 @ 0xfffff07c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -736829,15 +736829,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 2dbcf0 <__cxa_atexit@plt+0x2cf90c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #24] @ 2dbcf4 <__cxa_atexit@plt+0x2cf910> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r0, [r9], #-3408 @ 0xfffff2b0 │ │ │ │ strbeq r1, [r9], #-1212 @ 0xfffffb44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -736968,15 +736968,15 @@ │ │ │ │ str r8, [sl, #52] @ 0x34 │ │ │ │ str r7, [sl, #44] @ 0x2c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [sl, #48] @ 0x30 │ │ │ │ stm lr, {r0, r2, sl} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2dbf68 <__cxa_atexit@plt+0x2cfb84> │ │ │ │ ldr r3, [pc, #88] @ 2dbf84 <__cxa_atexit@plt+0x2cfba0> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ @@ -736986,15 +736986,15 @@ │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ str r3, [sl, #4]! │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r2, [sl, #8] │ │ │ │ str r0, [sl, #12] │ │ │ │ str r1, [sl, #16] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ @@ -737050,15 +737050,15 @@ │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str ip, [r3, #48] @ 0x30 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ strbeq r1, [r9], #-404 @ 0xfffffe6c │ │ │ │ strbeq r1, [r9], #-384 @ 0xfffffe80 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @@ -737093,15 +737093,15 @@ │ │ │ │ stmib r3, {r0, r8} │ │ │ │ sub r9, r6, #17 │ │ │ │ ldm sp, {r8, fp} │ │ │ │ add r0, r3, #12 │ │ │ │ stm r0, {r1, ip, lr} │ │ │ │ str r2, [r3, #24] │ │ │ │ str sl, [r3, #32] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ streq sl, [r3], #-2852 @ 0xfffff4dc │ │ │ │ @@ -737466,15 +737466,15 @@ │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2dc6dc <__cxa_atexit@plt+0x2d02f8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r9, [r8, #2] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r8, r3 │ │ │ │ - b 3faa58 <__cxa_atexit@plt+0x3ee674> │ │ │ │ + b 3faab0 <__cxa_atexit@plt+0x3ee6cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ str r8, [r5, #20] │ │ │ │ bcc 2dc73c <__cxa_atexit@plt+0x2d0358> │ │ │ │ ldr lr, [pc, #96] @ 2dc75c <__cxa_atexit@plt+0x2d0378> │ │ │ │ @@ -737490,15 +737490,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ ldr r3, [pc, #52] @ 2dc760 <__cxa_atexit@plt+0x2d037c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #48] @ 2dc764 <__cxa_atexit@plt+0x2d0380> │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldr r7, [pc, #20] @ 2dc758 <__cxa_atexit@plt+0x2d0374> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -737528,15 +737528,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ ldr r3, [pc, #44] @ 2dc7f0 <__cxa_atexit@plt+0x2d040c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [pc, #40] @ 2dc7f4 <__cxa_atexit@plt+0x2d0410> │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa180 <__cxa_atexit@plt+0x3edd9c> │ │ │ │ + b 3fa188 <__cxa_atexit@plt+0x3edda4> │ │ │ │ ldr r3, [pc, #28] @ 2dc7f8 <__cxa_atexit@plt+0x2d0414> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @@ -738048,15 +738048,15 @@ │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r0, [pc, #140] @ 2dd06c <__cxa_atexit@plt+0x2d0c88> │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #16 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 2dd050 <__cxa_atexit@plt+0x2d0c6c> │ │ │ │ @@ -738093,15 +738093,15 @@ │ │ │ │ bne 2dd0a8 <__cxa_atexit@plt+0x2d0cc4> │ │ │ │ ldr r3, [pc, #104] @ 2dd0fc <__cxa_atexit@plt+0x2d0d18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #2] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2dd0ec <__cxa_atexit@plt+0x2d0d08> │ │ │ │ ldr lr, [pc, #64] @ 2dd100 <__cxa_atexit@plt+0x2d0d1c> │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ ldr r0, [pc, #60] @ 2dd104 <__cxa_atexit@plt+0x2d0d20> │ │ │ │ @@ -738147,15 +738147,15 @@ │ │ │ │ str ip, [r5, #-12] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -738195,15 +738195,15 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ add r2, r3, #24 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ stm r2, {r0, r1, r8} │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -738236,15 +738236,15 @@ │ │ │ │ ldr r0, [pc, #56] @ 2dd304 <__cxa_atexit@plt+0x2d0f20> │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, lr │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -738284,15 +738284,15 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ 2dd3c8 <__cxa_atexit@plt+0x2d0fe4> │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -738301,35 +738301,35 @@ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2dd3e8 <__cxa_atexit@plt+0x2d1004> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2dd408 <__cxa_atexit@plt+0x2d1024> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2dd438 <__cxa_atexit@plt+0x2d1054> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2dd43c <__cxa_atexit@plt+0x2d1058> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ strbeq r0, [r9], #-236 @ 0xffffff14 │ │ │ │ strbeq pc, [r8], #-1800 @ 0xfffff8f8 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ @@ -738371,15 +738371,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2dd500 <__cxa_atexit@plt+0x2d111c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -738399,15 +738399,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ stmdb r3, {r0, r1, r7, r9, ip} │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ strbeq pc, [r8], #-1528 @ 0xfffffa08 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -738541,15 +738541,15 @@ │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strbeq pc, [r8], #-944 @ 0xfffffc50 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -738605,15 +738605,15 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2dd8a8 <__cxa_atexit@plt+0x2d14c4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ mov r8, r7 │ │ │ │ @@ -738810,15 +738810,15 @@ │ │ │ │ bhi 2ddbdc <__cxa_atexit@plt+0x2d17f8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2ddbe4 <__cxa_atexit@plt+0x2d1800> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa950 <__cxa_atexit@plt+0x3ee56c> │ │ │ │ + b 3fa9a8 <__cxa_atexit@plt+0x3ee5c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq lr, [r8], #-3668 @ 0xfffff1ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -738826,15 +738826,15 @@ │ │ │ │ bhi 2ddc1c <__cxa_atexit@plt+0x2d1838> │ │ │ │ ldr r2, [pc, #28] @ 2ddc24 <__cxa_atexit@plt+0x2d1840> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -738889,15 +738889,15 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2ddd18 <__cxa_atexit@plt+0x2d1934> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -738947,15 +738947,15 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3faa70 <__cxa_atexit@plt+0x3ee68c> │ │ │ │ + b 3faac8 <__cxa_atexit@plt+0x3ee6e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ strbeq lr, [r8], #-3476 @ 0xfffff26c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -739012,15 +739012,15 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2ddf04 <__cxa_atexit@plt+0x2d1b20> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -739067,15 +739067,15 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3faa70 <__cxa_atexit@plt+0x3ee68c> │ │ │ │ + b 3faac8 <__cxa_atexit@plt+0x3ee6e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ strbeq lr, [r8], #-2996 @ 0xfffff44c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -739132,15 +739132,15 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2de0e4 <__cxa_atexit@plt+0x2d1d00> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -739199,21 +739199,21 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2de1f0 <__cxa_atexit@plt+0x2d1e0c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2de258 <__cxa_atexit@plt+0x2d1e74> │ │ │ │ @@ -739302,30 +739302,30 @@ │ │ │ │ ldr r3, [pc, #32] @ 2de394 <__cxa_atexit@plt+0x2d1fb0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 2de398 <__cxa_atexit@plt+0x2d1fb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strbeq lr, [r8], #-1692 @ 0xfffff964 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2de3c8 <__cxa_atexit@plt+0x2d1fe4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2de3cc <__cxa_atexit@plt+0x2d1fe8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ strbeq lr, [r8], #-1708 @ 0xfffff954 │ │ │ │ strbeq lr, [r8], #-1684 @ 0xfffff96c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2de400 <__cxa_atexit@plt+0x2d201c> │ │ │ │ @@ -739393,15 +739393,15 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ 2de51c <__cxa_atexit@plt+0x2d2138> │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -739410,27 +739410,27 @@ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2de53c <__cxa_atexit@plt+0x2d2158> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2de56c <__cxa_atexit@plt+0x2d2188> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2de570 <__cxa_atexit@plt+0x2d218c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ strbeq lr, [r8], #-1292 @ 0xfffffaf4 │ │ │ │ strbeq lr, [r8], #-1492 @ 0xfffffa2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -739448,15 +739448,15 @@ │ │ │ │ streq r8, [r3], #-1868 @ 0xfffff8b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2de5d4 <__cxa_atexit@plt+0x2d21f0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -739474,15 +739474,15 @@ │ │ │ │ str r0, [r1, #24] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r3, [pc, #32] @ 2de650 <__cxa_atexit@plt+0x2d226c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa80 <__cxa_atexit@plt+0x3ee69c> │ │ │ │ + b 3faad8 <__cxa_atexit@plt+0x3ee6f4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ strbeq lr, [r8], #-1284 @ 0xfffffafc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -739533,43 +739533,43 @@ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2de728 <__cxa_atexit@plt+0x2d2344> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2de748 <__cxa_atexit@plt+0x2d2364> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2de768 <__cxa_atexit@plt+0x2d2384> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2de798 <__cxa_atexit@plt+0x2d23b4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2de79c <__cxa_atexit@plt+0x2d23b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ strbeq lr, [r8], #-3472 @ 0xfffff270 │ │ │ │ strbeq lr, [r8], #-936 @ 0xfffffc58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -739712,43 +739712,43 @@ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2de9f4 <__cxa_atexit@plt+0x2d2610> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2dea14 <__cxa_atexit@plt+0x2d2630> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2dea34 <__cxa_atexit@plt+0x2d2650> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2dea64 <__cxa_atexit@plt+0x2d2680> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2dea68 <__cxa_atexit@plt+0x2d2684> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ strbeq lr, [r8], #-2760 @ 0xfffff538 │ │ │ │ strbeq lr, [r8], #-220 @ 0xffffff24 │ │ │ │ streq r8, [r3], #-804 @ 0xfffffcdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -739762,15 +739762,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 2dead0 <__cxa_atexit@plt+0x2d26ec> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa690 <__cxa_atexit@plt+0x3ee2ac> │ │ │ │ + b 3fa6b8 <__cxa_atexit@plt+0x3ee2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r8, [r3], #-736 @ 0xfffffd20 │ │ │ │ strbeq sp, [r8], #-3952 @ 0xfffff090 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -739807,15 +739807,15 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ 2deb94 <__cxa_atexit@plt+0x2d27b0> │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -739824,35 +739824,35 @@ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2debb4 <__cxa_atexit@plt+0x2d27d0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2debd4 <__cxa_atexit@plt+0x2d27f0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2dec04 <__cxa_atexit@plt+0x2d2820> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2dec08 <__cxa_atexit@plt+0x2d2824> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ strbeq lr, [r8], #-2344 @ 0xfffff6d8 │ │ │ │ strbeq sp, [r8], #-3900 @ 0xfffff0c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2dec3c <__cxa_atexit@plt+0x2d2858> │ │ │ │ @@ -739885,15 +739885,15 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ 2deccc <__cxa_atexit@plt+0x2d28e8> │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -739902,35 +739902,35 @@ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2decec <__cxa_atexit@plt+0x2d2908> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2ded0c <__cxa_atexit@plt+0x2d2928> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2ded3c <__cxa_atexit@plt+0x2d2958> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2ded40 <__cxa_atexit@plt+0x2d295c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ strbeq lr, [r8], #-2028 @ 0xfffff814 │ │ │ │ strbeq sp, [r8], #-3588 @ 0xfffff1fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r1, r7 │ │ │ │ @@ -740146,15 +740146,15 @@ │ │ │ │ mov r8, fp │ │ │ │ ldr fp, [sp] │ │ │ │ str r5, [r3, #24] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #20] │ │ │ │ str r3, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -740188,15 +740188,15 @@ │ │ │ │ ldr r0, [pc, #56] @ 2df184 <__cxa_atexit@plt+0x2d2da0> │ │ │ │ sub fp, r6, #19 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, sl, fp} │ │ │ │ ldr fp, [sp] │ │ │ │ mov r5, lr │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -740229,15 +740229,15 @@ │ │ │ │ ldr r0, [pc, #56] @ 2df228 <__cxa_atexit@plt+0x2d2e44> │ │ │ │ sub fp, r6, #19 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, sl, fp} │ │ │ │ ldr fp, [sp] │ │ │ │ mov r5, lr │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -740270,15 +740270,15 @@ │ │ │ │ ldr r2, [pc, #56] @ 2df2cc <__cxa_atexit@plt+0x2d2ee8> │ │ │ │ sub fp, r6, #19 │ │ │ │ mov r8, r1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, sl, fp} │ │ │ │ ldr fp, [sp] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -740305,15 +740305,15 @@ │ │ │ │ add r2, r2, #8 │ │ │ │ stm r2, {r0, r1, r3, r8, r9} │ │ │ │ ldr r0, [pc, #48] @ 2df358 <__cxa_atexit@plt+0x2d2f74> │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r3, ip} │ │ │ │ mov r5, lr │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -740373,15 +740373,15 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2df448 <__cxa_atexit@plt+0x2d3064> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r7, [r3], #-2388 @ 0xfffff6ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -740580,43 +740580,43 @@ │ │ │ │ strbeq sp, [r8], #-764 @ 0xfffffd04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2df784 <__cxa_atexit@plt+0x2d33a0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2df7a4 <__cxa_atexit@plt+0x2d33c0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2df7c4 <__cxa_atexit@plt+0x2d33e0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2df7f4 <__cxa_atexit@plt+0x2d3410> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2df7f8 <__cxa_atexit@plt+0x2d3414> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ strbeq sp, [r8], #-3384 @ 0xfffff2c8 │ │ │ │ strbeq sp, [r8], #-844 @ 0xfffffcb4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ @@ -740655,25 +740655,25 @@ │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2df8b0 <__cxa_atexit@plt+0x2d34cc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 2df8d8 <__cxa_atexit@plt+0x2d34f4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ strbeq sp, [r8], #-616 @ 0xfffffd98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2df980 <__cxa_atexit@plt+0x2d359c> │ │ │ │ @@ -740847,43 +740847,43 @@ │ │ │ │ strbeq ip, [r8], #-3792 @ 0xfffff130 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2dfbb0 <__cxa_atexit@plt+0x2d37cc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2dfbd0 <__cxa_atexit@plt+0x2d37ec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2dfbf0 <__cxa_atexit@plt+0x2d380c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2dfc20 <__cxa_atexit@plt+0x2d383c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2dfc24 <__cxa_atexit@plt+0x2d3840> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ strbeq sp, [r8], #-2316 @ 0xfffff6f4 │ │ │ │ strbeq ip, [r8], #-3872 @ 0xfffff0e0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ @@ -740922,25 +740922,25 @@ │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2dfcdc <__cxa_atexit@plt+0x2d38f8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 2dfd04 <__cxa_atexit@plt+0x2d3920> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ strbeq ip, [r8], #-3644 @ 0xfffff1c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -741022,43 +741022,43 @@ │ │ │ │ strbeq ip, [r8], #-3092 @ 0xfffff3ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2dfe6c <__cxa_atexit@plt+0x2d3a88> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2dfe8c <__cxa_atexit@plt+0x2d3aa8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2dfeac <__cxa_atexit@plt+0x2d3ac8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2dfedc <__cxa_atexit@plt+0x2d3af8> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2dfee0 <__cxa_atexit@plt+0x2d3afc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ strbeq sp, [r8], #-1616 @ 0xfffff9b0 │ │ │ │ strbeq ip, [r8], #-3172 @ 0xfffff39c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ @@ -741098,25 +741098,25 @@ │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2dff9c <__cxa_atexit@plt+0x2d3bb8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 2dffc4 <__cxa_atexit@plt+0x2d3be0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ strbeq ip, [r8], #-2940 @ 0xfffff484 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -741198,43 +741198,43 @@ │ │ │ │ strbeq ip, [r8], #-2388 @ 0xfffff6ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e012c <__cxa_atexit@plt+0x2d3d48> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e014c <__cxa_atexit@plt+0x2d3d68> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e016c <__cxa_atexit@plt+0x2d3d88> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2e019c <__cxa_atexit@plt+0x2d3db8> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2e01a0 <__cxa_atexit@plt+0x2d3dbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ strbeq sp, [r8], #-912 @ 0xfffffc70 │ │ │ │ strbeq ip, [r8], #-2468 @ 0xfffff65c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -741293,25 +741293,25 @@ │ │ │ │ strbeq sp, [r8], #-748 @ 0xfffffd14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e02a8 <__cxa_atexit@plt+0x2d3ec4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 2e02d0 <__cxa_atexit@plt+0x2d3eec> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ strbeq ip, [r8], #-2160 @ 0xfffff790 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -741394,43 +741394,43 @@ │ │ │ │ strbeq ip, [r8], #-1604 @ 0xfffff9bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e043c <__cxa_atexit@plt+0x2d4058> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e045c <__cxa_atexit@plt+0x2d4078> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e047c <__cxa_atexit@plt+0x2d4098> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2e04ac <__cxa_atexit@plt+0x2d40c8> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2e04b0 <__cxa_atexit@plt+0x2d40cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ strbeq sp, [r8], #-128 @ 0xffffff80 │ │ │ │ strbeq ip, [r8], #-1684 @ 0xfffff96c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ @@ -741471,25 +741471,25 @@ │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e0570 <__cxa_atexit@plt+0x2d418c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 2e0598 <__cxa_atexit@plt+0x2d41b4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ strbeq ip, [r8], #-1448 @ 0xfffffa58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -741576,43 +741576,43 @@ │ │ │ │ strbeq ip, [r8], #-876 @ 0xfffffc94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e0714 <__cxa_atexit@plt+0x2d4330> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e0734 <__cxa_atexit@plt+0x2d4350> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e0754 <__cxa_atexit@plt+0x2d4370> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2e0784 <__cxa_atexit@plt+0x2d43a0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2e0788 <__cxa_atexit@plt+0x2d43a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ strbeq ip, [r8], #-3496 @ 0xfffff258 │ │ │ │ strbeq ip, [r8], #-956 @ 0xfffffc44 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ @@ -741656,25 +741656,25 @@ │ │ │ │ strbeq ip, [r8], #-668 @ 0xfffffd64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e0854 <__cxa_atexit@plt+0x2d4470> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 2e087c <__cxa_atexit@plt+0x2d4498> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ strbeq ip, [r8], #-708 @ 0xfffffd3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e08e0 <__cxa_atexit@plt+0x2d44fc> │ │ │ │ @@ -741898,15 +741898,15 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r0, [pc, #56] @ 2e0c40 <__cxa_atexit@plt+0x2d485c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -742068,15 +742068,15 @@ │ │ │ │ stm r0, {r3, r8, sl} │ │ │ │ str ip, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, lr │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -742119,15 +742119,15 @@ │ │ │ │ streq r5, [r3], #-3704 @ 0xfffff188 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e0f90 <__cxa_atexit@plt+0x2d4bac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -742147,15 +742147,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #-16] │ │ │ │ str r0, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ strbeq fp, [r8], #-2924 @ 0xfffff494 │ │ │ │ streq r5, [r3], #-3556 @ 0xfffff21c │ │ │ │ @@ -742222,34 +742222,34 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e112c <__cxa_atexit@plt+0x2d4d48> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ streq r5, [r3], #-3252 @ 0xfffff34c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e1178 <__cxa_atexit@plt+0x2d4d94> │ │ │ │ ldr r3, [pc, #32] @ 2e1188 <__cxa_atexit@plt+0x2d4da4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e118c <__cxa_atexit@plt+0x2d4da8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r5, [r3], #-3220 @ 0xfffff36c │ │ │ │ streq r5, [r3], #-3180 @ 0xfffff394 │ │ │ │ @@ -742274,15 +742274,15 @@ │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r3, [pc, #28] @ 2e1204 <__cxa_atexit@plt+0x2d4e20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 399b68 <__cxa_atexit@plt+0x38d784> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ strbeq fp, [r8], #-2384 @ 0xfffff6b0 │ │ │ │ streq r5, [r3], #-3120 @ 0xfffff3d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -742320,15 +742320,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e12b4 <__cxa_atexit@plt+0x2d4ed0> │ │ │ │ ldr r3, [pc, #32] @ 2e12c4 <__cxa_atexit@plt+0x2d4ee0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e12c8 <__cxa_atexit@plt+0x2d4ee4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r5, [r3], #-2960 @ 0xfffff470 │ │ │ │ streq r5, [r3], #-2924 @ 0xfffff494 │ │ │ │ @@ -742346,52 +742346,52 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r8, [r3, #8] │ │ │ │ b 399688 <__cxa_atexit@plt+0x38d2a4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e1340 <__cxa_atexit@plt+0x2d4f5c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e1360 <__cxa_atexit@plt+0x2d4f7c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e1380 <__cxa_atexit@plt+0x2d4f9c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2e13b0 <__cxa_atexit@plt+0x2d4fcc> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2e13b4 <__cxa_atexit@plt+0x2d4fd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ strbeq fp, [r8], #-1904 @ 0xfffff890 │ │ │ │ strbeq fp, [r8], #-1936 @ 0xfffff870 │ │ │ │ streq r5, [r3], #-2688 @ 0xfffff580 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -742428,15 +742428,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e1464 <__cxa_atexit@plt+0x2d5080> │ │ │ │ ldr r3, [pc, #32] @ 2e1474 <__cxa_atexit@plt+0x2d5090> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e1478 <__cxa_atexit@plt+0x2d5094> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r5, [r3], #-2536 @ 0xfffff618 │ │ │ │ streq r5, [r3], #-2492 @ 0xfffff644 │ │ │ │ @@ -742454,52 +742454,52 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r8, [r3, #8] │ │ │ │ b 399688 <__cxa_atexit@plt+0x38d2a4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e14f0 <__cxa_atexit@plt+0x2d510c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e1510 <__cxa_atexit@plt+0x2d512c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e1530 <__cxa_atexit@plt+0x2d514c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2e1560 <__cxa_atexit@plt+0x2d517c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2e1564 <__cxa_atexit@plt+0x2d5180> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ strbeq fp, [r8], #-1472 @ 0xfffffa40 │ │ │ │ strbeq fp, [r8], #-1504 @ 0xfffffa20 │ │ │ │ streq r5, [r3], #-2304 @ 0xfffff700 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -742517,15 +742517,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2e15c8 <__cxa_atexit@plt+0x2d51e4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa90 <__cxa_atexit@plt+0x3ee6ac> │ │ │ │ + b 3faae8 <__cxa_atexit@plt+0x3ee704> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2e1610 <__cxa_atexit@plt+0x2d522c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -742600,15 +742600,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e1714 <__cxa_atexit@plt+0x2d5330> │ │ │ │ ldr r3, [pc, #32] @ 2e1724 <__cxa_atexit@plt+0x2d5340> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e1728 <__cxa_atexit@plt+0x2d5344> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r5, [r3], #-1904 @ 0xfffff890 │ │ │ │ streq r5, [r3], #-1868 @ 0xfffff8b4 │ │ │ │ @@ -742629,15 +742629,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 2e1790 <__cxa_atexit@plt+0x2d53ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 399778 <__cxa_atexit@plt+0x38d394> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ streq r5, [r3], #-1796 @ 0xfffff8fc │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ strbeq fp, [r8], #-964 @ 0xfffffc3c │ │ │ │ streq r5, [r3], #-1784 @ 0xfffff908 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ @@ -742656,15 +742656,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2e17f4 <__cxa_atexit@plt+0x2d5410> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2e183c <__cxa_atexit@plt+0x2d5458> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -742739,15 +742739,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e1940 <__cxa_atexit@plt+0x2d555c> │ │ │ │ ldr r3, [pc, #32] @ 2e1950 <__cxa_atexit@plt+0x2d556c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e1954 <__cxa_atexit@plt+0x2d5570> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r5, [r3], #-1384 @ 0xfffffa98 │ │ │ │ streq r5, [r3], #-1348 @ 0xfffffabc │ │ │ │ @@ -742768,15 +742768,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 2e19bc <__cxa_atexit@plt+0x2d55d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 399778 <__cxa_atexit@plt+0x38d394> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ streq r5, [r3], #-1176 @ 0xfffffb68 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ strbeq fp, [r8], #-408 @ 0xfffffe68 │ │ │ │ streq r5, [r3], #-1284 @ 0xfffffafc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ @@ -742795,15 +742795,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2e1a20 <__cxa_atexit@plt+0x2d563c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ + b 3fa788 <__cxa_atexit@plt+0x3ee3a4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2e1a68 <__cxa_atexit@plt+0x2d5684> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -742878,15 +742878,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e1b6c <__cxa_atexit@plt+0x2d5788> │ │ │ │ ldr r3, [pc, #32] @ 2e1b7c <__cxa_atexit@plt+0x2d5798> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e1b80 <__cxa_atexit@plt+0x2d579c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r5, [r3], #-884 @ 0xfffffc8c │ │ │ │ streq r5, [r3], #-848 @ 0xfffffcb0 │ │ │ │ @@ -742907,15 +742907,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 2e1be8 <__cxa_atexit@plt+0x2d5804> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 399778 <__cxa_atexit@plt+0x38d394> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ streq r5, [r3], #-776 @ 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ strbeq sl, [r8], #-3948 @ 0xfffff094 │ │ │ │ streq r5, [r3], #-784 @ 0xfffffcf0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ @@ -742934,15 +742934,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2e1c4c <__cxa_atexit@plt+0x2d5868> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa98 <__cxa_atexit@plt+0x3ee6b4> │ │ │ │ + b 3faaf0 <__cxa_atexit@plt+0x3ee70c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2e1c94 <__cxa_atexit@plt+0x2d58b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -743017,15 +743017,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e1d98 <__cxa_atexit@plt+0x2d59b4> │ │ │ │ ldr r3, [pc, #32] @ 2e1da8 <__cxa_atexit@plt+0x2d59c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e1dac <__cxa_atexit@plt+0x2d59c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r5, [r3], #-384 @ 0xfffffe80 │ │ │ │ streq r5, [r3], #-348 @ 0xfffffea4 │ │ │ │ @@ -743046,15 +743046,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 2e1e14 <__cxa_atexit@plt+0x2d5a30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 399778 <__cxa_atexit@plt+0x38d394> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ streq r5, [r3], #-276 @ 0xfffffeec │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ strbeq sl, [r8], #-3392 @ 0xfffff2c0 │ │ │ │ streq r5, [r3], #-284 @ 0xfffffee4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ @@ -743073,15 +743073,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2e1e78 <__cxa_atexit@plt+0x2d5a94> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa8f8 <__cxa_atexit@plt+0x3ee514> │ │ │ │ + b 3fa950 <__cxa_atexit@plt+0x3ee56c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2e1ec0 <__cxa_atexit@plt+0x2d5adc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -743156,15 +743156,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e1fc4 <__cxa_atexit@plt+0x2d5be0> │ │ │ │ ldr r3, [pc, #32] @ 2e1fd4 <__cxa_atexit@plt+0x2d5bf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e1fd8 <__cxa_atexit@plt+0x2d5bf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r4, [r3], #-3980 @ 0xfffff074 │ │ │ │ streq r4, [r3], #-3944 @ 0xfffff098 │ │ │ │ @@ -743185,15 +743185,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 2e2040 <__cxa_atexit@plt+0x2d5c5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 399778 <__cxa_atexit@plt+0x38d394> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ streq r4, [r3], #-3872 @ 0xfffff0e0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ strbeq sl, [r8], #-2836 @ 0xfffff4ec │ │ │ │ streq r4, [r3], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ @@ -743212,15 +743212,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2e20a4 <__cxa_atexit@plt+0x2d5cc0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa8d0 <__cxa_atexit@plt+0x3ee4ec> │ │ │ │ + b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2e20ec <__cxa_atexit@plt+0x2d5d08> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -743295,15 +743295,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e21f0 <__cxa_atexit@plt+0x2d5e0c> │ │ │ │ ldr r3, [pc, #32] @ 2e2200 <__cxa_atexit@plt+0x2d5e1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e2204 <__cxa_atexit@plt+0x2d5e20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r4, [r3], #-3480 @ 0xfffff268 │ │ │ │ streq r4, [r3], #-3444 @ 0xfffff28c │ │ │ │ @@ -743324,15 +743324,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 2e226c <__cxa_atexit@plt+0x2d5e88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 399778 <__cxa_atexit@plt+0x38d394> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ streq r4, [r3], #-3372 @ 0xfffff2d4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ strbeq sl, [r8], #-2280 @ 0xfffff718 │ │ │ │ streq r4, [r3], #-3380 @ 0xfffff2cc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ @@ -743351,15 +743351,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2e22d0 <__cxa_atexit@plt+0x2d5eec> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ + b 3faaf8 <__cxa_atexit@plt+0x3ee714> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2e2318 <__cxa_atexit@plt+0x2d5f34> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -743434,15 +743434,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e241c <__cxa_atexit@plt+0x2d6038> │ │ │ │ ldr r3, [pc, #32] @ 2e242c <__cxa_atexit@plt+0x2d6048> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e2430 <__cxa_atexit@plt+0x2d604c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r4, [r3], #-2980 @ 0xfffff45c │ │ │ │ streq r4, [r3], #-2944 @ 0xfffff480 │ │ │ │ @@ -743463,15 +743463,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 2e2498 <__cxa_atexit@plt+0x2d60b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 399778 <__cxa_atexit@plt+0x38d394> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ streq r4, [r3], #-2872 @ 0xfffff4c8 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ strbeq sl, [r8], #-1724 @ 0xfffff944 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -743562,15 +743562,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e261c <__cxa_atexit@plt+0x2d6238> │ │ │ │ ldr r3, [pc, #32] @ 2e262c <__cxa_atexit@plt+0x2d6248> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e2630 <__cxa_atexit@plt+0x2d624c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r4, [r3], #-2496 @ 0xfffff640 │ │ │ │ streq r4, [r3], #-2456 @ 0xfffff668 │ │ │ │ @@ -743591,15 +743591,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 2e2698 <__cxa_atexit@plt+0x2d62b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 399778 <__cxa_atexit@plt+0x38d394> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ streq r4, [r3], #-2416 @ 0xfffff690 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ strbeq sl, [r8], #-1212 @ 0xfffffb44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -743691,15 +743691,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e2820 <__cxa_atexit@plt+0x2d643c> │ │ │ │ ldr r3, [pc, #32] @ 2e2830 <__cxa_atexit@plt+0x2d644c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e2834 <__cxa_atexit@plt+0x2d6450> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r4, [r3], #-2008 @ 0xfffff828 │ │ │ │ streq r4, [r3], #-1968 @ 0xfffff850 │ │ │ │ @@ -743720,15 +743720,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 2e289c <__cxa_atexit@plt+0x2d64b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 399778 <__cxa_atexit@plt+0x38d394> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ streq r4, [r3], #-1928 @ 0xfffff878 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ strbeq sl, [r8], #-696 @ 0xfffffd48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -743819,15 +743819,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e2a20 <__cxa_atexit@plt+0x2d663c> │ │ │ │ ldr r3, [pc, #32] @ 2e2a30 <__cxa_atexit@plt+0x2d664c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e2a34 <__cxa_atexit@plt+0x2d6650> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r4, [r3], #-1524 @ 0xfffffa0c │ │ │ │ streq r4, [r3], #-1484 @ 0xfffffa34 │ │ │ │ @@ -743848,15 +743848,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 2e2a9c <__cxa_atexit@plt+0x2d66b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 399778 <__cxa_atexit@plt+0x38d394> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ streq r4, [r3], #-1444 @ 0xfffffa5c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ strbeq sl, [r8], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -743953,15 +743953,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e2c38 <__cxa_atexit@plt+0x2d6854> │ │ │ │ ldr r3, [pc, #32] @ 2e2c48 <__cxa_atexit@plt+0x2d6864> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e2c4c <__cxa_atexit@plt+0x2d6868> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r4, [r3], #-1016 @ 0xfffffc08 │ │ │ │ streq r4, [r3], #-976 @ 0xfffffc30 │ │ │ │ @@ -743982,15 +743982,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 2e2cb4 <__cxa_atexit@plt+0x2d68d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 399778 <__cxa_atexit@plt+0x38d394> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ streq r4, [r3], #-936 @ 0xfffffc58 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ strbeq r9, [r8], #-3744 @ 0xfffff160 │ │ │ │ streq r4, [r3], #-916 @ 0xfffffc6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ @@ -744009,15 +744009,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2e2d18 <__cxa_atexit@plt+0x2d6934> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ + b 3fab00 <__cxa_atexit@plt+0x3ee71c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2e2d60 <__cxa_atexit@plt+0x2d697c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -744092,15 +744092,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e2e64 <__cxa_atexit@plt+0x2d6a80> │ │ │ │ ldr r3, [pc, #32] @ 2e2e74 <__cxa_atexit@plt+0x2d6a90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e2e78 <__cxa_atexit@plt+0x2d6a94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r4, [r3], #-516 @ 0xfffffdfc │ │ │ │ streq r4, [r3], #-480 @ 0xfffffe20 │ │ │ │ @@ -744121,15 +744121,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 2e2ee0 <__cxa_atexit@plt+0x2d6afc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 399778 <__cxa_atexit@plt+0x38d394> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ streq r4, [r3], #-408 @ 0xfffffe68 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ strbeq r9, [r8], #-3188 @ 0xfffff38c │ │ │ │ streq r4, [r3], #-416 @ 0xfffffe60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ @@ -744148,15 +744148,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2e2f44 <__cxa_atexit@plt+0x2d6b60> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faab0 <__cxa_atexit@plt+0x3ee6cc> │ │ │ │ + b 3fab08 <__cxa_atexit@plt+0x3ee724> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2e2f8c <__cxa_atexit@plt+0x2d6ba8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -744231,15 +744231,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e3090 <__cxa_atexit@plt+0x2d6cac> │ │ │ │ ldr r3, [pc, #32] @ 2e30a0 <__cxa_atexit@plt+0x2d6cbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e30a4 <__cxa_atexit@plt+0x2d6cc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r4, [r3], #-16 │ │ │ │ streq r3, [r3], #-4076 @ 0xfffff014 │ │ │ │ @@ -744260,15 +744260,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 2e310c <__cxa_atexit@plt+0x2d6d28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 399778 <__cxa_atexit@plt+0x38d394> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ streq r3, [r3], #-4004 @ 0xfffff05c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ strbeq r9, [r8], #-2632 @ 0xfffff5b8 │ │ │ │ streq r3, [r3], #-4012 @ 0xfffff054 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ @@ -744287,15 +744287,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2e3170 <__cxa_atexit@plt+0x2d6d8c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa8e0 <__cxa_atexit@plt+0x3ee4fc> │ │ │ │ + b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2e31b8 <__cxa_atexit@plt+0x2d6dd4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -744370,15 +744370,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e32bc <__cxa_atexit@plt+0x2d6ed8> │ │ │ │ ldr r3, [pc, #32] @ 2e32cc <__cxa_atexit@plt+0x2d6ee8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e32d0 <__cxa_atexit@plt+0x2d6eec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r3, [r3], #-3612 @ 0xfffff1e4 │ │ │ │ streq r3, [r3], #-3576 @ 0xfffff208 │ │ │ │ @@ -744399,15 +744399,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 2e3338 <__cxa_atexit@plt+0x2d6f54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 399778 <__cxa_atexit@plt+0x38d394> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ streq r3, [r3], #-3504 @ 0xfffff250 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ strbeq r9, [r8], #-2076 @ 0xfffff7e4 │ │ │ │ streq r3, [r3], #-3512 @ 0xfffff248 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ @@ -744426,15 +744426,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2e339c <__cxa_atexit@plt+0x2d6fb8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa8d8 <__cxa_atexit@plt+0x3ee4f4> │ │ │ │ + b 3fa930 <__cxa_atexit@plt+0x3ee54c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2e33e4 <__cxa_atexit@plt+0x2d7000> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -744509,15 +744509,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e34e8 <__cxa_atexit@plt+0x2d7104> │ │ │ │ ldr r3, [pc, #32] @ 2e34f8 <__cxa_atexit@plt+0x2d7114> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e34fc <__cxa_atexit@plt+0x2d7118> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r3, [r3], #-3112 @ 0xfffff3d8 │ │ │ │ streq r3, [r3], #-3076 @ 0xfffff3fc │ │ │ │ @@ -744538,15 +744538,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 2e3564 <__cxa_atexit@plt+0x2d7180> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 399778 <__cxa_atexit@plt+0x38d394> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ streq r3, [r3], #-3004 @ 0xfffff444 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ strbeq r9, [r8], #-1520 @ 0xfffffa10 │ │ │ │ streq r3, [r3], #-3012 @ 0xfffff43c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ @@ -744565,15 +744565,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2e35c8 <__cxa_atexit@plt+0x2d71e4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ + b 3fab10 <__cxa_atexit@plt+0x3ee72c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2e3610 <__cxa_atexit@plt+0x2d722c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -744648,15 +744648,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e3714 <__cxa_atexit@plt+0x2d7330> │ │ │ │ ldr r3, [pc, #32] @ 2e3724 <__cxa_atexit@plt+0x2d7340> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e3728 <__cxa_atexit@plt+0x2d7344> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r3, [r3], #-2612 @ 0xfffff5cc │ │ │ │ streq r3, [r3], #-2576 @ 0xfffff5f0 │ │ │ │ @@ -744677,15 +744677,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 2e3790 <__cxa_atexit@plt+0x2d73ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 399778 <__cxa_atexit@plt+0x38d394> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ streq r3, [r3], #-2504 @ 0xfffff638 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ strbeq r9, [r8], #-964 @ 0xfffffc3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -744775,15 +744775,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e3910 <__cxa_atexit@plt+0x2d752c> │ │ │ │ ldr r3, [pc, #32] @ 2e3920 <__cxa_atexit@plt+0x2d753c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e3924 <__cxa_atexit@plt+0x2d7540> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r3, [r3], #-2132 @ 0xfffff7ac │ │ │ │ streq r3, [r3], #-2092 @ 0xfffff7d4 │ │ │ │ @@ -744804,15 +744804,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 2e398c <__cxa_atexit@plt+0x2d75a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 399778 <__cxa_atexit@plt+0x38d394> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ streq r3, [r3], #-2052 @ 0xfffff7fc │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ strbeq r9, [r8], #-456 @ 0xfffffe38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -744902,15 +744902,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e3b0c <__cxa_atexit@plt+0x2d7728> │ │ │ │ ldr r3, [pc, #32] @ 2e3b1c <__cxa_atexit@plt+0x2d7738> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e3b20 <__cxa_atexit@plt+0x2d773c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r3, [r3], #-1652 @ 0xfffff98c │ │ │ │ streq r3, [r3], #-1612 @ 0xfffff9b4 │ │ │ │ @@ -744931,15 +744931,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 2e3b88 <__cxa_atexit@plt+0x2d77a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 399778 <__cxa_atexit@plt+0x38d394> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ streq r3, [r3], #-1572 @ 0xfffff9dc │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ strbeq r8, [r8], #-4044 @ 0xfffff034 │ │ │ │ streq r3, [r3], #-2052 @ 0xfffff7fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -745465,15 +745465,15 @@ │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #76] @ 2e4418 <__cxa_atexit@plt+0x2d8034> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ + b 3fab18 <__cxa_atexit@plt+0x3ee734> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 2e441c <__cxa_atexit@plt+0x2d8038> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -745541,15 +745541,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 3faac8 <__cxa_atexit@plt+0x3ee6e4> │ │ │ │ + b 3fab20 <__cxa_atexit@plt+0x3ee73c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 2e4544 <__cxa_atexit@plt+0x2d8160> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -745663,15 +745663,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e46f0 <__cxa_atexit@plt+0x2d830c> │ │ │ │ ldr r2, [pc, #32] @ 2e4700 <__cxa_atexit@plt+0x2d831c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e4704 <__cxa_atexit@plt+0x2d8320> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r2, [r3], #-3408 @ 0xfffff2b0 │ │ │ │ streq r2, [r3], #-3372 @ 0xfffff2d4 │ │ │ │ @@ -745696,15 +745696,15 @@ │ │ │ │ str lr, [r1, #16]! │ │ │ │ str r2, [r3, #24] │ │ │ │ str r2, [r3, #12] │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ b 399778 <__cxa_atexit@plt+0x38d394> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ strbeq r8, [r8], #-1016 @ 0xfffffc08 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, sl │ │ │ │ @@ -745716,15 +745716,15 @@ │ │ │ │ bhi 2e47c4 <__cxa_atexit@plt+0x2d83e0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2e47cc <__cxa_atexit@plt+0x2d83e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ + b 3fab28 <__cxa_atexit@plt+0x3ee744> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r8], #-620 @ 0xfffffd94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -745745,15 +745745,15 @@ │ │ │ │ strbeq r8, [r8], #-552 @ 0xfffffdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e4838 <__cxa_atexit@plt+0x2d8454> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa920 <__cxa_atexit@plt+0x3ee53c> │ │ │ │ + b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -745783,15 +745783,15 @@ │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strbeq r8, [r8], #-648 @ 0xfffffd78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -745851,15 +745851,15 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e49e0 <__cxa_atexit@plt+0x2d85fc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -745941,15 +745941,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r9, #8] │ │ │ │ str r2, [r8, #12]! │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r9, #20] │ │ │ │ str r0, [r9, #24] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ b 2e4b58 <__cxa_atexit@plt+0x2d8774> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -745977,15 +745977,15 @@ │ │ │ │ strbeq r7, [r8], #-3720 @ 0xfffff178 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e4bd8 <__cxa_atexit@plt+0x2d87f4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa918 <__cxa_atexit@plt+0x3ee534> │ │ │ │ + b 3fa970 <__cxa_atexit@plt+0x3ee58c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -746015,15 +746015,15 @@ │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strbeq r7, [r8], #-3816 @ 0xfffff118 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -746083,15 +746083,15 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e4d80 <__cxa_atexit@plt+0x2d899c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -746175,15 +746175,15 @@ │ │ │ │ str r1, [r9, #32] │ │ │ │ str r1, [r9, #8] │ │ │ │ add r1, r9, #12 │ │ │ │ stm r1, {r0, r3, r7} │ │ │ │ str lr, [r8, #24]! │ │ │ │ mov r7, r3 │ │ │ │ str r0, [r9, #36] @ 0x24 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ b 2e4f00 <__cxa_atexit@plt+0x2d8b1c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -746211,15 +746211,15 @@ │ │ │ │ strbeq r7, [r8], #-2784 @ 0xfffff520 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e4f80 <__cxa_atexit@plt+0x2d8b9c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ + b 3fa968 <__cxa_atexit@plt+0x3ee584> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -746249,15 +746249,15 @@ │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strbeq r7, [r8], #-2880 @ 0xfffff4c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -746317,15 +746317,15 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e5128 <__cxa_atexit@plt+0x2d8d44> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -746390,15 +746390,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e524c <__cxa_atexit@plt+0x2d8e68> │ │ │ │ ldr r3, [pc, #32] @ 2e525c <__cxa_atexit@plt+0x2d8e78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e5260 <__cxa_atexit@plt+0x2d8e7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ streq r2, [r3], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -746411,24 +746411,24 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e52a0 <__cxa_atexit@plt+0x2d8ebc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2e52c4 <__cxa_atexit@plt+0x2d8ee0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa80 <__cxa_atexit@plt+0x3ee69c> │ │ │ │ + b 3faad8 <__cxa_atexit@plt+0x3ee6f4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -746445,15 +746445,15 @@ │ │ │ │ str lr, [r8, #24]! │ │ │ │ add r5, r5, #16 │ │ │ │ add r3, r9, #8 │ │ │ │ str r0, [r9, #32] │ │ │ │ str r2, [r9, #36] @ 0x24 │ │ │ │ stm r3, {r0, r2, r7} │ │ │ │ str r1, [r9, #20] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -746471,15 +746471,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #36] @ 2e53a0 <__cxa_atexit@plt+0x2d8fbc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strbeq r7, [r8], #-1728 @ 0xfffff940 │ │ │ │ strbeq r7, [r8], #-1980 @ 0xfffff844 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -746536,24 +746536,24 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e5494 <__cxa_atexit@plt+0x2d90b0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2e54b8 <__cxa_atexit@plt+0x2d90d4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ mov sl, r4 │ │ │ │ @@ -746602,15 +746602,15 @@ │ │ │ │ mov r4, sl │ │ │ │ mov r8, r9 │ │ │ │ str ip, [r3, #48] @ 0x30 │ │ │ │ b 399af8 <__cxa_atexit@plt+0x38d714> │ │ │ │ mov r4, #48 @ 0x30 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ strbeq r7, [r8], #-1400 @ 0xfffffa88 │ │ │ │ strbeq r7, [r8], #-1356 @ 0xfffffab4 │ │ │ │ strbeq r7, [r8], #-1292 @ 0xfffffaf4 │ │ │ │ strbeq r7, [r8], #-2108 @ 0xfffff7c4 │ │ │ │ strbeq r7, [r8], #-3140 @ 0xfffff3bc │ │ │ │ strbeq r7, [r8], #-1312 @ 0xfffffae0 │ │ │ │ @@ -746631,15 +746631,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #36] @ 2e5620 <__cxa_atexit@plt+0x2d923c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strbeq r7, [r8], #-1088 @ 0xfffffbc0 │ │ │ │ strbeq r7, [r8], #-1340 @ 0xfffffac4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -746696,24 +746696,24 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e5714 <__cxa_atexit@plt+0x2d9330> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2e5738 <__cxa_atexit@plt+0x2d9354> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ mov sl, r4 │ │ │ │ @@ -746762,15 +746762,15 @@ │ │ │ │ mov r4, sl │ │ │ │ mov r8, r9 │ │ │ │ str ip, [r3, #48] @ 0x30 │ │ │ │ b 399af8 <__cxa_atexit@plt+0x38d714> │ │ │ │ mov r4, #48 @ 0x30 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ strbeq r7, [r8], #-760 @ 0xfffffd08 │ │ │ │ strbeq r7, [r8], #-716 @ 0xfffffd34 │ │ │ │ strbeq r7, [r8], #-652 @ 0xfffffd74 │ │ │ │ strbeq r7, [r8], #-1468 @ 0xfffffa44 │ │ │ │ strbeq r7, [r8], #-2500 @ 0xfffff63c │ │ │ │ strbeq r7, [r8], #-672 @ 0xfffffd60 │ │ │ │ @@ -746839,21 +746839,21 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e5950 <__cxa_atexit@plt+0x2d956c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ streq r1, [r3], #-1172 @ 0xfffffb6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2e59e4 <__cxa_atexit@plt+0x2d9600> │ │ │ │ @@ -746908,15 +746908,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #36] @ 2e5a74 <__cxa_atexit@plt+0x2d9690> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strbeq r6, [r8], #-4076 @ 0xfffff014 │ │ │ │ strbeq r7, [r8], #-232 @ 0xffffff18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -746975,15 +746975,15 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e5b70 <__cxa_atexit@plt+0x2d978c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -747093,15 +747093,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [r3, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -747111,25 +747111,25 @@ │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e5d90 <__cxa_atexit@plt+0x2d99ac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 2e5db8 <__cxa_atexit@plt+0x2d99d4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ strbeq r6, [r8], #-3464 @ 0xfffff278 │ │ │ │ streq r1, [r3], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e5dfc <__cxa_atexit@plt+0x2d9a18> │ │ │ │ @@ -747150,15 +747150,15 @@ │ │ │ │ streq r0, [r3], #-4080 @ 0xfffff010 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e5e2c <__cxa_atexit@plt+0x2d9a48> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r0, [r3], #-4044 @ 0xfffff034 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -747177,15 +747177,15 @@ │ │ │ │ str r0, [r1, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r3, [pc, #32] @ 2e5eac <__cxa_atexit@plt+0x2d9ac8> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa80 <__cxa_atexit@plt+0x3ee69c> │ │ │ │ + b 3faad8 <__cxa_atexit@plt+0x3ee6f4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ strbeq r6, [r8], #-3240 @ 0xfffff358 │ │ │ │ streq r1, [r3], #-1468 @ 0xfffffa44 │ │ │ │ @@ -747196,15 +747196,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e5ee4 <__cxa_atexit@plt+0x2d9b00> │ │ │ │ ldr r3, [pc, #32] @ 2e5ef4 <__cxa_atexit@plt+0x2d9b10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e5ef8 <__cxa_atexit@plt+0x2d9b14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r1, [r3], #-1432 @ 0xfffffa68 │ │ │ │ streq r1, [r3], #-1396 @ 0xfffffa8c │ │ │ │ @@ -747225,15 +747225,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 2e5f60 <__cxa_atexit@plt+0x2d9b7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 399778 <__cxa_atexit@plt+0x38d394> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ streq r1, [r3], #-1336 @ 0xfffffac8 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ strbeq r6, [r8], #-3060 @ 0xfffff40c │ │ │ │ streq r0, [r3], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -747249,15 +747249,15 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 2e5fdc <__cxa_atexit@plt+0x2d9bf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -747268,15 +747268,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [pc, #12] @ 2e6004 <__cxa_atexit@plt+0x2d9c20> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ + b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #48] @ 2e604c <__cxa_atexit@plt+0x2d9c68> │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -747331,15 +747331,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e6100 <__cxa_atexit@plt+0x2d9d1c> │ │ │ │ ldr r3, [pc, #32] @ 2e6110 <__cxa_atexit@plt+0x2d9d2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e6114 <__cxa_atexit@plt+0x2d9d30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r1, [r3], #-956 @ 0xfffffc44 │ │ │ │ streq r1, [r3], #-920 @ 0xfffffc68 │ │ │ │ @@ -747357,52 +747357,52 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r8, [r3, #8] │ │ │ │ b 399688 <__cxa_atexit@plt+0x38d2a4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e618c <__cxa_atexit@plt+0x2d9da8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e61ac <__cxa_atexit@plt+0x2d9dc8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e61cc <__cxa_atexit@plt+0x2d9de8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2e61fc <__cxa_atexit@plt+0x2d9e18> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2e6200 <__cxa_atexit@plt+0x2d9e1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ strbeq r6, [r8], #-2340 @ 0xfffff6dc │ │ │ │ strbeq r6, [r8], #-2372 @ 0xfffff6bc │ │ │ │ streq r1, [r3], #-684 @ 0xfffffd54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -747439,15 +747439,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e62b0 <__cxa_atexit@plt+0x2d9ecc> │ │ │ │ ldr r3, [pc, #32] @ 2e62c0 <__cxa_atexit@plt+0x2d9edc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b 3faa88 <__cxa_atexit@plt+0x3ee6a4> │ │ │ │ + b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ ldr r7, [pc, #12] @ 2e62c4 <__cxa_atexit@plt+0x2d9ee0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r1, [r3], #-532 @ 0xfffffdec │ │ │ │ streq r1, [r3], #-488 @ 0xfffffe18 │ │ │ │ @@ -747465,52 +747465,52 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r8, [r3, #8] │ │ │ │ b 399688 <__cxa_atexit@plt+0x38d2a4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e633c <__cxa_atexit@plt+0x2d9f58> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e635c <__cxa_atexit@plt+0x2d9f78> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e637c <__cxa_atexit@plt+0x2d9f98> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2e63ac <__cxa_atexit@plt+0x2d9fc8> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2e63b0 <__cxa_atexit@plt+0x2d9fcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ strbeq r6, [r8], #-1908 @ 0xfffff88c │ │ │ │ strbeq r6, [r8], #-1940 @ 0xfffff86c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -747617,26 +747617,26 @@ │ │ │ │ bhi 2e6578 <__cxa_atexit@plt+0x2da194> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2e6580 <__cxa_atexit@plt+0x2da19c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa950 <__cxa_atexit@plt+0x3ee56c> │ │ │ │ + b 3fa9a8 <__cxa_atexit@plt+0x3ee5c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r8], #-1208 @ 0xfffffb48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #12] @ 2e65a4 <__cxa_atexit@plt+0x2da1c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r9, r3, #81 @ 0x51 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ strbeq r6, [r8], #-1168 @ 0xfffffb70 │ │ │ │ streq r0, [r3], #-3904 @ 0xfffff0c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e65e8 <__cxa_atexit@plt+0x2da204> │ │ │ │ @@ -747666,15 +747666,15 @@ │ │ │ │ streq r0, [r3], #-3788 @ 0xfffff134 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e663c <__cxa_atexit@plt+0x2da258> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r0, [r3], #-3752 @ 0xfffff158 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -747726,15 +747726,15 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ 2e6750 <__cxa_atexit@plt+0x2da36c> │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -747747,15 +747747,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2e6784 <__cxa_atexit@plt+0x2da3a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ strbeq r6, [r8], #-928 @ 0xfffffc60 │ │ │ │ strbeq r6, [r8], #-960 @ 0xfffffc40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e67c4 <__cxa_atexit@plt+0x2da3e0> │ │ │ │ @@ -747783,21 +747783,21 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e6810 <__cxa_atexit@plt+0x2da42c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2e6894 <__cxa_atexit@plt+0x2da4b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -747852,24 +747852,24 @@ │ │ │ │ streq r0, [r3], #-3044 @ 0xfffff41c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e6924 <__cxa_atexit@plt+0x2da540> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r0, [r3], #-3008 @ 0xfffff440 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e6948 <__cxa_atexit@plt+0x2da564> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r0, [r3], #-2972 @ 0xfffff464 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -747889,15 +747889,15 @@ │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ str lr, [r0, #16]! │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #24] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ - b 3faad8 <__cxa_atexit@plt+0x3ee6f4> │ │ │ │ + b 3fab30 <__cxa_atexit@plt+0x3ee74c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ strbeq r6, [r8], #-436 @ 0xfffffe4c │ │ │ │ streq r0, [r3], #-2848 @ 0xfffff4e0 │ │ │ │ @@ -748072,21 +748072,21 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e6c94 <__cxa_atexit@plt+0x2da8b0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2e6d18 <__cxa_atexit@plt+0x2da934> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -748142,15 +748142,15 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -748158,15 +748158,15 @@ │ │ │ │ strbeq r5, [r8], #-3232 @ 0xfffff360 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ + b 3fab38 <__cxa_atexit@plt+0x3ee754> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -748229,15 +748229,15 @@ │ │ │ │ str r0, [r2, #24]! │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -748273,15 +748273,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -748340,15 +748340,15 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r9, [r6, #4] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r1, [r8] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r8 │ │ │ │ bx r1 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -748380,15 +748380,15 @@ │ │ │ │ str r0, [r5, #8]! │ │ │ │ sub r0, r3, #7 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -748430,15 +748430,15 @@ │ │ │ │ str r0, [r2, #24]! │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -748460,15 +748460,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strbeq r5, [r8], #-1944 @ 0xfffff868 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ @@ -748528,15 +748528,15 @@ │ │ │ │ str r1, [r2, #20] │ │ │ │ str sl, [r9, #8] │ │ │ │ str r0, [r2, #32] │ │ │ │ str lr, [r2, #36] @ 0x24 │ │ │ │ str r3, [r2, #40] @ 0x28 │ │ │ │ str r8, [r2, #44] @ 0x2c │ │ │ │ str r2, [r2, #48] @ 0x30 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #28] @ 2e73f0 <__cxa_atexit@plt+0x2db00c> │ │ │ │ @@ -748576,15 +748576,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -748593,35 +748593,35 @@ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e74b8 <__cxa_atexit@plt+0x2db0d4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e74d8 <__cxa_atexit@plt+0x2db0f4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2e7508 <__cxa_atexit@plt+0x2db124> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2e750c <__cxa_atexit@plt+0x2db128> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ strbeq r5, [r8], #-4072 @ 0xfffff018 │ │ │ │ strbeq r5, [r8], #-1592 @ 0xfffff9c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -748642,15 +748642,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -748659,35 +748659,35 @@ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e75c0 <__cxa_atexit@plt+0x2db1dc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e75e0 <__cxa_atexit@plt+0x2db1fc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2e7610 <__cxa_atexit@plt+0x2db22c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2e7614 <__cxa_atexit@plt+0x2db230> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ strbeq r5, [r8], #-1296 @ 0xfffffaf0 │ │ │ │ strbeq r5, [r8], #-1328 @ 0xfffffad0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e7654 <__cxa_atexit@plt+0x2db270> │ │ │ │ @@ -748715,21 +748715,21 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e76a0 <__cxa_atexit@plt+0x2db2bc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2e7724 <__cxa_atexit@plt+0x2db340> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -748802,28 +748802,28 @@ │ │ │ │ str r9, [r1, #20]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ str r0, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e7830 <__cxa_atexit@plt+0x2db44c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ strbeq r5, [r8], #-784 @ 0xfffffcf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e7890 <__cxa_atexit@plt+0x2db4ac> │ │ │ │ ldr r2, [pc, #72] @ 2e7898 <__cxa_atexit@plt+0x2db4b4> │ │ │ │ @@ -748875,15 +748875,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 2e7948 <__cxa_atexit@plt+0x2db564> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -748950,15 +748950,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ stm ip, {r1, r9, sl} │ │ │ │ - b 3faa80 <__cxa_atexit@plt+0x3ee69c> │ │ │ │ + b 3faad8 <__cxa_atexit@plt+0x3ee6f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -748995,21 +748995,21 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e7b00 <__cxa_atexit@plt+0x2db71c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2e7b84 <__cxa_atexit@plt+0x2db7a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -749061,15 +749061,15 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ - b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ + b 3fab38 <__cxa_atexit@plt+0x3ee754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -749141,15 +749141,15 @@ │ │ │ │ str r0, [r2, #24]! │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -749185,15 +749185,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -749252,15 +749252,15 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r9, [r6, #4] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r1, [r8] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r8 │ │ │ │ bx r1 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -749292,15 +749292,15 @@ │ │ │ │ str r0, [r5, #8]! │ │ │ │ sub r0, r3, #7 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -749342,15 +749342,15 @@ │ │ │ │ str r0, [r2, #24]! │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -749376,15 +749376,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r2, [r7, #24] │ │ │ │ sub lr, r5, #24 │ │ │ │ str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ strbeq r4, [r8], #-2388 @ 0xfffff6ac │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -749457,15 +749457,15 @@ │ │ │ │ str ip, [r1, #12] │ │ │ │ str r8, [r1, #16] │ │ │ │ str r2, [r1, #20] │ │ │ │ str lr, [r1, #36] @ 0x24 │ │ │ │ str r0, [r1, #40] @ 0x28 │ │ │ │ str r8, [r1, #44] @ 0x2c │ │ │ │ str r1, [r1, #48] @ 0x30 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #32] @ 2e8274 <__cxa_atexit@plt+0x2dbe90> │ │ │ │ add r5, r3, #12 │ │ │ │ @@ -749513,15 +749513,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, lr │ │ │ │ add r1, r3, #8 │ │ │ │ stm r1, {r0, r2, r9, sl} │ │ │ │ str r8, [r3, #24] │ │ │ │ str ip, [r3, #28] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -749544,35 +749544,35 @@ │ │ │ │ ldr r3, [pc, #36] @ 2e83a0 <__cxa_atexit@plt+0x2dbfbc> │ │ │ │ add lr, r5, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ str r3, [r5, #20] │ │ │ │ str r7, [r5, #24] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ strbeq r4, [r8], #-1696 @ 0xfffff960 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2e83c4 <__cxa_atexit@plt+0x2dbfe0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e83e4 <__cxa_atexit@plt+0x2dc000> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -749594,15 +749594,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ ldmib r5, {r2, sl} │ │ │ │ str r0, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r7, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ strbeq r4, [r8], #-1824 @ 0xfffff8e0 │ │ │ │ strbeq r4, [r8], #-1764 @ 0xfffff91c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -749634,21 +749634,21 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e84fc <__cxa_atexit@plt+0x2dc118> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2e8580 <__cxa_atexit@plt+0x2dc19c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -749722,28 +749722,28 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r0, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r0, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e8690 <__cxa_atexit@plt+0x2dc2ac> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ strbeq r4, [r8], #-1200 @ 0xfffffb50 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2e8714 <__cxa_atexit@plt+0x2dc330> │ │ │ │ @@ -749953,15 +749953,15 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r0, [pc, #56] @ 2e8a1c <__cxa_atexit@plt+0x2dc638> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -750123,15 +750123,15 @@ │ │ │ │ stm r0, {r3, r8, sl} │ │ │ │ str ip, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, lr │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -750177,15 +750177,15 @@ │ │ │ │ strbeq r3, [r8], #-3308 @ 0xfffff314 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e8d78 <__cxa_atexit@plt+0x2dc994> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -750205,15 +750205,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #-16] │ │ │ │ str r0, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ strbeq r3, [r8], #-3460 @ 0xfffff27c │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -750251,43 +750251,43 @@ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e8ea0 <__cxa_atexit@plt+0x2dcabc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e8ec0 <__cxa_atexit@plt+0x2dcadc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e8ee0 <__cxa_atexit@plt+0x2dcafc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2e8f10 <__cxa_atexit@plt+0x2dcb2c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2e8f14 <__cxa_atexit@plt+0x2dcb30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ strbeq r4, [r8], #-1576 @ 0xfffff9d8 │ │ │ │ strbeq r3, [r8], #-3120 @ 0xfffff3d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -750370,43 +750370,43 @@ │ │ │ │ strbeq r3, [r8], #-2564 @ 0xfffff5fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e907c <__cxa_atexit@plt+0x2dcc98> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e909c <__cxa_atexit@plt+0x2dccb8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e90bc <__cxa_atexit@plt+0x2dccd8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2e90ec <__cxa_atexit@plt+0x2dcd08> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2e90f0 <__cxa_atexit@plt+0x2dcd0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ strbeq r4, [r8], #-1088 @ 0xfffffbc0 │ │ │ │ strbeq r3, [r8], #-2644 @ 0xfffff5ac │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -750469,23 +750469,23 @@ │ │ │ │ strbeq r3, [r8], #-2288 @ 0xfffff710 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e9208 <__cxa_atexit@plt+0x2dce24> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e9228 <__cxa_atexit@plt+0x2dce44> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ strbeq r3, [r8], #-2328 @ 0xfffff6e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e92a8 <__cxa_atexit@plt+0x2dcec4> │ │ │ │ ldr r1, [pc, #136] @ 2e92d0 <__cxa_atexit@plt+0x2dceec> │ │ │ │ @@ -750695,15 +750695,15 @@ │ │ │ │ cmp r1, r3 │ │ │ │ bne 2e9590 <__cxa_atexit@plt+0x2dd1ac> │ │ │ │ ldr r8, [r2, #20]! │ │ │ │ ldr r5, [pc, #232] @ 2e966c <__cxa_atexit@plt+0x2dd288> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stm r2, {r5, ip} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ mov r1, r2 │ │ │ │ cmp fp, r5 │ │ │ │ ldr sl, [r1, #24]! │ │ │ │ ldr r8, [r1, #-16] │ │ │ │ ldr r9, [r1, #-12] │ │ │ │ str ip, [r1] │ │ │ │ bhi 2e9640 <__cxa_atexit@plt+0x2dd25c> │ │ │ │ @@ -750884,15 +750884,15 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r0, [pc, #56] @ 2e98a8 <__cxa_atexit@plt+0x2dd4c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -751054,15 +751054,15 @@ │ │ │ │ stm r0, {r3, r8, sl} │ │ │ │ str ip, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, lr │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -751112,15 +751112,15 @@ │ │ │ │ ldr r1, [pc, #64] @ 2e9c3c <__cxa_atexit@plt+0x2dd858> │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #-16] │ │ │ │ stmdb r3, {r0, r8, r9} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -751150,15 +751150,15 @@ │ │ │ │ ldr lr, [pc, #60] @ 2e9cd0 <__cxa_atexit@plt+0x2dd8ec> │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-16]! │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -751167,35 +751167,35 @@ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e9cf0 <__cxa_atexit@plt+0x2dd90c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2e9d10 <__cxa_atexit@plt+0x2dd92c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2e9d40 <__cxa_atexit@plt+0x2dd95c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2e9d44 <__cxa_atexit@plt+0x2dd960> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ strbeq r3, [r8], #-2040 @ 0xfffff808 │ │ │ │ strbeq r2, [r8], #-3584 @ 0xfffff200 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ cmp fp, lr │ │ │ │ bhi 2e9e00 <__cxa_atexit@plt+0x2dda1c> │ │ │ │ @@ -751235,15 +751235,15 @@ │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ mov r5, lr │ │ │ │ mov r6, sl │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov sl, r6 │ │ │ │ b 2e9e10 <__cxa_atexit@plt+0x2dda2c> │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @@ -751273,15 +751273,15 @@ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2e9e98 <__cxa_atexit@plt+0x2ddab4> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -751302,15 +751302,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ strbeq r2, [r8], #-3176 @ 0xfffff398 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -751384,31 +751384,31 @@ │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2ea054 <__cxa_atexit@plt+0x2ddc70> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2ea074 <__cxa_atexit@plt+0x2ddc90> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2ea094 <__cxa_atexit@plt+0x2ddcb0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3faad8 <__cxa_atexit@plt+0x3ee6f4> │ │ │ │ + b 3fab30 <__cxa_atexit@plt+0x3ee74c> │ │ │ │ strbeq r2, [r8], #-2732 @ 0xfffff554 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2ea0fc <__cxa_atexit@plt+0x2ddd18> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -751469,15 +751469,15 @@ │ │ │ │ ldr r1, [pc, #64] @ 2ea1d0 <__cxa_atexit@plt+0x2dddec> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, lr │ │ │ │ add r1, r3, #8 │ │ │ │ stm r1, {r0, r2, r9, sl} │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -751632,15 +751632,15 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r0, [pc, #56] @ 2ea458 <__cxa_atexit@plt+0x2de074> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -751802,15 +751802,15 @@ │ │ │ │ stm r0, {r3, r8, sl} │ │ │ │ str ip, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, lr │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -751860,15 +751860,15 @@ │ │ │ │ ldr r1, [pc, #64] @ 2ea7ec <__cxa_atexit@plt+0x2de408> │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #-16] │ │ │ │ stmdb r3, {r0, r8, r9} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -751903,15 +751903,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, lr │ │ │ │ add r1, r3, #8 │ │ │ │ stm r1, {r0, r2, r9} │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -751945,15 +751945,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, lr │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, r8, sl} │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -751981,40 +751981,40 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2ea9a8 <__cxa_atexit@plt+0x2de5c4> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2ea9cc <__cxa_atexit@plt+0x2de5e8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2ea9ec <__cxa_atexit@plt+0x2de608> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2eaa0c <__cxa_atexit@plt+0x2de628> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -752039,15 +752039,15 @@ │ │ │ │ str ip, [r3, #-16] │ │ │ │ stmdb r3, {r2, r7, sl} │ │ │ │ str ip, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xfffff798 │ │ │ │ strbeq r2, [r8], #-236 @ 0xffffff14 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -752088,15 +752088,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq ip, [r2], #-2568 @ 0xfffff5f8 │ │ │ │ strbeq r1, [r8], #-3824 @ 0xfffff110 │ │ │ │ strbeq r2, [r8], #-0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -752123,15 +752123,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3faa28 <__cxa_atexit@plt+0x3ee644> │ │ │ │ + b 3faa80 <__cxa_atexit@plt+0x3ee69c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -752152,15 +752152,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 2eac64 <__cxa_atexit@plt+0x2de880> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r8], #-3576 @ 0xfffff208 │ │ │ │ strbeq r1, [r8], #-3620 @ 0xfffff1dc │ │ │ │ strbeq r1, [r8], #-3600 @ 0xfffff1f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -752193,15 +752193,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ + b 3fab38 <__cxa_atexit@plt+0x3ee754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -752234,15 +752234,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -752644,15 +752644,15 @@ │ │ │ │ ldr r2, [sp] │ │ │ │ str r4, [r3, #72] @ 0x48 │ │ │ │ mov r4, r9 │ │ │ │ str ip, [r3, #44] @ 0x2c │ │ │ │ str sl, [r3, #56] @ 0x38 │ │ │ │ str r3, [r3, #60] @ 0x3c │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ b 2eb414 <__cxa_atexit@plt+0x2df030> │ │ │ │ mov r5, #76 @ 0x4c │ │ │ │ str r5, [r9, #828] @ 0x33c │ │ │ │ ldr r0, [r9, #-8] │ │ │ │ mov r4, r9 │ │ │ │ mov r5, r2 │ │ │ │ @@ -752784,15 +752784,15 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r0, [pc, #56] @ 2eb658 <__cxa_atexit@plt+0x2df274> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -752954,15 +752954,15 @@ │ │ │ │ stm r0, {r3, r8, sl} │ │ │ │ str ip, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, lr │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -753012,15 +753012,15 @@ │ │ │ │ ldr r1, [pc, #64] @ 2eb9ec <__cxa_atexit@plt+0x2df608> │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #-16] │ │ │ │ stmdb r3, {r0, r8, r9} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -753055,15 +753055,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, lr │ │ │ │ add r1, r3, #8 │ │ │ │ stm r1, {r0, r2, r9} │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -753123,15 +753123,15 @@ │ │ │ │ str lr, [r3, #64]! @ 0x40 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-16] │ │ │ │ ldr r3, [pc, #60] @ 2ebbb0 <__cxa_atexit@plt+0x2df7cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ ldm sp, {r5, fp} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -753167,15 +753167,15 @@ │ │ │ │ str sl, [r5, #-36] @ 0xffffffdc │ │ │ │ str ip, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ strbeq r0, [r8], #-3636 @ 0xfffff1cc │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -753203,15 +753203,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str ip, [r3, #28] │ │ │ │ str sl, [r3, #32] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ strbeq r0, [r8], #-3784 @ 0xfffff138 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -753234,33 +753234,33 @@ │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2ebd3c <__cxa_atexit@plt+0x2df958> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2ebd60 <__cxa_atexit@plt+0x2df97c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2ebd84 <__cxa_atexit@plt+0x2df9a0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov lr, fp │ │ │ │ add fp, r6, #68 @ 0x44 │ │ │ │ cmp r2, fp │ │ │ │ @@ -753338,15 +753338,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ + b 3fab38 <__cxa_atexit@plt+0x3ee754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -753379,15 +753379,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -753459,21 +753459,21 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2ec0c0 <__cxa_atexit@plt+0x2dfcdc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ streq fp, [r2], #-1132 @ 0xfffffb94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2ec154 <__cxa_atexit@plt+0x2dfd70> │ │ │ │ @@ -753528,15 +753528,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #36] @ 2ec1e4 <__cxa_atexit@plt+0x2dfe00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strbeq r0, [r8], #-2172 @ 0xfffff784 │ │ │ │ strbeq r0, [r8], #-2424 @ 0xfffff688 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -753595,15 +753595,15 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2ec2e0 <__cxa_atexit@plt+0x2dfefc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -753713,15 +753713,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12]! │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -753757,15 +753757,15 @@ │ │ │ │ str r0, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12]! │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ - b 3faa80 <__cxa_atexit@plt+0x3ee69c> │ │ │ │ + b 3faad8 <__cxa_atexit@plt+0x3ee6f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -753881,21 +753881,21 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2ec758 <__cxa_atexit@plt+0x2e0374> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ streq sl, [r2], #-3540 @ 0xfffff22c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2ec7ec <__cxa_atexit@plt+0x2e0408> │ │ │ │ @@ -753950,15 +753950,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #36] @ 2ec87c <__cxa_atexit@plt+0x2e0498> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strbeq r0, [r8], #-484 @ 0xfffffe1c │ │ │ │ strbeq r0, [r8], #-736 @ 0xfffffd20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -754017,15 +754017,15 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2ec978 <__cxa_atexit@plt+0x2e0594> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -754135,15 +754135,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12]! │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -754179,15 +754179,15 @@ │ │ │ │ str r0, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12]! │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ - b 3faa80 <__cxa_atexit@plt+0x3ee69c> │ │ │ │ + b 3faad8 <__cxa_atexit@plt+0x3ee6f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -754304,15 +754304,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str ip, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3faad8 <__cxa_atexit@plt+0x3ee6f4> │ │ │ │ + b 3fab30 <__cxa_atexit@plt+0x3ee74c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -754382,15 +754382,15 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldm ip, {r0, r2, sl, ip} │ │ │ │ str lr, [r9, #4]! │ │ │ │ add lr, r9, #16 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ stm lr, {r0, r2, sl, ip} │ │ │ │ - b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ + b 3fab38 <__cxa_atexit@plt+0x3ee754> │ │ │ │ mov r6, r9 │ │ │ │ b 2ecf3c <__cxa_atexit@plt+0x2e0b58> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -754461,15 +754461,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str ip, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3faad8 <__cxa_atexit@plt+0x3ee6f4> │ │ │ │ + b 3fab30 <__cxa_atexit@plt+0x3ee74c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -754517,15 +754517,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3faad8 <__cxa_atexit@plt+0x3ee6f4> │ │ │ │ + b 3fab30 <__cxa_atexit@plt+0x3ee74c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -754715,15 +754715,15 @@ │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str ip, [r6, #32] │ │ │ │ mov r6, r9 │ │ │ │ str sl, [r5, #8] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ strbeq pc, [r7], #-1832 @ 0xfffff8d8 @ │ │ │ │ @@ -754762,15 +754762,15 @@ │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r8, [sp, #4] │ │ │ │ add r1, r6, #24 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, sl │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbeq pc, [r7], #-1628 @ 0xfffff9a4 @ │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -754819,15 +754819,15 @@ │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r2, #28] │ │ │ │ ldr r2, [pc, #48] @ 2ed620 <__cxa_atexit@plt+0x2e123c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ stmdb r5, {r2, r3, r9} │ │ │ │ mov r5, sl │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -754957,15 +754957,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str ip, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r2, #4] │ │ │ │ str sl, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -755295,15 +755295,15 @@ │ │ │ │ ldr r2, [pc, #68] @ 2edd9c <__cxa_atexit@plt+0x2e19b8> │ │ │ │ sub r4, r6, #43 @ 0x2b │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ stmdb r5, {r2, r3, r4} │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r5, [sp, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -755428,24 +755428,24 @@ │ │ │ │ stm r2, {r1, r8, lr} │ │ │ │ str r6, [r5, #40] @ 0x28 │ │ │ │ ldr r6, [pc, #88] @ 2edfcc <__cxa_atexit@plt+0x2e1be8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #32] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r2, [pc, #52] @ 2edfc0 <__cxa_atexit@plt+0x2e1bdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r2, [r5, #32] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 2edfb4 <__cxa_atexit@plt+0x2e1bd0> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbeq lr, [r7], #-2988 @ 0xfffff454 │ │ │ │ @@ -755519,15 +755519,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ str r3, [r5, #-12] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ stmdb r5, {r3, r4} │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #112 @ 0x70 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -755657,15 +755657,15 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r0, [pc, #56] @ 2ee33c <__cxa_atexit@plt+0x2e1f58> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -755827,15 +755827,15 @@ │ │ │ │ stm r0, {r3, r8, sl} │ │ │ │ str ip, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, lr │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -755885,15 +755885,15 @@ │ │ │ │ ldr r1, [pc, #64] @ 2ee6d0 <__cxa_atexit@plt+0x2e22ec> │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #-16] │ │ │ │ stmdb r3, {r0, r8, r9} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -755928,15 +755928,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, lr │ │ │ │ add r1, r3, #8 │ │ │ │ stm r1, {r0, r2, r9} │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -755962,38 +755962,38 @@ │ │ │ │ ldr r8, [r7, #28] │ │ │ │ ldr r1, [r7, #24] │ │ │ │ str lr, [r5, #24] │ │ │ │ str r7, [r5, #28] │ │ │ │ stmib r5, {r0, r2, r3} │ │ │ │ str r1, [r5, #16] │ │ │ │ str r9, [r5, #20] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ strbeq lr, [r7], #-612 @ 0xfffffd9c │ │ │ │ streq r8, [r2], #-3436 @ 0xfffff294 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2ee810 <__cxa_atexit@plt+0x2e242c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r8, [r2], #-3396 @ 0xfffff2bc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2ee838 <__cxa_atexit@plt+0x2e2454> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r8, [r2], #-3356 @ 0xfffff2e4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #132 @ 0x84 │ │ │ │ @@ -756055,15 +756055,15 @@ │ │ │ │ str r4, [r5, #28] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ stm r2, {r0, r3} │ │ │ │ str r9, [r3, #-36] @ 0xffffffdc │ │ │ │ str ip, [r3, #-32] @ 0xffffffe0 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #132 @ 0x84 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xffffdd24 │ │ │ │ @ instruction: 0xffffe3b0 │ │ │ │ @ instruction: 0xffffd66c │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @@ -756092,15 +756092,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2ee9e4 <__cxa_atexit@plt+0x2e2600> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r8, [r2], #-2928 @ 0xfffff490 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -756121,15 +756121,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ strbeq lr, [r7], #-284 @ 0xfffffee4 │ │ │ │ streq r8, [r2], #-2808 @ 0xfffff508 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ @@ -756307,15 +756307,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 2eed54 <__cxa_atexit@plt+0x2e2970> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3faa20 <__cxa_atexit@plt+0x3ee63c> │ │ │ │ + b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r8, [r2], #-2260 @ 0xfffff72c │ │ │ │ strbeq sp, [r7], #-3308 @ 0xfffff314 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -756358,15 +756358,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 2eee34 <__cxa_atexit@plt+0x2e2a50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -756411,30 +756411,30 @@ │ │ │ │ ldr r3, [pc, #32] @ 2eeee8 <__cxa_atexit@plt+0x2e2b04> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 2eeeec <__cxa_atexit@plt+0x2e2b08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ + b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strbeq sp, [r7], #-2888 @ 0xfffff4b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2eef1c <__cxa_atexit@plt+0x2e2b38> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2eef20 <__cxa_atexit@plt+0x2e2b3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ strbeq sp, [r7], #-3076 @ 0xfffff3fc │ │ │ │ strbeq sp, [r7], #-2880 @ 0xfffff4c0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -756465,15 +756465,15 @@ │ │ │ │ str r8, [r6, #12] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r6, [r5, #-12] │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -756509,15 +756509,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str r8, [r3, #12] │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r6, r3 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -756642,15 +756642,15 @@ │ │ │ │ str r3, [r2, #-4] │ │ │ │ beq 2ef27c <__cxa_atexit@plt+0x2e2e98> │ │ │ │ ldr r3, [pc, #48] @ 2ef29c <__cxa_atexit@plt+0x2e2eb8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -756659,15 +756659,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2ef2c0 <__cxa_atexit@plt+0x2e2edc> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #56] @ 2ef30c <__cxa_atexit@plt+0x2e2f28> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -756676,27 +756676,27 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ beq 2ef304 <__cxa_atexit@plt+0x2e2f20> │ │ │ │ ldr r3, [pc, #28] @ 2ef310 <__cxa_atexit@plt+0x2e2f2c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2ef334 <__cxa_atexit@plt+0x2e2f50> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r8, r2, r3 │ │ │ │ @@ -756718,15 +756718,15 @@ │ │ │ │ str r1, [r6, #4]! │ │ │ │ stmib r5, {r0, r6} │ │ │ │ str r8, [r6, #12] │ │ │ │ str r7, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ str lr, [r5] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r5, r2 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ mov r3, r6 │ │ │ │ b 2ef3c8 <__cxa_atexit@plt+0x2e2fe4> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -756757,15 +756757,15 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ ldr r8, [pc, #24] @ 2ef458 <__cxa_atexit@plt+0x2e3074> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3faae8 <__cxa_atexit@plt+0x3ee704> │ │ │ │ + b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ strbeq lr, [r7], #-236 @ 0xffffff14 │ │ │ │ streq r8, [r2], #-464 @ 0xfffffe30 │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -756795,15 +756795,15 @@ │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ stmib r5, {r0, r6} │ │ │ │ str r1, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ mov r6, r3 │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2ef59c <__cxa_atexit@plt+0x2e31b8> │ │ │ │ ldr r9, [pc, #204] @ 2ef5c4 <__cxa_atexit@plt+0x2e31e0> │ │ │ │ ldr lr, [pc, #204] @ 2ef5c8 <__cxa_atexit@plt+0x2e31e4> │ │ │ │ ldr sl, [r5, #16]! │ │ │ │ @@ -756839,15 +756839,15 @@ │ │ │ │ str r2, [r6, #24] │ │ │ │ ldr r2, [pc, #96] @ 2ef5dc <__cxa_atexit@plt+0x2e31f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str sl, [r5, #4] │ │ │ │ str r2, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -756883,15 +756883,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ strbeq sp, [r7], #-1316 @ 0xfffffadc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -756900,15 +756900,15 @@ │ │ │ │ bhi 2ef684 <__cxa_atexit@plt+0x2e32a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 2ef68c <__cxa_atexit@plt+0x2e32a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faae0 <__cxa_atexit@plt+0x3ee6fc> │ │ │ │ + b 3fab38 <__cxa_atexit@plt+0x3ee754> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sp, [r7], #-936 @ 0xfffffc58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -756965,15 +756965,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 2ef7ac <__cxa_atexit@plt+0x2e33c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -757072,28 +757072,28 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #16] │ │ │ │ str r6, [r6, #28] │ │ │ │ str r9, [r6, #32] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r3, [pc, #88] @ 2ef9a0 <__cxa_atexit@plt+0x2e35bc> │ │ │ │ ldr r2, [pc, #88] @ 2ef9a4 <__cxa_atexit@plt+0x2e35c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r6, #16]! │ │ │ │ str r2, [r5, #12]! │ │ │ │ str r6, [r5, #4] │ │ │ │ str r8, [r6, #8]! │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -757137,25 +757137,25 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #16] │ │ │ │ str r6, [r6, #28] │ │ │ │ str r9, [r6, #32] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r2, [pc, #72] @ 2efa88 <__cxa_atexit@plt+0x2e36a4> │ │ │ │ ldr r1, [pc, #72] @ 2efa8c <__cxa_atexit@plt+0x2e36a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r6, [r5, #4] │ │ │ │ str r8, [r6, #8]! │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ mov r2, r6 │ │ │ │ b 2efa70 <__cxa_atexit@plt+0x2e368c> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ @@ -757231,15 +757231,15 @@ │ │ │ │ sub r6, r2, #11 │ │ │ │ mov r8, sl │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r0, r6} │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r7, [r7, #10] │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 2efc38 <__cxa_atexit@plt+0x2e3854> │ │ │ │ ldr r9, [pc, #144] @ 2efc58 <__cxa_atexit@plt+0x2e3874> │ │ │ │ ldr lr, [pc, #144] @ 2efc5c <__cxa_atexit@plt+0x2e3878> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ @@ -757258,15 +757258,15 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ str r9, [r6, #32] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r2, r6 │ │ │ │ b 2efc2c <__cxa_atexit@plt+0x2e3848> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ @@ -757336,15 +757336,15 @@ │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ stm r0, {r3, r7, lr} │ │ │ │ sub r3, r6, #11 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r1 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -757428,44 +757428,44 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2efec4 <__cxa_atexit@plt+0x2e3ae0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r7, [r2], #-1908 @ 0xfffff88c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2efeec <__cxa_atexit@plt+0x2e3b08> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r7, [r2], #-1868 @ 0xfffff8b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2eff14 <__cxa_atexit@plt+0x2e3b30> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r7, [r2], #-1828 @ 0xfffff8dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2eff38 <__cxa_atexit@plt+0x2e3b54> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r7, [r2], #-1792 @ 0xfffff900 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ @@ -757513,15 +757513,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [pc, #48] @ 2f003c <__cxa_atexit@plt+0x2e3c58> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #96] @ 0x60 │ │ │ │ str r1, [r5] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xffffee2c │ │ │ │ @ instruction: 0xfffff068 │ │ │ │ @ instruction: 0xffffef30 │ │ │ │ @ instruction: 0xffffeea8 │ │ │ │ @@ -757734,15 +757734,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 2f039c <__cxa_atexit@plt+0x2e3fb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r7, [r2], #-804 @ 0xfffffcdc │ │ │ │ strbeq ip, [r7], #-1716 @ 0xfffff94c │ │ │ │ strbeq ip, [r7], #-1756 @ 0xfffff924 │ │ │ │ streq r7, [r2], #-764 @ 0xfffffd04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -757788,15 +757788,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 2f0474 <__cxa_atexit@plt+0x2e4090> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r7, [r2], #-580 @ 0xfffffdbc │ │ │ │ strbeq ip, [r7], #-1500 @ 0xfffffa24 │ │ │ │ strbeq ip, [r7], #-1540 @ 0xfffff9fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -757845,15 +757845,15 @@ │ │ │ │ str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ beq 2f0548 <__cxa_atexit@plt+0x2e4164> │ │ │ │ ldr r3, [pc, #40] @ 2f0564 <__cxa_atexit@plt+0x2e4180> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faaf0 <__cxa_atexit@plt+0x3ee70c> │ │ │ │ + b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbeq ip, [r7], #-1280 @ 0xfffffb00 │ │ │ │ @@ -757861,15 +757861,15 @@ │ │ │ │ streq r7, [r2], #-320 @ 0xfffffec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f0588 <__cxa_atexit@plt+0x2e41a4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faaf0 <__cxa_atexit@plt+0x3ee70c> │ │ │ │ + b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -757906,15 +757906,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 2f0660 <__cxa_atexit@plt+0x2e427c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -757935,15 +757935,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faaf8 <__cxa_atexit@plt+0x3ee714> │ │ │ │ + b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq ip, [r7], #-916 @ 0xfffffc6c │ │ │ │ strbeq ip, [r7], #-1188 @ 0xfffffb5c │ │ │ │ streq r6, [r2], #-4068 @ 0xfffff01c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -758008,15 +758008,15 @@ │ │ │ │ str r7, [r6, #28] │ │ │ │ str r2, [r5, #12] │ │ │ │ stmda r5, {r0, r6, lr} │ │ │ │ ldr r6, [pc, #68] @ 2f080c <__cxa_atexit@plt+0x2e4428> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fab00 <__cxa_atexit@plt+0x3ee71c> │ │ │ │ + b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2f07fc <__cxa_atexit@plt+0x2e4418> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ @@ -758058,15 +758058,15 @@ │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #16]! │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #-4] │ │ │ │ ldr r3, [pc, #44] @ 2f08c0 <__cxa_atexit@plt+0x2e44dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fab00 <__cxa_atexit@plt+0x3ee71c> │ │ │ │ + b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ ldr r3, [pc, #32] @ 2f08c4 <__cxa_atexit@plt+0x2e44e0> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @@ -758113,15 +758113,15 @@ │ │ │ │ str r3, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ stmda r5, {r0, r6, lr} │ │ │ │ ldr r6, [pc, #80] @ 2f09bc <__cxa_atexit@plt+0x2e45d8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, sl │ │ │ │ - b 3fab00 <__cxa_atexit@plt+0x3ee71c> │ │ │ │ + b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 2f09ac <__cxa_atexit@plt+0x2e45c8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ @@ -758169,15 +758169,15 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ str r3, [r6, #32] │ │ │ │ stmda r5, {r0, r6, lr} │ │ │ │ ldr r6, [pc, #68] @ 2f0a90 <__cxa_atexit@plt+0x2e46ac> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, sl │ │ │ │ - b 3fab00 <__cxa_atexit@plt+0x3ee71c> │ │ │ │ + b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 2f0a80 <__cxa_atexit@plt+0x2e469c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -758256,41 +758256,41 @@ │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f0bb4 <__cxa_atexit@plt+0x2e47d0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f0bd4 <__cxa_atexit@plt+0x2e47f0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f0bf4 <__cxa_atexit@plt+0x2e4810> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 2f0c1c <__cxa_atexit@plt+0x2e4838> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ strbeq fp, [r7], #-3876 @ 0xfffff0dc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -758561,15 +758561,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 2f1088 <__cxa_atexit@plt+0x2e4ca4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r6, [r2], #-1704 @ 0xfffff958 │ │ │ │ strbeq fp, [r7], #-2504 @ 0xfffff638 │ │ │ │ strbeq fp, [r7], #-2544 @ 0xfffff610 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -758614,15 +758614,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 2f115c <__cxa_atexit@plt+0x2e4d78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r6, [r2], #-1372 @ 0xfffffaa4 │ │ │ │ strbeq fp, [r7], #-2292 @ 0xfffff70c │ │ │ │ strbeq fp, [r7], #-2332 @ 0xfffff6e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -758671,15 +758671,15 @@ │ │ │ │ str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ beq 2f1230 <__cxa_atexit@plt+0x2e4e4c> │ │ │ │ ldr r3, [pc, #40] @ 2f124c <__cxa_atexit@plt+0x2e4e68> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faaf0 <__cxa_atexit@plt+0x3ee70c> │ │ │ │ + b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbeq fp, [r7], #-2072 @ 0xfffff7e8 │ │ │ │ @@ -758687,15 +758687,15 @@ │ │ │ │ streq r6, [r2], #-1112 @ 0xfffffba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f1270 <__cxa_atexit@plt+0x2e4e8c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faaf0 <__cxa_atexit@plt+0x3ee70c> │ │ │ │ + b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -758732,15 +758732,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 2f1348 <__cxa_atexit@plt+0x2e4f64> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -758761,15 +758761,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faaf8 <__cxa_atexit@plt+0x3ee714> │ │ │ │ + b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq fp, [r7], #-1708 @ 0xfffff954 │ │ │ │ strbeq fp, [r7], #-1980 @ 0xfffff844 │ │ │ │ streq r6, [r2], #-764 @ 0xfffffd04 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -758834,15 +758834,15 @@ │ │ │ │ str r7, [r6, #28] │ │ │ │ str r2, [r5, #12] │ │ │ │ stmda r5, {r0, r6, lr} │ │ │ │ ldr r6, [pc, #68] @ 2f14f4 <__cxa_atexit@plt+0x2e5110> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fab00 <__cxa_atexit@plt+0x3ee71c> │ │ │ │ + b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2f14e4 <__cxa_atexit@plt+0x2e5100> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ @@ -758884,15 +758884,15 @@ │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #16]! │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #-4] │ │ │ │ ldr r3, [pc, #44] @ 2f15a8 <__cxa_atexit@plt+0x2e51c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fab00 <__cxa_atexit@plt+0x3ee71c> │ │ │ │ + b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ ldr r3, [pc, #32] @ 2f15ac <__cxa_atexit@plt+0x2e51c8> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @@ -758939,15 +758939,15 @@ │ │ │ │ str r3, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ stmda r5, {r0, r6, lr} │ │ │ │ ldr r6, [pc, #80] @ 2f16a4 <__cxa_atexit@plt+0x2e52c0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, sl │ │ │ │ - b 3fab00 <__cxa_atexit@plt+0x3ee71c> │ │ │ │ + b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 2f1694 <__cxa_atexit@plt+0x2e52b0> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ @@ -758995,15 +758995,15 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ str r3, [r6, #32] │ │ │ │ stmda r5, {r0, r6, lr} │ │ │ │ ldr r6, [pc, #68] @ 2f1778 <__cxa_atexit@plt+0x2e5394> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, sl │ │ │ │ - b 3fab00 <__cxa_atexit@plt+0x3ee71c> │ │ │ │ + b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 2f1768 <__cxa_atexit@plt+0x2e5384> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -759082,41 +759082,41 @@ │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f189c <__cxa_atexit@plt+0x2e54b8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f18bc <__cxa_atexit@plt+0x2e54d8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f18dc <__cxa_atexit@plt+0x2e54f8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 2f1904 <__cxa_atexit@plt+0x2e5520> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ strbeq fp, [r7], #-572 @ 0xfffffdc4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -759338,15 +759338,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 2f1cac <__cxa_atexit@plt+0x2e58c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r5, [r2], #-2748 @ 0xfffff544 │ │ │ │ strbeq sl, [r7], #-3492 @ 0xfffff25c │ │ │ │ strbeq sl, [r7], #-3532 @ 0xfffff234 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -759391,15 +759391,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 2f1d80 <__cxa_atexit@plt+0x2e599c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r5, [r2], #-2360 @ 0xfffff6c8 │ │ │ │ strbeq sl, [r7], #-3280 @ 0xfffff330 │ │ │ │ strbeq sl, [r7], #-3320 @ 0xfffff308 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -759448,15 +759448,15 @@ │ │ │ │ str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ beq 2f1e54 <__cxa_atexit@plt+0x2e5a70> │ │ │ │ ldr r3, [pc, #40] @ 2f1e70 <__cxa_atexit@plt+0x2e5a8c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faaf0 <__cxa_atexit@plt+0x3ee70c> │ │ │ │ + b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbeq sl, [r7], #-3060 @ 0xfffff40c │ │ │ │ @@ -759464,15 +759464,15 @@ │ │ │ │ streq r5, [r2], #-2100 @ 0xfffff7cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f1e94 <__cxa_atexit@plt+0x2e5ab0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faaf0 <__cxa_atexit@plt+0x3ee70c> │ │ │ │ + b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -759509,15 +759509,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 2f1f6c <__cxa_atexit@plt+0x2e5b88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -759538,15 +759538,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faaf8 <__cxa_atexit@plt+0x3ee714> │ │ │ │ + b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r7], #-2696 @ 0xfffff578 │ │ │ │ strbeq sl, [r7], #-2968 @ 0xfffff468 │ │ │ │ streq r5, [r2], #-1752 @ 0xfffff928 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -759611,15 +759611,15 @@ │ │ │ │ str r7, [r6, #28] │ │ │ │ str r2, [r5, #12] │ │ │ │ stmda r5, {r0, r6, lr} │ │ │ │ ldr r6, [pc, #68] @ 2f2118 <__cxa_atexit@plt+0x2e5d34> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fab00 <__cxa_atexit@plt+0x3ee71c> │ │ │ │ + b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2f2108 <__cxa_atexit@plt+0x2e5d24> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ @@ -759661,15 +759661,15 @@ │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #16]! │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #-4] │ │ │ │ ldr r3, [pc, #44] @ 2f21cc <__cxa_atexit@plt+0x2e5de8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fab00 <__cxa_atexit@plt+0x3ee71c> │ │ │ │ + b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ ldr r3, [pc, #32] @ 2f21d0 <__cxa_atexit@plt+0x2e5dec> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @@ -759716,15 +759716,15 @@ │ │ │ │ str r3, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ stmda r5, {r0, r6, lr} │ │ │ │ ldr r6, [pc, #80] @ 2f22c8 <__cxa_atexit@plt+0x2e5ee4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, sl │ │ │ │ - b 3fab00 <__cxa_atexit@plt+0x3ee71c> │ │ │ │ + b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 2f22b8 <__cxa_atexit@plt+0x2e5ed4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ @@ -759772,15 +759772,15 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ str r3, [r6, #32] │ │ │ │ stmda r5, {r0, r6, lr} │ │ │ │ ldr r6, [pc, #68] @ 2f239c <__cxa_atexit@plt+0x2e5fb8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, sl │ │ │ │ - b 3fab00 <__cxa_atexit@plt+0x3ee71c> │ │ │ │ + b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 2f238c <__cxa_atexit@plt+0x2e5fa8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -759859,41 +759859,41 @@ │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f24c0 <__cxa_atexit@plt+0x2e60dc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f24e0 <__cxa_atexit@plt+0x2e60fc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f2500 <__cxa_atexit@plt+0x2e611c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 2f2528 <__cxa_atexit@plt+0x2e6144> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ strbeq sl, [r7], #-1560 @ 0xfffff9e8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -760115,15 +760115,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 2f28d0 <__cxa_atexit@plt+0x2e64ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r4, [r2], #-3788 @ 0xfffff134 │ │ │ │ strbeq sl, [r7], #-384 @ 0xfffffe80 │ │ │ │ strbeq sl, [r7], #-424 @ 0xfffffe58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -760168,15 +760168,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 2f29a4 <__cxa_atexit@plt+0x2e65c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r4, [r2], #-3348 @ 0xfffff2ec │ │ │ │ strbeq sl, [r7], #-172 @ 0xffffff54 │ │ │ │ strbeq sl, [r7], #-212 @ 0xffffff2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -760225,15 +760225,15 @@ │ │ │ │ str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ beq 2f2a78 <__cxa_atexit@plt+0x2e6694> │ │ │ │ ldr r3, [pc, #40] @ 2f2a94 <__cxa_atexit@plt+0x2e66b0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faaf0 <__cxa_atexit@plt+0x3ee70c> │ │ │ │ + b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbeq r9, [r7], #-4048 @ 0xfffff030 │ │ │ │ @@ -760241,15 +760241,15 @@ │ │ │ │ streq r4, [r2], #-3088 @ 0xfffff3f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f2ab8 <__cxa_atexit@plt+0x2e66d4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faaf0 <__cxa_atexit@plt+0x3ee70c> │ │ │ │ + b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -760286,15 +760286,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 2f2b90 <__cxa_atexit@plt+0x2e67ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -760315,15 +760315,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faaf8 <__cxa_atexit@plt+0x3ee714> │ │ │ │ + b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r7], #-3684 @ 0xfffff19c │ │ │ │ strbeq r9, [r7], #-3956 @ 0xfffff08c │ │ │ │ streq r4, [r2], #-2740 @ 0xfffff54c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -760388,15 +760388,15 @@ │ │ │ │ str r7, [r6, #28] │ │ │ │ str r2, [r5, #12] │ │ │ │ stmda r5, {r0, r6, lr} │ │ │ │ ldr r6, [pc, #68] @ 2f2d3c <__cxa_atexit@plt+0x2e6958> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fab00 <__cxa_atexit@plt+0x3ee71c> │ │ │ │ + b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 2f2d2c <__cxa_atexit@plt+0x2e6948> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ @@ -760438,15 +760438,15 @@ │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #16]! │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #-4] │ │ │ │ ldr r3, [pc, #44] @ 2f2df0 <__cxa_atexit@plt+0x2e6a0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fab00 <__cxa_atexit@plt+0x3ee71c> │ │ │ │ + b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ ldr r3, [pc, #32] @ 2f2df4 <__cxa_atexit@plt+0x2e6a10> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @@ -760493,15 +760493,15 @@ │ │ │ │ str r3, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ stmda r5, {r0, r6, lr} │ │ │ │ ldr r6, [pc, #80] @ 2f2eec <__cxa_atexit@plt+0x2e6b08> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, sl │ │ │ │ - b 3fab00 <__cxa_atexit@plt+0x3ee71c> │ │ │ │ + b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 2f2edc <__cxa_atexit@plt+0x2e6af8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ @@ -760549,15 +760549,15 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ str r3, [r6, #32] │ │ │ │ stmda r5, {r0, r6, lr} │ │ │ │ ldr r6, [pc, #68] @ 2f2fc0 <__cxa_atexit@plt+0x2e6bdc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, sl │ │ │ │ - b 3fab00 <__cxa_atexit@plt+0x3ee71c> │ │ │ │ + b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 2f2fb0 <__cxa_atexit@plt+0x2e6bcc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -760636,41 +760636,41 @@ │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f30e4 <__cxa_atexit@plt+0x2e6d00> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f3104 <__cxa_atexit@plt+0x2e6d20> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f3124 <__cxa_atexit@plt+0x2e6d40> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 2f314c <__cxa_atexit@plt+0x2e6d68> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ strbeq r9, [r7], #-2548 @ 0xfffff60c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -760892,15 +760892,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 2f34f4 <__cxa_atexit@plt+0x2e7110> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r7], #-1384 @ 0xfffffa98 │ │ │ │ strbeq r9, [r7], #-2044 @ 0xfffff804 │ │ │ │ strbeq r9, [r7], #-1408 @ 0xfffffa80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -760919,15 +760919,15 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [pc, #36] @ 2f3560 <__cxa_atexit@plt+0x2e717c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #105 @ 0x69 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strbeq r9, [r7], #-1552 @ 0xfffff9f0 │ │ │ │ strbeq r9, [r7], #-1260 @ 0xfffffb14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -760986,15 +760986,15 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f365c <__cxa_atexit@plt+0x2e7278> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -761060,15 +761060,15 @@ │ │ │ │ bhi 2f3784 <__cxa_atexit@plt+0x2e73a0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2f378c <__cxa_atexit@plt+0x2e73a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fab08 <__cxa_atexit@plt+0x3ee724> │ │ │ │ + b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r7], #-684 @ 0xfffffd54 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ @@ -761095,15 +761095,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12]! │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -761128,15 +761128,15 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [pc, #36] @ 2f38a4 <__cxa_atexit@plt+0x2e74c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #89 @ 0x59 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strbeq r9, [r7], #-716 @ 0xfffffd34 │ │ │ │ strbeq r9, [r7], #-424 @ 0xfffffe58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -761195,15 +761195,15 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f39a0 <__cxa_atexit@plt+0x2e75bc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -761287,15 +761287,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 2f3b38 <__cxa_atexit@plt+0x2e7754> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -761318,15 +761318,15 @@ │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strbeq r8, [r7], #-3764 @ 0xfffff14c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -761348,15 +761348,15 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ str r9, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3faa80 <__cxa_atexit@plt+0x3ee69c> │ │ │ │ + b 3faad8 <__cxa_atexit@plt+0x3ee6f4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ strbeq r8, [r7], #-3940 @ 0xfffff09c │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -761386,15 +761386,15 @@ │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ - b 3fab10 <__cxa_atexit@plt+0x3ee72c> │ │ │ │ + b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -761432,15 +761432,15 @@ │ │ │ │ str r2, [r3, #32] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ stm ip, {r1, r8, sl} │ │ │ │ - b 3faa80 <__cxa_atexit@plt+0x3ee69c> │ │ │ │ + b 3faad8 <__cxa_atexit@plt+0x3ee6f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -761467,24 +761467,24 @@ │ │ │ │ streq r3, [r2], #-2508 @ 0xfffff634 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f3de0 <__cxa_atexit@plt+0x2e79fc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2f3e04 <__cxa_atexit@plt+0x2e7a20> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -761501,15 +761501,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ stm lr, {r0, r2, r9} │ │ │ │ str r7, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ - b 3faa28 <__cxa_atexit@plt+0x3ee644> │ │ │ │ + b 3faa80 <__cxa_atexit@plt+0x3ee69c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ strbeq r8, [r7], #-3328 @ 0xfffff300 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -761681,15 +761681,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #101 @ 0x65 │ │ │ │ - b 3fa910 <__cxa_atexit@plt+0x3ee52c> │ │ │ │ + b 3fa968 <__cxa_atexit@plt+0x3ee584> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strbeq r8, [r7], #-2300 @ 0xfffff704 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -761724,15 +761724,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #101 @ 0x65 │ │ │ │ - b 3fa918 <__cxa_atexit@plt+0x3ee534> │ │ │ │ + b 3fa970 <__cxa_atexit@plt+0x3ee58c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strbeq r8, [r7], #-2128 @ 0xfffff7b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -761767,15 +761767,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #101 @ 0x65 │ │ │ │ - b 3fa920 <__cxa_atexit@plt+0x3ee53c> │ │ │ │ + b 3fa978 <__cxa_atexit@plt+0x3ee594> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ strbeq r8, [r7], #-1956 @ 0xfffff85c │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -761825,15 +761825,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 2f43a8 <__cxa_atexit@plt+0x2e7fc4> │ │ │ │ ldr r7, [pc, #112] @ 2f43d8 <__cxa_atexit@plt+0x2e7ff4> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 3faaf0 <__cxa_atexit@plt+0x3ee70c> │ │ │ │ + b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2f43b4 <__cxa_atexit@plt+0x2e7fd0> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #68] @ 2f43dc <__cxa_atexit@plt+0x2e7ff8> │ │ │ │ @@ -761859,15 +761859,15 @@ │ │ │ │ streq r3, [r2], #-712 @ 0xfffffd38 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f4400 <__cxa_atexit@plt+0x2e801c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faaf0 <__cxa_atexit@plt+0x3ee70c> │ │ │ │ + b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r3, [r2], #-676 @ 0xfffffd5c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -761934,15 +761934,15 @@ │ │ │ │ str r9, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ beq 2f453c <__cxa_atexit@plt+0x2e8158> │ │ │ │ ldr r3, [pc, #60] @ 2f455c <__cxa_atexit@plt+0x2e8178> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faaf0 <__cxa_atexit@plt+0x3ee70c> │ │ │ │ + b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 2f4560 <__cxa_atexit@plt+0x2e817c> │ │ │ │ @@ -761956,15 +761956,15 @@ │ │ │ │ streq r3, [r2], #-600 @ 0xfffffda8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f4584 <__cxa_atexit@plt+0x2e81a0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faaf0 <__cxa_atexit@plt+0x3ee70c> │ │ │ │ + b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r3, [r2], #-564 @ 0xfffffdcc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -761977,30 +761977,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ streq r3, [r2], #-204 @ 0xffffff34 │ │ │ │ strbeq r8, [r7], #-3044 @ 0xfffff41c │ │ │ │ streq r3, [r2], #-460 @ 0xfffffe34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2f4614 <__cxa_atexit@plt+0x2e8230> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r3, [r2], #-420 @ 0xfffffe5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 2f46a4 <__cxa_atexit@plt+0x2e82c0> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -762020,15 +762020,15 @@ │ │ │ │ tst r3, #3 │ │ │ │ beq 2f4698 <__cxa_atexit@plt+0x2e82b4> │ │ │ │ ldr r7, [pc, #56] @ 2f46ac <__cxa_atexit@plt+0x2e82c8> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 3faaf0 <__cxa_atexit@plt+0x3ee70c> │ │ │ │ + b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ @@ -762054,15 +762054,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 2f4718 <__cxa_atexit@plt+0x2e8334> │ │ │ │ ldr r3, [pc, #36] @ 2f4724 <__cxa_atexit@plt+0x2e8340> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faaf0 <__cxa_atexit@plt+0x3ee70c> │ │ │ │ + b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @@ -762096,15 +762096,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 2f47ec <__cxa_atexit@plt+0x2e8408> │ │ │ │ ldr r7, [pc, #120] @ 2f481c <__cxa_atexit@plt+0x2e8438> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 3faaf0 <__cxa_atexit@plt+0x3ee70c> │ │ │ │ + b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2f47f8 <__cxa_atexit@plt+0x2e8414> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -762132,15 +762132,15 @@ │ │ │ │ streq r2, [r2], #-3992 @ 0xfffff068 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f4844 <__cxa_atexit@plt+0x2e8460> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faaf0 <__cxa_atexit@plt+0x3ee70c> │ │ │ │ + b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r2, [r2], #-3956 @ 0xfffff08c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -762154,30 +762154,30 @@ │ │ │ │ add r9, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ streq r2, [r2], #-3596 @ 0xfffff1f4 │ │ │ │ strbeq r8, [r7], #-2340 @ 0xfffff6dc │ │ │ │ streq r2, [r2], #-3848 @ 0xfffff0f8 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2f48d8 <__cxa_atexit@plt+0x2e84f4> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r2, [r2], #-3808 @ 0xfffff120 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r0, [pc, #48] @ 2f4928 <__cxa_atexit@plt+0x2e8544> │ │ │ │ @@ -762276,15 +762276,15 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [pc, #36] @ 2f4a94 <__cxa_atexit@plt+0x2e86b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #113 @ 0x71 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strbeq r8, [r7], #-220 @ 0xffffff24 │ │ │ │ strbeq r7, [r7], #-4024 @ 0xfffff048 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -762343,15 +762343,15 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f4b90 <__cxa_atexit@plt+0x2e87ac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -762435,15 +762435,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 2f4d28 <__cxa_atexit@plt+0x2e8944> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -762488,15 +762488,15 @@ │ │ │ │ bhi 2f4dd4 <__cxa_atexit@plt+0x2e89f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2f4ddc <__cxa_atexit@plt+0x2e89f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ + b 3fab28 <__cxa_atexit@plt+0x3ee744> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r7], #-3164 @ 0xfffff3a4 │ │ │ │ streq r2, [r2], #-2496 @ 0xfffff640 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -762512,15 +762512,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ streq r2, [r2], #-2452 @ 0xfffff66c │ │ │ │ strbeq r7, [r7], #-3356 @ 0xfffff2e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -762582,15 +762582,15 @@ │ │ │ │ streq r2, [r2], #-2168 @ 0xfffff788 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f4f4c <__cxa_atexit@plt+0x2e8b68> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r2, [r2], #-2132 @ 0xfffff7ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -762670,15 +762670,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r0, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -762701,15 +762701,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ streq r2, [r2], #-1680 @ 0xfffff970 │ │ │ │ strbeq r7, [r7], #-2600 @ 0xfffff5d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -762771,15 +762771,15 @@ │ │ │ │ streq r2, [r2], #-1396 @ 0xfffffa8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f5240 <__cxa_atexit@plt+0x2e8e5c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r2, [r2], #-1360 @ 0xfffffab0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -762859,15 +762859,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ add lr, r9, #8 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ str r0, [r8, #20]! │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r9, #28] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ b 2f53b0 <__cxa_atexit@plt+0x2e8fcc> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -762890,15 +762890,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ streq r2, [r2], #-908 @ 0xfffffc74 │ │ │ │ strbeq r7, [r7], #-1844 @ 0xfffff8cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -762960,15 +762960,15 @@ │ │ │ │ streq r2, [r2], #-624 @ 0xfffffd90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f5534 <__cxa_atexit@plt+0x2e9150> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r2, [r2], #-588 @ 0xfffffdb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -763037,15 +763037,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa80 <__cxa_atexit@plt+0x3ee69c> │ │ │ │ + b 3faad8 <__cxa_atexit@plt+0x3ee6f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strbeq r7, [r7], #-976 @ 0xfffffc30 │ │ │ │ streq r2, [r2], #-376 @ 0xfffffe88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -763064,15 +763064,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r8, #20]! │ │ │ │ add r5, r5, #12 │ │ │ │ str r1, [r9, #28] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ streq r2, [r2], #-264 @ 0xfffffef8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -763102,15 +763102,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -763179,15 +763179,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 2f58c4 <__cxa_atexit@plt+0x2e94e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -763208,15 +763208,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 2f5924 <__cxa_atexit@plt+0x2e9540> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r7], #-312 @ 0xfffffec8 │ │ │ │ strbeq r7, [r7], #-532 @ 0xfffffdec │ │ │ │ strbeq r7, [r7], #-336 @ 0xfffffeb0 │ │ │ │ streq r1, [r2], #-3724 @ 0xfffff174 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -763369,15 +763369,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -763405,15 +763405,15 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ ldr r0, [pc, #56] @ 2f5c4c <__cxa_atexit@plt+0x2e9868> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -763503,15 +763503,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 2f5dd4 <__cxa_atexit@plt+0x2e99f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -763545,15 +763545,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -763646,15 +763646,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str ip, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r1 │ │ │ │ - b 3faa80 <__cxa_atexit@plt+0x3ee69c> │ │ │ │ + b 3faad8 <__cxa_atexit@plt+0x3ee6f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -763704,15 +763704,15 @@ │ │ │ │ ldr r4, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ str r9, [r3, #32] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r1, [r3, #-4] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ b 2f60e4 <__cxa_atexit@plt+0x2e9d00> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -763785,15 +763785,15 @@ │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ add r0, r3, #16 │ │ │ │ str r2, [r3, #12] │ │ │ │ stm r0, {r1, sl, ip, lr} │ │ │ │ str r1, [r3, #-4] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ b 2f6228 <__cxa_atexit@plt+0x2e9e44> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ @@ -763882,15 +763882,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 2f63c0 <__cxa_atexit@plt+0x2e9fdc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -763987,15 +763987,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -764032,15 +764032,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str ip, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -764132,15 +764132,15 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r6, [r3, #16]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ ldm sp, {r5, r6, r8} │ │ │ │ - b 3faa80 <__cxa_atexit@plt+0x3ee69c> │ │ │ │ + b 3faad8 <__cxa_atexit@plt+0x3ee6f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -764193,15 +764193,15 @@ │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r3, #40] @ 0x28 │ │ │ │ add lr, r3, #24 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -764259,15 +764259,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 2f69a4 <__cxa_atexit@plt+0x2ea5c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -764310,45 +764310,45 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2f6a4c <__cxa_atexit@plt+0x2ea668> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r0, [r2], #-3504 @ 0xfffff250 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2f6a74 <__cxa_atexit@plt+0x2ea690> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r0, [r2], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2f6a9c <__cxa_atexit@plt+0x2ea6b8> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r0, [r2], #-3424 @ 0xfffff2a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2f6ac4 <__cxa_atexit@plt+0x2ea6e0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r0, [r2], #-3384 @ 0xfffff2c8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #176 @ 0xb0 │ │ │ │ @@ -764423,15 +764423,15 @@ │ │ │ │ str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [pc, #64] @ 2f6c3c <__cxa_atexit@plt+0x2ea858> │ │ │ │ sub r4, r6, #55 @ 0x37 │ │ │ │ mov fp, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3, r4} │ │ │ │ ldr r4, [sp] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #176 @ 0xb0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff4d4 │ │ │ │ @ instruction: 0xffffebec │ │ │ │ @ instruction: 0xffffee1c │ │ │ │ @ instruction: 0xffffe160 │ │ │ │ @@ -764644,15 +764644,15 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [pc, #36] @ 2f6f94 <__cxa_atexit@plt+0x2eabb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #113 @ 0x71 │ │ │ │ add r2, r2, #256 @ 0x100 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strbeq r5, [r7], #-3036 @ 0xfffff424 │ │ │ │ strbeq r5, [r7], #-2744 @ 0xfffff548 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -764711,15 +764711,15 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f7090 <__cxa_atexit@plt+0x2eacac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -764803,15 +764803,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 2f7228 <__cxa_atexit@plt+0x2eae44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -764856,15 +764856,15 @@ │ │ │ │ bhi 2f72d4 <__cxa_atexit@plt+0x2eaef0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2f72dc <__cxa_atexit@plt+0x2eaef8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ + b 3fab28 <__cxa_atexit@plt+0x3ee744> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r5, [r7], #-1884 @ 0xfffff8a4 │ │ │ │ streq r0, [r2], #-1216 @ 0xfffffb40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -764880,15 +764880,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ streq r0, [r2], #-1172 @ 0xfffffb6c │ │ │ │ strbeq r5, [r7], #-2076 @ 0xfffff7e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -764950,15 +764950,15 @@ │ │ │ │ streq r0, [r2], #-888 @ 0xfffffc88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f744c <__cxa_atexit@plt+0x2eb068> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r0, [r2], #-852 @ 0xfffffcac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -765038,15 +765038,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r0, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -765069,15 +765069,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ streq r0, [r2], #-400 @ 0xfffffe70 │ │ │ │ strbeq r5, [r7], #-1320 @ 0xfffffad8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -765139,15 +765139,15 @@ │ │ │ │ streq r0, [r2], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f7740 <__cxa_atexit@plt+0x2eb35c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r0, [r2], #-80 @ 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -765227,15 +765227,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ add lr, r9, #8 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ str r0, [r8, #20]! │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r9, #28] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ b 2f78b0 <__cxa_atexit@plt+0x2eb4cc> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -765258,15 +765258,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ streq pc, [r1], #-3724 @ 0xfffff174 │ │ │ │ strbeq r5, [r7], #-564 @ 0xfffffdcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -765328,15 +765328,15 @@ │ │ │ │ streq pc, [r1], #-3440 @ 0xfffff290 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f7a34 <__cxa_atexit@plt+0x2eb650> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq pc, [r1], #-3404 @ 0xfffff2b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -765405,15 +765405,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa80 <__cxa_atexit@plt+0x3ee69c> │ │ │ │ + b 3faad8 <__cxa_atexit@plt+0x3ee6f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strbeq r4, [r7], #-3792 @ 0xfffff130 │ │ │ │ streq pc, [r1], #-3192 @ 0xfffff388 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -765432,15 +765432,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r8, #20]! │ │ │ │ add r5, r5, #12 │ │ │ │ str r1, [r9, #28] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ streq pc, [r1], #-3080 @ 0xfffff3f8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -765470,15 +765470,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -765547,15 +765547,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 2f7dc4 <__cxa_atexit@plt+0x2eb9e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -765576,15 +765576,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [pc, #32] @ 2f7e24 <__cxa_atexit@plt+0x2eba40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r4, [r7], #-3128 @ 0xfffff3c8 │ │ │ │ strbeq r4, [r7], #-3348 @ 0xfffff2ec │ │ │ │ strbeq r4, [r7], #-3152 @ 0xfffff3b0 │ │ │ │ streq pc, [r1], #-2444 @ 0xfffff674 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -765737,15 +765737,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -765773,15 +765773,15 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ ldr r0, [pc, #56] @ 2f814c <__cxa_atexit@plt+0x2ebd68> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -765871,15 +765871,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 2f82d4 <__cxa_atexit@plt+0x2ebef0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -765913,15 +765913,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -766014,15 +766014,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str ip, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r1 │ │ │ │ - b 3faa80 <__cxa_atexit@plt+0x3ee69c> │ │ │ │ + b 3faad8 <__cxa_atexit@plt+0x3ee6f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -766072,15 +766072,15 @@ │ │ │ │ ldr r4, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ str r9, [r3, #32] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r1, [r3, #-4] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ b 2f85e4 <__cxa_atexit@plt+0x2ec200> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -766153,15 +766153,15 @@ │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ add r0, r3, #16 │ │ │ │ str r2, [r3, #12] │ │ │ │ stm r0, {r1, sl, ip, lr} │ │ │ │ str r1, [r3, #-4] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ b 2f8728 <__cxa_atexit@plt+0x2ec344> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ @@ -766184,15 +766184,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq pc, [r1], #-204 @ 0xffffff34 │ │ │ │ strbeq r4, [r7], #-688 @ 0xfffffd50 │ │ │ │ strbeq r4, [r7], #-960 @ 0xfffffc40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -766201,15 +766201,15 @@ │ │ │ │ bhi 2f87d8 <__cxa_atexit@plt+0x2ec3f4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2f87e0 <__cxa_atexit@plt+0x2ec3fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ + b 3fab28 <__cxa_atexit@plt+0x3ee744> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r4, [r7], #-600 @ 0xfffffda8 │ │ │ │ streq lr, [r1], #-4028 @ 0xfffff044 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -766225,15 +766225,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ streq lr, [r1], #-3984 @ 0xfffff070 │ │ │ │ strbeq r4, [r7], #-792 @ 0xfffffce8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -766295,15 +766295,15 @@ │ │ │ │ streq lr, [r1], #-3700 @ 0xfffff18c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f8950 <__cxa_atexit@plt+0x2ec56c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq lr, [r1], #-3664 @ 0xfffff1b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -766383,15 +766383,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r0, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -766414,15 +766414,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ streq lr, [r1], #-3212 @ 0xfffff374 │ │ │ │ strbeq r4, [r7], #-36 @ 0xffffffdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -766484,15 +766484,15 @@ │ │ │ │ streq lr, [r1], #-2928 @ 0xfffff490 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f8c44 <__cxa_atexit@plt+0x2ec860> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq lr, [r1], #-2892 @ 0xfffff4b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -766572,15 +766572,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ add lr, r9, #8 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ str r0, [r8, #20]! │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r9, #28] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ b 2f8db4 <__cxa_atexit@plt+0x2ec9d0> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -766603,15 +766603,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ streq lr, [r1], #-2440 @ 0xfffff678 │ │ │ │ strbeq r3, [r7], #-3376 @ 0xfffff2d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -766673,15 +766673,15 @@ │ │ │ │ streq lr, [r1], #-2156 @ 0xfffff794 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2f8f38 <__cxa_atexit@plt+0x2ecb54> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq lr, [r1], #-2120 @ 0xfffff7b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -766750,15 +766750,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa80 <__cxa_atexit@plt+0x3ee69c> │ │ │ │ + b 3faad8 <__cxa_atexit@plt+0x3ee6f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ strbeq r3, [r7], #-2508 @ 0xfffff634 │ │ │ │ streq lr, [r1], #-1908 @ 0xfffff88c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -766777,15 +766777,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r8, #20]! │ │ │ │ add r5, r5, #12 │ │ │ │ str r1, [r9, #28] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ streq lr, [r1], #-1796 @ 0xfffff8fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -766815,15 +766815,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -766863,15 +766863,15 @@ │ │ │ │ str sl, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -766909,15 +766909,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 2f930c <__cxa_atexit@plt+0x2ecf28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -767014,15 +767014,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -767059,15 +767059,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str ip, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -767110,15 +767110,15 @@ │ │ │ │ mov r5, r6 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -767165,15 +767165,15 @@ │ │ │ │ add r0, r3, #8 │ │ │ │ str r3, [r5, #-12] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3, #20]! │ │ │ │ stm r0, {r2, fp, lr} │ │ │ │ str r3, [r5, #-16] │ │ │ │ ldm sp, {r5, r6, r8, fp} │ │ │ │ - b 3faa80 <__cxa_atexit@plt+0x3ee69c> │ │ │ │ + b 3faad8 <__cxa_atexit@plt+0x3ee6f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -767226,15 +767226,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r6, [r3, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -767292,15 +767292,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 2f9908 <__cxa_atexit@plt+0x2ed524> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -767347,45 +767347,45 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2f99c0 <__cxa_atexit@plt+0x2ed5dc> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq sp, [r1], #-3644 @ 0xfffff1c4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2f99e8 <__cxa_atexit@plt+0x2ed604> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq sp, [r1], #-3604 @ 0xfffff1ec │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2f9a10 <__cxa_atexit@plt+0x2ed62c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq sp, [r1], #-3564 @ 0xfffff214 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2f9a38 <__cxa_atexit@plt+0x2ed654> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq sp, [r1], #-3524 @ 0xfffff23c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #204 @ 0xcc │ │ │ │ cmp r2, ip │ │ │ │ @@ -767465,15 +767465,15 @@ │ │ │ │ ldr r4, [pc, #76] @ 2f9bcc <__cxa_atexit@plt+0x2ed7e8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ str r3, [r6, #-4] │ │ │ │ str r4, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r6, ip │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, #204 @ 0xcc │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xffffea60 │ │ │ │ @ instruction: 0xffffe168 │ │ │ │ @ instruction: 0xffffd6f4 │ │ │ │ @@ -767780,33 +767780,33 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strbeq r3, [r7], #-1276 @ 0xfffffb04 │ │ │ │ streq sp, [r1], #-2720 @ 0xfffff560 │ │ │ │ - biceq r9, fp, #216, 24 @ 0xd800 │ │ │ │ + biceq r9, fp, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - biceq r9, fp, #384 @ 0x180 │ │ │ │ + biceq r9, fp, #402653185 @ 0x18000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - biceq r9, fp, #60, 26 @ 0xf00 │ │ │ │ + biceq r9, fp, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - biceq r9, fp, #7296 @ 0x1c80 │ │ │ │ + biceq r9, fp, #-939524094 @ 0xc8000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -767908,15 +767908,15 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 2fa280 <__cxa_atexit@plt+0x2ede9c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - biceq sl, fp, #204 @ 0xcc │ │ │ │ + biceq r9, fp, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 2fa2a4 <__cxa_atexit@plt+0x2edec0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -768010,15 +768010,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 2fa430 <__cxa_atexit@plt+0x2ee04c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ + b 3fa920 <__cxa_atexit@plt+0x3ee53c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq sp, [r1], #-2060 @ 0xfffff7f4 │ │ │ │ strbeq r2, [r7], #-1552 @ 0xfffff9f0 │ │ │ │ streq sp, [r1], #-1772 @ 0xfffff914 │ │ │ │ @@ -768046,30 +768046,30 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - biceq r9, fp, #11328 @ 0x2c40 │ │ │ │ + biceq r9, fp, #-1006632957 @ 0xc4000003 │ │ │ │ streq sp, [r1], #-1956 @ 0xfffff85c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2fa4e8 <__cxa_atexit@plt+0x2ee104> │ │ │ │ ldr r3, [pc, #36] @ 2fa4f4 <__cxa_atexit@plt+0x2ee110> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [pc, #20] @ 2fa4f8 <__cxa_atexit@plt+0x2ee114> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - b 3fa998 <__cxa_atexit@plt+0x3ee5b4> │ │ │ │ + b 3fa9f0 <__cxa_atexit@plt+0x3ee60c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbeq r2, [r7], #-3512 @ 0xfffff248 │ │ │ │ streq sp, [r1], #-1572 @ 0xfffff9dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -768099,15 +768099,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - biceq r9, fp, #56064 @ 0xdb00 │ │ │ │ + biceq r9, fp, #1811939328 @ 0x6c000000 │ │ │ │ streq sp, [r1], #-1724 @ 0xfffff944 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 2fa59c <__cxa_atexit@plt+0x2ee1b8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa128 <__cxa_atexit@plt+0x3edd44> │ │ │ │ @@ -768121,15 +768121,15 @@ │ │ │ │ ldr r3, [pc, #32] @ 2fa5e0 <__cxa_atexit@plt+0x2ee1fc> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #20] @ 2fa5e4 <__cxa_atexit@plt+0x2ee200> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ + b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbeq r2, [r7], #-1160 @ 0xfffffb78 │ │ │ │ streq sp, [r1], #-1672 @ 0xfffff978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -768186,15 +768186,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1, #4]! │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r8, [r1, #8] │ │ │ │ str r3, [r1, #12] │ │ │ │ - b 3fa9b8 <__cxa_atexit@plt+0x3ee5d4> │ │ │ │ + b 3faa10 <__cxa_atexit@plt+0x3ee62c> │ │ │ │ ldr r9, [pc, #96] @ 2fa744 <__cxa_atexit@plt+0x2ee360> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r3 │ │ │ │ b 3fa120 <__cxa_atexit@plt+0x3edd3c> │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -768238,15 +768238,15 @@ │ │ │ │ ldr r1, [pc, #100] @ 2fa7f8 <__cxa_atexit@plt+0x2ee414> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ - b 3fa9b8 <__cxa_atexit@plt+0x3ee5d4> │ │ │ │ + b 3faa10 <__cxa_atexit@plt+0x3ee62c> │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2fa7e4 <__cxa_atexit@plt+0x2ee400> │ │ │ │ ldr r2, [pc, #48] @ 2fa7f0 <__cxa_atexit@plt+0x2ee40c> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -768321,15 +768321,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - biceq r9, fp, #2342912 @ 0x23c000 │ │ │ │ + biceq r8, fp, #828 @ 0x33c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2fa918 <__cxa_atexit@plt+0x2ee534> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -768469,15 +768469,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 2fab5c <__cxa_atexit@plt+0x2ee778> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa690 <__cxa_atexit@plt+0x3ee2ac> │ │ │ │ + b 3fa6b8 <__cxa_atexit@plt+0x3ee2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq sp, [r1], #-536 @ 0xfffffde8 │ │ │ │ strbeq r1, [r7], #-3812 @ 0xfffff11c │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -768576,15 +768576,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2fad00 <__cxa_atexit@plt+0x2ee91c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r7], #-3400 @ 0xfffff2b8 │ │ │ │ strbeq r2, [r7], #-2152 @ 0xfffff798 │ │ │ │ streq sp, [r1], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -768597,15 +768597,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2fad54 <__cxa_atexit@plt+0x2ee970> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r7], #-3316 @ 0xfffff30c │ │ │ │ strbeq r2, [r7], #-2072 @ 0xfffff7e8 │ │ │ │ streq sp, [r1], #-92 @ 0xffffffa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -768618,15 +768618,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2fada8 <__cxa_atexit@plt+0x2ee9c4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r7], #-3232 @ 0xfffff360 │ │ │ │ strbeq r2, [r7], #-1988 @ 0xfffff83c │ │ │ │ streq ip, [r1], #-4092 @ 0xfffff004 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -768639,15 +768639,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2fadfc <__cxa_atexit@plt+0x2eea18> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r7], #-3148 @ 0xfffff3b4 │ │ │ │ strbeq r2, [r7], #-1908 @ 0xfffff88c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -768657,15 +768657,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 2fae40 <__cxa_atexit@plt+0x2eea5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r7], #-3064 @ 0xfffff408 │ │ │ │ streq ip, [r1], #-3972 @ 0xfffff07c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -768796,15 +768796,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2fb070 <__cxa_atexit@plt+0x2eec8c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r7], #-2520 @ 0xfffff628 │ │ │ │ strbeq r2, [r7], #-1272 @ 0xfffffb08 │ │ │ │ streq ip, [r1], #-3392 @ 0xfffff2c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -768817,15 +768817,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2fb0c4 <__cxa_atexit@plt+0x2eece0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r7], #-2436 @ 0xfffff67c │ │ │ │ strbeq r2, [r7], #-1192 @ 0xfffffb58 │ │ │ │ streq ip, [r1], #-3308 @ 0xfffff314 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -768838,15 +768838,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2fb118 <__cxa_atexit@plt+0x2eed34> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r7], #-2352 @ 0xfffff6d0 │ │ │ │ strbeq r2, [r7], #-1108 @ 0xfffffbac │ │ │ │ streq ip, [r1], #-3212 @ 0xfffff374 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -768859,15 +768859,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2fb16c <__cxa_atexit@plt+0x2eed88> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r7], #-2268 @ 0xfffff724 │ │ │ │ strbeq r2, [r7], #-1028 @ 0xfffffbfc │ │ │ │ streq ip, [r1], #-3128 @ 0xfffff3c8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -768888,15 +768888,15 @@ │ │ │ │ add r7, r7, #12 │ │ │ │ ldm r7, {r2, r5, r7} │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -768931,15 +768931,15 @@ │ │ │ │ str sl, [r8, #16]! │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r9, #24] │ │ │ │ str r3, [r9, #28] │ │ │ │ str r0, [r9, #32] │ │ │ │ str r2, [r9, #36] @ 0x24 │ │ │ │ str r2, [r9, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ b 2fb290 <__cxa_atexit@plt+0x2eeeac> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -768955,15 +768955,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 2fb2e8 <__cxa_atexit@plt+0x2eef04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r7], #-1872 @ 0xfffff8b0 │ │ │ │ streq ip, [r1], #-2824 @ 0xfffff4f8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -769009,15 +769009,15 @@ │ │ │ │ ldr r3, [r3, #1] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ str r0, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ add r6, r9, #44 @ 0x2c │ │ │ │ cmp r1, r6 │ │ │ │ bcc 2fb438 <__cxa_atexit@plt+0x2ef054> │ │ │ │ ldr lr, [pc, #136] @ 2fb454 <__cxa_atexit@plt+0x2ef070> │ │ │ │ add r3, r3, #2 │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -769039,15 +769039,15 @@ │ │ │ │ ldr r1, [pc, #56] @ 2fb450 <__cxa_atexit@plt+0x2ef06c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r5, r5, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #20 │ │ │ │ b 2fb444 <__cxa_atexit@plt+0x2ef060> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ b 2fb444 <__cxa_atexit@plt+0x2ef060> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ @@ -769090,15 +769090,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2fb508 <__cxa_atexit@plt+0x2ef124> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r7], #-1344 @ 0xfffffac0 │ │ │ │ strbeq r2, [r7], #-96 @ 0xffffffa0 │ │ │ │ streq ip, [r1], #-2216 @ 0xfffff758 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -769111,15 +769111,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2fb55c <__cxa_atexit@plt+0x2ef178> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r7], #-1260 @ 0xfffffb14 │ │ │ │ strbeq r2, [r7], #-16 │ │ │ │ streq ip, [r1], #-2132 @ 0xfffff7ac │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -769140,15 +769140,15 @@ │ │ │ │ add r7, r7, #12 │ │ │ │ ldm r7, {r2, r5, r7} │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -769166,15 +769166,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2fb638 <__cxa_atexit@plt+0x2ef254> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r7], #-1040 @ 0xfffffbf0 │ │ │ │ strbeq r1, [r7], #-3892 @ 0xfffff0cc │ │ │ │ streq ip, [r1], #-1912 @ 0xfffff888 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -769204,15 +769204,15 @@ │ │ │ │ str sl, [r8, #24]! │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r9, #36] @ 0x24 │ │ │ │ str r1, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ b 2fb6d4 <__cxa_atexit@plt+0x2ef2f0> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -769231,15 +769231,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2fb73c <__cxa_atexit@plt+0x2ef358> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r7], #-780 @ 0xfffffcf4 │ │ │ │ strbeq r1, [r7], #-3636 @ 0xfffff1cc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -769249,15 +769249,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 2fb780 <__cxa_atexit@plt+0x2ef39c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r7], #-696 @ 0xfffffd48 │ │ │ │ streq ip, [r1], #-1604 @ 0xfffff9bc │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -769325,27 +769325,27 @@ │ │ │ │ str sl, [r8, #28]! │ │ │ │ mov r9, r3 │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 2fb8e8 <__cxa_atexit@plt+0x2ef504> │ │ │ │ ldr r0, [pc, #60] @ 2fb8f8 <__cxa_atexit@plt+0x2ef514> │ │ │ │ ldr r2, [r2, #3] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #20 │ │ │ │ b 2fb8ec <__cxa_atexit@plt+0x2ef508> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ b 2fb8ec <__cxa_atexit@plt+0x2ef508> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ @@ -769486,15 +769486,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2fbb38 <__cxa_atexit@plt+0x2ef754> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r0, [r7], #-3856 @ 0xfffff0f0 │ │ │ │ strbeq r1, [r7], #-2612 @ 0xfffff5cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -769538,15 +769538,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ 2fbc24 <__cxa_atexit@plt+0x2ef840> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -769597,15 +769597,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -769638,15 +769638,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -769693,15 +769693,15 @@ │ │ │ │ ldr r2, [pc, #84] @ 2fbea4 <__cxa_atexit@plt+0x2efac0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -769742,15 +769742,15 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ strbeq r0, [r7], #-3164 @ 0xfffff3a4 │ │ │ │ streq fp, [r1], #-3692 @ 0xfffff194 │ │ │ │ @@ -769779,15 +769779,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ b 2fbfd0 <__cxa_atexit@plt+0x2efbec> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2fbfe0 <__cxa_atexit@plt+0x2efbfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -769803,15 +769803,15 @@ │ │ │ │ bhi 2fc020 <__cxa_atexit@plt+0x2efc3c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2fc028 <__cxa_atexit@plt+0x2efc44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r0, [r7], #-2576 @ 0xfffff5f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -769849,15 +769849,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 2fc0ec <__cxa_atexit@plt+0x2efd08> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbeq r0, [r7], #-2440 @ 0xfffff678 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -769878,15 +769878,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 2fc15c <__cxa_atexit@plt+0x2efd78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbeq r0, [r7], #-2328 @ 0xfffff6e8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -769895,15 +769895,15 @@ │ │ │ │ bne 2fc190 <__cxa_atexit@plt+0x2efdac> │ │ │ │ ldr r3, [pc, #32] @ 2fc19c <__cxa_atexit@plt+0x2efdb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbeq r0, [r7], #-2264 @ 0xfffff728 │ │ │ │ streq fp, [r1], #-3104 @ 0xfffff3e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -769916,15 +769916,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2fc1f0 <__cxa_atexit@plt+0x2efe0c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r0, [r7], #-2136 @ 0xfffff7a8 │ │ │ │ strbeq r1, [r7], #-888 @ 0xfffffc88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -769968,15 +769968,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ 2fc2dc <__cxa_atexit@plt+0x2efef8> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -770027,15 +770027,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -770068,15 +770068,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -770123,15 +770123,15 @@ │ │ │ │ ldr r2, [pc, #84] @ 2fc55c <__cxa_atexit@plt+0x2f0178> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -770172,15 +770172,15 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ strbeq r0, [r7], #-1444 @ 0xfffffa5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -770197,15 +770197,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 2fc658 <__cxa_atexit@plt+0x2f0274> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq fp, [r1], #-2104 @ 0xfffff7c8 │ │ │ │ strbeq r0, [r7], #-1016 @ 0xfffffc08 │ │ │ │ strbeq r0, [r7], #-1056 @ 0xfffffbe0 │ │ │ │ streq fp, [r1], #-1868 @ 0xfffff8b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -770219,15 +770219,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2fc6ac <__cxa_atexit@plt+0x2f02c8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r0, [r7], #-924 @ 0xfffffc64 │ │ │ │ strbeq r0, [r7], #-3780 @ 0xfffff13c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -770271,15 +770271,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ 2fc798 <__cxa_atexit@plt+0x2f03b4> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -770330,15 +770330,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -770371,15 +770371,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -770426,15 +770426,15 @@ │ │ │ │ ldr r2, [pc, #84] @ 2fca18 <__cxa_atexit@plt+0x2f0634> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -770475,15 +770475,15 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ strbeq r0, [r7], #-232 @ 0xffffff18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -770500,15 +770500,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 2fcb14 <__cxa_atexit@plt+0x2f0730> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq fp, [r1], #-872 @ 0xfffffc98 │ │ │ │ strbeq pc, [r6], #-3900 @ 0xfffff0c4 @ │ │ │ │ strbeq pc, [r6], #-3940 @ 0xfffff09c @ │ │ │ │ streq fp, [r1], #-656 @ 0xfffffd70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -770549,15 +770549,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ str lr, [r0, #28] │ │ │ │ str r1, [r0, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -770616,15 +770616,15 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ stm r2, {r0, sl, ip} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov lr, r6 │ │ │ │ b 2fcce4 <__cxa_atexit@plt+0x2f0900> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ @@ -770651,15 +770651,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 2fcd68 <__cxa_atexit@plt+0x2f0984> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq pc, [r6], #-3280 @ 0xfffff330 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -770702,15 +770702,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ 2fce54 <__cxa_atexit@plt+0x2f0a70> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -770761,15 +770761,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -770802,15 +770802,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -770857,15 +770857,15 @@ │ │ │ │ ldr r2, [pc, #84] @ 2fd0d4 <__cxa_atexit@plt+0x2f0cf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -770906,15 +770906,15 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ strbeq pc, [r6], #-2604 @ 0xfffff5d4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -770931,15 +770931,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 2fd1d0 <__cxa_atexit@plt+0x2f0dec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq sl, [r1], #-3224 @ 0xfffff368 │ │ │ │ strbeq pc, [r6], #-2176 @ 0xfffff780 @ │ │ │ │ strbeq pc, [r6], #-2216 @ 0xfffff758 @ │ │ │ │ streq sl, [r1], #-3236 @ 0xfffff35c │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -771015,15 +771015,15 @@ │ │ │ │ str r8, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #20] │ │ │ │ str ip, [r6, #32] │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r0, r2 │ │ │ │ bcc 2fd454 <__cxa_atexit@plt+0x2f1070> │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r4, [r7, #6] │ │ │ │ str sl, [sp] │ │ │ │ ldr sl, [r7, #2] │ │ │ │ @@ -771066,15 +771066,15 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r9, [r6, #32] │ │ │ │ mov r6, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ sub r1, r2, #15 │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ cmp r0, r2 │ │ │ │ bcc 2fd45c <__cxa_atexit@plt+0x2f1078> │ │ │ │ ldr lr, [pc, #184] @ 2fd4a8 <__cxa_atexit@plt+0x2f10c4> │ │ │ │ ldr r9, [pc, #184] @ 2fd4ac <__cxa_atexit@plt+0x2f10c8> │ │ │ │ ldr r1, [pc, #184] @ 2fd4b0 <__cxa_atexit@plt+0x2f10cc> │ │ │ │ ldr r0, [pc, #184] @ 2fd4b4 <__cxa_atexit@plt+0x2f10d0> │ │ │ │ @@ -771094,15 +771094,15 @@ │ │ │ │ add r1, r6, #8 │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str ip, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r6, r2 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b 2fd460 <__cxa_atexit@plt+0x2f107c> │ │ │ │ mov r6, #28 │ │ │ │ b 2fd460 <__cxa_atexit@plt+0x2f107c> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ @@ -771150,15 +771150,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 2fd53c <__cxa_atexit@plt+0x2f1158> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2fd54c <__cxa_atexit@plt+0x2f1168> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -771192,15 +771192,15 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0xffffeaa4 │ │ │ │ strbeq pc, [r6], #-1444 @ 0xfffffa5c @ │ │ │ │ streq sl, [r1], #-1992 @ 0xfffff838 │ │ │ │ @@ -771215,15 +771215,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2fd63c <__cxa_atexit@plt+0x2f1258> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq pc, [r6], #-1036 @ 0xfffffbf4 @ │ │ │ │ strbeq pc, [r6], #-3888 @ 0xfffff0d0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -771260,15 +771260,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -771296,15 +771296,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -771335,15 +771335,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r2 │ │ │ │ add r1, r3, #8 │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ b 2fd820 <__cxa_atexit@plt+0x2f143c> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2fd830 <__cxa_atexit@plt+0x2f144c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -771364,15 +771364,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2fd890 <__cxa_atexit@plt+0x2f14ac> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq pc, [r6], #-440 @ 0xfffffe48 @ │ │ │ │ strbeq pc, [r6], #-3288 @ 0xfffff328 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -771409,15 +771409,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -771445,15 +771445,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -771473,15 +771473,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 2fda48 <__cxa_atexit@plt+0x2f1664> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq sl, [r1], #-1092 @ 0xfffffbbc │ │ │ │ strbeq pc, [r6], #-8 @ │ │ │ │ strbeq pc, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ streq sl, [r1], #-860 @ 0xfffffca4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -771495,15 +771495,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2fda9c <__cxa_atexit@plt+0x2f16b8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq lr, [r6], #-4012 @ 0xfffff054 │ │ │ │ strbeq pc, [r6], #-2772 @ 0xfffff52c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -771540,15 +771540,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -771576,15 +771576,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -771604,15 +771604,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 2fdc54 <__cxa_atexit@plt+0x2f1870> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq sl, [r1], #-548 @ 0xfffffddc │ │ │ │ strbeq lr, [r6], #-3580 @ 0xfffff204 │ │ │ │ strbeq lr, [r6], #-3620 @ 0xfffff1dc │ │ │ │ streq sl, [r1], #-336 @ 0xfffffeb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -771649,15 +771649,15 @@ │ │ │ │ str r2, [r3, #28]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ add r2, r1, #8 │ │ │ │ stm r2, {r0, sl, lr} │ │ │ │ str r8, [r1, #20] │ │ │ │ str r1, [r1, #24] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -771711,15 +771711,15 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ ldr r5, [pc, #96] @ 2fde3c <__cxa_atexit@plt+0x2f1a58> │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r1 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -771745,15 +771745,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 2fde80 <__cxa_atexit@plt+0x2f1a9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq lr, [r6], #-3000 @ 0xfffff448 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -771789,15 +771789,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -771825,15 +771825,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -771853,15 +771853,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 2fe038 <__cxa_atexit@plt+0x2f1c54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r9, [r1], #-3628 @ 0xfffff1d4 │ │ │ │ strbeq lr, [r6], #-2584 @ 0xfffff5e8 │ │ │ │ strbeq lr, [r6], #-2624 @ 0xfffff5c0 │ │ │ │ streq r9, [r1], #-3688 @ 0xfffff198 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ @@ -771965,15 +771965,15 @@ │ │ │ │ ldr r3, [pc, #236] @ 2fe2bc <__cxa_atexit@plt+0x2f1ed8> │ │ │ │ ldr fp, [sp, #4] │ │ │ │ str r8, [r6, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #16] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r0, r2 │ │ │ │ bcc 2fe260 <__cxa_atexit@plt+0x2f1e7c> │ │ │ │ ldr lr, [pc, #168] @ 2fe2a4 <__cxa_atexit@plt+0x2f1ec0> │ │ │ │ ldr sl, [pc, #168] @ 2fe2a8 <__cxa_atexit@plt+0x2f1ec4> │ │ │ │ ldr r1, [pc, #168] @ 2fe2ac <__cxa_atexit@plt+0x2f1ec8> │ │ │ │ ldr r0, [pc, #168] @ 2fe2b0 <__cxa_atexit@plt+0x2f1ecc> │ │ │ │ @@ -771991,15 +771991,15 @@ │ │ │ │ str sl, [r1, #28]! │ │ │ │ str r1, [r3, #8] │ │ │ │ add r1, r6, #8 │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r2 │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ b 2fe264 <__cxa_atexit@plt+0x2f1e80> │ │ │ │ mov r6, #24 │ │ │ │ b 2fe264 <__cxa_atexit@plt+0x2f1e80> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ @@ -772040,15 +772040,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2fe320 <__cxa_atexit@plt+0x2f1f3c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq lr, [r6], #-1832 @ 0xfffff8d8 │ │ │ │ strbeq pc, [r6], #-588 @ 0xfffffdb4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -772094,15 +772094,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 2fe414 <__cxa_atexit@plt+0x2f2030> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ 2fe418 <__cxa_atexit@plt+0x2f2034> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -772154,15 +772154,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -772195,15 +772195,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -772311,15 +772311,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 2fe7c8 <__cxa_atexit@plt+0x2f23e4> │ │ │ │ ldr r1, [pc, #120] @ 2fe7dc <__cxa_atexit@plt+0x2f23f8> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -772336,15 +772336,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 2fe7e4 <__cxa_atexit@plt+0x2f2400> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -772384,15 +772384,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ b 2fe884 <__cxa_atexit@plt+0x2f24a0> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2fe894 <__cxa_atexit@plt+0x2f24b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -772408,15 +772408,15 @@ │ │ │ │ bhi 2fe8d4 <__cxa_atexit@plt+0x2f24f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 2fe8dc <__cxa_atexit@plt+0x2f24f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq lr, [r6], #-348 @ 0xfffffea4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -772454,15 +772454,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 2fe9a0 <__cxa_atexit@plt+0x2f25bc> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbeq lr, [r6], #-212 @ 0xffffff2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -772483,15 +772483,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 2fea10 <__cxa_atexit@plt+0x2f262c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbeq lr, [r6], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -772500,15 +772500,15 @@ │ │ │ │ bne 2fea44 <__cxa_atexit@plt+0x2f2660> │ │ │ │ ldr r3, [pc, #32] @ 2fea50 <__cxa_atexit@plt+0x2f266c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbeq lr, [r6], #-36 @ 0xffffffdc │ │ │ │ streq r9, [r1], #-876 @ 0xfffffc94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -772521,15 +772521,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2feaa4 <__cxa_atexit@plt+0x2f26c0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sp, [r6], #-4004 @ 0xfffff05c │ │ │ │ strbeq lr, [r6], #-2756 @ 0xfffff53c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -772575,15 +772575,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 2feb98 <__cxa_atexit@plt+0x2f27b4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ 2feb9c <__cxa_atexit@plt+0x2f27b8> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -772635,15 +772635,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -772676,15 +772676,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -772792,15 +772792,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 2fef4c <__cxa_atexit@plt+0x2f2b68> │ │ │ │ ldr r1, [pc, #120] @ 2fef60 <__cxa_atexit@plt+0x2f2b7c> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -772817,15 +772817,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 2fef68 <__cxa_atexit@plt+0x2f2b84> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -772853,15 +772853,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 2fefd8 <__cxa_atexit@plt+0x2f2bf4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r8, [r1], #-3768 @ 0xfffff148 │ │ │ │ strbeq sp, [r6], #-2680 @ 0xfffff588 │ │ │ │ strbeq sp, [r6], #-2720 @ 0xfffff560 │ │ │ │ streq r8, [r1], #-3532 @ 0xfffff234 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -772875,15 +772875,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 2ff02c <__cxa_atexit@plt+0x2f2c48> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sp, [r6], #-2588 @ 0xfffff5e4 │ │ │ │ strbeq lr, [r6], #-1348 @ 0xfffffabc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -772929,15 +772929,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 2ff120 <__cxa_atexit@plt+0x2f2d3c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ 2ff124 <__cxa_atexit@plt+0x2f2d40> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -772989,15 +772989,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -773030,15 +773030,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -773146,15 +773146,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 2ff4d4 <__cxa_atexit@plt+0x2f30f0> │ │ │ │ ldr r1, [pc, #120] @ 2ff4e8 <__cxa_atexit@plt+0x2f3104> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -773171,15 +773171,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 2ff4f0 <__cxa_atexit@plt+0x2f310c> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -773207,15 +773207,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 2ff560 <__cxa_atexit@plt+0x2f317c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r8, [r1], #-2332 @ 0xfffff6e4 │ │ │ │ strbeq sp, [r6], #-1264 @ 0xfffffb10 │ │ │ │ strbeq sp, [r6], #-1304 @ 0xfffffae8 │ │ │ │ streq r8, [r1], #-2116 @ 0xfffff7bc │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -773256,15 +773256,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ str lr, [r0, #28] │ │ │ │ str r1, [r0, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -773323,15 +773323,15 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ stm r2, {r0, sl, ip} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov lr, r6 │ │ │ │ b 2ff730 <__cxa_atexit@plt+0x2f334c> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ @@ -773358,15 +773358,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 2ff7b4 <__cxa_atexit@plt+0x2f33d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sp, [r6], #-644 @ 0xfffffd7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -773411,15 +773411,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 2ff8a8 <__cxa_atexit@plt+0x2f34c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ 2ff8ac <__cxa_atexit@plt+0x2f34c8> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -773471,15 +773471,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -773512,15 +773512,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -773628,15 +773628,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 2ffc5c <__cxa_atexit@plt+0x2f3878> │ │ │ │ ldr r1, [pc, #120] @ 2ffc70 <__cxa_atexit@plt+0x2f388c> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -773653,15 +773653,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 2ffc78 <__cxa_atexit@plt+0x2f3894> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -773689,15 +773689,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 2ffce8 <__cxa_atexit@plt+0x2f3904> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r8, [r1], #-384 @ 0xfffffe80 │ │ │ │ strbeq ip, [r6], #-3432 @ 0xfffff298 │ │ │ │ strbeq ip, [r6], #-3472 @ 0xfffff270 │ │ │ │ streq r8, [r1], #-492 @ 0xfffffe14 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -773773,15 +773773,15 @@ │ │ │ │ str r8, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #20] │ │ │ │ str ip, [r6, #32] │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r0, r2 │ │ │ │ bcc 2fff6c <__cxa_atexit@plt+0x2f3b88> │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r4, [r7, #6] │ │ │ │ str sl, [sp] │ │ │ │ ldr sl, [r7, #2] │ │ │ │ @@ -773824,15 +773824,15 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r9, [r6, #32] │ │ │ │ mov r6, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ sub r1, r2, #15 │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ cmp r0, r2 │ │ │ │ bcc 2fff74 <__cxa_atexit@plt+0x2f3b90> │ │ │ │ ldr lr, [pc, #184] @ 2fffc0 <__cxa_atexit@plt+0x2f3bdc> │ │ │ │ ldr r9, [pc, #184] @ 2fffc4 <__cxa_atexit@plt+0x2f3be0> │ │ │ │ ldr r1, [pc, #184] @ 2fffc8 <__cxa_atexit@plt+0x2f3be4> │ │ │ │ ldr r0, [pc, #184] @ 2fffcc <__cxa_atexit@plt+0x2f3be8> │ │ │ │ @@ -773852,15 +773852,15 @@ │ │ │ │ add r1, r6, #8 │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str ip, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r6, r2 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ b 2fff78 <__cxa_atexit@plt+0x2f3b94> │ │ │ │ mov r6, #28 │ │ │ │ b 2fff78 <__cxa_atexit@plt+0x2f3b94> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ @@ -773908,15 +773908,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 300054 <__cxa_atexit@plt+0x2f3c70> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 300064 <__cxa_atexit@plt+0x2f3c80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -773950,15 +773950,15 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0xffffe840 │ │ │ │ strbeq ip, [r6], #-2700 @ 0xfffff574 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ @@ -774005,15 +774005,15 @@ │ │ │ │ b 3001b8 <__cxa_atexit@plt+0x2f3dd4> │ │ │ │ ldr r3, [pc, #32] @ 3001d4 <__cxa_atexit@plt+0x2f3df0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #10] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ strbeq sp, [r6], #-956 @ 0xfffffc44 │ │ │ │ strbeq sp, [r6], #-1004 @ 0xfffffc14 │ │ │ │ strbeq sp, [r6], #-944 @ 0xfffffc50 │ │ │ │ strbeq sp, [r6], #-928 @ 0xfffffc60 │ │ │ │ streq r7, [r1], #-3044 @ 0xfffff41c │ │ │ │ streq r7, [r1], #-3344 @ 0xfffff2f0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ @@ -774111,15 +774111,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 300388 <__cxa_atexit@plt+0x2f3fa4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r7, [r1], #-3376 @ 0xfffff2d0 │ │ │ │ strbeq ip, [r6], #-1736 @ 0xfffff938 │ │ │ │ strbeq ip, [r6], #-1780 @ 0xfffff90c │ │ │ │ @@ -774130,29 +774130,29 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3003bc <__cxa_atexit@plt+0x2f3fd8> │ │ │ │ ldr r5, [pc, #28] @ 3003cc <__cxa_atexit@plt+0x2f3fe8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r7, [pc, #12] @ 3003d0 <__cxa_atexit@plt+0x2f3fec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ streq r7, [r1], #-3384 @ 0xfffff2c8 │ │ │ │ streq r7, [r1], #-3348 @ 0xfffff2ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 3003f4 <__cxa_atexit@plt+0x2f4010> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ streq r7, [r1], #-3312 @ 0xfffff310 │ │ │ │ streq r7, [r1], #-3336 @ 0xfffff2f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 300434 <__cxa_atexit@plt+0x2f4050> │ │ │ │ @@ -774321,15 +774321,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 3006d0 <__cxa_atexit@plt+0x2f42ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r7, [r1], #-2820 @ 0xfffff4fc │ │ │ │ strbeq ip, [r6], #-896 @ 0xfffffc80 │ │ │ │ strbeq ip, [r6], #-940 @ 0xfffffc54 │ │ │ │ @@ -774340,29 +774340,29 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 300704 <__cxa_atexit@plt+0x2f4320> │ │ │ │ ldr r5, [pc, #28] @ 300714 <__cxa_atexit@plt+0x2f4330> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r7, [pc, #12] @ 300718 <__cxa_atexit@plt+0x2f4334> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ streq r7, [r1], #-2912 @ 0xfffff4a0 │ │ │ │ streq r7, [r1], #-2876 @ 0xfffff4c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 30073c <__cxa_atexit@plt+0x2f4358> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ streq r7, [r1], #-2840 @ 0xfffff4e8 │ │ │ │ streq r7, [r1], #-2864 @ 0xfffff4d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30077c <__cxa_atexit@plt+0x2f4398> │ │ │ │ @@ -774531,15 +774531,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 300a18 <__cxa_atexit@plt+0x2f4634> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r7, [r1], #-2348 @ 0xfffff6d4 │ │ │ │ strbeq ip, [r6], #-56 @ 0xffffffc8 │ │ │ │ strbeq ip, [r6], #-100 @ 0xffffff9c │ │ │ │ @@ -774548,45 +774548,45 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 300a44 <__cxa_atexit@plt+0x2f4660> │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r7, [r1], #-2380 @ 0xfffff6b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 300a6c <__cxa_atexit@plt+0x2f4688> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r7, [r1], #-2340 @ 0xfffff6dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 300a98 <__cxa_atexit@plt+0x2f46b4> │ │ │ │ ldr r8, [pc, #20] @ 300a9c <__cxa_atexit@plt+0x2f46b8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ streq r7, [r1], #-2288 @ 0xfffff710 │ │ │ │ streq r7, [r1], #-2280 @ 0xfffff718 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ streq r7, [r1], #-2288 @ 0xfffff710 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 300af8 <__cxa_atexit@plt+0x2f4714> │ │ │ │ ldr r9, [pc, #36] @ 300b00 <__cxa_atexit@plt+0x2f471c> │ │ │ │ @@ -774611,15 +774611,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 300b48 <__cxa_atexit@plt+0x2f4764> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq fp, [r6], #-3824 @ 0xfffff110 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -774757,15 +774757,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r1, [r3, #28] │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ streq r7, [r1], #-1548 @ 0xfffff9f4 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -774786,15 +774786,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ streq r7, [r1], #-1432 @ 0xfffffa68 │ │ │ │ streq r7, [r1], #-1488 @ 0xfffffa30 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ @@ -774805,26 +774805,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r7, [r1], #-1356 @ 0xfffffab4 │ │ │ │ streq r7, [r1], #-1408 @ 0xfffffa80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 300e74 <__cxa_atexit@plt+0x2f4a90> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r7, [r1], #-1356 @ 0xfffffab4 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 300e9c <__cxa_atexit@plt+0x2f4ab8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -774888,15 +774888,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 300fac <__cxa_atexit@plt+0x2f4bc8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r7, [r1], #-1208 @ 0xfffffb48 │ │ │ │ strbeq fp, [r6], #-2724 @ 0xfffff55c │ │ │ │ strbeq fp, [r6], #-2768 @ 0xfffff530 │ │ │ │ @@ -774905,45 +774905,45 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 300fd8 <__cxa_atexit@plt+0x2f4bf4> │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r7, [r1], #-1196 @ 0xfffffb54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 301000 <__cxa_atexit@plt+0x2f4c1c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r7, [r1], #-1156 @ 0xfffffb7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 30102c <__cxa_atexit@plt+0x2f4c48> │ │ │ │ ldr r8, [pc, #20] @ 301030 <__cxa_atexit@plt+0x2f4c4c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ streq r7, [r1], #-1116 @ 0xfffffba4 │ │ │ │ streq r7, [r1], #-852 @ 0xfffffcac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ streq r7, [r1], #-1104 @ 0xfffffbb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30108c <__cxa_atexit@plt+0x2f4ca8> │ │ │ │ ldr r9, [pc, #36] @ 301094 <__cxa_atexit@plt+0x2f4cb0> │ │ │ │ @@ -774968,15 +774968,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 3010dc <__cxa_atexit@plt+0x2f4cf8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq fp, [r6], #-2396 @ 0xfffff6a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -775114,15 +775114,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #32] │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ streq r7, [r1], #-376 @ 0xfffffe88 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -775143,15 +775143,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ streq r7, [r1], #-260 @ 0xfffffefc │ │ │ │ streq r7, [r1], #-276 @ 0xfffffeec │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ @@ -775162,26 +775162,26 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r7, [r1], #-184 @ 0xffffff48 │ │ │ │ streq r6, [r1], #-4076 @ 0xfffff014 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 301408 <__cxa_atexit@plt+0x2f5024> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r6, [r1], #-4024 @ 0xfffff048 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 301430 <__cxa_atexit@plt+0x2f504c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -775508,15 +775508,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r8, [sl, #2] │ │ │ │ mov r7, sl │ │ │ │ - b 3fab18 <__cxa_atexit@plt+0x3ee734> │ │ │ │ + b 3fab70 <__cxa_atexit@plt+0x3ee78c> │ │ │ │ str r9, [r5, #-8] │ │ │ │ ldr r3, [sl, #3] │ │ │ │ ldr r2, [pc, #40] @ 30197c <__cxa_atexit@plt+0x2f5598> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ @@ -775543,15 +775543,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 3019f8 <__cxa_atexit@plt+0x2f5614> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fab18 <__cxa_atexit@plt+0x3ee734> │ │ │ │ + b 3fab70 <__cxa_atexit@plt+0x3ee78c> │ │ │ │ ldr r3, [pc, #24] @ 3019f0 <__cxa_atexit@plt+0x2f560c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ @@ -775576,15 +775576,15 @@ │ │ │ │ ldr r5, [pc, #44] @ 301a68 <__cxa_atexit@plt+0x2f5684> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #36] @ 301a6c <__cxa_atexit@plt+0x2f5688> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fab20 <__cxa_atexit@plt+0x3ee73c> │ │ │ │ + b 3fab78 <__cxa_atexit@plt+0x3ee794> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r6], #-4080 @ 0xfffff010 │ │ │ │ strbeq fp, [r6], #-1464 @ 0xfffffa48 │ │ │ │ strbeq fp, [r6], #-1456 @ 0xfffffa50 │ │ │ │ @@ -775714,15 +775714,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fab28 <__cxa_atexit@plt+0x3ee744> │ │ │ │ + b 3fab80 <__cxa_atexit@plt+0x3ee79c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -775986,15 +775986,15 @@ │ │ │ │ str r7, [r9, #20] │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 3020e0 <__cxa_atexit@plt+0x2f5cfc> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #12]! │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -776154,15 +776154,15 @@ │ │ │ │ b 30244c <__cxa_atexit@plt+0x2f6068> │ │ │ │ ldr r3, [pc, #132] @ 3023cc <__cxa_atexit@plt+0x2f5fe8> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr fp, [sp] │ │ │ │ add r8, r3, #1 │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ - b 3fab30 <__cxa_atexit@plt+0x3ee74c> │ │ │ │ + b 3fab88 <__cxa_atexit@plt+0x3ee7a4> │ │ │ │ ldr r7, [pc, #100] @ 3023c8 <__cxa_atexit@plt+0x2f5fe4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ ldr r7, [pc, #68] @ 3023c0 <__cxa_atexit@plt+0x2f5fdc> │ │ │ │ @@ -776300,15 +776300,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add r6, r0, lr │ │ │ │ sub r7, r6, #20 │ │ │ │ - b 3fab30 <__cxa_atexit@plt+0x3ee74c> │ │ │ │ + b 3fab88 <__cxa_atexit@plt+0x3ee7a4> │ │ │ │ ldr r7, [pc, #180] @ 302660 <__cxa_atexit@plt+0x2f627c> │ │ │ │ stmdb r5, {fp, ip} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r1, [r0] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ @@ -776593,15 +776593,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 302a48 <__cxa_atexit@plt+0x2f6664> │ │ │ │ ldr r3, [pc, #40] @ 302a4c <__cxa_atexit@plt+0x2f6668> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ + b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r5, [r1], #-4008 @ 0xfffff058 │ │ │ │ strbeq r9, [r6], #-4084 @ 0xfffff00c │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -776737,20 +776737,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 302c88 <__cxa_atexit@plt+0x2f68a4> │ │ │ │ ldr r3, [pc, #40] @ 302c8c <__cxa_atexit@plt+0x2f68a8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r1, fp, #1543503873 @ 0x5c000001 │ │ │ │ + biceq r0, fp, #2473984 @ 0x25c000 │ │ │ │ strbeq r9, [r6], #-3508 @ 0xfffff24c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 302d08 <__cxa_atexit@plt+0x2f6924> │ │ │ │ @@ -777119,15 +777119,15 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #56] @ 303294 <__cxa_atexit@plt+0x2f6eb0> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -777163,15 +777163,15 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - biceq r0, fp, #47360 @ 0xb900 │ │ │ │ + biceq r0, fp, #-1879048177 @ 0x9000000f │ │ │ │ strbeq r9, [r6], #-2224 @ 0xfffff750 │ │ │ │ strbeq r9, [r6], #-1848 @ 0xfffff8c8 │ │ │ │ streq r5, [r1], #-1884 @ 0xfffff8a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -777198,15 +777198,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r3, #24] │ │ │ │ sub r9, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str lr, [r3, #4] │ │ │ │ stm sl, {r1, r2, lr} │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ mov r6, r3 │ │ │ │ b 3033bc <__cxa_atexit@plt+0x2f6fd8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -777253,15 +777253,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ strbeq r9, [r6], #-1540 @ 0xfffff9fc │ │ │ │ - biceq r0, fp, #91136 @ 0x16400 │ │ │ │ + biceq r0, fp, #1073741862 @ 0x40000026 │ │ │ │ strbeq r9, [r6], #-1876 @ 0xfffff8ac │ │ │ │ strbeq r9, [r6], #-1500 @ 0xfffffa24 │ │ │ │ streq r5, [r1], #-1520 @ 0xfffffa10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -777627,15 +777627,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - biceq r0, fp, #100, 10 @ 0x19000000 │ │ │ │ + biceq pc, sl, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -777706,15 +777706,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ strbeq r8, [r6], #-3796 @ 0xfffff12c │ │ │ │ - biceq r0, fp, #52, 8 @ 0x34000000 │ │ │ │ + biceq pc, sl, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -777758,15 +777758,15 @@ │ │ │ │ add r0, r0, #217 @ 0xd9 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa2d8 <__cxa_atexit@plt+0x3edef4> │ │ │ │ + b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r6], #-3552 @ 0xfffff220 │ │ │ │ strbeq r8, [r6], #-3576 @ 0xfffff208 │ │ │ │ strbeq r8, [r6], #-3812 @ 0xfffff11c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -777792,15 +777792,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - biceq r0, fp, #536870926 @ 0x2000000e │ │ │ │ + biceq pc, sl, #557056 @ 0x88000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 303d3c <__cxa_atexit@plt+0x2f7958> │ │ │ │ @@ -777850,15 +777850,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ strbeq r8, [r6], #-3220 @ 0xfffff36c │ │ │ │ - biceq r0, fp, #1610612736 @ 0x60000000 │ │ │ │ + biceq pc, sl, #4587520 @ 0x460000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -778444,15 +778444,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r1, [pc, #60] @ 30474c <__cxa_atexit@plt+0x2f8368> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - b 3fab38 <__cxa_atexit@plt+0x3ee754> │ │ │ │ + b 3fab90 <__cxa_atexit@plt+0x3ee7ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -778472,15 +778472,15 @@ │ │ │ │ ldr r0, [pc, #36] @ 3047a0 <__cxa_atexit@plt+0x2f83bc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ + b 3fab98 <__cxa_atexit@plt+0x3ee7b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ streq r4, [r1], #-840 @ 0xfffffcb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -778519,15 +778519,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 304874 <__cxa_atexit@plt+0x2f8490> │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #12 │ │ │ │ str r5, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ + b 3faba0 <__cxa_atexit@plt+0x3ee7bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -778542,15 +778542,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ streq r4, [r1], #-592 @ 0xfffffdb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ + b 3faba8 <__cxa_atexit@plt+0x3ee7c4> │ │ │ │ streq r4, [r1], #-740 @ 0xfffffd1c │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -778756,15 +778756,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 304c04 <__cxa_atexit@plt+0x2f8820> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faae8 <__cxa_atexit@plt+0x3ee704> │ │ │ │ + b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 3fa120 <__cxa_atexit@plt+0x3edd3c> │ │ │ │ @@ -778810,15 +778810,15 @@ │ │ │ │ str r1, [r3, #-4] │ │ │ │ ldr r3, [pc, #40] @ 304cf0 <__cxa_atexit@plt+0x2f890c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #32] @ 304cf4 <__cxa_atexit@plt+0x2f8910> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ + b 3fabb0 <__cxa_atexit@plt+0x3ee7cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strbeq r7, [r6], #-3480 @ 0xfffff268 │ │ │ │ strbeq r8, [r6], #-2216 @ 0xfffff758 │ │ │ │ @@ -778962,15 +778962,15 @@ │ │ │ │ sub sl, r3, #11 │ │ │ │ sub r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [sp] │ │ │ │ str sl, [r6, #28] │ │ │ │ str r2, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 3faae8 <__cxa_atexit@plt+0x3ee704> │ │ │ │ + b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ ldr r7, [pc, #48] @ 304f74 <__cxa_atexit@plt+0x2f8b90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ @@ -779026,15 +779026,15 @@ │ │ │ │ sub r8, r6, #2 │ │ │ │ sub ip, r6, #11 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ ldr fp, [sp] │ │ │ │ str ip, [r3, #28] │ │ │ │ str r4, [r3, #24] │ │ │ │ mov r4, sl │ │ │ │ - b 3faae8 <__cxa_atexit@plt+0x3ee704> │ │ │ │ + b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ mov r4, #48 @ 0x30 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ @@ -779062,15 +779062,15 @@ │ │ │ │ str r1, [r3, #-4] │ │ │ │ ldr r3, [pc, #40] @ 3050e0 <__cxa_atexit@plt+0x2f8cfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #32] @ 3050e4 <__cxa_atexit@plt+0x2f8d00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ + b 3fabb0 <__cxa_atexit@plt+0x3ee7cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ strbeq r7, [r6], #-2472 @ 0xfffff658 │ │ │ │ strbeq r8, [r6], #-1208 @ 0xfffffb48 │ │ │ │ @@ -779200,15 +779200,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 30531c <__cxa_atexit@plt+0x2f8f38> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r5, [pc, #56] @ 305320 <__cxa_atexit@plt+0x2f8f3c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ + b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -779246,15 +779246,15 @@ │ │ │ │ ldr r0, [pc, #36] @ 3053b8 <__cxa_atexit@plt+0x2f8fd4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ + b 3fab98 <__cxa_atexit@plt+0x3ee7b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ streq r3, [r1], #-1852 @ 0xfffff8c4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -779292,15 +779292,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r0, [r7, #8] │ │ │ │ str r1, [r3, #4]! │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ - b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ + b 3faba0 <__cxa_atexit@plt+0x3ee7bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -779315,15 +779315,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ streq r3, [r1], #-1596 @ 0xfffff9c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ + b 3faba8 <__cxa_atexit@plt+0x3ee7c4> │ │ │ │ streq r3, [r1], #-1760 @ 0xfffff920 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -779363,20 +779363,20 @@ │ │ │ │ str r8, [r3, #28] │ │ │ │ sub r8, r6, #2 │ │ │ │ str sl, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r2, [r3, #32] │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ ldr r6, [pc, #64] @ 3055c8 <__cxa_atexit@plt+0x2f91e4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ mov r6, r3 │ │ │ │ b 3055a4 <__cxa_atexit@plt+0x2f91c0> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -779433,15 +779433,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 3056c0 <__cxa_atexit@plt+0x2f92dc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #56] @ 3056c4 <__cxa_atexit@plt+0x2f92e0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ + b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -779479,15 +779479,15 @@ │ │ │ │ ldr r0, [pc, #36] @ 30575c <__cxa_atexit@plt+0x2f9378> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ + b 3fab98 <__cxa_atexit@plt+0x3ee7b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ streq r3, [r1], #-932 @ 0xfffffc5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -779525,15 +779525,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r0, [r7, #8] │ │ │ │ str r1, [r3, #4]! │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ - b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ + b 3faba0 <__cxa_atexit@plt+0x3ee7bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -779548,15 +779548,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ streq r3, [r1], #-664 @ 0xfffffd68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ + b 3faba8 <__cxa_atexit@plt+0x3ee7c4> │ │ │ │ streq r3, [r1], #-844 @ 0xfffffcb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 305960 <__cxa_atexit@plt+0x2f957c> │ │ │ │ @@ -779599,27 +779599,27 @@ │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #80] @ 305998 <__cxa_atexit@plt+0x2f95b4> │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r1, r7, #3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ @@ -779666,21 +779666,21 @@ │ │ │ │ stm lr, {r2, r3, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ sub r0, r6, #11 │ │ │ │ sub r1, r6, #19 │ │ │ │ str r1, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ ldr r6, [pc, #48] @ 305a74 <__cxa_atexit@plt+0x2f9690> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @@ -779695,15 +779695,15 @@ │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 305ab0 <__cxa_atexit@plt+0x2f96cc> │ │ │ │ ldr r2, [pc, #36] @ 305ac8 <__cxa_atexit@plt+0x2f96e4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ + b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ ldr r7, [pc, #20] @ 305acc <__cxa_atexit@plt+0x2f96e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @@ -779724,15 +779724,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 305b38 <__cxa_atexit@plt+0x2f9754> │ │ │ │ ldr r2, [pc, #76] @ 305b60 <__cxa_atexit@plt+0x2f977c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r8} │ │ │ │ sub r8, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ + b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ ldr r7, [pc, #48] @ 305b5c <__cxa_atexit@plt+0x2f9778> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 305b58 <__cxa_atexit@plt+0x2f9774> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -779785,15 +779785,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r8} │ │ │ │ ldr r6, [pc, #88] @ 305c60 <__cxa_atexit@plt+0x2f987c> │ │ │ │ sub r8, r3, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ + b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ ldr r7, [pc, #36] @ 305c54 <__cxa_atexit@plt+0x2f9870> │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #32] @ 305c58 <__cxa_atexit@plt+0x2f9874> │ │ │ │ @@ -779873,15 +779873,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 305d8c <__cxa_atexit@plt+0x2f99a8> │ │ │ │ ldr r2, [pc, #76] @ 305db4 <__cxa_atexit@plt+0x2f99d0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r8} │ │ │ │ sub r8, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ + b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ ldr r7, [pc, #48] @ 305db0 <__cxa_atexit@plt+0x2f99cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 305dac <__cxa_atexit@plt+0x2f99c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -779902,15 +779902,15 @@ │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 305dec <__cxa_atexit@plt+0x2f9a08> │ │ │ │ ldr r2, [pc, #36] @ 305e04 <__cxa_atexit@plt+0x2f9a20> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 3fab70 <__cxa_atexit@plt+0x3ee78c> │ │ │ │ + b 3fabc8 <__cxa_atexit@plt+0x3ee7e4> │ │ │ │ ldr r7, [pc, #20] @ 305e08 <__cxa_atexit@plt+0x2f9a24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @@ -779934,15 +779934,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 305e80 <__cxa_atexit@plt+0x2f9a9c> │ │ │ │ ldr r2, [pc, #76] @ 305ea8 <__cxa_atexit@plt+0x2f9ac4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r8} │ │ │ │ sub r8, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ + b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ ldr r7, [pc, #48] @ 305ea4 <__cxa_atexit@plt+0x2f9ac0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 305ea0 <__cxa_atexit@plt+0x2f9abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -779984,15 +779984,15 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r1, [pc, #60] @ 305f60 <__cxa_atexit@plt+0x2f9b7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - b 3fab70 <__cxa_atexit@plt+0x3ee78c> │ │ │ │ + b 3fabc8 <__cxa_atexit@plt+0x3ee7e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -780044,15 +780044,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 306030 <__cxa_atexit@plt+0x2f9c4c> │ │ │ │ ldr r2, [pc, #64] @ 306054 <__cxa_atexit@plt+0x2f9c70> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r8} │ │ │ │ sub r8, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fab70 <__cxa_atexit@plt+0x3ee78c> │ │ │ │ + b 3fabc8 <__cxa_atexit@plt+0x3ee7e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 306050 <__cxa_atexit@plt+0x2f9c6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -780081,15 +780081,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3060cc <__cxa_atexit@plt+0x2f9ce8> │ │ │ │ ldr r2, [pc, #76] @ 3060f4 <__cxa_atexit@plt+0x2f9d10> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r8} │ │ │ │ sub r8, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ + b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ ldr r7, [pc, #48] @ 3060f0 <__cxa_atexit@plt+0x2f9d0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 3060ec <__cxa_atexit@plt+0x2f9d08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -780233,20 +780233,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 306328 <__cxa_atexit@plt+0x2f9f44> │ │ │ │ ldr r3, [pc, #40] @ 30632c <__cxa_atexit@plt+0x2f9f48> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sp, sl, #25856 @ 0x6500 │ │ │ │ + biceq sp, sl, #1342177290 @ 0x5000000a │ │ │ │ strbeq r6, [r6], #-1812 @ 0xfffff8ec │ │ │ │ streq r2, [r1], #-2260 @ 0xfffff72c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -780351,15 +780351,15 @@ │ │ │ │ bne 30655c <__cxa_atexit@plt+0x2fa178> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r1, [pc, #176] @ 306594 <__cxa_atexit@plt+0x2fa1b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #8] │ │ │ │ stm r5, {r1, r3} │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r2, [pc, #148] @ 30658c <__cxa_atexit@plt+0x2fa1a8> │ │ │ │ ldr r1, [r3, #2] │ │ │ │ ldr r0, [r3, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #10] │ │ │ │ tst r7, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -780387,15 +780387,15 @@ │ │ │ │ ldr r0, [pc, #32] @ 306588 <__cxa_atexit@plt+0x2fa1a4> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ streq r2, [r1], #-1700 @ 0xfffff95c │ │ │ │ streq r2, [r1], #-1696 @ 0xfffff960 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbeq r6, [r6], #-1620 @ 0xfffff9ac │ │ │ │ streq r2, [r1], #-1648 @ 0xfffff990 │ │ │ │ @@ -780407,15 +780407,15 @@ │ │ │ │ ldr r3, [pc, #56] @ 3065f0 <__cxa_atexit@plt+0x2fa20c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #16] @ 3065e8 <__cxa_atexit@plt+0x2fa204> │ │ │ │ ldr r0, [pc, #16] @ 3065ec <__cxa_atexit@plt+0x2fa208> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ streq r2, [r1], #-1584 @ 0xfffff9d0 │ │ │ │ @@ -780506,15 +780506,15 @@ │ │ │ │ beq 306770 <__cxa_atexit@plt+0x2fa38c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r3, r2 │ │ │ │ bne 30675c <__cxa_atexit@plt+0x2fa378> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ + b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ ldr r7, [pc, #28] @ 306780 <__cxa_atexit@plt+0x2fa39c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -780533,15 +780533,15 @@ │ │ │ │ beq 3067c8 <__cxa_atexit@plt+0x2fa3e4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r3, r2 │ │ │ │ bne 3067d0 <__cxa_atexit@plt+0x2fa3ec> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ + b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3067e8 <__cxa_atexit@plt+0x2fa404> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @@ -780552,15 +780552,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ cmp r2, r3 │ │ │ │ bne 306814 <__cxa_atexit@plt+0x2fa430> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ + b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ ldr r7, [pc, #12] @ 306828 <__cxa_atexit@plt+0x2fa444> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r6], #-576 @ 0xfffffdc0 │ │ │ │ streq r2, [r1], #-988 @ 0xfffffc24 │ │ │ │ @@ -780568,15 +780568,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 306854 <__cxa_atexit@plt+0x2fa470> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldr r7, [pc, #16] @ 30686c <__cxa_atexit@plt+0x2fa488> │ │ │ │ ldr r0, [pc, #16] @ 306870 <__cxa_atexit@plt+0x2fa48c> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ streq r2, [r1], #-940 @ 0xfffffc54 │ │ │ │ @@ -780741,15 +780741,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 306b08 <__cxa_atexit@plt+0x2fa724> │ │ │ │ ldr r5, [pc, #28] @ 306b18 <__cxa_atexit@plt+0x2fa734> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ ldr r7, [pc, #12] @ 306b1c <__cxa_atexit@plt+0x2fa738> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ streq r2, [r1], #-300 @ 0xfffffed4 │ │ │ │ streq r2, [r1], #-264 @ 0xfffffef8 │ │ │ │ @@ -780832,15 +780832,15 @@ │ │ │ │ ldr r2, [pc, #192] @ 306d1c <__cxa_atexit@plt+0x2fa938> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [r7, #1] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r2, [r3, #2] │ │ │ │ ldr r1, [r3, #6] │ │ │ │ ldr r3, [r3, #10] │ │ │ │ ldr r0, [pc, #140] @ 306d14 <__cxa_atexit@plt+0x2fa930> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -780856,15 +780856,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ str r8, [r3, #4] │ │ │ │ beq 306cdc <__cxa_atexit@plt+0x2fa8f8> │ │ │ │ cmp r2, #1 │ │ │ │ bne 306cfc <__cxa_atexit@plt+0x2fa918> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 306d24 <__cxa_atexit@plt+0x2fa940> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -780890,15 +780890,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 306d74 <__cxa_atexit@plt+0x2fa990> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r7, [pc, #12] @ 306d70 <__cxa_atexit@plt+0x2fa98c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r6], #-36 @ 0xffffffdc │ │ │ │ strbeq r5, [r6], #-3572 @ 0xfffff20c │ │ │ │ @@ -780999,15 +780999,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r3, r2 │ │ │ │ blt 306ea0 <__cxa_atexit@plt+0x2faabc> │ │ │ │ bne 306f10 <__cxa_atexit@plt+0x2fab2c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fab78 <__cxa_atexit@plt+0x3ee794> │ │ │ │ + b 3fabd0 <__cxa_atexit@plt+0x3ee7ec> │ │ │ │ ldr r7, [pc, #32] @ 306f38 <__cxa_atexit@plt+0x2fab54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -781035,15 +781035,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bne 306fa0 <__cxa_atexit@plt+0x2fabbc> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fab78 <__cxa_atexit@plt+0x3ee794> │ │ │ │ + b 3fabd0 <__cxa_atexit@plt+0x3ee7ec> │ │ │ │ ldr r7, [pc, #20] @ 306fbc <__cxa_atexit@plt+0x2fabd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strbeq r5, [r6], #-3596 @ 0xfffff1f4 │ │ │ │ @@ -781059,15 +781059,15 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ bne 307000 <__cxa_atexit@plt+0x2fac1c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fab78 <__cxa_atexit@plt+0x3ee794> │ │ │ │ + b 3fabd0 <__cxa_atexit@plt+0x3ee7ec> │ │ │ │ ldr r7, [pc, #16] @ 307018 <__cxa_atexit@plt+0x2fac34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ strbeq r5, [r6], #-3492 @ 0xfffff25c │ │ │ │ strbeq r5, [r6], #-3456 @ 0xfffff280 │ │ │ │ @@ -781075,15 +781075,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 307040 <__cxa_atexit@plt+0x2fac5c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #12] @ 307054 <__cxa_atexit@plt+0x2fac70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbeq r5, [r6], #-3388 @ 0xfffff2c4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -781130,15 +781130,15 @@ │ │ │ │ ldr r2, [pc, #192] @ 3071c4 <__cxa_atexit@plt+0x2fade0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [r7, #1] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r2, [r3, #2] │ │ │ │ ldr r1, [r3, #6] │ │ │ │ ldr r3, [r3, #10] │ │ │ │ ldr r0, [pc, #140] @ 3071bc <__cxa_atexit@plt+0x2fadd8> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -781154,15 +781154,15 @@ │ │ │ │ ands r2, r7, #3 │ │ │ │ str r8, [r3, #4] │ │ │ │ beq 307184 <__cxa_atexit@plt+0x2fada0> │ │ │ │ cmp r2, #1 │ │ │ │ bne 3071a4 <__cxa_atexit@plt+0x2fadc0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fab80 <__cxa_atexit@plt+0x3ee79c> │ │ │ │ + b 3fabd8 <__cxa_atexit@plt+0x3ee7f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 3071cc <__cxa_atexit@plt+0x2fade8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -781188,15 +781188,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 30721c <__cxa_atexit@plt+0x2fae38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ ldr r7, [pc, #12] @ 307218 <__cxa_atexit@plt+0x2fae34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbeq r5, [r6], #-2128 @ 0xfffff7b0 │ │ │ │ strbeq r5, [r6], #-2380 @ 0xfffff6b4 │ │ │ │ @@ -781297,15 +781297,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r3, r2 │ │ │ │ blt 307348 <__cxa_atexit@plt+0x2faf64> │ │ │ │ bne 3073b8 <__cxa_atexit@plt+0x2fafd4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fab88 <__cxa_atexit@plt+0x3ee7a4> │ │ │ │ + b 3fabe0 <__cxa_atexit@plt+0x3ee7fc> │ │ │ │ ldr r7, [pc, #32] @ 3073e0 <__cxa_atexit@plt+0x2faffc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -781333,15 +781333,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bne 307448 <__cxa_atexit@plt+0x2fb064> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fab88 <__cxa_atexit@plt+0x3ee7a4> │ │ │ │ + b 3fabe0 <__cxa_atexit@plt+0x3ee7fc> │ │ │ │ ldr r7, [pc, #20] @ 307464 <__cxa_atexit@plt+0x2fb080> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strbeq r5, [r6], #-1600 @ 0xfffff9c0 │ │ │ │ @@ -781357,15 +781357,15 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ bne 3074a8 <__cxa_atexit@plt+0x2fb0c4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fab88 <__cxa_atexit@plt+0x3ee7a4> │ │ │ │ + b 3fabe0 <__cxa_atexit@plt+0x3ee7fc> │ │ │ │ ldr r7, [pc, #16] @ 3074c0 <__cxa_atexit@plt+0x2fb0dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbeq r5, [r6], #-1496 @ 0xfffffa28 │ │ │ │ strbeq r5, [r6], #-1452 @ 0xfffffa54 │ │ │ │ @@ -781373,15 +781373,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 3074e8 <__cxa_atexit@plt+0x2fb104> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fab80 <__cxa_atexit@plt+0x3ee79c> │ │ │ │ + b 3fabd8 <__cxa_atexit@plt+0x3ee7f4> │ │ │ │ ldr r7, [pc, #12] @ 3074fc <__cxa_atexit@plt+0x2fb118> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ strbeq r5, [r6], #-1392 @ 0xfffffa90 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -781848,15 +781848,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 307c60 <__cxa_atexit@plt+0x2fb87c> │ │ │ │ ldr r5, [pc, #48] @ 307c78 <__cxa_atexit@plt+0x2fb894> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 307c74 <__cxa_atexit@plt+0x2fb890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -781995,15 +781995,15 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #48] @ 307ec4 <__cxa_atexit@plt+0x2fbae0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -782035,15 +782035,15 @@ │ │ │ │ str r2, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ ldr r7, [pc, #52] @ 307f64 <__cxa_atexit@plt+0x2fbb80> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -782113,15 +782113,15 @@ │ │ │ │ ldr r1, [pc, #176] @ 308110 <__cxa_atexit@plt+0x2fbd2c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr sl, [r3, #1] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ add r6, r9, #24 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 3080f0 <__cxa_atexit@plt+0x2fbd0c> │ │ │ │ ldr lr, [pc, #124] @ 308108 <__cxa_atexit@plt+0x2fbd24> │ │ │ │ add sl, r3, #2 │ │ │ │ add lr, pc, lr │ │ │ │ ldm sl, {r0, r1, sl} │ │ │ │ @@ -782141,15 +782141,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #40] @ 308104 <__cxa_atexit@plt+0x2fbd20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r7, #12 │ │ │ │ b 3080f4 <__cxa_atexit@plt+0x2fbd10> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @@ -782232,15 +782232,15 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #48] @ 308278 <__cxa_atexit@plt+0x2fbe94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -782269,15 +782269,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ ldr r7, [pc, #48] @ 30830c <__cxa_atexit@plt+0x2fbf28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -782369,18 +782369,18 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r9] │ │ │ │ ldr r6, [pc, #152] @ 308500 <__cxa_atexit@plt+0x2fc11c> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fab90 <__cxa_atexit@plt+0x3ee7ac> │ │ │ │ + b 3fabe8 <__cxa_atexit@plt+0x3ee804> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #88] @ 3084f4 <__cxa_atexit@plt+0x2fc110> │ │ │ │ str r0, [r2] │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -782392,15 +782392,15 @@ │ │ │ │ ldr r6, [pc, #52] @ 3084f0 <__cxa_atexit@plt+0x2fc10c> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r0, [r2] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r9] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @@ -782432,15 +782432,15 @@ │ │ │ │ str r0, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9] │ │ │ │ ldr r3, [pc, #108] @ 3085d4 <__cxa_atexit@plt+0x2fc1f0> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r6, [pc, #76] @ 3085c8 <__cxa_atexit@plt+0x2fc1e4> │ │ │ │ str r0, [r3] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r9] │ │ │ │ ldr r6, [pc, #64] @ 3085cc <__cxa_atexit@plt+0x2fc1e8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ @@ -782448,15 +782448,15 @@ │ │ │ │ ldr r6, [pc, #40] @ 3085c4 <__cxa_atexit@plt+0x2fc1e0> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r0, [r3] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r9] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ strbeq r4, [r6], #-4036 @ 0xfffff03c │ │ │ │ @@ -782487,15 +782487,15 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ sub r2, r5, #24 │ │ │ │ stm r2, {r0, r6, r8, r9, lr} │ │ │ │ str r9, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 308670 <__cxa_atexit@plt+0x2fc28c> │ │ │ │ mov r0, #12 │ │ │ │ @@ -782535,15 +782535,15 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ sub r2, r5, #24 │ │ │ │ stm r2, {r0, r6, r8, r9, lr} │ │ │ │ str r9, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 308730 <__cxa_atexit@plt+0x2fc34c> │ │ │ │ mov r0, #12 │ │ │ │ @@ -782911,15 +782911,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 308cfc <__cxa_atexit@plt+0x2fc918> │ │ │ │ ldr r5, [pc, #48] @ 308d14 <__cxa_atexit@plt+0x2fc930> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 308d10 <__cxa_atexit@plt+0x2fc92c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -783698,15 +783698,15 @@ │ │ │ │ strbeq r3, [r6], #-352 @ 0xfffffea0 │ │ │ │ streq pc, [r0], #-992 @ 0xfffffc20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa6f0 <__cxa_atexit@plt+0x3ee30c> │ │ │ │ + b 3fa718 <__cxa_atexit@plt+0x3ee334> │ │ │ │ streq pc, [r0], #-960 @ 0xfffffc40 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3099e8 <__cxa_atexit@plt+0x2fd604> │ │ │ │ @@ -783995,15 +783995,15 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 309ddc <__cxa_atexit@plt+0x2fd9f8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - biceq sl, sl, #40, 6 @ 0xa0000000 │ │ │ │ + biceq r9, sl, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 309e44 <__cxa_atexit@plt+0x2fda60> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -784017,15 +784017,15 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ beq 309e38 <__cxa_atexit@plt+0x2fda54> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ mov r9, #11 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ + b 3fa480 <__cxa_atexit@plt+0x3ee09c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @@ -784033,15 +784033,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ mov r9, #11 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ + b 3fa480 <__cxa_atexit@plt+0x3ee09c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -784062,15 +784062,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - biceq sl, sl, #150 @ 0x96 │ │ │ │ + biceq r9, sl, #224395264 @ 0xd600000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 309f34 <__cxa_atexit@plt+0x2fdb50> │ │ │ │ @@ -784120,15 +784120,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ strbeq r2, [r6], #-2716 @ 0xfffff564 │ │ │ │ - biceq r9, sl, #744 @ 0x2e8 │ │ │ │ + biceq r9, sl, #1048576000 @ 0x3e800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -784177,15 +784177,15 @@ │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ mov r9, #11 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 30a0d4 <__cxa_atexit@plt+0x2fdcf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ + b 3fa480 <__cxa_atexit@plt+0x3ee09c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strbeq r2, [r6], #-2460 @ 0xfffff664 │ │ │ │ @@ -784196,15 +784196,15 @@ │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ mov r9, #11 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 30a104 <__cxa_atexit@plt+0x2fdd20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ + b 3fa480 <__cxa_atexit@plt+0x3ee09c> │ │ │ │ strbeq r2, [r6], #-3076 @ 0xfffff3fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -784226,15 +784226,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - biceq r9, sl, #14, 28 @ 0xe0 │ │ │ │ + biceq r9, sl, #1308622848 @ 0x4e000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 30a1c4 <__cxa_atexit@plt+0x2fdde0> │ │ │ │ @@ -784284,15 +784284,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ strbeq r2, [r6], #-2060 @ 0xfffff7f4 │ │ │ │ - biceq r9, sl, #3200 @ 0xc80 │ │ │ │ + biceq r9, sl, #-939524095 @ 0xc8000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -784597,15 +784597,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [pc, #48] @ 30a764 <__cxa_atexit@plt+0x2fe380> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ + b 3fa480 <__cxa_atexit@plt+0x3ee09c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ strbeq r2, [r6], #-820 @ 0xfffffccc │ │ │ │ @@ -784620,15 +784620,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 30a7a8 <__cxa_atexit@plt+0x2fe3c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ + b 3fa480 <__cxa_atexit@plt+0x3ee09c> │ │ │ │ strbeq r2, [r6], #-728 @ 0xfffffd28 │ │ │ │ strbeq r2, [r6], #-712 @ 0xfffffd38 │ │ │ │ streq lr, [r0], #-728 @ 0xfffffd28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -784637,15 +784637,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 30a7f4 <__cxa_atexit@plt+0x2fe410> │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq lr, [r0], #-1432 @ 0xfffffa68 │ │ │ │ strbeq r2, [r6], #-584 @ 0xfffffdb8 │ │ │ │ streq lr, [r0], #-652 @ 0xfffffd74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -784714,15 +784714,15 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #56] @ 30a944 <__cxa_atexit@plt+0x2fe560> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 3fab98 <__cxa_atexit@plt+0x3ee7b4> │ │ │ │ + b 3fabf0 <__cxa_atexit@plt+0x3ee80c> │ │ │ │ mov r6, r3 │ │ │ │ b 30a92c <__cxa_atexit@plt+0x2fe548> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -784740,15 +784740,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 30a990 <__cxa_atexit@plt+0x2fe5ac> │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq lr, [r0], #-1020 @ 0xfffffc04 │ │ │ │ strbeq r2, [r6], #-172 @ 0xffffff54 │ │ │ │ streq lr, [r0], #-988 @ 0xfffffc24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -784817,15 +784817,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ strbeq r2, [r6], #-96 @ 0xffffffa0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - biceq r9, sl, #255852544 @ 0xf400000 │ │ │ │ + biceq r8, sl, #128000 @ 0x1f400 │ │ │ │ strbeq r2, [r6], #-368 @ 0xfffffe90 │ │ │ │ strbeq r1, [r6], #-4088 @ 0xfffff008 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ strbeq r2, [r6], #-2896 @ 0xfffff4b0 │ │ │ │ strbeq r1, [r6], #-4032 @ 0xfffff040 │ │ │ │ streq lr, [r0], #-676 @ 0xfffffd5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -784873,15 +784873,15 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - biceq r9, sl, #956301312 @ 0x39000000 │ │ │ │ + biceq r8, sl, #495616 @ 0x79000 │ │ │ │ strbeq r2, [r6], #-112 @ 0xffffff90 │ │ │ │ strbeq r1, [r6], #-3824 @ 0xfffff110 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ strbeq r2, [r6], #-2644 @ 0xfffff5ac │ │ │ │ strbeq r1, [r6], #-3780 @ 0xfffff13c │ │ │ │ streq lr, [r0], #-452 @ 0xfffffe3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -785038,17 +785038,17 @@ │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ streq sp, [r0], #-2124 @ 0xfffff7b4 │ │ │ │ streq sp, [r0], #-2116 @ 0xfffff7bc │ │ │ │ @ instruction: 0xfffff8fc │ │ │ │ - biceq r9, sl, #-2147483623 @ 0x80000019 │ │ │ │ + biceq r8, sl, #43515904 @ 0x2980000 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - biceq r9, sl, #-2147483607 @ 0x80000029 │ │ │ │ + biceq r8, sl, #60293120 @ 0x3980000 │ │ │ │ streq sp, [r0], #-3856 @ 0xfffff0f0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -785193,15 +785193,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r2, [pc, #24] @ 30b0a0 <__cxa_atexit@plt+0x2fecbc> │ │ │ │ mov r9, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ + b 3fa2d8 <__cxa_atexit@plt+0x3edef4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r6], #-2452 @ 0xfffff66c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -785293,15 +785293,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r1, r6, #12 │ │ │ │ str r2, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ mov r6, ip │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ mov r6, ip │ │ │ │ @@ -785333,15 +785333,15 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm sl, {r1, r2, r8, lr} │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #11 │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ strbeq r1, [r6], #-2664 @ 0xfffff598 │ │ │ │ strbeq r1, [r6], #-1908 @ 0xfffff88c │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -785367,15 +785367,15 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - biceq r8, sl, #8960 @ 0x2300 │ │ │ │ + biceq r8, sl, #805306374 @ 0x30000006 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 30b3b4 <__cxa_atexit@plt+0x2fefd0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -785483,15 +785483,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r1, r6, #12 │ │ │ │ str r2, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ mov r6, ip │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ mov r6, ip │ │ │ │ @@ -785524,15 +785524,15 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm sl, {r0, r2, r8, lr} │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #11 │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ strbeq r1, [r6], #-1900 @ 0xfffff894 │ │ │ │ strbeq r1, [r6], #-1144 @ 0xfffffb88 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -785568,15 +785568,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ strbeq r1, [r6], #-1036 @ 0xfffffbf4 │ │ │ │ - biceq r8, sl, #180224 @ 0x2c000 │ │ │ │ + biceq r7, sl, #300 @ 0x12c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -785616,15 +785616,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r2, [pc, #24] @ 30b73c <__cxa_atexit@plt+0x2ff358> │ │ │ │ mov r9, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ + b 3fa2d8 <__cxa_atexit@plt+0x3edef4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r6], #-760 @ 0xfffffd08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -785671,15 +785671,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ @@ -785711,15 +785711,15 @@ │ │ │ │ ldr lr, [pc, #44] @ 30b8c4 <__cxa_atexit@plt+0x2ff4e0> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm r8, {r0, r1, lr} │ │ │ │ mov r8, #11 │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ strbeq r1, [r6], #-1148 @ 0xfffffb84 │ │ │ │ strbeq r1, [r6], #-392 @ 0xfffffe78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -785743,15 +785743,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - biceq r8, sl, #53477376 @ 0x3300000 │ │ │ │ + biceq r7, sl, #29440 @ 0x7300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 30b994 <__cxa_atexit@plt+0x2ff5b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -785815,15 +785815,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ @@ -785856,15 +785856,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ strbeq r1, [r6], #-572 @ 0xfffffdc4 │ │ │ │ strbeq r0, [r6], #-3912 @ 0xfffff0b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -785898,15 +785898,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ strbeq r0, [r6], #-3804 @ 0xfffff124 │ │ │ │ - biceq r8, sl, #1275068419 @ 0x4c000003 │ │ │ │ + biceq r7, sl, #77824 @ 0x13000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -786581,15 +786581,15 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ beq 30c648 <__cxa_atexit@plt+0x300264> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ mov r9, #0 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ + b 3fa480 <__cxa_atexit@plt+0x3ee09c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @@ -786597,15 +786597,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ mov r9, #0 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ + b 3fa480 <__cxa_atexit@plt+0x3ee09c> │ │ │ │ streq ip, [r0], #-1880 @ 0xfffff8a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #32 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30c714 <__cxa_atexit@plt+0x300330> │ │ │ │ @@ -786669,15 +786669,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, sl, #31195136 @ 0x1dc0000 │ │ │ │ + biceq r6, sl, #11712 @ 0x2dc0 │ │ │ │ strbeq r0, [r6], #-660 @ 0xfffffd6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -786724,15 +786724,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ strbeq r0, [r6], #-492 @ 0xfffffe14 │ │ │ │ - biceq r7, sl, #185597952 @ 0xb100000 │ │ │ │ + biceq r6, sl, #61696 @ 0xf100 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 30c8c4 <__cxa_atexit@plt+0x3004e0> │ │ │ │ @@ -786771,15 +786771,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - biceq r7, sl, #1048576 @ 0x100000 │ │ │ │ + biceq r6, sl, #16640 @ 0x4100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 30c9a8 <__cxa_atexit@plt+0x3005c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -786805,15 +786805,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - biceq r7, sl, #566231040 @ 0x21c00000 │ │ │ │ + biceq r6, sl, #203776 @ 0x31c00 │ │ │ │ strbeq r0, [r6], #-164 @ 0xffffff5c │ │ │ │ strbeq r0, [r6], #-196 @ 0xffffff3c │ │ │ │ strbeq r0, [r6], #-140 @ 0xffffff74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -786862,15 +786862,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ strbeq pc, [r5], #-4036 @ 0xfffff03c @ │ │ │ │ - biceq r7, sl, #-1996488704 @ 0x89000000 │ │ │ │ + biceq r6, sl, #823296 @ 0xc9000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 30caec <__cxa_atexit@plt+0x300708> │ │ │ │ @@ -786919,15 +786919,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ strbeq pc, [r5], #-3816 @ 0xfffff118 @ │ │ │ │ - biceq r7, sl, #-201326590 @ 0xf4000002 │ │ │ │ + biceq r6, sl, #4145152 @ 0x3f4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -787418,20 +787418,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 30d36c <__cxa_atexit@plt+0x300f88> │ │ │ │ ldr r3, [pc, #40] @ 30d370 <__cxa_atexit@plt+0x300f8c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r6, sl, #144, 22 @ 0x24000 │ │ │ │ + biceq r6, sl, #208, 2 @ 0x34 │ │ │ │ strbeq pc, [r5], #-1744 @ 0xfffff930 @ │ │ │ │ streq fp, [r0], #-2764 @ 0xfffff534 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -787546,15 +787546,15 @@ │ │ │ │ str r9, [r5, #12] │ │ │ │ beq 30d55c <__cxa_atexit@plt+0x301178> │ │ │ │ cmp r3, #1 │ │ │ │ bne 30d564 <__cxa_atexit@plt+0x301180> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3faba0 <__cxa_atexit@plt+0x3ee7bc> │ │ │ │ + b 3fabf8 <__cxa_atexit@plt+0x3ee814> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 30d588 <__cxa_atexit@plt+0x3011a4> │ │ │ │ ldr r0, [pc, #28] @ 30d58c <__cxa_atexit@plt+0x3011a8> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -787639,15 +787639,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ beq 30d6e0 <__cxa_atexit@plt+0x3012fc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ bne 30d6ec <__cxa_atexit@plt+0x301308> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3faba8 <__cxa_atexit@plt+0x3ee7c4> │ │ │ │ + b 3fac00 <__cxa_atexit@plt+0x3ee81c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -787671,15 +787671,15 @@ │ │ │ │ beq 30d750 <__cxa_atexit@plt+0x30136c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r3, r2 │ │ │ │ bne 30d758 <__cxa_atexit@plt+0x301374> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3faba8 <__cxa_atexit@plt+0x3ee7c4> │ │ │ │ + b 3fac00 <__cxa_atexit@plt+0x3ee81c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 30d770 <__cxa_atexit@plt+0x30138c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @@ -787690,15 +787690,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp r2, r3 │ │ │ │ bne 30d79c <__cxa_atexit@plt+0x3013b8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3faba8 <__cxa_atexit@plt+0x3ee7c4> │ │ │ │ + b 3fac00 <__cxa_atexit@plt+0x3ee81c> │ │ │ │ ldr r7, [pc, #12] @ 30d7b0 <__cxa_atexit@plt+0x3013cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbeq pc, [r5], #-696 @ 0xfffffd48 @ │ │ │ │ streq fp, [r0], #-1680 @ 0xfffff970 │ │ │ │ @@ -787707,15 +787707,15 @@ │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 30d7e0 <__cxa_atexit@plt+0x3013fc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3faba0 <__cxa_atexit@plt+0x3ee7bc> │ │ │ │ + b 3fabf8 <__cxa_atexit@plt+0x3ee814> │ │ │ │ ldr r7, [pc, #16] @ 30d7f8 <__cxa_atexit@plt+0x301414> │ │ │ │ ldr r0, [pc, #16] @ 30d7fc <__cxa_atexit@plt+0x301418> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ streq fp, [r0], #-1628 @ 0xfffff9a4 │ │ │ │ @@ -787880,15 +787880,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30da94 <__cxa_atexit@plt+0x3016b0> │ │ │ │ ldr r5, [pc, #28] @ 30daa4 <__cxa_atexit@plt+0x3016c0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ ldr r7, [pc, #12] @ 30daa8 <__cxa_atexit@plt+0x3016c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ streq fp, [r0], #-988 @ 0xfffffc24 │ │ │ │ streq fp, [r0], #-952 @ 0xfffffc48 │ │ │ │ @@ -788073,15 +788073,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ beq 30ddc0 <__cxa_atexit@plt+0x3019dc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ bne 30ddcc <__cxa_atexit@plt+0x3019e8> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fabb0 <__cxa_atexit@plt+0x3ee7cc> │ │ │ │ + b 3fac08 <__cxa_atexit@plt+0x3ee824> │ │ │ │ ldr r7, [pc, #72] @ 30dde8 <__cxa_atexit@plt+0x301a04> │ │ │ │ ldr r0, [pc, #72] @ 30ddec <__cxa_atexit@plt+0x301a08> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ @@ -788114,15 +788114,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r3, r2 │ │ │ │ bne 30de44 <__cxa_atexit@plt+0x301a60> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fabb0 <__cxa_atexit@plt+0x3ee7cc> │ │ │ │ + b 3fac08 <__cxa_atexit@plt+0x3ee824> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 30de5c <__cxa_atexit@plt+0x301a78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @@ -788134,15 +788134,15 @@ │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r2, r3 │ │ │ │ bne 30de8c <__cxa_atexit@plt+0x301aa8> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fabb0 <__cxa_atexit@plt+0x3ee7cc> │ │ │ │ + b 3fac08 <__cxa_atexit@plt+0x3ee824> │ │ │ │ ldr r7, [pc, #12] @ 30dea0 <__cxa_atexit@plt+0x301abc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbeq lr, [r5], #-3016 @ 0xfffff438 │ │ │ │ streq sl, [r0], #-4072 @ 0xfffff018 │ │ │ │ @@ -788287,15 +788287,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 3fabb0 <__cxa_atexit@plt+0x3ee7cc> │ │ │ │ + b 3fac08 <__cxa_atexit@plt+0x3ee824> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ strbeq lr, [r5], #-2452 @ 0xfffff66c │ │ │ │ streq sl, [r0], #-3456 @ 0xfffff280 │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -788310,15 +788310,15 @@ │ │ │ │ str r2, [r5, #28] │ │ │ │ beq 30e14c <__cxa_atexit@plt+0x301d68> │ │ │ │ b 30e164 <__cxa_atexit@plt+0x301d80> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 3fabb0 <__cxa_atexit@plt+0x3ee7cc> │ │ │ │ + b 3fac08 <__cxa_atexit@plt+0x3ee824> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ streq sl, [r0], #-3364 @ 0xfffff2dc │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -788362,15 +788362,15 @@ │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 30e21c <__cxa_atexit@plt+0x301e38> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 3fabb0 <__cxa_atexit@plt+0x3ee7cc> │ │ │ │ + b 3fac08 <__cxa_atexit@plt+0x3ee824> │ │ │ │ ldr r7, [pc, #12] @ 30e230 <__cxa_atexit@plt+0x301e4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbeq lr, [r5], #-2104 @ 0xfffff7c8 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -788762,15 +788762,15 @@ │ │ │ │ ldr r9, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r3, [r5, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -788810,15 +788810,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -788842,15 +788842,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5, #24] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -788858,28 +788858,28 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #28] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 30ea10 <__cxa_atexit@plt+0x30262c> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #40] @ 30ea28 <__cxa_atexit@plt+0x302644> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r7, [pc, #12] @ 30ea24 <__cxa_atexit@plt+0x302640> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbeq lr, [r5], #-68 @ 0xffffffbc │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @@ -789193,15 +789193,15 @@ │ │ │ │ str r9, [r5, #8] │ │ │ │ beq 30ef18 <__cxa_atexit@plt+0x302b34> │ │ │ │ cmp r3, #1 │ │ │ │ bne 30ef2c <__cxa_atexit@plt+0x302b48> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ + b 3fac10 <__cxa_atexit@plt+0x3ee82c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 30ef54 <__cxa_atexit@plt+0x302b70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -789309,15 +789309,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ beq 30f0f8 <__cxa_atexit@plt+0x302d14> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ bne 30f104 <__cxa_atexit@plt+0x302d20> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -789347,15 +789347,15 @@ │ │ │ │ beq 30f180 <__cxa_atexit@plt+0x302d9c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r3, r2 │ │ │ │ bne 30f188 <__cxa_atexit@plt+0x302da4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bls 30f1a0 <__cxa_atexit@plt+0x302dbc> │ │ │ │ ldr r7, [pc, #32] @ 30f1b8 <__cxa_atexit@plt+0x302dd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -789372,15 +789372,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp r2, r3 │ │ │ │ bne 30f1e4 <__cxa_atexit@plt+0x302e00> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bls 30f1fc <__cxa_atexit@plt+0x302e18> │ │ │ │ ldr r7, [pc, #28] @ 30f210 <__cxa_atexit@plt+0x302e2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #8] @ 30f20c <__cxa_atexit@plt+0x302e28> │ │ │ │ @@ -789393,15 +789393,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 30f238 <__cxa_atexit@plt+0x302e54> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ + b 3fac10 <__cxa_atexit@plt+0x3ee82c> │ │ │ │ ldr r7, [pc, #12] @ 30f24c <__cxa_atexit@plt+0x302e68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbeq sp, [r5], #-2884 @ 0xfffff4bc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -789463,15 +789463,15 @@ │ │ │ │ str r9, [r5, #8] │ │ │ │ beq 30f350 <__cxa_atexit@plt+0x302f6c> │ │ │ │ cmp r3, #1 │ │ │ │ bne 30f364 <__cxa_atexit@plt+0x302f80> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ + b 3fac18 <__cxa_atexit@plt+0x3ee834> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 30f388 <__cxa_atexit@plt+0x302fa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -789571,15 +789571,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ beq 30f510 <__cxa_atexit@plt+0x30312c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ bne 30f51c <__cxa_atexit@plt+0x303138> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fab80 <__cxa_atexit@plt+0x3ee79c> │ │ │ │ + b 3fabd8 <__cxa_atexit@plt+0x3ee7f4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -789609,15 +789609,15 @@ │ │ │ │ beq 30f598 <__cxa_atexit@plt+0x3031b4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r3, r2 │ │ │ │ bne 30f5a0 <__cxa_atexit@plt+0x3031bc> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fab80 <__cxa_atexit@plt+0x3ee79c> │ │ │ │ + b 3fabd8 <__cxa_atexit@plt+0x3ee7f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bls 30f5b8 <__cxa_atexit@plt+0x3031d4> │ │ │ │ ldr r7, [pc, #32] @ 30f5d0 <__cxa_atexit@plt+0x3031ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -789634,15 +789634,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp r2, r3 │ │ │ │ bne 30f5fc <__cxa_atexit@plt+0x303218> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fab80 <__cxa_atexit@plt+0x3ee79c> │ │ │ │ + b 3fabd8 <__cxa_atexit@plt+0x3ee7f4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bls 30f614 <__cxa_atexit@plt+0x303230> │ │ │ │ ldr r7, [pc, #28] @ 30f628 <__cxa_atexit@plt+0x303244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #8] @ 30f624 <__cxa_atexit@plt+0x303240> │ │ │ │ @@ -789655,15 +789655,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 30f650 <__cxa_atexit@plt+0x30326c> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ + b 3fac18 <__cxa_atexit@plt+0x3ee834> │ │ │ │ ldr r7, [pc, #12] @ 30f664 <__cxa_atexit@plt+0x303280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ strbeq sp, [r5], #-1032 @ 0xfffffbf8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -790130,15 +790130,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30fdc8 <__cxa_atexit@plt+0x3039e4> │ │ │ │ ldr r5, [pc, #48] @ 30fde0 <__cxa_atexit@plt+0x3039fc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 30fddc <__cxa_atexit@plt+0x3039f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -790227,15 +790227,15 @@ │ │ │ │ bhi 30ff40 <__cxa_atexit@plt+0x303b5c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 30ff48 <__cxa_atexit@plt+0x303b64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq ip, [r5], #-2796 @ 0xfffff514 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -790413,15 +790413,15 @@ │ │ │ │ bhi 310228 <__cxa_atexit@plt+0x303e44> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 310230 <__cxa_atexit@plt+0x303e4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq ip, [r5], #-2052 @ 0xfffff7fc │ │ │ │ streq r8, [r0], #-3292 @ 0xfffff324 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ @@ -791024,30 +791024,30 @@ │ │ │ │ ldr r3, [pc, #32] @ 310bbc <__cxa_atexit@plt+0x3047d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 310bc0 <__cxa_atexit@plt+0x3047dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strbeq fp, [r5], #-3700 @ 0xfffff18c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 310bf0 <__cxa_atexit@plt+0x30480c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 310bf4 <__cxa_atexit@plt+0x304810> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ streq r7, [r0], #-3564 @ 0xfffff214 │ │ │ │ strbeq fp, [r5], #-3692 @ 0xfffff194 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 310c44 <__cxa_atexit@plt+0x304860> │ │ │ │ @@ -791060,15 +791060,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 310c54 <__cxa_atexit@plt+0x304870> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r7, [r0], #-3556 @ 0xfffff21c │ │ │ │ strbeq fp, [r5], #-3580 @ 0xfffff204 │ │ │ │ strbeq fp, [r5], #-3620 @ 0xfffff1dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -791084,15 +791084,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 310cb4 <__cxa_atexit@plt+0x3048d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r7, [r0], #-3400 @ 0xfffff2b8 │ │ │ │ strbeq fp, [r5], #-3484 @ 0xfffff264 │ │ │ │ strbeq fp, [r5], #-3524 @ 0xfffff23c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -791108,15 +791108,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 310d14 <__cxa_atexit@plt+0x304930> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r7, [r0], #-3372 @ 0xfffff2d4 │ │ │ │ strbeq fp, [r5], #-3388 @ 0xfffff2c4 │ │ │ │ strbeq fp, [r5], #-3428 @ 0xfffff29c │ │ │ │ streq r8, [r0], #-508 @ 0xfffffe04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -791127,15 +791127,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 310d58 <__cxa_atexit@plt+0x304974> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq fp, [r5], #-3292 @ 0xfffff324 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -791293,15 +791293,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq fp, [r5], #-2652 @ 0xfffff5a4 │ │ │ │ strbeq fp, [r5], #-2924 @ 0xfffff494 │ │ │ │ streq r7, [r0], #-3868 @ 0xfffff0e4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -791310,15 +791310,15 @@ │ │ │ │ bhi 31102c <__cxa_atexit@plt+0x304c48> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 311034 <__cxa_atexit@plt+0x304c50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq fp, [r5], #-2560 @ 0xfffff600 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -791496,15 +791496,15 @@ │ │ │ │ bhi 311314 <__cxa_atexit@plt+0x304f30> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 31131c <__cxa_atexit@plt+0x304f38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq fp, [r5], #-1816 @ 0xfffff8e8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -791682,15 +791682,15 @@ │ │ │ │ bhi 3115fc <__cxa_atexit@plt+0x305218> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 311604 <__cxa_atexit@plt+0x305220> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq fp, [r5], #-1072 @ 0xfffffbd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -791704,15 +791704,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq fp, [r5], #-1008 @ 0xfffffc10 │ │ │ │ strbeq fp, [r5], #-1280 @ 0xfffffb00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -791727,15 +791727,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq fp, [r5], #-916 @ 0xfffffc6c │ │ │ │ strbeq fp, [r5], #-1188 @ 0xfffffb5c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -791750,15 +791750,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq fp, [r5], #-824 @ 0xfffffcc8 │ │ │ │ strbeq fp, [r5], #-1096 @ 0xfffffbb8 │ │ │ │ streq r7, [r0], #-2040 @ 0xfffff808 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -791768,15 +791768,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 31175c <__cxa_atexit@plt+0x305378> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq fp, [r5], #-728 @ 0xfffffd28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -791934,15 +791934,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq fp, [r5], #-88 @ 0xffffffa8 │ │ │ │ strbeq fp, [r5], #-360 @ 0xfffffe98 │ │ │ │ streq r7, [r0], #-1304 @ 0xfffffae8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -791952,15 +791952,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 311a3c <__cxa_atexit@plt+0x305658> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r5], #-4088 @ 0xfffff008 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -791974,15 +791974,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r5], #-4024 @ 0xfffff048 │ │ │ │ strbeq fp, [r5], #-200 @ 0xffffff38 │ │ │ │ streq r7, [r0], #-1144 @ 0xfffffb88 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -791991,15 +791991,15 @@ │ │ │ │ bhi 311ad0 <__cxa_atexit@plt+0x3056ec> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 311ad8 <__cxa_atexit@plt+0x3056f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r5], #-3932 @ 0xfffff0a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -792177,15 +792177,15 @@ │ │ │ │ bhi 311db8 <__cxa_atexit@plt+0x3059d4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 311dc0 <__cxa_atexit@plt+0x3059dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r5], #-3188 @ 0xfffff38c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -792199,15 +792199,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r5], #-3124 @ 0xfffff3cc │ │ │ │ strbeq sl, [r5], #-3396 @ 0xfffff2bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -792222,15 +792222,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r5], #-3032 @ 0xfffff428 │ │ │ │ strbeq sl, [r5], #-3304 @ 0xfffff318 │ │ │ │ streq r7, [r0], #-152 @ 0xffffff68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -792240,15 +792240,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 311ebc <__cxa_atexit@plt+0x305ad8> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r5], #-2936 @ 0xfffff488 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -792406,15 +792406,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r5], #-2296 @ 0xfffff708 │ │ │ │ strbeq sl, [r5], #-2568 @ 0xfffff5f8 │ │ │ │ streq r6, [r0], #-3512 @ 0xfffff248 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -792424,15 +792424,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 31219c <__cxa_atexit@plt+0x305db8> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r5], #-2200 @ 0xfffff768 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -792446,15 +792446,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r5], #-2136 @ 0xfffff7a8 │ │ │ │ strbeq sl, [r5], #-2408 @ 0xfffff698 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -792469,15 +792469,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r5], #-2044 @ 0xfffff804 │ │ │ │ strbeq sl, [r5], #-2316 @ 0xfffff6f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -792492,15 +792492,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r5], #-1952 @ 0xfffff860 │ │ │ │ strbeq sl, [r5], #-2224 @ 0xfffff750 │ │ │ │ streq r6, [r0], #-3168 @ 0xfffff3a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -792510,15 +792510,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 3122f4 <__cxa_atexit@plt+0x305f10> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r5], #-1856 @ 0xfffff8c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -792670,15 +792670,15 @@ │ │ │ │ bhi 31256c <__cxa_atexit@plt+0x306188> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 312574 <__cxa_atexit@plt+0x306190> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r5], #-1216 @ 0xfffffb40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -792857,15 +792857,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 312860 <__cxa_atexit@plt+0x30647c> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r5], #-468 @ 0xfffffe2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -793023,15 +793023,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r5], #-3924 @ 0xfffff0ac │ │ │ │ strbeq sl, [r5], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -793046,15 +793046,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 312b5c <__cxa_atexit@plt+0x306778> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r5, [r0], #-3812 @ 0xfffff11c │ │ │ │ strbeq r9, [r5], #-3828 @ 0xfffff10c │ │ │ │ strbeq r9, [r5], #-3868 @ 0xfffff0e4 │ │ │ │ streq r6, [r0], #-948 @ 0xfffffc4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -793065,15 +793065,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 312ba0 <__cxa_atexit@plt+0x3067bc> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r5], #-3732 @ 0xfffff16c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -793087,15 +793087,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r5], #-3668 @ 0xfffff1ac │ │ │ │ strbeq r9, [r5], #-3940 @ 0xfffff09c │ │ │ │ streq r6, [r0], #-788 @ 0xfffffcec │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -793104,15 +793104,15 @@ │ │ │ │ bhi 312c34 <__cxa_atexit@plt+0x306850> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 312c3c <__cxa_atexit@plt+0x306858> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r5], #-3576 @ 0xfffff208 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -793126,15 +793126,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r5], #-3512 @ 0xfffff248 │ │ │ │ strbeq r9, [r5], #-3784 @ 0xfffff138 │ │ │ │ streq r6, [r0], #-632 @ 0xfffffd88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -793144,15 +793144,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 312cdc <__cxa_atexit@plt+0x3068f8> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r5], #-3416 @ 0xfffff2a8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -793166,15 +793166,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r5], #-3352 @ 0xfffff2e8 │ │ │ │ strbeq r9, [r5], #-3624 @ 0xfffff1d8 │ │ │ │ streq r6, [r0], #-472 @ 0xfffffe28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -793184,15 +793184,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 312d7c <__cxa_atexit@plt+0x306998> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r5], #-3256 @ 0xfffff348 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -793206,15 +793206,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r5], #-3192 @ 0xfffff388 │ │ │ │ strbeq r9, [r5], #-3464 @ 0xfffff278 │ │ │ │ streq r6, [r0], #-312 @ 0xfffffec8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -793223,15 +793223,15 @@ │ │ │ │ bhi 312e10 <__cxa_atexit@plt+0x306a2c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 312e18 <__cxa_atexit@plt+0x306a34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r5], #-3100 @ 0xfffff3e4 │ │ │ │ streq r6, [r0], #-248 @ 0xffffff08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -793240,15 +793240,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 312e5c <__cxa_atexit@plt+0x306a78> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r5], #-3032 @ 0xfffff428 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -793262,15 +793262,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r5], #-2968 @ 0xfffff468 │ │ │ │ strbeq r9, [r5], #-3240 @ 0xfffff358 │ │ │ │ streq r6, [r0], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -793280,15 +793280,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 312efc <__cxa_atexit@plt+0x306b18> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r5], #-2872 @ 0xfffff4c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -793302,15 +793302,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r5], #-2808 @ 0xfffff508 │ │ │ │ strbeq r9, [r5], #-3080 @ 0xfffff3f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -793325,15 +793325,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 312fb8 <__cxa_atexit@plt+0x306bd4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ streq r5, [r0], #-2696 @ 0xfffff578 │ │ │ │ strbeq r9, [r5], #-2712 @ 0xfffff568 │ │ │ │ strbeq r9, [r5], #-2752 @ 0xfffff540 │ │ │ │ streq r5, [r0], #-3928 @ 0xfffff0a8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -793343,15 +793343,15 @@ │ │ │ │ bhi 312ff0 <__cxa_atexit@plt+0x306c0c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 312ff8 <__cxa_atexit@plt+0x306c14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r5], #-2620 @ 0xfffff5c4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -793529,15 +793529,15 @@ │ │ │ │ bhi 3132d8 <__cxa_atexit@plt+0x306ef4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 3132e0 <__cxa_atexit@plt+0x306efc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r5], #-1876 @ 0xfffff8ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -793715,15 +793715,15 @@ │ │ │ │ bhi 3135c0 <__cxa_atexit@plt+0x3071dc> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 3135c8 <__cxa_atexit@plt+0x3071e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r5], #-1132 @ 0xfffffb94 │ │ │ │ streq r5, [r0], #-2376 @ 0xfffff6b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -793731,15 +793731,15 @@ │ │ │ │ bhi 313600 <__cxa_atexit@plt+0x30721c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 313608 <__cxa_atexit@plt+0x307224> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r5], #-1068 @ 0xfffffbd4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -793917,15 +793917,15 @@ │ │ │ │ bhi 3138e8 <__cxa_atexit@plt+0x307504> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 3138f0 <__cxa_atexit@plt+0x30750c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r5], #-324 @ 0xfffffebc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -793939,15 +793939,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r5], #-260 @ 0xfffffefc │ │ │ │ strbeq r9, [r5], #-532 @ 0xfffffdec │ │ │ │ streq r5, [r0], #-1476 @ 0xfffffa3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -793957,15 +793957,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 313990 <__cxa_atexit@plt+0x3075ac> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r5], #-164 @ 0xffffff5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -794123,15 +794123,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r5], #-3620 @ 0xfffff1dc │ │ │ │ strbeq r8, [r5], #-3892 @ 0xfffff0cc │ │ │ │ streq r5, [r0], #-740 @ 0xfffffd1c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -794140,15 +794140,15 @@ │ │ │ │ bhi 313c64 <__cxa_atexit@plt+0x307880> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 313c6c <__cxa_atexit@plt+0x307888> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r5], #-3528 @ 0xfffff238 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -794327,15 +794327,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 313f58 <__cxa_atexit@plt+0x307b74> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r5], #-2780 @ 0xfffff524 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -794493,15 +794493,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r5], #-2140 @ 0xfffff7a4 │ │ │ │ strbeq r8, [r5], #-2412 @ 0xfffff694 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -794516,15 +794516,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r5], #-2048 @ 0xfffff800 │ │ │ │ strbeq r8, [r5], #-2320 @ 0xfffff6f0 │ │ │ │ streq r4, [r0], #-3264 @ 0xfffff340 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -794534,15 +794534,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 314294 <__cxa_atexit@plt+0x307eb0> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r5], #-1952 @ 0xfffff860 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -794700,15 +794700,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r5], #-1312 @ 0xfffffae0 │ │ │ │ strbeq r8, [r5], #-1584 @ 0xfffff9d0 │ │ │ │ streq r4, [r0], #-2528 @ 0xfffff620 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -794717,15 +794717,15 @@ │ │ │ │ bhi 314568 <__cxa_atexit@plt+0x308184> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 314570 <__cxa_atexit@plt+0x30818c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r5], #-1220 @ 0xfffffb3c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -794904,15 +794904,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 31485c <__cxa_atexit@plt+0x308478> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r5], #-472 @ 0xfffffe28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -795070,15 +795070,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-3928 @ 0xfffff0a8 │ │ │ │ strbeq r8, [r5], #-104 @ 0xffffff98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -795093,15 +795093,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-3836 @ 0xfffff104 │ │ │ │ strbeq r8, [r5], #-12 │ │ │ │ streq r4, [r0], #-956 @ 0xfffffc44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -795111,15 +795111,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 314b98 <__cxa_atexit@plt+0x3087b4> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-3740 @ 0xfffff164 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -795133,15 +795133,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-3676 @ 0xfffff1a4 │ │ │ │ strbeq r7, [r5], #-3948 @ 0xfffff094 │ │ │ │ streq r4, [r0], #-796 @ 0xfffffce4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -795151,15 +795151,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 314c38 <__cxa_atexit@plt+0x308854> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-3580 @ 0xfffff204 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -795173,15 +795173,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-3516 @ 0xfffff244 │ │ │ │ strbeq r7, [r5], #-3788 @ 0xfffff134 │ │ │ │ streq r4, [r0], #-636 @ 0xfffffd84 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -795190,15 +795190,15 @@ │ │ │ │ bhi 314ccc <__cxa_atexit@plt+0x3088e8> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 314cd4 <__cxa_atexit@plt+0x3088f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-3424 @ 0xfffff2a0 │ │ │ │ streq r4, [r0], #-572 @ 0xfffffdc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -795207,15 +795207,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 314d18 <__cxa_atexit@plt+0x308934> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-3356 @ 0xfffff2e4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -795229,15 +795229,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-3292 @ 0xfffff324 │ │ │ │ strbeq r7, [r5], #-3564 @ 0xfffff214 │ │ │ │ streq r4, [r0], #-412 @ 0xfffffe64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -795247,15 +795247,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 314db8 <__cxa_atexit@plt+0x3089d4> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-3196 @ 0xfffff384 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -795269,15 +795269,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-3132 @ 0xfffff3c4 │ │ │ │ strbeq r7, [r5], #-3404 @ 0xfffff2b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -795292,15 +795292,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-3040 @ 0xfffff420 │ │ │ │ strbeq r7, [r5], #-3312 @ 0xfffff310 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -795315,15 +795315,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-2948 @ 0xfffff47c │ │ │ │ strbeq r7, [r5], #-3220 @ 0xfffff36c │ │ │ │ streq r4, [r0], #-68 @ 0xffffffbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -795333,15 +795333,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 314f10 <__cxa_atexit@plt+0x308b2c> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-2852 @ 0xfffff4dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -795499,15 +795499,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-2212 @ 0xfffff75c │ │ │ │ strbeq r7, [r5], #-2484 @ 0xfffff64c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -795522,15 +795522,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-2120 @ 0xfffff7b8 │ │ │ │ strbeq r7, [r5], #-2392 @ 0xfffff6a8 │ │ │ │ streq r3, [r0], #-3336 @ 0xfffff2f8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -795540,15 +795540,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 31524c <__cxa_atexit@plt+0x308e68> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-2024 @ 0xfffff818 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -795562,15 +795562,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-1960 @ 0xfffff858 │ │ │ │ strbeq r7, [r5], #-2232 @ 0xfffff748 │ │ │ │ streq r3, [r0], #-3176 @ 0xfffff398 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -795579,15 +795579,15 @@ │ │ │ │ bhi 3152e0 <__cxa_atexit@plt+0x308efc> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 3152e8 <__cxa_atexit@plt+0x308f04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-1868 @ 0xfffff8b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -795765,15 +795765,15 @@ │ │ │ │ bhi 3155c8 <__cxa_atexit@plt+0x3091e4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 3155d0 <__cxa_atexit@plt+0x3091ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-1124 @ 0xfffffb9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -795787,15 +795787,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-1060 @ 0xfffffbdc │ │ │ │ strbeq r7, [r5], #-1332 @ 0xfffffacc │ │ │ │ streq r3, [r0], #-2276 @ 0xfffff71c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -795805,15 +795805,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 315670 <__cxa_atexit@plt+0x30928c> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-964 @ 0xfffffc3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -795971,15 +795971,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-324 @ 0xfffffebc │ │ │ │ strbeq r7, [r5], #-596 @ 0xfffffdac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -795994,15 +795994,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-232 @ 0xffffff18 │ │ │ │ strbeq r7, [r5], #-504 @ 0xfffffe08 │ │ │ │ streq r3, [r0], #-1448 @ 0xfffffa58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -796012,15 +796012,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 3159ac <__cxa_atexit@plt+0x3095c8> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -796034,15 +796034,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r5], #-72 @ 0xffffffb8 │ │ │ │ strbeq r7, [r5], #-344 @ 0xfffffea8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -796057,15 +796057,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r5], #-4076 @ 0xfffff014 │ │ │ │ strbeq r7, [r5], #-252 @ 0xffffff04 │ │ │ │ streq r3, [r0], #-1196 @ 0xfffffb54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -796075,15 +796075,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 315aa8 <__cxa_atexit@plt+0x3096c4> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r5], #-3980 @ 0xfffff074 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -796241,15 +796241,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r5], #-3340 @ 0xfffff2f4 │ │ │ │ strbeq r6, [r5], #-3612 @ 0xfffff1e4 │ │ │ │ streq r3, [r0], #-460 @ 0xfffffe34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -796259,15 +796259,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 315d88 <__cxa_atexit@plt+0x3099a4> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r5], #-3244 @ 0xfffff354 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -796281,15 +796281,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r5], #-3180 @ 0xfffff394 │ │ │ │ strbeq r6, [r5], #-3452 @ 0xfffff284 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -796304,15 +796304,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r5], #-3088 @ 0xfffff3f0 │ │ │ │ strbeq r6, [r5], #-3360 @ 0xfffff2e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -796327,15 +796327,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r5], #-2996 @ 0xfffff44c │ │ │ │ strbeq r6, [r5], #-3268 @ 0xfffff33c │ │ │ │ streq r3, [r0], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -796345,15 +796345,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 315ee0 <__cxa_atexit@plt+0x309afc> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r5], #-2900 @ 0xfffff4ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -796511,15 +796511,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r5], #-2260 @ 0xfffff72c │ │ │ │ strbeq r6, [r5], #-2532 @ 0xfffff61c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -796534,15 +796534,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r5], #-2168 @ 0xfffff788 │ │ │ │ strbeq r6, [r5], #-2440 @ 0xfffff678 │ │ │ │ streq r2, [r0], #-3384 @ 0xfffff2c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -796552,15 +796552,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 31621c <__cxa_atexit@plt+0x309e38> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r5], #-2072 @ 0xfffff7e8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -796574,15 +796574,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r5], #-2008 @ 0xfffff828 │ │ │ │ strbeq r6, [r5], #-2280 @ 0xfffff718 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -796597,15 +796597,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r5], #-1916 @ 0xfffff884 │ │ │ │ strbeq r6, [r5], #-2188 @ 0xfffff774 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -796620,15 +796620,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r5], #-1824 @ 0xfffff8e0 │ │ │ │ strbeq r6, [r5], #-2096 @ 0xfffff7d0 │ │ │ │ streq r2, [r0], #-3040 @ 0xfffff420 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -796638,15 +796638,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 316374 <__cxa_atexit@plt+0x309f90> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r5], #-1728 @ 0xfffff940 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -796804,15 +796804,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r5], #-1088 @ 0xfffffbc0 │ │ │ │ strbeq r6, [r5], #-1360 @ 0xfffffab0 │ │ │ │ streq r2, [r0], #-2304 @ 0xfffff700 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -796822,15 +796822,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [pc, #24] @ 316654 <__cxa_atexit@plt+0x30a270> │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r5], #-992 @ 0xfffffc20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -796844,15 +796844,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r5], #-928 @ 0xfffffc60 │ │ │ │ strbeq r6, [r5], #-1200 @ 0xfffffb50 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -796867,15 +796867,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r5], #-836 @ 0xfffffcbc │ │ │ │ strbeq r6, [r5], #-1108 @ 0xfffffbac │ │ │ │ streq r2, [r0], #-2116 @ 0xfffff7bc │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -796884,15 +796884,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 316744 <__cxa_atexit@plt+0x30a360> │ │ │ │ ldr r3, [pc, #32] @ 316754 <__cxa_atexit@plt+0x30a370> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r8, sl │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r7, [pc, #12] @ 316758 <__cxa_atexit@plt+0x30a374> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r2, [r0], #-2084 @ 0xfffff7dc │ │ │ │ streq r2, [r0], #-2044 @ 0xfffff804 │ │ │ │ @@ -796909,15 +796909,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ + b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xffffa3f8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ streq r2, [r0], #-1948 @ 0xfffff864 │ │ │ │ andeq r0, r0, r7 │ │ │ │ @@ -796927,15 +796927,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 3167f4 <__cxa_atexit@plt+0x30a410> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ + b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strbeq r6, [r5], #-848 @ 0xfffffcb0 │ │ │ │ streq r2, [r0], #-1888 @ 0xfffff8a0 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -797103,15 +797103,15 @@ │ │ │ │ stm lr, {r0, r1, r2, sl} │ │ │ │ ldr r7, [pc, #84] @ 316af0 <__cxa_atexit@plt+0x30a70c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r6, #31 │ │ │ │ str r7, [r5, #8] │ │ │ │ - b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ + b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ ldr r7, [pc, #60] @ 316af4 <__cxa_atexit@plt+0x30a710> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @@ -797130,34 +797130,34 @@ │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 316b1c <__cxa_atexit@plt+0x30a738> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ + b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r2, [r0], #-1012 @ 0xfffffc0c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 316b40 <__cxa_atexit@plt+0x30a75c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r2, [r0], #-976 @ 0xfffffc30 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 316b68 <__cxa_atexit@plt+0x30a784> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ streq r2, [r0], #-936 @ 0xfffffc58 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ @@ -797202,15 +797202,15 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #8] │ │ │ │ mov r6, lr │ │ │ │ mov r8, r2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #24 │ │ │ │ @@ -797219,15 +797219,15 @@ │ │ │ │ ldr r0, [pc, #36] @ 316c8c <__cxa_atexit@plt+0x30a8a8> │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r2] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xffffa060 │ │ │ │ @ instruction: 0xffffa0b0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff680 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ strbeq r5, [r5], #-3888 @ 0xfffff0d0 │ │ │ │ @@ -797257,21 +797257,21 @@ │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ mov r8, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 316d3c <__cxa_atexit@plt+0x30a958> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xfffff5a8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ strbeq r5, [r5], #-3672 @ 0xfffff1a8 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ streq r2, [r0], #-468 @ 0xfffffe2c │ │ │ │ andeq r1, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -797297,21 +797297,21 @@ │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ mov r8, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 316ddc <__cxa_atexit@plt+0x30a9f8> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xfffff508 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strbeq r5, [r5], #-3512 @ 0xfffff248 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ streq r2, [r0], #-308 @ 0xfffffecc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -797344,15 +797344,15 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r6, [pc, #120] @ 316edc <__cxa_atexit@plt+0x30aaf8> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r2, [pc, #80] @ 316ecc <__cxa_atexit@plt+0x30aae8> │ │ │ │ ldr r7, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ beq 316e9c <__cxa_atexit@plt+0x30aab8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -797365,15 +797365,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r1] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r2, r0, r8, ror #29 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xffffc11c │ │ │ │ strbeq r5, [r5], #-3280 @ 0xfffff330 │ │ │ │ streq r2, [r0], #-52 @ 0xffffffcc │ │ │ │ @@ -797476,15 +797476,15 @@ │ │ │ │ stm r5, {r2, lr} │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r6, [pc, #120] @ 3170ec <__cxa_atexit@plt+0x30ad08> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r1 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ b 317c08 <__cxa_atexit@plt+0x30b824> │ │ │ │ ldr r7, [pc, #72] @ 3170e0 <__cxa_atexit@plt+0x30acfc> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -797496,15 +797496,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r0, [r3] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xfffff6c8 │ │ │ │ @ instruction: 0xfffff2c4 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffff230 │ │ │ │ strbeq r5, [r5], #-2752 @ 0xfffff540 │ │ │ │ @@ -797557,15 +797557,15 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ stmda r5, {r1, r9} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r0, [pc, #100] @ 317220 <__cxa_atexit@plt+0x30ae3c> │ │ │ │ mov r6, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #68] @ 317214 <__cxa_atexit@plt+0x30ae30> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ @@ -797616,15 +797616,15 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #40] @ 3172d4 <__cxa_atexit@plt+0x30aef0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 3172d8 <__cxa_atexit@plt+0x30aef4> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa108 <__cxa_atexit@plt+0x3edd24> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @@ -797660,15 +797660,15 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r6, [pc, #76] @ 3173a4 <__cxa_atexit@plt+0x30afc0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 317394 <__cxa_atexit@plt+0x30afb0> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ mov r6, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -797727,15 +797727,15 @@ │ │ │ │ stmda r5, {r1, r9} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r0, [pc, #88] @ 3174b8 <__cxa_atexit@plt+0x30b0d4> │ │ │ │ mov r6, r3 │ │ │ │ mov r7, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, r7 │ │ │ │ mov r7, lr │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [pc, #32] @ 3174ac <__cxa_atexit@plt+0x30b0c8> │ │ │ │ mov r6, r3 │ │ │ │ @@ -797772,15 +797772,15 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #40] @ 317544 <__cxa_atexit@plt+0x30b160> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 317548 <__cxa_atexit@plt+0x30b164> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa108 <__cxa_atexit@plt+0x3edd24> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -797867,27 +797867,27 @@ │ │ │ │ ldr r3, [r5, #28] │ │ │ │ str r1, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, lr │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [pc, #32] @ 3176d8 <__cxa_atexit@plt+0x30b2f4> │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r6, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffb560 │ │ │ │ @ instruction: 0xffffb584 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xffffb5dc │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ strbeq r5, [r5], #-1224 @ 0xfffffb38 │ │ │ │ streq r1, [r0], #-2092 @ 0xfffff7d4 │ │ │ │ @@ -797911,21 +797911,21 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ stmda r5, {r3, sl, lr} │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r3, [pc, #40] @ 317770 <__cxa_atexit@plt+0x30b38c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 317774 <__cxa_atexit@plt+0x30b390> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffb528 │ │ │ │ strbeq r5, [r5], #-1008 @ 0xfffffc10 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ streq r1, [r0], #-1948 @ 0xfffff864 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -797970,36 +797970,36 @@ │ │ │ │ str lr, [r6, #16] │ │ │ │ stmda r5, {r0, r9} │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r6, [pc, #124] @ 3178ac <__cxa_atexit@plt+0x30b4c8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #88] @ 31789c <__cxa_atexit@plt+0x30b4b8> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #68] @ 3178a0 <__cxa_atexit@plt+0x30b4bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #28] @ 317898 <__cxa_atexit@plt+0x30b4b4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffb710 │ │ │ │ @ instruction: 0xffffb738 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strbeq r5, [r5], #-732 @ 0xfffffd24 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xffffb438 │ │ │ │ @@ -798122,28 +798122,28 @@ │ │ │ │ ldr r6, [pc, #116] @ 317af8 <__cxa_atexit@plt+0x30b714> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #40] @ 317ad8 <__cxa_atexit@plt+0x30b6f4> │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffb2d8 │ │ │ │ @ instruction: 0xffffb294 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ @ instruction: 0xffffb43c │ │ │ │ @ instruction: 0xffffb3cc │ │ │ │ @ instruction: 0xffffb358 │ │ │ │ @ instruction: 0xffffb4d0 │ │ │ │ @@ -798199,15 +798199,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 317bdc <__cxa_atexit@plt+0x30b7f8> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ + b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ @ instruction: 0xffffb0a0 │ │ │ │ strbeq r5, [r5], #-1556 @ 0xfffff9ec │ │ │ │ strbeq r5, [r5], #-1596 @ 0xfffff9c4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strbeq r5, [r5], #-1500 @ 0xfffffa24 │ │ │ │ streq r1, [r0], #-816 @ 0xfffffcd0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @@ -798270,15 +798270,15 @@ │ │ │ │ ldr r0, [r5, #32] │ │ │ │ str r3, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r2 │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #72] @ 317d3c <__cxa_atexit@plt+0x30b958> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ @@ -798286,15 +798286,15 @@ │ │ │ │ ldr r7, [pc, #36] @ 317d38 <__cxa_atexit@plt+0x30b954> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ + b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ @ instruction: 0xffffe70c │ │ │ │ @ instruction: 0xffffe7d0 │ │ │ │ @ instruction: 0xffffe940 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffe194 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @@ -798331,21 +798331,21 @@ │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 317e04 <__cxa_atexit@plt+0x30ba20> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ + b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ @ instruction: 0xffffe0a4 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ strbeq r4, [r5], #-3468 @ 0xfffff274 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ streq r1, [r0], #-268 @ 0xfffffef4 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -798379,27 +798379,27 @@ │ │ │ │ stmda r5, {r2, r6, lr} │ │ │ │ str r1, [r6, #8] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r6, [pc, #76] @ 317ee0 <__cxa_atexit@plt+0x30bafc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 317ed0 <__cxa_atexit@plt+0x30baec> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r1] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ + b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ @ instruction: 0xffff8e44 │ │ │ │ strbeq r4, [r5], #-3236 @ 0xfffff35c │ │ │ │ streq r1, [r0], #-48 @ 0xffffffd0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @@ -798456,28 +798456,28 @@ │ │ │ │ stmda r5, {r3, lr} │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r7, [pc, #92] @ 318020 <__cxa_atexit@plt+0x30bc3c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #40] @ 318014 <__cxa_atexit@plt+0x30bc30> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ ldm sp, {r8, fp} │ │ │ │ - b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ + b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ @ instruction: 0xffffdf8c │ │ │ │ @ instruction: 0xffffe1f0 │ │ │ │ @ instruction: 0xffffe050 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xffffdea8 │ │ │ │ strbeq r4, [r5], #-2928 @ 0xfffff490 │ │ │ │ @@ -798504,21 +798504,21 @@ │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r3, [r5, #28] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 3180b8 <__cxa_atexit@plt+0x30bcd4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ + b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ @ instruction: 0xffff8c58 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ strbeq r4, [r5], #-2764 @ 0xfffff534 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ streq r0, [r0], #-3672 @ 0xfffff1a8 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -798611,27 +798611,27 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ str r3, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r9 │ │ │ │ str r2, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #36] @ 31827c <__cxa_atexit@plt+0x30be98> │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffff8ba0 │ │ │ │ @ instruction: 0xffff8ddc │ │ │ │ @ instruction: 0xffff8c58 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffff9ff8 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ strbeq r4, [r5], #-2344 @ 0xfffff6d8 │ │ │ │ @@ -798656,21 +798656,21 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ stmda r5, {r3, sl, lr} │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #40] @ 318314 <__cxa_atexit@plt+0x30bf30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 318318 <__cxa_atexit@plt+0x30bf34> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffff9f40 │ │ │ │ strbeq r4, [r5], #-2124 @ 0xfffff7b4 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ streq r0, [r0], #-3064 @ 0xfffff408 │ │ │ │ andeq r0, r0, pc │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -798724,36 +798724,36 @@ │ │ │ │ str sl, [r6, #16] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #128] @ 318478 <__cxa_atexit@plt+0x30c094> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #92] @ 318468 <__cxa_atexit@plt+0x30c084> │ │ │ │ ldr r1, [r5, #28] │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #72] @ 31846c <__cxa_atexit@plt+0x30c088> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #32] @ 318464 <__cxa_atexit@plt+0x30c080> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffa4d0 │ │ │ │ @ instruction: 0xffffa70c │ │ │ │ @ instruction: 0xffffa594 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strbeq r4, [r5], #-1812 @ 0xfffff8ec │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @@ -798912,15 +798912,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 318704 <__cxa_atexit@plt+0x30c320> │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffff8aac │ │ │ │ @ instruction: 0xffff8980 │ │ │ │ strbeq r4, [r5], #-2808 @ 0xfffff508 │ │ │ │ strbeq r4, [r5], #-2892 @ 0xfffff4b4 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ strbeq r4, [r5], #-2752 @ 0xfffff540 │ │ │ │ mov r3, r5 │ │ │ │ @@ -798993,15 +798993,15 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r3, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r9, [r5] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #92] @ 31889c <__cxa_atexit@plt+0x30c4b8> │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -799060,15 +799060,15 @@ │ │ │ │ ldr r2, [r5, #56] @ 0x38 │ │ │ │ mov r8, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 318968 <__cxa_atexit@plt+0x30c584> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa108 <__cxa_atexit@plt+0x3edd24> │ │ │ │ @ instruction: 0xffff8d08 │ │ │ │ @@ -799095,15 +799095,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #68] @ 318a0c <__cxa_atexit@plt+0x30c628> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #40] @ 318a00 <__cxa_atexit@plt+0x30c61c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 3189f8 <__cxa_atexit@plt+0x30c614> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -799219,15 +799219,15 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r6, [pc, #128] @ 318c2c <__cxa_atexit@plt+0x30c848> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr fp, [sp] │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r1 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ b 318dc0 <__cxa_atexit@plt+0x30c9dc> │ │ │ │ ldr r7, [pc, #76] @ 318c20 <__cxa_atexit@plt+0x30c83c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -799312,15 +799312,15 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #88] @ 318d94 <__cxa_atexit@plt+0x30c9b0> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ @@ -799420,15 +799420,15 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #96] @ 318f4c <__cxa_atexit@plt+0x30cb68> │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -800122,15 +800122,15 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r6, [pc, #128] @ 319a48 <__cxa_atexit@plt+0x30d664> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr fp, [sp] │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r1 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ b 319bdc <__cxa_atexit@plt+0x30d7f8> │ │ │ │ ldr r7, [pc, #76] @ 319a3c <__cxa_atexit@plt+0x30d658> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -800215,15 +800215,15 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #88] @ 319bb0 <__cxa_atexit@plt+0x30d7cc> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ @@ -800323,15 +800323,15 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #96] @ 319d68 <__cxa_atexit@plt+0x30d984> │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -800387,21 +800387,21 @@ │ │ │ │ ldr r0, [r5, #20] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 319e24 <__cxa_atexit@plt+0x30da40> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xffff9194 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strbeq r2, [r5], #-3428 @ 0xfffff29c │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ mvnseq pc, #236 @ 0xec │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -800534,15 +800534,15 @@ │ │ │ │ stmda r5, {r0, r9} │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r6, [pc, #116] @ 31a0b0 <__cxa_atexit@plt+0x30dccc> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r7, fp │ │ │ │ b 31a860 <__cxa_atexit@plt+0x30e47c> │ │ │ │ ldr r7, [pc, #72] @ 31a0a4 <__cxa_atexit@plt+0x30dcc0> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -800662,25 +800662,25 @@ │ │ │ │ ldr r2, [r5, #28] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 31a278 <__cxa_atexit@plt+0x30de94> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r2, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xffffa8f4 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ strbeq r2, [r5], #-2340 @ 0xfffff6dc │ │ │ │ mvnseq lr, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, sl │ │ │ │ @@ -800712,22 +800712,22 @@ │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #32] @ 31a33c <__cxa_atexit@plt+0x30df58> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r2, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffa828 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ strbeq r2, [r5], #-2136 @ 0xfffff7a8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ mvnseq lr, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -800749,21 +800749,21 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ stmda r5, {r3, sl, lr} │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r3, [pc, #40] @ 31a3c8 <__cxa_atexit@plt+0x30dfe4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 31a3cc <__cxa_atexit@plt+0x30dfe8> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffa78c │ │ │ │ strbeq r2, [r5], #-1944 @ 0xfffff868 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ mvnseq lr, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -800808,36 +800808,36 @@ │ │ │ │ str lr, [r6, #16] │ │ │ │ stmda r5, {r0, r9} │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r6, [pc, #124] @ 31a504 <__cxa_atexit@plt+0x30e120> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #88] @ 31a4f4 <__cxa_atexit@plt+0x30e110> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #68] @ 31a4f8 <__cxa_atexit@plt+0x30e114> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #28] @ 31a4f0 <__cxa_atexit@plt+0x30e10c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffa974 │ │ │ │ @ instruction: 0xffffa99c │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strbeq r2, [r5], #-1668 @ 0xfffff97c │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xffffa69c │ │ │ │ @@ -800960,28 +800960,28 @@ │ │ │ │ ldr r6, [pc, #116] @ 31a750 <__cxa_atexit@plt+0x30e36c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #40] @ 31a730 <__cxa_atexit@plt+0x30e34c> │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffa53c │ │ │ │ @ instruction: 0xffffa4f8 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ @ instruction: 0xffffa6a0 │ │ │ │ @ instruction: 0xffffa630 │ │ │ │ @ instruction: 0xffffa5bc │ │ │ │ @ instruction: 0xffffa734 │ │ │ │ @@ -801037,15 +801037,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 31a834 <__cxa_atexit@plt+0x30e450> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ + b 3fa548 <__cxa_atexit@plt+0x3ee164> │ │ │ │ @ instruction: 0xffff8dd4 │ │ │ │ strbeq r2, [r5], #-2492 @ 0xfffff644 │ │ │ │ strbeq r2, [r5], #-2532 @ 0xfffff61c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strbeq r2, [r5], #-2436 @ 0xfffff67c │ │ │ │ mvnseq lr, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @@ -801157,25 +801157,25 @@ │ │ │ │ ldr r0, [r5, #40] @ 0x28 │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 31aa34 <__cxa_atexit@plt+0x30e650> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r2, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffff9834 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ strbeq r2, [r5], #-360 @ 0xfffffe98 │ │ │ │ mvnseq lr, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, sp │ │ │ │ @@ -801207,23 +801207,23 @@ │ │ │ │ ldr r0, [r5, #40] @ 0x28 │ │ │ │ str r1, [r6, #8] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r6, [pc, #36] @ 31aafc <__cxa_atexit@plt+0x30e718> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r2, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffff976c │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ strbeq r2, [r5], #-160 @ 0xffffff60 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ mvnseq lr, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -801245,21 +801245,21 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ stmda r5, {r3, sl, lr} │ │ │ │ ldr r8, [r5, #32] │ │ │ │ ldr r3, [pc, #40] @ 31ab88 <__cxa_atexit@plt+0x30e7a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 31ab8c <__cxa_atexit@plt+0x30e7a8> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffff96c8 │ │ │ │ strbeq r1, [r5], #-4056 @ 0xfffff028 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ mvnseq lr, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -801311,36 +801311,36 @@ │ │ │ │ str r9, [r6, #16] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #32] │ │ │ │ ldr r6, [pc, #128] @ 31ace4 <__cxa_atexit@plt+0x30e900> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #92] @ 31acd4 <__cxa_atexit@plt+0x30e8f0> │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #72] @ 31acd8 <__cxa_atexit@plt+0x30e8f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #32] @ 31acd0 <__cxa_atexit@plt+0x30e8ec> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffff9c58 │ │ │ │ @ instruction: 0xffff9e98 │ │ │ │ @ instruction: 0xffff9d20 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strbeq r1, [r5], #-3752 @ 0xfffff158 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @@ -801499,15 +801499,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 31af70 <__cxa_atexit@plt+0x30eb8c> │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffff84ec │ │ │ │ @ instruction: 0xffff83c0 │ │ │ │ strbeq r2, [r5], #-652 @ 0xfffffd74 │ │ │ │ strbeq r2, [r5], #-736 @ 0xfffffd20 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ strbeq r2, [r5], #-596 @ 0xfffffdac │ │ │ │ ldr r9, [r5, #40] @ 0x28 │ │ │ │ @@ -801567,15 +801567,15 @@ │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r7, [pc, #124] @ 31b0d8 <__cxa_atexit@plt+0x30ecf4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldmib sp, {r7, fp} │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #84] @ 31b0cc <__cxa_atexit@plt+0x30ece8> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ @@ -801586,15 +801586,15 @@ │ │ │ │ mov r6, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [ip] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, ip │ │ │ │ mov r6, r9 │ │ │ │ ldmib sp, {r7, fp} │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffff92bc │ │ │ │ @ instruction: 0xffff94dc │ │ │ │ @ instruction: 0xffff9374 │ │ │ │ andeq r1, r0, r0, lsl #13 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r1, r0, r0, lsl #15 │ │ │ │ @ instruction: 0xffff88c0 │ │ │ │ @@ -801632,15 +801632,15 @@ │ │ │ │ ldr r2, [r5, #56] @ 0x38 │ │ │ │ mov r8, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 31b198 <__cxa_atexit@plt+0x30edb4> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa108 <__cxa_atexit@plt+0x3edd24> │ │ │ │ @ instruction: 0xffff9ce8 │ │ │ │ @@ -801667,15 +801667,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #68] @ 31b23c <__cxa_atexit@plt+0x30ee58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #40] @ 31b230 <__cxa_atexit@plt+0x30ee4c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 31b228 <__cxa_atexit@plt+0x30ee44> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -801791,15 +801791,15 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r6, [pc, #128] @ 31b45c <__cxa_atexit@plt+0x30f078> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr fp, [sp] │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r1 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [sp] │ │ │ │ mov r5, r0 │ │ │ │ b 31b5f0 <__cxa_atexit@plt+0x30f20c> │ │ │ │ ldr r7, [pc, #76] @ 31b450 <__cxa_atexit@plt+0x30f06c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -801884,15 +801884,15 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #88] @ 31b5c4 <__cxa_atexit@plt+0x30f1e0> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ @@ -801990,15 +801990,15 @@ │ │ │ │ ldr r1, [r5, #32] │ │ │ │ str r0, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r2 │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr fp, [sp] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #80] @ 31b778 <__cxa_atexit@plt+0x30f394> │ │ │ │ mov r6, lr │ │ │ │ @@ -802012,15 +802012,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr fp, [sp] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffa01c │ │ │ │ @ instruction: 0xffffa0ec │ │ │ │ @ instruction: 0xffffa254 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffff8228 │ │ │ │ @@ -802061,22 +802061,22 @@ │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #32] @ 31b850 <__cxa_atexit@plt+0x30f46c> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r2, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffff810c │ │ │ │ andeq r0, r0, r4, asr #31 │ │ │ │ strbeq r1, [r5], #-836 @ 0xfffffcbc │ │ │ │ andeq r0, r0, ip, ror #29 │ │ │ │ mvnseq sp, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -802737,15 +802737,15 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r6, [pc, #128] @ 31c324 <__cxa_atexit@plt+0x30ff40> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr fp, [sp] │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r1 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [sp] │ │ │ │ mov r5, r0 │ │ │ │ b 31c4b8 <__cxa_atexit@plt+0x3100d4> │ │ │ │ ldr r7, [pc, #76] @ 31c318 <__cxa_atexit@plt+0x30ff34> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -802830,15 +802830,15 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #88] @ 31c48c <__cxa_atexit@plt+0x3100a8> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ @@ -802936,15 +802936,15 @@ │ │ │ │ ldr r1, [r5, #32] │ │ │ │ str r0, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r2 │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr fp, [sp] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #80] @ 31c640 <__cxa_atexit@plt+0x31025c> │ │ │ │ mov r6, lr │ │ │ │ @@ -802958,15 +802958,15 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr fp, [sp] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffff89f4 │ │ │ │ @ instruction: 0xffff8ac4 │ │ │ │ @ instruction: 0xffff8c2c │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffff7360 │ │ │ │ @@ -803007,22 +803007,22 @@ │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #60] @ 0x3c │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #32] @ 31c718 <__cxa_atexit@plt+0x310334> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r2, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffff7244 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ strbeq r0, [r5], #-1148 @ 0xfffffb84 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ mvnseq ip, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -803044,21 +803044,21 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ stmda r5, {r3, sl, lr} │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r3, [pc, #40] @ 31c7a4 <__cxa_atexit@plt+0x3103c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 31c7a8 <__cxa_atexit@plt+0x3103c4> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffff71a8 │ │ │ │ strbeq r0, [r5], #-956 @ 0xfffffc44 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ mvnseq ip, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -803110,36 +803110,36 @@ │ │ │ │ str r9, [r6, #16] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r6, [pc, #128] @ 31c900 <__cxa_atexit@plt+0x31051c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #92] @ 31c8f0 <__cxa_atexit@plt+0x31050c> │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #72] @ 31c8f4 <__cxa_atexit@plt+0x310510> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #32] @ 31c8ec <__cxa_atexit@plt+0x310508> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffff7738 │ │ │ │ @ instruction: 0xffff7978 │ │ │ │ @ instruction: 0xffff7800 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strbeq r0, [r5], #-652 @ 0xfffffd74 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @@ -803562,15 +803562,15 @@ │ │ │ │ ldr r7, [r5, #32] │ │ │ │ stmib r5, {r6, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ mov r6, r3 │ │ │ │ ldm sp, {r7, fp} │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #80] @ 31cff4 <__cxa_atexit@plt+0x310c10> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ @@ -803580,15 +803580,15 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r6, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffff6a64 │ │ │ │ @ instruction: 0xffff6b48 │ │ │ │ @ instruction: 0xffff6cc4 │ │ │ │ @ instruction: 0xfffff754 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffff6994 │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ @@ -803608,15 +803608,15 @@ │ │ │ │ bhi 31d054 <__cxa_atexit@plt+0x310c70> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 31d05c <__cxa_atexit@plt+0x310c78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq pc, [r4], #-2520 @ 0xfffff628 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -803794,15 +803794,15 @@ │ │ │ │ bhi 31d33c <__cxa_atexit@plt+0x310f58> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 31d344 <__cxa_atexit@plt+0x310f60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq pc, [r4], #-1776 @ 0xfffff910 @ │ │ │ │ mvnseq fp, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -804522,15 +804522,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 31dea8 <__cxa_atexit@plt+0x311ac4> │ │ │ │ ldr r3, [pc, #60] @ 31dec8 <__cxa_atexit@plt+0x311ae4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r2, r9} │ │ │ │ str r8, [r5, #12] │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 31dec4 <__cxa_atexit@plt+0x311ae0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -804625,15 +804625,15 @@ │ │ │ │ bhi 31e038 <__cxa_atexit@plt+0x311c54> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 31e040 <__cxa_atexit@plt+0x311c5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq lr, [r4], #-2548 @ 0xfffff60c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -804811,15 +804811,15 @@ │ │ │ │ bhi 31e320 <__cxa_atexit@plt+0x311f3c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 31e328 <__cxa_atexit@plt+0x311f44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq lr, [r4], #-1804 @ 0xfffff8f4 │ │ │ │ mvnseq sl, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -805644,15 +805644,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 31f038 <__cxa_atexit@plt+0x312c54> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ + b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sp, [r4], #-2580 @ 0xfffff5ec │ │ │ │ strbeq lr, [r4], #-1440 @ 0xfffffa60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -805915,15 +805915,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ beq 31f478 <__cxa_atexit@plt+0x313094> │ │ │ │ add r5, r5, #8 │ │ │ │ b 31f170 <__cxa_atexit@plt+0x312d8c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fabc8 <__cxa_atexit@plt+0x3ee7e4> │ │ │ │ + b 3fac20 <__cxa_atexit@plt+0x3ee83c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -806135,15 +806135,15 @@ │ │ │ │ bhi 31f7d0 <__cxa_atexit@plt+0x3133ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 31f7d8 <__cxa_atexit@plt+0x3133f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ + b 3fa690 <__cxa_atexit@plt+0x3ee2ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sp, [r4], #-604 @ 0xfffffda4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -806249,15 +806249,15 @@ │ │ │ │ bhi 31f998 <__cxa_atexit@plt+0x3135b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 31f9a0 <__cxa_atexit@plt+0x3135bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fabd0 <__cxa_atexit@plt+0x3ee7ec> │ │ │ │ + b 3fac28 <__cxa_atexit@plt+0x3ee844> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sp, [r4], #-148 @ 0xffffff6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -806689,15 +806689,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ tst r7, #3 │ │ │ │ stmib r6, {r2, r9} │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ beq 3200ec <__cxa_atexit@plt+0x313d08> │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fabd8 <__cxa_atexit@plt+0x3ee7f4> │ │ │ │ + b 3fac30 <__cxa_atexit@plt+0x3ee84c> │ │ │ │ ldr r1, [pc, #164] @ 320124 <__cxa_atexit@plt+0x313d40> │ │ │ │ ldr r2, [sl, #3] │ │ │ │ ldr r7, [sl, #7] │ │ │ │ ldr r0, [sl, #11] │ │ │ │ add r1, pc, r1 │ │ │ │ tst r2, #3 │ │ │ │ str r1, [r5, #-16] │ │ │ │ @@ -806762,29 +806762,29 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r2, #4] │ │ │ │ beq 32019c <__cxa_atexit@plt+0x313db8> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fabd8 <__cxa_atexit@plt+0x3ee7f4> │ │ │ │ + b 3fac30 <__cxa_atexit@plt+0x3ee84c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fabd8 <__cxa_atexit@plt+0x3ee7f4> │ │ │ │ + b 3fac30 <__cxa_atexit@plt+0x3ee84c> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 320200 <__cxa_atexit@plt+0x313e1c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -806822,15 +806822,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ beq 320294 <__cxa_atexit@plt+0x313eb0> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fabd8 <__cxa_atexit@plt+0x3ee7f4> │ │ │ │ + b 3fac30 <__cxa_atexit@plt+0x3ee84c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ @@ -806864,15 +806864,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ beq 3203cc <__cxa_atexit@plt+0x313fe8> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fabd8 <__cxa_atexit@plt+0x3ee7f4> │ │ │ │ + b 3fac30 <__cxa_atexit@plt+0x3ee84c> │ │ │ │ ldr r3, [pc, #196] @ 320400 <__cxa_atexit@plt+0x31401c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 3203c4 <__cxa_atexit@plt+0x313fe0> │ │ │ │ ldr r2, [pc, #176] @ 320404 <__cxa_atexit@plt+0x314020> │ │ │ │ @@ -806926,15 +806926,15 @@ │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fabd8 <__cxa_atexit@plt+0x3ee7f4> │ │ │ │ + b 3fac30 <__cxa_atexit@plt+0x3ee84c> │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #76] @ 320488 <__cxa_atexit@plt+0x3140a4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ @@ -807028,28 +807028,28 @@ │ │ │ │ stmib r5, {r1, r8} │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ beq 3205c4 <__cxa_atexit@plt+0x3141e0> │ │ │ │ mov r6, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fabd8 <__cxa_atexit@plt+0x3ee7f4> │ │ │ │ + b 3fac30 <__cxa_atexit@plt+0x3ee84c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r6, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #36] @ 320604 <__cxa_atexit@plt+0x314220> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -807091,33 +807091,33 @@ │ │ │ │ str r8, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ beq 3206c0 <__cxa_atexit@plt+0x3142dc> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fabd8 <__cxa_atexit@plt+0x3ee7f4> │ │ │ │ + b 3fac30 <__cxa_atexit@plt+0x3ee84c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 3206ec <__cxa_atexit@plt+0x314308> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fabd8 <__cxa_atexit@plt+0x3ee7f4> │ │ │ │ + b 3fac30 <__cxa_atexit@plt+0x3ee84c> │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 320730 <__cxa_atexit@plt+0x31434c> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -807174,26 +807174,26 @@ │ │ │ │ stmib r5, {r0, r8} │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ beq 32080c <__cxa_atexit@plt+0x314428> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fabd8 <__cxa_atexit@plt+0x3ee7f4> │ │ │ │ + b 3fac30 <__cxa_atexit@plt+0x3ee84c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 320840 <__cxa_atexit@plt+0x31445c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff670 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 32087c <__cxa_atexit@plt+0x314498> │ │ │ │ @@ -807233,39 +807233,39 @@ │ │ │ │ str r8, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ beq 3208f8 <__cxa_atexit@plt+0x314514> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fabd8 <__cxa_atexit@plt+0x3ee7f4> │ │ │ │ + b 3fac30 <__cxa_atexit@plt+0x3ee84c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 320924 <__cxa_atexit@plt+0x314540> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff584 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fabd8 <__cxa_atexit@plt+0x3ee7f4> │ │ │ │ + b 3fac30 <__cxa_atexit@plt+0x3ee84c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fabd8 <__cxa_atexit@plt+0x3ee7f4> │ │ │ │ + b 3fac30 <__cxa_atexit@plt+0x3ee84c> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3209a8 <__cxa_atexit@plt+0x3145c4> │ │ │ │ ldr r3, [pc, #64] @ 3209b8 <__cxa_atexit@plt+0x3145d4> │ │ │ │ @@ -808085,15 +808085,15 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r7} │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -808601,15 +808601,15 @@ │ │ │ │ ldr r2, [pc, #160] @ 321ee0 <__cxa_atexit@plt+0x315afc> │ │ │ │ ldr r3, [r9, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ cmp r7, r3 │ │ │ │ bcc 321eb4 <__cxa_atexit@plt+0x315ad0> │ │ │ │ ldr r7, [pc, #112] @ 321ee4 <__cxa_atexit@plt+0x315b00> │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -808737,15 +808737,15 @@ │ │ │ │ ldr r8, [r3, #2] │ │ │ │ ldr r1, [r3, #6] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ stmib r5, {r1, r8} │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -808783,15 +808783,15 @@ │ │ │ │ bne 322130 <__cxa_atexit@plt+0x315d4c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r2, [pc, #104] @ 32218c <__cxa_atexit@plt+0x315da8> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r3, r8} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 32217c <__cxa_atexit@plt+0x315d98> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #68] @ 322190 <__cxa_atexit@plt+0x315dac> │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ @@ -809233,15 +809233,15 @@ │ │ │ │ ldr r1, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r9, r2 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -809261,15 +809261,15 @@ │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r1, [pc, #36] @ 3228b8 <__cxa_atexit@plt+0x3164d4> │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r3 │ │ │ │ b 3fa0f8 <__cxa_atexit@plt+0x3edd14> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ mvnseq r6, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ @@ -809430,15 +809430,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ str lr, [r5, #-12] │ │ │ │ stm r5, {r1, r8} │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r2 │ │ │ │ b 3fa0f8 <__cxa_atexit@plt+0x3edd14> │ │ │ │ ldr r7, [pc, #12] @ 322b6c <__cxa_atexit@plt+0x316788> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -809464,15 +809464,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ stm lr, {r1, r8, sl} │ │ │ │ mov r9, r8 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, sl │ │ │ │ b 3fa0f8 <__cxa_atexit@plt+0x3edd14> │ │ │ │ ldr r7, [pc, #20] @ 322bfc <__cxa_atexit@plt+0x316818> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -809848,15 +809848,15 @@ │ │ │ │ bne 3231d4 <__cxa_atexit@plt+0x316df0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r2, [pc, #148] @ 32325c <__cxa_atexit@plt+0x316e78> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r8} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #124] @ 323258 <__cxa_atexit@plt+0x316e74> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ beq 323230 <__cxa_atexit@plt+0x316e4c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -810007,15 +810007,15 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r3, r9} │ │ │ │ stm r5, {r7, r8} │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r3 │ │ │ │ b 3fa0f8 <__cxa_atexit@plt+0x3edd14> │ │ │ │ ldr r2, [pc, #24] @ 323488 <__cxa_atexit@plt+0x3170a4> │ │ │ │ @@ -810045,15 +810045,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r1, r3, r9} │ │ │ │ stmda r5, {r7, r8} │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r3 │ │ │ │ b 3fa0f8 <__cxa_atexit@plt+0x3edd14> │ │ │ │ ldr r2, [pc, #24] @ 323514 <__cxa_atexit@plt+0x317130> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r7, r9} │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -810220,15 +810220,15 @@ │ │ │ │ ldr r0, [pc, #96] @ 3237ec <__cxa_atexit@plt+0x317408> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r1, #2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fab18 <__cxa_atexit@plt+0x3ee734> │ │ │ │ + b 3fab70 <__cxa_atexit@plt+0x3ee78c> │ │ │ │ ldr r2, [pc, #52] @ 3237e0 <__cxa_atexit@plt+0x3173fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #40] @ 3237e4 <__cxa_atexit@plt+0x317400> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -810396,15 +810396,15 @@ │ │ │ │ ldr r0, [pc, #96] @ 323aac <__cxa_atexit@plt+0x3176c8> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r1, #2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fab18 <__cxa_atexit@plt+0x3ee734> │ │ │ │ + b 3fab70 <__cxa_atexit@plt+0x3ee78c> │ │ │ │ ldr r2, [pc, #52] @ 323aa0 <__cxa_atexit@plt+0x3176bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #40] @ 323aa4 <__cxa_atexit@plt+0x3176c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -810567,15 +810567,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 323d28 <__cxa_atexit@plt+0x317944> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 323d2c <__cxa_atexit@plt+0x317948> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @@ -810586,15 +810586,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 323d5c <__cxa_atexit@plt+0x317978> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 323d60 <__cxa_atexit@plt+0x31797c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strbeq r8, [r4], #-3332 @ 0xfffff2fc │ │ │ │ mvnseq r5, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 323d84 <__cxa_atexit@plt+0x3179a0> │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -810618,15 +810618,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 323df4 <__cxa_atexit@plt+0x317a10> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 323df8 <__cxa_atexit@plt+0x317a14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @@ -810637,15 +810637,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 323e28 <__cxa_atexit@plt+0x317a44> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 323e2c <__cxa_atexit@plt+0x317a48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strbeq r8, [r4], #-3128 @ 0xfffff3c8 │ │ │ │ mvnseq r5, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 323e50 <__cxa_atexit@plt+0x317a6c> │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -810669,15 +810669,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 323ec0 <__cxa_atexit@plt+0x317adc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 323ec4 <__cxa_atexit@plt+0x317ae0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @@ -810688,15 +810688,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 323ef4 <__cxa_atexit@plt+0x317b10> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 323ef8 <__cxa_atexit@plt+0x317b14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strbeq r8, [r4], #-2924 @ 0xfffff494 │ │ │ │ mvnseq r5, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 323f1c <__cxa_atexit@plt+0x317b38> │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -810757,19 +810757,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - biceq r0, r9, #-1476395008 @ 0xa8000000 │ │ │ │ + biceq pc, r8, #1736704 @ 0x1a8000 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - biceq r0, r9, #1140850689 @ 0x44000001 │ │ │ │ + biceq pc, r8, #2375680 @ 0x244000 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - biceq r0, r9, #469762050 @ 0x1c000002 │ │ │ │ + biceq pc, r8, #3260416 @ 0x31c000 │ │ │ │ mvnseq r5, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -810802,19 +810802,19 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - biceq r0, r9, #1610612742 @ 0x60000006 │ │ │ │ + biceq pc, r8, #10878976 @ 0xa60000 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - biceq r0, r9, #-805306360 @ 0xd0000008 │ │ │ │ + biceq pc, r8, #13434880 @ 0xcd0000 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - biceq r0, r9, #805306379 @ 0x3000000b │ │ │ │ + biceq pc, r8, #15925248 @ 0xf30000 │ │ │ │ mvnseq r5, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -810830,15 +810830,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - biceq r0, r9, #-1073741767 @ 0xc0000039 │ │ │ │ + biceq pc, r8, #2555904 @ 0x270000 │ │ │ │ mvnseq r5, #116 @ 0x74 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 3241c8 <__cxa_atexit@plt+0x317de4> │ │ │ │ add r7, r7, #8 │ │ │ │ @@ -810866,15 +810866,15 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r0, [pc, #68] @ 3241f0 <__cxa_atexit@plt+0x317e0c> │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r5, r8 │ │ │ │ mov r6, lr │ │ │ │ @@ -810904,15 +810904,15 @@ │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ ldr r3, [pc, #28] @ 324268 <__cxa_atexit@plt+0x317e84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ strbeq r8, [r4], #-2060 @ 0xfffff7f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -811002,15 +811002,15 @@ │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbeq r8, [r4], #-1908 @ 0xfffff88c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strbeq r8, [r4], #-1920 @ 0xfffff880 │ │ │ │ @ instruction: 0xfffd5ec4 │ │ │ │ mvnseq r3, #124, 14 @ 0x1f00000 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - biceq pc, r8, #556 @ 0x22c │ │ │ │ + biceq pc, r8, #851443712 @ 0x32c00000 │ │ │ │ mvnseq r4, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -811032,15 +811032,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 324454 <__cxa_atexit@plt+0x318070> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - biceq pc, r8, #2864 @ 0xb30 │ │ │ │ + biceq pc, r8, #-218103808 @ 0xf3000000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ mvnseq r4, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -811257,15 +811257,15 @@ │ │ │ │ ldr r0, [pc, #96] @ 324820 <__cxa_atexit@plt+0x31843c> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r1, #2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fab18 <__cxa_atexit@plt+0x3ee734> │ │ │ │ + b 3fab70 <__cxa_atexit@plt+0x3ee78c> │ │ │ │ ldr r2, [pc, #52] @ 324814 <__cxa_atexit@plt+0x318430> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #40] @ 324818 <__cxa_atexit@plt+0x318434> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -811399,15 +811399,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 324a28 <__cxa_atexit@plt+0x318644> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 324a2c <__cxa_atexit@plt+0x318648> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @@ -811418,15 +811418,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 324a5c <__cxa_atexit@plt+0x318678> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 324a60 <__cxa_atexit@plt+0x31867c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strbeq r8, [r4], #-4 │ │ │ │ mvnseq r4, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 324a84 <__cxa_atexit@plt+0x3186a0> │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -811450,15 +811450,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 324af4 <__cxa_atexit@plt+0x318710> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 324af8 <__cxa_atexit@plt+0x318714> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @@ -811469,15 +811469,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 324b28 <__cxa_atexit@plt+0x318744> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 324b2c <__cxa_atexit@plt+0x318748> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strbeq r7, [r4], #-3896 @ 0xfffff0c8 │ │ │ │ mvnseq r4, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 324b50 <__cxa_atexit@plt+0x31876c> │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -811501,15 +811501,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 324bc0 <__cxa_atexit@plt+0x3187dc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 324bc4 <__cxa_atexit@plt+0x3187e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @@ -811520,15 +811520,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 324bf4 <__cxa_atexit@plt+0x318810> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 324bf8 <__cxa_atexit@plt+0x318814> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strbeq r7, [r4], #-3692 @ 0xfffff194 │ │ │ │ mvnseq r4, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 324c1c <__cxa_atexit@plt+0x318838> │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -811589,19 +811589,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - biceq pc, r8, #44040192 @ 0x2a00000 │ │ │ │ + biceq lr, r8, #27136 @ 0x6a00 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - biceq pc, r8, #84934656 @ 0x5100000 │ │ │ │ + biceq lr, r8, #37120 @ 0x9100 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - biceq pc, r8, #141557760 @ 0x8700000 │ │ │ │ + biceq lr, r8, #50944 @ 0xc700 │ │ │ │ mvnseq r4, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -811634,19 +811634,19 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r9, #8] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - biceq pc, r8, #427819008 @ 0x19800000 │ │ │ │ + biceq lr, r8, #169984 @ 0x29800 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - biceq pc, r8, #591396864 @ 0x23400000 │ │ │ │ + biceq lr, r8, #209920 @ 0x33400 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - biceq pc, r8, #750780416 @ 0x2cc00000 │ │ │ │ + biceq lr, r8, #248832 @ 0x3cc00 │ │ │ │ mvnseq r4, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -811662,15 +811662,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - biceq pc, r8, #-419430400 @ 0xe7000000 │ │ │ │ + biceq lr, r8, #39936 @ 0x9c00 │ │ │ │ mvnseq r4, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 324ec8 <__cxa_atexit@plt+0x318ae4> │ │ │ │ add r7, r7, #8 │ │ │ │ @@ -811698,15 +811698,15 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ ldr r0, [pc, #68] @ 324ef0 <__cxa_atexit@plt+0x318b0c> │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r5, r8 │ │ │ │ mov r6, lr │ │ │ │ @@ -811736,15 +811736,15 @@ │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ ldr r3, [pc, #28] @ 324f68 <__cxa_atexit@plt+0x318b84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ strbeq r7, [r4], #-2828 @ 0xfffff4f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -811834,15 +811834,15 @@ │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbeq r7, [r4], #-2676 @ 0xfffff58c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ strbeq r7, [r4], #-2688 @ 0xfffff580 │ │ │ │ @ instruction: 0xfffd51c4 │ │ │ │ mvnseq r2, #124, 20 @ 0x7c000 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - biceq pc, r8, #-1342177272 @ 0xb0000008 │ │ │ │ + biceq lr, r8, #13303808 @ 0xcb0000 │ │ │ │ mvnseq r4, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -811864,15 +811864,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 325154 <__cxa_atexit@plt+0x318d70> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - biceq pc, r8, #-1073741780 @ 0xc000002c │ │ │ │ + biceq lr, r8, #63700992 @ 0x3cc0000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ mvnseq r4, #120 @ 0x78 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -812846,15 +812846,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ strbeq r6, [r4], #-2508 @ 0xfffff634 │ │ │ │ - biceq lr, r8, #536870925 @ 0x2000000d │ │ │ │ + biceq sp, r8, #294912 @ 0x48000 │ │ │ │ mvnseq r3, #208, 2 @ 0x34 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -812934,15 +812934,15 @@ │ │ │ │ bx r1 │ │ │ │ strbeq r6, [r4], #-2364 @ 0xfffff6c4 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ strbeq r6, [r4], #-2312 @ 0xfffff6f8 │ │ │ │ strbeq r6, [r4], #-2292 @ 0xfffff70c │ │ │ │ mvnseq r3, #196 @ 0xc4 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - biceq lr, r8, #-2147483598 @ 0x80000032 │ │ │ │ + biceq sp, r8, #655360 @ 0xa0000 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ mvnseq r3, #148 @ 0x94 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -813816,15 +813816,15 @@ │ │ │ │ bx r1 │ │ │ │ ldr r6, [pc, #64] @ 327000 <__cxa_atexit@plt+0x31ac1c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #32] @ 326ffc <__cxa_atexit@plt+0x31ac18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -813857,15 +813857,15 @@ │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff1e0 │ │ │ │ - biceq sp, r8, #-268435442 @ 0xf000000e │ │ │ │ + biceq ip, r8, #770048 @ 0xbc000 │ │ │ │ mvnseq r2, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -813913,15 +813913,15 @@ │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - biceq sp, r8, #536870913 @ 0x20000001 │ │ │ │ + biceq ip, r8, #5373952 @ 0x520000 │ │ │ │ mvnseq r2, #76, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -813968,15 +813968,15 @@ │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - biceq sp, r8, #-1073741813 @ 0xc000000b │ │ │ │ + biceq ip, r8, #29097984 @ 0x1bc0000 │ │ │ │ mvnseq r2, #112 @ 0x70 │ │ │ │ andeq r0, r1, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -814026,15 +814026,15 @@ │ │ │ │ stm r1, {r0, r3, sl, ip, lr} │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - biceq sp, r8, #68 @ 0x44 │ │ │ │ + biceq ip, r8, #132, 12 @ 0x8400000 │ │ │ │ mvnseq r1, #136, 30 @ 0x220 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 327374 <__cxa_atexit@plt+0x31af90> │ │ │ │ @@ -814068,15 +814068,15 @@ │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ ldr r3, [pc, #112] @ 32742c <__cxa_atexit@plt+0x31b048> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ mov r7, r5 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r7, #12]! │ │ │ │ cmp fp, r5 │ │ │ │ bhi 32740c <__cxa_atexit@plt+0x31b028> │ │ │ │ ldr r3, [pc, #64] @ 327420 <__cxa_atexit@plt+0x31b03c> │ │ │ │ add lr, r5, #12 │ │ │ │ @@ -814105,15 +814105,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 327458 <__cxa_atexit@plt+0x31b074> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq r1, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ cmn r7, #-2147483647 @ 0x80000001 │ │ │ │ bcs 32750c <__cxa_atexit@plt+0x31b128> │ │ │ │ @@ -814324,15 +814324,15 @@ │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - biceq ip, r8, #13893632 @ 0xd40000 │ │ │ │ + biceq fp, r8, #7488 @ 0x1d40 │ │ │ │ mvnseq r1, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3278ac <__cxa_atexit@plt+0x31b4c8> │ │ │ │ add lr, r7, #8 │ │ │ │ @@ -814486,15 +814486,15 @@ │ │ │ │ stm r1, {r0, r2, sl} │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - biceq ip, r8, #753664 @ 0xb8000 │ │ │ │ + biceq fp, r8, #440 @ 0x1b8 │ │ │ │ mvnseq r1, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -814828,15 +814828,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffd945c │ │ │ │ @@ -814917,27 +814917,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mvnseq r0, #144, 6 @ 0x40000002 │ │ │ │ strbeq r4, [r4], #-2348 @ 0xfffff6d4 │ │ │ │ mvnseq r0, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -815347,15 +815347,15 @@ │ │ │ │ mvnseq r0, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3287c0 <__cxa_atexit@plt+0x31c3dc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ + b 3fa858 <__cxa_atexit@plt+0x3ee474> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq r0, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -815539,15 +815539,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - biceq fp, r8, #989855744 @ 0x3b000000 │ │ │ │ + biceq sl, r8, #503808 @ 0x7b000 │ │ │ │ mvnseq r0, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -815978,15 +815978,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - biceq sl, r8, #6208 @ 0x1840 │ │ │ │ + biceq sl, r8, #-2080374782 @ 0x84000002 │ │ │ │ mvnseq r0, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -816043,15 +816043,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r6, [pc, #72] @ 3292dc <__cxa_atexit@plt+0x31cef8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 3292cc <__cxa_atexit@plt+0x31cee8> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -816086,15 +816086,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ ldr r3, [pc, #44] @ 329370 <__cxa_atexit@plt+0x31cf8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r7, [pc, #32] @ 329374 <__cxa_atexit@plt+0x31cf90> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ @@ -816124,15 +816124,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ ldr r3, [pc, #44] @ 329408 <__cxa_atexit@plt+0x31d024> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r7, [pc, #32] @ 32940c <__cxa_atexit@plt+0x31d028> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ @@ -816162,15 +816162,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ ldr r3, [pc, #44] @ 32949c <__cxa_atexit@plt+0x31d0b8> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r3, [pc, #28] @ 3294a0 <__cxa_atexit@plt+0x31d0bc> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @@ -816206,15 +816206,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 32952c <__cxa_atexit@plt+0x31d148> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - biceq sl, r8, #3522560 @ 0x35c000 │ │ │ │ + biceq sl, r8, #23 │ │ │ │ mvnseq pc, #20, 28 @ 0x140 │ │ │ │ mvnseq pc, #0, 28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 329584 <__cxa_atexit@plt+0x31d1a0> │ │ │ │ @@ -816226,20 +816226,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 32958c <__cxa_atexit@plt+0x31d1a8> │ │ │ │ ldr r3, [pc, #40] @ 329590 <__cxa_atexit@plt+0x31d1ac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fabe0 <__cxa_atexit@plt+0x3ee7fc> │ │ │ │ + b 3fac38 <__cxa_atexit@plt+0x3ee854> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq sl, r8, #40, 18 @ 0xa0000 │ │ │ │ + biceq r9, r8, #104, 30 @ 0x1a0 │ │ │ │ strbeq r3, [r4], #-1200 @ 0xfffffb50 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 32981c <__cxa_atexit@plt+0x31d438> │ │ │ │ mvnseq pc, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ @@ -816265,15 +816265,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 329618 <__cxa_atexit@plt+0x31d234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - biceq sl, r8, #15400960 @ 0xeb0000 │ │ │ │ + biceq r9, r8, #43, 30 @ 0xac │ │ │ │ mvnseq pc, #40, 26 @ 0xa00 │ │ │ │ mvnseq lr, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -816299,15 +816299,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffd77c8 │ │ │ │ @@ -816376,27 +816376,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mvnseq lr, #196, 22 @ 0x31000 │ │ │ │ strbeq r3, [r4], #-608 @ 0xfffffda0 │ │ │ │ mvnseq lr, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -816973,26 +816973,26 @@ │ │ │ │ ldr r8, [pc, #128] @ 32a190 <__cxa_atexit@plt+0x31ddac> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ b 32a144 <__cxa_atexit@plt+0x31dd60> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r9 │ │ │ │ - b 3fab90 <__cxa_atexit@plt+0x3ee7ac> │ │ │ │ + b 3fabe8 <__cxa_atexit@plt+0x3ee804> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #72] @ 32a188 <__cxa_atexit@plt+0x31dda4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ str r3, [r9, #8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #40] @ 32a184 <__cxa_atexit@plt+0x31dda0> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #3 │ │ │ │ mov r7, r3 │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ @@ -817027,15 +817027,15 @@ │ │ │ │ b 32a1f0 <__cxa_atexit@plt+0x31de0c> │ │ │ │ ldr r2, [pc, #64] @ 32a22c <__cxa_atexit@plt+0x31de48> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r3, [r9, #8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #32] @ 32a228 <__cxa_atexit@plt+0x31de44> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #3 │ │ │ │ mov r7, r3 │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ @@ -817052,15 +817052,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32a264 <__cxa_atexit@plt+0x31de80> │ │ │ │ ldr r5, [pc, #28] @ 32a274 <__cxa_atexit@plt+0x31de90> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ + b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ ldr r7, [pc, #12] @ 32a278 <__cxa_atexit@plt+0x31de94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq pc, #68, 2 │ │ │ │ mvnseq pc, #32, 2 │ │ │ │ @@ -817178,15 +817178,15 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ mvnseq lr, #244, 22 @ 0x3d000 │ │ │ │ mvnseq lr, #172, 30 @ 0x2b0 │ │ │ │ @@ -817196,15 +817196,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32a4a4 <__cxa_atexit@plt+0x31e0c0> │ │ │ │ ldr r5, [pc, #28] @ 32a4b4 <__cxa_atexit@plt+0x31e0d0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ + b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ ldr r7, [pc, #12] @ 32a4b8 <__cxa_atexit@plt+0x31e0d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq lr, #20, 30 @ 0x50 │ │ │ │ mvnseq lr, #84, 22 @ 0x15000 │ │ │ │ @@ -817234,15 +817234,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 32a544 <__cxa_atexit@plt+0x31e160> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r2, [r4], #-1268 @ 0xfffffb0c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -817291,15 +817291,15 @@ │ │ │ │ stmdb r5, {r0, sl} │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 32a640 <__cxa_atexit@plt+0x31e25c> │ │ │ │ ldr r3, [pc, #80] @ 32a668 <__cxa_atexit@plt+0x31e284> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ + b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ mov r6, r2 │ │ │ │ b 32a630 <__cxa_atexit@plt+0x31e24c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #44] @ 32a664 <__cxa_atexit@plt+0x31e280> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -817329,15 +817329,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 32a6c0 <__cxa_atexit@plt+0x31e2dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r2, [r4], #-888 @ 0xfffffc88 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -817351,15 +817351,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ mvnseq lr, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -817398,15 +817398,15 @@ │ │ │ │ str lr, [r2, #12] │ │ │ │ str ip, [r2, #16] │ │ │ │ str r1, [r2, #20] │ │ │ │ bhi 32a7e8 <__cxa_atexit@plt+0x31e404> │ │ │ │ ldr r3, [pc, #76] @ 32a810 <__cxa_atexit@plt+0x31e42c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ + b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -817470,15 +817470,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 32a8f4 <__cxa_atexit@plt+0x31e510> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r2, [r4], #-324 @ 0xfffffebc │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -817539,15 +817539,15 @@ │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ str r9, [r2, #4] │ │ │ │ bhi 32aa20 <__cxa_atexit@plt+0x31e63c> │ │ │ │ ldr r3, [pc, #84] @ 32aa4c <__cxa_atexit@plt+0x31e668> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ + b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ mov r6, r2 │ │ │ │ b 32aa10 <__cxa_atexit@plt+0x31e62c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #48] @ 32aa48 <__cxa_atexit@plt+0x31e664> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -817573,15 +817573,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 32aa90 <__cxa_atexit@plt+0x31e6ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r4], #-4008 @ 0xfffff058 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ @@ -817602,15 +817602,15 @@ │ │ │ │ ldr r9, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -817671,15 +817671,15 @@ │ │ │ │ str r0, [r5], #-16 │ │ │ │ cmp fp, r5 │ │ │ │ stmib r2, {r1, r9} │ │ │ │ bhi 32ac30 <__cxa_atexit@plt+0x31e84c> │ │ │ │ ldr r3, [pc, #80] @ 32ac58 <__cxa_atexit@plt+0x31e874> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ + b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ mov r6, r2 │ │ │ │ b 32ac20 <__cxa_atexit@plt+0x31e83c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #44] @ 32ac54 <__cxa_atexit@plt+0x31e870> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -817702,15 +817702,15 @@ │ │ │ │ bhi 32ac8c <__cxa_atexit@plt+0x31e8a8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 32ac94 <__cxa_atexit@plt+0x31e8b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r4], #-3492 @ 0xfffff25c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -817748,15 +817748,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 32ad58 <__cxa_atexit@plt+0x31e974> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbeq r1, [r4], #-3356 @ 0xfffff2e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -817777,15 +817777,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 32adc8 <__cxa_atexit@plt+0x31e9e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbeq r1, [r4], #-3244 @ 0xfffff354 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -817794,15 +817794,15 @@ │ │ │ │ bne 32adfc <__cxa_atexit@plt+0x31ea18> │ │ │ │ ldr r3, [pc, #32] @ 32ae08 <__cxa_atexit@plt+0x31ea24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbeq r1, [r4], #-3180 @ 0xfffff394 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -817825,15 +817825,15 @@ │ │ │ │ stmib r2, {r1, r8} │ │ │ │ ldr r1, [pc, #56] @ 32ae9c <__cxa_atexit@plt+0x31eab8> │ │ │ │ mov r8, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -817849,15 +817849,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 32aee0 <__cxa_atexit@plt+0x31eafc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r4], #-2904 @ 0xfffff4a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -817900,15 +817900,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ 32afcc <__cxa_atexit@plt+0x31ebe8> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -817959,15 +817959,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -818000,15 +818000,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -818055,15 +818055,15 @@ │ │ │ │ ldr r2, [pc, #84] @ 32b24c <__cxa_atexit@plt+0x31ee68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -818104,15 +818104,15 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ strbeq r1, [r4], #-2228 @ 0xfffff74c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -818146,15 +818146,15 @@ │ │ │ │ ldr r5, [pc, #60] @ 32b3a0 <__cxa_atexit@plt+0x31efbc> │ │ │ │ stm lr, {r1, r3, fp} │ │ │ │ ldr fp, [sp] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, ip │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -818202,15 +818202,15 @@ │ │ │ │ str r0, [r2, #16] │ │ │ │ str sl, [r2, #20] │ │ │ │ str r9, [r2, #24] │ │ │ │ bhi 32b478 <__cxa_atexit@plt+0x31f094> │ │ │ │ ldr r3, [pc, #76] @ 32b4a0 <__cxa_atexit@plt+0x31f0bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ + b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -818242,15 +818242,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 32b50c <__cxa_atexit@plt+0x31f128> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 32b51c <__cxa_atexit@plt+0x31f138> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -818284,15 +818284,15 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffff740 │ │ │ │ strbeq r1, [r4], #-1492 @ 0xfffffa2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -818302,15 +818302,15 @@ │ │ │ │ bhi 32b5ec <__cxa_atexit@plt+0x31f208> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 32b5f4 <__cxa_atexit@plt+0x31f210> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r4], #-1092 @ 0xfffffbbc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -818319,15 +818319,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 32b638 <__cxa_atexit@plt+0x31f254> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r4], #-1024 @ 0xfffffc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -818363,15 +818363,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -818399,15 +818399,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -818440,15 +818440,15 @@ │ │ │ │ ldr r5, [pc, #60] @ 32b838 <__cxa_atexit@plt+0x31f454> │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #24] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -818483,15 +818483,15 @@ │ │ │ │ str lr, [r2, #12] │ │ │ │ str r9, [r2, #16] │ │ │ │ str sl, [r2, #20] │ │ │ │ bhi 32b8e0 <__cxa_atexit@plt+0x31f4fc> │ │ │ │ ldr r3, [pc, #80] @ 32b908 <__cxa_atexit@plt+0x31f524> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ + b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ mov r6, r2 │ │ │ │ b 32b8d0 <__cxa_atexit@plt+0x31f4ec> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #44] @ 32b904 <__cxa_atexit@plt+0x31f520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -818514,15 +818514,15 @@ │ │ │ │ bhi 32b93c <__cxa_atexit@plt+0x31f558> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 32b944 <__cxa_atexit@plt+0x31f560> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r4], #-244 @ 0xffffff0c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -818560,15 +818560,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 32ba08 <__cxa_atexit@plt+0x31f624> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbeq r1, [r4], #-108 @ 0xffffff94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -818589,15 +818589,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 32ba78 <__cxa_atexit@plt+0x31f694> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbeq r0, [r4], #-4092 @ 0xfffff004 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -818606,15 +818606,15 @@ │ │ │ │ bne 32baac <__cxa_atexit@plt+0x31f6c8> │ │ │ │ ldr r3, [pc, #32] @ 32bab8 <__cxa_atexit@plt+0x31f6d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbeq r0, [r4], #-4028 @ 0xfffff044 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -818637,15 +818637,15 @@ │ │ │ │ stmib r2, {r1, r8} │ │ │ │ ldr r1, [pc, #56] @ 32bb4c <__cxa_atexit@plt+0x31f768> │ │ │ │ mov r8, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -818661,15 +818661,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 32bb90 <__cxa_atexit@plt+0x31f7ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r0, [r4], #-3752 @ 0xfffff158 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -818714,15 +818714,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 32bc84 <__cxa_atexit@plt+0x31f8a0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ 32bc88 <__cxa_atexit@plt+0x31f8a4> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -818774,15 +818774,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -818815,15 +818815,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -818931,15 +818931,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 32c038 <__cxa_atexit@plt+0x31fc54> │ │ │ │ ldr r1, [pc, #120] @ 32c04c <__cxa_atexit@plt+0x31fc68> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -818956,15 +818956,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 32c054 <__cxa_atexit@plt+0x31fc70> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -819009,15 +819009,15 @@ │ │ │ │ ldr r5, [pc, #60] @ 32c11c <__cxa_atexit@plt+0x31fd38> │ │ │ │ stm lr, {r1, r3, fp} │ │ │ │ ldr fp, [sp] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, ip │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -819065,15 +819065,15 @@ │ │ │ │ str r0, [r2, #16] │ │ │ │ str sl, [r2, #20] │ │ │ │ str r9, [r2, #24] │ │ │ │ bhi 32c1f4 <__cxa_atexit@plt+0x31fe10> │ │ │ │ ldr r3, [pc, #76] @ 32c21c <__cxa_atexit@plt+0x31fe38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ + b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -819105,15 +819105,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 32c288 <__cxa_atexit@plt+0x31fea4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 32c298 <__cxa_atexit@plt+0x31feb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -819147,15 +819147,15 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffff674 │ │ │ │ strbeq r0, [r4], #-2136 @ 0xfffff7a8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -819167,15 +819167,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 32c378 <__cxa_atexit@plt+0x31ff94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r0, [r4], #-1728 @ 0xfffff940 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ @@ -819486,15 +819486,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 32c88c <__cxa_atexit@plt+0x3204a8> │ │ │ │ ldr r3, [pc, #84] @ 32c8b8 <__cxa_atexit@plt+0x3204d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ + b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ mov r6, r2 │ │ │ │ b 32c87c <__cxa_atexit@plt+0x320498> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #48] @ 32c8b4 <__cxa_atexit@plt+0x3204d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -819570,15 +819570,15 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ sub r2, r5, #24 │ │ │ │ stm r2, {r0, r6, r8, r9, lr} │ │ │ │ str r9, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 32c9dc <__cxa_atexit@plt+0x3205f8> │ │ │ │ mov r0, #12 │ │ │ │ @@ -819618,15 +819618,15 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ sub r2, r5, #24 │ │ │ │ stm r2, {r0, r6, r8, r9, lr} │ │ │ │ str r9, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 32ca9c <__cxa_atexit@plt+0x3206b8> │ │ │ │ mov r0, #12 │ │ │ │ @@ -819672,15 +819672,15 @@ │ │ │ │ str lr, [r2, #12] │ │ │ │ str r9, [r2, #16] │ │ │ │ str sl, [r2, #20] │ │ │ │ bhi 32cb74 <__cxa_atexit@plt+0x320790> │ │ │ │ ldr r3, [pc, #80] @ 32cb9c <__cxa_atexit@plt+0x3207b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ + b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ mov r6, r2 │ │ │ │ b 32cb64 <__cxa_atexit@plt+0x320780> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #44] @ 32cb98 <__cxa_atexit@plt+0x3207b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -819733,15 +819733,15 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 32cc84 <__cxa_atexit@plt+0x3208a0> │ │ │ │ ldr r3, [pc, #112] @ 32ccb0 <__cxa_atexit@plt+0x3208cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ + b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r6, r1 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r6, r1 │ │ │ │ b 32cc6c <__cxa_atexit@plt+0x320888> │ │ │ │ @@ -819799,15 +819799,15 @@ │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ str r9, [r2, #4] │ │ │ │ bhi 32cd70 <__cxa_atexit@plt+0x32098c> │ │ │ │ ldr r3, [pc, #84] @ 32cd9c <__cxa_atexit@plt+0x3209b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ + b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ mov r6, r2 │ │ │ │ b 32cd60 <__cxa_atexit@plt+0x32097c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #48] @ 32cd98 <__cxa_atexit@plt+0x3209b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -819861,15 +819861,15 @@ │ │ │ │ cmp fp, r5 │ │ │ │ str sl, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ bhi 32ce84 <__cxa_atexit@plt+0x320aa0> │ │ │ │ ldr r3, [pc, #108] @ 32ceac <__cxa_atexit@plt+0x320ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ + b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ b 32ce6c <__cxa_atexit@plt+0x320a88> │ │ │ │ @@ -819967,15 +819967,15 @@ │ │ │ │ stmdb r5, {r0, sl} │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 32d010 <__cxa_atexit@plt+0x320c2c> │ │ │ │ ldr r3, [pc, #80] @ 32d038 <__cxa_atexit@plt+0x320c54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ + b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ mov r6, r2 │ │ │ │ b 32d000 <__cxa_atexit@plt+0x320c1c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #44] @ 32d034 <__cxa_atexit@plt+0x320c50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -820037,15 +820037,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32d114 <__cxa_atexit@plt+0x320d30> │ │ │ │ ldr r5, [pc, #48] @ 32d12c <__cxa_atexit@plt+0x320d48> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ + b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 32d128 <__cxa_atexit@plt+0x320d44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -820066,15 +820066,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32d188 <__cxa_atexit@plt+0x320da4> │ │ │ │ ldr r5, [pc, #48] @ 32d1a0 <__cxa_atexit@plt+0x320dbc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ + b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 32d19c <__cxa_atexit@plt+0x320db8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -820095,15 +820095,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32d1fc <__cxa_atexit@plt+0x320e18> │ │ │ │ ldr r5, [pc, #48] @ 32d214 <__cxa_atexit@plt+0x320e30> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 32d210 <__cxa_atexit@plt+0x320e2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -820269,15 +820269,15 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #48] @ 32d4cc <__cxa_atexit@plt+0x3210e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -820323,15 +820323,15 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #48] @ 32d5a4 <__cxa_atexit@plt+0x3211c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -820357,15 +820357,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldm r8, {r2, r5, r8} │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r7, r2 │ │ │ │ str r5, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -820454,29 +820454,29 @@ │ │ │ │ str r2, [r6, #4] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ b 32d7b8 <__cxa_atexit@plt+0x3213d4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fab90 <__cxa_atexit@plt+0x3ee7ac> │ │ │ │ + b 3fabe8 <__cxa_atexit@plt+0x3ee804> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #60] @ 32d7e0 <__cxa_atexit@plt+0x3213fc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, r6, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r2, [r6, #4] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @@ -820510,15 +820510,15 @@ │ │ │ │ add r3, r6, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r2, [r6, #4] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @@ -820605,15 +820605,15 @@ │ │ │ │ str r2, [r7, #36] @ 0x24 │ │ │ │ ldr r7, [pc, #84] @ 32da28 <__cxa_atexit@plt+0x321644> │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r6, #31 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fabe8 <__cxa_atexit@plt+0x3ee804> │ │ │ │ + b 3fac40 <__cxa_atexit@plt+0x3ee85c> │ │ │ │ ldr r7, [pc, #60] @ 32da2c <__cxa_atexit@plt+0x321648> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @@ -820632,15 +820632,15 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 32da54 <__cxa_atexit@plt+0x321670> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fabe8 <__cxa_atexit@plt+0x3ee804> │ │ │ │ + b 3fac40 <__cxa_atexit@plt+0x3ee85c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq fp, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 32da7c <__cxa_atexit@plt+0x321698> │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -820652,15 +820652,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 32daa4 <__cxa_atexit@plt+0x3216c0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fabf0 <__cxa_atexit@plt+0x3ee80c> │ │ │ │ + b 3fac48 <__cxa_atexit@plt+0x3ee864> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq fp, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #280] @ 32dbd8 <__cxa_atexit@plt+0x3217f4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -820722,15 +820722,15 @@ │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r7, [pc, #88] @ 32dc00 <__cxa_atexit@plt+0x32181c> │ │ │ │ mov r4, ip │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r6, #31 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fabe8 <__cxa_atexit@plt+0x3ee804> │ │ │ │ + b 3fac40 <__cxa_atexit@plt+0x3ee85c> │ │ │ │ ldr r7, [pc, #64] @ 32dc04 <__cxa_atexit@plt+0x321820> │ │ │ │ ldr r0, [ip, #-8] │ │ │ │ mov r4, #104 @ 0x68 │ │ │ │ str r4, [ip, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, ip │ │ │ │ bx r0 │ │ │ │ @@ -820750,15 +820750,15 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 32dc2c <__cxa_atexit@plt+0x321848> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fabe8 <__cxa_atexit@plt+0x3ee804> │ │ │ │ + b 3fac40 <__cxa_atexit@plt+0x3ee85c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq fp, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -820842,15 +820842,15 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #48] @ 32ddc0 <__cxa_atexit@plt+0x3219dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -820879,15 +820879,15 @@ │ │ │ │ ldm sl, {r0, r8, sl} │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r7, r2 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -820933,15 +820933,15 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #48] @ 32df2c <__cxa_atexit@plt+0x321b48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -820996,15 +820996,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #2] │ │ │ │ str r1, [r9, #4]! │ │ │ │ add r5, r5, #24 │ │ │ │ str r0, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ add r6, r9, #28 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 32e050 <__cxa_atexit@plt+0x321c6c> │ │ │ │ ldr lr, [pc, #72] @ 32e060 <__cxa_atexit@plt+0x321c7c> │ │ │ │ add sl, r3, #3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -821013,15 +821013,15 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ add r5, r5, #24 │ │ │ │ str r0, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r1, [r9, #24] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r7, #20 │ │ │ │ b 32e054 <__cxa_atexit@plt+0x321c70> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @@ -821109,15 +821109,15 @@ │ │ │ │ str r2, [r7, #36] @ 0x24 │ │ │ │ ldr r7, [pc, #84] @ 32e208 <__cxa_atexit@plt+0x321e24> │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r6, #31 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fabe8 <__cxa_atexit@plt+0x3ee804> │ │ │ │ + b 3fac40 <__cxa_atexit@plt+0x3ee85c> │ │ │ │ ldr r7, [pc, #60] @ 32e20c <__cxa_atexit@plt+0x321e28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @@ -821136,15 +821136,15 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 32e234 <__cxa_atexit@plt+0x321e50> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fabe8 <__cxa_atexit@plt+0x3ee804> │ │ │ │ + b 3fac40 <__cxa_atexit@plt+0x3ee85c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq fp, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 32e25c <__cxa_atexit@plt+0x321e78> │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -821156,15 +821156,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 32e284 <__cxa_atexit@plt+0x321ea0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fabf0 <__cxa_atexit@plt+0x3ee80c> │ │ │ │ + b 3fac48 <__cxa_atexit@plt+0x3ee864> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq fp, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #280] @ 32e3b8 <__cxa_atexit@plt+0x321fd4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -821226,15 +821226,15 @@ │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r7, [pc, #88] @ 32e3e0 <__cxa_atexit@plt+0x321ffc> │ │ │ │ mov r4, ip │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r6, #31 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fabe8 <__cxa_atexit@plt+0x3ee804> │ │ │ │ + b 3fac40 <__cxa_atexit@plt+0x3ee85c> │ │ │ │ ldr r7, [pc, #64] @ 32e3e4 <__cxa_atexit@plt+0x322000> │ │ │ │ ldr r0, [ip, #-8] │ │ │ │ mov r4, #104 @ 0x68 │ │ │ │ str r4, [ip, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, ip │ │ │ │ bx r0 │ │ │ │ @@ -821254,15 +821254,15 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 32e40c <__cxa_atexit@plt+0x322028> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fabe8 <__cxa_atexit@plt+0x3ee804> │ │ │ │ + b 3fac40 <__cxa_atexit@plt+0x3ee85c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq fp, #64 @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -821347,15 +821347,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 32e588 <__cxa_atexit@plt+0x3221a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq lr, [r3], #-1200 @ 0xfffffb50 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -821492,15 +821492,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 32e7cc <__cxa_atexit@plt+0x3223e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq lr, [r3], #-620 @ 0xfffffd94 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -821514,15 +821514,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ mvnseq sl, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r0, r7 │ │ │ │ @@ -821725,15 +821725,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 32eb70 <__cxa_atexit@plt+0x32278c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sp, [r3], #-3784 @ 0xfffff138 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -821969,15 +821969,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 32ef40 <__cxa_atexit@plt+0x322b5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sp, [r3], #-2808 @ 0xfffff508 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ @@ -821998,15 +821998,15 @@ │ │ │ │ ldr r9, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -822135,15 +822135,15 @@ │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 32f1e0 <__cxa_atexit@plt+0x322dfc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 32f1f0 <__cxa_atexit@plt+0x322e0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -822158,15 +822158,15 @@ │ │ │ │ bhi 32f22c <__cxa_atexit@plt+0x322e48> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 32f234 <__cxa_atexit@plt+0x322e50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sp, [r3], #-2052 @ 0xfffff7fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -822204,15 +822204,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 32f2f8 <__cxa_atexit@plt+0x322f14> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbeq sp, [r3], #-1916 @ 0xfffff884 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -822233,15 +822233,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 32f368 <__cxa_atexit@plt+0x322f84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbeq sp, [r3], #-1804 @ 0xfffff8f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -822250,15 +822250,15 @@ │ │ │ │ bne 32f39c <__cxa_atexit@plt+0x322fb8> │ │ │ │ ldr r3, [pc, #32] @ 32f3a8 <__cxa_atexit@plt+0x322fc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbeq sp, [r3], #-1740 @ 0xfffff934 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -822281,15 +822281,15 @@ │ │ │ │ stmib r2, {r1, r8} │ │ │ │ ldr r1, [pc, #56] @ 32f43c <__cxa_atexit@plt+0x323058> │ │ │ │ mov r8, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -822305,15 +822305,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 32f480 <__cxa_atexit@plt+0x32309c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sp, [r3], #-1464 @ 0xfffffa48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -822356,15 +822356,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ 32f56c <__cxa_atexit@plt+0x323188> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -822415,15 +822415,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -822456,15 +822456,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -822511,15 +822511,15 @@ │ │ │ │ ldr r2, [pc, #84] @ 32f7ec <__cxa_atexit@plt+0x323408> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -822560,15 +822560,15 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ strbeq sp, [r3], #-788 @ 0xfffffcec │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -822602,15 +822602,15 @@ │ │ │ │ ldr r5, [pc, #60] @ 32f940 <__cxa_atexit@plt+0x32355c> │ │ │ │ stm lr, {r1, r3, fp} │ │ │ │ ldr fp, [sp] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, ip │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -822708,15 +822708,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r3, r8, r9, sl} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 32fad4 <__cxa_atexit@plt+0x3236f0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 32faec <__cxa_atexit@plt+0x323708> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -822758,15 +822758,15 @@ │ │ │ │ add r1, r3, #24 │ │ │ │ str r9, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #20] │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ strbeq sp, [r3], #-8 │ │ │ │ @ instruction: 0xfffff6e8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ @@ -822803,15 +822803,15 @@ │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r6, [r5, #-12] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 32fc9c <__cxa_atexit@plt+0x3238b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -822854,15 +822854,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r7 │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 32fd1c <__cxa_atexit@plt+0x323938> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 32fd30 <__cxa_atexit@plt+0x32394c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5] │ │ │ │ @@ -822878,15 +822878,15 @@ │ │ │ │ bhi 32fd6c <__cxa_atexit@plt+0x323988> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 32fd74 <__cxa_atexit@plt+0x323990> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq ip, [r3], #-3268 @ 0xfffff33c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -822895,15 +822895,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 32fdb8 <__cxa_atexit@plt+0x3239d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq ip, [r3], #-3200 @ 0xfffff380 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -822939,15 +822939,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -822975,15 +822975,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -823016,15 +823016,15 @@ │ │ │ │ ldr r5, [pc, #60] @ 32ffb8 <__cxa_atexit@plt+0x323bd4> │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #24] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -823172,15 +823172,15 @@ │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 330214 <__cxa_atexit@plt+0x323e30> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 330224 <__cxa_atexit@plt+0x323e40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -823195,15 +823195,15 @@ │ │ │ │ bhi 330260 <__cxa_atexit@plt+0x323e7c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 330268 <__cxa_atexit@plt+0x323e84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq ip, [r3], #-2000 @ 0xfffff830 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -823241,15 +823241,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 33032c <__cxa_atexit@plt+0x323f48> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbeq ip, [r3], #-1864 @ 0xfffff8b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -823270,15 +823270,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 33039c <__cxa_atexit@plt+0x323fb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbeq ip, [r3], #-1752 @ 0xfffff928 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -823287,15 +823287,15 @@ │ │ │ │ bne 3303d0 <__cxa_atexit@plt+0x323fec> │ │ │ │ ldr r3, [pc, #32] @ 3303dc <__cxa_atexit@plt+0x323ff8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbeq ip, [r3], #-1688 @ 0xfffff968 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -823318,15 +823318,15 @@ │ │ │ │ stmib r2, {r1, r8} │ │ │ │ ldr r1, [pc, #56] @ 330470 <__cxa_atexit@plt+0x32408c> │ │ │ │ mov r8, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -823342,15 +823342,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 3304b4 <__cxa_atexit@plt+0x3240d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq ip, [r3], #-1412 @ 0xfffffa7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -823395,15 +823395,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 3305a8 <__cxa_atexit@plt+0x3241c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ 3305ac <__cxa_atexit@plt+0x3241c8> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -823455,15 +823455,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -823496,15 +823496,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -823612,15 +823612,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 33095c <__cxa_atexit@plt+0x324578> │ │ │ │ ldr r1, [pc, #120] @ 330970 <__cxa_atexit@plt+0x32458c> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -823637,15 +823637,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 330978 <__cxa_atexit@plt+0x324594> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -823690,15 +823690,15 @@ │ │ │ │ ldr r5, [pc, #60] @ 330a40 <__cxa_atexit@plt+0x32465c> │ │ │ │ stm lr, {r1, r3, fp} │ │ │ │ ldr fp, [sp] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, ip │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -823796,15 +823796,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r3, r8, r9, sl} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 330bd4 <__cxa_atexit@plt+0x3247f0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 330bec <__cxa_atexit@plt+0x324808> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -823846,15 +823846,15 @@ │ │ │ │ add r1, r3, #24 │ │ │ │ str r9, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #20] │ │ │ │ stm r1, {r0, sl, ip, lr} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ strbeq fp, [r3], #-3848 @ 0xfffff0f8 │ │ │ │ @ instruction: 0xfffff61c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ @@ -823891,15 +823891,15 @@ │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r6, [r5, #-12] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 330d9c <__cxa_atexit@plt+0x3249b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -823942,15 +823942,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r7 │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 330e1c <__cxa_atexit@plt+0x324a38> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 330e30 <__cxa_atexit@plt+0x324a4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5] │ │ │ │ @@ -823970,15 +823970,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 330e84 <__cxa_atexit@plt+0x324aa0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq fp, [r3], #-2996 @ 0xfffff44c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ @@ -824396,15 +824396,15 @@ │ │ │ │ str r6, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, lr │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -824447,15 +824447,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r3, #4]! │ │ │ │ stmda r5, {r0, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r7 │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 331600 <__cxa_atexit@plt+0x32521c> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 331618 <__cxa_atexit@plt+0x325234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5] │ │ │ │ @@ -824503,15 +824503,15 @@ │ │ │ │ str r6, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, lr │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -824554,15 +824554,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r3, #4]! │ │ │ │ stmda r5, {r0, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r7 │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 3317ac <__cxa_atexit@plt+0x3253c8> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 3317c4 <__cxa_atexit@plt+0x3253e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5] │ │ │ │ @@ -825006,15 +825006,15 @@ │ │ │ │ ldr r0, [pc, #36] @ 331eb8 <__cxa_atexit@plt+0x325ad4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffcebbc │ │ │ │ strbeq sl, [r3], #-2952 @ 0xfffff478 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -825214,15 +825214,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -825242,15 +825242,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r8, r9} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -825276,15 +825276,15 @@ │ │ │ │ mvnseq r7, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3322e4 <__cxa_atexit@plt+0x325f00> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ + b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq r7, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 33230c <__cxa_atexit@plt+0x325f28> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -825349,15 +825349,15 @@ │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -825388,15 +825388,15 @@ │ │ │ │ str r7, [r6, #4]! │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r0, r1, r8, r9} │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ @@ -825422,15 +825422,15 @@ │ │ │ │ ldmib r5, {r1, r8} │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ add lr, r9, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ str r0, [r9, #20] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ mvnseq r7, #192 @ 0xc0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -825456,15 +825456,15 @@ │ │ │ │ mvnseq r7, #92 @ 0x5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3325b4 <__cxa_atexit@plt+0x3261d0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa688 <__cxa_atexit@plt+0x3ee2a4> │ │ │ │ + b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq r7, #44 @ 0x2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3325dc <__cxa_atexit@plt+0x3261f8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -825503,15 +825503,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 332678 <__cxa_atexit@plt+0x326294> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r3], #-960 @ 0xfffffc40 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -825650,15 +825650,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 3328c4 <__cxa_atexit@plt+0x3264e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r3], #-372 @ 0xfffffe8c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -825672,15 +825672,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ mvnseq r6, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -825819,15 +825819,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 332b68 <__cxa_atexit@plt+0x326784> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r3], #-3792 @ 0xfffff130 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -825936,15 +825936,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 332d3c <__cxa_atexit@plt+0x326958> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r3], #-3324 @ 0xfffff304 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ @@ -825965,15 +825965,15 @@ │ │ │ │ ldr r9, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -826085,15 +826085,15 @@ │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 332f98 <__cxa_atexit@plt+0x326bb4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 332fa8 <__cxa_atexit@plt+0x326bc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -826108,15 +826108,15 @@ │ │ │ │ bhi 332fe4 <__cxa_atexit@plt+0x326c00> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 332fec <__cxa_atexit@plt+0x326c08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r3], #-2636 @ 0xfffff5b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -826154,15 +826154,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 3330b0 <__cxa_atexit@plt+0x326ccc> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbeq r9, [r3], #-2500 @ 0xfffff63c │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -826183,15 +826183,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 333120 <__cxa_atexit@plt+0x326d3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbeq r9, [r3], #-2388 @ 0xfffff6ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -826200,15 +826200,15 @@ │ │ │ │ bne 333154 <__cxa_atexit@plt+0x326d70> │ │ │ │ ldr r3, [pc, #32] @ 333160 <__cxa_atexit@plt+0x326d7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbeq r9, [r3], #-2324 @ 0xfffff6ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -826231,15 +826231,15 @@ │ │ │ │ stmib r2, {r1, r8} │ │ │ │ ldr r1, [pc, #56] @ 3331f4 <__cxa_atexit@plt+0x326e10> │ │ │ │ mov r8, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -826255,15 +826255,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 333238 <__cxa_atexit@plt+0x326e54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r3], #-2048 @ 0xfffff800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -826306,15 +826306,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ 333324 <__cxa_atexit@plt+0x326f40> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -826365,15 +826365,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -826406,15 +826406,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -826461,15 +826461,15 @@ │ │ │ │ ldr r2, [pc, #84] @ 3335a4 <__cxa_atexit@plt+0x3271c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -826510,15 +826510,15 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ strbeq r9, [r3], #-1372 @ 0xfffffaa4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -826552,15 +826552,15 @@ │ │ │ │ ldr r5, [pc, #60] @ 3336f8 <__cxa_atexit@plt+0x327314> │ │ │ │ stm lr, {r1, r3, fp} │ │ │ │ ldr fp, [sp] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, ip │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -826667,15 +826667,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r3, r8, r9, sl} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 3338b0 <__cxa_atexit@plt+0x3274cc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 3338c8 <__cxa_atexit@plt+0x3274e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -826721,15 +826721,15 @@ │ │ │ │ sub r1, r6, #51 @ 0x33 │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ stm lr, {r0, r9, sl, ip} │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ strbeq r9, [r3], #-552 @ 0xfffffdd8 │ │ │ │ @ instruction: 0xfffff6bc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ @@ -826741,15 +826741,15 @@ │ │ │ │ bhi 3339c8 <__cxa_atexit@plt+0x3275e4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3339d0 <__cxa_atexit@plt+0x3275ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r3], #-104 @ 0xffffff98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -826758,15 +826758,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 333a14 <__cxa_atexit@plt+0x327630> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r3], #-36 @ 0xffffffdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -826802,15 +826802,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -826838,15 +826838,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -826879,15 +826879,15 @@ │ │ │ │ ldr r5, [pc, #60] @ 333c14 <__cxa_atexit@plt+0x327830> │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #24] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -826975,15 +826975,15 @@ │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 333d80 <__cxa_atexit@plt+0x32799c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 333d90 <__cxa_atexit@plt+0x3279ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -826998,15 +826998,15 @@ │ │ │ │ bhi 333dcc <__cxa_atexit@plt+0x3279e8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 333dd4 <__cxa_atexit@plt+0x3279f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r3], #-3172 @ 0xfffff39c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -827044,15 +827044,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 333e98 <__cxa_atexit@plt+0x327ab4> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbeq r8, [r3], #-3036 @ 0xfffff424 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -827073,15 +827073,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 333f08 <__cxa_atexit@plt+0x327b24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbeq r8, [r3], #-2924 @ 0xfffff494 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -827090,15 +827090,15 @@ │ │ │ │ bne 333f3c <__cxa_atexit@plt+0x327b58> │ │ │ │ ldr r3, [pc, #32] @ 333f48 <__cxa_atexit@plt+0x327b64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbeq r8, [r3], #-2860 @ 0xfffff4d4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -827121,15 +827121,15 @@ │ │ │ │ stmib r2, {r1, r8} │ │ │ │ ldr r1, [pc, #56] @ 333fdc <__cxa_atexit@plt+0x327bf8> │ │ │ │ mov r8, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -827145,15 +827145,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 334020 <__cxa_atexit@plt+0x327c3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r3], #-2584 @ 0xfffff5e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -827198,15 +827198,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 334114 <__cxa_atexit@plt+0x327d30> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ 334118 <__cxa_atexit@plt+0x327d34> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -827258,15 +827258,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -827299,15 +827299,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -827415,15 +827415,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 3344c8 <__cxa_atexit@plt+0x3280e4> │ │ │ │ ldr r1, [pc, #120] @ 3344dc <__cxa_atexit@plt+0x3280f8> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -827440,15 +827440,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 3344e4 <__cxa_atexit@plt+0x328100> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -827493,15 +827493,15 @@ │ │ │ │ ldr r5, [pc, #60] @ 3345ac <__cxa_atexit@plt+0x3281c8> │ │ │ │ stm lr, {r1, r3, fp} │ │ │ │ ldr fp, [sp] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, ip │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -827608,15 +827608,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r3, r8, r9, sl} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 334764 <__cxa_atexit@plt+0x328380> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 33477c <__cxa_atexit@plt+0x328398> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -827662,15 +827662,15 @@ │ │ │ │ sub r1, r6, #51 @ 0x33 │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ stm lr, {r0, r9, sl, ip} │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ strbeq r8, [r3], #-884 @ 0xfffffc8c │ │ │ │ @ instruction: 0xfffff5f0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ @@ -827684,15 +827684,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 33488c <__cxa_atexit@plt+0x3284a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r3], #-428 @ 0xfffffe54 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ @@ -828106,15 +828106,15 @@ │ │ │ │ str r1, [r6, #4]! │ │ │ │ sub r1, r5, #40 @ 0x28 │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ stm r1, {r0, r6, sl} │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 334f34 <__cxa_atexit@plt+0x328b50> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 334f50 <__cxa_atexit@plt+0x328b6c> │ │ │ │ @@ -828157,15 +828157,15 @@ │ │ │ │ str r1, [r6, #4]! │ │ │ │ sub r1, r5, #40 @ 0x28 │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ stm r1, {r0, r6, sl} │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 335000 <__cxa_atexit@plt+0x328c1c> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 33501c <__cxa_atexit@plt+0x328c38> │ │ │ │ @@ -828464,15 +828464,15 @@ │ │ │ │ ldr r0, [pc, #36] @ 3354c0 <__cxa_atexit@plt+0x3290dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffcbb48 │ │ │ │ strbeq r7, [r3], #-1408 @ 0xfffffa80 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -828702,15 +828702,15 @@ │ │ │ │ ldr r0, [pc, #36] @ 335878 <__cxa_atexit@plt+0x329494> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ + b 3fab98 <__cxa_atexit@plt+0x3ee7b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq r3, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -828748,15 +828748,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r0, [r7, #8] │ │ │ │ str r1, [r3, #4]! │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ - b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ + b 3faba0 <__cxa_atexit@plt+0x3ee7bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -828816,15 +828816,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 335a5c <__cxa_atexit@plt+0x329678> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #56] @ 335a60 <__cxa_atexit@plt+0x32967c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fabf8 <__cxa_atexit@plt+0x3ee814> │ │ │ │ + b 3fac50 <__cxa_atexit@plt+0x3ee86c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -828862,15 +828862,15 @@ │ │ │ │ ldr r0, [pc, #36] @ 335af8 <__cxa_atexit@plt+0x329714> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ + b 3fab98 <__cxa_atexit@plt+0x3ee7b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq r3, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -828908,15 +828908,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r0, [r7, #8] │ │ │ │ str r1, [r3, #4]! │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ - b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ + b 3faba0 <__cxa_atexit@plt+0x3ee7bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -828931,15 +828931,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mvnseq r2, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ + b 3faba8 <__cxa_atexit@plt+0x3ee7c4> │ │ │ │ mvnseq r3, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -829036,15 +829036,15 @@ │ │ │ │ str r0, [r2, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r5, [pc, #52] @ 335dcc <__cxa_atexit@plt+0x3299e8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fabf8 <__cxa_atexit@plt+0x3ee814> │ │ │ │ + b 3fac50 <__cxa_atexit@plt+0x3ee86c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -829081,15 +829081,15 @@ │ │ │ │ ldr r0, [pc, #36] @ 335e64 <__cxa_atexit@plt+0x329a80> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ + b 3fab98 <__cxa_atexit@plt+0x3ee7b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq r2, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -829128,15 +829128,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 335f38 <__cxa_atexit@plt+0x329b54> │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #12 │ │ │ │ str r5, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ + b 3faba0 <__cxa_atexit@plt+0x3ee7bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -829151,15 +829151,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mvnseq r2, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ + b 3faba8 <__cxa_atexit@plt+0x3ee7c4> │ │ │ │ mvnseq r3, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 336074 <__cxa_atexit@plt+0x329c90> │ │ │ │ @@ -829208,23 +829208,23 @@ │ │ │ │ str ip, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ sub r8, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #72] @ 3360b0 <__cxa_atexit@plt+0x329ccc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -829273,36 +829273,36 @@ │ │ │ │ sub r2, r6, #19 │ │ │ │ add lr, r3, #28 │ │ │ │ sub ip, r6, #11 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r3, #20] │ │ │ │ stm lr, {r2, sl, ip} │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ ldr r6, [pc, #48] @ 336190 <__cxa_atexit@plt+0x329dac> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ strbeq r7, [r3], #-1100 @ 0xfffffbb4 │ │ │ │ strbeq r7, [r3], #-1040 @ 0xfffffbf0 │ │ │ │ mvnseq r2, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ + b 3faba8 <__cxa_atexit@plt+0x3ee7c4> │ │ │ │ mvnseq r3, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ @@ -829331,15 +829331,15 @@ │ │ │ │ str sl, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ ldr r2, [pc, #48] @ 336260 <__cxa_atexit@plt+0x329e7c> │ │ │ │ sub r8, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #20]! │ │ │ │ mov r9, r3 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6e4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ @ instruction: 0xfffff760 │ │ │ │ @@ -829353,15 +829353,15 @@ │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 336298 <__cxa_atexit@plt+0x329eb4> │ │ │ │ ldr r2, [pc, #36] @ 3362b0 <__cxa_atexit@plt+0x329ecc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ + b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ ldr r7, [pc, #20] @ 3362b4 <__cxa_atexit@plt+0x329ed0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @@ -829389,15 +829389,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r8} │ │ │ │ ldr r6, [pc, #88] @ 336370 <__cxa_atexit@plt+0x329f8c> │ │ │ │ sub r8, r3, #2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ + b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ ldr r7, [pc, #36] @ 336364 <__cxa_atexit@plt+0x329f80> │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #32] @ 336368 <__cxa_atexit@plt+0x329f84> │ │ │ │ @@ -829474,15 +829474,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 336490 <__cxa_atexit@plt+0x32a0ac> │ │ │ │ ldr r2, [pc, #76] @ 3364b8 <__cxa_atexit@plt+0x32a0d4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r8} │ │ │ │ sub r8, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ + b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ ldr r7, [pc, #48] @ 3364b4 <__cxa_atexit@plt+0x32a0d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 3364b0 <__cxa_atexit@plt+0x32a0cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -829531,15 +829531,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 336574 <__cxa_atexit@plt+0x32a190> │ │ │ │ ldr r2, [pc, #76] @ 33659c <__cxa_atexit@plt+0x32a1b8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r8} │ │ │ │ sub r8, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ + b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ ldr r7, [pc, #48] @ 336598 <__cxa_atexit@plt+0x32a1b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 336594 <__cxa_atexit@plt+0x32a1b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -829581,15 +829581,15 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r1, [pc, #60] @ 336654 <__cxa_atexit@plt+0x32a270> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - b 3fab70 <__cxa_atexit@plt+0x3ee78c> │ │ │ │ + b 3fabc8 <__cxa_atexit@plt+0x3ee7e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -829644,15 +829644,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 336738 <__cxa_atexit@plt+0x32a354> │ │ │ │ ldr r2, [pc, #76] @ 336760 <__cxa_atexit@plt+0x32a37c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r8} │ │ │ │ sub r8, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ + b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ ldr r7, [pc, #48] @ 33675c <__cxa_atexit@plt+0x32a378> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 336758 <__cxa_atexit@plt+0x32a374> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -829674,15 +829674,15 @@ │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 33679c <__cxa_atexit@plt+0x32a3b8> │ │ │ │ ldr r2, [pc, #36] @ 3367b4 <__cxa_atexit@plt+0x32a3d0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 3fab70 <__cxa_atexit@plt+0x3ee78c> │ │ │ │ + b 3fabc8 <__cxa_atexit@plt+0x3ee7e4> │ │ │ │ ldr r7, [pc, #20] @ 3367b8 <__cxa_atexit@plt+0x32a3d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @@ -829703,15 +829703,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 33681c <__cxa_atexit@plt+0x32a438> │ │ │ │ ldr r2, [pc, #64] @ 336840 <__cxa_atexit@plt+0x32a45c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r8} │ │ │ │ sub r8, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fab70 <__cxa_atexit@plt+0x3ee78c> │ │ │ │ + b 3fabc8 <__cxa_atexit@plt+0x3ee7e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 33683c <__cxa_atexit@plt+0x32a458> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -829740,15 +829740,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3368b8 <__cxa_atexit@plt+0x32a4d4> │ │ │ │ ldr r2, [pc, #76] @ 3368e0 <__cxa_atexit@plt+0x32a4fc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r8} │ │ │ │ sub r8, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ + b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ ldr r7, [pc, #48] @ 3368dc <__cxa_atexit@plt+0x32a4f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 3368d8 <__cxa_atexit@plt+0x32a4f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -829874,82 +829874,82 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ strbeq r6, [r3], #-2900 @ 0xfffff4ac │ │ │ │ mvnseq r2, #20, 26 @ 0x500 │ │ │ │ - biceq sp, r7, #9043968 @ 0x8a0000 │ │ │ │ + biceq ip, r7, #3232 @ 0xca0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r7, #12910592 @ 0xc50000 │ │ │ │ + biceq ip, r7, #5, 30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r7, #252, 16 @ 0xfc0000 │ │ │ │ + biceq ip, r7, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r7, #770048 @ 0xbc000 │ │ │ │ + biceq ip, r7, #444 @ 0x1bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r7, #96, 18 @ 0x180000 │ │ │ │ + biceq ip, r7, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r7, #144, 18 @ 0x240000 │ │ │ │ + biceq ip, r7, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r7, #3260416 @ 0x31c000 │ │ │ │ + biceq sp, r7, #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r7, #4079616 @ 0x3e4000 │ │ │ │ + biceq sp, r7, #57 @ 0x39 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r7, #155648 @ 0x26000 │ │ │ │ + biceq sp, r7, #102 @ 0x66 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r7, #335872 @ 0x52000 │ │ │ │ + biceq sp, r7, #146 @ 0x92 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ mvnseq r2, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 336bf4 <__cxa_atexit@plt+0x32a810> │ │ │ │ ldr r5, [pc, #28] @ 336c04 <__cxa_atexit@plt+0x32a820> │ │ │ │ @@ -829995,15 +829995,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 336cb0 <__cxa_atexit@plt+0x32a8cc> │ │ │ │ ldr r3, [pc, #40] @ 336cb4 <__cxa_atexit@plt+0x32a8d0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ + b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r2, #108, 22 @ 0x1b000 │ │ │ │ strbeq r5, [r3], #-3468 @ 0xfffff274 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -830014,30 +830014,30 @@ │ │ │ │ ldr r3, [pc, #32] @ 336cf4 <__cxa_atexit@plt+0x32a910> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 336cf8 <__cxa_atexit@plt+0x32a914> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strbeq r5, [r3], #-3388 @ 0xfffff2c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 336d28 <__cxa_atexit@plt+0x32a944> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 336d2c <__cxa_atexit@plt+0x32a948> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ mvnseq r2, #224, 20 @ 0xe0000 │ │ │ │ strbeq r5, [r3], #-3380 @ 0xfffff2cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 336d7c <__cxa_atexit@plt+0x32a998> │ │ │ │ @@ -830050,15 +830050,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 336d8c <__cxa_atexit@plt+0x32a9a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r2, #140, 20 @ 0x8c000 │ │ │ │ strbeq r5, [r3], #-3268 @ 0xfffff33c │ │ │ │ strbeq r5, [r3], #-3308 @ 0xfffff314 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -830074,15 +830074,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 336dec <__cxa_atexit@plt+0x32aa08> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r2, #60, 20 @ 0x3c000 │ │ │ │ strbeq r5, [r3], #-3172 @ 0xfffff39c │ │ │ │ strbeq r5, [r3], #-3212 @ 0xfffff374 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -830098,15 +830098,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 336e4c <__cxa_atexit@plt+0x32aa68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r2, #212, 18 @ 0x350000 │ │ │ │ strbeq r5, [r3], #-3076 @ 0xfffff3fc │ │ │ │ strbeq r5, [r3], #-3116 @ 0xfffff3d4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -830122,15 +830122,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r5, [r3], #-2984 @ 0xfffff458 │ │ │ │ strbeq r5, [r3], #-3256 @ 0xfffff348 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -830145,15 +830145,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r5, [r3], #-2892 @ 0xfffff4b4 │ │ │ │ strbeq r5, [r3], #-3164 @ 0xfffff3a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -830168,15 +830168,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r5, [r3], #-2800 @ 0xfffff510 │ │ │ │ strbeq r5, [r3], #-3072 @ 0xfffff400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -830191,15 +830191,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r5, [r3], #-2708 @ 0xfffff56c │ │ │ │ strbeq r5, [r3], #-2980 @ 0xfffff45c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -830214,15 +830214,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r5, [r3], #-2616 @ 0xfffff5c8 │ │ │ │ strbeq r5, [r3], #-2888 @ 0xfffff4b8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -830237,15 +830237,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r5, [r3], #-2524 @ 0xfffff624 │ │ │ │ strbeq r5, [r3], #-2796 @ 0xfffff514 │ │ │ │ mvnseq r2, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -830254,15 +830254,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3370ac <__cxa_atexit@plt+0x32acc8> │ │ │ │ ldr r3, [pc, #32] @ 3370bc <__cxa_atexit@plt+0x32acd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r7, [pc, #12] @ 3370c0 <__cxa_atexit@plt+0x32acdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ mvnseq r2, #136, 14 @ 0x2200000 │ │ │ │ mvnseq r2, #96, 14 @ 0x1800000 │ │ │ │ @@ -830279,15 +830279,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ + b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ mvnseq r2, #0, 14 │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -830297,15 +830297,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 33715c <__cxa_atexit@plt+0x32ad78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ + b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strbeq r5, [r3], #-2536 @ 0xfffff618 │ │ │ │ mvnseq r2, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -830328,33 +830328,33 @@ │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3371d4 <__cxa_atexit@plt+0x32adf0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ + b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq r2, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3371f8 <__cxa_atexit@plt+0x32ae14> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq r2, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 33721c <__cxa_atexit@plt+0x32ae38> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq r2, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ @@ -830399,15 +830399,15 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #8] │ │ │ │ mov r6, lr │ │ │ │ mov r8, r2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ mov r0, #24 │ │ │ │ @@ -830416,15 +830416,15 @@ │ │ │ │ ldr r0, [pc, #36] @ 337340 <__cxa_atexit@plt+0x32af5c> │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r2] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ strbeq r5, [r3], #-2172 @ 0xfffff784 │ │ │ │ @@ -830454,21 +830454,21 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ mov r8, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 3373f0 <__cxa_atexit@plt+0x32b00c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ strbeq r5, [r3], #-1956 @ 0xfffff85c │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ mvnseq r2, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -830494,21 +830494,21 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ mov r8, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 337490 <__cxa_atexit@plt+0x32b0ac> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strbeq r5, [r3], #-1796 @ 0xfffff8fc │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ mvnseq r2, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -830535,15 +830535,15 @@ │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, ip │ │ │ │ mov sl, r9 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 337574 <__cxa_atexit@plt+0x32b190> │ │ │ │ ldr lr, [pc, #116] @ 33759c <__cxa_atexit@plt+0x32b1b8> │ │ │ │ ldr r0, [pc, #116] @ 3375a0 <__cxa_atexit@plt+0x32b1bc> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ @@ -830556,28 +830556,28 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r6, [pc, #80] @ 3375a4 <__cxa_atexit@plt+0x32b1c0> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #28] @ 337598 <__cxa_atexit@plt+0x32b1b4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ strbeq r5, [r3], #-1504 @ 0xfffffa20 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ mvnseq r2, #12, 4 @ 0xc0000000 │ │ │ │ @@ -830606,21 +830606,21 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ mov r8, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 337650 <__cxa_atexit@plt+0x32b26c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ strbeq r5, [r3], #-1348 @ 0xfffffabc │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ mvnseq r2, #104, 2 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -830643,21 +830643,21 @@ │ │ │ │ ldr r0, [r5, #20] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 3376e4 <__cxa_atexit@plt+0x32b300> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xfffff768 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strbeq r5, [r3], #-1188 @ 0xfffffb5c │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ mvnseq r2, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -830684,15 +830684,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ mov r6, r3 │ │ │ │ mov sl, r9 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xfffff720 │ │ │ │ mvnseq r2, #64 @ 0x40 │ │ │ │ @@ -830723,15 +830723,15 @@ │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ mov r8, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r5, [pc, #32] @ 337828 <__cxa_atexit@plt+0x32b444> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ b 3fa108 <__cxa_atexit@plt+0x3edd24> │ │ │ │ @@ -830765,15 +830765,15 @@ │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ mov r8, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 3378cc <__cxa_atexit@plt+0x32b4e8> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa108 <__cxa_atexit@plt+0x3edd24> │ │ │ │ @ instruction: 0xfffff648 │ │ │ │ @@ -830803,25 +830803,25 @@ │ │ │ │ str sl, [r5] │ │ │ │ str r6, [r5, #32] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ mov r6, r3 │ │ │ │ mov sl, r9 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r3, [pc, #48] @ 337978 <__cxa_atexit@plt+0x32b594> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #28] @ 33797c <__cxa_atexit@plt+0x32b598> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ strbeq r5, [r3], #-472 @ 0xfffffe28 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @@ -830852,15 +830852,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr sl, [r5, #20] │ │ │ │ ldr r3, [pc, #52] @ 337a2c <__cxa_atexit@plt+0x32b648> │ │ │ │ mov r8, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #36] @ 337a30 <__cxa_atexit@plt+0x32b64c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r1, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ @@ -830878,15 +830878,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ addeq r5, r3, #40 @ 0x28 │ │ │ │ ldrne r3, [pc, #8] @ 337a6c <__cxa_atexit@plt+0x32b688> │ │ │ │ addne r3, pc, r3 │ │ │ │ strne r3, [r5] │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq r1, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -830905,15 +830905,15 @@ │ │ │ │ str sl, [r5] │ │ │ │ mov sl, r9 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #28] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff464 │ │ │ │ mvnseq r1, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -830944,15 +830944,15 @@ │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ mov r8, sl │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r5, [pc, #32] @ 337b9c <__cxa_atexit@plt+0x32b7b8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ b 3fa108 <__cxa_atexit@plt+0x3edd24> │ │ │ │ @@ -831059,15 +831059,15 @@ │ │ │ │ mvnseq r1, #100, 22 @ 0x19000 │ │ │ │ mvnseq r1, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 337d6c <__cxa_atexit@plt+0x32b988> │ │ │ │ ldr r2, [pc, #28] @ 337d7c <__cxa_atexit@plt+0x32b998> │ │ │ │ @@ -831308,15 +831308,15 @@ │ │ │ │ bhi 338134 <__cxa_atexit@plt+0x32bd50> │ │ │ │ ldr r2, [pc, #64] @ 338150 <__cxa_atexit@plt+0x32bd6c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, r9 │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 33814c <__cxa_atexit@plt+0x32bd68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -831508,28 +831508,28 @@ │ │ │ │ ldr r7, [pc, #40] @ 338454 <__cxa_atexit@plt+0x32c070> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r7, r7, #2 │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ mvnseq r1, #128, 8 @ 0x80000000 │ │ │ │ strbeq r4, [r3], #-1644 @ 0xfffff994 │ │ │ │ strbeq r4, [r3], #-1608 @ 0xfffff9b8 │ │ │ │ mvnseq r1, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3384a4 <__cxa_atexit@plt+0x32c0c0> │ │ │ │ ldr r2, [pc, #28] @ 3384b4 <__cxa_atexit@plt+0x32c0d0> │ │ │ │ @@ -832146,15 +832146,15 @@ │ │ │ │ sub r9, r6, #7 │ │ │ │ str r1, [r5] │ │ │ │ add r1, r3, #8 │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str ip, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #24] @ 338e5c <__cxa_atexit@plt+0x32ca78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -832162,22 +832162,22 @@ │ │ │ │ mvnseq r0, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ + b 3fa960 <__cxa_atexit@plt+0x3ee57c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ + b 3fa960 <__cxa_atexit@plt+0x3ee57c> │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -832199,15 +832199,15 @@ │ │ │ │ str r8, [r7, #24] │ │ │ │ mov r8, sl │ │ │ │ str ip, [r7, #4] │ │ │ │ str r0, [r7, #20] │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #32] @ 338f38 <__cxa_atexit@plt+0x32cb54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -832240,15 +832240,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r2, [r3, #24] │ │ │ │ ldr r2, [pc, #52] @ 338fd8 <__cxa_atexit@plt+0x32cbf4> │ │ │ │ sub r9, r6, #3 │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #32] @ 338fdc <__cxa_atexit@plt+0x32cbf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @@ -832333,15 +832333,15 @@ │ │ │ │ str r1, [r7, #28] │ │ │ │ str ip, [r7, #32] │ │ │ │ str lr, [r7, #40] @ 0x28 │ │ │ │ str r7, [r7, #44] @ 0x2c │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #40] @ 339158 <__cxa_atexit@plt+0x32cd74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -832391,15 +832391,15 @@ │ │ │ │ str sl, [r6, #28] │ │ │ │ ldr r2, [pc, #72] @ 339244 <__cxa_atexit@plt+0x32ce60> │ │ │ │ sub r8, r3, #6 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ str r2, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ @@ -832445,15 +832445,15 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ str ip, [r3, #12] │ │ │ │ stmib r3, {r1, lr} │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbeq r3, [r3], #-3828 @ 0xfffff10c │ │ │ │ strbeq r3, [r3], #-2240 @ 0xfffff740 │ │ │ │ strbeq r3, [r3], #-2004 @ 0xfffff82c │ │ │ │ @@ -832522,62 +832522,62 @@ │ │ │ │ ldr r9, [r5, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne 33943c <__cxa_atexit@plt+0x32d058> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 339484 <__cxa_atexit@plt+0x32d0a0> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3394c4 <__cxa_atexit@plt+0x32d0e0> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 33955c <__cxa_atexit@plt+0x32d178> │ │ │ │ ldr r2, [pc, #116] @ 33956c <__cxa_atexit@plt+0x32d188> │ │ │ │ @@ -832644,21 +832644,21 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -832671,15 +832671,15 @@ │ │ │ │ stmib r7, {r2, r9} │ │ │ │ str r1, [r7, #12] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #20] @ 33968c <__cxa_atexit@plt+0x32d2a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ @@ -832694,15 +832694,15 @@ │ │ │ │ ldr r1, [r5, #20]! │ │ │ │ sub r9, r6, #5 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r5] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #20] @ 3396e8 <__cxa_atexit@plt+0x32d304> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -832711,15 +832711,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r3, [pc, #16] @ 339710 <__cxa_atexit@plt+0x32d32c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ strbeq r3, [r3], #-884 @ 0xfffffc8c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -832736,15 +832736,15 @@ │ │ │ │ stmib r7, {r1, sl} │ │ │ │ str r0, [r7, #12] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #28] @ 339798 <__cxa_atexit@plt+0x32d3b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -832766,15 +832766,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 339800 <__cxa_atexit@plt+0x32d41c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ + b 3fa920 <__cxa_atexit@plt+0x3ee53c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r0, #176, 2 @ 0x2c │ │ │ │ strbeq r3, [r3], #-576 @ 0xfffffdc0 │ │ │ │ mvnseq r0, #236, 2 @ 0x3b │ │ │ │ @@ -832792,15 +832792,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 339868 <__cxa_atexit@plt+0x32d484> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa8c8 <__cxa_atexit@plt+0x3ee4e4> │ │ │ │ + b 3fa920 <__cxa_atexit@plt+0x3ee53c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r0, #168, 2 @ 0x2a │ │ │ │ strbeq r3, [r3], #-472 @ 0xfffffe28 │ │ │ │ mvnseq r0, #52, 2 │ │ │ │ @@ -833239,15 +833239,15 @@ │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r9, [r5, #28] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 339fc0 <__cxa_atexit@plt+0x32dbdc> │ │ │ │ ldr r8, [pc, #112] @ 339fd8 <__cxa_atexit@plt+0x32dbf4> │ │ │ │ ldr lr, [pc, #112] @ 339fdc <__cxa_atexit@plt+0x32dbf8> │ │ │ │ sub r2, r3, #19 │ │ │ │ @@ -833265,15 +833265,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str ip, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @@ -833289,15 +833289,15 @@ │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r9, [r5, #28] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq pc, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r4 │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -833373,15 +833373,15 @@ │ │ │ │ ldr r4, [pc, #172] @ 33a1fc <__cxa_atexit@plt+0x32de18> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ ldr r9, [sp] │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ str r4, [r3, #32] │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r4, ip │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r4, ip │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 33a1c8 <__cxa_atexit@plt+0x32dde4> │ │ │ │ ldr r0, [pc, #84] @ 33a1dc <__cxa_atexit@plt+0x32ddf8> │ │ │ │ @@ -833395,15 +833395,15 @@ │ │ │ │ ldr r7, [pc, #56] @ 33a1e0 <__cxa_atexit@plt+0x32ddfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r4, ip │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r4, #56 @ 0x38 │ │ │ │ b 33a1cc <__cxa_atexit@plt+0x32dde8> │ │ │ │ mov r4, #28 │ │ │ │ str r4, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0x000001bc │ │ │ │ @@ -833441,15 +833441,15 @@ │ │ │ │ str r0, [r9, #20] │ │ │ │ str lr, [r9, #24] │ │ │ │ ldr r7, [pc, #96] @ 33a2c8 <__cxa_atexit@plt+0x32dee4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ cmp r2, r6 │ │ │ │ bcc 33a2b8 <__cxa_atexit@plt+0x32ded4> │ │ │ │ ldr r1, [pc, #68] @ 33a2cc <__cxa_atexit@plt+0x32dee8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str ip, [r9, #12] │ │ │ │ @@ -833457,15 +833457,15 @@ │ │ │ │ str r0, [r9, #20] │ │ │ │ str lr, [r9, #24] │ │ │ │ ldr r7, [pc, #40] @ 33a2d0 <__cxa_atexit@plt+0x32deec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ strbeq r2, [r3], #-2060 @ 0xfffff7f4 │ │ │ │ @ instruction: 0xfffff8b8 │ │ │ │ strbeq r2, [r3], #-1996 @ 0xfffff834 │ │ │ │ @@ -834132,15 +834132,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ str lr, [r9, #12]! │ │ │ │ str r3, [sl, #20] │ │ │ │ str ip, [sl, #24] │ │ │ │ str r1, [sl, #28] │ │ │ │ str r2, [sl, #32] │ │ │ │ str r8, [sl, #36] @ 0x24 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr fp, [sp] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff740 │ │ │ │ @ instruction: 0xfffff950 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ @@ -834604,15 +834604,15 @@ │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm ip, {r1, r8, sl, lr} │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r0, r2, r6} │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @@ -834685,15 +834685,15 @@ │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r8, [r3, #-4] │ │ │ │ ldr r2, [pc, #148] @ 33b66c <__cxa_atexit@plt+0x32f288> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add sl, r2, #2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #104] @ 33b658 <__cxa_atexit@plt+0x32f274> │ │ │ │ ldr r8, [pc, #104] @ 33b65c <__cxa_atexit@plt+0x32f278> │ │ │ │ ldr sl, [pc, #104] @ 33b660 <__cxa_atexit@plt+0x32f27c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r1, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ @@ -834710,15 +834710,15 @@ │ │ │ │ sub r8, r6, #11 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r0, r6, #19 │ │ │ │ add lr, r3, #28 │ │ │ │ add ip, r3, #4 │ │ │ │ str r1, [r3, #24] │ │ │ │ stm lr, {r0, r2, ip} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ mvnseq lr, #24, 8 @ 0x18000000 │ │ │ │ strbeq r1, [r3], #-1364 @ 0xfffffaac │ │ │ │ strbeq r1, [r3], #-2896 @ 0xfffff4b0 │ │ │ │ @@ -834740,15 +834740,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #48] @ 33b6e4 <__cxa_atexit@plt+0x32f300> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #28] @ 33b6e8 <__cxa_atexit@plt+0x32f304> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -834792,15 +834792,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #56] @ 33b7bc <__cxa_atexit@plt+0x32f3d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #36] @ 33b7c0 <__cxa_atexit@plt+0x32f3dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -835493,15 +835493,15 @@ │ │ │ │ str ip, [sl, #40] @ 0x28 │ │ │ │ str r3, [sl, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #144] @ 33c308 <__cxa_atexit@plt+0x32ff24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r1, [sl, #48] @ 0x30 │ │ │ │ str sl, [sl, #56] @ 0x38 │ │ │ │ str r3, [sl, #44] @ 0x2c │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ add r6, sl, #44 @ 0x2c │ │ │ │ cmp r0, r6 │ │ │ │ bcc 33c2e4 <__cxa_atexit@plt+0x32ff00> │ │ │ │ ldr r9, [pc, #84] @ 33c2f0 <__cxa_atexit@plt+0x32ff0c> │ │ │ │ add lr, r5, #16 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -835513,15 +835513,15 @@ │ │ │ │ add lr, sl, #32 │ │ │ │ stm lr, {r2, r8, ip} │ │ │ │ ldr r3, [pc, #44] @ 33c2f4 <__cxa_atexit@plt+0x32ff10> │ │ │ │ mov r9, sl │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #12]! │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff5f4 │ │ │ │ @@ -835720,15 +835720,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str ip, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @@ -835769,15 +835769,15 @@ │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r6, [pc, #212] @ 33c798 <__cxa_atexit@plt+0x3303b4> │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r9, r3, #15 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 33c770 <__cxa_atexit@plt+0x33038c> │ │ │ │ ldr lr, [pc, #148] @ 33c780 <__cxa_atexit@plt+0x33039c> │ │ │ │ sub r0, r3, #26 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add lr, pc, lr │ │ │ │ @@ -835805,15 +835805,15 @@ │ │ │ │ str sl, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ ldr r2, [pc, #56] @ 33c790 <__cxa_atexit@plt+0x3303ac> │ │ │ │ sub r8, r3, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, #20 │ │ │ │ b 33c774 <__cxa_atexit@plt+0x330390> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @@ -835934,24 +835934,24 @@ │ │ │ │ str r2, [r6, #24] │ │ │ │ add r2, r6, #28 │ │ │ │ str r0, [r6, #20] │ │ │ │ ldr r0, [pc, #112] @ 33c9d0 <__cxa_atexit@plt+0x3305ec> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #64] @ 33c9b4 <__cxa_atexit@plt+0x3305d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #56] @ 33c9b8 <__cxa_atexit@plt+0x3305d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -836001,15 +836001,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #24] │ │ │ │ add r2, r3, #28 │ │ │ │ str r0, [r3, #20] │ │ │ │ ldr r0, [pc, #40] @ 33ca98 <__cxa_atexit@plt+0x3306b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ mvnseq sp, #64 @ 0x40 │ │ │ │ strbeq r0, [r3], #-1900 @ 0xfffff894 │ │ │ │ strbeq r0, [r3], #-1852 @ 0xfffff8c4 │ │ │ │ @@ -836153,15 +836153,15 @@ │ │ │ │ ldr r7, [pc, #40] @ 33cce8 <__cxa_atexit@plt+0x330904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #32] @ 33ccec <__cxa_atexit@plt+0x330908> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strbeq pc, [r2], #-3436 @ 0xfffff294 @ │ │ │ │ strbeq pc, [r2], #-3656 @ 0xfffff1b8 @ │ │ │ │ strbeq pc, [r2], #-3496 @ 0xfffff258 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -836273,15 +836273,15 @@ │ │ │ │ mov r7, sl │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ str lr, [r3, #32] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r3 │ │ │ │ b 33cec8 <__cxa_atexit@plt+0x330ae4> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -836371,15 +836371,15 @@ │ │ │ │ mov sl, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #52] @ 0x34 │ │ │ │ sub r3, r7, #1 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 33d084 <__cxa_atexit@plt+0x330ca0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -836446,15 +836446,15 @@ │ │ │ │ str r1, [r7, #36] @ 0x24 │ │ │ │ str ip, [r7, #40] @ 0x28 │ │ │ │ str r7, [r7, #48] @ 0x30 │ │ │ │ str lr, [r7, #52] @ 0x34 │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ sub r9, r6, #1 │ │ │ │ sub sl, r6, #10 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ mov r7, #76 @ 0x4c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @@ -836596,15 +836596,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str ip, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #32] @ 33d3ec <__cxa_atexit@plt+0x331008> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ @@ -836738,15 +836738,15 @@ │ │ │ │ ldr r3, [pc, #44] @ 33d610 <__cxa_atexit@plt+0x33122c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r8, [sl, #12] │ │ │ │ str r8, [sl, #20] │ │ │ │ sub r8, r6, #3 │ │ │ │ str r9, [sl, #8] │ │ │ │ str r3, [sl, #16] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ strbeq pc, [r2], #-1232 @ 0xfffffb30 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -836780,15 +836780,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 33d6b4 <__cxa_atexit@plt+0x3312d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ ldr r3, [pc, #32] @ 33d6b8 <__cxa_atexit@plt+0x3312d4> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strbeq pc, [r2], #-1064 @ 0xfffffbd8 @ │ │ │ │ strbeq pc, [r2], #-984 @ 0xfffffc28 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -836847,15 +836847,15 @@ │ │ │ │ sub r1, r6, #10 │ │ │ │ str r5, [r7, #28] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r1 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #40] @ 33d7e0 <__cxa_atexit@plt+0x3313fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -836894,15 +836894,15 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ ldr r2, [pc, #56] @ 33d890 <__cxa_atexit@plt+0x3314ac> │ │ │ │ str fp, [r3, #48] @ 0x30 │ │ │ │ sub sl, r6, #14 │ │ │ │ mov fp, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #32] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #32] @ 33d894 <__cxa_atexit@plt+0x3314b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, ip │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -836913,30 +836913,30 @@ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [pc, #12] @ 33d8b8 <__cxa_atexit@plt+0x3314d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ strbeq pc, [r2], #-456 @ 0xfffffe38 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33d8f4 <__cxa_atexit@plt+0x331510> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 33d8fc <__cxa_atexit@plt+0x331518> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq pc, [r2], #-316 @ 0xfffffec4 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -837064,15 +837064,15 @@ │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ mov sl, r3 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -837202,15 +837202,15 @@ │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ mov sl, r3 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -837256,15 +837256,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r2, #20 │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r2, #8] │ │ │ │ str r9, [r2, #12] │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ str r8, [r2, #32] │ │ │ │ - b 3fa9a0 <__cxa_atexit@plt+0x3ee5bc> │ │ │ │ + b 3fa9f8 <__cxa_atexit@plt+0x3ee614> │ │ │ │ mov r6, r2 │ │ │ │ b 33de24 <__cxa_atexit@plt+0x331a40> │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ @@ -837283,15 +837283,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 33de88 <__cxa_atexit@plt+0x331aa4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq lr, [r2], #-2992 @ 0xfffff450 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -837419,15 +837419,15 @@ │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ mov sl, r3 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -837474,15 +837474,15 @@ │ │ │ │ ldr r7, [pc, #64] @ 33e1a4 <__cxa_atexit@plt+0x331dc0> │ │ │ │ str r8, [r2, #32] │ │ │ │ str r1, [r2, #36] @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #28] │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3fa9a0 <__cxa_atexit@plt+0x3ee5bc> │ │ │ │ + b 3fa9f8 <__cxa_atexit@plt+0x3ee614> │ │ │ │ mov r6, r2 │ │ │ │ b 33e18c <__cxa_atexit@plt+0x331da8> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -837530,15 +837530,15 @@ │ │ │ │ str fp, [r7, #32] │ │ │ │ str r0, [r7, #48] @ 0x30 │ │ │ │ mov r7, sl │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r1 │ │ │ │ mov fp, ip │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #36] @ 33e288 <__cxa_atexit@plt+0x331ea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -837584,15 +837584,15 @@ │ │ │ │ bhi 33e334 <__cxa_atexit@plt+0x331f50> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 33e33c <__cxa_atexit@plt+0x331f58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq lr, [r2], #-1784 @ 0xfffff908 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -837731,15 +837731,15 @@ │ │ │ │ bhi 33e580 <__cxa_atexit@plt+0x33219c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 33e588 <__cxa_atexit@plt+0x3321a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq lr, [r2], #-1196 @ 0xfffffb54 │ │ │ │ mvnseq fp, #48, 4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ @@ -838132,15 +838132,15 @@ │ │ │ │ str lr, [r8, #16]! │ │ │ │ mov r7, sl │ │ │ │ mov r9, r3 │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ str ip, [r3, #36] @ 0x24 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff748 │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ mvnseq sl, #224, 22 @ 0x38000 │ │ │ │ @@ -838171,15 +838171,15 @@ │ │ │ │ cmp lr, #2 │ │ │ │ bne 33ec70 <__cxa_atexit@plt+0x33288c> │ │ │ │ ldr r7, [pc, #108] @ 33ecbc <__cxa_atexit@plt+0x3328d8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #64] @ 33ecb8 <__cxa_atexit@plt+0x3328d4> │ │ │ │ ldr r1, [r2, #3] │ │ │ │ ldr r2, [r2, #11] │ │ │ │ @@ -838208,15 +838208,15 @@ │ │ │ │ bne 33ecf4 <__cxa_atexit@plt+0x332910> │ │ │ │ ldr r3, [pc, #76] @ 33ed2c <__cxa_atexit@plt+0x332948> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #36] @ 33ed28 <__cxa_atexit@plt+0x332944> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ @@ -838249,24 +838249,24 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 33edbc <__cxa_atexit@plt+0x3329d8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r9, r7 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 33edd0 <__cxa_atexit@plt+0x3329ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ strbeq sp, [r2], #-3276 @ 0xfffff334 │ │ │ │ mvnseq sl, #232, 18 @ 0x3a0000 │ │ │ │ @@ -838283,35 +838283,35 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 33ee3c <__cxa_atexit@plt+0x332a58> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r9, r7 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r3, [pc, #36] @ 33ee4c <__cxa_atexit@plt+0x332a68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ strbeq sp, [r2], #-3148 @ 0xfffff3b4 │ │ │ │ mvnseq sl, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r9, r7 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ mvnseq sl, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -838324,15 +838324,15 @@ │ │ │ │ ldr r7, [r7, #9] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str sl, [r3, #12] │ │ │ │ mov sl, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -838357,15 +838357,15 @@ │ │ │ │ bhi 33ef48 <__cxa_atexit@plt+0x332b64> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 33ef50 <__cxa_atexit@plt+0x332b6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sp, [r2], #-2788 @ 0xfffff51c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -838504,15 +838504,15 @@ │ │ │ │ bhi 33f194 <__cxa_atexit@plt+0x332db0> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 33f19c <__cxa_atexit@plt+0x332db8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sp, [r2], #-2200 @ 0xfffff768 │ │ │ │ mvnseq sl, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ @@ -838905,15 +838905,15 @@ │ │ │ │ str lr, [r8, #16]! │ │ │ │ mov r7, sl │ │ │ │ mov r9, r3 │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ str ip, [r3, #36] @ 0x24 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff748 │ │ │ │ @ instruction: 0xfffff9f8 │ │ │ │ mvnseq r9, #200, 30 @ 0x320 │ │ │ │ @@ -838959,15 +838959,15 @@ │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #66 @ 0x42 │ │ │ │ sub r3, r6, #37 @ 0x25 │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ mov r5, ip │ │ │ │ ldm sp, {r8, r9, fp} │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -839044,15 +839044,15 @@ │ │ │ │ ldr r7, [sp] │ │ │ │ str sl, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ mov r7, r2 │ │ │ │ str r9, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ mvnseq r9, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -839061,15 +839061,15 @@ │ │ │ │ bhi 33fa48 <__cxa_atexit@plt+0x333664> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 33fa50 <__cxa_atexit@plt+0x33366c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq ip, [r2], #-4068 @ 0xfffff01c │ │ │ │ mvnseq r9, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ @@ -839264,15 +839264,15 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #16] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -839297,15 +839297,15 @@ │ │ │ │ str r8, [r3, #16] │ │ │ │ mov r7, sl │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #20] @ 33fe14 <__cxa_atexit@plt+0x333a30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @@ -839337,15 +839337,15 @@ │ │ │ │ str fp, [r3, #28] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr r2, [pc, #44] @ 33feb4 <__cxa_atexit@plt+0x333ad0> │ │ │ │ ldr fp, [sp] │ │ │ │ sub r9, r6, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #32] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #24] @ 33feb8 <__cxa_atexit@plt+0x333ad4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @@ -839399,15 +839399,15 @@ │ │ │ │ bcc 33ff9c <__cxa_atexit@plt+0x333bb8> │ │ │ │ ldr r0, [pc, #80] @ 33ffcc <__cxa_atexit@plt+0x333be8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #36] @ 33ffc8 <__cxa_atexit@plt+0x333be4> │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -839456,15 +839456,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r2 │ │ │ │ ldm sp, {r8, r9, sl} │ │ │ │ mov fp, ip │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fa9a0 <__cxa_atexit@plt+0x3ee5bc> │ │ │ │ + b 3fa9f8 <__cxa_atexit@plt+0x3ee614> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -839518,15 +839518,15 @@ │ │ │ │ bcc 340178 <__cxa_atexit@plt+0x333d94> │ │ │ │ ldr r0, [pc, #80] @ 3401a8 <__cxa_atexit@plt+0x333dc4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #36] @ 3401a4 <__cxa_atexit@plt+0x333dc0> │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -839572,15 +839572,15 @@ │ │ │ │ str lr, [r5, #-12] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r1 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r3, #20] │ │ │ │ str r1, [r3, #32] │ │ │ │ - b 3fa9a0 <__cxa_atexit@plt+0x3ee5bc> │ │ │ │ + b 3fa9f8 <__cxa_atexit@plt+0x3ee614> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -839621,15 +839621,15 @@ │ │ │ │ ldr r8, [sp] │ │ │ │ sub r9, r6, #13 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #32] │ │ │ │ mov r7, fp │ │ │ │ mov sl, r2 │ │ │ │ mov fp, ip │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #36] @ 340334 <__cxa_atexit@plt+0x333f50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -839666,15 +839666,15 @@ │ │ │ │ str fp, [r3, #28] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr r2, [pc, #44] @ 3403d8 <__cxa_atexit@plt+0x333ff4> │ │ │ │ ldr fp, [sp] │ │ │ │ sub r9, r6, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #32] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #24] @ 3403dc <__cxa_atexit@plt+0x333ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @@ -839728,15 +839728,15 @@ │ │ │ │ bcc 3404c0 <__cxa_atexit@plt+0x3340dc> │ │ │ │ ldr r0, [pc, #80] @ 3404f0 <__cxa_atexit@plt+0x33410c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #36] @ 3404ec <__cxa_atexit@plt+0x334108> │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -839784,15 +839784,15 @@ │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr sl, [sp] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -839846,15 +839846,15 @@ │ │ │ │ bcc 340698 <__cxa_atexit@plt+0x3342b4> │ │ │ │ ldr r0, [pc, #80] @ 3406c8 <__cxa_atexit@plt+0x3342e4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #36] @ 3406c4 <__cxa_atexit@plt+0x3342e0> │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -839898,15 +839898,15 @@ │ │ │ │ mov r9, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, ip │ │ │ │ mov sl, r0 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r1, [r3, #32] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -839946,15 +839946,15 @@ │ │ │ │ ldr r8, [sp] │ │ │ │ sub r9, r6, #13 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #32] │ │ │ │ mov r7, fp │ │ │ │ mov sl, r2 │ │ │ │ mov fp, ip │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #36] @ 340848 <__cxa_atexit@plt+0x334464> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -839991,15 +839991,15 @@ │ │ │ │ str fp, [r3, #28] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr r2, [pc, #44] @ 3408ec <__cxa_atexit@plt+0x334508> │ │ │ │ ldr fp, [sp] │ │ │ │ sub r9, r6, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #32] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #24] @ 3408f0 <__cxa_atexit@plt+0x33450c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ @@ -840037,15 +840037,15 @@ │ │ │ │ @ instruction: 0xfffff300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ + b 3fa960 <__cxa_atexit@plt+0x3ee57c> │ │ │ │ mvnseq r9, #28, 2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r0 │ │ │ │ @@ -840060,15 +840060,15 @@ │ │ │ │ bcc 3409f0 <__cxa_atexit@plt+0x33460c> │ │ │ │ ldr r0, [pc, #80] @ 340a20 <__cxa_atexit@plt+0x33463c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #36] @ 340a1c <__cxa_atexit@plt+0x334638> │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -840083,15 +840083,15 @@ │ │ │ │ @ instruction: 0xfffff350 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ + b 3fa960 <__cxa_atexit@plt+0x3ee57c> │ │ │ │ mvnseq r9, #108 @ 0x6c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r1, r6 │ │ │ │ @@ -840137,15 +840137,15 @@ │ │ │ │ ldr r8, [sp] │ │ │ │ sub r9, r6, #7 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r1, #32] │ │ │ │ ldmib sp, {r7, sl} │ │ │ │ mov fp, ip │ │ │ │ str r0, [r1, #36] @ 0x24 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ mov r6, r1 │ │ │ │ b 340b28 <__cxa_atexit@plt+0x334744> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -840185,15 +840185,15 @@ │ │ │ │ @ instruction: 0xfffff0b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ + b 3fa960 <__cxa_atexit@plt+0x3ee57c> │ │ │ │ mvnseq r8, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r0 │ │ │ │ @@ -840208,15 +840208,15 @@ │ │ │ │ bcc 340c40 <__cxa_atexit@plt+0x33485c> │ │ │ │ ldr r0, [pc, #80] @ 340c70 <__cxa_atexit@plt+0x33488c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #36] @ 340c6c <__cxa_atexit@plt+0x334888> │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -840231,15 +840231,15 @@ │ │ │ │ @ instruction: 0xfffff100 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ + b 3fa960 <__cxa_atexit@plt+0x3ee57c> │ │ │ │ mvnseq r8, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ @@ -840283,15 +840283,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #32] │ │ │ │ sub r3, r6, #7 │ │ │ │ str r7, [r2, #36] @ 0x24 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r1 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ mov r6, r2 │ │ │ │ b 340d70 <__cxa_atexit@plt+0x33498c> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -840334,15 +840334,15 @@ │ │ │ │ ldr r8, [sp] │ │ │ │ sub r9, r6, #13 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #32] │ │ │ │ mov r7, fp │ │ │ │ mov sl, r2 │ │ │ │ mov fp, ip │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #36] @ 340e58 <__cxa_atexit@plt+0x334a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -840378,15 +840378,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r2, sl} │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, fp, ip, lr} │ │ │ │ ldr fp, [sp] │ │ │ │ sub r3, r6, #51 @ 0x33 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #24] @ 340efc <__cxa_atexit@plt+0x334b18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @@ -840475,15 +840475,15 @@ │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ mvnseq r8, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -840533,15 +840533,15 @@ │ │ │ │ bcc 341154 <__cxa_atexit@plt+0x334d70> │ │ │ │ ldr r0, [pc, #80] @ 341184 <__cxa_atexit@plt+0x334da0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #36] @ 341180 <__cxa_atexit@plt+0x334d9c> │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -840588,15 +840588,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ add r5, pc, r5 │ │ │ │ str r7, [r3, #16] │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r0 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -840741,15 +840741,15 @@ │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ mvnseq r8, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -840799,15 +840799,15 @@ │ │ │ │ bcc 34157c <__cxa_atexit@plt+0x335198> │ │ │ │ ldr r0, [pc, #80] @ 3415ac <__cxa_atexit@plt+0x3351c8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #36] @ 3415a8 <__cxa_atexit@plt+0x3351c4> │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -840854,15 +840854,15 @@ │ │ │ │ str r9, [r3, #28] │ │ │ │ mov r4, r8 │ │ │ │ mov r5, r2 │ │ │ │ ldm sp, {r8, r9} │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ mov r6, r3 │ │ │ │ b 34165c <__cxa_atexit@plt+0x335278> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r8, #828] @ 0x33c │ │ │ │ ldr r1, [r8, #-8] │ │ │ │ mov r4, r8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -840958,15 +840958,15 @@ │ │ │ │ str r7, [r2] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ sub r9, r6, #19 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #36] @ 341818 <__cxa_atexit@plt+0x335434> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, lr │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -841003,15 +841003,15 @@ │ │ │ │ str fp, [r3, #28] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr r2, [pc, #44] @ 3418bc <__cxa_atexit@plt+0x3354d8> │ │ │ │ ldr fp, [sp] │ │ │ │ sub r9, r6, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #32] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #24] @ 3418c0 <__cxa_atexit@plt+0x3354dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @@ -841065,15 +841065,15 @@ │ │ │ │ bcc 3419a4 <__cxa_atexit@plt+0x3355c0> │ │ │ │ ldr r0, [pc, #80] @ 3419d4 <__cxa_atexit@plt+0x3355f0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #36] @ 3419d0 <__cxa_atexit@plt+0x3355ec> │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -841121,15 +841121,15 @@ │ │ │ │ stm lr, {r1, sl, ip} │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr sl, [sp] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -841183,15 +841183,15 @@ │ │ │ │ bcc 341b7c <__cxa_atexit@plt+0x335798> │ │ │ │ ldr r0, [pc, #80] @ 341bac <__cxa_atexit@plt+0x3357c8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #36] @ 341ba8 <__cxa_atexit@plt+0x3357c4> │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -841235,15 +841235,15 @@ │ │ │ │ mov r9, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, ip │ │ │ │ mov sl, r0 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r1, [r3, #32] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -841283,15 +841283,15 @@ │ │ │ │ ldr r8, [sp] │ │ │ │ sub r9, r6, #13 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #32] │ │ │ │ mov r7, fp │ │ │ │ mov sl, r2 │ │ │ │ mov fp, ip │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #36] @ 341d2c <__cxa_atexit@plt+0x335948> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -841321,15 +841321,15 @@ │ │ │ │ bhi 341d98 <__cxa_atexit@plt+0x3359b4> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 341da0 <__cxa_atexit@plt+0x3359bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r2], #-3220 @ 0xfffff36c │ │ │ │ mvnseq r7, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ @@ -841447,27 +841447,27 @@ │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ 341fa0 <__cxa_atexit@plt+0x335bbc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strbeq sl, [r2], #-2740 @ 0xfffff54c │ │ │ │ strbeq sl, [r2], #-2800 @ 0xfffff510 │ │ │ │ mvnseq r7, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ mvnseq r7, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -841480,15 +841480,15 @@ │ │ │ │ ldr r8, [r7, #9] │ │ │ │ ldr r7, [r7, #13] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str sl, [r3, #16] │ │ │ │ mov sl, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ mvnseq r7, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -841501,15 +841501,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 342070 <__cxa_atexit@plt+0x335c8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #24] @ 342074 <__cxa_atexit@plt+0x335c90> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r2], #-2512 @ 0xfffff630 │ │ │ │ strbeq sl, [r2], #-2584 @ 0xfffff5e8 │ │ │ │ mvnseq r7, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -841525,15 +841525,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #9] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ mvnseq r7, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -841576,15 +841576,15 @@ │ │ │ │ str r8, [r2, #32] │ │ │ │ str sl, [r2, #28] │ │ │ │ mov r8, fp │ │ │ │ ldmib sp, {sl, fp} │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #20] │ │ │ │ str lr, [r2, #24] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ mov r6, r2 │ │ │ │ b 3421a4 <__cxa_atexit@plt+0x335dc0> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -841599,15 +841599,15 @@ │ │ │ │ bhi 3421f0 <__cxa_atexit@plt+0x335e0c> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 3421f8 <__cxa_atexit@plt+0x335e14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r2], #-2108 @ 0xfffff7c4 │ │ │ │ mvnseq r7, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ @@ -841725,27 +841725,27 @@ │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #28] @ 3423f8 <__cxa_atexit@plt+0x336014> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strbeq sl, [r2], #-1628 @ 0xfffff9a4 │ │ │ │ strbeq sl, [r2], #-1688 @ 0xfffff968 │ │ │ │ mvnseq r7, #192, 6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ mvnseq r7, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -841758,15 +841758,15 @@ │ │ │ │ ldr r8, [r7, #9] │ │ │ │ ldr r7, [r7, #13] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str sl, [r3, #16] │ │ │ │ mov sl, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ mvnseq r7, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -841779,15 +841779,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 3424c8 <__cxa_atexit@plt+0x3360e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #24] @ 3424cc <__cxa_atexit@plt+0x3360e8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r2], #-1400 @ 0xfffffa88 │ │ │ │ strbeq sl, [r2], #-1472 @ 0xfffffa40 │ │ │ │ mvnseq r7, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -841803,15 +841803,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #9] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ mvnseq r7, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -841853,15 +841853,15 @@ │ │ │ │ mov r8, fp │ │ │ │ ldr fp, [sp] │ │ │ │ str sl, [r2, #28] │ │ │ │ mov sl, ip │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #20] │ │ │ │ str lr, [r2, #24] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ mov r6, r2 │ │ │ │ b 3425f8 <__cxa_atexit@plt+0x336214> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -841927,29 +841927,29 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ ldr ip, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r7, [pc, #32] @ 342720 <__cxa_atexit@plt+0x33633c> │ │ │ │ sub r9, r6, #13 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #32] │ │ │ │ mov r7, ip │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #16] @ 342748 <__cxa_atexit@plt+0x336364> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ strbeq sl, [r2], #-828 @ 0xfffffcc4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 34276c <__cxa_atexit@plt+0x336388> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ mvnseq r7, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r7, r0 │ │ │ │ @@ -842021,15 +842021,15 @@ │ │ │ │ sub r9, r2, #13 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #32] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, sl │ │ │ │ mov r6, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 3428bc <__cxa_atexit@plt+0x3364d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ @@ -842085,15 +842085,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ str r3, [r6, #4] │ │ │ │ add r3, r6, #8 │ │ │ │ stm r3, {r1, r2, sl, ip, lr} │ │ │ │ sub r9, r0, #19 │ │ │ │ mov r6, r0 │ │ │ │ mov sl, r2 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 3429bc <__cxa_atexit@plt+0x3365d8> │ │ │ │ str r1, [r5, #-16]! │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ @@ -842145,15 +842145,15 @@ │ │ │ │ sub r9, r2, #13 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #32] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, sl │ │ │ │ mov r6, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 342aac <__cxa_atexit@plt+0x3366c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ @@ -842262,15 +842262,15 @@ │ │ │ │ sub r9, r2, #13 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #32] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, sl │ │ │ │ mov r6, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 342c80 <__cxa_atexit@plt+0x33689c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ @@ -842321,15 +842321,15 @@ │ │ │ │ sub r9, r2, #13 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #32] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, sl │ │ │ │ mov r6, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 342d6c <__cxa_atexit@plt+0x336988> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ @@ -842489,15 +842489,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r3, [pc, #16] @ 342fd8 <__cxa_atexit@plt+0x336bf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ strbeq r9, [r2], #-2732 @ 0xfffff554 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -842513,15 +842513,15 @@ │ │ │ │ stmib r3, {r2, sl} │ │ │ │ str r1, [r5, #4]! │ │ │ │ sub r1, r6, #7 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r7, [pc, #32] @ 343060 <__cxa_atexit@plt+0x336c7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -842590,28 +842590,28 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 343178 <__cxa_atexit@plt+0x336d94> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac00 <__cxa_atexit@plt+0x3ee81c> │ │ │ │ + b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r2], #-2256 @ 0xfffff730 │ │ │ │ strbeq r9, [r2], #-2300 @ 0xfffff704 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r3, [pc, #16] @ 3431a0 <__cxa_atexit@plt+0x336dbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ strbeq r9, [r2], #-2276 @ 0xfffff71c │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -842632,15 +842632,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -842652,15 +842652,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 343264 <__cxa_atexit@plt+0x336e80> │ │ │ │ ldr r2, [pc, #28] @ 343274 <__cxa_atexit@plt+0x336e90> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac08 <__cxa_atexit@plt+0x3ee824> │ │ │ │ + b 3fac60 <__cxa_atexit@plt+0x3ee87c> │ │ │ │ ldr r7, [pc, #12] @ 343278 <__cxa_atexit@plt+0x336e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ mvnseq r6, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -842696,15 +842696,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 343314 <__cxa_atexit@plt+0x336f30> │ │ │ │ ldr r2, [pc, #32] @ 343328 <__cxa_atexit@plt+0x336f44> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac08 <__cxa_atexit@plt+0x3ee824> │ │ │ │ + b 3fac60 <__cxa_atexit@plt+0x3ee87c> │ │ │ │ ldr r7, [pc, #16] @ 34332c <__cxa_atexit@plt+0x336f48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ mvnseq r6, #16, 16 @ 0x100000 │ │ │ │ @@ -842719,28 +842719,28 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 34337c <__cxa_atexit@plt+0x336f98> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac10 <__cxa_atexit@plt+0x3ee82c> │ │ │ │ + b 3fac68 <__cxa_atexit@plt+0x3ee884> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r2], #-1740 @ 0xfffff934 │ │ │ │ strbeq r9, [r2], #-1784 @ 0xfffff908 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r3, [pc, #16] @ 3433a4 <__cxa_atexit@plt+0x336fc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ strbeq r9, [r2], #-1760 @ 0xfffff920 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -842761,15 +842761,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -842781,15 +842781,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 343468 <__cxa_atexit@plt+0x337084> │ │ │ │ ldr r2, [pc, #28] @ 343478 <__cxa_atexit@plt+0x337094> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac18 <__cxa_atexit@plt+0x3ee834> │ │ │ │ + b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ ldr r7, [pc, #12] @ 34347c <__cxa_atexit@plt+0x337098> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ mvnseq r6, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -842825,15 +842825,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 343518 <__cxa_atexit@plt+0x337134> │ │ │ │ ldr r2, [pc, #32] @ 34352c <__cxa_atexit@plt+0x337148> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac18 <__cxa_atexit@plt+0x3ee834> │ │ │ │ + b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ ldr r7, [pc, #16] @ 343530 <__cxa_atexit@plt+0x33714c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ mvnseq r6, #20, 12 @ 0x1400000 │ │ │ │ @@ -842856,15 +842856,15 @@ │ │ │ │ sub r0, r6, #19 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ - b 3fac20 <__cxa_atexit@plt+0x3ee83c> │ │ │ │ + b 3fac78 <__cxa_atexit@plt+0x3ee894> │ │ │ │ ldr r7, [pc, #28] @ 3435b8 <__cxa_atexit@plt+0x3371d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @@ -842875,28 +842875,28 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r3, [pc, #16] @ 3435e0 <__cxa_atexit@plt+0x3371fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ strbeq r9, [r2], #-1188 @ 0xfffffb5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 343614 <__cxa_atexit@plt+0x337230> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 34361c <__cxa_atexit@plt+0x337238> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac28 <__cxa_atexit@plt+0x3ee844> │ │ │ │ + b 3fac80 <__cxa_atexit@plt+0x3ee89c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r2], #-1052 @ 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ @@ -842920,15 +842920,15 @@ │ │ │ │ sub r2, r6, #19 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r3, #-12] │ │ │ │ str sl, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ - b 3fac20 <__cxa_atexit@plt+0x3ee83c> │ │ │ │ + b 3fac78 <__cxa_atexit@plt+0x3ee894> │ │ │ │ ldr r7, [pc, #36] @ 3436c0 <__cxa_atexit@plt+0x3372dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -842939,15 +842939,15 @@ │ │ │ │ mvnseq r6, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3436e0 <__cxa_atexit@plt+0x3372fc> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ strbeq r9, [r2], #-1120 @ 0xfffffba0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 343724 <__cxa_atexit@plt+0x337340> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -842956,28 +842956,28 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 343730 <__cxa_atexit@plt+0x33734c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac30 <__cxa_atexit@plt+0x3ee84c> │ │ │ │ + b 3fac88 <__cxa_atexit@plt+0x3ee8a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r2], #-792 @ 0xfffffce8 │ │ │ │ strbeq r9, [r2], #-836 @ 0xfffffcbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r3, [pc, #16] @ 343758 <__cxa_atexit@plt+0x337374> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ strbeq r9, [r2], #-812 @ 0xfffffcd4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -842998,15 +842998,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -843018,15 +843018,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34381c <__cxa_atexit@plt+0x337438> │ │ │ │ ldr r2, [pc, #28] @ 34382c <__cxa_atexit@plt+0x337448> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac20 <__cxa_atexit@plt+0x3ee83c> │ │ │ │ + b 3fac78 <__cxa_atexit@plt+0x3ee894> │ │ │ │ ldr r7, [pc, #12] @ 343830 <__cxa_atexit@plt+0x33744c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ mvnseq r6, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -843062,15 +843062,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3438cc <__cxa_atexit@plt+0x3374e8> │ │ │ │ ldr r2, [pc, #32] @ 3438e0 <__cxa_atexit@plt+0x3374fc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac20 <__cxa_atexit@plt+0x3ee83c> │ │ │ │ + b 3fac78 <__cxa_atexit@plt+0x3ee894> │ │ │ │ ldr r7, [pc, #16] @ 3438e4 <__cxa_atexit@plt+0x337500> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ mvnseq r6, #108, 4 @ 0xc0000006 │ │ │ │ @@ -843093,15 +843093,15 @@ │ │ │ │ sub r0, r6, #19 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ - b 3fac38 <__cxa_atexit@plt+0x3ee854> │ │ │ │ + b 3fac90 <__cxa_atexit@plt+0x3ee8ac> │ │ │ │ ldr r7, [pc, #28] @ 34396c <__cxa_atexit@plt+0x337588> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @@ -843112,28 +843112,28 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r3, [pc, #16] @ 343994 <__cxa_atexit@plt+0x3375b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ strbeq r9, [r2], #-240 @ 0xffffff10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3439c8 <__cxa_atexit@plt+0x3375e4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3439d0 <__cxa_atexit@plt+0x3375ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac40 <__cxa_atexit@plt+0x3ee85c> │ │ │ │ + b 3fac98 <__cxa_atexit@plt+0x3ee8b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r2], #-104 @ 0xffffff98 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ @@ -843157,15 +843157,15 @@ │ │ │ │ sub r2, r6, #19 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r3, #-12] │ │ │ │ str sl, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ - b 3fac38 <__cxa_atexit@plt+0x3ee854> │ │ │ │ + b 3fac90 <__cxa_atexit@plt+0x3ee8ac> │ │ │ │ ldr r7, [pc, #36] @ 343a74 <__cxa_atexit@plt+0x337690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -843176,15 +843176,15 @@ │ │ │ │ mvnseq r6, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 343a94 <__cxa_atexit@plt+0x3376b0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ strbeq r9, [r2], #-172 @ 0xffffff54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 343ad8 <__cxa_atexit@plt+0x3376f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -843193,28 +843193,28 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 343ae4 <__cxa_atexit@plt+0x337700> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ + b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r2], #-3940 @ 0xfffff09c │ │ │ │ strbeq r8, [r2], #-3984 @ 0xfffff070 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r3, [pc, #16] @ 343b0c <__cxa_atexit@plt+0x337728> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ strbeq r8, [r2], #-3960 @ 0xfffff088 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -843235,15 +843235,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -843255,15 +843255,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 343bd0 <__cxa_atexit@plt+0x3377ec> │ │ │ │ ldr r2, [pc, #28] @ 343be0 <__cxa_atexit@plt+0x3377fc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ + b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ ldr r7, [pc, #12] @ 343be4 <__cxa_atexit@plt+0x337800> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ mvnseq r5, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -843299,15 +843299,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 343c80 <__cxa_atexit@plt+0x33789c> │ │ │ │ ldr r2, [pc, #32] @ 343c94 <__cxa_atexit@plt+0x3378b0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ + b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ ldr r7, [pc, #16] @ 343c98 <__cxa_atexit@plt+0x3378b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ mvnseq r5, #196, 28 @ 0xc40 │ │ │ │ @@ -843388,15 +843388,15 @@ │ │ │ │ str r0, [r8, #8] │ │ │ │ str r0, [r5, #-12] │ │ │ │ ldr r5, [pc, #56] @ 343e0c <__cxa_atexit@plt+0x337a28> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r9 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -843418,15 +843418,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ mov sl, r7 │ │ │ │ str r2, [r8, #8] │ │ │ │ ldr r3, [pc, #24] @ 343e6c <__cxa_atexit@plt+0x337a88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ strbeq r8, [r2], #-3104 @ 0xfffff3e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -843463,15 +843463,15 @@ │ │ │ │ ldr r7, [r7, #20] │ │ │ │ ldr r5, [pc, #52] @ 343f30 <__cxa_atexit@plt+0x337b4c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r8, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -843503,15 +843503,15 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r0, [pc, #56] @ 343fd4 <__cxa_atexit@plt+0x337bf0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fac30 <__cxa_atexit@plt+0x3ee84c> │ │ │ │ + b 3fac88 <__cxa_atexit@plt+0x3ee8a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -843565,15 +843565,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r3, #56] @ 0x38 │ │ │ │ str ip, [r3, #24] │ │ │ │ str sl, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ str lr, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -843589,15 +843589,15 @@ │ │ │ │ bhi 344108 <__cxa_atexit@plt+0x337d24> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 344110 <__cxa_atexit@plt+0x337d2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac28 <__cxa_atexit@plt+0x3ee844> │ │ │ │ + b 3fac80 <__cxa_atexit@plt+0x3ee89c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r2], #-2344 @ 0xfffff6d8 │ │ │ │ mvnseq r5, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -843605,15 +843605,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 344148 <__cxa_atexit@plt+0x337d64> │ │ │ │ ldr r2, [pc, #32] @ 344158 <__cxa_atexit@plt+0x337d74> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fac20 <__cxa_atexit@plt+0x3ee83c> │ │ │ │ + b 3fac78 <__cxa_atexit@plt+0x3ee894> │ │ │ │ ldr r7, [pc, #12] @ 34415c <__cxa_atexit@plt+0x337d78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ mvnseq r5, #8, 20 @ 0x8000 │ │ │ │ mvnseq r5, #56, 18 @ 0xe0000 │ │ │ │ @@ -843648,15 +843648,15 @@ │ │ │ │ add lr, r2, #16 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r2, #48] @ 0x30 │ │ │ │ str ip, [r2, #8] │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ str r2, [r2, #28] │ │ │ │ str sl, [r2, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ strbeq r8, [r2], #-2460 @ 0xfffff664 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @@ -843679,15 +843679,15 @@ │ │ │ │ str r8, [r5, #16] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #24] │ │ │ │ str r0, [r5, #28] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fac20 <__cxa_atexit@plt+0x3ee83c> │ │ │ │ + b 3fac78 <__cxa_atexit@plt+0x3ee894> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 344298 <__cxa_atexit@plt+0x337eb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -843718,15 +843718,15 @@ │ │ │ │ stmda r5, {r3, r8} │ │ │ │ str r9, [r5, #4] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fac20 <__cxa_atexit@plt+0x3ee83c> │ │ │ │ + b 3fac78 <__cxa_atexit@plt+0x3ee894> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 34433c <__cxa_atexit@plt+0x337f58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -843750,15 +843750,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ bhi 34438c <__cxa_atexit@plt+0x337fa8> │ │ │ │ ldr r7, [pc, #36] @ 3443a0 <__cxa_atexit@plt+0x337fbc> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fac20 <__cxa_atexit@plt+0x3ee83c> │ │ │ │ + b 3fac78 <__cxa_atexit@plt+0x3ee894> │ │ │ │ ldr r7, [pc, #16] @ 3443a4 <__cxa_atexit@plt+0x337fc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ mvnseq r5, #192, 14 @ 0x3000000 │ │ │ │ @@ -843790,15 +843790,15 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fac20 <__cxa_atexit@plt+0x3ee83c> │ │ │ │ + b 3fac78 <__cxa_atexit@plt+0x3ee894> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @@ -843827,15 +843827,15 @@ │ │ │ │ ldr r7, [pc, #44] @ 3444d4 <__cxa_atexit@plt+0x3380f0> │ │ │ │ sub lr, r5, #4 │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ stm lr, {r7, r8, r9} │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fac20 <__cxa_atexit@plt+0x3ee83c> │ │ │ │ + b 3fac78 <__cxa_atexit@plt+0x3ee894> │ │ │ │ ldr r7, [pc, #16] @ 3444d8 <__cxa_atexit@plt+0x3380f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ mvnseq r5, #140, 12 @ 0x8c00000 │ │ │ │ @@ -843847,15 +843847,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 344510 <__cxa_atexit@plt+0x33812c> │ │ │ │ ldr r2, [pc, #28] @ 344520 <__cxa_atexit@plt+0x33813c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac20 <__cxa_atexit@plt+0x3ee83c> │ │ │ │ + b 3fac78 <__cxa_atexit@plt+0x3ee894> │ │ │ │ ldr r7, [pc, #12] @ 344524 <__cxa_atexit@plt+0x338140> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff334 │ │ │ │ mvnseq r5, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ @@ -843888,15 +843888,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str ip, [r6, #8] │ │ │ │ str r9, [r6, #-12] │ │ │ │ str r0, [r6, #-4] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, ip │ │ │ │ - b 3fac20 <__cxa_atexit@plt+0x3ee83c> │ │ │ │ + b 3fac78 <__cxa_atexit@plt+0x3ee894> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 3445e4 <__cxa_atexit@plt+0x338200> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ @@ -843986,15 +843986,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34473c <__cxa_atexit@plt+0x338358> │ │ │ │ ldr r2, [pc, #28] @ 34474c <__cxa_atexit@plt+0x338368> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa278 <__cxa_atexit@plt+0x3ede94> │ │ │ │ + b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ ldr r7, [pc, #12] @ 344750 <__cxa_atexit@plt+0x33836c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4bc │ │ │ │ mvnseq r5, #12, 8 @ 0xc000000 │ │ │ │ mvnseq r5, #180, 6 @ 0xd0000002 │ │ │ │ @@ -844118,15 +844118,15 @@ │ │ │ │ bhi 34494c <__cxa_atexit@plt+0x338568> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 344954 <__cxa_atexit@plt+0x338570> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac48 <__cxa_atexit@plt+0x3ee864> │ │ │ │ + b 3faca0 <__cxa_atexit@plt+0x3ee8bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r2], #-228 @ 0xffffff1c │ │ │ │ mvnseq r5, #124, 2 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ @@ -844244,26 +844244,26 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ str ip, [r6, #32] │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ sub r9, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ ldm sp, {r8, fp} │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #120] @ 344bc4 <__cxa_atexit@plt+0x3387e0> │ │ │ │ mov fp, ip │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #108] @ 344bc8 <__cxa_atexit@plt+0x3387e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add sl, r7, #2 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #48] @ 344bbc <__cxa_atexit@plt+0x3387d8> │ │ │ │ ldr r7, [pc, #48] @ 344bc0 <__cxa_atexit@plt+0x3387dc> │ │ │ │ @@ -844288,22 +844288,22 @@ │ │ │ │ @ instruction: 0xffffc738 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ + b 3fa960 <__cxa_atexit@plt+0x3ee57c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ + b 3fa960 <__cxa_atexit@plt+0x3ee57c> │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ andeq r0, r0, r8 │ │ │ │ mvnseq r4, #188, 28 @ 0xbc0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -844510,26 +844510,26 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ str ip, [r6, #32] │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ sub r9, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ ldm sp, {r8, fp} │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #120] @ 344fec <__cxa_atexit@plt+0x338c08> │ │ │ │ mov fp, ip │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #108] @ 344ff0 <__cxa_atexit@plt+0x338c0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add sl, r7, #2 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #48] @ 344fe4 <__cxa_atexit@plt+0x338c00> │ │ │ │ ldr r6, [pc, #48] @ 344fe8 <__cxa_atexit@plt+0x338c04> │ │ │ │ @@ -844559,15 +844559,15 @@ │ │ │ │ bhi 345030 <__cxa_atexit@plt+0x338c4c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 345038 <__cxa_atexit@plt+0x338c54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac50 <__cxa_atexit@plt+0x3ee86c> │ │ │ │ + b 3faca8 <__cxa_atexit@plt+0x3ee8c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r2], #-2560 @ 0xfffff600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -844785,15 +844785,15 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ str ip, [r6, #80] @ 0x50 │ │ │ │ str r0, [r6, #84] @ 0x54 │ │ │ │ str r1, [r6, #88] @ 0x58 │ │ │ │ sub r9, r2, #19 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r3, [pc, #80] @ 345424 <__cxa_atexit@plt+0x339040> │ │ │ │ ldr r7, [pc, #80] @ 345428 <__cxa_atexit@plt+0x339044> │ │ │ │ @@ -844853,30 +844853,30 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r8, [r5, #-12] │ │ │ │ ldr r5, [pc, #32] @ 3454d8 <__cxa_atexit@plt+0x3390f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r9 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ strbeq r7, [r2], #-1408 @ 0xfffffa80 │ │ │ │ strbeq r7, [r2], #-1468 @ 0xfffffa44 │ │ │ │ mvnseq r4, #224, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 345504 <__cxa_atexit@plt+0x339120> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ strbeq r7, [r2], #-1408 @ 0xfffffa80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 345540 <__cxa_atexit@plt+0x33915c> │ │ │ │ ldr r2, [pc, #36] @ 345548 <__cxa_atexit@plt+0x339164> │ │ │ │ @@ -845008,15 +845008,15 @@ │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #24] @ 345740 <__cxa_atexit@plt+0x33935c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ strbeq r7, [r2], #-844 @ 0xfffffcb4 │ │ │ │ mvnseq r4, #120 @ 0x78 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -845046,15 +845046,15 @@ │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #20] @ 3457d4 <__cxa_atexit@plt+0x3393f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strbeq r7, [r2], #-692 @ 0xfffffd4c │ │ │ │ mvnseq r3, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -845069,27 +845069,27 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 34582c <__cxa_atexit@plt+0x339448> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strbeq r7, [r2], #-596 @ 0xfffffdac │ │ │ │ mvnseq r3, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 345858 <__cxa_atexit@plt+0x339474> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ strbeq r7, [r2], #-556 @ 0xfffffdd4 │ │ │ │ mvnseq r3, #92, 30 @ 0x170 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ @@ -845105,15 +845105,15 @@ │ │ │ │ ldr r7, [r7, #18] │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r8, [sl, #20] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [sl, #8] │ │ │ │ str r0, [sl, #12] │ │ │ │ str r9, [sl, #16] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ mvnseq r4, #216, 2 @ 0x36 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -845133,15 +845133,15 @@ │ │ │ │ bcc 345934 <__cxa_atexit@plt+0x339550> │ │ │ │ ldr r0, [pc, #80] @ 345964 <__cxa_atexit@plt+0x339580> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #36] @ 345960 <__cxa_atexit@plt+0x33957c> │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -845238,15 +845238,15 @@ │ │ │ │ bcc 345ad8 <__cxa_atexit@plt+0x3396f4> │ │ │ │ ldr r0, [pc, #80] @ 345b08 <__cxa_atexit@plt+0x339724> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #36] @ 345b04 <__cxa_atexit@plt+0x339720> │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -845376,15 +845376,15 @@ │ │ │ │ ldr r7, [sp] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ sub r9, r6, #17 │ │ │ │ mov r8, lr │ │ │ │ mov sl, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #36] @ 0x24 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ @@ -845400,15 +845400,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 345d5c <__cxa_atexit@plt+0x339978> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #24] @ 345d60 <__cxa_atexit@plt+0x33997c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r2], #-3300 @ 0xfffff31c │ │ │ │ strbeq r6, [r2], #-3372 @ 0xfffff2d4 │ │ │ │ mvnseq r3, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -845430,15 +845430,15 @@ │ │ │ │ str sl, [r3, #12] │ │ │ │ str r8, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ strbeq r6, [r2], #-3196 @ 0xfffff384 │ │ │ │ mvnseq r3, #216, 18 @ 0x360000 │ │ │ │ @@ -845452,15 +845452,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 345e2c <__cxa_atexit@plt+0x339a48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #24] @ 345e30 <__cxa_atexit@plt+0x339a4c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r2], #-3092 @ 0xfffff3ec │ │ │ │ strbeq r6, [r2], #-3164 @ 0xfffff3a4 │ │ │ │ mvnseq r3, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -845482,15 +845482,15 @@ │ │ │ │ str sl, [r3, #12] │ │ │ │ str r8, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ strbeq r6, [r2], #-2988 @ 0xfffff454 │ │ │ │ mvnseq r3, #224, 24 @ 0xe000 │ │ │ │ @@ -845548,15 +845548,15 @@ │ │ │ │ bcc 345fb0 <__cxa_atexit@plt+0x339bcc> │ │ │ │ ldr r0, [pc, #80] @ 345fe0 <__cxa_atexit@plt+0x339bfc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #36] @ 345fdc <__cxa_atexit@plt+0x339bf8> │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -845659,15 +845659,15 @@ │ │ │ │ bcc 34616c <__cxa_atexit@plt+0x339d88> │ │ │ │ ldr r0, [pc, #80] @ 34619c <__cxa_atexit@plt+0x339db8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #36] @ 346198 <__cxa_atexit@plt+0x339db4> │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -845823,15 +845823,15 @@ │ │ │ │ sub r9, r6, #13 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ add r0, r3, #56 @ 0x38 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ str ip, [r3, #52] @ 0x34 │ │ │ │ stm r0, {r2, sl, lr} │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ mov r7, #88 @ 0x58 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff118 │ │ │ │ @ instruction: 0xfffff8ac │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ @@ -845914,30 +845914,30 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r8, [r5, #-12] │ │ │ │ ldr r5, [pc, #32] @ 34656c <__cxa_atexit@plt+0x33a188> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r9 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ strbeq r6, [r2], #-1260 @ 0xfffffb14 │ │ │ │ strbeq r6, [r2], #-1320 @ 0xfffffad8 │ │ │ │ mvnseq r3, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 346598 <__cxa_atexit@plt+0x33a1b4> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ strbeq r6, [r2], #-1260 @ 0xfffffb14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3465d4 <__cxa_atexit@plt+0x33a1f0> │ │ │ │ ldr r2, [pc, #36] @ 3465dc <__cxa_atexit@plt+0x33a1f8> │ │ │ │ @@ -846069,15 +846069,15 @@ │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #24] @ 3467d4 <__cxa_atexit@plt+0x33a3f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ strbeq r6, [r2], #-696 @ 0xfffffd48 │ │ │ │ mvnseq r2, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -846107,15 +846107,15 @@ │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #20] @ 346868 <__cxa_atexit@plt+0x33a484> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strbeq r6, [r2], #-544 @ 0xfffffde0 │ │ │ │ mvnseq r2, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -846130,27 +846130,27 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3468c0 <__cxa_atexit@plt+0x33a4dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strbeq r6, [r2], #-448 @ 0xfffffe40 │ │ │ │ mvnseq r2, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3468ec <__cxa_atexit@plt+0x33a508> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ strbeq r6, [r2], #-408 @ 0xfffffe68 │ │ │ │ mvnseq r2, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ @@ -846166,15 +846166,15 @@ │ │ │ │ ldr r7, [r7, #18] │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r8, [sl, #20] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [sl, #8] │ │ │ │ str r0, [sl, #12] │ │ │ │ str r9, [sl, #16] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ mvnseq r3, #68, 2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -846194,15 +846194,15 @@ │ │ │ │ bcc 3469c8 <__cxa_atexit@plt+0x33a5e4> │ │ │ │ ldr r0, [pc, #80] @ 3469f8 <__cxa_atexit@plt+0x33a614> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #36] @ 3469f4 <__cxa_atexit@plt+0x33a610> │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -846299,15 +846299,15 @@ │ │ │ │ bcc 346b6c <__cxa_atexit@plt+0x33a788> │ │ │ │ ldr r0, [pc, #80] @ 346b9c <__cxa_atexit@plt+0x33a7b8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #36] @ 346b98 <__cxa_atexit@plt+0x33a7b4> │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -846437,15 +846437,15 @@ │ │ │ │ ldr r7, [sp] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ sub r9, r6, #17 │ │ │ │ mov r8, lr │ │ │ │ mov sl, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #36] @ 0x24 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ @@ -846605,15 +846605,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 347058 <__cxa_atexit@plt+0x33ac74> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r1, r8} │ │ │ │ add r0, r6, #16 │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ stm r0, {r2, sl, lr} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ @@ -846645,15 +846645,15 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [pc, #48] @ 3470e4 <__cxa_atexit@plt+0x33ad00> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r8} │ │ │ │ sub r8, r6, #11 │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r2, sl, lr} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbeq r5, [r2], #-2540 @ 0xfffff614 │ │ │ │ strbeq r5, [r2], #-2540 @ 0xfffff614 │ │ │ │ strbeq r6, [r2], #-216 @ 0xffffff28 │ │ │ │ @@ -847062,15 +847062,15 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ ldr r7, [pc, #44] @ 347768 <__cxa_atexit@plt+0x33b384> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #24] @ 34776c <__cxa_atexit@plt+0x33b388> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -847083,15 +847083,15 @@ │ │ │ │ bhi 3477a0 <__cxa_atexit@plt+0x33b3bc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3477a8 <__cxa_atexit@plt+0x33b3c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r5, [r2], #-656 @ 0xfffffd70 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ @@ -847110,15 +847110,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 347830 <__cxa_atexit@plt+0x33b44c> │ │ │ │ mov r9, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r2, r7, #2 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ mov sl, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #32] @ 347834 <__cxa_atexit@plt+0x33b450> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -847135,15 +847135,15 @@ │ │ │ │ bhi 347870 <__cxa_atexit@plt+0x33b48c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 347878 <__cxa_atexit@plt+0x33b494> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9c0 <__cxa_atexit@plt+0x3ee5dc> │ │ │ │ + b 3faa18 <__cxa_atexit@plt+0x3ee634> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r5, [r2], #-448 @ 0xfffffe40 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mvnseq r2, #80, 4 │ │ │ │ andeq r0, r9, r0 │ │ │ │ @@ -847189,15 +847189,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ stm r0, {r3, r9, sl, lr} │ │ │ │ sub r9, r6, #19 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #64] @ 347990 <__cxa_atexit@plt+0x33b5ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -847229,15 +847229,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 3479f8 <__cxa_atexit@plt+0x33b614> │ │ │ │ ldr r3, [pc, #40] @ 3479fc <__cxa_atexit@plt+0x33b618> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ + b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r1, #36, 28 @ 0x240 │ │ │ │ strbeq r5, [r2], #-68 @ 0xffffffbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -847248,44 +847248,44 @@ │ │ │ │ ldr r3, [pc, #32] @ 347a3c <__cxa_atexit@plt+0x33b658> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 347a40 <__cxa_atexit@plt+0x33b65c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strbeq r4, [r2], #-4084 @ 0xfffff00c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 347a70 <__cxa_atexit@plt+0x33b68c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 347a74 <__cxa_atexit@plt+0x33b690> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ mvnseq r1, #152, 26 @ 0x2600 │ │ │ │ strbeq r4, [r2], #-4076 @ 0xfffff014 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 347aa8 <__cxa_atexit@plt+0x33b6c4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 347ab0 <__cxa_atexit@plt+0x33b6cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa9c0 <__cxa_atexit@plt+0x3ee5dc> │ │ │ │ + b 3faa18 <__cxa_atexit@plt+0x3ee634> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r4, [r2], #-3976 @ 0xfffff078 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -847299,15 +847299,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 347b10 <__cxa_atexit@plt+0x33b72c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r1, #8, 26 @ 0x200 │ │ │ │ strbeq r4, [r2], #-3904 @ 0xfffff0c0 │ │ │ │ strbeq r4, [r2], #-3944 @ 0xfffff098 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -847323,15 +847323,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 347b70 <__cxa_atexit@plt+0x33b78c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r1, #184, 24 @ 0xb800 │ │ │ │ strbeq r4, [r2], #-3808 @ 0xfffff120 │ │ │ │ strbeq r4, [r2], #-3848 @ 0xfffff0f8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -847347,15 +847347,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 347bd0 <__cxa_atexit@plt+0x33b7ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r1, #80, 24 @ 0x5000 │ │ │ │ strbeq r4, [r2], #-3712 @ 0xfffff180 │ │ │ │ strbeq r4, [r2], #-3752 @ 0xfffff158 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -847371,15 +847371,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r4, [r2], #-3620 @ 0xfffff1dc │ │ │ │ strbeq r4, [r2], #-3892 @ 0xfffff0cc │ │ │ │ mvnseq r1, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -847414,15 +847414,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ sub r9, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #40] @ 347d08 <__cxa_atexit@plt+0x33b924> │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ @@ -847451,15 +847451,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r4, [r2], #-3300 @ 0xfffff31c │ │ │ │ strbeq r4, [r2], #-3572 @ 0xfffff20c │ │ │ │ mvnseq r1, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -847499,15 +847499,15 @@ │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ add r1, r6, #16 │ │ │ │ sub r9, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r0 │ │ │ │ stm r1, {r2, ip, lr} │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r0 │ │ │ │ bx r1 │ │ │ │ ldr r2, [pc, #32] @ 347e58 <__cxa_atexit@plt+0x33ba74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ @@ -847535,15 +847535,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r4, [r2], #-2964 @ 0xfffff46c │ │ │ │ strbeq r4, [r2], #-3236 @ 0xfffff35c │ │ │ │ mvnseq r1, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -847578,15 +847578,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ sub r9, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #40] @ 347f98 <__cxa_atexit@plt+0x33bbb4> │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ @@ -847615,15 +847615,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r4, [r2], #-2644 @ 0xfffff5ac │ │ │ │ strbeq r4, [r2], #-2916 @ 0xfffff49c │ │ │ │ mvnseq r1, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -847658,15 +847658,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ sub r9, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #40] @ 3480d8 <__cxa_atexit@plt+0x33bcf4> │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ @@ -847695,15 +847695,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r4, [r2], #-2324 @ 0xfffff6ec │ │ │ │ strbeq r4, [r2], #-2596 @ 0xfffff5dc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -847718,15 +847718,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r4, [r2], #-2232 @ 0xfffff748 │ │ │ │ strbeq r4, [r2], #-2504 @ 0xfffff638 │ │ │ │ mvnseq r1, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -847761,15 +847761,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ sub r9, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, r1 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #40] @ 348274 <__cxa_atexit@plt+0x33be90> │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ @@ -847792,15 +847792,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3482b4 <__cxa_atexit@plt+0x33bed0> │ │ │ │ ldr r3, [pc, #32] @ 3482c4 <__cxa_atexit@plt+0x33bee0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r8, sl │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r7, [pc, #12] @ 3482c8 <__cxa_atexit@plt+0x33bee4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ mvnseq r1, #120, 18 @ 0x1e0000 │ │ │ │ mvnseq r1, #84, 18 @ 0x150000 │ │ │ │ @@ -847817,15 +847817,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ + b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff708 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ mvnseq r1, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ @@ -847835,15 +847835,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 348364 <__cxa_atexit@plt+0x33bf80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ + b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strbeq r4, [r2], #-2016 @ 0xfffff820 │ │ │ │ mvnseq r1, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -847863,39 +847863,39 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r6, [r5, #16] │ │ │ │ str r0, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ + b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mvnseq r1, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff6c8 │ │ │ │ mvnseq r1, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 34840c <__cxa_atexit@plt+0x33c028> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq r1, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 348430 <__cxa_atexit@plt+0x33c04c> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq r1, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -847935,28 +847935,28 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r6, r9 │ │ │ │ mov r8, r2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [pc, #36] @ 34852c <__cxa_atexit@plt+0x33c148> │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r0, [r1] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xfffff658 │ │ │ │ @ instruction: 0xfffff6a0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ strbeq r4, [r2], #-1660 @ 0xfffff984 │ │ │ │ mvnseq r1, #156, 10 @ 0x27000000 │ │ │ │ @@ -847982,21 +847982,21 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, sl │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 3485d0 <__cxa_atexit@plt+0x33c1ec> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ strbeq r4, [r2], #-1472 @ 0xfffffa40 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ mvnseq r1, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -848046,15 +848046,15 @@ │ │ │ │ stmda r5, {r3, lr} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r6, [pc, #240] @ 34878c <__cxa_atexit@plt+0x33c3a8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr fp, [sp] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #12 │ │ │ │ str r8, [r5, #4] │ │ │ │ cmp r0, r1 │ │ │ │ str r2, [r5, #8] │ │ │ │ bcc 348718 <__cxa_atexit@plt+0x33c334> │ │ │ │ ldr lr, [pc, #172] @ 348778 <__cxa_atexit@plt+0x33c394> │ │ │ │ @@ -848069,39 +848069,39 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r6, [pc, #136] @ 348780 <__cxa_atexit@plt+0x33c39c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r1 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #72] @ 348768 <__cxa_atexit@plt+0x33c384> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldr r7, [pc, #48] @ 348774 <__cxa_atexit@plt+0x33c390> │ │ │ │ ldr fp, [sp] │ │ │ │ mov r6, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0xfffff4a0 │ │ │ │ strbeq r4, [r2], #-1084 @ 0xfffffbc4 │ │ │ │ @@ -848130,21 +848130,21 @@ │ │ │ │ ldr r0, [r5, #24] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 348820 <__cxa_atexit@plt+0x33c43c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xfffff3b0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strbeq r4, [r2], #-872 @ 0xfffffc98 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ mvnseq r1, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -848201,15 +848201,15 @@ │ │ │ │ str r8, [r6, #12] │ │ │ │ str ip, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, sl │ │ │ │ mov r8, r3 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #40] @ 348958 <__cxa_atexit@plt+0x33c574> │ │ │ │ ldr fp, [sp] │ │ │ │ mov r6, #20 │ │ │ │ @@ -848251,15 +848251,15 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, sl │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 348a04 <__cxa_atexit@plt+0x33c620> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa108 <__cxa_atexit@plt+0x3edd24> │ │ │ │ @ instruction: 0xfffff374 │ │ │ │ @@ -848318,24 +848318,24 @@ │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r6, [pc, #144] @ 348b68 <__cxa_atexit@plt+0x33c784> │ │ │ │ mov r8, r2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r0 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #100] @ 348b58 <__cxa_atexit@plt+0x33c774> │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r0, r2, r3} │ │ │ │ ldr r3, [pc, #84] @ 348b5c <__cxa_atexit@plt+0x33c778> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #44] @ 348b54 <__cxa_atexit@plt+0x33c770> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ @@ -848365,15 +848365,15 @@ │ │ │ │ ldr r0, [r3, #-8] │ │ │ │ ldr r8, [r3, #12] │ │ │ │ ldr r9, [r3, #16] │ │ │ │ bne 348ba8 <__cxa_atexit@plt+0x33c7c4> │ │ │ │ ldr r7, [pc, #300] @ 348ccc <__cxa_atexit@plt+0x33c8e8> │ │ │ │ str r0, [r5, #40]! @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 3fa678 <__cxa_atexit@plt+0x3ee294> │ │ │ │ + b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #56 @ 0x38 │ │ │ │ cmp ip, r2 │ │ │ │ bcc 348c7c <__cxa_atexit@plt+0x33c898> │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r4, [r5, #8] │ │ │ │ ldr lr, [r5, #32] │ │ │ │ @@ -848418,15 +848418,15 @@ │ │ │ │ ldr r6, [pc, #116] @ 348cd8 <__cxa_atexit@plt+0x33c8f4> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r1 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #52] @ 348cc8 <__cxa_atexit@plt+0x33c8e4> │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ @@ -848462,15 +848462,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 348d38 <__cxa_atexit@plt+0x33c954> │ │ │ │ ldr r3, [pc, #60] @ 348d58 <__cxa_atexit@plt+0x33c974> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r2, r9} │ │ │ │ str r8, [r5, #12] │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 348d54 <__cxa_atexit@plt+0x33c970> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -848588,15 +848588,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 348f24 <__cxa_atexit@plt+0x33cb40> │ │ │ │ ldr r2, [pc, #32] @ 348f34 <__cxa_atexit@plt+0x33cb50> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fac60 <__cxa_atexit@plt+0x3ee87c> │ │ │ │ + b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ ldr r7, [pc, #12] @ 348f38 <__cxa_atexit@plt+0x33cb54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ mvnseq r0, #36, 26 @ 0x900 │ │ │ │ mvnseq r0, #252, 24 @ 0xfc00 │ │ │ │ @@ -848656,24 +848656,24 @@ │ │ │ │ ldr r1, [pc, #36] @ 349040 <__cxa_atexit@plt+0x33cc5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac60 <__cxa_atexit@plt+0x3ee87c> │ │ │ │ + b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbeq r3, [r2], #-2560 @ 0xfffff600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa9c0 <__cxa_atexit@plt+0x3ee5dc> │ │ │ │ + b 3faa18 <__cxa_atexit@plt+0x3ee634> │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mvnseq r0, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -848716,15 +848716,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ stm r0, {r3, r9, sl, lr} │ │ │ │ sub r9, r6, #19 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #64] @ 34916c <__cxa_atexit@plt+0x33cd88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -848802,15 +848802,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ ldr r2, [pc, #68] @ 3492b8 <__cxa_atexit@plt+0x33ced4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r8 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r7, #4] │ │ │ │ ldr r7, [pc, #24] @ 3492b0 <__cxa_atexit@plt+0x33cecc> │ │ │ │ mov r0, #12 │ │ │ │ @@ -848839,15 +848839,15 @@ │ │ │ │ bhi 349318 <__cxa_atexit@plt+0x33cf34> │ │ │ │ ldr r3, [pc, #56] @ 349334 <__cxa_atexit@plt+0x33cf50> │ │ │ │ str r8, [r5, #-12] │ │ │ │ mov r8, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fac60 <__cxa_atexit@plt+0x3ee87c> │ │ │ │ + b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 349330 <__cxa_atexit@plt+0x33cf4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -848938,15 +848938,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fac68 <__cxa_atexit@plt+0x3ee884> │ │ │ │ + b 3facc0 <__cxa_atexit@plt+0x3ee8dc> │ │ │ │ ldr r7, [pc, #16] @ 3494b4 <__cxa_atexit@plt+0x33d0d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ mvnseq r0, #208, 14 @ 0x3400000 │ │ │ │ @@ -848970,30 +848970,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 349520 <__cxa_atexit@plt+0x33d13c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fac68 <__cxa_atexit@plt+0x3ee884> │ │ │ │ + b 3facc0 <__cxa_atexit@plt+0x3ee8dc> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ strbeq r3, [r2], #-1388 @ 0xfffffa94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 34954c <__cxa_atexit@plt+0x33d168> │ │ │ │ ldr r7, [pc, #24] @ 349558 <__cxa_atexit@plt+0x33d174> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fac68 <__cxa_atexit@plt+0x3ee884> │ │ │ │ + b 3facc0 <__cxa_atexit@plt+0x3ee8dc> │ │ │ │ strbeq r3, [r2], #-1332 @ 0xfffffacc │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r7, r6 │ │ │ │ bcc 349600 <__cxa_atexit@plt+0x33d21c> │ │ │ │ ldm r5, {r2, r7, r8} │ │ │ │ @@ -849027,15 +849027,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r3, #48] @ 0x30 │ │ │ │ sub r9, r6, #5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str ip, [r3, #40] @ 0x28 │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #36] @ 34962c <__cxa_atexit@plt+0x33d248> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @@ -849389,15 +849389,15 @@ │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str sl, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -849419,15 +849419,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 349c30 <__cxa_atexit@plt+0x33d84c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ strbeq r2, [r2], #-3676 @ 0xfffff1a4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -849436,15 +849436,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ ldmib r5, {r7, r8, r9} │ │ │ │ ldreq sl, [r5, #16] │ │ │ │ ldrne r3, [pc, #12] @ 349c64 <__cxa_atexit@plt+0x33d880> │ │ │ │ add r5, r5, #20 │ │ │ │ ldrne r3, [pc, r3] │ │ │ │ addne sl, r3, #2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ strbeq r2, [r2], #-3608 @ 0xfffff1e8 │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -849487,15 +849487,15 @@ │ │ │ │ mov r8, sl │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7, #48] @ 0x30 │ │ │ │ mov r7, r9 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, ip │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #44] @ 349d64 <__cxa_atexit@plt+0x33d980> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -849557,15 +849557,15 @@ │ │ │ │ str r1, [r1, #44] @ 0x2c │ │ │ │ sub r1, r6, #5 │ │ │ │ mov r8, r9 │ │ │ │ mov sl, fp │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov fp, ip │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #72] @ 349e98 <__cxa_atexit@plt+0x33dab4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ @@ -849593,15 +849593,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 349ed8 <__cxa_atexit@plt+0x33daf4> │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r5], #8 │ │ │ │ add sl, r3, #2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ strbeq r2, [r2], #-2984 @ 0xfffff458 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #4 │ │ │ │ cmp fp, r6 │ │ │ │ @@ -849621,15 +849621,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #76] @ 349f84 <__cxa_atexit@plt+0x33dba0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r7, [pc, #24] @ 349f78 <__cxa_atexit@plt+0x33db94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ @@ -849995,15 +849995,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r2, [pc, #84] @ 34a560 <__cxa_atexit@plt+0x33e17c> │ │ │ │ str sl, [r3, #32] │ │ │ │ sub r9, r6, #3 │ │ │ │ sub sl, r6, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #28] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r7, [pc, #24] @ 34a550 <__cxa_atexit@plt+0x33e16c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ @@ -850064,15 +850064,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ mov r8, sl │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r1 │ │ │ │ mov fp, ip │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov fp, ip │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ ldr r6, [r7, #4] │ │ │ │ ldr r7, [pc, #32] @ 34a674 <__cxa_atexit@plt+0x33e290> │ │ │ │ @@ -850125,15 +850125,15 @@ │ │ │ │ sub r2, r6, #5 │ │ │ │ stmib r3, {r7, r9} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r7, [pc, #24] @ 34a758 <__cxa_atexit@plt+0x33e374> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ @@ -850360,15 +850360,15 @@ │ │ │ │ bhi 34aad4 <__cxa_atexit@plt+0x33e6f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 34aadc <__cxa_atexit@plt+0x33e6f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r2], #-3932 @ 0xfffff0a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -850820,15 +850820,15 @@ │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r9, [r5, #28] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 34b274 <__cxa_atexit@plt+0x33ee90> │ │ │ │ ldr r8, [pc, #112] @ 34b28c <__cxa_atexit@plt+0x33eea8> │ │ │ │ ldr lr, [pc, #112] @ 34b290 <__cxa_atexit@plt+0x33eeac> │ │ │ │ sub r2, r3, #19 │ │ │ │ @@ -850846,15 +850846,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str ip, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @@ -850870,15 +850870,15 @@ │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r9, [r5, #28] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq lr, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov ip, r4 │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -850954,15 +850954,15 @@ │ │ │ │ ldr r4, [pc, #172] @ 34b4b0 <__cxa_atexit@plt+0x33f0cc> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ ldr r9, [sp] │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ str r4, [r3, #32] │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r4, ip │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r4, ip │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 34b47c <__cxa_atexit@plt+0x33f098> │ │ │ │ ldr r0, [pc, #84] @ 34b490 <__cxa_atexit@plt+0x33f0ac> │ │ │ │ @@ -850976,15 +850976,15 @@ │ │ │ │ ldr r7, [pc, #56] @ 34b494 <__cxa_atexit@plt+0x33f0b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r4, ip │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r4, #56 @ 0x38 │ │ │ │ b 34b480 <__cxa_atexit@plt+0x33f09c> │ │ │ │ mov r4, #28 │ │ │ │ str r4, [ip, #828] @ 0x33c │ │ │ │ mov r4, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0x000001bc │ │ │ │ @@ -851022,15 +851022,15 @@ │ │ │ │ str r0, [r9, #20] │ │ │ │ str lr, [r9, #24] │ │ │ │ ldr r7, [pc, #96] @ 34b57c <__cxa_atexit@plt+0x33f198> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ cmp r2, r6 │ │ │ │ bcc 34b56c <__cxa_atexit@plt+0x33f188> │ │ │ │ ldr r1, [pc, #68] @ 34b580 <__cxa_atexit@plt+0x33f19c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ str ip, [r9, #12] │ │ │ │ @@ -851038,15 +851038,15 @@ │ │ │ │ str r0, [r9, #20] │ │ │ │ str lr, [r9, #24] │ │ │ │ ldr r7, [pc, #40] @ 34b584 <__cxa_atexit@plt+0x33f1a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ strbeq r1, [r2], #-1368 @ 0xfffffaa8 │ │ │ │ @ instruction: 0xfffff8b8 │ │ │ │ strbeq r1, [r2], #-1304 @ 0xfffffae8 │ │ │ │ @@ -851601,15 +851601,15 @@ │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ ldr r5, [pc, #52] @ 34be5c <__cxa_atexit@plt+0x33fa78> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r9 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -851637,15 +851637,15 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r0, [pc, #56] @ 34beec <__cxa_atexit@plt+0x33fb08> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fac10 <__cxa_atexit@plt+0x3ee82c> │ │ │ │ + b 3fac68 <__cxa_atexit@plt+0x3ee884> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -851661,15 +851661,15 @@ │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r1, [pc, #24] @ 34bf30 <__cxa_atexit@plt+0x33fb4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r0, [r2], #-2824 @ 0xfffff4f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -851705,15 +851705,15 @@ │ │ │ │ mov r8, lr │ │ │ │ add ip, pc, ip │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -851737,15 +851737,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r9, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fac18 <__cxa_atexit@plt+0x3ee834> │ │ │ │ + b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ mov r6, r3 │ │ │ │ b 34c068 <__cxa_atexit@plt+0x33fc84> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 34c078 <__cxa_atexit@plt+0x33fc94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -851835,15 +851835,15 @@ │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ ldr r5, [pc, #52] @ 34c204 <__cxa_atexit@plt+0x33fe20> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r9 │ │ │ │ - b 3faa50 <__cxa_atexit@plt+0x3ee66c> │ │ │ │ + b 3faaa8 <__cxa_atexit@plt+0x3ee6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -851881,15 +851881,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -851898,15 +851898,15 @@ │ │ │ │ bhi 34c2dc <__cxa_atexit@plt+0x33fef8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 34c2e4 <__cxa_atexit@plt+0x33ff00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac40 <__cxa_atexit@plt+0x3ee85c> │ │ │ │ + b 3fac98 <__cxa_atexit@plt+0x3ee8b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r0, [r2], #-1876 @ 0xfffff8ac │ │ │ │ mvnseq sp, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -851940,15 +851940,15 @@ │ │ │ │ stm lr, {r1, r3, fp} │ │ │ │ ldr fp, [sp] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r5, ip │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #28] │ │ │ │ - b 3fac38 <__cxa_atexit@plt+0x3ee854> │ │ │ │ + b 3fac90 <__cxa_atexit@plt+0x3ee8ac> │ │ │ │ mov r6, r3 │ │ │ │ b 34c394 <__cxa_atexit@plt+0x33ffb0> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 34c3a4 <__cxa_atexit@plt+0x33ffc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -851960,15 +851960,15 @@ │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 34c3d4 <__cxa_atexit@plt+0x33fff0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ strbeq r0, [r2], #-1900 @ 0xfffff894 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 34c3f8 <__cxa_atexit@plt+0x340014> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mvnseq sp, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r8, r0 │ │ │ │ @@ -852016,15 +852016,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #12] │ │ │ │ str sl, [r6, #28] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fac38 <__cxa_atexit@plt+0x3ee854> │ │ │ │ + b 3fac90 <__cxa_atexit@plt+0x3ee8ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 34c50c <__cxa_atexit@plt+0x340128> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -852085,15 +852085,15 @@ │ │ │ │ mov r7, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #12] │ │ │ │ add r2, r6, #16 │ │ │ │ stm r2, {r0, r6, lr} │ │ │ │ mov r6, r1 │ │ │ │ mov r8, ip │ │ │ │ - b 3fac38 <__cxa_atexit@plt+0x3ee854> │ │ │ │ + b 3fac90 <__cxa_atexit@plt+0x3ee8ac> │ │ │ │ mov r1, r6 │ │ │ │ b 34c5d8 <__cxa_atexit@plt+0x3401f4> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 34c5f4 <__cxa_atexit@plt+0x340210> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -852123,15 +852123,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq sp, #200, 12 @ 0xc800000 │ │ │ │ mvnseq sp, #216, 12 @ 0xd800000 │ │ │ │ strbeq r0, [r2], #-972 @ 0xfffffc34 │ │ │ │ @@ -852430,15 +852430,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 34cb34 <__cxa_atexit@plt+0x340750> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq pc, [r1], #-3844 @ 0xfffff0fc @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -852458,15 +852458,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str sl, [r8, #16]! │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #32] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -852498,15 +852498,15 @@ │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -852533,15 +852533,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 34ccd0 <__cxa_atexit@plt+0x3408ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq pc, [r1], #-3432 @ 0xfffff298 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -852561,15 +852561,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str sl, [r8, #16]! │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ str r0, [r3, #24] │ │ │ │ str r1, [r3, #32] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -852601,15 +852601,15 @@ │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -852764,15 +852764,15 @@ │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ sub r9, r6, #17 │ │ │ │ sub sl, r6, #38 @ 0x26 │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r7, [pc, #64] @ 34d0ac <__cxa_atexit@plt+0x340cc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #136 @ 0x88 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -852882,15 +852882,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, #2 │ │ │ │ add lr, r3, #16 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm lr, {r0, r5, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -852929,15 +852929,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr fp, [sp] │ │ │ │ str r5, [r3, #24] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #28] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -852973,15 +852973,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ add lr, r3, #16 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm lr, {r0, r5, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -853020,15 +853020,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr fp, [sp] │ │ │ │ str r5, [r3, #24] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #28] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -853067,15 +853067,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ mov r6, r3 │ │ │ │ b 34d530 <__cxa_atexit@plt+0x34114c> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 34d540 <__cxa_atexit@plt+0x34115c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -853089,15 +853089,15 @@ │ │ │ │ ldr r8, [r3], #-4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34d578 <__cxa_atexit@plt+0x341194> │ │ │ │ ldr r5, [pc, #28] @ 34d588 <__cxa_atexit@plt+0x3411a4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ + b 3facc8 <__cxa_atexit@plt+0x3ee8e4> │ │ │ │ ldr r7, [pc, #12] @ 34d58c <__cxa_atexit@plt+0x3411a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ mvnseq ip, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -853185,62 +853185,62 @@ │ │ │ │ ldr r9, [r5, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne 34d718 <__cxa_atexit@plt+0x341334> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 34d760 <__cxa_atexit@plt+0x34137c> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 34d7a0 <__cxa_atexit@plt+0x3413bc> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 34d844 <__cxa_atexit@plt+0x341460> │ │ │ │ @@ -853322,62 +853322,62 @@ │ │ │ │ ldr r9, [r5, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne 34d93c <__cxa_atexit@plt+0x341558> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 34d984 <__cxa_atexit@plt+0x3415a0> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 34d9c4 <__cxa_atexit@plt+0x3415e0> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 34da6c <__cxa_atexit@plt+0x341688> │ │ │ │ @@ -853456,15 +853456,15 @@ │ │ │ │ str r1, [r3, #-16] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-20] @ 0xffffffec │ │ │ │ str r0, [r3, #-12] │ │ │ │ str sl, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ strbeq pc, [r1], #-68 @ 0xffffffbc @ │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @@ -853535,15 +853535,15 @@ │ │ │ │ str r8, [r3, #32] │ │ │ │ str r1, [r7, #4] │ │ │ │ str r0, [r7, #8] │ │ │ │ sub r9, r6, #1 │ │ │ │ sub sl, r6, #10 │ │ │ │ mov r7, lr │ │ │ │ mov r8, ip │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ mov r6, r3 │ │ │ │ b 34dc80 <__cxa_atexit@plt+0x34189c> │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 34dc9c <__cxa_atexit@plt+0x3418b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -853581,15 +853581,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 3fac78 <__cxa_atexit@plt+0x3ee894> │ │ │ │ + b 3facd0 <__cxa_atexit@plt+0x3ee8ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -853605,15 +853605,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34dd88 <__cxa_atexit@plt+0x3419a4> │ │ │ │ ldr r2, [pc, #36] @ 34dda0 <__cxa_atexit@plt+0x3419bc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ + b 3facc8 <__cxa_atexit@plt+0x3ee8e4> │ │ │ │ ldr r7, [pc, #20] @ 34dda4 <__cxa_atexit@plt+0x3419c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @@ -853647,15 +853647,15 @@ │ │ │ │ str lr, [r3, #-20] @ 0xffffffec │ │ │ │ str ip, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xfffff7b8 │ │ │ │ strbeq lr, [r1], #-3412 @ 0xfffff2ac │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ @@ -853678,15 +853678,15 @@ │ │ │ │ bhi 34dec0 <__cxa_atexit@plt+0x341adc> │ │ │ │ ldr r2, [pc, #72] @ 34dee0 <__cxa_atexit@plt+0x341afc> │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ + b 3facc8 <__cxa_atexit@plt+0x3ee8e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 34dedc <__cxa_atexit@plt+0x341af8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -853703,15 +853703,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34df10 <__cxa_atexit@plt+0x341b2c> │ │ │ │ ldr r2, [pc, #40] @ 34df28 <__cxa_atexit@plt+0x341b44> │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ + b 3facc8 <__cxa_atexit@plt+0x3ee8e4> │ │ │ │ ldr r3, [pc, #20] @ 34df2c <__cxa_atexit@plt+0x341b48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @@ -853778,15 +853778,15 @@ │ │ │ │ beq 34e03c <__cxa_atexit@plt+0x341c58> │ │ │ │ cmp fp, r5 │ │ │ │ bhi 34e058 <__cxa_atexit@plt+0x341c74> │ │ │ │ ldr r3, [pc, #80] @ 34e080 <__cxa_atexit@plt+0x341c9c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ + b 3facc8 <__cxa_atexit@plt+0x3ee8e4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 34e07c <__cxa_atexit@plt+0x341c98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -853822,15 +853822,15 @@ │ │ │ │ ldr r3, [pc, #96] @ 34e134 <__cxa_atexit@plt+0x341d50> │ │ │ │ str r9, [r5] │ │ │ │ mov r5, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ + b 3facc8 <__cxa_atexit@plt+0x3ee8e4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 34e130 <__cxa_atexit@plt+0x341d4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r3, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -853852,15 +853852,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34e164 <__cxa_atexit@plt+0x341d80> │ │ │ │ ldr r2, [pc, #40] @ 34e17c <__cxa_atexit@plt+0x341d98> │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ + b 3facc8 <__cxa_atexit@plt+0x3ee8e4> │ │ │ │ ldr r3, [pc, #20] @ 34e180 <__cxa_atexit@plt+0x341d9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @@ -853869,15 +853869,15 @@ │ │ │ │ ldr r8, [r3], #-4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34e1a8 <__cxa_atexit@plt+0x341dc4> │ │ │ │ ldr r5, [pc, #28] @ 34e1b8 <__cxa_atexit@plt+0x341dd4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac08 <__cxa_atexit@plt+0x3ee824> │ │ │ │ + b 3fac60 <__cxa_atexit@plt+0x3ee87c> │ │ │ │ ldr r7, [pc, #12] @ 34e1bc <__cxa_atexit@plt+0x341dd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ mvnseq fp, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -853965,62 +853965,62 @@ │ │ │ │ ldr r9, [r5, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne 34e348 <__cxa_atexit@plt+0x341f64> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 34e390 <__cxa_atexit@plt+0x341fac> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 34e3d0 <__cxa_atexit@plt+0x341fec> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34e420 <__cxa_atexit@plt+0x34203c> │ │ │ │ ldr r2, [pc, #36] @ 34e428 <__cxa_atexit@plt+0x342044> │ │ │ │ @@ -854066,15 +854066,15 @@ │ │ │ │ str r8, [r3, #32] │ │ │ │ str r1, [r7, #4] │ │ │ │ str r0, [r7, #8] │ │ │ │ sub r9, r6, #1 │ │ │ │ sub sl, r6, #10 │ │ │ │ mov r7, lr │ │ │ │ mov r8, ip │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ mov r6, r3 │ │ │ │ b 34e4cc <__cxa_atexit@plt+0x3420e8> │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 34e4e8 <__cxa_atexit@plt+0x342104> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -854124,15 +854124,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r9, r0, #1 │ │ │ │ sub sl, r0, #10 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, ip │ │ │ │ mov r8, lr │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r0, r6 │ │ │ │ b 34e5bc <__cxa_atexit@plt+0x3421d8> │ │ │ │ mov r1, #32 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 34e5e0 <__cxa_atexit@plt+0x3421fc> │ │ │ │ @@ -854182,15 +854182,15 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ ldr r2, [pc, #60] @ 34e6b4 <__cxa_atexit@plt+0x3422d0> │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-16] │ │ │ │ stmdb r3, {r0, lr} │ │ │ │ - b 3fac80 <__cxa_atexit@plt+0x3ee89c> │ │ │ │ + b 3facd8 <__cxa_atexit@plt+0x3ee8f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -854207,15 +854207,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34e6f0 <__cxa_atexit@plt+0x34230c> │ │ │ │ ldr r2, [pc, #36] @ 34e708 <__cxa_atexit@plt+0x342324> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac08 <__cxa_atexit@plt+0x3ee824> │ │ │ │ + b 3fac60 <__cxa_atexit@plt+0x3ee87c> │ │ │ │ ldr r7, [pc, #20] @ 34e70c <__cxa_atexit@plt+0x342328> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @@ -854256,15 +854256,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str r0, [r3, #-16] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #8] │ │ │ │ str ip, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r4, r9 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r9, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ strbeq lr, [r1], #-1004 @ 0xfffffc14 │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ @@ -854293,15 +854293,15 @@ │ │ │ │ bhi 34e864 <__cxa_atexit@plt+0x342480> │ │ │ │ ldr r2, [pc, #80] @ 34e884 <__cxa_atexit@plt+0x3424a0> │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 3fac08 <__cxa_atexit@plt+0x3ee824> │ │ │ │ + b 3fac60 <__cxa_atexit@plt+0x3ee87c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r3, #-12]! │ │ │ │ mov r5, r3 │ │ │ │ stmib r3, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @@ -854320,15 +854320,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34e8b4 <__cxa_atexit@plt+0x3424d0> │ │ │ │ ldr r2, [pc, #40] @ 34e8cc <__cxa_atexit@plt+0x3424e8> │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac08 <__cxa_atexit@plt+0x3ee824> │ │ │ │ + b 3fac60 <__cxa_atexit@plt+0x3ee87c> │ │ │ │ ldr r3, [pc, #20] @ 34e8d0 <__cxa_atexit@plt+0x3424ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ @@ -854341,15 +854341,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34e908 <__cxa_atexit@plt+0x342524> │ │ │ │ ldr r2, [pc, #28] @ 34e918 <__cxa_atexit@plt+0x342534> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac08 <__cxa_atexit@plt+0x3ee824> │ │ │ │ + b 3fac60 <__cxa_atexit@plt+0x3ee87c> │ │ │ │ ldr r7, [pc, #12] @ 34e91c <__cxa_atexit@plt+0x342538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff4984 │ │ │ │ mvnseq fp, #32, 4 │ │ │ │ mvnseq fp, #232, 2 @ 0x3a │ │ │ │ @@ -854423,15 +854423,15 @@ │ │ │ │ beq 34ea50 <__cxa_atexit@plt+0x34266c> │ │ │ │ cmp fp, r5 │ │ │ │ bhi 34ea6c <__cxa_atexit@plt+0x342688> │ │ │ │ ldr r3, [pc, #80] @ 34ea94 <__cxa_atexit@plt+0x3426b0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 3fac08 <__cxa_atexit@plt+0x3ee824> │ │ │ │ + b 3fac60 <__cxa_atexit@plt+0x3ee87c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 34ea90 <__cxa_atexit@plt+0x3426ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -854467,15 +854467,15 @@ │ │ │ │ ldr r3, [pc, #96] @ 34eb48 <__cxa_atexit@plt+0x342764> │ │ │ │ str r9, [r5] │ │ │ │ mov r5, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fac08 <__cxa_atexit@plt+0x3ee824> │ │ │ │ + b 3fac60 <__cxa_atexit@plt+0x3ee87c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 34eb44 <__cxa_atexit@plt+0x342760> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r3, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -854497,15 +854497,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34eb78 <__cxa_atexit@plt+0x342794> │ │ │ │ ldr r2, [pc, #40] @ 34eb90 <__cxa_atexit@plt+0x3427ac> │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac08 <__cxa_atexit@plt+0x3ee824> │ │ │ │ + b 3fac60 <__cxa_atexit@plt+0x3ee87c> │ │ │ │ ldr r3, [pc, #20] @ 34eb94 <__cxa_atexit@plt+0x3427b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ @@ -854514,15 +854514,15 @@ │ │ │ │ ldr r8, [r3], #-4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34ebbc <__cxa_atexit@plt+0x3427d8> │ │ │ │ ldr r5, [pc, #28] @ 34ebcc <__cxa_atexit@plt+0x3427e8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac88 <__cxa_atexit@plt+0x3ee8a4> │ │ │ │ + b 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ ldr r7, [pc, #12] @ 34ebd0 <__cxa_atexit@plt+0x3427ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ mvnseq fp, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -854610,62 +854610,62 @@ │ │ │ │ ldr r9, [r5, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne 34ed5c <__cxa_atexit@plt+0x342978> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 34eda4 <__cxa_atexit@plt+0x3429c0> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 34ede4 <__cxa_atexit@plt+0x342a00> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mvnseq sl, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34ee8c <__cxa_atexit@plt+0x342aa8> │ │ │ │ ldr r1, [pc, #124] @ 34ee94 <__cxa_atexit@plt+0x342ab0> │ │ │ │ @@ -854805,15 +854805,15 @@ │ │ │ │ str r8, [r3, #32] │ │ │ │ str r1, [r7, #4] │ │ │ │ str r0, [r7, #8] │ │ │ │ sub r9, r6, #1 │ │ │ │ sub sl, r6, #10 │ │ │ │ mov r7, lr │ │ │ │ mov r8, ip │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ mov r6, r3 │ │ │ │ b 34f058 <__cxa_atexit@plt+0x342c74> │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 34f074 <__cxa_atexit@plt+0x342c90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -854852,15 +854852,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 3fac90 <__cxa_atexit@plt+0x3ee8ac> │ │ │ │ + b 3face8 <__cxa_atexit@plt+0x3ee904> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -854876,15 +854876,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34f164 <__cxa_atexit@plt+0x342d80> │ │ │ │ ldr r2, [pc, #36] @ 34f17c <__cxa_atexit@plt+0x342d98> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac88 <__cxa_atexit@plt+0x3ee8a4> │ │ │ │ + b 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ ldr r7, [pc, #20] @ 34f180 <__cxa_atexit@plt+0x342d9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @@ -854919,15 +854919,15 @@ │ │ │ │ str lr, [r3, #-20] @ 0xffffffec │ │ │ │ str ip, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ strbeq sp, [r1], #-2420 @ 0xfffff68c │ │ │ │ mvnseq sl, #72, 30 @ 0x120 │ │ │ │ @@ -854951,15 +854951,15 @@ │ │ │ │ bhi 34f2a4 <__cxa_atexit@plt+0x342ec0> │ │ │ │ ldr r2, [pc, #72] @ 34f2c4 <__cxa_atexit@plt+0x342ee0> │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 3fac88 <__cxa_atexit@plt+0x3ee8a4> │ │ │ │ + b 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 34f2c0 <__cxa_atexit@plt+0x342edc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -854977,15 +854977,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34f2f8 <__cxa_atexit@plt+0x342f14> │ │ │ │ ldr r2, [pc, #40] @ 34f310 <__cxa_atexit@plt+0x342f2c> │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac88 <__cxa_atexit@plt+0x3ee8a4> │ │ │ │ + b 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ ldr r3, [pc, #20] @ 34f314 <__cxa_atexit@plt+0x342f30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @@ -855051,15 +855051,15 @@ │ │ │ │ beq 34f420 <__cxa_atexit@plt+0x34303c> │ │ │ │ cmp fp, r5 │ │ │ │ bhi 34f43c <__cxa_atexit@plt+0x343058> │ │ │ │ ldr r3, [pc, #80] @ 34f464 <__cxa_atexit@plt+0x343080> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 3fac88 <__cxa_atexit@plt+0x3ee8a4> │ │ │ │ + b 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 34f460 <__cxa_atexit@plt+0x34307c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -855095,15 +855095,15 @@ │ │ │ │ ldr r3, [pc, #96] @ 34f518 <__cxa_atexit@plt+0x343134> │ │ │ │ str r9, [r5] │ │ │ │ mov r5, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fac88 <__cxa_atexit@plt+0x3ee8a4> │ │ │ │ + b 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 34f514 <__cxa_atexit@plt+0x343130> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r3, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -855126,15 +855126,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34f54c <__cxa_atexit@plt+0x343168> │ │ │ │ ldr r2, [pc, #40] @ 34f564 <__cxa_atexit@plt+0x343180> │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac88 <__cxa_atexit@plt+0x3ee8a4> │ │ │ │ + b 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ ldr r3, [pc, #20] @ 34f568 <__cxa_atexit@plt+0x343184> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @@ -855168,15 +855168,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #-16] │ │ │ │ str r8, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ str sl, [r3, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r7, [pc, #28] @ 34f618 <__cxa_atexit@plt+0x343234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strbeq sp, [r1], #-1440 @ 0xfffffa60 │ │ │ │ @@ -855268,62 +855268,62 @@ │ │ │ │ ldr r9, [r5, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne 34f7a4 <__cxa_atexit@plt+0x3433c0> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 34f7ec <__cxa_atexit@plt+0x343408> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 34f82c <__cxa_atexit@plt+0x343448> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34f8e8 <__cxa_atexit@plt+0x343504> │ │ │ │ add lr, r7, #8 │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -855357,15 +855357,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r9, r0, #1 │ │ │ │ sub sl, r0, #10 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, ip │ │ │ │ mov r8, lr │ │ │ │ - b 3fa738 <__cxa_atexit@plt+0x3ee354> │ │ │ │ + b 3fa760 <__cxa_atexit@plt+0x3ee37c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r0, r6 │ │ │ │ b 34f900 <__cxa_atexit@plt+0x34351c> │ │ │ │ mov r1, #32 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 34f924 <__cxa_atexit@plt+0x343540> │ │ │ │ @@ -855447,15 +855447,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ add lr, r3, #8 │ │ │ │ str r0, [r3, #-20] @ 0xffffffec │ │ │ │ str r2, [r3, #-16] │ │ │ │ stm lr, {r8, sl, ip} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r7, [pc, #36] @ 34fa7c <__cxa_atexit@plt+0x343698> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -855475,15 +855475,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 34facc <__cxa_atexit@plt+0x3436e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac98 <__cxa_atexit@plt+0x3ee8b4> │ │ │ │ + b 3facf0 <__cxa_atexit@plt+0x3ee90c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq ip, [r1], #-3964 @ 0xfffff084 │ │ │ │ strbeq ip, [r1], #-4008 @ 0xfffff058 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -855501,15 +855501,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fac38 <__cxa_atexit@plt+0x3ee854> │ │ │ │ + b 3fac90 <__cxa_atexit@plt+0x3ee8ac> │ │ │ │ mov r6, r3 │ │ │ │ b 34fb38 <__cxa_atexit@plt+0x343754> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 34fb48 <__cxa_atexit@plt+0x343764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -855520,15 +855520,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #12] @ 34fb74 <__cxa_atexit@plt+0x343790> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mvnseq sl, #44, 12 @ 0x2c00000 │ │ │ │ mvnseq sl, #56, 2 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, sl │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -855572,15 +855572,15 @@ │ │ │ │ stm lr, {r6, r7, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fac38 <__cxa_atexit@plt+0x3ee854> │ │ │ │ + b 3fac90 <__cxa_atexit@plt+0x3ee8ac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ mov sl, r3 │ │ │ │ @@ -855639,15 +855639,15 @@ │ │ │ │ mov r7, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #12] │ │ │ │ add r2, r6, #16 │ │ │ │ stm r2, {r0, r6, lr} │ │ │ │ mov r6, r1 │ │ │ │ mov r8, ip │ │ │ │ - b 3fac38 <__cxa_atexit@plt+0x3ee854> │ │ │ │ + b 3fac90 <__cxa_atexit@plt+0x3ee8ac> │ │ │ │ mov r1, r6 │ │ │ │ b 34fd60 <__cxa_atexit@plt+0x34397c> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 34fd7c <__cxa_atexit@plt+0x343998> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -855680,15 +855680,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fac38 <__cxa_atexit@plt+0x3ee854> │ │ │ │ + b 3fac90 <__cxa_atexit@plt+0x3ee8ac> │ │ │ │ mov r6, r3 │ │ │ │ b 34fe04 <__cxa_atexit@plt+0x343a20> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 34fe14 <__cxa_atexit@plt+0x343a30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -855726,15 +855726,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str ip, [r6, #8] │ │ │ │ str r9, [r6, #-12] │ │ │ │ str r0, [r6, #-4] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, ip │ │ │ │ - b 3fac38 <__cxa_atexit@plt+0x3ee854> │ │ │ │ + b 3fac90 <__cxa_atexit@plt+0x3ee8ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 34fedc <__cxa_atexit@plt+0x343af8> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ @@ -855820,15 +855820,15 @@ │ │ │ │ ldr r8, [r3], #-4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 350024 <__cxa_atexit@plt+0x343c40> │ │ │ │ ldr r5, [pc, #28] @ 350034 <__cxa_atexit@plt+0x343c50> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac18 <__cxa_atexit@plt+0x3ee834> │ │ │ │ + b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ ldr r7, [pc, #12] @ 350038 <__cxa_atexit@plt+0x343c54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #11 │ │ │ │ mvnseq sl, #132, 2 @ 0x21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -856029,15 +856029,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ str r6, [r6, #48] @ 0x30 │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ @@ -856083,15 +856083,15 @@ │ │ │ │ str sl, [r3, #24] │ │ │ │ stm r2, {r1, r9, lr} │ │ │ │ ldr r2, [pc, #44] @ 35045c <__cxa_atexit@plt+0x344078> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ strbeq ip, [r1], #-1656 @ 0xfffff988 │ │ │ │ strbeq sp, [r1], #-460 @ 0xfffffe34 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @@ -856119,15 +856119,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 3504f4 <__cxa_atexit@plt+0x344110> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -856154,15 +856154,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3faca0 <__cxa_atexit@plt+0x3ee8bc> │ │ │ │ + b 3facf8 <__cxa_atexit@plt+0x3ee914> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -856177,15 +856177,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3505b8 <__cxa_atexit@plt+0x3441d4> │ │ │ │ ldr r2, [pc, #36] @ 3505d0 <__cxa_atexit@plt+0x3441ec> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac18 <__cxa_atexit@plt+0x3ee834> │ │ │ │ + b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ ldr r7, [pc, #20] @ 3505d4 <__cxa_atexit@plt+0x3441f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @@ -856225,15 +856225,15 @@ │ │ │ │ stm lr, {r7, r8, ip} │ │ │ │ str r2, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ stmdb r6, {r0, r9} │ │ │ │ str sl, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r2, [pc, #36] @ 3506b4 <__cxa_atexit@plt+0x3442d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r7, sl} │ │ │ │ @@ -856260,15 +856260,15 @@ │ │ │ │ beq 350704 <__cxa_atexit@plt+0x344320> │ │ │ │ cmp fp, r5 │ │ │ │ bhi 350720 <__cxa_atexit@plt+0x34433c> │ │ │ │ ldr r3, [pc, #80] @ 350748 <__cxa_atexit@plt+0x344364> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 3fac18 <__cxa_atexit@plt+0x3ee834> │ │ │ │ + b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 350744 <__cxa_atexit@plt+0x344360> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -856304,15 +856304,15 @@ │ │ │ │ ldr r3, [pc, #96] @ 3507fc <__cxa_atexit@plt+0x344418> │ │ │ │ str r9, [r5] │ │ │ │ mov r5, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fac18 <__cxa_atexit@plt+0x3ee834> │ │ │ │ + b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 3507f8 <__cxa_atexit@plt+0x344414> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r3, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -856334,15 +856334,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35082c <__cxa_atexit@plt+0x344448> │ │ │ │ ldr r2, [pc, #40] @ 350844 <__cxa_atexit@plt+0x344460> │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac18 <__cxa_atexit@plt+0x3ee834> │ │ │ │ + b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ ldr r3, [pc, #20] @ 350848 <__cxa_atexit@plt+0x344464> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @@ -856354,15 +856354,15 @@ │ │ │ │ bhi 35087c <__cxa_atexit@plt+0x344498> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 350884 <__cxa_atexit@plt+0x3444a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faca8 <__cxa_atexit@plt+0x3ee8c4> │ │ │ │ + b 3fad00 <__cxa_atexit@plt+0x3ee91c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq ip, [r1], #-436 @ 0xfffffe4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -856409,40 +856409,40 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #20] @ 350964 <__cxa_atexit@plt+0x344580> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ + b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strbeq ip, [r1], #-208 @ 0xffffff30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 350984 <__cxa_atexit@plt+0x3445a0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 3509bc <__cxa_atexit@plt+0x3445d8> │ │ │ │ ldr r2, [pc, #36] @ 3509c0 <__cxa_atexit@plt+0x3445dc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #16] @ 3509c4 <__cxa_atexit@plt+0x3445e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq r9, #12, 6 @ 0x30000000 │ │ │ │ strbeq ip, [r1], #-160 @ 0xffffff60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -856472,15 +856472,15 @@ │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 350a54 <__cxa_atexit@plt+0x344670> │ │ │ │ ldr r2, [pc, #28] @ 350a64 <__cxa_atexit@plt+0x344680> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac18 <__cxa_atexit@plt+0x3ee834> │ │ │ │ + b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ ldr r7, [pc, #12] @ 350a68 <__cxa_atexit@plt+0x344684> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ mvnseq r9, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -856496,15 +856496,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ mvnseq r9, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ @@ -856527,15 +856527,15 @@ │ │ │ │ bhi 350b44 <__cxa_atexit@plt+0x344760> │ │ │ │ ldr r2, [pc, #72] @ 350b64 <__cxa_atexit@plt+0x344780> │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 3fac18 <__cxa_atexit@plt+0x3ee834> │ │ │ │ + b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 350b60 <__cxa_atexit@plt+0x34477c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -856552,15 +856552,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 350b94 <__cxa_atexit@plt+0x3447b0> │ │ │ │ ldr r2, [pc, #40] @ 350bac <__cxa_atexit@plt+0x3447c8> │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac18 <__cxa_atexit@plt+0x3ee834> │ │ │ │ + b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ ldr r3, [pc, #20] @ 350bb0 <__cxa_atexit@plt+0x3447cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ @@ -856578,15 +856578,15 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 350c04 <__cxa_atexit@plt+0x344820> │ │ │ │ ldr r3, [pc, #52] @ 350c20 <__cxa_atexit@plt+0x34483c> │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fac18 <__cxa_atexit@plt+0x3ee834> │ │ │ │ + b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 350c1c <__cxa_atexit@plt+0x344838> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -856601,15 +856601,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 350c58 <__cxa_atexit@plt+0x344874> │ │ │ │ ldr r2, [pc, #28] @ 350c68 <__cxa_atexit@plt+0x344884> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac18 <__cxa_atexit@plt+0x3ee834> │ │ │ │ + b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ ldr r7, [pc, #12] @ 350c6c <__cxa_atexit@plt+0x344888> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff2838 │ │ │ │ mvnseq r8, #216, 28 @ 0xd80 │ │ │ │ mvnseq r9, #56 @ 0x38 │ │ │ │ @@ -856632,15 +856632,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r9, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fac18 <__cxa_atexit@plt+0x3ee834> │ │ │ │ + b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ mov r6, r3 │ │ │ │ b 350ce4 <__cxa_atexit@plt+0x344900> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 350cf4 <__cxa_atexit@plt+0x344910> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -856704,15 +856704,15 @@ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 350df4 <__cxa_atexit@plt+0x344a10> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ + b 3fad08 <__cxa_atexit@plt+0x3ee924> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -856743,46 +856743,46 @@ │ │ │ │ mov r8, r9 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 350e90 <__cxa_atexit@plt+0x344aac> │ │ │ │ ldr r2, [pc, #28] @ 350ea0 <__cxa_atexit@plt+0x344abc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac18 <__cxa_atexit@plt+0x3ee834> │ │ │ │ + b 3fac70 <__cxa_atexit@plt+0x3ee88c> │ │ │ │ ldr r7, [pc, #12] @ 350ea4 <__cxa_atexit@plt+0x344ac0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ mvnseq r9, #32, 6 @ 0x80000000 │ │ │ │ - biceq r3, r6, #7733248 @ 0x760000 │ │ │ │ + biceq r2, r6, #2912 @ 0xb60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - biceq r3, r6, #10813440 @ 0xa50000 │ │ │ │ + biceq r2, r6, #3664 @ 0xe50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - biceq r3, r6, #13697024 @ 0xd10000 │ │ │ │ + biceq r2, r6, #17, 30 @ 0x44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - biceq r3, r6, #0, 18 │ │ │ │ + biceq r2, r6, #64, 30 @ 0x100 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - biceq r3, r6, #819200 @ 0xc8000 │ │ │ │ + biceq r2, r6, #456 @ 0x1c8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -856911,28 +856911,28 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ tst r7, #3 │ │ │ │ beq 351130 <__cxa_atexit@plt+0x344d4c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r8, #11 │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3511e4 <__cxa_atexit@plt+0x344e00> │ │ │ │ ldr r2, [pc, #128] @ 351200 <__cxa_atexit@plt+0x344e1c> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -856953,15 +856953,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [pc, #68] @ 351208 <__cxa_atexit@plt+0x344e24> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -856986,15 +856986,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r0, [pc, #36] @ 35126c <__cxa_atexit@plt+0x344e88> │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbeq fp, [r1], #-2068 @ 0xfffff7ec │ │ │ │ strbeq fp, [r1], #-2004 @ 0xfffff82c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -857025,15 +857025,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ strbeq fp, [r1], #-1912 @ 0xfffff888 │ │ │ │ - biceq r3, r6, #51642368 @ 0x3140000 │ │ │ │ + biceq r2, r6, #5, 28 @ 0x50 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -857073,15 +857073,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ strbeq fp, [r1], #-1816 @ 0xfffff8e8 │ │ │ │ strbeq fp, [r1], #-1760 @ 0xfffff920 │ │ │ │ mvnseq r8, #76, 28 @ 0x4c0 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - biceq r3, r6, #5505024 @ 0x540000 │ │ │ │ + biceq r2, r6, #5440 @ 0x1540 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 351488 <__cxa_atexit@plt+0x3450a4> │ │ │ │ ldr r3, [pc, #224] @ 3514b8 <__cxa_atexit@plt+0x3450d4> │ │ │ │ @@ -857145,15 +857145,15 @@ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ strbeq fp, [r1], #-1592 @ 0xfffff9c8 │ │ │ │ strbeq fp, [r1], #-1536 @ 0xfffffa00 │ │ │ │ mvnseq r8, #56, 26 @ 0xe00 │ │ │ │ mvnseq r8, #84, 26 @ 0x1500 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - biceq r3, r6, #34603008 @ 0x2100000 │ │ │ │ + biceq r2, r6, #24832 @ 0x6100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldmib r3, {r9, sl} │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -857198,15 +857198,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ strbeq fp, [r1], #-1328 @ 0xfffffad0 │ │ │ │ strbeq fp, [r1], #-1272 @ 0xfffffb08 │ │ │ │ mvnseq r8, #88, 24 @ 0x5800 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ - biceq r3, r6, #155189248 @ 0x9400000 │ │ │ │ + biceq r2, r6, #103424 @ 0x19400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3515fc <__cxa_atexit@plt+0x345218> │ │ │ │ ldr r2, [pc, #60] @ 351604 <__cxa_atexit@plt+0x345220> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -857215,15 +857215,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq 3515f0 <__cxa_atexit@plt+0x34520c> │ │ │ │ ldr r3, [pc, #40] @ 351608 <__cxa_atexit@plt+0x345224> │ │ │ │ mov r8, #11 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strbeq fp, [r1], #-1140 @ 0xfffffb8c │ │ │ │ @@ -857231,15 +857231,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 351630 <__cxa_atexit@plt+0x34524c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ strbeq fp, [r1], #-1076 @ 0xfffffbcc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -857256,15 +857256,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 351694 <__cxa_atexit@plt+0x3452b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - biceq r3, r6, #553648128 @ 0x21000000 │ │ │ │ + biceq r2, r6, #397312 @ 0x61000 │ │ │ │ mvnseq r8, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -857286,15 +857286,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ - biceq r3, r6, #-1006632958 @ 0xc4000002 │ │ │ │ + biceq r2, r6, #3948544 @ 0x3c4000 │ │ │ │ mvnseq r8, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 351734 <__cxa_atexit@plt+0x345350> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -857320,15 +857320,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 3517ac <__cxa_atexit@plt+0x3453c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r8, #212, 20 @ 0xd4000 │ │ │ │ strbeq fp, [r1], #-676 @ 0xfffffd5c │ │ │ │ strbeq fp, [r1], #-720 @ 0xfffffd30 │ │ │ │ @@ -857350,15 +857350,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 351824 <__cxa_atexit@plt+0x345440> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r8, #160, 20 @ 0xa0000 │ │ │ │ strbeq fp, [r1], #-556 @ 0xfffffdd4 │ │ │ │ strbeq fp, [r1], #-600 @ 0xfffffda8 │ │ │ │ @@ -857495,15 +857495,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 351a68 <__cxa_atexit@plt+0x345684> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r8, #224, 16 @ 0xe00000 │ │ │ │ strbeq sl, [r1], #-4072 @ 0xfffff018 │ │ │ │ strbeq fp, [r1], #-20 @ 0xffffffec │ │ │ │ @@ -857540,15 +857540,15 @@ │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ @@ -857579,15 +857579,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #16] │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -857596,15 +857596,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 351be4 <__cxa_atexit@plt+0x345800> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 351c40 <__cxa_atexit@plt+0x34585c> │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -857659,15 +857659,15 @@ │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ @@ -857698,15 +857698,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #16] │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -857715,15 +857715,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #20] @ 351dc0 <__cxa_atexit@plt+0x3459dc> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 351e1c <__cxa_atexit@plt+0x345a38> │ │ │ │ mov r3, r7 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -857856,15 +857856,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ ldr r7, [pc, #48] @ 352010 <__cxa_atexit@plt+0x345c2c> │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r2, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 352014 <__cxa_atexit@plt+0x345c30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @@ -857903,15 +857903,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ ldr r7, [pc, #48] @ 3520cc <__cxa_atexit@plt+0x345ce8> │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r2, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #24] @ 3520d0 <__cxa_atexit@plt+0x345cec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @@ -858023,15 +858023,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ ldr r7, [pc, #48] @ 3522ac <__cxa_atexit@plt+0x345ec8> │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r2, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 3522b0 <__cxa_atexit@plt+0x345ecc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @@ -858070,15 +858070,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ ldr r7, [pc, #48] @ 352368 <__cxa_atexit@plt+0x345f84> │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r2, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #24] @ 35236c <__cxa_atexit@plt+0x345f88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @@ -858700,15 +858700,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 352d38 <__cxa_atexit@plt+0x346954> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa690 <__cxa_atexit@plt+0x3ee2ac> │ │ │ │ + b 3fa6b8 <__cxa_atexit@plt+0x3ee2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r7, #32, 20 @ 0x20000 │ │ │ │ strbeq r9, [r1], #-3336 @ 0xfffff2f8 │ │ │ │ mvnseq r7, #24, 20 @ 0x18000 │ │ │ │ @@ -858734,15 +858734,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 352dc0 <__cxa_atexit@plt+0x3469dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #16] @ 352dc4 <__cxa_atexit@plt+0x3469e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strbeq sl, [r1], #-2092 @ 0xfffff7d4 │ │ │ │ mvnseq r7, #184, 18 @ 0x2e0000 │ │ │ │ @@ -858758,29 +858758,29 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [pc, #20] @ 352e10 <__cxa_atexit@plt+0x346a2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mvnseq r7, #96, 18 @ 0x180000 │ │ │ │ strbeq sl, [r1], #-1996 @ 0xfffff834 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 352e44 <__cxa_atexit@plt+0x346a60> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 352e4c <__cxa_atexit@plt+0x346a68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r1], #-3052 @ 0xfffff414 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -858818,15 +858818,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 352f10 <__cxa_atexit@plt+0x346b2c> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbeq r9, [r1], #-2916 @ 0xfffff49c │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -858847,15 +858847,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 352f80 <__cxa_atexit@plt+0x346b9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbeq r9, [r1], #-2804 @ 0xfffff50c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -858864,15 +858864,15 @@ │ │ │ │ bne 352fb4 <__cxa_atexit@plt+0x346bd0> │ │ │ │ ldr r3, [pc, #32] @ 352fc0 <__cxa_atexit@plt+0x346bdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbeq r9, [r1], #-2740 @ 0xfffff54c │ │ │ │ mvnseq r7, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -858885,15 +858885,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 353014 <__cxa_atexit@plt+0x346c30> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r1], #-2612 @ 0xfffff5cc │ │ │ │ strbeq sl, [r1], #-1484 @ 0xfffffa34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -858939,15 +858939,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 353108 <__cxa_atexit@plt+0x346d24> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ 35310c <__cxa_atexit@plt+0x346d28> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -858999,15 +858999,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -859040,15 +859040,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -859155,15 +859155,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 3534b8 <__cxa_atexit@plt+0x3470d4> │ │ │ │ ldr r1, [pc, #120] @ 3534cc <__cxa_atexit@plt+0x3470e8> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -859180,15 +859180,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 3534d4 <__cxa_atexit@plt+0x3470f0> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -859216,15 +859216,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 353544 <__cxa_atexit@plt+0x347160> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r7, #108, 4 @ 0xc0000006 │ │ │ │ strbeq r9, [r1], #-1292 @ 0xfffffaf4 │ │ │ │ strbeq r9, [r1], #-1332 @ 0xfffffacc │ │ │ │ mvnseq r6, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -859265,15 +859265,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ str lr, [r0, #28] │ │ │ │ str r1, [r0, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -859298,15 +859298,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 3536a4 <__cxa_atexit@plt+0x3472c0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 35368c <__cxa_atexit@plt+0x3472a8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 35369c <__cxa_atexit@plt+0x3472b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -859341,15 +859341,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffff778 │ │ │ │ strbeq r9, [r1], #-1108 @ 0xfffffbac │ │ │ │ mvnseq r6, #72, 24 @ 0x4800 │ │ │ │ @@ -859364,15 +859364,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 353790 <__cxa_atexit@plt+0x3473ac> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r1], #-696 @ 0xfffffd48 │ │ │ │ strbeq r9, [r1], #-3664 @ 0xfffff1b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -859409,15 +859409,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -859445,15 +859445,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -859473,15 +859473,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 353948 <__cxa_atexit@plt+0x347564> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r6, #124, 20 @ 0x7c000 │ │ │ │ strbeq r9, [r1], #-264 @ 0xfffffef8 │ │ │ │ strbeq r9, [r1], #-304 @ 0xfffffed0 │ │ │ │ mvnseq r6, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -859511,15 +859511,15 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ ldr r5, [pc, #68] @ 353a00 <__cxa_atexit@plt+0x34761c> │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ b 3539e0 <__cxa_atexit@plt+0x3475fc> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3539f0 <__cxa_atexit@plt+0x34760c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -859536,15 +859536,15 @@ │ │ │ │ bhi 353a34 <__cxa_atexit@plt+0x347650> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 353a3c <__cxa_atexit@plt+0x347658> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r1], #-4092 @ 0xfffff004 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -859582,15 +859582,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 353b00 <__cxa_atexit@plt+0x34771c> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbeq r8, [r1], #-3956 @ 0xfffff08c │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -859611,15 +859611,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 353b70 <__cxa_atexit@plt+0x34778c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbeq r8, [r1], #-3844 @ 0xfffff0fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -859628,15 +859628,15 @@ │ │ │ │ bne 353ba4 <__cxa_atexit@plt+0x3477c0> │ │ │ │ ldr r3, [pc, #32] @ 353bb0 <__cxa_atexit@plt+0x3477cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbeq r8, [r1], #-3780 @ 0xfffff13c │ │ │ │ mvnseq r6, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -859649,15 +859649,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 353c04 <__cxa_atexit@plt+0x347820> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r1], #-3652 @ 0xfffff1bc │ │ │ │ strbeq r9, [r1], #-2524 @ 0xfffff624 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -859701,15 +859701,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ 353cf0 <__cxa_atexit@plt+0x34790c> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -859760,15 +859760,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -859801,15 +859801,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -859856,15 +859856,15 @@ │ │ │ │ ldr r2, [pc, #84] @ 353f70 <__cxa_atexit@plt+0x347b8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -859904,15 +859904,15 @@ │ │ │ │ str ip, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ strbeq r8, [r1], #-2960 @ 0xfffff470 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -859929,15 +859929,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 354068 <__cxa_atexit@plt+0x347c84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r6, #72, 14 @ 0x1200000 │ │ │ │ strbeq r8, [r1], #-2536 @ 0xfffff618 │ │ │ │ strbeq r8, [r1], #-2576 @ 0xfffff5f0 │ │ │ │ mvnseq r6, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -859978,15 +859978,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ str lr, [r0, #28] │ │ │ │ str r1, [r0, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -860011,15 +860011,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 3541c8 <__cxa_atexit@plt+0x347de4> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 3541b0 <__cxa_atexit@plt+0x347dcc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3541c0 <__cxa_atexit@plt+0x347ddc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -860054,15 +860054,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffff844 │ │ │ │ strbeq r8, [r1], #-2352 @ 0xfffff6d0 │ │ │ │ mvnseq r6, #36, 2 │ │ │ │ @@ -860077,15 +860077,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 3542b4 <__cxa_atexit@plt+0x347ed0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r1], #-1940 @ 0xfffff86c │ │ │ │ strbeq r9, [r1], #-812 @ 0xfffffcd4 │ │ │ │ mvnseq r6, #204 @ 0xcc │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -860099,15 +860099,15 @@ │ │ │ │ ldr r2, [r5], #4 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #20] @ 35431c <__cxa_atexit@plt+0x347f38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @@ -860124,15 +860124,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 354370 <__cxa_atexit@plt+0x347f8c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r1], #-1752 @ 0xfffff928 │ │ │ │ strbeq r9, [r1], #-624 @ 0xfffffd90 │ │ │ │ mvnseq r6, #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -860180,15 +860180,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 354450 <__cxa_atexit@plt+0x34806c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r1], #-1528 @ 0xfffffa08 │ │ │ │ strbeq r9, [r1], #-400 @ 0xfffffe70 │ │ │ │ mvnseq r5, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -860203,15 +860203,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #20] @ 3544bc <__cxa_atexit@plt+0x3480d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @@ -860220,15 +860220,15 @@ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #12] @ 3544e4 <__cxa_atexit@plt+0x348100> │ │ │ │ mov r7, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ strbeq r9, [r1], #-236 @ 0xffffff14 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 350f2c <__cxa_atexit@plt+0x344b48> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -860252,15 +860252,15 @@ │ │ │ │ str sl, [r9, #-8] │ │ │ │ sub sl, r6, #27 │ │ │ │ str r0, [r9, #-4] │ │ │ │ str r2, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ str r3, [r9, #16] │ │ │ │ str r1, [r9, #20] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #28] @ 354588 <__cxa_atexit@plt+0x3481a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mvnseq r6, #144, 4 │ │ │ │ @@ -860307,15 +860307,15 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #48] @ 354664 <__cxa_atexit@plt+0x348280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -860351,15 +860351,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ ldr r0, [pc, #60] @ 354718 <__cxa_atexit@plt+0x348334> │ │ │ │ add lr, pc, lr │ │ │ │ add r8, lr, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r9, {r0, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r6, r9 │ │ │ │ b 354700 <__cxa_atexit@plt+0x34831c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -860392,15 +860392,15 @@ │ │ │ │ str r9, [r3, #16] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r7, r8 │ │ │ │ sub sl, r6, #27 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #36] @ 3547c0 <__cxa_atexit@plt+0x3483dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -860482,15 +860482,15 @@ │ │ │ │ str r0, [r9, #20] │ │ │ │ ldr r2, [pc, #64] @ 354928 <__cxa_atexit@plt+0x348544> │ │ │ │ add r8, pc, r8 │ │ │ │ sub sl, r6, #27 │ │ │ │ add r8, r8, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r9, {r2, r3} │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r3, [pc, #40] @ 35492c <__cxa_atexit@plt+0x348548> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r7, lr} │ │ │ │ mov r7, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ @@ -860539,15 +860539,15 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #48] @ 354a04 <__cxa_atexit@plt+0x348620> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -860576,15 +860576,15 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ add r5, pc, r5 │ │ │ │ str r7, [r9, #12] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -860607,15 +860607,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ str r9, [r3, #12] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 354b10 <__cxa_atexit@plt+0x34872c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @@ -860662,15 +860662,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 354be0 <__cxa_atexit@plt+0x3487fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #16] @ 354be4 <__cxa_atexit@plt+0x348800> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strbeq r8, [r1], #-2572 @ 0xfffff5f4 │ │ │ │ mvnseq r5, #188, 24 @ 0xbc00 │ │ │ │ @@ -860686,29 +860686,29 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [pc, #20] @ 354c30 <__cxa_atexit@plt+0x34884c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mvnseq r5, #64, 22 @ 0x10000 │ │ │ │ strbeq r8, [r1], #-2476 @ 0xfffff654 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 354c64 <__cxa_atexit@plt+0x348880> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 354c6c <__cxa_atexit@plt+0x348888> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r1], #-3532 @ 0xfffff234 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -860746,15 +860746,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 354d30 <__cxa_atexit@plt+0x34894c> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbeq r7, [r1], #-3396 @ 0xfffff2bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -860775,15 +860775,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 354da0 <__cxa_atexit@plt+0x3489bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbeq r7, [r1], #-3284 @ 0xfffff32c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -860792,15 +860792,15 @@ │ │ │ │ bne 354dd4 <__cxa_atexit@plt+0x3489f0> │ │ │ │ ldr r3, [pc, #32] @ 354de0 <__cxa_atexit@plt+0x3489fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbeq r7, [r1], #-3220 @ 0xfffff36c │ │ │ │ mvnseq r5, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -860813,15 +860813,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 354e34 <__cxa_atexit@plt+0x348a50> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r1], #-3092 @ 0xfffff3ec │ │ │ │ strbeq r8, [r1], #-1964 @ 0xfffff854 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -860867,15 +860867,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 354f28 <__cxa_atexit@plt+0x348b44> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ 354f2c <__cxa_atexit@plt+0x348b48> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -860927,15 +860927,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -860968,15 +860968,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -861083,15 +861083,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 3552d8 <__cxa_atexit@plt+0x348ef4> │ │ │ │ ldr r1, [pc, #120] @ 3552ec <__cxa_atexit@plt+0x348f08> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -861108,15 +861108,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 3552f4 <__cxa_atexit@plt+0x348f10> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -861144,15 +861144,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 355364 <__cxa_atexit@plt+0x348f80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r5, #112, 10 @ 0x1c000000 │ │ │ │ strbeq r7, [r1], #-1772 @ 0xfffff914 │ │ │ │ strbeq r7, [r1], #-1812 @ 0xfffff8ec │ │ │ │ mvnseq r5, #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -861193,15 +861193,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ str lr, [r0, #28] │ │ │ │ str r1, [r0, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -861226,15 +861226,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 3554c4 <__cxa_atexit@plt+0x3490e0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 3554ac <__cxa_atexit@plt+0x3490c8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3554bc <__cxa_atexit@plt+0x3490d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -861269,15 +861269,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffff778 │ │ │ │ strbeq r7, [r1], #-1588 @ 0xfffff9cc │ │ │ │ mvnseq r4, #40, 28 @ 0x280 │ │ │ │ @@ -861292,15 +861292,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 3555b0 <__cxa_atexit@plt+0x3491cc> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r1], #-1176 @ 0xfffffb68 │ │ │ │ strbeq r8, [r1], #-48 @ 0xffffffd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -861337,15 +861337,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -861373,15 +861373,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -861401,15 +861401,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 355768 <__cxa_atexit@plt+0x349384> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r4, #92, 24 @ 0x5c00 │ │ │ │ strbeq r7, [r1], #-744 @ 0xfffffd18 │ │ │ │ strbeq r7, [r1], #-784 @ 0xfffffcf0 │ │ │ │ mvnseq r4, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -861439,15 +861439,15 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ ldr r5, [pc, #68] @ 355820 <__cxa_atexit@plt+0x34943c> │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ b 355800 <__cxa_atexit@plt+0x34941c> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 355810 <__cxa_atexit@plt+0x34942c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -861464,15 +861464,15 @@ │ │ │ │ bhi 355854 <__cxa_atexit@plt+0x349470> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 35585c <__cxa_atexit@plt+0x349478> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r1], #-476 @ 0xfffffe24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -861510,15 +861510,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 355920 <__cxa_atexit@plt+0x34953c> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbeq r7, [r1], #-340 @ 0xfffffeac │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -861539,15 +861539,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 355990 <__cxa_atexit@plt+0x3495ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbeq r7, [r1], #-228 @ 0xffffff1c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -861556,15 +861556,15 @@ │ │ │ │ bne 3559c4 <__cxa_atexit@plt+0x3495e0> │ │ │ │ ldr r3, [pc, #32] @ 3559d0 <__cxa_atexit@plt+0x3495ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbeq r7, [r1], #-164 @ 0xffffff5c │ │ │ │ mvnseq r4, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -861577,15 +861577,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 355a24 <__cxa_atexit@plt+0x349640> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r7, [r1], #-36 @ 0xffffffdc │ │ │ │ strbeq r7, [r1], #-3004 @ 0xfffff444 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -861629,15 +861629,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ 355b10 <__cxa_atexit@plt+0x34972c> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -861688,15 +861688,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -861729,15 +861729,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -861784,15 +861784,15 @@ │ │ │ │ ldr r2, [pc, #84] @ 355d90 <__cxa_atexit@plt+0x3499ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -861832,15 +861832,15 @@ │ │ │ │ str ip, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ strbeq r6, [r1], #-3440 @ 0xfffff290 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -861857,15 +861857,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 355e88 <__cxa_atexit@plt+0x349aa4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r4, #76, 20 @ 0x4c000 │ │ │ │ strbeq r6, [r1], #-3016 @ 0xfffff438 │ │ │ │ strbeq r6, [r1], #-3056 @ 0xfffff410 │ │ │ │ mvnseq r4, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -861906,15 +861906,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ str lr, [r0, #28] │ │ │ │ str r1, [r0, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -861939,15 +861939,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 355fe8 <__cxa_atexit@plt+0x349c04> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 355fd0 <__cxa_atexit@plt+0x349bec> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 355fe0 <__cxa_atexit@plt+0x349bfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -861982,15 +861982,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffff844 │ │ │ │ strbeq r6, [r1], #-2832 @ 0xfffff4f0 │ │ │ │ mvnseq r4, #4, 6 @ 0x10000000 │ │ │ │ @@ -862005,15 +862005,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 3560d4 <__cxa_atexit@plt+0x349cf0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r1], #-2420 @ 0xfffff68c │ │ │ │ strbeq r7, [r1], #-1292 @ 0xfffffaf4 │ │ │ │ mvnseq r4, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -862027,15 +862027,15 @@ │ │ │ │ ldr r2, [r5], #4 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #20] @ 35613c <__cxa_atexit@plt+0x349d58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @@ -862052,15 +862052,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 356190 <__cxa_atexit@plt+0x349dac> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r1], #-2232 @ 0xfffff748 │ │ │ │ strbeq r7, [r1], #-1104 @ 0xfffffbb0 │ │ │ │ mvnseq r4, #240, 2 @ 0x3c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -862108,15 +862108,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 356270 <__cxa_atexit@plt+0x349e8c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r1], #-2008 @ 0xfffff828 │ │ │ │ strbeq r7, [r1], #-880 @ 0xfffffc90 │ │ │ │ mvnseq r4, #16, 2 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -862131,15 +862131,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #20] @ 3562dc <__cxa_atexit@plt+0x349ef8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @@ -862148,15 +862148,15 @@ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #12] @ 356304 <__cxa_atexit@plt+0x349f20> │ │ │ │ mov r7, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ strbeq r7, [r1], #-716 @ 0xfffffd34 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 356328 <__cxa_atexit@plt+0x349f44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -862204,23 +862204,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ sub r3, r6, #3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #80] @ 35643c <__cxa_atexit@plt+0x34a058> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #44] @ 356438 <__cxa_atexit@plt+0x34a054> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [pc, #48] @ 356450 <__cxa_atexit@plt+0x34a06c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -862346,15 +862346,15 @@ │ │ │ │ ldr r0, [pc, #36] @ 356628 <__cxa_atexit@plt+0x34a244> │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r4, #188, 2 @ 0x2f │ │ │ │ strbeq r6, [r1], #-1044 @ 0xfffffbec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -862400,15 +862400,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 35671c <__cxa_atexit@plt+0x34a338> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ 356720 <__cxa_atexit@plt+0x34a33c> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -862460,15 +862460,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -862501,15 +862501,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -862617,15 +862617,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 356ad0 <__cxa_atexit@plt+0x34a6ec> │ │ │ │ ldr r1, [pc, #120] @ 356ae4 <__cxa_atexit@plt+0x34a700> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -862642,15 +862642,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 356aec <__cxa_atexit@plt+0x34a708> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -862690,15 +862690,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ b 356b8c <__cxa_atexit@plt+0x34a7a8> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 356b9c <__cxa_atexit@plt+0x34a7b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -862714,15 +862714,15 @@ │ │ │ │ bhi 356bdc <__cxa_atexit@plt+0x34a7f8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 356be4 <__cxa_atexit@plt+0x34a800> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r5, [r1], #-3668 @ 0xfffff1ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -862760,15 +862760,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 356ca8 <__cxa_atexit@plt+0x34a8c4> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbeq r5, [r1], #-3532 @ 0xfffff234 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -862789,15 +862789,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 356d18 <__cxa_atexit@plt+0x34a934> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbeq r5, [r1], #-3420 @ 0xfffff2a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -862806,15 +862806,15 @@ │ │ │ │ bne 356d4c <__cxa_atexit@plt+0x34a968> │ │ │ │ ldr r3, [pc, #32] @ 356d58 <__cxa_atexit@plt+0x34a974> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbeq r5, [r1], #-3356 @ 0xfffff2e4 │ │ │ │ mvnseq r3, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -862827,15 +862827,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 356dac <__cxa_atexit@plt+0x34a9c8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r5, [r1], #-3228 @ 0xfffff364 │ │ │ │ strbeq r6, [r1], #-1980 @ 0xfffff844 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -862881,15 +862881,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 356ea0 <__cxa_atexit@plt+0x34aabc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ 356ea4 <__cxa_atexit@plt+0x34aac0> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -862941,15 +862941,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -862982,15 +862982,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -863098,15 +863098,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 357254 <__cxa_atexit@plt+0x34ae70> │ │ │ │ ldr r1, [pc, #120] @ 357268 <__cxa_atexit@plt+0x34ae84> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -863123,15 +863123,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 357270 <__cxa_atexit@plt+0x34ae8c> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -863159,15 +863159,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 3572e0 <__cxa_atexit@plt+0x34aefc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r3, #20, 14 @ 0x500000 │ │ │ │ strbeq r5, [r1], #-1904 @ 0xfffff890 │ │ │ │ strbeq r5, [r1], #-1944 @ 0xfffff868 │ │ │ │ mvnseq r3, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -863208,15 +863208,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ str lr, [r0, #28] │ │ │ │ str r1, [r0, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -863279,15 +863279,15 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ stm r2, {r0, sl, ip} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov lr, r6 │ │ │ │ b 3574c0 <__cxa_atexit@plt+0x34b0dc> │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ @@ -863393,15 +863393,15 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r5, [r6, #28] │ │ │ │ str r6, [r6, #24] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 3576b4 <__cxa_atexit@plt+0x34b2d0> │ │ │ │ @@ -863433,15 +863433,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 357740 <__cxa_atexit@plt+0x34b35c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 357728 <__cxa_atexit@plt+0x34b344> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 357738 <__cxa_atexit@plt+0x34b354> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -863475,15 +863475,15 @@ │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ @ instruction: 0xfffff474 │ │ │ │ strbeq r5, [r1], #-948 @ 0xfffffc4c │ │ │ │ mvnseq r2, #224, 30 @ 0x380 │ │ │ │ @@ -863498,15 +863498,15 @@ │ │ │ │ ldr r0, [pc, #36] @ 357828 <__cxa_atexit@plt+0x34b444> │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r2, #188, 30 @ 0x2f0 │ │ │ │ strbeq r5, [r1], #-532 @ 0xfffffdec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -863543,15 +863543,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -863579,15 +863579,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -863618,15 +863618,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r2 │ │ │ │ add r1, r3, #8 │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ b 357a0c <__cxa_atexit@plt+0x34b628> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 357a1c <__cxa_atexit@plt+0x34b638> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -863649,15 +863649,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 357a84 <__cxa_atexit@plt+0x34b6a0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r4, [r1], #-4036 @ 0xfffff03c │ │ │ │ strbeq r5, [r1], #-2788 @ 0xfffff51c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -863694,15 +863694,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -863730,15 +863730,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -863758,15 +863758,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 357c3c <__cxa_atexit@plt+0x34b858> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r2, #0, 24 │ │ │ │ strbeq r4, [r1], #-3604 @ 0xfffff1ec │ │ │ │ strbeq r4, [r1], #-3644 @ 0xfffff1c4 │ │ │ │ mvnseq r2, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -863803,15 +863803,15 @@ │ │ │ │ str r2, [r3, #28]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ add r2, r1, #8 │ │ │ │ stm r2, {r0, sl, lr} │ │ │ │ str r8, [r1, #20] │ │ │ │ str r1, [r1, #24] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -863869,15 +863869,15 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ ldr r5, [pc, #100] @ 357e38 <__cxa_atexit@plt+0x34ba54> │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r1 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -863949,15 +863949,15 @@ │ │ │ │ stmda r5, {r0, sl} │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r4, r9, lr} │ │ │ │ mov r4, ip │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r7, [pc, #68] @ 357f74 <__cxa_atexit@plt+0x34bb90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -864074,15 +864074,15 @@ │ │ │ │ ldr r0, [pc, #36] @ 358128 <__cxa_atexit@plt+0x34bd44> │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r2, #188, 12 @ 0xbc00000 │ │ │ │ strbeq r4, [r1], #-2324 @ 0xfffff6ec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -864126,15 +864126,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ 358214 <__cxa_atexit@plt+0x34be30> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -864185,15 +864185,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -864226,15 +864226,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -864281,15 +864281,15 @@ │ │ │ │ ldr r2, [pc, #84] @ 358494 <__cxa_atexit@plt+0x34c0b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -864330,15 +864330,15 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ strbeq r4, [r1], #-1644 @ 0xfffff994 │ │ │ │ mvnseq r2, #128, 4 │ │ │ │ @@ -864367,15 +864367,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ b 3585c0 <__cxa_atexit@plt+0x34c1dc> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3585d0 <__cxa_atexit@plt+0x34c1ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -864391,15 +864391,15 @@ │ │ │ │ bhi 358610 <__cxa_atexit@plt+0x34c22c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 358618 <__cxa_atexit@plt+0x34c234> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r4, [r1], #-1056 @ 0xfffffbe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -864437,15 +864437,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 3586dc <__cxa_atexit@plt+0x34c2f8> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbeq r4, [r1], #-920 @ 0xfffffc68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -864466,15 +864466,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 35874c <__cxa_atexit@plt+0x34c368> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbeq r4, [r1], #-808 @ 0xfffffcd8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -864483,15 +864483,15 @@ │ │ │ │ bne 358780 <__cxa_atexit@plt+0x34c39c> │ │ │ │ ldr r3, [pc, #32] @ 35878c <__cxa_atexit@plt+0x34c3a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbeq r4, [r1], #-744 @ 0xfffffd18 │ │ │ │ mvnseq r2, #112 @ 0x70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -864504,15 +864504,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 3587e0 <__cxa_atexit@plt+0x34c3fc> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r4, [r1], #-616 @ 0xfffffd98 │ │ │ │ strbeq r4, [r1], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -864556,15 +864556,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ 3588cc <__cxa_atexit@plt+0x34c4e8> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -864615,15 +864615,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -864656,15 +864656,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -864711,15 +864711,15 @@ │ │ │ │ ldr r2, [pc, #84] @ 358b4c <__cxa_atexit@plt+0x34c768> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -864760,15 +864760,15 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ strbeq r3, [r1], #-4020 @ 0xfffff04c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -864785,15 +864785,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 358c48 <__cxa_atexit@plt+0x34c864> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r1, #172, 26 @ 0x2b00 │ │ │ │ strbeq r3, [r1], #-3592 @ 0xfffff1f8 │ │ │ │ strbeq r3, [r1], #-3632 @ 0xfffff1d0 │ │ │ │ mvnseq r1, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -864834,15 +864834,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ str lr, [r0, #28] │ │ │ │ str r1, [r0, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -864905,15 +864905,15 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ stm r2, {r0, sl, ip} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov lr, r6 │ │ │ │ b 358e28 <__cxa_atexit@plt+0x34ca44> │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ @@ -865019,15 +865019,15 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r5, [r6, #28] │ │ │ │ str r6, [r6, #24] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 35901c <__cxa_atexit@plt+0x34cc38> │ │ │ │ @@ -865059,15 +865059,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 3590a8 <__cxa_atexit@plt+0x34ccc4> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 359090 <__cxa_atexit@plt+0x34ccac> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3590a0 <__cxa_atexit@plt+0x34ccbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -865101,15 +865101,15 @@ │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ @ instruction: 0xfffff540 │ │ │ │ strbeq r3, [r1], #-2636 @ 0xfffff5b4 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -865133,15 +865133,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r8, #28]! │ │ │ │ str r1, [r9, #20] │ │ │ │ str r0, [r9, #24] │ │ │ │ str lr, [r9, #36] @ 0x24 │ │ │ │ str r2, [r9, #40] @ 0x28 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 3591c8 <__cxa_atexit@plt+0x34cde4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ @@ -865168,15 +865168,15 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r5, [pc, #52] @ 359258 <__cxa_atexit@plt+0x34ce74> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -865204,15 +865204,15 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -865239,15 +865239,15 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r5, [pc, #52] @ 359374 <__cxa_atexit@plt+0x34cf90> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -865284,15 +865284,15 @@ │ │ │ │ str sl, [r8, #24]! │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r9, #32] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r3, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ b 359414 <__cxa_atexit@plt+0x34d030> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -865311,15 +865311,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 35947c <__cxa_atexit@plt+0x34d098> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r3, [r1], #-1484 @ 0xfffffa34 │ │ │ │ strbeq r4, [r1], #-236 @ 0xffffff14 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ mvnseq r1, #128, 6 │ │ │ │ @@ -865347,15 +865347,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str sl, [r3, #40] @ 0x28 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #32] @ 359528 <__cxa_atexit@plt+0x34d144> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -865400,15 +865400,15 @@ │ │ │ │ str sl, [r6, #40] @ 0x28 │ │ │ │ str sl, [r6, #8] │ │ │ │ str r8, [r6, #16] │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 35961c <__cxa_atexit@plt+0x34d238> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -865453,15 +865453,15 @@ │ │ │ │ str r1, [r9, #36] @ 0x24 │ │ │ │ str r0, [r9, #40] @ 0x28 │ │ │ │ str r0, [r9, #8] │ │ │ │ str lr, [r9, #12] │ │ │ │ str r7, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ str r3, [r9, #24] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #40] @ 3596d8 <__cxa_atexit@plt+0x34d2f4> │ │ │ │ str r0, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [r5, #-4] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r3 │ │ │ │ @@ -865514,15 +865514,15 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r5, [pc, #52] @ 3597c0 <__cxa_atexit@plt+0x34d3dc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -865550,15 +865550,15 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r5, [pc, #52] @ 359850 <__cxa_atexit@plt+0x34d46c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -865577,15 +865577,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 3598a4 <__cxa_atexit@plt+0x34d4c0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r3, [r1], #-420 @ 0xfffffe5c │ │ │ │ strbeq r3, [r1], #-3268 @ 0xfffff33c │ │ │ │ mvnseq r0, #96, 30 @ 0x180 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -865741,15 +865741,15 @@ │ │ │ │ str sl, [r8, #16]! │ │ │ │ str r0, [r9, #12] │ │ │ │ add r0, r9, #32 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #24] │ │ │ │ str r7, [r9, #28] │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 359b48 <__cxa_atexit@plt+0x34d764> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @@ -865776,15 +865776,15 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r5, [pc, #52] @ 359bd8 <__cxa_atexit@plt+0x34d7f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -865812,15 +865812,15 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r5, [pc, #52] @ 359c68 <__cxa_atexit@plt+0x34d884> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -865839,15 +865839,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 359cbc <__cxa_atexit@plt+0x34d8d8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r2, [r1], #-3468 @ 0xfffff274 │ │ │ │ strbeq r3, [r1], #-2220 @ 0xfffff754 │ │ │ │ mvnseq r0, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -865868,15 +865868,15 @@ │ │ │ │ add r7, r7, #12 │ │ │ │ ldm r7, {r2, r5, r7} │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -865911,15 +865911,15 @@ │ │ │ │ str sl, [r8, #16]! │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r9, #24] │ │ │ │ str r3, [r9, #28] │ │ │ │ str r0, [r9, #32] │ │ │ │ str r2, [r9, #36] @ 0x24 │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ b 359de0 <__cxa_atexit@plt+0x34d9fc> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -865953,15 +865953,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #32] @ 359ea0 <__cxa_atexit@plt+0x34dabc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -866006,15 +866006,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ str r1, [r6, #32] │ │ │ │ str sl, [r6, #36] @ 0x24 │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 359f94 <__cxa_atexit@plt+0x34dbb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -866057,15 +866057,15 @@ │ │ │ │ str lr, [r9, #24] │ │ │ │ str r7, [r9, #28] │ │ │ │ str r0, [r9, #32] │ │ │ │ str r2, [r9, #36] @ 0x24 │ │ │ │ str r1, [r9, #40] @ 0x28 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #40] @ 35a048 <__cxa_atexit@plt+0x34dc64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [r5, #-4] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r3 │ │ │ │ @@ -866087,15 +866087,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 35a09c <__cxa_atexit@plt+0x34dcb8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r2, [r1], #-2476 @ 0xfffff654 │ │ │ │ strbeq r3, [r1], #-1228 @ 0xfffffb34 │ │ │ │ mvnseq r0, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -866129,15 +866129,15 @@ │ │ │ │ str sl, [r5, #-16] │ │ │ │ stmib r6, {r0, r1} │ │ │ │ str ip, [r5, #-8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 35a174 <__cxa_atexit@plt+0x34dd90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -866173,15 +866173,15 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r9, [r3, #4] │ │ │ │ str r0, [r5] │ │ │ │ str r8, [r5, #-8]! │ │ │ │ sub r9, r6, #3 │ │ │ │ add r8, lr, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ mvnseq r0, #0, 12 │ │ │ │ strbeq r2, [r1], #-2452 @ 0xfffff66c │ │ │ │ mvnseq r0, #12, 12 @ 0xc00000 │ │ │ │ @@ -866202,15 +866202,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r8, [r3, #4] │ │ │ │ add r8, lr, #1 │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mvnseq r0, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strbeq r2, [r1], #-2332 @ 0xfffff6e4 │ │ │ │ mvnseq r0, #140, 10 @ 0x23000000 │ │ │ │ @@ -866243,15 +866243,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ strbeq r2, [r1], #-3728 @ 0xfffff170 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 3fa9e0 <__cxa_atexit@plt+0x3ee5fc> │ │ │ │ + b 3faa38 <__cxa_atexit@plt+0x3ee654> │ │ │ │ mvnseq r0, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 35a354 <__cxa_atexit@plt+0x34df70> │ │ │ │ mov r0, r4 │ │ │ │ @@ -866262,15 +866262,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 35a35c <__cxa_atexit@plt+0x34df78> │ │ │ │ ldr r3, [pc, #40] @ 35a360 <__cxa_atexit@plt+0x34df7c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ + b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r0, #48, 16 @ 0x300000 │ │ │ │ strbeq r2, [r1], #-1760 @ 0xfffff920 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -866281,30 +866281,30 @@ │ │ │ │ ldr r3, [pc, #32] @ 35a3a0 <__cxa_atexit@plt+0x34dfbc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 35a3a4 <__cxa_atexit@plt+0x34dfc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strbeq r2, [r1], #-1680 @ 0xfffff970 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 35a3d4 <__cxa_atexit@plt+0x34dff0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 35a3d8 <__cxa_atexit@plt+0x34dff4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ mvnseq r0, #164, 14 @ 0x2900000 │ │ │ │ strbeq r2, [r1], #-1672 @ 0xfffff978 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35a428 <__cxa_atexit@plt+0x34e044> │ │ │ │ @@ -866317,15 +866317,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 35a438 <__cxa_atexit@plt+0x34e054> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r0, #80, 14 @ 0x1400000 │ │ │ │ strbeq r2, [r1], #-1560 @ 0xfffff9e8 │ │ │ │ strbeq r2, [r1], #-1600 @ 0xfffff9c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -866341,15 +866341,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 35a498 <__cxa_atexit@plt+0x34e0b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r0, #0, 14 │ │ │ │ strbeq r2, [r1], #-1464 @ 0xfffffa48 │ │ │ │ strbeq r2, [r1], #-1504 @ 0xfffffa20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -866365,15 +866365,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 35a4f8 <__cxa_atexit@plt+0x34e114> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r0, #152, 12 @ 0x9800000 │ │ │ │ strbeq r2, [r1], #-1368 @ 0xfffffaa8 │ │ │ │ strbeq r2, [r1], #-1408 @ 0xfffffa80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -866389,15 +866389,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r2, [r1], #-1276 @ 0xfffffb04 │ │ │ │ strbeq r2, [r1], #-1548 @ 0xfffff9f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -866412,15 +866412,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r2, [r1], #-1184 @ 0xfffffb60 │ │ │ │ strbeq r2, [r1], #-1456 @ 0xfffffa50 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -866435,15 +866435,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r2, [r1], #-1092 @ 0xfffffbbc │ │ │ │ strbeq r2, [r1], #-1364 @ 0xfffffaac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -866458,15 +866458,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r2, [r1], #-1000 @ 0xfffffc18 │ │ │ │ strbeq r2, [r1], #-1272 @ 0xfffffb08 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -866481,15 +866481,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ + b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r2, [r1], #-908 @ 0xfffffc74 │ │ │ │ strbeq r2, [r1], #-1180 @ 0xfffffb64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -866504,15 +866504,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa340 <__cxa_atexit@plt+0x3edf5c> │ │ │ │ + b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r2, [r1], #-816 @ 0xfffffcd0 │ │ │ │ strbeq r2, [r1], #-1088 @ 0xfffffbc0 │ │ │ │ mvnseq r0, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r3, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -866520,15 +866520,15 @@ │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35a754 <__cxa_atexit@plt+0x34e370> │ │ │ │ ldr r3, [pc, #28] @ 35a764 <__cxa_atexit@plt+0x34e380> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r7, [pc, #12] @ 35a768 <__cxa_atexit@plt+0x34e384> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq r0, #60, 8 @ 0x3c000000 │ │ │ │ mvnseq r0, #24, 8 @ 0x18000000 │ │ │ │ @@ -866545,15 +866545,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ + b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ mvnseq r0, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ @@ -866563,15 +866563,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 35a804 <__cxa_atexit@plt+0x34e420> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ + b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strbeq r2, [r1], #-832 @ 0xfffffcc0 │ │ │ │ mvnseq r0, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -866582,33 +866582,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 35a84c <__cxa_atexit@plt+0x34e468> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ + b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq r0, #92, 6 @ 0x70000001 │ │ │ │ mvnseq r0, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 35a874 <__cxa_atexit@plt+0x34e490> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 35a894 <__cxa_atexit@plt+0x34e4b0> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 35a944 <__cxa_atexit@plt+0x34e560> │ │ │ │ @@ -866644,27 +866644,27 @@ │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #32] @ 35a97c <__cxa_atexit@plt+0x34e598> │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ strbeq r2, [r1], #-548 @ 0xfffffddc │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ @@ -866688,21 +866688,21 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r3, [pc, #40] @ 35aa14 <__cxa_atexit@plt+0x34e630> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 35aa18 <__cxa_atexit@plt+0x34e634> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ strbeq r2, [r1], #-332 @ 0xfffffeb4 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r0, r2} │ │ │ │ @@ -866739,15 +866739,15 @@ │ │ │ │ str lr, [r6, #16] │ │ │ │ stmda r5, {r0, sl} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r6, [pc, #200] @ 35ab7c <__cxa_atexit@plt+0x34e798> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ str r2, [r5, #4] │ │ │ │ cmp r1, r3 │ │ │ │ str r0, [r5, #8] │ │ │ │ bcc 35ab24 <__cxa_atexit@plt+0x34e740> │ │ │ │ ldr lr, [pc, #136] @ 35ab68 <__cxa_atexit@plt+0x34e784> │ │ │ │ @@ -866760,33 +866760,33 @@ │ │ │ │ stmda r5, {r2, r6, lr} │ │ │ │ str r1, [r6, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r6, [pc, #104] @ 35ab70 <__cxa_atexit@plt+0x34e78c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #48] @ 35ab5c <__cxa_atexit@plt+0x34e778> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r6, [pc, #28] @ 35ab64 <__cxa_atexit@plt+0x34e780> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ strbeq r2, [r1], #-48 @ 0xffffffd0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @@ -866809,21 +866809,21 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ stmda r5, {r0, r3, lr} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r3, [pc, #40] @ 35abf8 <__cxa_atexit@plt+0x34e814> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 35abfc <__cxa_atexit@plt+0x34e818> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ strbeq r1, [r1], #-3944 @ 0xfffff098 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -866865,27 +866865,27 @@ │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #28] @ 35acec <__cxa_atexit@plt+0x34e908> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r2, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ strbeq r1, [r1], #-3760 @ 0xfffff150 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -866908,21 +866908,21 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r3, [pc, #40] @ 35ad84 <__cxa_atexit@plt+0x34e9a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 35ad88 <__cxa_atexit@plt+0x34e9a4> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ strbeq r1, [r1], #-3548 @ 0xfffff224 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -866959,36 +866959,36 @@ │ │ │ │ str r6, [r5, #-8] │ │ │ │ stmda r5, {r3, r9} │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r6, [pc, #120] @ 35ae9c <__cxa_atexit@plt+0x34eab8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #84] @ 35ae8c <__cxa_atexit@plt+0x34eaa8> │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #64] @ 35ae90 <__cxa_atexit@plt+0x34eaac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #24] @ 35ae88 <__cxa_atexit@plt+0x34eaa4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff844 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ strbeq r1, [r1], #-3304 @ 0xfffff318 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0xfffff758 │ │ │ │ strbeq r1, [r1], #-3348 @ 0xfffff2ec │ │ │ │ @@ -867033,26 +867033,26 @@ │ │ │ │ stm r2, {r1, r3, r9} │ │ │ │ stmda r5, {r0, sl} │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r0, [pc, #72] @ 35af94 <__cxa_atexit@plt+0x34ebb0> │ │ │ │ mov r6, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [pc, #24] @ 35af88 <__cxa_atexit@plt+0x34eba4> │ │ │ │ mov r6, lr │ │ │ │ mov r1, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff6cc │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffff630 │ │ │ │ strbeq r1, [r1], #-3048 @ 0xfffff418 │ │ │ │ mvnseq pc, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -867082,15 +867082,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 35b04c <__cxa_atexit@plt+0x34ec68> │ │ │ │ ldr r7, [pc, #104] @ 35b074 <__cxa_atexit@plt+0x34ec90> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, r8 │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ @@ -867130,15 +867130,15 @@ │ │ │ │ bhi 35b0e8 <__cxa_atexit@plt+0x34ed04> │ │ │ │ ldr r7, [pc, #64] @ 35b108 <__cxa_atexit@plt+0x34ed24> │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 35b104 <__cxa_atexit@plt+0x34ed20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -867162,15 +867162,15 @@ │ │ │ │ bhi 35b15c <__cxa_atexit@plt+0x34ed78> │ │ │ │ ldr r7, [pc, #44] @ 35b174 <__cxa_atexit@plt+0x34ed90> │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r7, [pc, #20] @ 35b178 <__cxa_atexit@plt+0x34ed94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ @@ -867416,15 +867416,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ sub sl, r6, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r1, #1 │ │ │ │ stmib r3, {r0, r8} │ │ │ │ add r8, r2, #2 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r7, [pc, #28] @ 35b578 <__cxa_atexit@plt+0x34f194> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mvnseq pc, #0, 12 │ │ │ │ @@ -867466,15 +867466,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r1, #1 │ │ │ │ stmib r6, {r0, r3} │ │ │ │ add r3, r7, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r7, [pc, #48] @ 35b654 <__cxa_atexit@plt+0x34f270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 35b650 <__cxa_atexit@plt+0x34f26c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ @@ -867509,15 +867509,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ sub sl, r3, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r1, #1 │ │ │ │ stmib r6, {r0, r8} │ │ │ │ add r8, r2, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r7, [pc, #20] @ 35b6e4 <__cxa_atexit@plt+0x34f300> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -867560,28 +867560,28 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ tst r7, #3 │ │ │ │ beq 35b794 <__cxa_atexit@plt+0x34f3b0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r8, #11 │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35b848 <__cxa_atexit@plt+0x34f464> │ │ │ │ ldr r2, [pc, #128] @ 35b864 <__cxa_atexit@plt+0x34f480> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -867602,15 +867602,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [pc, #68] @ 35b86c <__cxa_atexit@plt+0x34f488> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -867635,15 +867635,15 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r0, [pc, #36] @ 35b8d0 <__cxa_atexit@plt+0x34f4ec> │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strbeq r1, [r1], #-432 @ 0xfffffe50 │ │ │ │ strbeq r1, [r1], #-368 @ 0xfffffe90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -867674,15 +867674,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ strbeq r1, [r1], #-276 @ 0xfffffeec │ │ │ │ - biceq r8, r5, #712 @ 0x2c8 │ │ │ │ + biceq r8, r5, #1015021568 @ 0x3c800000 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -867722,15 +867722,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ strbeq r1, [r1], #-180 @ 0xffffff4c │ │ │ │ strbeq r1, [r1], #-124 @ 0xffffff84 │ │ │ │ mvnseq pc, #24, 4 @ 0x80000001 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - biceq r8, r5, #2, 30 │ │ │ │ + biceq r8, r5, #276824064 @ 0x10800000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 35baec <__cxa_atexit@plt+0x34f708> │ │ │ │ ldr r3, [pc, #224] @ 35bb1c <__cxa_atexit@plt+0x34f738> │ │ │ │ @@ -867794,15 +867794,15 @@ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ strbeq r0, [r1], #-4052 @ 0xfffff02c │ │ │ │ strbeq r0, [r1], #-3996 @ 0xfffff064 │ │ │ │ mvnseq pc, #4, 2 │ │ │ │ mvnseq pc, #32, 2 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - biceq r8, r5, #14, 28 @ 0xe0 │ │ │ │ + biceq r8, r5, #1308622848 @ 0x4e000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldmib r3, {r9, sl} │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -867847,15 +867847,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ strbeq r0, [r1], #-3788 @ 0xfffff134 │ │ │ │ strbeq r0, [r1], #-3732 @ 0xfffff16c │ │ │ │ mvnseq pc, #36 @ 0x24 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ - biceq r8, r5, #1152 @ 0x480 │ │ │ │ + biceq r8, r5, #1207959553 @ 0x48000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -867876,15 +867876,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - biceq r8, r5, #35328 @ 0x8a00 │ │ │ │ + biceq r8, r5, #-1610612724 @ 0xa000000c │ │ │ │ mvnseq lr, #164, 30 @ 0x290 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 35bcac <__cxa_atexit@plt+0x34f8c8> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -867904,15 +867904,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq 35bcf4 <__cxa_atexit@plt+0x34f910> │ │ │ │ ldr r3, [pc, #40] @ 35bd0c <__cxa_atexit@plt+0x34f928> │ │ │ │ mov r8, #11 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strbeq r0, [r1], #-3440 @ 0xfffff290 │ │ │ │ @@ -867920,15 +867920,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 35bd34 <__cxa_atexit@plt+0x34f950> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ strbeq r0, [r1], #-3376 @ 0xfffff2d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -867945,15 +867945,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 35bd98 <__cxa_atexit@plt+0x34f9b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - biceq r8, r5, #112640 @ 0x1b800 │ │ │ │ + biceq r8, r5, #-2147483605 @ 0x8000002b │ │ │ │ mvnseq lr, #156, 28 @ 0x9c0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 35c078 <__cxa_atexit@plt+0x34fc94> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -867965,15 +867965,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, r5, #839680 @ 0xcd000 │ │ │ │ + biceq r8, r5, #1073741827 @ 0x40000003 │ │ │ │ strbeq r0, [r1], #-3156 @ 0xfffff3ac │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -867981,15 +867981,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 35be38 <__cxa_atexit@plt+0x34fa54> │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ mov r8, #11 │ │ │ │ str r2, [sl, #8] │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -868020,15 +868020,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ strbeq r0, [r1], #-2988 @ 0xfffff454 │ │ │ │ - biceq r8, r5, #28672 @ 0x7000 │ │ │ │ + biceq r8, r5, #71 @ 0x47 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 35bf08 <__cxa_atexit@plt+0x34fb24> │ │ │ │ @@ -868037,15 +868037,15 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #12] │ │ │ │ str r3, [sl, #4]! │ │ │ │ mov r8, #11 │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -868078,15 +868078,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ strbeq r0, [r1], #-2764 @ 0xfffff534 │ │ │ │ - biceq r8, r5, #933888 @ 0xe4000 │ │ │ │ + biceq r7, r5, #484 @ 0x1e4 │ │ │ │ mvnseq lr, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -868112,15 +868112,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r9, [r3, #8] │ │ │ │ add r9, r3, #12 │ │ │ │ stm r9, {r0, r1, lr} │ │ │ │ sub r9, r6, #6 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ mov r6, r3 │ │ │ │ b 35c044 <__cxa_atexit@plt+0x34fc60> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -868164,15 +868164,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - biceq r8, r5, #2424832 @ 0x250000 │ │ │ │ + biceq r7, r5, #1616 @ 0x650 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ strbeq r0, [r1], #-2796 @ 0xfffff514 │ │ │ │ strbeq r0, [r1], #-2412 @ 0xfffff694 │ │ │ │ mvnseq lr, #88, 22 @ 0x16000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 35c260 <__cxa_atexit@plt+0x34fe7c> │ │ │ │ mvnseq lr, #36, 22 @ 0x9000 │ │ │ │ @@ -868244,15 +868244,15 @@ │ │ │ │ stmib r5, {r9, lr} │ │ │ │ bx r0 │ │ │ │ strbeq r0, [r1], #-2252 @ 0xfffff734 │ │ │ │ strbeq r0, [r1], #-2280 @ 0xfffff718 │ │ │ │ strbeq r0, [r1], #-2212 @ 0xfffff75c │ │ │ │ mvnseq lr, #40, 20 @ 0x28000 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - biceq r8, r5, #3407872 @ 0x340000 │ │ │ │ + biceq r7, r5, #4928 @ 0x1340 │ │ │ │ strbeq r0, [r1], #-2520 @ 0xfffff628 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ mvnseq lr, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -868310,15 +868310,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ strbeq r0, [r1], #-1972 @ 0xfffff84c │ │ │ │ strbeq r0, [r1], #-1916 @ 0xfffff884 │ │ │ │ mvnseq lr, #40, 18 @ 0xa0000 │ │ │ │ - biceq r8, r5, #977272832 @ 0x3a400000 │ │ │ │ + biceq r7, r5, #10496 @ 0x2900 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ strbeq r0, [r1], #-2224 @ 0xfffff750 │ │ │ │ strbeq r0, [r1], #-1836 @ 0xfffff8d4 │ │ │ │ mvnseq lr, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -868450,15 +868450,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ stmib r5, {r0, sl} │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ mvnseq lr, #244, 12 @ 0xf400000 │ │ │ │ mvnseq lr, #36, 14 @ 0x900000 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ - biceq r8, r5, #1946157059 @ 0x74000003 │ │ │ │ + biceq r7, r5, #118784 @ 0x1d000 │ │ │ │ strbeq r0, [r1], #-1704 @ 0xfffff958 │ │ │ │ strbeq r0, [r1], #-1328 @ 0xfffffad0 │ │ │ │ mvnseq lr, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ @@ -868495,15 +868495,15 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {sl, lr} │ │ │ │ bx r0 │ │ │ │ - biceq r8, r5, #-805306353 @ 0xd000000f │ │ │ │ + biceq r7, r5, #999424 @ 0xf4000 │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ strbeq r0, [r1], #-1476 @ 0xfffffa3c │ │ │ │ strbeq r0, [r1], #-1088 @ 0xfffffbc0 │ │ │ │ mvnseq lr, #44, 12 @ 0x2c00000 │ │ │ │ mvnseq lr, #20, 12 @ 0x1400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -868581,15 +868581,15 @@ │ │ │ │ stmib r5, {r9, lr} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ strbeq r0, [r1], #-944 @ 0xfffffc50 │ │ │ │ mvnseq lr, #236, 8 @ 0xec000000 │ │ │ │ mvnseq lr, #52, 10 @ 0xd000000 │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ - biceq r8, r5, #1073741878 @ 0x40000036 │ │ │ │ + biceq r7, r5, #1638400 @ 0x190000 │ │ │ │ strbeq r0, [r1], #-1188 @ 0xfffffb5c │ │ │ │ strbeq r0, [r1], #-812 @ 0xfffffcd4 │ │ │ │ mvnseq lr, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #156] @ 35c844 <__cxa_atexit@plt+0x350460> │ │ │ │ @@ -868631,30 +868631,30 @@ │ │ │ │ str r0, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, lr} │ │ │ │ bx r0 │ │ │ │ strbeq r0, [r1], #-688 @ 0xfffffd50 │ │ │ │ @ instruction: 0xfffff7d4 │ │ │ │ - biceq r8, r5, #213 @ 0xd5 │ │ │ │ + biceq r7, r5, #5505024 @ 0x540000 │ │ │ │ strbeq r0, [r1], #-928 @ 0xfffffc60 │ │ │ │ strbeq r0, [r1], #-552 @ 0xfffffdd8 │ │ │ │ mvnseq lr, #20, 8 @ 0x14000000 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35c88c <__cxa_atexit@plt+0x3504a8> │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r1, [pc, #36] @ 35c89c <__cxa_atexit@plt+0x3504b8> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #12] @ 35c8a0 <__cxa_atexit@plt+0x3504bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ mvnseq lr, #36, 8 @ 0x24000000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @@ -868669,15 +868669,15 @@ │ │ │ │ ldr r2, [pc, #48] @ 35c900 <__cxa_atexit@plt+0x35051c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ ldr r2, [r5] │ │ │ │ str r9, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #20] @ 35c904 <__cxa_atexit@plt+0x350520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @@ -868696,15 +868696,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ bne 35c954 <__cxa_atexit@plt+0x350570> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ ldr r7, [pc, #16] @ 35c96c <__cxa_atexit@plt+0x350588> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ strbeq r0, [r1], #-1104 @ 0xfffffbb0 │ │ │ │ strbeq r0, [r1], #-1068 @ 0xfffffbd4 │ │ │ │ @@ -868795,15 +868795,15 @@ │ │ │ │ bhi 35cafc <__cxa_atexit@plt+0x350718> │ │ │ │ ldr r1, [pc, #88] @ 35cb24 <__cxa_atexit@plt+0x350740> │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r1, lr} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -868839,15 +868839,15 @@ │ │ │ │ bhi 35cb98 <__cxa_atexit@plt+0x3507b4> │ │ │ │ ldr r0, [pc, #60] @ 35cbb8 <__cxa_atexit@plt+0x3507d4> │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 35cbb4 <__cxa_atexit@plt+0x3507d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r1, lr} │ │ │ │ @@ -868869,15 +868869,15 @@ │ │ │ │ bhi 35cc08 <__cxa_atexit@plt+0x350824> │ │ │ │ ldr r0, [pc, #44] @ 35cc20 <__cxa_atexit@plt+0x35083c> │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #20] @ 35cc24 <__cxa_atexit@plt+0x350840> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @@ -868889,15 +868889,15 @@ │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r1, [pc, #36] @ 35cc68 <__cxa_atexit@plt+0x350884> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #12] @ 35cc6c <__cxa_atexit@plt+0x350888> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ mvnseq lr, #96 @ 0x60 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @@ -868912,15 +868912,15 @@ │ │ │ │ ldr r2, [pc, #48] @ 35cccc <__cxa_atexit@plt+0x3508e8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ ldr r2, [r5] │ │ │ │ str r9, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #20] @ 35ccd0 <__cxa_atexit@plt+0x3508ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @@ -869047,15 +869047,15 @@ │ │ │ │ bhi 35ceec <__cxa_atexit@plt+0x350b08> │ │ │ │ ldr r1, [pc, #88] @ 35cf14 <__cxa_atexit@plt+0x350b30> │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r1, lr} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -869091,15 +869091,15 @@ │ │ │ │ bhi 35cf88 <__cxa_atexit@plt+0x350ba4> │ │ │ │ ldr r0, [pc, #60] @ 35cfa8 <__cxa_atexit@plt+0x350bc4> │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 35cfa4 <__cxa_atexit@plt+0x350bc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r1, lr} │ │ │ │ @@ -869121,15 +869121,15 @@ │ │ │ │ bhi 35cff8 <__cxa_atexit@plt+0x350c14> │ │ │ │ ldr r0, [pc, #44] @ 35d010 <__cxa_atexit@plt+0x350c2c> │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #20] @ 35d014 <__cxa_atexit@plt+0x350c30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @@ -869141,15 +869141,15 @@ │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r1, [pc, #36] @ 35d058 <__cxa_atexit@plt+0x350c74> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #12] @ 35d05c <__cxa_atexit@plt+0x350c78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ mvnseq sp, #120, 24 @ 0x7800 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @@ -869165,15 +869165,15 @@ │ │ │ │ ldr r1, [pc, #48] @ 35d0c0 <__cxa_atexit@plt+0x350cdc> │ │ │ │ ldr r8, [r5] │ │ │ │ str r9, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #20] @ 35d0c4 <__cxa_atexit@plt+0x350ce0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @@ -869295,15 +869295,15 @@ │ │ │ │ bhi 35d2cc <__cxa_atexit@plt+0x350ee8> │ │ │ │ ldr r1, [pc, #88] @ 35d2f4 <__cxa_atexit@plt+0x350f10> │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r1, lr} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -869339,15 +869339,15 @@ │ │ │ │ bhi 35d368 <__cxa_atexit@plt+0x350f84> │ │ │ │ ldr r0, [pc, #60] @ 35d388 <__cxa_atexit@plt+0x350fa4> │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 35d384 <__cxa_atexit@plt+0x350fa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r1, lr} │ │ │ │ @@ -869369,15 +869369,15 @@ │ │ │ │ bhi 35d3d8 <__cxa_atexit@plt+0x350ff4> │ │ │ │ ldr r0, [pc, #44] @ 35d3f0 <__cxa_atexit@plt+0x35100c> │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #20] @ 35d3f4 <__cxa_atexit@plt+0x351010> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @@ -869413,15 +869413,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ @@ -869455,15 +869455,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #36] @ 35d540 <__cxa_atexit@plt+0x35115c> │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-16] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -869472,15 +869472,15 @@ │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r7, [r5, #12] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -869510,15 +869510,15 @@ │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r1, [pc, #36] @ 35d61c <__cxa_atexit@plt+0x351238> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #12] @ 35d620 <__cxa_atexit@plt+0x35123c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ mvnseq sp, #192, 12 @ 0xc000000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @@ -869533,15 +869533,15 @@ │ │ │ │ ldr r2, [pc, #48] @ 35d680 <__cxa_atexit@plt+0x35129c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ ldr r2, [r5] │ │ │ │ str r9, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #20] @ 35d684 <__cxa_atexit@plt+0x3512a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @@ -869663,15 +869663,15 @@ │ │ │ │ bhi 35d88c <__cxa_atexit@plt+0x3514a8> │ │ │ │ ldr r1, [pc, #88] @ 35d8b4 <__cxa_atexit@plt+0x3514d0> │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r1, lr} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -869707,15 +869707,15 @@ │ │ │ │ bhi 35d928 <__cxa_atexit@plt+0x351544> │ │ │ │ ldr r0, [pc, #60] @ 35d948 <__cxa_atexit@plt+0x351564> │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 35d944 <__cxa_atexit@plt+0x351560> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r1, lr} │ │ │ │ @@ -869737,15 +869737,15 @@ │ │ │ │ bhi 35d998 <__cxa_atexit@plt+0x3515b4> │ │ │ │ ldr r0, [pc, #44] @ 35d9b0 <__cxa_atexit@plt+0x3515cc> │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r7, [pc, #20] @ 35d9b4 <__cxa_atexit@plt+0x3515d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @@ -869788,15 +869788,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ @@ -869830,15 +869830,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #36] @ 35db1c <__cxa_atexit@plt+0x351738> │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-16] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -869847,15 +869847,15 @@ │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r7, [r5, #12] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa850 <__cxa_atexit@plt+0x3ee46c> │ │ │ │ + b 3fa880 <__cxa_atexit@plt+0x3ee49c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -869903,15 +869903,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #217 @ 0xd9 │ │ │ │ ldr r5, [pc, #48] @ 35dc50 <__cxa_atexit@plt+0x35186c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3facc0 <__cxa_atexit@plt+0x3ee8dc> │ │ │ │ + b 3fad18 <__cxa_atexit@plt+0x3ee934> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ strbeq lr, [r0], #-3624 @ 0xfffff1d8 │ │ │ │ strbeq pc, [r0], #-2580 @ 0xfffff5ec @ │ │ │ │ @@ -870199,15 +870199,15 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ stmda r5, {r0, r6} │ │ │ │ str r1, [r6, #8] │ │ │ │ add r9, pc, r9 │ │ │ │ str lr, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldr r7, [pc, #48] @ 35e108 <__cxa_atexit@plt+0x351d24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ @@ -870239,15 +870239,15 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r9, [pc, #40] @ 35e184 <__cxa_atexit@plt+0x351da0> │ │ │ │ add lr, pc, lr │ │ │ │ stm r5, {r0, r3} │ │ │ │ add r9, pc, r9 │ │ │ │ str lr, [r5, #-4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ mvnseq ip, #72, 8 @ 0x48000000 │ │ │ │ mvnseq ip, #168, 22 @ 0x2a000 │ │ │ │ @@ -870258,15 +870258,15 @@ │ │ │ │ bne 35e1bc <__cxa_atexit@plt+0x351dd8> │ │ │ │ ldr r3, [pc, #40] @ 35e1d0 <__cxa_atexit@plt+0x351dec> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [pc, #36] @ 35e1d4 <__cxa_atexit@plt+0x351df0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3faae8 <__cxa_atexit@plt+0x3ee704> │ │ │ │ + b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ mvnseq ip, #104, 22 @ 0x1a000 │ │ │ │ @@ -870304,15 +870304,15 @@ │ │ │ │ bhi 35e274 <__cxa_atexit@plt+0x351e90> │ │ │ │ ldr r5, [pc, #40] @ 35e288 <__cxa_atexit@plt+0x351ea4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r8, [pc, #32] @ 35e28c <__cxa_atexit@plt+0x351ea8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3faae8 <__cxa_atexit@plt+0x3ee704> │ │ │ │ + b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ ldr r7, [pc, #20] @ 35e290 <__cxa_atexit@plt+0x351eac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ strbeq pc, [r0], #-944 @ 0xfffffc50 @ │ │ │ │ @@ -870398,15 +870398,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #48] @ 35e40c <__cxa_atexit@plt+0x352028> │ │ │ │ add r9, r2, #1 │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 35e410 <__cxa_atexit@plt+0x35202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @@ -870460,29 +870460,29 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [pc, #16] @ 35e4e4 <__cxa_atexit@plt+0x352100> │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ + b 3fabb0 <__cxa_atexit@plt+0x3ee7cc> │ │ │ │ mvnseq ip, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 35e51c <__cxa_atexit@plt+0x352138> │ │ │ │ ldr r3, [pc, #28] @ 35e52c <__cxa_atexit@plt+0x352148> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3facc8 <__cxa_atexit@plt+0x3ee8e4> │ │ │ │ + b 3fad20 <__cxa_atexit@plt+0x3ee93c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -870562,15 +870562,15 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, lr, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fab70 <__cxa_atexit@plt+0x3ee78c> │ │ │ │ + b 3fabc8 <__cxa_atexit@plt+0x3ee7e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq ip, #64, 14 @ 0x1000000 │ │ │ │ strbeq lr, [r0], #-992 @ 0xfffffc20 │ │ │ │ strbeq lr, [r0], #-3912 @ 0xfffff0b8 │ │ │ │ @@ -870579,15 +870579,15 @@ │ │ │ │ mvnseq ip, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 35e6c0 <__cxa_atexit@plt+0x3522dc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3faae8 <__cxa_atexit@plt+0x3ee704> │ │ │ │ + b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ mvnseq ip, #212, 12 @ 0xd400000 │ │ │ │ mvnseq ip, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -870595,15 +870595,15 @@ │ │ │ │ bhi 35e700 <__cxa_atexit@plt+0x35231c> │ │ │ │ ldr r3, [pc, #40] @ 35e714 <__cxa_atexit@plt+0x352330> │ │ │ │ ldr r2, [pc, #40] @ 35e718 <__cxa_atexit@plt+0x352334> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3facc8 <__cxa_atexit@plt+0x3ee8e4> │ │ │ │ + b 3fad20 <__cxa_atexit@plt+0x3ee93c> │ │ │ │ ldr r7, [pc, #20] @ 35e71c <__cxa_atexit@plt+0x352338> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ mvnseq ip, #172, 12 @ 0xac00000 │ │ │ │ @@ -870638,15 +870638,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #48] @ 35e7c8 <__cxa_atexit@plt+0x3523e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #40] @ 35e7cc <__cxa_atexit@plt+0x3523e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ + b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ ldr r7, [pc, #28] @ 35e7d0 <__cxa_atexit@plt+0x3523ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @@ -870677,15 +870677,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 35e848 <__cxa_atexit@plt+0x352464> │ │ │ │ ldr r2, [pc, #24] @ 35e84c <__cxa_atexit@plt+0x352468> │ │ │ │ mov sl, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ + b 3fabb0 <__cxa_atexit@plt+0x3ee7cc> │ │ │ │ mvnseq ip, #32, 10 @ 0x8000000 │ │ │ │ strbeq lr, [r0], #-540 @ 0xfffffde4 │ │ │ │ mvnseq ip, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -870694,15 +870694,15 @@ │ │ │ │ bhi 35e88c <__cxa_atexit@plt+0x3524a8> │ │ │ │ ldr r3, [pc, #40] @ 35e8a0 <__cxa_atexit@plt+0x3524bc> │ │ │ │ ldr r2, [pc, #40] @ 35e8a4 <__cxa_atexit@plt+0x3524c0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3facc8 <__cxa_atexit@plt+0x3ee8e4> │ │ │ │ + b 3fad20 <__cxa_atexit@plt+0x3ee93c> │ │ │ │ ldr r7, [pc, #20] @ 35e8a8 <__cxa_atexit@plt+0x3524c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ mvnseq ip, #164, 10 @ 0x29000000 │ │ │ │ @@ -870785,15 +870785,15 @@ │ │ │ │ ldr r0, [pc, #36] @ 35ea04 <__cxa_atexit@plt+0x352620> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ + b 3fab98 <__cxa_atexit@plt+0x3ee7b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq ip, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -870834,15 +870834,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #12 │ │ │ │ add r9, pc, r9 │ │ │ │ stm lr, {r0, r1, r8, r9} │ │ │ │ sub r8, r6, #3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ + b 3faba0 <__cxa_atexit@plt+0x3ee7bc> │ │ │ │ mov r6, r3 │ │ │ │ b 35eacc <__cxa_atexit@plt+0x3526e8> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -870857,15 +870857,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mvnseq ip, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ + b 3faba8 <__cxa_atexit@plt+0x3ee7c4> │ │ │ │ mvnseq ip, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -870937,15 +870937,15 @@ │ │ │ │ ldr r5, [pc, #72] @ 35ec88 <__cxa_atexit@plt+0x3528a4> │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #2 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #217 @ 0xd9 │ │ │ │ mov r5, ip │ │ │ │ - b 3facd0 <__cxa_atexit@plt+0x3ee8ec> │ │ │ │ + b 3fad28 <__cxa_atexit@plt+0x3ee944> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -870984,15 +870984,15 @@ │ │ │ │ ldr r0, [pc, #36] @ 35ed20 <__cxa_atexit@plt+0x35293c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ + b 3fab98 <__cxa_atexit@plt+0x3ee7b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq ip, #20, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -871033,15 +871033,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #12 │ │ │ │ add r8, pc, r8 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ + b 3faba0 <__cxa_atexit@plt+0x3ee7bc> │ │ │ │ mov r6, r3 │ │ │ │ b 35ede8 <__cxa_atexit@plt+0x352a04> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -871056,15 +871056,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mvnseq ip, #44 @ 0x2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ + b 3faba8 <__cxa_atexit@plt+0x3ee7c4> │ │ │ │ mvnseq ip, #152 @ 0x98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -871135,15 +871135,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 35efa0 <__cxa_atexit@plt+0x352bbc> │ │ │ │ add ip, pc, ip │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, ip, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r5, lr │ │ │ │ add sl, r0, #217 @ 0xd9 │ │ │ │ - b 3facd0 <__cxa_atexit@plt+0x3ee8ec> │ │ │ │ + b 3fad28 <__cxa_atexit@plt+0x3ee944> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -871182,15 +871182,15 @@ │ │ │ │ ldr r0, [pc, #36] @ 35f038 <__cxa_atexit@plt+0x352c54> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ + b 3fab98 <__cxa_atexit@plt+0x3ee7b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq fp, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -871229,15 +871229,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 35f10c <__cxa_atexit@plt+0x352d28> │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #12 │ │ │ │ str r5, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ + b 3faba0 <__cxa_atexit@plt+0x3ee7bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -871252,15 +871252,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mvnseq fp, #28, 26 @ 0x700 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ + b 3faba8 <__cxa_atexit@plt+0x3ee7c4> │ │ │ │ mvnseq fp, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -871327,15 +871327,15 @@ │ │ │ │ str r9, [r2, #4] │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r0, [pc, #64] @ 35f2a0 <__cxa_atexit@plt+0x352ebc> │ │ │ │ add r9, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #217 @ 0xd9 │ │ │ │ - b 3facd0 <__cxa_atexit@plt+0x3ee8ec> │ │ │ │ + b 3fad28 <__cxa_atexit@plt+0x3ee944> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -871374,15 +871374,15 @@ │ │ │ │ ldr r0, [pc, #36] @ 35f338 <__cxa_atexit@plt+0x352f54> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ + b 3fab98 <__cxa_atexit@plt+0x3ee7b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq fp, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -871420,15 +871420,15 @@ │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r0, [r7, #8] │ │ │ │ str r1, [r3, #4]! │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ - b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ + b 3faba0 <__cxa_atexit@plt+0x3ee7bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -871443,15 +871443,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mvnseq fp, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ + b 3faba8 <__cxa_atexit@plt+0x3ee7c4> │ │ │ │ mvnseq fp, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 35f484 <__cxa_atexit@plt+0x3530a0> │ │ │ │ @@ -871460,15 +871460,15 @@ │ │ │ │ ldr r0, [pc, #36] @ 35f490 <__cxa_atexit@plt+0x3530ac> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ + b 3fab98 <__cxa_atexit@plt+0x3ee7b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq fp, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -871516,15 +871516,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str r2, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - b 3fab48 <__cxa_atexit@plt+0x3ee764> │ │ │ │ + b 3faba0 <__cxa_atexit@plt+0x3ee7bc> │ │ │ │ mov r6, r3 │ │ │ │ b 35f574 <__cxa_atexit@plt+0x353190> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -871542,15 +871542,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mvnseq fp, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ + b 3faba8 <__cxa_atexit@plt+0x3ee7c4> │ │ │ │ mvnseq fp, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -871727,15 +871727,15 @@ │ │ │ │ bhi 35f8b0 <__cxa_atexit@plt+0x3534cc> │ │ │ │ ldr r3, [pc, #48] @ 35f8cc <__cxa_atexit@plt+0x3534e8> │ │ │ │ ldr r2, [pc, #48] @ 35f8d0 <__cxa_atexit@plt+0x3534ec> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ + b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ ldr r7, [pc, #28] @ 35f8d4 <__cxa_atexit@plt+0x3534f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @@ -871776,15 +871776,15 @@ │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r0, [pc, #40] @ 35f988 <__cxa_atexit@plt+0x3535a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add sl, r0, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ + b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mvnseq fp, #236, 10 @ 0x3b000000 │ │ │ │ strbeq sp, [r0], #-204 @ 0xffffff34 │ │ │ │ strbeq sp, [r0], #-3116 @ 0xfffff3d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -871846,15 +871846,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 35faa0 <__cxa_atexit@plt+0x3536bc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fab70 <__cxa_atexit@plt+0x3ee78c> │ │ │ │ + b 3fabc8 <__cxa_atexit@plt+0x3ee7e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq fp, #200, 8 @ 0xc8000000 │ │ │ │ strbeq ip, [r0], #-4000 @ 0xfffff060 │ │ │ │ mvnseq fp, #184, 8 @ 0xb8000000 │ │ │ │ @@ -871877,15 +871877,15 @@ │ │ │ │ ldr r5, [pc, #48] @ 35fb20 <__cxa_atexit@plt+0x35373c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #40] @ 35fb24 <__cxa_atexit@plt+0x353740> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq fp, #136, 8 @ 0x88000000 │ │ │ │ strbeq ip, [r0], #-3900 @ 0xfffff0c4 │ │ │ │ strbeq sp, [r0], #-2724 @ 0xfffff55c │ │ │ │ @@ -871893,23 +871893,23 @@ │ │ │ │ mvnseq fp, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 35fb48 <__cxa_atexit@plt+0x353764> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3faae8 <__cxa_atexit@plt+0x3ee704> │ │ │ │ + b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ mvnseq fp, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 35fb68 <__cxa_atexit@plt+0x353784> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ strbeq ip, [r0], #-3836 @ 0xfffff104 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -871923,15 +871923,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - biceq r4, r5, #61184 @ 0xef00 │ │ │ │ + biceq r4, r5, #-1140850688 @ 0xbc000000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 35fc24 <__cxa_atexit@plt+0x353840> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -871948,15 +871948,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r5, [pc, #48] @ 35fc48 <__cxa_atexit@plt+0x353864> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -871971,15 +871971,15 @@ │ │ │ │ b 3fa120 <__cxa_atexit@plt+0x3edd3c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 35fc7c <__cxa_atexit@plt+0x353898> │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - biceq r4, r5, #5888 @ 0x1700 │ │ │ │ + biceq r4, r5, #1879048197 @ 0x70000005 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -872017,15 +872017,15 @@ │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r8, [r2, #-8] │ │ │ │ ldr r5, [pc, #68] @ 35fd70 <__cxa_atexit@plt+0x35398c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r7, [pc, #36] @ 35fd64 <__cxa_atexit@plt+0x353980> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ @@ -872120,15 +872120,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strbeq sp, [r0], #-672 @ 0xfffffd60 │ │ │ │ mvnseq fp, #236 @ 0xec │ │ │ │ - biceq r4, r5, #202752 @ 0x31800 │ │ │ │ + biceq r4, r5, #1610612736 @ 0x60000000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -872861,15 +872861,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -872899,15 +872899,15 @@ │ │ │ │ str r2, [r9, #12] │ │ │ │ str r7, [r9, #16] │ │ │ │ ldr r7, [pc, #52] @ 360b24 <__cxa_atexit@plt+0x354740> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -872938,15 +872938,15 @@ │ │ │ │ str r2, [r9, #12] │ │ │ │ str r7, [r9, #16] │ │ │ │ ldr r7, [pc, #52] @ 360bc0 <__cxa_atexit@plt+0x3547dc> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -872977,15 +872977,15 @@ │ │ │ │ str r2, [r9, #12] │ │ │ │ str r7, [r9, #16] │ │ │ │ ldr r7, [pc, #52] @ 360c5c <__cxa_atexit@plt+0x354878> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -873006,15 +873006,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ ldr r7, [pc, #44] @ 360cc8 <__cxa_atexit@plt+0x3548e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 360ccc <__cxa_atexit@plt+0x3548e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @@ -873059,15 +873059,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ ldr r7, [pc, #44] @ 360d9c <__cxa_atexit@plt+0x3549b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 360da0 <__cxa_atexit@plt+0x3549bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @@ -873094,15 +873094,15 @@ │ │ │ │ str lr, [r9, #8] │ │ │ │ add lr, r9, #12 │ │ │ │ stm lr, {r1, r7, ip} │ │ │ │ add lr, r9, #24 │ │ │ │ stm lr, {r0, r2, fp} │ │ │ │ ldr fp, [sp] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #24] @ 360e2c <__cxa_atexit@plt+0x354a48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r2 │ │ │ │ @@ -873145,15 +873145,15 @@ │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -873190,15 +873190,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 360fb0 <__cxa_atexit@plt+0x354bcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r9, {r2, r7} │ │ │ │ ldr r7, [pc, #52] @ 360fb4 <__cxa_atexit@plt+0x354bd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r6, r9 │ │ │ │ b 360f9c <__cxa_atexit@plt+0x354bb8> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -873235,15 +873235,15 @@ │ │ │ │ str r3, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ str r7, [r9, #24] │ │ │ │ ldr r7, [pc, #48] @ 361064 <__cxa_atexit@plt+0x354c80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r6, r9 │ │ │ │ b 361050 <__cxa_atexit@plt+0x354c6c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -873277,15 +873277,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ stm r0, {r1, r3, r8, lr} │ │ │ │ str r7, [r9, #28] │ │ │ │ ldr r7, [pc, #48] @ 36110c <__cxa_atexit@plt+0x354d28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r6, r9 │ │ │ │ b 3610f8 <__cxa_atexit@plt+0x354d14> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -873318,15 +873318,15 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ add r0, r3, #24 │ │ │ │ stm r0, {r2, r7, ip} │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, lr │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r7, [pc, #32] @ 3611b4 <__cxa_atexit@plt+0x354dd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -873420,15 +873420,15 @@ │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r3, [r9, #24] │ │ │ │ str r2, [r9, #28] │ │ │ │ str r1, [r9, #32] │ │ │ │ ldr r3, [pc, #48] @ 36134c <__cxa_atexit@plt+0x354f68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r3, [pc, #36] @ 361350 <__cxa_atexit@plt+0x354f6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r7, lr} │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ @@ -873464,15 +873464,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r0, [r2, #7] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r2, [r2, #11] │ │ │ │ str r1, [r5, #32] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #16] @ 3613ec <__cxa_atexit@plt+0x355008> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ strbeq fp, [r0], #-1976 @ 0xfffff848 │ │ │ │ mvnseq r9, #84, 24 @ 0x5400 │ │ │ │ @@ -873506,15 +873506,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r2, [r2, #11] │ │ │ │ str sl, [r5, #20] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #24] @ 36149c <__cxa_atexit@plt+0x3550b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @@ -873532,15 +873532,15 @@ │ │ │ │ bne 3614e4 <__cxa_atexit@plt+0x355100> │ │ │ │ ldr r2, [pc, #40] @ 3614f8 <__cxa_atexit@plt+0x355114> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldr r7, [pc, #16] @ 3614fc <__cxa_atexit@plt+0x355118> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbeq fp, [r0], #-1392 @ 0xfffffa90 │ │ │ │ @@ -873574,15 +873574,15 @@ │ │ │ │ beq 3615a8 <__cxa_atexit@plt+0x3551c4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ bne 36158c <__cxa_atexit@plt+0x3551a8> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldr r7, [pc, #40] @ 3615bc <__cxa_atexit@plt+0x3551d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -873605,15 +873605,15 @@ │ │ │ │ beq 361608 <__cxa_atexit@plt+0x355224> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ bne 361614 <__cxa_atexit@plt+0x355230> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 36162c <__cxa_atexit@plt+0x355248> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -873625,15 +873625,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ bne 361658 <__cxa_atexit@plt+0x355274> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ - b 3fa160 <__cxa_atexit@plt+0x3edd7c> │ │ │ │ + b 3fa168 <__cxa_atexit@plt+0x3edd84> │ │ │ │ ldr r7, [pc, #12] @ 36166c <__cxa_atexit@plt+0x355288> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbeq fp, [r0], #-1020 @ 0xfffffc04 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -873747,15 +873747,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r0, [r1, #7] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r1, [r1, #11] │ │ │ │ str r2, [r5, #32] │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #24] @ 361860 <__cxa_atexit@plt+0x35547c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @@ -873880,15 +873880,15 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r1, [r0, #7] │ │ │ │ str r1, [r5] │ │ │ │ ldr r0, [r0, #11] │ │ │ │ str lr, [r5, #28] │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #28] @ 361a78 <__cxa_atexit@plt+0x355694> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r9, lr} │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @@ -874013,15 +874013,15 @@ │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa2d8 <__cxa_atexit@plt+0x3edef4> │ │ │ │ + b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r0], #-3556 @ 0xfffff21c │ │ │ │ strbeq sl, [r0], #-3580 @ 0xfffff204 │ │ │ │ strbeq sl, [r0], #-3816 @ 0xfffff118 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -874035,15 +874035,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r3, r5, #13 │ │ │ │ + biceq r2, r5, #80740352 @ 0x4d00000 │ │ │ │ strbeq sl, [r0], #-3452 @ 0xfffff284 │ │ │ │ mvnseq r9, #128, 6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -874066,15 +874066,15 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #56] @ 361d64 <__cxa_atexit@plt+0x355980> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #8] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 3fa2c8 <__cxa_atexit@plt+0x3edee4> │ │ │ │ + b 3fa2d0 <__cxa_atexit@plt+0x3edeec> │ │ │ │ mov r6, r3 │ │ │ │ b 361d4c <__cxa_atexit@plt+0x355968> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -874121,15 +874121,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ strbeq sl, [r0], #-3188 @ 0xfffff38c │ │ │ │ - biceq r2, r5, #3696 @ 0xe70 │ │ │ │ + biceq r2, r5, #163577856 @ 0x9c00000 │ │ │ │ strbeq sl, [r0], #-3524 @ 0xfffff23c │ │ │ │ strbeq sl, [r0], #-3148 @ 0xfffff3b4 │ │ │ │ mvnseq r9, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ @@ -874183,15 +874183,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ strbeq sl, [r0], #-2920 @ 0xfffff498 │ │ │ │ - biceq r2, r5, #15168 @ 0x3b40 │ │ │ │ + biceq r2, r5, #754974720 @ 0x2d000000 │ │ │ │ mvnseq r9, #64, 2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 361f74 <__cxa_atexit@plt+0x355b90> │ │ │ │ @@ -874255,15 +874255,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ strbeq sl, [r0], #-2632 @ 0xfffff5b8 │ │ │ │ - biceq r2, r5, #56576 @ 0xdd00 │ │ │ │ + biceq r2, r5, #1946157056 @ 0x74000000 │ │ │ │ mvnseq r9, #32 │ │ │ │ andeq r0, r3, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -874277,15 +874277,15 @@ │ │ │ │ ldr r9, [r7, #32] │ │ │ │ str lr, [sl, #4]! │ │ │ │ add lr, sl, #16 │ │ │ │ stm lr, {r0, r3, r8, ip} │ │ │ │ mov r8, #0 │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ mvnseq r8, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r3, r4 │ │ │ │ @@ -874321,15 +874321,15 @@ │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ strbeq sl, [r0], #-2368 @ 0xfffff6c0 │ │ │ │ - biceq r2, r5, #239616 @ 0x3a800 │ │ │ │ + biceq r2, r5, #-1610612734 @ 0xa0000002 │ │ │ │ mvnseq r8, #24, 30 @ 0x60 │ │ │ │ andeq r0, r3, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -874388,15 +874388,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - biceq r2, r5, #216, 20 @ 0xd8000 │ │ │ │ + biceq r2, r5, #24, 2 │ │ │ │ mvnseq r8, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ @@ -874456,15 +874456,15 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strbeq sl, [r0], #-1940 @ 0xfffff86c │ │ │ │ strbeq sl, [r0], #-1972 @ 0xfffff84c │ │ │ │ strbeq sl, [r0], #-1912 @ 0xfffff888 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - biceq r2, r5, #244, 18 @ 0x3d0000 │ │ │ │ + biceq r2, r5, #52 @ 0x34 │ │ │ │ mvnseq r8, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -875317,15 +875317,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 3630d4 <__cxa_atexit@plt+0x356cf0> │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3facd8 <__cxa_atexit@plt+0x3ee8f4> │ │ │ │ + b 3fad30 <__cxa_atexit@plt+0x3ee94c> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ @@ -875379,15 +875379,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3631c0 <__cxa_atexit@plt+0x356ddc> │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3facd8 <__cxa_atexit@plt+0x3ee8f4> │ │ │ │ + b 3fad30 <__cxa_atexit@plt+0x3ee94c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ 36325c <__cxa_atexit@plt+0x356e78> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -875418,15 +875418,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ bx r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3facd8 <__cxa_atexit@plt+0x3ee8f4> │ │ │ │ + b 3fad30 <__cxa_atexit@plt+0x3ee94c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -875456,15 +875456,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3632f4 <__cxa_atexit@plt+0x356f10> │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 3facd8 <__cxa_atexit@plt+0x3ee8f4> │ │ │ │ + b 3fad30 <__cxa_atexit@plt+0x3ee94c> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ @@ -875515,15 +875515,15 @@ │ │ │ │ add r0, r0, #129 @ 0x81 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa2d8 <__cxa_atexit@plt+0x3edef4> │ │ │ │ + b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r0], #-1644 @ 0xfffff994 │ │ │ │ strbeq r9, [r0], #-1668 @ 0xfffff97c │ │ │ │ strbeq r9, [r0], #-1904 @ 0xfffff890 │ │ │ │ mvnseq r7, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -875619,15 +875619,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 36358c <__cxa_atexit@plt+0x3571a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ + b 3fa378 <__cxa_atexit@plt+0x3edf94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r0], #-1212 @ 0xfffffb44 │ │ │ │ strbeq r9, [r0], #-1256 @ 0xfffffb18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -875640,15 +875640,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r1, r5, #261095424 @ 0xf900000 │ │ │ │ + biceq r0, r5, #3648 @ 0xe40 │ │ │ │ strbeq r9, [r0], #-1128 @ 0xfffffb98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -875695,15 +875695,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ strbeq r9, [r0], #-960 @ 0xfffffc40 │ │ │ │ - biceq r1, r5, #947912704 @ 0x38800000 │ │ │ │ + biceq r0, r5, #8704 @ 0x2200 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3636f0 <__cxa_atexit@plt+0x35730c> │ │ │ │ @@ -875752,15 +875752,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ strbeq r9, [r0], #-740 @ 0xfffffd1c │ │ │ │ - biceq r1, r5, #24, 10 @ 0x6000000 │ │ │ │ + biceq r0, r5, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3637e0 <__cxa_atexit@plt+0x3573fc> │ │ │ │ @@ -875771,15 +875771,15 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ str r3, [sl, #4]! │ │ │ │ mov r8, #0 │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ - b 3fa2e0 <__cxa_atexit@plt+0x3edefc> │ │ │ │ + b 3fa2e8 <__cxa_atexit@plt+0x3edf04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -875814,15 +875814,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ strbeq r9, [r0], #-500 @ 0xfffffe0c │ │ │ │ - biceq r1, r5, #922746880 @ 0x37000000 │ │ │ │ + biceq r0, r5, #487424 @ 0x77000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3638d4 <__cxa_atexit@plt+0x3574f0> │ │ │ │ @@ -875867,15 +875867,15 @@ │ │ │ │ str r2, [r9, #24] │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - biceq r1, r5, #108, 6 @ 0xb0000001 │ │ │ │ + biceq r0, r5, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -875927,15 +875927,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ strbeq r9, [r0], #-124 @ 0xffffff84 │ │ │ │ strbeq r9, [r0], #-156 @ 0xffffff64 │ │ │ │ strbeq r9, [r0], #-96 @ 0xffffffa0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - biceq r1, r5, #168, 4 @ 0x8000000a │ │ │ │ + biceq r0, r5, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -876553,15 +876553,15 @@ │ │ │ │ ldr r0, [r5, #24] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ stm r5, {r0, lr} │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #16] @ 364430 <__cxa_atexit@plt+0x35804c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ strbeq r8, [r0], #-1856 @ 0xfffff8c0 │ │ │ │ mvnseq r6, #204, 24 @ 0xcc00 │ │ │ │ @@ -876581,15 +876581,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r8, [r5, #12] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #24] @ 3644a8 <__cxa_atexit@plt+0x3580c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @@ -876705,15 +876705,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r2, [r2, #11] │ │ │ │ str r9, [r5, #20] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r7, [pc, #28] @ 36469c <__cxa_atexit@plt+0x3582b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r1, r9} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -876725,15 +876725,15 @@ │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3646c8 <__cxa_atexit@plt+0x3582e4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 3fa2f0 <__cxa_atexit@plt+0x3edf0c> │ │ │ │ + b 3fa2f8 <__cxa_atexit@plt+0x3edf14> │ │ │ │ ldr r7, [pc, #12] @ 3646dc <__cxa_atexit@plt+0x3582f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ strbeq r8, [r0], #-908 @ 0xfffffc74 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ @@ -876831,15 +876831,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #28] @ 3648a0 <__cxa_atexit@plt+0x3584bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -876870,15 +876870,15 @@ │ │ │ │ ldr r2, [pc, #56] @ 36492c <__cxa_atexit@plt+0x358548> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r7} │ │ │ │ stmdb r5, {r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #28] @ 364930 <__cxa_atexit@plt+0x35854c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r7, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ str r8, [r5] │ │ │ │ bx r0 │ │ │ │ @@ -876986,15 +876986,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 364b0c <__cxa_atexit@plt+0x358728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-16]! │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -877036,15 +877036,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r8, r7 │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r3, [pc, #32] @ 364bcc <__cxa_atexit@plt+0x3587e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r7, r8} │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -877581,15 +877581,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 365440 <__cxa_atexit@plt+0x35905c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r6, #64 @ 0x40 │ │ │ │ strbeq r7, [r0], #-1552 @ 0xfffff9f0 │ │ │ │ strbeq r7, [r0], #-1596 @ 0xfffff9c4 │ │ │ │ @@ -877600,29 +877600,29 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 365474 <__cxa_atexit@plt+0x359090> │ │ │ │ ldr r5, [pc, #28] @ 365484 <__cxa_atexit@plt+0x3590a0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r7, [pc, #12] @ 365488 <__cxa_atexit@plt+0x3590a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq r6, #184 @ 0xb8 │ │ │ │ mvnseq r6, #148 @ 0x94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 3654ac <__cxa_atexit@plt+0x3590c8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ mvnseq r6, #112 @ 0x70 │ │ │ │ mvnseq r6, #136 @ 0x88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3654ec <__cxa_atexit@plt+0x359108> │ │ │ │ @@ -877788,15 +877788,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 365778 <__cxa_atexit@plt+0x359394> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa690 <__cxa_atexit@plt+0x3ee2ac> │ │ │ │ + b 3fa6b8 <__cxa_atexit@plt+0x3ee2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r5, #136, 28 @ 0x880 │ │ │ │ strbeq r7, [r0], #-712 @ 0xfffffd38 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ @@ -877819,42 +877819,42 @@ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldr r9, [r5], #20 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #172] @ 365894 <__cxa_atexit@plt+0x3594b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ b 36580c <__cxa_atexit@plt+0x359428> │ │ │ │ ldr r7, [pc, #148] @ 36588c <__cxa_atexit@plt+0x3594a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ b 36580c <__cxa_atexit@plt+0x359428> │ │ │ │ ldr r7, [pc, #136] @ 365890 <__cxa_atexit@plt+0x3594ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r8, r7, #1 │ │ │ │ add r5, r5, #20 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [pc, #92] @ 365884 <__cxa_atexit@plt+0x3594a0> │ │ │ │ add r5, r5, #20 │ │ │ │ sub r9, r3, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ ldr r7, [pc, #76] @ 365888 <__cxa_atexit@plt+0x3594a4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #44] @ 365880 <__cxa_atexit@plt+0x35949c> │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [pc, #52] @ 365898 <__cxa_atexit@plt+0x3594b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ @@ -877987,15 +877987,15 @@ │ │ │ │ bhi 365a80 <__cxa_atexit@plt+0x35969c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 365a88 <__cxa_atexit@plt+0x3596a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r0], #-4016 @ 0xfffff050 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -878033,15 +878033,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 365b4c <__cxa_atexit@plt+0x359768> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbeq r6, [r0], #-3880 @ 0xfffff0d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -878062,15 +878062,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 365bbc <__cxa_atexit@plt+0x3597d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbeq r6, [r0], #-3768 @ 0xfffff148 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -878079,15 +878079,15 @@ │ │ │ │ bne 365bf0 <__cxa_atexit@plt+0x35980c> │ │ │ │ ldr r3, [pc, #32] @ 365bfc <__cxa_atexit@plt+0x359818> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbeq r6, [r0], #-3704 @ 0xfffff188 │ │ │ │ mvnseq r5, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -878100,15 +878100,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 365c50 <__cxa_atexit@plt+0x35986c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r0], #-3576 @ 0xfffff208 │ │ │ │ strbeq r7, [r0], #-2328 @ 0xfffff6e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -878154,15 +878154,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 365d44 <__cxa_atexit@plt+0x359960> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ 365d48 <__cxa_atexit@plt+0x359964> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -878214,15 +878214,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -878255,15 +878255,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -878371,15 +878371,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 3660f8 <__cxa_atexit@plt+0x359d14> │ │ │ │ ldr r1, [pc, #120] @ 36610c <__cxa_atexit@plt+0x359d28> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -878396,15 +878396,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 366114 <__cxa_atexit@plt+0x359d30> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -878430,15 +878430,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 366178 <__cxa_atexit@plt+0x359d94> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r0], #-2256 @ 0xfffff730 │ │ │ │ strbeq r7, [r0], #-1012 @ 0xfffffc0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -878484,15 +878484,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 36626c <__cxa_atexit@plt+0x359e88> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ 366270 <__cxa_atexit@plt+0x359e8c> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -878544,15 +878544,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -878585,15 +878585,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -878701,15 +878701,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 366620 <__cxa_atexit@plt+0x35a23c> │ │ │ │ ldr r1, [pc, #120] @ 366634 <__cxa_atexit@plt+0x35a250> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -878726,15 +878726,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 36663c <__cxa_atexit@plt+0x35a258> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -878760,15 +878760,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 3666a0 <__cxa_atexit@plt+0x35a2bc> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r6, [r0], #-936 @ 0xfffffc58 │ │ │ │ strbeq r6, [r0], #-4004 @ 0xfffff05c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -878814,15 +878814,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 366794 <__cxa_atexit@plt+0x35a3b0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ 366798 <__cxa_atexit@plt+0x35a3b4> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -878874,15 +878874,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -878915,15 +878915,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -879031,15 +879031,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 366b48 <__cxa_atexit@plt+0x35a764> │ │ │ │ ldr r1, [pc, #120] @ 366b5c <__cxa_atexit@plt+0x35a778> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -879056,15 +879056,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 366b64 <__cxa_atexit@plt+0x35a780> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -879090,15 +879090,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 366bc8 <__cxa_atexit@plt+0x35a7e4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r5, [r0], #-3712 @ 0xfffff180 │ │ │ │ strbeq r6, [r0], #-2584 @ 0xfffff5e8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -879144,15 +879144,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 366cbc <__cxa_atexit@plt+0x35a8d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ 366cc0 <__cxa_atexit@plt+0x35a8dc> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -879204,15 +879204,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -879245,15 +879245,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -879361,15 +879361,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 367070 <__cxa_atexit@plt+0x35ac8c> │ │ │ │ ldr r1, [pc, #120] @ 367084 <__cxa_atexit@plt+0x35aca0> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -879386,15 +879386,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 36708c <__cxa_atexit@plt+0x35aca8> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -879417,15 +879417,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 3670e0 <__cxa_atexit@plt+0x35acfc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r5, [r0], #-2392 @ 0xfffff6a8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -879470,15 +879470,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 3671d4 <__cxa_atexit@plt+0x35adf0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ 3671d8 <__cxa_atexit@plt+0x35adf4> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -879530,15 +879530,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -879571,15 +879571,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -879687,15 +879687,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 367588 <__cxa_atexit@plt+0x35b1a4> │ │ │ │ ldr r1, [pc, #120] @ 36759c <__cxa_atexit@plt+0x35b1b8> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -879712,15 +879712,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 3675a4 <__cxa_atexit@plt+0x35b1c0> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -879748,15 +879748,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 367614 <__cxa_atexit@plt+0x35b230> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r4, #80 @ 0x50 │ │ │ │ strbeq r5, [r0], #-1084 @ 0xfffffbc4 │ │ │ │ strbeq r5, [r0], #-1124 @ 0xfffffb9c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -879797,15 +879797,15 @@ │ │ │ │ str r6, [r6, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #20] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ mov r5, r9 │ │ │ │ mov r6, ip │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov ip, r6 │ │ │ │ b 3676d8 <__cxa_atexit@plt+0x35b2f4> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @@ -879866,15 +879866,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -879935,15 +879935,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str r2, [r6, #32] │ │ │ │ mov r6, r9 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r9, r6 │ │ │ │ b 367900 <__cxa_atexit@plt+0x35b51c> │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ @@ -880005,15 +880005,15 @@ │ │ │ │ str sl, [r3, #64] @ 0x40 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -880090,15 +880090,15 @@ │ │ │ │ str r4, [r5, #-12] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ str r6, [r5, #-16] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -880157,15 +880157,15 @@ │ │ │ │ add lr, r3, #64 @ 0x40 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r8, [r3, #44] @ 0x2c │ │ │ │ stm lr, {r4, fp, ip} │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r4, sl │ │ │ │ str r0, [r3, #60] @ 0x3c │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r4, sl │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xffffe038 │ │ │ │ strbeq r4, [r0], #-3940 @ 0xfffff09c │ │ │ │ @ instruction: 0xffffe304 │ │ │ │ @@ -880187,15 +880187,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 367cf0 <__cxa_atexit@plt+0x35b90c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 367d00 <__cxa_atexit@plt+0x35b91c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -880230,15 +880230,15 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xffffdd50 │ │ │ │ strbeq r4, [r0], #-3568 @ 0xfffff210 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -880280,15 +880280,15 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #16] │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r6, r9 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r7, [pc, #36] @ 367e80 <__cxa_atexit@plt+0x35ba9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ @@ -880309,15 +880309,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 367ed4 <__cxa_atexit@plt+0x35baf0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r4, [r0], #-2932 @ 0xfffff48c │ │ │ │ strbeq r5, [r0], #-1684 @ 0xfffff96c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -880354,15 +880354,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -880390,15 +880390,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -880416,15 +880416,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 368080 <__cxa_atexit@plt+0x35bc9c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r4, [r0], #-2504 @ 0xfffff638 │ │ │ │ strbeq r5, [r0], #-1260 @ 0xfffffb14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -880461,15 +880461,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -880497,15 +880497,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -880523,15 +880523,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 36822c <__cxa_atexit@plt+0x35be48> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r4, [r0], #-2076 @ 0xfffff7e4 │ │ │ │ strbeq r5, [r0], #-1048 @ 0xfffffbe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -880568,15 +880568,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -880604,15 +880604,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -880639,15 +880639,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r2, {r5, r7} │ │ │ │ ldr r7, [pc, #52] @ 368414 <__cxa_atexit@plt+0x35c030> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -880690,15 +880690,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -880726,15 +880726,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -880749,15 +880749,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 3685b0 <__cxa_atexit@plt+0x35c1cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r4, [r0], #-1160 @ 0xfffffb78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -880793,15 +880793,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -880829,15 +880829,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -880856,15 +880856,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 368764 <__cxa_atexit@plt+0x35c380> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r2, #172, 16 @ 0xac0000 │ │ │ │ strbeq r4, [r0], #-748 @ 0xfffffd14 │ │ │ │ strbeq r4, [r0], #-788 @ 0xfffffcec │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -880901,15 +880901,15 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, ip │ │ │ │ add r0, r2, #8 │ │ │ │ stm r0, {r1, r9, lr} │ │ │ │ str sl, [r2, #20] │ │ │ │ str r8, [r2, #24] │ │ │ │ str r2, [r2, #28] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -880958,15 +880958,15 @@ │ │ │ │ str r0, [r3, #28]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ add r0, r2, #8 │ │ │ │ stm r0, {r1, r9, sl} │ │ │ │ str r8, [r2, #20] │ │ │ │ str r2, [r2, #24] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -881021,15 +881021,15 @@ │ │ │ │ mov r5, fp │ │ │ │ ldr fp, [sp] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, lr │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov lr, r6 │ │ │ │ b 3689f8 <__cxa_atexit@plt+0x35c614> │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ @@ -881087,15 +881087,15 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, sl │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov sl, r6 │ │ │ │ b 368b00 <__cxa_atexit@plt+0x35c71c> │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @@ -881152,15 +881152,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r7, [pc, #44] @ 368c28 <__cxa_atexit@plt+0x35c844> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r8 │ │ │ │ @@ -881257,15 +881257,15 @@ │ │ │ │ str r7, [r6, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #16] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #56] @ 368de4 <__cxa_atexit@plt+0x35ca00> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ @@ -881333,15 +881333,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ mov r8, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r3, [pc, #44] @ 368efc <__cxa_atexit@plt+0x35cb18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r7, lr} │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ @@ -881359,15 +881359,15 @@ │ │ │ │ bhi 368f30 <__cxa_atexit@plt+0x35cb4c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 368f38 <__cxa_atexit@plt+0x35cb54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r3, [r0], #-2816 @ 0xfffff500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -881405,15 +881405,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 368ffc <__cxa_atexit@plt+0x35cc18> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strbeq r3, [r0], #-2680 @ 0xfffff588 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -881434,15 +881434,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 36906c <__cxa_atexit@plt+0x35cc88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbeq r3, [r0], #-2568 @ 0xfffff5f8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -881451,15 +881451,15 @@ │ │ │ │ bne 3690a0 <__cxa_atexit@plt+0x35ccbc> │ │ │ │ ldr r3, [pc, #32] @ 3690ac <__cxa_atexit@plt+0x35ccc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ strbeq r3, [r0], #-2504 @ 0xfffff638 │ │ │ │ mvnseq r2, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -881472,15 +881472,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 369100 <__cxa_atexit@plt+0x35cd1c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r3, [r0], #-2376 @ 0xfffff6b8 │ │ │ │ strbeq r4, [r0], #-1128 @ 0xfffffb98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -881524,15 +881524,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ 3691ec <__cxa_atexit@plt+0x35ce08> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -881583,15 +881583,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -881624,15 +881624,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -881679,15 +881679,15 @@ │ │ │ │ ldr r2, [pc, #84] @ 36946c <__cxa_atexit@plt+0x35d088> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -881728,15 +881728,15 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ strbeq r3, [r0], #-1684 @ 0xfffff96c │ │ │ │ mvnseq r2, #68, 2 │ │ │ │ @@ -881751,15 +881751,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 36955c <__cxa_atexit@plt+0x35d178> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r3, [r0], #-1260 @ 0xfffffb14 │ │ │ │ strbeq r4, [r0], #-16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -881803,15 +881803,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ 369648 <__cxa_atexit@plt+0x35d264> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -881862,15 +881862,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -881903,15 +881903,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -881958,15 +881958,15 @@ │ │ │ │ ldr r2, [pc, #84] @ 3698c8 <__cxa_atexit@plt+0x35d4e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -882007,15 +882007,15 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ strbeq r3, [r0], #-568 @ 0xfffffdc8 │ │ │ │ mvnseq r1, #204, 24 @ 0xcc00 │ │ │ │ @@ -882030,15 +882030,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 3699b8 <__cxa_atexit@plt+0x35d5d4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r3, [r0], #-144 @ 0xffffff70 │ │ │ │ strbeq r3, [r0], #-3212 @ 0xfffff374 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -882082,15 +882082,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ 369aa4 <__cxa_atexit@plt+0x35d6c0> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -882141,15 +882141,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -882182,15 +882182,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -882237,15 +882237,15 @@ │ │ │ │ ldr r2, [pc, #84] @ 369d24 <__cxa_atexit@plt+0x35d940> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -882286,15 +882286,15 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ strbeq r2, [r0], #-3548 @ 0xfffff224 │ │ │ │ mvnseq r1, #20, 4 @ 0x40000001 │ │ │ │ @@ -882309,15 +882309,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 369e14 <__cxa_atexit@plt+0x35da30> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r2, [r0], #-3124 @ 0xfffff3cc │ │ │ │ strbeq r3, [r0], #-1996 @ 0xfffff834 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -882361,15 +882361,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ 369f00 <__cxa_atexit@plt+0x35db1c> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -882420,15 +882420,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -882461,15 +882461,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -882516,15 +882516,15 @@ │ │ │ │ ldr r2, [pc, #84] @ 36a180 <__cxa_atexit@plt+0x35dd9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -882565,15 +882565,15 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ strbeq r2, [r0], #-2432 @ 0xfffff680 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -882585,15 +882585,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 36a260 <__cxa_atexit@plt+0x35de7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r2, [r0], #-2008 @ 0xfffff828 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -882636,15 +882636,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ 36a34c <__cxa_atexit@plt+0x35df68> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -882695,15 +882695,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -882736,15 +882736,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -882791,15 +882791,15 @@ │ │ │ │ ldr r2, [pc, #84] @ 36a5cc <__cxa_atexit@plt+0x35e1e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -882840,15 +882840,15 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ strbeq r2, [r0], #-1332 @ 0xfffffacc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -882865,15 +882865,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 36a6c8 <__cxa_atexit@plt+0x35e2e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r0, #156, 30 @ 0x270 │ │ │ │ strbeq r2, [r0], #-904 @ 0xfffffc78 │ │ │ │ strbeq r2, [r0], #-944 @ 0xfffffc50 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -882914,15 +882914,15 @@ │ │ │ │ str r6, [r6, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #20] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ mov r5, r9 │ │ │ │ mov r6, ip │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov ip, r6 │ │ │ │ b 36a78c <__cxa_atexit@plt+0x35e3a8> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ @@ -882983,15 +882983,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -883052,15 +883052,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str r2, [r6, #32] │ │ │ │ mov r6, r9 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r9, r6 │ │ │ │ b 36a9b4 <__cxa_atexit@plt+0x35e5d0> │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ @@ -883122,15 +883122,15 @@ │ │ │ │ str sl, [r3, #64] @ 0x40 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -883207,15 +883207,15 @@ │ │ │ │ str r4, [r5, #-12] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ str r6, [r5, #-16] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -883274,15 +883274,15 @@ │ │ │ │ add lr, r3, #64 @ 0x40 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r8, [r3, #44] @ 0x2c │ │ │ │ stm lr, {r4, fp, ip} │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r4, sl │ │ │ │ str r0, [r3, #60] @ 0x3c │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r4, sl │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [sl, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xffffe434 │ │ │ │ strbeq r1, [r0], #-3760 @ 0xfffff150 │ │ │ │ @ instruction: 0xffffe6b4 │ │ │ │ @@ -883304,15 +883304,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 36ada4 <__cxa_atexit@plt+0x35e9c0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 36adb4 <__cxa_atexit@plt+0x35e9d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -883347,15 +883347,15 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xffffe14c │ │ │ │ strbeq r1, [r0], #-3388 @ 0xfffff2c4 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -883385,15 +883385,15 @@ │ │ │ │ str fp, [r9, #44] @ 0x2c │ │ │ │ str r1, [r9, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #44] @ 36aef4 <__cxa_atexit@plt+0x35eb10> │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #36]! @ 0x24 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 36aef8 <__cxa_atexit@plt+0x35eb14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #7 │ │ │ │ @@ -883411,15 +883411,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 36af4c <__cxa_atexit@plt+0x35eb68> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r0], #-2812 @ 0xfffff504 │ │ │ │ strbeq r2, [r0], #-1564 @ 0xfffff9e4 │ │ │ │ mvnseq r0, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -883440,15 +883440,15 @@ │ │ │ │ add r7, r7, #12 │ │ │ │ ldm r7, {r2, r5, r7} │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -883466,15 +883466,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 36b028 <__cxa_atexit@plt+0x35ec44> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r0], #-2592 @ 0xfffff5e0 │ │ │ │ strbeq r2, [r0], #-1348 @ 0xfffffabc │ │ │ │ mvnseq r0, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -883504,15 +883504,15 @@ │ │ │ │ str sl, [r8, #24]! │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r9, #36] @ 0x24 │ │ │ │ str r1, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ b 36b0c4 <__cxa_atexit@plt+0x35ece0> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -883531,15 +883531,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 36b12c <__cxa_atexit@plt+0x35ed48> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r0], #-2332 @ 0xfffff6e4 │ │ │ │ strbeq r2, [r0], #-1304 @ 0xfffffae8 │ │ │ │ mvnseq r0, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -883570,15 +883570,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r9, #36] @ 0x24 │ │ │ │ str lr, [r8, #28]! │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r9, #40] @ 0x28 │ │ │ │ str r3, [r9, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ b 36b1cc <__cxa_atexit@plt+0x35ede8> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -883606,15 +883606,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r2, {r5, r7} │ │ │ │ ldr r7, [pc, #52] @ 36b270 <__cxa_atexit@plt+0x35ee8c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -883653,15 +883653,15 @@ │ │ │ │ add r7, r9, #8 │ │ │ │ stm r7, {r2, r3, sl} │ │ │ │ str r1, [r8, #32]! │ │ │ │ mov r7, r3 │ │ │ │ str r0, [r9, #40] @ 0x28 │ │ │ │ str r0, [r9, #20] │ │ │ │ str lr, [r9, #24] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ b 36b318 <__cxa_atexit@plt+0x35ef34> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -883677,15 +883677,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 36b370 <__cxa_atexit@plt+0x35ef8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r0], #-1736 @ 0xfffff938 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ andeq r0, r0, r9, lsl #8 │ │ │ │ mvnseq r0, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r9, r0 │ │ │ │ @@ -883720,15 +883720,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 36b438 <__cxa_atexit@plt+0x35f054> │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #36]! @ 0x24 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #32] @ 36b43c <__cxa_atexit@plt+0x35f058> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -883786,15 +883786,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #36]! @ 0x24 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 36b568 <__cxa_atexit@plt+0x35f184> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -883847,15 +883847,15 @@ │ │ │ │ str sl, [r9, #24] │ │ │ │ str r1, [r9, #32] │ │ │ │ ldr r3, [pc, #60] @ 36b63c <__cxa_atexit@plt+0x35f258> │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #36]! @ 0x24 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #40] @ 36b640 <__cxa_atexit@plt+0x35f25c> │ │ │ │ str ip, [r5, #-16]! │ │ │ │ stmib r5, {r7, fp} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr fp, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ @@ -883936,15 +883936,15 @@ │ │ │ │ str ip, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ ldr r0, [pc, #140] @ 36b7f0 <__cxa_atexit@plt+0x35f40c> │ │ │ │ mov r9, r6 │ │ │ │ mov r6, lr │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #36]! @ 0x24 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #84] @ 36b7e0 <__cxa_atexit@plt+0x35f3fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -884010,15 +884010,15 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r9, #8] │ │ │ │ add r1, r9, #16 │ │ │ │ stm r1, {r0, r3, sl, lr} │ │ │ │ ldr r3, [pc, #80] @ 36b8e4 <__cxa_atexit@plt+0x35f500> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #36]! @ 0x24 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ ldr r3, [pc, #64] @ 36b8e8 <__cxa_atexit@plt+0x35f504> │ │ │ │ ldr r7, [pc, #64] @ 36b8ec <__cxa_atexit@plt+0x35f508> │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r2, [pc, #56] @ 36b8f0 <__cxa_atexit@plt+0x35f50c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -884063,15 +884063,15 @@ │ │ │ │ str r7, [r9, #40] @ 0x28 │ │ │ │ stm lr, {r2, r3, fp} │ │ │ │ ldr r3, [pc, #44] @ 36b98c <__cxa_atexit@plt+0x35f5a8> │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #16]! │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 36b990 <__cxa_atexit@plt+0x35f5ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @@ -884089,15 +884089,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 36b9e4 <__cxa_atexit@plt+0x35f600> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r0], #-100 @ 0xffffff9c │ │ │ │ strbeq r1, [r0], #-2948 @ 0xfffff47c │ │ │ │ mvnseq pc, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -884110,15 +884110,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 36ba38 <__cxa_atexit@plt+0x35f654> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r1, [r0], #-16 │ │ │ │ strbeq r1, [r0], #-2868 @ 0xfffff4cc │ │ │ │ mvnseq pc, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -884131,15 +884131,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 36ba8c <__cxa_atexit@plt+0x35f6a8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r0, [r0], #-4028 @ 0xfffff044 │ │ │ │ strbeq r1, [r0], #-3000 @ 0xfffff448 │ │ │ │ mvnseq pc, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ @@ -884161,15 +884161,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r2, {r5, r7} │ │ │ │ ldr r7, [pc, #52] @ 36bb1c <__cxa_atexit@plt+0x35f738> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -884185,15 +884185,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 36bb60 <__cxa_atexit@plt+0x35f77c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r0, [r0], #-3800 @ 0xfffff128 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ @@ -884214,15 +884214,15 @@ │ │ │ │ ldr r8, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -884258,15 +884258,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r9, #12] │ │ │ │ str lr, [r8, #16]! │ │ │ │ mov r7, r3 │ │ │ │ str r3, [r9, #40] @ 0x28 │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ b 36bc8c <__cxa_atexit@plt+0x35f8a8> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -884307,15 +884307,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r9, #24] │ │ │ │ str sl, [r9, #28] │ │ │ │ str r0, [r9, #32] │ │ │ │ str lr, [r9, #36] @ 0x24 │ │ │ │ str r3, [r9, #40] @ 0x28 │ │ │ │ str r0, [r9, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ b 36bd50 <__cxa_atexit@plt+0x35f96c> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -884357,15 +884357,15 @@ │ │ │ │ str r2, [r9, #24] │ │ │ │ str ip, [r9, #28] │ │ │ │ str r0, [r9, #32] │ │ │ │ str lr, [r9, #36] @ 0x24 │ │ │ │ str r3, [r9, #40] @ 0x28 │ │ │ │ str sl, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ b 36be18 <__cxa_atexit@plt+0x35fa34> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -884406,15 +884406,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 36bef0 <__cxa_atexit@plt+0x35fb0c> │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #16]! │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #32] @ 36bef4 <__cxa_atexit@plt+0x35fb10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -884472,15 +884472,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #16]! │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 36c020 <__cxa_atexit@plt+0x35fc3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -884534,15 +884534,15 @@ │ │ │ │ str r2, [r9, #52] @ 0x34 │ │ │ │ str r3, [r9, #12] │ │ │ │ ldr r3, [pc, #60] @ 36c0f8 <__cxa_atexit@plt+0x35fd14> │ │ │ │ mov r8, r9 │ │ │ │ ldr fp, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #16]! │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #40] @ 36c0fc <__cxa_atexit@plt+0x35fd18> │ │ │ │ str ip, [r5, #-16]! │ │ │ │ stmib r5, {r7, fp} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr fp, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ @@ -884564,15 +884564,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 36c150 <__cxa_atexit@plt+0x35fd6c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r0, [r0], #-2296 @ 0xfffff708 │ │ │ │ strbeq r1, [r0], #-1048 @ 0xfffffbe8 │ │ │ │ mvnseq pc, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -884585,15 +884585,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 36c1a4 <__cxa_atexit@plt+0x35fdc0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r0, [r0], #-2212 @ 0xfffff75c │ │ │ │ strbeq r1, [r0], #-968 @ 0xfffffc38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -884603,15 +884603,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 36c1e8 <__cxa_atexit@plt+0x35fe04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strbeq r0, [r0], #-2128 @ 0xfffff7b0 │ │ │ │ mvnseq pc, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -884649,15 +884649,15 @@ │ │ │ │ sub r2, r3, #3 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ mov r9, r2 │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 36c2d4 <__cxa_atexit@plt+0x35fef0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -884697,15 +884697,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r8} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ ldr r3, [pc, #32] @ 36c36c <__cxa_atexit@plt+0x35ff88> │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strbeq r0, [r0], #-2096 @ 0xfffff7d0 │ │ │ │ strbeq r1, [r0], #-632 @ 0xfffffd88 │ │ │ │ mvnseq pc, #148, 6 @ 0x50000002 │ │ │ │ @@ -884717,15 +884717,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r3, [pc, #12] @ 36c3ac <__cxa_atexit@plt+0x35ffc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strbeq r1, [r0], #-652 @ 0xfffffd74 │ │ │ │ mvnseq pc, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -884853,15 +884853,15 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ sub r2, r5, #24 │ │ │ │ stm r2, {r0, r6, r8, r9, lr} │ │ │ │ str r9, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 36c5e8 <__cxa_atexit@plt+0x360204> │ │ │ │ mov r0, #12 │ │ │ │ @@ -884901,15 +884901,15 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ sub r2, r5, #24 │ │ │ │ stm r2, {r0, r6, r8, r9, lr} │ │ │ │ str r9, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 36c6a8 <__cxa_atexit@plt+0x3602c4> │ │ │ │ mov r0, #12 │ │ │ │ @@ -885098,15 +885098,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ ldr r7, [pc, #44] @ 36c9b8 <__cxa_atexit@plt+0x3605d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 36c9bc <__cxa_atexit@plt+0x3605d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff4254 │ │ │ │ @@ -885182,15 +885182,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36caf8 <__cxa_atexit@plt+0x360714> │ │ │ │ ldr r5, [pc, #48] @ 36cb10 <__cxa_atexit@plt+0x36072c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 36cb0c <__cxa_atexit@plt+0x360728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -885358,15 +885358,15 @@ │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -885403,15 +885403,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 36ce84 <__cxa_atexit@plt+0x360aa0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r9, {r2, r7} │ │ │ │ ldr r7, [pc, #52] @ 36ce88 <__cxa_atexit@plt+0x360aa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r6, r9 │ │ │ │ b 36ce70 <__cxa_atexit@plt+0x360a8c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -885444,15 +885444,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ add r0, r9, #12 │ │ │ │ str r7, [r9, #24] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r9, #8] │ │ │ │ stm r0, {r1, r3, lr} │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r6, r9 │ │ │ │ b 36cf14 <__cxa_atexit@plt+0x360b30> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -885493,15 +885493,15 @@ │ │ │ │ stm r2, {r0, r1, sl} │ │ │ │ mov sl, fp │ │ │ │ ldr fp, [sp] │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, lr │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -885535,15 +885535,15 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ str r2, [r9, #12] │ │ │ │ add r2, r9, #20 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r7, [r9, #16] │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str ip, [r9, #32] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -885566,15 +885566,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 36d0ec <__cxa_atexit@plt+0x360d08> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ + b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq sp, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -885651,15 +885651,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -885689,15 +885689,15 @@ │ │ │ │ str r2, [r9, #12] │ │ │ │ str r7, [r9, #16] │ │ │ │ ldr r7, [pc, #52] @ 36d2fc <__cxa_atexit@plt+0x360f18> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -885726,15 +885726,15 @@ │ │ │ │ ldr r8, [r7, #20] │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r7, r2 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -885756,15 +885756,15 @@ │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r8, r9} │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ mvnseq lr, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -885789,15 +885789,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 36d468 <__cxa_atexit@plt+0x361084> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ + b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq sp, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -885856,15 +885856,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 36d58c <__cxa_atexit@plt+0x3611a8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq lr, #124, 4 @ 0xc0000007 │ │ │ │ ldrteq pc, [pc], #-1220 @ 36d590 <__cxa_atexit@plt+0x3611ac> @ │ │ │ │ ldrteq pc, [pc], #-1264 @ 36d594 <__cxa_atexit@plt+0x3611b0> @ │ │ │ │ @@ -885875,50 +885875,50 @@ │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36d5c0 <__cxa_atexit@plt+0x3611dc> │ │ │ │ ldr r2, [pc, #28] @ 36d5d0 <__cxa_atexit@plt+0x3611ec> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r7, [pc, #12] @ 36d5d4 <__cxa_atexit@plt+0x3611f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq lr, #212, 4 @ 0x4000000d │ │ │ │ mvnseq lr, #176, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 36d5fc <__cxa_atexit@plt+0x361218> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq lr, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 36d628 <__cxa_atexit@plt+0x361244> │ │ │ │ ldr r8, [pc, #20] @ 36d62c <__cxa_atexit@plt+0x361248> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq lr, #84, 4 @ 0x40000005 │ │ │ │ mvnseq lr, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ mvnseq lr, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 36d688 <__cxa_atexit@plt+0x3612a4> │ │ │ │ ldr r9, [pc, #36] @ 36d690 <__cxa_atexit@plt+0x3612ac> │ │ │ │ @@ -885943,15 +885943,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 36d6d8 <__cxa_atexit@plt+0x3612f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq pc, [pc], #-864 @ 36d6e0 <__cxa_atexit@plt+0x3612fc> @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -886094,15 +886094,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 36d934 <__cxa_atexit@plt+0x361550> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq pc, [pc], #-260 @ 36d93c <__cxa_atexit@plt+0x361558> @ │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ @@ -886548,15 +886548,15 @@ │ │ │ │ bhi 36e044 <__cxa_atexit@plt+0x361c60> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 36e04c <__cxa_atexit@plt+0x361c68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq lr, [pc], #-2540 @ 36e054 <__cxa_atexit@plt+0x361c70> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -886594,15 +886594,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 36e110 <__cxa_atexit@plt+0x361d2c> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ ldrteq lr, [pc], #-2404 @ 36e118 <__cxa_atexit@plt+0x361d34> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -886623,15 +886623,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 36e180 <__cxa_atexit@plt+0x361d9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldrteq lr, [pc], #-2292 @ 36e188 <__cxa_atexit@plt+0x361da4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -886640,15 +886640,15 @@ │ │ │ │ bne 36e1b4 <__cxa_atexit@plt+0x361dd0> │ │ │ │ ldr r3, [pc, #32] @ 36e1c0 <__cxa_atexit@plt+0x361ddc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldrteq lr, [pc], #-2228 @ 36e1c8 <__cxa_atexit@plt+0x361de4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -886671,15 +886671,15 @@ │ │ │ │ stmib r2, {r1, r8} │ │ │ │ ldr r1, [pc, #56] @ 36e254 <__cxa_atexit@plt+0x361e70> │ │ │ │ mov r8, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -886695,15 +886695,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 36e298 <__cxa_atexit@plt+0x361eb4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq lr, [pc], #-1952 @ 36e2a0 <__cxa_atexit@plt+0x361ebc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -886748,15 +886748,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 36e38c <__cxa_atexit@plt+0x361fa8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ 36e390 <__cxa_atexit@plt+0x361fac> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -886808,15 +886808,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -886849,15 +886849,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -886965,15 +886965,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 36e740 <__cxa_atexit@plt+0x36235c> │ │ │ │ ldr r1, [pc, #120] @ 36e754 <__cxa_atexit@plt+0x362370> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -886990,15 +886990,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 36e75c <__cxa_atexit@plt+0x362378> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -887043,15 +887043,15 @@ │ │ │ │ ldr r5, [pc, #60] @ 36e824 <__cxa_atexit@plt+0x362440> │ │ │ │ stm lr, {r1, r3, fp} │ │ │ │ ldr fp, [sp] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, ip │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -887141,15 +887141,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, sl │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 36e998 <__cxa_atexit@plt+0x3625b4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 36e9a8 <__cxa_atexit@plt+0x3625c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -887188,15 +887188,15 @@ │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffff66c │ │ │ │ ldrteq lr, [pc], #-328 @ 36ea60 <__cxa_atexit@plt+0x36267c> │ │ │ │ mvnseq ip, #132, 28 @ 0x840 │ │ │ │ @@ -887231,15 +887231,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 36eb4c <__cxa_atexit@plt+0x362768> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -887283,15 +887283,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #4]! │ │ │ │ stmda r5, {r2, r7, r8} │ │ │ │ str sl, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r7 │ │ │ │ b 36ebd0 <__cxa_atexit@plt+0x3627ec> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 36ebe4 <__cxa_atexit@plt+0x362800> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -887307,15 +887307,15 @@ │ │ │ │ bhi 36ec20 <__cxa_atexit@plt+0x36283c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 36ec28 <__cxa_atexit@plt+0x362844> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq sp, [pc], #-3600 @ 36ec30 <__cxa_atexit@plt+0x36284c> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -887324,15 +887324,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 36ec6c <__cxa_atexit@plt+0x362888> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq sp, [pc], #-3532 @ 36ec74 <__cxa_atexit@plt+0x362890> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -887368,15 +887368,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -887404,15 +887404,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -887445,15 +887445,15 @@ │ │ │ │ ldr r5, [pc, #60] @ 36ee6c <__cxa_atexit@plt+0x362a88> │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #24] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -887588,15 +887588,15 @@ │ │ │ │ bhi 36f084 <__cxa_atexit@plt+0x362ca0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 36f08c <__cxa_atexit@plt+0x362ca8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq sp, [pc], #-2476 @ 36f094 <__cxa_atexit@plt+0x362cb0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -887634,15 +887634,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 36f150 <__cxa_atexit@plt+0x362d6c> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ ldrteq sp, [pc], #-2340 @ 36f158 <__cxa_atexit@plt+0x362d74> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -887663,15 +887663,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 36f1c0 <__cxa_atexit@plt+0x362ddc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldrteq sp, [pc], #-2228 @ 36f1c8 <__cxa_atexit@plt+0x362de4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -887680,15 +887680,15 @@ │ │ │ │ bne 36f1f4 <__cxa_atexit@plt+0x362e10> │ │ │ │ ldr r3, [pc, #32] @ 36f200 <__cxa_atexit@plt+0x362e1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldrteq sp, [pc], #-2164 @ 36f208 <__cxa_atexit@plt+0x362e24> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -887711,15 +887711,15 @@ │ │ │ │ stmib r2, {r1, r8} │ │ │ │ ldr r1, [pc, #56] @ 36f294 <__cxa_atexit@plt+0x362eb0> │ │ │ │ mov r8, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -887735,15 +887735,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 36f2d8 <__cxa_atexit@plt+0x362ef4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq sp, [pc], #-1888 @ 36f2e0 <__cxa_atexit@plt+0x362efc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -887786,15 +887786,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ 36f3c4 <__cxa_atexit@plt+0x362fe0> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -887845,15 +887845,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -887886,15 +887886,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -887941,15 +887941,15 @@ │ │ │ │ ldr r2, [pc, #84] @ 36f644 <__cxa_atexit@plt+0x363260> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -887990,15 +887990,15 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ ldrteq sp, [pc], #-1212 @ 36f6e8 <__cxa_atexit@plt+0x363304> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -888032,15 +888032,15 @@ │ │ │ │ ldr r5, [pc, #60] @ 36f798 <__cxa_atexit@plt+0x3633b4> │ │ │ │ stm lr, {r1, r3, fp} │ │ │ │ ldr fp, [sp] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, ip │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -888130,15 +888130,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, sl │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 36f90c <__cxa_atexit@plt+0x363528> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 36f91c <__cxa_atexit@plt+0x363538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -888177,15 +888177,15 @@ │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffff738 │ │ │ │ ldrteq sp, [pc], #-468 @ 36f9d4 <__cxa_atexit@plt+0x3635f0> │ │ │ │ mvnseq fp, #48, 30 @ 0xc0 │ │ │ │ @@ -888220,15 +888220,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 36fac0 <__cxa_atexit@plt+0x3636dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -888272,15 +888272,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #4]! │ │ │ │ stmda r5, {r2, r7, r8} │ │ │ │ str sl, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r7 │ │ │ │ b 36fb44 <__cxa_atexit@plt+0x363760> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 36fb58 <__cxa_atexit@plt+0x363774> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -888303,15 +888303,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 36fbb8 <__cxa_atexit@plt+0x3637d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq ip, [pc], #-3712 @ 36fbc0 <__cxa_atexit@plt+0x3637dc> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ @@ -888332,15 +888332,15 @@ │ │ │ │ ldr r9, [r7, #20] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -888564,15 +888564,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 36ffcc <__cxa_atexit@plt+0x363be8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq ip, [pc], #-2668 @ 36ffd4 <__cxa_atexit@plt+0x363bf0> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -888743,15 +888743,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 370298 <__cxa_atexit@plt+0x363eb4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq ip, [pc], #-1952 @ 3702a0 <__cxa_atexit@plt+0x363ebc> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -888765,15 +888765,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ mvnseq fp, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -888929,15 +888929,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 370580 <__cxa_atexit@plt+0x36419c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq ip, [pc], #-1208 @ 370588 <__cxa_atexit@plt+0x3641a4> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -889110,15 +889110,15 @@ │ │ │ │ stm lr, {r6, r8, r9} │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ @@ -889158,15 +889158,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #4]! │ │ │ │ stm lr, {r2, r7, r8, r9, sl} │ │ │ │ str sl, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r7 │ │ │ │ b 37091c <__cxa_atexit@plt+0x364538> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 370930 <__cxa_atexit@plt+0x36454c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -889212,15 +889212,15 @@ │ │ │ │ stm lr, {r6, r8, r9} │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ @@ -889260,15 +889260,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #4]! │ │ │ │ stm lr, {r2, r7, r8, r9, sl} │ │ │ │ str sl, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r7 │ │ │ │ b 370ab4 <__cxa_atexit@plt+0x3646d0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 370ac8 <__cxa_atexit@plt+0x3646e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -889799,15 +889799,15 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 371318 <__cxa_atexit@plt+0x364f34> │ │ │ │ ldr r3, [pc, #52] @ 371334 <__cxa_atexit@plt+0x364f50> │ │ │ │ str sl, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 371330 <__cxa_atexit@plt+0x364f4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -890075,21 +890075,21 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrteq fp, [pc], #-2592 @ 371760 <__cxa_atexit@plt+0x36537c> │ │ │ │ - biceq r3, r4, #759169024 @ 0x2d400000 │ │ │ │ + biceq r2, r4, #250880 @ 0x3d400 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - biceq r3, r4, #943718400 @ 0x38400000 │ │ │ │ + biceq r2, r4, #8448 @ 0x2100 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -890636,15 +890636,15 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ ldr r3, [pc, #48] @ 372040 <__cxa_atexit@plt+0x365c5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #40] @ 372044 <__cxa_atexit@plt+0x365c60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r7, [pc, #28] @ 372048 <__cxa_atexit@plt+0x365c64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrteq sl, [pc], #-2900 @ 372044 <__cxa_atexit@plt+0x365c60> │ │ │ │ @@ -890834,15 +890834,15 @@ │ │ │ │ beq 37235c <__cxa_atexit@plt+0x365f78> │ │ │ │ ldr r5, [pc, #96] @ 372388 <__cxa_atexit@plt+0x365fa4> │ │ │ │ mov r8, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fa790 <__cxa_atexit@plt+0x3ee3ac> │ │ │ │ + b 3fa7b8 <__cxa_atexit@plt+0x3ee3d4> │ │ │ │ ldr r3, [pc, #72] @ 37238c <__cxa_atexit@plt+0x365fa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r3, r3, #1 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ @@ -890865,15 +890865,15 @@ │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3723b8 <__cxa_atexit@plt+0x365fd4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa790 <__cxa_atexit@plt+0x3ee3ac> │ │ │ │ + b 3fa7b8 <__cxa_atexit@plt+0x3ee3d4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq r9, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 3723f8 <__cxa_atexit@plt+0x366014> │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r5, #8] │ │ │ │ @@ -891013,15 +891013,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #20] │ │ │ │ b 37270c <__cxa_atexit@plt+0x366328> │ │ │ │ sub r0, r8, #1 │ │ │ │ mov r1, sl │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, sl, r1 │ │ │ │ add r8, r3, r8 │ │ │ │ cmp r8, #1 │ │ │ │ blt 372650 <__cxa_atexit@plt+0x36626c> │ │ │ │ ldr r3, [pc, #160] @ 3726c0 <__cxa_atexit@plt+0x3662dc> │ │ │ │ tst r9, #3 │ │ │ │ str sl, [r5, #24] │ │ │ │ @@ -891049,15 +891049,15 @@ │ │ │ │ ldr r6, [pc, #80] @ 3726d0 <__cxa_atexit@plt+0x3662ec> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #72] @ 3726d4 <__cxa_atexit@plt+0x3662f0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 3726c4 <__cxa_atexit@plt+0x3662e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -891187,15 +891187,15 @@ │ │ │ │ ldr r6, [pc, #84] @ 3728fc <__cxa_atexit@plt+0x366518> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #76] @ 372900 <__cxa_atexit@plt+0x36651c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 3728f0 <__cxa_atexit@plt+0x36650c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -891375,15 +891375,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 372a80 <__cxa_atexit@plt+0x36669c> │ │ │ │ ldr sl, [r9, #8] │ │ │ │ ldr r8, [r9, #28] │ │ │ │ stm sp, {r2, fp} │ │ │ │ sub r0, sl, #1 │ │ │ │ mov r1, r8 │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, r8, r1 │ │ │ │ add r8, r3, sl │ │ │ │ cmp r8, #1 │ │ │ │ blt 372c0c <__cxa_atexit@plt+0x366828> │ │ │ │ ldr r7, [pc, #188] @ 372c84 <__cxa_atexit@plt+0x3668a0> │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r9, {r7, r8} │ │ │ │ @@ -891416,15 +891416,15 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #84] @ 372c98 <__cxa_atexit@plt+0x3668b4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 372c88 <__cxa_atexit@plt+0x3668a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r6, #8 │ │ │ │ @@ -891704,15 +891704,15 @@ │ │ │ │ beq 373150 <__cxa_atexit@plt+0x366d6c> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ str r9, [r3] │ │ │ │ b 3731bc <__cxa_atexit@plt+0x366dd8> │ │ │ │ sub r0, r8, #1 │ │ │ │ mov r1, sl │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, sl, r1 │ │ │ │ add r8, r3, r8 │ │ │ │ cmp r8, #1 │ │ │ │ blt 373108 <__cxa_atexit@plt+0x366d24> │ │ │ │ ldr r3, [pc, #156] @ 373188 <__cxa_atexit@plt+0x366da4> │ │ │ │ tst r9, #3 │ │ │ │ str r7, [r5, #28] │ │ │ │ @@ -891735,15 +891735,15 @@ │ │ │ │ ldr r6, [pc, #96] @ 373198 <__cxa_atexit@plt+0x366db4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #88] @ 37319c <__cxa_atexit@plt+0x366db8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -891871,15 +891871,15 @@ │ │ │ │ ldr r6, [pc, #84] @ 3733ac <__cxa_atexit@plt+0x366fc8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #76] @ 3733b0 <__cxa_atexit@plt+0x366fcc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 3733a0 <__cxa_atexit@plt+0x366fbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -892058,15 +892058,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 373524 <__cxa_atexit@plt+0x367140> │ │ │ │ ldr sl, [r9, #8] │ │ │ │ ldr r8, [r9, #12] │ │ │ │ stm sp, {r2, fp} │ │ │ │ sub r0, sl, #1 │ │ │ │ mov r1, r8 │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, r8, r1 │ │ │ │ add r8, r3, sl │ │ │ │ cmp r8, #1 │ │ │ │ blt 3736b8 <__cxa_atexit@plt+0x3672d4> │ │ │ │ ldr r7, [pc, #188] @ 373730 <__cxa_atexit@plt+0x36734c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r9, {r7, r8} │ │ │ │ @@ -892099,15 +892099,15 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #84] @ 373744 <__cxa_atexit@plt+0x367360> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 373734 <__cxa_atexit@plt+0x367350> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r6, #8 │ │ │ │ @@ -892606,15 +892606,15 @@ │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ sub r0, r8, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, r9, r1 │ │ │ │ add r8, r3, r8 │ │ │ │ cmp r8, #1 │ │ │ │ blt 373f6c <__cxa_atexit@plt+0x367b88> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r3, sl, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -892656,15 +892656,15 @@ │ │ │ │ ldr r6, [pc, #100] @ 374000 <__cxa_atexit@plt+0x367c1c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #92] @ 374004 <__cxa_atexit@plt+0x367c20> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r7, [pc, #56] @ 373ff4 <__cxa_atexit@plt+0x367c10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r1 │ │ │ │ @@ -892747,22 +892747,22 @@ │ │ │ │ ldr r6, [pc, #96] @ 374168 <__cxa_atexit@plt+0x367d84> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #88] @ 37416c <__cxa_atexit@plt+0x367d88> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r6, [pc, #56] @ 374160 <__cxa_atexit@plt+0x367d7c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, ip │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #24] @ 37415c <__cxa_atexit@plt+0x367d78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -892823,15 +892823,15 @@ │ │ │ │ cmp r3, #10 │ │ │ │ beq 374200 <__cxa_atexit@plt+0x367e1c> │ │ │ │ add r8, r8, #1 │ │ │ │ b 374260 <__cxa_atexit@plt+0x367e7c> │ │ │ │ ldr sl, [r5, #36] @ 0x24 │ │ │ │ sub r0, r8, #1 │ │ │ │ mov r1, sl │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, sl, r1 │ │ │ │ add r8, r3, r8 │ │ │ │ cmp r8, #1 │ │ │ │ blt 37426c <__cxa_atexit@plt+0x367e88> │ │ │ │ add r3, r9, #1 │ │ │ │ str r3, [r5, #16] │ │ │ │ b 374214 <__cxa_atexit@plt+0x367e30> │ │ │ │ @@ -892851,22 +892851,22 @@ │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #104] @ 374314 <__cxa_atexit@plt+0x367f30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r3, [pc, #64] @ 374308 <__cxa_atexit@plt+0x367f24> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #32] @ 374304 <__cxa_atexit@plt+0x367f20> │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r6, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -892935,15 +892935,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #28] @ 374418 <__cxa_atexit@plt+0x368034> │ │ │ │ mov r6, lr │ │ │ │ mov r1, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq r8, [pc], #-3536 @ 374418 <__cxa_atexit@plt+0x368034> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ mvnseq r7, #64, 12 @ 0x4000000 │ │ │ │ andeq r2, r0, sl, asr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, fp │ │ │ │ @@ -892973,15 +892973,15 @@ │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ sub r0, r8, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, r9, r1 │ │ │ │ add r8, r3, r8 │ │ │ │ cmp r8, #1 │ │ │ │ blt 374528 <__cxa_atexit@plt+0x368144> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r3, sl, #1 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -893023,15 +893023,15 @@ │ │ │ │ ldr r6, [pc, #100] @ 3745bc <__cxa_atexit@plt+0x3681d8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #92] @ 3745c0 <__cxa_atexit@plt+0x3681dc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r7, [pc, #56] @ 3745b0 <__cxa_atexit@plt+0x3681cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, r1 │ │ │ │ @@ -893113,22 +893113,22 @@ │ │ │ │ ldr r6, [pc, #96] @ 374720 <__cxa_atexit@plt+0x36833c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #88] @ 374724 <__cxa_atexit@plt+0x368340> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r6, [pc, #56] @ 374718 <__cxa_atexit@plt+0x368334> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, ip │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #24] @ 374714 <__cxa_atexit@plt+0x368330> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -893188,15 +893188,15 @@ │ │ │ │ cmp r3, #10 │ │ │ │ beq 3747b4 <__cxa_atexit@plt+0x3683d0> │ │ │ │ add r8, r8, #1 │ │ │ │ b 374814 <__cxa_atexit@plt+0x368430> │ │ │ │ ldr sl, [r5, #24] │ │ │ │ sub r0, r8, #1 │ │ │ │ mov r1, sl │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, sl, r1 │ │ │ │ add r8, r3, r8 │ │ │ │ cmp r8, #1 │ │ │ │ blt 374820 <__cxa_atexit@plt+0x36843c> │ │ │ │ add r3, r9, #1 │ │ │ │ str r3, [r5, #16] │ │ │ │ b 3747c8 <__cxa_atexit@plt+0x3683e4> │ │ │ │ @@ -893216,22 +893216,22 @@ │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #104] @ 3748c8 <__cxa_atexit@plt+0x3684e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r3, [pc, #64] @ 3748bc <__cxa_atexit@plt+0x3684d8> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #32] @ 3748b8 <__cxa_atexit@plt+0x3684d4> │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r6, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -893449,15 +893449,15 @@ │ │ │ │ ldr lr, [pc, #76] @ 374c4c <__cxa_atexit@plt+0x368868> │ │ │ │ sub r8, r5, #4 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ stm r8, {r2, r3, lr} │ │ │ │ - b 3face8 <__cxa_atexit@plt+0x3ee904> │ │ │ │ + b 3fad40 <__cxa_atexit@plt+0x3ee95c> │ │ │ │ ldr r7, [pc, #36] @ 374c44 <__cxa_atexit@plt+0x368860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r3, [r5, #8] │ │ │ │ add r7, r7, #1 │ │ │ │ stm r5, {r0, r7} │ │ │ │ mov r7, fp │ │ │ │ b 374d58 <__cxa_atexit@plt+0x368974> │ │ │ │ @@ -893486,15 +893486,15 @@ │ │ │ │ ldr r1, [pc, #84] @ 374ce8 <__cxa_atexit@plt+0x368904> │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r5, {r2, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 3face8 <__cxa_atexit@plt+0x3ee904> │ │ │ │ + b 3fad40 <__cxa_atexit@plt+0x3ee95c> │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r7, [pc, #40] @ 374ce0 <__cxa_atexit@plt+0x3688fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r7, r9} │ │ │ │ mov r7, fp │ │ │ │ b 374d58 <__cxa_atexit@plt+0x368974> │ │ │ │ @@ -893690,15 +893690,15 @@ │ │ │ │ add lr, sp, #8 │ │ │ │ str r7, [sp, #4] │ │ │ │ stm lr, {r1, r2, r3, r6} │ │ │ │ sub r0, r8, #1 │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, sl, r1 │ │ │ │ add r8, r3, r8 │ │ │ │ cmp r8, #1 │ │ │ │ blt 375110 <__cxa_atexit@plt+0x368d2c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r4, r7, #1 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ @@ -893745,15 +893745,15 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ b 37515c <__cxa_atexit@plt+0x368d78> │ │ │ │ rsb fp, r7, #0 │ │ │ │ add r4, r4, #1 │ │ │ │ b 3750d8 <__cxa_atexit@plt+0x368cf4> │ │ │ │ sub r0, r8, #1 │ │ │ │ mov r1, sl │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r6, sl, r1 │ │ │ │ add r8, r6, r8 │ │ │ │ cmp r8, #0 │ │ │ │ ble 375110 <__cxa_atexit@plt+0x368d2c> │ │ │ │ add r4, r4, #1 │ │ │ │ add r6, fp, r4 │ │ │ │ cmp r6, #1 │ │ │ │ @@ -893789,15 +893789,15 @@ │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #164] @ 3751f8 <__cxa_atexit@plt+0x368e14> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ ldr r6, [r4, #804] @ 0x324 │ │ │ │ add r3, r2, #8 │ │ │ │ cmp r6, r3 │ │ │ │ bcc 3751ac <__cxa_atexit@plt+0x368dc8> │ │ │ │ @@ -894013,15 +894013,15 @@ │ │ │ │ b 37550c <__cxa_atexit@plt+0x369128> │ │ │ │ str r7, [sp] │ │ │ │ stmib sp, {r1, r2, r3, r6} │ │ │ │ sub r0, r8, #1 │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, sl, r1 │ │ │ │ add r8, r3, r8 │ │ │ │ cmp r8, #1 │ │ │ │ blt 37560c <__cxa_atexit@plt+0x369228> │ │ │ │ ldr r7, [sp, #4] │ │ │ │ add fp, r7, #1 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ @@ -894064,15 +894064,15 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ b 3756a8 <__cxa_atexit@plt+0x3692c4> │ │ │ │ rsb r4, r7, #0 │ │ │ │ add fp, fp, #1 │ │ │ │ b 3755d4 <__cxa_atexit@plt+0x3691f0> │ │ │ │ sub r0, r8, #1 │ │ │ │ mov r1, sl │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r7, sl, r1 │ │ │ │ add r8, r7, r8 │ │ │ │ cmp r8, #0 │ │ │ │ ble 37560c <__cxa_atexit@plt+0x369228> │ │ │ │ add fp, fp, #1 │ │ │ │ add r7, r4, fp │ │ │ │ cmp r7, #1 │ │ │ │ @@ -894108,15 +894108,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #172] @ 375700 <__cxa_atexit@plt+0x36931c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3756b4 <__cxa_atexit@plt+0x3692d0> │ │ │ │ @@ -894128,15 +894128,15 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #104] @ 37570c <__cxa_atexit@plt+0x369328> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r7, [pc, #52] @ 3756f0 <__cxa_atexit@plt+0x36930c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ @@ -894275,15 +894275,15 @@ │ │ │ │ ldr r3, [pc, #92] @ 375944 <__cxa_atexit@plt+0x369560> │ │ │ │ str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r2, r8} │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ - b 3face8 <__cxa_atexit@plt+0x3ee904> │ │ │ │ + b 3fad40 <__cxa_atexit@plt+0x3ee95c> │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r7, [pc, #48] @ 37593c <__cxa_atexit@plt+0x369558> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r7, r8} │ │ │ │ mov r7, fp │ │ │ │ b 374d58 <__cxa_atexit@plt+0x368974> │ │ │ │ @@ -894417,15 +894417,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bge 375bb8 <__cxa_atexit@plt+0x3697d4> │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r8, #8 │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ cmp fp, r0 │ │ │ │ ble 375bd8 <__cxa_atexit@plt+0x3697f4> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 375bd8 <__cxa_atexit@plt+0x3697f4> │ │ │ │ ldr r3, [pc, #232] @ 375c38 <__cxa_atexit@plt+0x369854> │ │ │ │ sub r2, fp, r0 │ │ │ │ add r1, r0, sl │ │ │ │ @@ -894633,15 +894633,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ 375ea4 <__cxa_atexit@plt+0x369ac0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrteq r6, [pc], #-3660 @ 375ea4 <__cxa_atexit@plt+0x369ac0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ mvnseq r5, #148, 22 @ 0x25000 │ │ │ │ andeq r7, r0, fp, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -894670,15 +894670,15 @@ │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r5, r3 │ │ │ │ mov fp, r1 │ │ │ │ b 376054 <__cxa_atexit@plt+0x369c70> │ │ │ │ stm sp, {r0, r1} │ │ │ │ sub r0, r8, #1 │ │ │ │ mov r1, r9 │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, r9, r1 │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r2, #1 │ │ │ │ blt 375f98 <__cxa_atexit@plt+0x369bb4> │ │ │ │ stmib r5, {r2, sl, fp} │ │ │ │ ldr fp, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ @@ -894715,15 +894715,15 @@ │ │ │ │ ldr r6, [pc, #108] @ 376034 <__cxa_atexit@plt+0x369c50> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #100] @ 376038 <__cxa_atexit@plt+0x369c54> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r7, [pc, #64] @ 376028 <__cxa_atexit@plt+0x369c44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ @@ -894880,25 +894880,25 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #124] @ 3762e0 <__cxa_atexit@plt+0x369efc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ add r9, r7, #1 │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldm sp, {r7, ip} │ │ │ │ ldr r2, [pc, #76] @ 3762d0 <__cxa_atexit@plt+0x369eec> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #48] @ 3762d4 <__cxa_atexit@plt+0x369ef0> │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -895011,15 +895011,15 @@ │ │ │ │ str lr, [sp, #32] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ mov sl, r1 │ │ │ │ sub r0, lr, #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r7, ip │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ ldr lr, [sp, #32] │ │ │ │ sub r3, r9, r1 │ │ │ │ add lr, r3, lr │ │ │ │ cmp lr, #1 │ │ │ │ blt 37654c <__cxa_atexit@plt+0x36a168> │ │ │ │ str r4, [r5, #16] │ │ │ │ mov r1, sl │ │ │ │ @@ -895084,25 +895084,25 @@ │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #140] @ 37661c <__cxa_atexit@plt+0x36a238> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr fp, [sp, #12] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r2, [pc, #84] @ 37660c <__cxa_atexit@plt+0x36a228> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #60] @ 376610 <__cxa_atexit@plt+0x36a22c> │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, lr │ │ │ │ @@ -895219,15 +895219,15 @@ │ │ │ │ b 3767dc <__cxa_atexit@plt+0x36a3f8> │ │ │ │ ldr r6, [pc, #28] @ 3767c8 <__cxa_atexit@plt+0x36a3e4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ ldrteq r6, [pc], #-2640 @ 3767d4 <__cxa_atexit@plt+0x36a3f0> │ │ │ │ mvnseq r5, #108, 4 @ 0xc0000006 │ │ │ │ andeq r3, r0, fp, ror #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -895269,15 +895269,15 @@ │ │ │ │ ldr r6, [pc, #36] @ 376894 <__cxa_atexit@plt+0x36a4b0> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ muleq r0, r4, r9 │ │ │ │ ldrteq r6, [pc], #-1120 @ 376894 <__cxa_atexit@plt+0x36a4b0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ mvnseq r5, #164, 2 @ 0x29 │ │ │ │ andeq r3, r0, sl, ror #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -895322,15 +895322,15 @@ │ │ │ │ stm sp, {r1, r2, ip} │ │ │ │ str r0, [sp, #12] │ │ │ │ sub r0, r8, #1 │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r4, r7 │ │ │ │ str lr, [sp, #20] │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, sl, r1 │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r2, #1 │ │ │ │ blt 3769f8 <__cxa_atexit@plt+0x36a614> │ │ │ │ ldr r3, [pc, #304] @ 376aa4 <__cxa_atexit@plt+0x36a6c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [sp] │ │ │ │ @@ -895380,15 +895380,15 @@ │ │ │ │ ldr r6, [pc, #128] @ 376aac <__cxa_atexit@plt+0x36a6c8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #120] @ 376ab0 <__cxa_atexit@plt+0x36a6cc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r0 │ │ │ │ mov fp, lr │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #60] @ 376a9c <__cxa_atexit@plt+0x36a6b8> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ @@ -895511,15 +895511,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ b 376c78 <__cxa_atexit@plt+0x36a894> │ │ │ │ ldr r3, [pc, #40] @ 376c68 <__cxa_atexit@plt+0x36a884> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrteq r6, [pc], #-144 @ 376c60 <__cxa_atexit@plt+0x36a87c> │ │ │ │ ldrteq r6, [pc], #-232 @ 376c64 <__cxa_atexit@plt+0x36a880> │ │ │ │ ldrteq r6, [pc], #-300 @ 376c68 <__cxa_atexit@plt+0x36a884> │ │ │ │ ldrteq r6, [pc], #-388 @ 376c6c <__cxa_atexit@plt+0x36a888> │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @@ -895584,21 +895584,21 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ ldr r3, [pc, #92] @ 376dbc <__cxa_atexit@plt+0x36a9d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #84] @ 376dc0 <__cxa_atexit@plt+0x36a9dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r3, [pc, #56] @ 376db4 <__cxa_atexit@plt+0x36a9d0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #24] @ 376dac <__cxa_atexit@plt+0x36a9c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @@ -895728,15 +895728,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ b 376fdc <__cxa_atexit@plt+0x36abf8> │ │ │ │ ldr r3, [pc, #40] @ 376fcc <__cxa_atexit@plt+0x36abe8> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrteq r5, [pc], #-3368 @ 376fc4 <__cxa_atexit@plt+0x36abe0> │ │ │ │ ldrteq r5, [pc], #-3452 @ 376fc8 <__cxa_atexit@plt+0x36abe4> │ │ │ │ ldrteq r5, [pc], #-3516 @ 376fcc <__cxa_atexit@plt+0x36abe8> │ │ │ │ ldrteq r5, [pc], #-3604 @ 376fd0 <__cxa_atexit@plt+0x36abec> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @@ -895774,15 +895774,15 @@ │ │ │ │ stmib sp, {r0, r1, ip} │ │ │ │ str r7, [sp, #20] │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [r3, #16] │ │ │ │ sub r0, r7, #1 │ │ │ │ mov r1, r8 │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, r8, r1 │ │ │ │ add r8, r3, r7 │ │ │ │ cmp r8, #1 │ │ │ │ blt 3770d0 <__cxa_atexit@plt+0x36acec> │ │ │ │ ldr r7, [pc, #192] @ 377144 <__cxa_atexit@plt+0x36ad60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -895815,21 +895815,21 @@ │ │ │ │ stmib r9, {r3, r8} │ │ │ │ ldr r3, [pc, #92] @ 377158 <__cxa_atexit@plt+0x36ad74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #84] @ 37715c <__cxa_atexit@plt+0x36ad78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r3, [pc, #56] @ 377150 <__cxa_atexit@plt+0x36ad6c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #24] @ 377148 <__cxa_atexit@plt+0x36ad64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @@ -896082,15 +896082,15 @@ │ │ │ │ movlt r3, r1 │ │ │ │ asr r2, r0, #31 │ │ │ │ sub r1, r5, #4 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ add lr, pc, lr │ │ │ │ stm r1, {r2, r8, lr} │ │ │ │ - b 3facf0 <__cxa_atexit@plt+0x3ee90c> │ │ │ │ + b 3fad48 <__cxa_atexit@plt+0x3ee964> │ │ │ │ ldr r7, [pc, #12] @ 377550 <__cxa_atexit@plt+0x36b16c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ mvnseq r4, #108, 10 @ 0x1b000000 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @@ -896107,15 +896107,15 @@ │ │ │ │ asr r2, r3, #31 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ movlt r8, sl │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r5, {r2, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ - b 3facf0 <__cxa_atexit@plt+0x3ee90c> │ │ │ │ + b 3fad48 <__cxa_atexit@plt+0x3ee964> │ │ │ │ ldr r7, [pc, #20] @ 3775bc <__cxa_atexit@plt+0x36b1d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -896300,15 +896300,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ 3778b0 <__cxa_atexit@plt+0x36b4cc> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ ldrteq r5, [pc], #-1088 @ 3778b0 <__cxa_atexit@plt+0x36b4cc> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ mvnseq r4, #136, 2 @ 0x22 │ │ │ │ andeq r3, r0, sl, ror #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -896340,15 +896340,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ b 377a50 <__cxa_atexit@plt+0x36b66c> │ │ │ │ stmib sp, {r0, r1, r2, lr} │ │ │ │ sub r0, r8, #1 │ │ │ │ mov r1, r9 │ │ │ │ str fp, [sp, #20] │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, r9, r1 │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r2, #1 │ │ │ │ blt 3779b0 <__cxa_atexit@plt+0x36b5cc> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ str r9, [r5, #32] │ │ │ │ @@ -896385,15 +896385,15 @@ │ │ │ │ sub sl, r3, #3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #80] @ 377a3c <__cxa_atexit@plt+0x36b658> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r7, [pc, #72] @ 377a48 <__cxa_atexit@plt+0x36b664> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -896479,15 +896479,15 @@ │ │ │ │ b 377a78 <__cxa_atexit@plt+0x36b694> │ │ │ │ ldr r6, [pc, #24] @ 377b74 <__cxa_atexit@plt+0x36b790> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ ldrteq r5, [pc], #-1668 @ 377b80 <__cxa_atexit@plt+0x36b79c> │ │ │ │ mvnseq r3, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r9, ror #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -896608,21 +896608,21 @@ │ │ │ │ ldr r7, [pc, #112] @ 377dcc <__cxa_atexit@plt+0x36b9e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #104] @ 377dd0 <__cxa_atexit@plt+0x36b9ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r2, [pc, #72] @ 377dc4 <__cxa_atexit@plt+0x36b9e0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #32] @ 377db4 <__cxa_atexit@plt+0x36b9d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @@ -896671,15 +896671,15 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 377e74 <__cxa_atexit@plt+0x36ba90> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq r5, [pc], #-792 @ 377e78 <__cxa_atexit@plt+0x36ba94> │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov fp, r8 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -896745,15 +896745,15 @@ │ │ │ │ b 377ea0 <__cxa_atexit@plt+0x36babc> │ │ │ │ ldr r6, [pc, #24] @ 377f9c <__cxa_atexit@plt+0x36bbb8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrteq r5, [pc], #-604 @ 377fa8 <__cxa_atexit@plt+0x36bbc4> │ │ │ │ mvnseq r3, #136, 20 @ 0x88000 │ │ │ │ andeq r1, r0, sl, ror #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -896841,15 +896841,15 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ b 378134 <__cxa_atexit@plt+0x36bd50> │ │ │ │ stmib sp, {r3, fp, ip} │ │ │ │ mov r7, r8 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ sub r0, r8, #1 │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r7, r7, r1 │ │ │ │ add r8, r7, r8 │ │ │ │ cmp r8, #1 │ │ │ │ blt 37817c <__cxa_atexit@plt+0x36bd98> │ │ │ │ ldr fp, [sp, #8] │ │ │ │ ldr ip, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -896886,23 +896886,23 @@ │ │ │ │ str r3, [r2, #12] │ │ │ │ ldr r3, [pc, #116] @ 37822c <__cxa_atexit@plt+0x36be48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #108] @ 378230 <__cxa_atexit@plt+0x36be4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r7, [pc, #80] @ 378224 <__cxa_atexit@plt+0x36be40> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [sl] │ │ │ │ mov r5, sl │ │ │ │ mov r7, ip │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #32] @ 378214 <__cxa_atexit@plt+0x36be30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @@ -896951,15 +896951,15 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 3782d4 <__cxa_atexit@plt+0x36bef0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq r4, [pc], #-3768 @ 3782d8 <__cxa_atexit@plt+0x36bef4> │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mvnseq r3, #100, 14 @ 0x1900000 │ │ │ │ andeq r1, r0, sl, ror #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -897079,15 +897079,15 @@ │ │ │ │ b 378514 <__cxa_atexit@plt+0x36c130> │ │ │ │ ldr r6, [pc, #32] @ 3784dc <__cxa_atexit@plt+0x36c0f8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl #24 │ │ │ │ ldrteq r4, [pc], #-3492 @ 3784e8 <__cxa_atexit@plt+0x36c104> │ │ │ │ mvnseq r3, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r9, ror #26 │ │ │ │ @@ -897145,15 +897145,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ 3785e4 <__cxa_atexit@plt+0x36c200> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ ldrteq r4, [pc], #-1812 @ 3785e4 <__cxa_atexit@plt+0x36c200> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ mvnseq r3, #84, 8 @ 0x54000000 │ │ │ │ andeq r1, r0, r9, ror #24 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -897200,15 +897200,15 @@ │ │ │ │ str ip, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ stm r1, {r0, r4, lr} │ │ │ │ sub r0, r8, #1 │ │ │ │ mov r1, sl │ │ │ │ str fp, [sp, #28] │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, sl, r1 │ │ │ │ add r3, r3, r8 │ │ │ │ cmp r3, #1 │ │ │ │ blt 378754 <__cxa_atexit@plt+0x36c370> │ │ │ │ ldr r7, [pc, #284] @ 3787e8 <__cxa_atexit@plt+0x36c404> │ │ │ │ sub r4, r6, #11 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -897240,15 +897240,15 @@ │ │ │ │ stmib r9, {r1, r8} │ │ │ │ ldr r3, [pc, #192] @ 378800 <__cxa_atexit@plt+0x36c41c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #184] @ 378804 <__cxa_atexit@plt+0x36c420> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ add fp, sp, #20 │ │ │ │ add r6, r9, #8 │ │ │ │ cmp r7, r6 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ ldm fp, {r4, r7, fp} │ │ │ │ bcc 3787c0 <__cxa_atexit@plt+0x36c3dc> │ │ │ │ ldr r2, [pc, #120] @ 3787ec <__cxa_atexit@plt+0x36c408> │ │ │ │ @@ -897257,15 +897257,15 @@ │ │ │ │ stmib r9, {r2, r3} │ │ │ │ ldr r3, [pc, #108] @ 3787f0 <__cxa_atexit@plt+0x36c40c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #100] @ 3787f4 <__cxa_atexit@plt+0x36c410> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ mov r7, lr │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #48] @ 3787e0 <__cxa_atexit@plt+0x36c3fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r1, #8 │ │ │ │ @@ -897424,15 +897424,15 @@ │ │ │ │ b 378a5c <__cxa_atexit@plt+0x36c678> │ │ │ │ ldr r5, [pc, #44] @ 378a4c <__cxa_atexit@plt+0x36c668> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrteq r4, [pc], #-700 @ 378a44 <__cxa_atexit@plt+0x36c660> │ │ │ │ ldrteq r4, [pc], #-760 @ 378a48 <__cxa_atexit@plt+0x36c664> │ │ │ │ ldrteq r4, [pc], #-824 @ 378a4c <__cxa_atexit@plt+0x36c668> │ │ │ │ ldrteq r4, [pc], #-872 @ 378a50 <__cxa_atexit@plt+0x36c66c> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @@ -897492,22 +897492,22 @@ │ │ │ │ ldr r6, [pc, #104] @ 378b94 <__cxa_atexit@plt+0x36c7b0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #96] @ 378b98 <__cxa_atexit@plt+0x36c7b4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r6, [pc, #64] @ 378b8c <__cxa_atexit@plt+0x36c7a8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ 378b84 <__cxa_atexit@plt+0x36c7a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -897686,15 +897686,15 @@ │ │ │ │ b 378e74 <__cxa_atexit@plt+0x36ca90> │ │ │ │ ldr r5, [pc, #44] @ 378e64 <__cxa_atexit@plt+0x36ca80> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrteq r3, [pc], #-3748 @ 378e5c <__cxa_atexit@plt+0x36ca78> │ │ │ │ ldrteq r3, [pc], #-3808 @ 378e60 <__cxa_atexit@plt+0x36ca7c> │ │ │ │ ldrteq r3, [pc], #-3872 @ 378e64 <__cxa_atexit@plt+0x36ca80> │ │ │ │ ldrteq r3, [pc], #-3920 @ 378e68 <__cxa_atexit@plt+0x36ca84> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @@ -897727,15 +897727,15 @@ │ │ │ │ str lr, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str fp, [sp, #20] │ │ │ │ sub r0, r7, #1 │ │ │ │ mov r1, r8 │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, r8, r1 │ │ │ │ add r8, r3, r7 │ │ │ │ cmp r8, #1 │ │ │ │ blt 378f68 <__cxa_atexit@plt+0x36cb84> │ │ │ │ ldr r7, [pc, #228] @ 378fec <__cxa_atexit@plt+0x36cc08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ @@ -897775,22 +897775,22 @@ │ │ │ │ ldr r6, [pc, #104] @ 379000 <__cxa_atexit@plt+0x36cc1c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #96] @ 379004 <__cxa_atexit@plt+0x36cc20> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r3, [pc, #64] @ 378ff8 <__cxa_atexit@plt+0x36cc14> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ 378ff0 <__cxa_atexit@plt+0x36cc0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -897871,15 +897871,15 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 379134 <__cxa_atexit@plt+0x36cd50> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq r4, [pc], #-88 @ 379138 <__cxa_atexit@plt+0x36cd54> │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mvnseq r2, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -897961,15 +897961,15 @@ │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ asr r2, r0, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ movlt r1, lr │ │ │ │ stmib r5, {r2, r7} │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 3facf0 <__cxa_atexit@plt+0x3ee90c> │ │ │ │ + b 3fad48 <__cxa_atexit@plt+0x3ee964> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 3792c8 <__cxa_atexit@plt+0x36cee4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -897997,15 +897997,15 @@ │ │ │ │ ldr lr, [pc, #60] @ 37934c <__cxa_atexit@plt+0x36cf68> │ │ │ │ asr r3, r0, #31 │ │ │ │ movlt r2, r1 │ │ │ │ add lr, pc, lr │ │ │ │ stmda r5, {r3, r7, lr} │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 3facf0 <__cxa_atexit@plt+0x3ee90c> │ │ │ │ + b 3fad48 <__cxa_atexit@plt+0x3ee964> │ │ │ │ ldr r3, [pc, #32] @ 379350 <__cxa_atexit@plt+0x36cf6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ @@ -898371,15 +898371,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 379904 <__cxa_atexit@plt+0x36d520> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ ldrteq r3, [pc], #-412 @ 379914 <__cxa_atexit@plt+0x36d530> │ │ │ │ ldrteq r3, [pc], #-392 @ 379918 <__cxa_atexit@plt+0x36d534> │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -898403,15 +898403,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r8, [r9, #4]! │ │ │ │ ldr r0, [r9, #4] │ │ │ │ cmp r1, #9 │ │ │ │ bne 3799fc <__cxa_atexit@plt+0x36d618> │ │ │ │ mov r1, r8 │ │ │ │ str r2, [r5, #16] │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, r8, r1 │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r5, r9 │ │ │ │ mov r8, fp │ │ │ │ b 3797a4 <__cxa_atexit@plt+0x36d3c0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ @@ -898478,15 +898478,15 @@ │ │ │ │ mov r9, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r9, #4]! │ │ │ │ ldr r0, [r9, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bne 379ac0 <__cxa_atexit@plt+0x36d6dc> │ │ │ │ mov r1, r8 │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, r8, r1 │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r5, r9 │ │ │ │ mov r8, fp │ │ │ │ b 3797a4 <__cxa_atexit@plt+0x36d3c0> │ │ │ │ ldr r2, [pc, #72] @ 379b10 <__cxa_atexit@plt+0x36d72c> │ │ │ │ ldr r1, [r5, #20]! │ │ │ │ @@ -898699,15 +898699,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 379e24 <__cxa_atexit@plt+0x36da40> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ ldrteq r2, [pc], #-3188 @ 379e34 <__cxa_atexit@plt+0x36da50> │ │ │ │ ldrteq r2, [pc], #-3168 @ 379e38 <__cxa_atexit@plt+0x36da54> │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -899020,15 +899020,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 37a328 <__cxa_atexit@plt+0x36df44> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ ldrteq r2, [pc], #-1904 @ 37a338 <__cxa_atexit@plt+0x36df54> │ │ │ │ ldrteq r2, [pc], #-1884 @ 37a33c <__cxa_atexit@plt+0x36df58> │ │ │ │ mvnseq r1, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @@ -899144,15 +899144,15 @@ │ │ │ │ mvn r2, #0 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ b 379cd0 <__cxa_atexit@plt+0x36d8ec> │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r5] │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, r8, r1 │ │ │ │ str r3, [r5, #8] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37a550 <__cxa_atexit@plt+0x36e16c> │ │ │ │ mov r8, fp │ │ │ │ b 3797a4 <__cxa_atexit@plt+0x36d3c0> │ │ │ │ @@ -899223,15 +899223,15 @@ │ │ │ │ beq 37a660 <__cxa_atexit@plt+0x36e27c> │ │ │ │ ldr r0, [pc, #72] @ 37a684 <__cxa_atexit@plt+0x36e2a0> │ │ │ │ str r7, [r5, #-16] │ │ │ │ strd r8, [lr] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, lr │ │ │ │ - b 3facf0 <__cxa_atexit@plt+0x3ee90c> │ │ │ │ + b 3fad48 <__cxa_atexit@plt+0x3ee964> │ │ │ │ ldr r2, [r1] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ bx r2 │ │ │ │ ldr r1, [r7] │ │ │ │ mov r5, r0 │ │ │ │ bx r1 │ │ │ │ @@ -899258,29 +899258,29 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ beq 37a6dc <__cxa_atexit@plt+0x36e2f8> │ │ │ │ ldr r1, [pc, #28] @ 37a6e8 <__cxa_atexit@plt+0x36e304> │ │ │ │ stm r5, {r2, r7} │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3facf0 <__cxa_atexit@plt+0x3ee90c> │ │ │ │ + b 3fad48 <__cxa_atexit@plt+0x3ee964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ mvnseq r1, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 37a714 <__cxa_atexit@plt+0x36e330> │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 3facf0 <__cxa_atexit@plt+0x3ee90c> │ │ │ │ + b 3fad48 <__cxa_atexit@plt+0x3ee964> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -899292,15 +899292,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 37a768 <__cxa_atexit@plt+0x36e384> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq r2, [pc], #-840 @ 37a76c <__cxa_atexit@plt+0x36e388> │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -899751,15 +899751,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #36] @ 37aea0 <__cxa_atexit@plt+0x36eabc> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrteq r1, [pc], #-3672 @ 37ae9c <__cxa_atexit@plt+0x36eab8> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ ldrteq r1, [pc], #-3780 @ 37aea4 <__cxa_atexit@plt+0x36eac0> │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ mvnseq r0, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r7, lsr #25 │ │ │ │ @@ -899821,15 +899821,15 @@ │ │ │ │ b 37b138 <__cxa_atexit@plt+0x36ed54> │ │ │ │ stm sp, {r0, r7, ip} │ │ │ │ str r1, [sp, #12] │ │ │ │ sub r0, r8, #1 │ │ │ │ mov r1, r9 │ │ │ │ str lr, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, r9, r1 │ │ │ │ add r3, r3, r8 │ │ │ │ cmp r3, #1 │ │ │ │ blt 37b070 <__cxa_atexit@plt+0x36ec8c> │ │ │ │ ldr r7, [pc, #336] @ 37b110 <__cxa_atexit@plt+0x36ed2c> │ │ │ │ ldr r2, [pc, #336] @ 37b114 <__cxa_atexit@plt+0x36ed30> │ │ │ │ add lr, r5, #16 │ │ │ │ @@ -899871,15 +899871,15 @@ │ │ │ │ sub sl, r6, #3 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #208] @ 37b134 <__cxa_atexit@plt+0x36ed50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ add r6, sl, #8 │ │ │ │ cmp r4, r6 │ │ │ │ ldr fp, [sp, #28] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ add r5, r5, #32 │ │ │ │ bcc 37b0e8 <__cxa_atexit@plt+0x36ed04> │ │ │ │ @@ -899889,15 +899889,15 @@ │ │ │ │ ldr r3, [pc, #124] @ 37b11c <__cxa_atexit@plt+0x36ed38> │ │ │ │ sub sl, r6, #3 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #112] @ 37b120 <__cxa_atexit@plt+0x36ed3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ mov r4, lr │ │ │ │ mov r3, #28 │ │ │ │ str r3, [lr, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #56] @ 37b108 <__cxa_atexit@plt+0x36ed24> │ │ │ │ ldr r0, [lr, #-8] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ @@ -900061,15 +900061,15 @@ │ │ │ │ b 37b390 <__cxa_atexit@plt+0x36efac> │ │ │ │ ldr r5, [pc, #44] @ 37b380 <__cxa_atexit@plt+0x36ef9c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrteq r1, [pc], #-2440 @ 37b378 <__cxa_atexit@plt+0x36ef94> │ │ │ │ ldrteq r1, [pc], #-2500 @ 37b37c <__cxa_atexit@plt+0x36ef98> │ │ │ │ ldrteq r1, [pc], #-2564 @ 37b380 <__cxa_atexit@plt+0x36ef9c> │ │ │ │ ldrteq r1, [pc], #-2612 @ 37b384 <__cxa_atexit@plt+0x36efa0> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @@ -900152,22 +900152,22 @@ │ │ │ │ ldr r6, [pc, #112] @ 37b52c <__cxa_atexit@plt+0x36f148> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #104] @ 37b530 <__cxa_atexit@plt+0x36f14c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r6, [pc, #72] @ 37b524 <__cxa_atexit@plt+0x36f140> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #32] @ 37b518 <__cxa_atexit@plt+0x36f134> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -900371,15 +900371,15 @@ │ │ │ │ b 37b868 <__cxa_atexit@plt+0x36f484> │ │ │ │ ldr r5, [pc, #44] @ 37b858 <__cxa_atexit@plt+0x36f474> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrteq r1, [pc], #-1200 @ 37b850 <__cxa_atexit@plt+0x36f46c> │ │ │ │ ldrteq r1, [pc], #-1260 @ 37b854 <__cxa_atexit@plt+0x36f470> │ │ │ │ ldrteq r1, [pc], #-1324 @ 37b858 <__cxa_atexit@plt+0x36f474> │ │ │ │ ldrteq r1, [pc], #-1372 @ 37b85c <__cxa_atexit@plt+0x36f478> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @@ -900418,15 +900418,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ stmib sp, {r1, r7, ip, lr} │ │ │ │ str sl, [sp, #20] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr sl, [r5, #32] │ │ │ │ sub r0, r7, #1 │ │ │ │ mov r1, sl │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, sl, r1 │ │ │ │ add r3, r3, r7 │ │ │ │ cmp r3, #1 │ │ │ │ blt 37b9a8 <__cxa_atexit@plt+0x36f5c4> │ │ │ │ ldr r0, [pc, #296] @ 37ba3c <__cxa_atexit@plt+0x36f658> │ │ │ │ ldr lr, [pc, #296] @ 37ba40 <__cxa_atexit@plt+0x36f65c> │ │ │ │ sub r1, fp, #27 │ │ │ │ @@ -900480,24 +900480,24 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #116] @ 37ba5c <__cxa_atexit@plt+0x36f678> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r0, [pc, #84] @ 37ba50 <__cxa_atexit@plt+0x36f66c> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, fp │ │ │ │ mov r7, lr │ │ │ │ mov fp, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #36] @ 37ba44 <__cxa_atexit@plt+0x36f660> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ @@ -901111,15 +901111,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 37c3ec <__cxa_atexit@plt+0x370008> │ │ │ │ ldr r2, [pc, #52] @ 37c3f0 <__cxa_atexit@plt+0x37000c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3facf8 <__cxa_atexit@plt+0x3ee914> │ │ │ │ + b 3fad50 <__cxa_atexit@plt+0x3ee96c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrteq r0, [pc], #-1668 @ 37c3f0 <__cxa_atexit@plt+0x37000c> │ │ │ │ @@ -901131,22 +901131,22 @@ │ │ │ │ ldr r3, [pc, #24] @ 37c420 <__cxa_atexit@plt+0x37003c> │ │ │ │ ldr r2, [pc, #24] @ 37c424 <__cxa_atexit@plt+0x370040> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3facf8 <__cxa_atexit@plt+0x3ee914> │ │ │ │ + b 3fad50 <__cxa_atexit@plt+0x3ee96c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq pc, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fad00 <__cxa_atexit@plt+0x3ee91c> │ │ │ │ + b 3fad58 <__cxa_atexit@plt+0x3ee974> │ │ │ │ mvnseq pc, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 37c4a8 <__cxa_atexit@plt+0x3700c4> │ │ │ │ @@ -901163,15 +901163,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 37c4bc <__cxa_atexit@plt+0x3700d8> │ │ │ │ ldr r2, [pc, #52] @ 37c4c0 <__cxa_atexit@plt+0x3700dc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3facf8 <__cxa_atexit@plt+0x3ee914> │ │ │ │ + b 3fad50 <__cxa_atexit@plt+0x3ee96c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrteq r0, [pc], #-1460 @ 37c4c0 <__cxa_atexit@plt+0x3700dc> │ │ │ │ @@ -901183,22 +901183,22 @@ │ │ │ │ ldr r3, [pc, #24] @ 37c4f0 <__cxa_atexit@plt+0x37010c> │ │ │ │ ldr r2, [pc, #24] @ 37c4f4 <__cxa_atexit@plt+0x370110> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3facf8 <__cxa_atexit@plt+0x3ee914> │ │ │ │ + b 3fad50 <__cxa_atexit@plt+0x3ee96c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq pc, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fad00 <__cxa_atexit@plt+0x3ee91c> │ │ │ │ + b 3fad58 <__cxa_atexit@plt+0x3ee974> │ │ │ │ mvnseq pc, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37c580 <__cxa_atexit@plt+0x37019c> │ │ │ │ @@ -901583,15 +901583,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ stmib r3, {r1, r7, lr} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq pc, [lr], #-3968 @ 0xfffff080 @ │ │ │ │ ldrteq pc, [lr], #-3972 @ 0xfffff07c @ │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 37e898 <__cxa_atexit@plt+0x3724b4> │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r8, r5, #24 │ │ │ │ @@ -901624,15 +901624,15 @@ │ │ │ │ blt 37cbe0 <__cxa_atexit@plt+0x3707fc> │ │ │ │ ldr r3, [pc, #128] @ 37cc40 <__cxa_atexit@plt+0x37085c> │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r8 │ │ │ │ strd r0, [r8] │ │ │ │ - b 3face8 <__cxa_atexit@plt+0x3ee904> │ │ │ │ + b 3fad40 <__cxa_atexit@plt+0x3ee95c> │ │ │ │ ldr r1, [r7] │ │ │ │ mov r5, r0 │ │ │ │ bx r1 │ │ │ │ ldr r0, [pc, #80] @ 37cc38 <__cxa_atexit@plt+0x370854> │ │ │ │ sub r7, r9, #7 │ │ │ │ mov r5, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -901670,15 +901670,15 @@ │ │ │ │ blt 37cc8c <__cxa_atexit@plt+0x3708a8> │ │ │ │ ldr r3, [pc, #92] @ 37ccd4 <__cxa_atexit@plt+0x3708f0> │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3face8 <__cxa_atexit@plt+0x3ee904> │ │ │ │ + b 3fad40 <__cxa_atexit@plt+0x3ee95c> │ │ │ │ ldr r7, [pc, #56] @ 37cccc <__cxa_atexit@plt+0x3708e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [pc, #44] @ 37ccd0 <__cxa_atexit@plt+0x3708ec> │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ @@ -901705,15 +901705,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq pc, [lr], #-3464 @ 0xfffff278 @ │ │ │ │ mvnseq lr, #40, 28 @ 0x280 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -901731,15 +901731,15 @@ │ │ │ │ bcs 37cd78 <__cxa_atexit@plt+0x370994> │ │ │ │ ldr r7, [pc, #52] @ 37cda0 <__cxa_atexit@plt+0x3709bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r3, {r7, r8} │ │ │ │ sub r7, r6, #3 │ │ │ │ b 3fa0d8 <__cxa_atexit@plt+0x3edcf4> │ │ │ │ mov r6, r3 │ │ │ │ - b 3fad08 <__cxa_atexit@plt+0x3ee924> │ │ │ │ + b 3fad60 <__cxa_atexit@plt+0x3ee97c> │ │ │ │ mov r6, r3 │ │ │ │ b 37cd90 <__cxa_atexit@plt+0x3709ac> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -901805,15 +901805,15 @@ │ │ │ │ bcs 37cea0 <__cxa_atexit@plt+0x370abc> │ │ │ │ ldr r7, [pc, #52] @ 37cec8 <__cxa_atexit@plt+0x370ae4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r3, {r7, r8} │ │ │ │ sub r7, r6, #3 │ │ │ │ b 3fa0d8 <__cxa_atexit@plt+0x3edcf4> │ │ │ │ mov r6, r3 │ │ │ │ - b 3fad08 <__cxa_atexit@plt+0x3ee924> │ │ │ │ + b 3fad60 <__cxa_atexit@plt+0x3ee97c> │ │ │ │ mov r6, r3 │ │ │ │ b 37ceb8 <__cxa_atexit@plt+0x370ad4> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -902089,30 +902089,30 @@ │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #240] @ 37d410 <__cxa_atexit@plt+0x37102c> │ │ │ │ tst lr, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ beq 37d37c <__cxa_atexit@plt+0x370f98> │ │ │ │ ldr r7, [lr, #3] │ │ │ │ cmp r7, #0 │ │ │ │ beq 37d390 <__cxa_atexit@plt+0x370fac> │ │ │ │ ldr r4, [r5, #20] │ │ │ │ cmn r7, #1 │ │ │ │ sub r0, r4, #1 │ │ │ │ beq 37d360 <__cxa_atexit@plt+0x370f7c> │ │ │ │ mov r1, r7 │ │ │ │ mov r8, lr │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, r7, r1 │ │ │ │ mov lr, r8 │ │ │ │ add r0, r3, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ str r7, [r5, #20] │ │ │ │ str r0, [r5, #-4] │ │ │ │ @@ -902195,15 +902195,15 @@ │ │ │ │ cmp r8, #0 │ │ │ │ beq 37d4d8 <__cxa_atexit@plt+0x3710f4> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ cmn r8, #1 │ │ │ │ sub r0, r9, #1 │ │ │ │ beq 37d4c8 <__cxa_atexit@plt+0x3710e4> │ │ │ │ mov r1, r8 │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, r8, r1 │ │ │ │ add r0, r3, r9 │ │ │ │ str r8, [r5, #20] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r0, [r5], #-8 │ │ │ │ b 37d4f8 <__cxa_atexit@plt+0x371114> │ │ │ │ ldr r7, [pc, #8] @ 37d4e8 <__cxa_atexit@plt+0x371104> │ │ │ │ @@ -902254,21 +902254,21 @@ │ │ │ │ stmib r3, {r2, r8} │ │ │ │ ldr r3, [pc, #88] @ 37d5f0 <__cxa_atexit@plt+0x37120c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #80] @ 37d5f4 <__cxa_atexit@plt+0x371210> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r3, [pc, #44] @ 37d5e0 <__cxa_atexit@plt+0x3711fc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #16] @ 37d5dc <__cxa_atexit@plt+0x3711f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mvnseq lr, #60, 8 @ 0x3c000000 │ │ │ │ @@ -902336,15 +902336,15 @@ │ │ │ │ str r9, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ sub r0, r8, #1 │ │ │ │ cmn sl, #1 │ │ │ │ beq 37d708 <__cxa_atexit@plt+0x371324> │ │ │ │ mov r1, sl │ │ │ │ mov r7, ip │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov ip, r7 │ │ │ │ sub r7, sl, r1 │ │ │ │ add r8, r7, r8 │ │ │ │ b 37d70c <__cxa_atexit@plt+0x371328> │ │ │ │ mov r8, r0 │ │ │ │ add r2, r6, #12 │ │ │ │ @@ -902458,25 +902458,25 @@ │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #208] @ 37d998 <__cxa_atexit@plt+0x3715b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r7, [pc, #144] @ 37d974 <__cxa_atexit@plt+0x371590> │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r6, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r6, [pc, #108] @ 37d978 <__cxa_atexit@plt+0x371594> │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ mov r3, #24 │ │ │ │ @@ -902579,22 +902579,22 @@ │ │ │ │ ldr r6, [pc, #100] @ 37db0c <__cxa_atexit@plt+0x371728> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #92] @ 37db10 <__cxa_atexit@plt+0x37172c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r6, [pc, #52] @ 37dafc <__cxa_atexit@plt+0x371718> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #20] @ 37daf8 <__cxa_atexit@plt+0x371714> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -903156,15 +903156,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 37e3e0 <__cxa_atexit@plt+0x371ffc> │ │ │ │ ldr r2, [pc, #52] @ 37e3e4 <__cxa_atexit@plt+0x372000> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ + b 3fad68 <__cxa_atexit@plt+0x3ee984> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrteq lr, [lr], #-1680 @ 0xfffff970 │ │ │ │ @@ -903175,22 +903175,22 @@ │ │ │ │ ldr r3, [pc, #24] @ 37e410 <__cxa_atexit@plt+0x37202c> │ │ │ │ ldr r2, [pc, #24] @ 37e414 <__cxa_atexit@plt+0x372030> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ + b 3fad68 <__cxa_atexit@plt+0x3ee984> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq sp, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fad18 <__cxa_atexit@plt+0x3ee934> │ │ │ │ + b 3fad70 <__cxa_atexit@plt+0x3ee98c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 37e494 <__cxa_atexit@plt+0x3720b0> │ │ │ │ ldr r2, [pc, #84] @ 37e4a0 <__cxa_atexit@plt+0x3720bc> │ │ │ │ @@ -903206,15 +903206,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 37e4a8 <__cxa_atexit@plt+0x3720c4> │ │ │ │ ldr r2, [pc, #52] @ 37e4ac <__cxa_atexit@plt+0x3720c8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ + b 3fad68 <__cxa_atexit@plt+0x3ee984> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrteq lr, [lr], #-1480 @ 0xfffffa38 │ │ │ │ @@ -903225,22 +903225,22 @@ │ │ │ │ ldr r3, [pc, #24] @ 37e4d8 <__cxa_atexit@plt+0x3720f4> │ │ │ │ ldr r2, [pc, #24] @ 37e4dc <__cxa_atexit@plt+0x3720f8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ + b 3fad68 <__cxa_atexit@plt+0x3ee984> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq sp, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fad18 <__cxa_atexit@plt+0x3ee934> │ │ │ │ + b 3fad70 <__cxa_atexit@plt+0x3ee98c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37e564 <__cxa_atexit@plt+0x372180> │ │ │ │ ldr r6, [pc, #108] @ 37e580 <__cxa_atexit@plt+0x37219c> │ │ │ │ @@ -903620,15 +903620,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ stmib r3, {r1, r7, lr} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq sp, [lr], #-4012 @ 0xfffff054 │ │ │ │ ldrteq sp, [lr], #-4016 @ 0xfffff050 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 3802c4 <__cxa_atexit@plt+0x373ee0> │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r0, r5 │ │ │ │ @@ -903783,15 +903783,15 @@ │ │ │ │ bcs 37ed88 <__cxa_atexit@plt+0x3729a4> │ │ │ │ ldr r7, [pc, #52] @ 37edb0 <__cxa_atexit@plt+0x3729cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r3, {r7, r8} │ │ │ │ sub r7, r6, #3 │ │ │ │ b 3fa0d8 <__cxa_atexit@plt+0x3edcf4> │ │ │ │ mov r6, r3 │ │ │ │ - b 3fad08 <__cxa_atexit@plt+0x3ee924> │ │ │ │ + b 3fad60 <__cxa_atexit@plt+0x3ee97c> │ │ │ │ mov r6, r3 │ │ │ │ b 37eda0 <__cxa_atexit@plt+0x3729bc> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -903857,15 +903857,15 @@ │ │ │ │ bcs 37eeb0 <__cxa_atexit@plt+0x372acc> │ │ │ │ ldr r7, [pc, #52] @ 37eed8 <__cxa_atexit@plt+0x372af4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r3, {r7, r8} │ │ │ │ sub r7, r6, #3 │ │ │ │ b 3fa0d8 <__cxa_atexit@plt+0x3edcf4> │ │ │ │ mov r6, r3 │ │ │ │ - b 3fad08 <__cxa_atexit@plt+0x3ee924> │ │ │ │ + b 3fad60 <__cxa_atexit@plt+0x3ee97c> │ │ │ │ mov r6, r3 │ │ │ │ b 37eec8 <__cxa_atexit@plt+0x372ae4> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -904044,15 +904044,15 @@ │ │ │ │ ldr r0, [pc, #264] @ 37f294 <__cxa_atexit@plt+0x372eb0> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ mov fp, lr │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r1, [r5, #36]! @ 0x24 │ │ │ │ ldr r8, [pc, #244] @ 37f2a4 <__cxa_atexit@plt+0x372ec0> │ │ │ │ mov fp, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ @@ -904074,15 +904074,15 @@ │ │ │ │ beq 37f250 <__cxa_atexit@plt+0x372e6c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ cmn r7, #1 │ │ │ │ sub r0, r9, #1 │ │ │ │ beq 37f228 <__cxa_atexit@plt+0x372e44> │ │ │ │ mov r1, r7 │ │ │ │ mov fp, lr │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ add r3, r9, r7 │ │ │ │ mov lr, fp │ │ │ │ sub r0, r3, r1 │ │ │ │ str r7, [r5, #32] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r0, [r5], #-4 │ │ │ │ mov r7, r8 │ │ │ │ @@ -904121,15 +904121,15 @@ │ │ │ │ cmp r8, #0 │ │ │ │ beq 37f2f0 <__cxa_atexit@plt+0x372f0c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ cmn r8, #1 │ │ │ │ sub r0, r9, #1 │ │ │ │ beq 37f2e0 <__cxa_atexit@plt+0x372efc> │ │ │ │ mov r1, r8 │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, r8, r1 │ │ │ │ add r0, r3, r9 │ │ │ │ str r8, [r5, #32] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r0, [r5], #-4 │ │ │ │ b 37f310 <__cxa_atexit@plt+0x372f2c> │ │ │ │ ldr r7, [pc, #8] @ 37f300 <__cxa_atexit@plt+0x372f1c> │ │ │ │ @@ -904180,22 +904180,22 @@ │ │ │ │ ldr r6, [pc, #100] @ 37f410 <__cxa_atexit@plt+0x37302c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #92] @ 37f414 <__cxa_atexit@plt+0x373030> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r6, [pc, #52] @ 37f400 <__cxa_atexit@plt+0x37301c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #20] @ 37f3fc <__cxa_atexit@plt+0x373018> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -904263,15 +904263,15 @@ │ │ │ │ str sl, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ sub r0, r8, #1 │ │ │ │ cmn r9, #1 │ │ │ │ beq 37f524 <__cxa_atexit@plt+0x373140> │ │ │ │ mov r1, r9 │ │ │ │ mov r7, ip │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ ldr lr, [sp, #12] │ │ │ │ sub r3, r9, r1 │ │ │ │ mov ip, r7 │ │ │ │ add r8, r3, r8 │ │ │ │ b 37f528 <__cxa_atexit@plt+0x373144> │ │ │ │ mov r8, r0 │ │ │ │ add r2, r6, #12 │ │ │ │ @@ -904346,25 +904346,25 @@ │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #208] @ 37f718 <__cxa_atexit@plt+0x373334> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r7, [pc, #152] @ 37f6fc <__cxa_atexit@plt+0x373318> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #116] @ 37f700 <__cxa_atexit@plt+0x37331c> │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ @@ -904440,22 +904440,22 @@ │ │ │ │ ldr r6, [pc, #100] @ 37f820 <__cxa_atexit@plt+0x37343c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #92] @ 37f824 <__cxa_atexit@plt+0x373440> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r6, [pc, #52] @ 37f810 <__cxa_atexit@plt+0x37342c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #20] @ 37f80c <__cxa_atexit@plt+0x373428> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -904868,15 +904868,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [pc, #36] @ 37fe9c <__cxa_atexit@plt+0x373ab8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fad20 <__cxa_atexit@plt+0x3ee93c> │ │ │ │ + b 3fad78 <__cxa_atexit@plt+0x3ee994> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrteq ip, [lr], #-3100 @ 0xfffff3e4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ ldrteq ip, [lr], #-3040 @ 0xfffff420 │ │ │ │ @@ -904904,15 +904904,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [pc, #16] @ 37ff18 <__cxa_atexit@plt+0x373b34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fad20 <__cxa_atexit@plt+0x3ee93c> │ │ │ │ + b 3fad78 <__cxa_atexit@plt+0x3ee994> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ ldrteq ip, [lr], #-2896 @ 0xfffff4b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ @@ -904927,15 +904927,15 @@ │ │ │ │ bne 37ff3c <__cxa_atexit@plt+0x373b58> │ │ │ │ b 37ff5c <__cxa_atexit@plt+0x373b78> │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [pc, #12] @ 37ff70 <__cxa_atexit@plt+0x373b8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fad20 <__cxa_atexit@plt+0x3ee93c> │ │ │ │ + b 3fad78 <__cxa_atexit@plt+0x3ee994> │ │ │ │ ldrteq ip, [lr], #-2804 @ 0xfffff50c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37ffe4 <__cxa_atexit@plt+0x373c00> │ │ │ │ @@ -905292,15 +905292,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ stmib r3, {r1, r7, lr} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq ip, [lr], #-1420 @ 0xfffffa74 │ │ │ │ ldrteq ip, [lr], #-1424 @ 0xfffffa70 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 3826fc <__cxa_atexit@plt+0x376318> │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ @@ -905352,15 +905352,15 @@ │ │ │ │ str r5, [r2] │ │ │ │ beq 380644 <__cxa_atexit@plt+0x374260> │ │ │ │ ldr r5, [pc, #100] @ 380668 <__cxa_atexit@plt+0x374284> │ │ │ │ mov r9, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r1] │ │ │ │ mov r5, r1 │ │ │ │ - b 3fa790 <__cxa_atexit@plt+0x3ee3ac> │ │ │ │ + b 3fa7b8 <__cxa_atexit@plt+0x3ee3d4> │ │ │ │ ldr r0, [pc, #80] @ 38066c <__cxa_atexit@plt+0x374288> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r1, [pc, #76] @ 380670 <__cxa_atexit@plt+0x37428c> │ │ │ │ add r0, r0, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r6, #8] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -905384,15 +905384,15 @@ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 380694 <__cxa_atexit@plt+0x3742b0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa790 <__cxa_atexit@plt+0x3ee3ac> │ │ │ │ + b 3fa7b8 <__cxa_atexit@plt+0x3ee3d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -905404,15 +905404,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3806e8 <__cxa_atexit@plt+0x374304> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq ip, [lr], #-968 @ 0xfffffc38 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -905839,15 +905839,15 @@ │ │ │ │ b 380f9c <__cxa_atexit@plt+0x374bb8> │ │ │ │ stmib sp, {r0, r2, lr} │ │ │ │ str r1, [sp, #16] │ │ │ │ sub r0, r8, #1 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, r9, r1 │ │ │ │ add r3, r3, r8 │ │ │ │ cmp r3, #1 │ │ │ │ blt 380e70 <__cxa_atexit@plt+0x374a8c> │ │ │ │ ldr r7, [pc, #364] @ 380f34 <__cxa_atexit@plt+0x374b50> │ │ │ │ ldr r2, [pc, #364] @ 380f38 <__cxa_atexit@plt+0x374b54> │ │ │ │ ldr r4, [sp, #20] │ │ │ │ @@ -905887,15 +905887,15 @@ │ │ │ │ ldr r6, [pc, #264] @ 380f60 <__cxa_atexit@plt+0x374b7c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #256] @ 380f64 <__cxa_atexit@plt+0x374b80> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r4, r2 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ bcc 380f14 <__cxa_atexit@plt+0x374b30> │ │ │ │ ldr r7, [pc, #196] @ 380f50 <__cxa_atexit@plt+0x374b6c> │ │ │ │ sub sl, r2, #3 │ │ │ │ @@ -905906,15 +905906,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #168] @ 380f58 <__cxa_atexit@plt+0x374b74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r2, [lr] │ │ │ │ mov r4, ip │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, lr │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -906092,15 +906092,15 @@ │ │ │ │ ldr r6, [pc, #116] @ 381200 <__cxa_atexit@plt+0x374e1c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #108] @ 381204 <__cxa_atexit@plt+0x374e20> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r0, [lr] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -906346,15 +906346,15 @@ │ │ │ │ b 38143c <__cxa_atexit@plt+0x375058> │ │ │ │ stmib sp, {r1, r4} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r4, [r5, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ sub r0, r4, #1 │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, r8, r1 │ │ │ │ add r8, r3, r4 │ │ │ │ cmp r8, #1 │ │ │ │ blt 381634 <__cxa_atexit@plt+0x375250> │ │ │ │ ldr r0, [pc, #272] @ 3816c4 <__cxa_atexit@plt+0x3752e0> │ │ │ │ ldr r2, [pc, #272] @ 3816c8 <__cxa_atexit@plt+0x3752e4> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ @@ -906402,15 +906402,15 @@ │ │ │ │ ldr r6, [pc, #120] @ 3816dc <__cxa_atexit@plt+0x3752f8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #112] @ 3816e0 <__cxa_atexit@plt+0x3752fc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, fp │ │ │ │ mov r5, r9 │ │ │ │ mov fp, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -907147,15 +907147,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 38223c <__cxa_atexit@plt+0x375e58> │ │ │ │ ldr r2, [pc, #52] @ 382240 <__cxa_atexit@plt+0x375e5c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa8a0 <__cxa_atexit@plt+0x3ee4bc> │ │ │ │ + b 3fa8f8 <__cxa_atexit@plt+0x3ee514> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrteq sl, [lr], #-2100 @ 0xfffff7cc │ │ │ │ @@ -907166,15 +907166,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 38226c <__cxa_atexit@plt+0x375e88> │ │ │ │ ldr r2, [pc, #24] @ 382270 <__cxa_atexit@plt+0x375e8c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa8a0 <__cxa_atexit@plt+0x3ee4bc> │ │ │ │ + b 3fa8f8 <__cxa_atexit@plt+0x3ee514> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r9, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -907198,15 +907198,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 382308 <__cxa_atexit@plt+0x375f24> │ │ │ │ ldr r2, [pc, #52] @ 38230c <__cxa_atexit@plt+0x375f28> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa8a0 <__cxa_atexit@plt+0x3ee4bc> │ │ │ │ + b 3fa8f8 <__cxa_atexit@plt+0x3ee514> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrteq sl, [lr], #-1896 @ 0xfffff898 │ │ │ │ @@ -907217,15 +907217,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 382338 <__cxa_atexit@plt+0x375f54> │ │ │ │ ldr r2, [pc, #24] @ 38233c <__cxa_atexit@plt+0x375f58> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa8a0 <__cxa_atexit@plt+0x3ee4bc> │ │ │ │ + b 3fa8f8 <__cxa_atexit@plt+0x3ee514> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r9, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -907613,15 +907613,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ stmib r3, {r1, r7, lr} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq sl, [lr], #-328 @ 0xfffffeb8 │ │ │ │ ldrteq sl, [lr], #-332 @ 0xfffffeb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -907629,30 +907629,30 @@ │ │ │ │ ldr r3, [pc, #56] @ 3829c8 <__cxa_atexit@plt+0x3765e4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 3829a8 <__cxa_atexit@plt+0x3765c4> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad28 <__cxa_atexit@plt+0x3ee944> │ │ │ │ + b 3fad80 <__cxa_atexit@plt+0x3ee99c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3829cc <__cxa_atexit@plt+0x3765e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r9, #16, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad28 <__cxa_atexit@plt+0x3ee944> │ │ │ │ + b 3fad80 <__cxa_atexit@plt+0x3ee99c> │ │ │ │ b 382a00 <__cxa_atexit@plt+0x37661c> │ │ │ │ @ instruction: 0xffffffe4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -907884,15 +907884,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 382d58 <__cxa_atexit@plt+0x376974> │ │ │ │ ldr r0, [r3, #2] │ │ │ │ ldr r1, [r3, #10] │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ add r0, r0, #8 │ │ │ │ and r4, r7, #3 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ rsb r3, r0, #0 │ │ │ │ adds sl, sl, r3 │ │ │ │ adc r9, r9, r3, asr #31 │ │ │ │ str sl, [fp] │ │ │ │ cmp r4, #0 │ │ │ │ str r6, [r5] │ │ │ │ str r9, [fp, #4] │ │ │ │ @@ -908199,30 +908199,30 @@ │ │ │ │ ldr r3, [pc, #56] @ 3832b0 <__cxa_atexit@plt+0x376ecc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 383290 <__cxa_atexit@plt+0x376eac> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad28 <__cxa_atexit@plt+0x3ee944> │ │ │ │ + b 3fad80 <__cxa_atexit@plt+0x3ee99c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3832b4 <__cxa_atexit@plt+0x376ed0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r8, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad28 <__cxa_atexit@plt+0x3ee944> │ │ │ │ + b 3fad80 <__cxa_atexit@plt+0x3ee99c> │ │ │ │ mvnseq r8, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 383340 <__cxa_atexit@plt+0x376f5c> │ │ │ │ @@ -908362,15 +908362,15 @@ │ │ │ │ ldr r3, [pc, #108] @ 383570 <__cxa_atexit@plt+0x37718c> │ │ │ │ mov r9, #0 │ │ │ │ str r0, [r5, #-16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ strd r8, [r2] │ │ │ │ - b 3face8 <__cxa_atexit@plt+0x3ee904> │ │ │ │ + b 3fad40 <__cxa_atexit@plt+0x3ee95c> │ │ │ │ ldr r7, [pc, #68] @ 383568 <__cxa_atexit@plt+0x377184> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r5, [pc, #64] @ 38356c <__cxa_atexit@plt+0x377188> │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r0, [r6, #12] │ │ │ │ stmib r6, {r5, r7} │ │ │ │ @@ -908400,15 +908400,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq r9, [lr], #-1260 @ 0xfffffb14 │ │ │ │ mvnseq r8, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 383614 <__cxa_atexit@plt+0x377230> │ │ │ │ @@ -908420,29 +908420,29 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r2, #3 │ │ │ │ beq 383604 <__cxa_atexit@plt+0x377220> │ │ │ │ ldr r8, [r2, #3] │ │ │ │ mov r7, r2 │ │ │ │ - b 3fad30 <__cxa_atexit@plt+0x3ee94c> │ │ │ │ + b 3fad88 <__cxa_atexit@plt+0x3ee9a4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldrteq r9, [lr], #-1088 @ 0xfffffbc0 │ │ │ │ mvnseq r8, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fad30 <__cxa_atexit@plt+0x3ee94c> │ │ │ │ + b 3fad88 <__cxa_atexit@plt+0x3ee9a4> │ │ │ │ mvnseq r8, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 383764 <__cxa_atexit@plt+0x377380> │ │ │ │ @@ -908763,15 +908763,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ stm r3, {r0, r9} │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3facf0 <__cxa_atexit@plt+0x3ee90c> │ │ │ │ + b 3fad48 <__cxa_atexit@plt+0x3ee964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrteq r8, [lr], #-3800 @ 0xfffff128 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -908783,15 +908783,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq r8, [lr], #-3824 @ 0xfffff110 │ │ │ │ mvnseq r8, #112 @ 0x70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 383c10 <__cxa_atexit@plt+0x37782c> │ │ │ │ @@ -908829,30 +908829,30 @@ │ │ │ │ mvnseq r7, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 383c68 <__cxa_atexit@plt+0x377884> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ cmp r7, #1 │ │ │ │ blt 383ca4 <__cxa_atexit@plt+0x3778c0> │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r1, [pc, #36] @ 383cb8 <__cxa_atexit@plt+0x3778d4> │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldr r7, [pc, #16] @ 383cbc <__cxa_atexit@plt+0x3778d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrteq r9, [lr], #-2452 @ 0xfffff66c │ │ │ │ @@ -909698,81 +909698,81 @@ │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff66c │ │ │ │ ldrteq r8, [lr], #-100 @ 0xffffff9c │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ - biceq r0, r3, #2015232 @ 0x1ec000 │ │ │ │ + biceq pc, r2, #748 @ 0x2ec │ │ │ │ @ instruction: 0xfffff838 │ │ │ │ - biceq r0, r3, #4325376 @ 0x420000 │ │ │ │ + biceq pc, r2, #2080 @ 0x820 │ │ │ │ @ instruction: 0xfffff838 │ │ │ │ - biceq r0, r3, #4259840 @ 0x410000 │ │ │ │ + biceq pc, r2, #2064 @ 0x810 │ │ │ │ @ instruction: 0xfffff7fc │ │ │ │ - biceq r0, r3, #65536 @ 0x10000 │ │ │ │ + biceq pc, r2, #1040 @ 0x410 │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ - biceq r0, r3, #4915200 @ 0x4b0000 │ │ │ │ + biceq pc, r2, #2224 @ 0x8b0 │ │ │ │ @ instruction: 0xfffff838 │ │ │ │ - biceq r0, r3, #3735552 @ 0x390000 │ │ │ │ + biceq pc, r2, #1936 @ 0x790 │ │ │ │ @ instruction: 0xfffff7e8 │ │ │ │ - biceq r0, r3, #58458112 @ 0x37c0000 │ │ │ │ + biceq pc, r2, #496 @ 0x1f0 │ │ │ │ @ instruction: 0xfffff7e8 │ │ │ │ - biceq r0, r3, #56885248 @ 0x3640000 │ │ │ │ + biceq pc, r2, #400 @ 0x190 │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ - biceq r0, r3, #92, 18 @ 0x170000 │ │ │ │ + biceq pc, r2, #156, 30 @ 0x270 │ │ │ │ @ instruction: 0xfffff7e8 │ │ │ │ - biceq r0, r3, #196, 14 @ 0x3100000 │ │ │ │ + biceq pc, r2, #4, 28 @ 0x40 │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ - biceq r0, r3, #1146880 @ 0x118000 │ │ │ │ + biceq pc, r2, #536 @ 0x218 │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ - biceq r0, r3, #136, 16 @ 0x880000 │ │ │ │ + biceq pc, r2, #200, 28 @ 0xc80 │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ - biceq r0, r3, #573440 @ 0x8c000 │ │ │ │ + biceq pc, r2, #396 @ 0x18c │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ - biceq r0, r3, #3391488 @ 0x33c000 │ │ │ │ + biceq r0, r3, #15 │ │ │ │ @ instruction: 0xfffff8b0 │ │ │ │ - biceq r0, r3, #6619136 @ 0x650000 │ │ │ │ + biceq pc, r2, #2640 @ 0xa50 │ │ │ │ @ instruction: 0xfffff8b0 │ │ │ │ - biceq r0, r3, #6094848 @ 0x5d0000 │ │ │ │ + biceq pc, r2, #2512 @ 0x9d0 │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ - biceq r0, r3, #240, 14 @ 0x3c00000 │ │ │ │ + biceq pc, r2, #48, 28 @ 0x300 │ │ │ │ @ instruction: 0xfffff874 │ │ │ │ - biceq r0, r3, #1507328 @ 0x170000 │ │ │ │ + biceq pc, r2, #1392 @ 0x570 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ - biceq r0, r3, #72, 20 @ 0x48000 │ │ │ │ + biceq r0, r3, #136 @ 0x88 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ - biceq r0, r3, #2113536 @ 0x204000 │ │ │ │ + biceq pc, r2, #772 @ 0x304 │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ - biceq r0, r3, #48, 16 @ 0x300000 │ │ │ │ + biceq pc, r2, #112, 28 @ 0x700 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ - biceq r0, r3, #483328 @ 0x76000 │ │ │ │ + biceq r0, r3, #182 @ 0xb6 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ - biceq r0, r3, #3883008 @ 0x3b4000 │ │ │ │ + biceq r0, r3, #45 @ 0x2d │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ - biceq r0, r3, #60, 20 @ 0x3c000 │ │ │ │ + biceq r0, r3, #124 @ 0x7c │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - biceq r0, r3, #64, 18 @ 0x100000 │ │ │ │ + biceq pc, r2, #128, 30 @ 0x200 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ - biceq r0, r3, #643072 @ 0x9d000 │ │ │ │ + biceq r0, r3, #221 @ 0xdd │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ - biceq r0, r3, #8192000 @ 0x7d0000 │ │ │ │ + biceq pc, r2, #3024 @ 0xbd0 │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ - biceq r0, r3, #10354688 @ 0x9e0000 │ │ │ │ + biceq pc, r2, #3552 @ 0xde0 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ - biceq r0, r3, #389120 @ 0x5f000 │ │ │ │ + biceq r0, r3, #159 @ 0x9f │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ - biceq r0, r3, #32, 20 @ 0x20000 │ │ │ │ + biceq r0, r3, #96 @ 0x60 │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - biceq r0, r3, #753664 @ 0xb8000 │ │ │ │ + biceq pc, r2, #440 @ 0x1b8 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ - biceq r0, r3, #200704 @ 0x31000 │ │ │ │ + biceq r0, r3, #113 @ 0x71 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - biceq r0, r3, #92160 @ 0x16800 │ │ │ │ + biceq r0, r3, #-2147483610 @ 0x80000026 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ - biceq r0, r3, #1044480 @ 0xff000 │ │ │ │ + biceq r0, r3, #-1073741809 @ 0xc000000f │ │ │ │ mvnseq r7, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -909890,15 +909890,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - biceq r0, r3, #-1409286142 @ 0xac000002 │ │ │ │ + biceq pc, r2, #3850240 @ 0x3ac000 │ │ │ │ mvnseq r7, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 384c40 <__cxa_atexit@plt+0x37885c> │ │ │ │ @@ -909945,15 +909945,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - biceq r0, r3, #805306381 @ 0x3000000d │ │ │ │ + biceq pc, r2, #311296 @ 0x4c000 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ mvnseq r6, #160, 28 @ 0xa00 │ │ │ │ mvnseq r6, #152, 28 @ 0x980 │ │ │ │ mvnseq r7, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -909985,15 +909985,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mvnseq r6, #8, 28 @ 0x80 │ │ │ │ mvnseq r6, #0, 28 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - biceq r0, r3, #-268435454 @ 0xf0000002 │ │ │ │ + biceq pc, r2, #7274496 @ 0x6f0000 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ mov fp, r8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3854a4 <__cxa_atexit@plt+0x3790c0> │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r1, [r2, #3] │ │ │ │ @@ -910390,15 +910390,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mvnseq r6, #108, 28 @ 0x6c0 │ │ │ │ - biceq pc, r2, #222208 @ 0x36400 │ │ │ │ + biceq pc, r2, #-1879048191 @ 0x90000001 │ │ │ │ ldrteq r7, [lr], #-1428 @ 0xfffffa6c │ │ │ │ mvnseq r7, #160, 2 @ 0x28 │ │ │ │ mvnseq r7, #156, 2 @ 0x27 │ │ │ │ mvnseq r6, #100, 30 @ 0x190 │ │ │ │ mvnseq r6, #96, 30 @ 0x180 │ │ │ │ mvnseq r6, #128, 30 @ 0x200 │ │ │ │ mvnseq r6, #124, 30 @ 0x1f0 │ │ │ │ @@ -911110,15 +911110,15 @@ │ │ │ │ stmib r2, {r1, r7} │ │ │ │ str r0, [r5, #-4] │ │ │ │ beq 38600c <__cxa_atexit@plt+0x379c28> │ │ │ │ ldr r7, [pc, #68] @ 386044 <__cxa_atexit@plt+0x379c60> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 3facf8 <__cxa_atexit@plt+0x3ee914> │ │ │ │ + b 3fad50 <__cxa_atexit@plt+0x3ee96c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ @@ -911134,15 +911134,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 38606c <__cxa_atexit@plt+0x379c88> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3facf8 <__cxa_atexit@plt+0x3ee914> │ │ │ │ + b 3fad50 <__cxa_atexit@plt+0x3ee96c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -911154,15 +911154,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3860c0 <__cxa_atexit@plt+0x379cdc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq r6, [lr], #-2544 @ 0xfffff610 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ mvnseq r5, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -911201,30 +911201,30 @@ │ │ │ │ mvnseq r5, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 386178 <__cxa_atexit@plt+0x379d94> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa458 <__cxa_atexit@plt+0x3ee074> │ │ │ │ + b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ cmp r7, #1 │ │ │ │ blt 3861b4 <__cxa_atexit@plt+0x379dd0> │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r1, [pc, #36] @ 3861c8 <__cxa_atexit@plt+0x379de4> │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldr r7, [pc, #16] @ 3861cc <__cxa_atexit@plt+0x379de8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrteq r7, [lr], #-1156 @ 0xfffffb7c │ │ │ │ @@ -911348,15 +911348,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ ldrteq r6, [lr], #-2460 @ 0xfffff664 │ │ │ │ mvnseq r6, #168 @ 0xa8 │ │ │ │ mvnseq r6, #208 @ 0xd0 │ │ │ │ ldrteq r6, [lr], #-1828 @ 0xfffff8dc │ │ │ │ @@ -911371,15 +911371,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq r6, [lr], #-1664 @ 0xfffff980 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -911444,15 +911444,15 @@ │ │ │ │ bhi 386544 <__cxa_atexit@plt+0x37a160> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 38654c <__cxa_atexit@plt+0x37a168> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ + b 3fad90 <__cxa_atexit@plt+0x3ee9ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r6, [lr], #-1260 @ 0xfffffb14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -911563,30 +911563,30 @@ │ │ │ │ ldr r3, [pc, #56] @ 386740 <__cxa_atexit@plt+0x37a35c> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ beq 386720 <__cxa_atexit@plt+0x37a33c> │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ - b 3fad28 <__cxa_atexit@plt+0x3ee944> │ │ │ │ + b 3fad80 <__cxa_atexit@plt+0x3ee99c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 386744 <__cxa_atexit@plt+0x37a360> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r5, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad28 <__cxa_atexit@plt+0x3ee944> │ │ │ │ + b 3fad80 <__cxa_atexit@plt+0x3ee99c> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3867dc <__cxa_atexit@plt+0x37a3f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -911718,30 +911718,30 @@ │ │ │ │ ldr r3, [pc, #56] @ 3869ac <__cxa_atexit@plt+0x37a5c8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38698c <__cxa_atexit@plt+0x37a5a8> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad40 <__cxa_atexit@plt+0x3ee95c> │ │ │ │ + b 3fad98 <__cxa_atexit@plt+0x3ee9b4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3869b0 <__cxa_atexit@plt+0x37a5cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r5, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad40 <__cxa_atexit@plt+0x3ee95c> │ │ │ │ + b 3fad98 <__cxa_atexit@plt+0x3ee9b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 386a08 <__cxa_atexit@plt+0x37a624> │ │ │ │ ldr r7, [pc, #48] @ 386a18 <__cxa_atexit@plt+0x37a634> │ │ │ │ @@ -912011,15 +912011,15 @@ │ │ │ │ orr r3, r3, #16128 @ 0x3f00 │ │ │ │ cmp r7, r3 │ │ │ │ ble 386e20 <__cxa_atexit@plt+0x37aa3c> │ │ │ │ ldr r3, [pc, #260] @ 386f18 <__cxa_atexit@plt+0x37ab34> │ │ │ │ ldr r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ + b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r7, r3 │ │ │ │ bge 386e94 <__cxa_atexit@plt+0x37aab0> │ │ │ │ ldr r7, [pc, #212] @ 386f08 <__cxa_atexit@plt+0x37ab24> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ @@ -912050,30 +912050,30 @@ │ │ │ │ orr r3, r3, #16128 @ 0x3f00 │ │ │ │ cmp r7, r3 │ │ │ │ bge 386ebc <__cxa_atexit@plt+0x37aad8> │ │ │ │ ldr r3, [pc, #100] @ 386f14 <__cxa_atexit@plt+0x37ab30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldr r7, [pc, #92] @ 386f20 <__cxa_atexit@plt+0x37ab3c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, #1016 @ 0x3f8 │ │ │ │ orr r7, r7, #15360 @ 0x3c00 │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #52] @ 386f1c <__cxa_atexit@plt+0x37ab38> │ │ │ │ ldr r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ + b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ @@ -912102,15 +912102,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ str r1, [r3, #8] │ │ │ │ stm lr, {r2, r3, r8} │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ ldrteq r6, [lr], #-1768 @ 0xfffff918 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ @@ -912166,15 +912166,15 @@ │ │ │ │ beq 387098 <__cxa_atexit@plt+0x37acb4> │ │ │ │ b 3870ec <__cxa_atexit@plt+0x37ad08> │ │ │ │ ldr r3, [pc, #44] @ 3870a8 <__cxa_atexit@plt+0x37acc4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ + b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @@ -912280,15 +912280,15 @@ │ │ │ │ str r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq r6, [lr], #-1072 @ 0xfffffbd0 │ │ │ │ ldrteq r6, [lr], #-1056 @ 0xfffffbe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -912449,59 +912449,59 @@ │ │ │ │ ldr r3, [pc, #56] @ 387518 <__cxa_atexit@plt+0x37b134> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 3874f8 <__cxa_atexit@plt+0x37b114> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad00 <__cxa_atexit@plt+0x3ee91c> │ │ │ │ + b 3fad58 <__cxa_atexit@plt+0x3ee974> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38751c <__cxa_atexit@plt+0x37b138> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r4, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad00 <__cxa_atexit@plt+0x3ee91c> │ │ │ │ + b 3fad58 <__cxa_atexit@plt+0x3ee974> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38757c <__cxa_atexit@plt+0x37b198> │ │ │ │ ldr r3, [pc, #56] @ 38758c <__cxa_atexit@plt+0x37b1a8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38756c <__cxa_atexit@plt+0x37b188> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad48 <__cxa_atexit@plt+0x3ee964> │ │ │ │ + b 3fada0 <__cxa_atexit@plt+0x3ee9bc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 387590 <__cxa_atexit@plt+0x37b1ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r4, #20, 30 @ 0x50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad48 <__cxa_atexit@plt+0x3ee964> │ │ │ │ + b 3fada0 <__cxa_atexit@plt+0x3ee9bc> │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #28 │ │ │ │ cmp fp, sl │ │ │ │ bhi 38765c <__cxa_atexit@plt+0x37b278> │ │ │ │ ldr r9, [pc, #160] @ 387664 <__cxa_atexit@plt+0x37b280> │ │ │ │ mov r2, r5 │ │ │ │ @@ -912600,15 +912600,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 387760 <__cxa_atexit@plt+0x37b37c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq r5, [lr], #-3904 @ 0xfffff0c0 │ │ │ │ ldrteq r5, [lr], #-3952 @ 0xfffff090 │ │ │ │ ldrteq r5, [lr], #-3984 @ 0xfffff070 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ @@ -912766,45 +912766,45 @@ │ │ │ │ ldr r3, [pc, #56] @ 387a0c <__cxa_atexit@plt+0x37b628> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 3879ec <__cxa_atexit@plt+0x37b608> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad50 <__cxa_atexit@plt+0x3ee96c> │ │ │ │ + b 3fada8 <__cxa_atexit@plt+0x3ee9c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 387a10 <__cxa_atexit@plt+0x37b62c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r4, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad50 <__cxa_atexit@plt+0x3ee96c> │ │ │ │ + b 3fada8 <__cxa_atexit@plt+0x3ee9c4> │ │ │ │ mvnseq r4, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 387a74 <__cxa_atexit@plt+0x37b690> │ │ │ │ ldr r3, [pc, #56] @ 387a84 <__cxa_atexit@plt+0x37b6a0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 387a64 <__cxa_atexit@plt+0x37b680> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 387a88 <__cxa_atexit@plt+0x37b6a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -912812,44 +912812,44 @@ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mvnseq r4, #100, 20 @ 0x64000 │ │ │ │ mvnseq r4, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 387aec <__cxa_atexit@plt+0x37b708> │ │ │ │ ldr r3, [pc, #56] @ 387afc <__cxa_atexit@plt+0x37b718> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 387adc <__cxa_atexit@plt+0x37b6f8> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad58 <__cxa_atexit@plt+0x3ee974> │ │ │ │ + b 3fadb0 <__cxa_atexit@plt+0x3ee9cc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 387b00 <__cxa_atexit@plt+0x37b71c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r4, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad58 <__cxa_atexit@plt+0x3ee974> │ │ │ │ + b 3fadb0 <__cxa_atexit@plt+0x3ee9cc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 387b6c <__cxa_atexit@plt+0x37b788> │ │ │ │ ldr r3, [pc, #68] @ 387b7c <__cxa_atexit@plt+0x37b798> │ │ │ │ @@ -912891,15 +912891,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 387c04 <__cxa_atexit@plt+0x37b820> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r7, [pc, #68] @ 387c2c <__cxa_atexit@plt+0x37b848> │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -912925,30 +912925,30 @@ │ │ │ │ ldr r3, [pc, #56] @ 387c88 <__cxa_atexit@plt+0x37b8a4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 387c68 <__cxa_atexit@plt+0x37b884> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa3f8 <__cxa_atexit@plt+0x3ee014> │ │ │ │ + b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 387c8c <__cxa_atexit@plt+0x37b8a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r4, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa3f8 <__cxa_atexit@plt+0x3ee014> │ │ │ │ + b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ mvnseq r4, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -913451,15 +913451,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ cmp sl, #0 │ │ │ │ beq 388550 <__cxa_atexit@plt+0x37c16c> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, sl │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ cmp sl, r0 │ │ │ │ ble 388528 <__cxa_atexit@plt+0x37c144> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 388528 <__cxa_atexit@plt+0x37c144> │ │ │ │ ldr lr, [pc, #280] @ 3885d0 <__cxa_atexit@plt+0x37c1ec> │ │ │ │ sub r3, r9, #39 @ 0x27 │ │ │ │ sub r2, r9, #23 │ │ │ │ @@ -913567,15 +913567,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldr r2, [r0] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @@ -913608,15 +913608,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 388738 <__cxa_atexit@plt+0x37c354> │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r7, [r5, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 388734 <__cxa_atexit@plt+0x37c350> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -913633,15 +913633,15 @@ │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r1, [pc, #36] @ 38878c <__cxa_atexit@plt+0x37c3a8> │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldr r7, [pc, #16] @ 388790 <__cxa_atexit@plt+0x37c3ac> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrteq r4, [lr], #-1320 @ 0xfffffad8 │ │ │ │ @@ -914520,15 +914520,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldr r2, [r0] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @@ -914561,15 +914561,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 38961c <__cxa_atexit@plt+0x37d238> │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r7, [r5, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 389618 <__cxa_atexit@plt+0x37d234> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -914586,15 +914586,15 @@ │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r1, [pc, #36] @ 389670 <__cxa_atexit@plt+0x37d28c> │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldr r7, [pc, #16] @ 389674 <__cxa_atexit@plt+0x37d290> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrteq r3, [lr], #-1604 @ 0xfffff9bc │ │ │ │ @@ -914715,15 +914715,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffff8a4 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ ldrteq r3, [lr], #-1280 @ 0xfffffb00 │ │ │ │ mvnseq r2, #232, 24 @ 0xe800 │ │ │ │ mvnseq r2, #8, 26 @ 0x200 │ │ │ │ ldrteq r3, [lr], #-648 @ 0xfffffd78 │ │ │ │ @@ -914738,60 +914738,60 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq r3, [lr], #-484 @ 0xfffffe1c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 389908 <__cxa_atexit@plt+0x37d524> │ │ │ │ ldr r3, [pc, #56] @ 389918 <__cxa_atexit@plt+0x37d534> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 3898f8 <__cxa_atexit@plt+0x37d514> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad60 <__cxa_atexit@plt+0x3ee97c> │ │ │ │ + b 3fadb8 <__cxa_atexit@plt+0x3ee9d4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38991c <__cxa_atexit@plt+0x37d538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r2, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad60 <__cxa_atexit@plt+0x3ee97c> │ │ │ │ + b 3fadb8 <__cxa_atexit@plt+0x3ee9d4> │ │ │ │ mvnseq r2, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 389980 <__cxa_atexit@plt+0x37d59c> │ │ │ │ ldr r3, [pc, #56] @ 389990 <__cxa_atexit@plt+0x37d5ac> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 389970 <__cxa_atexit@plt+0x37d58c> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad68 <__cxa_atexit@plt+0x3ee984> │ │ │ │ + b 3fadc0 <__cxa_atexit@plt+0x3ee9dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 389994 <__cxa_atexit@plt+0x37d5b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -914799,73 +914799,73 @@ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mvnseq r2, #232, 22 @ 0x3a000 │ │ │ │ mvnseq r2, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad68 <__cxa_atexit@plt+0x3ee984> │ │ │ │ + b 3fadc0 <__cxa_atexit@plt+0x3ee9dc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3899f8 <__cxa_atexit@plt+0x37d614> │ │ │ │ ldr r3, [pc, #56] @ 389a08 <__cxa_atexit@plt+0x37d624> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 3899e8 <__cxa_atexit@plt+0x37d604> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad70 <__cxa_atexit@plt+0x3ee98c> │ │ │ │ + b 3fadc8 <__cxa_atexit@plt+0x3ee9e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 389a0c <__cxa_atexit@plt+0x37d628> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r2, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad70 <__cxa_atexit@plt+0x3ee98c> │ │ │ │ + b 3fadc8 <__cxa_atexit@plt+0x3ee9e4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 389a6c <__cxa_atexit@plt+0x37d688> │ │ │ │ ldr r3, [pc, #56] @ 389a7c <__cxa_atexit@plt+0x37d698> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 389a5c <__cxa_atexit@plt+0x37d678> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad78 <__cxa_atexit@plt+0x3ee994> │ │ │ │ + b 3fadd0 <__cxa_atexit@plt+0x3ee9ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 389a80 <__cxa_atexit@plt+0x37d69c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r2, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad78 <__cxa_atexit@plt+0x3ee994> │ │ │ │ + b 3fadd0 <__cxa_atexit@plt+0x3ee9ec> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 389af0 <__cxa_atexit@plt+0x37d70c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -915083,15 +915083,15 @@ │ │ │ │ stmib r2, {r1, r7} │ │ │ │ str r0, [r5, #-4] │ │ │ │ beq 389e20 <__cxa_atexit@plt+0x37da3c> │ │ │ │ ldr r7, [pc, #68] @ 389e58 <__cxa_atexit@plt+0x37da74> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ + b 3fad68 <__cxa_atexit@plt+0x3ee984> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ @@ -915106,15 +915106,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 389e7c <__cxa_atexit@plt+0x37da98> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ + b 3fad68 <__cxa_atexit@plt+0x3ee984> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -915126,15 +915126,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 389ed0 <__cxa_atexit@plt+0x37daec> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq r2, [lr], #-3040 @ 0xfffff420 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ mvnseq r1, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -915147,29 +915147,29 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r2, #3 │ │ │ │ beq 389f20 <__cxa_atexit@plt+0x37db3c> │ │ │ │ ldr r8, [r2, #3] │ │ │ │ mov r7, r2 │ │ │ │ - b 3fad30 <__cxa_atexit@plt+0x3ee94c> │ │ │ │ + b 3fad88 <__cxa_atexit@plt+0x3ee9a4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldrteq r2, [lr], #-2852 @ 0xfffff4dc │ │ │ │ mvnseq r1, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3fad30 <__cxa_atexit@plt+0x3ee94c> │ │ │ │ + b 3fad88 <__cxa_atexit@plt+0x3ee9a4> │ │ │ │ mvnseq r1, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -915256,15 +915256,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ ldrteq r2, [lr], #-3212 @ 0xfffff374 │ │ │ │ mvnseq r2, #216, 8 @ 0xd8000000 │ │ │ │ mvnseq r2, #248, 8 @ 0xf8000000 │ │ │ │ ldrteq r2, [lr], #-2580 @ 0xfffff5ec │ │ │ │ @@ -915279,60 +915279,60 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq r2, [lr], #-2416 @ 0xfffff690 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38a17c <__cxa_atexit@plt+0x37dd98> │ │ │ │ ldr r3, [pc, #56] @ 38a18c <__cxa_atexit@plt+0x37dda8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38a16c <__cxa_atexit@plt+0x37dd88> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad80 <__cxa_atexit@plt+0x3ee99c> │ │ │ │ + b 3fadd8 <__cxa_atexit@plt+0x3ee9f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38a190 <__cxa_atexit@plt+0x37ddac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r2, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad80 <__cxa_atexit@plt+0x3ee99c> │ │ │ │ + b 3fadd8 <__cxa_atexit@plt+0x3ee9f4> │ │ │ │ mvnseq r2, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38a1f4 <__cxa_atexit@plt+0x37de10> │ │ │ │ ldr r3, [pc, #56] @ 38a204 <__cxa_atexit@plt+0x37de20> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38a1e4 <__cxa_atexit@plt+0x37de00> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad88 <__cxa_atexit@plt+0x3ee9a4> │ │ │ │ + b 3fade0 <__cxa_atexit@plt+0x3ee9fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38a208 <__cxa_atexit@plt+0x37de24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -915340,102 +915340,102 @@ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mvnseq r2, #216, 6 @ 0x60000003 │ │ │ │ mvnseq r2, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad88 <__cxa_atexit@plt+0x3ee9a4> │ │ │ │ + b 3fade0 <__cxa_atexit@plt+0x3ee9fc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38a26c <__cxa_atexit@plt+0x37de88> │ │ │ │ ldr r3, [pc, #56] @ 38a27c <__cxa_atexit@plt+0x37de98> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38a25c <__cxa_atexit@plt+0x37de78> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad90 <__cxa_atexit@plt+0x3ee9ac> │ │ │ │ + b 3fade8 <__cxa_atexit@plt+0x3eea04> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38a280 <__cxa_atexit@plt+0x37de9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r2, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad90 <__cxa_atexit@plt+0x3ee9ac> │ │ │ │ + b 3fade8 <__cxa_atexit@plt+0x3eea04> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38a2e0 <__cxa_atexit@plt+0x37defc> │ │ │ │ ldr r3, [pc, #56] @ 38a2f0 <__cxa_atexit@plt+0x37df0c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38a2d0 <__cxa_atexit@plt+0x37deec> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad98 <__cxa_atexit@plt+0x3ee9b4> │ │ │ │ + b 3fadf0 <__cxa_atexit@plt+0x3eea0c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38a2f4 <__cxa_atexit@plt+0x37df10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r2, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad98 <__cxa_atexit@plt+0x3ee9b4> │ │ │ │ + b 3fadf0 <__cxa_atexit@plt+0x3eea0c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38a354 <__cxa_atexit@plt+0x37df70> │ │ │ │ ldr r3, [pc, #56] @ 38a364 <__cxa_atexit@plt+0x37df80> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38a344 <__cxa_atexit@plt+0x37df60> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fada0 <__cxa_atexit@plt+0x3ee9bc> │ │ │ │ + b 3fadf8 <__cxa_atexit@plt+0x3eea14> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38a368 <__cxa_atexit@plt+0x37df84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r2, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fada0 <__cxa_atexit@plt+0x3ee9bc> │ │ │ │ + b 3fadf8 <__cxa_atexit@plt+0x3eea14> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 38a3d8 <__cxa_atexit@plt+0x37dff4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -915682,15 +915682,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #20 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa500 <__cxa_atexit@plt+0x3ee11c> │ │ │ │ + b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ ldr r2, [r0] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @@ -915720,15 +915720,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #48] @ 38a834 <__cxa_atexit@plt+0x37e450> │ │ │ │ stmda r5, {r2, r3, r7} │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa500 <__cxa_atexit@plt+0x3ee11c> │ │ │ │ + b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38a830 <__cxa_atexit@plt+0x37e44c> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @@ -915744,15 +915744,15 @@ │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr r1, [pc, #32] @ 38a884 <__cxa_atexit@plt+0x37e4a0> │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - b 3fa500 <__cxa_atexit@plt+0x3ee11c> │ │ │ │ + b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ ldr r7, [pc, #12] @ 38a888 <__cxa_atexit@plt+0x37e4a4> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrteq r2, [lr], #-2124 @ 0xfffff7b4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ @@ -916152,15 +916152,15 @@ │ │ │ │ bhi 38aed4 <__cxa_atexit@plt+0x37eaf0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 38aedc <__cxa_atexit@plt+0x37eaf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fada8 <__cxa_atexit@plt+0x3ee9c4> │ │ │ │ + b 3fae00 <__cxa_atexit@plt+0x3eea1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r1, [lr], #-2904 @ 0xfffff4a8 │ │ │ │ mvnseq r1, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ @@ -916194,15 +916194,15 @@ │ │ │ │ cmp r7, #0 │ │ │ │ bmi 38af94 <__cxa_atexit@plt+0x37ebb0> │ │ │ │ ldr r2, [pc, #84] @ 38afc0 <__cxa_atexit@plt+0x37ebdc> │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 3fa500 <__cxa_atexit@plt+0x3ee11c> │ │ │ │ + b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ ldr r2, [r0] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r0 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 38afbc <__cxa_atexit@plt+0x37ebd8> │ │ │ │ @@ -916234,15 +916234,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ bmi 38b028 <__cxa_atexit@plt+0x37ec44> │ │ │ │ ldr r3, [pc, #48] @ 38b040 <__cxa_atexit@plt+0x37ec5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3fa500 <__cxa_atexit@plt+0x3ee11c> │ │ │ │ + b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38b03c <__cxa_atexit@plt+0x37ec58> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ @@ -916255,15 +916255,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ bmi 38b070 <__cxa_atexit@plt+0x37ec8c> │ │ │ │ ldr r3, [pc, #28] @ 38b080 <__cxa_atexit@plt+0x37ec9c> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa500 <__cxa_atexit@plt+0x3ee11c> │ │ │ │ + b 3fa520 <__cxa_atexit@plt+0x3ee13c> │ │ │ │ ldr r7, [pc, #12] @ 38b084 <__cxa_atexit@plt+0x37eca0> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrteq r2, [lr], #-80 @ 0xffffffb0 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ @@ -916390,15 +916390,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ mvnseq r1, #164, 6 @ 0x90000002 │ │ │ │ mvnseq r1, #196, 6 @ 0x10000003 │ │ │ │ ldrteq r1, [lr], #-2140 @ 0xfffff7a4 │ │ │ │ @@ -916413,45 +916413,45 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq r1, [lr], #-1976 @ 0xfffff848 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38b334 <__cxa_atexit@plt+0x37ef50> │ │ │ │ ldr r3, [pc, #56] @ 38b344 <__cxa_atexit@plt+0x37ef60> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38b324 <__cxa_atexit@plt+0x37ef40> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad40 <__cxa_atexit@plt+0x3ee95c> │ │ │ │ + b 3fad98 <__cxa_atexit@plt+0x3ee9b4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38b348 <__cxa_atexit@plt+0x37ef64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r1, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad40 <__cxa_atexit@plt+0x3ee95c> │ │ │ │ + b 3fad98 <__cxa_atexit@plt+0x3ee9b4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38b3a0 <__cxa_atexit@plt+0x37efbc> │ │ │ │ ldr r7, [pc, #48] @ 38b3b0 <__cxa_atexit@plt+0x37efcc> │ │ │ │ @@ -916721,15 +916721,15 @@ │ │ │ │ orr r3, r3, #16128 @ 0x3f00 │ │ │ │ cmp r7, r3 │ │ │ │ ble 38b7b8 <__cxa_atexit@plt+0x37f3d4> │ │ │ │ ldr r3, [pc, #260] @ 38b8b0 <__cxa_atexit@plt+0x37f4cc> │ │ │ │ ldr r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ + b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r7, r3 │ │ │ │ bge 38b82c <__cxa_atexit@plt+0x37f448> │ │ │ │ ldr r7, [pc, #212] @ 38b8a0 <__cxa_atexit@plt+0x37f4bc> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ @@ -916760,30 +916760,30 @@ │ │ │ │ orr r3, r3, #16128 @ 0x3f00 │ │ │ │ cmp r7, r3 │ │ │ │ bge 38b854 <__cxa_atexit@plt+0x37f470> │ │ │ │ ldr r3, [pc, #100] @ 38b8ac <__cxa_atexit@plt+0x37f4c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldr r7, [pc, #92] @ 38b8b8 <__cxa_atexit@plt+0x37f4d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, #1016 @ 0x3f8 │ │ │ │ orr r7, r7, #15360 @ 0x3c00 │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #52] @ 38b8b4 <__cxa_atexit@plt+0x37f4d0> │ │ │ │ ldr r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ + b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ @@ -916812,15 +916812,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ str r1, [r3, #8] │ │ │ │ stm lr, {r2, r3, r8} │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ ldrteq r1, [lr], #-3408 @ 0xfffff2b0 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ @@ -916876,15 +916876,15 @@ │ │ │ │ beq 38ba30 <__cxa_atexit@plt+0x37f64c> │ │ │ │ b 38ba84 <__cxa_atexit@plt+0x37f6a0> │ │ │ │ ldr r3, [pc, #44] @ 38ba40 <__cxa_atexit@plt+0x37f65c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ + b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @@ -916990,15 +916990,15 @@ │ │ │ │ str r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq r1, [lr], #-2712 @ 0xfffff568 │ │ │ │ ldrteq r1, [lr], #-2696 @ 0xfffff578 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -917159,59 +917159,59 @@ │ │ │ │ ldr r3, [pc, #56] @ 38beb0 <__cxa_atexit@plt+0x37facc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38be90 <__cxa_atexit@plt+0x37faac> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad00 <__cxa_atexit@plt+0x3ee91c> │ │ │ │ + b 3fad58 <__cxa_atexit@plt+0x3ee974> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38beb4 <__cxa_atexit@plt+0x37fad0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r0, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad00 <__cxa_atexit@plt+0x3ee91c> │ │ │ │ + b 3fad58 <__cxa_atexit@plt+0x3ee974> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38bf14 <__cxa_atexit@plt+0x37fb30> │ │ │ │ ldr r3, [pc, #56] @ 38bf24 <__cxa_atexit@plt+0x37fb40> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38bf04 <__cxa_atexit@plt+0x37fb20> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad48 <__cxa_atexit@plt+0x3ee964> │ │ │ │ + b 3fada0 <__cxa_atexit@plt+0x3ee9bc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38bf28 <__cxa_atexit@plt+0x37fb44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r0, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad48 <__cxa_atexit@plt+0x3ee964> │ │ │ │ + b 3fada0 <__cxa_atexit@plt+0x3ee9bc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 38bf70 <__cxa_atexit@plt+0x37fb8c> │ │ │ │ @@ -917265,15 +917265,15 @@ │ │ │ │ stmib r2, {r1, r7} │ │ │ │ str r0, [r5, #-4] │ │ │ │ beq 38c038 <__cxa_atexit@plt+0x37fc54> │ │ │ │ ldr r7, [pc, #68] @ 38c070 <__cxa_atexit@plt+0x37fc8c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 3facf8 <__cxa_atexit@plt+0x3ee914> │ │ │ │ + b 3fad50 <__cxa_atexit@plt+0x3ee96c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ @@ -917289,15 +917289,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 38c098 <__cxa_atexit@plt+0x37fcb4> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3facf8 <__cxa_atexit@plt+0x3ee914> │ │ │ │ + b 3fad50 <__cxa_atexit@plt+0x3ee96c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -917309,15 +917309,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 38c0ec <__cxa_atexit@plt+0x37fd08> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq r0, [lr], #-2500 @ 0xfffff63c │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ mvnseq pc, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -917368,45 +917368,45 @@ │ │ │ │ ldr r3, [pc, #56] @ 38c1f4 <__cxa_atexit@plt+0x37fe10> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38c1d4 <__cxa_atexit@plt+0x37fdf0> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad50 <__cxa_atexit@plt+0x3ee96c> │ │ │ │ + b 3fada8 <__cxa_atexit@plt+0x3ee9c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38c1f8 <__cxa_atexit@plt+0x37fe14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r0, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad50 <__cxa_atexit@plt+0x3ee96c> │ │ │ │ + b 3fada8 <__cxa_atexit@plt+0x3ee9c4> │ │ │ │ mvnseq r0, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38c25c <__cxa_atexit@plt+0x37fe78> │ │ │ │ ldr r3, [pc, #56] @ 38c26c <__cxa_atexit@plt+0x37fe88> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38c24c <__cxa_atexit@plt+0x37fe68> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38c270 <__cxa_atexit@plt+0x37fe8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -917414,44 +917414,44 @@ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mvnseq r0, #12, 8 @ 0xc000000 │ │ │ │ mvnseq r0, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38c2d4 <__cxa_atexit@plt+0x37fef0> │ │ │ │ ldr r3, [pc, #56] @ 38c2e4 <__cxa_atexit@plt+0x37ff00> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38c2c4 <__cxa_atexit@plt+0x37fee0> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad58 <__cxa_atexit@plt+0x3ee974> │ │ │ │ + b 3fadb0 <__cxa_atexit@plt+0x3ee9cc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38c2e8 <__cxa_atexit@plt+0x37ff04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r0, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad58 <__cxa_atexit@plt+0x3ee974> │ │ │ │ + b 3fadb0 <__cxa_atexit@plt+0x3ee9cc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38c354 <__cxa_atexit@plt+0x37ff70> │ │ │ │ ldr r3, [pc, #68] @ 38c364 <__cxa_atexit@plt+0x37ff80> │ │ │ │ @@ -917493,15 +917493,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 38c3ec <__cxa_atexit@plt+0x380008> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r7, [pc, #68] @ 38c414 <__cxa_atexit@plt+0x380030> │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -917527,74 +917527,74 @@ │ │ │ │ ldr r3, [pc, #56] @ 38c470 <__cxa_atexit@plt+0x38008c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38c450 <__cxa_atexit@plt+0x38006c> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa3f8 <__cxa_atexit@plt+0x3ee014> │ │ │ │ + b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38c474 <__cxa_atexit@plt+0x380090> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r0, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa3f8 <__cxa_atexit@plt+0x3ee014> │ │ │ │ + b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38c4d4 <__cxa_atexit@plt+0x3800f0> │ │ │ │ ldr r3, [pc, #56] @ 38c4e4 <__cxa_atexit@plt+0x380100> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38c4c4 <__cxa_atexit@plt+0x3800e0> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad60 <__cxa_atexit@plt+0x3ee97c> │ │ │ │ + b 3fadb8 <__cxa_atexit@plt+0x3ee9d4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38c4e8 <__cxa_atexit@plt+0x380104> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r0, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad60 <__cxa_atexit@plt+0x3ee97c> │ │ │ │ + b 3fadb8 <__cxa_atexit@plt+0x3ee9d4> │ │ │ │ mvnseq r0, #92 @ 0x5c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38c54c <__cxa_atexit@plt+0x380168> │ │ │ │ ldr r3, [pc, #56] @ 38c55c <__cxa_atexit@plt+0x380178> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38c53c <__cxa_atexit@plt+0x380158> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad68 <__cxa_atexit@plt+0x3ee984> │ │ │ │ + b 3fadc0 <__cxa_atexit@plt+0x3ee9dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38c560 <__cxa_atexit@plt+0x38017c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -917602,73 +917602,73 @@ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mvnseq r0, #52, 2 │ │ │ │ mvnseq pc, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad68 <__cxa_atexit@plt+0x3ee984> │ │ │ │ + b 3fadc0 <__cxa_atexit@plt+0x3ee9dc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38c5c4 <__cxa_atexit@plt+0x3801e0> │ │ │ │ ldr r3, [pc, #56] @ 38c5d4 <__cxa_atexit@plt+0x3801f0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38c5b4 <__cxa_atexit@plt+0x3801d0> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad70 <__cxa_atexit@plt+0x3ee98c> │ │ │ │ + b 3fadc8 <__cxa_atexit@plt+0x3ee9e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38c5d8 <__cxa_atexit@plt+0x3801f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r0, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad70 <__cxa_atexit@plt+0x3ee98c> │ │ │ │ + b 3fadc8 <__cxa_atexit@plt+0x3ee9e4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38c638 <__cxa_atexit@plt+0x380254> │ │ │ │ ldr r3, [pc, #56] @ 38c648 <__cxa_atexit@plt+0x380264> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38c628 <__cxa_atexit@plt+0x380244> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad78 <__cxa_atexit@plt+0x3ee994> │ │ │ │ + b 3fadd0 <__cxa_atexit@plt+0x3ee9ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38c64c <__cxa_atexit@plt+0x380268> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r0, #84 @ 0x54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad78 <__cxa_atexit@plt+0x3ee994> │ │ │ │ + b 3fadd0 <__cxa_atexit@plt+0x3ee9ec> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 38c694 <__cxa_atexit@plt+0x3802b0> │ │ │ │ @@ -917721,15 +917721,15 @@ │ │ │ │ stmib r2, {r1, r7} │ │ │ │ str r0, [r5, #-4] │ │ │ │ beq 38c758 <__cxa_atexit@plt+0x380374> │ │ │ │ ldr r7, [pc, #68] @ 38c790 <__cxa_atexit@plt+0x3803ac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ + b 3fad68 <__cxa_atexit@plt+0x3ee984> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ @@ -917744,15 +917744,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 38c7b4 <__cxa_atexit@plt+0x3803d0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ + b 3fad68 <__cxa_atexit@plt+0x3ee984> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -917764,15 +917764,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 38c808 <__cxa_atexit@plt+0x380424> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq r0, [lr], #-680 @ 0xfffffd58 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ @@ -917822,45 +917822,45 @@ │ │ │ │ ldr r3, [pc, #56] @ 38c90c <__cxa_atexit@plt+0x380528> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38c8ec <__cxa_atexit@plt+0x380508> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad80 <__cxa_atexit@plt+0x3ee99c> │ │ │ │ + b 3fadd8 <__cxa_atexit@plt+0x3ee9f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38c910 <__cxa_atexit@plt+0x38052c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq pc, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad80 <__cxa_atexit@plt+0x3ee99c> │ │ │ │ + b 3fadd8 <__cxa_atexit@plt+0x3ee9f4> │ │ │ │ mvnseq pc, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38c974 <__cxa_atexit@plt+0x380590> │ │ │ │ ldr r3, [pc, #56] @ 38c984 <__cxa_atexit@plt+0x3805a0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38c964 <__cxa_atexit@plt+0x380580> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad88 <__cxa_atexit@plt+0x3ee9a4> │ │ │ │ + b 3fade0 <__cxa_atexit@plt+0x3ee9fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38c988 <__cxa_atexit@plt+0x3805a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -917868,102 +917868,102 @@ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mvnseq pc, #36, 26 @ 0x900 │ │ │ │ mvnseq pc, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad88 <__cxa_atexit@plt+0x3ee9a4> │ │ │ │ + b 3fade0 <__cxa_atexit@plt+0x3ee9fc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38c9ec <__cxa_atexit@plt+0x380608> │ │ │ │ ldr r3, [pc, #56] @ 38c9fc <__cxa_atexit@plt+0x380618> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38c9dc <__cxa_atexit@plt+0x3805f8> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad90 <__cxa_atexit@plt+0x3ee9ac> │ │ │ │ + b 3fade8 <__cxa_atexit@plt+0x3eea04> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38ca00 <__cxa_atexit@plt+0x38061c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq pc, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad90 <__cxa_atexit@plt+0x3ee9ac> │ │ │ │ + b 3fade8 <__cxa_atexit@plt+0x3eea04> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38ca60 <__cxa_atexit@plt+0x38067c> │ │ │ │ ldr r3, [pc, #56] @ 38ca70 <__cxa_atexit@plt+0x38068c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38ca50 <__cxa_atexit@plt+0x38066c> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad98 <__cxa_atexit@plt+0x3ee9b4> │ │ │ │ + b 3fadf0 <__cxa_atexit@plt+0x3eea0c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38ca74 <__cxa_atexit@plt+0x380690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq pc, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad98 <__cxa_atexit@plt+0x3ee9b4> │ │ │ │ + b 3fadf0 <__cxa_atexit@plt+0x3eea0c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38cad4 <__cxa_atexit@plt+0x3806f0> │ │ │ │ ldr r3, [pc, #56] @ 38cae4 <__cxa_atexit@plt+0x380700> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38cac4 <__cxa_atexit@plt+0x3806e0> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fada0 <__cxa_atexit@plt+0x3ee9bc> │ │ │ │ + b 3fadf8 <__cxa_atexit@plt+0x3eea14> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38cae8 <__cxa_atexit@plt+0x380704> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq pc, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fada0 <__cxa_atexit@plt+0x3ee9bc> │ │ │ │ + b 3fadf8 <__cxa_atexit@plt+0x3eea14> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ mov r1, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 38cbe8 <__cxa_atexit@plt+0x380804> │ │ │ │ @@ -918184,30 +918184,30 @@ │ │ │ │ bhi 38ce94 <__cxa_atexit@plt+0x380ab0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 38ce9c <__cxa_atexit@plt+0x380ab8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fada8 <__cxa_atexit@plt+0x3ee9c4> │ │ │ │ + b 3fae00 <__cxa_atexit@plt+0x3eea1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq pc, [sp], #-2968 @ 0xfffff468 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38ced0 <__cxa_atexit@plt+0x380aec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 38ced8 <__cxa_atexit@plt+0x380af4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fadb0 <__cxa_atexit@plt+0x3ee9cc> │ │ │ │ + b 3fae08 <__cxa_atexit@plt+0x3eea24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq pc, [sp], #-2908 @ 0xfffff4a4 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -918299,15 +918299,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ mvnseq pc, #124, 12 @ 0x7c00000 │ │ │ │ mvnseq pc, #152, 12 @ 0x9800000 │ │ │ │ ldrteq pc, [sp], #-2696 @ 0xfffff578 @ │ │ │ │ @@ -918322,15 +918322,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq pc, [sp], #-2532 @ 0xfffff61c @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38d114 <__cxa_atexit@plt+0x380d30> │ │ │ │ @@ -918388,88 +918388,88 @@ │ │ │ │ ldr r3, [pc, #56] @ 38d1e4 <__cxa_atexit@plt+0x380e00> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38d1c4 <__cxa_atexit@plt+0x380de0> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fadb8 <__cxa_atexit@plt+0x3ee9d4> │ │ │ │ + b 3fae10 <__cxa_atexit@plt+0x3eea2c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38d1e8 <__cxa_atexit@plt+0x380e04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq pc, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fadb8 <__cxa_atexit@plt+0x3ee9d4> │ │ │ │ + b 3fae10 <__cxa_atexit@plt+0x3eea2c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38d248 <__cxa_atexit@plt+0x380e64> │ │ │ │ ldr r3, [pc, #56] @ 38d258 <__cxa_atexit@plt+0x380e74> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38d238 <__cxa_atexit@plt+0x380e54> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fadc0 <__cxa_atexit@plt+0x3ee9dc> │ │ │ │ + b 3fae18 <__cxa_atexit@plt+0x3eea34> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38d25c <__cxa_atexit@plt+0x380e78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq pc, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fadc0 <__cxa_atexit@plt+0x3ee9dc> │ │ │ │ + b 3fae18 <__cxa_atexit@plt+0x3eea34> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38d2bc <__cxa_atexit@plt+0x380ed8> │ │ │ │ ldr r3, [pc, #56] @ 38d2cc <__cxa_atexit@plt+0x380ee8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38d2ac <__cxa_atexit@plt+0x380ec8> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa780 <__cxa_atexit@plt+0x3ee39c> │ │ │ │ + b 3fa7a8 <__cxa_atexit@plt+0x3ee3c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38d2d0 <__cxa_atexit@plt+0x380eec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq pc, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa780 <__cxa_atexit@plt+0x3ee39c> │ │ │ │ + b 3fa7a8 <__cxa_atexit@plt+0x3ee3c4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38d350 <__cxa_atexit@plt+0x380f6c> │ │ │ │ ldr r3, [pc, #112] @ 38d378 <__cxa_atexit@plt+0x380f94> │ │ │ │ @@ -918537,20 +918537,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 38d428 <__cxa_atexit@plt+0x381044> │ │ │ │ ldr r3, [pc, #40] @ 38d42c <__cxa_atexit@plt+0x381048> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r7, r2, #160, 18 @ 0x280000 │ │ │ │ + biceq r6, r2, #224, 30 @ 0x380 │ │ │ │ ldrteq pc, [sp], #-1556 @ 0xfffff9ec @ │ │ │ │ mvnseq pc, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -918574,15 +918574,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 38d4c4 <__cxa_atexit@plt+0x3810e0> │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 3fadc8 <__cxa_atexit@plt+0x3ee9e4> │ │ │ │ + b 3fae20 <__cxa_atexit@plt+0x3eea3c> │ │ │ │ ldr r7, [pc, #24] @ 38d4cc <__cxa_atexit@plt+0x3810e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @@ -918599,15 +918599,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 38d510 <__cxa_atexit@plt+0x38112c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fadc8 <__cxa_atexit@plt+0x3ee9e4> │ │ │ │ + b 3fae20 <__cxa_atexit@plt+0x3eea3c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrteq pc, [sp], #-1436 @ 0xfffffa64 @ │ │ │ │ mvnseq pc, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -918669,15 +918669,15 @@ │ │ │ │ sub r0, r8, #1 │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r0, r2 │ │ │ │ bcs 38d668 <__cxa_atexit@plt+0x381284> │ │ │ │ ldr r3, [pc, #200] @ 38d6e8 <__cxa_atexit@plt+0x381304> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fadd0 <__cxa_atexit@plt+0x3ee9ec> │ │ │ │ + b 3fae28 <__cxa_atexit@plt+0x3eea44> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ str r9, [r5, #-12]! │ │ │ │ cmp r7, r2 │ │ │ │ bcc 38d6c0 <__cxa_atexit@plt+0x3812dc> │ │ │ │ ldr r7, [pc, #172] @ 38d6f0 <__cxa_atexit@plt+0x38130c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -918746,15 +918746,15 @@ │ │ │ │ bcs 38d75c <__cxa_atexit@plt+0x381378> │ │ │ │ ldr r6, [pc, #84] @ 38d79c <__cxa_atexit@plt+0x3813b8> │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fadd0 <__cxa_atexit@plt+0x3ee9ec> │ │ │ │ + b 3fae28 <__cxa_atexit@plt+0x3eea44> │ │ │ │ ldr r2, [pc, #64] @ 38d7a4 <__cxa_atexit@plt+0x3813c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #60] @ 38d7a8 <__cxa_atexit@plt+0x3813c4> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r2, [r3, #12] │ │ │ │ @@ -918782,15 +918782,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq pc, [sp], #-692 @ 0xfffffd4c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -919018,15 +919018,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 38dbb4 <__cxa_atexit@plt+0x3817d0> │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, r9 │ │ │ │ - b 3fadc8 <__cxa_atexit@plt+0x3ee9e4> │ │ │ │ + b 3fae20 <__cxa_atexit@plt+0x3eea3c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [pc, #20] @ 38dbbc <__cxa_atexit@plt+0x3817d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ @@ -919054,15 +919054,15 @@ │ │ │ │ sub r0, r6, #3 │ │ │ │ sub r1, r6, #10 │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 3fadd8 <__cxa_atexit@plt+0x3ee9f4> │ │ │ │ + b 3fae30 <__cxa_atexit@plt+0x3eea4c> │ │ │ │ mov r6, r2 │ │ │ │ b 38dc3c <__cxa_atexit@plt+0x381858> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 38dc4c <__cxa_atexit@plt+0x381868> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -919183,15 +919183,15 @@ │ │ │ │ stmib r2, {r1, r7} │ │ │ │ str r0, [r5, #-4] │ │ │ │ beq 38de30 <__cxa_atexit@plt+0x381a4c> │ │ │ │ ldr r7, [pc, #68] @ 38de68 <__cxa_atexit@plt+0x381a84> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ + b 3fad68 <__cxa_atexit@plt+0x3ee984> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ @@ -919206,15 +919206,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 38de8c <__cxa_atexit@plt+0x381aa8> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ + b 3fad68 <__cxa_atexit@plt+0x3ee984> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -919226,15 +919226,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 38dee0 <__cxa_atexit@plt+0x381afc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq lr, [sp], #-3024 @ 0xfffff430 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ @@ -919284,30 +919284,30 @@ │ │ │ │ ldr r3, [pc, #56] @ 38dfe4 <__cxa_atexit@plt+0x381c00> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38dfc4 <__cxa_atexit@plt+0x381be0> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad78 <__cxa_atexit@plt+0x3ee994> │ │ │ │ + b 3fadd0 <__cxa_atexit@plt+0x3ee9ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38dfe8 <__cxa_atexit@plt+0x381c04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq lr, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad78 <__cxa_atexit@plt+0x3ee994> │ │ │ │ + b 3fadd0 <__cxa_atexit@plt+0x3ee9ec> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38e058 <__cxa_atexit@plt+0x381c74> │ │ │ │ ldr r7, [pc, #72] @ 38e068 <__cxa_atexit@plt+0x381c84> │ │ │ │ @@ -919356,45 +919356,45 @@ │ │ │ │ ldr r3, [pc, #56] @ 38e104 <__cxa_atexit@plt+0x381d20> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38e0e4 <__cxa_atexit@plt+0x381d00> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad70 <__cxa_atexit@plt+0x3ee98c> │ │ │ │ + b 3fadc8 <__cxa_atexit@plt+0x3ee9e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38e108 <__cxa_atexit@plt+0x381d24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq lr, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad70 <__cxa_atexit@plt+0x3ee98c> │ │ │ │ + b 3fadc8 <__cxa_atexit@plt+0x3ee9e4> │ │ │ │ mvnseq lr, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38e16c <__cxa_atexit@plt+0x381d88> │ │ │ │ ldr r3, [pc, #56] @ 38e17c <__cxa_atexit@plt+0x381d98> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38e15c <__cxa_atexit@plt+0x381d78> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad68 <__cxa_atexit@plt+0x3ee984> │ │ │ │ + b 3fadc0 <__cxa_atexit@plt+0x3ee9dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38e180 <__cxa_atexit@plt+0x381d9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -919402,44 +919402,44 @@ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mvnseq lr, #204, 10 @ 0x33000000 │ │ │ │ mvnseq lr, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad68 <__cxa_atexit@plt+0x3ee984> │ │ │ │ + b 3fadc0 <__cxa_atexit@plt+0x3ee9dc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38e1e4 <__cxa_atexit@plt+0x381e00> │ │ │ │ ldr r3, [pc, #56] @ 38e1f4 <__cxa_atexit@plt+0x381e10> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38e1d4 <__cxa_atexit@plt+0x381df0> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad60 <__cxa_atexit@plt+0x3ee97c> │ │ │ │ + b 3fadb8 <__cxa_atexit@plt+0x3ee9d4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38e1f8 <__cxa_atexit@plt+0x381e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq lr, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad60 <__cxa_atexit@plt+0x3ee97c> │ │ │ │ + b 3fadb8 <__cxa_atexit@plt+0x3ee9d4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 38e240 <__cxa_atexit@plt+0x381e5c> │ │ │ │ @@ -919493,15 +919493,15 @@ │ │ │ │ stmib r2, {r1, r7} │ │ │ │ str r0, [r5, #-4] │ │ │ │ beq 38e308 <__cxa_atexit@plt+0x381f24> │ │ │ │ ldr r7, [pc, #68] @ 38e340 <__cxa_atexit@plt+0x381f5c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 3facf8 <__cxa_atexit@plt+0x3ee914> │ │ │ │ + b 3fad50 <__cxa_atexit@plt+0x3ee96c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ @@ -919517,15 +919517,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 38e368 <__cxa_atexit@plt+0x381f84> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3facf8 <__cxa_atexit@plt+0x3ee914> │ │ │ │ + b 3fad50 <__cxa_atexit@plt+0x3ee96c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -919537,15 +919537,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 38e3bc <__cxa_atexit@plt+0x381fd8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq lr, [sp], #-1780 @ 0xfffff90c │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ mvnseq sp, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -919596,30 +919596,30 @@ │ │ │ │ ldr r3, [pc, #56] @ 38e4c4 <__cxa_atexit@plt+0x3820e0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38e4a4 <__cxa_atexit@plt+0x3820c0> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad48 <__cxa_atexit@plt+0x3ee964> │ │ │ │ + b 3fada0 <__cxa_atexit@plt+0x3ee9bc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38e4c8 <__cxa_atexit@plt+0x3820e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq lr, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad48 <__cxa_atexit@plt+0x3ee964> │ │ │ │ + b 3fada0 <__cxa_atexit@plt+0x3ee9bc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 38e520 <__cxa_atexit@plt+0x38213c> │ │ │ │ @@ -919735,30 +919735,30 @@ │ │ │ │ ldr r3, [pc, #56] @ 38e6f0 <__cxa_atexit@plt+0x38230c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38e6d0 <__cxa_atexit@plt+0x3822ec> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad00 <__cxa_atexit@plt+0x3ee91c> │ │ │ │ + b 3fad58 <__cxa_atexit@plt+0x3ee974> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38e6f4 <__cxa_atexit@plt+0x382310> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq lr, #120 @ 0x78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad00 <__cxa_atexit@plt+0x3ee91c> │ │ │ │ + b 3fad58 <__cxa_atexit@plt+0x3ee974> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38e74c <__cxa_atexit@plt+0x382368> │ │ │ │ ldr r7, [pc, #48] @ 38e75c <__cxa_atexit@plt+0x382378> │ │ │ │ @@ -920028,15 +920028,15 @@ │ │ │ │ orr r3, r3, #16128 @ 0x3f00 │ │ │ │ cmp r7, r3 │ │ │ │ ble 38eb64 <__cxa_atexit@plt+0x382780> │ │ │ │ ldr r3, [pc, #260] @ 38ec5c <__cxa_atexit@plt+0x382878> │ │ │ │ ldr r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ + b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r7, r3 │ │ │ │ bge 38ebd8 <__cxa_atexit@plt+0x3827f4> │ │ │ │ ldr r7, [pc, #212] @ 38ec4c <__cxa_atexit@plt+0x382868> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ @@ -920067,30 +920067,30 @@ │ │ │ │ orr r3, r3, #16128 @ 0x3f00 │ │ │ │ cmp r7, r3 │ │ │ │ bge 38ec00 <__cxa_atexit@plt+0x38281c> │ │ │ │ ldr r3, [pc, #100] @ 38ec58 <__cxa_atexit@plt+0x382874> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldr r7, [pc, #92] @ 38ec64 <__cxa_atexit@plt+0x382880> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, #1016 @ 0x3f8 │ │ │ │ orr r7, r7, #15360 @ 0x3c00 │ │ │ │ - b 3fa508 <__cxa_atexit@plt+0x3ee124> │ │ │ │ + b 3fa528 <__cxa_atexit@plt+0x3ee144> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #52] @ 38ec60 <__cxa_atexit@plt+0x38287c> │ │ │ │ ldr r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ + b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ @@ -920119,15 +920119,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ str r1, [r3, #8] │ │ │ │ stm lr, {r2, r3, r8} │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ ldrteq lr, [sp], #-2468 @ 0xfffff65c │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ add r0, r7, #8 │ │ │ │ @@ -920183,15 +920183,15 @@ │ │ │ │ beq 38eddc <__cxa_atexit@plt+0x3829f8> │ │ │ │ b 38ee30 <__cxa_atexit@plt+0x382a4c> │ │ │ │ ldr r3, [pc, #44] @ 38edec <__cxa_atexit@plt+0x382a08> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ + b 3fa6e8 <__cxa_atexit@plt+0x3ee304> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @@ -920297,15 +920297,15 @@ │ │ │ │ str r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq lr, [sp], #-1772 @ 0xfffff914 │ │ │ │ ldrteq lr, [sp], #-1756 @ 0xfffff924 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -920466,30 +920466,30 @@ │ │ │ │ ldr r3, [pc, #56] @ 38f25c <__cxa_atexit@plt+0x382e78> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 38f23c <__cxa_atexit@plt+0x382e58> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad40 <__cxa_atexit@plt+0x3ee95c> │ │ │ │ + b 3fad98 <__cxa_atexit@plt+0x3ee9b4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 38f260 <__cxa_atexit@plt+0x382e7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq sp, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad40 <__cxa_atexit@plt+0x3ee95c> │ │ │ │ + b 3fad98 <__cxa_atexit@plt+0x3ee9b4> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 38f30c <__cxa_atexit@plt+0x382f28> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -920507,15 +920507,15 @@ │ │ │ │ ldr r3, [pc, #108] @ 38f334 <__cxa_atexit@plt+0x382f50> │ │ │ │ mov r9, #0 │ │ │ │ str r0, [r5, #-16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ strd r8, [r2] │ │ │ │ - b 3face8 <__cxa_atexit@plt+0x3ee904> │ │ │ │ + b 3fad40 <__cxa_atexit@plt+0x3ee95c> │ │ │ │ ldr r7, [pc, #68] @ 38f32c <__cxa_atexit@plt+0x382f48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r5, [pc, #64] @ 38f330 <__cxa_atexit@plt+0x382f4c> │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r0, [r6, #12] │ │ │ │ stmib r6, {r5, r7} │ │ │ │ @@ -920545,15 +920545,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq sp, [sp], #-1832 @ 0xfffff8d8 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38f4a0 <__cxa_atexit@plt+0x3830bc> │ │ │ │ @@ -920829,15 +920829,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ stm r3, {r0, r9} │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3facf0 <__cxa_atexit@plt+0x3ee90c> │ │ │ │ + b 3fad48 <__cxa_atexit@plt+0x3ee964> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrteq sp, [sp], #-592 @ 0xfffffdb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -920849,15 +920849,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq sp, [sp], #-616 @ 0xfffffd98 │ │ │ │ mvnseq ip, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -921135,15 +921135,15 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r1, [pc, #32] @ 38fcbc <__cxa_atexit@plt+0x3838d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa790 <__cxa_atexit@plt+0x3ee3ac> │ │ │ │ + b 3fa7b8 <__cxa_atexit@plt+0x3ee3d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrteq ip, [sp], #-3456 @ 0xfffff280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -921155,15 +921155,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq ip, [sp], #-3488 @ 0xfffff260 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 38fde4 <__cxa_atexit@plt+0x383a00> │ │ │ │ @@ -921558,30 +921558,30 @@ │ │ │ │ bhi 39034c <__cxa_atexit@plt+0x383f68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 390354 <__cxa_atexit@plt+0x383f70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fada8 <__cxa_atexit@plt+0x3ee9c4> │ │ │ │ + b 3fae00 <__cxa_atexit@plt+0x3eea1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq ip, [sp], #-1760 @ 0xfffff920 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 390388 <__cxa_atexit@plt+0x383fa4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 390390 <__cxa_atexit@plt+0x383fac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fadb0 <__cxa_atexit@plt+0x3ee9cc> │ │ │ │ + b 3fae08 <__cxa_atexit@plt+0x3eea24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq ip, [sp], #-1700 @ 0xfffff95c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -921673,15 +921673,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ mvnseq ip, #184, 4 @ 0x8000000b │ │ │ │ mvnseq ip, #212, 4 @ 0x4000000d │ │ │ │ ldrteq ip, [sp], #-1488 @ 0xfffffa30 │ │ │ │ @@ -921696,60 +921696,60 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq ip, [sp], #-1324 @ 0xfffffad4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3905c0 <__cxa_atexit@plt+0x3841dc> │ │ │ │ ldr r3, [pc, #56] @ 3905d0 <__cxa_atexit@plt+0x3841ec> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 3905b0 <__cxa_atexit@plt+0x3841cc> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad50 <__cxa_atexit@plt+0x3ee96c> │ │ │ │ + b 3fada8 <__cxa_atexit@plt+0x3ee9c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3905d4 <__cxa_atexit@plt+0x3841f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq ip, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad50 <__cxa_atexit@plt+0x3ee96c> │ │ │ │ + b 3fada8 <__cxa_atexit@plt+0x3ee9c4> │ │ │ │ mvnseq fp, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 390638 <__cxa_atexit@plt+0x384254> │ │ │ │ ldr r3, [pc, #56] @ 390648 <__cxa_atexit@plt+0x384264> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 390628 <__cxa_atexit@plt+0x384244> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 39064c <__cxa_atexit@plt+0x384268> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -921757,44 +921757,44 @@ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mvnseq ip, #116, 2 │ │ │ │ mvnseq fp, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ + b 3fa448 <__cxa_atexit@plt+0x3ee064> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3906b0 <__cxa_atexit@plt+0x3842cc> │ │ │ │ ldr r3, [pc, #56] @ 3906c0 <__cxa_atexit@plt+0x3842dc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 3906a0 <__cxa_atexit@plt+0x3842bc> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad58 <__cxa_atexit@plt+0x3ee974> │ │ │ │ + b 3fadb0 <__cxa_atexit@plt+0x3ee9cc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3906c4 <__cxa_atexit@plt+0x3842e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq ip, #4, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad58 <__cxa_atexit@plt+0x3ee974> │ │ │ │ + b 3fadb0 <__cxa_atexit@plt+0x3ee9cc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 390730 <__cxa_atexit@plt+0x38434c> │ │ │ │ ldr r3, [pc, #68] @ 390740 <__cxa_atexit@plt+0x38435c> │ │ │ │ @@ -921836,15 +921836,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3907c8 <__cxa_atexit@plt+0x3843e4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ ldr r7, [pc, #68] @ 3907f0 <__cxa_atexit@plt+0x38440c> │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r3, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -921870,74 +921870,74 @@ │ │ │ │ ldr r3, [pc, #56] @ 39084c <__cxa_atexit@plt+0x384468> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 39082c <__cxa_atexit@plt+0x384448> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa3f8 <__cxa_atexit@plt+0x3ee014> │ │ │ │ + b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 390850 <__cxa_atexit@plt+0x38446c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq fp, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa3f8 <__cxa_atexit@plt+0x3ee014> │ │ │ │ + b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3908b0 <__cxa_atexit@plt+0x3844cc> │ │ │ │ ldr r3, [pc, #56] @ 3908c0 <__cxa_atexit@plt+0x3844dc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 3908a0 <__cxa_atexit@plt+0x3844bc> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad80 <__cxa_atexit@plt+0x3ee99c> │ │ │ │ + b 3fadd8 <__cxa_atexit@plt+0x3ee9f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3908c4 <__cxa_atexit@plt+0x3844e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq fp, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad80 <__cxa_atexit@plt+0x3ee99c> │ │ │ │ + b 3fadd8 <__cxa_atexit@plt+0x3ee9f4> │ │ │ │ mvnseq fp, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 390928 <__cxa_atexit@plt+0x384544> │ │ │ │ ldr r3, [pc, #56] @ 390938 <__cxa_atexit@plt+0x384554> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 390918 <__cxa_atexit@plt+0x384534> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad88 <__cxa_atexit@plt+0x3ee9a4> │ │ │ │ + b 3fade0 <__cxa_atexit@plt+0x3ee9fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 39093c <__cxa_atexit@plt+0x384558> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -921945,102 +921945,102 @@ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mvnseq fp, #156, 28 @ 0x9c0 │ │ │ │ mvnseq fp, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad88 <__cxa_atexit@plt+0x3ee9a4> │ │ │ │ + b 3fade0 <__cxa_atexit@plt+0x3ee9fc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3909a0 <__cxa_atexit@plt+0x3845bc> │ │ │ │ ldr r3, [pc, #56] @ 3909b0 <__cxa_atexit@plt+0x3845cc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 390990 <__cxa_atexit@plt+0x3845ac> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad90 <__cxa_atexit@plt+0x3ee9ac> │ │ │ │ + b 3fade8 <__cxa_atexit@plt+0x3eea04> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3909b4 <__cxa_atexit@plt+0x3845d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq fp, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad90 <__cxa_atexit@plt+0x3ee9ac> │ │ │ │ + b 3fade8 <__cxa_atexit@plt+0x3eea04> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 390a14 <__cxa_atexit@plt+0x384630> │ │ │ │ ldr r3, [pc, #56] @ 390a24 <__cxa_atexit@plt+0x384640> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 390a04 <__cxa_atexit@plt+0x384620> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad98 <__cxa_atexit@plt+0x3ee9b4> │ │ │ │ + b 3fadf0 <__cxa_atexit@plt+0x3eea0c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 390a28 <__cxa_atexit@plt+0x384644> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq fp, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad98 <__cxa_atexit@plt+0x3ee9b4> │ │ │ │ + b 3fadf0 <__cxa_atexit@plt+0x3eea0c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 390a88 <__cxa_atexit@plt+0x3846a4> │ │ │ │ ldr r3, [pc, #56] @ 390a98 <__cxa_atexit@plt+0x3846b4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 390a78 <__cxa_atexit@plt+0x384694> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fada0 <__cxa_atexit@plt+0x3ee9bc> │ │ │ │ + b 3fadf8 <__cxa_atexit@plt+0x3eea14> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 390a9c <__cxa_atexit@plt+0x3846b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq fp, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fada0 <__cxa_atexit@plt+0x3ee9bc> │ │ │ │ + b 3fadf8 <__cxa_atexit@plt+0x3eea14> │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub sl, r5, #28 │ │ │ │ cmp fp, sl │ │ │ │ bhi 390b68 <__cxa_atexit@plt+0x384784> │ │ │ │ ldr r9, [pc, #160] @ 390b70 <__cxa_atexit@plt+0x38478c> │ │ │ │ mov r2, r5 │ │ │ │ @@ -922139,15 +922139,15 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 390c6c <__cxa_atexit@plt+0x384888> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq ip, [sp], #-2612 @ 0xfffff5cc │ │ │ │ ldrteq ip, [sp], #-2660 @ 0xfffff59c │ │ │ │ ldrteq ip, [sp], #-2692 @ 0xfffff57c │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ @@ -923366,15 +923366,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ cmp sl, #0 │ │ │ │ beq 39203c <__cxa_atexit@plt+0x385c58> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, sl │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ cmp sl, r0 │ │ │ │ ble 392014 <__cxa_atexit@plt+0x385c30> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 392014 <__cxa_atexit@plt+0x385c30> │ │ │ │ ldr lr, [pc, #280] @ 3920bc <__cxa_atexit@plt+0x385cd8> │ │ │ │ sub r3, r9, #39 @ 0x27 │ │ │ │ sub r2, r9, #23 │ │ │ │ @@ -924439,15 +924439,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ ldrteq r9, [sp], #-3256 @ 0xfffff348 │ │ │ │ ldrteq r9, [sp], #-3344 @ 0xfffff2f0 │ │ │ │ mvnseq r9, #108, 16 @ 0x6c0000 │ │ │ │ mvnseq r9, #140, 16 @ 0x8c0000 │ │ │ │ ldrteq r9, [sp], #-2712 @ 0xfffff568 │ │ │ │ @@ -924462,15 +924462,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq r9, [sp], #-2548 @ 0xfffff60c │ │ │ │ mvnseq r9, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 393160 <__cxa_atexit@plt+0x386d7c> │ │ │ │ @@ -924523,15 +924523,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ ldrteq r9, [sp], #-2376 @ 0xfffff6b8 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ ldrteq r9, [sp], #-2904 @ 0xfffff4a8 │ │ │ │ ldrteq r9, [sp], #-2992 @ 0xfffff450 │ │ │ │ mvnseq r9, #28, 14 @ 0x700000 │ │ │ │ ldrteq r9, [sp], #-2352 @ 0xfffff6d0 │ │ │ │ @@ -924546,15 +924546,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq r9, [sp], #-2212 @ 0xfffff75c │ │ │ │ mvnseq r9, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ @@ -924671,15 +924671,15 @@ │ │ │ │ bge 39346c <__cxa_atexit@plt+0x387088> │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ mov r2, sl │ │ │ │ add r0, fp, #8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 3fa6e0 <__cxa_atexit@plt+0x3ee2fc> │ │ │ │ + bl 3fa708 <__cxa_atexit@plt+0x3ee324> │ │ │ │ cmp sl, r0 │ │ │ │ ble 393488 <__cxa_atexit@plt+0x3870a4> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 393488 <__cxa_atexit@plt+0x3870a4> │ │ │ │ ldr lr, [pc, #208] @ 3934d8 <__cxa_atexit@plt+0x3870f4> │ │ │ │ sub r2, r8, #39 @ 0x27 │ │ │ │ sub r7, r8, #23 │ │ │ │ @@ -925090,15 +925090,15 @@ │ │ │ │ b 393a98 <__cxa_atexit@plt+0x3876b4> │ │ │ │ ldr r6, [pc, #28] @ 393a84 <__cxa_atexit@plt+0x3876a0> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ ldrteq r9, [sp], #-3176 @ 0xfffff398 │ │ │ │ mvnseq r7, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r9, ror #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -925145,15 +925145,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #36] @ 393b68 <__cxa_atexit@plt+0x387784> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, ror #21 │ │ │ │ ldrteq r9, [sp], #-400 @ 0xfffffe70 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ ldrteq r9, [sp], #-500 @ 0xfffffe0c │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ mvnseq r7, #208, 28 @ 0xd00 │ │ │ │ andeq r1, r0, r8, ror #12 │ │ │ │ @@ -925202,15 +925202,15 @@ │ │ │ │ stm sp, {r1, r2, lr} │ │ │ │ str r0, [sp, #12] │ │ │ │ sub r0, r8, #1 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #20] │ │ │ │ str ip, [sp, #16] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, sl, r1 │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r2, #1 │ │ │ │ blt 393cf0 <__cxa_atexit@plt+0x38790c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #320] @ 393d98 <__cxa_atexit@plt+0x3879b4> │ │ │ │ ldr lr, [pc, #320] @ 393d9c <__cxa_atexit@plt+0x3879b8> │ │ │ │ @@ -925265,15 +925265,15 @@ │ │ │ │ ldr r6, [pc, #132] @ 393da4 <__cxa_atexit@plt+0x3879c0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #124] @ 393da8 <__cxa_atexit@plt+0x3879c4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r0 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #60] @ 393d90 <__cxa_atexit@plt+0x3879ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -925406,15 +925406,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ b 393f94 <__cxa_atexit@plt+0x387bb0> │ │ │ │ ldr r3, [pc, #40] @ 393f84 <__cxa_atexit@plt+0x387ba0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrteq r8, [sp], #-3444 @ 0xfffff28c │ │ │ │ ldrteq r8, [sp], #-3556 @ 0xfffff21c │ │ │ │ ldrteq r8, [sp], #-3640 @ 0xfffff1c8 │ │ │ │ ldrteq r8, [sp], #-3720 @ 0xfffff178 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @@ -925491,22 +925491,22 @@ │ │ │ │ ldr r6, [pc, #112] @ 394118 <__cxa_atexit@plt+0x387d34> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ ldr r6, [pc, #104] @ 39411c <__cxa_atexit@plt+0x387d38> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r6, [pc, #72] @ 394110 <__cxa_atexit@plt+0x387d2c> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #32] @ 394104 <__cxa_atexit@plt+0x387d20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -925657,15 +925657,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ b 394380 <__cxa_atexit@plt+0x387f9c> │ │ │ │ ldr r3, [pc, #40] @ 394370 <__cxa_atexit@plt+0x387f8c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrteq r8, [sp], #-2436 @ 0xfffff67c │ │ │ │ ldrteq r8, [sp], #-2536 @ 0xfffff618 │ │ │ │ ldrteq r8, [sp], #-2616 @ 0xfffff5c8 │ │ │ │ ldrteq r8, [sp], #-2696 @ 0xfffff578 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @@ -925706,15 +925706,15 @@ │ │ │ │ str r4, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r7, [r3, #16]! │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r4, [r3, #20] │ │ │ │ sub r0, r7, #1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 3face0 <__cxa_atexit@plt+0x3ee8fc> │ │ │ │ + bl 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ sub r3, r4, r1 │ │ │ │ add r3, r3, r7 │ │ │ │ cmp r3, #1 │ │ │ │ blt 39449c <__cxa_atexit@plt+0x3880b8> │ │ │ │ ldr r7, [pc, #248] @ 39452c <__cxa_atexit@plt+0x388148> │ │ │ │ ldr lr, [pc, #248] @ 394530 <__cxa_atexit@plt+0x38814c> │ │ │ │ sub r2, r9, #15 │ │ │ │ @@ -925757,22 +925757,22 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #116] @ 39454c <__cxa_atexit@plt+0x388168> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r3, [pc, #80] @ 394540 <__cxa_atexit@plt+0x38815c> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #40] @ 394534 <__cxa_atexit@plt+0x388150> │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r6, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -926350,15 +926350,15 @@ │ │ │ │ str r7, [r8, #16] │ │ │ │ str r8, [r8, #36] @ 0x24 │ │ │ │ str r8, [r8, #24] │ │ │ │ ldr r7, [pc, #92] @ 394e7c <__cxa_atexit@plt+0x388a98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #28]! │ │ │ │ mov r7, r8 │ │ │ │ - b 3fad58 <__cxa_atexit@plt+0x3ee974> │ │ │ │ + b 3fadb0 <__cxa_atexit@plt+0x3ee9cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #40] @ 394e68 <__cxa_atexit@plt+0x388a84> │ │ │ │ ldr r7, [pc, #40] @ 394e6c <__cxa_atexit@plt+0x388a88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -926376,15 +926376,15 @@ │ │ │ │ mvnseq r6, #48, 24 @ 0x3000 │ │ │ │ ldrteq r7, [sp], #-3816 @ 0xfffff118 │ │ │ │ ldrteq r7, [sp], #-3680 @ 0xfffff1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fad58 <__cxa_atexit@plt+0x3ee974> │ │ │ │ + b 3fadb0 <__cxa_atexit@plt+0x3ee9cc> │ │ │ │ mvnseq r7, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -926452,15 +926452,15 @@ │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 3fa460 <__cxa_atexit@plt+0x3ee07c> │ │ │ │ + b 3fa470 <__cxa_atexit@plt+0x3ee08c> │ │ │ │ mvnseq r7, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 395038 <__cxa_atexit@plt+0x388c54> │ │ │ │ @@ -926845,15 +926845,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ stmib r3, {r1, r7, lr} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq r7, [sp], #-1224 @ 0xfffffb38 │ │ │ │ ldrteq r7, [sp], #-1228 @ 0xfffffb34 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -927967,30 +927967,30 @@ │ │ │ │ ldr r3, [pc, #56] @ 396790 <__cxa_atexit@plt+0x38a3ac> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 396770 <__cxa_atexit@plt+0x38a38c> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ + b 3fad90 <__cxa_atexit@plt+0x3ee9ac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 396794 <__cxa_atexit@plt+0x38a3b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r6, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ + b 3fad90 <__cxa_atexit@plt+0x3ee9ac> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3967f4 <__cxa_atexit@plt+0x38a410> │ │ │ │ ldr r3, [pc, #56] @ 396804 <__cxa_atexit@plt+0x38a420> │ │ │ │ @@ -928085,15 +928085,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 396948 <__cxa_atexit@plt+0x38a564> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -928168,30 +928168,30 @@ │ │ │ │ ldr r3, [pc, #56] @ 396ab4 <__cxa_atexit@plt+0x38a6d0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ beq 396a94 <__cxa_atexit@plt+0x38a6b0> │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ + b 3fad90 <__cxa_atexit@plt+0x3ee9ac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 396ab8 <__cxa_atexit@plt+0x38a6d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mvnseq r6, #48 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fad38 <__cxa_atexit@plt+0x3ee954> │ │ │ │ + b 3fad90 <__cxa_atexit@plt+0x3ee9ac> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 396b18 <__cxa_atexit@plt+0x38a734> │ │ │ │ ldr r3, [pc, #56] @ 396b28 <__cxa_atexit@plt+0x38a744> │ │ │ │ @@ -928286,15 +928286,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 396c6c <__cxa_atexit@plt+0x38a888> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -928415,15 +928415,15 @@ │ │ │ │ sub r0, r6, #3 │ │ │ │ sub r1, r6, #10 │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 3fade0 <__cxa_atexit@plt+0x3ee9fc> │ │ │ │ + b 3fae38 <__cxa_atexit@plt+0x3eea54> │ │ │ │ mov r6, r2 │ │ │ │ b 396e80 <__cxa_atexit@plt+0x38aa9c> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 396e90 <__cxa_atexit@plt+0x38aaac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -929571,33 +929571,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ ldrteq r5, [sp], #-1592 @ 0xfffff9c8 │ │ │ │ mvnseq r4, #36, 22 @ 0x9000 │ │ │ │ - biceq sp, r1, #16, 4 │ │ │ │ + biceq ip, r1, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r1, #-1610612733 @ 0xa0000003 │ │ │ │ + biceq ip, r1, #7995392 @ 0x7a0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r1, #1342177287 @ 0x50000007 │ │ │ │ + biceq ip, r1, #11862016 @ 0xb50000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - biceq sp, r1, #-1342177270 @ 0xb000000a │ │ │ │ + biceq ip, r1, #15400960 @ 0xeb0000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mvnseq r6, #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -929616,15 +929616,15 @@ │ │ │ │ ldr r7, [pc, #44] @ 398148 <__cxa_atexit@plt+0x38bd64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [pc, #32] @ 39814c <__cxa_atexit@plt+0x38bd68> │ │ │ │ mov r7, #119 @ 0x77 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrteq r4, [sp], #-2304 @ 0xfffff700 │ │ │ │ ldrteq r4, [sp], #-3928 @ 0xfffff0a8 │ │ │ │ @@ -929747,23 +929747,23 @@ │ │ │ │ mov r5, ip │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [ip] │ │ │ │ mov r4, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r2, #828] @ 0x33c │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r2 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ ldmib sp, {r6, ip, lr} │ │ │ │ b 3981dc <__cxa_atexit@plt+0x38bdf8> │ │ │ │ ldr r0, [pc, #56] @ 3983b0 <__cxa_atexit@plt+0x38bfcc> │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r4, r2 │ │ │ │ @@ -929879,15 +929879,15 @@ │ │ │ │ stm r5, {r0, r7} │ │ │ │ beq 39849c <__cxa_atexit@plt+0x38c0b8> │ │ │ │ b 3985b0 <__cxa_atexit@plt+0x38c1cc> │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [fp] │ │ │ │ mov r0, ip │ │ │ │ stmib sp, {ip, lr} │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldm sp, {r1, ip, lr} │ │ │ │ b 3984d4 <__cxa_atexit@plt+0x38c0f0> │ │ │ │ ldr r7, [pc, #268] @ 39866c <__cxa_atexit@plt+0x38c288> │ │ │ │ mov r8, #119 @ 0x77 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r7, [r4] │ │ │ │ @@ -930059,15 +930059,15 @@ │ │ │ │ ldr r5, [pc, #44] @ 398834 <__cxa_atexit@plt+0x38c450> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 3fade8 <__cxa_atexit@plt+0x3eea04> │ │ │ │ + b 3fae40 <__cxa_atexit@plt+0x3eea5c> │ │ │ │ ldr r7, [pc, #16] @ 398838 <__cxa_atexit@plt+0x38c454> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mvnseq r5, #16, 18 @ 0x40000 │ │ │ │ mvnseq r5, #4, 18 @ 0x10000 │ │ │ │ @@ -930118,15 +930118,15 @@ │ │ │ │ bhi 3989bc <__cxa_atexit@plt+0x38c5d8> │ │ │ │ ldr r5, [pc, #244] @ 3989ec <__cxa_atexit@plt+0x38c608> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fade8 <__cxa_atexit@plt+0x3eea04> │ │ │ │ + b 3fae40 <__cxa_atexit@plt+0x3eea5c> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ sub r7, sl, r9 │ │ │ │ add r7, r2, r7, lsl #2 │ │ │ │ ldr r1, [pc, #188] @ 3989dc <__cxa_atexit@plt+0x38c5f8> │ │ │ │ mov r0, #0 │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ @@ -930323,15 +930323,15 @@ │ │ │ │ bhi 398cb0 <__cxa_atexit@plt+0x38c8cc> │ │ │ │ ldr r5, [pc, #176] @ 398cdc <__cxa_atexit@plt+0x38c8f8> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fade8 <__cxa_atexit@plt+0x3eea04> │ │ │ │ + b 3fae40 <__cxa_atexit@plt+0x3eea5c> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ sub r3, sl, r9 │ │ │ │ add r7, r7, r3, lsl #2 │ │ │ │ ldr r2, [pc, #124] @ 398cd0 <__cxa_atexit@plt+0x38c8ec> │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r7, r5 │ │ │ │ mov r1, #0 │ │ │ │ @@ -930480,15 +930480,15 @@ │ │ │ │ bhi 398f24 <__cxa_atexit@plt+0x38cb40> │ │ │ │ ldr r5, [pc, #176] @ 398f50 <__cxa_atexit@plt+0x38cb6c> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fade8 <__cxa_atexit@plt+0x3eea04> │ │ │ │ + b 3fae40 <__cxa_atexit@plt+0x3eea5c> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ sub r3, sl, r9 │ │ │ │ add r7, r7, r3, lsl #2 │ │ │ │ ldr r2, [pc, #124] @ 398f44 <__cxa_atexit@plt+0x38cb60> │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r7, r5 │ │ │ │ mov r1, #0 │ │ │ │ @@ -930637,15 +930637,15 @@ │ │ │ │ bhi 399198 <__cxa_atexit@plt+0x38cdb4> │ │ │ │ ldr r5, [pc, #176] @ 3991c4 <__cxa_atexit@plt+0x38cde0> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fade8 <__cxa_atexit@plt+0x3eea04> │ │ │ │ + b 3fae40 <__cxa_atexit@plt+0x3eea5c> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ sub r3, sl, r9 │ │ │ │ add r7, r7, r3, lsl #2 │ │ │ │ ldr r2, [pc, #124] @ 3991b8 <__cxa_atexit@plt+0x38cdd4> │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r7, r5 │ │ │ │ mov r1, #0 │ │ │ │ @@ -930824,30 +930824,30 @@ │ │ │ │ ldr r3, [pc, #32] @ 39941c <__cxa_atexit@plt+0x38d038> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 399420 <__cxa_atexit@plt+0x38d03c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fadf0 <__cxa_atexit@plt+0x3eea0c> │ │ │ │ + b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrteq r3, [sp], #-1556 @ 0xfffff9ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 399450 <__cxa_atexit@plt+0x38d06c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 399454 <__cxa_atexit@plt+0x38d070> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fadf8 <__cxa_atexit@plt+0x3eea14> │ │ │ │ + b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ ldrteq r4, [sp], #-260 @ 0xfffffefc │ │ │ │ ldrteq r3, [sp], #-1548 @ 0xfffff9f4 │ │ │ │ mvnseq r4, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -930855,15 +930855,15 @@ │ │ │ │ ldr r3, [pc, #32] @ 399498 <__cxa_atexit@plt+0x38d0b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 39949c <__cxa_atexit@plt+0x38d0b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fae00 <__cxa_atexit@plt+0x3eea1c> │ │ │ │ + b 3fae58 <__cxa_atexit@plt+0x3eea74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrteq r3, [sp], #-1432 @ 0xfffffa68 │ │ │ │ mvnseq r4, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -930871,15 +930871,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3994d4 <__cxa_atexit@plt+0x38d0f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ mvnseq r4, #192, 24 @ 0xc000 │ │ │ │ ldrteq r3, [sp], #-1420 @ 0xfffffa74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39950c <__cxa_atexit@plt+0x38d128> │ │ │ │ @@ -931551,15 +931551,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -931587,15 +931587,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -931642,15 +931642,15 @@ │ │ │ │ mvnseq r4, #56, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39a0dc <__cxa_atexit@plt+0x38dcf8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -931735,15 +931735,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -931771,15 +931771,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -931826,15 +931826,15 @@ │ │ │ │ mvnseq r3, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39a3bc <__cxa_atexit@plt+0x38dfd8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -931879,15 +931879,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -931968,15 +931968,15 @@ │ │ │ │ mvnseq r3, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39a5f4 <__cxa_atexit@plt+0x38e210> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -931994,15 +931994,15 @@ │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ ldrteq r2, [sp], #-1288 @ 0xfffffaf8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -932068,15 +932068,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -932104,15 +932104,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -932159,15 +932159,15 @@ │ │ │ │ mvnseq r3, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39a8f0 <__cxa_atexit@plt+0x38e50c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -932257,15 +932257,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -932293,15 +932293,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -932348,15 +932348,15 @@ │ │ │ │ mvnseq r3, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39abe4 <__cxa_atexit@plt+0x38e800> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -932446,15 +932446,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -932482,15 +932482,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -932537,15 +932537,15 @@ │ │ │ │ mvnseq r3, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39aed8 <__cxa_atexit@plt+0x38eaf4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -932635,15 +932635,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -932671,15 +932671,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -932726,15 +932726,15 @@ │ │ │ │ mvnseq r3, #96 @ 0x60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39b1cc <__cxa_atexit@plt+0x38ede8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -932824,15 +932824,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -932860,15 +932860,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -932915,15 +932915,15 @@ │ │ │ │ mvnseq r2, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39b4c0 <__cxa_atexit@plt+0x38f0dc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -932970,15 +932970,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -933059,15 +933059,15 @@ │ │ │ │ mvnseq r2, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39b700 <__cxa_atexit@plt+0x38f31c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -933085,15 +933085,15 @@ │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ ldrteq r1, [sp], #-1020 @ 0xfffffc04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -933113,15 +933113,15 @@ │ │ │ │ bx r0 │ │ │ │ ldrteq r1, [sp], #-636 @ 0xfffffd84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -933205,15 +933205,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 39b970 <__cxa_atexit@plt+0x38f58c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -933258,15 +933258,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 39ba40 <__cxa_atexit@plt+0x38f65c> │ │ │ │ str lr, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -933275,35 +933275,35 @@ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39ba60 <__cxa_atexit@plt+0x38f67c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39ba80 <__cxa_atexit@plt+0x38f69c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 39bab0 <__cxa_atexit@plt+0x38f6cc> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 39bab4 <__cxa_atexit@plt+0x38f6d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldrteq r1, [sp], #-2624 @ 0xfffff5c0 │ │ │ │ ldrteq r1, [sp], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ @@ -933392,15 +933392,15 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 39bc34 <__cxa_atexit@plt+0x38f850> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -933423,15 +933423,15 @@ │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str ip, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ ldrteq r0, [sp], #-3784 @ 0xfffff138 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -933597,41 +933597,41 @@ │ │ │ │ mvnseq r2, #224, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39bf68 <__cxa_atexit@plt+0x38fb84> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39bf88 <__cxa_atexit@plt+0x38fba4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39bfa8 <__cxa_atexit@plt+0x38fbc4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 39bfd0 <__cxa_atexit@plt+0x38fbec> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldrteq r0, [sp], #-2928 @ 0xfffff490 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39c008 <__cxa_atexit@plt+0x38fc24> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -933865,15 +933865,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -933901,15 +933901,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -933956,15 +933956,15 @@ │ │ │ │ mvnseq r1, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39c504 <__cxa_atexit@plt+0x390120> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -934028,15 +934028,15 @@ │ │ │ │ @ instruction: 0xffffd130 │ │ │ │ mvnseq r1, #144, 22 @ 0x24000 │ │ │ │ mvnseq r1, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae08 <__cxa_atexit@plt+0x3eea24> │ │ │ │ + b 3fae60 <__cxa_atexit@plt+0x3eea7c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 39c698 <__cxa_atexit@plt+0x3902b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -934093,15 +934093,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -934129,15 +934129,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -934184,15 +934184,15 @@ │ │ │ │ mvnseq r1, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39c894 <__cxa_atexit@plt+0x3904b0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -934277,15 +934277,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -934313,15 +934313,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -934368,15 +934368,15 @@ │ │ │ │ mvnseq r1, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39cb74 <__cxa_atexit@plt+0x390790> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -934421,15 +934421,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -934510,15 +934510,15 @@ │ │ │ │ mvnseq r1, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39cdac <__cxa_atexit@plt+0x3909c8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -934536,15 +934536,15 @@ │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ ldrteq pc, [ip], #-3408 @ 0xfffff2b0 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -934610,15 +934610,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -934646,15 +934646,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -934701,15 +934701,15 @@ │ │ │ │ mvnseq r1, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39d0a8 <__cxa_atexit@plt+0x390cc4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -934799,15 +934799,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -934835,15 +934835,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -934890,15 +934890,15 @@ │ │ │ │ mvnseq r0, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39d39c <__cxa_atexit@plt+0x390fb8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -934988,15 +934988,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -935024,15 +935024,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -935079,15 +935079,15 @@ │ │ │ │ mvnseq r0, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39d690 <__cxa_atexit@plt+0x3912ac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -935177,15 +935177,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -935213,15 +935213,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -935268,15 +935268,15 @@ │ │ │ │ mvnseq r0, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39d984 <__cxa_atexit@plt+0x3915a0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -935366,15 +935366,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -935402,15 +935402,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -935457,15 +935457,15 @@ │ │ │ │ mvnseq r0, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39dc78 <__cxa_atexit@plt+0x391894> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -935512,15 +935512,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -935601,15 +935601,15 @@ │ │ │ │ mvnseq r0, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39deb8 <__cxa_atexit@plt+0x391ad4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -935627,15 +935627,15 @@ │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ ldrteq lr, [ip], #-3140 @ 0xfffff3bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -935655,15 +935655,15 @@ │ │ │ │ bx r0 │ │ │ │ ldrteq lr, [ip], #-2756 @ 0xfffff53c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -935747,15 +935747,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 39e128 <__cxa_atexit@plt+0x391d44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -935800,15 +935800,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 39e1f8 <__cxa_atexit@plt+0x391e14> │ │ │ │ str lr, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -935817,35 +935817,35 @@ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39e218 <__cxa_atexit@plt+0x391e34> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39e238 <__cxa_atexit@plt+0x391e54> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 39e268 <__cxa_atexit@plt+0x391e84> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 39e26c <__cxa_atexit@plt+0x391e88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldrteq pc, [ip], #-648 @ 0xfffffd78 @ │ │ │ │ ldrteq lr, [ip], #-2264 @ 0xfffff728 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ @@ -935934,15 +935934,15 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 39e3ec <__cxa_atexit@plt+0x392008> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -935965,15 +935965,15 @@ │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str ip, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ ldrteq lr, [ip], #-1808 @ 0xfffff8f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -936139,41 +936139,41 @@ │ │ │ │ mvnseq pc, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39e720 <__cxa_atexit@plt+0x39233c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39e740 <__cxa_atexit@plt+0x39235c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39e760 <__cxa_atexit@plt+0x39237c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 39e788 <__cxa_atexit@plt+0x3923a4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldrteq lr, [ip], #-952 @ 0xfffffc48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39e7c0 <__cxa_atexit@plt+0x3923dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -936407,15 +936407,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -936443,15 +936443,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -936498,15 +936498,15 @@ │ │ │ │ mvnseq pc, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 39ecbc <__cxa_atexit@plt+0x3928d8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -936570,15 +936570,15 @@ │ │ │ │ @ instruction: 0xffffa978 │ │ │ │ mvnseq pc, #216, 6 @ 0x60000003 │ │ │ │ mvnseq pc, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae10 <__cxa_atexit@plt+0x3eea2c> │ │ │ │ + b 3fae68 <__cxa_atexit@plt+0x3eea84> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 39ee50 <__cxa_atexit@plt+0x392a6c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -937193,15 +937193,15 @@ │ │ │ │ bx r0 │ │ │ │ ldrteq sp, [ip], #-700 @ 0xfffffd44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -937684,27 +937684,27 @@ │ │ │ │ @ instruction: 0xffff9810 │ │ │ │ mvnseq lr, #112, 4 │ │ │ │ mvnseq lr, #128, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae18 <__cxa_atexit@plt+0x3eea34> │ │ │ │ + b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39ff74 <__cxa_atexit@plt+0x393b90> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 39ff7c <__cxa_atexit@plt+0x393b98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq ip, [ip], #-2748 @ 0xfffff544 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -937724,15 +937724,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -937835,15 +937835,15 @@ │ │ │ │ mvnseq lr, #56, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a01a0 <__cxa_atexit@plt+0x393dbc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -937862,15 +937862,15 @@ │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ ldrteq ip, [ip], #-2396 @ 0xfffff6a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -937880,15 +937880,15 @@ │ │ │ │ bhi 3a0254 <__cxa_atexit@plt+0x393e70> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a025c <__cxa_atexit@plt+0x393e78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq ip, [ip], #-2012 @ 0xfffff824 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -937908,15 +937908,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -938019,15 +938019,15 @@ │ │ │ │ mvnseq sp, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a0480 <__cxa_atexit@plt+0x39409c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -938046,15 +938046,15 @@ │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ ldrteq ip, [ip], #-1660 @ 0xfffff984 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -938064,15 +938064,15 @@ │ │ │ │ bhi 3a0534 <__cxa_atexit@plt+0x394150> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a053c <__cxa_atexit@plt+0x394158> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq ip, [ip], #-1276 @ 0xfffffb04 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -938092,15 +938092,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -938197,15 +938197,15 @@ │ │ │ │ mvnseq sp, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a0748 <__cxa_atexit@plt+0x394364> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -938223,15 +938223,15 @@ │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ ldrteq ip, [ip], #-948 @ 0xfffffc4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -938241,15 +938241,15 @@ │ │ │ │ bhi 3a07f8 <__cxa_atexit@plt+0x394414> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a0800 <__cxa_atexit@plt+0x39441c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq ip, [ip], #-568 @ 0xfffffdc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -938269,15 +938269,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -938383,15 +938383,15 @@ │ │ │ │ mvnseq sp, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a0a30 <__cxa_atexit@plt+0x39464c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -938412,15 +938412,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ ldrteq ip, [ip], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -938430,15 +938430,15 @@ │ │ │ │ bhi 3a0aec <__cxa_atexit@plt+0x394708> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a0af4 <__cxa_atexit@plt+0x394710> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq fp, [ip], #-3908 @ 0xfffff0bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -938458,15 +938458,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -938572,15 +938572,15 @@ │ │ │ │ mvnseq sp, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a0d24 <__cxa_atexit@plt+0x394940> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -938601,15 +938601,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ ldrteq fp, [ip], #-3540 @ 0xfffff22c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -938619,15 +938619,15 @@ │ │ │ │ bhi 3a0de0 <__cxa_atexit@plt+0x3949fc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a0de8 <__cxa_atexit@plt+0x394a04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq fp, [ip], #-3152 @ 0xfffff3b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -938647,15 +938647,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -938761,15 +938761,15 @@ │ │ │ │ mvnseq sp, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a1018 <__cxa_atexit@plt+0x394c34> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -938790,15 +938790,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ ldrteq fp, [ip], #-2784 @ 0xfffff520 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -938808,15 +938808,15 @@ │ │ │ │ bhi 3a10d4 <__cxa_atexit@plt+0x394cf0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a10dc <__cxa_atexit@plt+0x394cf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq fp, [ip], #-2396 @ 0xfffff6a4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -938836,15 +938836,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -938950,15 +938950,15 @@ │ │ │ │ mvnseq ip, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a130c <__cxa_atexit@plt+0x394f28> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -938979,15 +938979,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ ldrteq fp, [ip], #-2028 @ 0xfffff814 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -938997,15 +938997,15 @@ │ │ │ │ bhi 3a13c8 <__cxa_atexit@plt+0x394fe4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a13d0 <__cxa_atexit@plt+0x394fec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq fp, [ip], #-1640 @ 0xfffff998 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -939025,15 +939025,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -939139,15 +939139,15 @@ │ │ │ │ mvnseq ip, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a1600 <__cxa_atexit@plt+0x39521c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -939168,15 +939168,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ ldrteq fp, [ip], #-1272 @ 0xfffffb08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -939186,15 +939186,15 @@ │ │ │ │ bhi 3a16bc <__cxa_atexit@plt+0x3952d8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a16c4 <__cxa_atexit@plt+0x3952e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq fp, [ip], #-884 @ 0xfffffc8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -939214,15 +939214,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -939319,15 +939319,15 @@ │ │ │ │ mvnseq ip, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a18d0 <__cxa_atexit@plt+0x3954ec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -939345,15 +939345,15 @@ │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ ldrteq fp, [ip], #-556 @ 0xfffffdd4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -939420,15 +939420,15 @@ │ │ │ │ bhi 3a1a64 <__cxa_atexit@plt+0x395680> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a1a6c <__cxa_atexit@plt+0x395688> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq sl, [ip], #-4044 @ 0xfffff034 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -939443,15 +939443,15 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq sl, [ip], #-3980 @ 0xfffff074 │ │ │ │ ldrteq fp, [ip], #-2620 @ 0xfffff5c4 │ │ │ │ ldrteq fp, [ip], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -939587,31 +939587,31 @@ │ │ │ │ mvnseq ip, #0, 12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a1d00 <__cxa_atexit@plt+0x39591c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a1d20 <__cxa_atexit@plt+0x39593c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a1d40 <__cxa_atexit@plt+0x39595c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -939630,15 +939630,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ add r0, r3, #12 │ │ │ │ str r9, [r5] │ │ │ │ str r7, [r3, #8] │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ str sl, [r3, #24] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ ldrteq sl, [ip], #-3512 @ 0xfffff248 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -939648,15 +939648,15 @@ │ │ │ │ bhi 3a1df4 <__cxa_atexit@plt+0x395a10> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a1dfc <__cxa_atexit@plt+0x395a18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq sl, [ip], #-3132 @ 0xfffff3c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -939791,54 +939791,54 @@ │ │ │ │ mvnseq ip, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a2030 <__cxa_atexit@plt+0x395c4c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a2050 <__cxa_atexit@plt+0x395c6c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a2070 <__cxa_atexit@plt+0x395c8c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 3a2098 <__cxa_atexit@plt+0x395cb4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldrteq sl, [ip], #-2728 @ 0xfffff558 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a20cc <__cxa_atexit@plt+0x395ce8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a20d4 <__cxa_atexit@plt+0x395cf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq sl, [ip], #-2404 @ 0xfffff69c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -939858,15 +939858,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -939969,15 +939969,15 @@ │ │ │ │ mvnseq ip, #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a22f8 <__cxa_atexit@plt+0x395f14> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -939996,15 +939996,15 @@ │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ ldrteq sl, [ip], #-2052 @ 0xfffff7fc │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -940048,27 +940048,27 @@ │ │ │ │ mvnseq fp, #132, 26 @ 0x2100 │ │ │ │ mvnseq fp, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fae20 <__cxa_atexit@plt+0x3eea3c> │ │ │ │ + b 3fae78 <__cxa_atexit@plt+0x3eea94> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a2464 <__cxa_atexit@plt+0x396080> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a246c <__cxa_atexit@plt+0x396088> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq sl, [ip], #-1484 @ 0xfffffa34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -940088,15 +940088,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -940199,15 +940199,15 @@ │ │ │ │ mvnseq fp, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a2690 <__cxa_atexit@plt+0x3962ac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -940226,15 +940226,15 @@ │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ ldrteq sl, [ip], #-1132 @ 0xfffffb94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -940244,15 +940244,15 @@ │ │ │ │ bhi 3a2744 <__cxa_atexit@plt+0x396360> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a274c <__cxa_atexit@plt+0x396368> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq sl, [ip], #-748 @ 0xfffffd14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -940272,15 +940272,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -940383,15 +940383,15 @@ │ │ │ │ mvnseq fp, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a2970 <__cxa_atexit@plt+0x39658c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -940410,15 +940410,15 @@ │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ ldrteq sl, [ip], #-396 @ 0xfffffe74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -940428,15 +940428,15 @@ │ │ │ │ bhi 3a2a24 <__cxa_atexit@plt+0x396640> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a2a2c <__cxa_atexit@plt+0x396648> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq sl, [ip], #-12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -940456,15 +940456,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -940561,15 +940561,15 @@ │ │ │ │ mvnseq fp, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a2c38 <__cxa_atexit@plt+0x396854> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -940587,15 +940587,15 @@ │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ ldrteq r9, [ip], #-3780 @ 0xfffff13c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -940605,15 +940605,15 @@ │ │ │ │ bhi 3a2ce8 <__cxa_atexit@plt+0x396904> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a2cf0 <__cxa_atexit@plt+0x39690c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r9, [ip], #-3400 @ 0xfffff2b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -940633,15 +940633,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -940747,15 +940747,15 @@ │ │ │ │ mvnseq fp, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a2f20 <__cxa_atexit@plt+0x396b3c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -940776,15 +940776,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ ldrteq r9, [ip], #-3032 @ 0xfffff428 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -940794,15 +940794,15 @@ │ │ │ │ bhi 3a2fdc <__cxa_atexit@plt+0x396bf8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a2fe4 <__cxa_atexit@plt+0x396c00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r9, [ip], #-2644 @ 0xfffff5ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -940822,15 +940822,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -940936,15 +940936,15 @@ │ │ │ │ mvnseq fp, #12, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a3214 <__cxa_atexit@plt+0x396e30> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -940965,15 +940965,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ ldrteq r9, [ip], #-2276 @ 0xfffff71c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -940983,15 +940983,15 @@ │ │ │ │ bhi 3a32d0 <__cxa_atexit@plt+0x396eec> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a32d8 <__cxa_atexit@plt+0x396ef4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r9, [ip], #-1888 @ 0xfffff8a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -941011,15 +941011,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -941125,15 +941125,15 @@ │ │ │ │ mvnseq sl, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a3508 <__cxa_atexit@plt+0x397124> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -941154,15 +941154,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ ldrteq r9, [ip], #-1520 @ 0xfffffa10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -941172,15 +941172,15 @@ │ │ │ │ bhi 3a35c4 <__cxa_atexit@plt+0x3971e0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a35cc <__cxa_atexit@plt+0x3971e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r9, [ip], #-1132 @ 0xfffffb94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -941200,15 +941200,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -941314,15 +941314,15 @@ │ │ │ │ mvnseq sl, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a37fc <__cxa_atexit@plt+0x397418> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -941343,15 +941343,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ ldrteq r9, [ip], #-764 @ 0xfffffd04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -941361,15 +941361,15 @@ │ │ │ │ bhi 3a38b8 <__cxa_atexit@plt+0x3974d4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a38c0 <__cxa_atexit@plt+0x3974dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r9, [ip], #-376 @ 0xfffffe88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -941389,15 +941389,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -941503,15 +941503,15 @@ │ │ │ │ mvnseq sl, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a3af0 <__cxa_atexit@plt+0x39770c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -941532,15 +941532,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ ldrteq r9, [ip], #-8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -941550,15 +941550,15 @@ │ │ │ │ bhi 3a3bac <__cxa_atexit@plt+0x3977c8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a3bb4 <__cxa_atexit@plt+0x3977d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r8, [ip], #-3716 @ 0xfffff17c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -941578,15 +941578,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -941683,15 +941683,15 @@ │ │ │ │ mvnseq sl, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a3dc0 <__cxa_atexit@plt+0x3979dc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -941709,15 +941709,15 @@ │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ ldrteq r8, [ip], #-3388 @ 0xfffff2c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -941784,15 +941784,15 @@ │ │ │ │ bhi 3a3f54 <__cxa_atexit@plt+0x397b70> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a3f5c <__cxa_atexit@plt+0x397b78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r8, [ip], #-2780 @ 0xfffff524 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -941807,15 +941807,15 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r8, [ip], #-2716 @ 0xfffff564 │ │ │ │ ldrteq r9, [ip], #-1356 @ 0xfffffab4 │ │ │ │ ldrteq r8, [ip], #-2976 @ 0xfffff460 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -941951,31 +941951,31 @@ │ │ │ │ mvnseq sl, #72, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a41f0 <__cxa_atexit@plt+0x397e0c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a4210 <__cxa_atexit@plt+0x397e2c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a4230 <__cxa_atexit@plt+0x397e4c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -941994,15 +941994,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ add r0, r3, #12 │ │ │ │ str r9, [r5] │ │ │ │ str r7, [r3, #8] │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ str sl, [r3, #24] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ ldrteq r8, [ip], #-2248 @ 0xfffff738 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -942012,15 +942012,15 @@ │ │ │ │ bhi 3a42e4 <__cxa_atexit@plt+0x397f00> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a42ec <__cxa_atexit@plt+0x397f08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r8, [ip], #-1868 @ 0xfffff8b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -942155,54 +942155,54 @@ │ │ │ │ mvnseq r9, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a4520 <__cxa_atexit@plt+0x39813c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a4540 <__cxa_atexit@plt+0x39815c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a4560 <__cxa_atexit@plt+0x39817c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 3a4588 <__cxa_atexit@plt+0x3981a4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldrteq r8, [ip], #-1464 @ 0xfffffa48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a45bc <__cxa_atexit@plt+0x3981d8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a45c4 <__cxa_atexit@plt+0x3981e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r8, [ip], #-1140 @ 0xfffffb8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -942222,15 +942222,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -942333,15 +942333,15 @@ │ │ │ │ mvnseq r9, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a47e8 <__cxa_atexit@plt+0x398404> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -942360,15 +942360,15 @@ │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ ldrteq r8, [ip], #-788 @ 0xfffffcec │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -942412,27 +942412,27 @@ │ │ │ │ mvnseq r9, #148, 16 @ 0x940000 │ │ │ │ mvnseq r9, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fae28 <__cxa_atexit@plt+0x3eea44> │ │ │ │ + b 3fae80 <__cxa_atexit@plt+0x3eea9c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a4954 <__cxa_atexit@plt+0x398570> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a495c <__cxa_atexit@plt+0x398578> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r8, [ip], #-220 @ 0xffffff24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -942493,15 +942493,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -942529,15 +942529,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -942600,15 +942600,15 @@ │ │ │ │ mvnseq r9, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a4c14 <__cxa_atexit@plt+0x398830> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -942642,15 +942642,15 @@ │ │ │ │ bhi 3a4cbc <__cxa_atexit@plt+0x3988d8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a4cc4 <__cxa_atexit@plt+0x3988e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r7, [ip], #-3444 @ 0xfffff28c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -942711,15 +942711,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -942747,15 +942747,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -942818,15 +942818,15 @@ │ │ │ │ mvnseq r9, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a4f7c <__cxa_atexit@plt+0x398b98> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -942860,15 +942860,15 @@ │ │ │ │ bhi 3a5024 <__cxa_atexit@plt+0x398c40> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a502c <__cxa_atexit@plt+0x398c48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r7, [ip], #-2572 @ 0xfffff5f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -942889,15 +942889,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -942994,15 +942994,15 @@ │ │ │ │ mvnseq r9, #20, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a523c <__cxa_atexit@plt+0x398e58> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -943023,15 +943023,15 @@ │ │ │ │ sub r1, r6, #23 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #-16] │ │ │ │ str r0, [r3, #-12] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ ldrteq r7, [ip], #-2240 @ 0xfffff740 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ @@ -943096,15 +943096,15 @@ │ │ │ │ bhi 3a53d4 <__cxa_atexit@plt+0x398ff0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a53dc <__cxa_atexit@plt+0x398ff8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r7, [ip], #-1628 @ 0xfffff9a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -943168,15 +943168,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -943204,15 +943204,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -943275,15 +943275,15 @@ │ │ │ │ mvnseq r8, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a56a0 <__cxa_atexit@plt+0x3992bc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -943317,15 +943317,15 @@ │ │ │ │ bhi 3a5748 <__cxa_atexit@plt+0x399364> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a5750 <__cxa_atexit@plt+0x39936c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r7, [ip], #-744 @ 0xfffffd18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -943389,15 +943389,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -943425,15 +943425,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -943496,15 +943496,15 @@ │ │ │ │ mvnseq r8, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a5a14 <__cxa_atexit@plt+0x399630> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -943538,15 +943538,15 @@ │ │ │ │ bhi 3a5abc <__cxa_atexit@plt+0x3996d8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a5ac4 <__cxa_atexit@plt+0x3996e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r6, [ip], #-3956 @ 0xfffff08c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -943610,15 +943610,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -943646,15 +943646,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -943717,15 +943717,15 @@ │ │ │ │ mvnseq r8, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a5d88 <__cxa_atexit@plt+0x3999a4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -943759,15 +943759,15 @@ │ │ │ │ bhi 3a5e30 <__cxa_atexit@plt+0x399a4c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a5e38 <__cxa_atexit@plt+0x399a54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r6, [ip], #-3072 @ 0xfffff400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -943831,15 +943831,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -943867,15 +943867,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -943938,15 +943938,15 @@ │ │ │ │ mvnseq r8, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a60fc <__cxa_atexit@plt+0x399d18> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -943980,15 +943980,15 @@ │ │ │ │ bhi 3a61a4 <__cxa_atexit@plt+0x399dc0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a61ac <__cxa_atexit@plt+0x399dc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r6, [ip], #-2188 @ 0xfffff774 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -944052,15 +944052,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -944088,15 +944088,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -944159,15 +944159,15 @@ │ │ │ │ mvnseq r7, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a6470 <__cxa_atexit@plt+0x39a08c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -944201,15 +944201,15 @@ │ │ │ │ bhi 3a6518 <__cxa_atexit@plt+0x39a134> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a6520 <__cxa_atexit@plt+0x39a13c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r6, [ip], #-1304 @ 0xfffffae8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -944230,15 +944230,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -944335,15 +944335,15 @@ │ │ │ │ mvnseq r7, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a6730 <__cxa_atexit@plt+0x39a34c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -944364,15 +944364,15 @@ │ │ │ │ sub r1, r6, #23 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #-16] │ │ │ │ str r0, [r3, #-12] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ ldrteq r6, [ip], #-972 @ 0xfffffc34 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ @@ -944439,25 +944439,25 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 3a68d8 <__cxa_atexit@plt+0x39a4f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r6, [ip], #-352 @ 0xfffffea0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -944518,15 +944518,15 @@ │ │ │ │ bhi 3a6a0c <__cxa_atexit@plt+0x39a628> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a6a14 <__cxa_atexit@plt+0x39a630> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r6, [ip], #-36 @ 0xffffffdc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ @@ -944557,15 +944557,15 @@ │ │ │ │ ldr r0, [pc, #68] @ 3a6ad4 <__cxa_atexit@plt+0x39a6f0> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r3, [r3, #24] │ │ │ │ stm lr, {r0, r5, r9} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -944583,15 +944583,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 3a6b18 <__cxa_atexit@plt+0x39a734> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r5, [ip], #-3872 @ 0xfffff0e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ @@ -944614,15 +944614,15 @@ │ │ │ │ ldr lr, [pc, #60] @ 3a6bb0 <__cxa_atexit@plt+0x39a7cc> │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-16]! │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -944631,35 +944631,35 @@ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a6bd0 <__cxa_atexit@plt+0x39a7ec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a6bf0 <__cxa_atexit@plt+0x39a80c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3a6c20 <__cxa_atexit@plt+0x39a83c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3a6c24 <__cxa_atexit@plt+0x39a840> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ ldrteq r5, [ip], #-3840 @ 0xfffff100 │ │ │ │ ldrteq r5, [ip], #-3872 @ 0xfffff0e0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ @@ -944748,15 +944748,15 @@ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3a6da4 <__cxa_atexit@plt+0x39a9c0> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -944780,15 +944780,15 @@ │ │ │ │ add lr, r3, #32 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str ip, [r3, #28] │ │ │ │ stm lr, {r0, r1, r9, sl} │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ ldrteq r5, [ip], #-3416 @ 0xfffff2a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -944798,15 +944798,15 @@ │ │ │ │ bhi 3a6e6c <__cxa_atexit@plt+0x39aa88> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a6e74 <__cxa_atexit@plt+0x39aa90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r5, [ip], #-3012 @ 0xfffff43c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #16 │ │ │ │ @@ -944839,15 +944839,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str sl, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, lr │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -944876,15 +944876,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r9, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ stm lr, {r1, r2, sl} │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrteq r5, [ip], #-3368 @ 0xfffff2d8 │ │ │ │ ldrteq r5, [ip], #-2768 @ 0xfffff530 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -944895,15 +944895,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 3a6ff8 <__cxa_atexit@plt+0x39ac14> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r5, [ip], #-2624 @ 0xfffff5c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -945017,15 +945017,15 @@ │ │ │ │ mvnseq r7, #164, 2 @ 0x29 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a71d8 <__cxa_atexit@plt+0x39adf4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -945047,15 +945047,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ str r1, [r5] │ │ │ │ sub r1, r6, #35 @ 0x23 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ stmdb r3, {r0, r2, r7} │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ ldrteq r5, [ip], #-2340 @ 0xfffff6dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -945065,15 +945065,15 @@ │ │ │ │ bhi 3a7298 <__cxa_atexit@plt+0x39aeb4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a72a0 <__cxa_atexit@plt+0x39aebc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r5, [ip], #-1944 @ 0xfffff868 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -945134,15 +945134,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -945170,15 +945170,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -945241,15 +945241,15 @@ │ │ │ │ mvnseq r6, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a7558 <__cxa_atexit@plt+0x39b174> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -945317,27 +945317,27 @@ │ │ │ │ mvnseq r6, #48, 22 @ 0xc000 │ │ │ │ mvnseq r6, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fae30 <__cxa_atexit@plt+0x3eea4c> │ │ │ │ + b 3fae88 <__cxa_atexit@plt+0x3eeaa4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3a76b8 <__cxa_atexit@plt+0x39b2d4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a76c0 <__cxa_atexit@plt+0x39b2dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r5, [ip], #-888 @ 0xfffffc88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -945398,15 +945398,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -945434,15 +945434,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -945505,15 +945505,15 @@ │ │ │ │ mvnseq r6, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a7978 <__cxa_atexit@plt+0x39b594> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -945547,15 +945547,15 @@ │ │ │ │ bhi 3a7a20 <__cxa_atexit@plt+0x39b63c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a7a28 <__cxa_atexit@plt+0x39b644> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r5, [ip], #-16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -945616,15 +945616,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -945652,15 +945652,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -945723,15 +945723,15 @@ │ │ │ │ mvnseq r6, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a7ce0 <__cxa_atexit@plt+0x39b8fc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -945765,15 +945765,15 @@ │ │ │ │ bhi 3a7d88 <__cxa_atexit@plt+0x39b9a4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a7d90 <__cxa_atexit@plt+0x39b9ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r4, [ip], #-3240 @ 0xfffff358 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -945794,15 +945794,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -945899,15 +945899,15 @@ │ │ │ │ mvnseq r6, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a7fa0 <__cxa_atexit@plt+0x39bbbc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -945928,15 +945928,15 @@ │ │ │ │ sub r1, r6, #23 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #-16] │ │ │ │ str r0, [r3, #-12] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ ldrteq r4, [ip], #-2908 @ 0xfffff4a4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ @@ -946001,15 +946001,15 @@ │ │ │ │ bhi 3a8138 <__cxa_atexit@plt+0x39bd54> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a8140 <__cxa_atexit@plt+0x39bd5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r4, [ip], #-2296 @ 0xfffff708 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -946073,15 +946073,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -946109,15 +946109,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -946180,15 +946180,15 @@ │ │ │ │ mvnseq r5, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a8404 <__cxa_atexit@plt+0x39c020> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -946222,15 +946222,15 @@ │ │ │ │ bhi 3a84ac <__cxa_atexit@plt+0x39c0c8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a84b4 <__cxa_atexit@plt+0x39c0d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r4, [ip], #-1412 @ 0xfffffa7c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -946294,15 +946294,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -946330,15 +946330,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -946401,15 +946401,15 @@ │ │ │ │ mvnseq r5, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a8778 <__cxa_atexit@plt+0x39c394> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -946443,15 +946443,15 @@ │ │ │ │ bhi 3a8820 <__cxa_atexit@plt+0x39c43c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a8828 <__cxa_atexit@plt+0x39c444> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r4, [ip], #-528 @ 0xfffffdf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -946515,15 +946515,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -946551,15 +946551,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -946622,15 +946622,15 @@ │ │ │ │ mvnseq r5, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a8aec <__cxa_atexit@plt+0x39c708> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -946664,15 +946664,15 @@ │ │ │ │ bhi 3a8b94 <__cxa_atexit@plt+0x39c7b0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a8b9c <__cxa_atexit@plt+0x39c7b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r3, [ip], #-3740 @ 0xfffff164 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -946736,15 +946736,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -946772,15 +946772,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -946843,15 +946843,15 @@ │ │ │ │ mvnseq r5, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a8e60 <__cxa_atexit@plt+0x39ca7c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -946885,15 +946885,15 @@ │ │ │ │ bhi 3a8f08 <__cxa_atexit@plt+0x39cb24> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a8f10 <__cxa_atexit@plt+0x39cb2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r3, [ip], #-2856 @ 0xfffff4d8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -946957,15 +946957,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -946993,15 +946993,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -947064,15 +947064,15 @@ │ │ │ │ mvnseq r5, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a91d4 <__cxa_atexit@plt+0x39cdf0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -947106,15 +947106,15 @@ │ │ │ │ bhi 3a927c <__cxa_atexit@plt+0x39ce98> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a9284 <__cxa_atexit@plt+0x39cea0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r3, [ip], #-1972 @ 0xfffff84c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -947135,15 +947135,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -947240,15 +947240,15 @@ │ │ │ │ mvnseq r4, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a9494 <__cxa_atexit@plt+0x39d0b0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -947269,15 +947269,15 @@ │ │ │ │ sub r1, r6, #23 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #-16] │ │ │ │ str r0, [r3, #-12] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ ldrteq r3, [ip], #-1640 @ 0xfffff998 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ @@ -947344,25 +947344,25 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 3a963c <__cxa_atexit@plt+0x39d258> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r3, [ip], #-1020 @ 0xfffffc04 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -947423,15 +947423,15 @@ │ │ │ │ bhi 3a9770 <__cxa_atexit@plt+0x39d38c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a9778 <__cxa_atexit@plt+0x39d394> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r3, [ip], #-704 @ 0xfffffd40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ @@ -947462,15 +947462,15 @@ │ │ │ │ ldr r0, [pc, #68] @ 3a9838 <__cxa_atexit@plt+0x39d454> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r3, [r3, #24] │ │ │ │ stm lr, {r0, r5, r9} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -947488,15 +947488,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 3a987c <__cxa_atexit@plt+0x39d498> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r3, [ip], #-444 @ 0xfffffe44 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ @@ -947519,15 +947519,15 @@ │ │ │ │ ldr lr, [pc, #60] @ 3a9914 <__cxa_atexit@plt+0x39d530> │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-16]! │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -947536,35 +947536,35 @@ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a9934 <__cxa_atexit@plt+0x39d550> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a9954 <__cxa_atexit@plt+0x39d570> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3a9984 <__cxa_atexit@plt+0x39d5a0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3a9988 <__cxa_atexit@plt+0x39d5a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faa78 <__cxa_atexit@plt+0x3ee694> │ │ │ │ + b 3faad0 <__cxa_atexit@plt+0x3ee6ec> │ │ │ │ ldrteq r3, [ip], #-412 @ 0xfffffe64 │ │ │ │ ldrteq r3, [ip], #-444 @ 0xfffffe44 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ @@ -947653,15 +947653,15 @@ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3a9b08 <__cxa_atexit@plt+0x39d724> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -947685,15 +947685,15 @@ │ │ │ │ add lr, r3, #32 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str ip, [r3, #28] │ │ │ │ stm lr, {r0, r1, r9, sl} │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ ldrteq r2, [ip], #-4084 @ 0xfffff00c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -947703,15 +947703,15 @@ │ │ │ │ bhi 3a9bd0 <__cxa_atexit@plt+0x39d7ec> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3a9bd8 <__cxa_atexit@plt+0x39d7f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r2, [ip], #-3680 @ 0xfffff1a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #16 │ │ │ │ @@ -947744,15 +947744,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str sl, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, lr │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -947781,15 +947781,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r9, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ stm lr, {r1, r2, sl} │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrteq r2, [ip], #-4036 @ 0xfffff03c │ │ │ │ ldrteq r2, [ip], #-3436 @ 0xfffff294 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -947800,15 +947800,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 3a9d5c <__cxa_atexit@plt+0x39d978> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r2, [ip], #-3292 @ 0xfffff324 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -947922,15 +947922,15 @@ │ │ │ │ mvnseq r4, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3a9f3c <__cxa_atexit@plt+0x39db58> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -947952,15 +947952,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ str r1, [r5] │ │ │ │ sub r1, r6, #35 @ 0x23 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ stmdb r3, {r0, r2, r7} │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ ldrteq r2, [ip], #-3008 @ 0xfffff440 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -947970,15 +947970,15 @@ │ │ │ │ bhi 3a9ffc <__cxa_atexit@plt+0x39dc18> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3aa004 <__cxa_atexit@plt+0x39dc20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r2, [ip], #-2612 @ 0xfffff5cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -948039,15 +948039,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -948075,15 +948075,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -948146,15 +948146,15 @@ │ │ │ │ mvnseq r4, #4, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3aa2bc <__cxa_atexit@plt+0x39ded8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -948222,15 +948222,15 @@ │ │ │ │ mvnseq r3, #204, 26 @ 0x3300 │ │ │ │ mvnseq r3, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fae38 <__cxa_atexit@plt+0x3eea54> │ │ │ │ + b 3fae90 <__cxa_atexit@plt+0x3eeaac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -948322,15 +948322,15 @@ │ │ │ │ @ instruction: 0xfffef1d8 │ │ │ │ mvnseq r3, #56, 24 @ 0x3800 │ │ │ │ mvnseq r3, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae40 <__cxa_atexit@plt+0x3eea5c> │ │ │ │ + b 3fae98 <__cxa_atexit@plt+0x3eeab4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3aa5e8 <__cxa_atexit@plt+0x39e204> │ │ │ │ @@ -950445,15 +950445,15 @@ │ │ │ │ bhi 3ac6a8 <__cxa_atexit@plt+0x3a02c4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3ac6b0 <__cxa_atexit@plt+0x3a02cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r0, [ip], #-904 @ 0xfffffc78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -950550,41 +950550,41 @@ │ │ │ │ mvnseq r1, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ac84c <__cxa_atexit@plt+0x3a0468> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ac86c <__cxa_atexit@plt+0x3a0488> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ac88c <__cxa_atexit@plt+0x3a04a8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 3ac8b4 <__cxa_atexit@plt+0x3a04d0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldrteq r0, [ip], #-652 @ 0xfffffd74 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -951254,15 +951254,15 @@ │ │ │ │ bhi 3ad34c <__cxa_atexit@plt+0x3a0f68> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3ad354 <__cxa_atexit@plt+0x3a0f70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq pc, [fp], #-1764 @ 0xfffff91c @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -951359,41 +951359,41 @@ │ │ │ │ mvnseq r0, #8, 30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ad4f0 <__cxa_atexit@plt+0x3a110c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ad510 <__cxa_atexit@plt+0x3a112c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ad530 <__cxa_atexit@plt+0x3a114c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 3ad558 <__cxa_atexit@plt+0x3a1174> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldrteq pc, [fp], #-1512 @ 0xfffffa18 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ @@ -952179,41 +952179,41 @@ │ │ │ │ mvnseq r0, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ae1c0 <__cxa_atexit@plt+0x3a1ddc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ae1e0 <__cxa_atexit@plt+0x3a1dfc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ae200 <__cxa_atexit@plt+0x3a1e1c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 3ae228 <__cxa_atexit@plt+0x3a1e44> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldrteq lr, [fp], #-2328 @ 0xfffff6e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3ae2a0 <__cxa_atexit@plt+0x3a1ebc> │ │ │ │ @@ -953358,41 +953358,41 @@ │ │ │ │ mvnseq lr, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3af42c <__cxa_atexit@plt+0x3a3048> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3af44c <__cxa_atexit@plt+0x3a3068> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3af46c <__cxa_atexit@plt+0x3a3088> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 3af494 <__cxa_atexit@plt+0x3a30b0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldrteq sp, [fp], #-1708 @ 0xfffff954 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3af50c <__cxa_atexit@plt+0x3a3128> │ │ │ │ @@ -954381,15 +954381,15 @@ │ │ │ │ bhi 3b0428 <__cxa_atexit@plt+0x3a4044> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3b0430 <__cxa_atexit@plt+0x3a404c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq ip, [fp], #-1544 @ 0xfffff9f8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -954398,15 +954398,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 3b0474 <__cxa_atexit@plt+0x3a4090> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq ip, [fp], #-1476 @ 0xfffffa3c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -954649,54 +954649,54 @@ │ │ │ │ mvnseq sp, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3b0858 <__cxa_atexit@plt+0x3a4474> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3b0878 <__cxa_atexit@plt+0x3a4494> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3b0898 <__cxa_atexit@plt+0x3a44b4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3b08b8 <__cxa_atexit@plt+0x3a44d4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldrteq ip, [fp], #-648 @ 0xfffffd78 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b08f4 <__cxa_atexit@plt+0x3a4510> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 3b08fc <__cxa_atexit@plt+0x3a4518> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq ip, [fp], #-316 @ 0xfffffec4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ @@ -955069,15 +955069,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 3b0ef0 <__cxa_atexit@plt+0x3a4b0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq fp, [fp], #-2888 @ 0xfffff4b8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ @@ -955156,15 +955156,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 3b104c <__cxa_atexit@plt+0x3a4c68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq fp, [fp], #-2540 @ 0xfffff614 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ @@ -955528,15 +955528,15 @@ │ │ │ │ bhi 3b1614 <__cxa_atexit@plt+0x3a5230> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3b161c <__cxa_atexit@plt+0x3a5238> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq fp, [fp], #-1052 @ 0xfffffbe4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -955545,15 +955545,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 3b1660 <__cxa_atexit@plt+0x3a527c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq fp, [fp], #-984 @ 0xfffffc28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -955796,54 +955796,54 @@ │ │ │ │ mvnseq ip, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3b1a44 <__cxa_atexit@plt+0x3a5660> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa60 <__cxa_atexit@plt+0x3ee67c> │ │ │ │ + b 3faab8 <__cxa_atexit@plt+0x3ee6d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3b1a64 <__cxa_atexit@plt+0x3a5680> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa68 <__cxa_atexit@plt+0x3ee684> │ │ │ │ + b 3faac0 <__cxa_atexit@plt+0x3ee6dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3b1a84 <__cxa_atexit@plt+0x3a56a0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3b1aa4 <__cxa_atexit@plt+0x3a56c0> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldrteq fp, [fp], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b1ae0 <__cxa_atexit@plt+0x3a56fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 3b1ae8 <__cxa_atexit@plt+0x3a5704> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq sl, [fp], #-3920 @ 0xfffff0b0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ @@ -956216,15 +956216,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 3b20dc <__cxa_atexit@plt+0x3a5cf8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq sl, [fp], #-2396 @ 0xfffff6a4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ @@ -956303,15 +956303,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 3b2238 <__cxa_atexit@plt+0x3a5e54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq sl, [fp], #-2048 @ 0xfffff800 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ @@ -956743,15 +956743,15 @@ │ │ │ │ mov r6, fp │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, lr │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ ldrteq sl, [fp], #-3516 @ 0xfffff244 │ │ │ │ mvnseq fp, #104, 22 @ 0x1a000 │ │ │ │ - biceq r2, r0, #58368 @ 0xe400 │ │ │ │ + biceq r2, r0, #1073741854 @ 0x4000001e │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -957157,15 +957157,15 @@ │ │ │ │ str r4, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r1 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ ldr r7, [pc, #48] @ 3b2fc0 <__cxa_atexit@plt+0x3a6bdc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 3b2f0c <__cxa_atexit@plt+0x3a6b28> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -957529,15 +957529,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 3b3568 <__cxa_atexit@plt+0x3a7184> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 3b356c <__cxa_atexit@plt+0x3a7188> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ ldr r7, [pc, #16] @ 3b3570 <__cxa_atexit@plt+0x3a718c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ mvnseq sl, #76, 30 @ 0x130 │ │ │ │ mvnseq sl, #72, 30 @ 0x120 │ │ │ │ @@ -957576,15 +957576,15 @@ │ │ │ │ ldr r7, [pc, #48] @ 3b362c <__cxa_atexit@plt+0x3a7248> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #44] @ 3b3630 <__cxa_atexit@plt+0x3a724c> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r7, r8} │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @@ -957614,15 +957614,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3b36c0 <__cxa_atexit@plt+0x3a72dc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #4]! │ │ │ │ str r7, [r5, #4] │ │ │ │ add r9, r2, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ mvnseq sl, #252, 26 @ 0x3f00 │ │ │ │ mvnseq sl, #208, 26 @ 0x3400 │ │ │ │ @@ -957632,15 +957632,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3b36f8 <__cxa_atexit@plt+0x3a7314> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r9, r2, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ mvnseq sl, #180, 26 @ 0x2d00 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 3b371c <__cxa_atexit@plt+0x3a7338> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ mvnseq sl, #184, 26 @ 0x2e00 │ │ │ │ @@ -957650,15 +957650,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b373c <__cxa_atexit@plt+0x3a7358> │ │ │ │ ldr r3, [pc, #36] @ 3b3754 <__cxa_atexit@plt+0x3a7370> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 404240 <__cxa_atexit@plt+0x3f7e5c> │ │ │ │ + b 404298 <__cxa_atexit@plt+0x3f7eb4> │ │ │ │ ldr r7, [pc, #20] @ 3b3758 <__cxa_atexit@plt+0x3a7374> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @@ -957667,15 +957667,15 @@ │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b3780 <__cxa_atexit@plt+0x3a739c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 404240 <__cxa_atexit@plt+0x3f7e5c> │ │ │ │ + b 404298 <__cxa_atexit@plt+0x3f7eb4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq sl, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #4]! │ │ │ │ @@ -957704,15 +957704,15 @@ │ │ │ │ cmp sl, r7 │ │ │ │ bne 3b383c <__cxa_atexit@plt+0x3a7458> │ │ │ │ ldr r0, [pc, #172] @ 3b38b0 <__cxa_atexit@plt+0x3a74cc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [r2, #16] │ │ │ │ str r0, [r2, #20] │ │ │ │ mov r5, lr │ │ │ │ - b 3fae58 <__cxa_atexit@plt+0x3eea74> │ │ │ │ + b 3faeb0 <__cxa_atexit@plt+0x3eeacc> │ │ │ │ rsb r9, r9, #0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3b385c <__cxa_atexit@plt+0x3a7478> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3b386c <__cxa_atexit@plt+0x3a7488> │ │ │ │ ldr r0, [pc, #112] @ 3b38a4 <__cxa_atexit@plt+0x3a74c0> │ │ │ │ @@ -957753,27 +957753,27 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b38d8 <__cxa_atexit@plt+0x3a74f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fae60 <__cxa_atexit@plt+0x3eea7c> │ │ │ │ + b 3faeb8 <__cxa_atexit@plt+0x3eead4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ bne 3b3908 <__cxa_atexit@plt+0x3a7524> │ │ │ │ ldr r3, [pc, #40] @ 3b3920 <__cxa_atexit@plt+0x3a753c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ ldr r7, [pc, #12] @ 3b391c <__cxa_atexit@plt+0x3a7538> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldrteq r9, [fp], #-1140 @ 0xfffffb8c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @@ -957796,27 +957796,27 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b3984 <__cxa_atexit@plt+0x3a75a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fae60 <__cxa_atexit@plt+0x3eea7c> │ │ │ │ + b 3faeb8 <__cxa_atexit@plt+0x3eead4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3b39b4 <__cxa_atexit@plt+0x3a75d0> │ │ │ │ ldr r3, [pc, #40] @ 3b39cc <__cxa_atexit@plt+0x3a75e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ ldr r7, [pc, #12] @ 3b39c8 <__cxa_atexit@plt+0x3a75e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldrteq r9, [fp], #-972 @ 0xfffffc34 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @@ -957839,15 +957839,15 @@ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b3a30 <__cxa_atexit@plt+0x3a764c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fae60 <__cxa_atexit@plt+0x3eea7c> │ │ │ │ + b 3faeb8 <__cxa_atexit@plt+0x3eead4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 3b3a70 <__cxa_atexit@plt+0x3a768c> │ │ │ │ mov r3, r7 │ │ │ │ @@ -957871,24 +957871,24 @@ │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b3ab0 <__cxa_atexit@plt+0x3a76cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fae60 <__cxa_atexit@plt+0x3eea7c> │ │ │ │ + b 3faeb8 <__cxa_atexit@plt+0x3eead4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b3ad4 <__cxa_atexit@plt+0x3a76f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fae68 <__cxa_atexit@plt+0x3eea84> │ │ │ │ + b 3faec0 <__cxa_atexit@plt+0x3eeadc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 3b3b0c <__cxa_atexit@plt+0x3a7728> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #32] @ 3b3b10 <__cxa_atexit@plt+0x3a772c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -957929,29 +957929,29 @@ │ │ │ │ cmp r2, #3 │ │ │ │ bne 3b3b98 <__cxa_atexit@plt+0x3a77b4> │ │ │ │ ldr r2, [pc, #168] @ 3b3c30 <__cxa_atexit@plt+0x3a784c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r9, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ ldr r1, [r8, #3] │ │ │ │ cmp r1, #0 │ │ │ │ ble 3b3bd0 <__cxa_atexit@plt+0x3a77ec> │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3b3c1c <__cxa_atexit@plt+0x3a7838> │ │ │ │ ldr r3, [pc, #136] @ 3b3c40 <__cxa_atexit@plt+0x3a785c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 3b3c44 <__cxa_atexit@plt+0x3a7860> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ cmp r2, #2 │ │ │ │ beq 3b3be8 <__cxa_atexit@plt+0x3a7804> │ │ │ │ cmp r2, #3 │ │ │ │ beq 3b3b80 <__cxa_atexit@plt+0x3a779c> │ │ │ │ cmp r1, #0 │ │ │ │ bmi 3b3c00 <__cxa_atexit@plt+0x3a781c> │ │ │ │ ldr r7, [pc, #76] @ 3b3c3c <__cxa_atexit@plt+0x3a7858> │ │ │ │ @@ -957994,15 +957994,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #48] @ 3b3cb8 <__cxa_atexit@plt+0x3a78d4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r8, r9} │ │ │ │ str r7, [r5, #-8]! │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ ldr r7, [pc, #24] @ 3b3cbc <__cxa_atexit@plt+0x3a78d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffff8fc │ │ │ │ @@ -958012,15 +958012,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b3ce4 <__cxa_atexit@plt+0x3a7900> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mvnseq sl, #248, 14 @ 0x3e00000 │ │ │ │ @@ -958039,15 +958039,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #48] @ 3b3d6c <__cxa_atexit@plt+0x3a7988> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r8, r9} │ │ │ │ str r7, [r5, #-8]! │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ ldr r7, [pc, #24] @ 3b3d70 <__cxa_atexit@plt+0x3a798c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffff848 │ │ │ │ @@ -958057,15 +958057,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b3d98 <__cxa_atexit@plt+0x3a79b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mvnseq sl, #80, 14 @ 0x1400000 │ │ │ │ @@ -958244,29 +958244,29 @@ │ │ │ │ beq 3b40fc <__cxa_atexit@plt+0x3a7d18> │ │ │ │ cmp r2, #3 │ │ │ │ bne 3b40e8 <__cxa_atexit@plt+0x3a7d04> │ │ │ │ ldr r3, [pc, #196] @ 3b413c <__cxa_atexit@plt+0x3a7d58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae78 <__cxa_atexit@plt+0x3eea94> │ │ │ │ + b 3faed0 <__cxa_atexit@plt+0x3eeaec> │ │ │ │ ldr r1, [pc, #164] @ 3b4130 <__cxa_atexit@plt+0x3a7d4c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r3, #2] │ │ │ │ str r1, [r5] │ │ │ │ str r8, [r5, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b40fc <__cxa_atexit@plt+0x3a7d18> │ │ │ │ cmp r2, #2 │ │ │ │ bne 3b40e8 <__cxa_atexit@plt+0x3a7d04> │ │ │ │ ldr r3, [pc, #132] @ 3b4134 <__cxa_atexit@plt+0x3a7d50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae78 <__cxa_atexit@plt+0x3eea94> │ │ │ │ + b 3faed0 <__cxa_atexit@plt+0x3eeaec> │ │ │ │ ldr r1, [pc, #100] @ 3b4128 <__cxa_atexit@plt+0x3a7d44> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b40fc <__cxa_atexit@plt+0x3a7d18> │ │ │ │ @@ -958303,15 +958303,15 @@ │ │ │ │ tst r3, #3 │ │ │ │ bne 3b4170 <__cxa_atexit@plt+0x3a7d8c> │ │ │ │ ldr r3, [pc, #40] @ 3b4188 <__cxa_atexit@plt+0x3a7da4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #1] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae78 <__cxa_atexit@plt+0x3eea94> │ │ │ │ + b 3faed0 <__cxa_atexit@plt+0x3eeaec> │ │ │ │ ldr r7, [pc, #12] @ 3b4184 <__cxa_atexit@plt+0x3a7da0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldrteq r8, [fp], #-2276 @ 0xfffff71c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @@ -958341,15 +958341,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 3b4208 <__cxa_atexit@plt+0x3a7e24> │ │ │ │ ldr r3, [pc, #40] @ 3b4220 <__cxa_atexit@plt+0x3a7e3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae78 <__cxa_atexit@plt+0x3eea94> │ │ │ │ + b 3faed0 <__cxa_atexit@plt+0x3eeaec> │ │ │ │ ldr r7, [pc, #12] @ 3b421c <__cxa_atexit@plt+0x3a7e38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldrteq r8, [fp], #-2124 @ 0xfffff7b4 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @@ -958684,29 +958684,29 @@ │ │ │ │ cmp r1, #3 │ │ │ │ bne 3b4818 <__cxa_atexit@plt+0x3a8434> │ │ │ │ ldr r3, [pc, #292] @ 3b4878 <__cxa_atexit@plt+0x3a8494> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae78 <__cxa_atexit@plt+0x3eea94> │ │ │ │ + b 3faed0 <__cxa_atexit@plt+0x3eeaec> │ │ │ │ ldr r0, [pc, #248] @ 3b4864 <__cxa_atexit@plt+0x3a8480> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #2] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b47f0 <__cxa_atexit@plt+0x3a840c> │ │ │ │ cmp r1, #2 │ │ │ │ bne 3b4834 <__cxa_atexit@plt+0x3a8450> │ │ │ │ ldr r3, [pc, #224] @ 3b486c <__cxa_atexit@plt+0x3a8488> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae78 <__cxa_atexit@plt+0x3eea94> │ │ │ │ + b 3faed0 <__cxa_atexit@plt+0x3eeaec> │ │ │ │ ldr r0, [pc, #180] @ 3b4858 <__cxa_atexit@plt+0x3a8474> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #3] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b47f0 <__cxa_atexit@plt+0x3a840c> │ │ │ │ cmp r1, #1 │ │ │ │ @@ -958766,15 +958766,15 @@ │ │ │ │ tst r3, #3 │ │ │ │ bne 3b48ac <__cxa_atexit@plt+0x3a84c8> │ │ │ │ ldr r3, [pc, #56] @ 3b48d4 <__cxa_atexit@plt+0x3a84f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae78 <__cxa_atexit@plt+0x3eea94> │ │ │ │ + b 3faed0 <__cxa_atexit@plt+0x3eeaec> │ │ │ │ ldr r7, [pc, #28] @ 3b48d0 <__cxa_atexit@plt+0x3a84ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ beq 3b48c8 <__cxa_atexit@plt+0x3a84e4> │ │ │ │ b 3b4a80 <__cxa_atexit@plt+0x3a869c> │ │ │ │ @@ -958814,15 +958814,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 3b496c <__cxa_atexit@plt+0x3a8588> │ │ │ │ ldr r3, [pc, #56] @ 3b4994 <__cxa_atexit@plt+0x3a85b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae78 <__cxa_atexit@plt+0x3eea94> │ │ │ │ + b 3faed0 <__cxa_atexit@plt+0x3eeaec> │ │ │ │ ldr r7, [pc, #28] @ 3b4990 <__cxa_atexit@plt+0x3a85ac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ beq 3b4988 <__cxa_atexit@plt+0x3a85a4> │ │ │ │ b 3b4a80 <__cxa_atexit@plt+0x3a869c> │ │ │ │ @@ -958931,15 +958931,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3b4b48 <__cxa_atexit@plt+0x3a8764> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrteq r8, [fp], #-612 @ 0xfffffd9c │ │ │ │ mvnseq r9, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @@ -958961,27 +958961,27 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 3b4bb8 <__cxa_atexit@plt+0x3a87d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ ldrteq r8, [fp], #-492 @ 0xfffffe14 │ │ │ │ mvnseq r9, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b4be8 <__cxa_atexit@plt+0x3a8804> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r9, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -958991,15 +958991,15 @@ │ │ │ │ bhi 3b4c30 <__cxa_atexit@plt+0x3a884c> │ │ │ │ ldr r3, [pc, #48] @ 3b4c4c <__cxa_atexit@plt+0x3a8868> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 404240 <__cxa_atexit@plt+0x3f7e5c> │ │ │ │ + b 404298 <__cxa_atexit@plt+0x3f7eb4> │ │ │ │ ldr r3, [pc, #24] @ 3b4c50 <__cxa_atexit@plt+0x3a886c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -959009,15 +959009,15 @@ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b4c78 <__cxa_atexit@plt+0x3a8894> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r9, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -959027,15 +959027,15 @@ │ │ │ │ bhi 3b4cc0 <__cxa_atexit@plt+0x3a88dc> │ │ │ │ ldr r3, [pc, #48] @ 3b4cdc <__cxa_atexit@plt+0x3a88f8> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 404240 <__cxa_atexit@plt+0x3f7e5c> │ │ │ │ + b 404298 <__cxa_atexit@plt+0x3f7eb4> │ │ │ │ ldr r3, [pc, #24] @ 3b4ce0 <__cxa_atexit@plt+0x3a88fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -959154,15 +959154,15 @@ │ │ │ │ ldr r2, [pc, #80] @ 3b4ef4 <__cxa_atexit@plt+0x3a8b10> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 404240 <__cxa_atexit@plt+0x3f7e5c> │ │ │ │ + b 404298 <__cxa_atexit@plt+0x3f7eb4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #32] @ 3b4eec <__cxa_atexit@plt+0x3a8b08> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ @@ -959187,15 +959187,15 @@ │ │ │ │ bhi 3b4f40 <__cxa_atexit@plt+0x3a8b5c> │ │ │ │ ldr r3, [pc, #48] @ 3b4f5c <__cxa_atexit@plt+0x3a8b78> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 404240 <__cxa_atexit@plt+0x3f7e5c> │ │ │ │ + b 404298 <__cxa_atexit@plt+0x3f7eb4> │ │ │ │ ldr r3, [pc, #24] @ 3b4f60 <__cxa_atexit@plt+0x3a8b7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -959213,15 +959213,15 @@ │ │ │ │ bhi 3b4fa8 <__cxa_atexit@plt+0x3a8bc4> │ │ │ │ ldr r3, [pc, #48] @ 3b4fc4 <__cxa_atexit@plt+0x3a8be0> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 404240 <__cxa_atexit@plt+0x3f7e5c> │ │ │ │ + b 404298 <__cxa_atexit@plt+0x3f7eb4> │ │ │ │ ldr r3, [pc, #24] @ 3b4fc8 <__cxa_atexit@plt+0x3a8be4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @@ -959977,15 +959977,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 3b5bb0 <__cxa_atexit@plt+0x3a97cc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r8, #136, 20 @ 0x88000 │ │ │ │ ldrteq r6, [fp], #-3748 @ 0xfffff15c │ │ │ │ ldrteq r6, [fp], #-3792 @ 0xfffff130 │ │ │ │ @@ -960068,24 +960068,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [r5, #-8] │ │ │ │ sub r2, r5, #4 │ │ │ │ stm r2, {r0, r8, lr} │ │ │ │ ldr r9, [r0, #1] │ │ │ │ ldr r8, [r3, #1] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ ldr r1, [pc, #68] @ 3b5d50 <__cxa_atexit@plt+0x3a996c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [r5, #-8] │ │ │ │ sub r2, r5, #4 │ │ │ │ stm r2, {r0, r8, lr} │ │ │ │ ldr r9, [r3, #2] │ │ │ │ ldr r8, [r0, #2] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ ldr r7, [pc, #28] @ 3b5d4c <__cxa_atexit@plt+0x3a9968> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ @@ -960226,15 +960226,15 @@ │ │ │ │ add r2, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 3b5f98 <__cxa_atexit@plt+0x3a9bb4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #3 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r8, #128, 14 @ 0x2000000 │ │ │ │ ldrteq r6, [fp], #-2768 @ 0xfffff530 │ │ │ │ ldrteq r7, [fp], #-1820 @ 0xfffff8e4 │ │ │ │ @@ -960275,47 +960275,47 @@ │ │ │ │ ldrteq r7, [fp], #-1696 @ 0xfffff960 │ │ │ │ mvnseq r8, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fae80 <__cxa_atexit@plt+0x3eea9c> │ │ │ │ + b 3faed8 <__cxa_atexit@plt+0x3eeaf4> │ │ │ │ mvnseq r8, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b6064 <__cxa_atexit@plt+0x3a9c80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r8, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3b6094 <__cxa_atexit@plt+0x3a9cb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 3b6098 <__cxa_atexit@plt+0x3a9cb4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ mvnseq r8, #120, 12 @ 0x7800000 │ │ │ │ mvnseq r8, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b60c0 <__cxa_atexit@plt+0x3a9cdc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae88 <__cxa_atexit@plt+0x3eeaa4> │ │ │ │ + b 3faee0 <__cxa_atexit@plt+0x3eeafc> │ │ │ │ mvnseq r8, #76, 12 @ 0x4c00000 │ │ │ │ mvnseq r8, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -960584,50 +960584,50 @@ │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b6514 <__cxa_atexit@plt+0x3aa130> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r8, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b653c <__cxa_atexit@plt+0x3aa158> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r8, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b6578 <__cxa_atexit@plt+0x3aa194> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r8, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b65a0 <__cxa_atexit@plt+0x3aa1bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mvnseq r8, #164, 2 @ 0x29 │ │ │ │ @@ -960771,15 +960771,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3b6804 <__cxa_atexit@plt+0x3aa420> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq r6, [fp], #-3448 @ 0xfffff288 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -960794,15 +960794,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3b6860 <__cxa_atexit@plt+0x3aa47c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq r6, [fp], #-3336 @ 0xfffff2f8 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ ldr lr, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3b68c4 <__cxa_atexit@plt+0x3aa4e0> │ │ │ │ @@ -960876,50 +960876,50 @@ │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b69a4 <__cxa_atexit@plt+0x3aa5c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r7, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b69cc <__cxa_atexit@plt+0x3aa5e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fae90 <__cxa_atexit@plt+0x3eeaac> │ │ │ │ + b 3faee8 <__cxa_atexit@plt+0x3eeb04> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r7, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b6a08 <__cxa_atexit@plt+0x3aa624> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r7, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b6a30 <__cxa_atexit@plt+0x3aa64c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae90 <__cxa_atexit@plt+0x3eeaac> │ │ │ │ + b 3faee8 <__cxa_atexit@plt+0x3eeb04> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mvnseq r7, #76, 26 @ 0x1300 │ │ │ │ @@ -961063,15 +961063,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3b6c94 <__cxa_atexit@plt+0x3aa8b0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq r6, [fp], #-2280 @ 0xfffff718 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -961086,15 +961086,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3b6cf0 <__cxa_atexit@plt+0x3aa90c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq r6, [fp], #-2168 @ 0xfffff788 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ mvnseq r7, #188, 20 @ 0xbc000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ @@ -961121,15 +961121,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -961158,15 +961158,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ mvnseq r7, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ @@ -961174,15 +961174,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3b6e4c <__cxa_atexit@plt+0x3aaa68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -961219,15 +961219,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3b6f28 <__cxa_atexit@plt+0x3aab44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -961240,15 +961240,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #12] @ 3b6f54 <__cxa_atexit@plt+0x3aab70> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -961272,15 +961272,15 @@ │ │ │ │ bhi 3b6fd4 <__cxa_atexit@plt+0x3aabf0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3b6fdc <__cxa_atexit@plt+0x3aabf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fae98 <__cxa_atexit@plt+0x3eeab4> │ │ │ │ + b 3faef0 <__cxa_atexit@plt+0x3eeb0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r5, [fp], #-2652 @ 0xfffff5a4 │ │ │ │ mvnseq r7, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -961404,23 +961404,23 @@ │ │ │ │ cmp r1, #3 │ │ │ │ bne 3b7224 <__cxa_atexit@plt+0x3aae40> │ │ │ │ ldr r3, [pc, #148] @ 3b7268 <__cxa_atexit@plt+0x3aae84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r8, #1] │ │ │ │ ldr r8, [r2, #1] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ cmp r1, #2 │ │ │ │ bne 3b7230 <__cxa_atexit@plt+0x3aae4c> │ │ │ │ ldr r3, [pc, #112] @ 3b7264 <__cxa_atexit@plt+0x3aae80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r2, #2] │ │ │ │ ldr r8, [r8, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ cmp r1, #2 │ │ │ │ beq 3b7224 <__cxa_atexit@plt+0x3aae40> │ │ │ │ cmp r1, #3 │ │ │ │ beq 3b7230 <__cxa_atexit@plt+0x3aae4c> │ │ │ │ ldr r2, [r2, #3] │ │ │ │ ldr r1, [r8, #3] │ │ │ │ cmp r1, r2 │ │ │ │ @@ -961429,15 +961429,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 3b7374 <__cxa_atexit@plt+0x3aaf90> │ │ │ │ ldr r2, [pc, #56] @ 3b7270 <__cxa_atexit@plt+0x3aae8c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ ldr r6, [pc, #28] @ 3b726c <__cxa_atexit@plt+0x3aae88> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -961487,15 +961487,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 3b7374 <__cxa_atexit@plt+0x3aaf90> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #12] @ 3b7330 <__cxa_atexit@plt+0x3aaf4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ mvnseq r7, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 3b7358 <__cxa_atexit@plt+0x3aaf74> │ │ │ │ @@ -961503,15 +961503,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 3b7374 <__cxa_atexit@plt+0x3aaf90> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #12] @ 3b7370 <__cxa_atexit@plt+0x3aaf8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ muleq r0, ip, r1 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r2, [pc, #128] @ 3b7404 <__cxa_atexit@plt+0x3ab020> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-8]! │ │ │ │ @@ -961556,15 +961556,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3b7448 <__cxa_atexit@plt+0x3ab064> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq r7, #100 @ 0x64 │ │ │ │ mvnseq r7, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, r7, ror #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -961582,15 +961582,15 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ sub r1, r2, #1 │ │ │ │ stmib r3, {r0, r1} │ │ │ │ add r9, lr, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mvnseq r7, #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldrteq r5, [fp], #-1748 @ 0xfffff92c │ │ │ │ mvnseq r7, #12, 6 @ 0x30000000 │ │ │ │ @@ -961611,15 +961611,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3b7520 <__cxa_atexit@plt+0x3ab13c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #20] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ mvnseq r7, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #60] @ 3b7574 <__cxa_atexit@plt+0x3ab190> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ @@ -961661,15 +961661,15 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ 3b75f4 <__cxa_atexit@plt+0x3ab210> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrteq r5, [fp], #-1100 @ 0xfffffbb4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -961864,15 +961864,15 @@ │ │ │ │ ldr r7, [pc, #188] @ 3b79b8 <__cxa_atexit@plt+0x3ab5d4> │ │ │ │ add r7, pc, r7 │ │ │ │ b 3b791c <__cxa_atexit@plt+0x3ab538> │ │ │ │ ldr r1, [pc, #192] @ 3b79c8 <__cxa_atexit@plt+0x3ab5e4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ ldr r7, [pc, #176] @ 3b79cc <__cxa_atexit@plt+0x3ab5e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3b7980 <__cxa_atexit@plt+0x3ab59c> │ │ │ │ ldr r7, [pc, #156] @ 3b79d0 <__cxa_atexit@plt+0x3ab5ec> │ │ │ │ @@ -961891,15 +961891,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 3b7014 <__cxa_atexit@plt+0x3aac30> │ │ │ │ ldr r3, [pc, #108] @ 3b79dc <__cxa_atexit@plt+0x3ab5f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #52] @ 3b79bc <__cxa_atexit@plt+0x3ab5d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #48] @ 3b79c0 <__cxa_atexit@plt+0x3ab5dc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #129 @ 0x81 │ │ │ │ ldr r5, [pc, #40] @ 3b79c4 <__cxa_atexit@plt+0x3ab5e0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ @@ -961940,15 +961940,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3b7a48 <__cxa_atexit@plt+0x3ab664> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -961966,15 +961966,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3b7ab0 <__cxa_atexit@plt+0x3ab6cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ mvnseq r6, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ 3b7b48 <__cxa_atexit@plt+0x3ab764> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -962038,15 +962038,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3b7bd0 <__cxa_atexit@plt+0x3ab7ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ mvnseq r6, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -962065,15 +962065,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3b7c3c <__cxa_atexit@plt+0x3ab858> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -962092,15 +962092,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3b7ca8 <__cxa_atexit@plt+0x3ab8c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -962118,15 +962118,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3b7d10 <__cxa_atexit@plt+0x3ab92c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ mvnseq r6, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ @@ -962221,15 +962221,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq r4, [fp], #-3064 @ 0xfffff408 │ │ │ │ mvnseq r6, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -962244,15 +962244,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ + b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3b7f2c <__cxa_atexit@plt+0x3abb48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -962265,15 +962265,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #12] @ 3b7f58 <__cxa_atexit@plt+0x3abb74> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ + b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -962420,15 +962420,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3b81dc <__cxa_atexit@plt+0x3abdf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r6, #48, 14 @ 0xc00000 │ │ │ │ mvnseq r6, #60, 14 @ 0xf00000 │ │ │ │ ldrteq r4, [fp], #-2156 @ 0xfffff794 │ │ │ │ @@ -962604,25 +962604,25 @@ │ │ │ │ b 3b84ac <__cxa_atexit@plt+0x3ac0c8> │ │ │ │ ldr r3, [pc, #100] @ 3b84f4 <__cxa_atexit@plt+0x3ac110> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, sl │ │ │ │ - b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ + b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ ldr r1, [pc, #68] @ 3b84f0 <__cxa_atexit@plt+0x3ac10c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r2, [sl, #3] │ │ │ │ str r8, [r5] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ + b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ ldr r7, [pc, #40] @ 3b84fc <__cxa_atexit@plt+0x3ac118> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ @@ -962639,26 +962639,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [pc, #12] @ 3b8534 <__cxa_atexit@plt+0x3ac150> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrteq r5, [fp], #-348 @ 0xfffffea4 │ │ │ │ mvnseq r6, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b855c <__cxa_atexit@plt+0x3ac178> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae88 <__cxa_atexit@plt+0x3eeaa4> │ │ │ │ + b 3faee0 <__cxa_atexit@plt+0x3eeafc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r6, #0, 8 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 3b85e0 <__cxa_atexit@plt+0x3ac1fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #8] │ │ │ │ @@ -962740,26 +962740,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [pc, #12] @ 3b86c8 <__cxa_atexit@plt+0x3ac2e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrteq r4, [fp], #-4044 @ 0xfffff034 │ │ │ │ mvnseq r6, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b86f0 <__cxa_atexit@plt+0x3ac30c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae88 <__cxa_atexit@plt+0x3eeaa4> │ │ │ │ + b 3faee0 <__cxa_atexit@plt+0x3eeafc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r6, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 3b8774 <__cxa_atexit@plt+0x3ac390> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #8] │ │ │ │ @@ -962853,29 +962853,29 @@ │ │ │ │ str r1, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ orrne r0, lr, r2, asr #31 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r9, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ ldrteq r4, [fp], #-2368 @ 0xfffff6c0 │ │ │ │ mvnseq r6, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b88c0 <__cxa_atexit@plt+0x3ac4dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae88 <__cxa_atexit@plt+0x3eeaa4> │ │ │ │ + b 3faee0 <__cxa_atexit@plt+0x3eeafc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r6, #156 @ 0x9c │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #108] @ 3b8944 <__cxa_atexit@plt+0x3ac560> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #12] │ │ │ │ @@ -962954,39 +962954,39 @@ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b8a1c <__cxa_atexit@plt+0x3ac638> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r5, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3b8a50 <__cxa_atexit@plt+0x3ac66c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [pc, #12] @ 3b8a54 <__cxa_atexit@plt+0x3ac670> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrteq r4, [fp], #-3136 @ 0xfffff3c0 │ │ │ │ mvnseq r5, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b8a7c <__cxa_atexit@plt+0x3ac698> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae80 <__cxa_atexit@plt+0x3eea9c> │ │ │ │ + b 3faed8 <__cxa_atexit@plt+0x3eeaf4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r5, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3b8ab0 <__cxa_atexit@plt+0x3ac6cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ @@ -963129,26 +963129,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [pc, #12] @ 3b8cdc <__cxa_atexit@plt+0x3ac8f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrteq r4, [fp], #-2484 @ 0xfffff64c │ │ │ │ mvnseq r5, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b8d04 <__cxa_atexit@plt+0x3ac920> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae88 <__cxa_atexit@plt+0x3eeaa4> │ │ │ │ + b 3faee0 <__cxa_atexit@plt+0x3eeafc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r5, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 3b8d84 <__cxa_atexit@plt+0x3ac9a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #8] │ │ │ │ @@ -963227,26 +963227,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [pc, #12] @ 3b8e64 <__cxa_atexit@plt+0x3aca80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrteq r4, [fp], #-2096 @ 0xfffff7d0 │ │ │ │ mvnseq r5, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b8e8c <__cxa_atexit@plt+0x3acaa8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae88 <__cxa_atexit@plt+0x3eeaa4> │ │ │ │ + b 3faee0 <__cxa_atexit@plt+0x3eeafc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r5, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 3b8f0c <__cxa_atexit@plt+0x3acb28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #8] │ │ │ │ @@ -963337,29 +963337,29 @@ │ │ │ │ str r1, [r5] │ │ │ │ cmp r2, #0 │ │ │ │ orrne r0, lr, r2, asr #31 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r9, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ ldrteq r4, [fp], #-432 @ 0xfffffe50 │ │ │ │ mvnseq r5, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b9050 <__cxa_atexit@plt+0x3acc6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae88 <__cxa_atexit@plt+0x3eeaa4> │ │ │ │ + b 3faee0 <__cxa_atexit@plt+0x3eeafc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r5, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 3b90cc <__cxa_atexit@plt+0x3acce8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #12] │ │ │ │ @@ -963434,37 +963434,37 @@ │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 3b919c <__cxa_atexit@plt+0x3acdb8> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r3, [pc, #12] @ 3b91a0 <__cxa_atexit@plt+0x3acdbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrteq r4, [fp], #-1268 @ 0xfffffb0c │ │ │ │ mvnseq r5, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3b91cc <__cxa_atexit@plt+0x3acde8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ mvnseq r5, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b91f4 <__cxa_atexit@plt+0x3ace10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae88 <__cxa_atexit@plt+0x3eeaa4> │ │ │ │ + b 3faee0 <__cxa_atexit@plt+0x3eeafc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r5, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3b9228 <__cxa_atexit@plt+0x3ace44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ @@ -963837,15 +963837,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #76] @ 3b9824 <__cxa_atexit@plt+0x3ad440> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ ldr r7, [pc, #44] @ 3b981c <__cxa_atexit@plt+0x3ad438> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, #40] @ 3b9820 <__cxa_atexit@plt+0x3ad43c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 3b9830 <__cxa_atexit@plt+0x3ad44c> │ │ │ │ @@ -963866,15 +963866,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b985c <__cxa_atexit@plt+0x3ad478> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r5, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [pc, #88] @ 3b98d4 <__cxa_atexit@plt+0x3ad4f0> │ │ │ │ @@ -964038,15 +964038,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3b9b0c <__cxa_atexit@plt+0x3ad728> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r4, #4, 28 @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [pc, #88] @ 3b9b84 <__cxa_atexit@plt+0x3ad7a0> │ │ │ │ @@ -964414,15 +964414,15 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 3ba110 <__cxa_atexit@plt+0x3add2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -964444,15 +964444,15 @@ │ │ │ │ str r9, [r3, #12] │ │ │ │ ldr r7, [pc, #48] @ 3ba180 <__cxa_atexit@plt+0x3add9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r2, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 3ba184 <__cxa_atexit@plt+0x3adda0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @@ -964498,15 +964498,15 @@ │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r7, [pc, #52] @ 3ba260 <__cxa_atexit@plt+0x3ade7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -964545,15 +964545,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r2, [pc, #92] @ 3ba344 <__cxa_atexit@plt+0x3adf60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ sub sl, r6, #23 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 3ba338 <__cxa_atexit@plt+0x3adf54> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -964593,15 +964593,15 @@ │ │ │ │ str r7, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ ldr r3, [pc, #36] @ 3ba3cc <__cxa_atexit@plt+0x3adfe8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #12 │ │ │ │ sub sl, r6, #23 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ ldrteq r2, [fp], #-1996 @ 0xfffff834 │ │ │ │ ldrteq r3, [fp], #-544 @ 0xfffffde0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -964612,15 +964612,15 @@ │ │ │ │ bhi 3ba404 <__cxa_atexit@plt+0x3ae020> │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3ba40c <__cxa_atexit@plt+0x3ae028> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrteq r2, [fp], #-1632 @ 0xfffff9a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -964628,15 +964628,15 @@ │ │ │ │ bhi 3ba444 <__cxa_atexit@plt+0x3ae060> │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3ba44c <__cxa_atexit@plt+0x3ae068> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrteq r2, [fp], #-1568 @ 0xfffff9e0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -964652,15 +964652,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r5, [r7, #12] │ │ │ │ ldr r1, [pc, #48] @ 3ba4c4 <__cxa_atexit@plt+0x3ae0e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ sub r9, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ + b 3faf00 <__cxa_atexit@plt+0x3eeb1c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -964694,15 +964694,15 @@ │ │ │ │ ldr r2, [pc, #64] @ 3ba574 <__cxa_atexit@plt+0x3ae190> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -964718,30 +964718,30 @@ │ │ │ │ bhi 3ba5ac <__cxa_atexit@plt+0x3ae1c8> │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3ba5b4 <__cxa_atexit@plt+0x3ae1d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrteq r2, [fp], #-1208 @ 0xfffffb48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ba5e8 <__cxa_atexit@plt+0x3ae204> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 3ba5f0 <__cxa_atexit@plt+0x3ae20c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3faeb0 <__cxa_atexit@plt+0x3eeacc> │ │ │ │ + b 3faf08 <__cxa_atexit@plt+0x3eeb24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r2, [fp], #-1092 @ 0xfffffbbc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ @@ -964769,15 +964769,15 @@ │ │ │ │ ldr r2, [pc, #64] @ 3ba6a0 <__cxa_atexit@plt+0x3ae2bc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -964794,15 +964794,15 @@ │ │ │ │ ldr r3, [pc, #32] @ 3ba6e4 <__cxa_atexit@plt+0x3ae300> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 3ba6e8 <__cxa_atexit@plt+0x3ae304> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ + b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrteq r2, [fp], #-844 @ 0xfffffcb4 │ │ │ │ mvnseq r4, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -964810,15 +964810,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 3ba720 <__cxa_atexit@plt+0x3ae33c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ mvnseq r4, #80, 6 @ 0x40000001 │ │ │ │ ldrteq r2, [fp], #-836 @ 0xfffffcbc │ │ │ │ mvnseq r4, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov sl, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -964842,15 +964842,15 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r3, [sl, #28] │ │ │ │ str r3, [sl, #8] │ │ │ │ str r8, [sl, #12] │ │ │ │ str r1, [sl, #16] │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #20]! │ │ │ │ - b 3faeb8 <__cxa_atexit@plt+0x3eead4> │ │ │ │ + b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ mov r6, sl │ │ │ │ b 3ba7ac <__cxa_atexit@plt+0x3ae3c8> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -964885,15 +964885,15 @@ │ │ │ │ str r8, [sl, #32] │ │ │ │ str r1, [sl, #36] @ 0x24 │ │ │ │ str r8, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ mov r9, sl │ │ │ │ str lr, [r9, #20]! │ │ │ │ - b 3faeb8 <__cxa_atexit@plt+0x3eead4> │ │ │ │ + b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ mov r6, sl │ │ │ │ b 3ba858 <__cxa_atexit@plt+0x3ae474> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -964909,15 +964909,15 @@ │ │ │ │ bhi 3ba8a8 <__cxa_atexit@plt+0x3ae4c4> │ │ │ │ ldr r2, [pc, #36] @ 3ba8b8 <__cxa_atexit@plt+0x3ae4d4> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r2, r8, sl} │ │ │ │ str r9, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faec0 <__cxa_atexit@plt+0x3eeadc> │ │ │ │ + b 3faf18 <__cxa_atexit@plt+0x3eeb34> │ │ │ │ ldr r7, [pc, #12] @ 3ba8bc <__cxa_atexit@plt+0x3ae4d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ mvnseq r4, #172, 2 @ 0x2b │ │ │ │ mvnseq r4, #136, 2 @ 0x22 │ │ │ │ @@ -964945,15 +964945,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ ldrteq r2, [fp], #-572 @ 0xfffffdc4 │ │ │ │ mvnseq r4, #0, 2 │ │ │ │ @@ -964986,15 +964986,15 @@ │ │ │ │ bhi 3baa0c <__cxa_atexit@plt+0x3ae628> │ │ │ │ ldr r5, [pc, #104] @ 3baa30 <__cxa_atexit@plt+0x3ae64c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [r7] │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3faec0 <__cxa_atexit@plt+0x3eeadc> │ │ │ │ + b 3faf18 <__cxa_atexit@plt+0x3eeb34> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ @@ -965032,15 +965032,15 @@ │ │ │ │ bhi 3baaa4 <__cxa_atexit@plt+0x3ae6c0> │ │ │ │ ldr r5, [pc, #72] @ 3baac8 <__cxa_atexit@plt+0x3ae6e4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [r7] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3faec0 <__cxa_atexit@plt+0x3eeadc> │ │ │ │ + b 3faf18 <__cxa_atexit@plt+0x3eeb34> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ 3baac4 <__cxa_atexit@plt+0x3ae6e0> │ │ │ │ @@ -965063,15 +965063,15 @@ │ │ │ │ ldr r3, [pc, #44] @ 3bab24 <__cxa_atexit@plt+0x3ae740> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r3, r8, sl} │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3faec0 <__cxa_atexit@plt+0x3eeadc> │ │ │ │ + b 3faf18 <__cxa_atexit@plt+0x3eeb34> │ │ │ │ ldr r7, [pc, #16] @ 3bab28 <__cxa_atexit@plt+0x3ae744> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ mvnseq r3, #68, 30 @ 0x110 │ │ │ │ @@ -965107,15 +965107,15 @@ │ │ │ │ str r5, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ ldr r5, [pc, #60] @ 3babec <__cxa_atexit@plt+0x3ae808> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ mov r5, ip │ │ │ │ - b 3faec0 <__cxa_atexit@plt+0x3eeadc> │ │ │ │ + b 3faf18 <__cxa_atexit@plt+0x3eeb34> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -965126,15 +965126,15 @@ │ │ │ │ ldrteq r2, [fp], #-2792 @ 0xfffff518 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3bac0c <__cxa_atexit@plt+0x3ae828> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldrteq r1, [fp], #-3668 @ 0xfffff1ac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub ip, r5, #16 │ │ │ │ cmp fp, ip │ │ │ │ bhi 3bac90 <__cxa_atexit@plt+0x3ae8ac> │ │ │ │ @@ -965159,15 +965159,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ str sl, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ mov r5, ip │ │ │ │ - b 3faec0 <__cxa_atexit@plt+0x3eeadc> │ │ │ │ + b 3faf18 <__cxa_atexit@plt+0x3eeb34> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -965177,55 +965177,55 @@ │ │ │ │ ldrteq r2, [fp], #-2600 @ 0xfffff5d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3bacd8 <__cxa_atexit@plt+0x3ae8f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldrteq r1, [fp], #-3464 @ 0xfffff278 │ │ │ │ mvnseq r3, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3bad14 <__cxa_atexit@plt+0x3ae930> │ │ │ │ ldr r3, [pc, #32] @ 3bad1c <__cxa_atexit@plt+0x3ae938> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 3bad20 <__cxa_atexit@plt+0x3ae93c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3faec0 <__cxa_atexit@plt+0x3eeadc> │ │ │ │ + b 3faf18 <__cxa_atexit@plt+0x3eeb34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrteq r1, [fp], #-3348 @ 0xfffff2ec │ │ │ │ mvnseq r3, #36, 26 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3bad44 <__cxa_atexit@plt+0x3ae960> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ + b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq r3, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3bad78 <__cxa_atexit@plt+0x3ae994> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 3bad7c <__cxa_atexit@plt+0x3ae998> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ mvnseq r3, #244, 24 @ 0xf400 │ │ │ │ ldrteq r1, [fp], #-3304 @ 0xfffff318 │ │ │ │ mvnseq r3, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -965247,15 +965247,15 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r8, [sl, #24] │ │ │ │ str r8, [sl, #8] │ │ │ │ str r5, [sl, #12] │ │ │ │ mov r9, sl │ │ │ │ str r1, [r9, #16]! │ │ │ │ mov r5, r3 │ │ │ │ - b 3faeb8 <__cxa_atexit@plt+0x3eead4> │ │ │ │ + b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -965279,15 +965279,15 @@ │ │ │ │ str r8, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ mov r9, r3 │ │ │ │ str r1, [r9, #16]! │ │ │ │ mov sl, r3 │ │ │ │ - b 3faeb8 <__cxa_atexit@plt+0x3eead4> │ │ │ │ + b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ ldr r7, [pc, #24] @ 3bae90 <__cxa_atexit@plt+0x3aeaac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @@ -965332,15 +965332,15 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ mov r9, r6 │ │ │ │ str r1, [r9, #16]! │ │ │ │ mov sl, r6 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3faeb8 <__cxa_atexit@plt+0x3eead4> │ │ │ │ + b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ @@ -965395,15 +965395,15 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ mov r9, r6 │ │ │ │ str r2, [r9, #16]! │ │ │ │ mov sl, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3faeb8 <__cxa_atexit@plt+0x3eead4> │ │ │ │ + b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 3bb070 <__cxa_atexit@plt+0x3aec8c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ @@ -965437,15 +965437,15 @@ │ │ │ │ str r9, [r3, #28] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ mov r9, r3 │ │ │ │ str r2, [r9, #16]! │ │ │ │ mov r7, r8 │ │ │ │ mov sl, r3 │ │ │ │ - b 3faeb8 <__cxa_atexit@plt+0x3eead4> │ │ │ │ + b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ ldr r7, [pc, #24] @ 3bb108 <__cxa_atexit@plt+0x3aed24> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ @@ -965619,15 +965619,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3bb3d4 <__cxa_atexit@plt+0x3aeff0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa690 <__cxa_atexit@plt+0x3ee2ac> │ │ │ │ + b 3fa6b8 <__cxa_atexit@plt+0x3ee2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r3, #180, 16 @ 0xb40000 │ │ │ │ ldrteq r1, [fp], #-1648 @ 0xfffff990 │ │ │ │ mvnseq r3, #168, 16 @ 0xa80000 │ │ │ │ @@ -965682,24 +965682,24 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r2} │ │ │ │ ldr r6, [pc, #104] @ 3bb514 <__cxa_atexit@plt+0x3af130> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ sub r9, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #60] @ 3bb50c <__cxa_atexit@plt+0x3af128> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #32] @ 3bb508 <__cxa_atexit@plt+0x3af124> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ @@ -965729,21 +965729,21 @@ │ │ │ │ stmib r6, {r1, r2} │ │ │ │ ldr r6, [pc, #88] @ 3bb5bc <__cxa_atexit@plt+0x3af1d8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r3, [pc, #52] @ 3bb5b4 <__cxa_atexit@plt+0x3af1d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #24] @ 3bb5b0 <__cxa_atexit@plt+0x3af1cc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -965759,15 +965759,15 @@ │ │ │ │ bhi 3bb5f0 <__cxa_atexit@plt+0x3af20c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3bb5f8 <__cxa_atexit@plt+0x3af214> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r1, [fp], #-1088 @ 0xfffffbc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -965802,15 +965802,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 3bb6b4 <__cxa_atexit@plt+0x3af2d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrteq r1, [fp], #-968 @ 0xfffffc38 │ │ │ │ @@ -965833,15 +965833,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #24] @ 3bb728 <__cxa_atexit@plt+0x3af344> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrteq r1, [fp], #-836 @ 0xfffffcbc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -965850,15 +965850,15 @@ │ │ │ │ bne 3bb75c <__cxa_atexit@plt+0x3af378> │ │ │ │ ldr r3, [pc, #32] @ 3bb768 <__cxa_atexit@plt+0x3af384> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldrteq r1, [fp], #-780 @ 0xfffffcf4 │ │ │ │ mvnseq r3, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -965871,15 +965871,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 3bb7bc <__cxa_atexit@plt+0x3af3d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r1, [fp], #-652 @ 0xfffffd74 │ │ │ │ ldrteq r1, [fp], #-3624 @ 0xfffff1d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -965925,15 +965925,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, #60] @ 3bb8b4 <__cxa_atexit@plt+0x3af4d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -965985,15 +965985,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -966026,15 +966026,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -966140,15 +966140,15 @@ │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r5, [r6, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 3bbc5c <__cxa_atexit@plt+0x3af878> │ │ │ │ ldr r1, [pc, #120] @ 3bbc70 <__cxa_atexit@plt+0x3af88c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr fp, [r5, #8] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ @@ -966165,15 +966165,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, fp │ │ │ │ mov fp, ip │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -966199,15 +966199,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 3bbcdc <__cxa_atexit@plt+0x3af8f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r0, [fp], #-3436 @ 0xfffff294 │ │ │ │ ldrteq r1, [fp], #-2512 @ 0xfffff630 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -966253,15 +966253,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, #60] @ 3bbdd4 <__cxa_atexit@plt+0x3af9f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -966313,15 +966313,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -966354,15 +966354,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -966468,15 +966468,15 @@ │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r5, [r6, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 3bc17c <__cxa_atexit@plt+0x3afd98> │ │ │ │ ldr r1, [pc, #120] @ 3bc190 <__cxa_atexit@plt+0x3afdac> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr fp, [r5, #8] │ │ │ │ ldr lr, [r5, #20] │ │ │ │ @@ -966493,15 +966493,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, fp │ │ │ │ mov fp, ip │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -966529,15 +966529,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 3bc208 <__cxa_atexit@plt+0x3afe24> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r2, #224, 20 @ 0xe0000 │ │ │ │ ldrteq r0, [fp], #-2124 @ 0xfffff7b4 │ │ │ │ ldrteq r0, [fp], #-2164 @ 0xfffff78c │ │ │ │ mvnseq r2, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -966578,15 +966578,15 @@ │ │ │ │ str ip, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ str lr, [r0, #28] │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -966651,15 +966651,15 @@ │ │ │ │ str ip, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str ip, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ @@ -966712,15 +966712,15 @@ │ │ │ │ str r2, [r3, #-12] │ │ │ │ str ip, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff63c │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ ldrteq r0, [fp], #-1752 @ 0xfffff928 │ │ │ │ ldrteq r0, [fp], #-1756 @ 0xfffff924 │ │ │ │ @@ -966741,15 +966741,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #60] @ 3bc570 <__cxa_atexit@plt+0x3b018c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 3bc558 <__cxa_atexit@plt+0x3b0174> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3bc568 <__cxa_atexit@plt+0x3b0184> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -966783,15 +966783,15 @@ │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xfffff060 │ │ │ │ ldrteq r0, [fp], #-1416 @ 0xfffffa78 │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -966826,15 +966826,15 @@ │ │ │ │ ldr r5, [pc, #80] @ 3bc6d4 <__cxa_atexit@plt+0x3b02f0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov sl, r6 │ │ │ │ b 3bc6ac <__cxa_atexit@plt+0x3b02c8> │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 3bc6c4 <__cxa_atexit@plt+0x3b02e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -966867,15 +966867,15 @@ │ │ │ │ stmib r2, {r5, r7} │ │ │ │ ldr r7, [pc, #56] @ 3bc764 <__cxa_atexit@plt+0x3b0380> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -966918,15 +966918,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -966954,15 +966954,15 @@ │ │ │ │ str r8, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -966980,15 +966980,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 3bc910 <__cxa_atexit@plt+0x3b052c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r0, [fp], #-312 @ 0xfffffec8 │ │ │ │ ldrteq r0, [fp], #-3484 @ 0xfffff264 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -967025,15 +967025,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -967061,15 +967061,15 @@ │ │ │ │ str r8, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -967089,15 +967089,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 3bcac8 <__cxa_atexit@plt+0x3b06e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r1, #104, 30 @ 0x1a0 │ │ │ │ ldrteq pc, [sl], #-3980 @ 0xfffff074 @ │ │ │ │ ldrteq pc, [sl], #-4020 @ 0xfffff04c @ │ │ │ │ mvnseq r1, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -967134,15 +967134,15 @@ │ │ │ │ str r2, [r3, #28]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ add r2, r1, #8 │ │ │ │ stm r2, {r0, sl, lr} │ │ │ │ str r8, [r1, #20] │ │ │ │ str r1, [r1, #24] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -967186,15 +967186,15 @@ │ │ │ │ ldr r5, [pc, #84] @ 3bcc78 <__cxa_atexit@plt+0x3b0894> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov ip, r6 │ │ │ │ b 3bcc4c <__cxa_atexit@plt+0x3b0868> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 3bcc68 <__cxa_atexit@plt+0x3b0884> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -967272,15 +967272,15 @@ │ │ │ │ str r9, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 3bcdb0 <__cxa_atexit@plt+0x3b09cc> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -967335,15 +967335,15 @@ │ │ │ │ ldr r5, [pc, #80] @ 3bcec8 <__cxa_atexit@plt+0x3b0ae4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ b 3bcea0 <__cxa_atexit@plt+0x3b0abc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 3bceb8 <__cxa_atexit@plt+0x3b0ad4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -967362,15 +967362,15 @@ │ │ │ │ bhi 3bcefc <__cxa_atexit@plt+0x3b0b18> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3bcf04 <__cxa_atexit@plt+0x3b0b20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq pc, [sl], #-2868 @ 0xfffff4cc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -967405,15 +967405,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 3bcfc0 <__cxa_atexit@plt+0x3b0bdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrteq pc, [sl], #-2748 @ 0xfffff544 @ │ │ │ │ @@ -967436,15 +967436,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #24] @ 3bd034 <__cxa_atexit@plt+0x3b0c50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrteq pc, [sl], #-2616 @ 0xfffff5c8 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -967453,15 +967453,15 @@ │ │ │ │ bne 3bd068 <__cxa_atexit@plt+0x3b0c84> │ │ │ │ ldr r3, [pc, #32] @ 3bd074 <__cxa_atexit@plt+0x3b0c90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldrteq pc, [sl], #-2560 @ 0xfffff600 @ │ │ │ │ mvnseq r1, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ @@ -967474,15 +967474,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 3bd0c8 <__cxa_atexit@plt+0x3b0ce4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq pc, [sl], #-2432 @ 0xfffff680 @ │ │ │ │ ldrteq r0, [fp], #-1308 @ 0xfffffae4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -967526,15 +967526,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r3, #4]! │ │ │ │ ldr r2, [pc, #56] @ 3bd1b4 <__cxa_atexit@plt+0x3b0dd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r5, r3, #8 │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -967585,15 +967585,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -967626,15 +967626,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -967685,15 +967685,15 @@ │ │ │ │ str r3, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ add lr, r6, #32 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -967734,15 +967734,15 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ ldrteq pc, [sl], #-1724 @ 0xfffff944 @ │ │ │ │ mvnseq r1, #8, 10 @ 0x2000000 │ │ │ │ @@ -967757,15 +967757,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 3bd534 <__cxa_atexit@plt+0x3b1150> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq pc, [sl], #-1300 @ 0xfffffaec @ │ │ │ │ ldrteq r0, [fp], #-376 @ 0xfffffe88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -967809,15 +967809,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r3, #4]! │ │ │ │ ldr r2, [pc, #56] @ 3bd620 <__cxa_atexit@plt+0x3b123c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r5, r3, #8 │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -967868,15 +967868,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -967909,15 +967909,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -967968,15 +967968,15 @@ │ │ │ │ str r3, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ add lr, r6, #32 │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -968017,15 +968017,15 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ ldrteq pc, [sl], #-592 @ 0xfffffdb0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -968042,15 +968042,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 3bd9ac <__cxa_atexit@plt+0x3b15c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r1, #60, 6 @ 0xf0000000 │ │ │ │ ldrteq pc, [sl], #-168 @ 0xffffff58 @ │ │ │ │ ldrteq pc, [sl], #-208 @ 0xffffff30 @ │ │ │ │ mvnseq r1, #60 @ 0x3c │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -968091,15 +968091,15 @@ │ │ │ │ str ip, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ str lr, [r0, #28] │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -968164,15 +968164,15 @@ │ │ │ │ str ip, [r6, #-8] │ │ │ │ str r0, [r6, #-4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str ip, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ @@ -968225,15 +968225,15 @@ │ │ │ │ str r2, [r3, #-12] │ │ │ │ str ip, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff758 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ ldrteq lr, [sl], #-3892 @ 0xfffff0cc │ │ │ │ ldrteq lr, [sl], #-3896 @ 0xfffff0c8 │ │ │ │ @@ -968254,15 +968254,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #60] @ 3bdd14 <__cxa_atexit@plt+0x3b1930> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 3bdcfc <__cxa_atexit@plt+0x3b1918> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3bdd0c <__cxa_atexit@plt+0x3b1928> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -968296,15 +968296,15 @@ │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xfffff1c8 │ │ │ │ ldrteq lr, [sl], #-3556 @ 0xfffff21c │ │ │ │ mvnseq r0, #4, 30 │ │ │ │ @@ -968328,15 +968328,15 @@ │ │ │ │ stmib r2, {r5, r7} │ │ │ │ ldr r7, [pc, #56] @ 3bde38 <__cxa_atexit@plt+0x3b1a54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -968364,15 +968364,15 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -968390,15 +968390,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 3bdf18 <__cxa_atexit@plt+0x3b1b34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq lr, [sl], #-2864 @ 0xfffff4d0 │ │ │ │ ldrteq pc, [sl], #-1940 @ 0xfffff86c @ │ │ │ │ mvnseq r0, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -968432,15 +968432,15 @@ │ │ │ │ str r0, [r2, #36] @ 0x24 │ │ │ │ add r1, r2, #8 │ │ │ │ stm r1, {r0, r3, r7, r8} │ │ │ │ mov r8, r2 │ │ │ │ str lr, [r8, #24]! │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 3bdfec <__cxa_atexit@plt+0x3b1c08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -968475,15 +968475,15 @@ │ │ │ │ str r3, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ str r7, [r9, #16] │ │ │ │ str r1, [r9, #20] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #24]! │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ mvnseq r0, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -968506,15 +968506,15 @@ │ │ │ │ stmib r2, {r5, r7} │ │ │ │ ldr r7, [pc, #56] @ 3be100 <__cxa_atexit@plt+0x3b1d1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -968533,15 +968533,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 3be154 <__cxa_atexit@plt+0x3b1d70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq lr, [sl], #-2292 @ 0xfffff70c │ │ │ │ ldrteq pc, [sl], #-1368 @ 0xfffffaa8 @ │ │ │ │ mvnseq r0, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -968670,15 +968670,15 @@ │ │ │ │ stmib r2, {r5, r7} │ │ │ │ ldr r7, [pc, #56] @ 3be390 <__cxa_atexit@plt+0x3b1fac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -968697,15 +968697,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 3be3e4 <__cxa_atexit@plt+0x3b2000> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq lr, [sl], #-1636 @ 0xfffff99c │ │ │ │ ldrteq pc, [sl], #-712 @ 0xfffffd38 @ │ │ │ │ mvnseq r0, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -968726,15 +968726,15 @@ │ │ │ │ add r7, r7, #12 │ │ │ │ ldm r7, {r2, r5, r7} │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -968774,15 +968774,15 @@ │ │ │ │ add r0, r2, #24 │ │ │ │ stm r0, {r3, r7, r8} │ │ │ │ str r1, [r2, #36] @ 0x24 │ │ │ │ mov r8, r2 │ │ │ │ str lr, [r8, #16]! │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 3be544 <__cxa_atexit@plt+0x3b2160> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -968817,15 +968817,15 @@ │ │ │ │ str r0, [r9, #24] │ │ │ │ str r7, [r9, #28] │ │ │ │ str r2, [r9, #32] │ │ │ │ str r3, [r9, #36] @ 0x24 │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r8, #16]! │ │ │ │ add r5, r5, #16 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ mvnseq r0, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -968848,15 +968848,15 @@ │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r2, [pc, #56] @ 3be65c <__cxa_atexit@plt+0x3b2278> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3be660 <__cxa_atexit@plt+0x3b227c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -968874,15 +968874,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 3be6a0 <__cxa_atexit@plt+0x3b22bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrteq lr, [sl], #-4092 @ 0xfffff004 │ │ │ │ mvnseq r0, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -968900,15 +968900,15 @@ │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #36] @ 3be718 <__cxa_atexit@plt+0x3b2334> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldrteq lr, [sl], #-1156 @ 0xfffffb7c │ │ │ │ ldrteq lr, [sl], #-3796 @ 0xfffff12c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -969124,15 +969124,15 @@ │ │ │ │ ldr r0, [pc, #220] @ 3beb48 <__cxa_atexit@plt+0x3b2764> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ str r1, [r6, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3beb1c <__cxa_atexit@plt+0x3b2738> │ │ │ │ ldr r8, [pc, #168] @ 3beb4c <__cxa_atexit@plt+0x3b2768> │ │ │ │ @@ -969169,15 +969169,15 @@ │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ ldr r6, [pc, #32] @ 3beb44 <__cxa_atexit@plt+0x3b2760> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrteq lr, [sl], #-840 @ 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ ldrteq lr, [sl], #-764 @ 0xfffffd04 │ │ │ │ @@ -969206,15 +969206,15 @@ │ │ │ │ sub r7, r6, #10 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 3bebd4 <__cxa_atexit@plt+0x3b27f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ ldrteq lr, [sl], #-564 @ 0xfffffdcc │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #52] @ 3bec20 <__cxa_atexit@plt+0x3b283c> │ │ │ │ @@ -969252,15 +969252,15 @@ │ │ │ │ ldr r0, [pc, #48] @ 3bec9c <__cxa_atexit@plt+0x3b28b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r3, [pc, #20] @ 3beca0 <__cxa_atexit@plt+0x3b28bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ ldrteq lr, [sl], #-328 @ 0xfffffeb8 │ │ │ │ @@ -969363,25 +969363,25 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 3bee4c <__cxa_atexit@plt+0x3b2a68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ + b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrteq sp, [sl], #-3060 @ 0xfffff40c │ │ │ │ mvnseq pc, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ + b 3faf20 <__cxa_atexit@plt+0x3eeb3c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3beec8 <__cxa_atexit@plt+0x3b2ae4> │ │ │ │ ldr r2, [pc, #76] @ 3beed4 <__cxa_atexit@plt+0x3b2af0> │ │ │ │ @@ -969395,15 +969395,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3beec0 <__cxa_atexit@plt+0x3b2adc> │ │ │ │ ldr r3, [pc, #44] @ 3beedc <__cxa_atexit@plt+0x3b2af8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrteq sp, [sl], #-2956 @ 0xfffff474 │ │ │ │ @@ -969411,15 +969411,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3bef00 <__cxa_atexit@plt+0x3b2b1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -969903,15 +969903,15 @@ │ │ │ │ ldr r1, [pc, #76] @ 3bf6e4 <__cxa_atexit@plt+0x3b3300> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ sub r8, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ @@ -969948,15 +969948,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r7, lr │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrteq sp, [sl], #-1644 @ 0xfffff994 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ @@ -970024,15 +970024,15 @@ │ │ │ │ add r2, r2, #5 │ │ │ │ ldr r1, [pc, #40] @ 3bf8a8 <__cxa_atexit@plt+0x3b34c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r2} │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #23 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ ldrteq sp, [sl], #-1440 @ 0xfffffa60 │ │ │ │ ldrteq sp, [sl], #-1332 @ 0xfffffacc │ │ │ │ mvnseq pc, #100, 10 @ 0x19000000 │ │ │ │ @@ -970104,15 +970104,15 @@ │ │ │ │ ldr r6, [pc, #32] @ 3bf9dc <__cxa_atexit@plt+0x3b35f8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq sp, [sl], #-328 @ 0xfffffeb8 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffff378 │ │ │ │ @ instruction: 0xfffff968 │ │ │ │ @ instruction: 0xfffff52c │ │ │ │ @@ -970149,15 +970149,15 @@ │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 3bfa98 <__cxa_atexit@plt+0x3b36b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff28c │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ @ instruction: 0xfffff440 │ │ │ │ @ instruction: 0xfffff3d4 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -970219,15 +970219,15 @@ │ │ │ │ ldr r1, [pc, #76] @ 3bfbd4 <__cxa_atexit@plt+0x3b37f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ sub r8, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ @@ -970264,15 +970264,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r7, lr │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrteq sp, [sl], #-380 @ 0xfffffe84 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -970330,15 +970330,15 @@ │ │ │ │ strb r9, [r3, #2] │ │ │ │ str r1, [r6, #12]! │ │ │ │ add r3, r3, #5 │ │ │ │ ldr r2, [pc, #52] @ 3bfd84 <__cxa_atexit@plt+0x3b39a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ sub r8, sl, #11 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ @@ -970385,15 +970385,15 @@ │ │ │ │ add r2, r2, #5 │ │ │ │ ldr r1, [pc, #36] @ 3bfe48 <__cxa_atexit@plt+0x3b3a64> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r2} │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrteq ip, [sl], #-4088 @ 0xfffff008 │ │ │ │ ldrteq ip, [sl], #-3984 @ 0xfffff070 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -970633,15 +970633,15 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ sub r0, r7, #48 @ 0x30 │ │ │ │ str r9, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r9, r6, #3 │ │ │ │ mov r5, sl │ │ │ │ mov r7, lr │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -970834,15 +970834,15 @@ │ │ │ │ ldr r5, [pc, #56] @ 3c055c <__cxa_atexit@plt+0x3b4178> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ sub r7, r7, #48 @ 0x30 │ │ │ │ stmib r3, {r5, r7} │ │ │ │ sub r9, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -971026,15 +971026,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3c0854 <__cxa_atexit@plt+0x3b4470> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq lr, #80, 12 @ 0x5000000 │ │ │ │ mvnseq lr, #92, 12 @ 0x5c00000 │ │ │ │ ldrteq ip, [sl], #-500 @ 0xfffffe0c │ │ │ │ @@ -971055,15 +971055,15 @@ │ │ │ │ beq 3c08b0 <__cxa_atexit@plt+0x3b44cc> │ │ │ │ ldr r3, [pc, #48] @ 3c08cc <__cxa_atexit@plt+0x3b44e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ sub r5, r5, #8 │ │ │ │ sub r8, r2, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrteq ip, [sl], #-416 @ 0xfffffe60 │ │ │ │ @@ -971072,15 +971072,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3c08f4 <__cxa_atexit@plt+0x3b4510> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r2, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldrteq ip, [sl], #-376 @ 0xfffffe88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c095c <__cxa_atexit@plt+0x3b4578> │ │ │ │ ldr r2, [pc, #80] @ 3c0964 <__cxa_atexit@plt+0x3b4580> │ │ │ │ @@ -971095,15 +971095,15 @@ │ │ │ │ beq 3c0950 <__cxa_atexit@plt+0x3b456c> │ │ │ │ ldr r3, [pc, #48] @ 3c096c <__cxa_atexit@plt+0x3b4588> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ sub r5, r5, #8 │ │ │ │ sub r8, r2, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrteq ip, [sl], #-256 @ 0xffffff00 │ │ │ │ @@ -971112,15 +971112,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3c0994 <__cxa_atexit@plt+0x3b45b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r2, #1 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldrteq ip, [sl], #-216 @ 0xffffff28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -971517,15 +971517,15 @@ │ │ │ │ bhi 3c0fe8 <__cxa_atexit@plt+0x3b4c04> │ │ │ │ ldr r3, [pc, #40] @ 3c0ffc <__cxa_atexit@plt+0x3b4c18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #32] @ 3c1000 <__cxa_atexit@plt+0x3b4c1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ + b 3fa410 <__cxa_atexit@plt+0x3ee02c> │ │ │ │ ldr r7, [pc, #20] @ 3c1004 <__cxa_atexit@plt+0x3b4c20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrteq fp, [sl], #-3564 @ 0xfffff214 │ │ │ │ @@ -971533,15 +971533,15 @@ │ │ │ │ mvnseq sp, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3c1028 <__cxa_atexit@plt+0x3b4c44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa5e0 <__cxa_atexit@plt+0x3ee1fc> │ │ │ │ + b 3fa608 <__cxa_atexit@plt+0x3ee224> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -971560,15 +971560,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3c1098 <__cxa_atexit@plt+0x3b4cb4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq fp, [sl], #-3296 @ 0xfffff320 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -971586,28 +971586,28 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 3c1100 <__cxa_atexit@plt+0x3b4d1c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq fp, [sl], #-3176 @ 0xfffff398 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c1130 <__cxa_atexit@plt+0x3b4d4c> │ │ │ │ ldr r5, [pc, #28] @ 3c1140 <__cxa_atexit@plt+0x3b4d5c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa5e8 <__cxa_atexit@plt+0x3ee204> │ │ │ │ + b 3fa610 <__cxa_atexit@plt+0x3ee22c> │ │ │ │ ldr r7, [pc, #12] @ 3c1144 <__cxa_atexit@plt+0x3b4d60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq sp, #244, 26 @ 0x3d00 │ │ │ │ mvnseq sp, #200, 26 @ 0x3200 │ │ │ │ @@ -971692,15 +971692,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 3c12b0 <__cxa_atexit@plt+0x3b4ecc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faed0 <__cxa_atexit@plt+0x3eeaec> │ │ │ │ + b 3faf28 <__cxa_atexit@plt+0x3eeb44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrteq fp, [sl], #-1936 @ 0xfffff870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -971811,15 +971811,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 3c148c <__cxa_atexit@plt+0x3b50a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faed0 <__cxa_atexit@plt+0x3eeaec> │ │ │ │ + b 3faf28 <__cxa_atexit@plt+0x3eeb44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrteq fp, [sl], #-1460 @ 0xfffffa4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -971887,24 +971887,24 @@ │ │ │ │ beq 3c15b0 <__cxa_atexit@plt+0x3b51cc> │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 3c15b8 <__cxa_atexit@plt+0x3b51d4> │ │ │ │ ldr r3, [pc, #60] @ 3c15e4 <__cxa_atexit@plt+0x3b5200> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faed8 <__cxa_atexit@plt+0x3eeaf4> │ │ │ │ + b 3faf30 <__cxa_atexit@plt+0x3eeb4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 3c15e8 <__cxa_atexit@plt+0x3b5204> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 3c15ec <__cxa_atexit@plt+0x3b5208> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ ldrteq fp, [sl], #-1164 @ 0xfffffb74 │ │ │ │ @@ -971914,22 +971914,22 @@ │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c161c <__cxa_atexit@plt+0x3b5238> │ │ │ │ ldr r3, [pc, #44] @ 3c1640 <__cxa_atexit@plt+0x3b525c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faed8 <__cxa_atexit@plt+0x3eeaf4> │ │ │ │ + b 3faf30 <__cxa_atexit@plt+0x3eeb4c> │ │ │ │ ldr r3, [pc, #20] @ 3c1638 <__cxa_atexit@plt+0x3b5254> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3c163c <__cxa_atexit@plt+0x3b5258> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrteq fp, [sl], #-1064 @ 0xfffffbd8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -971942,15 +971942,15 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ mvnseq sp, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -971975,19 +971975,19 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r6, [r5, #16] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #8 │ │ │ │ - b 3faee0 <__cxa_atexit@plt+0x3eeafc> │ │ │ │ + b 3faf38 <__cxa_atexit@plt+0x3eeb54> │ │ │ │ ldr r3, [pc, #44] @ 3c1744 <__cxa_atexit@plt+0x3b5360> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ ldr r6, [pc, #24] @ 3c1740 <__cxa_atexit@plt+0x3b535c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -972014,15 +972014,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, #8 │ │ │ │ - b 3faee0 <__cxa_atexit@plt+0x3eeafc> │ │ │ │ + b 3faf38 <__cxa_atexit@plt+0x3eeb54> │ │ │ │ ldr r3, [pc, #24] @ 3c17cc <__cxa_atexit@plt+0x3b53e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -972032,15 +972032,15 @@ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3c17f4 <__cxa_atexit@plt+0x3b5410> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3faee8 <__cxa_atexit@plt+0x3eeb04> │ │ │ │ + b 3faf40 <__cxa_atexit@plt+0x3eeb5c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq sp, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -972068,23 +972068,23 @@ │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r6, [r5, #20] │ │ │ │ str r0, [r6, #8] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #8 │ │ │ │ - b 3faee0 <__cxa_atexit@plt+0x3eeafc> │ │ │ │ + b 3faf38 <__cxa_atexit@plt+0x3eeb54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #48] @ 3c18c8 <__cxa_atexit@plt+0x3b54e4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ ldr r6, [pc, #24] @ 3c18c4 <__cxa_atexit@plt+0x3b54e0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -972115,19 +972115,19 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r6, [r5, #16] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #8 │ │ │ │ - b 3faee0 <__cxa_atexit@plt+0x3eeafc> │ │ │ │ + b 3faf38 <__cxa_atexit@plt+0x3eeb54> │ │ │ │ ldr r3, [pc, #40] @ 3c1970 <__cxa_atexit@plt+0x3b558c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ ldr r6, [pc, #20] @ 3c196c <__cxa_atexit@plt+0x3b5588> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -972148,15 +972148,15 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ mvnseq sp, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -972175,15 +972175,15 @@ │ │ │ │ ldr r3, [r9, #3] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #44] @ 3c1a4c <__cxa_atexit@plt+0x3b5668> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3faef0 <__cxa_atexit@plt+0x3eeb0c> │ │ │ │ + b 3faf48 <__cxa_atexit@plt+0x3eeb64> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -972194,15 +972194,15 @@ │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 3c1a7c <__cxa_atexit@plt+0x3b5698> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3faef0 <__cxa_atexit@plt+0x3eeb0c> │ │ │ │ + b 3faf48 <__cxa_atexit@plt+0x3eeb64> │ │ │ │ ldrteq sl, [sl], #-4068 @ 0xfffff01c │ │ │ │ mvnseq sp, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -972221,15 +972221,15 @@ │ │ │ │ sub r2, r6, #18 │ │ │ │ str r9, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ add r9, r3, #16 │ │ │ │ stm r9, {r0, r1, r3, lr} │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r9, r6, #2 │ │ │ │ - b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ + b 3faf50 <__cxa_atexit@plt+0x3eeb6c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ @@ -972243,15 +972243,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 3c1b48 <__cxa_atexit@plt+0x3b5764> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3faf00 <__cxa_atexit@plt+0x3eeb1c> │ │ │ │ + b 3faf58 <__cxa_atexit@plt+0x3eeb74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq sp, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -972303,15 +972303,15 @@ │ │ │ │ str r9, [r6, #8] │ │ │ │ str ip, [r6, #12] │ │ │ │ add r9, r6, #16 │ │ │ │ stm r9, {r0, r1, r6, lr} │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r9, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ + b 3faf50 <__cxa_atexit@plt+0x3eeb6c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -972401,15 +972401,15 @@ │ │ │ │ strb sl, [r6, #14] │ │ │ │ strb r9, [r6, #13] │ │ │ │ strb r8, [r6, #12] │ │ │ │ str r3, [r6, #8] │ │ │ │ sub r8, r2, #11 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ @@ -972451,15 +972451,15 @@ │ │ │ │ strb r1, [r9, #15] │ │ │ │ strb ip, [r9, #14] │ │ │ │ strb sl, [r9, #13] │ │ │ │ strb r8, [r9, #12] │ │ │ │ str r3, [r9, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ ldrteq sl, [sl], #-3824 @ 0xfffff110 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -972560,15 +972560,15 @@ │ │ │ │ strb sl, [r3, #14] │ │ │ │ strb r9, [r3, #13] │ │ │ │ strb r8, [r3, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r6, [pc, #100] @ 3c20a0 <__cxa_atexit@plt+0x3b5cbc> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #96] @ 3c20a4 <__cxa_atexit@plt+0x3b5cc0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #92] @ 3c20a8 <__cxa_atexit@plt+0x3b5cc4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -972577,15 +972577,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r6, [pc, #72] @ 3c20ac <__cxa_atexit@plt+0x3b5cc8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #161 @ 0xa1 │ │ │ │ add r9, r2, #2 │ │ │ │ add sl, r1, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa600 <__cxa_atexit@plt+0x3ee21c> │ │ │ │ + b 3fa628 <__cxa_atexit@plt+0x3ee244> │ │ │ │ ldr r7, [pc, #28] @ 3c209c <__cxa_atexit@plt+0x3b5cb8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r3, #32 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ @@ -972645,15 +972645,15 @@ │ │ │ │ str r9, [r6, #8] │ │ │ │ str ip, [r6, #12] │ │ │ │ add r9, r6, #16 │ │ │ │ stm r9, {r0, r1, r6, lr} │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r9, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ + b 3faf50 <__cxa_atexit@plt+0x3eeb6c> │ │ │ │ ldr r3, [pc, #120] @ 3c2208 <__cxa_atexit@plt+0x3b5e24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3c220c <__cxa_atexit@plt+0x3b5e28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #112] @ 3c2210 <__cxa_atexit@plt+0x3b5e2c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -972661,15 +972661,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #92] @ 3c2214 <__cxa_atexit@plt+0x3b5e30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #137 @ 0x89 │ │ │ │ add r9, r2, #2 │ │ │ │ add sl, r1, #1 │ │ │ │ - b 3fa600 <__cxa_atexit@plt+0x3ee21c> │ │ │ │ + b 3fa628 <__cxa_atexit@plt+0x3ee244> │ │ │ │ ldr r7, [pc, #52] @ 3c2204 <__cxa_atexit@plt+0x3b5e20> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #24 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -972861,15 +972861,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r0, [pc, #72] @ 3c251c <__cxa_atexit@plt+0x3b6138> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #137 @ 0x89 │ │ │ │ add r9, lr, #2 │ │ │ │ add sl, sl, #1 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3fa600 <__cxa_atexit@plt+0x3ee21c> │ │ │ │ + b 3fa628 <__cxa_atexit@plt+0x3ee244> │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ @ instruction: 0xfffff704 │ │ │ │ @ instruction: 0xfffff664 │ │ │ │ @@ -973126,24 +973126,24 @@ │ │ │ │ beq 3c290c <__cxa_atexit@plt+0x3b6528> │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 3c2914 <__cxa_atexit@plt+0x3b6530> │ │ │ │ ldr r3, [pc, #60] @ 3c2940 <__cxa_atexit@plt+0x3b655c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faed8 <__cxa_atexit@plt+0x3eeaf4> │ │ │ │ + b 3faf30 <__cxa_atexit@plt+0x3eeb4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 3c2944 <__cxa_atexit@plt+0x3b6560> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 3c2948 <__cxa_atexit@plt+0x3b6564> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ ldrteq sl, [sl], #-304 @ 0xfffffed0 │ │ │ │ @@ -973153,22 +973153,22 @@ │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c2978 <__cxa_atexit@plt+0x3b6594> │ │ │ │ ldr r3, [pc, #44] @ 3c299c <__cxa_atexit@plt+0x3b65b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faed8 <__cxa_atexit@plt+0x3eeaf4> │ │ │ │ + b 3faf30 <__cxa_atexit@plt+0x3eeb4c> │ │ │ │ ldr r3, [pc, #20] @ 3c2994 <__cxa_atexit@plt+0x3b65b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3c2998 <__cxa_atexit@plt+0x3b65b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrteq sl, [sl], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mvnseq ip, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r6 │ │ │ │ @@ -973233,19 +973233,19 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r6, [r5, #12] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #8 │ │ │ │ - b 3faee0 <__cxa_atexit@plt+0x3eeafc> │ │ │ │ + b 3faf38 <__cxa_atexit@plt+0x3eeb54> │ │ │ │ ldr r3, [pc, #44] @ 3c2aec <__cxa_atexit@plt+0x3b6708> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ ldr r6, [pc, #24] @ 3c2ae8 <__cxa_atexit@plt+0x3b6704> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -973272,15 +973272,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #16] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r9, #8 │ │ │ │ - b 3faee0 <__cxa_atexit@plt+0x3eeafc> │ │ │ │ + b 3faf38 <__cxa_atexit@plt+0x3eeb54> │ │ │ │ ldr r3, [pc, #24] @ 3c2b74 <__cxa_atexit@plt+0x3b6790> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -973290,15 +973290,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3c2b9c <__cxa_atexit@plt+0x3b67b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3faee8 <__cxa_atexit@plt+0x3eeb04> │ │ │ │ + b 3faf40 <__cxa_atexit@plt+0x3eeb5c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq ip, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -973326,23 +973326,23 @@ │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r6, [r5, #16] │ │ │ │ str r0, [r6, #8] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #8 │ │ │ │ - b 3faee0 <__cxa_atexit@plt+0x3eeafc> │ │ │ │ + b 3faf38 <__cxa_atexit@plt+0x3eeb54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #48] @ 3c2c70 <__cxa_atexit@plt+0x3b688c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ ldr r6, [pc, #24] @ 3c2c6c <__cxa_atexit@plt+0x3b6888> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -973373,19 +973373,19 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r6, [r5, #12] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #8 │ │ │ │ - b 3faee0 <__cxa_atexit@plt+0x3eeafc> │ │ │ │ + b 3faf38 <__cxa_atexit@plt+0x3eeb54> │ │ │ │ ldr r3, [pc, #40] @ 3c2d18 <__cxa_atexit@plt+0x3b6934> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ ldr r6, [pc, #20] @ 3c2d14 <__cxa_atexit@plt+0x3b6930> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -973452,15 +973452,15 @@ │ │ │ │ ldr r3, [r9, #3] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #44] @ 3c2e40 <__cxa_atexit@plt+0x3b6a5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 3faef0 <__cxa_atexit@plt+0x3eeb0c> │ │ │ │ + b 3faf48 <__cxa_atexit@plt+0x3eeb64> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -973471,15 +973471,15 @@ │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 3c2e70 <__cxa_atexit@plt+0x3b6a8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3faef0 <__cxa_atexit@plt+0x3eeb0c> │ │ │ │ + b 3faf48 <__cxa_atexit@plt+0x3eeb64> │ │ │ │ ldrteq r9, [sl], #-3056 @ 0xfffff410 │ │ │ │ mvnseq ip, #36, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -973496,15 +973496,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ sub r2, r6, #14 │ │ │ │ str r9, [r3, #8] │ │ │ │ add r9, r3, #12 │ │ │ │ stm r9, {r0, r1, r3, lr} │ │ │ │ str r2, [r3, #28] │ │ │ │ sub r9, r6, #2 │ │ │ │ - b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ + b 3faf50 <__cxa_atexit@plt+0x3eeb6c> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff684 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ @@ -973518,15 +973518,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 3c2f34 <__cxa_atexit@plt+0x3b6b50> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3faf00 <__cxa_atexit@plt+0x3eeb1c> │ │ │ │ + b 3faf58 <__cxa_atexit@plt+0x3eeb74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq ip, #100 @ 0x64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -973576,15 +973576,15 @@ │ │ │ │ sub r2, r3, #14 │ │ │ │ str r9, [r6, #8] │ │ │ │ add r9, r6, #12 │ │ │ │ stm r9, {r0, r1, r6, lr} │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r9, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ + b 3faf50 <__cxa_atexit@plt+0x3eeb6c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -973910,15 +973910,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r6, [pc, #116] @ 3c35ac <__cxa_atexit@plt+0x3b71c8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #161 @ 0xa1 │ │ │ │ add r9, r3, #2 │ │ │ │ add sl, r1, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa600 <__cxa_atexit@plt+0x3ee21c> │ │ │ │ + b 3fa628 <__cxa_atexit@plt+0x3ee244> │ │ │ │ ldr r0, [r6, #-11] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 3c359c <__cxa_atexit@plt+0x3b71b8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -973987,15 +973987,15 @@ │ │ │ │ sub r2, r3, #14 │ │ │ │ str r9, [r6, #8] │ │ │ │ add r9, r6, #12 │ │ │ │ stm r9, {r0, r1, r6, lr} │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r9, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ + b 3faf50 <__cxa_atexit@plt+0x3eeb6c> │ │ │ │ ldr r3, [pc, #120] @ 3c3700 <__cxa_atexit@plt+0x3b731c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3c3704 <__cxa_atexit@plt+0x3b7320> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #112] @ 3c3708 <__cxa_atexit@plt+0x3b7324> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -974003,15 +974003,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #92] @ 3c370c <__cxa_atexit@plt+0x3b7328> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #137 @ 0x89 │ │ │ │ add r9, r2, #2 │ │ │ │ add sl, r1, #1 │ │ │ │ - b 3fa600 <__cxa_atexit@plt+0x3ee21c> │ │ │ │ + b 3fa628 <__cxa_atexit@plt+0x3ee244> │ │ │ │ ldr r7, [pc, #52] @ 3c36fc <__cxa_atexit@plt+0x3b7318> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #24 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -974205,15 +974205,15 @@ │ │ │ │ str r0, [r5, #-4]! │ │ │ │ ldr r0, [pc, #76] @ 3c3a20 <__cxa_atexit@plt+0x3b763c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #137 @ 0x89 │ │ │ │ add r9, lr, #2 │ │ │ │ add sl, sl, #1 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 3fa600 <__cxa_atexit@plt+0x3ee21c> │ │ │ │ + b 3fa628 <__cxa_atexit@plt+0x3ee244> │ │ │ │ mov r6, #68 @ 0x44 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ @ instruction: 0xfffff57c │ │ │ │ @ instruction: 0xffffea44 │ │ │ │ @@ -974633,15 +974633,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3c4098 <__cxa_atexit@plt+0x3b7cb4> │ │ │ │ ldr r3, [pc, #44] @ 3c40b4 <__cxa_atexit@plt+0x3b7cd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrteq r8, [sl], #-2484 @ 0xfffff64c │ │ │ │ @@ -974649,15 +974649,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3c40d8 <__cxa_atexit@plt+0x3b7cf4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -974748,15 +974748,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r8, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -974812,15 +974812,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, sl, #7 │ │ │ │ mov r6, sl │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ @@ -974860,15 +974860,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 3c4430 <__cxa_atexit@plt+0x3b804c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [sl, #4] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrteq r8, [sl], #-2472 @ 0xfffff658 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -974954,15 +974954,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ str r1, [r6, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b 3c45b0 <__cxa_atexit@plt+0x3b81cc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -975003,15 +975003,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 3c466c <__cxa_atexit@plt+0x3b8288> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [sl, #4] │ │ │ │ str r0, [sl, #8] │ │ │ │ str lr, [sl, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrteq r8, [sl], #-1900 @ 0xfffff894 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ @@ -975335,15 +975335,15 @@ │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r0, [r5] │ │ │ │ add r6, r6, lr │ │ │ │ ldr r3, [pc, #68] @ 3c4bc8 <__cxa_atexit@plt+0x3b87e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3fa400 <__cxa_atexit@plt+0x3ee01c> │ │ │ │ + b 3fa408 <__cxa_atexit@plt+0x3ee024> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ @@ -975406,15 +975406,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ ldrteq r7, [sl], #-3600 @ 0xfffff1f0 │ │ │ │ ldrteq r7, [sl], #-3580 @ 0xfffff204 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - @ instruction: 0x03bf0946 │ │ │ │ + @ instruction: 0x03beff86 │ │ │ │ ldrteq r7, [sl], #-3524 @ 0xfffff23c │ │ │ │ ldrteq r7, [sl], #-3504 @ 0xfffff250 │ │ │ │ mvnseq sl, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r8, lr} │ │ │ │ @@ -975735,15 +975735,15 @@ │ │ │ │ ldr r2, [pc, #48] @ 3c51e8 <__cxa_atexit@plt+0x3b8e04> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #40] @ 3c51ec <__cxa_atexit@plt+0x3b8e08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3faf08 <__cxa_atexit@plt+0x3eeb24> │ │ │ │ + b 3faf60 <__cxa_atexit@plt+0x3eeb7c> │ │ │ │ ldr r7, [pc, #24] @ 3c51f0 <__cxa_atexit@plt+0x3b8e0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ mvnseq r9, #220, 4 @ 0xc000000d │ │ │ │ @@ -975852,15 +975852,15 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ add r0, r1, #1 │ │ │ │ str lr, [r5, #-4] │ │ │ │ stm r5, {r0, sl} │ │ │ │ add r9, ip, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r8, r2, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -975895,30 +975895,30 @@ │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ add r0, r0, #1 │ │ │ │ str lr, [r5] │ │ │ │ stmib r5, {r0, r1} │ │ │ │ add r9, sl, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrteq r7, [sl], #-3468 @ 0xfffff274 │ │ │ │ mvnseq r9, #96 @ 0x60 │ │ │ │ mvnseq r9, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3c548c <__cxa_atexit@plt+0x3b90a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r9, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #48] @ 3c54d8 <__cxa_atexit@plt+0x3b90f4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -975987,28 +975987,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ ldr r6, [pc, #192] @ 3c5670 <__cxa_atexit@plt+0x3b928c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3faf08 <__cxa_atexit@plt+0x3eeb24> │ │ │ │ + b 3faf60 <__cxa_atexit@plt+0x3eeb7c> │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c5630 <__cxa_atexit@plt+0x3b924c> │ │ │ │ ldr r3, [pc, #136] @ 3c565c <__cxa_atexit@plt+0x3b9278> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 3c5660 <__cxa_atexit@plt+0x3b927c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #124] @ 3c5664 <__cxa_atexit@plt+0x3b9280> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3faf08 <__cxa_atexit@plt+0x3eeb24> │ │ │ │ + b 3faf60 <__cxa_atexit@plt+0x3eeb7c> │ │ │ │ mov r3, r6 │ │ │ │ b 3c5604 <__cxa_atexit@plt+0x3b9220> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #76] @ 3c5658 <__cxa_atexit@plt+0x3b9274> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -976041,15 +976041,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3c5698 <__cxa_atexit@plt+0x3b92b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mvnseq r9, #140, 18 @ 0x230000 │ │ │ │ @@ -976108,15 +976108,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3c57a8 <__cxa_atexit@plt+0x3b93c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq r7, [sl], #-3540 @ 0xfffff22c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -976131,15 +976131,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3c5804 <__cxa_atexit@plt+0x3b9420> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq r7, [sl], #-3428 @ 0xfffff29c │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -976150,15 +976150,15 @@ │ │ │ │ ldr r2, [pc, #48] @ 3c5864 <__cxa_atexit@plt+0x3b9480> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #40] @ 3c5868 <__cxa_atexit@plt+0x3b9484> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3faf08 <__cxa_atexit@plt+0x3eeb24> │ │ │ │ + b 3faf60 <__cxa_atexit@plt+0x3eeb7c> │ │ │ │ ldr r7, [pc, #24] @ 3c586c <__cxa_atexit@plt+0x3b9488> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ mvnseq r8, #96, 24 @ 0x6000 │ │ │ │ @@ -976267,15 +976267,15 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ add r0, r1, #1 │ │ │ │ str lr, [r5, #-4] │ │ │ │ stm r5, {r0, sl} │ │ │ │ add r9, ip, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r8, r2, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -976310,30 +976310,30 @@ │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ add r0, r0, #1 │ │ │ │ str lr, [r5] │ │ │ │ stmib r5, {r0, r1} │ │ │ │ add r9, sl, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrteq r7, [sl], #-1808 @ 0xfffff8f0 │ │ │ │ mvnseq r8, #228, 18 @ 0x390000 │ │ │ │ mvnseq r9, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3c5b08 <__cxa_atexit@plt+0x3b9724> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r9, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #48] @ 3c5b54 <__cxa_atexit@plt+0x3b9770> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -976402,28 +976402,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ ldr r6, [pc, #192] @ 3c5cec <__cxa_atexit@plt+0x3b9908> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3faf08 <__cxa_atexit@plt+0x3eeb24> │ │ │ │ + b 3faf60 <__cxa_atexit@plt+0x3eeb7c> │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c5cac <__cxa_atexit@plt+0x3b98c8> │ │ │ │ ldr r3, [pc, #136] @ 3c5cd8 <__cxa_atexit@plt+0x3b98f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 3c5cdc <__cxa_atexit@plt+0x3b98f8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #124] @ 3c5ce0 <__cxa_atexit@plt+0x3b98fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3faf08 <__cxa_atexit@plt+0x3eeb24> │ │ │ │ + b 3faf60 <__cxa_atexit@plt+0x3eeb7c> │ │ │ │ mov r3, r6 │ │ │ │ b 3c5c80 <__cxa_atexit@plt+0x3b989c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #76] @ 3c5cd4 <__cxa_atexit@plt+0x3b98f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -976456,15 +976456,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3c5d14 <__cxa_atexit@plt+0x3b9930> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mvnseq r9, #60, 6 @ 0xf0000000 │ │ │ │ @@ -976523,15 +976523,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3c5e24 <__cxa_atexit@plt+0x3b9a40> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq r7, [sl], #-1880 @ 0xfffff8a8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -976546,15 +976546,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3c5e80 <__cxa_atexit@plt+0x3b9a9c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq r7, [sl], #-1768 @ 0xfffff918 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c5ed0 <__cxa_atexit@plt+0x3b9aec> │ │ │ │ @@ -976567,15 +976567,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 3c5ee0 <__cxa_atexit@plt+0x3b9afc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r8, #72, 12 @ 0x4800000 │ │ │ │ ldrteq r6, [sl], #-2932 @ 0xfffff48c │ │ │ │ ldrteq r6, [sl], #-2972 @ 0xfffff464 │ │ │ │ mvnseq r9, #156, 2 @ 0x27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -976588,15 +976588,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 3c5f30 <__cxa_atexit@plt+0x3b9b4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #32] @ 3c5f34 <__cxa_atexit@plt+0x3b9b50> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3faf08 <__cxa_atexit@plt+0x3eeb24> │ │ │ │ + b 3faf60 <__cxa_atexit@plt+0x3eeb7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ mvnseq r8, #128, 10 @ 0x20000000 │ │ │ │ mvnseq r9, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -976701,15 +976701,15 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ add r0, r1, #1 │ │ │ │ str lr, [r5, #-4] │ │ │ │ stm r5, {r0, sl} │ │ │ │ add r9, ip, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r8, r2, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -976744,30 +976744,30 @@ │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ add r0, r0, #1 │ │ │ │ str lr, [r5] │ │ │ │ stmib r5, {r0, r1} │ │ │ │ add r9, sl, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrteq r7, [sl], #-72 @ 0xffffffb8 │ │ │ │ mvnseq r8, #28, 6 @ 0x70000000 │ │ │ │ mvnseq r8, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3c61d0 <__cxa_atexit@plt+0x3b9dec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r8, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #48] @ 3c621c <__cxa_atexit@plt+0x3b9e38> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -976806,15 +976806,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 3c629c <__cxa_atexit@plt+0x3b9eb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r8, #140, 4 @ 0xc0000008 │ │ │ │ ldrteq r6, [sl], #-1976 @ 0xfffff848 │ │ │ │ ldrteq r6, [sl], #-2016 @ 0xfffff820 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -976827,15 +976827,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 3c62ec <__cxa_atexit@plt+0x3b9f08> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fab08 <__cxa_atexit@plt+0x3ee724> │ │ │ │ + b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r6, [sl], #-1884 @ 0xfffff8a4 │ │ │ │ ldrteq r6, [sl], #-1928 @ 0xfffff878 │ │ │ │ mvnseq r8, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -976843,49 +976843,49 @@ │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c6320 <__cxa_atexit@plt+0x3b9f3c> │ │ │ │ ldr r3, [pc, #28] @ 3c6330 <__cxa_atexit@plt+0x3b9f4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ + b 3faf68 <__cxa_atexit@plt+0x3eeb84> │ │ │ │ ldr r7, [pc, #12] @ 3c6334 <__cxa_atexit@plt+0x3b9f50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq r8, #132, 26 @ 0x2100 │ │ │ │ mvnseq r8, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3c6358 <__cxa_atexit@plt+0x3b9f74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3faf18 <__cxa_atexit@plt+0x3eeb34> │ │ │ │ + b 3faf70 <__cxa_atexit@plt+0x3eeb8c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq r8, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3c6380 <__cxa_atexit@plt+0x3b9f9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ + b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r8, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3c63a8 <__cxa_atexit@plt+0x3b9fc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r8, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -976897,15 +976897,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mvnseq r8, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -976915,15 +976915,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #16] @ 3c6444 <__cxa_atexit@plt+0x3ba060> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrteq r6, [sl], #-1796 @ 0xfffff8fc │ │ │ │ mvnseq r8, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -976955,15 +976955,15 @@ │ │ │ │ str r0, [r6, #-4] │ │ │ │ str r9, [r6, #8] │ │ │ │ stmda r5, {r2, r6, lr} │ │ │ │ ldr r6, [pc, #44] @ 3c6500 <__cxa_atexit@plt+0x3ba11c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ + b 3fa9d8 <__cxa_atexit@plt+0x3ee5f4> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mvnseq r8, #128 @ 0x80 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @@ -977000,26 +977000,26 @@ │ │ │ │ ldr r2, [pc, #144] @ 3c660c <__cxa_atexit@plt+0x3ba228> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r6, [r5, #16]! │ │ │ │ add r9, r2, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov sl, r1 │ │ │ │ - b 3faf08 <__cxa_atexit@plt+0x3eeb24> │ │ │ │ + b 3faf60 <__cxa_atexit@plt+0x3eeb7c> │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c65d4 <__cxa_atexit@plt+0x3ba1f0> │ │ │ │ ldr r3, [pc, #88] @ 3c6600 <__cxa_atexit@plt+0x3ba21c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 3c6604 <__cxa_atexit@plt+0x3ba220> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #20]! │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3faf08 <__cxa_atexit@plt+0x3eeb24> │ │ │ │ + b 3faf60 <__cxa_atexit@plt+0x3eeb7c> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -977040,15 +977040,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3c6634 <__cxa_atexit@plt+0x3ba250> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mvnseq r8, #84, 20 @ 0x54000 │ │ │ │ @@ -977074,15 +977074,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3c66dc <__cxa_atexit@plt+0x3ba2f8> │ │ │ │ ldr r7, [pc, #84] @ 3c6700 <__cxa_atexit@plt+0x3ba31c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r7, r8 │ │ │ │ - b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ + b 3faf68 <__cxa_atexit@plt+0x3eeb84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 3c66fc <__cxa_atexit@plt+0x3ba318> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -977110,15 +977110,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3c674c <__cxa_atexit@plt+0x3ba368> │ │ │ │ ldr r7, [pc, #40] @ 3c6764 <__cxa_atexit@plt+0x3ba380> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r8, r9} │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ + b 3faf68 <__cxa_atexit@plt+0x3eeb84> │ │ │ │ ldr r7, [pc, #20] @ 3c6768 <__cxa_atexit@plt+0x3ba384> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @@ -977143,15 +977143,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3c67d4 <__cxa_atexit@plt+0x3ba3f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq r6, [sl], #-3496 @ 0xfffff258 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -977166,15 +977166,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3c6830 <__cxa_atexit@plt+0x3ba44c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq r6, [sl], #-3384 @ 0xfffff2c8 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -977309,15 +977309,15 @@ │ │ │ │ str r0, [r2, #-4] │ │ │ │ str sl, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ add r2, lr, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 3c6aa0 <__cxa_atexit@plt+0x3ba6bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -977350,28 +977350,28 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ sub r0, r6, #3 │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r9, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ add r9, lr, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mvnseq r7, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ ldrteq r6, [sl], #-1728 @ 0xfffff940 │ │ │ │ mvnseq r7, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ mvnseq r7, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3c6c0c <__cxa_atexit@plt+0x3ba828> │ │ │ │ @@ -977407,15 +977407,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmib r6, {r8, sl} │ │ │ │ add r9, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -977463,15 +977463,15 @@ │ │ │ │ str r0, [r3, #-4] │ │ │ │ sub r0, r2, #3 │ │ │ │ str r0, [r3, #4] │ │ │ │ str r9, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r9, lr, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ muleq r0, r8, r0 │ │ │ │ @@ -977495,30 +977495,30 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r1, [r5] │ │ │ │ sub r1, r6, #3 │ │ │ │ str r1, [r5, #8] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ add r9, lr, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mvnseq r7, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ ldrteq r6, [sl], #-1144 @ 0xfffffb88 │ │ │ │ mvnseq r7, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3c6d8c <__cxa_atexit@plt+0x3ba9a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -977559,15 +977559,15 @@ │ │ │ │ bne 3c6e4c <__cxa_atexit@plt+0x3baa68> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ ldrteq r5, [sl], #-3084 @ 0xfffff3f4 │ │ │ │ mvnseq r7, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -977577,15 +977577,15 @@ │ │ │ │ ldr r8, [r3, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c6e94 <__cxa_atexit@plt+0x3baab0> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c6f5c <__cxa_atexit@plt+0x3bab78> │ │ │ │ ldr lr, [pc, #196] @ 3c6f78 <__cxa_atexit@plt+0x3bab94> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -978191,15 +978191,15 @@ │ │ │ │ ldr r2, [pc, #72] @ 3c7860 <__cxa_atexit@plt+0x3bb47c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #-16] │ │ │ │ str r3, [r9, #-12] │ │ │ │ str r1, [r9, #-8] │ │ │ │ str r0, [r9, #-4] │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ mov r6, r9 │ │ │ │ b 3c7840 <__cxa_atexit@plt+0x3bb45c> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -978389,15 +978389,15 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ ldr r2, [pc, #48] @ 3c7b68 <__cxa_atexit@plt+0x3bb784> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #36]! @ 0x24 │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff314 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @@ -978450,15 +978450,15 @@ │ │ │ │ str r9, [r6, #32] │ │ │ │ ldr r2, [pc, #88] @ 3c7c80 <__cxa_atexit@plt+0x3bb89c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #36]! @ 0x24 │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ @@ -978512,15 +978512,15 @@ │ │ │ │ str r0, [r3, #28] │ │ │ │ str r9, [r3, #32] │ │ │ │ ldr r2, [pc, #48] @ 3c7d54 <__cxa_atexit@plt+0x3bb970> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #36]! @ 0x24 │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff128 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ @@ -978785,15 +978785,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ add r1, r3, #12 │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #11 │ │ │ │ - b 3faf20 <__cxa_atexit@plt+0x3eeb3c> │ │ │ │ + b 3faf78 <__cxa_atexit@plt+0x3eeb94> │ │ │ │ mov r6, r3 │ │ │ │ b 3c8188 <__cxa_atexit@plt+0x3bbda4> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -979260,15 +979260,15 @@ │ │ │ │ str r2, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ str r0, [r9, #20] │ │ │ │ str r3, [r9, #24] │ │ │ │ str lr, [r9, #-8] │ │ │ │ str r8, [r9, #-4] │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ ldr r7, [pc, #32] @ 3c890c <__cxa_atexit@plt+0x3bc528> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ @@ -979300,15 +979300,15 @@ │ │ │ │ str r2, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ str r0, [r9, #20] │ │ │ │ str r3, [r9, #24] │ │ │ │ str lr, [r9, #-8] │ │ │ │ str r8, [r9, #-4] │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ ldr r7, [pc, #32] @ 3c89ac <__cxa_atexit@plt+0x3bc5c8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9e8 │ │ │ │ @@ -979347,15 +979347,15 @@ │ │ │ │ str r2, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ str r0, [r9, #20] │ │ │ │ str r3, [r9, #24] │ │ │ │ str lr, [r9, #-8] │ │ │ │ str r8, [r9, #-4] │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3c8a6c <__cxa_atexit@plt+0x3bc688> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ @@ -979376,15 +979376,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mvnseq r6, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ + b 3faba8 <__cxa_atexit@plt+0x3ee7c4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -979431,15 +979431,15 @@ │ │ │ │ bhi 3c8b90 <__cxa_atexit@plt+0x3bc7ac> │ │ │ │ ldr r3, [pc, #48] @ 3c8bac <__cxa_atexit@plt+0x3bc7c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 3c8bb0 <__cxa_atexit@plt+0x3bc7cc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ - b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ + b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ ldr r7, [pc, #28] @ 3c8bb4 <__cxa_atexit@plt+0x3bc7d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @@ -979489,15 +979489,15 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fab70 <__cxa_atexit@plt+0x3ee78c> │ │ │ │ + b 3fabc8 <__cxa_atexit@plt+0x3ee7e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r6, #12, 10 @ 0x3000000 │ │ │ │ ldrteq r3, [sl], #-3556 @ 0xfffff21c │ │ │ │ ldrteq r4, [sl], #-2380 @ 0xfffff6b4 │ │ │ │ @@ -979506,15 +979506,15 @@ │ │ │ │ mvnseq r6, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 3c8cbc <__cxa_atexit@plt+0x3bc8d8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3faae8 <__cxa_atexit@plt+0x3ee704> │ │ │ │ + b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ mvnseq r6, #164, 8 @ 0xa4000000 │ │ │ │ mvnseq r6, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -979522,15 +979522,15 @@ │ │ │ │ bhi 3c8cfc <__cxa_atexit@plt+0x3bc918> │ │ │ │ ldr r3, [pc, #40] @ 3c8d10 <__cxa_atexit@plt+0x3bc92c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 3c8d14 <__cxa_atexit@plt+0x3bc930> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 3facc8 <__cxa_atexit@plt+0x3ee8e4> │ │ │ │ + b 3fad20 <__cxa_atexit@plt+0x3ee93c> │ │ │ │ ldr r7, [pc, #20] @ 3c8d18 <__cxa_atexit@plt+0x3bc934> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mvnseq r6, #124, 8 @ 0x7c000000 │ │ │ │ @@ -979569,15 +979569,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 3c8dcc <__cxa_atexit@plt+0x3bc9e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ + b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ mvnseq r6, #164, 6 @ 0x90000002 │ │ │ │ ldrteq r3, [sl], #-3212 @ 0xfffff374 │ │ │ │ ldrteq r4, [sl], #-2028 @ 0xfffff814 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -979651,15 +979651,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 3c8f0c <__cxa_atexit@plt+0x3bcb28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r3, [sl], #-2876 @ 0xfffff4c4 │ │ │ │ ldrteq r3, [sl], #-2920 @ 0xfffff498 │ │ │ │ mvnseq r6, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -979690,15 +979690,15 @@ │ │ │ │ str r8, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ - b 3faaf8 <__cxa_atexit@plt+0x3ee714> │ │ │ │ + b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -979779,15 +979779,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 3c910c <__cxa_atexit@plt+0x3bcd28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r3, [sl], #-2364 @ 0xfffff6c4 │ │ │ │ ldrteq r3, [sl], #-2408 @ 0xfffff698 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -979802,15 +979802,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 3c916c <__cxa_atexit@plt+0x3bcd88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r5, #188, 6 @ 0xf0000002 │ │ │ │ ldrteq r3, [sl], #-2280 @ 0xfffff718 │ │ │ │ ldrteq r3, [sl], #-2320 @ 0xfffff6f0 │ │ │ │ mvnseq r6, #96 @ 0x60 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -979823,29 +979823,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r9, #3] │ │ │ │ ldr r1, [r9, #7] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r9, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r7, [pc, #12] @ 3c91c4 <__cxa_atexit@plt+0x3bcde0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ mvnseq r6, #56 @ 0x38 │ │ │ │ mvnseq r6, #12 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3c91e8 <__cxa_atexit@plt+0x3bce04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq r5, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -979869,15 +979869,15 @@ │ │ │ │ bx r0 │ │ │ │ cmn r2, #324 @ 0x144 │ │ │ │ bge 3c9268 <__cxa_atexit@plt+0x3bce84> │ │ │ │ ldr r3, [pc, #64] @ 3c929c <__cxa_atexit@plt+0x3bceb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ + b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ ldr r3, [pc, #56] @ 3c92a8 <__cxa_atexit@plt+0x3bcec4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #44] @ 3c92ac <__cxa_atexit@plt+0x3bcec8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ @@ -979895,15 +979895,15 @@ │ │ │ │ mvnseq r5, #8, 30 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3c92d0 <__cxa_atexit@plt+0x3bceec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 404240 <__cxa_atexit@plt+0x3f7e5c> │ │ │ │ + b 404298 <__cxa_atexit@plt+0x3f7eb4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq r5, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -979942,15 +979942,15 @@ │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3c938c <__cxa_atexit@plt+0x3bcfa8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -979969,15 +979969,15 @@ │ │ │ │ str r7, [r3, #28] │ │ │ │ mov r7, r3 │ │ │ │ str lr, [r7, #16]! │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ mvnseq r5, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -980001,15 +980001,15 @@ │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr r2, [r9, #7] │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ str r9, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r7, r9 │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 3c94b8 <__cxa_atexit@plt+0x3bd0d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -980041,15 +980041,15 @@ │ │ │ │ ldr r2, [pc, #48] @ 3c9530 <__cxa_atexit@plt+0x3bd14c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r7, r9 │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r7, [pc, #20] @ 3c9534 <__cxa_atexit@plt+0x3bd150> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ @@ -980068,15 +980068,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3c9588 <__cxa_atexit@plt+0x3bd1a4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq r3, [sl], #-1320 @ 0xfffffad8 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ mvnseq r5, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -980102,15 +980102,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 3c9618 <__cxa_atexit@plt+0x3bd234> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r3, [sl], #-1072 @ 0xfffffbd0 │ │ │ │ ldrteq r3, [sl], #-1116 @ 0xfffffba4 │ │ │ │ mvnseq r4, #152, 28 @ 0x980 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ @@ -980138,42 +980138,42 @@ │ │ │ │ ldrteq r4, [sl], #-24 @ 0xffffffe8 │ │ │ │ mvnseq r4, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 3fae60 <__cxa_atexit@plt+0x3eea7c> │ │ │ │ + b 3faeb8 <__cxa_atexit@plt+0x3eead4> │ │ │ │ mvnseq r5, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r3, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c96d0 <__cxa_atexit@plt+0x3bd2ec> │ │ │ │ ldr r3, [pc, #32] @ 3c96e0 <__cxa_atexit@plt+0x3bd2fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str sl, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r7, [pc, #12] @ 3c96e4 <__cxa_atexit@plt+0x3bd300> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ mvnseq r5, #60, 22 @ 0xf000 │ │ │ │ mvnseq r5, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3c9708 <__cxa_atexit@plt+0x3bd324> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq r5, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -980194,22 +980194,22 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #16]! │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r0, r6} │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 3faaf8 <__cxa_atexit@plt+0x3ee714> │ │ │ │ + b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ cmn r1, #324 @ 0x144 │ │ │ │ bge 3c9798 <__cxa_atexit@plt+0x3bd3b4> │ │ │ │ ldr r3, [pc, #140] @ 3c9818 <__cxa_atexit@plt+0x3bd434> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ + b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ str r7, [r5] │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3c97f8 <__cxa_atexit@plt+0x3bd414> │ │ │ │ ldr lr, [pc, #120] @ 3c9828 <__cxa_atexit@plt+0x3bd444> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -980221,41 +980221,41 @@ │ │ │ │ ldr r5, [pc, #92] @ 3c982c <__cxa_atexit@plt+0x3bd448> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r2] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #20] @ 3c9814 <__cxa_atexit@plt+0x3bd430> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ ldrteq r3, [sl], #-1004 @ 0xfffffc14 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ ldrteq r3, [sl], #-644 @ 0xfffffd7c │ │ │ │ mvnseq r4, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3c9850 <__cxa_atexit@plt+0x3bd46c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 404240 <__cxa_atexit@plt+0x3f7e5c> │ │ │ │ + b 404298 <__cxa_atexit@plt+0x3f7eb4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq r4, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r3, #8]! │ │ │ │ mvn r2, r7 │ │ │ │ @@ -980266,15 +980266,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 3c9908 <__cxa_atexit@plt+0x3bd524> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r0, r2 │ │ │ │ bcc 3c98e4 <__cxa_atexit@plt+0x3bd500> │ │ │ │ ldr r9, [pc, #88] @ 3c990c <__cxa_atexit@plt+0x3bd528> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr lr, [pc, #84] @ 3c9910 <__cxa_atexit@plt+0x3bd52c> │ │ │ │ @@ -980284,22 +980284,22 @@ │ │ │ │ str r9, [r6, #4]! │ │ │ │ str lr, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r6, [pc, #20] @ 3c9900 <__cxa_atexit@plt+0x3bd51c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ mvnseq r4, #108, 24 @ 0x6c00 │ │ │ │ ldrteq r3, [sl], #-464 @ 0xfffffe30 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ ldrteq r3, [sl], #-408 @ 0xfffffe68 │ │ │ │ mvnseq r4, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ @@ -980317,21 +980317,21 @@ │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r3, [pc, #24] @ 3c9988 <__cxa_atexit@plt+0x3bd5a4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ ldrteq r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ mvnseq r5, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -980360,15 +980360,15 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3c9a44 <__cxa_atexit@plt+0x3bd660> │ │ │ │ ldr r5, [pc, #100] @ 3c9a68 <__cxa_atexit@plt+0x3bd684> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ @@ -980405,15 +980405,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c9ad8 <__cxa_atexit@plt+0x3bd6f4> │ │ │ │ ldr r5, [pc, #68] @ 3c9afc <__cxa_atexit@plt+0x3bd718> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ 3c9af8 <__cxa_atexit@plt+0x3bd714> │ │ │ │ @@ -980434,15 +980434,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3c9b3c <__cxa_atexit@plt+0x3bd758> │ │ │ │ ldr r7, [pc, #36] @ 3c9b50 <__cxa_atexit@plt+0x3bd76c> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, sl} │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r7, [pc, #16] @ 3c9b54 <__cxa_atexit@plt+0x3bd770> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ mvnseq r5, #208, 12 @ 0xd000000 │ │ │ │ @@ -980473,15 +980473,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 3c9be4 <__cxa_atexit@plt+0x3bd800> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r2, [sl], #-3684 @ 0xfffff19c │ │ │ │ ldrteq r2, [sl], #-3728 @ 0xfffff170 │ │ │ │ mvnseq r4, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -980492,15 +980492,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3c9c30 <__cxa_atexit@plt+0x3bd84c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r4, #244, 20 @ 0xf4000 │ │ │ │ ldrteq r2, [sl], #-3600 @ 0xfffff1f0 │ │ │ │ mvnseq r4, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -980511,15 +980511,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3c9c7c <__cxa_atexit@plt+0x3bd898> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r4, #168, 20 @ 0xa8000 │ │ │ │ ldrteq r2, [sl], #-3524 @ 0xfffff23c │ │ │ │ mvnseq r5, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r3, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -980528,29 +980528,29 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c9cb4 <__cxa_atexit@plt+0x3bd8d0> │ │ │ │ ldr r3, [pc, #32] @ 3c9cc4 <__cxa_atexit@plt+0x3bd8e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str sl, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r7, [pc, #12] @ 3c9cc8 <__cxa_atexit@plt+0x3bd8e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ mvnseq r5, #176, 10 @ 0x2c000000 │ │ │ │ mvnseq r5, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3c9cec <__cxa_atexit@plt+0x3bd908> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq r5, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -980571,22 +980571,22 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #16]! │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r6} │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 3faaf8 <__cxa_atexit@plt+0x3ee714> │ │ │ │ + b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ cmn r2, #324 @ 0x144 │ │ │ │ bge 3c9d7c <__cxa_atexit@plt+0x3bd998> │ │ │ │ ldr r3, [pc, #64] @ 3c9db0 <__cxa_atexit@plt+0x3bd9cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ + b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ ldr r3, [pc, #60] @ 3c9dc0 <__cxa_atexit@plt+0x3bd9dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #48] @ 3c9dc4 <__cxa_atexit@plt+0x3bd9e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ @@ -980605,15 +980605,15 @@ │ │ │ │ mvnseq r5, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3c9de8 <__cxa_atexit@plt+0x3bda04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 404240 <__cxa_atexit@plt+0x3f7e5c> │ │ │ │ + b 404298 <__cxa_atexit@plt+0x3f7eb4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq r5, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ mvn r1, r7 │ │ │ │ @@ -980645,29 +980645,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #24] @ 3c9e8c <__cxa_atexit@plt+0x3bdaa8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r2, r2, #1 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ mvnseq r4, #192, 16 @ 0xc00000 │ │ │ │ ldrteq r2, [sl], #-3040 @ 0xfffff420 │ │ │ │ mvnseq r4, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrteq r3, [sl], #-2076 @ 0xfffff7e4 │ │ │ │ mvnseq r5, #128, 6 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3c9ec0 <__cxa_atexit@plt+0x3bdadc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r4, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 3c9efc <__cxa_atexit@plt+0x3bdb18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -980699,29 +980699,29 @@ │ │ │ │ blt 3c9f50 <__cxa_atexit@plt+0x3bdb6c> │ │ │ │ ldr r1, [pc, #92] @ 3c9fa8 <__cxa_atexit@plt+0x3bdbc4> │ │ │ │ add r1, pc, r1 │ │ │ │ b 3c9f78 <__cxa_atexit@plt+0x3bdb94> │ │ │ │ ldr r3, [pc, #92] @ 3c9fb4 <__cxa_atexit@plt+0x3bdbd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 3c9f98 <__cxa_atexit@plt+0x3bdbb4> │ │ │ │ ldr r1, [pc, #56] @ 3c9fb0 <__cxa_atexit@plt+0x3bdbcc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #44] @ 3c9fac <__cxa_atexit@plt+0x3bdbc8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #8]! │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r6, [r5, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ ldrteq r2, [sl], #-2772 @ 0xfffff52c │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @@ -980755,15 +980755,15 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3ca070 <__cxa_atexit@plt+0x3bdc8c> │ │ │ │ ldr r5, [pc, #100] @ 3ca094 <__cxa_atexit@plt+0x3bdcb0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ @@ -980800,15 +980800,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ca104 <__cxa_atexit@plt+0x3bdd20> │ │ │ │ ldr r5, [pc, #68] @ 3ca128 <__cxa_atexit@plt+0x3bdd44> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ 3ca124 <__cxa_atexit@plt+0x3bdd40> │ │ │ │ @@ -980829,15 +980829,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3ca168 <__cxa_atexit@plt+0x3bdd84> │ │ │ │ ldr r7, [pc, #36] @ 3ca17c <__cxa_atexit@plt+0x3bdd98> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, sl} │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r7, [pc, #16] @ 3ca180 <__cxa_atexit@plt+0x3bdd9c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ mvnseq r5, #252 @ 0xfc │ │ │ │ @@ -980868,15 +980868,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 3ca210 <__cxa_atexit@plt+0x3bde2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r2, [sl], #-2104 @ 0xfffff7c8 │ │ │ │ ldrteq r2, [sl], #-2148 @ 0xfffff79c │ │ │ │ mvnseq r5, #108 @ 0x6c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ @@ -980904,15 +980904,15 @@ │ │ │ │ ldrteq r3, [sl], #-1056 @ 0xfffffbe0 │ │ │ │ mvnseq r4, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 3faf28 <__cxa_atexit@plt+0x3eeb44> │ │ │ │ + b 3faf80 <__cxa_atexit@plt+0x3eeb9c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ca2e0 <__cxa_atexit@plt+0x3bdefc> │ │ │ │ ldr r2, [pc, #56] @ 3ca2e8 <__cxa_atexit@plt+0x3bdf04> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -980923,15 +980923,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 3ca2f0 <__cxa_atexit@plt+0x3bdf0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r4, #76, 8 @ 0x4c000000 │ │ │ │ ldrteq r2, [sl], #-1892 @ 0xfffff89c │ │ │ │ ldrteq r2, [sl], #-1932 @ 0xfffff874 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -980947,15 +980947,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 3ca350 <__cxa_atexit@plt+0x3bdf6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r4, #236, 6 @ 0xb0000003 │ │ │ │ ldrteq r2, [sl], #-1796 @ 0xfffff8fc │ │ │ │ ldrteq r2, [sl], #-1836 @ 0xfffff8d4 │ │ │ │ mvnseq r4, #76, 30 @ 0x130 │ │ │ │ andeq r0, r3, r6, lsl r0 │ │ │ │ @@ -980965,29 +980965,29 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ca388 <__cxa_atexit@plt+0x3bdfa4> │ │ │ │ ldr r3, [pc, #32] @ 3ca398 <__cxa_atexit@plt+0x3bdfb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str sl, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r7, [pc, #12] @ 3ca39c <__cxa_atexit@plt+0x3bdfb8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ mvnseq r4, #48, 30 @ 0xc0 │ │ │ │ mvnseq r4, #4, 30 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ca3c0 <__cxa_atexit@plt+0x3bdfdc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq r4, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -981008,22 +981008,22 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #16]! │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r0, r6} │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 3faaf8 <__cxa_atexit@plt+0x3ee714> │ │ │ │ + b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ cmn r1, #324 @ 0x144 │ │ │ │ bge 3ca450 <__cxa_atexit@plt+0x3be06c> │ │ │ │ ldr r3, [pc, #140] @ 3ca4d0 <__cxa_atexit@plt+0x3be0ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ + b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ str r7, [r5] │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3ca4b0 <__cxa_atexit@plt+0x3be0cc> │ │ │ │ ldr lr, [pc, #120] @ 3ca4e0 <__cxa_atexit@plt+0x3be0fc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -981035,41 +981035,41 @@ │ │ │ │ ldr r5, [pc, #92] @ 3ca4e4 <__cxa_atexit@plt+0x3be100> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r2] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r6, [pc, #20] @ 3ca4cc <__cxa_atexit@plt+0x3be0e8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, asr #6 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ ldrteq r2, [sl], #-1844 @ 0xfffff8cc │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ ldrteq r2, [sl], #-1484 @ 0xfffffa34 │ │ │ │ mvnseq r4, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ca508 <__cxa_atexit@plt+0x3be124> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 404240 <__cxa_atexit@plt+0x3f7e5c> │ │ │ │ + b 404298 <__cxa_atexit@plt+0x3f7eb4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq r4, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r3, #8]! │ │ │ │ mvn r2, r7 │ │ │ │ @@ -981105,25 +981105,25 @@ │ │ │ │ str r9, [r6, #4]! │ │ │ │ str lr, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r2, [pc, #248] @ 3ca6b8 <__cxa_atexit@plt+0x3be2d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #244] @ 3ca6bc <__cxa_atexit@plt+0x3be2d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 3ca688 <__cxa_atexit@plt+0x3be2a4> │ │ │ │ ldr r2, [r2, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -981132,32 +981132,32 @@ │ │ │ │ ldr r3, [pc, #200] @ 3ca6d4 <__cxa_atexit@plt+0x3be2f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #196] @ 3ca6d8 <__cxa_atexit@plt+0x3be2f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #8]! │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r2, [pc, #128] @ 3ca6ac <__cxa_atexit@plt+0x3be2c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #124] @ 3ca6b0 <__cxa_atexit@plt+0x3be2cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #8]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r6, [r5, #4] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fab08 <__cxa_atexit@plt+0x3ee724> │ │ │ │ + b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ ldr r6, [pc, #84] @ 3ca6a8 <__cxa_atexit@plt+0x3be2c4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r6, [pc, #88] @ 3ca6c8 <__cxa_atexit@plt+0x3be2e4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ @@ -981196,15 +981196,15 @@ │ │ │ │ ldr r1, [pc, #56] @ 3ca744 <__cxa_atexit@plt+0x3be360> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fab08 <__cxa_atexit@plt+0x3ee724> │ │ │ │ + b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ ldr r3, [pc, #28] @ 3ca748 <__cxa_atexit@plt+0x3be364> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -981225,25 +981225,25 @@ │ │ │ │ ldr r3, [pc, #104] @ 3ca7e8 <__cxa_atexit@plt+0x3be404> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 3ca7ec <__cxa_atexit@plt+0x3be408> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #8]! │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r2, [pc, #60] @ 3ca7dc <__cxa_atexit@plt+0x3be3f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #56] @ 3ca7e0 <__cxa_atexit@plt+0x3be3fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #8]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r6, [r5, #4] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fab08 <__cxa_atexit@plt+0x3ee724> │ │ │ │ + b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ ldr r6, [pc, #28] @ 3ca7e4 <__cxa_atexit@plt+0x3be400> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -981268,21 +981268,21 @@ │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r3, [pc, #24] @ 3ca864 <__cxa_atexit@plt+0x3be480> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ ldrteq r2, [sl], #-560 @ 0xfffffdd0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ mvnseq r4, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -981311,15 +981311,15 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3ca920 <__cxa_atexit@plt+0x3be53c> │ │ │ │ ldr r5, [pc, #100] @ 3ca944 <__cxa_atexit@plt+0x3be560> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ @@ -981356,15 +981356,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ca9b4 <__cxa_atexit@plt+0x3be5d0> │ │ │ │ ldr r5, [pc, #68] @ 3ca9d8 <__cxa_atexit@plt+0x3be5f4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ 3ca9d4 <__cxa_atexit@plt+0x3be5f0> │ │ │ │ @@ -981385,15 +981385,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3caa18 <__cxa_atexit@plt+0x3be634> │ │ │ │ ldr r7, [pc, #36] @ 3caa2c <__cxa_atexit@plt+0x3be648> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, sl} │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r7, [pc, #16] @ 3caa30 <__cxa_atexit@plt+0x3be64c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ mvnseq r4, #160, 16 @ 0xa00000 │ │ │ │ @@ -981414,15 +981414,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3caaa4 <__cxa_atexit@plt+0x3be6c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r4, #148, 16 @ 0x940000 │ │ │ │ mvnseq r4, #160, 16 @ 0xa00000 │ │ │ │ ldrteq r1, [sl], #-4004 @ 0xfffff05c │ │ │ │ @@ -981443,15 +981443,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3cab18 <__cxa_atexit@plt+0x3be734> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r4, #152, 16 @ 0x980000 │ │ │ │ mvnseq r4, #164, 16 @ 0xa40000 │ │ │ │ ldrteq r1, [sl], #-3888 @ 0xfffff0d0 │ │ │ │ @@ -981501,15 +981501,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3cabe8 <__cxa_atexit@plt+0x3be804> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ mvnseq r4, #0, 16 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #60] @ 3cac40 <__cxa_atexit@plt+0x3be85c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -981521,15 +981521,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #36] @ 3cac48 <__cxa_atexit@plt+0x3be864> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #-4] │ │ │ │ ldr r8, [r3, #4] │ │ │ │ str r7, [r3, #4] │ │ │ │ add r9, r1, #1 │ │ │ │ - b 3fae90 <__cxa_atexit@plt+0x3eeaac> │ │ │ │ + b 3faee8 <__cxa_atexit@plt+0x3eeb04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ mvnseq r3, #216, 20 @ 0xd8000 │ │ │ │ mvnseq r4, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ @@ -981538,15 +981538,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cac80 <__cxa_atexit@plt+0x3be89c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fae90 <__cxa_atexit@plt+0x3eeaac> │ │ │ │ + b 3faee8 <__cxa_atexit@plt+0x3eeb04> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq r3, #148, 20 @ 0x94000 │ │ │ │ mvnseq r4, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r2, [pc, #56] @ 3cacd4 <__cxa_atexit@plt+0x3be8f0> │ │ │ │ @@ -981558,28 +981558,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3caccc <__cxa_atexit@plt+0x3be8e8> │ │ │ │ ldr r5, [pc, #28] @ 3cacd8 <__cxa_atexit@plt+0x3be8f4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae80 <__cxa_atexit@plt+0x3eea9c> │ │ │ │ + b 3faed8 <__cxa_atexit@plt+0x3eeaf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ mvnseq r4, #0, 14 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3cad00 <__cxa_atexit@plt+0x3be91c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae80 <__cxa_atexit@plt+0x3eea9c> │ │ │ │ + b 3faed8 <__cxa_atexit@plt+0x3eeaf4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r4, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #108] @ 3cad88 <__cxa_atexit@plt+0x3be9a4> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -981598,15 +981598,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ 3cad94 <__cxa_atexit@plt+0x3be9b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3faf30 <__cxa_atexit@plt+0x3eeb4c> │ │ │ │ + b 3faf88 <__cxa_atexit@plt+0x3eeba4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -981631,15 +981631,15 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r5, [pc, #28] @ 3cae00 <__cxa_atexit@plt+0x3bea1c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3faf30 <__cxa_atexit@plt+0x3eeb4c> │ │ │ │ + b 3faf88 <__cxa_atexit@plt+0x3eeba4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrteq r2, [sl], #-2212 @ 0xfffff75c │ │ │ │ mvnseq r4, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ @@ -981649,15 +981649,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #12] @ 3cae3c <__cxa_atexit@plt+0x3bea58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3faf30 <__cxa_atexit@plt+0x3eeb4c> │ │ │ │ + b 3faf88 <__cxa_atexit@plt+0x3eeba4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrteq r2, [sl], #-2136 @ 0xfffff7a8 │ │ │ │ mvnseq r4, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 3cae74 <__cxa_atexit@plt+0x3bea90> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -981675,37 +981675,37 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3caea0 <__cxa_atexit@plt+0x3beabc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r4, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3caed4 <__cxa_atexit@plt+0x3beaf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [pc, #12] @ 3caed8 <__cxa_atexit@plt+0x3beaf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrteq r2, [sl], #-1980 @ 0xfffff844 │ │ │ │ mvnseq r3, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae80 <__cxa_atexit@plt+0x3eea9c> │ │ │ │ + b 3faed8 <__cxa_atexit@plt+0x3eeaf4> │ │ │ │ mvnseq r4, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3caf40 <__cxa_atexit@plt+0x3beb5c> │ │ │ │ @@ -982129,15 +982129,15 @@ │ │ │ │ eor r3, r3, r3, lsr #13 │ │ │ │ mul r3, r3, r8 │ │ │ │ eor r1, r3, r3, lsr #16 │ │ │ │ asr r3, r3, #31 │ │ │ │ stm sp, {r1, r3} │ │ │ │ add r0, r7, #8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3faf38 <__cxa_atexit@plt+0x3eeb54> │ │ │ │ + bl 3faf90 <__cxa_atexit@plt+0x3eebac> │ │ │ │ rsb r7, r0, #0 │ │ │ │ umull r7, r3, r7, sl │ │ │ │ eor r7, r3, r7 │ │ │ │ sub r7, r7, r0 │ │ │ │ rev r3, sl │ │ │ │ b 3cb668 <__cxa_atexit@plt+0x3bf284> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -982152,15 +982152,15 @@ │ │ │ │ eor r3, r3, r3, lsr #13 │ │ │ │ mul r3, r3, r8 │ │ │ │ eor r1, r3, r3, lsr #16 │ │ │ │ asr r3, r3, #31 │ │ │ │ stm sp, {r1, r3} │ │ │ │ add r0, r7, #8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3faf38 <__cxa_atexit@plt+0x3eeb54> │ │ │ │ + bl 3faf90 <__cxa_atexit@plt+0x3eebac> │ │ │ │ umull r7, r3, r0, sl │ │ │ │ rev r2, sl │ │ │ │ add r2, r2, r0 │ │ │ │ eor r7, r3, r7 │ │ │ │ add r7, r2, r7 │ │ │ │ b 3cb66c <__cxa_atexit@plt+0x3bf288> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -982359,15 +982359,15 @@ │ │ │ │ strb r1, [r8, #11] │ │ │ │ strb r2, [r8, #10] │ │ │ │ strb r2, [r8, #9] │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r8, #4] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r9 │ │ │ │ - b 404d30 <__cxa_atexit@plt+0x3f894c> │ │ │ │ + b 404d88 <__cxa_atexit@plt+0x3f89a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -982582,15 +982582,15 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #80] @ 3cbd0c <__cxa_atexit@plt+0x3bf928> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -982714,15 +982714,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3cbedc <__cxa_atexit@plt+0x3bfaf8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ bne 3cbf30 <__cxa_atexit@plt+0x3bfb4c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -982843,15 +982843,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 3cc0f4 <__cxa_atexit@plt+0x3bfd10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #128 @ 0x80 │ │ │ │ - b 404720 <__cxa_atexit@plt+0x3f833c> │ │ │ │ + b 404778 <__cxa_atexit@plt+0x3f8394> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrteq r0, [sl], #-2388 @ 0xfffff6ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -982951,15 +982951,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 3cc29c <__cxa_atexit@plt+0x3bfeb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faed0 <__cxa_atexit@plt+0x3eeaec> │ │ │ │ + b 3faf28 <__cxa_atexit@plt+0x3eeb44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrteq r0, [sl], #-1956 @ 0xfffff85c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -983097,15 +983097,15 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #80] @ 3cc518 <__cxa_atexit@plt+0x3c0134> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -983229,15 +983229,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3cc6e8 <__cxa_atexit@plt+0x3c0304> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ bne 3cc774 <__cxa_atexit@plt+0x3c0390> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmn r2, #128 @ 0x80 │ │ │ │ @@ -983463,15 +983463,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 3ccaa4 <__cxa_atexit@plt+0x3c06c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ - b 404720 <__cxa_atexit@plt+0x3f833c> │ │ │ │ + b 404778 <__cxa_atexit@plt+0x3f8394> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrteq pc, [r9], #-4004 @ 0xfffff05c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -983571,15 +983571,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 3ccc4c <__cxa_atexit@plt+0x3c0868> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faed0 <__cxa_atexit@plt+0x3eeaec> │ │ │ │ + b 3faf28 <__cxa_atexit@plt+0x3eeb44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrteq pc, [r9], #-3572 @ 0xfffff20c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -983717,15 +983717,15 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #80] @ 3ccec8 <__cxa_atexit@plt+0x3c0ae4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -983849,15 +983849,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3cd098 <__cxa_atexit@plt+0x3c0cb4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ bne 3cd124 <__cxa_atexit@plt+0x3c0d40> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmn r2, #32768 @ 0x8000 │ │ │ │ @@ -984256,15 +984256,15 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #80] @ 3cd734 <__cxa_atexit@plt+0x3c1350> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -984388,15 +984388,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3cd904 <__cxa_atexit@plt+0x3c1520> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ bne 3cd958 <__cxa_atexit@plt+0x3c1574> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -984511,15 +984511,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 3cdafc <__cxa_atexit@plt+0x3c1718> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faf40 <__cxa_atexit@plt+0x3eeb5c> │ │ │ │ + b 3faf98 <__cxa_atexit@plt+0x3eebb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrteq lr, [r9], #-3908 @ 0xfffff0bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -984535,15 +984535,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa5c8 <__cxa_atexit@plt+0x3ee1e4> │ │ │ │ + b 3fa5f0 <__cxa_atexit@plt+0x3ee20c> │ │ │ │ ldrteq pc, [r9], #-664 @ 0xfffffd68 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3cdb90 <__cxa_atexit@plt+0x3c17ac> │ │ │ │ ldr r2, [pc, #40] @ 3cdb98 <__cxa_atexit@plt+0x3c17b4> │ │ │ │ @@ -984551,15 +984551,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 3cdb9c <__cxa_atexit@plt+0x3c17b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faf40 <__cxa_atexit@plt+0x3eeb5c> │ │ │ │ + b 3faf98 <__cxa_atexit@plt+0x3eebb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrteq lr, [r9], #-3748 @ 0xfffff15c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -984575,15 +984575,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa5c8 <__cxa_atexit@plt+0x3ee1e4> │ │ │ │ + b 3fa5f0 <__cxa_atexit@plt+0x3ee20c> │ │ │ │ ldrteq pc, [r9], #-504 @ 0xfffffe08 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3cdc94 <__cxa_atexit@plt+0x3c18b0> │ │ │ │ @@ -984613,15 +984613,15 @@ │ │ │ │ strb r1, [r6, #10] │ │ │ │ strb r1, [r6, #9] │ │ │ │ mov r1, #8 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r8, fp │ │ │ │ b 3cdda4 <__cxa_atexit@plt+0x3c19c0> │ │ │ │ ldr r7, [pc, #44] @ 3cdcc8 <__cxa_atexit@plt+0x3c18e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -984660,15 +984660,15 @@ │ │ │ │ strb r3, [r8, #14] │ │ │ │ strb r3, [r8, #13] │ │ │ │ strb r3, [r8, #11] │ │ │ │ strb r3, [r8, #10] │ │ │ │ strb r3, [r8, #9] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r8, #4] │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ ldr r3, [pc, #24] @ 3cdd64 <__cxa_atexit@plt+0x3c1980> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @@ -984716,15 +984716,15 @@ │ │ │ │ strb r1, [r9, #11] │ │ │ │ strb r1, [r9, #10] │ │ │ │ strb r1, [r9, #9] │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r9, #4] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3cde70 <__cxa_atexit@plt+0x3c1a8c> │ │ │ │ ldr r3, [pc, #84] @ 3cde90 <__cxa_atexit@plt+0x3c1aac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 3cde94 <__cxa_atexit@plt+0x3c1ab0> │ │ │ │ @@ -984775,15 +984775,15 @@ │ │ │ │ strb r2, [r9, #13] │ │ │ │ strb r2, [r9, #11] │ │ │ │ strb r2, [r9, #10] │ │ │ │ strb r2, [r9, #9] │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r9, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ ldr r3, [pc, #24] @ 3cdf30 <__cxa_atexit@plt+0x3c1b4c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @@ -984905,15 +984905,15 @@ │ │ │ │ strb r2, [r9, #15] │ │ │ │ strb r3, [r9, #14] │ │ │ │ strb r3, [r9, #13] │ │ │ │ strb r3, [r9, #11] │ │ │ │ strb r3, [r9, #10] │ │ │ │ strb r3, [r9, #9] │ │ │ │ str r1, [r9, #4] │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -984956,15 +984956,15 @@ │ │ │ │ strb r3, [r9, #13] │ │ │ │ strb r3, [r9, #11] │ │ │ │ strb r3, [r9, #10] │ │ │ │ strb r3, [r9, #9] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r9, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ ldr r3, [pc, #24] @ 3ce204 <__cxa_atexit@plt+0x3c1e20> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @@ -984978,20 +984978,20 @@ │ │ │ │ mvn r2, r7 │ │ │ │ tst r2, #3 │ │ │ │ bne 3ce23c <__cxa_atexit@plt+0x3c1e58> │ │ │ │ ldr r3, [pc, #36] @ 3ce254 <__cxa_atexit@plt+0x3c1e70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b 404d30 <__cxa_atexit@plt+0x3f894c> │ │ │ │ + b 404d88 <__cxa_atexit@plt+0x3f89a4> │ │ │ │ ldr r2, [pc, #12] @ 3ce250 <__cxa_atexit@plt+0x3c1e6c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 404d30 <__cxa_atexit@plt+0x3f894c> │ │ │ │ + b 404d88 <__cxa_atexit@plt+0x3f89a4> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -985252,15 +985252,15 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #80] @ 3ce6c4 <__cxa_atexit@plt+0x3c22e0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -985384,15 +985384,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3ce894 <__cxa_atexit@plt+0x3c24b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 3cdc00 <__cxa_atexit@plt+0x3c181c> │ │ │ │ mvnseq r0, #196, 22 @ 0x31000 │ │ │ │ @@ -985414,15 +985414,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3ce90c <__cxa_atexit@plt+0x3c2528> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 3cdc00 <__cxa_atexit@plt+0x3c181c> │ │ │ │ mvnseq r0, #168, 24 @ 0xa800 │ │ │ │ @@ -985532,15 +985532,15 @@ │ │ │ │ strb r2, [r8, #11] │ │ │ │ strb r2, [r8, #10] │ │ │ │ strb r2, [r8, #9] │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r8, #4] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r9 │ │ │ │ - b 404d30 <__cxa_atexit@plt+0x3f894c> │ │ │ │ + b 404d88 <__cxa_atexit@plt+0x3f89a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -985646,15 +985646,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 3cecb8 <__cxa_atexit@plt+0x3c28d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faf48 <__cxa_atexit@plt+0x3eeb64> │ │ │ │ + b 3fafa0 <__cxa_atexit@plt+0x3eebbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrteq sp, [r9], #-3464 @ 0xfffff278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -985682,15 +985682,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 3ced48 <__cxa_atexit@plt+0x3c2964> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faf48 <__cxa_atexit@plt+0x3eeb64> │ │ │ │ + b 3fafa0 <__cxa_atexit@plt+0x3eebbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrteq sp, [r9], #-3320 @ 0xfffff308 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -985827,15 +985827,15 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #80] @ 3cefc0 <__cxa_atexit@plt+0x3c2bdc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -985959,15 +985959,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3cf190 <__cxa_atexit@plt+0x3c2dac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq 3cf1c8 <__cxa_atexit@plt+0x3c2de4> │ │ │ │ @@ -985993,15 +985993,15 @@ │ │ │ │ str r1, [r9, #-8]! │ │ │ │ strb r2, [r9, #11] │ │ │ │ strb r2, [r9, #10] │ │ │ │ strb r2, [r9, #9] │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r9, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ ldr r7, [pc, #128] @ 3cf2a0 <__cxa_atexit@plt+0x3c2ebc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ str r7, [r5] │ │ │ │ @@ -986055,15 +986055,15 @@ │ │ │ │ str r1, [r9, #-8]! │ │ │ │ strb r2, [r9, #11] │ │ │ │ strb r2, [r9, #10] │ │ │ │ strb r2, [r9, #9] │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r9, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ ldr r3, [pc, #24] @ 3cf330 <__cxa_atexit@plt+0x3c2f4c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -986222,15 +986222,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 3cf5c0 <__cxa_atexit@plt+0x3c31dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ - b 404720 <__cxa_atexit@plt+0x3f833c> │ │ │ │ + b 404778 <__cxa_atexit@plt+0x3f8394> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrteq sp, [r9], #-1160 @ 0xfffffb78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -986330,15 +986330,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 3cf768 <__cxa_atexit@plt+0x3c3384> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faf48 <__cxa_atexit@plt+0x3eeb64> │ │ │ │ + b 3fafa0 <__cxa_atexit@plt+0x3eebbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrteq sp, [r9], #-728 @ 0xfffffd28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -986476,15 +986476,15 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #80] @ 3cf9e4 <__cxa_atexit@plt+0x3c3600> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -986608,15 +986608,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3cfbb4 <__cxa_atexit@plt+0x3c37d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ bne 3cfc40 <__cxa_atexit@plt+0x3c385c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -986843,15 +986843,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ orr r8, r8, #65280 @ 0xff00 │ │ │ │ mov r5, r9 │ │ │ │ - b 404720 <__cxa_atexit@plt+0x3f833c> │ │ │ │ + b 404778 <__cxa_atexit@plt+0x3f8394> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ldrteq ip, [r9], #-2776 @ 0xfffff528 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -986951,15 +986951,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 3d011c <__cxa_atexit@plt+0x3c3d38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faf48 <__cxa_atexit@plt+0x3eeb64> │ │ │ │ + b 3fafa0 <__cxa_atexit@plt+0x3eebbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrteq ip, [r9], #-2340 @ 0xfffff6dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -987097,15 +987097,15 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #80] @ 3d0398 <__cxa_atexit@plt+0x3c3fb4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -987229,15 +987229,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d0568 <__cxa_atexit@plt+0x3c4184> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ bne 3d05f4 <__cxa_atexit@plt+0x3c4210> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -987527,15 +987527,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 3d0a1c <__cxa_atexit@plt+0x3c4638> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faf48 <__cxa_atexit@plt+0x3eeb64> │ │ │ │ + b 3fafa0 <__cxa_atexit@plt+0x3eebbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrteq ip, [r9], #-36 @ 0xffffffdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -987563,15 +987563,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 3d0aac <__cxa_atexit@plt+0x3c46c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faf48 <__cxa_atexit@plt+0x3eeb64> │ │ │ │ + b 3fafa0 <__cxa_atexit@plt+0x3eebbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrteq fp, [r9], #-3988 @ 0xfffff06c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -987708,15 +987708,15 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #80] @ 3d0d24 <__cxa_atexit@plt+0x3c4940> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -987840,15 +987840,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d0ef4 <__cxa_atexit@plt+0x3c4b10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq 3d0f2c <__cxa_atexit@plt+0x3c4b48> │ │ │ │ @@ -987874,15 +987874,15 @@ │ │ │ │ str r1, [r9, #-8]! │ │ │ │ strb r2, [r9, #11] │ │ │ │ strb r2, [r9, #10] │ │ │ │ strb r2, [r9, #9] │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r9, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ ldr r7, [pc, #128] @ 3d1004 <__cxa_atexit@plt+0x3c4c20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ str r7, [r5] │ │ │ │ @@ -987936,15 +987936,15 @@ │ │ │ │ str r1, [r9, #-8]! │ │ │ │ strb r2, [r9, #11] │ │ │ │ strb r2, [r9, #10] │ │ │ │ strb r2, [r9, #9] │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r9, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ ldr r3, [pc, #24] @ 3d1094 <__cxa_atexit@plt+0x3c4cb0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -988121,15 +988121,15 @@ │ │ │ │ strb r2, [r8, #11] │ │ │ │ strb r2, [r8, #10] │ │ │ │ strb r2, [r8, #9] │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r8, #4] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r9 │ │ │ │ - b 404d30 <__cxa_atexit@plt+0x3f894c> │ │ │ │ + b 404d88 <__cxa_atexit@plt+0x3f89a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -988235,15 +988235,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 3d152c <__cxa_atexit@plt+0x3c5148> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faf50 <__cxa_atexit@plt+0x3eeb6c> │ │ │ │ + b 3fafa8 <__cxa_atexit@plt+0x3eebc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrteq fp, [r9], #-1300 @ 0xfffffaec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -988259,15 +988259,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa5c8 <__cxa_atexit@plt+0x3ee1e4> │ │ │ │ + b 3fa5f0 <__cxa_atexit@plt+0x3ee20c> │ │ │ │ ldrteq fp, [r9], #-2140 @ 0xfffff7a4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d15c0 <__cxa_atexit@plt+0x3c51dc> │ │ │ │ ldr r2, [pc, #40] @ 3d15c8 <__cxa_atexit@plt+0x3c51e4> │ │ │ │ @@ -988275,15 +988275,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 3d15cc <__cxa_atexit@plt+0x3c51e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faf50 <__cxa_atexit@plt+0x3eeb6c> │ │ │ │ + b 3fafa8 <__cxa_atexit@plt+0x3eebc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrteq fp, [r9], #-1140 @ 0xfffffb8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -988299,15 +988299,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3fa5c8 <__cxa_atexit@plt+0x3ee1e4> │ │ │ │ + b 3fa5f0 <__cxa_atexit@plt+0x3ee20c> │ │ │ │ ldrteq fp, [r9], #-1980 @ 0xfffff844 │ │ │ │ mvnseq lr, #24, 2 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -988424,15 +988424,15 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #80] @ 3d1854 <__cxa_atexit@plt+0x3c5470> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -988556,15 +988556,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d1a24 <__cxa_atexit@plt+0x3c5640> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq 3d1a5c <__cxa_atexit@plt+0x3c5678> │ │ │ │ @@ -988594,15 +988594,15 @@ │ │ │ │ strb r2, [r9, #13] │ │ │ │ strb r2, [r9, #11] │ │ │ │ strb r2, [r9, #10] │ │ │ │ strb r2, [r9, #9] │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r9, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ ldr r7, [pc, #128] @ 3d1b44 <__cxa_atexit@plt+0x3c5760> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ str r7, [r5] │ │ │ │ @@ -988660,15 +988660,15 @@ │ │ │ │ strb r2, [r9, #13] │ │ │ │ strb r2, [r9, #11] │ │ │ │ strb r2, [r9, #10] │ │ │ │ strb r2, [r9, #9] │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r9, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ ldr r3, [pc, #24] @ 3d1be4 <__cxa_atexit@plt+0x3c5800> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @@ -988820,15 +988820,15 @@ │ │ │ │ bhi 3d1e44 <__cxa_atexit@plt+0x3c5a60> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3d1e4c <__cxa_atexit@plt+0x3c5a68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa630 <__cxa_atexit@plt+0x3ee24c> │ │ │ │ + b 3fa658 <__cxa_atexit@plt+0x3ee274> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq sl, [r9], #-3052 @ 0xfffff414 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -988849,15 +988849,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 3d1edc <__cxa_atexit@plt+0x3c5af8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 3faf58 <__cxa_atexit@plt+0x3eeb74> │ │ │ │ + b 3fafb0 <__cxa_atexit@plt+0x3eebcc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -988871,15 +988871,15 @@ │ │ │ │ bhi 3d1f10 <__cxa_atexit@plt+0x3c5b2c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3d1f18 <__cxa_atexit@plt+0x3c5b34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa628 <__cxa_atexit@plt+0x3ee244> │ │ │ │ + b 3fa650 <__cxa_atexit@plt+0x3ee26c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq sl, [r9], #-2848 @ 0xfffff4e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -988900,15 +988900,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 3d1fa8 <__cxa_atexit@plt+0x3c5bc4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 3faf58 <__cxa_atexit@plt+0x3eeb74> │ │ │ │ + b 3fafb0 <__cxa_atexit@plt+0x3eebcc> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -988926,34 +988926,34 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ 3d1ff8 <__cxa_atexit@plt+0x3c5c14> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrteq sl, [r9], #-2632 @ 0xfffff5b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3d2018 <__cxa_atexit@plt+0x3c5c34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3d2038 <__cxa_atexit@plt+0x3c5c54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldrteq sl, [r9], #-2600 @ 0xfffff5d8 │ │ │ │ mvnseq ip, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d2078 <__cxa_atexit@plt+0x3c5c94> │ │ │ │ @@ -989060,15 +989060,15 @@ │ │ │ │ ldr r1, [pc, #76] @ 3d2238 <__cxa_atexit@plt+0x3c5e54> │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #1 │ │ │ │ str r8, [r5, #-8] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r8, r2 │ │ │ │ - b 3fae58 <__cxa_atexit@plt+0x3eea74> │ │ │ │ + b 3faeb0 <__cxa_atexit@plt+0x3eeacc> │ │ │ │ mov r6, r3 │ │ │ │ b 3d2214 <__cxa_atexit@plt+0x3c5e30> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #32] @ 3d223c <__cxa_atexit@plt+0x3c5e58> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -989100,15 +989100,15 @@ │ │ │ │ str r3, [r5, #16] │ │ │ │ cmp r2, #324 @ 0x144 │ │ │ │ ble 3d22d8 <__cxa_atexit@plt+0x3c5ef4> │ │ │ │ ldr r3, [pc, #264] @ 3d23a0 <__cxa_atexit@plt+0x3c5fbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ + b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ ldr r7, [pc, #224] @ 3d238c <__cxa_atexit@plt+0x3c5fa8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ tst r3, #3 │ │ │ │ beq 3d2318 <__cxa_atexit@plt+0x3c5f34> │ │ │ │ ldr r9, [r3, #7] │ │ │ │ @@ -989154,15 +989154,15 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #56] @ 3d23a4 <__cxa_atexit@plt+0x3c5fc0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr #9 │ │ │ │ ldrteq fp, [r9], #-872 @ 0xfffffc98 │ │ │ │ @@ -989182,15 +989182,15 @@ │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #324 @ 0x144 │ │ │ │ ble 3d2400 <__cxa_atexit@plt+0x3c601c> │ │ │ │ ldr r3, [pc, #116] @ 3d2454 <__cxa_atexit@plt+0x3c6070> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ + b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ ldr r7, [pc, #100] @ 3d2458 <__cxa_atexit@plt+0x3c6074> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #64] @ 3d2448 <__cxa_atexit@plt+0x3c6064> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -989219,45 +989219,45 @@ │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d2480 <__cxa_atexit@plt+0x3c609c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ + b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq sp, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3d24ac <__cxa_atexit@plt+0x3c60c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 3faf60 <__cxa_atexit@plt+0x3eeb7c> │ │ │ │ + b 3fafb8 <__cxa_atexit@plt+0x3eebd4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ mvnseq sp, #176, 4 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 3d24e4 <__cxa_atexit@plt+0x3c6100> │ │ │ │ ldr r2, [pc, #36] @ 3d24fc <__cxa_atexit@plt+0x3c6118> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 404240 <__cxa_atexit@plt+0x3f7e5c> │ │ │ │ + b 404298 <__cxa_atexit@plt+0x3f7eb4> │ │ │ │ ldr r3, [pc, #12] @ 3d24f8 <__cxa_atexit@plt+0x3c6114> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b 404240 <__cxa_atexit@plt+0x3f7e5c> │ │ │ │ + b 404298 <__cxa_atexit@plt+0x3f7eb4> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ mvnseq ip, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -989308,27 +989308,27 @@ │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d25e4 <__cxa_atexit@plt+0x3c6200> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #24] @ 3d2614 <__cxa_atexit@plt+0x3c6230> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae58 <__cxa_atexit@plt+0x3eea74> │ │ │ │ + b 3faeb0 <__cxa_atexit@plt+0x3eeacc> │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ mvnseq ip, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, r7 │ │ │ │ ble 3d2644 <__cxa_atexit@plt+0x3c6260> │ │ │ │ @@ -989378,27 +989378,27 @@ │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d26fc <__cxa_atexit@plt+0x3c6318> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #24] @ 3d272c <__cxa_atexit@plt+0x3c6348> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae58 <__cxa_atexit@plt+0x3eea74> │ │ │ │ + b 3faeb0 <__cxa_atexit@plt+0x3eeacc> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ mvnseq ip, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 3d2764 <__cxa_atexit@plt+0x3c6380> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -989415,27 +989415,27 @@ │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d2790 <__cxa_atexit@plt+0x3c63ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #24] @ 3d27c0 <__cxa_atexit@plt+0x3c63dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae58 <__cxa_atexit@plt+0x3eea74> │ │ │ │ + b 3faeb0 <__cxa_atexit@plt+0x3eeacc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3d27ec <__cxa_atexit@plt+0x3c6408> │ │ │ │ ldr r7, [pc, #40] @ 3d2808 <__cxa_atexit@plt+0x3c6424> │ │ │ │ @@ -989444,15 +989444,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 3d2804 <__cxa_atexit@plt+0x3c6420> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae68 <__cxa_atexit@plt+0x3eea84> │ │ │ │ + b 3faec0 <__cxa_atexit@plt+0x3eeadc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrteq sl, [r9], #-684 @ 0xfffffd54 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3d2834 <__cxa_atexit@plt+0x3c6450> │ │ │ │ @@ -989549,15 +989549,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #68] @ 3d29d8 <__cxa_atexit@plt+0x3c65f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r8, {r5, r7} │ │ │ │ str r3, [r8, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ + b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -989683,15 +989683,15 @@ │ │ │ │ mov r7, #-2147483648 @ 0x80000000 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [pc, #56] @ 3d2be8 <__cxa_atexit@plt+0x3c6804> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r8, {r3, r5, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ + b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -989722,15 +989722,15 @@ │ │ │ │ orr r7, r7, #1879048192 @ 0x70000000 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [pc, #56] @ 3d2c84 <__cxa_atexit@plt+0x3c68a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r8, {r3, r5, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ + b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -989876,15 +989876,15 @@ │ │ │ │ tst r9, #3 │ │ │ │ beq 3d2ed4 <__cxa_atexit@plt+0x3c6af0> │ │ │ │ ldr r7, [pc, #56] @ 3d2eec <__cxa_atexit@plt+0x3c6b08> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ - b 3faf68 <__cxa_atexit@plt+0x3eeb84> │ │ │ │ + b 3fafc0 <__cxa_atexit@plt+0x3eebdc> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ @@ -989905,28 +989905,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3d2f38 <__cxa_atexit@plt+0x3c6b54> │ │ │ │ ldr r5, [pc, #28] @ 3d2f44 <__cxa_atexit@plt+0x3c6b60> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 3faf68 <__cxa_atexit@plt+0x3eeb84> │ │ │ │ + b 3fafc0 <__cxa_atexit@plt+0x3eebdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ mvnseq ip, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d2f6c <__cxa_atexit@plt+0x3c6b88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3faf68 <__cxa_atexit@plt+0x3eeb84> │ │ │ │ + b 3fafc0 <__cxa_atexit@plt+0x3eebdc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -989939,15 +989939,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3d2fc4 <__cxa_atexit@plt+0x3c6be0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa5f8 <__cxa_atexit@plt+0x3ee214> │ │ │ │ + b 3fa620 <__cxa_atexit@plt+0x3ee23c> │ │ │ │ ldrteq r9, [r9], #-3644 @ 0xfffff1c4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ mvnseq ip, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -989975,23 +989975,23 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d3050 <__cxa_atexit@plt+0x3c6c6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fae80 <__cxa_atexit@plt+0x3eea9c> │ │ │ │ + b 3faed8 <__cxa_atexit@plt+0x3eeaf4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq ip, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3faf70 <__cxa_atexit@plt+0x3eeb8c> │ │ │ │ + b 3fafc8 <__cxa_atexit@plt+0x3eebe4> │ │ │ │ mvnseq ip, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3d30e4 <__cxa_atexit@plt+0x3c6d00> │ │ │ │ @@ -990053,49 +990053,49 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d3188 <__cxa_atexit@plt+0x3c6da4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq ip, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3d31b8 <__cxa_atexit@plt+0x3c6dd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 3d31bc <__cxa_atexit@plt+0x3c6dd8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ mvnseq fp, #84, 10 @ 0x15000000 │ │ │ │ mvnseq ip, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3d31ec <__cxa_atexit@plt+0x3c6e08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 3d31f0 <__cxa_atexit@plt+0x3c6e0c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae88 <__cxa_atexit@plt+0x3eeaa4> │ │ │ │ + b 3faee0 <__cxa_atexit@plt+0x3eeafc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ mvnseq fp, #32, 10 @ 0x8000000 │ │ │ │ mvnseq ip, #20, 12 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3faf70 <__cxa_atexit@plt+0x3eeb8c> │ │ │ │ + b 3fafc8 <__cxa_atexit@plt+0x3eebe4> │ │ │ │ mvnseq ip, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3d32a4 <__cxa_atexit@plt+0x3c6ec0> │ │ │ │ @@ -990286,15 +990286,15 @@ │ │ │ │ ldr r6, [pc, #48] @ 3d3544 <__cxa_atexit@plt+0x3c7160> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ mvnseq ip, #24, 6 @ 0x60000000 │ │ │ │ mvnseq ip, #12, 6 @ 0x30000000 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ mvnseq ip, #128, 6 │ │ │ │ mvnseq ip, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @@ -990346,15 +990346,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #44] @ 3d3634 <__cxa_atexit@plt+0x3c7250> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ mvnseq ip, #0, 4 │ │ │ │ mvnseq ip, #244, 2 @ 0x3d │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ mvnseq ip, #100, 4 @ 0x40000006 │ │ │ │ mvnseq ip, #88, 4 @ 0x80000005 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @@ -990412,15 +990412,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bge 3d3724 <__cxa_atexit@plt+0x3c7340> │ │ │ │ ldr r2, [pc, #116] @ 3d3788 <__cxa_atexit@plt+0x3c73a4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ + b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 3d3768 <__cxa_atexit@plt+0x3c7384> │ │ │ │ ldr r7, [pc, #80] @ 3d378c <__cxa_atexit@plt+0x3c73a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -990436,27 +990436,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 3d3784 <__cxa_atexit@plt+0x3c73a0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff894 │ │ │ │ ldrteq r9, [r9], #-864 @ 0xfffffca0 │ │ │ │ mvnseq ip, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3d37b4 <__cxa_atexit@plt+0x3c73d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 404240 <__cxa_atexit@plt+0x3f7e5c> │ │ │ │ + b 404298 <__cxa_atexit@plt+0x3f7eb4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq ip, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #20 │ │ │ │ cmp r1, lr │ │ │ │ @@ -990504,15 +990504,15 @@ │ │ │ │ ldr r6, [pc, #24] @ 3d3894 <__cxa_atexit@plt+0x3c74b0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff884 │ │ │ │ ldrteq r9, [r9], #-684 @ 0xfffffd54 │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ ldrteq r9, [r9], #-612 @ 0xfffffd9c │ │ │ │ mvnseq fp, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ @@ -990537,15 +990537,15 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 3d3920 <__cxa_atexit@plt+0x3c753c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff700 │ │ │ │ ldrteq r9, [r9], #-452 @ 0xfffffe3c │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ mvnseq fp, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -990694,15 +990694,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r7, #-2147483648 @ 0x80000000 │ │ │ │ ldr r5, [pc, #56] @ 3d3bb4 <__cxa_atexit@plt+0x3c77d0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r8, {r5, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ + b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -990732,15 +990732,15 @@ │ │ │ │ mov r7, #1065353216 @ 0x3f800000 │ │ │ │ orr r7, r7, #1073741824 @ 0x40000000 │ │ │ │ ldr r5, [pc, #56] @ 3d3c4c <__cxa_atexit@plt+0x3c7868> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r8, {r5, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ + b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -990886,15 +990886,15 @@ │ │ │ │ tst r9, #3 │ │ │ │ beq 3d3e9c <__cxa_atexit@plt+0x3c7ab8> │ │ │ │ ldr r7, [pc, #56] @ 3d3eb4 <__cxa_atexit@plt+0x3c7ad0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ - b 3faf78 <__cxa_atexit@plt+0x3eeb94> │ │ │ │ + b 3fafd0 <__cxa_atexit@plt+0x3eebec> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ @@ -990915,28 +990915,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3d3f00 <__cxa_atexit@plt+0x3c7b1c> │ │ │ │ ldr r5, [pc, #28] @ 3d3f0c <__cxa_atexit@plt+0x3c7b28> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 3faf78 <__cxa_atexit@plt+0x3eeb94> │ │ │ │ + b 3fafd0 <__cxa_atexit@plt+0x3eebec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ mvnseq fp, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d3f34 <__cxa_atexit@plt+0x3c7b50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3faf78 <__cxa_atexit@plt+0x3eeb94> │ │ │ │ + b 3fafd0 <__cxa_atexit@plt+0x3eebec> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -990949,15 +990949,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3d3f8c <__cxa_atexit@plt+0x3c7ba8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3faf80 <__cxa_atexit@plt+0x3eeb9c> │ │ │ │ + b 3fafd8 <__cxa_atexit@plt+0x3eebf4> │ │ │ │ ldrteq r9, [r9], #-1872 @ 0xfffff8b0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ mvnseq fp, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -990985,23 +990985,23 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d4018 <__cxa_atexit@plt+0x3c7c34> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fae80 <__cxa_atexit@plt+0x3eea9c> │ │ │ │ + b 3faed8 <__cxa_atexit@plt+0x3eeaf4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq fp, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3faf88 <__cxa_atexit@plt+0x3eeba4> │ │ │ │ + b 3fafe0 <__cxa_atexit@plt+0x3eebfc> │ │ │ │ mvnseq fp, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3d40ac <__cxa_atexit@plt+0x3c7cc8> │ │ │ │ @@ -991063,49 +991063,49 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d4150 <__cxa_atexit@plt+0x3c7d6c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq fp, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3d4180 <__cxa_atexit@plt+0x3c7d9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 3d4184 <__cxa_atexit@plt+0x3c7da0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ mvnseq sl, #140, 10 @ 0x23000000 │ │ │ │ mvnseq fp, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3d41b4 <__cxa_atexit@plt+0x3c7dd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 3d41b8 <__cxa_atexit@plt+0x3c7dd4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae88 <__cxa_atexit@plt+0x3eeaa4> │ │ │ │ + b 3faee0 <__cxa_atexit@plt+0x3eeafc> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ mvnseq sl, #88, 10 @ 0x16000000 │ │ │ │ mvnseq fp, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 3faf88 <__cxa_atexit@plt+0x3eeba4> │ │ │ │ + b 3fafe0 <__cxa_atexit@plt+0x3eebfc> │ │ │ │ mvnseq fp, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3d426c <__cxa_atexit@plt+0x3c7e88> │ │ │ │ @@ -991292,15 +991292,15 @@ │ │ │ │ ldr r6, [pc, #48] @ 3d44fc <__cxa_atexit@plt+0x3c8118> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ mvnseq fp, #164, 8 @ 0xa4000000 │ │ │ │ mvnseq fp, #152, 8 @ 0x98000000 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ mvnseq fp, #8, 10 @ 0x2000000 │ │ │ │ mvnseq fp, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @@ -991352,15 +991352,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #44] @ 3d45ec <__cxa_atexit@plt+0x3c8208> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ mvnseq fp, #140, 6 @ 0x30000002 │ │ │ │ mvnseq fp, #128, 6 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ mvnseq fp, #236, 6 @ 0xb0000003 │ │ │ │ mvnseq fp, #224, 6 @ 0x80000003 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @@ -991418,15 +991418,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bge 3d46dc <__cxa_atexit@plt+0x3c82f8> │ │ │ │ ldr r2, [pc, #116] @ 3d4740 <__cxa_atexit@plt+0x3c835c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ + b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 3d4720 <__cxa_atexit@plt+0x3c833c> │ │ │ │ ldr r7, [pc, #80] @ 3d4744 <__cxa_atexit@plt+0x3c8360> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -991442,27 +991442,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 3d473c <__cxa_atexit@plt+0x3c8358> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff8a4 │ │ │ │ ldrteq r8, [r9], #-936 @ 0xfffffc58 │ │ │ │ mvnseq fp, #128, 4 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3d476c <__cxa_atexit@plt+0x3c8388> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 404240 <__cxa_atexit@plt+0x3f7e5c> │ │ │ │ + b 404298 <__cxa_atexit@plt+0x3f7eb4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq fp, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #20 │ │ │ │ cmp r1, lr │ │ │ │ @@ -991510,15 +991510,15 @@ │ │ │ │ ldr r6, [pc, #24] @ 3d484c <__cxa_atexit@plt+0x3c8468> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff894 │ │ │ │ ldrteq r8, [r9], #-756 @ 0xfffffd0c │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ ldrteq r8, [r9], #-684 @ 0xfffffd54 │ │ │ │ mvnseq fp, #72, 2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ @@ -991543,15 +991543,15 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 3d48d8 <__cxa_atexit@plt+0x3c84f4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff710 │ │ │ │ ldrteq r8, [r9], #-524 @ 0xfffffdf4 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ mvnseq fp, #68, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -991600,15 +991600,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3d49c8 <__cxa_atexit@plt+0x3c85e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3faf90 <__cxa_atexit@plt+0x3eebac> │ │ │ │ + b 3fafe8 <__cxa_atexit@plt+0x3eec04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq fp, #228 @ 0xe4 │ │ │ │ ldrteq r8, [r9], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -991634,15 +991634,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #68] @ 3d4a6c <__cxa_atexit@plt+0x3c8688> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r8, {r5, r7} │ │ │ │ str r3, [r8, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ + b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -991667,15 +991667,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3d4ad4 <__cxa_atexit@plt+0x3c86f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3faf90 <__cxa_atexit@plt+0x3eebac> │ │ │ │ + b 3fafe8 <__cxa_atexit@plt+0x3eec04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq fp, #72 @ 0x48 │ │ │ │ ldrteq r7, [r9], #-3952 @ 0xfffff090 │ │ │ │ mvnseq fp, #128 @ 0x80 │ │ │ │ @@ -991693,15 +991693,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3d4b3c <__cxa_atexit@plt+0x3c8758> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3faf90 <__cxa_atexit@plt+0x3eebac> │ │ │ │ + b 3fafe8 <__cxa_atexit@plt+0x3eec04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq fp, #64 @ 0x40 │ │ │ │ ldrteq r7, [r9], #-3848 @ 0xfffff0f8 │ │ │ │ mvnseq r9, #228, 22 @ 0x39000 │ │ │ │ @@ -991872,15 +991872,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r9, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3faf98 <__cxa_atexit@plt+0x3eebb4> │ │ │ │ + b 3faff0 <__cxa_atexit@plt+0x3eec0c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -991889,15 +991889,15 @@ │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3d4e38 <__cxa_atexit@plt+0x3c8a54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fafa0 <__cxa_atexit@plt+0x3eebbc> │ │ │ │ + b 3faff8 <__cxa_atexit@plt+0x3eec14> │ │ │ │ ldrteq r7, [r9], #-3112 @ 0xfffff3d8 │ │ │ │ mvnseq sl, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d4e8c <__cxa_atexit@plt+0x3c8aa8> │ │ │ │ @@ -991924,15 +991924,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d4ec4 <__cxa_atexit@plt+0x3c8ae0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fae80 <__cxa_atexit@plt+0x3eea9c> │ │ │ │ + b 3faed8 <__cxa_atexit@plt+0x3eeaf4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #144] @ 3d4f68 <__cxa_atexit@plt+0x3c8b84> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -992045,15 +992045,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r9, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3faf98 <__cxa_atexit@plt+0x3eebb4> │ │ │ │ + b 3faff0 <__cxa_atexit@plt+0x3eec0c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -992062,15 +992062,15 @@ │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3d50ec <__cxa_atexit@plt+0x3c8d08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fafa0 <__cxa_atexit@plt+0x3eebbc> │ │ │ │ + b 3faff8 <__cxa_atexit@plt+0x3eec14> │ │ │ │ ldrteq r7, [r9], #-2420 @ 0xfffff68c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d513c <__cxa_atexit@plt+0x3c8d58> │ │ │ │ ldr r2, [pc, #56] @ 3d5144 <__cxa_atexit@plt+0x3c8d60> │ │ │ │ @@ -992082,15 +992082,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 3d514c <__cxa_atexit@plt+0x3c8d68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r9, #220, 6 @ 0x70000003 │ │ │ │ ldrteq r7, [r9], #-2312 @ 0xfffff6f8 │ │ │ │ ldrteq r7, [r9], #-2352 @ 0xfffff6d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -992106,15 +992106,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 3d51ac <__cxa_atexit@plt+0x3c8dc8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r9, #124, 6 @ 0xf0000001 │ │ │ │ ldrteq r7, [r9], #-2216 @ 0xfffff758 │ │ │ │ ldrteq r7, [r9], #-2256 @ 0xfffff730 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -992144,15 +992144,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r6, [r5, #-12] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fab08 <__cxa_atexit@plt+0x3ee724> │ │ │ │ + b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #12 │ │ │ │ cmp r0, r1 │ │ │ │ bcc 3d52d0 <__cxa_atexit@plt+0x3c8eec> │ │ │ │ ldr r2, [r2, #3] │ │ │ │ @@ -992162,26 +992162,26 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #160] @ 3d5308 <__cxa_atexit@plt+0x3c8f24> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r2, r2, #1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r2, [pc, #112] @ 3d52f4 <__cxa_atexit@plt+0x3c8f10> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #108] @ 3d52f8 <__cxa_atexit@plt+0x3c8f14> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r6, [r5, #-12] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 3fab08 <__cxa_atexit@plt+0x3ee724> │ │ │ │ + b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #72] @ 3d5300 <__cxa_atexit@plt+0x3c8f1c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, #12 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -992217,15 +992217,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r1, [pc, #48] @ 3d5378 <__cxa_atexit@plt+0x3c8f94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #4]! │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fab08 <__cxa_atexit@plt+0x3ee724> │ │ │ │ + b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ ldr r3, [pc, #28] @ 3d537c <__cxa_atexit@plt+0x3c8f98> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -992247,25 +992247,25 @@ │ │ │ │ ldr r3, [pc, #104] @ 3d5420 <__cxa_atexit@plt+0x3c903c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #100] @ 3d5424 <__cxa_atexit@plt+0x3c9040> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r3, r3, #1 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r1, [pc, #60] @ 3d5414 <__cxa_atexit@plt+0x3c9030> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #56] @ 3d5418 <__cxa_atexit@plt+0x3c9034> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #4]! │ │ │ │ stmib r5, {r0, r6} │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fab08 <__cxa_atexit@plt+0x3ee724> │ │ │ │ + b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ ldr r6, [pc, #28] @ 3d541c <__cxa_atexit@plt+0x3c9038> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -992303,40 +992303,40 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d54b0 <__cxa_atexit@plt+0x3c90cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r9, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3d54e0 <__cxa_atexit@plt+0x3c90fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 3d54e4 <__cxa_atexit@plt+0x3c9100> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ mvnseq r9, #44, 4 @ 0xc0000002 │ │ │ │ mvnseq r9, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3d5514 <__cxa_atexit@plt+0x3c9130> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 3d5518 <__cxa_atexit@plt+0x3c9134> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae88 <__cxa_atexit@plt+0x3eeaa4> │ │ │ │ + b 3faee0 <__cxa_atexit@plt+0x3eeafc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ mvnseq r9, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #144] @ 3d55bc <__cxa_atexit@plt+0x3c91d8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ @@ -992450,15 +992450,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r9, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3faf98 <__cxa_atexit@plt+0x3eebb4> │ │ │ │ + b 3faff0 <__cxa_atexit@plt+0x3eec0c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -992467,15 +992467,15 @@ │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3d5740 <__cxa_atexit@plt+0x3c935c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fafa0 <__cxa_atexit@plt+0x3eebbc> │ │ │ │ + b 3faff8 <__cxa_atexit@plt+0x3eec14> │ │ │ │ ldrteq r7, [r9], #-800 @ 0xfffffce0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d5790 <__cxa_atexit@plt+0x3c93ac> │ │ │ │ ldr r2, [pc, #56] @ 3d5798 <__cxa_atexit@plt+0x3c93b4> │ │ │ │ @@ -992487,15 +992487,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 3d57a0 <__cxa_atexit@plt+0x3c93bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r8, #136, 26 @ 0x2200 │ │ │ │ ldrteq r7, [r9], #-692 @ 0xfffffd4c │ │ │ │ ldrteq r7, [r9], #-732 @ 0xfffffd24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -992511,15 +992511,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 3d5800 <__cxa_atexit@plt+0x3c941c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r8, #60, 30 @ 0xf0 │ │ │ │ ldrteq r7, [r9], #-596 @ 0xfffffdac │ │ │ │ ldrteq r7, [r9], #-636 @ 0xfffffd84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -992547,15 +992547,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r9, [r3, #12]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3faf98 <__cxa_atexit@plt+0x3eebb4> │ │ │ │ + b 3faff0 <__cxa_atexit@plt+0x3eec0c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -992567,15 +992567,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #12] @ 3d58d0 <__cxa_atexit@plt+0x3c94ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ - b 3fafa8 <__cxa_atexit@plt+0x3eebc4> │ │ │ │ + b 3fb000 <__cxa_atexit@plt+0x3eec1c> │ │ │ │ ldrteq r7, [r9], #-628 @ 0xfffffd8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub lr, r5, #16 │ │ │ │ cmp fp, lr │ │ │ │ bhi 3d5974 <__cxa_atexit@plt+0x3c9590> │ │ │ │ @@ -992608,15 +992608,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [pc, #52] @ 3d5998 <__cxa_atexit@plt+0x3c95b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, lr │ │ │ │ - b 3fab08 <__cxa_atexit@plt+0x3ee724> │ │ │ │ + b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -992637,15 +992637,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 3d59f8 <__cxa_atexit@plt+0x3c9614> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r8, #48, 22 @ 0xc000 │ │ │ │ ldrteq r7, [r9], #-92 @ 0xffffffa4 │ │ │ │ ldrteq r7, [r9], #-132 @ 0xffffff7c │ │ │ │ mvnseq sl, #48, 4 │ │ │ │ andeq r0, r3, r6, lsl r0 │ │ │ │ @@ -992654,39 +992654,39 @@ │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d5a2c <__cxa_atexit@plt+0x3c9648> │ │ │ │ ldr r3, [pc, #28] @ 3d5a3c <__cxa_atexit@plt+0x3c9658> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ + b 3faf68 <__cxa_atexit@plt+0x3eeb84> │ │ │ │ ldr r7, [pc, #12] @ 3d5a40 <__cxa_atexit@plt+0x3c965c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq sl, #28, 4 @ 0xc0000001 │ │ │ │ mvnseq sl, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3d5a68 <__cxa_atexit@plt+0x3c9684> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3faf18 <__cxa_atexit@plt+0x3eeb34> │ │ │ │ + b 3faf70 <__cxa_atexit@plt+0x3eeb8c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq sl, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3d5a8c <__cxa_atexit@plt+0x3c96a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq sl, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ tst r2, #2 │ │ │ │ bne 3d5ad8 <__cxa_atexit@plt+0x3c96f4> │ │ │ │ @@ -992789,15 +992789,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 3d5ca4 <__cxa_atexit@plt+0x3c98c0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [pc, #104] @ 3d5ca8 <__cxa_atexit@plt+0x3c98c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fafb0 <__cxa_atexit@plt+0x3eebcc> │ │ │ │ + b 3fb008 <__cxa_atexit@plt+0x3eec24> │ │ │ │ ldr r7, [pc, #104] @ 3d5cb8 <__cxa_atexit@plt+0x3c98d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr lr, [pc, #92] @ 3d5cbc <__cxa_atexit@plt+0x3c98d8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ @@ -992811,15 +992811,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #40] @ 3d5cb4 <__cxa_atexit@plt+0x3c98d0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ mvnseq r9, #120, 28 @ 0x780 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ ldrteq r6, [r9], #-3604 @ 0xfffff1ec │ │ │ │ mvnseq r9, #148, 28 @ 0x940 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffff138 │ │ │ │ @@ -992840,15 +992840,15 @@ │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ ldr r3, [pc, #28] @ 3d5d28 <__cxa_atexit@plt+0x3c9944> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fafb8 <__cxa_atexit@plt+0x3eebd4> │ │ │ │ + b 3fb010 <__cxa_atexit@plt+0x3eec2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ mvnseq r9, #28, 28 @ 0x1c0 │ │ │ │ ldrteq r6, [r9], #-3400 @ 0xfffff2b8 │ │ │ │ mvnseq r9, #128, 28 @ 0x800 │ │ │ │ @@ -992861,26 +992861,26 @@ │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ ldr r3, [pc, #16] @ 3d5d70 <__cxa_atexit@plt+0x3c998c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fafb8 <__cxa_atexit@plt+0x3eebd4> │ │ │ │ + b 3fb010 <__cxa_atexit@plt+0x3eec2c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ mvnseq r9, #200, 26 @ 0x3200 │ │ │ │ ldrteq r6, [r9], #-3316 @ 0xfffff30c │ │ │ │ mvnseq r9, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3d5d94 <__cxa_atexit@plt+0x3c99b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa940 <__cxa_atexit@plt+0x3ee55c> │ │ │ │ + b 3fa998 <__cxa_atexit@plt+0x3ee5b4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq r9, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ vmov.f64 d0, d8 │ │ │ │ bl b6c4 │ │ │ │ ldr r3, [pc, #28] @ 3d5dd0 <__cxa_atexit@plt+0x3c99ec> │ │ │ │ @@ -992957,22 +992957,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #52] @ 3d5f08 <__cxa_atexit@plt+0x3c9b24> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r6, [pc, #20] @ 3d5f04 <__cxa_atexit@plt+0x3c9b20> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff800 │ │ │ │ ldrteq r6, [r9], #-3072 @ 0xfffff400 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ ldrteq r6, [r9], #-3160 @ 0xfffff3a8 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ @@ -992998,15 +992998,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 3d5f94 <__cxa_atexit@plt+0x3c9bb0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ ldrteq r6, [r9], #-2904 @ 0xfffff4a8 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ mvnseq r9, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -993031,15 +993031,15 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 3d6018 <__cxa_atexit@plt+0x3c9c34> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ ldrteq r6, [r9], #-2768 @ 0xfffff530 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ mvnseq r9, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 3d6078 <__cxa_atexit@plt+0x3c9c94> │ │ │ │ @@ -993055,15 +993055,15 @@ │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ str r1, [r5] │ │ │ │ ldr r3, [pc, #28] @ 3d6084 <__cxa_atexit@plt+0x3c9ca0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fafb8 <__cxa_atexit@plt+0x3eebd4> │ │ │ │ + b 3fb010 <__cxa_atexit@plt+0x3eec2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ mvnseq r9, #192, 20 @ 0xc0000 │ │ │ │ ldrteq r6, [r9], #-2540 @ 0xfffff614 │ │ │ │ mvnseq r9, #152, 22 @ 0x26000 │ │ │ │ @@ -993076,26 +993076,26 @@ │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ str r1, [r5] │ │ │ │ ldr r3, [pc, #16] @ 3d60cc <__cxa_atexit@plt+0x3c9ce8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fafb8 <__cxa_atexit@plt+0x3eebd4> │ │ │ │ + b 3fb010 <__cxa_atexit@plt+0x3eec2c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ mvnseq r9, #108, 20 @ 0x6c000 │ │ │ │ ldrteq r6, [r9], #-2456 @ 0xfffff668 │ │ │ │ mvnseq r9, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r6, lsr #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3d60f0 <__cxa_atexit@plt+0x3c9d0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa940 <__cxa_atexit@plt+0x3ee55c> │ │ │ │ + b 3fa998 <__cxa_atexit@plt+0x3ee5b4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq r9, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r6, lsr #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ vmov.f64 d0, d8 │ │ │ │ bl b6c4 │ │ │ │ ldr r3, [pc, #28] @ 3d612c <__cxa_atexit@plt+0x3c9d48> │ │ │ │ @@ -993133,15 +993133,15 @@ │ │ │ │ ldr r8, [r5, #28] │ │ │ │ vstr d0, [r5, #12] │ │ │ │ vcmp.f64 d1, d3 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ movmi r2, r3 │ │ │ │ vstr s4, [r5, #28] │ │ │ │ stm r5, {r0, r1, r2} │ │ │ │ - b 3fafc0 <__cxa_atexit@plt+0x3eebdc> │ │ │ │ + b 3fb018 <__cxa_atexit@plt+0x3eec34> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ mvnseq r9, #240, 18 @ 0x3c0000 │ │ │ │ ldrteq r6, [r9], #-2252 @ 0xfffff734 │ │ │ │ mvnseq r9, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r7, ror #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -993164,15 +993164,15 @@ │ │ │ │ str r1, [r5, #20] │ │ │ │ cmp r2, r1 │ │ │ │ bge 3d6224 <__cxa_atexit@plt+0x3c9e40> │ │ │ │ ldr r3, [pc, #124] @ 3d6294 <__cxa_atexit@plt+0x3c9eb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ + b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 3d6270 <__cxa_atexit@plt+0x3c9e8c> │ │ │ │ ldr r7, [pc, #92] @ 3d6298 <__cxa_atexit@plt+0x3c9eb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ @@ -993191,15 +993191,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r6, [pc, #20] @ 3d6290 <__cxa_atexit@plt+0x3c9eac> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ @ instruction: 0xffffee00 │ │ │ │ ldrteq r6, [r9], #-2144 @ 0xfffff7a0 │ │ │ │ mvnseq r9, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r7, ror #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -993221,15 +993221,15 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ cmp r2, r3 │ │ │ │ bge 3d6308 <__cxa_atexit@plt+0x3c9f24> │ │ │ │ ldr r3, [pc, #124] @ 3d6378 <__cxa_atexit@plt+0x3c9f94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #16] │ │ │ │ - b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ + b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 3d6354 <__cxa_atexit@plt+0x3c9f70> │ │ │ │ ldr r7, [pc, #92] @ 3d637c <__cxa_atexit@plt+0x3c9f98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ @@ -993248,27 +993248,27 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r6, [pc, #20] @ 3d6374 <__cxa_atexit@plt+0x3c9f90> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffed1c │ │ │ │ ldrteq r6, [r9], #-1916 @ 0xfffff884 │ │ │ │ mvnseq r9, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3d63a4 <__cxa_atexit@plt+0x3c9fc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 404240 <__cxa_atexit@plt+0x3f7e5c> │ │ │ │ + b 404298 <__cxa_atexit@plt+0x3f7eb4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq r9, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -993319,15 +993319,15 @@ │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ ldr r6, [pc, #20] @ 3d6490 <__cxa_atexit@plt+0x3ca0ac> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xffffedd4 │ │ │ │ ldrteq r6, [r9], #-1724 @ 0xfffff944 │ │ │ │ @ instruction: 0xffffec14 │ │ │ │ ldrteq r6, [r9], #-1640 @ 0xfffff998 │ │ │ │ mvnseq r9, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @@ -993354,15 +993354,15 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 3d6524 <__cxa_atexit@plt+0x3ca140> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffeb70 │ │ │ │ ldrteq r6, [r9], #-1476 @ 0xfffffa3c │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ mvnseq r9, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -993383,15 +993383,15 @@ │ │ │ │ ldr r7, [pc, #88] @ 3d65d0 <__cxa_atexit@plt+0x3ca1ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ mov r7, r9 │ │ │ │ - b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ + b 3faf68 <__cxa_atexit@plt+0x3eeb84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 3d65cc <__cxa_atexit@plt+0x3ca1e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -993415,15 +993415,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d6610 <__cxa_atexit@plt+0x3ca22c> │ │ │ │ ldr r3, [pc, #36] @ 3d6624 <__cxa_atexit@plt+0x3ca240> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ + b 3faf68 <__cxa_atexit@plt+0x3eeb84> │ │ │ │ ldr r7, [pc, #16] @ 3d6628 <__cxa_atexit@plt+0x3ca244> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff44c │ │ │ │ mvnseq r9, #56, 12 @ 0x3800000 │ │ │ │ @@ -993556,15 +993556,15 @@ │ │ │ │ ldr r7, [pc, #96] @ 3d688c <__cxa_atexit@plt+0x3ca4a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ mov r7, r9 │ │ │ │ - b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ + b 3faf68 <__cxa_atexit@plt+0x3eeb84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 3d6888 <__cxa_atexit@plt+0x3ca4a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -993593,15 +993593,15 @@ │ │ │ │ sub r2, r3, #40 @ 0x28 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3d68d8 <__cxa_atexit@plt+0x3ca4f4> │ │ │ │ ldr r3, [pc, #36] @ 3d68f0 <__cxa_atexit@plt+0x3ca50c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ + b 3faf68 <__cxa_atexit@plt+0x3eeb84> │ │ │ │ ldr r7, [pc, #20] @ 3d68f4 <__cxa_atexit@plt+0x3ca510> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffff180 │ │ │ │ @@ -993618,15 +993618,15 @@ │ │ │ │ ldr r3, [r5, #8] │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 3d693c <__cxa_atexit@plt+0x3ca558> │ │ │ │ ldr r1, [pc, #32] @ 3d6954 <__cxa_atexit@plt+0x3ca570> │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r1, r2, r3} │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r7, [pc, #20] @ 3d6958 <__cxa_atexit@plt+0x3ca574> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r2, r8} │ │ │ │ str r3, [r5, #8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r4 │ │ │ │ @@ -993659,15 +993659,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3d69f8 <__cxa_atexit@plt+0x3ca614> │ │ │ │ ldr r7, [pc, #76] @ 3d6a1c <__cxa_atexit@plt+0x3ca638> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, r9 │ │ │ │ - b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ + b 3faf68 <__cxa_atexit@plt+0x3eeb84> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 3d6a18 <__cxa_atexit@plt+0x3ca634> │ │ │ │ @@ -993695,15 +993695,15 @@ │ │ │ │ bhi 3d6a70 <__cxa_atexit@plt+0x3ca68c> │ │ │ │ ldr r7, [pc, #44] @ 3d6a88 <__cxa_atexit@plt+0x3ca6a4> │ │ │ │ add r7, pc, r7 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r9 │ │ │ │ - b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ + b 3faf68 <__cxa_atexit@plt+0x3eeb84> │ │ │ │ ldr r7, [pc, #20] @ 3d6a8c <__cxa_atexit@plt+0x3ca6a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffeff0 │ │ │ │ @@ -993743,15 +993743,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 3d6b3c <__cxa_atexit@plt+0x3ca758> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r5, [r9], #-3852 @ 0xfffff0f4 │ │ │ │ ldrteq r5, [r9], #-3896 @ 0xfffff0c8 │ │ │ │ mvnseq r8, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -993782,15 +993782,15 @@ │ │ │ │ str r8, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ - b 3faaf8 <__cxa_atexit@plt+0x3ee714> │ │ │ │ + b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -993825,15 +993825,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 3d6c84 <__cxa_atexit@plt+0x3ca8a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r5, [r9], #-3524 @ 0xfffff23c │ │ │ │ ldrteq r5, [r9], #-3568 @ 0xfffff210 │ │ │ │ mvnseq r8, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -993864,15 +993864,15 @@ │ │ │ │ str r8, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ - b 3faaf8 <__cxa_atexit@plt+0x3ee714> │ │ │ │ + b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -993891,30 +993891,30 @@ │ │ │ │ sub r2, r3, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3d6d80 <__cxa_atexit@plt+0x3ca99c> │ │ │ │ ldr r2, [pc, #32] @ 3d6d94 <__cxa_atexit@plt+0x3ca9b0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r3, {r2, r8, sl} │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r7, [pc, #16] @ 3d6d98 <__cxa_atexit@plt+0x3ca9b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ mvnseq r8, #16, 30 @ 0x40 │ │ │ │ mvnseq r8, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3d6dbc <__cxa_atexit@plt+0x3ca9d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq r8, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -993991,15 +993991,15 @@ │ │ │ │ bx r3 │ │ │ │ ldr r5, [pc, #28] @ 3d6f18 <__cxa_atexit@plt+0x3cab34> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3, #-4]! │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ ldrteq r5, [r9], #-3072 @ 0xfffff400 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ ldrteq r5, [r9], #-3032 @ 0xfffff428 │ │ │ │ mvnseq r8, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @@ -994042,15 +994042,15 @@ │ │ │ │ bx r3 │ │ │ │ ldr r5, [pc, #28] @ 3d6fe4 <__cxa_atexit@plt+0x3cac00> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ ldrteq r5, [r9], #-2868 @ 0xfffff4cc │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ ldrteq r5, [r9], #-2828 @ 0xfffff4f4 │ │ │ │ mvnseq r8, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -994075,15 +994075,15 @@ │ │ │ │ ldr r7, [pc, #100] @ 3d70ac <__cxa_atexit@plt+0x3cacc8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 3d70a8 <__cxa_atexit@plt+0x3cacc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -994112,15 +994112,15 @@ │ │ │ │ cmp fp, r0 │ │ │ │ bhi 3d70f4 <__cxa_atexit@plt+0x3cad10> │ │ │ │ ldr r0, [pc, #44] @ 3d7110 <__cxa_atexit@plt+0x3cad2c> │ │ │ │ add r0, pc, r0 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r7, [pc, #24] @ 3d7114 <__cxa_atexit@plt+0x3cad30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmda r5, {r1, r8} │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -994178,15 +994178,15 @@ │ │ │ │ eor r3, r3, r3, lsr #13 │ │ │ │ mul r3, r3, r8 │ │ │ │ eor r1, r3, r3, lsr #16 │ │ │ │ asr r3, r3, #31 │ │ │ │ stm sp, {r1, r3} │ │ │ │ add r0, r7, #8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3faf38 <__cxa_atexit@plt+0x3eeb54> │ │ │ │ + bl 3faf90 <__cxa_atexit@plt+0x3eebac> │ │ │ │ rsb r7, r0, #0 │ │ │ │ umull r7, r3, r7, sl │ │ │ │ eor r7, r3, r7 │ │ │ │ sub r7, r7, r0 │ │ │ │ rev r3, sl │ │ │ │ b 3d72ac <__cxa_atexit@plt+0x3caec8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -994201,15 +994201,15 @@ │ │ │ │ eor r3, r3, r3, lsr #13 │ │ │ │ mul r3, r3, r8 │ │ │ │ eor r1, r3, r3, lsr #16 │ │ │ │ asr r3, r3, #31 │ │ │ │ stm sp, {r1, r3} │ │ │ │ add r0, r7, #8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 3faf38 <__cxa_atexit@plt+0x3eeb54> │ │ │ │ + bl 3faf90 <__cxa_atexit@plt+0x3eebac> │ │ │ │ umull r7, r3, r0, sl │ │ │ │ rev r2, sl │ │ │ │ add r2, r2, r0 │ │ │ │ eor r7, r3, r7 │ │ │ │ add r7, r2, r7 │ │ │ │ b 3d72b0 <__cxa_atexit@plt+0x3caecc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -994342,15 +994342,15 @@ │ │ │ │ ldr r3, [pc, #100] @ 3d74d8 <__cxa_atexit@plt+0x3cb0f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 3d74dc <__cxa_atexit@plt+0x3cb0f8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ ldr r7, [pc, #60] @ 3d74d0 <__cxa_atexit@plt+0x3cb0ec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 3d74d4 <__cxa_atexit@plt+0x3cb0f0> │ │ │ │ @@ -994386,15 +994386,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #48] @ 3d7558 <__cxa_atexit@plt+0x3cb174> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ add r9, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ ldmdb r5, {r3, r7} │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r8, r2, r3 │ │ │ │ bx r0 │ │ │ │ ldrteq r5, [r9], #-1380 @ 0xfffffa9c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @@ -994402,15 +994402,15 @@ │ │ │ │ mvnseq r6, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3d757c <__cxa_atexit@plt+0x3cb198> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3faed0 <__cxa_atexit@plt+0x3eeaec> │ │ │ │ + b 3faf28 <__cxa_atexit@plt+0x3eeb44> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq r6, #20, 30 @ 0x50 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -994447,15 +994447,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #88] @ 3d7674 <__cxa_atexit@plt+0x3cb290> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ add r9, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -994481,15 +994481,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 3d76d0 <__cxa_atexit@plt+0x3cb2ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 3d76d4 <__cxa_atexit@plt+0x3cb2f0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r8, r2, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @@ -994538,15 +994538,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #180] @ 3d783c <__cxa_atexit@plt+0x3cb458> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r2, [r5, #12] │ │ │ │ add r9, r1, #1 │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ ldr r7, [pc, #132] @ 3d7828 <__cxa_atexit@plt+0x3cb444> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r7, r7, #2 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -994572,15 +994572,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 3d782c <__cxa_atexit@plt+0x3cb448> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ mvnseq r8, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ mvnseq r8, #220, 8 @ 0xdc000000 │ │ │ │ @ instruction: 0xfffdbe04 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ mvnseq r6, #12, 26 @ 0x300 │ │ │ │ @@ -994611,15 +994611,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 3d78c8 <__cxa_atexit@plt+0x3cb4e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq r5, [r9], #-740 @ 0xfffffd1c │ │ │ │ ldrteq r5, [r9], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -994641,15 +994641,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 3d7940 <__cxa_atexit@plt+0x3cb55c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq r5, [r9], #-616 @ 0xfffffd98 │ │ │ │ ldrteq r5, [r9], #-396 @ 0xfffffe74 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ mvnseq r8, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ @@ -994663,20 +994663,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 3d79a0 <__cxa_atexit@plt+0x3cb5bc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 3d79a4 <__cxa_atexit@plt+0x3cb5c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03bddb71 │ │ │ │ + @ instruction: 0x03bdd1b1 │ │ │ │ ldrteq r5, [r9], #-156 @ 0xffffff64 │ │ │ │ mvnseq r8, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3d79fc <__cxa_atexit@plt+0x3cb618> │ │ │ │ @@ -994688,20 +994688,20 @@ │ │ │ │ ldr r8, [pc, #40] @ 3d7a04 <__cxa_atexit@plt+0x3cb620> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 3d7a08 <__cxa_atexit@plt+0x3cb624> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa550 <__cxa_atexit@plt+0x3ee16c> │ │ │ │ + b 3fa578 <__cxa_atexit@plt+0x3ee194> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03bddae3 │ │ │ │ + @ instruction: 0x03bdd123 │ │ │ │ ldrteq r5, [r9], #-56 @ 0xffffffc8 │ │ │ │ mvnseq r8, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3d7a64 <__cxa_atexit@plt+0x3cb680> │ │ │ │ @@ -994714,15 +994714,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3d7a70 <__cxa_atexit@plt+0x3cb68c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 3fafc8 <__cxa_atexit@plt+0x3eebe4> │ │ │ │ + b 3fb020 <__cxa_atexit@plt+0x3eec3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r8, #32, 6 @ 0x80000000 │ │ │ │ ldrteq r4, [r9], #-4052 @ 0xfffff02c │ │ │ │ mvnseq r8, #68, 6 @ 0x10000001 │ │ │ │ @@ -994843,15 +994843,15 @@ │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 3d7c78 <__cxa_atexit@plt+0x3cb894> │ │ │ │ ldr r7, [pc, #72] @ 3d7ca0 <__cxa_atexit@plt+0x3cb8bc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ + b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 3d7c9c <__cxa_atexit@plt+0x3cb8b8> │ │ │ │ @@ -996201,15 +996201,15 @@ │ │ │ │ bne 3d91d0 <__cxa_atexit@plt+0x3ccdec> │ │ │ │ ldr r7, [pc, #108] @ 3d91f0 <__cxa_atexit@plt+0x3cce0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r3, #2] │ │ │ │ ldr r9, [r3, #6] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa9b8 <__cxa_atexit@plt+0x3ee5d4> │ │ │ │ + b 3faa10 <__cxa_atexit@plt+0x3ee62c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #72] @ 3d91f4 <__cxa_atexit@plt+0x3cce10> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [pc, #64] @ 3d91f8 <__cxa_atexit@plt+0x3cce14> │ │ │ │ @@ -996250,15 +996250,15 @@ │ │ │ │ bne 3d9288 <__cxa_atexit@plt+0x3ccea4> │ │ │ │ ldr r7, [pc, #92] @ 3d92a4 <__cxa_atexit@plt+0x3ccec0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r9, [r2, #6] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa9b8 <__cxa_atexit@plt+0x3ee5d4> │ │ │ │ + b 3faa10 <__cxa_atexit@plt+0x3ee62c> │ │ │ │ ldr r3, [pc, #68] @ 3d92a8 <__cxa_atexit@plt+0x3ccec4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #60] @ 3d92ac <__cxa_atexit@plt+0x3ccec8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r2 │ │ │ │ @@ -996285,15 +996285,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 3d92e8 <__cxa_atexit@plt+0x3ccf04> │ │ │ │ ldr r3, [pc, #48] @ 3d9308 <__cxa_atexit@plt+0x3ccf24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa9b8 <__cxa_atexit@plt+0x3ee5d4> │ │ │ │ + b 3faa10 <__cxa_atexit@plt+0x3ee62c> │ │ │ │ ldr r7, [pc, #16] @ 3d9300 <__cxa_atexit@plt+0x3ccf1c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #8] @ 3d9304 <__cxa_atexit@plt+0x3ccf20> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mvnseq r6, #148, 20 @ 0x94000 │ │ │ │ @@ -996412,15 +996412,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r3, r2, r3 │ │ │ │ sub r8, r3, #1 │ │ │ │ ldr r3, [pc, #64] @ 3d9518 <__cxa_atexit@plt+0x3cd134> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @@ -996449,15 +996449,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, r3, r2 │ │ │ │ sub r8, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 3d9588 <__cxa_atexit@plt+0x3cd1a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ ldrteq r3, [r9], #-1260 @ 0xfffffb14 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -996471,30 +996471,30 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, r2, r3 │ │ │ │ sub r8, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ 3d95dc <__cxa_atexit@plt+0x3cd1f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ ldrteq r3, [r9], #-1172 @ 0xfffffb6c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, r2, r3 │ │ │ │ sub r8, r3, #1 │ │ │ │ ldr r3, [pc, #12] @ 3d960c <__cxa_atexit@plt+0x3cd228> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3fa438 <__cxa_atexit@plt+0x3ee054> │ │ │ │ + b 3fa440 <__cxa_atexit@plt+0x3ee05c> │ │ │ │ ldrteq r3, [r9], #-1112 @ 0xfffffba8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3d96c8 <__cxa_atexit@plt+0x3cd2e4> │ │ │ │ @@ -996791,15 +996791,15 @@ │ │ │ │ ldr r1, [pc, #156] @ 3d9b54 <__cxa_atexit@plt+0x3cd770> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ add r9, r1, #1 │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ ldr r7, [pc, #80] @ 3d9b28 <__cxa_atexit@plt+0x3cd744> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r7, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ b 3da370 <__cxa_atexit@plt+0x3cdf8c> │ │ │ │ @@ -996812,15 +996812,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #44] @ 3d9b3c <__cxa_atexit@plt+0x3cd758> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ mvnseq r6, #244, 2 @ 0x3d │ │ │ │ andeq r0, r0, ip, lsr #6 │ │ │ │ mvnseq r6, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ ldrteq r3, [r9], #-256 @ 0xffffff00 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ @@ -996901,15 +996901,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ 3d9ca4 <__cxa_atexit@plt+0x3cd8c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq r2, [r9], #-4016 @ 0xfffff050 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, lsl #17 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrteq r2, [r9], #-3928 @ 0xfffff0a8 │ │ │ │ andeq r0, r0, r8, lsr r8 │ │ │ │ @@ -996970,15 +996970,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 3d9da4 <__cxa_atexit@plt+0x3cd9c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ ldrteq r2, [r9], #-3576 @ 0xfffff208 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ mvnseq r6, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -997002,15 +997002,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 3d9e24 <__cxa_atexit@plt+0x3cda40> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrteq r2, [r9], #-3456 @ 0xfffff280 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ mvnseq r6, #72 @ 0x48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r1, sl} │ │ │ │ @@ -997188,18 +997188,18 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r3, [pc, #28] @ 3da110 <__cxa_atexit@plt+0x3cdd2c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq r3, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ @ instruction: 0xffffec6c │ │ │ │ - @ instruction: 0x03bdb4d2 │ │ │ │ + @ instruction: 0x03bdab12 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrteq r3, [r9], #-1724 @ 0xfffff944 │ │ │ │ ldrteq r2, [r9], #-2556 @ 0xfffff604 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ ldrteq r3, [r9], #-1548 @ 0xfffff9f4 │ │ │ │ mvnseq r4, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ @@ -997236,28 +997236,28 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ ldr r3, [pc, #24] @ 3da1cc <__cxa_atexit@plt+0x3cdde8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffeba0 │ │ │ │ - @ instruction: 0x03bdb406 │ │ │ │ + @ instruction: 0x03bdaa46 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ ldrteq r3, [r9], #-1320 @ 0xfffffad8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3da1f8 <__cxa_atexit@plt+0x3cde14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa790 <__cxa_atexit@plt+0x3ee3ac> │ │ │ │ + b 3fa7b8 <__cxa_atexit@plt+0x3ee3d4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r6, [pc, #156] @ 3da2ac <__cxa_atexit@plt+0x3cdec8> │ │ │ │ add r6, pc, r6 │ │ │ │ str r8, [r5] │ │ │ │ @@ -997298,15 +997298,15 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffe998 │ │ │ │ @ instruction: 0xffffe814 │ │ │ │ - @ instruction: 0x03bdb316 │ │ │ │ + @ instruction: 0x03bda956 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -997334,15 +997334,15 @@ │ │ │ │ mov r9, sl │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xffffe8f0 │ │ │ │ @ instruction: 0xffffe77c │ │ │ │ - @ instruction: 0x03bdb27e │ │ │ │ + @ instruction: 0x03bda8be │ │ │ │ mvnseq r5, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r8, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ b 3da370 <__cxa_atexit@plt+0x3cdf8c> │ │ │ │ mvnseq r5, #220, 20 @ 0xdc000 │ │ │ │ @@ -997380,15 +997380,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 3da410 <__cxa_atexit@plt+0x3ce02c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrteq r2, [r9], #-1988 @ 0xfffff83c │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ mvnseq r5, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -997497,15 +997497,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 3da5dc <__cxa_atexit@plt+0x3ce1f8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ mvnseq r4, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ @ instruction: 0xfffe65e4 │ │ │ │ ldrteq r3, [r9], #-460 @ 0xfffffe34 │ │ │ │ @ instruction: 0xffffea30 │ │ │ │ @ instruction: 0xffffebc4 │ │ │ │ @@ -997576,15 +997576,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 3da714 <__cxa_atexit@plt+0x3ce330> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffe8f4 │ │ │ │ @ instruction: 0xffffea88 │ │ │ │ @ instruction: 0xffffefd0 │ │ │ │ ldrteq r2, [r9], #-956 @ 0xfffffc44 │ │ │ │ ldrteq r2, [r9], #-952 @ 0xfffffc48 │ │ │ │ @@ -997669,15 +997669,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #36] @ 3da898 <__cxa_atexit@plt+0x3ce4b4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffef6c │ │ │ │ ldrteq r2, [r9], #-504 @ 0xfffffe08 │ │ │ │ @@ -997737,15 +997737,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 3da9b0 <__cxa_atexit@plt+0x3ce5cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffe640 │ │ │ │ @ instruction: 0xffffe7d4 │ │ │ │ @ instruction: 0xffffed1c │ │ │ │ ldrteq r2, [r9], #-268 @ 0xfffffef4 │ │ │ │ ldrteq r2, [r9], #-264 @ 0xfffffef8 │ │ │ │ ldrteq r2, [r9], #-848 @ 0xfffffcb0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @@ -997761,15 +997761,15 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r2, [pc, #28] @ 3daa04 <__cxa_atexit@plt+0x3ce620> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrteq r2, [r9], #-56 @ 0xffffffc8 │ │ │ │ mvnseq r5, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -997806,15 +997806,15 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r2, [pc, #28] @ 3daab8 <__cxa_atexit@plt+0x3ce6d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrteq r1, [r9], #-3972 @ 0xfffff07c │ │ │ │ mvnseq r5, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -997989,15 +997989,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #104] @ 3daddc <__cxa_atexit@plt+0x3ce9f8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r2, [r5, #12] │ │ │ │ add r9, r1, #1 │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ ldr r7, [pc, #60] @ 3dadcc <__cxa_atexit@plt+0x3ce9e8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #0 │ │ │ │ add r7, r7, #2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r7, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ @@ -998073,15 +998073,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #68] @ 3daf0c <__cxa_atexit@plt+0x3ceb28> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r7, [pc, #24] @ 3daefc <__cxa_atexit@plt+0x3ceb18> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ @@ -998154,15 +998154,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #20] @ 3db028 <__cxa_atexit@plt+0x3cec44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3, r7} │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrteq r1, [r9], #-2572 @ 0xfffff5f4 │ │ │ │ mvnseq r4, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -998186,15 +998186,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 3db0e0 <__cxa_atexit@plt+0x3cecfc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ add r9, r2, #1 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ ldr r7, [pc, #44] @ 3db0d0 <__cxa_atexit@plt+0x3cecec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r7, #2 │ │ │ │ stm r5, {r3, r7} │ │ │ │ sub r5, r5, #4 │ │ │ │ b 3db108 <__cxa_atexit@plt+0x3ced24> │ │ │ │ @@ -998266,15 +998266,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #68] @ 3db210 <__cxa_atexit@plt+0x3cee2c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r7, [pc, #24] @ 3db200 <__cxa_atexit@plt+0x3cee1c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ @@ -998534,15 +998534,15 @@ │ │ │ │ ldr r6, [pc, #48] @ 3db624 <__cxa_atexit@plt+0x3cf240> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @@ -998609,15 +998609,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r3, [pc, #24] @ 3db740 <__cxa_atexit@plt+0x3cf35c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffff614 │ │ │ │ ldrteq r1, [r9], #-4040 @ 0xfffff038 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ mvnseq r4, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -998904,15 +998904,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3dbbec <__cxa_atexit@plt+0x3cf808> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r4, #204, 6 @ 0x30000003 │ │ │ │ mvnseq r4, #216, 6 @ 0x60000003 │ │ │ │ ldrteq r0, [r9], #-3676 @ 0xfffff1a4 │ │ │ │ @@ -998930,15 +998930,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 3dbc4c <__cxa_atexit@plt+0x3cf868> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r2, #240, 20 @ 0xf0000 │ │ │ │ ldrteq r0, [r9], #-3592 @ 0xfffff1f8 │ │ │ │ ldrteq r0, [r9], #-3632 @ 0xfffff1d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -998954,15 +998954,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 3dbcac <__cxa_atexit@plt+0x3cf8c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r2, #124, 16 @ 0x7c0000 │ │ │ │ ldrteq r0, [r9], #-3496 @ 0xfffff258 │ │ │ │ ldrteq r0, [r9], #-3536 @ 0xfffff230 │ │ │ │ mvnseq r3, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -998991,15 +998991,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 3dbd3c <__cxa_atexit@plt+0x3cf958> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r0, [r9], #-3340 @ 0xfffff2f4 │ │ │ │ ldrteq r0, [r9], #-3384 @ 0xfffff2c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -999011,15 +999011,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 3dbd8c <__cxa_atexit@plt+0x3cf9a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r0, [r9], #-3260 @ 0xfffff344 │ │ │ │ ldrteq r0, [r9], #-3304 @ 0xfffff318 │ │ │ │ mvnseq r4, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -999072,22 +999072,22 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r0, #16]! │ │ │ │ str r9, [r5] │ │ │ │ stmib r5, {r0, r6} │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3faaf8 <__cxa_atexit@plt+0x3ee714> │ │ │ │ + b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ cmn r1, #324 @ 0x144 │ │ │ │ bge 3dbe90 <__cxa_atexit@plt+0x3cfaac> │ │ │ │ ldr r3, [pc, #64] @ 3dbec4 <__cxa_atexit@plt+0x3cfae0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r1, r8} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ + b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ ldr r3, [pc, #60] @ 3dbed4 <__cxa_atexit@plt+0x3cfaf0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r1, r8} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #48] @ 3dbed8 <__cxa_atexit@plt+0x3cfaf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ @@ -999106,15 +999106,15 @@ │ │ │ │ mvnseq r4, #36, 2 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3dbefc <__cxa_atexit@plt+0x3cfb18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 404240 <__cxa_atexit@plt+0x3f7e5c> │ │ │ │ + b 404298 <__cxa_atexit@plt+0x3f7eb4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq r4, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mvn r2, r7 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -999136,15 +999136,15 @@ │ │ │ │ andeq r0, r0, r6, lsr #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3dbf74 <__cxa_atexit@plt+0x3cfb90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r4, #104 @ 0x68 │ │ │ │ andeq r0, r0, r6, ror #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 3dbfc0 <__cxa_atexit@plt+0x3cfbdc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -999152,29 +999152,29 @@ │ │ │ │ tst r8, #3 │ │ │ │ beq 3dbfb4 <__cxa_atexit@plt+0x3cfbd0> │ │ │ │ ldr r7, [pc, #32] @ 3dbfc4 <__cxa_atexit@plt+0x3cfbe0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ + b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ mvnseq r4, #24 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3dbfec <__cxa_atexit@plt+0x3cfc08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ + b 3faef8 <__cxa_atexit@plt+0x3eeb14> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r3, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 3dc024 <__cxa_atexit@plt+0x3cfc40> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #28] @ 3dc028 <__cxa_atexit@plt+0x3cfc44> │ │ │ │ @@ -999347,35 +999347,35 @@ │ │ │ │ bmi 3dc2f4 <__cxa_atexit@plt+0x3cff10> │ │ │ │ ldr r1, [pc, #148] @ 3dc340 <__cxa_atexit@plt+0x3cff5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fab00 <__cxa_atexit@plt+0x3ee71c> │ │ │ │ + b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ ldr r7, [pc, #104] @ 3dc330 <__cxa_atexit@plt+0x3cff4c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ str r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ mov r7, r9 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r3, [pc, #76] @ 3dc334 <__cxa_atexit@plt+0x3cff50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fafd0 <__cxa_atexit@plt+0x3eebec> │ │ │ │ + b 3fb028 <__cxa_atexit@plt+0x3eec44> │ │ │ │ ldr r1, [pc, #60] @ 3dc338 <__cxa_atexit@plt+0x3cff54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fafd8 <__cxa_atexit@plt+0x3eebf4> │ │ │ │ + b 3fb030 <__cxa_atexit@plt+0x3eec4c> │ │ │ │ ldr r7, [pc, #36] @ 3dc33c <__cxa_atexit@plt+0x3cff58> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @@ -999413,49 +999413,49 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bmi 3dc3c8 <__cxa_atexit@plt+0x3cffe4> │ │ │ │ ldr r0, [pc, #44] @ 3dc3e4 <__cxa_atexit@plt+0x3d0000> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r2, r5, #12 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fab00 <__cxa_atexit@plt+0x3ee71c> │ │ │ │ + b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ ldr r0, [pc, #16] @ 3dc3e0 <__cxa_atexit@plt+0x3cfffc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r2, r5, #12 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fafd8 <__cxa_atexit@plt+0x3eebf4> │ │ │ │ + b 3fb030 <__cxa_atexit@plt+0x3eec4c> │ │ │ │ ldrteq r0, [r9], #-1896 @ 0xfffff898 │ │ │ │ ldrteq r0, [r9], #-1920 @ 0xfffff880 │ │ │ │ mvnseq r3, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3dc418 <__cxa_atexit@plt+0x3d0034> │ │ │ │ ldr r2, [pc, #28] @ 3dc428 <__cxa_atexit@plt+0x3d0044> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r7, [pc, #12] @ 3dc42c <__cxa_atexit@plt+0x3d0048> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq r3, #8, 24 @ 0x800 │ │ │ │ mvnseq r3, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3dc450 <__cxa_atexit@plt+0x3d006c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq r3, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -999509,15 +999509,15 @@ │ │ │ │ add r2, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 3dc564 <__cxa_atexit@plt+0x3d0180> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #3 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r3, #112, 22 @ 0x1c000 │ │ │ │ ldrteq r0, [r9], #-1284 @ 0xfffffafc │ │ │ │ ldrteq r1, [r9], #-336 @ 0xfffffeb0 │ │ │ │ @@ -999614,25 +999614,25 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3dc6ec <__cxa_atexit@plt+0x3d0308> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvnseq r2, #40 @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3dc714 <__cxa_atexit@plt+0x3d0330> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fae80 <__cxa_atexit@plt+0x3eea9c> │ │ │ │ + b 3faed8 <__cxa_atexit@plt+0x3eeaf4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #144] @ 3dc7b8 <__cxa_atexit@plt+0x3d03d4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -999728,15 +999728,15 @@ │ │ │ │ bhi 3dc8b4 <__cxa_atexit@plt+0x3d04d0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3dc8bc <__cxa_atexit@plt+0x3d04d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fae98 <__cxa_atexit@plt+0x3eeab4> │ │ │ │ + b 3faef0 <__cxa_atexit@plt+0x3eeb0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r0, [r9], #-380 @ 0xfffffe84 │ │ │ │ mvnseq r3, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ @@ -1000105,15 +1000105,15 @@ │ │ │ │ cmp r1, #3 │ │ │ │ bne 3dcf44 <__cxa_atexit@plt+0x3d0b60> │ │ │ │ ldr r0, [pc, #244] @ 3dcf7c <__cxa_atexit@plt+0x3d0b98> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [r8, #1] │ │ │ │ ldr r8, [lr, #1] │ │ │ │ str r0, [r5] │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ ldr r0, [pc, #224] @ 3dcf80 <__cxa_atexit@plt+0x3d0b9c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr ip, [r5, #36]! @ 0x24 │ │ │ │ str r0, [r6, #4]! │ │ │ │ ldr sl, [pc, #212] @ 3dcf84 <__cxa_atexit@plt+0x3d0ba0> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ @@ -1000140,15 +1000140,15 @@ │ │ │ │ cmp r1, #2 │ │ │ │ bne 3dcf50 <__cxa_atexit@plt+0x3d0b6c> │ │ │ │ ldr r0, [pc, #100] @ 3dcf78 <__cxa_atexit@plt+0x3d0b94> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [lr, #2] │ │ │ │ ldr r8, [r8, #2] │ │ │ │ str r0, [r5] │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ cmp r1, #2 │ │ │ │ beq 3dcf44 <__cxa_atexit@plt+0x3d0b60> │ │ │ │ cmp r1, #3 │ │ │ │ beq 3dcf50 <__cxa_atexit@plt+0x3d0b6c> │ │ │ │ ldr r3, [lr, #3] │ │ │ │ ldr r1, [r8, #3] │ │ │ │ cmp r1, r3 │ │ │ │ @@ -1000157,15 +1000157,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 3dd01c <__cxa_atexit@plt+0x3d0c38> │ │ │ │ ldr r3, [pc, #56] @ 3dcf90 <__cxa_atexit@plt+0x3d0bac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff7c0 │ │ │ │ @@ -1000184,15 +1000184,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 3dd01c <__cxa_atexit@plt+0x3d0c38> │ │ │ │ ldr r2, [pc, #16] @ 3dcfd4 <__cxa_atexit@plt+0x3d0bf0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r3, #20] │ │ │ │ ldr r8, [r3, #32] │ │ │ │ str r2, [r3, #4] │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ mvnseq r3, #244 @ 0xf4 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -1000201,15 +1000201,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 3dd01c <__cxa_atexit@plt+0x3d0c38> │ │ │ │ ldr r2, [pc, #16] @ 3dd018 <__cxa_atexit@plt+0x3d0c34> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r3, #20] │ │ │ │ ldr r8, [r3, #32] │ │ │ │ str r2, [r3, #4] │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r2, [pc, #128] @ 3dd0ac <__cxa_atexit@plt+0x3d0cc8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-8]! │ │ │ │ @@ -1000254,15 +1000254,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3dd0f0 <__cxa_atexit@plt+0x3d0d0c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r7, [r5, #32] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq r1, #188, 6 @ 0xf0000002 │ │ │ │ mvnseq r2, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1000280,15 +1000280,15 @@ │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ sub r1, r2, #1 │ │ │ │ stmib r3, {r0, r1} │ │ │ │ add r9, lr, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mvnseq r1, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldrteq pc, [r8], #-2604 @ 0xfffff5d4 @ │ │ │ │ mvnseq r2, #96, 30 @ 0x180 │ │ │ │ @@ -1000309,15 +1000309,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3dd1c8 <__cxa_atexit@plt+0x3d0de4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #28] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ mvnseq r2, #0, 30 │ │ │ │ andeq r0, r0, r7, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ @@ -1000332,15 +1000332,15 @@ │ │ │ │ bhi 3dd224 <__cxa_atexit@plt+0x3d0e40> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3dd22c <__cxa_atexit@plt+0x3d0e48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fafe0 <__cxa_atexit@plt+0x3eebfc> │ │ │ │ + b 3fb038 <__cxa_atexit@plt+0x3eec54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq pc, [r8], #-2060 @ 0xfffff7f4 @ │ │ │ │ mvnseq r1, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1000362,15 +1000362,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, #3] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ str r3, [r7] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 3dd2d4 <__cxa_atexit@plt+0x3d0ef0> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1000404,15 +1000404,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, #3] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ str r3, [r7] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 3dd37c <__cxa_atexit@plt+0x3d0f98> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1000498,21 +1000498,21 @@ │ │ │ │ mov r7, fp │ │ │ │ b 3dc8f4 <__cxa_atexit@plt+0x3d0510> │ │ │ │ ldr r5, [pc, #112] @ 3dd51c <__cxa_atexit@plt+0x3d1138> │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [r2] │ │ │ │ str r5, [r1] │ │ │ │ mov r5, r1 │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ ldr r3, [pc, #92] @ 3dd520 <__cxa_atexit@plt+0x3d113c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #52] @ 3dd510 <__cxa_atexit@plt+0x3d112c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #48] @ 3dd514 <__cxa_atexit@plt+0x3d1130> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #129 @ 0x81 │ │ │ │ ldr r5, [pc, #40] @ 3dd518 <__cxa_atexit@plt+0x3d1134> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ @@ -1000936,15 +1000936,15 @@ │ │ │ │ add r2, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 3ddbb0 <__cxa_atexit@plt+0x3d17cc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #3 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ + b 3fad10 <__cxa_atexit@plt+0x3ee92c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r2, #12, 12 @ 0xc00000 │ │ │ │ ldrteq lr, [r8], #-3768 @ 0xfffff148 │ │ │ │ ldrteq pc, [r8], #-2820 @ 0xfffff4fc @ │ │ │ │ @@ -1000990,15 +1000990,15 @@ │ │ │ │ ldr r3, [r9, #2] │ │ │ │ ldr r2, [r8, #2] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r9, [r5, #20] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fae48 <__cxa_atexit@plt+0x3eea64> │ │ │ │ + b 3faea0 <__cxa_atexit@plt+0x3eeabc> │ │ │ │ cmp r2, #2 │ │ │ │ beq 3ddc8c <__cxa_atexit@plt+0x3d18a8> │ │ │ │ cmp r2, #3 │ │ │ │ beq 3ddc98 <__cxa_atexit@plt+0x3d18b4> │ │ │ │ ldr r2, [r9, #3] │ │ │ │ ldr r1, [r8, #3] │ │ │ │ cmp r1, r2 │ │ │ │ @@ -1001006,29 +1001006,29 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #12] │ │ │ │ b 3ddcc4 <__cxa_atexit@plt+0x3d18e0> │ │ │ │ ldr r3, [pc, #84] @ 3ddcf4 <__cxa_atexit@plt+0x3d1910> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ str r9, [r5, #16] │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r3, [pc, #24] @ 3ddce4 <__cxa_atexit@plt+0x3d1900> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 3ddce8 <__cxa_atexit@plt+0x3d1904> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ mvnseq r0, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ mvnseq r2, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ @@ -1001042,21 +1001042,21 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #52] @ 3ddd5c <__cxa_atexit@plt+0x3d1978> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r8, [r5, #8] │ │ │ │ add r9, r1, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 3ddd54 <__cxa_atexit@plt+0x3d1970> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ mvnseq r0, #108, 14 @ 0x1b00000 │ │ │ │ mvnseq r2, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -1001068,21 +1001068,21 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #52] @ 3dddc4 <__cxa_atexit@plt+0x3d19e0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r8, [r5, #8] │ │ │ │ add r9, r1, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 3dddbc <__cxa_atexit@plt+0x3d19d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fae50 <__cxa_atexit@plt+0x3eea6c> │ │ │ │ + b 3faea8 <__cxa_atexit@plt+0x3eeac4> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ mvnseq r0, #4, 14 @ 0x100000 │ │ │ │ mvnseq r2, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 3dde04 <__cxa_atexit@plt+0x3d1a20> │ │ │ │ @@ -1001092,15 +1001092,15 @@ │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ sub r3, r1, #1 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mvnseq r0, #176, 12 @ 0xb000000 │ │ │ │ mvnseq r2, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -1001115,15 +1001115,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3dde60 <__cxa_atexit@plt+0x3d1a7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #16] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 3fa938 <__cxa_atexit@plt+0x3ee554> │ │ │ │ + b 3fa990 <__cxa_atexit@plt+0x3ee5ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ mvnseq r2, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #48] @ 3ddeac <__cxa_atexit@plt+0x3d1ac8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -1001212,21 +1001212,21 @@ │ │ │ │ mov r8, fp │ │ │ │ b 3ddbe8 <__cxa_atexit@plt+0x3d1804> │ │ │ │ ldr r1, [pc, #80] @ 3de024 <__cxa_atexit@plt+0x3d1c40> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, sl │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ ldr r3, [pc, #60] @ 3de028 <__cxa_atexit@plt+0x3d1c44> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldr r7, [pc, #28] @ 3de020 <__cxa_atexit@plt+0x3d1c3c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ mov r9, #0 │ │ │ │ @@ -1001271,15 +1001271,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3de0d0 <__cxa_atexit@plt+0x3d1cec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 3fae70 <__cxa_atexit@plt+0x3eea8c> │ │ │ │ + b 3faec8 <__cxa_atexit@plt+0x3eeae4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mvnseq r2, #208 @ 0xd0 │ │ │ │ @@ -1001536,21 +1001536,21 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrteq pc, [r8], #-112 @ 0xffffff90 @ │ │ │ │ - @ instruction: 0x03bd733b │ │ │ │ + @ instruction: 0x03bd697b │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03bd7360 │ │ │ │ + @ instruction: 0x03bd69a0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1001683,15 +1001683,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3de758 <__cxa_atexit@plt+0x3d2374> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r1, #76, 22 @ 0x13000 │ │ │ │ mvnseq r1, #88, 22 @ 0x16000 │ │ │ │ ldrteq lr, [r8], #-752 @ 0xfffffd10 │ │ │ │ @@ -1001730,30 +1001730,30 @@ │ │ │ │ and r3, r2, r3, lsl #1 │ │ │ │ add r3, r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r8, [r3, #12] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ mvnseq r1, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3de838 <__cxa_atexit@plt+0x3d2454> │ │ │ │ ldr r2, [pc, #36] @ 3de840 <__cxa_atexit@plt+0x3d245c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 3de844 <__cxa_atexit@plt+0x3d2460> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa928 <__cxa_atexit@plt+0x3ee544> │ │ │ │ + b 3fa980 <__cxa_atexit@plt+0x3ee59c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r1, #152, 20 @ 0x98000 │ │ │ │ ldrteq lr, [r8], #-508 @ 0xfffffe04 │ │ │ │ mvnseq r1, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ @@ -1001771,15 +1001771,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r7, [pc, #40] @ 3de8b8 <__cxa_atexit@plt+0x3d24d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r7, #324 @ 0x144 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ mvnseq r1, #32, 20 @ 0x20000 │ │ │ │ ldrteq lr, [r8], #-396 @ 0xfffffe74 │ │ │ │ @@ -1001829,19 +1001829,19 @@ │ │ │ │ strb r2, [r3, r9] │ │ │ │ str r7, [r5] │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 3de9ac <__cxa_atexit@plt+0x3d25c8> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ b 3de8e0 <__cxa_atexit@plt+0x3d24fc> │ │ │ │ ldr r1, [r7, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ b 3de930 <__cxa_atexit@plt+0x3d254c> │ │ │ │ ldrteq lr, [r8], #-1976 @ 0xfffff848 │ │ │ │ mvnseq r1, #200, 18 @ 0x320000 │ │ │ │ ldrteq lr, [r8], #-1912 @ 0xfffff888 │ │ │ │ mvnseq r1, #112, 18 @ 0x1c0000 │ │ │ │ mov lr, r8 │ │ │ │ str r7, [sp, #4] │ │ │ │ @@ -1001907,24 +1001907,24 @@ │ │ │ │ mov sl, r7 │ │ │ │ b 3de9c8 <__cxa_atexit@plt+0x3d25e4> │ │ │ │ add r0, fp, r9, lsl #2 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ mov r0, r4 │ │ │ │ str lr, [sp] │ │ │ │ mov r8, ip │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ mov ip, r8 │ │ │ │ ldr r1, [pc, #184] @ 3deb84 <__cxa_atexit@plt+0x3d27a0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [sp] │ │ │ │ b 3dea04 <__cxa_atexit@plt+0x3d2620> │ │ │ │ ldr r1, [r8, r6, lsl #2] │ │ │ │ mov r0, r4 │ │ │ │ str lr, [sp] │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldr ip, [pc, #164] @ 3deb90 <__cxa_atexit@plt+0x3d27ac> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ ldr r1, [pc, #160] @ 3deb94 <__cxa_atexit@plt+0x3d27b0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [sp] │ │ │ │ b 3dea60 <__cxa_atexit@plt+0x3d267c> │ │ │ │ add r3, sl, #8 │ │ │ │ @@ -1001954,15 +1001954,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ mov fp, lr │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ ldrteq lr, [r8], #-1732 @ 0xfffff93c │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ ldrteq lr, [r8], #-1628 @ 0xfffff9a4 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ ldrteq lr, [r8], #-1440 @ 0xfffffa60 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @@ -1001995,15 +1001995,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 3dec28 <__cxa_atexit@plt+0x3d2844> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq lr, [r8], #-1168 @ 0xfffffb70 │ │ │ │ ldrteq lr, [r8], #-2788 @ 0xfffff51c │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ mvnseq r1, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ @@ -1002059,15 +1002059,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 3ded30 <__cxa_atexit@plt+0x3d294c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 3ded34 <__cxa_atexit@plt+0x3d2950> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ + b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r1, #40, 12 @ 0x2800000 │ │ │ │ ldrteq sp, [r8], #-3340 @ 0xfffff2f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -1002084,15 +1002084,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 3ded94 <__cxa_atexit@plt+0x3d29b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r1, #96, 10 @ 0x18000000 │ │ │ │ ldrteq sp, [r8], #-3264 @ 0xfffff340 │ │ │ │ ldrteq sp, [r8], #-3304 @ 0xfffff318 │ │ │ │ mvnseq r1, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -1002126,30 +1002126,30 @@ │ │ │ │ str r3, [sl, #-8] │ │ │ │ str r1, [sl, #-4] │ │ │ │ sub r3, r6, #15 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #120] @ 3dee9c <__cxa_atexit@plt+0x3d2ab8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fafe8 <__cxa_atexit@plt+0x3eec04> │ │ │ │ + b 3fb040 <__cxa_atexit@plt+0x3eec5c> │ │ │ │ ldr r7, [pc, #92] @ 3dee90 <__cxa_atexit@plt+0x3d2aac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r6, [pc, #64] @ 3dee88 <__cxa_atexit@plt+0x3d2aa4> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #60] @ 3dee8c <__cxa_atexit@plt+0x3d2aa8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r6, r6, #1 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r6, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -1002174,15 +1002174,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 3deefc <__cxa_atexit@plt+0x3d2b18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r1, #96, 8 @ 0x60000000 │ │ │ │ ldrteq sp, [r8], #-2900 @ 0xfffff4ac │ │ │ │ ldrteq sp, [r8], #-2940 @ 0xfffff484 │ │ │ │ mvnseq r1, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1002241,30 +1002241,30 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r6] │ │ │ │ str r3, [r1] │ │ │ │ ldr r3, [pc, #108] @ 3df058 <__cxa_atexit@plt+0x3d2c74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r1, [r5, #4] │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr sl, [pc, #96] @ 3df060 <__cxa_atexit@plt+0x3d2c7c> │ │ │ │ add sl, pc, sl │ │ │ │ ldr lr, [pc, #92] @ 3df064 <__cxa_atexit@plt+0x3d2c80> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, #88] @ 3df068 <__cxa_atexit@plt+0x3d2c84> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str sl, [r3, #20]! │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ stmdb r3, {r8, r9} │ │ │ │ str lr, [r3, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3faaf8 <__cxa_atexit@plt+0x3ee714> │ │ │ │ + b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ mov r6, r3 │ │ │ │ b 3df044 <__cxa_atexit@plt+0x3d2c60> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 3df05c <__cxa_atexit@plt+0x3d2c78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -1002325,15 +1002325,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r6] │ │ │ │ ldr r2, [pc, #140] @ 3df1c4 <__cxa_atexit@plt+0x3d2de0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r7] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #112] @ 3df1cc <__cxa_atexit@plt+0x3d2de8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #108] @ 3df1d0 <__cxa_atexit@plt+0x3d2dec> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -1002344,15 +1002344,15 @@ │ │ │ │ stm r1, {r0, r6, r7} │ │ │ │ str r8, [r6, #8] │ │ │ │ stmdb r6, {r8, r9} │ │ │ │ str lr, [r6, #-16] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3faaf8 <__cxa_atexit@plt+0x3ee714> │ │ │ │ + b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ mov r2, r6 │ │ │ │ b 3df1a4 <__cxa_atexit@plt+0x3d2dc0> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #24] @ 3df1c8 <__cxa_atexit@plt+0x3d2de4> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1002388,30 +1002388,30 @@ │ │ │ │ str r9, [r6] │ │ │ │ ldr r3, [pc, #120] @ 3df2a8 <__cxa_atexit@plt+0x3d2ec4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r7, [r2] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r1, [pc, #100] @ 3df2b0 <__cxa_atexit@plt+0x3d2ecc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #96] @ 3df2b4 <__cxa_atexit@plt+0x3d2ed0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, #92] @ 3df2b8 <__cxa_atexit@plt+0x3d2ed4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r7, #20]! │ │ │ │ stmda r5, {r0, r7} │ │ │ │ str r2, [r5, #4] │ │ │ │ str r8, [r7, #8] │ │ │ │ stmdb r7, {r8, r9} │ │ │ │ str lr, [r7, #-16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3faaf8 <__cxa_atexit@plt+0x3ee714> │ │ │ │ + b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ mov r6, r7 │ │ │ │ b 3df290 <__cxa_atexit@plt+0x3d2eac> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, #16] @ 3df2ac <__cxa_atexit@plt+0x3d2ec8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1003257,15 +1003257,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3dffdc <__cxa_atexit@plt+0x3d3bf8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq ip, [r8], #-2772 @ 0xfffff52c │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ mvnseq r0, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ @@ -1003281,15 +1003281,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3e0050 <__cxa_atexit@plt+0x3d3c6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r0, #196, 6 @ 0x10000003 │ │ │ │ mvnseq r0, #208, 6 @ 0x40000003 │ │ │ │ ldrteq ip, [r8], #-2552 @ 0xfffff608 │ │ │ │ @@ -1003707,15 +1003707,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ + b 3fa378 <__cxa_atexit@plt+0x3edf94> │ │ │ │ mov r6, r3 │ │ │ │ b 3e06f0 <__cxa_atexit@plt+0x3d430c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3e0700 <__cxa_atexit@plt+0x3d431c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1003919,15 +1003919,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ + b 3fa378 <__cxa_atexit@plt+0x3edf94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1004146,15 +1004146,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 3e0de4 <__cxa_atexit@plt+0x3d4a00> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ + b 3fa378 <__cxa_atexit@plt+0x3edf94> │ │ │ │ mov r6, r3 │ │ │ │ b 3e0dcc <__cxa_atexit@plt+0x3d49e8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3e0ddc <__cxa_atexit@plt+0x3d49f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1004183,15 +1004183,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str sl, [r6, #8] │ │ │ │ stmdb r5, {r1, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ + b 3fa378 <__cxa_atexit@plt+0x3edf94> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 3e0e98 <__cxa_atexit@plt+0x3d4ab4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1004224,15 +1004224,15 @@ │ │ │ │ ldr r2, [pc, #68] @ 3e0f20 <__cxa_atexit@plt+0x3d4b3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r9, [r7, #8] │ │ │ │ stm r5, {r2, r7} │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ + b 3fa378 <__cxa_atexit@plt+0x3edf94> │ │ │ │ mov r6, r7 │ │ │ │ b 3e0f04 <__cxa_atexit@plt+0x3d4b20> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 3e0f18 <__cxa_atexit@plt+0x3d4b34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -1004287,15 +1004287,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ + b 3fa378 <__cxa_atexit@plt+0x3edf94> │ │ │ │ mov r6, r3 │ │ │ │ b 3e1000 <__cxa_atexit@plt+0x3d4c1c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3e1010 <__cxa_atexit@plt+0x3d4c2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1004326,15 +1004326,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #4]! │ │ │ │ mov r7, r8 │ │ │ │ str r9, [r6, #8] │ │ │ │ stmdb r5, {r1, r6} │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ + b 3fa378 <__cxa_atexit@plt+0x3edf94> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 3e10c4 <__cxa_atexit@plt+0x3d4ce0> │ │ │ │ @@ -1004363,15 +1004363,15 @@ │ │ │ │ ldr r2, [pc, #68] @ 3e114c <__cxa_atexit@plt+0x3d4d68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r9, [r7, #8] │ │ │ │ stm r5, {r2, r7} │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ + b 3fa378 <__cxa_atexit@plt+0x3edf94> │ │ │ │ mov r6, r7 │ │ │ │ b 3e1130 <__cxa_atexit@plt+0x3d4d4c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 3e1144 <__cxa_atexit@plt+0x3d4d60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -1004568,15 +1004568,15 @@ │ │ │ │ bhi 3e1454 <__cxa_atexit@plt+0x3d5070> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3e145c <__cxa_atexit@plt+0x3d5078> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faaf8 <__cxa_atexit@plt+0x3ee714> │ │ │ │ + b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq fp, [r8], #-1500 @ 0xfffffa24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -1004590,15 +1004590,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 3e14bc <__cxa_atexit@plt+0x3d50d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq lr, #208, 30 @ 0x340 │ │ │ │ ldrteq fp, [r8], #-1428 @ 0xfffffa6c │ │ │ │ ldrteq fp, [r8], #-1468 @ 0xfffffa44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -1004657,15 +1004657,15 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r0, [pc, #32] @ 3e15c4 <__cxa_atexit@plt+0x3d51e0> │ │ │ │ ldr r9, [r1, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -1004684,15 +1004684,15 @@ │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r2, [pc, #20] @ 3e1624 <__cxa_atexit@plt+0x3d5240> │ │ │ │ ldr r9, [r3, #12] │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -1004732,15 +1004732,15 @@ │ │ │ │ bhi 3e16e4 <__cxa_atexit@plt+0x3d5300> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3e16ec <__cxa_atexit@plt+0x3d5308> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fab00 <__cxa_atexit@plt+0x3ee71c> │ │ │ │ + b 3fab58 <__cxa_atexit@plt+0x3ee774> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq fp, [r8], #-844 @ 0xfffffcb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -1004754,15 +1004754,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 3e174c <__cxa_atexit@plt+0x3d5368> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq lr, #76, 26 @ 0x1300 │ │ │ │ ldrteq fp, [r8], #-772 @ 0xfffffcfc │ │ │ │ ldrteq fp, [r8], #-812 @ 0xfffffcd4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -1004821,15 +1004821,15 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r0, [pc, #32] @ 3e1854 <__cxa_atexit@plt+0x3d5470> │ │ │ │ ldr r9, [r1, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -1004848,15 +1004848,15 @@ │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r2, [pc, #20] @ 3e18b4 <__cxa_atexit@plt+0x3d54d0> │ │ │ │ ldr r9, [r3, #12] │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -1004896,30 +1004896,30 @@ │ │ │ │ bhi 3e1974 <__cxa_atexit@plt+0x3d5590> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3e197c <__cxa_atexit@plt+0x3d5598> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faff0 <__cxa_atexit@plt+0x3eec0c> │ │ │ │ + b 3fb048 <__cxa_atexit@plt+0x3eec64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq fp, [r8], #-188 @ 0xffffff44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e19b0 <__cxa_atexit@plt+0x3d55cc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3e19b8 <__cxa_atexit@plt+0x3d55d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq fp, [r8], #-128 @ 0xffffff80 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ @@ -1004952,15 +1004952,15 @@ │ │ │ │ ldr r2, [r2, #12] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ @@ -1004991,15 +1004991,15 @@ │ │ │ │ ldr r2, [r2, #12] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1005042,15 +1005042,15 @@ │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r2, #48]! @ 0x30 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r2, #8] │ │ │ │ mov r7, r1 │ │ │ │ mov r9, r2 │ │ │ │ str r0, [r2, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [r6, #-4] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r7, [pc, #52] @ 3e1c00 <__cxa_atexit@plt+0x3d581c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -1005106,15 +1005106,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 3e1cc8 <__cxa_atexit@plt+0x3d58e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq sl, [r8], #-3456 @ 0xfffff280 │ │ │ │ ldrteq sl, [r8], #-3500 @ 0xfffff254 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -1005250,30 +1005250,30 @@ │ │ │ │ bhi 3e1efc <__cxa_atexit@plt+0x3d5b18> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3e1f04 <__cxa_atexit@plt+0x3d5b20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faff0 <__cxa_atexit@plt+0x3eec0c> │ │ │ │ + b 3fb048 <__cxa_atexit@plt+0x3eec64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq sl, [r8], #-2868 @ 0xfffff4cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e1f38 <__cxa_atexit@plt+0x3d5b54> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3e1f40 <__cxa_atexit@plt+0x3d5b5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq sl, [r8], #-2808 @ 0xfffff508 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ @@ -1005312,15 +1005312,15 @@ │ │ │ │ str r8, [r9, #12] │ │ │ │ mov r8, r9 │ │ │ │ str r7, [r9, #8] │ │ │ │ str lr, [r8, #16]! │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r9, #24] │ │ │ │ str r2, [r9, #28] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ @@ -1005374,15 +1005374,15 @@ │ │ │ │ str r8, [r9, #12] │ │ │ │ mov r8, r9 │ │ │ │ str r7, [r9, #8] │ │ │ │ str lr, [r8, #16]! │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r9, #24] │ │ │ │ str r2, [r9, #28] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -1005458,15 +1005458,15 @@ │ │ │ │ str r7, [r9, #8] │ │ │ │ str r6, [r9, #12] │ │ │ │ str lr, [r8, #16]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r9, #24] │ │ │ │ str r1, [r9, #28] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [r6, #-4] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ @@ -1005678,15 +1005678,15 @@ │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e25ac <__cxa_atexit@plt+0x3d61c8> │ │ │ │ ldr r3, [pc, #28] @ 3e25bc <__cxa_atexit@plt+0x3d61d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 3fac60 <__cxa_atexit@plt+0x3ee87c> │ │ │ │ + b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ ldr r7, [pc, #12] @ 3e25c0 <__cxa_atexit@plt+0x3d61dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ mvnseq sp, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -1005694,15 +1005694,15 @@ │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r2, [pc, #12] @ 3e25ec <__cxa_atexit@plt+0x3d6208> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fac58 <__cxa_atexit@plt+0x3ee874> │ │ │ │ + b 3facb0 <__cxa_atexit@plt+0x3ee8cc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r6, [r5] │ │ │ │ @@ -1005728,25 +1005728,25 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ ldr r0, [pc, #72] @ 3e26a8 <__cxa_atexit@plt+0x3d62c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ - b 3fa9c0 <__cxa_atexit@plt+0x3ee5dc> │ │ │ │ + b 3faa18 <__cxa_atexit@plt+0x3ee634> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3e269c <__cxa_atexit@plt+0x3d62b8> │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r2, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ ldrteq sl, [r8], #-1240 @ 0xfffffb28 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1005778,21 +1005778,21 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ stm r1, {r2, r3, r9} │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ ldr r3, [pc, #44] @ 3e2760 <__cxa_atexit@plt+0x3d637c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa9c0 <__cxa_atexit@plt+0x3ee5dc> │ │ │ │ + b 3faa18 <__cxa_atexit@plt+0x3ee634> │ │ │ │ ldr r3, [pc, #16] @ 3e2754 <__cxa_atexit@plt+0x3d6370> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ ldrteq sl, [r8], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -1005825,22 +1005825,22 @@ │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r3, lr} │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ ldr r3, [pc, #48] @ 3e2820 <__cxa_atexit@plt+0x3d643c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fa9c0 <__cxa_atexit@plt+0x3ee5dc> │ │ │ │ + b 3faa18 <__cxa_atexit@plt+0x3ee634> │ │ │ │ ldr r3, [pc, #20] @ 3e2814 <__cxa_atexit@plt+0x3d6430> │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r2, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ ldrteq sl, [r8], #-840 @ 0xfffffcb8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -1005863,15 +1005863,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3e28c0 <__cxa_atexit@plt+0x3d64dc> │ │ │ │ ldr r7, [pc, #96] @ 3e28e0 <__cxa_atexit@plt+0x3d64fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r8 │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 3fac60 <__cxa_atexit@plt+0x3ee87c> │ │ │ │ + b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ @@ -1005903,15 +1005903,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3e293c <__cxa_atexit@plt+0x3d6558> │ │ │ │ ldr r7, [pc, #56] @ 3e2958 <__cxa_atexit@plt+0x3d6574> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b 3fac60 <__cxa_atexit@plt+0x3ee87c> │ │ │ │ + b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3e2954 <__cxa_atexit@plt+0x3d6570> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1005928,29 +1005928,29 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3e2994 <__cxa_atexit@plt+0x3d65b0> │ │ │ │ ldr r7, [pc, #36] @ 3e29a8 <__cxa_atexit@plt+0x3d65c4> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b 3fac60 <__cxa_atexit@plt+0x3ee87c> │ │ │ │ + b 3facb8 <__cxa_atexit@plt+0x3ee8d4> │ │ │ │ ldr r7, [pc, #16] @ 3e29ac <__cxa_atexit@plt+0x3d65c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ mvnseq sp, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 3e29c8 <__cxa_atexit@plt+0x3d65e4> │ │ │ │ add r8, pc, r8 │ │ │ │ b 3fa088 <__cxa_atexit@plt+0x3edca4> │ │ │ │ - @ instruction: 0x03bd3265 │ │ │ │ + @ instruction: 0x03bd28a5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3e2a04 <__cxa_atexit@plt+0x3d6620> │ │ │ │ @@ -1005999,24 +1005999,24 @@ │ │ │ │ ldr r7, [pc, #8] @ 3e2aa0 <__cxa_atexit@plt+0x3d66bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mvnseq sp, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03bd31c8 │ │ │ │ + @ instruction: 0x03bd2808 │ │ │ │ mvnseq sp, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3e2ad4 <__cxa_atexit@plt+0x3d66f0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ mvnseq sp, #56, 20 @ 0x38000 │ │ │ │ mvnseq sp, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -1006076,15 +1006076,15 @@ │ │ │ │ mvnseq sp, #116, 18 @ 0x1d0000 │ │ │ │ mvnseq sp, #120, 18 @ 0x1e0000 │ │ │ │ mvnseq sp, #136, 18 @ 0x220000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ mvnseq sp, #220, 18 @ 0x370000 │ │ │ │ mvnseq sp, #196, 18 @ 0x310000 │ │ │ │ - @ instruction: 0x03bd30d0 │ │ │ │ + @ instruction: 0x03bd2710 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3e2c74 <__cxa_atexit@plt+0x3d6890> │ │ │ │ @@ -1006110,15 +1006110,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, r9 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -1006147,15 +1006147,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, r9 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -1006219,15 +1006219,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3, #16]! │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #56] @ 3e2e60 <__cxa_atexit@plt+0x3d6a7c> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ mov r7, r9 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ @@ -1006304,15 +1006304,15 @@ │ │ │ │ mvnseq sp, #228, 10 @ 0x39000000 │ │ │ │ mvnseq sp, #60, 12 @ 0x3c00000 │ │ │ │ mvnseq sp, #248, 10 @ 0x3e000000 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ mvnseq sp, #76, 12 @ 0x4c00000 │ │ │ │ mvnseq sp, #136, 12 @ 0x8800000 │ │ │ │ - @ instruction: 0x03bd2d40 │ │ │ │ + @ instruction: 0x03bd2380 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -1006342,15 +1006342,15 @@ │ │ │ │ ldr r1, [pc, #64] @ 3e3034 <__cxa_atexit@plt+0x3d6c50> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ @@ -1006381,15 +1006381,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 3e30b8 <__cxa_atexit@plt+0x3d6cd4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ mvnseq sp, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -1006450,15 +1006450,15 @@ │ │ │ │ ldr r0, [pc, #96] @ 3e3204 <__cxa_atexit@plt+0x3d6e20> │ │ │ │ mov r6, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #20]! │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r7, r2 │ │ │ │ str lr, [r9, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #60] @ 3e3200 <__cxa_atexit@plt+0x3d6e1c> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ mov r7, r8 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ @@ -1006536,15 +1006536,15 @@ │ │ │ │ mvnseq sp, #68, 4 @ 0x40000004 │ │ │ │ mvnseq sp, #220, 4 @ 0xc000000d │ │ │ │ mvnseq sp, #236, 4 @ 0xc000000e │ │ │ │ @ instruction: 0xfffff838 │ │ │ │ @ instruction: 0xfffff74c │ │ │ │ mvnseq sp, #64, 6 │ │ │ │ mvnseq sp, #40, 6 @ 0xa0000000 │ │ │ │ - @ instruction: 0x03bd29a0 │ │ │ │ + @ instruction: 0x03bd1fe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3e339c <__cxa_atexit@plt+0x3d6fb8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1006568,15 +1006568,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r7, [r8, #4] │ │ │ │ str r7, [r8, #8] │ │ │ │ str r5, [r8, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r8, #16] │ │ │ │ - b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ + b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ @@ -1006677,15 +1006677,15 @@ │ │ │ │ mvnseq sp, #16 │ │ │ │ mvnseq sp, #12, 2 │ │ │ │ mvnseq sp, #184 @ 0xb8 │ │ │ │ @ instruction: 0xfffff604 │ │ │ │ @ instruction: 0xfffff518 │ │ │ │ mvnseq sp, #12, 2 │ │ │ │ mvnseq sp, #88, 2 │ │ │ │ - @ instruction: 0x03bd276c │ │ │ │ + @ instruction: 0x03bd1dac │ │ │ │ mvnseq sp, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 3e35c4 <__cxa_atexit@plt+0x3d71e0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -1006789,15 +1006789,15 @@ │ │ │ │ b 3e3718 <__cxa_atexit@plt+0x3d7334> │ │ │ │ ldr r1, [sl] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ str lr, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldmib sp, {r0, ip} │ │ │ │ b 3e36a4 <__cxa_atexit@plt+0x3d72c0> │ │ │ │ ldr r0, [r9, #8]! │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r5, r9 │ │ │ │ @@ -1006822,15 +1006822,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #40] @ 3e37bc <__cxa_atexit@plt+0x3d73d8> │ │ │ │ ldr r7, [pc, #40] @ 3e37c0 <__cxa_atexit@plt+0x3d73dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #32] @ 3e37c4 <__cxa_atexit@plt+0x3d73e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1006915,15 +1006915,15 @@ │ │ │ │ bne 3e3880 <__cxa_atexit@plt+0x3d749c> │ │ │ │ b 3e3938 <__cxa_atexit@plt+0x3d7554> │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [fp] │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r7, lr │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov lr, r7 │ │ │ │ b 3e38a0 <__cxa_atexit@plt+0x3d74bc> │ │ │ │ ldr r1, [pc, #68] @ 3e3960 <__cxa_atexit@plt+0x3d757c> │ │ │ │ mov r4, lr │ │ │ │ @@ -1007006,15 +1007006,15 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 3e3ab0 <__cxa_atexit@plt+0x3d76cc> │ │ │ │ ldr r7, [pc, #52] @ 3e3ab4 <__cxa_atexit@plt+0x3d76d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #44] @ 3e3ab8 <__cxa_atexit@plt+0x3d76d4> │ │ │ │ @@ -1007056,15 +1007056,15 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #48] @ 3e3b6c <__cxa_atexit@plt+0x3d7788> │ │ │ │ ldr r7, [pc, #48] @ 3e3b70 <__cxa_atexit@plt+0x3d778c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #40] @ 3e3b74 <__cxa_atexit@plt+0x3d7790> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1007160,15 +1007160,15 @@ │ │ │ │ mvnseq ip, #132, 16 @ 0x840000 │ │ │ │ mvnseq ip, #228, 18 @ 0x390000 │ │ │ │ mvnseq ip, #44, 18 @ 0xb0000 │ │ │ │ @ instruction: 0xffffee78 │ │ │ │ @ instruction: 0xffffed8c │ │ │ │ mvnseq ip, #128, 18 @ 0x200000 │ │ │ │ mvnseq ip, #48, 20 @ 0x30000 │ │ │ │ - @ instruction: 0x03bd1fe0 │ │ │ │ + @ instruction: 0x03bd1620 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3e3d44 <__cxa_atexit@plt+0x3d7960> │ │ │ │ ldr r3, [r8, #4] │ │ │ │ @@ -1007180,15 +1007180,15 @@ │ │ │ │ ldr r8, [pc, #92] @ 3e3d68 <__cxa_atexit@plt+0x3d7984> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16]! │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #40] @ 3e3d54 <__cxa_atexit@plt+0x3d7970> │ │ │ │ ldr r7, [pc, #40] @ 3e3d58 <__cxa_atexit@plt+0x3d7974> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #32] @ 3e3d5c <__cxa_atexit@plt+0x3d7978> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1007220,15 +1007220,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 3e3de0 <__cxa_atexit@plt+0x3d79fc> │ │ │ │ mov r8, #0 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov sl, #0 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3faff8 <__cxa_atexit@plt+0x3eec14> │ │ │ │ + b 3fb050 <__cxa_atexit@plt+0x3eec6c> │ │ │ │ ldr r7, [pc, #16] @ 3e3ddc <__cxa_atexit@plt+0x3d79f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ str r7, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldrteq r9, [r8], #-692 @ 0xfffffd4c │ │ │ │ @@ -1007245,15 +1007245,15 @@ │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r1, [pc, #48] @ 3e3e44 <__cxa_atexit@plt+0x3d7a60> │ │ │ │ mov r8, #0 │ │ │ │ mul sl, r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3faff8 <__cxa_atexit@plt+0x3eec14> │ │ │ │ + b 3fb050 <__cxa_atexit@plt+0x3eec6c> │ │ │ │ ldr r7, [pc, #16] @ 3e3e40 <__cxa_atexit@plt+0x3d7a5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r7, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldrteq r9, [r8], #-592 @ 0xfffffdb0 │ │ │ │ @@ -1007311,15 +1007311,15 @@ │ │ │ │ ldr r8, [pc, #112] @ 3e3f88 <__cxa_atexit@plt+0x3d7ba4> │ │ │ │ str r9, [r5, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 3e3f74 <__cxa_atexit@plt+0x3d7b90> │ │ │ │ ldr r7, [pc, #52] @ 3e3f78 <__cxa_atexit@plt+0x3d7b94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #44] @ 3e3f7c <__cxa_atexit@plt+0x3d7b98> │ │ │ │ @@ -1007360,15 +1007360,15 @@ │ │ │ │ ldr r8, [pc, #100] @ 3e4040 <__cxa_atexit@plt+0x3d7c5c> │ │ │ │ str r9, [r5, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #48] @ 3e402c <__cxa_atexit@plt+0x3d7c48> │ │ │ │ ldr r7, [pc, #48] @ 3e4030 <__cxa_atexit@plt+0x3d7c4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #40] @ 3e4034 <__cxa_atexit@plt+0x3d7c50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1007464,15 +1007464,15 @@ │ │ │ │ mvnseq ip, #196, 6 @ 0x10000003 │ │ │ │ mvnseq ip, #116, 10 @ 0x1d000000 │ │ │ │ mvnseq ip, #108, 8 @ 0x6c000000 │ │ │ │ @ instruction: 0xffffe9b8 │ │ │ │ @ instruction: 0xffffe8cc │ │ │ │ mvnseq ip, #192, 8 @ 0xc0000000 │ │ │ │ mvnseq ip, #192, 10 @ 0x30000000 │ │ │ │ - @ instruction: 0x03bd1b20 │ │ │ │ + @ instruction: 0x03bd1160 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e41c8 <__cxa_atexit@plt+0x3d7de4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -1007543,15 +1007543,15 @@ │ │ │ │ bcs 3e4214 <__cxa_atexit@plt+0x3d7e30> │ │ │ │ b 3e4304 <__cxa_atexit@plt+0x3d7f20> │ │ │ │ add r3, r7, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldr r0, [pc, #96] @ 3e4338 <__cxa_atexit@plt+0x3d7f54> │ │ │ │ ldr lr, [sp] │ │ │ │ ldr ip, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e4260 <__cxa_atexit@plt+0x3d7e7c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ @@ -1007592,15 +1007592,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #40] @ 3e43c4 <__cxa_atexit@plt+0x3d7fe0> │ │ │ │ ldr r7, [pc, #40] @ 3e43c8 <__cxa_atexit@plt+0x3d7fe4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #32] @ 3e43cc <__cxa_atexit@plt+0x3d7fe8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1007745,15 +1007745,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 3e463c <__cxa_atexit@plt+0x3d8258> │ │ │ │ ldr r7, [pc, #52] @ 3e4640 <__cxa_atexit@plt+0x3d825c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #44] @ 3e4644 <__cxa_atexit@plt+0x3d8260> │ │ │ │ @@ -1007796,15 +1007796,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #48] @ 3e46fc <__cxa_atexit@plt+0x3d8318> │ │ │ │ ldr r7, [pc, #48] @ 3e4700 <__cxa_atexit@plt+0x3d831c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #40] @ 3e4704 <__cxa_atexit@plt+0x3d8320> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1007900,15 +1007900,15 @@ │ │ │ │ mvnseq fp, #244, 24 @ 0xf400 │ │ │ │ mvnseq fp, #244, 28 @ 0xf40 │ │ │ │ mvnseq fp, #156, 26 @ 0x2700 │ │ │ │ @ instruction: 0xffffe2e8 │ │ │ │ @ instruction: 0xffffe1fc │ │ │ │ mvnseq fp, #240, 26 @ 0x3c00 │ │ │ │ mvnseq fp, #64, 30 @ 0x100 │ │ │ │ - @ instruction: 0x03bd1450 │ │ │ │ + @ instruction: 0x03bd0a90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3e48d4 <__cxa_atexit@plt+0x3d84f0> │ │ │ │ ldr r2, [r8, #4] │ │ │ │ @@ -1007920,15 +1007920,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #40] @ 3e48e4 <__cxa_atexit@plt+0x3d8500> │ │ │ │ ldr r7, [pc, #40] @ 3e48e8 <__cxa_atexit@plt+0x3d8504> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #32] @ 3e48ec <__cxa_atexit@plt+0x3d8508> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1007955,28 +1007955,28 @@ │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r9} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ mov sl, #0 │ │ │ │ - b 3faff8 <__cxa_atexit@plt+0x3eec14> │ │ │ │ + b 3fb050 <__cxa_atexit@plt+0x3eec6c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 3e4974 <__cxa_atexit@plt+0x3d8590> │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ - b 3faff8 <__cxa_atexit@plt+0x3eec14> │ │ │ │ + b 3fb050 <__cxa_atexit@plt+0x3eec6c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r3, [pc, #8] @ 3e4998 <__cxa_atexit@plt+0x3d85b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -1008037,15 +1008037,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 3e4acc <__cxa_atexit@plt+0x3d86e8> │ │ │ │ ldr r7, [pc, #52] @ 3e4ad0 <__cxa_atexit@plt+0x3d86ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #44] @ 3e4ad4 <__cxa_atexit@plt+0x3d86f0> │ │ │ │ @@ -1008087,15 +1008087,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #48] @ 3e4b88 <__cxa_atexit@plt+0x3d87a4> │ │ │ │ ldr r7, [pc, #48] @ 3e4b8c <__cxa_atexit@plt+0x3d87a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #40] @ 3e4b90 <__cxa_atexit@plt+0x3d87ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1008191,15 +1008191,15 @@ │ │ │ │ mvnseq fp, #104, 16 @ 0x680000 │ │ │ │ mvnseq fp, #184, 20 @ 0xb8000 │ │ │ │ mvnseq fp, #200, 20 @ 0xc8000 │ │ │ │ @ instruction: 0xffffde5c │ │ │ │ @ instruction: 0xffffdd70 │ │ │ │ mvnseq fp, #28, 22 @ 0x7000 │ │ │ │ mvnseq fp, #4, 22 @ 0x1000 │ │ │ │ - @ instruction: 0x03bd0fc4 │ │ │ │ + @ instruction: 0x03bd0604 │ │ │ │ mvnseq fp, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -1008258,15 +1008258,15 @@ │ │ │ │ mvnseq fp, #92, 14 @ 0x1700000 │ │ │ │ mvnseq fp, #172, 18 @ 0x2b0000 │ │ │ │ mvnseq fp, #244, 18 @ 0x3d0000 │ │ │ │ @ instruction: 0xffffdd50 │ │ │ │ @ instruction: 0xffffdc64 │ │ │ │ mvnseq fp, #72, 20 @ 0x48000 │ │ │ │ mvnseq fp, #248, 18 @ 0x3e0000 │ │ │ │ - @ instruction: 0x03bd0eb8 │ │ │ │ + @ instruction: 0x03bd04f8 │ │ │ │ mvnseq fp, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -1008325,28 +1008325,28 @@ │ │ │ │ mvnseq fp, #80, 12 @ 0x5000000 │ │ │ │ mvnseq fp, #160, 16 @ 0xa00000 │ │ │ │ mvnseq fp, #32, 18 @ 0x80000 │ │ │ │ @ instruction: 0xffffdc44 │ │ │ │ @ instruction: 0xffffdb58 │ │ │ │ mvnseq fp, #116, 18 @ 0x1d0000 │ │ │ │ mvnseq fp, #236, 16 @ 0xec0000 │ │ │ │ - @ instruction: 0x03bd0dac │ │ │ │ + @ instruction: 0x03bd03ec │ │ │ │ mvnseq fp, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e4f3c <__cxa_atexit@plt+0x3d8b58> │ │ │ │ ldr r3, [pc, #32] @ 3e4f4c <__cxa_atexit@plt+0x3d8b68> │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r7, [pc, #12] @ 3e4f50 <__cxa_atexit@plt+0x3d8b6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq fp, #20, 18 @ 0x50000 │ │ │ │ mvnseq fp, #236, 16 @ 0xec0000 │ │ │ │ @@ -1008356,15 +1008356,15 @@ │ │ │ │ beq 3e4f84 <__cxa_atexit@plt+0x3d8ba0> │ │ │ │ ldr r3, [pc, #52] @ 3e4fa4 <__cxa_atexit@plt+0x3d8bc0> │ │ │ │ ldr r8, [pc, #52] @ 3e4fa8 <__cxa_atexit@plt+0x3d8bc4> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #32] @ 3e4fac <__cxa_atexit@plt+0x3d8bc8> │ │ │ │ ldr r7, [pc, #32] @ 3e4fb0 <__cxa_atexit@plt+0x3d8bcc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r0, [pc, #24] @ 3e4fb4 <__cxa_atexit@plt+0x3d8bd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1008432,15 +1008432,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ beq 3e5018 <__cxa_atexit@plt+0x3d8c34> │ │ │ │ b 3e50cc <__cxa_atexit@plt+0x3d8ce8> │ │ │ │ ldr r1, [sl] │ │ │ │ mov r0, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, r2 │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldr lr, [pc, #112] @ 3e512c <__cxa_atexit@plt+0x3d8d48> │ │ │ │ mov r2, r4 │ │ │ │ mov ip, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r4, [sp] │ │ │ │ b 3e503c <__cxa_atexit@plt+0x3d8c58> │ │ │ │ cmp r9, r3 │ │ │ │ @@ -1008497,15 +1008497,15 @@ │ │ │ │ bhi 3e51d8 <__cxa_atexit@plt+0x3d8df4> │ │ │ │ ldr r7, [pc, #88] @ 3e51fc <__cxa_atexit@plt+0x3d8e18> │ │ │ │ mov r9, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r7, r8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 3e51f8 <__cxa_atexit@plt+0x3d8e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1008532,15 +1008532,15 @@ │ │ │ │ bhi 3e5244 <__cxa_atexit@plt+0x3d8e60> │ │ │ │ ldr r7, [pc, #40] @ 3e5258 <__cxa_atexit@plt+0x3d8e74> │ │ │ │ mov r9, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r7, [pc, #16] @ 3e525c <__cxa_atexit@plt+0x3d8e78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ mvnseq fp, #12, 12 @ 0xc00000 │ │ │ │ @@ -1008585,15 +1008585,15 @@ │ │ │ │ beq 3e5328 <__cxa_atexit@plt+0x3d8f44> │ │ │ │ ldr r3, [pc, #108] @ 3e5370 <__cxa_atexit@plt+0x3d8f8c> │ │ │ │ ldr r8, [pc, #108] @ 3e5374 <__cxa_atexit@plt+0x3d8f90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #48] @ 3e5360 <__cxa_atexit@plt+0x3d8f7c> │ │ │ │ ldr r7, [pc, #48] @ 3e5364 <__cxa_atexit@plt+0x3d8f80> │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -1008622,15 +1008622,15 @@ │ │ │ │ beq 3e53ac <__cxa_atexit@plt+0x3d8fc8> │ │ │ │ ldr r3, [pc, #52] @ 3e53cc <__cxa_atexit@plt+0x3d8fe8> │ │ │ │ ldr r8, [pc, #52] @ 3e53d0 <__cxa_atexit@plt+0x3d8fec> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #32] @ 3e53d4 <__cxa_atexit@plt+0x3d8ff0> │ │ │ │ ldr r7, [pc, #32] @ 3e53d8 <__cxa_atexit@plt+0x3d8ff4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r0, [pc, #24] @ 3e53dc <__cxa_atexit@plt+0x3d8ff8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1008731,15 +1008731,15 @@ │ │ │ │ stm r5, {r7, r9} │ │ │ │ beq 3e54bc <__cxa_atexit@plt+0x3d90d8> │ │ │ │ b 3e5568 <__cxa_atexit@plt+0x3d9184> │ │ │ │ add r3, r8, sl │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ stmib sp, {ip, lr} │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldmib sp, {ip, lr} │ │ │ │ b 3e54ec <__cxa_atexit@plt+0x3d9108> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, ip, #8 │ │ │ │ cmp r0, r3 │ │ │ │ str r7, [r1] │ │ │ │ @@ -1008860,15 +1008860,15 @@ │ │ │ │ bhi 3e5790 <__cxa_atexit@plt+0x3d93ac> │ │ │ │ ldr r7, [pc, #104] @ 3e57b8 <__cxa_atexit@plt+0x3d93d4> │ │ │ │ mov r9, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, r8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 3e57b4 <__cxa_atexit@plt+0x3d93d0> │ │ │ │ @@ -1008926,15 +1008926,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1008974,15 +1008974,15 @@ │ │ │ │ beq 3e593c <__cxa_atexit@plt+0x3d9558> │ │ │ │ ldr r3, [pc, #124] @ 3e5994 <__cxa_atexit@plt+0x3d95b0> │ │ │ │ ldr r8, [pc, #124] @ 3e5998 <__cxa_atexit@plt+0x3d95b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #64] @ 3e5984 <__cxa_atexit@plt+0x3d95a0> │ │ │ │ ldr r7, [pc, #64] @ 3e5988 <__cxa_atexit@plt+0x3d95a4> │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -1009045,15 +1009045,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r9, r6, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8} │ │ │ │ ldr r3, [pc, #28] @ 3e5a5c <__cxa_atexit@plt+0x3d9678> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #209 @ 0xd1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ ldrteq r7, [r8], #-0 │ │ │ │ mvnseq sl, #252, 26 @ 0x3f00 │ │ │ │ @@ -1009082,15 +1009082,15 @@ │ │ │ │ bhi 3e5b08 <__cxa_atexit@plt+0x3d9724> │ │ │ │ ldr r7, [pc, #104] @ 3e5b30 <__cxa_atexit@plt+0x3d974c> │ │ │ │ mov r9, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, r8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 3e5b2c <__cxa_atexit@plt+0x3d9748> │ │ │ │ @@ -1009150,15 +1009150,15 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ stmib r2, {r1, r5} │ │ │ │ ldr r5, [pc, #48] @ 3e5c10 <__cxa_atexit@plt+0x3d982c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #209 @ 0xd1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1009191,15 +1009191,15 @@ │ │ │ │ add r3, r5, #3 │ │ │ │ ldr r5, [pc, #68] @ 3e5cc0 <__cxa_atexit@plt+0x3d98dc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #209 @ 0xd1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3facc0 <__cxa_atexit@plt+0x3ee8dc> │ │ │ │ + b 3fad18 <__cxa_atexit@plt+0x3ee934> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -1009223,15 +1009223,15 @@ │ │ │ │ ldr r5, [pc, #48] @ 3e5d28 <__cxa_atexit@plt+0x3d9944> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #3 │ │ │ │ ldr r5, [pc, #40] @ 3e5d2c <__cxa_atexit@plt+0x3d9948> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #209 @ 0xd1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3facc0 <__cxa_atexit@plt+0x3ee8dc> │ │ │ │ + b 3fad18 <__cxa_atexit@plt+0x3ee934> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ ldrteq r7, [r8], #-2340 @ 0xfffff6dc │ │ │ │ @@ -1009327,15 +1009327,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mvnseq sl, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ + b 3faba8 <__cxa_atexit@plt+0x3ee7c4> │ │ │ │ mvnseq sl, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e5f80 <__cxa_atexit@plt+0x3d9b9c> │ │ │ │ @@ -1009468,15 +1009468,15 @@ │ │ │ │ ldm sl, {r0, r9, sl} │ │ │ │ ldr r1, [pc, #56] @ 3e6108 <__cxa_atexit@plt+0x3d9d24> │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fab60 <__cxa_atexit@plt+0x3ee77c> │ │ │ │ + b 3fabb8 <__cxa_atexit@plt+0x3ee7d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1009501,15 +1009501,15 @@ │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldrteq r7, [r8], #-1096 @ 0xfffffbb8 │ │ │ │ mvnseq sl, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 3fab50 <__cxa_atexit@plt+0x3ee76c> │ │ │ │ + b 3faba8 <__cxa_atexit@plt+0x3ee7c4> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -1009538,15 +1009538,15 @@ │ │ │ │ str ip, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ ldr r2, [pc, #56] @ 3e6224 <__cxa_atexit@plt+0x3d9e40> │ │ │ │ sub r8, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #28]! │ │ │ │ mov r9, r3 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ ldr r7, [pc, #36] @ 3e6228 <__cxa_atexit@plt+0x3d9e44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff680 │ │ │ │ @@ -1009589,15 +1009589,15 @@ │ │ │ │ str r9, [r3, #16] │ │ │ │ str r3, [r3, #24] │ │ │ │ ldr r2, [pc, #68] @ 3e62fc <__cxa_atexit@plt+0x3d9f18> │ │ │ │ sub r8, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #28]! │ │ │ │ mov r9, r3 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ ldr r7, [pc, #48] @ 3e6300 <__cxa_atexit@plt+0x3d9f1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r2 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ @@ -1009616,15 +1009616,15 @@ │ │ │ │ bhi 3e6334 <__cxa_atexit@plt+0x3d9f50> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3e633c <__cxa_atexit@plt+0x3d9f58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fb000 <__cxa_atexit@plt+0x3eec1c> │ │ │ │ + b 3fb058 <__cxa_atexit@plt+0x3eec74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r6, [r8], #-1788 @ 0xfffff904 │ │ │ │ mvnseq sl, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ @@ -1009676,15 +1009676,15 @@ │ │ │ │ str sl, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ ldr r2, [pc, #116] @ 3e6488 <__cxa_atexit@plt+0x3da0a4> │ │ │ │ sub r8, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #28]! │ │ │ │ mov r9, r3 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ mov r6, r3 │ │ │ │ b 3e6434 <__cxa_atexit@plt+0x3da050> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -1009742,15 +1009742,15 @@ │ │ │ │ bhi 3e652c <__cxa_atexit@plt+0x3da148> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3e6534 <__cxa_atexit@plt+0x3da150> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fb000 <__cxa_atexit@plt+0x3eec1c> │ │ │ │ + b 3fb058 <__cxa_atexit@plt+0x3eec74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r6, [r8], #-1284 @ 0xfffffafc │ │ │ │ mvnseq sl, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -1009792,15 +1009792,15 @@ │ │ │ │ str ip, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ ldr r2, [pc, #96] @ 3e6644 <__cxa_atexit@plt+0x3da260> │ │ │ │ sub r8, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #28]! │ │ │ │ mov r9, r3 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ ldr r7, [pc, #52] @ 3e6630 <__cxa_atexit@plt+0x3da24c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1009862,15 +1009862,15 @@ │ │ │ │ str ip, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ ldr r2, [pc, #96] @ 3e675c <__cxa_atexit@plt+0x3da378> │ │ │ │ sub r8, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #28]! │ │ │ │ mov r9, r3 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ ldr r7, [pc, #52] @ 3e6748 <__cxa_atexit@plt+0x3da364> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1009917,15 +1009917,15 @@ │ │ │ │ add r1, r1, #129 @ 0x81 │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r1, [pc, #60] @ 3e6814 <__cxa_atexit@plt+0x3da430> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - b 3fab70 <__cxa_atexit@plt+0x3ee78c> │ │ │ │ + b 3fabc8 <__cxa_atexit@plt+0x3ee7e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1009935,15 +1009935,15 @@ │ │ │ │ ldrteq r6, [r8], #-632 @ 0xfffffd88 │ │ │ │ ldrteq r6, [r8], #-864 @ 0xfffffca0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3faae8 <__cxa_atexit@plt+0x3ee704> │ │ │ │ + b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ mvnseq sl, #188 @ 0xbc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -1009962,15 +1009962,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ - b 3facc8 <__cxa_atexit@plt+0x3ee8e4> │ │ │ │ + b 3fad20 <__cxa_atexit@plt+0x3ee93c> │ │ │ │ mov r6, r3 │ │ │ │ b 3e68ac <__cxa_atexit@plt+0x3da4c8> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3e68bc <__cxa_atexit@plt+0x3da4d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1010040,15 +1010040,15 @@ │ │ │ │ str ip, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ ldr r2, [pc, #96] @ 3e6a24 <__cxa_atexit@plt+0x3da640> │ │ │ │ sub r8, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #28]! │ │ │ │ mov r9, r3 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ ldr r7, [pc, #52] @ 3e6a10 <__cxa_atexit@plt+0x3da62c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1010095,15 +1010095,15 @@ │ │ │ │ add r1, r1, #129 @ 0x81 │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r1, [pc, #60] @ 3e6adc <__cxa_atexit@plt+0x3da6f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ - b 3fab70 <__cxa_atexit@plt+0x3ee78c> │ │ │ │ + b 3fabc8 <__cxa_atexit@plt+0x3ee7e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1010164,15 +1010164,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ - b 3facc8 <__cxa_atexit@plt+0x3ee8e4> │ │ │ │ + b 3fad20 <__cxa_atexit@plt+0x3ee93c> │ │ │ │ mov r6, r3 │ │ │ │ b 3e6bd4 <__cxa_atexit@plt+0x3da7f0> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3e6be4 <__cxa_atexit@plt+0x3da800> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1010225,15 +1010225,15 @@ │ │ │ │ str ip, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ ldr r2, [pc, #96] @ 3e6d08 <__cxa_atexit@plt+0x3da924> │ │ │ │ sub r8, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #28]! │ │ │ │ mov r9, r3 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ ldr r7, [pc, #52] @ 3e6cf4 <__cxa_atexit@plt+0x3da910> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1010458,15 +1010458,15 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r0, [pc, #32] @ 3e7068 <__cxa_atexit@plt+0x3dac84> │ │ │ │ ldr r9, [r1, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -1010485,15 +1010485,15 @@ │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r2, [pc, #20] @ 3e70c8 <__cxa_atexit@plt+0x3dace4> │ │ │ │ ldr r9, [r3, #12] │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -1010520,15 +1010520,15 @@ │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -1010557,15 +1010557,15 @@ │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -1010629,15 +1010629,15 @@ │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r3, #20]! │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r7, r1 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #16 │ │ │ │ @@ -1010706,15 +1010706,15 @@ │ │ │ │ add r2, r2, r3, lsl #2 │ │ │ │ ldr r1, [pc, #32] @ 3e7448 <__cxa_atexit@plt+0x3db064> │ │ │ │ ldr r8, [r2, #12] │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ stm r5, {r1, r3} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ @@ -1010729,15 +1010729,15 @@ │ │ │ │ add r2, r2, r3, lsl #2 │ │ │ │ ldr r1, [pc, #32] @ 3e74a4 <__cxa_atexit@plt+0x3db0c0> │ │ │ │ ldr r8, [r2, #12] │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ stm r5, {r1, r3} │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -1010771,15 +1010771,15 @@ │ │ │ │ ldr r2, [r2, #12] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ @@ -1010810,15 +1010810,15 @@ │ │ │ │ ldr r2, [r2, #12] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1010876,15 +1010876,15 @@ │ │ │ │ ldr r8, [r6, #12] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r1, [r9, #24]! │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r9, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [r6, #-4] │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #16 │ │ │ │ @@ -1011024,15 +1011024,15 @@ │ │ │ │ mvnseq r8, #36, 24 @ 0x2400 │ │ │ │ mvnseq r9, #64 @ 0x40 │ │ │ │ mvnseq r8, #56, 24 @ 0x3800 │ │ │ │ @ instruction: 0xffffb218 │ │ │ │ @ instruction: 0xffffb12c │ │ │ │ mvnseq r8, #140, 24 @ 0x8c00 │ │ │ │ mvnseq r9, #140 @ 0x8c │ │ │ │ - @ instruction: 0x03bce380 │ │ │ │ + @ instruction: 0x03bcd9c0 │ │ │ │ mvnseq r9, #48 @ 0x30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3e79b8 <__cxa_atexit@plt+0x3db5d4> │ │ │ │ @@ -1011110,15 +1011110,15 @@ │ │ │ │ ldr r1, [pc, #28] @ 3e7a90 <__cxa_atexit@plt+0x3db6ac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 3fb008 <__cxa_atexit@plt+0x3eec24> │ │ │ │ + b 3fb060 <__cxa_atexit@plt+0x3eec7c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrteq r5, [r8], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ @@ -1011138,15 +1011138,15 @@ │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3e7b00 <__cxa_atexit@plt+0x3db71c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fb008 <__cxa_atexit@plt+0x3eec24> │ │ │ │ + b 3fb060 <__cxa_atexit@plt+0x3eec7c> │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ ldrteq r5, [r8], #-68 @ 0xffffffbc │ │ │ │ mvnseq r8, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ @@ -1011207,15 +1011207,15 @@ │ │ │ │ mvnseq r8, #72, 18 @ 0x120000 │ │ │ │ mvnseq r8, #164, 26 @ 0x2900 │ │ │ │ mvnseq r8, #92, 18 @ 0x170000 │ │ │ │ @ instruction: 0xffffaf3c │ │ │ │ @ instruction: 0xffffae50 │ │ │ │ mvnseq r8, #176, 18 @ 0x2c0000 │ │ │ │ mvnseq r8, #240, 26 @ 0x3c00 │ │ │ │ - @ instruction: 0x03bce0a4 │ │ │ │ + @ instruction: 0x03bcd6e4 │ │ │ │ mvnseq r8, #148, 26 @ 0x2500 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3e7c94 <__cxa_atexit@plt+0x3db8b0> │ │ │ │ @@ -1011293,15 +1011293,15 @@ │ │ │ │ ldr r1, [pc, #28] @ 3e7d6c <__cxa_atexit@plt+0x3db988> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 3fb010 <__cxa_atexit@plt+0x3eec2c> │ │ │ │ + b 3fb068 <__cxa_atexit@plt+0x3eec84> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrteq r4, [r8], #-3556 @ 0xfffff21c │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ @@ -1011321,15 +1011321,15 @@ │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3e7ddc <__cxa_atexit@plt+0x3db9f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 3fb010 <__cxa_atexit@plt+0x3eec2c> │ │ │ │ + b 3fb068 <__cxa_atexit@plt+0x3eec84> │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ ldrteq r4, [r8], #-3432 @ 0xfffff298 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -1011450,15 +1011450,15 @@ │ │ │ │ mvnseq r8, #124, 10 @ 0x1f000000 │ │ │ │ mvnseq r8, #28, 20 @ 0x1c000 │ │ │ │ mvnseq r8, #44, 20 @ 0x2c000 │ │ │ │ @ instruction: 0xffffab70 │ │ │ │ @ instruction: 0xffffaa84 │ │ │ │ mvnseq r8, #128, 20 @ 0x80000 │ │ │ │ mvnseq r8, #104, 20 @ 0x68000 │ │ │ │ - @ instruction: 0x03bcdcd8 │ │ │ │ + @ instruction: 0x03bcd318 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3e8074 <__cxa_atexit@plt+0x3dbc90> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1011616,15 +1011616,15 @@ │ │ │ │ mvnseq r8, #228, 4 @ 0x4000000e │ │ │ │ mvnseq r8, #248, 14 @ 0x3e00000 │ │ │ │ mvnseq r8, #148, 14 @ 0x2500000 │ │ │ │ @ instruction: 0xffffa8d8 │ │ │ │ @ instruction: 0xffffa7ec │ │ │ │ mvnseq r8, #232, 14 @ 0x3a00000 │ │ │ │ mvnseq r8, #68, 16 @ 0x440000 │ │ │ │ - @ instruction: 0x03bcda40 │ │ │ │ + @ instruction: 0x03bcd080 │ │ │ │ mvnseq r8, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3e82dc <__cxa_atexit@plt+0x3dbef8> │ │ │ │ @@ -1011733,15 +1011733,15 @@ │ │ │ │ mvnseq r8, #16, 2 │ │ │ │ mvnseq r8, #116, 12 @ 0x7400000 │ │ │ │ mvnseq r8, #184, 2 @ 0x2e │ │ │ │ @ instruction: 0xffffa704 │ │ │ │ @ instruction: 0xffffa618 │ │ │ │ mvnseq r8, #12, 4 @ 0xc0000000 │ │ │ │ mvnseq r8, #192, 12 @ 0xc000000 │ │ │ │ - @ instruction: 0x03bcd86c │ │ │ │ + @ instruction: 0x03bcceac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e847c <__cxa_atexit@plt+0x3dc098> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -1011767,15 +1011767,15 @@ │ │ │ │ ldr r3, [pc, #92] @ 3e8514 <__cxa_atexit@plt+0x3dc130> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #40] @ 3e8500 <__cxa_atexit@plt+0x3dc11c> │ │ │ │ ldr r7, [pc, #40] @ 3e8504 <__cxa_atexit@plt+0x3dc120> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #32] @ 3e8508 <__cxa_atexit@plt+0x3dc124> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1011852,15 +1011852,15 @@ │ │ │ │ cmp r6, r3 │ │ │ │ mov r6, sl │ │ │ │ bcs 3e856c <__cxa_atexit@plt+0x3dc188> │ │ │ │ b 3e864c <__cxa_atexit@plt+0x3dc268> │ │ │ │ ldr r1, [r3, r8] │ │ │ │ mov r0, r4 │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldr lr, [sp, #4] │ │ │ │ mov ip, #12 │ │ │ │ b 3e85bc <__cxa_atexit@plt+0x3dc1d8> │ │ │ │ ldr r7, [pc, #68] @ 3e867c <__cxa_atexit@plt+0x3dc298> │ │ │ │ mov fp, lr │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ @@ -1011913,15 +1011913,15 @@ │ │ │ │ ldr r3, [pc, #144] @ 3e8790 <__cxa_atexit@plt+0x3dc3ac> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #72] @ 3e8778 <__cxa_atexit@plt+0x3dc394> │ │ │ │ ldr r7, [pc, #72] @ 3e877c <__cxa_atexit@plt+0x3dc398> │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -1011968,15 +1011968,15 @@ │ │ │ │ ldr r3, [pc, #100] @ 3e8840 <__cxa_atexit@plt+0x3dc45c> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #48] @ 3e882c <__cxa_atexit@plt+0x3dc448> │ │ │ │ ldr r7, [pc, #48] @ 3e8830 <__cxa_atexit@plt+0x3dc44c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #40] @ 3e8834 <__cxa_atexit@plt+0x3dc450> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1012042,15 +1012042,15 @@ │ │ │ │ ldr r3, [pc, #136] @ 3e898c <__cxa_atexit@plt+0x3dc5a8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #68] @ 3e8978 <__cxa_atexit@plt+0x3dc594> │ │ │ │ ldr r7, [pc, #68] @ 3e897c <__cxa_atexit@plt+0x3dc598> │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -1012095,15 +1012095,15 @@ │ │ │ │ ldr r3, [pc, #100] @ 3e8a3c <__cxa_atexit@plt+0x3dc658> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #48] @ 3e8a28 <__cxa_atexit@plt+0x3dc644> │ │ │ │ ldr r7, [pc, #48] @ 3e8a2c <__cxa_atexit@plt+0x3dc648> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #40] @ 3e8a30 <__cxa_atexit@plt+0x3dc64c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1012188,15 +1012188,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 3e8ba8 <__cxa_atexit@plt+0x3dc7c4> │ │ │ │ ldr r7, [pc, #52] @ 3e8bac <__cxa_atexit@plt+0x3dc7c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #44] @ 3e8bb0 <__cxa_atexit@plt+0x3dc7cc> │ │ │ │ @@ -1012239,15 +1012239,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #48] @ 3e8c68 <__cxa_atexit@plt+0x3dc884> │ │ │ │ ldr r7, [pc, #48] @ 3e8c6c <__cxa_atexit@plt+0x3dc888> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #40] @ 3e8c70 <__cxa_atexit@plt+0x3dc88c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1012326,15 +1012326,15 @@ │ │ │ │ ldr r7, [r9, #3] │ │ │ │ ldr r7, [r7, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq 3e8d9c <__cxa_atexit@plt+0x3dc9b8> │ │ │ │ ldr r3, [pc, #92] @ 3e8de0 <__cxa_atexit@plt+0x3dc9fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ 3e8dd0 <__cxa_atexit@plt+0x3dc9ec> │ │ │ │ ldr r7, [pc, #44] @ 3e8dd4 <__cxa_atexit@plt+0x3dc9f0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -1012361,15 +1012361,15 @@ │ │ │ │ ldr r7, [r7, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq 3e8e18 <__cxa_atexit@plt+0x3dca34> │ │ │ │ ldr r3, [pc, #44] @ 3e8e38 <__cxa_atexit@plt+0x3dca54> │ │ │ │ ldr r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #28] @ 3e8e3c <__cxa_atexit@plt+0x3dca58> │ │ │ │ ldr r7, [pc, #28] @ 3e8e40 <__cxa_atexit@plt+0x3dca5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #20] @ 3e8e44 <__cxa_atexit@plt+0x3dca60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1012438,15 +1012438,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3faff8 <__cxa_atexit@plt+0x3eec14> │ │ │ │ + b 3fb050 <__cxa_atexit@plt+0x3eec6c> │ │ │ │ ldr r7, [pc, #12] @ 3e8f60 <__cxa_atexit@plt+0x3dcb7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mvnseq r7, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @@ -1012469,15 +1012469,15 @@ │ │ │ │ ldr r1, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ - b 3faff8 <__cxa_atexit@plt+0x3eec14> │ │ │ │ + b 3fb050 <__cxa_atexit@plt+0x3eec6c> │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ mvnseq r7, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -1012537,15 +1012537,15 @@ │ │ │ │ mvnseq r7, #128, 8 @ 0x80000000 │ │ │ │ mvnseq r7, #156, 20 @ 0x9c000 │ │ │ │ mvnseq r7, #40, 10 @ 0xa000000 │ │ │ │ @ instruction: 0xffff9a74 │ │ │ │ @ instruction: 0xffff9988 │ │ │ │ mvnseq r7, #124, 10 @ 0x1f000000 │ │ │ │ mvnseq r7, #232, 20 @ 0xe8000 │ │ │ │ - @ instruction: 0x03bccbdc │ │ │ │ + @ instruction: 0x03bcc21c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3e9164 <__cxa_atexit@plt+0x3dcd80> │ │ │ │ ldr r0, [sl, #4] │ │ │ │ @@ -1012569,18 +1012569,18 @@ │ │ │ │ ldr r9, [sl, #12] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ str r0, [r3] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r0 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ ldr r7, [pc, #12] @ 3e9178 <__cxa_atexit@plt+0x3dcd94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ mvnseq r7, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r7, lsl #30 │ │ │ │ @@ -1012602,21 +1012602,21 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r1, r3, lsl #2] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ ldr r9, [r0, r3, lsl #2] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -1012674,20 +1012674,20 @@ │ │ │ │ mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ ldr r9, [sl, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r0 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ ldr r7, [pc, #24] @ 3e9330 <__cxa_atexit@plt+0x3dcf4c> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r0 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @@ -1012723,17 +1012723,17 @@ │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ ldr r9, [sl, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, ip │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ str r0, [r3] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r9, r0 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ ldr r7, [pc, #16] @ 3e93e0 <__cxa_atexit@plt+0x3dcffc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, ip │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ mvnseq r7, #168, 14 @ 0x2a00000 │ │ │ │ @@ -1012744,15 +1012744,15 @@ │ │ │ │ bhi 3e9414 <__cxa_atexit@plt+0x3dd030> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3e941c <__cxa_atexit@plt+0x3dd038> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r3, [r8], #-1564 @ 0xfffff9e4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -1012838,18 +1012838,18 @@ │ │ │ │ mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ ldr r9, [sl, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r0 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r5, lr │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #24] @ 3e95c4 <__cxa_atexit@plt+0x3dd1e0> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1012865,15 +1012865,15 @@ │ │ │ │ bhi 3e95f8 <__cxa_atexit@plt+0x3dd214> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3e9600 <__cxa_atexit@plt+0x3dd21c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r3, [r8], #-1080 @ 0xfffffbc8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -1012963,18 +1012963,18 @@ │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ ldr r9, [sl, #12] │ │ │ │ mov r5, ip │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ str r1, [ip] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #28] @ 3e97bc <__cxa_atexit@plt+0x3dd3d8> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1013006,15 +1013006,15 @@ │ │ │ │ bhi 3e982c <__cxa_atexit@plt+0x3dd448> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3e9834 <__cxa_atexit@plt+0x3dd450> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r3, [r8], #-516 @ 0xfffffdfc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -1013111,18 +1013111,18 @@ │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ ldr r9, [sl, #12] │ │ │ │ mov r5, ip │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ str r1, [ip] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #28] @ 3e9a0c <__cxa_atexit@plt+0x3dd628> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1013148,15 +1013148,15 @@ │ │ │ │ bhi 3e9a64 <__cxa_atexit@plt+0x3dd680> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3e9a6c <__cxa_atexit@plt+0x3dd688> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r2, [r8], #-4044 @ 0xfffff034 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -1013246,18 +1013246,18 @@ │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ ldr r9, [sl, #12] │ │ │ │ mov r5, ip │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ str r1, [ip] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #28] @ 3e9c28 <__cxa_atexit@plt+0x3dd844> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1013289,15 +1013289,15 @@ │ │ │ │ bhi 3e9c98 <__cxa_atexit@plt+0x3dd8b4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3e9ca0 <__cxa_atexit@plt+0x3dd8bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r2, [r8], #-3480 @ 0xfffff268 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -1013394,18 +1013394,18 @@ │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ ldr r9, [sl, #12] │ │ │ │ mov r5, ip │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ str r1, [ip] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #28] @ 3e9e78 <__cxa_atexit@plt+0x3dda94> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1013431,15 +1013431,15 @@ │ │ │ │ bhi 3e9ed0 <__cxa_atexit@plt+0x3ddaec> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3e9ed8 <__cxa_atexit@plt+0x3ddaf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r2, [r8], #-2912 @ 0xfffff4a0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -1013529,18 +1013529,18 @@ │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ ldr r9, [sl, #12] │ │ │ │ mov r5, ip │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ str r1, [ip] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 3fa640 <__cxa_atexit@plt+0x3ee25c> │ │ │ │ + b 3fa668 <__cxa_atexit@plt+0x3ee284> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ ldr r7, [pc, #28] @ 3ea094 <__cxa_atexit@plt+0x3ddcb0> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1013588,15 +1013588,15 @@ │ │ │ │ ldr r9, [sl, r2, lsl #2] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #56] @ 3ea184 <__cxa_atexit@plt+0x3ddda0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 3ea17c <__cxa_atexit@plt+0x3ddd98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -1013628,15 +1013628,15 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r1, r3, lsl #2] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ ldr r9, [r0, r3, lsl #2] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #36] @ 3ea210 <__cxa_atexit@plt+0x3dde2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3ea20c <__cxa_atexit@plt+0x3dde28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -1013711,15 +1013711,15 @@ │ │ │ │ bhi 3ea330 <__cxa_atexit@plt+0x3ddf4c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3ea338 <__cxa_atexit@plt+0x3ddf54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r2, [r8], #-1792 @ 0xfffff900 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -1013799,15 +1013799,15 @@ │ │ │ │ ldr r8, [r2, r1, lsl #2] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ ldr r9, [r7, r1, lsl #2] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-8]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #56] @ 3ea4d0 <__cxa_atexit@plt+0x3de0ec> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 3ea4cc <__cxa_atexit@plt+0x3de0e8> │ │ │ │ @@ -1013839,15 +1013839,15 @@ │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r0, r3, lsl #2] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ ldr r9, [r1, r3, lsl #2] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #36] @ 3ea55c <__cxa_atexit@plt+0x3de178> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3ea558 <__cxa_atexit@plt+0x3de174> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -1013864,15 +1013864,15 @@ │ │ │ │ bhi 3ea594 <__cxa_atexit@plt+0x3de1b0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3ea59c <__cxa_atexit@plt+0x3de1b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa300 <__cxa_atexit@plt+0x3edf1c> │ │ │ │ + b 3fa308 <__cxa_atexit@plt+0x3edf24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r2, [r8], #-1180 @ 0xfffffb64 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -1013952,15 +1013952,15 @@ │ │ │ │ ldr r8, [r2, r1, lsl #2] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ ldr r9, [r7, r1, lsl #2] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-8]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #56] @ 3ea734 <__cxa_atexit@plt+0x3de350> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 3ea730 <__cxa_atexit@plt+0x3de34c> │ │ │ │ @@ -1013992,15 +1013992,15 @@ │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r0, r3, lsl #2] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ ldr r9, [r1, r3, lsl #2] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #36] @ 3ea7c0 <__cxa_atexit@plt+0x3de3dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3ea7bc <__cxa_atexit@plt+0x3de3d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -1014064,15 +1014064,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ea8b4 <__cxa_atexit@plt+0x3de4d0> │ │ │ │ ldr r5, [pc, #28] @ 3ea8c4 <__cxa_atexit@plt+0x3de4e0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ ldr r7, [pc, #12] @ 3ea8c8 <__cxa_atexit@plt+0x3de4e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ mvnseq r6, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1014171,15 +1014171,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3eaa6c <__cxa_atexit@plt+0x3de688> │ │ │ │ ldr r5, [pc, #48] @ 3eaa84 <__cxa_atexit@plt+0x3de6a0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa360 <__cxa_atexit@plt+0x3edf7c> │ │ │ │ + b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3eaa80 <__cxa_atexit@plt+0x3de69c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -1014596,15 +1014596,15 @@ │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3eb104 <__cxa_atexit@plt+0x3ded20> │ │ │ │ ldr r3, [pc, #28] @ 3eb110 <__cxa_atexit@plt+0x3ded2c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1014649,15 +1014649,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [r9, #3] │ │ │ │ stmib r6, {r7, sl} │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 3eb214 <__cxa_atexit@plt+0x3dee30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1014688,15 +1014688,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r5] │ │ │ │ sub r0, r6, #7 │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ ldrteq r1, [r8], #-2048 @ 0xfffff800 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -1014833,15 +1014833,15 @@ │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r6, [r5, #-4] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 3eb4f4 <__cxa_atexit@plt+0x3df110> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1014871,15 +1014871,15 @@ │ │ │ │ str r1, [r5] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ ldrteq r1, [r8], #-1316 @ 0xfffffadc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ @@ -1014932,15 +1014932,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ ldr r1, [sl] │ │ │ │ mov r0, r4 │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldr lr, [sp, #4] │ │ │ │ b 3eb5c8 <__cxa_atexit@plt+0x3df1e4> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrteq r1, [r8], #-2768 @ 0xfffff530 │ │ │ │ ldrteq r1, [r8], #-2720 @ 0xfffff560 │ │ │ │ ldrteq r1, [r8], #-1276 @ 0xfffffb04 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ @@ -1014976,15 +1014976,15 @@ │ │ │ │ mov fp, lr │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r8] │ │ │ │ mov r0, fp │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldr lr, [sp, #4] │ │ │ │ b 3eb694 <__cxa_atexit@plt+0x3df2b0> │ │ │ │ ldrteq r1, [r8], #-2584 @ 0xfffff5e8 │ │ │ │ ldrteq r1, [r8], #-2516 @ 0xfffff62c │ │ │ │ ldrteq r1, [r8], #-1068 @ 0xfffffbd4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1015015,15 +1015015,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 3eb7cc <__cxa_atexit@plt+0x3df3e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1015056,15 +1015056,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ sub r2, r6, #11 │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ ldrteq r1, [r8], #-584 @ 0xfffffdb8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1015160,15 +1015160,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ ldr r2, [pc, #72] @ 3eba0c <__cxa_atexit@plt+0x3df628> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ @@ -1015196,15 +1015196,15 @@ │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ ldr r2, [pc, #20] @ 3eba70 <__cxa_atexit@plt+0x3df68c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ ldrteq r0, [r8], #-4088 @ 0xfffff008 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ @@ -1015213,30 +1015213,30 @@ │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ ldr r2, [pc, #8] @ 3ebaa8 <__cxa_atexit@plt+0x3df6c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ ldrteq r0, [r8], #-4020 @ 0xfffff04c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3ebae4 <__cxa_atexit@plt+0x3df700> │ │ │ │ add r9, r7, #3 │ │ │ │ ldr r2, [pc, #28] @ 3ebaf0 <__cxa_atexit@plt+0x3df70c> │ │ │ │ ldm r9, {r3, r8, r9} │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fb018 <__cxa_atexit@plt+0x3eec34> │ │ │ │ + b 3fb070 <__cxa_atexit@plt+0x3eec8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1015312,15 +1015312,15 @@ │ │ │ │ str ip, [r5, #12] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -1015351,15 +1015351,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ str r8, [r5] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r6, r3 │ │ │ │ str r0, [r5, #4] │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @@ -1015382,15 +1015382,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5] │ │ │ │ sub r2, r6, #11 │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ ldrteq r0, [r8], #-3372 @ 0xfffff2d4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -1015469,15 +1015469,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 3ebed0 <__cxa_atexit@plt+0x3dfaec> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, r9} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ mov r6, r2 │ │ │ │ b 3ebeb8 <__cxa_atexit@plt+0x3dfad4> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3ebec8 <__cxa_atexit@plt+0x3dfae4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1015494,15 +1015494,15 @@ │ │ │ │ bhi 3ebf0c <__cxa_atexit@plt+0x3dfb28> │ │ │ │ add r9, r7, #3 │ │ │ │ ldr r2, [pc, #28] @ 3ebf18 <__cxa_atexit@plt+0x3dfb34> │ │ │ │ ldm r9, {r3, r8, r9} │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fb020 <__cxa_atexit@plt+0x3eec3c> │ │ │ │ + b 3fb078 <__cxa_atexit@plt+0x3eec94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1015578,15 +1015578,15 @@ │ │ │ │ str ip, [r5, #12] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -1015617,15 +1015617,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ str r8, [r5] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r6, r3 │ │ │ │ str r0, [r5, #4] │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @@ -1015648,15 +1015648,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5] │ │ │ │ sub r2, r6, #11 │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ ldrteq r0, [r8], #-2308 @ 0xfffff6fc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -1015671,29 +1015671,29 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 3ec1d0 <__cxa_atexit@plt+0x3dfdec> │ │ │ │ ldr r3, [pc, #36] @ 3ec1e8 <__cxa_atexit@plt+0x3dfe04> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fb028 <__cxa_atexit@plt+0x3eec44> │ │ │ │ + b 3fb080 <__cxa_atexit@plt+0x3eec9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ec208 <__cxa_atexit@plt+0x3dfe24> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fb028 <__cxa_atexit@plt+0x3eec44> │ │ │ │ + b 3fb080 <__cxa_atexit@plt+0x3eec9c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -1015723,15 +1015723,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 3ec2c8 <__cxa_atexit@plt+0x3dfee4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, r9} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ mov r6, r2 │ │ │ │ b 3ec2b0 <__cxa_atexit@plt+0x3dfecc> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3ec2c0 <__cxa_atexit@plt+0x3dfedc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1015756,15 +1015756,15 @@ │ │ │ │ ldr sl, [r7, #15] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r7, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3faff8 <__cxa_atexit@plt+0x3eec14> │ │ │ │ + b 3fb050 <__cxa_atexit@plt+0x3eec6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 3ec34c <__cxa_atexit@plt+0x3dff68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -1015892,15 +1015892,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #4] │ │ │ │ str r0, [r6, #16] │ │ │ │ str ip, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @@ -1015935,15 +1015935,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str sl, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -1015970,15 +1015970,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ ldrteq r0, [r8], #-1036 @ 0xfffffbf4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r3, r2 │ │ │ │ @@ -1015993,15 +1015993,15 @@ │ │ │ │ ldr sl, [r7, #15] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r7, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fb030 <__cxa_atexit@plt+0x3eec4c> │ │ │ │ + b 3fb088 <__cxa_atexit@plt+0x3eeca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 3ec700 <__cxa_atexit@plt+0x3e031c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -1016129,15 +1016129,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #4] │ │ │ │ str r0, [r6, #16] │ │ │ │ str ip, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @@ -1016172,15 +1016172,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str sl, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -1016207,15 +1016207,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ ldrteq r0, [r8], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1016246,15 +1016246,15 @@ │ │ │ │ str r8, [r3] │ │ │ │ beq 3ecae4 <__cxa_atexit@plt+0x3e0700> │ │ │ │ ldr r5, [pc, #84] @ 3ecb10 <__cxa_atexit@plt+0x3e072c> │ │ │ │ ldr r9, [sl, #3] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fb038 <__cxa_atexit@plt+0x3eec54> │ │ │ │ + b 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ @@ -1016289,15 +1016289,15 @@ │ │ │ │ str r8, [r2] │ │ │ │ beq 3ecb78 <__cxa_atexit@plt+0x3e0794> │ │ │ │ ldr r5, [pc, #36] @ 3ecb8c <__cxa_atexit@plt+0x3e07a8> │ │ │ │ ldr r9, [r3, #3] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fb038 <__cxa_atexit@plt+0x3eec54> │ │ │ │ + b 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -1016313,28 +1016313,28 @@ │ │ │ │ beq 3ecbd8 <__cxa_atexit@plt+0x3e07f4> │ │ │ │ ldr r2, [pc, #32] @ 3ecbe4 <__cxa_atexit@plt+0x3e0800> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fb038 <__cxa_atexit@plt+0x3eec54> │ │ │ │ + b 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3ecc0c <__cxa_atexit@plt+0x3e0828> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fb038 <__cxa_atexit@plt+0x3eec54> │ │ │ │ + b 3fb090 <__cxa_atexit@plt+0x3eecac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -1016358,15 +1016358,15 @@ │ │ │ │ bhi 3ecc8c <__cxa_atexit@plt+0x3e08a8> │ │ │ │ add r9, r7, #3 │ │ │ │ ldr r2, [pc, #28] @ 3ecc98 <__cxa_atexit@plt+0x3e08b4> │ │ │ │ ldm r9, {r3, r8, r9} │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fb040 <__cxa_atexit@plt+0x3eec5c> │ │ │ │ + b 3fb098 <__cxa_atexit@plt+0x3eecb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1016442,15 +1016442,15 @@ │ │ │ │ str ip, [r5, #12] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @@ -1016481,15 +1016481,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ str r8, [r5] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r6, r3 │ │ │ │ str r0, [r5, #4] │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @@ -1016512,15 +1016512,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5] │ │ │ │ sub r2, r6, #11 │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ ldrteq pc, [r7], #-2948 @ 0xfffff47c @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1016529,15 +1016529,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3ecf38 <__cxa_atexit@plt+0x3e0b54> │ │ │ │ ldr r5, [pc, #32] @ 3ecf48 <__cxa_atexit@plt+0x3e0b64> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa808 <__cxa_atexit@plt+0x3ee424> │ │ │ │ + b 3fa830 <__cxa_atexit@plt+0x3ee44c> │ │ │ │ ldr r7, [pc, #12] @ 3ecf4c <__cxa_atexit@plt+0x3e0b68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq r3, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1016655,15 +1016655,15 @@ │ │ │ │ mvnseq r3, #40, 8 @ 0x28000000 │ │ │ │ mvnseq r3, #124, 24 @ 0x7c00 │ │ │ │ mvnseq r3, #140, 24 @ 0x8c00 │ │ │ │ @ instruction: 0xffff5a1c │ │ │ │ @ instruction: 0xffff5930 │ │ │ │ mvnseq r3, #224, 24 @ 0xe000 │ │ │ │ mvnseq r3, #200, 24 @ 0xc800 │ │ │ │ - @ instruction: 0x03bc8b84 │ │ │ │ + @ instruction: 0x03bc81c4 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ed16c <__cxa_atexit@plt+0x3e0d88> │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -1016712,15 +1016712,15 @@ │ │ │ │ mov fp, lr │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r1, [sl] │ │ │ │ mov r0, fp │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldr lr, [sp, #4] │ │ │ │ b 3ed1b4 <__cxa_atexit@plt+0x3e0dd0> │ │ │ │ ldrteq pc, [r7], #-3820 @ 0xfffff114 @ │ │ │ │ ldrteq pc, [r7], #-3764 @ 0xfffff14c @ │ │ │ │ ldrteq pc, [r7], #-2316 @ 0xfffff6f4 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -1016748,15 +1016748,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1016785,15 +1016785,15 @@ │ │ │ │ stm ip, {r0, r8, sl} │ │ │ │ str r1, [r3, #20] │ │ │ │ ldr r0, [pc, #48] @ 3ed358 <__cxa_atexit@plt+0x3e0f74> │ │ │ │ mov r8, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ + b 3fa2a8 <__cxa_atexit@plt+0x3edec4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1016837,15 +1016837,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1016868,15 +1016868,15 @@ │ │ │ │ ldr r2, [r2, #12] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ ldr r1, [pc, #28] @ 3ed490 <__cxa_atexit@plt+0x3e10ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq pc, [r7], #-1476 @ 0xfffffa3c @ │ │ │ │ ldrteq pc, [r7], #-1504 @ 0xfffffa20 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -1016924,15 +1016924,15 @@ │ │ │ │ str r2, [r3, #-4] │ │ │ │ ldr r2, [pc, #228] @ 3ed634 <__cxa_atexit@plt+0x3e1250> │ │ │ │ mov r8, r1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr lr, [pc, #204] @ 3ed638 <__cxa_atexit@plt+0x3e1254> │ │ │ │ ldr r2, [r7, #14] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r7, #2] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr ip, [r7, #6] │ │ │ │ ldr r0, [r7, #10] │ │ │ │ @@ -1016968,15 +1016968,15 @@ │ │ │ │ ldr r2, [pc, #76] @ 3ed648 <__cxa_atexit@plt+0x3e1264> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1017027,15 +1017027,15 @@ │ │ │ │ bhi 3ed700 <__cxa_atexit@plt+0x3e131c> │ │ │ │ ldr r3, [pc, #32] @ 3ed70c <__cxa_atexit@plt+0x3e1328> │ │ │ │ ldr r8, [pc, #32] @ 3ed710 <__cxa_atexit@plt+0x3e132c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ mvnseq r3, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1017077,15 +1017077,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 3ed7ec <__cxa_atexit@plt+0x3e1408> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 3fb524 <__cxa_atexit@plt+0x3ef140> │ │ │ │ + b 3fb57c <__cxa_atexit@plt+0x3ef198> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1017108,15 +1017108,15 @@ │ │ │ │ beq 3ed844 <__cxa_atexit@plt+0x3e1460> │ │ │ │ ldr r7, [pc, #56] @ 3ed868 <__cxa_atexit@plt+0x3e1484> │ │ │ │ ldr r3, [sl, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fb4a4 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3fb4fc <__cxa_atexit@plt+0x3ef118> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3ed86c <__cxa_atexit@plt+0x3e1488> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1017129,25 +1017129,25 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #16] @ 3ed898 <__cxa_atexit@plt+0x3e14b4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3fb4a4 <__cxa_atexit@plt+0x3ef0c0> │ │ │ │ + b 3fb4fc <__cxa_atexit@plt+0x3ef118> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq r3, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3ed8c0 <__cxa_atexit@plt+0x3e14dc> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ + b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq r3, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -1017178,15 +1017178,15 @@ │ │ │ │ str r7, [r3, #-32] @ 0xffffffe0 │ │ │ │ str ip, [r3, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r3, #-20] @ 0xffffffec │ │ │ │ str r2, [r3, #-16] │ │ │ │ str r0, [r3, #-12] │ │ │ │ str sl, [r3, #-8] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ ldrteq pc, [r7], #-572 @ 0xfffffdc4 @ │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ @@ -1017201,15 +1017201,15 @@ │ │ │ │ beq 3ed9b8 <__cxa_atexit@plt+0x3e15d4> │ │ │ │ ldr r3, [pc, #84] @ 3ed9f8 <__cxa_atexit@plt+0x3e1614> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #40] @ 3ed9e8 <__cxa_atexit@plt+0x3e1604> │ │ │ │ ldr r7, [pc, #40] @ 3ed9ec <__cxa_atexit@plt+0x3e1608> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #32] @ 3ed9f0 <__cxa_atexit@plt+0x3e160c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1017240,15 +1017240,15 @@ │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrteq pc, [r7], #-3244 @ 0xfffff354 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1017282,15 +1017282,15 @@ │ │ │ │ str r1, [r2, #-4] │ │ │ │ beq 3edb08 <__cxa_atexit@plt+0x3e1724> │ │ │ │ ldr r2, [pc, #108] @ 3edb58 <__cxa_atexit@plt+0x3e1774> │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #56] @ 3edb48 <__cxa_atexit@plt+0x3e1764> │ │ │ │ ldr r7, [pc, #56] @ 3edb4c <__cxa_atexit@plt+0x3e1768> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ @@ -1017327,15 +1017327,15 @@ │ │ │ │ cmp r8, #0 │ │ │ │ beq 3edbb0 <__cxa_atexit@plt+0x3e17cc> │ │ │ │ ldr r7, [pc, #92] @ 3edbfc <__cxa_atexit@plt+0x3e1818> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, sl} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r5, [pc, #52] @ 3edbec <__cxa_atexit@plt+0x3e1808> │ │ │ │ ldr r7, [pc, #52] @ 3edbf0 <__cxa_atexit@plt+0x3e180c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ ldr r0, [pc, #44] @ 3edbf4 <__cxa_atexit@plt+0x3e1810> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ @@ -1017380,15 +1017380,15 @@ │ │ │ │ beq 3edc84 <__cxa_atexit@plt+0x3e18a0> │ │ │ │ ldr r7, [pc, #84] @ 3edcc4 <__cxa_atexit@plt+0x3e18e0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r5, #4] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #40] @ 3edcb4 <__cxa_atexit@plt+0x3e18d0> │ │ │ │ ldr r7, [pc, #40] @ 3edcb8 <__cxa_atexit@plt+0x3e18d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #32] @ 3edcbc <__cxa_atexit@plt+0x3e18d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1017525,15 +1017525,15 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ ldr r1, [r6] │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldr lr, [sp, #4] │ │ │ │ ldr ip, [sp, #8] │ │ │ │ b 3eddfc <__cxa_atexit@plt+0x3e1a18> │ │ │ │ ldrteq pc, [r7], #-672 @ 0xfffffd60 @ │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrteq pc, [r7], #-612 @ 0xfffffd9c @ │ │ │ │ ldrteq pc, [r7], #-476 @ 0xfffffe24 @ │ │ │ │ @@ -1017588,15 +1017588,15 @@ │ │ │ │ beq 3edfd0 <__cxa_atexit@plt+0x3e1bec> │ │ │ │ ldr r7, [pc, #136] @ 3ee038 <__cxa_atexit@plt+0x3e1c54> │ │ │ │ str sl, [r2] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #76] @ 3ee024 <__cxa_atexit@plt+0x3e1c40> │ │ │ │ ldr r7, [pc, #76] @ 3ee028 <__cxa_atexit@plt+0x3e1c44> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ @@ -1017640,15 +1017640,15 @@ │ │ │ │ cmp r8, #0 │ │ │ │ beq 3ee094 <__cxa_atexit@plt+0x3e1cb0> │ │ │ │ ldr r7, [pc, #92] @ 3ee0e0 <__cxa_atexit@plt+0x3e1cfc> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, sl} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r5, [pc, #52] @ 3ee0d0 <__cxa_atexit@plt+0x3e1cec> │ │ │ │ ldr r7, [pc, #52] @ 3ee0d4 <__cxa_atexit@plt+0x3e1cf0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ ldr r0, [pc, #44] @ 3ee0d8 <__cxa_atexit@plt+0x3e1cf4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ @@ -1017744,15 +1017744,15 @@ │ │ │ │ mvnseq r2, #36, 6 @ 0x90000000 │ │ │ │ mvnseq r2, #236, 22 @ 0x3b000 │ │ │ │ mvnseq r2, #204, 6 @ 0x30000003 │ │ │ │ @ instruction: 0xffff4918 │ │ │ │ @ instruction: 0xffff482c │ │ │ │ mvnseq r2, #32, 8 @ 0x20000000 │ │ │ │ mvnseq r2, #56, 24 @ 0x3800 │ │ │ │ - @ instruction: 0x03bc7a80 │ │ │ │ + @ instruction: 0x03bc70c0 │ │ │ │ mvnseq r2, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3ee2d4 <__cxa_atexit@plt+0x3e1ef0> │ │ │ │ @@ -1017771,15 +1017771,15 @@ │ │ │ │ ldr r2, [pc, #112] @ 3ee2f8 <__cxa_atexit@plt+0x3e1f14> │ │ │ │ ldr r8, [pc, #112] @ 3ee2fc <__cxa_atexit@plt+0x3e1f18> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #48] @ 3ee2e8 <__cxa_atexit@plt+0x3e1f04> │ │ │ │ ldr r7, [pc, #48] @ 3ee2ec <__cxa_atexit@plt+0x3e1f08> │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -1017810,15 +1017810,15 @@ │ │ │ │ ldr r2, [pc, #56] @ 3ee35c <__cxa_atexit@plt+0x3e1f78> │ │ │ │ ldr r8, [pc, #56] @ 3ee360 <__cxa_atexit@plt+0x3e1f7c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #32] @ 3ee364 <__cxa_atexit@plt+0x3e1f80> │ │ │ │ ldr r7, [pc, #32] @ 3ee368 <__cxa_atexit@plt+0x3e1f84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r0, [pc, #24] @ 3ee36c <__cxa_atexit@plt+0x3e1f88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1017880,15 +1017880,15 @@ │ │ │ │ ldr r6, [pc, #24] @ 3ee454 <__cxa_atexit@plt+0x3e2070> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrteq lr, [r7], #-3180 @ 0xfffff394 │ │ │ │ ldrteq pc, [r7], #-700 @ 0xfffffd44 @ │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1017907,15 +1017907,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 3ee4c8 <__cxa_atexit@plt+0x3e20e4> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq lr, [r7], #-3056 @ 0xfffff410 │ │ │ │ ldrteq pc, [r7], #-580 @ 0xfffffdbc @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov ip, r5 │ │ │ │ mov lr, fp │ │ │ │ @@ -1017975,27 +1017975,27 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ b 3fa090 <__cxa_atexit@plt+0x3edcac> │ │ │ │ ldr r1, [r8] │ │ │ │ mov r0, fp │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldm sp, {ip, lr} │ │ │ │ b 3ee504 <__cxa_atexit@plt+0x3e2120> │ │ │ │ ldr r5, [pc, #40] @ 3ee608 <__cxa_atexit@plt+0x3e2224> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [fp, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [ip] │ │ │ │ mov r4, fp │ │ │ │ mov r5, ip │ │ │ │ mov r6, r3 │ │ │ │ mov fp, lr │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq lr, [r7], #-2964 @ 0xfffff46c │ │ │ │ ldrteq lr, [r7], #-2920 @ 0xfffff498 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ ldrteq lr, [r7], #-2828 @ 0xfffff4f4 │ │ │ │ ldrteq pc, [r7], #-352 @ 0xfffffea0 @ │ │ │ │ mvnseq r2, #56, 16 @ 0x380000 │ │ │ │ @@ -1018060,15 +1018060,15 @@ │ │ │ │ mvnseq r1, #52, 28 @ 0x340 │ │ │ │ mvnseq r2, #76, 14 @ 0x1300000 │ │ │ │ mvnseq r1, #220, 28 @ 0xdc0 │ │ │ │ @ instruction: 0xffff4428 │ │ │ │ @ instruction: 0xffff433c │ │ │ │ mvnseq r1, #48, 30 @ 0xc0 │ │ │ │ mvnseq r2, #152, 14 @ 0x2600000 │ │ │ │ - @ instruction: 0x03bc7590 │ │ │ │ + @ instruction: 0x03bc6bd0 │ │ │ │ mvnseq r1, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 3ee7a0 <__cxa_atexit@plt+0x3e23bc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -1018142,15 +1018142,15 @@ │ │ │ │ ldr r3, [pc, #92] @ 3ee8b0 <__cxa_atexit@plt+0x3e24cc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #40] @ 3ee89c <__cxa_atexit@plt+0x3e24b8> │ │ │ │ ldr r7, [pc, #40] @ 3ee8a0 <__cxa_atexit@plt+0x3e24bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #32] @ 3ee8a4 <__cxa_atexit@plt+0x3e24c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1018230,15 +1018230,15 @@ │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, fp │ │ │ │ mov r3, r6 │ │ │ │ bcs 3ee90c <__cxa_atexit@plt+0x3e2528> │ │ │ │ b 3ee9f4 <__cxa_atexit@plt+0x3e2610> │ │ │ │ ldr r1, [r2, r8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ mov ip, #12 │ │ │ │ b 3ee964 <__cxa_atexit@plt+0x3e2580> │ │ │ │ ldr r7, [pc, #72] @ 3eea24 <__cxa_atexit@plt+0x3e2640> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr fp, [sp, #4] │ │ │ │ @@ -1018317,15 +1018317,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 3eeb80 <__cxa_atexit@plt+0x3e279c> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 3eeb6c <__cxa_atexit@plt+0x3e2788> │ │ │ │ ldr r7, [pc, #52] @ 3eeb70 <__cxa_atexit@plt+0x3e278c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #44] @ 3eeb74 <__cxa_atexit@plt+0x3e2790> │ │ │ │ @@ -1018367,15 +1018367,15 @@ │ │ │ │ ldr r3, [pc, #100] @ 3eec3c <__cxa_atexit@plt+0x3e2858> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #48] @ 3eec28 <__cxa_atexit@plt+0x3e2844> │ │ │ │ ldr r7, [pc, #48] @ 3eec2c <__cxa_atexit@plt+0x3e2848> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #40] @ 3eec30 <__cxa_atexit@plt+0x3e284c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1018471,29 +1018471,29 @@ │ │ │ │ mvnseq r1, #200, 14 @ 0x3200000 │ │ │ │ mvnseq r2, #64, 2 │ │ │ │ mvnseq r1, #112, 16 @ 0x700000 │ │ │ │ @ instruction: 0xffff3dbc │ │ │ │ @ instruction: 0xffff3cd0 │ │ │ │ mvnseq r1, #196, 16 @ 0xc40000 │ │ │ │ mvnseq r2, #140, 2 @ 0x23 │ │ │ │ - @ instruction: 0x03bc6f24 │ │ │ │ + @ instruction: 0x03bc6564 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3eedc8 <__cxa_atexit@plt+0x3e29e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 3eedd0 <__cxa_atexit@plt+0x3e29ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq sp, [r7], #-3176 @ 0xfffff398 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ @@ -1018509,15 +1018509,15 @@ │ │ │ │ ldr r3, [pc, #92] @ 3eee6c <__cxa_atexit@plt+0x3e2a88> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r8, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #40] @ 3eee58 <__cxa_atexit@plt+0x3e2a74> │ │ │ │ ldr r7, [pc, #40] @ 3eee5c <__cxa_atexit@plt+0x3e2a78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r0, [pc, #32] @ 3eee60 <__cxa_atexit@plt+0x3e2a7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1018598,15 +1018598,15 @@ │ │ │ │ cmp r6, r3 │ │ │ │ mov r6, sl │ │ │ │ bcs 3eeec0 <__cxa_atexit@plt+0x3e2adc> │ │ │ │ b 3eefb0 <__cxa_atexit@plt+0x3e2bcc> │ │ │ │ ldr r1, [r3, r8] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldr ip, [sp, #4] │ │ │ │ b 3eef24 <__cxa_atexit@plt+0x3e2b40> │ │ │ │ ldr r7, [pc, #68] @ 3eefe0 <__cxa_atexit@plt+0x3e2bfc> │ │ │ │ mov fp, ip │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r7, [r8] │ │ │ │ @@ -1018686,15 +1018686,15 @@ │ │ │ │ ldr r3, [pc, #116] @ 3ef148 <__cxa_atexit@plt+0x3e2d64> │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #56] @ 3ef134 <__cxa_atexit@plt+0x3e2d50> │ │ │ │ ldr r7, [pc, #56] @ 3ef138 <__cxa_atexit@plt+0x3e2d54> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ ldr r0, [pc, #48] @ 3ef13c <__cxa_atexit@plt+0x3e2d58> │ │ │ │ @@ -1018739,15 +1018739,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 3ef210 <__cxa_atexit@plt+0x3e2e2c> │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r5, [pc, #52] @ 3ef1fc <__cxa_atexit@plt+0x3e2e18> │ │ │ │ ldr r7, [pc, #52] @ 3ef200 <__cxa_atexit@plt+0x3e2e1c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ ldr r0, [pc, #44] @ 3ef204 <__cxa_atexit@plt+0x3e2e20> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ @@ -1018844,15 +1018844,15 @@ │ │ │ │ mvnseq r1, #244, 2 @ 0x3d │ │ │ │ mvnseq r1, #188, 22 @ 0x2f000 │ │ │ │ mvnseq r1, #156, 4 @ 0xc0000009 │ │ │ │ @ instruction: 0xffff37e8 │ │ │ │ @ instruction: 0xffff36fc │ │ │ │ mvnseq r1, #240, 4 │ │ │ │ mvnseq r1, #8, 24 @ 0x800 │ │ │ │ - @ instruction: 0x03bc6950 │ │ │ │ + @ instruction: 0x03bc5f90 │ │ │ │ mvnseq r1, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3ef398 <__cxa_atexit@plt+0x3e2fb4> │ │ │ │ @@ -1018899,15 +1018899,15 @@ │ │ │ │ cmp r7, #0 │ │ │ │ beq 3ef44c <__cxa_atexit@plt+0x3e3068> │ │ │ │ ldr r3, [pc, #84] @ 3ef484 <__cxa_atexit@plt+0x3e30a0> │ │ │ │ ldr r8, [pc, #84] @ 3ef488 <__cxa_atexit@plt+0x3e30a4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #36] @ 3ef478 <__cxa_atexit@plt+0x3e3094> │ │ │ │ ldr r7, [pc, #36] @ 3ef47c <__cxa_atexit@plt+0x3e3098> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ @@ -1018976,15 +1018976,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 3ef598 <__cxa_atexit@plt+0x3e31b4> │ │ │ │ mov r8, #0 │ │ │ │ mov sl, #0 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3faff8 <__cxa_atexit@plt+0x3eec14> │ │ │ │ + b 3fb050 <__cxa_atexit@plt+0x3eec6c> │ │ │ │ ldr r7, [pc, #32] @ 3ef59c <__cxa_atexit@plt+0x3e31b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ str r7, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -1018999,15 +1018999,15 @@ │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r8, #0 │ │ │ │ - b 3faff8 <__cxa_atexit@plt+0x3eec14> │ │ │ │ + b 3fb050 <__cxa_atexit@plt+0x3eec6c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [r2, #-4]! │ │ │ │ @@ -1019035,15 +1019035,15 @@ │ │ │ │ ldr r3, [pc, #84] @ 3ef69c <__cxa_atexit@plt+0x3e32b8> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ mov r8, #0 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 3faff8 <__cxa_atexit@plt+0x3eec14> │ │ │ │ + b 3fb050 <__cxa_atexit@plt+0x3eec6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r3, [pc, #36] @ 3ef6a0 <__cxa_atexit@plt+0x3e32bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -1019078,15 +1019078,15 @@ │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [pc, #60] @ 3ef734 <__cxa_atexit@plt+0x3e3350> │ │ │ │ str r3, [r5, #-12]! │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ - b 3faff8 <__cxa_atexit@plt+0x3eec14> │ │ │ │ + b 3fb050 <__cxa_atexit@plt+0x3eec6c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r3, [pc, #28] @ 3ef738 <__cxa_atexit@plt+0x3e3354> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -1019196,15 +1019196,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r1, #176, 12 @ 0xb000000 │ │ │ │ mvnseq r1, #192, 12 @ 0xc000000 │ │ │ │ ldrteq sp, [r7], #-328 @ 0xfffffeb8 │ │ │ │ @@ -1019270,15 +1019270,15 @@ │ │ │ │ mvnseq r0, #76, 22 @ 0x13000 │ │ │ │ mvnseq r1, #228, 10 @ 0x39000000 │ │ │ │ mvnseq r0, #244, 22 @ 0x3d000 │ │ │ │ @ instruction: 0xffff3140 │ │ │ │ @ instruction: 0xffff3054 │ │ │ │ mvnseq r0, #72, 24 @ 0x4800 │ │ │ │ mvnseq r1, #48, 12 @ 0x3000000 │ │ │ │ - @ instruction: 0x03bc62a8 │ │ │ │ + @ instruction: 0x03bc58e8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3efa50 <__cxa_atexit@plt+0x3e366c> │ │ │ │ ldr r2, [pc, #48] @ 3efa5c <__cxa_atexit@plt+0x3e3678> │ │ │ │ @@ -1019370,15 +1019370,15 @@ │ │ │ │ beq 3efb9c <__cxa_atexit@plt+0x3e37b8> │ │ │ │ ldr r3, [pc, #52] @ 3efbbc <__cxa_atexit@plt+0x3e37d8> │ │ │ │ ldr r8, [pc, #52] @ 3efbc0 <__cxa_atexit@plt+0x3e37dc> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r3, [pc, #32] @ 3efbc4 <__cxa_atexit@plt+0x3e37e0> │ │ │ │ ldr r7, [pc, #32] @ 3efbc8 <__cxa_atexit@plt+0x3e37e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r0, [pc, #24] @ 3efbcc <__cxa_atexit@plt+0x3e37e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1019448,15 +1019448,15 @@ │ │ │ │ cmp r0, r3 │ │ │ │ bcs 3efc30 <__cxa_atexit@plt+0x3e384c> │ │ │ │ b 3efd0c <__cxa_atexit@plt+0x3e3928> │ │ │ │ add r3, r4, r9 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [r3, #12] │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldr ip, [pc, #92] @ 3efd38 <__cxa_atexit@plt+0x3e3954> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ ldr r1, [pc, #88] @ 3efd3c <__cxa_atexit@plt+0x3e3958> │ │ │ │ ldr lr, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ b 3efc64 <__cxa_atexit@plt+0x3e3880> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ @@ -1019471,15 +1019471,15 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov r6, r3 │ │ │ │ mov fp, lr │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ ldrteq sp, [r7], #-1116 @ 0xfffffba4 │ │ │ │ ldrteq sp, [r7], #-944 @ 0xfffffc50 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ ldrteq sp, [r7], #-1016 @ 0xfffffc08 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ ldrteq sp, [r7], #-892 @ 0xfffffc84 │ │ │ │ @@ -1019598,15 +1019598,15 @@ │ │ │ │ mvnseq r0, #44, 12 @ 0x2c00000 │ │ │ │ mvnseq r1, #36, 2 │ │ │ │ mvnseq r0, #212, 12 @ 0xd400000 │ │ │ │ @ instruction: 0xffff2c20 │ │ │ │ @ instruction: 0xffff2b34 │ │ │ │ mvnseq r0, #40, 14 @ 0xa00000 │ │ │ │ mvnseq r1, #112, 2 │ │ │ │ - @ instruction: 0x03bc5d88 │ │ │ │ + @ instruction: 0x03bc53c8 │ │ │ │ mvnseq r1, #20, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3eff98 <__cxa_atexit@plt+0x3e3bb4> │ │ │ │ @@ -1019621,15 +1019621,15 @@ │ │ │ │ ldr r8, [pc, #64] @ 3effb0 <__cxa_atexit@plt+0x3e3bcc> │ │ │ │ ldr r7, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12]! │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 3effb4 <__cxa_atexit@plt+0x3e3bd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1019646,28 +1019646,28 @@ │ │ │ │ ldr r7, [r3, #4] │ │ │ │ ldr r8, [pc, #24] @ 3efff0 <__cxa_atexit@plt+0x3e3c0c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ mvnseq r1, #104 @ 0x68 │ │ │ │ mvnseq r1, #80 @ 0x50 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3f0020 <__cxa_atexit@plt+0x3e3c3c> │ │ │ │ ldr r8, [pc, #24] @ 3f0024 <__cxa_atexit@plt+0x3e3c40> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvnseq r1, #52 @ 0x34 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ @@ -1019724,15 +1019724,15 @@ │ │ │ │ ldr r6, [pc, #28] @ 3f0128 <__cxa_atexit@plt+0x3e3d44> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq ip, [r7], #-4072 @ 0xfffff018 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrteq ip, [r7], #-2492 @ 0xfffff644 │ │ │ │ ldrteq sp, [r7], #-1552 @ 0xfffff9f0 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1019790,23 +1019790,23 @@ │ │ │ │ mov r4, lr │ │ │ │ mov r6, ip │ │ │ │ b 3f0044 <__cxa_atexit@plt+0x3e3c60> │ │ │ │ ldr r1, [sl] │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldr lr, [sp, #4] │ │ │ │ ldr ip, [sp, #8] │ │ │ │ b 3f0178 <__cxa_atexit@plt+0x3e3d94> │ │ │ │ ldr r1, [r6] │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r9, lr │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov lr, r9 │ │ │ │ mov r0, r4 │ │ │ │ b 3f01d0 <__cxa_atexit@plt+0x3e3dec> │ │ │ │ ldrteq ip, [r7], #-3892 @ 0xfffff0cc │ │ │ │ ldrteq ip, [r7], #-3816 @ 0xfffff118 │ │ │ │ ldrteq ip, [r7], #-3784 @ 0xfffff138 │ │ │ │ @@ -1019836,15 +1019836,15 @@ │ │ │ │ str r2, [r3, #28] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 3f02ec <__cxa_atexit@plt+0x3e3f08> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa368 <__cxa_atexit@plt+0x3edf84> │ │ │ │ + b 3fa370 <__cxa_atexit@plt+0x3edf8c> │ │ │ │ ldrteq ip, [r7], #-2024 @ 0xfffff818 │ │ │ │ ldrteq sp, [r7], #-1084 @ 0xfffffbc4 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1019884,15 +1019884,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 3f03b4 <__cxa_atexit@plt+0x3e3fd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r0, #232, 24 @ 0xe800 │ │ │ │ ldrteq ip, [r7], #-1692 @ 0xfffff964 │ │ │ │ ldrteq ip, [r7], #-1732 @ 0xfffff93c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -1019952,20 +1019952,20 @@ │ │ │ │ mov r8, sl │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov fp, ip │ │ │ │ str r2, [sl] │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r7, r3, lsl #2] │ │ │ │ mov r7, lr │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r1, [r7] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldr lr, [sp] │ │ │ │ ldr ip, [sp, #4] │ │ │ │ b 3f0470 <__cxa_atexit@plt+0x3e408c> │ │ │ │ ldrteq ip, [r7], #-3120 @ 0xfffff3d0 │ │ │ │ ldrteq ip, [r7], #-3060 @ 0xfffff40c │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r4 │ │ │ │ @@ -1020010,15 +1020010,15 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 3fb048 <__cxa_atexit@plt+0x3eec64> │ │ │ │ + b 3fb0a0 <__cxa_atexit@plt+0x3eecbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1020078,27 +1020078,27 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq r0, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3f06dc <__cxa_atexit@plt+0x3e42f8> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -1020144,27 +1020144,27 @@ │ │ │ │ ldr r5, [pc, #148] @ 3f0830 <__cxa_atexit@plt+0x3e444c> │ │ │ │ str r7, [r6, #28] │ │ │ │ mov r7, sl │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #24] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #80] @ 3f081c <__cxa_atexit@plt+0x3e4438> │ │ │ │ ldr r3, [pc, #80] @ 3f0820 <__cxa_atexit@plt+0x3e443c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ mov r5, r1 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ ldr r7, [pc, #56] @ 3f0824 <__cxa_atexit@plt+0x3e4440> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 3f0818 <__cxa_atexit@plt+0x3e4434> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ @@ -1020209,22 +1020209,22 @@ │ │ │ │ add r1, r6, #16 │ │ │ │ stmib r5, {r2, r6} │ │ │ │ str r8, [r6, #8] │ │ │ │ str r3, [r6, #28] │ │ │ │ mov r6, lr │ │ │ │ str sl, [r5] │ │ │ │ stm r1, {r0, r3, r9} │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ ldr r3, [pc, #60] @ 3f08fc <__cxa_atexit@plt+0x3e4518> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r2, [pc, #56] @ 3f0900 <__cxa_atexit@plt+0x3e451c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ ldr r0, [pc, #28] @ 3f08f8 <__cxa_atexit@plt+0x3e4514> │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ @@ -1020260,15 +1020260,15 @@ │ │ │ │ add r1, r3, #16 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r8, [r3, #8] │ │ │ │ stm r1, {r0, r7, lr} │ │ │ │ str r7, [r3, #28] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ ldr r3, [pc, #28] @ 3f09a8 <__cxa_atexit@plt+0x3e45c4> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @@ -1020277,15 +1020277,15 @@ │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3f09c8 <__cxa_atexit@plt+0x3e45e4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldrteq ip, [r7], #-376 @ 0xfffffe88 │ │ │ │ mvnseq r0, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 3f0708 <__cxa_atexit@plt+0x3e4324> │ │ │ │ mvnseq r0, #200, 12 @ 0xc800000 │ │ │ │ @@ -1020350,15 +1020350,15 @@ │ │ │ │ mvnseq pc, #108, 20 @ 0x6c000 │ │ │ │ mvnseq r0, #200, 10 @ 0x32000000 │ │ │ │ mvnseq r0, #216, 10 @ 0x36000000 │ │ │ │ @ instruction: 0xffff2060 │ │ │ │ @ instruction: 0xffff1f74 │ │ │ │ mvnseq r0, #44, 12 @ 0x2c00000 │ │ │ │ mvnseq r0, #20, 12 @ 0x1400000 │ │ │ │ - @ instruction: 0x03bc51c8 │ │ │ │ + @ instruction: 0x03bc4808 │ │ │ │ mvnseq r0, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -1020417,57 +1020417,57 @@ │ │ │ │ mvnseq pc, #96, 18 @ 0x180000 │ │ │ │ mvnseq r0, #188, 8 @ 0xbc000000 │ │ │ │ mvnseq pc, #8, 20 @ 0x8000 │ │ │ │ @ instruction: 0xffff1f54 │ │ │ │ @ instruction: 0xffff1e68 │ │ │ │ mvnseq pc, #92, 20 @ 0x5c000 │ │ │ │ mvnseq r0, #8, 10 @ 0x2000000 │ │ │ │ - @ instruction: 0x03bc50bc │ │ │ │ + @ instruction: 0x03bc46fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f0c2c <__cxa_atexit@plt+0x3e4848> │ │ │ │ ldr r3, [pc, #32] @ 3f0c34 <__cxa_atexit@plt+0x3e4850> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 3f0c38 <__cxa_atexit@plt+0x3e4854> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fa328 <__cxa_atexit@plt+0x3edf44> │ │ │ │ + b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrteq fp, [r7], #-3580 @ 0xfffff204 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 3f0c68 <__cxa_atexit@plt+0x3e4884> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3f0c6c <__cxa_atexit@plt+0x3e4888> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa330 <__cxa_atexit@plt+0x3edf4c> │ │ │ │ + b 3fa338 <__cxa_atexit@plt+0x3edf54> │ │ │ │ mvnseq pc, #16, 16 @ 0x100000 │ │ │ │ ldrteq fp, [r7], #-3572 @ 0xfffff20c │ │ │ │ mvnseq r0, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f0ca0 <__cxa_atexit@plt+0x3e48bc> │ │ │ │ ldr r3, [pc, #28] @ 3f0cb0 <__cxa_atexit@plt+0x3e48cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 3fa348 <__cxa_atexit@plt+0x3edf64> │ │ │ │ + b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ ldr r7, [pc, #12] @ 3f0cb4 <__cxa_atexit@plt+0x3e48d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq r0, #112, 8 @ 0x70000000 │ │ │ │ mvnseq r0, #72, 8 @ 0x48000000 │ │ │ │ @@ -1020483,15 +1020483,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 3fa350 <__cxa_atexit@plt+0x3edf6c> │ │ │ │ + b 3fa358 <__cxa_atexit@plt+0x3edf74> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq r0, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1020502,15 +1020502,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #16] @ 3f0d50 <__cxa_atexit@plt+0x3e496c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 3fa8b0 <__cxa_atexit@plt+0x3ee4cc> │ │ │ │ + b 3fa908 <__cxa_atexit@plt+0x3ee524> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrteq fp, [r7], #-3572 @ 0xfffff20c │ │ │ │ mvnseq r0, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -1020521,15 +1020521,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 3f0ddc <__cxa_atexit@plt+0x3e49f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ - b 3faf58 <__cxa_atexit@plt+0x3eeb74> │ │ │ │ + b 3fafb0 <__cxa_atexit@plt+0x3eebcc> │ │ │ │ ldr r7, [pc, #48] @ 3f0dd0 <__cxa_atexit@plt+0x3e49ec> │ │ │ │ ldr r0, [pc, #48] @ 3f0dd4 <__cxa_atexit@plt+0x3e49f0> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3f0dc8 <__cxa_atexit@plt+0x3e49e4> │ │ │ │ @@ -1020547,15 +1020547,15 @@ │ │ │ │ mvnseq r0, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3f0e00 <__cxa_atexit@plt+0x3e4a1c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3faed0 <__cxa_atexit@plt+0x3eeaec> │ │ │ │ + b 3faf28 <__cxa_atexit@plt+0x3eeb44> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq r0, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [pc, #116] @ 3f0e90 <__cxa_atexit@plt+0x3e4aac> │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ @@ -1020571,15 +1020571,15 @@ │ │ │ │ beq 3f0e6c <__cxa_atexit@plt+0x3e4a88> │ │ │ │ ldr r3, [pc, #84] @ 3f0ea0 <__cxa_atexit@plt+0x3e4abc> │ │ │ │ ldr r8, [pc, #84] @ 3f0ea4 <__cxa_atexit@plt+0x3e4ac0> │ │ │ │ str r2, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #32] @ 3f0e94 <__cxa_atexit@plt+0x3e4ab0> │ │ │ │ ldr r7, [pc, #32] @ 3f0e98 <__cxa_atexit@plt+0x3e4ab4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ @@ -1020606,15 +1020606,15 @@ │ │ │ │ beq 3f0eec <__cxa_atexit@plt+0x3e4b08> │ │ │ │ ldr r3, [pc, #56] @ 3f0f10 <__cxa_atexit@plt+0x3e4b2c> │ │ │ │ ldr r8, [pc, #56] @ 3f0f14 <__cxa_atexit@plt+0x3e4b30> │ │ │ │ str r2, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r5, [pc, #36] @ 3f0f18 <__cxa_atexit@plt+0x3e4b34> │ │ │ │ ldr r7, [pc, #36] @ 3f0f1c <__cxa_atexit@plt+0x3e4b38> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r0, [pc, #28] @ 3f0f20 <__cxa_atexit@plt+0x3e4b3c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ @@ -1020658,15 +1020658,15 @@ │ │ │ │ ble 3f0fbc <__cxa_atexit@plt+0x3e4bd8> │ │ │ │ ldr r3, [pc, #116] @ 3f101c <__cxa_atexit@plt+0x3e4c38> │ │ │ │ str r2, [r5, #-16]! │ │ │ │ mov r8, #0 │ │ │ │ mov sl, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3faff8 <__cxa_atexit@plt+0x3eec14> │ │ │ │ + b 3fb050 <__cxa_atexit@plt+0x3eec6c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r7, r2 │ │ │ │ bcc 3f0ff4 <__cxa_atexit@plt+0x3e4c10> │ │ │ │ ldr r7, [pc, #76] @ 3f1020 <__cxa_atexit@plt+0x3e4c3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -1020681,15 +1020681,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrteq ip, [r7], #-172 @ 0xffffff54 │ │ │ │ ldrteq ip, [r7], #-1788 @ 0xfffff904 │ │ │ │ andeq r0, r0, r5, ror #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ @@ -1020704,15 +1020704,15 @@ │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [pc, #116] @ 3f10d4 <__cxa_atexit@plt+0x3e4cf0> │ │ │ │ mul sl, r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ - b 3faff8 <__cxa_atexit@plt+0x3eec14> │ │ │ │ + b 3fb050 <__cxa_atexit@plt+0x3eec6c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 3f10b0 <__cxa_atexit@plt+0x3e4ccc> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [pc, #68] @ 3f10d8 <__cxa_atexit@plt+0x3e4cf4> │ │ │ │ @@ -1020727,15 +1020727,15 @@ │ │ │ │ ldr r6, [pc, #24] @ 3f10d0 <__cxa_atexit@plt+0x3e4cec> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ ldrteq fp, [r7], #-4076 @ 0xfffff014 │ │ │ │ ldrteq ip, [r7], #-1600 @ 0xfffff9c0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1020754,15 +1020754,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 3f1144 <__cxa_atexit@plt+0x3e4d60> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1b8 <__cxa_atexit@plt+0x3eddd4> │ │ │ │ + b 3fa1c0 <__cxa_atexit@plt+0x3edddc> │ │ │ │ ldrteq fp, [r7], #-3956 @ 0xfffff08c │ │ │ │ ldrteq ip, [r7], #-1480 @ 0xfffffa38 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ mvnseq pc, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -1020920,15 +1020920,15 @@ │ │ │ │ str r9, [r3, #20] │ │ │ │ mov r9, r3 │ │ │ │ str sl, [r3, #8] │ │ │ │ mov r7, r8 │ │ │ │ str r0, [r9, #12]! │ │ │ │ mov r8, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ + b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -1020937,15 +1020937,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f1418 <__cxa_atexit@plt+0x3e5034> │ │ │ │ ldr r5, [pc, #28] @ 3f1428 <__cxa_atexit@plt+0x3e5044> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ + b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ ldr r7, [pc, #12] @ 3f142c <__cxa_atexit@plt+0x3e5048> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq pc, #80, 26 @ 0x1400 │ │ │ │ mvnseq pc, #44, 8 @ 0x2c000000 │ │ │ │ @@ -1020983,15 +1020983,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq pc, #252, 24 @ 0xfc00 │ │ │ │ mvnseq pc, #60, 16 @ 0x3c0000 │ │ │ │ ldrteq fp, [r7], #-1372 @ 0xfffffaa4 │ │ │ │ @@ -1021087,19 +1021087,19 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r9 │ │ │ │ - b 3fab90 <__cxa_atexit@plt+0x3ee7ac> │ │ │ │ + b 3fabe8 <__cxa_atexit@plt+0x3ee804> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 3f16bc <__cxa_atexit@plt+0x3e52d8> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r9 │ │ │ │ @@ -1021127,15 +1021127,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #28] @ 3f1734 <__cxa_atexit@plt+0x3e5350> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -1021148,15 +1021148,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f1764 <__cxa_atexit@plt+0x3e5380> │ │ │ │ ldr r5, [pc, #28] @ 3f1774 <__cxa_atexit@plt+0x3e5390> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ + b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ ldr r7, [pc, #12] @ 3f1778 <__cxa_atexit@plt+0x3e5394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq pc, #152, 20 @ 0x98000 │ │ │ │ mvnseq pc, #116, 20 @ 0x74000 │ │ │ │ @@ -1021191,15 +1021191,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 3f1820 <__cxa_atexit@plt+0x3e543c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq pc, #124, 16 @ 0x7c0000 │ │ │ │ ldrteq fp, [r7], #-560 @ 0xfffffdd0 │ │ │ │ ldrteq fp, [r7], #-600 @ 0xfffffda8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -1021247,15 +1021247,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, ip │ │ │ │ - b 3fb048 <__cxa_atexit@plt+0x3eec64> │ │ │ │ + b 3fb0a0 <__cxa_atexit@plt+0x3eecbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 3f190c <__cxa_atexit@plt+0x3e5528> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -1021292,20 +1021292,20 @@ │ │ │ │ mov r8, sl │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov fp, ip │ │ │ │ str r2, [sl] │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r7, r3, lsl #2] │ │ │ │ mov r7, lr │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r1, [r7] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldr lr, [sp] │ │ │ │ ldr ip, [sp, #4] │ │ │ │ b 3f1960 <__cxa_atexit@plt+0x3e557c> │ │ │ │ ldrteq fp, [r7], #-1856 @ 0xfffff8c0 │ │ │ │ ldrteq fp, [r7], #-1796 @ 0xfffff8fc │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ @@ -1021343,15 +1021343,15 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, ip │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 3fb048 <__cxa_atexit@plt+0x3eec64> │ │ │ │ + b 3fb0a0 <__cxa_atexit@plt+0x3eecbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1021411,15 +1021411,15 @@ │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r1, #16]! │ │ │ │ sub lr, r5, #20 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r9 │ │ │ │ - b 3fb048 <__cxa_atexit@plt+0x3eec64> │ │ │ │ + b 3fb0a0 <__cxa_atexit@plt+0x3eecbc> │ │ │ │ ldr r7, [sl, #-4] │ │ │ │ mov r5, lr │ │ │ │ mov r6, sl │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ mov sl, r6 │ │ │ │ b 3f1ba0 <__cxa_atexit@plt+0x3e57bc> │ │ │ │ mov r6, #32 │ │ │ │ @@ -1021454,27 +1021454,27 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq pc, #164, 2 @ 0x29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3f1c5c <__cxa_atexit@plt+0x3e5878> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -1021509,22 +1021509,22 @@ │ │ │ │ str r8, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ str sl, [r6, #20] │ │ │ │ str r3, [r6, #24] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ ldr r3, [pc, #76] @ 3f1d5c <__cxa_atexit@plt+0x3e5978> │ │ │ │ ldr r2, [pc, #76] @ 3f1d60 <__cxa_atexit@plt+0x3e597c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ ldr r7, [pc, #56] @ 3f1d64 <__cxa_atexit@plt+0x3e5980> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #28] @ 3f1d58 <__cxa_atexit@plt+0x3e5974> │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ @@ -1021564,15 +1021564,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ ldr r3, [pc, #28] @ 3f1e08 <__cxa_atexit@plt+0x3e5a24> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @@ -1021581,15 +1021581,15 @@ │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3f1e28 <__cxa_atexit@plt+0x3e5a44> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldrteq sl, [r7], #-3352 @ 0xfffff2e8 │ │ │ │ mvnseq pc, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -1021659,15 +1021659,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 3f1f70 <__cxa_atexit@plt+0x3e5b8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq pc, #44, 2 │ │ │ │ ldrteq sl, [r7], #-2784 @ 0xfffff520 │ │ │ │ ldrteq sl, [r7], #-2824 @ 0xfffff4f8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -1021727,20 +1021727,20 @@ │ │ │ │ mov r8, sl │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov fp, ip │ │ │ │ str r2, [sl] │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r7, r3, lsl #2] │ │ │ │ mov r7, lr │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r1, [r7] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldr lr, [sp] │ │ │ │ ldr ip, [sp, #4] │ │ │ │ b 3f202c <__cxa_atexit@plt+0x3e5c48> │ │ │ │ ldrteq fp, [r7], #-116 @ 0xffffff8c │ │ │ │ ldrteq fp, [r7], #-56 @ 0xffffffc8 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r4 │ │ │ │ @@ -1021785,15 +1021785,15 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 3fb048 <__cxa_atexit@plt+0x3eec64> │ │ │ │ + b 3fb0a0 <__cxa_atexit@plt+0x3eecbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1021853,27 +1021853,27 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq lr, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3f2298 <__cxa_atexit@plt+0x3e5eb4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -1021884,15 +1021884,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f22e4 <__cxa_atexit@plt+0x3e5f00> │ │ │ │ ldr r3, [pc, #28] @ 3f22f4 <__cxa_atexit@plt+0x3e5f10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ + b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ ldr r7, [pc, #12] @ 3f22f8 <__cxa_atexit@plt+0x3e5f14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq lr, #56, 30 @ 0xe0 │ │ │ │ mvnseq lr, #100, 26 @ 0x1900 │ │ │ │ @@ -1021923,23 +1021923,23 @@ │ │ │ │ stm r1, {r0, r3, r8} │ │ │ │ stmib r5, {r2, r6} │ │ │ │ str r7, [r6, #8] │ │ │ │ str r3, [r6, #28] │ │ │ │ mov r6, lr │ │ │ │ mov r8, r7 │ │ │ │ str r9, [r5] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ ldr r3, [pc, #64] @ 3f23c8 <__cxa_atexit@plt+0x3e5fe4> │ │ │ │ ldr r2, [pc, #64] @ 3f23cc <__cxa_atexit@plt+0x3e5fe8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #4]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ ldr r0, [pc, #28] @ 3f23c4 <__cxa_atexit@plt+0x3e5fe0> │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ @@ -1021974,15 +1021974,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ add lr, pc, lr │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r8, [r3, #8] │ │ │ │ stm r1, {r0, r7, lr} │ │ │ │ str r7, [r3, #28] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ ldr r3, [pc, #28] @ 3f2470 <__cxa_atexit@plt+0x3e608c> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @@ -1021991,15 +1021991,15 @@ │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3f2490 <__cxa_atexit@plt+0x3e60ac> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldrteq sl, [r7], #-1712 @ 0xfffff950 │ │ │ │ mvnseq lr, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -1022020,15 +1022020,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f2534 <__cxa_atexit@plt+0x3e6150> │ │ │ │ ldr r3, [pc, #96] @ 3f2554 <__cxa_atexit@plt+0x3e6170> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ + b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ @@ -1022060,15 +1022060,15 @@ │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3f25b0 <__cxa_atexit@plt+0x3e61cc> │ │ │ │ ldr r7, [pc, #52] @ 3f25cc <__cxa_atexit@plt+0x3e61e8> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r9, sl} │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ + b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3f25c8 <__cxa_atexit@plt+0x3e61e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1022085,15 +1022085,15 @@ │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3f2608 <__cxa_atexit@plt+0x3e6224> │ │ │ │ ldr r7, [pc, #32] @ 3f261c <__cxa_atexit@plt+0x3e6238> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r9, sl} │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ + b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ ldr r7, [pc, #16] @ 3f2620 <__cxa_atexit@plt+0x3e623c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ mvnseq lr, #16, 24 @ 0x1000 │ │ │ │ @@ -1022111,15 +1022111,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 3f2680 <__cxa_atexit@plt+0x3e629c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq lr, #28, 20 @ 0x1c000 │ │ │ │ ldrteq sl, [r7], #-976 @ 0xfffffc30 │ │ │ │ ldrteq sl, [r7], #-1016 @ 0xfffffc08 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -1022167,15 +1022167,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, ip │ │ │ │ - b 3fb048 <__cxa_atexit@plt+0x3eec64> │ │ │ │ + b 3fb0a0 <__cxa_atexit@plt+0x3eecbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 3f276c <__cxa_atexit@plt+0x3e6388> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -1022212,20 +1022212,20 @@ │ │ │ │ mov r8, sl │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov fp, ip │ │ │ │ str r2, [sl] │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r7, r3, lsl #2] │ │ │ │ mov r7, lr │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ ldr r1, [r7] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 3fa7c8 <__cxa_atexit@plt+0x3ee3e4> │ │ │ │ + bl 3fa7f0 <__cxa_atexit@plt+0x3ee40c> │ │ │ │ ldr lr, [sp] │ │ │ │ ldr ip, [sp, #4] │ │ │ │ b 3f27c0 <__cxa_atexit@plt+0x3e63dc> │ │ │ │ ldrteq sl, [r7], #-2272 @ 0xfffff720 │ │ │ │ ldrteq sl, [r7], #-2212 @ 0xfffff75c │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ @@ -1022263,15 +1022263,15 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, ip │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 3fb048 <__cxa_atexit@plt+0x3eec64> │ │ │ │ + b 3fb0a0 <__cxa_atexit@plt+0x3eecbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1022331,15 +1022331,15 @@ │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r1, #16]! │ │ │ │ sub lr, r5, #20 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r9 │ │ │ │ - b 3fb048 <__cxa_atexit@plt+0x3eec64> │ │ │ │ + b 3fb0a0 <__cxa_atexit@plt+0x3eecbc> │ │ │ │ ldr r7, [sl, #-4] │ │ │ │ mov r5, lr │ │ │ │ mov r6, sl │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ mov sl, r6 │ │ │ │ b 3f2a00 <__cxa_atexit@plt+0x3e661c> │ │ │ │ mov r6, #32 │ │ │ │ @@ -1022374,27 +1022374,27 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq lr, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3f2abc <__cxa_atexit@plt+0x3e66d8> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa1d0 <__cxa_atexit@plt+0x3eddec> │ │ │ │ + b 3fa1d8 <__cxa_atexit@plt+0x3eddf4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -1022405,15 +1022405,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f2b08 <__cxa_atexit@plt+0x3e6724> │ │ │ │ ldr r3, [pc, #28] @ 3f2b18 <__cxa_atexit@plt+0x3e6734> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ + b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ ldr r7, [pc, #12] @ 3f2b1c <__cxa_atexit@plt+0x3e6738> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq lr, #36, 14 @ 0x900000 │ │ │ │ mvnseq lr, #64, 10 @ 0x10000000 │ │ │ │ @@ -1022443,22 +1022443,22 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r3, [r6, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r7 │ │ │ │ stm lr, {r0, r3, r9} │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ ldr r3, [pc, #60] @ 3f2be4 <__cxa_atexit@plt+0x3e6800> │ │ │ │ ldr r2, [pc, #60] @ 3f2be8 <__cxa_atexit@plt+0x3e6804> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ ldr r7, [pc, #28] @ 3f2be0 <__cxa_atexit@plt+0x3e67fc> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ @@ -1022490,15 +1022490,15 @@ │ │ │ │ add r1, r3, #12 │ │ │ │ add lr, pc, lr │ │ │ │ str r9, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r8, [r3, #8] │ │ │ │ stm r1, {r0, r7, lr} │ │ │ │ str r7, [r3, #24] │ │ │ │ - b 3faa48 <__cxa_atexit@plt+0x3ee664> │ │ │ │ + b 3faaa0 <__cxa_atexit@plt+0x3ee6bc> │ │ │ │ ldr r3, [pc, #28] @ 3f2c80 <__cxa_atexit@plt+0x3e689c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 3fa0e0 <__cxa_atexit@plt+0x3edcfc> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @@ -1022507,15 +1022507,15 @@ │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3f2ca0 <__cxa_atexit@plt+0x3e68bc> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa648 <__cxa_atexit@plt+0x3ee264> │ │ │ │ + b 3fa670 <__cxa_atexit@plt+0x3ee28c> │ │ │ │ ldrteq r9, [r7], #-3744 @ 0xfffff160 │ │ │ │ mvnseq lr, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -1022535,15 +1022535,15 @@ │ │ │ │ sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3f2d34 <__cxa_atexit@plt+0x3e6950> │ │ │ │ ldr r7, [pc, #84] @ 3f2d58 <__cxa_atexit@plt+0x3e6974> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ + b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 3f2d54 <__cxa_atexit@plt+0x3e6970> │ │ │ │ @@ -1022572,15 +1022572,15 @@ │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3f2db0 <__cxa_atexit@plt+0x3e69cc> │ │ │ │ ldr r7, [pc, #52] @ 3f2dcc <__cxa_atexit@plt+0x3e69e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ + b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3f2dc8 <__cxa_atexit@plt+0x3e69e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1022595,15 +1022595,15 @@ │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3f2e00 <__cxa_atexit@plt+0x3e6a1c> │ │ │ │ ldr r7, [pc, #36] @ 3f2e18 <__cxa_atexit@plt+0x3e6a34> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ + b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ 3f2e1c <__cxa_atexit@plt+0x3e6a38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ @@ -1022806,15 +1022806,15 @@ │ │ │ │ bhi 3f314c <__cxa_atexit@plt+0x3e6d68> │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3f3154 <__cxa_atexit@plt+0x3e6d70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrteq r9, [r7], #-2328 @ 0xfffff6e8 │ │ │ │ mvnseq lr, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -1022823,15 +1022823,15 @@ │ │ │ │ ldr r3, [pc, #32] @ 3f3198 <__cxa_atexit@plt+0x3e6db4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 3f319c <__cxa_atexit@plt+0x3e6db8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ + b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrteq r9, [r7], #-2200 @ 0xfffff768 │ │ │ │ mvnseq lr, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1022839,15 +1022839,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3f31d4 <__cxa_atexit@plt+0x3e6df0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ mvnseq lr, #172, 2 @ 0x2b │ │ │ │ ldrteq r9, [r7], #-2188 @ 0xfffff774 │ │ │ │ mvnseq lr, #24, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -1022855,15 +1022855,15 @@ │ │ │ │ ldr r3, [pc, #32] @ 3f3218 <__cxa_atexit@plt+0x3e6e34> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 3f321c <__cxa_atexit@plt+0x3e6e38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ + b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrteq r9, [r7], #-2072 @ 0xfffff7e8 │ │ │ │ mvnseq lr, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1022871,15 +1022871,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3f3254 <__cxa_atexit@plt+0x3e6e70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ mvnseq lr, #192 @ 0xc0 │ │ │ │ ldrteq r9, [r7], #-2060 @ 0xfffff7f4 │ │ │ │ mvnseq lr, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov sl, r6 │ │ │ │ @@ -1022900,15 +1022900,15 @@ │ │ │ │ str r2, [sl, #4]! │ │ │ │ mov r9, sl │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sl, #20] │ │ │ │ str r5, [sl, #8] │ │ │ │ str r1, [r9, #12]! │ │ │ │ mov r5, r3 │ │ │ │ - b 3faeb8 <__cxa_atexit@plt+0x3eead4> │ │ │ │ + b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1022924,15 +1022924,15 @@ │ │ │ │ ldr r3, [pc, #32] @ 3f332c <__cxa_atexit@plt+0x3e6f48> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 3f3330 <__cxa_atexit@plt+0x3e6f4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ + b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrteq r9, [r7], #-1796 @ 0xfffff8fc │ │ │ │ mvnseq sp, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1022940,15 +1022940,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3f3368 <__cxa_atexit@plt+0x3e6f84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ mvnseq sp, #104, 30 @ 0x1a0 │ │ │ │ ldrteq r9, [r7], #-1784 @ 0xfffff908 │ │ │ │ mvnseq lr, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov sl, r6 │ │ │ │ @@ -1022970,15 +1022970,15 @@ │ │ │ │ mov r9, sl │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sl, #24] │ │ │ │ str r5, [sl, #12] │ │ │ │ str r1, [r9, #16]! │ │ │ │ mov r5, r3 │ │ │ │ str r8, [sl, #8] │ │ │ │ - b 3faeb8 <__cxa_atexit@plt+0x3eead4> │ │ │ │ + b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1022993,15 +1022993,15 @@ │ │ │ │ bhi 3f3438 <__cxa_atexit@plt+0x3e7054> │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3f3440 <__cxa_atexit@plt+0x3e705c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrteq r9, [r7], #-1580 @ 0xfffff9d4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -1023015,15 +1023015,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fb050 <__cxa_atexit@plt+0x3eec6c> │ │ │ │ + b 3fb0a8 <__cxa_atexit@plt+0x3eecc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r9, [r7], #-1460 @ 0xfffffa4c │ │ │ │ ldrteq r9, [r7], #-1732 @ 0xfffff93c │ │ │ │ mvnseq sp, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -1023033,15 +1023033,15 @@ │ │ │ │ ldr r3, [pc, #32] @ 3f34e0 <__cxa_atexit@plt+0x3e70fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 3f34e4 <__cxa_atexit@plt+0x3e7100> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ + b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrteq r9, [r7], #-1360 @ 0xfffffab0 │ │ │ │ mvnseq sp, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1023049,15 +1023049,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3f351c <__cxa_atexit@plt+0x3e7138> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ mvnseq sp, #0, 30 │ │ │ │ ldrteq r9, [r7], #-1348 @ 0xfffffabc │ │ │ │ mvnseq sp, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -1023065,15 +1023065,15 @@ │ │ │ │ ldr r3, [pc, #32] @ 3f3560 <__cxa_atexit@plt+0x3e717c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 3f3564 <__cxa_atexit@plt+0x3e7180> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ + b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrteq r9, [r7], #-1232 @ 0xfffffb30 │ │ │ │ mvnseq sp, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1023081,15 +1023081,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3f359c <__cxa_atexit@plt+0x3e71b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ mvnseq sp, #80, 28 @ 0x500 │ │ │ │ ldrteq r9, [r7], #-1220 @ 0xfffffb3c │ │ │ │ mvnseq sp, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r6 │ │ │ │ @@ -1023120,15 +1023120,15 @@ │ │ │ │ str r1, [sl, #28] │ │ │ │ str r0, [sl, #8] │ │ │ │ str r8, [sl, #12] │ │ │ │ str r2, [sl, #16] │ │ │ │ str r5, [sl, #20]! │ │ │ │ str lr, [r9, #32]! │ │ │ │ mov r5, r3 │ │ │ │ - b 3fb058 <__cxa_atexit@plt+0x3eec74> │ │ │ │ + b 3fb0b0 <__cxa_atexit@plt+0x3eeccc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1023144,30 +1023144,30 @@ │ │ │ │ bhi 3f3694 <__cxa_atexit@plt+0x3e72b0> │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3f369c <__cxa_atexit@plt+0x3e72b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrteq r9, [r7], #-976 @ 0xfffffc30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f36d0 <__cxa_atexit@plt+0x3e72ec> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #20] @ 3f36d8 <__cxa_atexit@plt+0x3e72f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fb060 <__cxa_atexit@plt+0x3eec7c> │ │ │ │ + b 3fb0b8 <__cxa_atexit@plt+0x3eecd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r9, [r7], #-860 @ 0xfffffca4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -1023181,15 +1023181,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fb050 <__cxa_atexit@plt+0x3eec6c> │ │ │ │ + b 3fb0a8 <__cxa_atexit@plt+0x3eecc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r9, [r7], #-796 @ 0xfffffce4 │ │ │ │ ldrteq r9, [r7], #-1068 @ 0xfffffbd4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub sl, r5, #16 │ │ │ │ @@ -1023222,15 +1023222,15 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ str r5, [r3, #12] │ │ │ │ ldr r5, [pc, #60] @ 3f37f8 <__cxa_atexit@plt+0x3e7414> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, sl │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1023248,15 +1023248,15 @@ │ │ │ │ ldr r3, [pc, #32] @ 3f383c <__cxa_atexit@plt+0x3e7458> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 3f3840 <__cxa_atexit@plt+0x3e745c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 3fa290 <__cxa_atexit@plt+0x3edeac> │ │ │ │ + b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrteq r9, [r7], #-500 @ 0xfffffe0c │ │ │ │ mvnseq sp, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1023264,15 +1023264,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 3f3878 <__cxa_atexit@plt+0x3e7494> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3fa298 <__cxa_atexit@plt+0x3edeb4> │ │ │ │ + b 3fa2a0 <__cxa_atexit@plt+0x3edebc> │ │ │ │ mvnseq sp, #212, 22 @ 0x35000 │ │ │ │ ldrteq r9, [r7], #-488 @ 0xfffffe18 │ │ │ │ mvnseq sp, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov sl, r6 │ │ │ │ @@ -1023295,15 +1023295,15 @@ │ │ │ │ mov r9, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sl, #24] │ │ │ │ str r5, [sl, #8] │ │ │ │ str r0, [r9, #16]! │ │ │ │ mov r5, r3 │ │ │ │ str r1, [sl, #12] │ │ │ │ - b 3faeb8 <__cxa_atexit@plt+0x3eead4> │ │ │ │ + b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1023339,15 +1023339,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r9, #20]! │ │ │ │ str r8, [sl, #32] │ │ │ │ str r2, [sl, #36] @ 0x24 │ │ │ │ str r1, [sl, #8] │ │ │ │ str r8, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ - b 3faeb8 <__cxa_atexit@plt+0x3eead4> │ │ │ │ + b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ mov r6, sl │ │ │ │ b 3f39b0 <__cxa_atexit@plt+0x3e75cc> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -1023385,15 +1023385,15 @@ │ │ │ │ mov r9, sl │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r9, #20]! │ │ │ │ str r3, [sl, #28] │ │ │ │ str r8, [sl, #32] │ │ │ │ str r1, [sl, #36] @ 0x24 │ │ │ │ str r2, [sl, #44] @ 0x2c │ │ │ │ - b 3faeb8 <__cxa_atexit@plt+0x3eead4> │ │ │ │ + b 3faf10 <__cxa_atexit@plt+0x3eeb2c> │ │ │ │ mov r6, sl │ │ │ │ b 3f3a68 <__cxa_atexit@plt+0x3e7684> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -1023469,27 +1023469,27 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #160] @ 3f3c38 <__cxa_atexit@plt+0x3e7854> │ │ │ │ mov r8, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r0] │ │ │ │ mov r5, r0 │ │ │ │ - b 3faec0 <__cxa_atexit@plt+0x3eeadc> │ │ │ │ + b 3faf18 <__cxa_atexit@plt+0x3eeb34> │ │ │ │ ldr r0, [pc, #120] @ 3f3c28 <__cxa_atexit@plt+0x3e7844> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, r7 │ │ │ │ b 3f3bc8 <__cxa_atexit@plt+0x3e77e4> │ │ │ │ ldr r0, [pc, #96] @ 3f3c24 <__cxa_atexit@plt+0x3e7840> │ │ │ │ mov lr, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ mov r5, lr │ │ │ │ mov r8, r9 │ │ │ │ - b 3faec0 <__cxa_atexit@plt+0x3eeadc> │ │ │ │ + b 3faf18 <__cxa_atexit@plt+0x3eeb34> │ │ │ │ mov r6, r3 │ │ │ │ b 3f3be8 <__cxa_atexit@plt+0x3e7804> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #60] @ 3f3c2c <__cxa_atexit@plt+0x3e7848> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1023529,28 +1023529,28 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ cmp r2, #2 │ │ │ │ bne 3f3cb8 <__cxa_atexit@plt+0x3e78d4> │ │ │ │ ldr r2, [pc, #72] @ 3f3cd4 <__cxa_atexit@plt+0x3e78f0> │ │ │ │ str r7, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 3faec0 <__cxa_atexit@plt+0x3eeadc> │ │ │ │ + b 3faf18 <__cxa_atexit@plt+0x3eeb34> │ │ │ │ ldr r3, [pc, #56] @ 3f3cd8 <__cxa_atexit@plt+0x3e78f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - b 3faec0 <__cxa_atexit@plt+0x3eeadc> │ │ │ │ + b 3faf18 <__cxa_atexit@plt+0x3eeb34> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #16] @ 3f3cd0 <__cxa_atexit@plt+0x3e78ec> │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 3faec0 <__cxa_atexit@plt+0x3eeadc> │ │ │ │ + b 3faf18 <__cxa_atexit@plt+0x3eeb34> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ mvnseq sp, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1023565,15 +1023565,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ b 3f3d1c <__cxa_atexit@plt+0x3e7938> │ │ │ │ ldr r2, [pc, #16] @ 3f3d28 <__cxa_atexit@plt+0x3e7944> │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 3faec0 <__cxa_atexit@plt+0x3eeadc> │ │ │ │ + b 3faf18 <__cxa_atexit@plt+0x3eeb34> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ mvnseq sp, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -1023599,15 +1023599,15 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ ldrteq r8, [r7], #-3532 @ 0xfffff234 │ │ │ │ mvnseq sp, #108, 12 @ 0x6c00000 │ │ │ │ @@ -1023634,15 +1023634,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ stm lr, {r1, r7, sl} │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ @ instruction: 0xfffff60c │ │ │ │ ldrteq r8, [r7], #-3376 @ 0xfffff2d0 │ │ │ │ mvnseq sp, #16, 12 @ 0x1000000 │ │ │ │ @@ -1023666,15 +1023666,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffff294 │ │ │ │ @ instruction: 0xfffff4ec │ │ │ │ ldrteq r8, [r7], #-3240 @ 0xfffff358 │ │ │ │ mvnseq sp, #172, 10 @ 0x2b000000 │ │ │ │ @@ -1023745,15 +1023745,15 @@ │ │ │ │ bhi 3f3ff8 <__cxa_atexit@plt+0x3e7c14> │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3f4000 <__cxa_atexit@plt+0x3e7c1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldrteq r8, [r7], #-2668 @ 0xfffff594 │ │ │ │ mvnseq sp, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ @@ -1023828,15 +1023828,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f4144 <__cxa_atexit@plt+0x3e7d60> │ │ │ │ ldr r2, [pc, #32] @ 3f4154 <__cxa_atexit@plt+0x3e7d70> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3faec0 <__cxa_atexit@plt+0x3eeadc> │ │ │ │ + b 3faf18 <__cxa_atexit@plt+0x3eeb34> │ │ │ │ ldr r7, [pc, #12] @ 3f4158 <__cxa_atexit@plt+0x3e7d74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ mvnseq sp, #76, 6 @ 0x30000001 │ │ │ │ mvnseq sp, #40, 6 @ 0xa0000000 │ │ │ │ @@ -1023862,15 +1023862,15 @@ │ │ │ │ str r7, [r3, #-4] │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ ldrteq r8, [r7], #-2460 @ 0xfffff664 │ │ │ │ mvnseq sp, #164, 4 @ 0x4000000a │ │ │ │ @@ -1023892,15 +1023892,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f4244 <__cxa_atexit@plt+0x3e7e60> │ │ │ │ ldr r2, [pc, #32] @ 3f4254 <__cxa_atexit@plt+0x3e7e70> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3faec0 <__cxa_atexit@plt+0x3eeadc> │ │ │ │ + b 3faf18 <__cxa_atexit@plt+0x3eeb34> │ │ │ │ ldr r7, [pc, #12] @ 3f4258 <__cxa_atexit@plt+0x3e7e74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ mvnseq sp, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -1024082,15 +1024082,15 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3f453c <__cxa_atexit@plt+0x3e8158> │ │ │ │ ldr r3, [pc, #24] @ 3f4548 <__cxa_atexit@plt+0x3e8164> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3facc8 <__cxa_atexit@plt+0x3ee8e4> │ │ │ │ + b 3fad20 <__cxa_atexit@plt+0x3ee93c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1024144,15 +1024144,15 @@ │ │ │ │ str ip, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ ldr r2, [pc, #56] @ 3f465c <__cxa_atexit@plt+0x3e8278> │ │ │ │ sub r8, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #28]! │ │ │ │ mov r9, r3 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ ldr r7, [pc, #36] @ 3f4660 <__cxa_atexit@plt+0x3e827c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff1248 │ │ │ │ @@ -1024195,15 +1024195,15 @@ │ │ │ │ str r8, [r3, #4] │ │ │ │ sub r8, r6, #2 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 3fab70 <__cxa_atexit@plt+0x3ee78c> │ │ │ │ + b 3fabc8 <__cxa_atexit@plt+0x3ee7e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1024279,27 +1024279,27 @@ │ │ │ │ ldr r3, [pc, #40] @ 3f4860 <__cxa_atexit@plt+0x3e847c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #129 @ 0x81 │ │ │ │ ldr r3, [pc, #32] @ 3f4864 <__cxa_atexit@plt+0x3e8480> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrteq r8, [r7], #-500 @ 0xfffffe0c │ │ │ │ ldrteq r8, [r7], #-520 @ 0xfffffdf8 │ │ │ │ ldrteq r8, [r7], #-3400 @ 0xfffff2b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 3faae8 <__cxa_atexit@plt+0x3ee704> │ │ │ │ + b 3fab40 <__cxa_atexit@plt+0x3ee75c> │ │ │ │ mvnseq ip, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -1024363,15 +1024363,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3f49a0 <__cxa_atexit@plt+0x3e85bc> │ │ │ │ ldr r3, [pc, #28] @ 3f49b0 <__cxa_atexit@plt+0x3e85cc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3facc8 <__cxa_atexit@plt+0x3ee8e4> │ │ │ │ + b 3fad20 <__cxa_atexit@plt+0x3ee93c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1024456,15 +1024456,15 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 3f4b14 <__cxa_atexit@plt+0x3e8730> │ │ │ │ ldr r3, [pc, #24] @ 3f4b20 <__cxa_atexit@plt+0x3e873c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3facc8 <__cxa_atexit@plt+0x3ee8e4> │ │ │ │ + b 3fad20 <__cxa_atexit@plt+0x3ee93c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1024534,15 +1024534,15 @@ │ │ │ │ str sl, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ ldr r2, [pc, #116] @ 3f4cb0 <__cxa_atexit@plt+0x3e88cc> │ │ │ │ sub r8, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #28]! │ │ │ │ mov r9, r3 │ │ │ │ - b 3fab68 <__cxa_atexit@plt+0x3ee784> │ │ │ │ + b 3fabc0 <__cxa_atexit@plt+0x3ee7dc> │ │ │ │ mov r6, r3 │ │ │ │ b 3f4c5c <__cxa_atexit@plt+0x3e8878> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -1024647,15 +1024647,15 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-12] │ │ │ │ ldr r5, [pc, #48] @ 3f4e30 <__cxa_atexit@plt+0x3e8a4c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, lr │ │ │ │ - b 3fb068 <__cxa_atexit@plt+0x3eec84> │ │ │ │ + b 3fb0c0 <__cxa_atexit@plt+0x3eecdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq ip, #164, 14 @ 0x2900000 │ │ │ │ mvnseq ip, #104, 14 @ 0x1a00000 │ │ │ │ ldrteq r7, [r7], #-3132 @ 0xfffff3c4 │ │ │ │ @@ -1024679,15 +1024679,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 3f4ea8 <__cxa_atexit@plt+0x3e8ac4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq ip, #240, 14 @ 0x3c00000 │ │ │ │ ldrteq r7, [r7], #-2984 @ 0xfffff458 │ │ │ │ ldrteq r7, [r7], #-3028 @ 0xfffff42c │ │ │ │ @@ -1024698,29 +1024698,29 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f4edc <__cxa_atexit@plt+0x3e8af8> │ │ │ │ ldr r5, [pc, #28] @ 3f4eec <__cxa_atexit@plt+0x3e8b08> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r7, [pc, #12] @ 3f4ef0 <__cxa_atexit@plt+0x3e8b0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq ip, #24, 16 @ 0x180000 │ │ │ │ mvnseq ip, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 3f4f14 <__cxa_atexit@plt+0x3e8b30> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ mvnseq ip, #208, 14 @ 0x3400000 │ │ │ │ mvnseq ip, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3f4f70 <__cxa_atexit@plt+0x3e8b8c> │ │ │ │ @@ -1024733,15 +1024733,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 3f4f7c <__cxa_atexit@plt+0x3e8b98> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa690 <__cxa_atexit@plt+0x3ee2ac> │ │ │ │ + b 3fa6b8 <__cxa_atexit@plt+0x3ee2d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq ip, #48, 16 @ 0x300000 │ │ │ │ ldrteq r7, [r7], #-2756 @ 0xfffff53c │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -1024817,15 +1024817,15 @@ │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r6, [r5] │ │ │ │ str r0, [r6, #8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ + b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ ldr r7, [pc, #44] @ 3f50ec <__cxa_atexit@plt+0x3e8d08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ @@ -1024858,40 +1024858,40 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r6, [r5, #8] │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ + b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ mvnseq ip, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f51c0 <__cxa_atexit@plt+0x3e8ddc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3f51c8 <__cxa_atexit@plt+0x3e8de4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r7, [r7], #-2160 @ 0xfffff790 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -1024929,15 +1024929,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 3f528c <__cxa_atexit@plt+0x3e8ea8> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ ldrteq r7, [r7], #-2024 @ 0xfffff818 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -1024958,15 +1024958,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 3f52fc <__cxa_atexit@plt+0x3e8f18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldrteq r7, [r7], #-1912 @ 0xfffff888 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1024975,15 +1024975,15 @@ │ │ │ │ bne 3f5330 <__cxa_atexit@plt+0x3e8f4c> │ │ │ │ ldr r3, [pc, #32] @ 3f533c <__cxa_atexit@plt+0x3e8f58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldrteq r7, [r7], #-1848 @ 0xfffff8c8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ @@ -1025173,25 +1025173,25 @@ │ │ │ │ ldr r8, [r7, #16] │ │ │ │ ldr r2, [pc, #32] @ 3f5654 <__cxa_atexit@plt+0x3e9270> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ + b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrteq r7, [r7], #-1000 @ 0xfffffc18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f56a4 <__cxa_atexit@plt+0x3e92c0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -1025233,15 +1025233,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 3f5760 <__cxa_atexit@plt+0x3e937c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r2, [pc, #60] @ 3f5764 <__cxa_atexit@plt+0x3e9380> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1025293,15 +1025293,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1025334,15 +1025334,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1025450,15 +1025450,15 @@ │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 3f5b14 <__cxa_atexit@plt+0x3e9730> │ │ │ │ ldr r1, [pc, #120] @ 3f5b28 <__cxa_atexit@plt+0x3e9744> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -1025475,15 +1025475,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 3f5b30 <__cxa_atexit@plt+0x3e974c> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -1025512,15 +1025512,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 3f5ba4 <__cxa_atexit@plt+0x3e97c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq fp, #96, 24 @ 0x6000 │ │ │ │ ldrteq r6, [r7], #-3756 @ 0xfffff154 │ │ │ │ ldrteq r6, [r7], #-3796 @ 0xfffff12c │ │ │ │ mvnseq fp, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -1025569,15 +1025569,15 @@ │ │ │ │ mov fp, ip │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #32] │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str lr, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ b 3f5c88 <__cxa_atexit@plt+0x3e98a4> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ @@ -1025604,15 +1025604,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 3f5d14 <__cxa_atexit@plt+0x3e9930> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3f5d24 <__cxa_atexit@plt+0x3e9940> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1025646,15 +1025646,15 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffff46c │ │ │ │ ldrteq r6, [r7], #-3532 @ 0xfffff234 │ │ │ │ mvnseq sl, #152, 20 @ 0x98000 │ │ │ │ @@ -1025672,15 +1025672,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 3f5e24 <__cxa_atexit@plt+0x3e9a40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq sl, #120, 20 @ 0x78000 │ │ │ │ ldrteq r6, [r7], #-3116 @ 0xfffff3d4 │ │ │ │ ldrteq r6, [r7], #-3156 @ 0xfffff3ac │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -1025876,15 +1025876,15 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1025926,15 +1025926,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1025962,15 +1025962,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1026004,15 +1026004,15 @@ │ │ │ │ ldr r5, [pc, #60] @ 3f6368 <__cxa_atexit@plt+0x3e9f84> │ │ │ │ mov r8, r1 │ │ │ │ str r1, [r3, #24] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #20] │ │ │ │ mov r5, sl │ │ │ │ str r3, [r3, #28] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1026026,15 +1026026,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f639c <__cxa_atexit@plt+0x3e9fb8> │ │ │ │ ldr r2, [pc, #28] @ 3f63ac <__cxa_atexit@plt+0x3e9fc8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ + b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ ldr r7, [pc, #12] @ 3f63b0 <__cxa_atexit@plt+0x3e9fcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ mvnseq fp, #88, 8 @ 0x58000000 │ │ │ │ mvnseq sl, #168, 8 @ 0xa8000000 │ │ │ │ @@ -1026072,15 +1026072,15 @@ │ │ │ │ bhi 3f6454 <__cxa_atexit@plt+0x3ea070> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3f645c <__cxa_atexit@plt+0x3ea078> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r6, [r7], #-1500 @ 0xfffffa24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -1026118,15 +1026118,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 3f6520 <__cxa_atexit@plt+0x3ea13c> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ ldrteq r6, [r7], #-1364 @ 0xfffffaac │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -1026147,15 +1026147,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 3f6590 <__cxa_atexit@plt+0x3ea1ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldrteq r6, [r7], #-1252 @ 0xfffffb1c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1026164,15 +1026164,15 @@ │ │ │ │ bne 3f65c4 <__cxa_atexit@plt+0x3ea1e0> │ │ │ │ ldr r3, [pc, #32] @ 3f65d0 <__cxa_atexit@plt+0x3ea1ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldrteq r6, [r7], #-1188 @ 0xfffffb5c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ @@ -1026362,25 +1026362,25 @@ │ │ │ │ ldr r8, [r7, #16] │ │ │ │ ldr r2, [pc, #32] @ 3f68e8 <__cxa_atexit@plt+0x3ea504> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ + b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrteq r6, [r7], #-340 @ 0xfffffeac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f6938 <__cxa_atexit@plt+0x3ea554> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -1026420,15 +1026420,15 @@ │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [pc, #56] @ 3f69ec <__cxa_atexit@plt+0x3ea608> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1026479,15 +1026479,15 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1026520,15 +1026520,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1026575,15 +1026575,15 @@ │ │ │ │ ldr r2, [pc, #84] @ 3f6c6c <__cxa_atexit@plt+0x3ea888> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ @@ -1026624,15 +1026624,15 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b 3fa6a0 <__cxa_atexit@plt+0x3ee2bc> │ │ │ │ + b 3fa6c8 <__cxa_atexit@plt+0x3ee2e4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ ldrteq r5, [r7], #-3732 @ 0xfffff16c │ │ │ │ mvnseq sl, #184, 20 @ 0xb8000 │ │ │ │ @@ -1026650,15 +1026650,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [pc, #36] @ 3f6d6c <__cxa_atexit@plt+0x3ea988> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq sl, #152, 20 @ 0x98000 │ │ │ │ ldrteq r5, [r7], #-3300 @ 0xfffff31c │ │ │ │ ldrteq r5, [r7], #-3340 @ 0xfffff2f4 │ │ │ │ mvnseq sl, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -1026707,15 +1026707,15 @@ │ │ │ │ mov fp, ip │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #32] │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str lr, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #48] @ 0x30 │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r6, r3 │ │ │ │ b 3f6e50 <__cxa_atexit@plt+0x3eaa6c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ @@ -1026742,15 +1026742,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 3f6edc <__cxa_atexit@plt+0x3eaaf8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3f6eec <__cxa_atexit@plt+0x3eab08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1026784,15 +1026784,15 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffff538 │ │ │ │ ldrteq r5, [r7], #-3076 @ 0xfffff3fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -1026854,15 +1026854,15 @@ │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-12] │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ + b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1026871,15 +1026871,15 @@ │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mvnseq sl, #0, 14 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -1026893,15 +1026893,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ str r8, [r3, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, sl │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r7, [pc, #20] @ 3f7144 <__cxa_atexit@plt+0x3ead60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @@ -1026965,15 +1026965,15 @@ │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-12] │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ + b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1026982,15 +1026982,15 @@ │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ mvnseq sl, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -1027076,15 +1027076,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r7, r2 │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1027104,15 +1027104,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ mvnseq sl, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ @@ -1027121,15 +1027121,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f74b8 <__cxa_atexit@plt+0x3eb0d4> │ │ │ │ ldr r2, [pc, #28] @ 3f74c8 <__cxa_atexit@plt+0x3eb0e4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ + b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ ldr r7, [pc, #12] @ 3f74cc <__cxa_atexit@plt+0x3eb0e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ mvnseq sl, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -1027206,15 +1027206,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 3f7634 <__cxa_atexit@plt+0x3eb250> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ + b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ mov r6, r3 │ │ │ │ b 3f761c <__cxa_atexit@plt+0x3eb238> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3f762c <__cxa_atexit@plt+0x3eb248> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1027227,15 +1027227,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ ldr r3, [pc, #12] @ 3f7660 <__cxa_atexit@plt+0x3eb27c> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mvnseq r9, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #60] @ 3f76b8 <__cxa_atexit@plt+0x3eb2d4> │ │ │ │ mov r3, r5 │ │ │ │ @@ -1027245,15 +1027245,15 @@ │ │ │ │ bhi 3f76a8 <__cxa_atexit@plt+0x3eb2c4> │ │ │ │ ldr r7, [pc, #40] @ 3f76bc <__cxa_atexit@plt+0x3eb2d8> │ │ │ │ mov r9, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 3fa2b0 <__cxa_atexit@plt+0x3edecc> │ │ │ │ + b 3fa2b8 <__cxa_atexit@plt+0x3eded4> │ │ │ │ ldr r7, [pc, #16] @ 3f76c0 <__cxa_atexit@plt+0x3eb2dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffed8c4 │ │ │ │ mvnseq r9, #168, 2 @ 0x2a │ │ │ │ @@ -1027338,15 +1027338,15 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ sub r2, r5, #24 │ │ │ │ stm r2, {r0, r6, r8, r9, lr} │ │ │ │ str r9, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 3f783c <__cxa_atexit@plt+0x3eb458> │ │ │ │ mov r0, #12 │ │ │ │ @@ -1027386,15 +1027386,15 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ sub r2, r5, #24 │ │ │ │ stm r2, {r0, r6, r8, r9, lr} │ │ │ │ str r9, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 3f78fc <__cxa_atexit@plt+0x3eb518> │ │ │ │ mov r0, #12 │ │ │ │ @@ -1027419,15 +1027419,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f7960 <__cxa_atexit@plt+0x3eb57c> │ │ │ │ ldr r2, [pc, #28] @ 3f7970 <__cxa_atexit@plt+0x3eb58c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ + b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ ldr r7, [pc, #12] @ 3f7974 <__cxa_atexit@plt+0x3eb590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffea68 │ │ │ │ mvnseq r9, #148, 28 @ 0x940 │ │ │ │ mvnseq r9, #64, 28 @ 0x400 │ │ │ │ @@ -1027509,15 +1027509,15 @@ │ │ │ │ str r7, [r2, #4]! │ │ │ │ mov r7, r9 │ │ │ │ str r8, [r2, #12] │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ str sl, [r2, #8] │ │ │ │ str r1, [r2, #16] │ │ │ │ - b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ + b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 3f7afc <__cxa_atexit@plt+0x3eb718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -1027545,15 +1027545,15 @@ │ │ │ │ bhi 3f7b68 <__cxa_atexit@plt+0x3eb784> │ │ │ │ ldr r2, [pc, #64] @ 3f7b84 <__cxa_atexit@plt+0x3eb7a0> │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r1 │ │ │ │ - b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ + b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3f7b80 <__cxa_atexit@plt+0x3eb79c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -1027581,15 +1027581,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 3f7c10 <__cxa_atexit@plt+0x3eb82c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ + b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ mov r6, r3 │ │ │ │ b 3f7bf8 <__cxa_atexit@plt+0x3eb814> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3f7c08 <__cxa_atexit@plt+0x3eb824> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1027611,15 +1027611,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f7c6c <__cxa_atexit@plt+0x3eb888> │ │ │ │ ldr r5, [pc, #48] @ 3f7c84 <__cxa_atexit@plt+0x3eb8a0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ + b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3f7c80 <__cxa_atexit@plt+0x3eb89c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -1027640,15 +1027640,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f7ce0 <__cxa_atexit@plt+0x3eb8fc> │ │ │ │ ldr r5, [pc, #48] @ 3f7cf8 <__cxa_atexit@plt+0x3eb914> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa6b0 <__cxa_atexit@plt+0x3ee2cc> │ │ │ │ + b 3fa6d8 <__cxa_atexit@plt+0x3ee2f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3f7cf4 <__cxa_atexit@plt+0x3eb910> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -1027669,15 +1027669,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f7d54 <__cxa_atexit@plt+0x3eb970> │ │ │ │ ldr r5, [pc, #48] @ 3f7d6c <__cxa_atexit@plt+0x3eb988> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa388 <__cxa_atexit@plt+0x3edfa4> │ │ │ │ + b 3fa390 <__cxa_atexit@plt+0x3edfac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 3f7d68 <__cxa_atexit@plt+0x3eb984> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -1027818,15 +1027818,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #36] @ 3f7fb4 <__cxa_atexit@plt+0x3ebbd0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3fa310 <__cxa_atexit@plt+0x3edf2c> │ │ │ │ + b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mvnseq r9, #28, 18 @ 0x70000 │ │ │ │ ldrteq r4, [r7], #-2716 @ 0xfffff564 │ │ │ │ ldrteq r4, [r7], #-2760 @ 0xfffff538 │ │ │ │ @@ -1027840,42 +1027840,42 @@ │ │ │ │ ldr r1, [pc, #44] @ 3f8008 <__cxa_atexit@plt+0x3ebc24> │ │ │ │ ldr r8, [pc, #44] @ 3f800c <__cxa_atexit@plt+0x3ebc28> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r7, [pc, #20] @ 3f8010 <__cxa_atexit@plt+0x3ebc2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ mvnseq r9, #36, 18 @ 0x90000 │ │ │ │ mvnseq r9, #36, 18 @ 0x90000 │ │ │ │ mvnseq r9, #0, 18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3f8060 <__cxa_atexit@plt+0x3ebc7c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3f8068 <__cxa_atexit@plt+0x3ebc84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r4, [r7], #-2512 @ 0xfffff630 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -1027913,15 +1027913,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 3f812c <__cxa_atexit@plt+0x3ebd48> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ ldrteq r4, [r7], #-2376 @ 0xfffff6b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -1027942,15 +1027942,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 3f819c <__cxa_atexit@plt+0x3ebdb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldrteq r4, [r7], #-2264 @ 0xfffff728 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1027959,15 +1027959,15 @@ │ │ │ │ bne 3f81d0 <__cxa_atexit@plt+0x3ebdec> │ │ │ │ ldr r3, [pc, #32] @ 3f81dc <__cxa_atexit@plt+0x3ebdf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldrteq r4, [r7], #-2200 @ 0xfffff768 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ @@ -1027994,15 +1027994,15 @@ │ │ │ │ ldr r2, [pc, #64] @ 3f8284 <__cxa_atexit@plt+0x3ebea0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1028025,15 +1028025,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 3f8300 <__cxa_atexit@plt+0x3ebf1c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 3f82e8 <__cxa_atexit@plt+0x3ebf04> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3f82f8 <__cxa_atexit@plt+0x3ebf14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1028063,15 +1028063,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ ldrteq r4, [r7], #-2044 @ 0xfffff804 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ @@ -1028098,15 +1028098,15 @@ │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r6, [r5] │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 3f8418 <__cxa_atexit@plt+0x3ec034> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ @@ -1028138,15 +1028138,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #4]! │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r7 │ │ │ │ b 3f84ac <__cxa_atexit@plt+0x3ec0c8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 3f84c0 <__cxa_atexit@plt+0x3ec0dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -1028162,15 +1028162,15 @@ │ │ │ │ bhi 3f84fc <__cxa_atexit@plt+0x3ec118> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 3f8504 <__cxa_atexit@plt+0x3ec120> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3fa698 <__cxa_atexit@plt+0x3ee2b4> │ │ │ │ + b 3fa6c0 <__cxa_atexit@plt+0x3ee2dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrteq r4, [r7], #-1332 @ 0xfffffacc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ @@ -1028208,15 +1028208,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #40] @ 3f85c8 <__cxa_atexit@plt+0x3ec1e4> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ ldrteq r4, [r7], #-1196 @ 0xfffffb54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -1028237,15 +1028237,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 3f8638 <__cxa_atexit@plt+0x3ec254> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldrteq r4, [r7], #-1084 @ 0xfffffbc4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1028254,15 +1028254,15 @@ │ │ │ │ bne 3f866c <__cxa_atexit@plt+0x3ec288> │ │ │ │ ldr r3, [pc, #32] @ 3f8678 <__cxa_atexit@plt+0x3ec294> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 3fa0c0 <__cxa_atexit@plt+0x3edcdc> │ │ │ │ ldrteq r4, [r7], #-1020 @ 0xfffffc04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ @@ -1028289,15 +1028289,15 @@ │ │ │ │ ldr r2, [pc, #64] @ 3f8720 <__cxa_atexit@plt+0x3ec33c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1028320,15 +1028320,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 3f879c <__cxa_atexit@plt+0x3ec3b8> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r3 │ │ │ │ b 3f8784 <__cxa_atexit@plt+0x3ec3a0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3f8794 <__cxa_atexit@plt+0x3ec3b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1028358,15 +1028358,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 3fa280 <__cxa_atexit@plt+0x3ede9c> │ │ │ │ + b 3fa288 <__cxa_atexit@plt+0x3edea4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 3fa068 <__cxa_atexit@plt+0x3edc84> │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ ldrteq r4, [r7], #-864 @ 0xfffffca0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ @@ -1028393,15 +1028393,15 @@ │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r6, [r5] │ │ │ │ str sl, [r6, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b 3f88b4 <__cxa_atexit@plt+0x3ec4d0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ @@ -1028433,15 +1028433,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #4]! │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r7 │ │ │ │ b 3f8948 <__cxa_atexit@plt+0x3ec564> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 3f895c <__cxa_atexit@plt+0x3ec578> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -1028499,35 +1028499,35 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrteq r4, [r7], #-56 @ 0xffffffc8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 3fa268 <__cxa_atexit@plt+0x3ede84> │ │ │ │ + b 3fa270 <__cxa_atexit@plt+0x3ede8c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 3f8a64 <__cxa_atexit@plt+0x3ec680> │ │ │ │ ldr r9, [pc, #16] @ 3f8a68 <__cxa_atexit@plt+0x3ec684> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ mvnseq r8, #136, 4 @ 0x80000008 │ │ │ │ mvnseq r8, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 3f8a90 <__cxa_atexit@plt+0x3ec6ac> │ │ │ │ ldr r9, [pc, #16] @ 3f8a94 <__cxa_atexit@plt+0x3ec6b0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa258 <__cxa_atexit@plt+0x3ede74> │ │ │ │ + b 3fa260 <__cxa_atexit@plt+0x3ede7c> │ │ │ │ mvnseq r8, #248, 2 @ 0x3e │ │ │ │ mvnseq r8, #8, 4 @ 0x80000000 │ │ │ │ mvnseq r8, #140, 2 @ 0x23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ 3f8abc <__cxa_atexit@plt+0x3ec6d8> │ │ │ │ @@ -1028539,15 +1028539,15 @@ │ │ │ │ mvnseq r8, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #8] @ 3f8ae0 <__cxa_atexit@plt+0x3ec6fc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3fa690 <__cxa_atexit@plt+0x3ee2ac> │ │ │ │ + b 3fa6b8 <__cxa_atexit@plt+0x3ee2d4> │ │ │ │ mvnseq r8, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3f8b6c <__cxa_atexit@plt+0x3ec788> │ │ │ │ @@ -1028570,15 +1028570,15 @@ │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r5, [r2] │ │ │ │ str r6, [r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 3f8bac <__cxa_atexit@plt+0x3ec7c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1028615,15 +1028615,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #4]! │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r7 │ │ │ │ b 3f8c20 <__cxa_atexit@plt+0x3ec83c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 3f8c34 <__cxa_atexit@plt+0x3ec850> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -1028657,15 +1028657,15 @@ │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r5, [r2] │ │ │ │ str r6, [r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 3f8d08 <__cxa_atexit@plt+0x3ec924> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1028702,15 +1028702,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #4]! │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 3fa6a8 <__cxa_atexit@plt+0x3ee2c4> │ │ │ │ + b 3fa6d0 <__cxa_atexit@plt+0x3ee2ec> │ │ │ │ mov r6, r7 │ │ │ │ b 3f8d7c <__cxa_atexit@plt+0x3ec998> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 3f8d90 <__cxa_atexit@plt+0x3ec9ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -1028736,15 +1028736,15 @@ │ │ │ │ ldr r2, [pc, #68] @ 3f8e20 <__cxa_atexit@plt+0x3eca3c> │ │ │ │ ldr r8, [pc, #68] @ 3f8e24 <__cxa_atexit@plt+0x3eca40> │ │ │ │ str r3, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r1 │ │ │ │ - b 3fa318 <__cxa_atexit@plt+0x3edf34> │ │ │ │ + b 3fa320 <__cxa_atexit@plt+0x3edf3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 3f8e1c <__cxa_atexit@plt+0x3eca38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ @@ -1029060,15 +1029060,15 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, #0 │ │ │ │ - b 3faff8 <__cxa_atexit@plt+0x3eec14> │ │ │ │ + b 3fb050 <__cxa_atexit@plt+0x3eec6c> │ │ │ │ ldr r2, [pc, #40] @ 3f9334 <__cxa_atexit@plt+0x3ecf50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ @@ -1029111,15 +1029111,15 @@ │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, #0 │ │ │ │ - b 3faff8 <__cxa_atexit@plt+0x3eec14> │ │ │ │ + b 3fb050 <__cxa_atexit@plt+0x3eec6c> │ │ │ │ ldr r3, [pc, #32] @ 3f93f8 <__cxa_atexit@plt+0x3ed014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r1 │ │ │ │ mov sl, #0 │ │ │ │ @@ -1029166,15 +1029166,15 @@ │ │ │ │ cmp r7, #0 │ │ │ │ beq 3f94ac <__cxa_atexit@plt+0x3ed0c8> │ │ │ │ ldr r3, [pc, #68] @ 3f94e0 <__cxa_atexit@plt+0x3ed0fc> │ │ │ │ ldr r8, [pc, #68] @ 3f94e4 <__cxa_atexit@plt+0x3ed100> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r5, [pc, #28] @ 3f94d0 <__cxa_atexit@plt+0x3ed0ec> │ │ │ │ ldr r7, [pc, #28] @ 3f94d4 <__cxa_atexit@plt+0x3ed0f0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ ldr r0, [pc, #20] @ 3f94d8 <__cxa_atexit@plt+0x3ed0f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ @@ -1029226,15 +1029226,15 @@ │ │ │ │ beq 3f959c <__cxa_atexit@plt+0x3ed1b8> │ │ │ │ ldr r5, [pc, #104] @ 3f95f0 <__cxa_atexit@plt+0x3ed20c> │ │ │ │ ldr r8, [pc, #104] @ 3f95f4 <__cxa_atexit@plt+0x3ed210> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r0] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ - b 3fa7c0 <__cxa_atexit@plt+0x3ee3dc> │ │ │ │ + b 3fa7e8 <__cxa_atexit@plt+0x3ee404> │ │ │ │ ldr r5, [pc, #56] @ 3f95dc <__cxa_atexit@plt+0x3ed1f8> │ │ │ │ ldr r7, [pc, #56] @ 3f95e0 <__cxa_atexit@plt+0x3ed1fc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ ldr r0, [pc, #48] @ 3f95e4 <__cxa_atexit@plt+0x3ed200> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ @@ -1029441,33 +1029441,33 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrteq r3, [r7], #-3612 @ 0xfffff1e4 │ │ │ │ mvnseq r8, #100, 4 @ 0x40000006 │ │ │ │ - @ instruction: 0x03bbc3a4 │ │ │ │ + @ instruction: 0x03bbb9e4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03bbc3d4 │ │ │ │ + @ instruction: 0x03bbba14 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03bbc405 │ │ │ │ + @ instruction: 0x03bbba45 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03bbc438 │ │ │ │ + @ instruction: 0x03bbba78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -1029702,15 +1029702,15 @@ │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r5, [r3, #20] │ │ │ │ ldr r8, [pc, #64] @ 3f9d44 <__cxa_atexit@plt+0x3ed960> │ │ │ │ mov r5, ip │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fb070 <__cxa_atexit@plt+0x3eec8c> │ │ │ │ + b 3fb0c8 <__cxa_atexit@plt+0x3eece4> │ │ │ │ ldr r7, [pc, #52] @ 3f9d48 <__cxa_atexit@plt+0x3ed964> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #68 @ 0x44 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ @@ -1029772,15 +1029772,15 @@ │ │ │ │ sub r9, r3, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r6, #24] │ │ │ │ str r2, [r6, #20] │ │ │ │ ldr r8, [pc, #96] @ 3f9e7c <__cxa_atexit@plt+0x3eda98> │ │ │ │ mov r6, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fb070 <__cxa_atexit@plt+0x3eec8c> │ │ │ │ + b 3fb0c8 <__cxa_atexit@plt+0x3eece4> │ │ │ │ ldr r7, [pc, #48] @ 3f9e5c <__cxa_atexit@plt+0x3eda78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 3f9e58 <__cxa_atexit@plt+0x3eda74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -1029866,15 +1029866,15 @@ │ │ │ │ sub r9, r3, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r6, #24] │ │ │ │ str r2, [r6, #20] │ │ │ │ ldr r8, [pc, #96] @ 3f9ff4 <__cxa_atexit@plt+0x3edc10> │ │ │ │ mov r6, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 3fb070 <__cxa_atexit@plt+0x3eec8c> │ │ │ │ + b 3fb0c8 <__cxa_atexit@plt+0x3eece4> │ │ │ │ ldr r7, [pc, #48] @ 3f9fd4 <__cxa_atexit@plt+0x3edbf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 3f9fd0 <__cxa_atexit@plt+0x3edbec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -1029890,1885 +1029890,1907 @@ │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ ldrteq r3, [r7], #-1616 @ 0xfffff9b0 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ ldrteq r3, [r7], #-1816 @ 0xfffff8e8 │ │ │ │ mvnseq r7, #116, 24 @ 0x7400 │ │ │ │ - @ instruction: 0x03bbbe2e │ │ │ │ + @ instruction: 0x03bbb46e │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03bbbe68 │ │ │ │ + @ instruction: 0x03bbb4a8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr pc, [pc, #-4] @ 3fa02c <__cxa_atexit@plt+0x3edc48> │ │ │ │ - biceq lr, ip, #68, 10 @ 0x11000000 │ │ │ │ + biceq sp, ip, #60, 22 @ 0xf000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa034 <__cxa_atexit@plt+0x3edc50> │ │ │ │ - moveq r8, #244, 2 @ 0x3d │ │ │ │ + moveq r7, #236, 14 @ 0x3b00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa03c <__cxa_atexit@plt+0x3edc58> │ │ │ │ - bicseq r5, r1, #128, 12 @ 0x8000000 │ │ │ │ + bicseq r4, r1, #120, 24 @ 0x7800 │ │ │ │ ldr pc, [pc, #-4] @ 3fa044 <__cxa_atexit@plt+0x3edc60> │ │ │ │ - mvneq sp, #88, 28 @ 0x580 │ │ │ │ + mvneq sp, #184, 10 @ 0x2e000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa04c <__cxa_atexit@plt+0x3edc68> │ │ │ │ - mvneq sp, #252, 20 @ 0xfc000 │ │ │ │ + mvneq sp, #92, 4 @ 0xc0000005 │ │ │ │ ldr pc, [pc, #-4] @ 3fa054 <__cxa_atexit@plt+0x3edc70> │ │ │ │ - mvneq r9, #44, 4 @ 0xc0000002 │ │ │ │ + mvneq r8, #140, 18 @ 0x230000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa05c <__cxa_atexit@plt+0x3edc78> │ │ │ │ - @ instruction: 0x03be3a88 │ │ │ │ + @ instruction: 0x03be3080 │ │ │ │ ldr pc, [pc, #-4] @ 3fa064 <__cxa_atexit@plt+0x3edc80> │ │ │ │ - orrseq sp, r7, #232, 24 @ 0xe800 │ │ │ │ + orrseq sp, r7, #208, 2 @ 0x34 │ │ │ │ ldr pc, [pc, #-4] @ 3fa06c <__cxa_atexit@plt+0x3edc88> │ │ │ │ - mvneq lr, #0, 6 │ │ │ │ + mvneq sp, #96, 20 @ 0x60000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa074 <__cxa_atexit@plt+0x3edc90> │ │ │ │ - addseq r0, r8, #56, 30 @ 0xe0 │ │ │ │ + addseq r0, r8, #248, 8 @ 0xf8000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa07c <__cxa_atexit@plt+0x3edc98> │ │ │ │ - @ instruction: 0x03acbd40 │ │ │ │ + @ instruction: 0x03acb338 │ │ │ │ ldr pc, [pc, #-4] @ 3fa084 <__cxa_atexit@plt+0x3edca0> │ │ │ │ - biceq lr, r7, #116, 26 @ 0x1d00 │ │ │ │ + biceq lr, r7, #108, 6 @ 0xb0000001 │ │ │ │ ldr pc, [pc, #-4] @ 3fa08c <__cxa_atexit@plt+0x3edca8> │ │ │ │ - bicseq r4, sp, #212, 6 @ 0x50000003 │ │ │ │ + bicseq r3, sp, #52, 22 @ 0xd000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa094 <__cxa_atexit@plt+0x3edcb0> │ │ │ │ - mvneq ip, #164, 20 @ 0xa4000 │ │ │ │ + mvneq ip, #4, 4 @ 0x40000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa09c <__cxa_atexit@plt+0x3edcb8> │ │ │ │ - mvneq r9, #136, 12 @ 0x8800000 │ │ │ │ + mvneq r8, #232, 26 @ 0x3a00 │ │ │ │ ldr pc, [pc, #-4] @ 3fa0a4 <__cxa_atexit@plt+0x3edcc0> │ │ │ │ - biceq r0, r6, #136, 24 @ 0x8800 │ │ │ │ + biceq r0, r6, #128, 4 │ │ │ │ ldr pc, [pc, #-4] @ 3fa0ac <__cxa_atexit@plt+0x3edcc8> │ │ │ │ - orrseq r6, r8, #44, 24 @ 0x2c00 │ │ │ │ + orrseq r6, r8, #20, 2 │ │ │ │ ldr pc, [pc, #-4] @ 3fa0b4 <__cxa_atexit@plt+0x3edcd0> │ │ │ │ - movweq r9, #53976 @ 0xd2d8 │ │ │ │ + tsteq r9, #196, 6 @ 0x10000003 │ │ │ │ ldr pc, [pc, #-4] @ 3fa0bc <__cxa_atexit@plt+0x3edcd8> │ │ │ │ - movweq r6, #56936 @ 0xde68 │ │ │ │ + tsteq r9, #84, 30 @ 0x150 │ │ │ │ ldr pc, [pc, #-4] @ 3fa0c4 <__cxa_atexit@plt+0x3edce0> │ │ │ │ - mvneq ip, #204, 26 @ 0x3300 │ │ │ │ + mvneq ip, #44, 10 @ 0xb000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa0cc <__cxa_atexit@plt+0x3edce8> │ │ │ │ - movweq r8, #59508 @ 0xe874 │ │ │ │ + tsteq sl, #96, 18 @ 0x180000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa0d4 <__cxa_atexit@plt+0x3edcf0> │ │ │ │ - movweq sl, #60652 @ 0xecec │ │ │ │ + tsteq sl, #216, 26 @ 0x3600 │ │ │ │ ldr pc, [pc, #-4] @ 3fa0dc <__cxa_atexit@plt+0x3edcf8> │ │ │ │ - mvneq r7, #72, 20 @ 0x48000 │ │ │ │ + mvneq r7, #168, 2 @ 0x2a │ │ │ │ ldr pc, [pc, #-4] @ 3fa0e4 <__cxa_atexit@plt+0x3edd00> │ │ │ │ - mvneq lr, #24, 6 @ 0x60000000 │ │ │ │ + mvneq sp, #120, 20 @ 0x78000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa0ec <__cxa_atexit@plt+0x3edd08> │ │ │ │ - tsteq r1, #120, 24 @ 0x7800 │ │ │ │ + tsteq sp, #188, 26 @ 0x2f00 │ │ │ │ ldr pc, [pc, #-4] @ 3fa0f4 <__cxa_atexit@plt+0x3edd10> │ │ │ │ - tsteq r1, #56, 10 @ 0xe000000 │ │ │ │ + tsteq sp, #124, 12 @ 0x7c00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa0fc <__cxa_atexit@plt+0x3edd18> │ │ │ │ - tsteq r2, #52, 14 @ 0xd00000 │ │ │ │ + tsteq lr, #120, 16 @ 0x780000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa104 <__cxa_atexit@plt+0x3edd20> │ │ │ │ - tsteq r2, #20, 24 @ 0x1400 │ │ │ │ + tsteq lr, #88, 26 @ 0x1600 │ │ │ │ ldr pc, [pc, #-4] @ 3fa10c <__cxa_atexit@plt+0x3edd28> │ │ │ │ - mvneq lr, #172, 6 @ 0xb0000002 │ │ │ │ + mvneq sp, #12, 22 @ 0x3000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa114 <__cxa_atexit@plt+0x3edd30> │ │ │ │ - mvneq r0, #228 @ 0xe4 │ │ │ │ + mvneq pc, #68, 16 @ 0x440000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa11c <__cxa_atexit@plt+0x3edd38> │ │ │ │ - orrseq r7, r3, #24, 20 @ 0x18000 │ │ │ │ + orrseq r6, r3, #0, 30 │ │ │ │ ldr pc, [pc, #-4] @ 3fa124 <__cxa_atexit@plt+0x3edd40> │ │ │ │ - orrseq sp, r7, #68, 22 @ 0x11000 │ │ │ │ + orrseq sp, r7, #44 @ 0x2c │ │ │ │ ldr pc, [pc, #-4] @ 3fa12c <__cxa_atexit@plt+0x3edd48> │ │ │ │ - orreq pc, lr, #156, 8 @ 0x9c000000 │ │ │ │ + orreq lr, lr, #108, 20 @ 0x6c000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa134 <__cxa_atexit@plt+0x3edd50> │ │ │ │ - orreq pc, lr, #68, 18 @ 0x110000 │ │ │ │ + orreq lr, lr, #20, 30 @ 0x50 │ │ │ │ ldr pc, [pc, #-4] @ 3fa13c <__cxa_atexit@plt+0x3edd58> │ │ │ │ - orrseq sp, r7, #176, 30 @ 0x2c0 │ │ │ │ + orrseq sp, r7, #152, 8 @ 0x98000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa144 <__cxa_atexit@plt+0x3edd60> │ │ │ │ - orreq ip, pc, #84 @ 0x54 │ │ │ │ + orreq fp, pc, #36, 12 @ 0x2400000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa14c <__cxa_atexit@plt+0x3edd68> │ │ │ │ - orreq ip, pc, #28, 24 @ 0x1c00 │ │ │ │ + orreq ip, pc, #236, 2 @ 0x3b │ │ │ │ ldr pc, [pc, #-4] @ 3fa154 <__cxa_atexit@plt+0x3edd70> │ │ │ │ - addseq r2, sl, #120, 24 @ 0x7800 │ │ │ │ + addseq r2, sl, #56, 4 @ 0x80000003 │ │ │ │ ldr pc, [pc, #-4] @ 3fa15c <__cxa_atexit@plt+0x3edd78> │ │ │ │ - addseq r3, sl, #48, 28 @ 0x300 │ │ │ │ + addseq r3, sl, #240, 6 @ 0xc0000003 │ │ │ │ ldr pc, [pc, #-4] @ 3fa164 <__cxa_atexit@plt+0x3edd80> │ │ │ │ - orrseq r1, r8, #252, 28 @ 0xfc0 │ │ │ │ + subseq r5, lr, #108, 2 │ │ │ │ ldr pc, [pc, #-4] @ 3fa16c <__cxa_atexit@plt+0x3edd88> │ │ │ │ - addseq r3, r6, #220, 12 @ 0xdc00000 │ │ │ │ + orrseq r1, r8, #228, 6 @ 0x90000003 │ │ │ │ ldr pc, [pc, #-4] @ 3fa174 <__cxa_atexit@plt+0x3edd90> │ │ │ │ - mvneq r1, #148, 22 @ 0x25000 │ │ │ │ + addseq r2, r6, #156, 24 @ 0x9c00 │ │ │ │ ldr pc, [pc, #-4] @ 3fa17c <__cxa_atexit@plt+0x3edd98> │ │ │ │ - cmneq lr, #184, 28 @ 0xb80 │ │ │ │ + mvneq r1, #244, 4 @ 0x4000000f │ │ │ │ ldr pc, [pc, #-4] @ 3fa184 <__cxa_atexit@plt+0x3edda0> │ │ │ │ - @ instruction: 0x03b42040 │ │ │ │ + cmneq lr, #136, 8 @ 0x88000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa18c <__cxa_atexit@plt+0x3edda8> │ │ │ │ - mvneq sp, #96, 12 @ 0x6000000 │ │ │ │ + @ instruction: 0x03b41638 │ │ │ │ ldr pc, [pc, #-4] @ 3fa194 <__cxa_atexit@plt+0x3eddb0> │ │ │ │ - mvneq sp, #156, 14 @ 0x2700000 │ │ │ │ + mvneq ip, #192, 26 @ 0x3000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa19c <__cxa_atexit@plt+0x3eddb8> │ │ │ │ - mvneq r1, #244, 12 @ 0xf400000 │ │ │ │ + mvneq ip, #252, 28 @ 0xfc0 │ │ │ │ ldr pc, [pc, #-4] @ 3fa1a4 <__cxa_atexit@plt+0x3eddc0> │ │ │ │ - mvneq sp, #252, 12 @ 0xfc00000 │ │ │ │ + mvneq r0, #84, 28 @ 0x540 │ │ │ │ ldr pc, [pc, #-4] @ 3fa1ac <__cxa_atexit@plt+0x3eddc8> │ │ │ │ - adceq r6, pc, #36, 20 @ 0x24000 │ │ │ │ + mvneq ip, #92, 28 @ 0x5c0 │ │ │ │ ldr pc, [pc, #-4] @ 3fa1b4 <__cxa_atexit@plt+0x3eddd0> │ │ │ │ - mvneq sp, #44, 18 @ 0xb0000 │ │ │ │ + adceq r6, pc, #20 │ │ │ │ ldr pc, [pc, #-4] @ 3fa1bc <__cxa_atexit@plt+0x3eddd8> │ │ │ │ - mvneq sp, #172, 28 @ 0xac0 │ │ │ │ + mvneq sp, #140 @ 0x8c │ │ │ │ ldr pc, [pc, #-4] @ 3fa1c4 <__cxa_atexit@plt+0x3edde0> │ │ │ │ - sbceq sl, fp, #168, 16 @ 0xa80000 │ │ │ │ + mvneq sp, #12, 12 @ 0xc00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa1cc <__cxa_atexit@plt+0x3edde8> │ │ │ │ - sbceq r6, r8, #76, 14 @ 0x1300000 │ │ │ │ + sbcseq r2, sp, #40, 14 @ 0xa00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa1d4 <__cxa_atexit@plt+0x3eddf0> │ │ │ │ - mvneq ip, #164, 22 @ 0x29000 │ │ │ │ + sbcseq lr, r9, #204, 10 @ 0x33000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa1dc <__cxa_atexit@plt+0x3eddf8> │ │ │ │ - teqeq r4, #196, 6 @ 0x10000003 │ │ │ │ + mvneq ip, #4, 6 @ 0x10000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa1e4 <__cxa_atexit@plt+0x3ede00> │ │ │ │ - mvneq sp, #184 @ 0xb8 │ │ │ │ + rscseq r9, pc, #112, 16 @ 0x700000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa1ec <__cxa_atexit@plt+0x3ede08> │ │ │ │ - rsceq r0, sp, #8, 8 @ 0x8000000 │ │ │ │ + mvneq ip, #24, 16 @ 0x180000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa1f4 <__cxa_atexit@plt+0x3ede10> │ │ │ │ - rsceq r7, ip, #120, 24 @ 0x7800 │ │ │ │ + sbceq r8, r4, #152, 22 @ 0x26000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa1fc <__cxa_atexit@plt+0x3ede18> │ │ │ │ - @ instruction: 0x03b217f4 │ │ │ │ + sbceq r0, r4, #8, 8 @ 0x8000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa204 <__cxa_atexit@plt+0x3ede20> │ │ │ │ - sbceq r5, r8, #248, 16 @ 0xf80000 │ │ │ │ + @ instruction: 0x03b20dec │ │ │ │ ldr pc, [pc, #-4] @ 3fa20c <__cxa_atexit@plt+0x3ede28> │ │ │ │ - mvneq r9, #64, 14 @ 0x1000000 │ │ │ │ + sbcseq sp, r9, #120, 14 @ 0x1e00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa214 <__cxa_atexit@plt+0x3ede30> │ │ │ │ - orrseq fp, r5, #100, 8 @ 0x64000000 │ │ │ │ + mvneq r8, #160, 28 @ 0xa00 │ │ │ │ ldr pc, [pc, #-4] @ 3fa21c <__cxa_atexit@plt+0x3ede38> │ │ │ │ - addseq r9, r7, #84, 28 @ 0x540 │ │ │ │ + orrseq sl, r5, #76, 18 @ 0x130000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa224 <__cxa_atexit@plt+0x3ede40> │ │ │ │ - addseq sl, r7, #204, 14 @ 0x3300000 │ │ │ │ + addseq r9, r7, #20, 8 @ 0x14000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa22c <__cxa_atexit@plt+0x3ede48> │ │ │ │ - mvneq r1, #152, 12 @ 0x9800000 │ │ │ │ + addseq r9, r7, #140, 26 @ 0x2300 │ │ │ │ ldr pc, [pc, #-4] @ 3fa234 <__cxa_atexit@plt+0x3ede50> │ │ │ │ - biceq pc, ip, #40, 28 @ 0x280 │ │ │ │ + mvneq r0, #248, 26 @ 0x3e00 │ │ │ │ ldr pc, [pc, #-4] @ 3fa23c <__cxa_atexit@plt+0x3ede58> │ │ │ │ - adceq r8, fp, #216, 14 @ 0x3600000 │ │ │ │ + biceq pc, ip, #32, 8 @ 0x20000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa244 <__cxa_atexit@plt+0x3ede60> │ │ │ │ - orreq r0, lr, #100, 18 @ 0x190000 │ │ │ │ + adceq r7, fp, #200, 26 @ 0x3200 │ │ │ │ ldr pc, [pc, #-4] @ 3fa24c <__cxa_atexit@plt+0x3ede68> │ │ │ │ - biceq r2, r9, #56, 4 @ 0x80000003 │ │ │ │ + orreq pc, sp, #52, 30 @ 0xd0 │ │ │ │ ldr pc, [pc, #-4] @ 3fa254 <__cxa_atexit@plt+0x3ede70> │ │ │ │ - mvneq r2, #48, 22 @ 0xc000 │ │ │ │ + biceq r1, r9, #48, 16 @ 0x300000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa25c <__cxa_atexit@plt+0x3ede78> │ │ │ │ - orrseq lr, pc, #252, 12 @ 0xfc00000 │ │ │ │ + mvneq r2, #144, 4 │ │ │ │ ldr pc, [pc, #-4] @ 3fa264 <__cxa_atexit@plt+0x3ede80> │ │ │ │ - mvneq ip, #204, 24 @ 0xcc00 │ │ │ │ + orrseq sp, pc, #244, 24 @ 0xf400 │ │ │ │ ldr pc, [pc, #-4] @ 3fa26c <__cxa_atexit@plt+0x3ede88> │ │ │ │ - orrseq fp, r7, #200, 26 @ 0x3200 │ │ │ │ + mvneq ip, #44, 8 @ 0x2c000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa274 <__cxa_atexit@plt+0x3ede90> │ │ │ │ - cmneq fp, #100, 14 @ 0x1900000 │ │ │ │ + orrseq fp, r7, #176, 4 │ │ │ │ ldr pc, [pc, #-4] @ 3fa27c <__cxa_atexit@plt+0x3ede98> │ │ │ │ - cmneq fp, #228, 12 @ 0xe400000 │ │ │ │ + cmneq fp, #52, 26 @ 0xd00 │ │ │ │ ldr pc, [pc, #-4] @ 3fa284 <__cxa_atexit@plt+0x3edea0> │ │ │ │ - orrseq fp, r7, #232, 24 @ 0xe800 │ │ │ │ + cmneq fp, #180, 24 @ 0xb400 │ │ │ │ ldr pc, [pc, #-4] @ 3fa28c <__cxa_atexit@plt+0x3edea8> │ │ │ │ - orrseq fp, r3, #184, 8 @ 0xb8000000 │ │ │ │ + orrseq fp, r7, #208, 2 @ 0x34 │ │ │ │ ldr pc, [pc, #-4] @ 3fa294 <__cxa_atexit@plt+0x3edeb0> │ │ │ │ - orrseq fp, r7, #104, 24 @ 0x6800 │ │ │ │ + orrseq sl, r3, #160, 18 @ 0x280000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa29c <__cxa_atexit@plt+0x3edeb8> │ │ │ │ - orrseq fp, r7, #184, 28 @ 0xb80 │ │ │ │ + orrseq fp, r7, #80, 2 │ │ │ │ ldr pc, [pc, #-4] @ 3fa2a4 <__cxa_atexit@plt+0x3edec0> │ │ │ │ - orrseq fp, r7, #88, 26 @ 0x1600 │ │ │ │ + orrseq fp, r7, #160, 6 @ 0x80000002 │ │ │ │ ldr pc, [pc, #-4] @ 3fa2ac <__cxa_atexit@plt+0x3edec8> │ │ │ │ - sbceq lr, r3, #48, 16 @ 0x300000 │ │ │ │ + orrseq fp, r7, #64, 4 │ │ │ │ ldr pc, [pc, #-4] @ 3fa2b4 <__cxa_atexit@plt+0x3eded0> │ │ │ │ - @ instruction: 0x03bdb130 │ │ │ │ + sbcseq r6, r5, #176, 12 @ 0xb000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa2bc <__cxa_atexit@plt+0x3eded8> │ │ │ │ - orreq pc, r9, #196, 22 @ 0x31000 │ │ │ │ + @ instruction: 0x03bda728 │ │ │ │ ldr pc, [pc, #-4] @ 3fa2c4 <__cxa_atexit@plt+0x3edee0> │ │ │ │ - sbceq r6, r8, #12, 24 @ 0xc00 │ │ │ │ + orreq pc, r9, #148, 2 @ 0x25 │ │ │ │ ldr pc, [pc, #-4] @ 3fa2cc <__cxa_atexit@plt+0x3edee8> │ │ │ │ - biceq r5, r6, #220, 6 @ 0x70000003 │ │ │ │ + sbcseq lr, r9, #140, 20 @ 0x8c000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa2d4 <__cxa_atexit@plt+0x3edef0> │ │ │ │ - tsteq r0, #124, 18 @ 0x1f0000 │ │ │ │ + biceq r4, r6, #212, 18 @ 0x350000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa2dc <__cxa_atexit@plt+0x3edef8> │ │ │ │ - biceq r0, r6, #200, 12 @ 0xc800000 │ │ │ │ + tsteq ip, #104, 20 @ 0x68000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa2e4 <__cxa_atexit@plt+0x3edf00> │ │ │ │ - biceq r6, r6, #160, 26 @ 0x2800 │ │ │ │ + biceq pc, r5, #192, 24 @ 0xc000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa2ec <__cxa_atexit@plt+0x3edf08> │ │ │ │ - mvneq pc, #204, 6 @ 0x30000003 │ │ │ │ + biceq r6, r6, #152, 6 @ 0x60000002 │ │ │ │ ldr pc, [pc, #-4] @ 3fa2f4 <__cxa_atexit@plt+0x3edf10> │ │ │ │ - mvneq r0, #220, 10 @ 0x37000000 │ │ │ │ + mvneq lr, #44, 22 @ 0xb000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa2fc <__cxa_atexit@plt+0x3edf18> │ │ │ │ - tsteq r0, #176 @ 0xb0 │ │ │ │ + mvneq pc, #60, 26 @ 0xf00 │ │ │ │ ldr pc, [pc, #-4] @ 3fa304 <__cxa_atexit@plt+0x3edf20> │ │ │ │ - mvneq lr, #220, 18 @ 0x370000 │ │ │ │ + tsteq ip, #156, 2 @ 0x27 │ │ │ │ ldr pc, [pc, #-4] @ 3fa30c <__cxa_atexit@plt+0x3edf28> │ │ │ │ - mvneq r7, #48, 26 @ 0xc00 │ │ │ │ + mvneq lr, #60, 2 │ │ │ │ ldr pc, [pc, #-4] @ 3fa314 <__cxa_atexit@plt+0x3edf30> │ │ │ │ - bicseq r4, r1, #184, 12 @ 0xb800000 │ │ │ │ + mvneq r7, #144, 8 @ 0x90000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa31c <__cxa_atexit@plt+0x3edf38> │ │ │ │ - bicseq r1, r1, #60 @ 0x3c │ │ │ │ + bicseq r3, r1, #176, 24 @ 0xb000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa324 <__cxa_atexit@plt+0x3edf40> │ │ │ │ - orrseq lr, pc, #160, 14 @ 0x2800000 │ │ │ │ + bicseq r0, r1, #52, 12 @ 0x3400000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa32c <__cxa_atexit@plt+0x3edf48> │ │ │ │ - biceq r9, r2, #172, 14 @ 0x2b00000 │ │ │ │ + orrseq sp, pc, #152, 26 @ 0x2600 │ │ │ │ ldr pc, [pc, #-4] @ 3fa334 <__cxa_atexit@plt+0x3edf50> │ │ │ │ - @ instruction: 0x03becf74 │ │ │ │ + biceq r8, r2, #164, 26 @ 0x2900 │ │ │ │ ldr pc, [pc, #-4] @ 3fa33c <__cxa_atexit@plt+0x3edf58> │ │ │ │ - biceq r9, r2, #12, 10 @ 0x3000000 │ │ │ │ + @ instruction: 0x03bec56c │ │ │ │ ldr pc, [pc, #-4] @ 3fa344 <__cxa_atexit@plt+0x3edf60> │ │ │ │ - biceq r9, r2, #156, 8 @ 0x9c000000 │ │ │ │ + biceq r8, r2, #4, 22 @ 0x1000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa34c <__cxa_atexit@plt+0x3edf68> │ │ │ │ - biceq r9, r2, #156, 6 @ 0x70000002 │ │ │ │ + biceq r8, r2, #148, 20 @ 0x94000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa354 <__cxa_atexit@plt+0x3edf70> │ │ │ │ - biceq r9, r2, #44, 16 @ 0x2c0000 │ │ │ │ + biceq r8, r2, #148, 18 @ 0x250000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa35c <__cxa_atexit@plt+0x3edf78> │ │ │ │ - mvneq lr, #172, 14 @ 0x2b00000 │ │ │ │ + biceq r8, r2, #36, 28 @ 0x240 │ │ │ │ ldr pc, [pc, #-4] @ 3fa364 <__cxa_atexit@plt+0x3edf80> │ │ │ │ - mvneq lr, #76, 12 @ 0x4c00000 │ │ │ │ + mvneq sp, #12, 30 @ 0x30 │ │ │ │ ldr pc, [pc, #-4] @ 3fa36c <__cxa_atexit@plt+0x3edf88> │ │ │ │ - mvneq lr, #128, 6 │ │ │ │ + mvneq sp, #172, 26 @ 0x2b00 │ │ │ │ ldr pc, [pc, #-4] @ 3fa374 <__cxa_atexit@plt+0x3edf90> │ │ │ │ - biceq r0, r6, #168, 14 @ 0x2a00000 │ │ │ │ + mvneq sp, #224, 20 @ 0xe0000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa37c <__cxa_atexit@plt+0x3edf98> │ │ │ │ - bicseq pc, r1, #180, 28 @ 0xb40 │ │ │ │ + biceq pc, r5, #160, 26 @ 0x2800 │ │ │ │ ldr pc, [pc, #-4] @ 3fa384 <__cxa_atexit@plt+0x3edfa0> │ │ │ │ - cmneq lr, #152, 22 @ 0x26000 │ │ │ │ + bicseq pc, r1, #172, 8 @ 0xac000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa38c <__cxa_atexit@plt+0x3edfa8> │ │ │ │ - cmneq lr, #88, 18 @ 0x160000 │ │ │ │ + cmneq lr, #104, 2 │ │ │ │ ldr pc, [pc, #-4] @ 3fa394 <__cxa_atexit@plt+0x3edfb0> │ │ │ │ - cmneq lr, #8, 24 @ 0x800 │ │ │ │ + cmneq lr, #40, 30 @ 0xa0 │ │ │ │ ldr pc, [pc, #-4] @ 3fa39c <__cxa_atexit@plt+0x3edfb8> │ │ │ │ - cmneq lr, #200, 26 @ 0x3200 │ │ │ │ + cmneq lr, #216, 2 @ 0x36 │ │ │ │ ldr pc, [pc, #-4] @ 3fa3a4 <__cxa_atexit@plt+0x3edfc0> │ │ │ │ - cmneq lr, #184, 20 @ 0xb8000 │ │ │ │ + cmneq lr, #152, 6 @ 0x60000002 │ │ │ │ ldr pc, [pc, #-4] @ 3fa3ac <__cxa_atexit@plt+0x3edfc8> │ │ │ │ - bicseq r1, r2, #192, 4 │ │ │ │ + cmneq lr, #136 @ 0x88 │ │ │ │ ldr pc, [pc, #-4] @ 3fa3b4 <__cxa_atexit@plt+0x3edfd0> │ │ │ │ - bicseq fp, r0, #244, 18 @ 0x3d0000 │ │ │ │ + bicseq r0, r2, #184, 16 @ 0xb80000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa3bc <__cxa_atexit@plt+0x3edfd8> │ │ │ │ - teqeq sp, #8, 22 @ 0x2000 │ │ │ │ + bicseq sl, r0, #236, 30 @ 0x3b0 │ │ │ │ ldr pc, [pc, #-4] @ 3fa3c4 <__cxa_atexit@plt+0x3edfe0> │ │ │ │ - cmnpeq lr, #96 @ p-variant is OBSOLETE @ 0x60 │ │ │ │ + movweq r7, #36788 @ 0x8fb4 │ │ │ │ ldr pc, [pc, #-4] @ 3fa3cc <__cxa_atexit@plt+0x3edfe8> │ │ │ │ - biceq sl, r7, #240, 8 @ 0xf0000000 │ │ │ │ + cmneq lr, #48, 12 @ 0x3000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa3d4 <__cxa_atexit@plt+0x3edff0> │ │ │ │ - mvneq r5, #144, 6 @ 0x40000002 │ │ │ │ + biceq r9, r7, #232, 20 @ 0xe8000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa3dc <__cxa_atexit@plt+0x3edff8> │ │ │ │ - movweq r4, #34576 @ 0x8710 │ │ │ │ + mvneq r4, #240, 20 @ 0xf0000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa3e4 <__cxa_atexit@plt+0x3ee000> │ │ │ │ - movweq sp, #35084 @ 0x890c │ │ │ │ + tsteq r4, #252, 14 @ 0x3f00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa3ec <__cxa_atexit@plt+0x3ee008> │ │ │ │ - movweq r2, #34560 @ 0x8700 │ │ │ │ + tsteq r4, #248, 18 @ 0x3e0000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa3f4 <__cxa_atexit@plt+0x3ee010> │ │ │ │ - @ instruction: 0x03bddba4 │ │ │ │ + tsteq r3, #236, 14 @ 0x3b00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa3fc <__cxa_atexit@plt+0x3ee018> │ │ │ │ - sbceq r7, r5, #104, 4 @ 0x80000006 │ │ │ │ + @ instruction: 0x03bdd19c │ │ │ │ ldr pc, [pc, #-4] @ 3fa404 <__cxa_atexit@plt+0x3ee020> │ │ │ │ - @ instruction: 0x03bdf2b8 │ │ │ │ + sbcseq pc, r6, #232 @ 0xe8 │ │ │ │ ldr pc, [pc, #-4] @ 3fa40c <__cxa_atexit@plt+0x3ee028> │ │ │ │ - @ instruction: 0x03bde2e4 │ │ │ │ + @ instruction: 0x03bde8b0 │ │ │ │ ldr pc, [pc, #-4] @ 3fa414 <__cxa_atexit@plt+0x3ee030> │ │ │ │ - sbcseq r5, sp, #8, 18 @ 0x20000 │ │ │ │ + @ instruction: 0x03bdd8dc │ │ │ │ ldr pc, [pc, #-4] @ 3fa41c <__cxa_atexit@plt+0x3ee038> │ │ │ │ - sbceq r5, r5, #212, 22 @ 0x35000 │ │ │ │ + rsceq sp, lr, #136, 14 @ 0x2200000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa424 <__cxa_atexit@plt+0x3ee040> │ │ │ │ - movweq r7, #40112 @ 0x9cb0 │ │ │ │ + sbcseq sp, r6, #84, 20 @ 0x54000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa42c <__cxa_atexit@plt+0x3ee048> │ │ │ │ - @ instruction: 0x03bde4f4 │ │ │ │ + tsteq r5, #156, 26 @ 0x2700 │ │ │ │ ldr pc, [pc, #-4] @ 3fa434 <__cxa_atexit@plt+0x3ee050> │ │ │ │ - msreq CPSR_fsx, #164, 18 @ 0x290000 │ │ │ │ + @ instruction: 0x03bddaec │ │ │ │ ldr pc, [pc, #-4] @ 3fa43c <__cxa_atexit@plt+0x3ee058> │ │ │ │ - biceq r4, r6, #132, 22 @ 0x21000 │ │ │ │ + teqeq sl, #176, 20 @ 0xb0000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa444 <__cxa_atexit@plt+0x3ee060> │ │ │ │ - sbceq r8, r8, #48, 16 @ 0x300000 │ │ │ │ + biceq r4, r6, #124, 2 │ │ │ │ ldr pc, [pc, #-4] @ 3fa44c <__cxa_atexit@plt+0x3ee068> │ │ │ │ - movweq fp, #33880 @ 0x8458 │ │ │ │ + sbcseq r0, sl, #176, 12 @ 0xb000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa454 <__cxa_atexit@plt+0x3ee070> │ │ │ │ - sbcseq r5, sp, #40, 26 @ 0xa00 │ │ │ │ + tsteq r4, #68, 10 @ 0x11000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa45c <__cxa_atexit@plt+0x3ee078> │ │ │ │ - sbceq pc, r3, #56, 4 @ 0x80000003 │ │ │ │ + rsceq sp, lr, #168, 22 @ 0x2a000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa464 <__cxa_atexit@plt+0x3ee080> │ │ │ │ - sbcseq r4, sp, #144, 30 @ 0x240 │ │ │ │ + sbcseq r7, r5, #184 @ 0xb8 │ │ │ │ ldr pc, [pc, #-4] @ 3fa46c <__cxa_atexit@plt+0x3ee088> │ │ │ │ - biceq r5, r6, #92, 12 @ 0x5c00000 │ │ │ │ + eoreq pc, r4, #88, 26 @ 0x1600 │ │ │ │ ldr pc, [pc, #-4] @ 3fa474 <__cxa_atexit@plt+0x3ee090> │ │ │ │ - biceq lr, r7, #84, 6 @ 0x50000001 │ │ │ │ + rsceq ip, lr, #16, 28 @ 0x100 │ │ │ │ ldr pc, [pc, #-4] @ 3fa47c <__cxa_atexit@plt+0x3ee098> │ │ │ │ - cmneq r7, #8, 24 @ 0x800 │ │ │ │ + biceq r4, r6, #84, 24 @ 0x5400 │ │ │ │ ldr pc, [pc, #-4] @ 3fa484 <__cxa_atexit@plt+0x3ee0a0> │ │ │ │ - rsceq ip, r1, #0, 4 │ │ │ │ + biceq sp, r7, #76, 18 @ 0x130000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa48c <__cxa_atexit@plt+0x3ee0a8> │ │ │ │ - rsceq r4, r9, #252, 12 @ 0xfc00000 │ │ │ │ + cmneq r7, #216, 2 @ 0x36 │ │ │ │ ldr pc, [pc, #-4] @ 3fa494 <__cxa_atexit@plt+0x3ee0b0> │ │ │ │ - rsceq r0, r2, #104, 4 @ 0x80000006 │ │ │ │ + rscseq r4, r3, #128 @ 0x80 │ │ │ │ ldr pc, [pc, #-4] @ 3fa49c <__cxa_atexit@plt+0x3ee0b8> │ │ │ │ - rsceq r5, r1, #172, 22 @ 0x2b000 │ │ │ │ + rscseq ip, sl, #124, 10 @ 0x1f000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa4a4 <__cxa_atexit@plt+0x3ee0c0> │ │ │ │ - mvneq r2, #112, 20 @ 0x70000 │ │ │ │ + rscseq r8, r3, #232 @ 0xe8 │ │ │ │ ldr pc, [pc, #-4] @ 3fa4ac <__cxa_atexit@plt+0x3ee0c8> │ │ │ │ - rsceq r7, r1, #148, 6 @ 0x50000002 │ │ │ │ + rscseq sp, r2, #44, 20 @ 0x2c000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa4b4 <__cxa_atexit@plt+0x3ee0d0> │ │ │ │ - teqeq r9, #224, 30 @ 0x380 │ │ │ │ + mvneq r2, #208, 2 @ 0x34 │ │ │ │ ldr pc, [pc, #-4] @ 3fa4bc <__cxa_atexit@plt+0x3ee0d8> │ │ │ │ - tsteq r1, #8, 28 @ 0x80 │ │ │ │ + rscseq pc, r2, #20, 4 @ 0x40000001 │ │ │ │ ldr pc, [pc, #-4] @ 3fa4c4 <__cxa_atexit@plt+0x3ee0e0> │ │ │ │ - movweq sp, #53788 @ 0xd21c │ │ │ │ + subseq r9, lr, #248, 16 @ 0xf80000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa4cc <__cxa_atexit@plt+0x3ee0e8> │ │ │ │ - movweq ip, #47000 @ 0xb798 │ │ │ │ + movweq r7, #17548 @ 0x448c │ │ │ │ ldr pc, [pc, #-4] @ 3fa4d4 <__cxa_atexit@plt+0x3ee0f0> │ │ │ │ - movweq r2, #46040 @ 0xb3d8 │ │ │ │ + tsteq sp, #76, 30 @ 0x130 │ │ │ │ ldr pc, [pc, #-4] @ 3fa4dc <__cxa_atexit@plt+0x3ee0f8> │ │ │ │ - teqeq r9, #104, 16 @ 0x680000 │ │ │ │ + tsteq r9, #8, 6 @ 0x20000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa4e4 <__cxa_atexit@plt+0x3ee100> │ │ │ │ - tsteq r1, #100, 26 @ 0x1900 │ │ │ │ + tsteq r7, #132, 16 @ 0x840000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa4ec <__cxa_atexit@plt+0x3ee108> │ │ │ │ - tsteq r3, #60, 28 @ 0x3c0 │ │ │ │ + tsteq r6, #196, 8 @ 0xc4000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa4f4 <__cxa_atexit@plt+0x3ee110> │ │ │ │ - @ instruction: 0x03bdfb8c │ │ │ │ + movweq fp, #19732 @ 0x4d14 │ │ │ │ ldr pc, [pc, #-4] @ 3fa4fc <__cxa_atexit@plt+0x3ee118> │ │ │ │ - teqeq r9, #100, 20 @ 0x64000 │ │ │ │ + subseq r9, lr, #28, 2 │ │ │ │ ldr pc, [pc, #-4] @ 3fa504 <__cxa_atexit@plt+0x3ee120> │ │ │ │ - mvneq lr, #228, 16 @ 0xe40000 │ │ │ │ + tsteq sp, #168, 28 @ 0xa80 │ │ │ │ ldr pc, [pc, #-4] @ 3fa50c <__cxa_atexit@plt+0x3ee128> │ │ │ │ - mvneq lr, #72, 16 @ 0x480000 │ │ │ │ + tsteq lr, #128, 30 @ 0x200 │ │ │ │ ldr pc, [pc, #-4] @ 3fa514 <__cxa_atexit@plt+0x3ee130> │ │ │ │ - mvneq r2, #224, 8 @ 0xe0000000 │ │ │ │ + @ instruction: 0x03bdf184 │ │ │ │ ldr pc, [pc, #-4] @ 3fa51c <__cxa_atexit@plt+0x3ee138> │ │ │ │ - mvneq r6, #108, 8 @ 0x6c000000 │ │ │ │ + movweq r1, #20240 @ 0x4f10 │ │ │ │ ldr pc, [pc, #-4] @ 3fa524 <__cxa_atexit@plt+0x3ee140> │ │ │ │ - mvneq r6, #172, 10 @ 0x2b000000 │ │ │ │ + mvneq lr, #68 @ 0x44 │ │ │ │ ldr pc, [pc, #-4] @ 3fa52c <__cxa_atexit@plt+0x3ee148> │ │ │ │ - mvneq lr, #216, 6 @ 0x60000003 │ │ │ │ + mvneq sp, #168, 30 @ 0x2a0 │ │ │ │ ldr pc, [pc, #-4] @ 3fa534 <__cxa_atexit@plt+0x3ee150> │ │ │ │ - biceq pc, r7, #48, 6 @ 0xc0000000 │ │ │ │ + mvneq r1, #64, 24 @ 0x4000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa53c <__cxa_atexit@plt+0x3ee158> │ │ │ │ - biceq r9, r7, #40, 4 @ 0x80000002 │ │ │ │ + mvneq r5, #204, 22 @ 0x33000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa544 <__cxa_atexit@plt+0x3ee160> │ │ │ │ - biceq lr, r7, #24, 20 @ 0x18000 │ │ │ │ + mvneq r5, #12, 26 @ 0x300 │ │ │ │ ldr pc, [pc, #-4] @ 3fa54c <__cxa_atexit@plt+0x3ee168> │ │ │ │ - movweq sp, #45268 @ 0xb0d4 │ │ │ │ + mvneq sp, #56, 22 @ 0xe000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa554 <__cxa_atexit@plt+0x3ee170> │ │ │ │ - cmneq lr, #188, 4 @ 0xc000000b │ │ │ │ + biceq lr, r7, #40, 18 @ 0xa0000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa55c <__cxa_atexit@plt+0x3ee178> │ │ │ │ - cmneq fp, #28, 14 @ 0x700000 │ │ │ │ + biceq r8, r7, #32, 16 @ 0x200000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa564 <__cxa_atexit@plt+0x3ee180> │ │ │ │ - @ instruction: 0x03beaea8 │ │ │ │ + biceq lr, r7, #16 │ │ │ │ ldr pc, [pc, #-4] @ 3fa56c <__cxa_atexit@plt+0x3ee188> │ │ │ │ - mvneq r5, #224, 26 @ 0x3800 │ │ │ │ + tsteq r7, #192, 2 @ 0x30 │ │ │ │ ldr pc, [pc, #-4] @ 3fa574 <__cxa_atexit@plt+0x3ee190> │ │ │ │ - orrseq r3, r9, #0, 6 │ │ │ │ + andseq lr, sl, #252, 14 @ 0x3f00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa57c <__cxa_atexit@plt+0x3ee198> │ │ │ │ - movweq pc, #48868 @ 0xbee4 @ │ │ │ │ + cmneq lr, #140, 16 @ 0x8c0000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa584 <__cxa_atexit@plt+0x3ee1a0> │ │ │ │ - mvneq pc, #244, 8 @ 0xf4000000 │ │ │ │ + cmneq fp, #236, 24 @ 0xec00 │ │ │ │ ldr pc, [pc, #-4] @ 3fa58c <__cxa_atexit@plt+0x3ee1a8> │ │ │ │ - mvneq r5, #92, 14 @ 0x1700000 │ │ │ │ + @ instruction: 0x03bea4a0 │ │ │ │ ldr pc, [pc, #-4] @ 3fa594 <__cxa_atexit@plt+0x3ee1b0> │ │ │ │ - @ instruction: 0x03a30324 │ │ │ │ + mvneq r5, #64, 10 @ 0x10000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa59c <__cxa_atexit@plt+0x3ee1b8> │ │ │ │ - biceq r8, r7, #132, 2 @ 0x21 │ │ │ │ + orrseq r2, r9, #232, 14 @ 0x3a00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa5a4 <__cxa_atexit@plt+0x3ee1c0> │ │ │ │ - rsceq r2, ip, #196, 20 @ 0xc4000 │ │ │ │ + tsteq r7, #208, 30 @ 0x340 │ │ │ │ ldr pc, [pc, #-4] @ 3fa5ac <__cxa_atexit@plt+0x3ee1c8> │ │ │ │ - rsceq r5, r2, #140, 24 @ 0x8c00 │ │ │ │ + mvneq lr, #84, 24 @ 0x5400 │ │ │ │ ldr pc, [pc, #-4] @ 3fa5b4 <__cxa_atexit@plt+0x3ee1d0> │ │ │ │ - rsceq r3, ip, #128 @ 0x80 │ │ │ │ + mvneq r4, #188, 28 @ 0xbc0 │ │ │ │ ldr pc, [pc, #-4] @ 3fa5bc <__cxa_atexit@plt+0x3ee1d8> │ │ │ │ - rsceq r3, ip, #16, 18 @ 0x40000 │ │ │ │ + @ instruction: 0x03a2f91c │ │ │ │ ldr pc, [pc, #-4] @ 3fa5c4 <__cxa_atexit@plt+0x3ee1e0> │ │ │ │ - mvneq r2, #224, 24 @ 0xe000 │ │ │ │ + biceq r7, r7, #124, 14 @ 0x1f00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa5cc <__cxa_atexit@plt+0x3ee1e8> │ │ │ │ - mvneq lr, #96, 6 @ 0x80000001 │ │ │ │ + rscseq sl, sp, #68, 18 @ 0x110000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa5d4 <__cxa_atexit@plt+0x3ee1f0> │ │ │ │ - rsceq r4, ip, #132, 26 @ 0x2100 │ │ │ │ + rscseq sp, r3, #12, 22 @ 0x3000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa5dc <__cxa_atexit@plt+0x3ee1f8> │ │ │ │ - rsceq r2, r3, #208, 12 @ 0xd000000 │ │ │ │ + rscseq sl, sp, #0, 30 │ │ │ │ ldr pc, [pc, #-4] @ 3fa5e4 <__cxa_atexit@plt+0x3ee200> │ │ │ │ - teqeq sp, #232, 24 @ 0xe800 │ │ │ │ + rscseq fp, sp, #144, 14 @ 0x2400000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa5ec <__cxa_atexit@plt+0x3ee208> │ │ │ │ - teqeq sp, #0, 26 │ │ │ │ + mvneq r2, #64, 8 @ 0x40000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa5f4 <__cxa_atexit@plt+0x3ee210> │ │ │ │ - mvneq r2, #212, 24 @ 0xd400 │ │ │ │ + mvneq sp, #192, 20 @ 0xc0000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa5fc <__cxa_atexit@plt+0x3ee218> │ │ │ │ - mvneq lr, #72, 6 @ 0x20000001 │ │ │ │ + rscseq ip, sp, #4, 24 @ 0x400 │ │ │ │ ldr pc, [pc, #-4] @ 3fa604 <__cxa_atexit@plt+0x3ee220> │ │ │ │ - rsceq sp, r1, #36, 6 @ 0x90000000 │ │ │ │ + rscseq sl, r4, #80, 10 @ 0x14000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa60c <__cxa_atexit@plt+0x3ee228> │ │ │ │ - rsceq r4, r3, #148, 2 @ 0x25 │ │ │ │ + movweq sl, #33172 @ 0x8194 │ │ │ │ ldr pc, [pc, #-4] @ 3fa614 <__cxa_atexit@plt+0x3ee230> │ │ │ │ - rsceq r5, r9, #188, 14 @ 0x2f00000 │ │ │ │ + movweq sl, #33196 @ 0x81ac │ │ │ │ ldr pc, [pc, #-4] @ 3fa61c <__cxa_atexit@plt+0x3ee238> │ │ │ │ - rsceq r3, r7, #24, 22 @ 0x6000 │ │ │ │ + mvneq r2, #52, 8 @ 0x34000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa624 <__cxa_atexit@plt+0x3ee240> │ │ │ │ - orreq sp, lr, #52, 26 @ 0xd00 │ │ │ │ + mvneq sp, #168, 20 @ 0xa8000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa62c <__cxa_atexit@plt+0x3ee248> │ │ │ │ - orrseq r9, ip, #200, 24 @ 0xc800 │ │ │ │ + rscseq r5, r3, #164, 2 @ 0x29 │ │ │ │ ldr pc, [pc, #-4] @ 3fa634 <__cxa_atexit@plt+0x3ee250> │ │ │ │ - orrseq r9, ip, #56, 26 @ 0xe00 │ │ │ │ + rscseq ip, r4, #20 │ │ │ │ ldr pc, [pc, #-4] @ 3fa63c <__cxa_atexit@plt+0x3ee258> │ │ │ │ - orrseq r9, ip, #232, 22 @ 0x3a000 │ │ │ │ + rscseq sp, sl, #60, 12 @ 0x3c00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa644 <__cxa_atexit@plt+0x3ee260> │ │ │ │ - mvneq r7, #52, 8 @ 0x34000000 │ │ │ │ + rscseq fp, r8, #152, 18 @ 0x260000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa64c <__cxa_atexit@plt+0x3ee268> │ │ │ │ - orrseq ip, r7, #232 @ 0xe8 │ │ │ │ + orreq sp, lr, #4, 6 @ 0x10000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa654 <__cxa_atexit@plt+0x3ee270> │ │ │ │ - biceq r5, sl, #20, 18 @ 0x50000 │ │ │ │ + orrseq r9, ip, #192, 4 │ │ │ │ ldr pc, [pc, #-4] @ 3fa65c <__cxa_atexit@plt+0x3ee278> │ │ │ │ - @ instruction: 0x03bdb8ac │ │ │ │ + orrseq r9, ip, #48, 6 @ 0xc0000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa664 <__cxa_atexit@plt+0x3ee280> │ │ │ │ - biceq r0, r6, #56, 14 @ 0xe00000 │ │ │ │ + orrseq r9, ip, #224, 2 @ 0x38 │ │ │ │ ldr pc, [pc, #-4] @ 3fa66c <__cxa_atexit@plt+0x3ee288> │ │ │ │ - orrseq pc, r7, #48 @ 0x30 │ │ │ │ + mvneq r6, #148, 22 @ 0x25000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa674 <__cxa_atexit@plt+0x3ee290> │ │ │ │ - mvneq ip, #84, 30 @ 0x150 │ │ │ │ + orrseq fp, r7, #208, 10 @ 0x34000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa67c <__cxa_atexit@plt+0x3ee298> │ │ │ │ - mvneq sp, #40, 4 @ 0x80000002 │ │ │ │ + biceq r4, sl, #12, 30 @ 0x30 │ │ │ │ ldr pc, [pc, #-4] @ 3fa684 <__cxa_atexit@plt+0x3ee2a0> │ │ │ │ - mvneq ip, #164, 18 @ 0x290000 │ │ │ │ + @ instruction: 0x03bdaea4 │ │ │ │ ldr pc, [pc, #-4] @ 3fa68c <__cxa_atexit@plt+0x3ee2a8> │ │ │ │ - orreq r6, r9, #68, 18 @ 0x110000 │ │ │ │ + biceq pc, r5, #48, 26 @ 0xc00 │ │ │ │ ldr pc, [pc, #-4] @ 3fa694 <__cxa_atexit@plt+0x3ee2b0> │ │ │ │ - orreq r0, lr, #40, 6 @ 0xa0000000 │ │ │ │ + orrseq lr, r7, #24, 10 @ 0x6000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa69c <__cxa_atexit@plt+0x3ee2b8> │ │ │ │ - orrseq fp, r7, #72, 18 @ 0x120000 │ │ │ │ + mvneq ip, #180, 12 @ 0xb400000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa6a4 <__cxa_atexit@plt+0x3ee2c0> │ │ │ │ - orrseq fp, r7, #184, 18 @ 0x2e0000 │ │ │ │ + mvneq ip, #136, 18 @ 0x220000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa6ac <__cxa_atexit@plt+0x3ee2c8> │ │ │ │ - orrseq fp, r7, #200, 16 @ 0xc80000 │ │ │ │ + mvneq ip, #4, 2 │ │ │ │ ldr pc, [pc, #-4] @ 3fa6b4 <__cxa_atexit@plt+0x3ee2d0> │ │ │ │ - orreq r8, r8, #100, 10 @ 0x19000000 │ │ │ │ + orreq r5, r9, #20, 30 @ 0x50 │ │ │ │ ldr pc, [pc, #-4] @ 3fa6bc <__cxa_atexit@plt+0x3ee2d8> │ │ │ │ - sbceq r6, r5, #92, 18 @ 0x170000 │ │ │ │ + orreq pc, sp, #248, 16 @ 0xf80000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa6c4 <__cxa_atexit@plt+0x3ee2e0> │ │ │ │ - mvneq lr, #92, 22 @ 0x17000 │ │ │ │ + orrseq sl, r7, #48, 28 @ 0x300 │ │ │ │ ldr pc, [pc, #-4] @ 3fa6cc <__cxa_atexit@plt+0x3ee2e8> │ │ │ │ - mvneq lr, #148, 22 @ 0x25000 │ │ │ │ + orrseq sl, r7, #160, 28 @ 0xa00 │ │ │ │ ldr pc, [pc, #-4] @ 3fa6d4 <__cxa_atexit@plt+0x3ee2f0> │ │ │ │ - sbceq r8, r8, #164, 20 @ 0xa4000 │ │ │ │ + orrseq sl, r7, #176, 26 @ 0x2c00 │ │ │ │ ldr pc, [pc, #-4] @ 3fa6dc <__cxa_atexit@plt+0x3ee2f8> │ │ │ │ - sbceq r8, r8, #60, 10 @ 0xf000000 │ │ │ │ + orreq r7, r8, #52, 22 @ 0xd000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa6e4 <__cxa_atexit@plt+0x3ee300> │ │ │ │ - sbceq lr, r3, #96, 18 @ 0x180000 │ │ │ │ + sbcseq lr, r6, #220, 14 @ 0x3700000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa6ec <__cxa_atexit@plt+0x3ee308> │ │ │ │ - sbceq lr, r6, #68, 16 @ 0x440000 │ │ │ │ + mvneq lr, #188, 4 @ 0xc000000b │ │ │ │ ldr pc, [pc, #-4] @ 3fa6f4 <__cxa_atexit@plt+0x3ee310> │ │ │ │ - tsteq r2, #108, 6 @ 0xb0000001 │ │ │ │ + mvneq lr, #244, 4 @ 0x4000000f │ │ │ │ ldr pc, [pc, #-4] @ 3fa6fc <__cxa_atexit@plt+0x3ee318> │ │ │ │ - movweq r8, #62472 @ 0xf408 │ │ │ │ + sbcseq r0, sl, #36, 18 @ 0x90000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa704 <__cxa_atexit@plt+0x3ee320> │ │ │ │ - movweq fp, #61308 @ 0xef7c │ │ │ │ + sbcseq r0, sl, #188, 6 @ 0xf0000002 │ │ │ │ ldr pc, [pc, #-4] @ 3fa70c <__cxa_atexit@plt+0x3ee328> │ │ │ │ - sbceq lr, r3, #188, 26 @ 0x2f00 │ │ │ │ + sbcseq r6, r5, #224, 14 @ 0x3800000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa714 <__cxa_atexit@plt+0x3ee330> │ │ │ │ - orrseq r9, ip, #8, 16 @ 0x80000 │ │ │ │ + sbcseq r6, r8, #196, 12 @ 0xc400000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa71c <__cxa_atexit@plt+0x3ee338> │ │ │ │ - sbceq r9, sp, #64, 20 @ 0x40000 │ │ │ │ + tsteq lr, #176, 8 @ 0xb0000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa724 <__cxa_atexit@plt+0x3ee340> │ │ │ │ - sbcseq r7, sp, #88, 14 @ 0x1600000 │ │ │ │ + tsteq fp, #244, 8 @ 0xf4000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa72c <__cxa_atexit@plt+0x3ee348> │ │ │ │ - sbceq ip, r6, #232, 2 @ 0x3a │ │ │ │ + tsteq sl, #104 @ 0x68 │ │ │ │ ldr pc, [pc, #-4] @ 3fa734 <__cxa_atexit@plt+0x3ee350> │ │ │ │ - @ instruction: 0x03bde154 │ │ │ │ + sbcseq r6, r5, #60, 24 @ 0x3c00 │ │ │ │ ldr pc, [pc, #-4] @ 3fa73c <__cxa_atexit@plt+0x3ee358> │ │ │ │ - mvneq sp, #160, 6 @ 0x80000002 │ │ │ │ + orrseq r8, ip, #0, 28 │ │ │ │ ldr pc, [pc, #-4] @ 3fa744 <__cxa_atexit@plt+0x3ee360> │ │ │ │ - mvneq ip, #0, 28 │ │ │ │ + sbcseq r1, pc, #40, 22 @ 0xa000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa74c <__cxa_atexit@plt+0x3ee368> │ │ │ │ - sbcseq r0, r9, #224, 14 @ 0x3800000 │ │ │ │ + rsceq pc, lr, #216, 10 @ 0x36000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa754 <__cxa_atexit@plt+0x3ee370> │ │ │ │ - sbceq sp, r8, #36, 10 @ 0x9000000 │ │ │ │ + sbcseq r4, r8, #104 @ 0x68 │ │ │ │ ldr pc, [pc, #-4] @ 3fa75c <__cxa_atexit@plt+0x3ee378> │ │ │ │ - sbceq sp, r5, #120, 2 │ │ │ │ + @ instruction: 0x03bdd74c │ │ │ │ ldr pc, [pc, #-4] @ 3fa764 <__cxa_atexit@plt+0x3ee380> │ │ │ │ - biceq r4, sl, #144, 16 @ 0x900000 │ │ │ │ + mvneq ip, #0, 22 │ │ │ │ ldr pc, [pc, #-4] @ 3fa76c <__cxa_atexit@plt+0x3ee388> │ │ │ │ - orreq sp, lr, #204, 20 @ 0xcc000 │ │ │ │ + mvneq ip, #96, 10 @ 0x18000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa774 <__cxa_atexit@plt+0x3ee390> │ │ │ │ - orreq ip, pc, #4, 14 @ 0x100000 │ │ │ │ + rsceq r8, sl, #96, 12 @ 0x6000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa77c <__cxa_atexit@plt+0x3ee398> │ │ │ │ - tsteq r5, #132, 20 @ 0x84000 │ │ │ │ + sbcseq r5, sl, #164, 6 @ 0x90000002 │ │ │ │ ldr pc, [pc, #-4] @ 3fa784 <__cxa_atexit@plt+0x3ee3a0> │ │ │ │ - teqeq r0, #188, 8 @ 0xbc000000 │ │ │ │ + sbcseq r4, r7, #248, 30 @ 0x3e0 │ │ │ │ ldr pc, [pc, #-4] @ 3fa78c <__cxa_atexit@plt+0x3ee3a8> │ │ │ │ - mvneq r0, #128, 20 @ 0x80000 │ │ │ │ + biceq r3, sl, #136, 28 @ 0x880 │ │ │ │ ldr pc, [pc, #-4] @ 3fa794 <__cxa_atexit@plt+0x3ee3b0> │ │ │ │ - @ instruction: 0x03be84cc │ │ │ │ + orreq sp, lr, #156 @ 0x9c │ │ │ │ ldr pc, [pc, #-4] @ 3fa79c <__cxa_atexit@plt+0x3ee3b8> │ │ │ │ - movweq r5, #39520 @ 0x9a60 │ │ │ │ + orreq fp, pc, #212, 24 @ 0xd400 │ │ │ │ ldr pc, [pc, #-4] @ 3fa7a4 <__cxa_atexit@plt+0x3ee3c0> │ │ │ │ - sbceq r8, r8, #208, 22 @ 0x34000 │ │ │ │ + @ instruction: 0x03212b90 │ │ │ │ ldr pc, [pc, #-4] @ 3fa7ac <__cxa_atexit@plt+0x3ee3c8> │ │ │ │ - sbceq r5, r7, #68, 8 @ 0x44000000 │ │ │ │ + teqeq fp, #200, 10 @ 0x32000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa7b4 <__cxa_atexit@plt+0x3ee3d0> │ │ │ │ - @ instruction: 0x03be1018 │ │ │ │ + mvneq r0, #224, 2 @ 0x38 │ │ │ │ ldr pc, [pc, #-4] @ 3fa7bc <__cxa_atexit@plt+0x3ee3d8> │ │ │ │ - movweq r7, #34356 @ 0x8634 │ │ │ │ + @ instruction: 0x03be7ac4 │ │ │ │ ldr pc, [pc, #-4] @ 3fa7c4 <__cxa_atexit@plt+0x3ee3e0> │ │ │ │ - mvneq lr, #204, 28 @ 0xcc0 │ │ │ │ + tsteq r5, #76, 22 @ 0x13000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa7cc <__cxa_atexit@plt+0x3ee3e8> │ │ │ │ - mvneq r0, #120, 6 @ 0xe0000001 │ │ │ │ + sbcseq r0, sl, #80, 20 @ 0x50000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa7d4 <__cxa_atexit@plt+0x3ee3f0> │ │ │ │ - movweq r8, #35388 @ 0x8a3c │ │ │ │ + sbcseq sp, r8, #196, 4 @ 0x4000000c │ │ │ │ ldr pc, [pc, #-4] @ 3fa7dc <__cxa_atexit@plt+0x3ee3f8> │ │ │ │ - rscseq ip, pc, #152, 6 @ 0x60000002 │ │ │ │ + @ instruction: 0x03be0610 │ │ │ │ ldr pc, [pc, #-4] @ 3fa7e4 <__cxa_atexit@plt+0x3ee400> │ │ │ │ - movweq r3, #36496 @ 0x8e90 │ │ │ │ + tsteq r4, #32, 14 @ 0x800000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa7ec <__cxa_atexit@plt+0x3ee408> │ │ │ │ - tsteq r8, #112, 8 @ 0x70000000 │ │ │ │ + mvneq lr, #44, 12 @ 0x2c00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa7f4 <__cxa_atexit@plt+0x3ee410> │ │ │ │ - addseq r7, lr, #64, 20 @ 0x40000 │ │ │ │ + mvneq pc, #216, 20 @ 0xd8000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa7fc <__cxa_atexit@plt+0x3ee418> │ │ │ │ - addseq r1, lr, #152, 22 @ 0x26000 │ │ │ │ + tsteq r4, #40, 22 @ 0xa000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa804 <__cxa_atexit@plt+0x3ee420> │ │ │ │ - sbceq r5, r8, #12, 26 @ 0x300 │ │ │ │ + movweq r8, #46212 @ 0xb484 │ │ │ │ ldr pc, [pc, #-4] @ 3fa80c <__cxa_atexit@plt+0x3ee428> │ │ │ │ - mvneq ip, #8, 4 @ 0x80000000 │ │ │ │ + tstpeq r3, #124, 30 @ p-variant is OBSOLETE @ 0x1f0 │ │ │ │ ldr pc, [pc, #-4] @ 3fa814 <__cxa_atexit@plt+0x3ee430> │ │ │ │ - sbceq r5, r8, #184, 30 @ 0x2e0 │ │ │ │ + @ instruction: 0x0323e57c │ │ │ │ ldr pc, [pc, #-4] @ 3fa81c <__cxa_atexit@plt+0x3ee438> │ │ │ │ - @ instruction: 0x03b1b634 │ │ │ │ + addseq r7, lr, #0 │ │ │ │ ldr pc, [pc, #-4] @ 3fa824 <__cxa_atexit@plt+0x3ee440> │ │ │ │ - movseq lr, #116, 8 @ 0x74000000 │ │ │ │ + addseq r1, lr, #88, 2 │ │ │ │ ldr pc, [pc, #-4] @ 3fa82c <__cxa_atexit@plt+0x3ee448> │ │ │ │ - movseq sp, #108, 16 @ 0x6c0000 │ │ │ │ + sbcseq sp, r9, #140, 22 @ 0x23000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa834 <__cxa_atexit@plt+0x3ee450> │ │ │ │ - orreq lr, pc, #60, 8 @ 0x3c000000 │ │ │ │ + mvneq fp, #104, 18 @ 0x1a0000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa83c <__cxa_atexit@plt+0x3ee458> │ │ │ │ - cmneq r7, #24, 14 @ 0x600000 │ │ │ │ + sbcseq sp, r9, #56, 28 @ 0x380 │ │ │ │ ldr pc, [pc, #-4] @ 3fa844 <__cxa_atexit@plt+0x3ee460> │ │ │ │ - mvneq r2, #168, 24 @ 0xa800 │ │ │ │ + @ instruction: 0x03b1ac2c │ │ │ │ ldr pc, [pc, #-4] @ 3fa84c <__cxa_atexit@plt+0x3ee468> │ │ │ │ - rsceq r8, ip, #64, 24 @ 0x4000 │ │ │ │ + movseq sp, #108, 20 @ 0x6c000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa854 <__cxa_atexit@plt+0x3ee470> │ │ │ │ - mvneq r6, #64, 6 │ │ │ │ + movseq ip, #100, 28 @ 0x640 │ │ │ │ ldr pc, [pc, #-4] @ 3fa85c <__cxa_atexit@plt+0x3ee478> │ │ │ │ - rsceq fp, ip, #28, 12 @ 0x1c00000 │ │ │ │ + orreq sp, pc, #12, 20 @ 0xc000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa864 <__cxa_atexit@plt+0x3ee480> │ │ │ │ - rsceq ip, ip, #32, 26 @ 0x800 │ │ │ │ + cmneq r7, #232, 24 @ 0xe800 │ │ │ │ ldr pc, [pc, #-4] @ 3fa86c <__cxa_atexit@plt+0x3ee488> │ │ │ │ - rsceq r7, pc, #108, 4 @ 0xc0000006 │ │ │ │ + mvneq r2, #8, 8 @ 0x8000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa874 <__cxa_atexit@plt+0x3ee490> │ │ │ │ - rsceq r9, ip, #8, 30 │ │ │ │ + rsbeq r1, r4, #60 @ 0x3c │ │ │ │ ldr pc, [pc, #-4] @ 3fa87c <__cxa_atexit@plt+0x3ee498> │ │ │ │ - rsceq r5, lr, #60, 18 @ 0xf0000 │ │ │ │ + sbceq r1, r4, #208, 6 @ 0x40000003 │ │ │ │ ldr pc, [pc, #-4] @ 3fa884 <__cxa_atexit@plt+0x3ee4a0> │ │ │ │ - adcseq r1, r0, #44, 10 @ 0xb000000 │ │ │ │ + mvneq r5, #160, 20 @ 0xa0000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa88c <__cxa_atexit@plt+0x3ee4a8> │ │ │ │ - mvneq r0, #196, 2 @ 0x31 │ │ │ │ + subeq r5, sp, #136, 22 @ 0x22000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa894 <__cxa_atexit@plt+0x3ee4b0> │ │ │ │ - movweq ip, #53940 @ 0xd2b4 │ │ │ │ + eorseq pc, pc, #60, 28 @ 0x3c0 │ │ │ │ ldr pc, [pc, #-4] @ 3fa89c <__cxa_atexit@plt+0x3ee4b8> │ │ │ │ - adceq r4, pc, #132, 12 @ 0x8400000 │ │ │ │ + sbceq r3, r4, #172, 26 @ 0x2b00 │ │ │ │ ldr pc, [pc, #-4] @ 3fa8a4 <__cxa_atexit@plt+0x3ee4c0> │ │ │ │ - @ instruction: 0x03bdeb08 │ │ │ │ + sbceq r5, r4, #176, 8 @ 0xb0000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa8ac <__cxa_atexit@plt+0x3ee4c8> │ │ │ │ - adcseq r1, r0, #192, 22 @ 0x30000 │ │ │ │ + sbceq pc, r6, #252, 18 @ 0x3f0000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa8b4 <__cxa_atexit@plt+0x3ee4d0> │ │ │ │ - mvneq lr, #204, 12 @ 0xcc00000 │ │ │ │ + sbceq r2, r4, #152, 12 @ 0x9800000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa8bc <__cxa_atexit@plt+0x3ee4d8> │ │ │ │ - cmneq lr, #164, 8 @ 0xa4000000 │ │ │ │ + andseq r0, fp, #192, 12 @ 0xc000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa8c4 <__cxa_atexit@plt+0x3ee4e0> │ │ │ │ - orrseq r8, ip, #220, 28 @ 0xdc0 │ │ │ │ + eorseq r6, r2, #108, 2 │ │ │ │ ldr pc, [pc, #-4] @ 3fa8cc <__cxa_atexit@plt+0x3ee4e8> │ │ │ │ - cmneq r7, #76, 30 @ 0x130 │ │ │ │ + sbceq lr, r5, #204 @ 0xcc │ │ │ │ ldr pc, [pc, #-4] @ 3fa8d4 <__cxa_atexit@plt+0x3ee4f0> │ │ │ │ - biceq r4, sl, #152, 30 @ 0x260 │ │ │ │ + adcseq r0, r0, #28, 22 @ 0x7000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa8dc <__cxa_atexit@plt+0x3ee4f8> │ │ │ │ - biceq r5, sl, #92, 8 @ 0x5c000000 │ │ │ │ + eoreq r1, r1, #120, 30 @ 0x1e0 │ │ │ │ ldr pc, [pc, #-4] @ 3fa8e4 <__cxa_atexit@plt+0x3ee500> │ │ │ │ - biceq r5, sl, #0, 4 │ │ │ │ + mvneq pc, #36, 18 @ 0x90000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa8ec <__cxa_atexit@plt+0x3ee508> │ │ │ │ - cmneq ip, #152, 2 @ 0x26 │ │ │ │ + tsteq r9, #160, 6 @ 0x80000002 │ │ │ │ ldr pc, [pc, #-4] @ 3fa8f4 <__cxa_atexit@plt+0x3ee510> │ │ │ │ - mvneq r7, #4, 18 @ 0x10000 │ │ │ │ + adceq r3, pc, #116, 24 @ 0x7400 │ │ │ │ ldr pc, [pc, #-4] @ 3fa8fc <__cxa_atexit@plt+0x3ee518> │ │ │ │ - cmneq ip, #212 @ 0xd4 │ │ │ │ + @ instruction: 0x03bde100 │ │ │ │ ldr pc, [pc, #-4] @ 3fa904 <__cxa_atexit@plt+0x3ee520> │ │ │ │ - teqeq r9, #116 @ 0x74 │ │ │ │ + adcseq r1, r0, #176, 2 @ 0x2c │ │ │ │ ldr pc, [pc, #-4] @ 3fa90c <__cxa_atexit@plt+0x3ee528> │ │ │ │ - orrseq sp, r7, #0, 20 │ │ │ │ + mvneq sp, #44, 28 @ 0x2c0 │ │ │ │ ldr pc, [pc, #-4] @ 3fa914 <__cxa_atexit@plt+0x3ee530> │ │ │ │ - bicseq r4, r2, #0, 12 │ │ │ │ + cmneq lr, #116, 20 @ 0x74000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa91c <__cxa_atexit@plt+0x3ee538> │ │ │ │ - bicseq lr, r3, #196, 26 @ 0x3100 │ │ │ │ + orrseq r8, ip, #212, 8 @ 0xd4000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa924 <__cxa_atexit@plt+0x3ee540> │ │ │ │ - bicseq r2, r3, #104 @ 0x68 │ │ │ │ + cmneq r7, #28, 10 @ 0x7000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa92c <__cxa_atexit@plt+0x3ee548> │ │ │ │ - bicseq r3, ip, #180, 12 @ 0xb400000 │ │ │ │ + biceq r4, sl, #144, 10 @ 0x24000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa934 <__cxa_atexit@plt+0x3ee550> │ │ │ │ - cmneq ip, #112, 18 @ 0x1c0000 │ │ │ │ + biceq r4, sl, #84, 20 @ 0x54000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa93c <__cxa_atexit@plt+0x3ee558> │ │ │ │ - bicseq sl, fp, #40, 24 @ 0x2800 │ │ │ │ + biceq r4, sl, #248, 14 @ 0x3e00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa944 <__cxa_atexit@plt+0x3ee560> │ │ │ │ - @ instruction: 0x03a1bc1c │ │ │ │ + cmneq ip, #104, 14 @ 0x1a00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa94c <__cxa_atexit@plt+0x3ee568> │ │ │ │ - orreq lr, r9, #0, 26 │ │ │ │ + mvneq r7, #100 @ 0x64 │ │ │ │ ldr pc, [pc, #-4] @ 3fa954 <__cxa_atexit@plt+0x3ee570> │ │ │ │ - mvneq lr, #76, 20 @ 0x4c000 │ │ │ │ + cmneq ip, #164, 12 @ 0xa400000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa95c <__cxa_atexit@plt+0x3ee578> │ │ │ │ - movweq r1, #60608 @ 0xecc0 │ │ │ │ + movweq sp, #17696 @ 0x4520 │ │ │ │ ldr pc, [pc, #-4] @ 3fa964 <__cxa_atexit@plt+0x3ee580> │ │ │ │ - movweq ip, #55176 @ 0xd788 │ │ │ │ + orrseq ip, r7, #232, 28 @ 0xe80 │ │ │ │ ldr pc, [pc, #-4] @ 3fa96c <__cxa_atexit@plt+0x3ee588> │ │ │ │ - orrseq ip, r7, #80, 8 @ 0x50000000 │ │ │ │ + bicseq r3, r2, #24, 20 @ 0x18000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa974 <__cxa_atexit@plt+0x3ee590> │ │ │ │ - movweq ip, #47464 @ 0xb968 │ │ │ │ + bicseq lr, r3, #220, 2 @ 0x37 │ │ │ │ ldr pc, [pc, #-4] @ 3fa97c <__cxa_atexit@plt+0x3ee598> │ │ │ │ - mvneq r9, #248, 24 @ 0xf800 │ │ │ │ + bicseq r1, r3, #128, 8 @ 0x80000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa984 <__cxa_atexit@plt+0x3ee5a0> │ │ │ │ - mvneq lr, #60, 14 @ 0xf00000 │ │ │ │ + bicseq r2, ip, #20, 28 @ 0x140 │ │ │ │ ldr pc, [pc, #-4] @ 3fa98c <__cxa_atexit@plt+0x3ee5a8> │ │ │ │ - mvneq lr, #140, 16 @ 0x8c0000 │ │ │ │ + cmneq ip, #64, 30 @ 0x100 │ │ │ │ ldr pc, [pc, #-4] @ 3fa994 <__cxa_atexit@plt+0x3ee5b0> │ │ │ │ - mvneq lr, #28, 16 @ 0x1c0000 │ │ │ │ + bicseq sl, fp, #136, 6 @ 0x20000002 │ │ │ │ ldr pc, [pc, #-4] @ 3fa99c <__cxa_atexit@plt+0x3ee5b8> │ │ │ │ - cmneq r7, #100, 12 @ 0x6400000 │ │ │ │ + @ instruction: 0x03a1b214 │ │ │ │ ldr pc, [pc, #-4] @ 3fa9a4 <__cxa_atexit@plt+0x3ee5c0> │ │ │ │ - mvneq sp, #68, 10 @ 0x11000000 │ │ │ │ + orreq lr, r9, #208, 4 │ │ │ │ ldr pc, [pc, #-4] @ 3fa9ac <__cxa_atexit@plt+0x3ee5c8> │ │ │ │ - orreq r9, r8, #188, 16 @ 0xbc0000 │ │ │ │ + mvneq lr, #172, 2 @ 0x2b │ │ │ │ ldr pc, [pc, #-4] @ 3fa9b4 <__cxa_atexit@plt+0x3ee5d0> │ │ │ │ - cmneq r7, #176, 18 @ 0x2c0000 │ │ │ │ + tsteq r9, #172, 26 @ 0x2b00 │ │ │ │ ldr pc, [pc, #-4] @ 3fa9bc <__cxa_atexit@plt+0x3ee5d8> │ │ │ │ - @ instruction: 0x03be3828 │ │ │ │ + tsteq r9, #116, 16 @ 0x740000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa9c4 <__cxa_atexit@plt+0x3ee5e0> │ │ │ │ - orrseq fp, r7, #248, 12 @ 0xf800000 │ │ │ │ + orrseq fp, r7, #56, 18 @ 0xe0000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa9cc <__cxa_atexit@plt+0x3ee5e8> │ │ │ │ - mvneq sl, #132, 8 @ 0x84000000 │ │ │ │ + tsteq r7, #84, 20 @ 0x54000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa9d4 <__cxa_atexit@plt+0x3ee5f0> │ │ │ │ - orrseq pc, r7, #28, 28 @ 0x1c0 │ │ │ │ + mvneq r9, #88, 8 @ 0x58000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fa9dc <__cxa_atexit@plt+0x3ee5f8> │ │ │ │ - @ instruction: 0x03bdf4e4 │ │ │ │ + mvneq sp, #156, 28 @ 0x9c0 │ │ │ │ ldr pc, [pc, #-4] @ 3fa9e4 <__cxa_atexit@plt+0x3ee600> │ │ │ │ - @ instruction: 0x03bed4a4 │ │ │ │ + mvneq sp, #236, 30 @ 0x3b0 │ │ │ │ ldr pc, [pc, #-4] @ 3fa9ec <__cxa_atexit@plt+0x3ee608> │ │ │ │ - sbceq r0, r4, #224, 2 @ 0x38 │ │ │ │ + mvneq sp, #124, 30 @ 0x1f0 │ │ │ │ ldr pc, [pc, #-4] @ 3fa9f4 <__cxa_atexit@plt+0x3ee610> │ │ │ │ - mvneq r5, #76, 28 @ 0x4c0 │ │ │ │ + cmneq r7, #52, 24 @ 0x3400 │ │ │ │ ldr pc, [pc, #-4] @ 3fa9fc <__cxa_atexit@plt+0x3ee618> │ │ │ │ - cmneq lr, #120, 24 @ 0x7800 │ │ │ │ + mvneq ip, #164, 24 @ 0xa400 │ │ │ │ ldr pc, [pc, #-4] @ 3faa04 <__cxa_atexit@plt+0x3ee620> │ │ │ │ - cmneq lr, #168, 28 @ 0xa80 │ │ │ │ + orreq r8, r8, #140, 28 @ 0x8c0 │ │ │ │ ldr pc, [pc, #-4] @ 3faa0c <__cxa_atexit@plt+0x3ee628> │ │ │ │ - cmneq lr, #24, 30 @ 0x60 │ │ │ │ + cmneq r7, #128, 30 @ 0x200 │ │ │ │ ldr pc, [pc, #-4] @ 3faa14 <__cxa_atexit@plt+0x3ee630> │ │ │ │ - cmneq lr, #216, 18 @ 0x360000 │ │ │ │ + @ instruction: 0x03be2e20 │ │ │ │ ldr pc, [pc, #-4] @ 3faa1c <__cxa_atexit@plt+0x3ee638> │ │ │ │ - @ instruction: 0x03be3f88 │ │ │ │ + orrseq sl, r7, #224, 22 @ 0x38000 │ │ │ │ ldr pc, [pc, #-4] @ 3faa24 <__cxa_atexit@plt+0x3ee640> │ │ │ │ - @ instruction: 0x03be4e40 │ │ │ │ + mvneq r9, #228, 22 @ 0x39000 │ │ │ │ ldr pc, [pc, #-4] @ 3faa2c <__cxa_atexit@plt+0x3ee648> │ │ │ │ - orrseq fp, r7, #40, 30 @ 0xa0 │ │ │ │ + orrseq pc, r7, #4, 6 @ 0x10000000 │ │ │ │ ldr pc, [pc, #-4] @ 3faa34 <__cxa_atexit@plt+0x3ee650> │ │ │ │ - mvneq r5, #96, 30 @ 0x180 │ │ │ │ + @ instruction: 0x03bdeadc │ │ │ │ ldr pc, [pc, #-4] @ 3faa3c <__cxa_atexit@plt+0x3ee658> │ │ │ │ - biceq fp, r2, #176, 4 │ │ │ │ + @ instruction: 0x03beca9c │ │ │ │ ldr pc, [pc, #-4] @ 3faa44 <__cxa_atexit@plt+0x3ee660> │ │ │ │ - bicseq r1, ip, #24, 18 @ 0x60000 │ │ │ │ + sbcseq r8, r5, #96 @ 0x60 │ │ │ │ ldr pc, [pc, #-4] @ 3faa4c <__cxa_atexit@plt+0x3ee668> │ │ │ │ - orrseq fp, r7, #56, 28 @ 0x380 │ │ │ │ + mvneq r5, #172, 10 @ 0x2b000000 │ │ │ │ ldr pc, [pc, #-4] @ 3faa54 <__cxa_atexit@plt+0x3ee670> │ │ │ │ - tsteq r3, #164, 26 @ 0x2900 │ │ │ │ + cmneq lr, #72, 4 @ 0x80000004 │ │ │ │ ldr pc, [pc, #-4] @ 3faa5c <__cxa_atexit@plt+0x3ee678> │ │ │ │ - biceq r0, sp, #252, 8 @ 0xfc000000 │ │ │ │ + cmneq lr, #120, 8 @ 0x78000000 │ │ │ │ ldr pc, [pc, #-4] @ 3faa64 <__cxa_atexit@plt+0x3ee680> │ │ │ │ - orrseq fp, r7, #72, 16 @ 0x480000 │ │ │ │ + cmneq lr, #232, 8 @ 0xe8000000 │ │ │ │ ldr pc, [pc, #-4] @ 3faa6c <__cxa_atexit@plt+0x3ee688> │ │ │ │ - orrseq fp, r7, #40, 20 @ 0x28000 │ │ │ │ + cmneq lr, #168, 30 @ 0x2a0 │ │ │ │ ldr pc, [pc, #-4] @ 3faa74 <__cxa_atexit@plt+0x3ee690> │ │ │ │ - orreq pc, r9, #180, 30 @ 0x2d0 │ │ │ │ + @ instruction: 0x03be3580 │ │ │ │ ldr pc, [pc, #-4] @ 3faa7c <__cxa_atexit@plt+0x3ee698> │ │ │ │ - orrseq ip, r7, #88, 2 │ │ │ │ + @ instruction: 0x03be4438 │ │ │ │ ldr pc, [pc, #-4] @ 3faa84 <__cxa_atexit@plt+0x3ee6a0> │ │ │ │ - orrseq fp, r7, #24, 22 @ 0x6000 │ │ │ │ + orrseq fp, r7, #16, 8 @ 0x10000000 │ │ │ │ ldr pc, [pc, #-4] @ 3faa8c <__cxa_atexit@plt+0x3ee6a8> │ │ │ │ - mvneq r6, #76, 24 @ 0x4c00 │ │ │ │ + mvneq r5, #192, 12 @ 0xc000000 │ │ │ │ ldr pc, [pc, #-4] @ 3faa94 <__cxa_atexit@plt+0x3ee6b0> │ │ │ │ - biceq r4, sl, #220, 6 @ 0x70000003 │ │ │ │ + biceq sl, r2, #168, 16 @ 0xa80000 │ │ │ │ ldr pc, [pc, #-4] @ 3faa9c <__cxa_atexit@plt+0x3ee6b8> │ │ │ │ - biceq r4, sl, #232, 20 @ 0xe8000 │ │ │ │ + bicseq r1, ip, #120 @ 0x78 │ │ │ │ ldr pc, [pc, #-4] @ 3faaa4 <__cxa_atexit@plt+0x3ee6c0> │ │ │ │ - biceq r4, sl, #52, 12 @ 0x3400000 │ │ │ │ + orrseq fp, r7, #32, 6 @ 0x80000000 │ │ │ │ ldr pc, [pc, #-4] @ 3faaac <__cxa_atexit@plt+0x3ee6c8> │ │ │ │ - cmneq ip, #176, 4 │ │ │ │ + tsteq lr, #232, 28 @ 0xe80 │ │ │ │ ldr pc, [pc, #-4] @ 3faab4 <__cxa_atexit@plt+0x3ee6d0> │ │ │ │ - cmneq ip, #144, 8 @ 0x90000000 │ │ │ │ + biceq pc, ip, #244, 20 @ 0xf4000 │ │ │ │ ldr pc, [pc, #-4] @ 3faabc <__cxa_atexit@plt+0x3ee6d8> │ │ │ │ - cmneq ip, #112, 12 @ 0x7000000 │ │ │ │ + orrseq sl, r7, #48, 26 @ 0xc00 │ │ │ │ ldr pc, [pc, #-4] @ 3faac4 <__cxa_atexit@plt+0x3ee6e0> │ │ │ │ - bicseq r4, r2, #208 @ 0xd0 │ │ │ │ + orrseq sl, r7, #16, 30 @ 0x40 │ │ │ │ ldr pc, [pc, #-4] @ 3faacc <__cxa_atexit@plt+0x3ee6e8> │ │ │ │ - biceq r0, sl, #232, 2 @ 0x3a │ │ │ │ + orreq pc, r9, #132, 10 @ 0x21000000 │ │ │ │ ldr pc, [pc, #-4] @ 3faad4 <__cxa_atexit@plt+0x3ee6f0> │ │ │ │ - orrseq fp, r7, #168, 20 @ 0xa8000 │ │ │ │ + orrseq fp, r7, #64, 12 @ 0x4000000 │ │ │ │ ldr pc, [pc, #-4] @ 3faadc <__cxa_atexit@plt+0x3ee6f8> │ │ │ │ - orrseq ip, r7, #8 │ │ │ │ + orrseq fp, r7, #0 │ │ │ │ ldr pc, [pc, #-4] @ 3faae4 <__cxa_atexit@plt+0x3ee700> │ │ │ │ - cmneq fp, #80, 16 @ 0x500000 │ │ │ │ + mvneq r6, #172, 6 @ 0xb0000002 │ │ │ │ ldr pc, [pc, #-4] @ 3faaec <__cxa_atexit@plt+0x3ee708> │ │ │ │ - biceq r2, lr, #220, 4 @ 0xc000000d │ │ │ │ + biceq r3, sl, #212, 18 @ 0x350000 │ │ │ │ ldr pc, [pc, #-4] @ 3faaf4 <__cxa_atexit@plt+0x3ee710> │ │ │ │ - cmneq ip, #24, 20 @ 0x18000 │ │ │ │ + biceq r4, sl, #224 @ 0xe0 │ │ │ │ ldr pc, [pc, #-4] @ 3faafc <__cxa_atexit@plt+0x3ee718> │ │ │ │ - @ instruction: 0x03becdb4 │ │ │ │ + biceq r3, sl, #44, 24 @ 0x2c00 │ │ │ │ ldr pc, [pc, #-4] @ 3fab04 <__cxa_atexit@plt+0x3ee720> │ │ │ │ - @ instruction: 0x03beccd4 │ │ │ │ + cmneq ip, #128, 16 @ 0x800000 │ │ │ │ ldr pc, [pc, #-4] @ 3fab0c <__cxa_atexit@plt+0x3ee728> │ │ │ │ - @ instruction: 0x03bece24 │ │ │ │ + cmneq ip, #96, 20 @ 0x60000 │ │ │ │ ldr pc, [pc, #-4] @ 3fab14 <__cxa_atexit@plt+0x3ee730> │ │ │ │ - orrseq ip, r7, #120 @ 0x78 │ │ │ │ + cmneq ip, #64, 24 @ 0x4000 │ │ │ │ ldr pc, [pc, #-4] @ 3fab1c <__cxa_atexit@plt+0x3ee738> │ │ │ │ - cmneq r7, #208, 24 @ 0xd000 │ │ │ │ + bicseq r3, r2, #200, 12 @ 0xc800000 │ │ │ │ ldr pc, [pc, #-4] @ 3fab24 <__cxa_atexit@plt+0x3ee740> │ │ │ │ - rscseq r0, fp, #124, 26 @ 0x1f00 │ │ │ │ + biceq pc, r9, #224, 14 @ 0x3800000 │ │ │ │ ldr pc, [pc, #-4] @ 3fab2c <__cxa_atexit@plt+0x3ee748> │ │ │ │ - orrseq r8, r1, #252 @ 0xfc │ │ │ │ + orrseq sl, r7, #144, 30 @ 0x240 │ │ │ │ ldr pc, [pc, #-4] @ 3fab34 <__cxa_atexit@plt+0x3ee750> │ │ │ │ - mvneq r6, #184, 10 @ 0x2e000000 │ │ │ │ + orrseq fp, r7, #240, 8 @ 0xf0000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fab3c <__cxa_atexit@plt+0x3ee758> │ │ │ │ - @ instruction: 0x03bf1a10 │ │ │ │ + msreq SPSR_fx, #32, 28 @ 0x200 │ │ │ │ ldr pc, [pc, #-4] @ 3fab44 <__cxa_atexit@plt+0x3ee760> │ │ │ │ - biceq r5, pc, #24, 6 @ 0x60000000 │ │ │ │ + biceq r1, lr, #212, 16 @ 0xd40000 │ │ │ │ ldr pc, [pc, #-4] @ 3fab4c <__cxa_atexit@plt+0x3ee768> │ │ │ │ - bicseq r9, r0, #140, 30 @ 0x230 │ │ │ │ + cmneq ip, #232, 30 @ 0x3a0 │ │ │ │ ldr pc, [pc, #-4] @ 3fab54 <__cxa_atexit@plt+0x3ee770> │ │ │ │ - biceq ip, lr, #176, 12 @ 0xb000000 │ │ │ │ + @ instruction: 0x03bec3ac │ │ │ │ ldr pc, [pc, #-4] @ 3fab5c <__cxa_atexit@plt+0x3ee778> │ │ │ │ - @ instruction: 0x03bf3124 │ │ │ │ + @ instruction: 0x03bec2cc │ │ │ │ ldr pc, [pc, #-4] @ 3fab64 <__cxa_atexit@plt+0x3ee780> │ │ │ │ - @ instruction: 0x03bf76ec │ │ │ │ + @ instruction: 0x03bec41c │ │ │ │ ldr pc, [pc, #-4] @ 3fab6c <__cxa_atexit@plt+0x3ee788> │ │ │ │ - biceq r3, lr, #20, 26 @ 0x500 │ │ │ │ + orrseq fp, r7, #96, 10 @ 0x18000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fab74 <__cxa_atexit@plt+0x3ee790> │ │ │ │ - biceq r7, r0, #248, 18 @ 0x3e0000 │ │ │ │ + cmneq r7, #160, 4 │ │ │ │ ldr pc, [pc, #-4] @ 3fab7c <__cxa_atexit@plt+0x3ee798> │ │ │ │ - mvneq r7, #144, 8 @ 0x90000000 │ │ │ │ + sbcseq r9, r2, #12, 10 @ 0x3000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fab84 <__cxa_atexit@plt+0x3ee7a0> │ │ │ │ - mvneq r6, #212, 14 @ 0x3500000 │ │ │ │ + orrseq r7, r1, #204, 12 @ 0xcc00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fab8c <__cxa_atexit@plt+0x3ee7a8> │ │ │ │ - mvneq r7, #228, 2 @ 0x39 │ │ │ │ + mvneq r5, #24, 26 @ 0x600 │ │ │ │ ldr pc, [pc, #-4] @ 3fab94 <__cxa_atexit@plt+0x3ee7b0> │ │ │ │ - orreq r2, r0, #164, 14 @ 0x2900000 │ │ │ │ + @ instruction: 0x03bf1008 │ │ │ │ ldr pc, [pc, #-4] @ 3fab9c <__cxa_atexit@plt+0x3ee7b8> │ │ │ │ - biceq r5, r6, #36, 2 │ │ │ │ + biceq r4, pc, #16, 18 @ 0x40000 │ │ │ │ ldr pc, [pc, #-4] @ 3faba4 <__cxa_atexit@plt+0x3ee7c0> │ │ │ │ - orrseq r3, r9, #240 @ 0xf0 │ │ │ │ + bicseq r9, r0, #132, 10 @ 0x21000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fabac <__cxa_atexit@plt+0x3ee7c8> │ │ │ │ - mvneq pc, #236, 24 @ 0xec00 │ │ │ │ + biceq fp, lr, #168, 24 @ 0xa800 │ │ │ │ ldr pc, [pc, #-4] @ 3fabb4 <__cxa_atexit@plt+0x3ee7d0> │ │ │ │ - tsteq r0, #240, 16 @ 0xf00000 │ │ │ │ + @ instruction: 0x03bf271c │ │ │ │ ldr pc, [pc, #-4] @ 3fabbc <__cxa_atexit@plt+0x3ee7d8> │ │ │ │ - orrseq r3, r9, #88, 8 @ 0x58000000 │ │ │ │ + @ instruction: 0x03bf6ce4 │ │ │ │ ldr pc, [pc, #-4] @ 3fabc4 <__cxa_atexit@plt+0x3ee7e0> │ │ │ │ - orrseq r3, r9, #32, 12 @ 0x2000000 │ │ │ │ + biceq r3, lr, #12, 6 @ 0x30000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fabcc <__cxa_atexit@plt+0x3ee7e8> │ │ │ │ - cmneq r3, #28, 4 @ 0xc0000001 │ │ │ │ + biceq r6, r0, #240, 30 @ 0x3c0 │ │ │ │ ldr pc, [pc, #-4] @ 3fabd4 <__cxa_atexit@plt+0x3ee7f0> │ │ │ │ - orrseq lr, r7, #216, 4 @ 0x8000000d │ │ │ │ + mvneq r6, #240, 22 @ 0x3c000 │ │ │ │ ldr pc, [pc, #-4] @ 3fabdc <__cxa_atexit@plt+0x3ee7f8> │ │ │ │ - tsteq r0, #68 @ 0x44 │ │ │ │ + mvneq r5, #52, 30 @ 0xd0 │ │ │ │ ldr pc, [pc, #-4] @ 3fabe4 <__cxa_atexit@plt+0x3ee800> │ │ │ │ - mvneq pc, #104, 16 @ 0x680000 │ │ │ │ + mvneq r6, #68, 18 @ 0x110000 │ │ │ │ ldr pc, [pc, #-4] @ 3fabec <__cxa_atexit@plt+0x3ee808> │ │ │ │ - tsteq r2, #72, 26 @ 0x1200 │ │ │ │ + orreq r1, r0, #116, 26 @ 0x1d00 │ │ │ │ ldr pc, [pc, #-4] @ 3fabf4 <__cxa_atexit@plt+0x3ee810> │ │ │ │ - orreq r8, r6, #220, 12 @ 0xdc00000 │ │ │ │ + biceq r4, r6, #28, 14 @ 0x700000 │ │ │ │ ldr pc, [pc, #-4] @ 3fabfc <__cxa_atexit@plt+0x3ee818> │ │ │ │ - biceq r6, r2, #248, 6 @ 0xe0000003 │ │ │ │ + orrseq r2, r9, #216, 10 @ 0x36000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fac04 <__cxa_atexit@plt+0x3ee820> │ │ │ │ - rscseq r1, r3, #100, 26 @ 0x1900 │ │ │ │ + mvneq pc, #76, 8 @ 0x4c000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fac0c <__cxa_atexit@plt+0x3ee828> │ │ │ │ - rscseq r1, r3, #228, 24 @ 0xe400 │ │ │ │ + tsteq ip, #220, 18 @ 0x370000 │ │ │ │ ldr pc, [pc, #-4] @ 3fac14 <__cxa_atexit@plt+0x3ee830> │ │ │ │ - rscseq r8, r4, #204, 10 @ 0x33000000 │ │ │ │ + orrseq r2, r9, #64, 18 @ 0x100000 │ │ │ │ ldr pc, [pc, #-4] @ 3fac1c <__cxa_atexit@plt+0x3ee838> │ │ │ │ - rscseq r8, r4, #220, 8 @ 0xdc000000 │ │ │ │ + orrseq r2, r9, #8, 22 @ 0x2000 │ │ │ │ ldr pc, [pc, #-4] @ 3fac24 <__cxa_atexit@plt+0x3ee840> │ │ │ │ - rscseq r0, r4, #188, 6 @ 0xf0000002 │ │ │ │ + cmneq r3, #236, 14 @ 0x3b00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fac2c <__cxa_atexit@plt+0x3ee848> │ │ │ │ - rscseq r0, r4, #60, 8 @ 0x3c000000 │ │ │ │ + orrseq sp, r7, #192, 14 @ 0x3000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fac34 <__cxa_atexit@plt+0x3ee850> │ │ │ │ - rscseq r0, r4, #172, 8 @ 0xac000000 │ │ │ │ + tsteq ip, #48, 2 │ │ │ │ ldr pc, [pc, #-4] @ 3fac3c <__cxa_atexit@plt+0x3ee858> │ │ │ │ - rscseq r8, r3, #36, 8 @ 0x24000000 │ │ │ │ + mvneq lr, #200, 30 @ 0x320 │ │ │ │ ldr pc, [pc, #-4] @ 3fac44 <__cxa_atexit@plt+0x3ee860> │ │ │ │ - rscseq r8, r3, #164, 8 @ 0xa4000000 │ │ │ │ + tsteq lr, #140, 28 @ 0x8c0 │ │ │ │ ldr pc, [pc, #-4] @ 3fac4c <__cxa_atexit@plt+0x3ee868> │ │ │ │ - orrseq fp, r7, #136, 12 @ 0x8800000 │ │ │ │ + orreq r7, r6, #172, 24 @ 0xac00 │ │ │ │ ldr pc, [pc, #-4] @ 3fac54 <__cxa_atexit@plt+0x3ee870> │ │ │ │ - orrseq fp, r7, #104, 14 @ 0x1a00000 │ │ │ │ + biceq r5, r2, #240, 18 @ 0x3c0000 │ │ │ │ ldr pc, [pc, #-4] @ 3fac5c <__cxa_atexit@plt+0x3ee878> │ │ │ │ - orrseq fp, r7, #168, 10 @ 0x2a000000 │ │ │ │ + sbceq sl, sl, #244, 8 @ 0xf4000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fac64 <__cxa_atexit@plt+0x3ee880> │ │ │ │ - orrseq fp, r7, #40, 10 @ 0xa000000 │ │ │ │ + sbceq sl, sl, #116, 8 @ 0x74000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fac6c <__cxa_atexit@plt+0x3ee888> │ │ │ │ - tsteq r2, #132, 12 @ 0x8400000 │ │ │ │ + sbceq r0, ip, #92, 26 @ 0x1700 │ │ │ │ ldr pc, [pc, #-4] @ 3fac74 <__cxa_atexit@plt+0x3ee890> │ │ │ │ - rscseq sp, r2, #60, 24 @ 0x3c00 │ │ │ │ + sbceq r0, ip, #108, 24 @ 0x6c00 │ │ │ │ ldr pc, [pc, #-4] @ 3fac7c <__cxa_atexit@plt+0x3ee898> │ │ │ │ - rscseq sp, r2, #188, 24 @ 0xbc00 │ │ │ │ + sbceq r8, fp, #76, 22 @ 0x13000 │ │ │ │ ldr pc, [pc, #-4] @ 3fac84 <__cxa_atexit@plt+0x3ee8a0> │ │ │ │ - rscseq r1, r3, #212, 26 @ 0x3500 │ │ │ │ + sbceq r8, fp, #204, 22 @ 0x33000 │ │ │ │ ldr pc, [pc, #-4] @ 3fac8c <__cxa_atexit@plt+0x3ee8a8> │ │ │ │ - cmneq lr, #232, 6 @ 0xa0000003 │ │ │ │ + sbceq r8, fp, #60, 24 @ 0x3c00 │ │ │ │ ldr pc, [pc, #-4] @ 3fac94 <__cxa_atexit@plt+0x3ee8b0> │ │ │ │ - cmneq lr, #104, 8 @ 0x68000000 │ │ │ │ + sbceq r0, fp, #180, 22 @ 0x2d000 │ │ │ │ ldr pc, [pc, #-4] @ 3fac9c <__cxa_atexit@plt+0x3ee8b8> │ │ │ │ - rscseq r8, r3, #20, 10 @ 0x5000000 │ │ │ │ + sbceq r0, fp, #52, 24 @ 0x3400 │ │ │ │ ldr pc, [pc, #-4] @ 3faca4 <__cxa_atexit@plt+0x3ee8c0> │ │ │ │ - rscseq r8, r4, #172, 12 @ 0xac00000 │ │ │ │ + orrseq sl, r7, #112, 22 @ 0x1c000 │ │ │ │ ldr pc, [pc, #-4] @ 3facac <__cxa_atexit@plt+0x3ee8c8> │ │ │ │ - rscseq r8, r4, #60, 12 @ 0x3c00000 │ │ │ │ + orrseq sl, r7, #80, 24 @ 0x5000 │ │ │ │ ldr pc, [pc, #-4] @ 3facb4 <__cxa_atexit@plt+0x3ee8d0> │ │ │ │ - rscseq r8, r4, #92, 8 @ 0x5c000000 │ │ │ │ + orrseq sl, r7, #144, 20 @ 0x90000 │ │ │ │ ldr pc, [pc, #-4] @ 3facbc <__cxa_atexit@plt+0x3ee8d8> │ │ │ │ - moveq r0, #240, 22 @ 0x3c000 │ │ │ │ + orrseq sl, r7, #16, 20 @ 0x10000 │ │ │ │ ldr pc, [pc, #-4] @ 3facc4 <__cxa_atexit@plt+0x3ee8e0> │ │ │ │ - biceq r7, r1, #200 @ 0xc8 │ │ │ │ + tsteq lr, #200, 14 @ 0x3200000 │ │ │ │ ldr pc, [pc, #-4] @ 3faccc <__cxa_atexit@plt+0x3ee8e8> │ │ │ │ - biceq r6, lr, #44, 18 @ 0xb0000 │ │ │ │ + sbceq r6, sl, #204, 6 @ 0x30000003 │ │ │ │ ldr pc, [pc, #-4] @ 3facd4 <__cxa_atexit@plt+0x3ee8f0> │ │ │ │ - @ instruction: 0x03bf41f8 │ │ │ │ + sbceq r6, sl, #76, 8 @ 0x4c000000 │ │ │ │ ldr pc, [pc, #-4] @ 3facdc <__cxa_atexit@plt+0x3ee8f8> │ │ │ │ - cmneq r3, #76 @ 0x4c │ │ │ │ + sbceq sl, sl, #100, 10 @ 0x19000000 │ │ │ │ ldr pc, [pc, #-4] @ 3face4 <__cxa_atexit@plt+0x3ee900> │ │ │ │ - mvneq r5, #-989855744 @ 0xc5000000 │ │ │ │ + cmneq lr, #184, 18 @ 0x2e0000 │ │ │ │ ldr pc, [pc, #-4] @ 3facec <__cxa_atexit@plt+0x3ee908> │ │ │ │ - teqeq r8, #172, 16 @ 0xac0000 │ │ │ │ + cmneq lr, #56, 20 @ 0x38000 │ │ │ │ ldr pc, [pc, #-4] @ 3facf4 <__cxa_atexit@plt+0x3ee910> │ │ │ │ - sbcseq sp, r9, #92, 12 @ 0x5c00000 │ │ │ │ + sbceq r0, fp, #164, 24 @ 0xa400 │ │ │ │ ldr pc, [pc, #-4] @ 3facfc <__cxa_atexit@plt+0x3ee918> │ │ │ │ - sbcseq r5, r8, #208, 14 @ 0x3400000 │ │ │ │ + sbceq r0, ip, #60, 28 @ 0x3c0 │ │ │ │ ldr pc, [pc, #-4] @ 3fad04 <__cxa_atexit@plt+0x3ee920> │ │ │ │ - sbcseq r5, r5, #240, 24 @ 0xf000 │ │ │ │ + sbceq r0, ip, #204, 26 @ 0x3300 │ │ │ │ ldr pc, [pc, #-4] @ 3fad0c <__cxa_atexit@plt+0x3ee928> │ │ │ │ - orrseq r7, fp, #144, 2 @ 0x24 │ │ │ │ + sbceq r0, ip, #236, 22 @ 0x3b000 │ │ │ │ ldr pc, [pc, #-4] @ 3fad14 <__cxa_atexit@plt+0x3ee930> │ │ │ │ - teqeq r6, #248, 24 @ 0xf800 │ │ │ │ + moveq r0, #232, 2 @ 0x3a │ │ │ │ ldr pc, [pc, #-4] @ 3fad1c <__cxa_atexit@plt+0x3ee938> │ │ │ │ - teqeq r8, #132, 14 @ 0x2100000 │ │ │ │ + biceq r6, r1, #192, 12 @ 0xc000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fad24 <__cxa_atexit@plt+0x3ee940> │ │ │ │ - teqeq lr, #212, 22 @ 0x35000 │ │ │ │ + biceq r5, lr, #36, 30 @ 0x90 │ │ │ │ ldr pc, [pc, #-4] @ 3fad2c <__cxa_atexit@plt+0x3ee948> │ │ │ │ - cmneq r8, #252, 20 @ 0xfc000 │ │ │ │ + @ instruction: 0x03bf37f0 │ │ │ │ ldr pc, [pc, #-4] @ 3fad34 <__cxa_atexit@plt+0x3ee950> │ │ │ │ - teqeq r6, #88, 24 @ 0x5800 │ │ │ │ + cmneq r3, #28, 12 @ 0x1c00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fad3c <__cxa_atexit@plt+0x3ee958> │ │ │ │ - orrseq sp, r7, #96, 14 @ 0x1800000 │ │ │ │ + mvneq r4, #9472 @ 0x2500 │ │ │ │ ldr pc, [pc, #-4] @ 3fad44 <__cxa_atexit@plt+0x3ee960> │ │ │ │ - sbcseq r8, r4, #188, 28 @ 0xbc0 │ │ │ │ + movweq r1, #15704 @ 0x3d58 │ │ │ │ ldr pc, [pc, #-4] @ 3fad4c <__cxa_atexit@plt+0x3ee968> │ │ │ │ - sbcseq fp, r4, #92, 6 @ 0x70000001 │ │ │ │ + rsceq r5, fp, #220, 8 @ 0xdc000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fad54 <__cxa_atexit@plt+0x3ee970> │ │ │ │ - sbcseq r5, sp, #156, 30 @ 0x270 │ │ │ │ + rsceq sp, r9, #80, 12 @ 0x5000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fad5c <__cxa_atexit@plt+0x3ee978> │ │ │ │ - sbcseq r5, sp, #0 │ │ │ │ + rsceq sp, r6, #112, 22 @ 0x1c000 │ │ │ │ ldr pc, [pc, #-4] @ 3fad64 <__cxa_atexit@plt+0x3ee980> │ │ │ │ - teqeq r5, #108, 4 @ 0xc0000006 │ │ │ │ + orrseq r6, fp, #120, 12 @ 0x7800000 │ │ │ │ ldr pc, [pc, #-4] @ 3fad6c <__cxa_atexit@plt+0x3ee988> │ │ │ │ - teqeq r8, #28, 24 @ 0x1c00 │ │ │ │ + movweq r6, #4516 @ 0x11a4 │ │ │ │ ldr pc, [pc, #-4] @ 3fad74 <__cxa_atexit@plt+0x3ee990> │ │ │ │ - teqeq r8, #252, 10 @ 0x3f000000 │ │ │ │ + movweq r8, #15408 @ 0x3c30 │ │ │ │ ldr pc, [pc, #-4] @ 3fad7c <__cxa_atexit@plt+0x3ee998> │ │ │ │ - teqeq r5, #236, 26 @ 0x3b00 │ │ │ │ + movweq r9, #36992 @ 0x9080 │ │ │ │ ldr pc, [pc, #-4] @ 3fad84 <__cxa_atexit@plt+0x3ee9a0> │ │ │ │ - teqeq r3, #16, 6 @ 0x40000000 │ │ │ │ + cmneq r8, #204 @ 0xcc │ │ │ │ ldr pc, [pc, #-4] @ 3fad8c <__cxa_atexit@plt+0x3ee9a8> │ │ │ │ - teqeq sp, #96, 30 @ 0x180 │ │ │ │ + movweq r8, #4356 @ 0x1104 │ │ │ │ ldr pc, [pc, #-4] @ 3fad94 <__cxa_atexit@plt+0x3ee9b0> │ │ │ │ - teqeq r2, #16, 14 @ 0x400000 │ │ │ │ + orrseq ip, r7, #72, 24 @ 0x4800 │ │ │ │ ldr pc, [pc, #-4] @ 3fad9c <__cxa_atexit@plt+0x3ee9b8> │ │ │ │ - teqeq r4, #220, 2 @ 0x37 │ │ │ │ + rsceq r0, r6, #164, 30 @ 0x290 │ │ │ │ ldr pc, [pc, #-4] @ 3fada4 <__cxa_atexit@plt+0x3ee9c0> │ │ │ │ - teqeq r4, #100, 28 @ 0x640 │ │ │ │ + rsceq r3, r6, #68, 8 @ 0x44000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fadac <__cxa_atexit@plt+0x3ee9c8> │ │ │ │ - teqeq r5, #248, 26 @ 0x3e00 │ │ │ │ + rsceq sp, lr, #28, 28 @ 0x1c0 │ │ │ │ ldr pc, [pc, #-4] @ 3fadb4 <__cxa_atexit@plt+0x3ee9d0> │ │ │ │ - teqeq r5, #96, 18 @ 0x180000 │ │ │ │ + rsceq ip, lr, #128, 28 @ 0x800 │ │ │ │ ldr pc, [pc, #-4] @ 3fadbc <__cxa_atexit@plt+0x3ee9d8> │ │ │ │ - tsteq r5, #100, 28 @ 0x640 │ │ │ │ + movweq lr, #1816 @ 0x718 │ │ │ │ ldr pc, [pc, #-4] @ 3fadc4 <__cxa_atexit@plt+0x3ee9e0> │ │ │ │ - tsteq r6, #104, 28 @ 0x680 │ │ │ │ + movweq ip, #12488 @ 0x30c8 │ │ │ │ ldr pc, [pc, #-4] @ 3fadcc <__cxa_atexit@plt+0x3ee9e8> │ │ │ │ - msreq CPSR_x, #172, 30 @ 0x2b0 │ │ │ │ + movweq r8, #15016 @ 0x3aa8 │ │ │ │ ldr pc, [pc, #-4] @ 3fadd4 <__cxa_atexit@plt+0x3ee9f0> │ │ │ │ - @ instruction: 0x032637ec │ │ │ │ + movweq pc, #664 @ 0x298 @ │ │ │ │ ldr pc, [pc, #-4] @ 3faddc <__cxa_atexit@plt+0x3ee9f8> │ │ │ │ - tsteq r6, #108, 10 @ 0x1b000000 │ │ │ │ + rscseq fp, lr, #188, 14 @ 0x2f00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fade4 <__cxa_atexit@plt+0x3eea00> │ │ │ │ - mvneq r8, #4, 8 @ 0x4000000 │ │ │ │ + movweq r0, #37900 @ 0x940c │ │ │ │ ldr pc, [pc, #-4] @ 3fadec <__cxa_atexit@plt+0x3eea08> │ │ │ │ - @ instruction: 0x03b80c88 │ │ │ │ + rscseq lr, sp, #188, 22 @ 0x2f000 │ │ │ │ ldr pc, [pc, #-4] @ 3fadf4 <__cxa_atexit@plt+0x3eea10> │ │ │ │ - orrseq r8, r1, #124 @ 0x7c │ │ │ │ + rscseq r5, pc, #136, 12 @ 0x8800000 │ │ │ │ ldr pc, [pc, #-4] @ 3fadfc <__cxa_atexit@plt+0x3eea18> │ │ │ │ - orreq r0, sl, #4, 2 │ │ │ │ + rscseq sl, pc, #16, 6 @ 0x40000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fae04 <__cxa_atexit@plt+0x3eea20> │ │ │ │ - orrseq r7, r1, #252, 30 @ 0x3f0 │ │ │ │ + movweq sp, #676 @ 0x2a4 │ │ │ │ ldr pc, [pc, #-4] @ 3fae0c <__cxa_atexit@plt+0x3eea28> │ │ │ │ - rscseq ip, sl, #128, 28 @ 0x800 │ │ │ │ + movweq ip, #3596 @ 0xe0c │ │ │ │ ldr pc, [pc, #-4] @ 3fae14 <__cxa_atexit@plt+0x3eea30> │ │ │ │ - rscseq r3, fp, #96 @ 0x60 │ │ │ │ + @ instruction: 0x03211f70 │ │ │ │ ldr pc, [pc, #-4] @ 3fae1c <__cxa_atexit@plt+0x3eea38> │ │ │ │ - rscseq ip, r8, #140, 6 @ 0x30000002 │ │ │ │ + @ instruction: 0x03223f74 │ │ │ │ ldr pc, [pc, #-4] @ 3fae24 <__cxa_atexit@plt+0x3eea40> │ │ │ │ - rscseq sl, ip, #200, 8 @ 0xc8000000 │ │ │ │ + @ instruction: 0x032ec0b8 │ │ │ │ ldr pc, [pc, #-4] @ 3fae2c <__cxa_atexit@plt+0x3eea48> │ │ │ │ - rscseq ip, sp, #20, 6 @ 0x50000000 │ │ │ │ + teqpeq r1, #248, 16 @ p-variant is OBSOLETE @ 0xf80000 │ │ │ │ ldr pc, [pc, #-4] @ 3fae34 <__cxa_atexit@plt+0x3eea50> │ │ │ │ - rscseq r9, r9, #100, 24 @ 0x6400 │ │ │ │ + @ instruction: 0x03226678 │ │ │ │ ldr pc, [pc, #-4] @ 3fae3c <__cxa_atexit@plt+0x3eea58> │ │ │ │ - rscseq r1, sl, #28, 28 @ 0x1c0 │ │ │ │ + mvneq r7, #100, 22 @ 0x19000 │ │ │ │ ldr pc, [pc, #-4] @ 3fae44 <__cxa_atexit@plt+0x3eea60> │ │ │ │ - rscseq r8, r7, #112, 20 @ 0x70000 │ │ │ │ + @ instruction: 0x03b80280 │ │ │ │ ldr pc, [pc, #-4] @ 3fae4c <__cxa_atexit@plt+0x3eea68> │ │ │ │ - bicseq r9, sl, #224, 30 @ 0x380 │ │ │ │ + orrseq r7, r1, #76, 12 @ 0x4c00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fae54 <__cxa_atexit@plt+0x3eea70> │ │ │ │ - bicseq r5, ip, #44, 18 @ 0xb0000 │ │ │ │ + orreq pc, r9, #212, 12 @ 0xd400000 │ │ │ │ ldr pc, [pc, #-4] @ 3fae5c <__cxa_atexit@plt+0x3eea78> │ │ │ │ - bicseq r2, ip, #56, 6 @ 0xe0000000 │ │ │ │ + orrseq r7, r1, #204, 10 @ 0x33000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fae64 <__cxa_atexit@plt+0x3eea80> │ │ │ │ - bicseq r7, ip, #36, 10 @ 0x9000000 │ │ │ │ + sbcseq r5, r2, #16, 12 @ 0x1000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fae6c <__cxa_atexit@plt+0x3eea88> │ │ │ │ - bicseq r2, ip, #84, 28 @ 0x540 │ │ │ │ + sbcseq fp, r2, #240, 14 @ 0x3c00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fae74 <__cxa_atexit@plt+0x3eea90> │ │ │ │ - bicseq r3, ip, #188, 6 @ 0xf0000002 │ │ │ │ + sbcseq r4, r0, #28, 22 @ 0x7000 │ │ │ │ ldr pc, [pc, #-4] @ 3fae7c <__cxa_atexit@plt+0x3eea98> │ │ │ │ - bicseq r3, sl, #16, 4 │ │ │ │ + sbcseq r2, r4, #88, 24 @ 0x5800 │ │ │ │ ldr pc, [pc, #-4] @ 3fae84 <__cxa_atexit@plt+0x3eeaa0> │ │ │ │ - biceq sp, r2, #92, 24 @ 0x5c00 │ │ │ │ + sbcseq r4, r5, #164, 20 @ 0xa4000 │ │ │ │ ldr pc, [pc, #-4] @ 3fae8c <__cxa_atexit@plt+0x3eeaa8> │ │ │ │ - biceq fp, r2, #16, 30 @ 0x40 │ │ │ │ + sbcseq r2, r1, #244, 6 @ 0xd0000003 │ │ │ │ ldr pc, [pc, #-4] @ 3fae94 <__cxa_atexit@plt+0x3eeab0> │ │ │ │ - bicseq r9, fp, #96, 6 @ 0x80000001 │ │ │ │ + sbcseq sl, r1, #172, 10 @ 0x2b000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fae9c <__cxa_atexit@plt+0x3eeab8> │ │ │ │ - @ instruction: 0x03bed06c │ │ │ │ + sbceq r1, pc, #0, 4 │ │ │ │ ldr pc, [pc, #-4] @ 3faea4 <__cxa_atexit@plt+0x3eeac0> │ │ │ │ - bicseq r8, ip, #216, 18 @ 0x360000 │ │ │ │ + bicseq r9, sl, #248, 6 @ 0xe0000003 │ │ │ │ ldr pc, [pc, #-4] @ 3faeac <__cxa_atexit@plt+0x3eeac8> │ │ │ │ - movteq r5, #48392 @ 0xbd08 │ │ │ │ + bicseq r5, ip, #140 @ 0x8c │ │ │ │ ldr pc, [pc, #-4] @ 3faeb4 <__cxa_atexit@plt+0x3eead0> │ │ │ │ - movteq r7, #42000 @ 0xa410 │ │ │ │ + bicseq r1, ip, #152, 20 @ 0x98000 │ │ │ │ ldr pc, [pc, #-4] @ 3faebc <__cxa_atexit@plt+0x3eead8> │ │ │ │ - cmpeq sp, #60, 30 @ 0xf0 │ │ │ │ + bicseq r6, ip, #132, 24 @ 0x8400 │ │ │ │ ldr pc, [pc, #-4] @ 3faec4 <__cxa_atexit@plt+0x3eeae0> │ │ │ │ - teqeq lr, #152, 2 @ 0x26 │ │ │ │ + bicseq r2, ip, #180, 10 @ 0x2d000000 │ │ │ │ ldr pc, [pc, #-4] @ 3faecc <__cxa_atexit@plt+0x3eeae8> │ │ │ │ - rsceq pc, r2, #68, 10 @ 0x11000000 │ │ │ │ + bicseq r2, ip, #28, 22 @ 0x7000 │ │ │ │ ldr pc, [pc, #-4] @ 3faed4 <__cxa_atexit@plt+0x3eeaf0> │ │ │ │ - bicseq pc, ip, #44, 6 @ 0xb0000000 │ │ │ │ + bicseq r2, sl, #40, 12 @ 0x2800000 │ │ │ │ ldr pc, [pc, #-4] @ 3faedc <__cxa_atexit@plt+0x3eeaf8> │ │ │ │ - rsceq lr, r2, #128, 28 @ 0x800 │ │ │ │ + biceq sp, r2, #84, 4 @ 0x40000005 │ │ │ │ ldr pc, [pc, #-4] @ 3faee4 <__cxa_atexit@plt+0x3eeb00> │ │ │ │ - bicseq fp, ip, #240, 28 @ 0xf00 │ │ │ │ + biceq fp, r2, #8, 10 @ 0x2000000 │ │ │ │ ldr pc, [pc, #-4] @ 3faeec <__cxa_atexit@plt+0x3eeb08> │ │ │ │ - bicseq ip, fp, #36, 4 @ 0x40000002 │ │ │ │ + bicseq r8, fp, #192, 20 @ 0xc0000 │ │ │ │ ldr pc, [pc, #-4] @ 3faef4 <__cxa_atexit@plt+0x3eeb10> │ │ │ │ - rsceq r9, r7, #132, 26 @ 0x2100 │ │ │ │ + @ instruction: 0x03bec664 │ │ │ │ ldr pc, [pc, #-4] @ 3faefc <__cxa_atexit@plt+0x3eeb18> │ │ │ │ - rsceq r5, r3, #204, 10 @ 0x33000000 │ │ │ │ + bicseq r8, ip, #56, 2 │ │ │ │ ldr pc, [pc, #-4] @ 3faf04 <__cxa_atexit@plt+0x3eeb20> │ │ │ │ - teqeq r5, #0, 26 │ │ │ │ + movteq r5, #45848 @ 0xb318 │ │ │ │ ldr pc, [pc, #-4] @ 3faf0c <__cxa_atexit@plt+0x3eeb28> │ │ │ │ - @ instruction: 0x03a548f0 │ │ │ │ + movteq r6, #43552 @ 0xaa20 │ │ │ │ ldr pc, [pc, #-4] @ 3faf14 <__cxa_atexit@plt+0x3eeb30> │ │ │ │ - @ instruction: 0x03a17a1c │ │ │ │ + cmpeq sp, #12, 10 @ 0x3000000 │ │ │ │ ldr pc, [pc, #-4] @ 3faf1c <__cxa_atexit@plt+0x3eeb38> │ │ │ │ - biceq r8, r2, #156, 28 @ 0x9c0 │ │ │ │ + teqeq lr, #168, 14 @ 0x2a00000 │ │ │ │ ldr pc, [pc, #-4] @ 3faf24 <__cxa_atexit@plt+0x3eeb40> │ │ │ │ - biceq sp, lr, #56, 28 @ 0x380 │ │ │ │ + rscseq r7, r4, #196, 6 @ 0x10000003 │ │ │ │ ldr pc, [pc, #-4] @ 3faf2c <__cxa_atexit@plt+0x3eeb48> │ │ │ │ - bicseq fp, ip, #188, 2 @ 0x2f │ │ │ │ + bicseq lr, ip, #140, 20 @ 0x8c000 │ │ │ │ ldr pc, [pc, #-4] @ 3faf34 <__cxa_atexit@plt+0x3eeb50> │ │ │ │ - biceq ip, r2, #216, 24 @ 0xd800 │ │ │ │ + rscseq r6, r4, #0, 26 │ │ │ │ ldr pc, [pc, #-4] @ 3faf3c <__cxa_atexit@plt+0x3eeb58> │ │ │ │ - sbceq sp, r3, #24, 30 @ 0x60 │ │ │ │ + bicseq fp, ip, #80, 12 @ 0x5000000 │ │ │ │ ldr pc, [pc, #-4] @ 3faf44 <__cxa_atexit@plt+0x3eeb60> │ │ │ │ - bicseq pc, ip, #212, 8 @ 0xd4000000 │ │ │ │ + bicseq fp, fp, #132, 18 @ 0x210000 │ │ │ │ ldr pc, [pc, #-4] @ 3faf4c <__cxa_atexit@plt+0x3eeb68> │ │ │ │ - bicseq pc, ip, #80, 2 │ │ │ │ + rscseq r1, r9, #4, 24 @ 0x400 │ │ │ │ ldr pc, [pc, #-4] @ 3faf54 <__cxa_atexit@plt+0x3eeb70> │ │ │ │ - bicseq pc, ip, #72, 12 @ 0x4800000 │ │ │ │ + rscseq sp, r4, #76, 8 @ 0x4c000000 │ │ │ │ ldr pc, [pc, #-4] @ 3faf5c <__cxa_atexit@plt+0x3eeb78> │ │ │ │ - biceq r9, r2, #60, 14 @ 0xf00000 │ │ │ │ + movweq sp, #428 @ 0x1ac │ │ │ │ ldr pc, [pc, #-4] @ 3faf64 <__cxa_atexit@plt+0x3eeb80> │ │ │ │ - bicseq r2, ip, #196, 16 @ 0xc40000 │ │ │ │ + @ instruction: 0x03a53ee8 │ │ │ │ ldr pc, [pc, #-4] @ 3faf6c <__cxa_atexit@plt+0x3eeb88> │ │ │ │ - @ instruction: 0x03a1ed44 │ │ │ │ + @ instruction: 0x03a17014 │ │ │ │ ldr pc, [pc, #-4] @ 3faf74 <__cxa_atexit@plt+0x3eeb90> │ │ │ │ - @ instruction: 0x03a1f020 │ │ │ │ + biceq r8, r2, #148, 8 @ 0x94000000 │ │ │ │ ldr pc, [pc, #-4] @ 3faf7c <__cxa_atexit@plt+0x3eeb98> │ │ │ │ - @ instruction: 0x03a1d38c │ │ │ │ + biceq sp, lr, #48, 8 @ 0x30000000 │ │ │ │ ldr pc, [pc, #-4] @ 3faf84 <__cxa_atexit@plt+0x3eeba0> │ │ │ │ - mvneq lr, #48, 6 @ 0xc0000000 │ │ │ │ + bicseq sl, ip, #28, 18 @ 0x70000 │ │ │ │ ldr pc, [pc, #-4] @ 3faf8c <__cxa_atexit@plt+0x3eeba8> │ │ │ │ - @ instruction: 0x03a1d664 │ │ │ │ + biceq ip, r2, #208, 4 │ │ │ │ ldr pc, [pc, #-4] @ 3faf94 <__cxa_atexit@plt+0x3eebb0> │ │ │ │ - orrseq lr, pc, #32, 18 @ 0x80000 │ │ │ │ + sbceq sp, r3, #8, 10 @ 0x2000000 │ │ │ │ ldr pc, [pc, #-4] @ 3faf9c <__cxa_atexit@plt+0x3eebb8> │ │ │ │ - biceq r8, r2, #28, 30 @ 0x70 │ │ │ │ + bicseq lr, ip, #52, 24 @ 0x3400 │ │ │ │ ldr pc, [pc, #-4] @ 3fafa4 <__cxa_atexit@plt+0x3eebc0> │ │ │ │ - biceq r9, r2, #44, 6 @ 0xb0000000 │ │ │ │ + bicseq lr, ip, #176, 16 @ 0xb00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fafac <__cxa_atexit@plt+0x3eebc8> │ │ │ │ - biceq r9, r2, #76, 4 @ 0xc0000004 │ │ │ │ + bicseq lr, ip, #168, 26 @ 0x2a00 │ │ │ │ ldr pc, [pc, #-4] @ 3fafb4 <__cxa_atexit@plt+0x3eebd0> │ │ │ │ - @ instruction: 0x03a17bfc │ │ │ │ + biceq r8, r2, #52, 26 @ 0xd00 │ │ │ │ ldr pc, [pc, #-4] @ 3fafbc <__cxa_atexit@plt+0x3eebd8> │ │ │ │ - @ instruction: 0x03a17b1c │ │ │ │ + bicseq r2, ip, #36 @ 0x24 │ │ │ │ ldr pc, [pc, #-4] @ 3fafc4 <__cxa_atexit@plt+0x3eebe0> │ │ │ │ - @ instruction: 0x03a17b8c │ │ │ │ + @ instruction: 0x03a1e33c │ │ │ │ ldr pc, [pc, #-4] @ 3fafcc <__cxa_atexit@plt+0x3eebe8> │ │ │ │ - @ instruction: 0x03be36a4 │ │ │ │ + @ instruction: 0x03a1e618 │ │ │ │ ldr pc, [pc, #-4] @ 3fafd4 <__cxa_atexit@plt+0x3eebf0> │ │ │ │ - biceq r9, r3, #76, 10 @ 0x13000000 │ │ │ │ + @ instruction: 0x03a1c984 │ │ │ │ ldr pc, [pc, #-4] @ 3fafdc <__cxa_atexit@plt+0x3eebf8> │ │ │ │ - @ instruction: 0x03becd44 │ │ │ │ + mvneq sp, #144, 20 @ 0x90000 │ │ │ │ ldr pc, [pc, #-4] @ 3fafe4 <__cxa_atexit@plt+0x3eec00> │ │ │ │ - biceq r9, r2, #28, 30 @ 0x70 │ │ │ │ + @ instruction: 0x03a1cc5c │ │ │ │ ldr pc, [pc, #-4] @ 3fafec <__cxa_atexit@plt+0x3eec08> │ │ │ │ - biceq r2, r5, #100, 10 @ 0x19000000 │ │ │ │ + orrseq sp, pc, #24, 30 @ 0x60 │ │ │ │ ldr pc, [pc, #-4] @ 3faff4 <__cxa_atexit@plt+0x3eec10> │ │ │ │ - orrseq fp, r7, #24, 12 @ 0x1800000 │ │ │ │ + biceq r8, r2, #20, 10 @ 0x5000000 │ │ │ │ ldr pc, [pc, #-4] @ 3faffc <__cxa_atexit@plt+0x3eec18> │ │ │ │ - mvneq pc, #108 @ 0x6c │ │ │ │ + biceq r8, r2, #36, 18 @ 0x90000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb004 <__cxa_atexit@plt+0x3eec20> │ │ │ │ - @ instruction: 0x03bf1a80 │ │ │ │ + biceq r8, r2, #68, 16 @ 0x440000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb00c <__cxa_atexit@plt+0x3eec28> │ │ │ │ - mvneq lr, #108, 18 @ 0x1b0000 │ │ │ │ + @ instruction: 0x03a171f4 │ │ │ │ ldr pc, [pc, #-4] @ 3fb014 <__cxa_atexit@plt+0x3eec30> │ │ │ │ - mvneq lr, #252, 16 @ 0xfc0000 │ │ │ │ + @ instruction: 0x03a17114 │ │ │ │ ldr pc, [pc, #-4] @ 3fb01c <__cxa_atexit@plt+0x3eec38> │ │ │ │ - mvneq pc, #100, 8 @ 0x64000000 │ │ │ │ + @ instruction: 0x03a17184 │ │ │ │ ldr pc, [pc, #-4] @ 3fb024 <__cxa_atexit@plt+0x3eec40> │ │ │ │ - mvneq pc, #220, 10 @ 0x37000000 │ │ │ │ + @ instruction: 0x03be2c9c │ │ │ │ ldr pc, [pc, #-4] @ 3fb02c <__cxa_atexit@plt+0x3eec48> │ │ │ │ - mvneq lr, #216, 30 @ 0x360 │ │ │ │ + biceq r8, r3, #68, 22 @ 0x11000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb034 <__cxa_atexit@plt+0x3eec50> │ │ │ │ - mvneq pc, #220 @ 0xdc │ │ │ │ + @ instruction: 0x03bec33c │ │ │ │ ldr pc, [pc, #-4] @ 3fb03c <__cxa_atexit@plt+0x3eec58> │ │ │ │ - mvneq pc, #116, 2 │ │ │ │ + biceq r9, r2, #20, 10 @ 0x5000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb044 <__cxa_atexit@plt+0x3eec60> │ │ │ │ - mvneq pc, #236, 4 @ 0xc000000e │ │ │ │ + biceq r1, r5, #92, 22 @ 0x17000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb04c <__cxa_atexit@plt+0x3eec68> │ │ │ │ - orrseq fp, r7, #152, 30 @ 0x260 │ │ │ │ + orrseq sl, r7, #0, 22 │ │ │ │ ldr pc, [pc, #-4] @ 3fb054 <__cxa_atexit@plt+0x3eec70> │ │ │ │ - teqeq lr, #184 @ 0xb8 │ │ │ │ + mvneq lr, #204, 14 @ 0x3300000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb05c <__cxa_atexit@plt+0x3eec78> │ │ │ │ - cmpeq sp, #72, 12 @ 0x4800000 │ │ │ │ + @ instruction: 0x03bf1078 │ │ │ │ ldr pc, [pc, #-4] @ 3fb064 <__cxa_atexit@plt+0x3eec80> │ │ │ │ - movteq r0, #30212 @ 0x7604 │ │ │ │ + mvneq lr, #204 @ 0xcc │ │ │ │ ldr pc, [pc, #-4] @ 3fb06c <__cxa_atexit@plt+0x3eec88> │ │ │ │ - orreq r9, r5, #172, 12 @ 0xac00000 │ │ │ │ + mvneq lr, #92 @ 0x5c │ │ │ │ ldr pc, [pc, #-4] @ 3fb074 <__cxa_atexit@plt+0x3eec90> │ │ │ │ - biceq fp, lr, #216, 18 @ 0x360000 │ │ │ │ + mvneq lr, #196, 22 @ 0x31000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb07c <__cxa_atexit@plt+0x3eec98> │ │ │ │ - mvneq r0, #96, 22 @ 0x18000 │ │ │ │ + mvneq lr, #60, 26 @ 0xf00 │ │ │ │ ldr pc, [pc, #-4] @ 3fb084 <__cxa_atexit@plt+0x3eeca0> │ │ │ │ - mvneq pc, #240, 12 @ 0xf000000 │ │ │ │ + mvneq lr, #56, 14 @ 0xe00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb08c <__cxa_atexit@plt+0x3eeca8> │ │ │ │ - mvneq r8, #92, 18 @ 0x170000 │ │ │ │ + mvneq lr, #60, 16 @ 0x3c0000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb094 <__cxa_atexit@plt+0x3eecb0> │ │ │ │ - mvneq r2, #172, 28 @ 0xac0 │ │ │ │ + mvneq lr, #212, 16 @ 0xd40000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb09c <__cxa_atexit@plt+0x3eecb8> │ │ │ │ - mvneq pc, #212, 14 @ 0x3500000 │ │ │ │ + mvneq lr, #76, 20 @ 0x4c000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb0a4 <__cxa_atexit@plt+0x3eecc0> │ │ │ │ - mvneq pc, #136, 24 @ 0x8800 │ │ │ │ + orrseq fp, r7, #128, 8 @ 0x80000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb0ac <__cxa_atexit@plt+0x3eecc8> │ │ │ │ - mvneq pc, #208, 18 @ 0x340000 │ │ │ │ + teqeq lr, #200, 12 @ 0xc800000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb0b4 <__cxa_atexit@plt+0x3eecd0> │ │ │ │ - mvneq pc, #248, 14 @ 0x3e00000 │ │ │ │ + cmpeq sp, #24, 24 @ 0x1800 │ │ │ │ ldr pc, [pc, #-4] @ 3fb0bc <__cxa_atexit@plt+0x3eecd8> │ │ │ │ - mvneq pc, #80, 22 @ 0x14000 │ │ │ │ + movteq pc, #27668 @ 0x6c14 @ │ │ │ │ ldr pc, [pc, #-4] @ 3fb0c4 <__cxa_atexit@plt+0x3eece0> │ │ │ │ - mvneq r3, #72, 4 @ 0x80000004 │ │ │ │ + orreq r8, r5, #124, 24 @ 0x7c00 │ │ │ │ ldr pc, [pc, #-4] @ 3fb0cc <__cxa_atexit@plt+0x3eece8> │ │ │ │ - mvneq r1, #32, 4 │ │ │ │ + biceq sl, lr, #208, 30 @ 0x340 │ │ │ │ ldr pc, [pc, #-4] @ 3fb0d4 <__cxa_atexit@plt+0x3eecf0> │ │ │ │ - mvneq r0, #76, 14 @ 0x1300000 │ │ │ │ + mvneq r0, #192, 4 │ │ │ │ ldr pc, [pc, #-4] @ 3fb0dc <__cxa_atexit@plt+0x3eecf8> │ │ │ │ - mvneq r8, #216, 4 @ 0x8000000d │ │ │ │ + mvneq lr, #80, 28 @ 0x500 │ │ │ │ ldr pc, [pc, #-4] @ 3fb0e4 <__cxa_atexit@plt+0x3eed00> │ │ │ │ - mvneq r0, #108, 14 @ 0x1b00000 │ │ │ │ + mvneq r8, #188 @ 0xbc │ │ │ │ ldr pc, [pc, #-4] @ 3fb0ec <__cxa_atexit@plt+0x3eed08> │ │ │ │ - mvneq sp, #184, 12 @ 0xb800000 │ │ │ │ + mvneq r2, #12, 12 @ 0xc00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb0f4 <__cxa_atexit@plt+0x3eed10> │ │ │ │ - mvneq r3, #104, 28 @ 0x680 │ │ │ │ + mvneq lr, #52, 30 @ 0xd0 │ │ │ │ ldr pc, [pc, #-4] @ 3fb0fc <__cxa_atexit@plt+0x3eed18> │ │ │ │ - mvneq r4, #20, 2 │ │ │ │ + mvneq pc, #232, 6 @ 0xa0000003 │ │ │ │ ldr pc, [pc, #-4] @ 3fb104 <__cxa_atexit@plt+0x3eed20> │ │ │ │ - mvneq r3, #104, 30 @ 0x1a0 │ │ │ │ + mvneq pc, #48, 2 │ │ │ │ ldr pc, [pc, #-4] @ 3fb10c <__cxa_atexit@plt+0x3eed28> │ │ │ │ - mvneq r3, #252, 24 @ 0xfc00 │ │ │ │ + mvneq lr, #88, 30 @ 0x160 │ │ │ │ ldr pc, [pc, #-4] @ 3fb114 <__cxa_atexit@plt+0x3eed30> │ │ │ │ - mvneq ip, #44, 12 @ 0x2c00000 │ │ │ │ + mvneq pc, #176, 4 │ │ │ │ ldr pc, [pc, #-4] @ 3fb11c <__cxa_atexit@plt+0x3eed38> │ │ │ │ - mvneq ip, #28, 18 @ 0x70000 │ │ │ │ + mvneq r2, #168, 18 @ 0x2a0000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb124 <__cxa_atexit@plt+0x3eed40> │ │ │ │ - mvneq r5, #108, 26 @ 0x1b00 │ │ │ │ + mvneq r0, #128, 18 @ 0x200000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb12c <__cxa_atexit@plt+0x3eed48> │ │ │ │ - mvneq r6, #24 │ │ │ │ + mvneq pc, #172, 28 @ 0xac0 │ │ │ │ ldr pc, [pc, #-4] @ 3fb134 <__cxa_atexit@plt+0x3eed50> │ │ │ │ - mvneq r5, #108, 28 @ 0x6c0 │ │ │ │ + mvneq r7, #56, 20 @ 0x38000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb13c <__cxa_atexit@plt+0x3eed58> │ │ │ │ - mvneq r5, #0, 24 │ │ │ │ + mvneq pc, #204, 28 @ 0xcc0 │ │ │ │ ldr pc, [pc, #-4] @ 3fb144 <__cxa_atexit@plt+0x3eed60> │ │ │ │ - mvneq r8, #152, 24 @ 0x9800 │ │ │ │ + mvneq ip, #24, 28 @ 0x180 │ │ │ │ ldr pc, [pc, #-4] @ 3fb14c <__cxa_atexit@plt+0x3eed68> │ │ │ │ - mvneq r1, #172, 4 @ 0xc000000a │ │ │ │ + mvneq r3, #200, 10 @ 0x32000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb154 <__cxa_atexit@plt+0x3eed70> │ │ │ │ - mvneq ip, #8, 24 @ 0x800 │ │ │ │ + mvneq r3, #116, 16 @ 0x740000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb15c <__cxa_atexit@plt+0x3eed78> │ │ │ │ - mvneq r0, #0, 30 │ │ │ │ + mvneq r3, #200, 12 @ 0xc800000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb164 <__cxa_atexit@plt+0x3eed80> │ │ │ │ - mvneq r0, #168, 30 @ 0x2a0 │ │ │ │ + mvneq r3, #92, 8 @ 0x5c000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb16c <__cxa_atexit@plt+0x3eed88> │ │ │ │ - mvneq r0, #208 @ 0xd0 │ │ │ │ + mvneq fp, #140, 26 @ 0x2300 │ │ │ │ ldr pc, [pc, #-4] @ 3fb174 <__cxa_atexit@plt+0x3eed90> │ │ │ │ - mvneq sp, #16, 26 @ 0x400 │ │ │ │ + mvneq ip, #124 @ 0x7c │ │ │ │ ldr pc, [pc, #-4] @ 3fb17c <__cxa_atexit@plt+0x3eed98> │ │ │ │ - mvneq r5, #216, 18 @ 0x360000 │ │ │ │ + mvneq r5, #204, 8 @ 0xcc000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb184 <__cxa_atexit@plt+0x3eeda0> │ │ │ │ - mvneq r1, #196, 30 @ 0x310 │ │ │ │ + mvneq r5, #120, 14 @ 0x1e00000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb18c <__cxa_atexit@plt+0x3eeda8> │ │ │ │ - mvneq r1, #24, 24 @ 0x1800 │ │ │ │ + mvneq r5, #204, 10 @ 0x33000000 │ │ │ │ ldr pc, [pc, #-4] @ 3fb194 <__cxa_atexit@plt+0x3eedb0> │ │ │ │ - mvneq r1, #192, 24 @ 0xc000 │ │ │ │ + mvneq r5, #96, 6 @ 0x80000001 │ │ │ │ ldr pc, [pc, #-4] @ 3fb19c <__cxa_atexit@plt+0x3eedb8> │ │ │ │ - mvneq r2, #208, 18 @ 0x340000 │ │ │ │ + mvneq r8, #248, 6 @ 0xe0000003 │ │ │ │ ldr pc, [pc, #-4] @ 3fb1a4 <__cxa_atexit@plt+0x3eedc0> │ │ │ │ - mvneq r8, #172, 24 @ 0xac00 │ │ │ │ + mvneq r0, #12, 20 @ 0xc000 │ │ │ │ + ldr pc, [pc, #-4] @ 3fb1ac <__cxa_atexit@plt+0x3eedc8> │ │ │ │ + mvneq ip, #104, 6 @ 0xa0000001 │ │ │ │ + ldr pc, [pc, #-4] @ 3fb1b4 <__cxa_atexit@plt+0x3eedd0> │ │ │ │ + mvneq r0, #96, 12 @ 0x6000000 │ │ │ │ + ldr pc, [pc, #-4] @ 3fb1bc <__cxa_atexit@plt+0x3eedd8> │ │ │ │ + mvneq r0, #8, 14 @ 0x200000 │ │ │ │ + ldr pc, [pc, #-4] @ 3fb1c4 <__cxa_atexit@plt+0x3eede0> │ │ │ │ + mvneq pc, #48, 16 @ 0x300000 │ │ │ │ + ldr pc, [pc, #-4] @ 3fb1cc <__cxa_atexit@plt+0x3eede8> │ │ │ │ + mvneq sp, #112, 8 @ 0x70000000 │ │ │ │ + ldr pc, [pc, #-4] @ 3fb1d4 <__cxa_atexit@plt+0x3eedf0> │ │ │ │ + mvneq r5, #56, 2 │ │ │ │ + ldr pc, [pc, #-4] @ 3fb1dc <__cxa_atexit@plt+0x3eedf8> │ │ │ │ + mvneq r1, #36, 14 @ 0x900000 │ │ │ │ + ldr pc, [pc, #-4] @ 3fb1e4 <__cxa_atexit@plt+0x3eee00> │ │ │ │ + mvneq r1, #120, 6 @ 0xe0000001 │ │ │ │ + ldr pc, [pc, #-4] @ 3fb1ec <__cxa_atexit@plt+0x3eee08> │ │ │ │ + mvneq r1, #32, 8 @ 0x20000000 │ │ │ │ + ldr pc, [pc, #-4] @ 3fb1f4 <__cxa_atexit@plt+0x3eee10> │ │ │ │ + mvneq r2, #48, 2 │ │ │ │ + ldr pc, [pc, #-4] @ 3fb1fc <__cxa_atexit@plt+0x3eee18> │ │ │ │ + mvneq r8, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fb1f4 <__cxa_atexit@plt+0x3eee10> │ │ │ │ - ldr r3, [pc, #60] @ 3fb204 <__cxa_atexit@plt+0x3eee20> │ │ │ │ + bhi 3fb24c <__cxa_atexit@plt+0x3eee68> │ │ │ │ + ldr r3, [pc, #60] @ 3fb25c <__cxa_atexit@plt+0x3eee78> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fb1e4 <__cxa_atexit@plt+0x3eee00> │ │ │ │ + beq 3fb23c <__cxa_atexit@plt+0x3eee58> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 3fb208 <__cxa_atexit@plt+0x3eee24> │ │ │ │ + ldr r7, [pc, #12] @ 3fb260 <__cxa_atexit@plt+0x3eee7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq r6, #72, 20 @ 0x48000 │ │ │ │ + mvnseq r6, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fb274 <__cxa_atexit@plt+0x3eee90> │ │ │ │ - ldr r3, [pc, #60] @ 3fb284 <__cxa_atexit@plt+0x3eeea0> │ │ │ │ + bhi 3fb2cc <__cxa_atexit@plt+0x3eeee8> │ │ │ │ + ldr r3, [pc, #60] @ 3fb2dc <__cxa_atexit@plt+0x3eeef8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fb264 <__cxa_atexit@plt+0x3eee80> │ │ │ │ + beq 3fb2bc <__cxa_atexit@plt+0x3eeed8> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 3fb288 <__cxa_atexit@plt+0x3eeea4> │ │ │ │ + ldr r7, [pc, #12] @ 3fb2e0 <__cxa_atexit@plt+0x3eeefc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq r6, #204, 18 @ 0x330000 │ │ │ │ + mvnseq r6, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fb2f4 <__cxa_atexit@plt+0x3eef10> │ │ │ │ - ldr r3, [pc, #60] @ 3fb304 <__cxa_atexit@plt+0x3eef20> │ │ │ │ + bhi 3fb34c <__cxa_atexit@plt+0x3eef68> │ │ │ │ + ldr r3, [pc, #60] @ 3fb35c <__cxa_atexit@plt+0x3eef78> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fb2e4 <__cxa_atexit@plt+0x3eef00> │ │ │ │ + beq 3fb33c <__cxa_atexit@plt+0x3eef58> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 3fb308 <__cxa_atexit@plt+0x3eef24> │ │ │ │ + ldr r7, [pc, #12] @ 3fb360 <__cxa_atexit@plt+0x3eef7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq r6, #80, 18 @ 0x140000 │ │ │ │ + mvnseq r6, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fb374 <__cxa_atexit@plt+0x3eef90> │ │ │ │ - ldr r3, [pc, #60] @ 3fb384 <__cxa_atexit@plt+0x3eefa0> │ │ │ │ + bhi 3fb3cc <__cxa_atexit@plt+0x3eefe8> │ │ │ │ + ldr r3, [pc, #60] @ 3fb3dc <__cxa_atexit@plt+0x3eeff8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fb364 <__cxa_atexit@plt+0x3eef80> │ │ │ │ + beq 3fb3bc <__cxa_atexit@plt+0x3eefd8> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 3fb388 <__cxa_atexit@plt+0x3eefa4> │ │ │ │ + ldr r7, [pc, #12] @ 3fb3e0 <__cxa_atexit@plt+0x3eeffc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq r6, #212, 16 @ 0xd40000 │ │ │ │ + mvnseq r6, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fb3f4 <__cxa_atexit@plt+0x3ef010> │ │ │ │ - ldr r3, [pc, #60] @ 3fb404 <__cxa_atexit@plt+0x3ef020> │ │ │ │ + bhi 3fb44c <__cxa_atexit@plt+0x3ef068> │ │ │ │ + ldr r3, [pc, #60] @ 3fb45c <__cxa_atexit@plt+0x3ef078> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fb3e4 <__cxa_atexit@plt+0x3ef000> │ │ │ │ + beq 3fb43c <__cxa_atexit@plt+0x3ef058> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 3fb408 <__cxa_atexit@plt+0x3ef024> │ │ │ │ + ldr r7, [pc, #12] @ 3fb460 <__cxa_atexit@plt+0x3ef07c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq r6, #88, 16 @ 0x580000 │ │ │ │ + mvnseq r6, #0, 16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fb46c <__cxa_atexit@plt+0x3ef088> │ │ │ │ - ldr r3, [pc, #52] @ 3fb47c <__cxa_atexit@plt+0x3ef098> │ │ │ │ + bhi 3fb4c4 <__cxa_atexit@plt+0x3ef0e0> │ │ │ │ + ldr r3, [pc, #52] @ 3fb4d4 <__cxa_atexit@plt+0x3ef0f0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fb45c <__cxa_atexit@plt+0x3ef078> │ │ │ │ + beq 3fb4b4 <__cxa_atexit@plt+0x3ef0d0> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 3fb480 <__cxa_atexit@plt+0x3ef09c> │ │ │ │ + ldr r7, [pc, #12] @ 3fb4d8 <__cxa_atexit@plt+0x3ef0f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq r6, #228, 14 @ 0x3900000 │ │ │ │ + mvnseq r6, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fb4e4 <__cxa_atexit@plt+0x3ef100> │ │ │ │ - ldr r3, [pc, #60] @ 3fb4f4 <__cxa_atexit@plt+0x3ef110> │ │ │ │ + bhi 3fb53c <__cxa_atexit@plt+0x3ef158> │ │ │ │ + ldr r3, [pc, #60] @ 3fb54c <__cxa_atexit@plt+0x3ef168> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fb4d4 <__cxa_atexit@plt+0x3ef0f0> │ │ │ │ + beq 3fb52c <__cxa_atexit@plt+0x3ef148> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 3fb4f8 <__cxa_atexit@plt+0x3ef114> │ │ │ │ + ldr r7, [pc, #12] @ 3fb550 <__cxa_atexit@plt+0x3ef16c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - mvnseq r6, #112, 14 @ 0x1c00000 │ │ │ │ + mvnseq r6, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fb55c <__cxa_atexit@plt+0x3ef178> │ │ │ │ - ldr r3, [pc, #52] @ 3fb56c <__cxa_atexit@plt+0x3ef188> │ │ │ │ + bhi 3fb5b4 <__cxa_atexit@plt+0x3ef1d0> │ │ │ │ + ldr r3, [pc, #52] @ 3fb5c4 <__cxa_atexit@plt+0x3ef1e0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fb54c <__cxa_atexit@plt+0x3ef168> │ │ │ │ + beq 3fb5a4 <__cxa_atexit@plt+0x3ef1c0> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 3fb570 <__cxa_atexit@plt+0x3ef18c> │ │ │ │ + ldr r7, [pc, #12] @ 3fb5c8 <__cxa_atexit@plt+0x3ef1e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq r6, #252, 12 @ 0xfc00000 │ │ │ │ + mvnseq r6, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fb610 <__cxa_atexit@plt+0x3ef22c> │ │ │ │ + bhi 3fb668 <__cxa_atexit@plt+0x3ef284> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #104] @ 3fb62c <__cxa_atexit@plt+0x3ef248> │ │ │ │ + ldr r1, [pc, #104] @ 3fb684 <__cxa_atexit@plt+0x3ef2a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #100] @ 3fb630 <__cxa_atexit@plt+0x3ef24c> │ │ │ │ + ldr r0, [pc, #100] @ 3fb688 <__cxa_atexit@plt+0x3ef2a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - bhi 3fb61c <__cxa_atexit@plt+0x3ef238> │ │ │ │ - ldr r3, [pc, #72] @ 3fb634 <__cxa_atexit@plt+0x3ef250> │ │ │ │ + bhi 3fb674 <__cxa_atexit@plt+0x3ef290> │ │ │ │ + ldr r3, [pc, #72] @ 3fb68c <__cxa_atexit@plt+0x3ef2a8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fb600 <__cxa_atexit@plt+0x3ef21c> │ │ │ │ + beq 3fb658 <__cxa_atexit@plt+0x3ef274> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fb638 <__cxa_atexit@plt+0x3ef254> │ │ │ │ + ldr r7, [pc, #20] @ 3fb690 <__cxa_atexit@plt+0x3ef2ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq r1, [r7], #-1116 @ 0xfffffba4 │ │ │ │ - ldrteq r1, [r7], #-1160 @ 0xfffffb78 │ │ │ │ + ldrteq r1, [r7], #-1028 @ 0xfffffbfc │ │ │ │ + ldrteq r1, [r7], #-1072 @ 0xfffffbd0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - mvnseq r6, #60, 12 @ 0x3c00000 │ │ │ │ + mvnseq r6, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fb6e4 <__cxa_atexit@plt+0x3ef300> │ │ │ │ + bhi 3fb73c <__cxa_atexit@plt+0x3ef358> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3fb6ec <__cxa_atexit@plt+0x3ef308> │ │ │ │ - ldr r1, [pc, #160] @ 3fb710 <__cxa_atexit@plt+0x3ef32c> │ │ │ │ + bcc 3fb744 <__cxa_atexit@plt+0x3ef360> │ │ │ │ + ldr r1, [pc, #160] @ 3fb768 <__cxa_atexit@plt+0x3ef384> │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r0, [pc, #156] @ 3fb714 <__cxa_atexit@plt+0x3ef330> │ │ │ │ + ldr r0, [pc, #156] @ 3fb76c <__cxa_atexit@plt+0x3ef388> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r0, [pc, #136] @ 3fb718 <__cxa_atexit@plt+0x3ef334> │ │ │ │ + ldr r0, [pc, #136] @ 3fb770 <__cxa_atexit@plt+0x3ef38c> │ │ │ │ str r1, [r3, #-16] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #4]! │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r7, [r2, #12] │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r8, [r2, #8] │ │ │ │ - bhi 3fb700 <__cxa_atexit@plt+0x3ef31c> │ │ │ │ - ldr r3, [pc, #100] @ 3fb71c <__cxa_atexit@plt+0x3ef338> │ │ │ │ + bhi 3fb758 <__cxa_atexit@plt+0x3ef374> │ │ │ │ + ldr r3, [pc, #100] @ 3fb774 <__cxa_atexit@plt+0x3ef390> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fb6d4 <__cxa_atexit@plt+0x3ef2f0> │ │ │ │ + beq 3fb72c <__cxa_atexit@plt+0x3ef348> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fb6f4 <__cxa_atexit@plt+0x3ef310> │ │ │ │ + b 3fb74c <__cxa_atexit@plt+0x3ef368> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3fb720 <__cxa_atexit@plt+0x3ef33c> │ │ │ │ + ldr r7, [pc, #24] @ 3fb778 <__cxa_atexit@plt+0x3ef394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrteq r1, [r7], #-932 @ 0xfffffc5c │ │ │ │ + ldrteq r1, [r7], #-844 @ 0xfffffcb4 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - mvnseq r6, #84, 10 @ 0x15000000 │ │ │ │ + mvnseq r6, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 3fb740 <__cxa_atexit@plt+0x3ef35c> │ │ │ │ + ldr r3, [pc, #12] @ 3fb798 <__cxa_atexit@plt+0x3ef3b4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef120 <__cxa_atexit@plt+0x7e2d3c> │ │ │ │ - ldrteq r1, [r7], #-796 @ 0xfffffce4 │ │ │ │ + b 7d6368 <__cxa_atexit@plt+0x7c9f84> │ │ │ │ + ldrteq r1, [r7], #-708 @ 0xfffffd3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 7ef128 <__cxa_atexit@plt+0x7e2d44> │ │ │ │ + b 7d6370 <__cxa_atexit@plt+0x7c9f8c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3fb7a8 <__cxa_atexit@plt+0x3ef3c4> │ │ │ │ - ldr r3, [pc, #64] @ 3fb7c0 <__cxa_atexit@plt+0x3ef3dc> │ │ │ │ - ldr r2, [pc, #64] @ 3fb7c4 <__cxa_atexit@plt+0x3ef3e0> │ │ │ │ + bcc 3fb800 <__cxa_atexit@plt+0x3ef41c> │ │ │ │ + ldr r3, [pc, #64] @ 3fb818 <__cxa_atexit@plt+0x3ef434> │ │ │ │ + ldr r2, [pc, #64] @ 3fb81c <__cxa_atexit@plt+0x3ef438> │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r7, #8] │ │ │ │ str r9, [r7, #12] │ │ │ │ str r2, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3fb7c8 <__cxa_atexit@plt+0x3ef3e4> │ │ │ │ + ldr r7, [pc, #24] @ 3fb820 <__cxa_atexit@plt+0x3ef43c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - mvnseq r6, #196, 8 @ 0xc4000000 │ │ │ │ + mvnseq r6, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 3fb824 <__cxa_atexit@plt+0x3ef440> │ │ │ │ - ldr r7, [pc, #64] @ 3fb83c <__cxa_atexit@plt+0x3ef458> │ │ │ │ - ldr r2, [pc, #64] @ 3fb840 <__cxa_atexit@plt+0x3ef45c> │ │ │ │ + bcc 3fb87c <__cxa_atexit@plt+0x3ef498> │ │ │ │ + ldr r7, [pc, #64] @ 3fb894 <__cxa_atexit@plt+0x3ef4b0> │ │ │ │ + ldr r2, [pc, #64] @ 3fb898 <__cxa_atexit@plt+0x3ef4b4> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3fb844 <__cxa_atexit@plt+0x3ef460> │ │ │ │ + ldr r7, [pc, #24] @ 3fb89c <__cxa_atexit@plt+0x3ef4b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - mvnseq r6, #72, 8 @ 0x48000000 │ │ │ │ + mvnseq r6, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3fb8a4 <__cxa_atexit@plt+0x3ef4c0> │ │ │ │ - ldr lr, [pc, #76] @ 3fb8bc <__cxa_atexit@plt+0x3ef4d8> │ │ │ │ - ldr r2, [pc, #76] @ 3fb8c0 <__cxa_atexit@plt+0x3ef4dc> │ │ │ │ + bcc 3fb8fc <__cxa_atexit@plt+0x3ef518> │ │ │ │ + ldr lr, [pc, #76] @ 3fb914 <__cxa_atexit@plt+0x3ef530> │ │ │ │ + ldr r2, [pc, #76] @ 3fb918 <__cxa_atexit@plt+0x3ef534> │ │ │ │ sub r3, r6, #15 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #64] @ 3fb8c4 <__cxa_atexit@plt+0x3ef4e0> │ │ │ │ + ldr r1, [pc, #64] @ 3fb91c <__cxa_atexit@plt+0x3ef538> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r7, #4] │ │ │ │ add lr, r7, #12 │ │ │ │ str r8, [r7, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3fb8c8 <__cxa_atexit@plt+0x3ef4e4> │ │ │ │ + ldr r7, [pc, #28] @ 3fb920 <__cxa_atexit@plt+0x3ef53c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - ldrteq r1, [r7], #-3708 @ 0xfffff184 │ │ │ │ - ldrteq r1, [r7], #-3700 @ 0xfffff18c │ │ │ │ - mvnseq r6, #204, 6 @ 0x30000003 │ │ │ │ + ldrteq r1, [r7], #-3620 @ 0xfffff1dc │ │ │ │ + ldrteq r1, [r7], #-3612 @ 0xfffff1e4 │ │ │ │ + mvnseq r6, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fb934 <__cxa_atexit@plt+0x3ef550> │ │ │ │ - ldr r7, [pc, #104] @ 3fb958 <__cxa_atexit@plt+0x3ef574> │ │ │ │ + bhi 3fb98c <__cxa_atexit@plt+0x3ef5a8> │ │ │ │ + ldr r7, [pc, #104] @ 3fb9b0 <__cxa_atexit@plt+0x3ef5cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4] │ │ │ │ sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fb948 <__cxa_atexit@plt+0x3ef564> │ │ │ │ - ldr r3, [pc, #84] @ 3fb95c <__cxa_atexit@plt+0x3ef578> │ │ │ │ + bhi 3fb9a0 <__cxa_atexit@plt+0x3ef5bc> │ │ │ │ + ldr r3, [pc, #84] @ 3fb9b4 <__cxa_atexit@plt+0x3ef5d0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fb924 <__cxa_atexit@plt+0x3ef540> │ │ │ │ + beq 3fb97c <__cxa_atexit@plt+0x3ef598> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3fb964 <__cxa_atexit@plt+0x3ef580> │ │ │ │ + ldr r7, [pc, #40] @ 3fb9bc <__cxa_atexit@plt+0x3ef5d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3fb960 <__cxa_atexit@plt+0x3ef57c> │ │ │ │ + ldr r7, [pc, #16] @ 3fb9b8 <__cxa_atexit@plt+0x3ef5d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ - mvnseq r6, #12, 6 @ 0x30000000 │ │ │ │ - mvnseq r6, #64, 6 │ │ │ │ + mvnseq r6, #180, 4 @ 0x4000000b │ │ │ │ + mvnseq r6, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 7ef130 <__cxa_atexit@plt+0x7e2d4c> │ │ │ │ + b 7d6378 <__cxa_atexit@plt+0x7c9f94> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fb9e0 <__cxa_atexit@plt+0x3ef5fc> │ │ │ │ - ldr r2, [pc, #92] @ 3fb9fc <__cxa_atexit@plt+0x3ef618> │ │ │ │ + bhi 3fba38 <__cxa_atexit@plt+0x3ef654> │ │ │ │ + ldr r2, [pc, #92] @ 3fba54 <__cxa_atexit@plt+0x3ef670> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fb9ec <__cxa_atexit@plt+0x3ef608> │ │ │ │ - ldr r3, [pc, #68] @ 3fba00 <__cxa_atexit@plt+0x3ef61c> │ │ │ │ + bhi 3fba44 <__cxa_atexit@plt+0x3ef660> │ │ │ │ + ldr r3, [pc, #68] @ 3fba58 <__cxa_atexit@plt+0x3ef674> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fb9d0 <__cxa_atexit@plt+0x3ef5ec> │ │ │ │ + beq 3fba28 <__cxa_atexit@plt+0x3ef644> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3fba04 <__cxa_atexit@plt+0x3ef620> │ │ │ │ + ldr r7, [pc, #16] @ 3fba5c <__cxa_atexit@plt+0x3ef678> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq r1, [r7], #-180 @ 0xffffff4c │ │ │ │ + ldrteq r1, [r7], #-92 @ 0xffffffa4 │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ - mvnseq r6, #108, 4 @ 0xc0000006 │ │ │ │ + mvnseq r6, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3fba88 <__cxa_atexit@plt+0x3ef6a4> │ │ │ │ - ldr r5, [pc, #144] @ 3fbab8 <__cxa_atexit@plt+0x3ef6d4> │ │ │ │ + bhi 3fbae0 <__cxa_atexit@plt+0x3ef6fc> │ │ │ │ + ldr r5, [pc, #144] @ 3fbb10 <__cxa_atexit@plt+0x3ef72c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r3, {r5, r7} │ │ │ │ sub r5, r3, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fba94 <__cxa_atexit@plt+0x3ef6b0> │ │ │ │ - ldr r7, [pc, #120] @ 3fbabc <__cxa_atexit@plt+0x3ef6d8> │ │ │ │ + bhi 3fbaec <__cxa_atexit@plt+0x3ef708> │ │ │ │ + ldr r7, [pc, #120] @ 3fbb14 <__cxa_atexit@plt+0x3ef730> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12] │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fbaa8 <__cxa_atexit@plt+0x3ef6c4> │ │ │ │ - ldr r3, [pc, #100] @ 3fbac0 <__cxa_atexit@plt+0x3ef6dc> │ │ │ │ + bhi 3fbb00 <__cxa_atexit@plt+0x3ef71c> │ │ │ │ + ldr r3, [pc, #100] @ 3fbb18 <__cxa_atexit@plt+0x3ef734> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fba78 <__cxa_atexit@plt+0x3ef694> │ │ │ │ + beq 3fbad0 <__cxa_atexit@plt+0x3ef6ec> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 3fbac8 <__cxa_atexit@plt+0x3ef6e4> │ │ │ │ + ldr r7, [pc, #44] @ 3fbb20 <__cxa_atexit@plt+0x3ef73c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fbac4 <__cxa_atexit@plt+0x3ef6e0> │ │ │ │ + ldr r7, [pc, #20] @ 3fbb1c <__cxa_atexit@plt+0x3ef738> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq r0, [r7], #-4088 @ 0xfffff008 │ │ │ │ + ldrteq r0, [r7], #-4000 @ 0xfffff060 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ - mvnseq r6, #172, 2 @ 0x2b │ │ │ │ - mvnseq r6, #224, 2 @ 0x38 │ │ │ │ + mvnseq r6, #84, 2 │ │ │ │ + mvnseq r6, #136, 2 @ 0x22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3fbb2c <__cxa_atexit@plt+0x3ef748> │ │ │ │ - ldr r3, [pc, #80] @ 3fbb44 <__cxa_atexit@plt+0x3ef760> │ │ │ │ - ldr r2, [pc, #80] @ 3fbb48 <__cxa_atexit@plt+0x3ef764> │ │ │ │ + bcc 3fbb84 <__cxa_atexit@plt+0x3ef7a0> │ │ │ │ + ldr r3, [pc, #80] @ 3fbb9c <__cxa_atexit@plt+0x3ef7b8> │ │ │ │ + ldr r2, [pc, #80] @ 3fbba0 <__cxa_atexit@plt+0x3ef7bc> │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #12]! │ │ │ │ - ldr r1, [pc, #68] @ 3fbb4c <__cxa_atexit@plt+0x3ef768> │ │ │ │ + ldr r1, [pc, #68] @ 3fbba4 <__cxa_atexit@plt+0x3ef7c0> │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r6, #27 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r2, r8} │ │ │ │ str r8, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r7, [r7, #16] │ │ │ │ str r3, [r7, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3fbb50 <__cxa_atexit@plt+0x3ef76c> │ │ │ │ + ldr r7, [pc, #28] @ 3fbba8 <__cxa_atexit@plt+0x3ef7c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - ldrteq r1, [r7], #-3052 @ 0xfffff414 │ │ │ │ - mvnseq r6, #76, 2 │ │ │ │ + ldrteq r1, [r7], #-2964 @ 0xfffff46c │ │ │ │ + mvnseq r6, #244 @ 0xf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3fbbac <__cxa_atexit@plt+0x3ef7c8> │ │ │ │ + bhi 3fbc04 <__cxa_atexit@plt+0x3ef820> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3fbbb8 <__cxa_atexit@plt+0x3ef7d4> │ │ │ │ + bcc 3fbc10 <__cxa_atexit@plt+0x3ef82c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #60] @ 3fbbc8 <__cxa_atexit@plt+0x3ef7e4> │ │ │ │ + ldr r0, [pc, #60] @ 3fbc20 <__cxa_atexit@plt+0x3ef83c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r0, r8} │ │ │ │ - ldr r0, [pc, #52] @ 3fbbcc <__cxa_atexit@plt+0x3ef7e8> │ │ │ │ + ldr r0, [pc, #52] @ 3fbc24 <__cxa_atexit@plt+0x3ef840> │ │ │ │ sub r2, r6, #2 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 7ef138 <__cxa_atexit@plt+0x7e2d54> │ │ │ │ + b 7d6380 <__cxa_atexit@plt+0x7c9f9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r0, [r7], #-3844 @ 0xfffff0fc │ │ │ │ - ldrteq r0, [r7], #-3764 @ 0xfffff14c │ │ │ │ + ldrteq r0, [r7], #-3756 @ 0xfffff154 │ │ │ │ + ldrteq r0, [r7], #-3676 @ 0xfffff1a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fbc44 <__cxa_atexit@plt+0x3ef860> │ │ │ │ + bhi 3fbc9c <__cxa_atexit@plt+0x3ef8b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #104] @ 3fbc60 <__cxa_atexit@plt+0x3ef87c> │ │ │ │ + ldr r1, [pc, #104] @ 3fbcb8 <__cxa_atexit@plt+0x3ef8d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #100] @ 3fbc64 <__cxa_atexit@plt+0x3ef880> │ │ │ │ + ldr r0, [pc, #100] @ 3fbcbc <__cxa_atexit@plt+0x3ef8d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - bhi 3fbc50 <__cxa_atexit@plt+0x3ef86c> │ │ │ │ - ldr r3, [pc, #72] @ 3fbc68 <__cxa_atexit@plt+0x3ef884> │ │ │ │ + bhi 3fbca8 <__cxa_atexit@plt+0x3ef8c4> │ │ │ │ + ldr r3, [pc, #72] @ 3fbcc0 <__cxa_atexit@plt+0x3ef8dc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fbc34 <__cxa_atexit@plt+0x3ef850> │ │ │ │ + beq 3fbc8c <__cxa_atexit@plt+0x3ef8a8> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fbc6c <__cxa_atexit@plt+0x3ef888> │ │ │ │ + ldr r7, [pc, #20] @ 3fbcc4 <__cxa_atexit@plt+0x3ef8e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq r0, [r7], #-3624 @ 0xfffff1d8 │ │ │ │ - ldrteq r0, [r7], #-3668 @ 0xfffff1ac │ │ │ │ + ldrteq r0, [r7], #-3536 @ 0xfffff230 │ │ │ │ + ldrteq r0, [r7], #-3580 @ 0xfffff204 │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - mvnseq r6, #8 │ │ │ │ + mvnseq r5, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fbcd8 <__cxa_atexit@plt+0x3ef8f4> │ │ │ │ - ldr r7, [pc, #104] @ 3fbcfc <__cxa_atexit@plt+0x3ef918> │ │ │ │ + bhi 3fbd30 <__cxa_atexit@plt+0x3ef94c> │ │ │ │ + ldr r7, [pc, #104] @ 3fbd54 <__cxa_atexit@plt+0x3ef970> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, r9} │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fbcec <__cxa_atexit@plt+0x3ef908> │ │ │ │ - ldr r3, [pc, #84] @ 3fbd00 <__cxa_atexit@plt+0x3ef91c> │ │ │ │ + bhi 3fbd44 <__cxa_atexit@plt+0x3ef960> │ │ │ │ + ldr r3, [pc, #84] @ 3fbd58 <__cxa_atexit@plt+0x3ef974> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fbcc8 <__cxa_atexit@plt+0x3ef8e4> │ │ │ │ + beq 3fbd20 <__cxa_atexit@plt+0x3ef93c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3fbd08 <__cxa_atexit@plt+0x3ef924> │ │ │ │ + ldr r7, [pc, #40] @ 3fbd60 <__cxa_atexit@plt+0x3ef97c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3fbd04 <__cxa_atexit@plt+0x3ef920> │ │ │ │ + ldr r7, [pc, #16] @ 3fbd5c <__cxa_atexit@plt+0x3ef978> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ - mvnseq r5, #104, 30 @ 0x1a0 │ │ │ │ - mvnseq r5, #164, 30 @ 0x290 │ │ │ │ + mvnseq r5, #16, 30 @ 0x40 │ │ │ │ + mvnseq r5, #76, 30 @ 0x130 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3fbd74 <__cxa_atexit@plt+0x3ef990> │ │ │ │ - ldr lr, [pc, #80] @ 3fbd80 <__cxa_atexit@plt+0x3ef99c> │ │ │ │ - ldr r9, [pc, #80] @ 3fbd84 <__cxa_atexit@plt+0x3ef9a0> │ │ │ │ - ldr r8, [pc, #80] @ 3fbd88 <__cxa_atexit@plt+0x3ef9a4> │ │ │ │ + bcc 3fbdcc <__cxa_atexit@plt+0x3ef9e8> │ │ │ │ + ldr lr, [pc, #80] @ 3fbdd8 <__cxa_atexit@plt+0x3ef9f4> │ │ │ │ + ldr r9, [pc, #80] @ 3fbddc <__cxa_atexit@plt+0x3ef9f8> │ │ │ │ + ldr r8, [pc, #80] @ 3fbde0 <__cxa_atexit@plt+0x3ef9fc> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, pc, r9 │ │ │ │ sub r1, r6, #19 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r9, [r3, #12]! │ │ │ │ @@ -1031776,579 +1031798,579 @@ │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 7ef120 <__cxa_atexit@plt+0x7e2d3c> │ │ │ │ + b 7d6368 <__cxa_atexit@plt+0x7c9f84> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - ldrteq r0, [r7], #-3572 @ 0xfffff20c │ │ │ │ + ldrteq r0, [r7], #-3484 @ 0xfffff264 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fbdf4 <__cxa_atexit@plt+0x3efa10> │ │ │ │ - ldr r7, [pc, #104] @ 3fbe18 <__cxa_atexit@plt+0x3efa34> │ │ │ │ + bhi 3fbe4c <__cxa_atexit@plt+0x3efa68> │ │ │ │ + ldr r7, [pc, #104] @ 3fbe70 <__cxa_atexit@plt+0x3efa8c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4] │ │ │ │ sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fbe08 <__cxa_atexit@plt+0x3efa24> │ │ │ │ - ldr r3, [pc, #84] @ 3fbe1c <__cxa_atexit@plt+0x3efa38> │ │ │ │ + bhi 3fbe60 <__cxa_atexit@plt+0x3efa7c> │ │ │ │ + ldr r3, [pc, #84] @ 3fbe74 <__cxa_atexit@plt+0x3efa90> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fbde4 <__cxa_atexit@plt+0x3efa00> │ │ │ │ + beq 3fbe3c <__cxa_atexit@plt+0x3efa58> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3fbe24 <__cxa_atexit@plt+0x3efa40> │ │ │ │ + ldr r7, [pc, #40] @ 3fbe7c <__cxa_atexit@plt+0x3efa98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3fbe20 <__cxa_atexit@plt+0x3efa3c> │ │ │ │ + ldr r7, [pc, #16] @ 3fbe78 <__cxa_atexit@plt+0x3efa94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff734 │ │ │ │ - mvnseq r5, #76, 28 @ 0x4c0 │ │ │ │ - mvnseq r5, #140, 28 @ 0x8c0 │ │ │ │ + mvnseq r5, #244, 26 @ 0x3d00 │ │ │ │ + mvnseq r5, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 7ef148 <__cxa_atexit@plt+0x7e2d64> │ │ │ │ + b 7d6390 <__cxa_atexit@plt+0x7c9fac> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fbeac <__cxa_atexit@plt+0x3efac8> │ │ │ │ - ldr r7, [pc, #104] @ 3fbed0 <__cxa_atexit@plt+0x3efaec> │ │ │ │ + bhi 3fbf04 <__cxa_atexit@plt+0x3efb20> │ │ │ │ + ldr r7, [pc, #104] @ 3fbf28 <__cxa_atexit@plt+0x3efb44> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, r9} │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fbec0 <__cxa_atexit@plt+0x3efadc> │ │ │ │ - ldr r3, [pc, #84] @ 3fbed4 <__cxa_atexit@plt+0x3efaf0> │ │ │ │ + bhi 3fbf18 <__cxa_atexit@plt+0x3efb34> │ │ │ │ + ldr r3, [pc, #84] @ 3fbf2c <__cxa_atexit@plt+0x3efb48> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fbe9c <__cxa_atexit@plt+0x3efab8> │ │ │ │ + beq 3fbef4 <__cxa_atexit@plt+0x3efb10> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3fbedc <__cxa_atexit@plt+0x3efaf8> │ │ │ │ + ldr r7, [pc, #40] @ 3fbf34 <__cxa_atexit@plt+0x3efb50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3fbed8 <__cxa_atexit@plt+0x3efaf4> │ │ │ │ + ldr r7, [pc, #16] @ 3fbf30 <__cxa_atexit@plt+0x3efb4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ - mvnseq r5, #148, 26 @ 0x2500 │ │ │ │ - mvnseq r5, #208, 26 @ 0x3400 │ │ │ │ + mvnseq r5, #60, 26 @ 0xf00 │ │ │ │ + mvnseq r5, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3fbf60 <__cxa_atexit@plt+0x3efb7c> │ │ │ │ - ldr r5, [pc, #144] @ 3fbf90 <__cxa_atexit@plt+0x3efbac> │ │ │ │ + bhi 3fbfb8 <__cxa_atexit@plt+0x3efbd4> │ │ │ │ + ldr r5, [pc, #144] @ 3fbfe8 <__cxa_atexit@plt+0x3efc04> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r3, {r5, r7} │ │ │ │ sub r5, r3, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fbf6c <__cxa_atexit@plt+0x3efb88> │ │ │ │ - ldr r7, [pc, #120] @ 3fbf94 <__cxa_atexit@plt+0x3efbb0> │ │ │ │ + bhi 3fbfc4 <__cxa_atexit@plt+0x3efbe0> │ │ │ │ + ldr r7, [pc, #120] @ 3fbfec <__cxa_atexit@plt+0x3efc08> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12] │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fbf80 <__cxa_atexit@plt+0x3efb9c> │ │ │ │ - ldr r3, [pc, #100] @ 3fbf98 <__cxa_atexit@plt+0x3efbb4> │ │ │ │ + bhi 3fbfd8 <__cxa_atexit@plt+0x3efbf4> │ │ │ │ + ldr r3, [pc, #100] @ 3fbff0 <__cxa_atexit@plt+0x3efc0c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fbf50 <__cxa_atexit@plt+0x3efb6c> │ │ │ │ + beq 3fbfa8 <__cxa_atexit@plt+0x3efbc4> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 3fbfa0 <__cxa_atexit@plt+0x3efbbc> │ │ │ │ + ldr r7, [pc, #44] @ 3fbff8 <__cxa_atexit@plt+0x3efc14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fbf9c <__cxa_atexit@plt+0x3efbb8> │ │ │ │ + ldr r7, [pc, #20] @ 3fbff4 <__cxa_atexit@plt+0x3efc10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq r0, [r7], #-2848 @ 0xfffff4e0 │ │ │ │ + ldrteq r0, [r7], #-2760 @ 0xfffff538 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffff5c8 │ │ │ │ - mvnseq r5, #212, 24 @ 0xd400 │ │ │ │ - mvnseq r5, #20, 26 @ 0x500 │ │ │ │ + mvnseq r5, #124, 24 @ 0x7c00 │ │ │ │ + mvnseq r5, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3fc004 <__cxa_atexit@plt+0x3efc20> │ │ │ │ - ldr r3, [pc, #80] @ 3fc01c <__cxa_atexit@plt+0x3efc38> │ │ │ │ - ldr r2, [pc, #80] @ 3fc020 <__cxa_atexit@plt+0x3efc3c> │ │ │ │ + bcc 3fc05c <__cxa_atexit@plt+0x3efc78> │ │ │ │ + ldr r3, [pc, #80] @ 3fc074 <__cxa_atexit@plt+0x3efc90> │ │ │ │ + ldr r2, [pc, #80] @ 3fc078 <__cxa_atexit@plt+0x3efc94> │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #12]! │ │ │ │ - ldr r1, [pc, #68] @ 3fc024 <__cxa_atexit@plt+0x3efc40> │ │ │ │ + ldr r1, [pc, #68] @ 3fc07c <__cxa_atexit@plt+0x3efc98> │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r6, #27 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r2, r8} │ │ │ │ str r8, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r7, [r7, #16] │ │ │ │ str r3, [r7, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3fc028 <__cxa_atexit@plt+0x3efc44> │ │ │ │ + ldr r7, [pc, #28] @ 3fc080 <__cxa_atexit@plt+0x3efc9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - ldrteq r1, [r7], #-1812 @ 0xfffff8ec │ │ │ │ - mvnseq r5, #128, 24 @ 0x8000 │ │ │ │ + ldrteq r1, [r7], #-1724 @ 0xfffff944 │ │ │ │ + mvnseq r5, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fc0a0 <__cxa_atexit@plt+0x3efcbc> │ │ │ │ + bhi 3fc0f8 <__cxa_atexit@plt+0x3efd14> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #104] @ 3fc0bc <__cxa_atexit@plt+0x3efcd8> │ │ │ │ + ldr r1, [pc, #104] @ 3fc114 <__cxa_atexit@plt+0x3efd30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #100] @ 3fc0c0 <__cxa_atexit@plt+0x3efcdc> │ │ │ │ + ldr r0, [pc, #100] @ 3fc118 <__cxa_atexit@plt+0x3efd34> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - bhi 3fc0ac <__cxa_atexit@plt+0x3efcc8> │ │ │ │ - ldr r3, [pc, #72] @ 3fc0c4 <__cxa_atexit@plt+0x3efce0> │ │ │ │ + bhi 3fc104 <__cxa_atexit@plt+0x3efd20> │ │ │ │ + ldr r3, [pc, #72] @ 3fc11c <__cxa_atexit@plt+0x3efd38> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fc090 <__cxa_atexit@plt+0x3efcac> │ │ │ │ + beq 3fc0e8 <__cxa_atexit@plt+0x3efd04> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fc0c8 <__cxa_atexit@plt+0x3efce4> │ │ │ │ + ldr r7, [pc, #20] @ 3fc120 <__cxa_atexit@plt+0x3efd3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq r0, [r7], #-2508 @ 0xfffff634 │ │ │ │ - ldrteq r0, [r7], #-2552 @ 0xfffff608 │ │ │ │ + ldrteq r0, [r7], #-2420 @ 0xfffff68c │ │ │ │ + ldrteq r0, [r7], #-2464 @ 0xfffff660 │ │ │ │ @ instruction: 0xfffff4f8 │ │ │ │ - mvnseq r5, #172, 22 @ 0x2b000 │ │ │ │ + mvnseq r5, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3fc130 <__cxa_atexit@plt+0x3efd4c> │ │ │ │ - ldr r3, [pc, #64] @ 3fc148 <__cxa_atexit@plt+0x3efd64> │ │ │ │ - ldr r2, [pc, #64] @ 3fc14c <__cxa_atexit@plt+0x3efd68> │ │ │ │ + bcc 3fc188 <__cxa_atexit@plt+0x3efda4> │ │ │ │ + ldr r3, [pc, #64] @ 3fc1a0 <__cxa_atexit@plt+0x3efdbc> │ │ │ │ + ldr r2, [pc, #64] @ 3fc1a4 <__cxa_atexit@plt+0x3efdc0> │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r7, #8] │ │ │ │ str r9, [r7, #12] │ │ │ │ str r2, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3fc150 <__cxa_atexit@plt+0x3efd6c> │ │ │ │ + ldr r7, [pc, #24] @ 3fc1a8 <__cxa_atexit@plt+0x3efdc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - mvnseq r5, #88, 22 @ 0x16000 │ │ │ │ + mvnseq r5, #0, 22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fc1bc <__cxa_atexit@plt+0x3efdd8> │ │ │ │ - ldr r7, [pc, #104] @ 3fc1e0 <__cxa_atexit@plt+0x3efdfc> │ │ │ │ + bhi 3fc214 <__cxa_atexit@plt+0x3efe30> │ │ │ │ + ldr r7, [pc, #104] @ 3fc238 <__cxa_atexit@plt+0x3efe54> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4] │ │ │ │ sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fc1d0 <__cxa_atexit@plt+0x3efdec> │ │ │ │ - ldr r3, [pc, #84] @ 3fc1e4 <__cxa_atexit@plt+0x3efe00> │ │ │ │ + bhi 3fc228 <__cxa_atexit@plt+0x3efe44> │ │ │ │ + ldr r3, [pc, #84] @ 3fc23c <__cxa_atexit@plt+0x3efe58> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fc1ac <__cxa_atexit@plt+0x3efdc8> │ │ │ │ + beq 3fc204 <__cxa_atexit@plt+0x3efe20> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3fc1ec <__cxa_atexit@plt+0x3efe08> │ │ │ │ + ldr r7, [pc, #40] @ 3fc244 <__cxa_atexit@plt+0x3efe60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3fc1e8 <__cxa_atexit@plt+0x3efe04> │ │ │ │ + ldr r7, [pc, #16] @ 3fc240 <__cxa_atexit@plt+0x3efe5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff36c │ │ │ │ - mvnseq r5, #132, 20 @ 0x84000 │ │ │ │ - mvnseq r5, #208, 20 @ 0xd0000 │ │ │ │ + mvnseq r5, #44, 20 @ 0x2c000 │ │ │ │ + mvnseq r5, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 7ef150 <__cxa_atexit@plt+0x7e2d6c> │ │ │ │ + b 7d6398 <__cxa_atexit@plt+0x7c9fb4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 3fc25c <__cxa_atexit@plt+0x3efe78> │ │ │ │ - ldr r7, [pc, #64] @ 3fc274 <__cxa_atexit@plt+0x3efe90> │ │ │ │ - ldr r2, [pc, #64] @ 3fc278 <__cxa_atexit@plt+0x3efe94> │ │ │ │ + bcc 3fc2b4 <__cxa_atexit@plt+0x3efed0> │ │ │ │ + ldr r7, [pc, #64] @ 3fc2cc <__cxa_atexit@plt+0x3efee8> │ │ │ │ + ldr r2, [pc, #64] @ 3fc2d0 <__cxa_atexit@plt+0x3efeec> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3fc27c <__cxa_atexit@plt+0x3efe98> │ │ │ │ + ldr r7, [pc, #24] @ 3fc2d4 <__cxa_atexit@plt+0x3efef0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - mvnseq r5, #44, 20 @ 0x2c000 │ │ │ │ + mvnseq r5, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3fc300 <__cxa_atexit@plt+0x3eff1c> │ │ │ │ - ldr r5, [pc, #144] @ 3fc330 <__cxa_atexit@plt+0x3eff4c> │ │ │ │ + bhi 3fc358 <__cxa_atexit@plt+0x3eff74> │ │ │ │ + ldr r5, [pc, #144] @ 3fc388 <__cxa_atexit@plt+0x3effa4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r3, {r5, r7} │ │ │ │ sub r5, r3, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fc30c <__cxa_atexit@plt+0x3eff28> │ │ │ │ - ldr r7, [pc, #120] @ 3fc334 <__cxa_atexit@plt+0x3eff50> │ │ │ │ + bhi 3fc364 <__cxa_atexit@plt+0x3eff80> │ │ │ │ + ldr r7, [pc, #120] @ 3fc38c <__cxa_atexit@plt+0x3effa8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12] │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fc320 <__cxa_atexit@plt+0x3eff3c> │ │ │ │ - ldr r3, [pc, #100] @ 3fc338 <__cxa_atexit@plt+0x3eff54> │ │ │ │ + bhi 3fc378 <__cxa_atexit@plt+0x3eff94> │ │ │ │ + ldr r3, [pc, #100] @ 3fc390 <__cxa_atexit@plt+0x3effac> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fc2f0 <__cxa_atexit@plt+0x3eff0c> │ │ │ │ + beq 3fc348 <__cxa_atexit@plt+0x3eff64> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 3fc340 <__cxa_atexit@plt+0x3eff5c> │ │ │ │ + ldr r7, [pc, #44] @ 3fc398 <__cxa_atexit@plt+0x3effb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fc33c <__cxa_atexit@plt+0x3eff58> │ │ │ │ + ldr r7, [pc, #20] @ 3fc394 <__cxa_atexit@plt+0x3effb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq r0, [r7], #-1920 @ 0xfffff880 │ │ │ │ + ldrteq r0, [r7], #-1832 @ 0xfffff8d8 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffff228 │ │ │ │ - mvnseq r5, #52, 18 @ 0xd0000 │ │ │ │ - mvnseq r5, #128, 18 @ 0x200000 │ │ │ │ + mvnseq r5, #220, 16 @ 0xdc0000 │ │ │ │ + mvnseq r5, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3fc3a4 <__cxa_atexit@plt+0x3effc0> │ │ │ │ - ldr r3, [pc, #80] @ 3fc3bc <__cxa_atexit@plt+0x3effd8> │ │ │ │ - ldr r2, [pc, #80] @ 3fc3c0 <__cxa_atexit@plt+0x3effdc> │ │ │ │ + bcc 3fc3fc <__cxa_atexit@plt+0x3f0018> │ │ │ │ + ldr r3, [pc, #80] @ 3fc414 <__cxa_atexit@plt+0x3f0030> │ │ │ │ + ldr r2, [pc, #80] @ 3fc418 <__cxa_atexit@plt+0x3f0034> │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #12]! │ │ │ │ - ldr r1, [pc, #68] @ 3fc3c4 <__cxa_atexit@plt+0x3effe0> │ │ │ │ + ldr r1, [pc, #68] @ 3fc41c <__cxa_atexit@plt+0x3f0038> │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r6, #27 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r2, r8} │ │ │ │ str r8, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r7, [r7, #16] │ │ │ │ str r3, [r7, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3fc3c8 <__cxa_atexit@plt+0x3effe4> │ │ │ │ + ldr r7, [pc, #28] @ 3fc420 <__cxa_atexit@plt+0x3f003c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - ldrteq r1, [r7], #-884 @ 0xfffffc8c │ │ │ │ - mvnseq r5, #236, 16 @ 0xec0000 │ │ │ │ + ldrteq r1, [r7], #-796 @ 0xfffffce4 │ │ │ │ + mvnseq r5, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fc440 <__cxa_atexit@plt+0x3f005c> │ │ │ │ + bhi 3fc498 <__cxa_atexit@plt+0x3f00b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #104] @ 3fc45c <__cxa_atexit@plt+0x3f0078> │ │ │ │ + ldr r1, [pc, #104] @ 3fc4b4 <__cxa_atexit@plt+0x3f00d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #100] @ 3fc460 <__cxa_atexit@plt+0x3f007c> │ │ │ │ + ldr r0, [pc, #100] @ 3fc4b8 <__cxa_atexit@plt+0x3f00d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - bhi 3fc44c <__cxa_atexit@plt+0x3f0068> │ │ │ │ - ldr r3, [pc, #72] @ 3fc464 <__cxa_atexit@plt+0x3f0080> │ │ │ │ + bhi 3fc4a4 <__cxa_atexit@plt+0x3f00c0> │ │ │ │ + ldr r3, [pc, #72] @ 3fc4bc <__cxa_atexit@plt+0x3f00d8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fc430 <__cxa_atexit@plt+0x3f004c> │ │ │ │ + beq 3fc488 <__cxa_atexit@plt+0x3f00a4> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fc468 <__cxa_atexit@plt+0x3f0084> │ │ │ │ + ldr r7, [pc, #20] @ 3fc4c0 <__cxa_atexit@plt+0x3f00dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq r0, [r7], #-1580 @ 0xfffff9d4 │ │ │ │ - ldrteq r0, [r7], #-1624 @ 0xfffff9a8 │ │ │ │ + ldrteq r0, [r7], #-1492 @ 0xfffffa2c │ │ │ │ + ldrteq r0, [r7], #-1536 @ 0xfffffa00 │ │ │ │ @ instruction: 0xfffff158 │ │ │ │ - mvnseq r5, #12, 16 @ 0xc0000 │ │ │ │ + mvnseq r5, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3fc4d0 <__cxa_atexit@plt+0x3f00ec> │ │ │ │ + bhi 3fc528 <__cxa_atexit@plt+0x3f0144> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3fc4dc <__cxa_atexit@plt+0x3f00f8> │ │ │ │ + bcc 3fc534 <__cxa_atexit@plt+0x3f0150> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 3fc4ec <__cxa_atexit@plt+0x3f0108> │ │ │ │ + ldr lr, [pc, #68] @ 3fc544 <__cxa_atexit@plt+0x3f0160> │ │ │ │ sub r1, r6, #7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #60] @ 3fc4f0 <__cxa_atexit@plt+0x3f010c> │ │ │ │ + ldr r0, [pc, #60] @ 3fc548 <__cxa_atexit@plt+0x3f0164> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 7ef138 <__cxa_atexit@plt+0x7e2d54> │ │ │ │ + b 7d6380 <__cxa_atexit@plt+0x7c9f9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r0, [r7], #-1496 @ 0xfffffa28 │ │ │ │ - ldrteq r0, [r7], #-1440 @ 0xfffffa60 │ │ │ │ + ldrteq r0, [r7], #-1408 @ 0xfffffa80 │ │ │ │ + ldrteq r0, [r7], #-1352 @ 0xfffffab8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3fc560 <__cxa_atexit@plt+0x3f017c> │ │ │ │ + bhi 3fc5b8 <__cxa_atexit@plt+0x3f01d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3fc56c <__cxa_atexit@plt+0x3f0188> │ │ │ │ + bcc 3fc5c4 <__cxa_atexit@plt+0x3f01e0> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 3fc57c <__cxa_atexit@plt+0x3f0198> │ │ │ │ - ldr sl, [pc, #76] @ 3fc580 <__cxa_atexit@plt+0x3f019c> │ │ │ │ + ldr lr, [pc, #76] @ 3fc5d4 <__cxa_atexit@plt+0x3f01f0> │ │ │ │ + ldr sl, [pc, #76] @ 3fc5d8 <__cxa_atexit@plt+0x3f01f4> │ │ │ │ sub r0, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str r8, [r2, #8] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 7ef120 <__cxa_atexit@plt+0x7e2d3c> │ │ │ │ + b 7d6368 <__cxa_atexit@plt+0x7c9f84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - ldrteq r0, [r7], #-1532 @ 0xfffffa04 │ │ │ │ + ldrteq r0, [r7], #-1444 @ 0xfffffa5c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fc5ec <__cxa_atexit@plt+0x3f0208> │ │ │ │ - ldr r7, [pc, #104] @ 3fc610 <__cxa_atexit@plt+0x3f022c> │ │ │ │ + bhi 3fc644 <__cxa_atexit@plt+0x3f0260> │ │ │ │ + ldr r7, [pc, #104] @ 3fc668 <__cxa_atexit@plt+0x3f0284> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, r9} │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fc600 <__cxa_atexit@plt+0x3f021c> │ │ │ │ - ldr r3, [pc, #84] @ 3fc614 <__cxa_atexit@plt+0x3f0230> │ │ │ │ + bhi 3fc658 <__cxa_atexit@plt+0x3f0274> │ │ │ │ + ldr r3, [pc, #84] @ 3fc66c <__cxa_atexit@plt+0x3f0288> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fc5dc <__cxa_atexit@plt+0x3f01f8> │ │ │ │ + beq 3fc634 <__cxa_atexit@plt+0x3f0250> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3fc61c <__cxa_atexit@plt+0x3f0238> │ │ │ │ + ldr r7, [pc, #40] @ 3fc674 <__cxa_atexit@plt+0x3f0290> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3fc618 <__cxa_atexit@plt+0x3f0234> │ │ │ │ + ldr r7, [pc, #16] @ 3fc670 <__cxa_atexit@plt+0x3f028c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffef3c │ │ │ │ - mvnseq r5, #84, 12 @ 0x5400000 │ │ │ │ - mvnseq r5, #168, 12 @ 0xa800000 │ │ │ │ + mvnseq r5, #252, 10 @ 0x3f000000 │ │ │ │ + mvnseq r5, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3fc678 <__cxa_atexit@plt+0x3f0294> │ │ │ │ - ldr r2, [pc, #64] @ 3fc684 <__cxa_atexit@plt+0x3f02a0> │ │ │ │ - ldr lr, [pc, #64] @ 3fc688 <__cxa_atexit@plt+0x3f02a4> │ │ │ │ + bcc 3fc6d0 <__cxa_atexit@plt+0x3f02ec> │ │ │ │ + ldr r2, [pc, #64] @ 3fc6dc <__cxa_atexit@plt+0x3f02f8> │ │ │ │ + ldr lr, [pc, #64] @ 3fc6e0 <__cxa_atexit@plt+0x3f02fc> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ @@ -1032356,660 +1032378,660 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fc6f4 <__cxa_atexit@plt+0x3f0310> │ │ │ │ - ldr r7, [pc, #104] @ 3fc718 <__cxa_atexit@plt+0x3f0334> │ │ │ │ + bhi 3fc74c <__cxa_atexit@plt+0x3f0368> │ │ │ │ + ldr r7, [pc, #104] @ 3fc770 <__cxa_atexit@plt+0x3f038c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4] │ │ │ │ sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fc708 <__cxa_atexit@plt+0x3f0324> │ │ │ │ - ldr r3, [pc, #84] @ 3fc71c <__cxa_atexit@plt+0x3f0338> │ │ │ │ + bhi 3fc760 <__cxa_atexit@plt+0x3f037c> │ │ │ │ + ldr r3, [pc, #84] @ 3fc774 <__cxa_atexit@plt+0x3f0390> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fc6e4 <__cxa_atexit@plt+0x3f0300> │ │ │ │ + beq 3fc73c <__cxa_atexit@plt+0x3f0358> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3fc724 <__cxa_atexit@plt+0x3f0340> │ │ │ │ + ldr r7, [pc, #40] @ 3fc77c <__cxa_atexit@plt+0x3f0398> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3fc720 <__cxa_atexit@plt+0x3f033c> │ │ │ │ + ldr r7, [pc, #16] @ 3fc778 <__cxa_atexit@plt+0x3f0394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffee34 │ │ │ │ + mvnseq r5, #244, 8 @ 0xf4000000 │ │ │ │ mvnseq r5, #76, 10 @ 0x13000000 │ │ │ │ - mvnseq r5, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 7ef158 <__cxa_atexit@plt+0x7e2d74> │ │ │ │ + b 7d63a0 <__cxa_atexit@plt+0x7c9fbc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fc7ac <__cxa_atexit@plt+0x3f03c8> │ │ │ │ - ldr r7, [pc, #104] @ 3fc7d0 <__cxa_atexit@plt+0x3f03ec> │ │ │ │ + bhi 3fc804 <__cxa_atexit@plt+0x3f0420> │ │ │ │ + ldr r7, [pc, #104] @ 3fc828 <__cxa_atexit@plt+0x3f0444> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, r9} │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fc7c0 <__cxa_atexit@plt+0x3f03dc> │ │ │ │ - ldr r3, [pc, #84] @ 3fc7d4 <__cxa_atexit@plt+0x3f03f0> │ │ │ │ + bhi 3fc818 <__cxa_atexit@plt+0x3f0434> │ │ │ │ + ldr r3, [pc, #84] @ 3fc82c <__cxa_atexit@plt+0x3f0448> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fc79c <__cxa_atexit@plt+0x3f03b8> │ │ │ │ + beq 3fc7f4 <__cxa_atexit@plt+0x3f0410> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3fc7dc <__cxa_atexit@plt+0x3f03f8> │ │ │ │ + ldr r7, [pc, #40] @ 3fc834 <__cxa_atexit@plt+0x3f0450> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3fc7d8 <__cxa_atexit@plt+0x3f03f4> │ │ │ │ + ldr r7, [pc, #16] @ 3fc830 <__cxa_atexit@plt+0x3f044c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xffffed7c │ │ │ │ - mvnseq r5, #148, 8 @ 0x94000000 │ │ │ │ - mvnseq r5, #232, 8 @ 0xe8000000 │ │ │ │ + mvnseq r5, #60, 8 @ 0x3c000000 │ │ │ │ + mvnseq r5, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3fc860 <__cxa_atexit@plt+0x3f047c> │ │ │ │ - ldr r5, [pc, #144] @ 3fc890 <__cxa_atexit@plt+0x3f04ac> │ │ │ │ + bhi 3fc8b8 <__cxa_atexit@plt+0x3f04d4> │ │ │ │ + ldr r5, [pc, #144] @ 3fc8e8 <__cxa_atexit@plt+0x3f0504> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r3, {r5, r7} │ │ │ │ sub r5, r3, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fc86c <__cxa_atexit@plt+0x3f0488> │ │ │ │ - ldr r7, [pc, #120] @ 3fc894 <__cxa_atexit@plt+0x3f04b0> │ │ │ │ + bhi 3fc8c4 <__cxa_atexit@plt+0x3f04e0> │ │ │ │ + ldr r7, [pc, #120] @ 3fc8ec <__cxa_atexit@plt+0x3f0508> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12] │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fc880 <__cxa_atexit@plt+0x3f049c> │ │ │ │ - ldr r3, [pc, #100] @ 3fc898 <__cxa_atexit@plt+0x3f04b4> │ │ │ │ + bhi 3fc8d8 <__cxa_atexit@plt+0x3f04f4> │ │ │ │ + ldr r3, [pc, #100] @ 3fc8f0 <__cxa_atexit@plt+0x3f050c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fc850 <__cxa_atexit@plt+0x3f046c> │ │ │ │ + beq 3fc8a8 <__cxa_atexit@plt+0x3f04c4> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 3fc8a0 <__cxa_atexit@plt+0x3f04bc> │ │ │ │ + ldr r7, [pc, #44] @ 3fc8f8 <__cxa_atexit@plt+0x3f0514> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fc89c <__cxa_atexit@plt+0x3f04b8> │ │ │ │ + ldr r7, [pc, #20] @ 3fc8f4 <__cxa_atexit@plt+0x3f0510> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq r0, [r7], #-544 @ 0xfffffde0 │ │ │ │ + ldrteq r0, [r7], #-456 @ 0xfffffe38 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xffffecc8 │ │ │ │ + mvnseq r5, #124, 6 @ 0xf0000001 │ │ │ │ mvnseq r5, #212, 6 @ 0x50000003 │ │ │ │ - mvnseq r5, #44, 8 @ 0x2c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3fc904 <__cxa_atexit@plt+0x3f0520> │ │ │ │ - ldr r3, [pc, #80] @ 3fc91c <__cxa_atexit@plt+0x3f0538> │ │ │ │ - ldr r2, [pc, #80] @ 3fc920 <__cxa_atexit@plt+0x3f053c> │ │ │ │ + bcc 3fc95c <__cxa_atexit@plt+0x3f0578> │ │ │ │ + ldr r3, [pc, #80] @ 3fc974 <__cxa_atexit@plt+0x3f0590> │ │ │ │ + ldr r2, [pc, #80] @ 3fc978 <__cxa_atexit@plt+0x3f0594> │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #12]! │ │ │ │ - ldr r1, [pc, #68] @ 3fc924 <__cxa_atexit@plt+0x3f0540> │ │ │ │ + ldr r1, [pc, #68] @ 3fc97c <__cxa_atexit@plt+0x3f0598> │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r6, #27 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r2, r8} │ │ │ │ str r8, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r7, [r7, #16] │ │ │ │ str r3, [r7, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3fc928 <__cxa_atexit@plt+0x3f0544> │ │ │ │ + ldr r7, [pc, #28] @ 3fc980 <__cxa_atexit@plt+0x3f059c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - ldrteq r0, [r7], #-3604 @ 0xfffff1ec │ │ │ │ - mvnseq r5, #152, 6 @ 0x60000002 │ │ │ │ + ldrteq r0, [r7], #-3516 @ 0xfffff244 │ │ │ │ + mvnseq r5, #64, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3fc95c <__cxa_atexit@plt+0x3f0578> │ │ │ │ + bhi 3fc9b4 <__cxa_atexit@plt+0x3f05d0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 3fc964 <__cxa_atexit@plt+0x3f0580> │ │ │ │ + ldr r2, [pc, #24] @ 3fc9bc <__cxa_atexit@plt+0x3f05d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 7ef160 <__cxa_atexit@plt+0x7e2d7c> │ │ │ │ + b 7d63a8 <__cxa_atexit@plt+0x7c9fc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq r0, [r7], #-212 @ 0xffffff2c │ │ │ │ + ldrteq r0, [r7], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3fc9cc <__cxa_atexit@plt+0x3f05e8> │ │ │ │ + bhi 3fca24 <__cxa_atexit@plt+0x3f0640> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3fc9d8 <__cxa_atexit@plt+0x3f05f4> │ │ │ │ + bcc 3fca30 <__cxa_atexit@plt+0x3f064c> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 3fc9e8 <__cxa_atexit@plt+0x3f0604> │ │ │ │ + ldr lr, [pc, #68] @ 3fca40 <__cxa_atexit@plt+0x3f065c> │ │ │ │ sub r1, r6, #7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #60] @ 3fc9ec <__cxa_atexit@plt+0x3f0608> │ │ │ │ + ldr r0, [pc, #60] @ 3fca44 <__cxa_atexit@plt+0x3f0660> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 7ef138 <__cxa_atexit@plt+0x7e2d54> │ │ │ │ + b 7d6380 <__cxa_atexit@plt+0x7c9f9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r0, [r7], #-220 @ 0xffffff24 │ │ │ │ - ldrteq r0, [r7], #-164 @ 0xffffff5c │ │ │ │ + ldrteq r0, [r7], #-132 @ 0xffffff7c │ │ │ │ + ldrteq r0, [r7], #-76 @ 0xffffffb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fca64 <__cxa_atexit@plt+0x3f0680> │ │ │ │ + bhi 3fcabc <__cxa_atexit@plt+0x3f06d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #104] @ 3fca80 <__cxa_atexit@plt+0x3f069c> │ │ │ │ + ldr r1, [pc, #104] @ 3fcad8 <__cxa_atexit@plt+0x3f06f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #100] @ 3fca84 <__cxa_atexit@plt+0x3f06a0> │ │ │ │ + ldr r0, [pc, #100] @ 3fcadc <__cxa_atexit@plt+0x3f06f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - bhi 3fca70 <__cxa_atexit@plt+0x3f068c> │ │ │ │ - ldr r3, [pc, #72] @ 3fca88 <__cxa_atexit@plt+0x3f06a4> │ │ │ │ + bhi 3fcac8 <__cxa_atexit@plt+0x3f06e4> │ │ │ │ + ldr r3, [pc, #72] @ 3fcae0 <__cxa_atexit@plt+0x3f06fc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fca54 <__cxa_atexit@plt+0x3f0670> │ │ │ │ + beq 3fcaac <__cxa_atexit@plt+0x3f06c8> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fca8c <__cxa_atexit@plt+0x3f06a8> │ │ │ │ + ldr r7, [pc, #20] @ 3fcae4 <__cxa_atexit@plt+0x3f0700> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq r0, [r7], #-8 │ │ │ │ - ldrteq r0, [r7], #-52 @ 0xffffffcc │ │ │ │ + ldrteq pc, [r6], #-4016 @ 0xfffff050 @ │ │ │ │ + ldrteq pc, [r6], #-4060 @ 0xfffff024 @ │ │ │ │ @ instruction: 0xffffeb34 │ │ │ │ - mvnseq r5, #232, 2 @ 0x3a │ │ │ │ + mvnseq r5, #144, 2 @ 0x24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fcb20 <__cxa_atexit@plt+0x3f073c> │ │ │ │ + bhi 3fcb78 <__cxa_atexit@plt+0x3f0794> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 3fcb28 <__cxa_atexit@plt+0x3f0744> │ │ │ │ - ldr r7, [pc, #144] @ 3fcb58 <__cxa_atexit@plt+0x3f0774> │ │ │ │ - ldr r1, [pc, #144] @ 3fcb5c <__cxa_atexit@plt+0x3f0778> │ │ │ │ + bcc 3fcb80 <__cxa_atexit@plt+0x3f079c> │ │ │ │ + ldr r7, [pc, #144] @ 3fcbb0 <__cxa_atexit@plt+0x3f07cc> │ │ │ │ + ldr r1, [pc, #144] @ 3fcbb4 <__cxa_atexit@plt+0x3f07d0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r2, #-16] │ │ │ │ sub r7, r2, #20 │ │ │ │ cmp fp, r7 │ │ │ │ stmdb r2, {r3, r9, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ - bhi 3fcb44 <__cxa_atexit@plt+0x3f0760> │ │ │ │ - ldr r3, [pc, #108] @ 3fcb60 <__cxa_atexit@plt+0x3f077c> │ │ │ │ + bhi 3fcb9c <__cxa_atexit@plt+0x3f07b8> │ │ │ │ + ldr r3, [pc, #108] @ 3fcbb8 <__cxa_atexit@plt+0x3f07d4> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fcb10 <__cxa_atexit@plt+0x3f072c> │ │ │ │ + beq 3fcb68 <__cxa_atexit@plt+0x3f0784> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fcb30 <__cxa_atexit@plt+0x3f074c> │ │ │ │ + b 3fcb88 <__cxa_atexit@plt+0x3f07a4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #48] @ 3fcb68 <__cxa_atexit@plt+0x3f0784> │ │ │ │ + ldr r7, [pc, #48] @ 3fcbc0 <__cxa_atexit@plt+0x3f07dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3fcb64 <__cxa_atexit@plt+0x3f0780> │ │ │ │ + ldr r7, [pc, #24] @ 3fcbbc <__cxa_atexit@plt+0x3f07d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xffffea08 │ │ │ │ - mvnseq r5, #12, 2 │ │ │ │ - mvnseq r5, #112, 2 │ │ │ │ + mvnseq r5, #180 @ 0xb4 │ │ │ │ + mvnseq r5, #24, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3fcbd4 <__cxa_atexit@plt+0x3f07f0> │ │ │ │ - ldr r9, [pc, #80] @ 3fcbe0 <__cxa_atexit@plt+0x3f07fc> │ │ │ │ - ldr r8, [pc, #80] @ 3fcbe4 <__cxa_atexit@plt+0x3f0800> │ │ │ │ + bcc 3fcc2c <__cxa_atexit@plt+0x3f0848> │ │ │ │ + ldr r9, [pc, #80] @ 3fcc38 <__cxa_atexit@plt+0x3f0854> │ │ │ │ + ldr r8, [pc, #80] @ 3fcc3c <__cxa_atexit@plt+0x3f0858> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr lr, [pc, #76] @ 3fcbe8 <__cxa_atexit@plt+0x3f0804> │ │ │ │ + ldr lr, [pc, #76] @ 3fcc40 <__cxa_atexit@plt+0x3f085c> │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r9, [r3, #16]! │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ str r8, [r3, #-12] │ │ │ │ mov r8, r7 │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 7ef120 <__cxa_atexit@plt+0x7e2d3c> │ │ │ │ + b 7d6368 <__cxa_atexit@plt+0x7c9f84> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - ldrteq pc, [r6], #-3988 @ 0xfffff06c @ │ │ │ │ + ldrteq pc, [r6], #-3900 @ 0xfffff0c4 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fcc54 <__cxa_atexit@plt+0x3f0870> │ │ │ │ - ldr r7, [pc, #108] @ 3fcc7c <__cxa_atexit@plt+0x3f0898> │ │ │ │ + bhi 3fccac <__cxa_atexit@plt+0x3f08c8> │ │ │ │ + ldr r7, [pc, #108] @ 3fccd4 <__cxa_atexit@plt+0x3f08f0> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fcc68 <__cxa_atexit@plt+0x3f0884> │ │ │ │ - ldr r3, [pc, #88] @ 3fcc80 <__cxa_atexit@plt+0x3f089c> │ │ │ │ + bhi 3fccc0 <__cxa_atexit@plt+0x3f08dc> │ │ │ │ + ldr r3, [pc, #88] @ 3fccd8 <__cxa_atexit@plt+0x3f08f4> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fcc44 <__cxa_atexit@plt+0x3f0860> │ │ │ │ + beq 3fcc9c <__cxa_atexit@plt+0x3f08b8> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 3fcc88 <__cxa_atexit@plt+0x3f08a4> │ │ │ │ + ldr r7, [pc, #44] @ 3fcce0 <__cxa_atexit@plt+0x3f08fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fcc84 <__cxa_atexit@plt+0x3f08a0> │ │ │ │ + ldr r7, [pc, #20] @ 3fccdc <__cxa_atexit@plt+0x3f08f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffe8d4 │ │ │ │ - mvnseq r4, #232, 30 @ 0x3a0 │ │ │ │ - mvnseq r5, #80 @ 0x50 │ │ │ │ + mvnseq r4, #144, 30 @ 0x240 │ │ │ │ + mvnseq r4, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 7ef168 <__cxa_atexit@plt+0x7e2d84> │ │ │ │ + b 7d63b0 <__cxa_atexit@plt+0x7c9fcc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 3fca9c <__cxa_atexit@plt+0x3f06b8> │ │ │ │ + b 3fcaf4 <__cxa_atexit@plt+0x3f0710> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3fcd48 <__cxa_atexit@plt+0x3f0964> │ │ │ │ + bhi 3fcda0 <__cxa_atexit@plt+0x3f09bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r5, [pc, #148] @ 3fcd7c <__cxa_atexit@plt+0x3f0998> │ │ │ │ + ldr r5, [pc, #148] @ 3fcdd4 <__cxa_atexit@plt+0x3f09f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmdb r3, {r5, r7} │ │ │ │ sub r5, r3, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fcd54 <__cxa_atexit@plt+0x3f0970> │ │ │ │ - ldr r7, [pc, #128] @ 3fcd80 <__cxa_atexit@plt+0x3f099c> │ │ │ │ + bhi 3fcdac <__cxa_atexit@plt+0x3f09c8> │ │ │ │ + ldr r7, [pc, #128] @ 3fcdd8 <__cxa_atexit@plt+0x3f09f4> │ │ │ │ str r8, [r3, #-12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-16] │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fcd68 <__cxa_atexit@plt+0x3f0984> │ │ │ │ - ldr r3, [pc, #104] @ 3fcd84 <__cxa_atexit@plt+0x3f09a0> │ │ │ │ + bhi 3fcdc0 <__cxa_atexit@plt+0x3f09dc> │ │ │ │ + ldr r3, [pc, #104] @ 3fcddc <__cxa_atexit@plt+0x3f09f8> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fcd38 <__cxa_atexit@plt+0x3f0954> │ │ │ │ + beq 3fcd90 <__cxa_atexit@plt+0x3f09ac> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 3fcd8c <__cxa_atexit@plt+0x3f09a8> │ │ │ │ + ldr r7, [pc, #48] @ 3fcde4 <__cxa_atexit@plt+0x3f0a00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3fcd88 <__cxa_atexit@plt+0x3f09a4> │ │ │ │ + ldr r7, [pc, #24] @ 3fcde0 <__cxa_atexit@plt+0x3f09fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [r6], #-3384 @ 0xfffff2c8 @ │ │ │ │ + ldrteq pc, [r6], #-3296 @ 0xfffff320 @ │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xffffe7e0 │ │ │ │ - mvnseq r4, #232, 28 @ 0xe80 │ │ │ │ - mvnseq r4, #80, 30 @ 0x140 │ │ │ │ + mvnseq r4, #144, 28 @ 0x900 │ │ │ │ + mvnseq r4, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3fcdf4 <__cxa_atexit@plt+0x3f0a10> │ │ │ │ - ldr r3, [pc, #84] @ 3fce0c <__cxa_atexit@plt+0x3f0a28> │ │ │ │ - ldr r2, [pc, #84] @ 3fce10 <__cxa_atexit@plt+0x3f0a2c> │ │ │ │ + bcc 3fce4c <__cxa_atexit@plt+0x3f0a68> │ │ │ │ + ldr r3, [pc, #84] @ 3fce64 <__cxa_atexit@plt+0x3f0a80> │ │ │ │ + ldr r2, [pc, #84] @ 3fce68 <__cxa_atexit@plt+0x3f0a84> │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #16]! │ │ │ │ - ldr r1, [pc, #72] @ 3fce14 <__cxa_atexit@plt+0x3f0a30> │ │ │ │ + ldr r1, [pc, #72] @ 3fce6c <__cxa_atexit@plt+0x3f0a88> │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r2, r8, r9} │ │ │ │ str r8, [r7, #8] │ │ │ │ str r9, [r7, #12] │ │ │ │ str r1, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ str r3, [r7, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3fce18 <__cxa_atexit@plt+0x3f0a34> │ │ │ │ + ldr r7, [pc, #28] @ 3fce70 <__cxa_atexit@plt+0x3f0a8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - ldrteq r0, [r7], #-2344 @ 0xfffff6d8 │ │ │ │ - mvnseq r4, #180, 28 @ 0xb40 │ │ │ │ + ldrteq r0, [r7], #-2256 @ 0xfffff730 │ │ │ │ + mvnseq r4, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fce90 <__cxa_atexit@plt+0x3f0aac> │ │ │ │ + bhi 3fcee8 <__cxa_atexit@plt+0x3f0b04> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #104] @ 3fceac <__cxa_atexit@plt+0x3f0ac8> │ │ │ │ + ldr r1, [pc, #104] @ 3fcf04 <__cxa_atexit@plt+0x3f0b20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #100] @ 3fceb0 <__cxa_atexit@plt+0x3f0acc> │ │ │ │ + ldr r0, [pc, #100] @ 3fcf08 <__cxa_atexit@plt+0x3f0b24> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - bhi 3fce9c <__cxa_atexit@plt+0x3f0ab8> │ │ │ │ - ldr r3, [pc, #72] @ 3fceb4 <__cxa_atexit@plt+0x3f0ad0> │ │ │ │ + bhi 3fcef4 <__cxa_atexit@plt+0x3f0b10> │ │ │ │ + ldr r3, [pc, #72] @ 3fcf0c <__cxa_atexit@plt+0x3f0b28> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fce80 <__cxa_atexit@plt+0x3f0a9c> │ │ │ │ + beq 3fced8 <__cxa_atexit@plt+0x3f0af4> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fceb8 <__cxa_atexit@plt+0x3f0ad4> │ │ │ │ + ldr r7, [pc, #20] @ 3fcf10 <__cxa_atexit@plt+0x3f0b2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [r6], #-3036 @ 0xfffff424 @ │ │ │ │ - ldrteq pc, [r6], #-3080 @ 0xfffff3f8 @ │ │ │ │ + ldrteq pc, [r6], #-2948 @ 0xfffff47c @ │ │ │ │ + ldrteq pc, [r6], #-2992 @ 0xfffff450 @ │ │ │ │ @ instruction: 0xffffe708 │ │ │ │ - mvnseq r4, #188, 26 @ 0x2f00 │ │ │ │ + mvnseq r4, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3fcf20 <__cxa_atexit@plt+0x3f0b3c> │ │ │ │ + bhi 3fcf78 <__cxa_atexit@plt+0x3f0b94> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3fcf2c <__cxa_atexit@plt+0x3f0b48> │ │ │ │ + bcc 3fcf84 <__cxa_atexit@plt+0x3f0ba0> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 3fcf3c <__cxa_atexit@plt+0x3f0b58> │ │ │ │ + ldr lr, [pc, #68] @ 3fcf94 <__cxa_atexit@plt+0x3f0bb0> │ │ │ │ sub r1, r6, #7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #60] @ 3fcf40 <__cxa_atexit@plt+0x3f0b5c> │ │ │ │ + ldr r0, [pc, #60] @ 3fcf98 <__cxa_atexit@plt+0x3f0bb4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 7ef138 <__cxa_atexit@plt+0x7e2d54> │ │ │ │ + b 7d6380 <__cxa_atexit@plt+0x7c9f9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [r6], #-2952 @ 0xfffff478 @ │ │ │ │ - ldrteq pc, [r6], #-2896 @ 0xfffff4b0 @ │ │ │ │ + ldrteq pc, [r6], #-2864 @ 0xfffff4d0 @ │ │ │ │ + ldrteq pc, [r6], #-2808 @ 0xfffff508 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3fcfb0 <__cxa_atexit@plt+0x3f0bcc> │ │ │ │ + bhi 3fd008 <__cxa_atexit@plt+0x3f0c24> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3fcfbc <__cxa_atexit@plt+0x3f0bd8> │ │ │ │ + bcc 3fd014 <__cxa_atexit@plt+0x3f0c30> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 3fcfcc <__cxa_atexit@plt+0x3f0be8> │ │ │ │ - ldr sl, [pc, #76] @ 3fcfd0 <__cxa_atexit@plt+0x3f0bec> │ │ │ │ + ldr lr, [pc, #76] @ 3fd024 <__cxa_atexit@plt+0x3f0c40> │ │ │ │ + ldr sl, [pc, #76] @ 3fd028 <__cxa_atexit@plt+0x3f0c44> │ │ │ │ sub r0, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str r8, [r2, #8] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 7ef120 <__cxa_atexit@plt+0x7e2d3c> │ │ │ │ + b 7d6368 <__cxa_atexit@plt+0x7c9f84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - ldrteq pc, [r6], #-2988 @ 0xfffff454 @ │ │ │ │ + ldrteq pc, [r6], #-2900 @ 0xfffff4ac @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fd03c <__cxa_atexit@plt+0x3f0c58> │ │ │ │ - ldr r7, [pc, #108] @ 3fd064 <__cxa_atexit@plt+0x3f0c80> │ │ │ │ + bhi 3fd094 <__cxa_atexit@plt+0x3f0cb0> │ │ │ │ + ldr r7, [pc, #108] @ 3fd0bc <__cxa_atexit@plt+0x3f0cd8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9, sl} │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fd050 <__cxa_atexit@plt+0x3f0c6c> │ │ │ │ - ldr r3, [pc, #88] @ 3fd068 <__cxa_atexit@plt+0x3f0c84> │ │ │ │ + bhi 3fd0a8 <__cxa_atexit@plt+0x3f0cc4> │ │ │ │ + ldr r3, [pc, #88] @ 3fd0c0 <__cxa_atexit@plt+0x3f0cdc> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fd02c <__cxa_atexit@plt+0x3f0c48> │ │ │ │ + beq 3fd084 <__cxa_atexit@plt+0x3f0ca0> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 3fd070 <__cxa_atexit@plt+0x3f0c8c> │ │ │ │ + ldr r7, [pc, #44] @ 3fd0c8 <__cxa_atexit@plt+0x3f0ce4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fd06c <__cxa_atexit@plt+0x3f0c88> │ │ │ │ + ldr r7, [pc, #20] @ 3fd0c4 <__cxa_atexit@plt+0x3f0ce0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffe4ec │ │ │ │ - mvnseq r4, #0, 24 │ │ │ │ - mvnseq r4, #112, 24 @ 0x7000 │ │ │ │ + mvnseq r4, #168, 22 @ 0x2a000 │ │ │ │ + mvnseq r4, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3fd0cc <__cxa_atexit@plt+0x3f0ce8> │ │ │ │ - ldr r2, [pc, #64] @ 3fd0d8 <__cxa_atexit@plt+0x3f0cf4> │ │ │ │ - ldr lr, [pc, #64] @ 3fd0dc <__cxa_atexit@plt+0x3f0cf8> │ │ │ │ + bcc 3fd124 <__cxa_atexit@plt+0x3f0d40> │ │ │ │ + ldr r2, [pc, #64] @ 3fd130 <__cxa_atexit@plt+0x3f0d4c> │ │ │ │ + ldr lr, [pc, #64] @ 3fd134 <__cxa_atexit@plt+0x3f0d50> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ @@ -1033017,381 +1033039,381 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fd148 <__cxa_atexit@plt+0x3f0d64> │ │ │ │ - ldr r7, [pc, #108] @ 3fd170 <__cxa_atexit@plt+0x3f0d8c> │ │ │ │ + bhi 3fd1a0 <__cxa_atexit@plt+0x3f0dbc> │ │ │ │ + ldr r7, [pc, #108] @ 3fd1c8 <__cxa_atexit@plt+0x3f0de4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4] │ │ │ │ sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fd15c <__cxa_atexit@plt+0x3f0d78> │ │ │ │ - ldr r3, [pc, #88] @ 3fd174 <__cxa_atexit@plt+0x3f0d90> │ │ │ │ + bhi 3fd1b4 <__cxa_atexit@plt+0x3f0dd0> │ │ │ │ + ldr r3, [pc, #88] @ 3fd1cc <__cxa_atexit@plt+0x3f0de8> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fd138 <__cxa_atexit@plt+0x3f0d54> │ │ │ │ + beq 3fd190 <__cxa_atexit@plt+0x3f0dac> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 3fd17c <__cxa_atexit@plt+0x3f0d98> │ │ │ │ + ldr r7, [pc, #44] @ 3fd1d4 <__cxa_atexit@plt+0x3f0df0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fd178 <__cxa_atexit@plt+0x3f0d94> │ │ │ │ + ldr r7, [pc, #20] @ 3fd1d0 <__cxa_atexit@plt+0x3f0dec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffe3e0 │ │ │ │ - mvnseq r4, #244, 20 @ 0xf4000 │ │ │ │ - mvnseq r4, #104, 22 @ 0x1a000 │ │ │ │ + mvnseq r4, #156, 20 @ 0x9c000 │ │ │ │ + mvnseq r4, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 7ef170 <__cxa_atexit@plt+0x7e2d8c> │ │ │ │ + b 7d63b8 <__cxa_atexit@plt+0x7c9fd4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fd204 <__cxa_atexit@plt+0x3f0e20> │ │ │ │ - ldr r7, [pc, #112] @ 3fd230 <__cxa_atexit@plt+0x3f0e4c> │ │ │ │ + bhi 3fd25c <__cxa_atexit@plt+0x3f0e78> │ │ │ │ + ldr r7, [pc, #112] @ 3fd288 <__cxa_atexit@plt+0x3f0ea4> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9, sl} │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fd21c <__cxa_atexit@plt+0x3f0e38> │ │ │ │ - ldr r3, [pc, #92] @ 3fd234 <__cxa_atexit@plt+0x3f0e50> │ │ │ │ + bhi 3fd274 <__cxa_atexit@plt+0x3f0e90> │ │ │ │ + ldr r3, [pc, #92] @ 3fd28c <__cxa_atexit@plt+0x3f0ea8> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fd1f4 <__cxa_atexit@plt+0x3f0e10> │ │ │ │ + beq 3fd24c <__cxa_atexit@plt+0x3f0e68> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r7, [pc, #44] @ 3fd23c <__cxa_atexit@plt+0x3f0e58> │ │ │ │ + ldr r7, [pc, #44] @ 3fd294 <__cxa_atexit@plt+0x3f0eb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fd238 <__cxa_atexit@plt+0x3f0e54> │ │ │ │ + ldr r7, [pc, #20] @ 3fd290 <__cxa_atexit@plt+0x3f0eac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xffffe324 │ │ │ │ - mvnseq r4, #52, 20 @ 0x34000 │ │ │ │ - mvnseq r4, #164, 20 @ 0xa4000 │ │ │ │ + mvnseq r4, #220, 18 @ 0x370000 │ │ │ │ + mvnseq r4, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3fd2c4 <__cxa_atexit@plt+0x3f0ee0> │ │ │ │ + bhi 3fd31c <__cxa_atexit@plt+0x3f0f38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r5, [pc, #144] @ 3fd2f8 <__cxa_atexit@plt+0x3f0f14> │ │ │ │ + ldr r5, [pc, #144] @ 3fd350 <__cxa_atexit@plt+0x3f0f6c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmdb r3, {r5, r7} │ │ │ │ sub r5, r3, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fd2d0 <__cxa_atexit@plt+0x3f0eec> │ │ │ │ - ldr r7, [pc, #124] @ 3fd2fc <__cxa_atexit@plt+0x3f0f18> │ │ │ │ + bhi 3fd328 <__cxa_atexit@plt+0x3f0f44> │ │ │ │ + ldr r7, [pc, #124] @ 3fd354 <__cxa_atexit@plt+0x3f0f70> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12] │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fd2e4 <__cxa_atexit@plt+0x3f0f00> │ │ │ │ - ldr r3, [pc, #104] @ 3fd300 <__cxa_atexit@plt+0x3f0f1c> │ │ │ │ + bhi 3fd33c <__cxa_atexit@plt+0x3f0f58> │ │ │ │ + ldr r3, [pc, #104] @ 3fd358 <__cxa_atexit@plt+0x3f0f74> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fd2b4 <__cxa_atexit@plt+0x3f0ed0> │ │ │ │ + beq 3fd30c <__cxa_atexit@plt+0x3f0f28> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 3fd308 <__cxa_atexit@plt+0x3f0f24> │ │ │ │ + ldr r7, [pc, #48] @ 3fd360 <__cxa_atexit@plt+0x3f0f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3fd304 <__cxa_atexit@plt+0x3f0f20> │ │ │ │ + ldr r7, [pc, #24] @ 3fd35c <__cxa_atexit@plt+0x3f0f78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [r6], #-1976 @ 0xfffff848 @ │ │ │ │ + ldrteq pc, [r6], #-1888 @ 0xfffff8a0 @ │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xffffe264 │ │ │ │ - mvnseq r4, #108, 18 @ 0x1b0000 │ │ │ │ - mvnseq r4, #224, 18 @ 0x380000 │ │ │ │ + mvnseq r4, #20, 18 @ 0x50000 │ │ │ │ + mvnseq r4, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3fd370 <__cxa_atexit@plt+0x3f0f8c> │ │ │ │ - ldr r3, [pc, #84] @ 3fd388 <__cxa_atexit@plt+0x3f0fa4> │ │ │ │ - ldr r2, [pc, #84] @ 3fd38c <__cxa_atexit@plt+0x3f0fa8> │ │ │ │ + bcc 3fd3c8 <__cxa_atexit@plt+0x3f0fe4> │ │ │ │ + ldr r3, [pc, #84] @ 3fd3e0 <__cxa_atexit@plt+0x3f0ffc> │ │ │ │ + ldr r2, [pc, #84] @ 3fd3e4 <__cxa_atexit@plt+0x3f1000> │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #16]! │ │ │ │ - ldr r1, [pc, #72] @ 3fd390 <__cxa_atexit@plt+0x3f0fac> │ │ │ │ + ldr r1, [pc, #72] @ 3fd3e8 <__cxa_atexit@plt+0x3f1004> │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r2, r8, r9} │ │ │ │ str r8, [r7, #8] │ │ │ │ str r9, [r7, #12] │ │ │ │ str r1, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ str r3, [r7, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3fd394 <__cxa_atexit@plt+0x3f0fb0> │ │ │ │ + ldr r7, [pc, #28] @ 3fd3ec <__cxa_atexit@plt+0x3f1008> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - ldrteq r0, [r7], #-940 @ 0xfffffc54 │ │ │ │ - mvnseq r4, #68, 18 @ 0x110000 │ │ │ │ + ldrteq r0, [r7], #-852 @ 0xfffffcac │ │ │ │ + mvnseq r4, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3fd3c8 <__cxa_atexit@plt+0x3f0fe4> │ │ │ │ + bhi 3fd420 <__cxa_atexit@plt+0x3f103c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 3fd3d0 <__cxa_atexit@plt+0x3f0fec> │ │ │ │ + ldr r2, [pc, #24] @ 3fd428 <__cxa_atexit@plt+0x3f1044> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 7ef160 <__cxa_atexit@plt+0x7e2d7c> │ │ │ │ + b 7d63a8 <__cxa_atexit@plt+0x7c9fc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [r6], #-1640 @ 0xfffff998 @ │ │ │ │ + ldrteq pc, [r6], #-1552 @ 0xfffff9f0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fd448 <__cxa_atexit@plt+0x3f1064> │ │ │ │ + bhi 3fd4a0 <__cxa_atexit@plt+0x3f10bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #104] @ 3fd464 <__cxa_atexit@plt+0x3f1080> │ │ │ │ + ldr r1, [pc, #104] @ 3fd4bc <__cxa_atexit@plt+0x3f10d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #100] @ 3fd468 <__cxa_atexit@plt+0x3f1084> │ │ │ │ + ldr r0, [pc, #100] @ 3fd4c0 <__cxa_atexit@plt+0x3f10dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - bhi 3fd454 <__cxa_atexit@plt+0x3f1070> │ │ │ │ - ldr r3, [pc, #72] @ 3fd46c <__cxa_atexit@plt+0x3f1088> │ │ │ │ + bhi 3fd4ac <__cxa_atexit@plt+0x3f10c8> │ │ │ │ + ldr r3, [pc, #72] @ 3fd4c4 <__cxa_atexit@plt+0x3f10e0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fd438 <__cxa_atexit@plt+0x3f1054> │ │ │ │ + beq 3fd490 <__cxa_atexit@plt+0x3f10ac> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fd470 <__cxa_atexit@plt+0x3f108c> │ │ │ │ + ldr r7, [pc, #20] @ 3fd4c8 <__cxa_atexit@plt+0x3f10e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [r6], #-1572 @ 0xfffff9dc @ │ │ │ │ - ldrteq pc, [r6], #-1616 @ 0xfffff9b0 @ │ │ │ │ + ldrteq pc, [r6], #-1484 @ 0xfffffa34 @ │ │ │ │ + ldrteq pc, [r6], #-1528 @ 0xfffffa08 @ │ │ │ │ @ instruction: 0xffffe150 │ │ │ │ - mvnseq r4, #4, 16 @ 0x40000 │ │ │ │ + mvnseq r4, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3fd4dc <__cxa_atexit@plt+0x3f10f8> │ │ │ │ + bhi 3fd534 <__cxa_atexit@plt+0x3f1150> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3fd4e8 <__cxa_atexit@plt+0x3f1104> │ │ │ │ + bcc 3fd540 <__cxa_atexit@plt+0x3f115c> │ │ │ │ add lr, r7, #3 │ │ │ │ sub r0, r6, #11 │ │ │ │ ldm lr, {sl, ip, lr} │ │ │ │ - ldr r9, [pc, #68] @ 3fd4f8 <__cxa_atexit@plt+0x3f1114> │ │ │ │ + ldr r9, [pc, #68] @ 3fd550 <__cxa_atexit@plt+0x3f116c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r1, [pc, #64] @ 3fd4fc <__cxa_atexit@plt+0x3f1118> │ │ │ │ + ldr r1, [pc, #64] @ 3fd554 <__cxa_atexit@plt+0x3f1170> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 7ef138 <__cxa_atexit@plt+0x7e2d54> │ │ │ │ + b 7d6380 <__cxa_atexit@plt+0x7c9f9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [r6], #-2024 @ 0xfffff818 @ │ │ │ │ - ldrteq pc, [r6], #-1432 @ 0xfffffa68 @ │ │ │ │ + ldrteq pc, [r6], #-1936 @ 0xfffff870 @ │ │ │ │ + ldrteq pc, [r6], #-1344 @ 0xfffffac0 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3fd56c <__cxa_atexit@plt+0x3f1188> │ │ │ │ + bhi 3fd5c4 <__cxa_atexit@plt+0x3f11e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3fd578 <__cxa_atexit@plt+0x3f1194> │ │ │ │ + bcc 3fd5d0 <__cxa_atexit@plt+0x3f11ec> │ │ │ │ add sl, r7, #2 │ │ │ │ sub r0, r6, #11 │ │ │ │ ldm sl, {r1, r8, sl} │ │ │ │ - ldr lr, [pc, #72] @ 3fd588 <__cxa_atexit@plt+0x3f11a4> │ │ │ │ - ldr ip, [pc, #72] @ 3fd58c <__cxa_atexit@plt+0x3f11a8> │ │ │ │ + ldr lr, [pc, #72] @ 3fd5e0 <__cxa_atexit@plt+0x3f11fc> │ │ │ │ + ldr ip, [pc, #72] @ 3fd5e4 <__cxa_atexit@plt+0x3f1200> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 7ef120 <__cxa_atexit@plt+0x7e2d3c> │ │ │ │ + b 7d6368 <__cxa_atexit@plt+0x7c9f84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - ldrteq pc, [r6], #-1520 @ 0xfffffa10 @ │ │ │ │ + ldrteq pc, [r6], #-1432 @ 0xfffffa68 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fd620 <__cxa_atexit@plt+0x3f123c> │ │ │ │ + bhi 3fd678 <__cxa_atexit@plt+0x3f1294> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 3fd628 <__cxa_atexit@plt+0x3f1244> │ │ │ │ - ldr r7, [pc, #144] @ 3fd658 <__cxa_atexit@plt+0x3f1274> │ │ │ │ - ldr r1, [pc, #144] @ 3fd65c <__cxa_atexit@plt+0x3f1278> │ │ │ │ + bcc 3fd680 <__cxa_atexit@plt+0x3f129c> │ │ │ │ + ldr r7, [pc, #144] @ 3fd6b0 <__cxa_atexit@plt+0x3f12cc> │ │ │ │ + ldr r1, [pc, #144] @ 3fd6b4 <__cxa_atexit@plt+0x3f12d0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r2, #-16] │ │ │ │ sub r7, r2, #20 │ │ │ │ cmp fp, r7 │ │ │ │ stmdb r2, {r3, r9, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ - bhi 3fd644 <__cxa_atexit@plt+0x3f1260> │ │ │ │ - ldr r3, [pc, #108] @ 3fd660 <__cxa_atexit@plt+0x3f127c> │ │ │ │ + bhi 3fd69c <__cxa_atexit@plt+0x3f12b8> │ │ │ │ + ldr r3, [pc, #108] @ 3fd6b8 <__cxa_atexit@plt+0x3f12d4> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fd610 <__cxa_atexit@plt+0x3f122c> │ │ │ │ + beq 3fd668 <__cxa_atexit@plt+0x3f1284> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 3fd630 <__cxa_atexit@plt+0x3f124c> │ │ │ │ + b 3fd688 <__cxa_atexit@plt+0x3f12a4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #48] @ 3fd668 <__cxa_atexit@plt+0x3f1284> │ │ │ │ + ldr r7, [pc, #48] @ 3fd6c0 <__cxa_atexit@plt+0x3f12dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3fd664 <__cxa_atexit@plt+0x3f1280> │ │ │ │ + ldr r7, [pc, #24] @ 3fd6bc <__cxa_atexit@plt+0x3f12d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xffffdf08 │ │ │ │ - mvnseq r4, #12, 12 @ 0xc00000 │ │ │ │ - mvnseq r4, #136, 12 @ 0x8800000 │ │ │ │ + mvnseq r4, #180, 10 @ 0x2d000000 │ │ │ │ + mvnseq r4, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3fd6cc <__cxa_atexit@plt+0x3f12e8> │ │ │ │ - ldr r2, [pc, #72] @ 3fd6d8 <__cxa_atexit@plt+0x3f12f4> │ │ │ │ - ldr lr, [pc, #72] @ 3fd6dc <__cxa_atexit@plt+0x3f12f8> │ │ │ │ + bcc 3fd724 <__cxa_atexit@plt+0x3f1340> │ │ │ │ + ldr r2, [pc, #72] @ 3fd730 <__cxa_atexit@plt+0x3f134c> │ │ │ │ + ldr lr, [pc, #72] @ 3fd734 <__cxa_atexit@plt+0x3f1350> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r7, [r3, #24] │ │ │ │ @@ -1033401,317 +1033423,317 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fd748 <__cxa_atexit@plt+0x3f1364> │ │ │ │ - ldr r7, [pc, #108] @ 3fd770 <__cxa_atexit@plt+0x3f138c> │ │ │ │ + bhi 3fd7a0 <__cxa_atexit@plt+0x3f13bc> │ │ │ │ + ldr r7, [pc, #108] @ 3fd7c8 <__cxa_atexit@plt+0x3f13e4> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fd75c <__cxa_atexit@plt+0x3f1378> │ │ │ │ - ldr r3, [pc, #88] @ 3fd774 <__cxa_atexit@plt+0x3f1390> │ │ │ │ + bhi 3fd7b4 <__cxa_atexit@plt+0x3f13d0> │ │ │ │ + ldr r3, [pc, #88] @ 3fd7cc <__cxa_atexit@plt+0x3f13e8> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fd738 <__cxa_atexit@plt+0x3f1354> │ │ │ │ + beq 3fd790 <__cxa_atexit@plt+0x3f13ac> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 3fd77c <__cxa_atexit@plt+0x3f1398> │ │ │ │ + ldr r7, [pc, #44] @ 3fd7d4 <__cxa_atexit@plt+0x3f13f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fd778 <__cxa_atexit@plt+0x3f1394> │ │ │ │ + ldr r7, [pc, #20] @ 3fd7d0 <__cxa_atexit@plt+0x3f13ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffdde0 │ │ │ │ - mvnseq r4, #244, 8 @ 0xf4000000 │ │ │ │ - mvnseq r4, #116, 10 @ 0x1d000000 │ │ │ │ + mvnseq r4, #156, 8 @ 0x9c000000 │ │ │ │ + mvnseq r4, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 7ef178 <__cxa_atexit@plt+0x7e2d94> │ │ │ │ + b 7d63c0 <__cxa_atexit@plt+0x7c9fdc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 3fd59c <__cxa_atexit@plt+0x3f11b8> │ │ │ │ + b 3fd5f4 <__cxa_atexit@plt+0x3f1210> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3fd83c <__cxa_atexit@plt+0x3f1458> │ │ │ │ + bhi 3fd894 <__cxa_atexit@plt+0x3f14b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r5, [pc, #148] @ 3fd870 <__cxa_atexit@plt+0x3f148c> │ │ │ │ + ldr r5, [pc, #148] @ 3fd8c8 <__cxa_atexit@plt+0x3f14e4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmdb r3, {r5, r7} │ │ │ │ sub r5, r3, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fd848 <__cxa_atexit@plt+0x3f1464> │ │ │ │ - ldr r7, [pc, #128] @ 3fd874 <__cxa_atexit@plt+0x3f1490> │ │ │ │ + bhi 3fd8a0 <__cxa_atexit@plt+0x3f14bc> │ │ │ │ + ldr r7, [pc, #128] @ 3fd8cc <__cxa_atexit@plt+0x3f14e8> │ │ │ │ str r8, [r3, #-12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-16] │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fd85c <__cxa_atexit@plt+0x3f1478> │ │ │ │ - ldr r3, [pc, #104] @ 3fd878 <__cxa_atexit@plt+0x3f1494> │ │ │ │ + bhi 3fd8b4 <__cxa_atexit@plt+0x3f14d0> │ │ │ │ + ldr r3, [pc, #104] @ 3fd8d0 <__cxa_atexit@plt+0x3f14ec> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fd82c <__cxa_atexit@plt+0x3f1448> │ │ │ │ + beq 3fd884 <__cxa_atexit@plt+0x3f14a0> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 3fd880 <__cxa_atexit@plt+0x3f149c> │ │ │ │ + ldr r7, [pc, #48] @ 3fd8d8 <__cxa_atexit@plt+0x3f14f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3fd87c <__cxa_atexit@plt+0x3f1498> │ │ │ │ + ldr r7, [pc, #24] @ 3fd8d4 <__cxa_atexit@plt+0x3f14f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [r6], #-580 @ 0xfffffdbc @ │ │ │ │ + ldrteq pc, [r6], #-492 @ 0xfffffe14 @ │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xffffdcec │ │ │ │ - mvnseq r4, #244, 6 @ 0xd0000003 │ │ │ │ - mvnseq r4, #116, 8 @ 0x74000000 │ │ │ │ + mvnseq r4, #156, 6 @ 0x70000002 │ │ │ │ + mvnseq r4, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3fd8e8 <__cxa_atexit@plt+0x3f1504> │ │ │ │ - ldr r3, [pc, #84] @ 3fd900 <__cxa_atexit@plt+0x3f151c> │ │ │ │ - ldr r2, [pc, #84] @ 3fd904 <__cxa_atexit@plt+0x3f1520> │ │ │ │ + bcc 3fd940 <__cxa_atexit@plt+0x3f155c> │ │ │ │ + ldr r3, [pc, #84] @ 3fd958 <__cxa_atexit@plt+0x3f1574> │ │ │ │ + ldr r2, [pc, #84] @ 3fd95c <__cxa_atexit@plt+0x3f1578> │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #16]! │ │ │ │ - ldr r1, [pc, #72] @ 3fd908 <__cxa_atexit@plt+0x3f1524> │ │ │ │ + ldr r1, [pc, #72] @ 3fd960 <__cxa_atexit@plt+0x3f157c> │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r2, r8, r9} │ │ │ │ str r8, [r7, #8] │ │ │ │ str r9, [r7, #12] │ │ │ │ str r1, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ str r3, [r7, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3fd90c <__cxa_atexit@plt+0x3f1528> │ │ │ │ + ldr r7, [pc, #28] @ 3fd964 <__cxa_atexit@plt+0x3f1580> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - ldrteq pc, [r6], #-3636 @ 0xfffff1cc @ │ │ │ │ - mvnseq r4, #216, 6 @ 0x60000003 │ │ │ │ + ldrteq pc, [r6], #-3548 @ 0xfffff224 @ │ │ │ │ + mvnseq r4, #128, 6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fd984 <__cxa_atexit@plt+0x3f15a0> │ │ │ │ + bhi 3fd9dc <__cxa_atexit@plt+0x3f15f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #104] @ 3fd9a0 <__cxa_atexit@plt+0x3f15bc> │ │ │ │ + ldr r1, [pc, #104] @ 3fd9f8 <__cxa_atexit@plt+0x3f1614> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #100] @ 3fd9a4 <__cxa_atexit@plt+0x3f15c0> │ │ │ │ + ldr r0, [pc, #100] @ 3fd9fc <__cxa_atexit@plt+0x3f1618> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - bhi 3fd990 <__cxa_atexit@plt+0x3f15ac> │ │ │ │ - ldr r3, [pc, #72] @ 3fd9a8 <__cxa_atexit@plt+0x3f15c4> │ │ │ │ + bhi 3fd9e8 <__cxa_atexit@plt+0x3f1604> │ │ │ │ + ldr r3, [pc, #72] @ 3fda00 <__cxa_atexit@plt+0x3f161c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fd974 <__cxa_atexit@plt+0x3f1590> │ │ │ │ + beq 3fd9cc <__cxa_atexit@plt+0x3f15e8> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fd9ac <__cxa_atexit@plt+0x3f15c8> │ │ │ │ + ldr r7, [pc, #20] @ 3fda04 <__cxa_atexit@plt+0x3f1620> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [r6], #-232 @ 0xffffff18 @ │ │ │ │ - ldrteq pc, [r6], #-276 @ 0xfffffeec @ │ │ │ │ + ldrteq pc, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + ldrteq pc, [r6], #-188 @ 0xffffff44 @ │ │ │ │ @ instruction: 0xffffdc14 │ │ │ │ - mvnseq r4, #200, 4 @ 0x8000000c │ │ │ │ + mvnseq r4, #112, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3fda18 <__cxa_atexit@plt+0x3f1634> │ │ │ │ + bhi 3fda70 <__cxa_atexit@plt+0x3f168c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3fda24 <__cxa_atexit@plt+0x3f1640> │ │ │ │ + bcc 3fda7c <__cxa_atexit@plt+0x3f1698> │ │ │ │ add lr, r7, #3 │ │ │ │ sub r0, r6, #11 │ │ │ │ ldm lr, {sl, ip, lr} │ │ │ │ - ldr r9, [pc, #68] @ 3fda34 <__cxa_atexit@plt+0x3f1650> │ │ │ │ + ldr r9, [pc, #68] @ 3fda8c <__cxa_atexit@plt+0x3f16a8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r1, [pc, #64] @ 3fda38 <__cxa_atexit@plt+0x3f1654> │ │ │ │ + ldr r1, [pc, #64] @ 3fda90 <__cxa_atexit@plt+0x3f16ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 7ef138 <__cxa_atexit@plt+0x7e2d54> │ │ │ │ + b 7d6380 <__cxa_atexit@plt+0x7c9f9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [r6], #-684 @ 0xfffffd54 @ │ │ │ │ - ldrteq pc, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrteq pc, [r6], #-596 @ 0xfffffdac @ │ │ │ │ + ldrteq pc, [r6], #-4 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3fdaa8 <__cxa_atexit@plt+0x3f16c4> │ │ │ │ + bhi 3fdb00 <__cxa_atexit@plt+0x3f171c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3fdab4 <__cxa_atexit@plt+0x3f16d0> │ │ │ │ + bcc 3fdb0c <__cxa_atexit@plt+0x3f1728> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ - ldr lr, [pc, #76] @ 3fdac4 <__cxa_atexit@plt+0x3f16e0> │ │ │ │ - ldr ip, [pc, #76] @ 3fdac8 <__cxa_atexit@plt+0x3f16e4> │ │ │ │ + ldr lr, [pc, #76] @ 3fdb1c <__cxa_atexit@plt+0x3f1738> │ │ │ │ + ldr ip, [pc, #76] @ 3fdb20 <__cxa_atexit@plt+0x3f173c> │ │ │ │ sub r0, r6, #11 │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str sl, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 7ef120 <__cxa_atexit@plt+0x7e2d3c> │ │ │ │ + b 7d6368 <__cxa_atexit@plt+0x7c9f84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - ldrteq pc, [r6], #-180 @ 0xffffff4c @ │ │ │ │ + ldrteq pc, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fdb34 <__cxa_atexit@plt+0x3f1750> │ │ │ │ - ldr r7, [pc, #108] @ 3fdb5c <__cxa_atexit@plt+0x3f1778> │ │ │ │ + bhi 3fdb8c <__cxa_atexit@plt+0x3f17a8> │ │ │ │ + ldr r7, [pc, #108] @ 3fdbb4 <__cxa_atexit@plt+0x3f17d0> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9, sl} │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fdb48 <__cxa_atexit@plt+0x3f1764> │ │ │ │ - ldr r3, [pc, #88] @ 3fdb60 <__cxa_atexit@plt+0x3f177c> │ │ │ │ + bhi 3fdba0 <__cxa_atexit@plt+0x3f17bc> │ │ │ │ + ldr r3, [pc, #88] @ 3fdbb8 <__cxa_atexit@plt+0x3f17d4> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fdb24 <__cxa_atexit@plt+0x3f1740> │ │ │ │ + beq 3fdb7c <__cxa_atexit@plt+0x3f1798> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 3fdb68 <__cxa_atexit@plt+0x3f1784> │ │ │ │ + ldr r7, [pc, #44] @ 3fdbc0 <__cxa_atexit@plt+0x3f17dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fdb64 <__cxa_atexit@plt+0x3f1780> │ │ │ │ + ldr r7, [pc, #20] @ 3fdbbc <__cxa_atexit@plt+0x3f17d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffd9f4 │ │ │ │ - mvnseq r4, #8, 2 │ │ │ │ - mvnseq r4, #144, 2 @ 0x24 │ │ │ │ + mvnseq r4, #176 @ 0xb0 │ │ │ │ + mvnseq r4, #56, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3fdbc4 <__cxa_atexit@plt+0x3f17e0> │ │ │ │ - ldr r2, [pc, #64] @ 3fdbd0 <__cxa_atexit@plt+0x3f17ec> │ │ │ │ - ldr lr, [pc, #64] @ 3fdbd4 <__cxa_atexit@plt+0x3f17f0> │ │ │ │ + bcc 3fdc1c <__cxa_atexit@plt+0x3f1838> │ │ │ │ + ldr r2, [pc, #64] @ 3fdc28 <__cxa_atexit@plt+0x3f1844> │ │ │ │ + ldr lr, [pc, #64] @ 3fdc2c <__cxa_atexit@plt+0x3f1848> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #5 │ │ │ │ @@ -1033719,311 +1033741,311 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fdc40 <__cxa_atexit@plt+0x3f185c> │ │ │ │ - ldr r7, [pc, #108] @ 3fdc68 <__cxa_atexit@plt+0x3f1884> │ │ │ │ + bhi 3fdc98 <__cxa_atexit@plt+0x3f18b4> │ │ │ │ + ldr r7, [pc, #108] @ 3fdcc0 <__cxa_atexit@plt+0x3f18dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4] │ │ │ │ sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fdc54 <__cxa_atexit@plt+0x3f1870> │ │ │ │ - ldr r3, [pc, #88] @ 3fdc6c <__cxa_atexit@plt+0x3f1888> │ │ │ │ + bhi 3fdcac <__cxa_atexit@plt+0x3f18c8> │ │ │ │ + ldr r3, [pc, #88] @ 3fdcc4 <__cxa_atexit@plt+0x3f18e0> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fdc30 <__cxa_atexit@plt+0x3f184c> │ │ │ │ + beq 3fdc88 <__cxa_atexit@plt+0x3f18a4> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 3fdc74 <__cxa_atexit@plt+0x3f1890> │ │ │ │ + ldr r7, [pc, #44] @ 3fdccc <__cxa_atexit@plt+0x3f18e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fdc70 <__cxa_atexit@plt+0x3f188c> │ │ │ │ + ldr r7, [pc, #20] @ 3fdcc8 <__cxa_atexit@plt+0x3f18e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffd8e8 │ │ │ │ - mvnseq r3, #252, 30 @ 0x3f0 │ │ │ │ - mvnseq r4, #136 @ 0x88 │ │ │ │ + mvnseq r3, #164, 30 @ 0x290 │ │ │ │ + mvnseq r4, #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 7ef180 <__cxa_atexit@plt+0x7e2d9c> │ │ │ │ + b 7d63c8 <__cxa_atexit@plt+0x7c9fe4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fdcfc <__cxa_atexit@plt+0x3f1918> │ │ │ │ - ldr r7, [pc, #112] @ 3fdd28 <__cxa_atexit@plt+0x3f1944> │ │ │ │ + bhi 3fdd54 <__cxa_atexit@plt+0x3f1970> │ │ │ │ + ldr r7, [pc, #112] @ 3fdd80 <__cxa_atexit@plt+0x3f199c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9, sl} │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fdd14 <__cxa_atexit@plt+0x3f1930> │ │ │ │ - ldr r3, [pc, #92] @ 3fdd2c <__cxa_atexit@plt+0x3f1948> │ │ │ │ + bhi 3fdd6c <__cxa_atexit@plt+0x3f1988> │ │ │ │ + ldr r3, [pc, #92] @ 3fdd84 <__cxa_atexit@plt+0x3f19a0> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fdcec <__cxa_atexit@plt+0x3f1908> │ │ │ │ + beq 3fdd44 <__cxa_atexit@plt+0x3f1960> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r7, [pc, #44] @ 3fdd34 <__cxa_atexit@plt+0x3f1950> │ │ │ │ + ldr r7, [pc, #44] @ 3fdd8c <__cxa_atexit@plt+0x3f19a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fdd30 <__cxa_atexit@plt+0x3f194c> │ │ │ │ + ldr r7, [pc, #20] @ 3fdd88 <__cxa_atexit@plt+0x3f19a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xffffd82c │ │ │ │ - mvnseq r3, #60, 30 @ 0xf0 │ │ │ │ - mvnseq r3, #196, 30 @ 0x310 │ │ │ │ + mvnseq r3, #228, 28 @ 0xe40 │ │ │ │ + mvnseq r3, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3fddbc <__cxa_atexit@plt+0x3f19d8> │ │ │ │ + bhi 3fde14 <__cxa_atexit@plt+0x3f1a30> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r5, [pc, #144] @ 3fddf0 <__cxa_atexit@plt+0x3f1a0c> │ │ │ │ + ldr r5, [pc, #144] @ 3fde48 <__cxa_atexit@plt+0x3f1a64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmdb r3, {r5, r7} │ │ │ │ sub r5, r3, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fddc8 <__cxa_atexit@plt+0x3f19e4> │ │ │ │ - ldr r7, [pc, #124] @ 3fddf4 <__cxa_atexit@plt+0x3f1a10> │ │ │ │ + bhi 3fde20 <__cxa_atexit@plt+0x3f1a3c> │ │ │ │ + ldr r7, [pc, #124] @ 3fde4c <__cxa_atexit@plt+0x3f1a68> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12] │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fdddc <__cxa_atexit@plt+0x3f19f8> │ │ │ │ - ldr r3, [pc, #104] @ 3fddf8 <__cxa_atexit@plt+0x3f1a14> │ │ │ │ + bhi 3fde34 <__cxa_atexit@plt+0x3f1a50> │ │ │ │ + ldr r3, [pc, #104] @ 3fde50 <__cxa_atexit@plt+0x3f1a6c> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fddac <__cxa_atexit@plt+0x3f19c8> │ │ │ │ + beq 3fde04 <__cxa_atexit@plt+0x3f1a20> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 3fde00 <__cxa_atexit@plt+0x3f1a1c> │ │ │ │ + ldr r7, [pc, #48] @ 3fde58 <__cxa_atexit@plt+0x3f1a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3fddfc <__cxa_atexit@plt+0x3f1a18> │ │ │ │ + ldr r7, [pc, #24] @ 3fde54 <__cxa_atexit@plt+0x3f1a70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq lr, [r6], #-3264 @ 0xfffff340 │ │ │ │ + ldrteq lr, [r6], #-3176 @ 0xfffff398 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xffffd76c │ │ │ │ - mvnseq r3, #116, 28 @ 0x740 │ │ │ │ - mvnseq r3, #0, 30 │ │ │ │ + mvnseq r3, #28, 28 @ 0x1c0 │ │ │ │ + mvnseq r3, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3fde68 <__cxa_atexit@plt+0x3f1a84> │ │ │ │ - ldr r3, [pc, #84] @ 3fde80 <__cxa_atexit@plt+0x3f1a9c> │ │ │ │ - ldr r2, [pc, #84] @ 3fde84 <__cxa_atexit@plt+0x3f1aa0> │ │ │ │ + bcc 3fdec0 <__cxa_atexit@plt+0x3f1adc> │ │ │ │ + ldr r3, [pc, #84] @ 3fded8 <__cxa_atexit@plt+0x3f1af4> │ │ │ │ + ldr r2, [pc, #84] @ 3fdedc <__cxa_atexit@plt+0x3f1af8> │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #16]! │ │ │ │ - ldr r1, [pc, #72] @ 3fde88 <__cxa_atexit@plt+0x3f1aa4> │ │ │ │ + ldr r1, [pc, #72] @ 3fdee0 <__cxa_atexit@plt+0x3f1afc> │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r2, r8, r9} │ │ │ │ str r8, [r7, #8] │ │ │ │ str r9, [r7, #12] │ │ │ │ str r1, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ str r3, [r7, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3fde8c <__cxa_atexit@plt+0x3f1aa8> │ │ │ │ + ldr r7, [pc, #28] @ 3fdee4 <__cxa_atexit@plt+0x3f1b00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - ldrteq pc, [r6], #-2228 @ 0xfffff74c @ │ │ │ │ - mvnseq r3, #100, 28 @ 0x640 │ │ │ │ + ldrteq pc, [r6], #-2140 @ 0xfffff7a4 @ │ │ │ │ + mvnseq r3, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3fdee8 <__cxa_atexit@plt+0x3f1b04> │ │ │ │ + bhi 3fdf40 <__cxa_atexit@plt+0x3f1b5c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3fdef4 <__cxa_atexit@plt+0x3f1b10> │ │ │ │ + bcc 3fdf4c <__cxa_atexit@plt+0x3f1b68> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #60] @ 3fdf04 <__cxa_atexit@plt+0x3f1b20> │ │ │ │ + ldr r0, [pc, #60] @ 3fdf5c <__cxa_atexit@plt+0x3f1b78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r0, r8} │ │ │ │ - ldr r0, [pc, #52] @ 3fdf08 <__cxa_atexit@plt+0x3f1b24> │ │ │ │ + ldr r0, [pc, #52] @ 3fdf60 <__cxa_atexit@plt+0x3f1b7c> │ │ │ │ sub r2, r6, #2 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 7ef138 <__cxa_atexit@plt+0x7e2d54> │ │ │ │ + b 7d6380 <__cxa_atexit@plt+0x7c9f9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq lr, [r6], #-3044 @ 0xfffff41c │ │ │ │ - ldrteq lr, [r6], #-2936 @ 0xfffff488 │ │ │ │ + ldrteq lr, [r6], #-2956 @ 0xfffff474 │ │ │ │ + ldrteq lr, [r6], #-2848 @ 0xfffff4e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fdf80 <__cxa_atexit@plt+0x3f1b9c> │ │ │ │ + bhi 3fdfd8 <__cxa_atexit@plt+0x3f1bf4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #104] @ 3fdf9c <__cxa_atexit@plt+0x3f1bb8> │ │ │ │ + ldr r1, [pc, #104] @ 3fdff4 <__cxa_atexit@plt+0x3f1c10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #100] @ 3fdfa0 <__cxa_atexit@plt+0x3f1bbc> │ │ │ │ + ldr r0, [pc, #100] @ 3fdff8 <__cxa_atexit@plt+0x3f1c14> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - bhi 3fdf8c <__cxa_atexit@plt+0x3f1ba8> │ │ │ │ - ldr r3, [pc, #72] @ 3fdfa4 <__cxa_atexit@plt+0x3f1bc0> │ │ │ │ + bhi 3fdfe4 <__cxa_atexit@plt+0x3f1c00> │ │ │ │ + ldr r3, [pc, #72] @ 3fdffc <__cxa_atexit@plt+0x3f1c18> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fdf70 <__cxa_atexit@plt+0x3f1b8c> │ │ │ │ + beq 3fdfc8 <__cxa_atexit@plt+0x3f1be4> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fdfa8 <__cxa_atexit@plt+0x3f1bc4> │ │ │ │ + ldr r7, [pc, #20] @ 3fe000 <__cxa_atexit@plt+0x3f1c1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq lr, [r6], #-2796 @ 0xfffff514 │ │ │ │ - ldrteq lr, [r6], #-2840 @ 0xfffff4e8 │ │ │ │ + ldrteq lr, [r6], #-2708 @ 0xfffff56c │ │ │ │ + ldrteq lr, [r6], #-2752 @ 0xfffff540 │ │ │ │ @ instruction: 0xffffd618 │ │ │ │ - mvnseq r3, #204, 24 @ 0xcc00 │ │ │ │ + mvnseq r3, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fe014 <__cxa_atexit@plt+0x3f1c30> │ │ │ │ - ldr r7, [pc, #104] @ 3fe038 <__cxa_atexit@plt+0x3f1c54> │ │ │ │ + bhi 3fe06c <__cxa_atexit@plt+0x3f1c88> │ │ │ │ + ldr r7, [pc, #104] @ 3fe090 <__cxa_atexit@plt+0x3f1cac> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, r9} │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fe028 <__cxa_atexit@plt+0x3f1c44> │ │ │ │ - ldr r3, [pc, #84] @ 3fe03c <__cxa_atexit@plt+0x3f1c58> │ │ │ │ + bhi 3fe080 <__cxa_atexit@plt+0x3f1c9c> │ │ │ │ + ldr r3, [pc, #84] @ 3fe094 <__cxa_atexit@plt+0x3f1cb0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fe004 <__cxa_atexit@plt+0x3f1c20> │ │ │ │ + beq 3fe05c <__cxa_atexit@plt+0x3f1c78> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3fe044 <__cxa_atexit@plt+0x3f1c60> │ │ │ │ + ldr r7, [pc, #40] @ 3fe09c <__cxa_atexit@plt+0x3f1cb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3fe040 <__cxa_atexit@plt+0x3f1c5c> │ │ │ │ + ldr r7, [pc, #16] @ 3fe098 <__cxa_atexit@plt+0x3f1cb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffd514 │ │ │ │ - mvnseq r3, #44, 24 @ 0x2c00 │ │ │ │ - mvnseq r3, #188, 24 @ 0xbc00 │ │ │ │ + mvnseq r3, #212, 22 @ 0x35000 │ │ │ │ + mvnseq r3, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3fe0b0 <__cxa_atexit@plt+0x3f1ccc> │ │ │ │ - ldr lr, [pc, #80] @ 3fe0bc <__cxa_atexit@plt+0x3f1cd8> │ │ │ │ - ldr r9, [pc, #80] @ 3fe0c0 <__cxa_atexit@plt+0x3f1cdc> │ │ │ │ - ldr r8, [pc, #80] @ 3fe0c4 <__cxa_atexit@plt+0x3f1ce0> │ │ │ │ + bcc 3fe108 <__cxa_atexit@plt+0x3f1d24> │ │ │ │ + ldr lr, [pc, #80] @ 3fe114 <__cxa_atexit@plt+0x3f1d30> │ │ │ │ + ldr r9, [pc, #80] @ 3fe118 <__cxa_atexit@plt+0x3f1d34> │ │ │ │ + ldr r8, [pc, #80] @ 3fe11c <__cxa_atexit@plt+0x3f1d38> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, pc, r9 │ │ │ │ sub r1, r6, #19 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r9, [r3, #12]! │ │ │ │ @@ -1034031,998 +1034053,998 @@ │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 7ef120 <__cxa_atexit@plt+0x7e2d3c> │ │ │ │ + b 7d6368 <__cxa_atexit@plt+0x7c9f84> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - ldrteq lr, [r6], #-2744 @ 0xfffff548 │ │ │ │ + ldrteq lr, [r6], #-2656 @ 0xfffff5a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fe130 <__cxa_atexit@plt+0x3f1d4c> │ │ │ │ - ldr r7, [pc, #104] @ 3fe154 <__cxa_atexit@plt+0x3f1d70> │ │ │ │ + bhi 3fe188 <__cxa_atexit@plt+0x3f1da4> │ │ │ │ + ldr r7, [pc, #104] @ 3fe1ac <__cxa_atexit@plt+0x3f1dc8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4] │ │ │ │ sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fe144 <__cxa_atexit@plt+0x3f1d60> │ │ │ │ - ldr r3, [pc, #84] @ 3fe158 <__cxa_atexit@plt+0x3f1d74> │ │ │ │ + bhi 3fe19c <__cxa_atexit@plt+0x3f1db8> │ │ │ │ + ldr r3, [pc, #84] @ 3fe1b0 <__cxa_atexit@plt+0x3f1dcc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fe120 <__cxa_atexit@plt+0x3f1d3c> │ │ │ │ + beq 3fe178 <__cxa_atexit@plt+0x3f1d94> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3fe160 <__cxa_atexit@plt+0x3f1d7c> │ │ │ │ + ldr r7, [pc, #40] @ 3fe1b8 <__cxa_atexit@plt+0x3f1dd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3fe15c <__cxa_atexit@plt+0x3f1d78> │ │ │ │ + ldr r7, [pc, #16] @ 3fe1b4 <__cxa_atexit@plt+0x3f1dd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffd3f8 │ │ │ │ - mvnseq r3, #16, 22 @ 0x4000 │ │ │ │ - mvnseq r3, #164, 22 @ 0x29000 │ │ │ │ + mvnseq r3, #184, 20 @ 0xb8000 │ │ │ │ + mvnseq r3, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 7ef188 <__cxa_atexit@plt+0x7e2da4> │ │ │ │ + b 7d63d0 <__cxa_atexit@plt+0x7c9fec> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fe1e8 <__cxa_atexit@plt+0x3f1e04> │ │ │ │ - ldr r7, [pc, #104] @ 3fe20c <__cxa_atexit@plt+0x3f1e28> │ │ │ │ + bhi 3fe240 <__cxa_atexit@plt+0x3f1e5c> │ │ │ │ + ldr r7, [pc, #104] @ 3fe264 <__cxa_atexit@plt+0x3f1e80> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, r9} │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fe1fc <__cxa_atexit@plt+0x3f1e18> │ │ │ │ - ldr r3, [pc, #84] @ 3fe210 <__cxa_atexit@plt+0x3f1e2c> │ │ │ │ + bhi 3fe254 <__cxa_atexit@plt+0x3f1e70> │ │ │ │ + ldr r3, [pc, #84] @ 3fe268 <__cxa_atexit@plt+0x3f1e84> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fe1d8 <__cxa_atexit@plt+0x3f1df4> │ │ │ │ + beq 3fe230 <__cxa_atexit@plt+0x3f1e4c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3fe218 <__cxa_atexit@plt+0x3f1e34> │ │ │ │ + ldr r7, [pc, #40] @ 3fe270 <__cxa_atexit@plt+0x3f1e8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3fe214 <__cxa_atexit@plt+0x3f1e30> │ │ │ │ + ldr r7, [pc, #16] @ 3fe26c <__cxa_atexit@plt+0x3f1e88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xffffd340 │ │ │ │ - mvnseq r3, #88, 20 @ 0x58000 │ │ │ │ - mvnseq r3, #232, 20 @ 0xe8000 │ │ │ │ + mvnseq r3, #0, 20 │ │ │ │ + mvnseq r3, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3fe29c <__cxa_atexit@plt+0x3f1eb8> │ │ │ │ - ldr r5, [pc, #144] @ 3fe2cc <__cxa_atexit@plt+0x3f1ee8> │ │ │ │ + bhi 3fe2f4 <__cxa_atexit@plt+0x3f1f10> │ │ │ │ + ldr r5, [pc, #144] @ 3fe324 <__cxa_atexit@plt+0x3f1f40> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r3, {r5, r7} │ │ │ │ sub r5, r3, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fe2a8 <__cxa_atexit@plt+0x3f1ec4> │ │ │ │ - ldr r7, [pc, #120] @ 3fe2d0 <__cxa_atexit@plt+0x3f1eec> │ │ │ │ + bhi 3fe300 <__cxa_atexit@plt+0x3f1f1c> │ │ │ │ + ldr r7, [pc, #120] @ 3fe328 <__cxa_atexit@plt+0x3f1f44> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12] │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fe2bc <__cxa_atexit@plt+0x3f1ed8> │ │ │ │ - ldr r3, [pc, #100] @ 3fe2d4 <__cxa_atexit@plt+0x3f1ef0> │ │ │ │ + bhi 3fe314 <__cxa_atexit@plt+0x3f1f30> │ │ │ │ + ldr r3, [pc, #100] @ 3fe32c <__cxa_atexit@plt+0x3f1f48> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fe28c <__cxa_atexit@plt+0x3f1ea8> │ │ │ │ + beq 3fe2e4 <__cxa_atexit@plt+0x3f1f00> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 3fe2dc <__cxa_atexit@plt+0x3f1ef8> │ │ │ │ + ldr r7, [pc, #44] @ 3fe334 <__cxa_atexit@plt+0x3f1f50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fe2d8 <__cxa_atexit@plt+0x3f1ef4> │ │ │ │ + ldr r7, [pc, #20] @ 3fe330 <__cxa_atexit@plt+0x3f1f4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq lr, [r6], #-2020 @ 0xfffff81c │ │ │ │ + ldrteq lr, [r6], #-1932 @ 0xfffff874 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xffffd28c │ │ │ │ - mvnseq r3, #152, 18 @ 0x260000 │ │ │ │ - mvnseq r3, #44, 20 @ 0x2c000 │ │ │ │ + mvnseq r3, #64, 18 @ 0x100000 │ │ │ │ + mvnseq r3, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3fe340 <__cxa_atexit@plt+0x3f1f5c> │ │ │ │ - ldr r3, [pc, #80] @ 3fe358 <__cxa_atexit@plt+0x3f1f74> │ │ │ │ - ldr r2, [pc, #80] @ 3fe35c <__cxa_atexit@plt+0x3f1f78> │ │ │ │ + bcc 3fe398 <__cxa_atexit@plt+0x3f1fb4> │ │ │ │ + ldr r3, [pc, #80] @ 3fe3b0 <__cxa_atexit@plt+0x3f1fcc> │ │ │ │ + ldr r2, [pc, #80] @ 3fe3b4 <__cxa_atexit@plt+0x3f1fd0> │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #12]! │ │ │ │ - ldr r1, [pc, #68] @ 3fe360 <__cxa_atexit@plt+0x3f1f7c> │ │ │ │ + ldr r1, [pc, #68] @ 3fe3b8 <__cxa_atexit@plt+0x3f1fd4> │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r6, #27 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r2, r8} │ │ │ │ str r8, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r7, [r7, #16] │ │ │ │ str r3, [r7, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3fe364 <__cxa_atexit@plt+0x3f1f80> │ │ │ │ + ldr r7, [pc, #28] @ 3fe3bc <__cxa_atexit@plt+0x3f1fd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - ldrteq pc, [r6], #-984 @ 0xfffffc28 @ │ │ │ │ - mvnseq r3, #152, 18 @ 0x260000 │ │ │ │ + ldrteq pc, [r6], #-896 @ 0xfffffc80 @ │ │ │ │ + mvnseq r3, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3fe398 <__cxa_atexit@plt+0x3f1fb4> │ │ │ │ + bhi 3fe3f0 <__cxa_atexit@plt+0x3f200c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 3fe3a0 <__cxa_atexit@plt+0x3f1fbc> │ │ │ │ + ldr r2, [pc, #24] @ 3fe3f8 <__cxa_atexit@plt+0x3f2014> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 7ef160 <__cxa_atexit@plt+0x7e2d7c> │ │ │ │ + b 7d63a8 <__cxa_atexit@plt+0x7c9fc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq lr, [r6], #-1688 @ 0xfffff968 │ │ │ │ + ldrteq lr, [r6], #-1600 @ 0xfffff9c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3fe408 <__cxa_atexit@plt+0x3f2024> │ │ │ │ + bhi 3fe460 <__cxa_atexit@plt+0x3f207c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3fe414 <__cxa_atexit@plt+0x3f2030> │ │ │ │ + bcc 3fe46c <__cxa_atexit@plt+0x3f2088> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 3fe424 <__cxa_atexit@plt+0x3f2040> │ │ │ │ + ldr lr, [pc, #68] @ 3fe47c <__cxa_atexit@plt+0x3f2098> │ │ │ │ sub r1, r6, #7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #60] @ 3fe428 <__cxa_atexit@plt+0x3f2044> │ │ │ │ + ldr r0, [pc, #60] @ 3fe480 <__cxa_atexit@plt+0x3f209c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 7ef138 <__cxa_atexit@plt+0x7e2d54> │ │ │ │ + b 7d6380 <__cxa_atexit@plt+0x7c9f9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq lr, [r6], #-1696 @ 0xfffff960 │ │ │ │ - ldrteq lr, [r6], #-1640 @ 0xfffff998 │ │ │ │ + ldrteq lr, [r6], #-1608 @ 0xfffff9b8 │ │ │ │ + ldrteq lr, [r6], #-1552 @ 0xfffff9f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fe4a0 <__cxa_atexit@plt+0x3f20bc> │ │ │ │ + bhi 3fe4f8 <__cxa_atexit@plt+0x3f2114> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #104] @ 3fe4bc <__cxa_atexit@plt+0x3f20d8> │ │ │ │ + ldr r1, [pc, #104] @ 3fe514 <__cxa_atexit@plt+0x3f2130> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #100] @ 3fe4c0 <__cxa_atexit@plt+0x3f20dc> │ │ │ │ + ldr r0, [pc, #100] @ 3fe518 <__cxa_atexit@plt+0x3f2134> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - bhi 3fe4ac <__cxa_atexit@plt+0x3f20c8> │ │ │ │ - ldr r3, [pc, #72] @ 3fe4c4 <__cxa_atexit@plt+0x3f20e0> │ │ │ │ + bhi 3fe504 <__cxa_atexit@plt+0x3f2120> │ │ │ │ + ldr r3, [pc, #72] @ 3fe51c <__cxa_atexit@plt+0x3f2138> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fe490 <__cxa_atexit@plt+0x3f20ac> │ │ │ │ + beq 3fe4e8 <__cxa_atexit@plt+0x3f2104> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fe4c8 <__cxa_atexit@plt+0x3f20e4> │ │ │ │ + ldr r7, [pc, #20] @ 3fe520 <__cxa_atexit@plt+0x3f213c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq lr, [r6], #-1484 @ 0xfffffa34 │ │ │ │ - ldrteq lr, [r6], #-1528 @ 0xfffffa08 │ │ │ │ + ldrteq lr, [r6], #-1396 @ 0xfffffa8c │ │ │ │ + ldrteq lr, [r6], #-1440 @ 0xfffffa60 │ │ │ │ @ instruction: 0xffffd0f8 │ │ │ │ - mvnseq r3, #172, 14 @ 0x2b00000 │ │ │ │ + mvnseq r3, #84, 14 @ 0x1500000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fe57c <__cxa_atexit@plt+0x3f2198> │ │ │ │ + bhi 3fe5d4 <__cxa_atexit@plt+0x3f21f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3fe584 <__cxa_atexit@plt+0x3f21a0> │ │ │ │ - ldr lr, [pc, #168] @ 3fe5a8 <__cxa_atexit@plt+0x3f21c4> │ │ │ │ + bcc 3fe5dc <__cxa_atexit@plt+0x3f21f8> │ │ │ │ + ldr lr, [pc, #168] @ 3fe600 <__cxa_atexit@plt+0x3f221c> │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r0, [pc, #164] @ 3fe5ac <__cxa_atexit@plt+0x3f21c8> │ │ │ │ + ldr r0, [pc, #164] @ 3fe604 <__cxa_atexit@plt+0x3f2220> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #140] @ 3fe5b0 <__cxa_atexit@plt+0x3f21cc> │ │ │ │ + ldr r1, [pc, #140] @ 3fe608 <__cxa_atexit@plt+0x3f2224> │ │ │ │ str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r3, #-12] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #4]! │ │ │ │ str r2, [r3, #-20] @ 0xffffffec │ │ │ │ str r7, [r2, #8] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ str r8, [r3, #-16] │ │ │ │ - bhi 3fe598 <__cxa_atexit@plt+0x3f21b4> │ │ │ │ - ldr r3, [pc, #100] @ 3fe5b4 <__cxa_atexit@plt+0x3f21d0> │ │ │ │ + bhi 3fe5f0 <__cxa_atexit@plt+0x3f220c> │ │ │ │ + ldr r3, [pc, #100] @ 3fe60c <__cxa_atexit@plt+0x3f2228> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fe56c <__cxa_atexit@plt+0x3f2188> │ │ │ │ + beq 3fe5c4 <__cxa_atexit@plt+0x3f21e0> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ - b 3fe58c <__cxa_atexit@plt+0x3f21a8> │ │ │ │ + b 3fe5e4 <__cxa_atexit@plt+0x3f2200> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3fe5b8 <__cxa_atexit@plt+0x3f21d4> │ │ │ │ + ldr r7, [pc, #24] @ 3fe610 <__cxa_atexit@plt+0x3f222c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldrteq lr, [r6], #-1300 @ 0xfffffaec │ │ │ │ + ldrteq lr, [r6], #-1212 @ 0xfffffb44 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xffffcfac │ │ │ │ - mvnseq r3, #188, 12 @ 0xbc00000 │ │ │ │ + mvnseq r3, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3fe624 <__cxa_atexit@plt+0x3f2240> │ │ │ │ - ldr r9, [pc, #80] @ 3fe630 <__cxa_atexit@plt+0x3f224c> │ │ │ │ - ldr r8, [pc, #80] @ 3fe634 <__cxa_atexit@plt+0x3f2250> │ │ │ │ + bcc 3fe67c <__cxa_atexit@plt+0x3f2298> │ │ │ │ + ldr r9, [pc, #80] @ 3fe688 <__cxa_atexit@plt+0x3f22a4> │ │ │ │ + ldr r8, [pc, #80] @ 3fe68c <__cxa_atexit@plt+0x3f22a8> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr lr, [pc, #76] @ 3fe638 <__cxa_atexit@plt+0x3f2254> │ │ │ │ + ldr lr, [pc, #76] @ 3fe690 <__cxa_atexit@plt+0x3f22ac> │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r9, [r3, #16]! │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ str r8, [r3, #-12] │ │ │ │ mov r8, r7 │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 7ef120 <__cxa_atexit@plt+0x7e2d3c> │ │ │ │ + b 7d6368 <__cxa_atexit@plt+0x7c9f84> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - ldrteq lr, [r6], #-1348 @ 0xfffffabc │ │ │ │ + ldrteq lr, [r6], #-1260 @ 0xfffffb14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3fe6a4 <__cxa_atexit@plt+0x3f22c0> │ │ │ │ - ldr r3, [pc, #68] @ 3fe6bc <__cxa_atexit@plt+0x3f22d8> │ │ │ │ - ldr r2, [pc, #68] @ 3fe6c0 <__cxa_atexit@plt+0x3f22dc> │ │ │ │ + bcc 3fe6fc <__cxa_atexit@plt+0x3f2318> │ │ │ │ + ldr r3, [pc, #68] @ 3fe714 <__cxa_atexit@plt+0x3f2330> │ │ │ │ + ldr r2, [pc, #68] @ 3fe718 <__cxa_atexit@plt+0x3f2334> │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r7, #8] │ │ │ │ str sl, [r7, #12] │ │ │ │ str r8, [r7, #16] │ │ │ │ str r2, [r7, #20] │ │ │ │ str r7, [r7, #24] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3fe6c4 <__cxa_atexit@plt+0x3f22e0> │ │ │ │ + ldr r7, [pc, #24] @ 3fe71c <__cxa_atexit@plt+0x3f2338> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - mvnseq r3, #56, 12 @ 0x3800000 │ │ │ │ + mvnseq r3, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3fe704 <__cxa_atexit@plt+0x3f2320> │ │ │ │ - ldr r2, [pc, #40] @ 3fe70c <__cxa_atexit@plt+0x3f2328> │ │ │ │ + bhi 3fe75c <__cxa_atexit@plt+0x3f2378> │ │ │ │ + ldr r2, [pc, #40] @ 3fe764 <__cxa_atexit@plt+0x3f2380> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 3fe710 <__cxa_atexit@plt+0x3f232c> │ │ │ │ + ldr r1, [pc, #36] @ 3fe768 <__cxa_atexit@plt+0x3f2384> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 7ef190 <__cxa_atexit@plt+0x7e2dac> │ │ │ │ + b 7d63d8 <__cxa_atexit@plt+0x7c9ff4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrteq lr, [r6], #-816 @ 0xfffffcd0 │ │ │ │ + ldrteq lr, [r6], #-728 @ 0xfffffd28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 7ef198 <__cxa_atexit@plt+0x7e2db4> │ │ │ │ + b 7d63e0 <__cxa_atexit@plt+0x7c9ffc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fe790 <__cxa_atexit@plt+0x3f23ac> │ │ │ │ - ldr r7, [pc, #108] @ 3fe7b8 <__cxa_atexit@plt+0x3f23d4> │ │ │ │ + bhi 3fe7e8 <__cxa_atexit@plt+0x3f2404> │ │ │ │ + ldr r7, [pc, #108] @ 3fe810 <__cxa_atexit@plt+0x3f242c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fe7a4 <__cxa_atexit@plt+0x3f23c0> │ │ │ │ - ldr r3, [pc, #88] @ 3fe7bc <__cxa_atexit@plt+0x3f23d8> │ │ │ │ + bhi 3fe7fc <__cxa_atexit@plt+0x3f2418> │ │ │ │ + ldr r3, [pc, #88] @ 3fe814 <__cxa_atexit@plt+0x3f2430> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fe780 <__cxa_atexit@plt+0x3f239c> │ │ │ │ + beq 3fe7d8 <__cxa_atexit@plt+0x3f23f4> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 3fe7c4 <__cxa_atexit@plt+0x3f23e0> │ │ │ │ + ldr r7, [pc, #44] @ 3fe81c <__cxa_atexit@plt+0x3f2438> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fe7c0 <__cxa_atexit@plt+0x3f23dc> │ │ │ │ + ldr r7, [pc, #20] @ 3fe818 <__cxa_atexit@plt+0x3f2434> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffcd98 │ │ │ │ - mvnseq r3, #172, 8 @ 0xac000000 │ │ │ │ - mvnseq r3, #80, 10 @ 0x14000000 │ │ │ │ + mvnseq r3, #84, 8 @ 0x54000000 │ │ │ │ + mvnseq r3, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3fe804 <__cxa_atexit@plt+0x3f2420> │ │ │ │ - ldr r3, [pc, #36] @ 3fe810 <__cxa_atexit@plt+0x3f242c> │ │ │ │ + bcc 3fe85c <__cxa_atexit@plt+0x3f2478> │ │ │ │ + ldr r3, [pc, #36] @ 3fe868 <__cxa_atexit@plt+0x3f2484> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ mov sl, r7 │ │ │ │ str r7, [r9, #8] │ │ │ │ - b 7ef1a0 <__cxa_atexit@plt+0x7e2dbc> │ │ │ │ + b 7d63e8 <__cxa_atexit@plt+0x7ca004> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 3fe874 <__cxa_atexit@plt+0x3f2490> │ │ │ │ - ldr r7, [pc, #68] @ 3fe88c <__cxa_atexit@plt+0x3f24a8> │ │ │ │ - ldr r2, [pc, #68] @ 3fe890 <__cxa_atexit@plt+0x3f24ac> │ │ │ │ + bcc 3fe8cc <__cxa_atexit@plt+0x3f24e8> │ │ │ │ + ldr r7, [pc, #68] @ 3fe8e4 <__cxa_atexit@plt+0x3f2500> │ │ │ │ + ldr r2, [pc, #68] @ 3fe8e8 <__cxa_atexit@plt+0x3f2504> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3fe894 <__cxa_atexit@plt+0x3f24b0> │ │ │ │ + ldr r7, [pc, #24] @ 3fe8ec <__cxa_atexit@plt+0x3f2508> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - mvnseq r3, #104, 8 @ 0x68000000 │ │ │ │ + mvnseq r3, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3fe920 <__cxa_atexit@plt+0x3f253c> │ │ │ │ + bhi 3fe978 <__cxa_atexit@plt+0x3f2594> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r5, [pc, #148] @ 3fe954 <__cxa_atexit@plt+0x3f2570> │ │ │ │ + ldr r5, [pc, #148] @ 3fe9ac <__cxa_atexit@plt+0x3f25c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmdb r3, {r5, r7} │ │ │ │ sub r5, r3, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fe92c <__cxa_atexit@plt+0x3f2548> │ │ │ │ - ldr r7, [pc, #128] @ 3fe958 <__cxa_atexit@plt+0x3f2574> │ │ │ │ + bhi 3fe984 <__cxa_atexit@plt+0x3f25a0> │ │ │ │ + ldr r7, [pc, #128] @ 3fe9b0 <__cxa_atexit@plt+0x3f25cc> │ │ │ │ str r8, [r3, #-12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-16] │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fe940 <__cxa_atexit@plt+0x3f255c> │ │ │ │ - ldr r3, [pc, #104] @ 3fe95c <__cxa_atexit@plt+0x3f2578> │ │ │ │ + bhi 3fe998 <__cxa_atexit@plt+0x3f25b4> │ │ │ │ + ldr r3, [pc, #104] @ 3fe9b4 <__cxa_atexit@plt+0x3f25d0> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fe910 <__cxa_atexit@plt+0x3f252c> │ │ │ │ + beq 3fe968 <__cxa_atexit@plt+0x3f2584> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 3fe964 <__cxa_atexit@plt+0x3f2580> │ │ │ │ + ldr r7, [pc, #48] @ 3fe9bc <__cxa_atexit@plt+0x3f25d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3fe960 <__cxa_atexit@plt+0x3f257c> │ │ │ │ + ldr r7, [pc, #24] @ 3fe9b8 <__cxa_atexit@plt+0x3f25d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq lr, [r6], #-352 @ 0xfffffea0 │ │ │ │ + ldrteq lr, [r6], #-264 @ 0xfffffef8 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xffffcc08 │ │ │ │ - mvnseq r3, #16, 6 @ 0x40000000 │ │ │ │ - mvnseq r3, #180, 6 @ 0xd0000002 │ │ │ │ + mvnseq r3, #184, 4 @ 0x8000000b │ │ │ │ + mvnseq r3, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3fe9cc <__cxa_atexit@plt+0x3f25e8> │ │ │ │ - ldr r3, [pc, #84] @ 3fe9e4 <__cxa_atexit@plt+0x3f2600> │ │ │ │ - ldr r2, [pc, #84] @ 3fe9e8 <__cxa_atexit@plt+0x3f2604> │ │ │ │ + bcc 3fea24 <__cxa_atexit@plt+0x3f2640> │ │ │ │ + ldr r3, [pc, #84] @ 3fea3c <__cxa_atexit@plt+0x3f2658> │ │ │ │ + ldr r2, [pc, #84] @ 3fea40 <__cxa_atexit@plt+0x3f265c> │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #16]! │ │ │ │ - ldr r1, [pc, #72] @ 3fe9ec <__cxa_atexit@plt+0x3f2608> │ │ │ │ + ldr r1, [pc, #72] @ 3fea44 <__cxa_atexit@plt+0x3f2660> │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r2, r8, r9} │ │ │ │ str r8, [r7, #8] │ │ │ │ str r9, [r7, #12] │ │ │ │ str r1, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ str r3, [r7, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3fe9f0 <__cxa_atexit@plt+0x3f260c> │ │ │ │ + ldr r7, [pc, #28] @ 3fea48 <__cxa_atexit@plt+0x3f2664> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - ldrteq lr, [r6], #-3408 @ 0xfffff2b0 │ │ │ │ - mvnseq r3, #24, 6 @ 0x60000000 │ │ │ │ + ldrteq lr, [r6], #-3320 @ 0xfffff308 │ │ │ │ + mvnseq r3, #192, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fea68 <__cxa_atexit@plt+0x3f2684> │ │ │ │ + bhi 3feac0 <__cxa_atexit@plt+0x3f26dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #104] @ 3fea84 <__cxa_atexit@plt+0x3f26a0> │ │ │ │ + ldr r1, [pc, #104] @ 3feadc <__cxa_atexit@plt+0x3f26f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #100] @ 3fea88 <__cxa_atexit@plt+0x3f26a4> │ │ │ │ + ldr r0, [pc, #100] @ 3feae0 <__cxa_atexit@plt+0x3f26fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - bhi 3fea74 <__cxa_atexit@plt+0x3f2690> │ │ │ │ - ldr r3, [pc, #72] @ 3fea8c <__cxa_atexit@plt+0x3f26a8> │ │ │ │ + bhi 3feacc <__cxa_atexit@plt+0x3f26e8> │ │ │ │ + ldr r3, [pc, #72] @ 3feae4 <__cxa_atexit@plt+0x3f2700> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fea58 <__cxa_atexit@plt+0x3f2674> │ │ │ │ + beq 3feab0 <__cxa_atexit@plt+0x3f26cc> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fea90 <__cxa_atexit@plt+0x3f26ac> │ │ │ │ + ldr r7, [pc, #20] @ 3feae8 <__cxa_atexit@plt+0x3f2704> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq lr, [r6], #-4 │ │ │ │ - ldrteq lr, [r6], #-48 @ 0xffffffd0 │ │ │ │ + ldrteq sp, [r6], #-4012 @ 0xfffff054 │ │ │ │ + ldrteq sp, [r6], #-4056 @ 0xfffff028 │ │ │ │ @ instruction: 0xffffcb30 │ │ │ │ - mvnseq r3, #228, 2 @ 0x39 │ │ │ │ + mvnseq r3, #140, 2 @ 0x23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3feaf8 <__cxa_atexit@plt+0x3f2714> │ │ │ │ - ldr r3, [pc, #64] @ 3feb10 <__cxa_atexit@plt+0x3f272c> │ │ │ │ - ldr r2, [pc, #64] @ 3feb14 <__cxa_atexit@plt+0x3f2730> │ │ │ │ + bcc 3feb50 <__cxa_atexit@plt+0x3f276c> │ │ │ │ + ldr r3, [pc, #64] @ 3feb68 <__cxa_atexit@plt+0x3f2784> │ │ │ │ + ldr r2, [pc, #64] @ 3feb6c <__cxa_atexit@plt+0x3f2788> │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r7, #8] │ │ │ │ str r9, [r7, #12] │ │ │ │ str r2, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3feb18 <__cxa_atexit@plt+0x3f2734> │ │ │ │ + ldr r7, [pc, #24] @ 3feb70 <__cxa_atexit@plt+0x3f278c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - mvnseq r3, #240, 2 @ 0x3c │ │ │ │ + mvnseq r3, #152, 2 @ 0x26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3feb84 <__cxa_atexit@plt+0x3f27a0> │ │ │ │ - ldr r7, [pc, #104] @ 3feba8 <__cxa_atexit@plt+0x3f27c4> │ │ │ │ + bhi 3febdc <__cxa_atexit@plt+0x3f27f8> │ │ │ │ + ldr r7, [pc, #104] @ 3fec00 <__cxa_atexit@plt+0x3f281c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4] │ │ │ │ sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3feb98 <__cxa_atexit@plt+0x3f27b4> │ │ │ │ - ldr r3, [pc, #84] @ 3febac <__cxa_atexit@plt+0x3f27c8> │ │ │ │ + bhi 3febf0 <__cxa_atexit@plt+0x3f280c> │ │ │ │ + ldr r3, [pc, #84] @ 3fec04 <__cxa_atexit@plt+0x3f2820> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3feb74 <__cxa_atexit@plt+0x3f2790> │ │ │ │ + beq 3febcc <__cxa_atexit@plt+0x3f27e8> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3febb4 <__cxa_atexit@plt+0x3f27d0> │ │ │ │ + ldr r7, [pc, #40] @ 3fec0c <__cxa_atexit@plt+0x3f2828> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3febb0 <__cxa_atexit@plt+0x3f27cc> │ │ │ │ + ldr r7, [pc, #16] @ 3fec08 <__cxa_atexit@plt+0x3f2824> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffc9a4 │ │ │ │ - mvnseq r3, #188 @ 0xbc │ │ │ │ - mvnseq r3, #104, 2 │ │ │ │ + mvnseq r3, #100 @ 0x64 │ │ │ │ + mvnseq r3, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 7ef1a8 <__cxa_atexit@plt+0x7e2dc4> │ │ │ │ + b 7d63f0 <__cxa_atexit@plt+0x7ca00c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 3fec24 <__cxa_atexit@plt+0x3f2840> │ │ │ │ - ldr r7, [pc, #64] @ 3fec3c <__cxa_atexit@plt+0x3f2858> │ │ │ │ - ldr r2, [pc, #64] @ 3fec40 <__cxa_atexit@plt+0x3f285c> │ │ │ │ + bcc 3fec7c <__cxa_atexit@plt+0x3f2898> │ │ │ │ + ldr r7, [pc, #64] @ 3fec94 <__cxa_atexit@plt+0x3f28b0> │ │ │ │ + ldr r2, [pc, #64] @ 3fec98 <__cxa_atexit@plt+0x3f28b4> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3fec44 <__cxa_atexit@plt+0x3f2860> │ │ │ │ + ldr r7, [pc, #24] @ 3fec9c <__cxa_atexit@plt+0x3f28b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - mvnseq r3, #196 @ 0xc4 │ │ │ │ + mvnseq r3, #108 @ 0x6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3fecc8 <__cxa_atexit@plt+0x3f28e4> │ │ │ │ - ldr r5, [pc, #144] @ 3fecf8 <__cxa_atexit@plt+0x3f2914> │ │ │ │ + bhi 3fed20 <__cxa_atexit@plt+0x3f293c> │ │ │ │ + ldr r5, [pc, #144] @ 3fed50 <__cxa_atexit@plt+0x3f296c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r3, {r5, r7} │ │ │ │ sub r5, r3, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fecd4 <__cxa_atexit@plt+0x3f28f0> │ │ │ │ - ldr r7, [pc, #120] @ 3fecfc <__cxa_atexit@plt+0x3f2918> │ │ │ │ + bhi 3fed2c <__cxa_atexit@plt+0x3f2948> │ │ │ │ + ldr r7, [pc, #120] @ 3fed54 <__cxa_atexit@plt+0x3f2970> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12] │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fece8 <__cxa_atexit@plt+0x3f2904> │ │ │ │ - ldr r3, [pc, #100] @ 3fed00 <__cxa_atexit@plt+0x3f291c> │ │ │ │ + bhi 3fed40 <__cxa_atexit@plt+0x3f295c> │ │ │ │ + ldr r3, [pc, #100] @ 3fed58 <__cxa_atexit@plt+0x3f2974> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fecb8 <__cxa_atexit@plt+0x3f28d4> │ │ │ │ + beq 3fed10 <__cxa_atexit@plt+0x3f292c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 3fed08 <__cxa_atexit@plt+0x3f2924> │ │ │ │ + ldr r7, [pc, #44] @ 3fed60 <__cxa_atexit@plt+0x3f297c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fed04 <__cxa_atexit@plt+0x3f2920> │ │ │ │ + ldr r7, [pc, #20] @ 3fed5c <__cxa_atexit@plt+0x3f2978> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq sp, [r6], #-3512 @ 0xfffff248 │ │ │ │ + ldrteq sp, [r6], #-3424 @ 0xfffff2a0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xffffc860 │ │ │ │ - mvnseq r2, #108, 30 @ 0x1b0 │ │ │ │ - mvnseq r3, #24 │ │ │ │ + mvnseq r2, #20, 30 @ 0x50 │ │ │ │ + mvnseq r2, #192, 30 @ 0x300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3fed6c <__cxa_atexit@plt+0x3f2988> │ │ │ │ - ldr r3, [pc, #80] @ 3fed84 <__cxa_atexit@plt+0x3f29a0> │ │ │ │ - ldr r2, [pc, #80] @ 3fed88 <__cxa_atexit@plt+0x3f29a4> │ │ │ │ + bcc 3fedc4 <__cxa_atexit@plt+0x3f29e0> │ │ │ │ + ldr r3, [pc, #80] @ 3feddc <__cxa_atexit@plt+0x3f29f8> │ │ │ │ + ldr r2, [pc, #80] @ 3fede0 <__cxa_atexit@plt+0x3f29fc> │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #12]! │ │ │ │ - ldr r1, [pc, #68] @ 3fed8c <__cxa_atexit@plt+0x3f29a8> │ │ │ │ + ldr r1, [pc, #68] @ 3fede4 <__cxa_atexit@plt+0x3f2a00> │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r6, #27 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r2, r8} │ │ │ │ str r8, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r7, [r7, #16] │ │ │ │ str r3, [r7, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3fed90 <__cxa_atexit@plt+0x3f29ac> │ │ │ │ + ldr r7, [pc, #28] @ 3fede8 <__cxa_atexit@plt+0x3f2a04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - ldrteq lr, [r6], #-2476 @ 0xfffff654 │ │ │ │ - mvnseq r2, #132, 30 @ 0x210 │ │ │ │ + ldrteq lr, [r6], #-2388 @ 0xfffff6ac │ │ │ │ + mvnseq r2, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fee08 <__cxa_atexit@plt+0x3f2a24> │ │ │ │ + bhi 3fee60 <__cxa_atexit@plt+0x3f2a7c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #104] @ 3fee24 <__cxa_atexit@plt+0x3f2a40> │ │ │ │ + ldr r1, [pc, #104] @ 3fee7c <__cxa_atexit@plt+0x3f2a98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #100] @ 3fee28 <__cxa_atexit@plt+0x3f2a44> │ │ │ │ + ldr r0, [pc, #100] @ 3fee80 <__cxa_atexit@plt+0x3f2a9c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - bhi 3fee14 <__cxa_atexit@plt+0x3f2a30> │ │ │ │ - ldr r3, [pc, #72] @ 3fee2c <__cxa_atexit@plt+0x3f2a48> │ │ │ │ + bhi 3fee6c <__cxa_atexit@plt+0x3f2a88> │ │ │ │ + ldr r3, [pc, #72] @ 3fee84 <__cxa_atexit@plt+0x3f2aa0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fedf8 <__cxa_atexit@plt+0x3f2a14> │ │ │ │ + beq 3fee50 <__cxa_atexit@plt+0x3f2a6c> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fee30 <__cxa_atexit@plt+0x3f2a4c> │ │ │ │ + ldr r7, [pc, #20] @ 3fee88 <__cxa_atexit@plt+0x3f2aa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq sp, [r6], #-3172 @ 0xfffff39c │ │ │ │ - ldrteq sp, [r6], #-3216 @ 0xfffff370 │ │ │ │ + ldrteq sp, [r6], #-3084 @ 0xfffff3f4 │ │ │ │ + ldrteq sp, [r6], #-3128 @ 0xfffff3c8 │ │ │ │ @ instruction: 0xffffc790 │ │ │ │ - mvnseq r2, #68, 28 @ 0x440 │ │ │ │ + mvnseq r2, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3fee98 <__cxa_atexit@plt+0x3f2ab4> │ │ │ │ + bhi 3feef0 <__cxa_atexit@plt+0x3f2b0c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3feea4 <__cxa_atexit@plt+0x3f2ac0> │ │ │ │ + bcc 3feefc <__cxa_atexit@plt+0x3f2b18> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 3feeb4 <__cxa_atexit@plt+0x3f2ad0> │ │ │ │ + ldr lr, [pc, #68] @ 3fef0c <__cxa_atexit@plt+0x3f2b28> │ │ │ │ sub r1, r6, #7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #60] @ 3feeb8 <__cxa_atexit@plt+0x3f2ad4> │ │ │ │ + ldr r0, [pc, #60] @ 3fef10 <__cxa_atexit@plt+0x3f2b2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 7ef138 <__cxa_atexit@plt+0x7e2d54> │ │ │ │ + b 7d6380 <__cxa_atexit@plt+0x7c9f9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq sp, [r6], #-3088 @ 0xfffff3f0 │ │ │ │ - ldrteq sp, [r6], #-3032 @ 0xfffff428 │ │ │ │ + ldrteq sp, [r6], #-3000 @ 0xfffff448 │ │ │ │ + ldrteq sp, [r6], #-2944 @ 0xfffff480 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3fef28 <__cxa_atexit@plt+0x3f2b44> │ │ │ │ + bhi 3fef80 <__cxa_atexit@plt+0x3f2b9c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3fef34 <__cxa_atexit@plt+0x3f2b50> │ │ │ │ + bcc 3fef8c <__cxa_atexit@plt+0x3f2ba8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 3fef44 <__cxa_atexit@plt+0x3f2b60> │ │ │ │ - ldr sl, [pc, #76] @ 3fef48 <__cxa_atexit@plt+0x3f2b64> │ │ │ │ + ldr lr, [pc, #76] @ 3fef9c <__cxa_atexit@plt+0x3f2bb8> │ │ │ │ + ldr sl, [pc, #76] @ 3fefa0 <__cxa_atexit@plt+0x3f2bbc> │ │ │ │ sub r0, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str r8, [r2, #8] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b 7ef120 <__cxa_atexit@plt+0x7e2d3c> │ │ │ │ + b 7d6368 <__cxa_atexit@plt+0x7c9f84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - ldrteq sp, [r6], #-3124 @ 0xfffff3cc │ │ │ │ + ldrteq sp, [r6], #-3036 @ 0xfffff424 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fefb4 <__cxa_atexit@plt+0x3f2bd0> │ │ │ │ - ldr r7, [pc, #104] @ 3fefd8 <__cxa_atexit@plt+0x3f2bf4> │ │ │ │ + bhi 3ff00c <__cxa_atexit@plt+0x3f2c28> │ │ │ │ + ldr r7, [pc, #104] @ 3ff030 <__cxa_atexit@plt+0x3f2c4c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, r9} │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fefc8 <__cxa_atexit@plt+0x3f2be4> │ │ │ │ - ldr r3, [pc, #84] @ 3fefdc <__cxa_atexit@plt+0x3f2bf8> │ │ │ │ + bhi 3ff020 <__cxa_atexit@plt+0x3f2c3c> │ │ │ │ + ldr r3, [pc, #84] @ 3ff034 <__cxa_atexit@plt+0x3f2c50> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fefa4 <__cxa_atexit@plt+0x3f2bc0> │ │ │ │ + beq 3feffc <__cxa_atexit@plt+0x3f2c18> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3fefe4 <__cxa_atexit@plt+0x3f2c00> │ │ │ │ + ldr r7, [pc, #40] @ 3ff03c <__cxa_atexit@plt+0x3f2c58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3fefe0 <__cxa_atexit@plt+0x3f2bfc> │ │ │ │ + ldr r7, [pc, #16] @ 3ff038 <__cxa_atexit@plt+0x3f2c54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffc574 │ │ │ │ - mvnseq r2, #140, 24 @ 0x8c00 │ │ │ │ - mvnseq r2, #64, 26 @ 0x1000 │ │ │ │ + mvnseq r2, #52, 24 @ 0x3400 │ │ │ │ + mvnseq r2, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3ff040 <__cxa_atexit@plt+0x3f2c5c> │ │ │ │ - ldr r2, [pc, #64] @ 3ff04c <__cxa_atexit@plt+0x3f2c68> │ │ │ │ - ldr lr, [pc, #64] @ 3ff050 <__cxa_atexit@plt+0x3f2c6c> │ │ │ │ + bcc 3ff098 <__cxa_atexit@plt+0x3f2cb4> │ │ │ │ + ldr r2, [pc, #64] @ 3ff0a4 <__cxa_atexit@plt+0x3f2cc0> │ │ │ │ + ldr lr, [pc, #64] @ 3ff0a8 <__cxa_atexit@plt+0x3f2cc4> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ @@ -1035030,691 +1035052,691 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3ff0bc <__cxa_atexit@plt+0x3f2cd8> │ │ │ │ - ldr r7, [pc, #104] @ 3ff0e0 <__cxa_atexit@plt+0x3f2cfc> │ │ │ │ + bhi 3ff114 <__cxa_atexit@plt+0x3f2d30> │ │ │ │ + ldr r7, [pc, #104] @ 3ff138 <__cxa_atexit@plt+0x3f2d54> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4] │ │ │ │ sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3ff0d0 <__cxa_atexit@plt+0x3f2cec> │ │ │ │ - ldr r3, [pc, #84] @ 3ff0e4 <__cxa_atexit@plt+0x3f2d00> │ │ │ │ + bhi 3ff128 <__cxa_atexit@plt+0x3f2d44> │ │ │ │ + ldr r3, [pc, #84] @ 3ff13c <__cxa_atexit@plt+0x3f2d58> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3ff0ac <__cxa_atexit@plt+0x3f2cc8> │ │ │ │ + beq 3ff104 <__cxa_atexit@plt+0x3f2d20> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3ff0ec <__cxa_atexit@plt+0x3f2d08> │ │ │ │ + ldr r7, [pc, #40] @ 3ff144 <__cxa_atexit@plt+0x3f2d60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3ff0e8 <__cxa_atexit@plt+0x3f2d04> │ │ │ │ + ldr r7, [pc, #16] @ 3ff140 <__cxa_atexit@plt+0x3f2d5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffc46c │ │ │ │ - mvnseq r2, #132, 22 @ 0x21000 │ │ │ │ - mvnseq r2, #60, 24 @ 0x3c00 │ │ │ │ + mvnseq r2, #44, 22 @ 0xb000 │ │ │ │ + mvnseq r2, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 7ef1b0 <__cxa_atexit@plt+0x7e2dcc> │ │ │ │ + b 7d63f8 <__cxa_atexit@plt+0x7ca014> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3ff174 <__cxa_atexit@plt+0x3f2d90> │ │ │ │ - ldr r7, [pc, #104] @ 3ff198 <__cxa_atexit@plt+0x3f2db4> │ │ │ │ + bhi 3ff1cc <__cxa_atexit@plt+0x3f2de8> │ │ │ │ + ldr r7, [pc, #104] @ 3ff1f0 <__cxa_atexit@plt+0x3f2e0c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, r9} │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3ff188 <__cxa_atexit@plt+0x3f2da4> │ │ │ │ - ldr r3, [pc, #84] @ 3ff19c <__cxa_atexit@plt+0x3f2db8> │ │ │ │ + bhi 3ff1e0 <__cxa_atexit@plt+0x3f2dfc> │ │ │ │ + ldr r3, [pc, #84] @ 3ff1f4 <__cxa_atexit@plt+0x3f2e10> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3ff164 <__cxa_atexit@plt+0x3f2d80> │ │ │ │ + beq 3ff1bc <__cxa_atexit@plt+0x3f2dd8> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3ff1a4 <__cxa_atexit@plt+0x3f2dc0> │ │ │ │ + ldr r7, [pc, #40] @ 3ff1fc <__cxa_atexit@plt+0x3f2e18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3ff1a0 <__cxa_atexit@plt+0x3f2dbc> │ │ │ │ + ldr r7, [pc, #16] @ 3ff1f8 <__cxa_atexit@plt+0x3f2e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xffffc3b4 │ │ │ │ - mvnseq r2, #204, 20 @ 0xcc000 │ │ │ │ - mvnseq r2, #128, 22 @ 0x20000 │ │ │ │ + mvnseq r2, #116, 20 @ 0x74000 │ │ │ │ + mvnseq r2, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3ff228 <__cxa_atexit@plt+0x3f2e44> │ │ │ │ - ldr r5, [pc, #144] @ 3ff258 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + bhi 3ff280 <__cxa_atexit@plt+0x3f2e9c> │ │ │ │ + ldr r5, [pc, #144] @ 3ff2b0 <__cxa_atexit@plt+0x3f2ecc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r3, {r5, r7} │ │ │ │ sub r5, r3, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3ff234 <__cxa_atexit@plt+0x3f2e50> │ │ │ │ - ldr r7, [pc, #120] @ 3ff25c <__cxa_atexit@plt+0x3f2e78> │ │ │ │ + bhi 3ff28c <__cxa_atexit@plt+0x3f2ea8> │ │ │ │ + ldr r7, [pc, #120] @ 3ff2b4 <__cxa_atexit@plt+0x3f2ed0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12] │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3ff248 <__cxa_atexit@plt+0x3f2e64> │ │ │ │ - ldr r3, [pc, #100] @ 3ff260 <__cxa_atexit@plt+0x3f2e7c> │ │ │ │ + bhi 3ff2a0 <__cxa_atexit@plt+0x3f2ebc> │ │ │ │ + ldr r3, [pc, #100] @ 3ff2b8 <__cxa_atexit@plt+0x3f2ed4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3ff218 <__cxa_atexit@plt+0x3f2e34> │ │ │ │ + beq 3ff270 <__cxa_atexit@plt+0x3f2e8c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 3ff268 <__cxa_atexit@plt+0x3f2e84> │ │ │ │ + ldr r7, [pc, #44] @ 3ff2c0 <__cxa_atexit@plt+0x3f2edc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3ff264 <__cxa_atexit@plt+0x3f2e80> │ │ │ │ + ldr r7, [pc, #20] @ 3ff2bc <__cxa_atexit@plt+0x3f2ed8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq sp, [r6], #-2136 @ 0xfffff7a8 │ │ │ │ + ldrteq sp, [r6], #-2048 @ 0xfffff800 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xffffc300 │ │ │ │ - mvnseq r2, #12, 20 @ 0xc000 │ │ │ │ - mvnseq r2, #196, 20 @ 0xc4000 │ │ │ │ + mvnseq r2, #180, 18 @ 0x2d0000 │ │ │ │ + mvnseq r2, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3ff2cc <__cxa_atexit@plt+0x3f2ee8> │ │ │ │ - ldr r3, [pc, #80] @ 3ff2e4 <__cxa_atexit@plt+0x3f2f00> │ │ │ │ - ldr r2, [pc, #80] @ 3ff2e8 <__cxa_atexit@plt+0x3f2f04> │ │ │ │ + bcc 3ff324 <__cxa_atexit@plt+0x3f2f40> │ │ │ │ + ldr r3, [pc, #80] @ 3ff33c <__cxa_atexit@plt+0x3f2f58> │ │ │ │ + ldr r2, [pc, #80] @ 3ff340 <__cxa_atexit@plt+0x3f2f5c> │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #12]! │ │ │ │ - ldr r1, [pc, #68] @ 3ff2ec <__cxa_atexit@plt+0x3f2f08> │ │ │ │ + ldr r1, [pc, #68] @ 3ff344 <__cxa_atexit@plt+0x3f2f60> │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r6, #27 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r2, r8} │ │ │ │ str r8, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r7, [r7, #16] │ │ │ │ str r3, [r7, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3ff2f0 <__cxa_atexit@plt+0x3f2f0c> │ │ │ │ + ldr r7, [pc, #28] @ 3ff348 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - ldrteq lr, [r6], #-1100 @ 0xfffffbb4 │ │ │ │ - mvnseq r2, #48, 20 @ 0x30000 │ │ │ │ + ldrteq lr, [r6], #-1012 @ 0xfffffc0c │ │ │ │ + mvnseq r2, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3ff324 <__cxa_atexit@plt+0x3f2f40> │ │ │ │ + bhi 3ff37c <__cxa_atexit@plt+0x3f2f98> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 3ff32c <__cxa_atexit@plt+0x3f2f48> │ │ │ │ + ldr r2, [pc, #24] @ 3ff384 <__cxa_atexit@plt+0x3f2fa0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 7ef160 <__cxa_atexit@plt+0x7e2d7c> │ │ │ │ + b 7d63a8 <__cxa_atexit@plt+0x7c9fc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq sp, [r6], #-1804 @ 0xfffff8f4 │ │ │ │ + ldrteq sp, [r6], #-1716 @ 0xfffff94c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3ff394 <__cxa_atexit@plt+0x3f2fb0> │ │ │ │ + bhi 3ff3ec <__cxa_atexit@plt+0x3f3008> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3ff3a0 <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + bcc 3ff3f8 <__cxa_atexit@plt+0x3f3014> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 3ff3b0 <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + ldr lr, [pc, #68] @ 3ff408 <__cxa_atexit@plt+0x3f3024> │ │ │ │ sub r1, r6, #7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #60] @ 3ff3b4 <__cxa_atexit@plt+0x3f2fd0> │ │ │ │ + ldr r0, [pc, #60] @ 3ff40c <__cxa_atexit@plt+0x3f3028> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str lr, [r3, #4] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 7ef138 <__cxa_atexit@plt+0x7e2d54> │ │ │ │ + b 7d6380 <__cxa_atexit@plt+0x7c9f9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq sp, [r6], #-1812 @ 0xfffff8ec │ │ │ │ - ldrteq sp, [r6], #-1756 @ 0xfffff924 │ │ │ │ + ldrteq sp, [r6], #-1724 @ 0xfffff944 │ │ │ │ + ldrteq sp, [r6], #-1668 @ 0xfffff97c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3ff42c <__cxa_atexit@plt+0x3f3048> │ │ │ │ + bhi 3ff484 <__cxa_atexit@plt+0x3f30a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #104] @ 3ff448 <__cxa_atexit@plt+0x3f3064> │ │ │ │ + ldr r1, [pc, #104] @ 3ff4a0 <__cxa_atexit@plt+0x3f30bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #100] @ 3ff44c <__cxa_atexit@plt+0x3f3068> │ │ │ │ + ldr r0, [pc, #100] @ 3ff4a4 <__cxa_atexit@plt+0x3f30c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - bhi 3ff438 <__cxa_atexit@plt+0x3f3054> │ │ │ │ - ldr r3, [pc, #72] @ 3ff450 <__cxa_atexit@plt+0x3f306c> │ │ │ │ + bhi 3ff490 <__cxa_atexit@plt+0x3f30ac> │ │ │ │ + ldr r3, [pc, #72] @ 3ff4a8 <__cxa_atexit@plt+0x3f30c4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3ff41c <__cxa_atexit@plt+0x3f3038> │ │ │ │ + beq 3ff474 <__cxa_atexit@plt+0x3f3090> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3ff454 <__cxa_atexit@plt+0x3f3070> │ │ │ │ + ldr r7, [pc, #20] @ 3ff4ac <__cxa_atexit@plt+0x3f30c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq sp, [r6], #-1600 @ 0xfffff9c0 │ │ │ │ - ldrteq sp, [r6], #-1644 @ 0xfffff994 │ │ │ │ + ldrteq sp, [r6], #-1512 @ 0xfffffa18 │ │ │ │ + ldrteq sp, [r6], #-1556 @ 0xfffff9ec │ │ │ │ @ instruction: 0xffffc16c │ │ │ │ - mvnseq r2, #32, 16 @ 0x200000 │ │ │ │ + mvnseq r2, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3ff4e8 <__cxa_atexit@plt+0x3f3104> │ │ │ │ + bhi 3ff540 <__cxa_atexit@plt+0x3f315c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 3ff4f0 <__cxa_atexit@plt+0x3f310c> │ │ │ │ - ldr r7, [pc, #144] @ 3ff520 <__cxa_atexit@plt+0x3f313c> │ │ │ │ - ldr r1, [pc, #144] @ 3ff524 <__cxa_atexit@plt+0x3f3140> │ │ │ │ + bcc 3ff548 <__cxa_atexit@plt+0x3f3164> │ │ │ │ + ldr r7, [pc, #144] @ 3ff578 <__cxa_atexit@plt+0x3f3194> │ │ │ │ + ldr r1, [pc, #144] @ 3ff57c <__cxa_atexit@plt+0x3f3198> │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r2, #-16] │ │ │ │ sub r7, r2, #20 │ │ │ │ cmp fp, r7 │ │ │ │ stmdb r2, {r3, r9, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ - bhi 3ff50c <__cxa_atexit@plt+0x3f3128> │ │ │ │ - ldr r3, [pc, #108] @ 3ff528 <__cxa_atexit@plt+0x3f3144> │ │ │ │ + bhi 3ff564 <__cxa_atexit@plt+0x3f3180> │ │ │ │ + ldr r3, [pc, #108] @ 3ff580 <__cxa_atexit@plt+0x3f319c> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3ff4d8 <__cxa_atexit@plt+0x3f30f4> │ │ │ │ + beq 3ff530 <__cxa_atexit@plt+0x3f314c> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ff4f8 <__cxa_atexit@plt+0x3f3114> │ │ │ │ + b 3ff550 <__cxa_atexit@plt+0x3f316c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #48] @ 3ff530 <__cxa_atexit@plt+0x3f314c> │ │ │ │ + ldr r7, [pc, #48] @ 3ff588 <__cxa_atexit@plt+0x3f31a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3ff52c <__cxa_atexit@plt+0x3f3148> │ │ │ │ + ldr r7, [pc, #24] @ 3ff584 <__cxa_atexit@plt+0x3f31a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xffffc040 │ │ │ │ - mvnseq r2, #68, 14 @ 0x1100000 │ │ │ │ - mvnseq r2, #8, 16 @ 0x80000 │ │ │ │ + mvnseq r2, #236, 12 @ 0xec00000 │ │ │ │ + mvnseq r2, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3ff59c <__cxa_atexit@plt+0x3f31b8> │ │ │ │ - ldr r9, [pc, #80] @ 3ff5a8 <__cxa_atexit@plt+0x3f31c4> │ │ │ │ - ldr r8, [pc, #80] @ 3ff5ac <__cxa_atexit@plt+0x3f31c8> │ │ │ │ + bcc 3ff5f4 <__cxa_atexit@plt+0x3f3210> │ │ │ │ + ldr r9, [pc, #80] @ 3ff600 <__cxa_atexit@plt+0x3f321c> │ │ │ │ + ldr r8, [pc, #80] @ 3ff604 <__cxa_atexit@plt+0x3f3220> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr lr, [pc, #76] @ 3ff5b0 <__cxa_atexit@plt+0x3f31cc> │ │ │ │ + ldr lr, [pc, #76] @ 3ff608 <__cxa_atexit@plt+0x3f3224> │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r9, [r3, #16]! │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ str r8, [r3, #-12] │ │ │ │ mov r8, r7 │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 7ef120 <__cxa_atexit@plt+0x7e2d3c> │ │ │ │ + b 7d6368 <__cxa_atexit@plt+0x7c9f84> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - ldrteq sp, [r6], #-1484 @ 0xfffffa34 │ │ │ │ + ldrteq sp, [r6], #-1396 @ 0xfffffa8c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3ff61c <__cxa_atexit@plt+0x3f3238> │ │ │ │ - ldr r7, [pc, #108] @ 3ff644 <__cxa_atexit@plt+0x3f3260> │ │ │ │ + bhi 3ff674 <__cxa_atexit@plt+0x3f3290> │ │ │ │ + ldr r7, [pc, #108] @ 3ff69c <__cxa_atexit@plt+0x3f32b8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3ff630 <__cxa_atexit@plt+0x3f324c> │ │ │ │ - ldr r3, [pc, #88] @ 3ff648 <__cxa_atexit@plt+0x3f3264> │ │ │ │ + bhi 3ff688 <__cxa_atexit@plt+0x3f32a4> │ │ │ │ + ldr r3, [pc, #88] @ 3ff6a0 <__cxa_atexit@plt+0x3f32bc> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3ff60c <__cxa_atexit@plt+0x3f3228> │ │ │ │ + beq 3ff664 <__cxa_atexit@plt+0x3f3280> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 3ff650 <__cxa_atexit@plt+0x3f326c> │ │ │ │ + ldr r7, [pc, #44] @ 3ff6a8 <__cxa_atexit@plt+0x3f32c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3ff64c <__cxa_atexit@plt+0x3f3268> │ │ │ │ + ldr r7, [pc, #20] @ 3ff6a4 <__cxa_atexit@plt+0x3f32c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffbf0c │ │ │ │ - mvnseq r2, #32, 12 @ 0x2000000 │ │ │ │ - mvnseq r2, #232, 12 @ 0xe800000 │ │ │ │ + mvnseq r2, #200, 10 @ 0x32000000 │ │ │ │ + mvnseq r2, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 7ef1b8 <__cxa_atexit@plt+0x7e2dd4> │ │ │ │ + b 7d6400 <__cxa_atexit@plt+0x7ca01c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 3ff464 <__cxa_atexit@plt+0x3f3080> │ │ │ │ + b 3ff4bc <__cxa_atexit@plt+0x3f30d8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3ff710 <__cxa_atexit@plt+0x3f332c> │ │ │ │ + bhi 3ff768 <__cxa_atexit@plt+0x3f3384> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r5, [pc, #148] @ 3ff744 <__cxa_atexit@plt+0x3f3360> │ │ │ │ + ldr r5, [pc, #148] @ 3ff79c <__cxa_atexit@plt+0x3f33b8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmdb r3, {r5, r7} │ │ │ │ sub r5, r3, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3ff71c <__cxa_atexit@plt+0x3f3338> │ │ │ │ - ldr r7, [pc, #128] @ 3ff748 <__cxa_atexit@plt+0x3f3364> │ │ │ │ + bhi 3ff774 <__cxa_atexit@plt+0x3f3390> │ │ │ │ + ldr r7, [pc, #128] @ 3ff7a0 <__cxa_atexit@plt+0x3f33bc> │ │ │ │ str r8, [r3, #-12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-16] │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3ff730 <__cxa_atexit@plt+0x3f334c> │ │ │ │ - ldr r3, [pc, #104] @ 3ff74c <__cxa_atexit@plt+0x3f3368> │ │ │ │ + bhi 3ff788 <__cxa_atexit@plt+0x3f33a4> │ │ │ │ + ldr r3, [pc, #104] @ 3ff7a4 <__cxa_atexit@plt+0x3f33c0> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3ff700 <__cxa_atexit@plt+0x3f331c> │ │ │ │ + beq 3ff758 <__cxa_atexit@plt+0x3f3374> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 3ff754 <__cxa_atexit@plt+0x3f3370> │ │ │ │ + ldr r7, [pc, #48] @ 3ff7ac <__cxa_atexit@plt+0x3f33c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3ff750 <__cxa_atexit@plt+0x3f336c> │ │ │ │ + ldr r7, [pc, #24] @ 3ff7a8 <__cxa_atexit@plt+0x3f33c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq sp, [r6], #-880 @ 0xfffffc90 │ │ │ │ + ldrteq sp, [r6], #-792 @ 0xfffffce8 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xffffbe18 │ │ │ │ - mvnseq r2, #32, 10 @ 0x8000000 │ │ │ │ - mvnseq r2, #232, 10 @ 0x3a000000 │ │ │ │ + mvnseq r2, #200, 8 @ 0xc8000000 │ │ │ │ + mvnseq r2, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3ff7bc <__cxa_atexit@plt+0x3f33d8> │ │ │ │ - ldr r3, [pc, #84] @ 3ff7d4 <__cxa_atexit@plt+0x3f33f0> │ │ │ │ - ldr r2, [pc, #84] @ 3ff7d8 <__cxa_atexit@plt+0x3f33f4> │ │ │ │ + bcc 3ff814 <__cxa_atexit@plt+0x3f3430> │ │ │ │ + ldr r3, [pc, #84] @ 3ff82c <__cxa_atexit@plt+0x3f3448> │ │ │ │ + ldr r2, [pc, #84] @ 3ff830 <__cxa_atexit@plt+0x3f344c> │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #16]! │ │ │ │ - ldr r1, [pc, #72] @ 3ff7dc <__cxa_atexit@plt+0x3f33f8> │ │ │ │ + ldr r1, [pc, #72] @ 3ff834 <__cxa_atexit@plt+0x3f3450> │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r2, r8, r9} │ │ │ │ str r8, [r7, #8] │ │ │ │ str r9, [r7, #12] │ │ │ │ str r1, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ str r3, [r7, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3ff7e0 <__cxa_atexit@plt+0x3f33fc> │ │ │ │ + ldr r7, [pc, #28] @ 3ff838 <__cxa_atexit@plt+0x3f3454> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - ldrteq sp, [r6], #-3936 @ 0xfffff0a0 │ │ │ │ - mvnseq r2, #76, 10 @ 0x13000000 │ │ │ │ + ldrteq sp, [r6], #-3848 @ 0xfffff0f8 │ │ │ │ + mvnseq r2, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3ff814 <__cxa_atexit@plt+0x3f3430> │ │ │ │ + bhi 3ff86c <__cxa_atexit@plt+0x3f3488> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 3ff81c <__cxa_atexit@plt+0x3f3438> │ │ │ │ + ldr r2, [pc, #24] @ 3ff874 <__cxa_atexit@plt+0x3f3490> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 7ef160 <__cxa_atexit@plt+0x7e2d7c> │ │ │ │ + b 7d63a8 <__cxa_atexit@plt+0x7c9fc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrteq sp, [r6], #-540 @ 0xfffffde4 │ │ │ │ + ldrteq sp, [r6], #-452 @ 0xfffffe3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3ff894 <__cxa_atexit@plt+0x3f34b0> │ │ │ │ + bhi 3ff8ec <__cxa_atexit@plt+0x3f3508> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #104] @ 3ff8b0 <__cxa_atexit@plt+0x3f34cc> │ │ │ │ + ldr r1, [pc, #104] @ 3ff908 <__cxa_atexit@plt+0x3f3524> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #100] @ 3ff8b4 <__cxa_atexit@plt+0x3f34d0> │ │ │ │ + ldr r0, [pc, #100] @ 3ff90c <__cxa_atexit@plt+0x3f3528> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - bhi 3ff8a0 <__cxa_atexit@plt+0x3f34bc> │ │ │ │ - ldr r3, [pc, #72] @ 3ff8b8 <__cxa_atexit@plt+0x3f34d4> │ │ │ │ + bhi 3ff8f8 <__cxa_atexit@plt+0x3f3514> │ │ │ │ + ldr r3, [pc, #72] @ 3ff910 <__cxa_atexit@plt+0x3f352c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3ff884 <__cxa_atexit@plt+0x3f34a0> │ │ │ │ + beq 3ff8dc <__cxa_atexit@plt+0x3f34f8> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3ff8bc <__cxa_atexit@plt+0x3f34d8> │ │ │ │ + ldr r7, [pc, #20] @ 3ff914 <__cxa_atexit@plt+0x3f3530> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq sp, [r6], #-472 @ 0xfffffe28 │ │ │ │ - ldrteq sp, [r6], #-516 @ 0xfffffdfc │ │ │ │ + ldrteq sp, [r6], #-384 @ 0xfffffe80 │ │ │ │ + ldrteq sp, [r6], #-428 @ 0xfffffe54 │ │ │ │ @ instruction: 0xffffbd04 │ │ │ │ - mvnseq r2, #184, 6 @ 0xe0000002 │ │ │ │ + mvnseq r2, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3ff928 <__cxa_atexit@plt+0x3f3544> │ │ │ │ + bhi 3ff980 <__cxa_atexit@plt+0x3f359c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3ff934 <__cxa_atexit@plt+0x3f3550> │ │ │ │ + bcc 3ff98c <__cxa_atexit@plt+0x3f35a8> │ │ │ │ add lr, r7, #3 │ │ │ │ sub r0, r6, #11 │ │ │ │ ldm lr, {sl, ip, lr} │ │ │ │ - ldr r9, [pc, #68] @ 3ff944 <__cxa_atexit@plt+0x3f3560> │ │ │ │ + ldr r9, [pc, #68] @ 3ff99c <__cxa_atexit@plt+0x3f35b8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r1, [pc, #64] @ 3ff948 <__cxa_atexit@plt+0x3f3564> │ │ │ │ + ldr r1, [pc, #64] @ 3ff9a0 <__cxa_atexit@plt+0x3f35bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ str r9, [r3, #4] │ │ │ │ - b 7ef138 <__cxa_atexit@plt+0x7e2d54> │ │ │ │ + b 7d6380 <__cxa_atexit@plt+0x7c9f9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq sp, [r6], #-924 @ 0xfffffc64 │ │ │ │ - ldrteq sp, [r6], #-332 @ 0xfffffeb4 │ │ │ │ + ldrteq sp, [r6], #-836 @ 0xfffffcbc │ │ │ │ + ldrteq sp, [r6], #-244 @ 0xffffff0c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3ff9b8 <__cxa_atexit@plt+0x3f35d4> │ │ │ │ + bhi 3ffa10 <__cxa_atexit@plt+0x3f362c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3ff9c4 <__cxa_atexit@plt+0x3f35e0> │ │ │ │ + bcc 3ffa1c <__cxa_atexit@plt+0x3f3638> │ │ │ │ add sl, r7, #2 │ │ │ │ sub r0, r6, #11 │ │ │ │ ldm sl, {r1, r8, sl} │ │ │ │ - ldr lr, [pc, #72] @ 3ff9d4 <__cxa_atexit@plt+0x3f35f0> │ │ │ │ - ldr ip, [pc, #72] @ 3ff9d8 <__cxa_atexit@plt+0x3f35f4> │ │ │ │ + ldr lr, [pc, #72] @ 3ffa2c <__cxa_atexit@plt+0x3f3648> │ │ │ │ + ldr ip, [pc, #72] @ 3ffa30 <__cxa_atexit@plt+0x3f364c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r8, [r2, #16] │ │ │ │ - b 7ef120 <__cxa_atexit@plt+0x7e2d3c> │ │ │ │ + b 7d6368 <__cxa_atexit@plt+0x7c9f84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - ldrteq sp, [r6], #-420 @ 0xfffffe5c │ │ │ │ + ldrteq sp, [r6], #-332 @ 0xfffffeb4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3ffa6c <__cxa_atexit@plt+0x3f3688> │ │ │ │ + bhi 3ffac4 <__cxa_atexit@plt+0x3f36e0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 3ffa74 <__cxa_atexit@plt+0x3f3690> │ │ │ │ - ldr r7, [pc, #144] @ 3ffaa4 <__cxa_atexit@plt+0x3f36c0> │ │ │ │ - ldr r1, [pc, #144] @ 3ffaa8 <__cxa_atexit@plt+0x3f36c4> │ │ │ │ + bcc 3ffacc <__cxa_atexit@plt+0x3f36e8> │ │ │ │ + ldr r7, [pc, #144] @ 3ffafc <__cxa_atexit@plt+0x3f3718> │ │ │ │ + ldr r1, [pc, #144] @ 3ffb00 <__cxa_atexit@plt+0x3f371c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r2, #-16] │ │ │ │ sub r7, r2, #20 │ │ │ │ cmp fp, r7 │ │ │ │ stmdb r2, {r3, r9, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ - bhi 3ffa90 <__cxa_atexit@plt+0x3f36ac> │ │ │ │ - ldr r3, [pc, #108] @ 3ffaac <__cxa_atexit@plt+0x3f36c8> │ │ │ │ + bhi 3ffae8 <__cxa_atexit@plt+0x3f3704> │ │ │ │ + ldr r3, [pc, #108] @ 3ffb04 <__cxa_atexit@plt+0x3f3720> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3ffa5c <__cxa_atexit@plt+0x3f3678> │ │ │ │ + beq 3ffab4 <__cxa_atexit@plt+0x3f36d0> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 3ffa7c <__cxa_atexit@plt+0x3f3698> │ │ │ │ + b 3ffad4 <__cxa_atexit@plt+0x3f36f0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #48] @ 3ffab4 <__cxa_atexit@plt+0x3f36d0> │ │ │ │ + ldr r7, [pc, #48] @ 3ffb0c <__cxa_atexit@plt+0x3f3728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3ffab0 <__cxa_atexit@plt+0x3f36cc> │ │ │ │ + ldr r7, [pc, #24] @ 3ffb08 <__cxa_atexit@plt+0x3f3724> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xffffbabc │ │ │ │ - mvnseq r2, #192, 2 @ 0x30 │ │ │ │ - mvnseq r2, #144, 4 │ │ │ │ + mvnseq r2, #104, 2 │ │ │ │ + mvnseq r2, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3ffb18 <__cxa_atexit@plt+0x3f3734> │ │ │ │ - ldr r2, [pc, #72] @ 3ffb24 <__cxa_atexit@plt+0x3f3740> │ │ │ │ - ldr lr, [pc, #72] @ 3ffb28 <__cxa_atexit@plt+0x3f3744> │ │ │ │ + bcc 3ffb70 <__cxa_atexit@plt+0x3f378c> │ │ │ │ + ldr r2, [pc, #72] @ 3ffb7c <__cxa_atexit@plt+0x3f3798> │ │ │ │ + ldr lr, [pc, #72] @ 3ffb80 <__cxa_atexit@plt+0x3f379c> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r7, [r3, #24] │ │ │ │ @@ -1035724,3022 +1035746,3022 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r3, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3ffb94 <__cxa_atexit@plt+0x3f37b0> │ │ │ │ - ldr r7, [pc, #108] @ 3ffbbc <__cxa_atexit@plt+0x3f37d8> │ │ │ │ + bhi 3ffbec <__cxa_atexit@plt+0x3f3808> │ │ │ │ + ldr r7, [pc, #108] @ 3ffc14 <__cxa_atexit@plt+0x3f3830> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3ffba8 <__cxa_atexit@plt+0x3f37c4> │ │ │ │ - ldr r3, [pc, #88] @ 3ffbc0 <__cxa_atexit@plt+0x3f37dc> │ │ │ │ + bhi 3ffc00 <__cxa_atexit@plt+0x3f381c> │ │ │ │ + ldr r3, [pc, #88] @ 3ffc18 <__cxa_atexit@plt+0x3f3834> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3ffb84 <__cxa_atexit@plt+0x3f37a0> │ │ │ │ + beq 3ffbdc <__cxa_atexit@plt+0x3f37f8> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 3ffbc8 <__cxa_atexit@plt+0x3f37e4> │ │ │ │ + ldr r7, [pc, #44] @ 3ffc20 <__cxa_atexit@plt+0x3f383c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3ffbc4 <__cxa_atexit@plt+0x3f37e0> │ │ │ │ + ldr r7, [pc, #20] @ 3ffc1c <__cxa_atexit@plt+0x3f3838> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffb994 │ │ │ │ - mvnseq r2, #168 @ 0xa8 │ │ │ │ - mvnseq r2, #124, 2 │ │ │ │ + mvnseq r2, #80 @ 0x50 │ │ │ │ + mvnseq r2, #36, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 7ef1c0 <__cxa_atexit@plt+0x7e2ddc> │ │ │ │ + b 7d6408 <__cxa_atexit@plt+0x7ca024> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 3ff9e8 <__cxa_atexit@plt+0x3f3604> │ │ │ │ + b 3ffa40 <__cxa_atexit@plt+0x3f365c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3ffc88 <__cxa_atexit@plt+0x3f38a4> │ │ │ │ + bhi 3ffce0 <__cxa_atexit@plt+0x3f38fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r5, [pc, #148] @ 3ffcbc <__cxa_atexit@plt+0x3f38d8> │ │ │ │ + ldr r5, [pc, #148] @ 3ffd14 <__cxa_atexit@plt+0x3f3930> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmdb r3, {r5, r7} │ │ │ │ sub r5, r3, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3ffc94 <__cxa_atexit@plt+0x3f38b0> │ │ │ │ - ldr r7, [pc, #128] @ 3ffcc0 <__cxa_atexit@plt+0x3f38dc> │ │ │ │ + bhi 3ffcec <__cxa_atexit@plt+0x3f3908> │ │ │ │ + ldr r7, [pc, #128] @ 3ffd18 <__cxa_atexit@plt+0x3f3934> │ │ │ │ str r8, [r3, #-12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-16] │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3ffca8 <__cxa_atexit@plt+0x3f38c4> │ │ │ │ - ldr r3, [pc, #104] @ 3ffcc4 <__cxa_atexit@plt+0x3f38e0> │ │ │ │ + bhi 3ffd00 <__cxa_atexit@plt+0x3f391c> │ │ │ │ + ldr r3, [pc, #104] @ 3ffd1c <__cxa_atexit@plt+0x3f3938> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3ffc78 <__cxa_atexit@plt+0x3f3894> │ │ │ │ + beq 3ffcd0 <__cxa_atexit@plt+0x3f38ec> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 3ffccc <__cxa_atexit@plt+0x3f38e8> │ │ │ │ + ldr r7, [pc, #48] @ 3ffd24 <__cxa_atexit@plt+0x3f3940> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3ffcc8 <__cxa_atexit@plt+0x3f38e4> │ │ │ │ + ldr r7, [pc, #24] @ 3ffd20 <__cxa_atexit@plt+0x3f393c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq ip, [r6], #-3576 @ 0xfffff208 │ │ │ │ + ldrteq ip, [r6], #-3488 @ 0xfffff260 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xffffb8a0 │ │ │ │ - mvnseq r1, #168, 30 @ 0x2a0 │ │ │ │ - mvnseq r2, #124 @ 0x7c │ │ │ │ + mvnseq r1, #80, 30 @ 0x140 │ │ │ │ + mvnseq r2, #36 @ 0x24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3ffd34 <__cxa_atexit@plt+0x3f3950> │ │ │ │ - ldr r3, [pc, #84] @ 3ffd4c <__cxa_atexit@plt+0x3f3968> │ │ │ │ - ldr r2, [pc, #84] @ 3ffd50 <__cxa_atexit@plt+0x3f396c> │ │ │ │ + bcc 3ffd8c <__cxa_atexit@plt+0x3f39a8> │ │ │ │ + ldr r3, [pc, #84] @ 3ffda4 <__cxa_atexit@plt+0x3f39c0> │ │ │ │ + ldr r2, [pc, #84] @ 3ffda8 <__cxa_atexit@plt+0x3f39c4> │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #16]! │ │ │ │ - ldr r1, [pc, #72] @ 3ffd54 <__cxa_atexit@plt+0x3f3970> │ │ │ │ + ldr r1, [pc, #72] @ 3ffdac <__cxa_atexit@plt+0x3f39c8> │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r6, #35 @ 0x23 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r2, r8, r9} │ │ │ │ str r8, [r7, #8] │ │ │ │ str r9, [r7, #12] │ │ │ │ str r1, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ str r3, [r7, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3ffd58 <__cxa_atexit@plt+0x3f3974> │ │ │ │ + ldr r7, [pc, #28] @ 3ffdb0 <__cxa_atexit@plt+0x3f39cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - ldrteq sp, [r6], #-2536 @ 0xfffff618 │ │ │ │ - mvnseq r1, #224, 30 @ 0x380 │ │ │ │ + ldrteq sp, [r6], #-2448 @ 0xfffff670 │ │ │ │ + mvnseq r1, #136, 30 @ 0x220 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3ffdc4 <__cxa_atexit@plt+0x3f39e0> │ │ │ │ - ldr r3, [pc, #68] @ 3ffdd4 <__cxa_atexit@plt+0x3f39f0> │ │ │ │ + bhi 3ffe1c <__cxa_atexit@plt+0x3f3a38> │ │ │ │ + ldr r3, [pc, #68] @ 3ffe2c <__cxa_atexit@plt+0x3f3a48> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ - beq 3ffdb4 <__cxa_atexit@plt+0x3f39d0> │ │ │ │ - ldr r7, [pc, #48] @ 3ffdd8 <__cxa_atexit@plt+0x3f39f4> │ │ │ │ + beq 3ffe0c <__cxa_atexit@plt+0x3f3a28> │ │ │ │ + ldr r7, [pc, #48] @ 3ffe30 <__cxa_atexit@plt+0x3f3a4c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef1c8 <__cxa_atexit@plt+0x7e2de4> │ │ │ │ + b 7d6410 <__cxa_atexit@plt+0x7ca02c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3ffddc <__cxa_atexit@plt+0x3f39f8> │ │ │ │ + ldr r7, [pc, #16] @ 3ffe34 <__cxa_atexit@plt+0x3f3a50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvnseq r1, #108, 30 @ 0x1b0 │ │ │ │ + mvnseq r1, #20, 30 @ 0x50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 3ffdfc <__cxa_atexit@plt+0x3f3a18> │ │ │ │ + ldr r3, [pc, #12] @ 3ffe54 <__cxa_atexit@plt+0x3f3a70> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef1c8 <__cxa_atexit@plt+0x7e2de4> │ │ │ │ + b 7d6410 <__cxa_atexit@plt+0x7ca02c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3ffe4c <__cxa_atexit@plt+0x3f3a68> │ │ │ │ - ldr r2, [pc, #52] @ 3ffe58 <__cxa_atexit@plt+0x3f3a74> │ │ │ │ + bcc 3ffea4 <__cxa_atexit@plt+0x3f3ac0> │ │ │ │ + ldr r2, [pc, #52] @ 3ffeb0 <__cxa_atexit@plt+0x3f3acc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #48] @ 3ffe5c <__cxa_atexit@plt+0x3f3a78> │ │ │ │ + ldr r1, [pc, #48] @ 3ffeb4 <__cxa_atexit@plt+0x3f3ad0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #4] │ │ │ │ sub r1, r6, #15 │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ - ldrteq ip, [r6], #-3168 @ 0xfffff3a0 │ │ │ │ - ldrteq sp, [r6], #-2260 @ 0xfffff72c │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ + ldrteq ip, [r6], #-3080 @ 0xfffff3f8 │ │ │ │ + ldrteq sp, [r6], #-2172 @ 0xfffff784 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3ffed4 <__cxa_atexit@plt+0x3f3af0> │ │ │ │ - ldr r7, [pc, #96] @ 3ffef8 <__cxa_atexit@plt+0x3f3b14> │ │ │ │ + bhi 3fff2c <__cxa_atexit@plt+0x3f3b48> │ │ │ │ + ldr r7, [pc, #96] @ 3fff50 <__cxa_atexit@plt+0x3f3b6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3ffee8 <__cxa_atexit@plt+0x3f3b04> │ │ │ │ - ldr r3, [pc, #76] @ 3ffefc <__cxa_atexit@plt+0x3f3b18> │ │ │ │ + bhi 3fff40 <__cxa_atexit@plt+0x3f3b5c> │ │ │ │ + ldr r3, [pc, #76] @ 3fff54 <__cxa_atexit@plt+0x3f3b70> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3ffec4 <__cxa_atexit@plt+0x3f3ae0> │ │ │ │ + beq 3fff1c <__cxa_atexit@plt+0x3f3b38> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3fff04 <__cxa_atexit@plt+0x3f3b20> │ │ │ │ + ldr r7, [pc, #40] @ 3fff5c <__cxa_atexit@plt+0x3f3b78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3fff00 <__cxa_atexit@plt+0x3f3b1c> │ │ │ │ + ldr r7, [pc, #16] @ 3fff58 <__cxa_atexit@plt+0x3f3b74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq ip, [r6], #-3004 @ 0xfffff444 │ │ │ │ + ldrteq ip, [r6], #-2916 @ 0xfffff49c │ │ │ │ @ instruction: 0xffffb5d4 │ │ │ │ - mvnseq r1, #104, 26 @ 0x1a00 │ │ │ │ - mvnseq r1, #128, 28 @ 0x800 │ │ │ │ + mvnseq r1, #16, 26 @ 0x400 │ │ │ │ + mvnseq r1, #40, 28 @ 0x280 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3fff70 <__cxa_atexit@plt+0x3f3b8c> │ │ │ │ - ldr r7, [pc, #104] @ 3fff94 <__cxa_atexit@plt+0x3f3bb0> │ │ │ │ + bhi 3fffc8 <__cxa_atexit@plt+0x3f3be4> │ │ │ │ + ldr r7, [pc, #104] @ 3fffec <__cxa_atexit@plt+0x3f3c08> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4] │ │ │ │ sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3fff84 <__cxa_atexit@plt+0x3f3ba0> │ │ │ │ - ldr r3, [pc, #84] @ 3fff98 <__cxa_atexit@plt+0x3f3bb4> │ │ │ │ + bhi 3fffdc <__cxa_atexit@plt+0x3f3bf8> │ │ │ │ + ldr r3, [pc, #84] @ 3ffff0 <__cxa_atexit@plt+0x3f3c0c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 3fff60 <__cxa_atexit@plt+0x3f3b7c> │ │ │ │ + beq 3fffb8 <__cxa_atexit@plt+0x3f3bd4> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3fffa0 <__cxa_atexit@plt+0x3f3bbc> │ │ │ │ + ldr r7, [pc, #40] @ 3ffff8 <__cxa_atexit@plt+0x3f3c14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3fff9c <__cxa_atexit@plt+0x3f3bb8> │ │ │ │ + ldr r7, [pc, #16] @ 3ffff4 <__cxa_atexit@plt+0x3f3c10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffb4c8 │ │ │ │ - mvnseq r1, #200, 24 @ 0xc800 │ │ │ │ - mvnseq r1, #232, 26 @ 0x3a00 │ │ │ │ + mvnseq r1, #112, 24 @ 0x7000 │ │ │ │ + mvnseq r1, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 400008 <__cxa_atexit@plt+0x3f3c24> │ │ │ │ - ldr r3, [pc, #80] @ 400020 <__cxa_atexit@plt+0x3f3c3c> │ │ │ │ - ldr r2, [pc, #80] @ 400024 <__cxa_atexit@plt+0x3f3c40> │ │ │ │ + bcc 400060 <__cxa_atexit@plt+0x3f3c7c> │ │ │ │ + ldr r3, [pc, #80] @ 400078 <__cxa_atexit@plt+0x3f3c94> │ │ │ │ + ldr r2, [pc, #80] @ 40007c <__cxa_atexit@plt+0x3f3c98> │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #12]! │ │ │ │ - ldr r1, [pc, #68] @ 400028 <__cxa_atexit@plt+0x3f3c44> │ │ │ │ + ldr r1, [pc, #68] @ 400080 <__cxa_atexit@plt+0x3f3c9c> │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r6, #27 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r2, r8} │ │ │ │ str r8, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r7, [r7, #16] │ │ │ │ str r3, [r7, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 40002c <__cxa_atexit@plt+0x3f3c48> │ │ │ │ + ldr r7, [pc, #28] @ 400084 <__cxa_atexit@plt+0x3f3ca0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffba34 │ │ │ │ @ instruction: 0xffffb9a0 │ │ │ │ - ldrteq sp, [r6], #-1808 @ 0xfffff8f0 │ │ │ │ - mvnseq r1, #112, 24 @ 0x7000 │ │ │ │ + ldrteq sp, [r6], #-1720 @ 0xfffff948 │ │ │ │ + mvnseq r1, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 400098 <__cxa_atexit@plt+0x3f3cb4> │ │ │ │ - ldr r7, [pc, #96] @ 4000bc <__cxa_atexit@plt+0x3f3cd8> │ │ │ │ + bhi 4000f0 <__cxa_atexit@plt+0x3f3d0c> │ │ │ │ + ldr r7, [pc, #96] @ 400114 <__cxa_atexit@plt+0x3f3d30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4000ac <__cxa_atexit@plt+0x3f3cc8> │ │ │ │ - ldr r3, [pc, #76] @ 4000c0 <__cxa_atexit@plt+0x3f3cdc> │ │ │ │ + bhi 400104 <__cxa_atexit@plt+0x3f3d20> │ │ │ │ + ldr r3, [pc, #76] @ 400118 <__cxa_atexit@plt+0x3f3d34> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 400088 <__cxa_atexit@plt+0x3f3ca4> │ │ │ │ + beq 4000e0 <__cxa_atexit@plt+0x3f3cfc> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 4000c8 <__cxa_atexit@plt+0x3f3ce4> │ │ │ │ + ldr r7, [pc, #40] @ 400120 <__cxa_atexit@plt+0x3f3d3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4000c4 <__cxa_atexit@plt+0x3f3ce0> │ │ │ │ + ldr r7, [pc, #16] @ 40011c <__cxa_atexit@plt+0x3f3d38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq ip, [r6], #-2552 @ 0xfffff608 │ │ │ │ + ldrteq ip, [r6], #-2464 @ 0xfffff660 │ │ │ │ @ instruction: 0xffffb410 │ │ │ │ - mvnseq r1, #164, 22 @ 0x29000 │ │ │ │ - mvnseq r1, #188, 24 @ 0xbc00 │ │ │ │ + mvnseq r1, #76, 22 @ 0x13000 │ │ │ │ + mvnseq r1, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 40014c <__cxa_atexit@plt+0x3f3d68> │ │ │ │ - ldr r5, [pc, #144] @ 40017c <__cxa_atexit@plt+0x3f3d98> │ │ │ │ + bhi 4001a4 <__cxa_atexit@plt+0x3f3dc0> │ │ │ │ + ldr r5, [pc, #144] @ 4001d4 <__cxa_atexit@plt+0x3f3df0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r3, {r5, r7} │ │ │ │ sub r5, r3, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 400158 <__cxa_atexit@plt+0x3f3d74> │ │ │ │ - ldr r7, [pc, #120] @ 400180 <__cxa_atexit@plt+0x3f3d9c> │ │ │ │ + bhi 4001b0 <__cxa_atexit@plt+0x3f3dcc> │ │ │ │ + ldr r7, [pc, #120] @ 4001d8 <__cxa_atexit@plt+0x3f3df4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12] │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40016c <__cxa_atexit@plt+0x3f3d88> │ │ │ │ - ldr r3, [pc, #100] @ 400184 <__cxa_atexit@plt+0x3f3da0> │ │ │ │ + bhi 4001c4 <__cxa_atexit@plt+0x3f3de0> │ │ │ │ + ldr r3, [pc, #100] @ 4001dc <__cxa_atexit@plt+0x3f3df8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 40013c <__cxa_atexit@plt+0x3f3d58> │ │ │ │ + beq 400194 <__cxa_atexit@plt+0x3f3db0> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 40018c <__cxa_atexit@plt+0x3f3da8> │ │ │ │ + ldr r7, [pc, #44] @ 4001e4 <__cxa_atexit@plt+0x3f3e00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 400188 <__cxa_atexit@plt+0x3f3da4> │ │ │ │ + ldr r7, [pc, #20] @ 4001e0 <__cxa_atexit@plt+0x3f3dfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq ip, [r6], #-2356 @ 0xfffff6cc │ │ │ │ + ldrteq ip, [r6], #-2268 @ 0xfffff724 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xffffb2ec │ │ │ │ - mvnseq r1, #224, 20 @ 0xe0000 │ │ │ │ - mvnseq r1, #0, 24 │ │ │ │ + mvnseq r1, #136, 20 @ 0x88000 │ │ │ │ + mvnseq r1, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4001f0 <__cxa_atexit@plt+0x3f3e0c> │ │ │ │ - ldr r3, [pc, #80] @ 400208 <__cxa_atexit@plt+0x3f3e24> │ │ │ │ - ldr r2, [pc, #80] @ 40020c <__cxa_atexit@plt+0x3f3e28> │ │ │ │ + bcc 400248 <__cxa_atexit@plt+0x3f3e64> │ │ │ │ + ldr r3, [pc, #80] @ 400260 <__cxa_atexit@plt+0x3f3e7c> │ │ │ │ + ldr r2, [pc, #80] @ 400264 <__cxa_atexit@plt+0x3f3e80> │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #12]! │ │ │ │ - ldr r1, [pc, #68] @ 400210 <__cxa_atexit@plt+0x3f3e2c> │ │ │ │ + ldr r1, [pc, #68] @ 400268 <__cxa_atexit@plt+0x3f3e84> │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r6, #27 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r7, {r2, r8} │ │ │ │ str r8, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r7, [r7, #16] │ │ │ │ str r3, [r7, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 400214 <__cxa_atexit@plt+0x3f3e30> │ │ │ │ + ldr r7, [pc, #28] @ 40026c <__cxa_atexit@plt+0x3f3e88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - ldrteq sp, [r6], #-1328 @ 0xfffffad0 │ │ │ │ - mvnseq r1, #108, 22 @ 0x1b000 │ │ │ │ + ldrteq sp, [r6], #-1240 @ 0xfffffb28 │ │ │ │ + mvnseq r1, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 400268 <__cxa_atexit@plt+0x3f3e84> │ │ │ │ - ldr r2, [pc, #40] @ 400270 <__cxa_atexit@plt+0x3f3e8c> │ │ │ │ + bhi 4002c0 <__cxa_atexit@plt+0x3f3edc> │ │ │ │ + ldr r2, [pc, #40] @ 4002c8 <__cxa_atexit@plt+0x3f3ee4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 400274 <__cxa_atexit@plt+0x3f3e90> │ │ │ │ + ldr r1, [pc, #36] @ 4002cc <__cxa_atexit@plt+0x3f3ee8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 7ef1d0 <__cxa_atexit@plt+0x7e2dec> │ │ │ │ + b 7d6418 <__cxa_atexit@plt+0x7ca034> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrteq ip, [r6], #-1996 @ 0xfffff834 │ │ │ │ + ldrteq ip, [r6], #-1908 @ 0xfffff88c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 400294 <__cxa_atexit@plt+0x3f3eb0> │ │ │ │ + ldr r7, [pc, #12] @ 4002ec <__cxa_atexit@plt+0x3f3f08> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #8, 22 @ 0x2000 │ │ │ │ + mvnseq r1, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4002e8 <__cxa_atexit@plt+0x3f3f04> │ │ │ │ - ldr r3, [pc, #64] @ 400300 <__cxa_atexit@plt+0x3f3f1c> │ │ │ │ + bcc 400340 <__cxa_atexit@plt+0x3f3f5c> │ │ │ │ + ldr r3, [pc, #64] @ 400358 <__cxa_atexit@plt+0x3f3f74> │ │ │ │ ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #52] @ 400304 <__cxa_atexit@plt+0x3f3f20> │ │ │ │ + ldr r3, [pc, #52] @ 40035c <__cxa_atexit@plt+0x3f3f78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r9, [r7, #8] │ │ │ │ str r8, [r7, #16] │ │ │ │ str r3, [r7, #12] │ │ │ │ str r7, [r7, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 400308 <__cxa_atexit@plt+0x3f3f24> │ │ │ │ + ldr r7, [pc, #24] @ 400360 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - ldrteq sp, [r6], #-1080 @ 0xfffffbc8 │ │ │ │ - mvnseq r1, #160, 20 @ 0xa0000 │ │ │ │ + ldrteq sp, [r6], #-992 @ 0xfffffc20 │ │ │ │ + mvnseq r1, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 400344 <__cxa_atexit@plt+0x3f3f60> │ │ │ │ - ldr r3, [pc, #40] @ 40035c <__cxa_atexit@plt+0x3f3f78> │ │ │ │ + bcc 40039c <__cxa_atexit@plt+0x3f3fb8> │ │ │ │ + ldr r3, [pc, #40] @ 4003b4 <__cxa_atexit@plt+0x3f3fd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 400360 <__cxa_atexit@plt+0x3f3f7c> │ │ │ │ + ldr r7, [pc, #20] @ 4003b8 <__cxa_atexit@plt+0x3f3fd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq sp, [r6], #-984 @ 0xfffffc28 │ │ │ │ - mvnseq r1, #72, 20 @ 0x48000 │ │ │ │ + ldrteq sp, [r6], #-896 @ 0xfffffc80 │ │ │ │ + mvnseq r1, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 400394 <__cxa_atexit@plt+0x3f3fb0> │ │ │ │ - ldr r3, [pc, #24] @ 4003a0 <__cxa_atexit@plt+0x3f3fbc> │ │ │ │ + bhi 4003ec <__cxa_atexit@plt+0x3f4008> │ │ │ │ + ldr r3, [pc, #24] @ 4003f8 <__cxa_atexit@plt+0x3f4014> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef1c8 <__cxa_atexit@plt+0x7e2de4> │ │ │ │ + b 7d6410 <__cxa_atexit@plt+0x7ca02c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 4003c0 <__cxa_atexit@plt+0x3f3fdc> │ │ │ │ + ldr r7, [pc, #12] @ 400418 <__cxa_atexit@plt+0x3f4034> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrteq ip, [r6], #-1876 @ 0xfffff8ac │ │ │ │ + ldrteq ip, [r6], #-1788 @ 0xfffff904 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 400448 <__cxa_atexit@plt+0x3f4064> │ │ │ │ + bhi 4004a0 <__cxa_atexit@plt+0x3f40bc> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 400450 <__cxa_atexit@plt+0x3f406c> │ │ │ │ - ldr r7, [pc, #128] @ 40047c <__cxa_atexit@plt+0x3f4098> │ │ │ │ - ldr r1, [pc, #128] @ 400480 <__cxa_atexit@plt+0x3f409c> │ │ │ │ + bcc 4004a8 <__cxa_atexit@plt+0x3f40c4> │ │ │ │ + ldr r7, [pc, #128] @ 4004d4 <__cxa_atexit@plt+0x3f40f0> │ │ │ │ + ldr r1, [pc, #128] @ 4004d8 <__cxa_atexit@plt+0x3f40f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r7, r9} │ │ │ │ sub r7, r6, #3 │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ sub r7, r2, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40046c <__cxa_atexit@plt+0x3f4088> │ │ │ │ - ldr r3, [pc, #96] @ 400484 <__cxa_atexit@plt+0x3f40a0> │ │ │ │ + bhi 4004c4 <__cxa_atexit@plt+0x3f40e0> │ │ │ │ + ldr r3, [pc, #96] @ 4004dc <__cxa_atexit@plt+0x3f40f8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 400438 <__cxa_atexit@plt+0x3f4054> │ │ │ │ + beq 400490 <__cxa_atexit@plt+0x3f40ac> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 400458 <__cxa_atexit@plt+0x3f4074> │ │ │ │ + b 4004b0 <__cxa_atexit@plt+0x3f40cc> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #44] @ 40048c <__cxa_atexit@plt+0x3f40a8> │ │ │ │ + ldr r7, [pc, #44] @ 4004e4 <__cxa_atexit@plt+0x3f4100> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 400488 <__cxa_atexit@plt+0x3f40a4> │ │ │ │ + ldr r7, [pc, #20] @ 4004e0 <__cxa_atexit@plt+0x3f40fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - ldrteq ip, [r6], #-1616 @ 0xfffff9b0 │ │ │ │ + ldrteq ip, [r6], #-1528 @ 0xfffffa08 │ │ │ │ @ instruction: 0xffffb150 │ │ │ │ - mvnseq r1, #236, 14 @ 0x3b00000 │ │ │ │ - mvnseq r1, #56, 18 @ 0xe0000 │ │ │ │ + mvnseq r1, #148, 14 @ 0x2500000 │ │ │ │ + mvnseq r1, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 400504 <__cxa_atexit@plt+0x3f4120> │ │ │ │ + bhi 40055c <__cxa_atexit@plt+0x3f4178> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #104] @ 400520 <__cxa_atexit@plt+0x3f413c> │ │ │ │ + ldr r1, [pc, #104] @ 400578 <__cxa_atexit@plt+0x3f4194> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #100] @ 400524 <__cxa_atexit@plt+0x3f4140> │ │ │ │ + ldr r0, [pc, #100] @ 40057c <__cxa_atexit@plt+0x3f4198> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - bhi 400510 <__cxa_atexit@plt+0x3f412c> │ │ │ │ - ldr r3, [pc, #72] @ 400528 <__cxa_atexit@plt+0x3f4144> │ │ │ │ + bhi 400568 <__cxa_atexit@plt+0x3f4184> │ │ │ │ + ldr r3, [pc, #72] @ 400580 <__cxa_atexit@plt+0x3f419c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 4004f4 <__cxa_atexit@plt+0x3f4110> │ │ │ │ + beq 40054c <__cxa_atexit@plt+0x3f4168> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 40052c <__cxa_atexit@plt+0x3f4148> │ │ │ │ + ldr r7, [pc, #20] @ 400584 <__cxa_atexit@plt+0x3f41a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq ip, [r6], #-1384 @ 0xfffffa98 │ │ │ │ - ldrteq ip, [r6], #-1428 @ 0xfffffa6c │ │ │ │ + ldrteq ip, [r6], #-1296 @ 0xfffffaf0 │ │ │ │ + ldrteq ip, [r6], #-1340 @ 0xfffffac4 │ │ │ │ @ instruction: 0xffffafa4 │ │ │ │ - mvnseq r1, #64, 14 @ 0x1000000 │ │ │ │ + mvnseq r1, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 400560 <__cxa_atexit@plt+0x3f417c> │ │ │ │ - ldr r2, [pc, #32] @ 400570 <__cxa_atexit@plt+0x3f418c> │ │ │ │ + bhi 4005b8 <__cxa_atexit@plt+0x3f41d4> │ │ │ │ + ldr r2, [pc, #32] @ 4005c8 <__cxa_atexit@plt+0x3f41e4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 7ef1d0 <__cxa_atexit@plt+0x7e2dec> │ │ │ │ - ldr r7, [pc, #12] @ 400574 <__cxa_atexit@plt+0x3f4190> │ │ │ │ + b 7d6418 <__cxa_atexit@plt+0x7ca034> │ │ │ │ + ldr r7, [pc, #12] @ 4005cc <__cxa_atexit@plt+0x3f41e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq r1, #56, 16 @ 0x380000 │ │ │ │ + mvnseq r1, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4005fc <__cxa_atexit@plt+0x3f4218> │ │ │ │ - ldr r7, [pc, #128] @ 40061c <__cxa_atexit@plt+0x3f4238> │ │ │ │ + bcc 400654 <__cxa_atexit@plt+0x3f4270> │ │ │ │ + ldr r7, [pc, #128] @ 400674 <__cxa_atexit@plt+0x3f4290> │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ - ldr r0, [pc, #100] @ 400620 <__cxa_atexit@plt+0x3f423c> │ │ │ │ + ldr r0, [pc, #100] @ 400678 <__cxa_atexit@plt+0x3f4294> │ │ │ │ cmp fp, r5 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r2] │ │ │ │ - bhi 400608 <__cxa_atexit@plt+0x3f4224> │ │ │ │ - ldr r7, [pc, #76] @ 400624 <__cxa_atexit@plt+0x3f4240> │ │ │ │ + bhi 400660 <__cxa_atexit@plt+0x3f427c> │ │ │ │ + ldr r7, [pc, #76] @ 40067c <__cxa_atexit@plt+0x3f4298> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 4005f0 <__cxa_atexit@plt+0x3f420c> │ │ │ │ + beq 400648 <__cxa_atexit@plt+0x3f4264> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ mov r5, r2 │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef1d8 <__cxa_atexit@plt+0x7e2df4> │ │ │ │ - ldr r7, [pc, #24] @ 400628 <__cxa_atexit@plt+0x3f4244> │ │ │ │ + b 7d6420 <__cxa_atexit@plt+0x7ca03c> │ │ │ │ + ldr r7, [pc, #24] @ 400680 <__cxa_atexit@plt+0x3f429c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - ldrteq ip, [r6], #-1172 @ 0xfffffb6c │ │ │ │ + ldrteq ip, [r6], #-1084 @ 0xfffffbc4 │ │ │ │ @ instruction: 0xffffaf9c │ │ │ │ - mvnseq r1, #76, 12 @ 0x4c00000 │ │ │ │ + mvnseq r1, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40065c <__cxa_atexit@plt+0x3f4278> │ │ │ │ - ldr r2, [pc, #32] @ 40066c <__cxa_atexit@plt+0x3f4288> │ │ │ │ + bhi 4006b4 <__cxa_atexit@plt+0x3f42d0> │ │ │ │ + ldr r2, [pc, #32] @ 4006c4 <__cxa_atexit@plt+0x3f42e0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef1d0 <__cxa_atexit@plt+0x7e2dec> │ │ │ │ - ldr r7, [pc, #12] @ 400670 <__cxa_atexit@plt+0x3f428c> │ │ │ │ + b 7d6418 <__cxa_atexit@plt+0x7ca034> │ │ │ │ + ldr r7, [pc, #12] @ 4006c8 <__cxa_atexit@plt+0x3f42e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq r1, #64, 14 @ 0x1000000 │ │ │ │ + mvnseq r1, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #72] @ 4006d4 <__cxa_atexit@plt+0x3f42f0> │ │ │ │ + ldr r3, [pc, #72] @ 40072c <__cxa_atexit@plt+0x3f4348> │ │ │ │ cmp fp, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - bhi 4006c4 <__cxa_atexit@plt+0x3f42e0> │ │ │ │ - ldr r3, [pc, #56] @ 4006d8 <__cxa_atexit@plt+0x3f42f4> │ │ │ │ + bhi 40071c <__cxa_atexit@plt+0x3f4338> │ │ │ │ + ldr r3, [pc, #56] @ 400730 <__cxa_atexit@plt+0x3f434c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 4006b4 <__cxa_atexit@plt+0x3f42d0> │ │ │ │ + beq 40070c <__cxa_atexit@plt+0x3f4328> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4006dc <__cxa_atexit@plt+0x3f42f8> │ │ │ │ + ldr r7, [pc, #16] @ 400734 <__cxa_atexit@plt+0x3f4350> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq ip, [r6], #-964 @ 0xfffffc3c │ │ │ │ + ldrteq ip, [r6], #-876 @ 0xfffffc94 │ │ │ │ @ instruction: 0xffffade4 │ │ │ │ - mvnseq r1, #140, 10 @ 0x23000000 │ │ │ │ + mvnseq r1, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 400740 <__cxa_atexit@plt+0x3f435c> │ │ │ │ - ldr r7, [pc, #96] @ 400764 <__cxa_atexit@plt+0x3f4380> │ │ │ │ + bhi 400798 <__cxa_atexit@plt+0x3f43b4> │ │ │ │ + ldr r7, [pc, #96] @ 4007bc <__cxa_atexit@plt+0x3f43d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 400754 <__cxa_atexit@plt+0x3f4370> │ │ │ │ - ldr r3, [pc, #76] @ 400768 <__cxa_atexit@plt+0x3f4384> │ │ │ │ + bhi 4007ac <__cxa_atexit@plt+0x3f43c8> │ │ │ │ + ldr r3, [pc, #76] @ 4007c0 <__cxa_atexit@plt+0x3f43dc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 400730 <__cxa_atexit@plt+0x3f434c> │ │ │ │ + beq 400788 <__cxa_atexit@plt+0x3f43a4> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 400770 <__cxa_atexit@plt+0x3f438c> │ │ │ │ + ldr r7, [pc, #40] @ 4007c8 <__cxa_atexit@plt+0x3f43e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 40076c <__cxa_atexit@plt+0x3f4388> │ │ │ │ + ldr r7, [pc, #16] @ 4007c4 <__cxa_atexit@plt+0x3f43e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq ip, [r6], #-848 @ 0xfffffcb0 │ │ │ │ + ldrteq ip, [r6], #-760 @ 0xfffffd08 │ │ │ │ @ instruction: 0xffffad68 │ │ │ │ - mvnseq r1, #252, 8 @ 0xfc000000 │ │ │ │ - mvnseq r1, #92, 12 @ 0x5c00000 │ │ │ │ + mvnseq r1, #164, 8 @ 0xa4000000 │ │ │ │ + mvnseq r1, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4007a4 <__cxa_atexit@plt+0x3f43c0> │ │ │ │ - ldr r2, [pc, #32] @ 4007b4 <__cxa_atexit@plt+0x3f43d0> │ │ │ │ + bhi 4007fc <__cxa_atexit@plt+0x3f4418> │ │ │ │ + ldr r2, [pc, #32] @ 40080c <__cxa_atexit@plt+0x3f4428> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef1d0 <__cxa_atexit@plt+0x7e2dec> │ │ │ │ - ldr r7, [pc, #12] @ 4007b8 <__cxa_atexit@plt+0x3f43d4> │ │ │ │ + b 7d6418 <__cxa_atexit@plt+0x7ca034> │ │ │ │ + ldr r7, [pc, #12] @ 400810 <__cxa_atexit@plt+0x3f442c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq r1, #0, 12 │ │ │ │ + mvnseq r1, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #72] @ 40081c <__cxa_atexit@plt+0x3f4438> │ │ │ │ + ldr r3, [pc, #72] @ 400874 <__cxa_atexit@plt+0x3f4490> │ │ │ │ cmp fp, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - bhi 40080c <__cxa_atexit@plt+0x3f4428> │ │ │ │ - ldr r3, [pc, #56] @ 400820 <__cxa_atexit@plt+0x3f443c> │ │ │ │ + bhi 400864 <__cxa_atexit@plt+0x3f4480> │ │ │ │ + ldr r3, [pc, #56] @ 400878 <__cxa_atexit@plt+0x3f4494> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 4007fc <__cxa_atexit@plt+0x3f4418> │ │ │ │ + beq 400854 <__cxa_atexit@plt+0x3f4470> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 400824 <__cxa_atexit@plt+0x3f4440> │ │ │ │ + ldr r7, [pc, #16] @ 40087c <__cxa_atexit@plt+0x3f4498> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq ip, [r6], #-636 @ 0xfffffd84 │ │ │ │ + ldrteq ip, [r6], #-548 @ 0xfffffddc │ │ │ │ @ instruction: 0xffffad8c │ │ │ │ - mvnseq r1, #76, 8 @ 0x4c000000 │ │ │ │ + mvnseq r1, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 400888 <__cxa_atexit@plt+0x3f44a4> │ │ │ │ - ldr r7, [pc, #96] @ 4008ac <__cxa_atexit@plt+0x3f44c8> │ │ │ │ + bhi 4008e0 <__cxa_atexit@plt+0x3f44fc> │ │ │ │ + ldr r7, [pc, #96] @ 400904 <__cxa_atexit@plt+0x3f4520> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40089c <__cxa_atexit@plt+0x3f44b8> │ │ │ │ - ldr r3, [pc, #76] @ 4008b0 <__cxa_atexit@plt+0x3f44cc> │ │ │ │ + bhi 4008f4 <__cxa_atexit@plt+0x3f4510> │ │ │ │ + ldr r3, [pc, #76] @ 400908 <__cxa_atexit@plt+0x3f4524> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 400878 <__cxa_atexit@plt+0x3f4494> │ │ │ │ + beq 4008d0 <__cxa_atexit@plt+0x3f44ec> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 4008b8 <__cxa_atexit@plt+0x3f44d4> │ │ │ │ + ldr r7, [pc, #40] @ 400910 <__cxa_atexit@plt+0x3f452c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4008b4 <__cxa_atexit@plt+0x3f44d0> │ │ │ │ + ldr r7, [pc, #16] @ 40090c <__cxa_atexit@plt+0x3f4528> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq ip, [r6], #-520 @ 0xfffffdf8 │ │ │ │ + ldrteq ip, [r6], #-432 @ 0xfffffe50 │ │ │ │ @ instruction: 0xffffad10 │ │ │ │ - mvnseq r1, #188, 6 @ 0xf0000002 │ │ │ │ - mvnseq r1, #28, 10 @ 0x7000000 │ │ │ │ + mvnseq r1, #100, 6 @ 0x90000001 │ │ │ │ + mvnseq r1, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 400930 <__cxa_atexit@plt+0x3f454c> │ │ │ │ + bhi 400988 <__cxa_atexit@plt+0x3f45a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #104] @ 40094c <__cxa_atexit@plt+0x3f4568> │ │ │ │ + ldr r1, [pc, #104] @ 4009a4 <__cxa_atexit@plt+0x3f45c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #100] @ 400950 <__cxa_atexit@plt+0x3f456c> │ │ │ │ + ldr r0, [pc, #100] @ 4009a8 <__cxa_atexit@plt+0x3f45c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - bhi 40093c <__cxa_atexit@plt+0x3f4558> │ │ │ │ - ldr r3, [pc, #72] @ 400954 <__cxa_atexit@plt+0x3f4570> │ │ │ │ + bhi 400994 <__cxa_atexit@plt+0x3f45b0> │ │ │ │ + ldr r3, [pc, #72] @ 4009ac <__cxa_atexit@plt+0x3f45c8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 400920 <__cxa_atexit@plt+0x3f453c> │ │ │ │ + beq 400978 <__cxa_atexit@plt+0x3f4594> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 400958 <__cxa_atexit@plt+0x3f4574> │ │ │ │ + ldr r7, [pc, #20] @ 4009b0 <__cxa_atexit@plt+0x3f45cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq ip, [r6], #-316 @ 0xfffffec4 │ │ │ │ - ldrteq ip, [r6], #-360 @ 0xfffffe98 │ │ │ │ + ldrteq ip, [r6], #-228 @ 0xffffff1c │ │ │ │ + ldrteq ip, [r6], #-272 @ 0xfffffef0 │ │ │ │ @ instruction: 0xffffab78 │ │ │ │ - mvnseq r1, #20, 6 @ 0x50000000 │ │ │ │ + mvnseq r1, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40098c <__cxa_atexit@plt+0x3f45a8> │ │ │ │ - ldr r2, [pc, #32] @ 40099c <__cxa_atexit@plt+0x3f45b8> │ │ │ │ + bhi 4009e4 <__cxa_atexit@plt+0x3f4600> │ │ │ │ + ldr r2, [pc, #32] @ 4009f4 <__cxa_atexit@plt+0x3f4610> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 7ef1d0 <__cxa_atexit@plt+0x7e2dec> │ │ │ │ - ldr r7, [pc, #12] @ 4009a0 <__cxa_atexit@plt+0x3f45bc> │ │ │ │ + b 7d6418 <__cxa_atexit@plt+0x7ca034> │ │ │ │ + ldr r7, [pc, #12] @ 4009f8 <__cxa_atexit@plt+0x3f4614> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq r1, #32, 8 @ 0x20000000 │ │ │ │ + mvnseq r1, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 400a28 <__cxa_atexit@plt+0x3f4644> │ │ │ │ - ldr r7, [pc, #128] @ 400a48 <__cxa_atexit@plt+0x3f4664> │ │ │ │ + bcc 400a80 <__cxa_atexit@plt+0x3f469c> │ │ │ │ + ldr r7, [pc, #128] @ 400aa0 <__cxa_atexit@plt+0x3f46bc> │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ - ldr r0, [pc, #100] @ 400a4c <__cxa_atexit@plt+0x3f4668> │ │ │ │ + ldr r0, [pc, #100] @ 400aa4 <__cxa_atexit@plt+0x3f46c0> │ │ │ │ cmp fp, r5 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r2] │ │ │ │ - bhi 400a34 <__cxa_atexit@plt+0x3f4650> │ │ │ │ - ldr r7, [pc, #76] @ 400a50 <__cxa_atexit@plt+0x3f466c> │ │ │ │ + bhi 400a8c <__cxa_atexit@plt+0x3f46a8> │ │ │ │ + ldr r7, [pc, #76] @ 400aa8 <__cxa_atexit@plt+0x3f46c4> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 400a1c <__cxa_atexit@plt+0x3f4638> │ │ │ │ + beq 400a74 <__cxa_atexit@plt+0x3f4690> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ mov r5, r2 │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef1d8 <__cxa_atexit@plt+0x7e2df4> │ │ │ │ - ldr r7, [pc, #24] @ 400a54 <__cxa_atexit@plt+0x3f4670> │ │ │ │ + b 7d6420 <__cxa_atexit@plt+0x7ca03c> │ │ │ │ + ldr r7, [pc, #24] @ 400aac <__cxa_atexit@plt+0x3f46c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - ldrteq ip, [r6], #-104 @ 0xffffff98 │ │ │ │ + ldrteq ip, [r6], #-16 │ │ │ │ @ instruction: 0xffffab70 │ │ │ │ - mvnseq r1, #32, 4 │ │ │ │ + mvnseq r1, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 400acc <__cxa_atexit@plt+0x3f46e8> │ │ │ │ + bhi 400b24 <__cxa_atexit@plt+0x3f4740> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #104] @ 400ae8 <__cxa_atexit@plt+0x3f4704> │ │ │ │ + ldr r1, [pc, #104] @ 400b40 <__cxa_atexit@plt+0x3f475c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #100] @ 400aec <__cxa_atexit@plt+0x3f4708> │ │ │ │ + ldr r0, [pc, #100] @ 400b44 <__cxa_atexit@plt+0x3f4760> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - bhi 400ad8 <__cxa_atexit@plt+0x3f46f4> │ │ │ │ - ldr r3, [pc, #72] @ 400af0 <__cxa_atexit@plt+0x3f470c> │ │ │ │ + bhi 400b30 <__cxa_atexit@plt+0x3f474c> │ │ │ │ + ldr r3, [pc, #72] @ 400b48 <__cxa_atexit@plt+0x3f4764> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 400abc <__cxa_atexit@plt+0x3f46d8> │ │ │ │ + beq 400b14 <__cxa_atexit@plt+0x3f4730> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 400af4 <__cxa_atexit@plt+0x3f4710> │ │ │ │ + ldr r7, [pc, #20] @ 400b4c <__cxa_atexit@plt+0x3f4768> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq fp, [r6], #-4000 @ 0xfffff060 │ │ │ │ - ldrteq fp, [r6], #-4044 @ 0xfffff034 │ │ │ │ + ldrteq fp, [r6], #-3912 @ 0xfffff0b8 │ │ │ │ + ldrteq fp, [r6], #-3956 @ 0xfffff08c │ │ │ │ @ instruction: 0xffffa9dc │ │ │ │ - mvnseq r1, #120, 2 │ │ │ │ + mvnseq r1, #32, 2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 400b80 <__cxa_atexit@plt+0x3f479c> │ │ │ │ + bhi 400bd8 <__cxa_atexit@plt+0x3f47f4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 400b88 <__cxa_atexit@plt+0x3f47a4> │ │ │ │ - ldr r7, [pc, #136] @ 400bb8 <__cxa_atexit@plt+0x3f47d4> │ │ │ │ - ldr r1, [pc, #136] @ 400bbc <__cxa_atexit@plt+0x3f47d8> │ │ │ │ + bcc 400be0 <__cxa_atexit@plt+0x3f47fc> │ │ │ │ + ldr r7, [pc, #136] @ 400c10 <__cxa_atexit@plt+0x3f482c> │ │ │ │ + ldr r1, [pc, #136] @ 400c14 <__cxa_atexit@plt+0x3f4830> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r3, #4]! │ │ │ │ sub r7, r2, #12 │ │ │ │ cmp fp, r7 │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - bhi 400ba4 <__cxa_atexit@plt+0x3f47c0> │ │ │ │ - ldr r3, [pc, #100] @ 400bc0 <__cxa_atexit@plt+0x3f47dc> │ │ │ │ + bhi 400bfc <__cxa_atexit@plt+0x3f4818> │ │ │ │ + ldr r3, [pc, #100] @ 400c18 <__cxa_atexit@plt+0x3f4834> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 400b70 <__cxa_atexit@plt+0x3f478c> │ │ │ │ + beq 400bc8 <__cxa_atexit@plt+0x3f47e4> │ │ │ │ ldr r7, [r9, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 400b90 <__cxa_atexit@plt+0x3f47ac> │ │ │ │ + b 400be8 <__cxa_atexit@plt+0x3f4804> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #48] @ 400bc8 <__cxa_atexit@plt+0x3f47e4> │ │ │ │ + ldr r7, [pc, #48] @ 400c20 <__cxa_atexit@plt+0x3f483c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 400bc4 <__cxa_atexit@plt+0x3f47e0> │ │ │ │ + ldr r7, [pc, #24] @ 400c1c <__cxa_atexit@plt+0x3f4838> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - ldrteq fp, [r6], #-3868 @ 0xfffff0e4 │ │ │ │ + ldrteq fp, [r6], #-3780 @ 0xfffff13c │ │ │ │ @ instruction: 0xffffaa18 │ │ │ │ - mvnseq r1, #176 @ 0xb0 │ │ │ │ - mvnseq r1, #28, 4 @ 0xc0000001 │ │ │ │ + mvnseq r1, #88 @ 0x58 │ │ │ │ + mvnseq r1, #196, 2 @ 0x31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 400c2c <__cxa_atexit@plt+0x3f4848> │ │ │ │ - ldr r7, [pc, #96] @ 400c50 <__cxa_atexit@plt+0x3f486c> │ │ │ │ + bhi 400c84 <__cxa_atexit@plt+0x3f48a0> │ │ │ │ + ldr r7, [pc, #96] @ 400ca8 <__cxa_atexit@plt+0x3f48c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 400c40 <__cxa_atexit@plt+0x3f485c> │ │ │ │ - ldr r3, [pc, #76] @ 400c54 <__cxa_atexit@plt+0x3f4870> │ │ │ │ + bhi 400c98 <__cxa_atexit@plt+0x3f48b4> │ │ │ │ + ldr r3, [pc, #76] @ 400cac <__cxa_atexit@plt+0x3f48c8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 400c1c <__cxa_atexit@plt+0x3f4838> │ │ │ │ + beq 400c74 <__cxa_atexit@plt+0x3f4890> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 400c5c <__cxa_atexit@plt+0x3f4878> │ │ │ │ + ldr r7, [pc, #40] @ 400cb4 <__cxa_atexit@plt+0x3f48d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 400c58 <__cxa_atexit@plt+0x3f4874> │ │ │ │ + ldr r7, [pc, #16] @ 400cb0 <__cxa_atexit@plt+0x3f48cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq fp, [r6], #-3684 @ 0xfffff19c │ │ │ │ + ldrteq fp, [r6], #-3596 @ 0xfffff1f4 │ │ │ │ @ instruction: 0xffffa87c │ │ │ │ - mvnseq r1, #16 │ │ │ │ - mvnseq r1, #132, 2 @ 0x21 │ │ │ │ + mvnseq r0, #184, 30 @ 0x2e0 │ │ │ │ + mvnseq r1, #44, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 400cc0 <__cxa_atexit@plt+0x3f48dc> │ │ │ │ - ldr r7, [pc, #96] @ 400ce4 <__cxa_atexit@plt+0x3f4900> │ │ │ │ + bhi 400d18 <__cxa_atexit@plt+0x3f4934> │ │ │ │ + ldr r7, [pc, #96] @ 400d3c <__cxa_atexit@plt+0x3f4958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 400cd4 <__cxa_atexit@plt+0x3f48f0> │ │ │ │ - ldr r3, [pc, #76] @ 400ce8 <__cxa_atexit@plt+0x3f4904> │ │ │ │ + bhi 400d2c <__cxa_atexit@plt+0x3f4948> │ │ │ │ + ldr r3, [pc, #76] @ 400d40 <__cxa_atexit@plt+0x3f495c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 400cb0 <__cxa_atexit@plt+0x3f48cc> │ │ │ │ + beq 400d08 <__cxa_atexit@plt+0x3f4924> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 400cf0 <__cxa_atexit@plt+0x3f490c> │ │ │ │ + ldr r7, [pc, #40] @ 400d48 <__cxa_atexit@plt+0x3f4964> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 400cec <__cxa_atexit@plt+0x3f4908> │ │ │ │ + ldr r7, [pc, #16] @ 400d44 <__cxa_atexit@plt+0x3f4960> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq fp, [r6], #-3536 @ 0xfffff230 │ │ │ │ + ldrteq fp, [r6], #-3448 @ 0xfffff288 │ │ │ │ @ instruction: 0xffffa7e8 │ │ │ │ - mvnseq r0, #124, 30 @ 0x1f0 │ │ │ │ - mvnseq r1, #244 @ 0xf4 │ │ │ │ + mvnseq r0, #36, 30 @ 0x90 │ │ │ │ + mvnseq r1, #156 @ 0x9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 400d54 <__cxa_atexit@plt+0x3f4970> │ │ │ │ - ldr r7, [pc, #96] @ 400d78 <__cxa_atexit@plt+0x3f4994> │ │ │ │ + bhi 400dac <__cxa_atexit@plt+0x3f49c8> │ │ │ │ + ldr r7, [pc, #96] @ 400dd0 <__cxa_atexit@plt+0x3f49ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 400d68 <__cxa_atexit@plt+0x3f4984> │ │ │ │ - ldr r3, [pc, #76] @ 400d7c <__cxa_atexit@plt+0x3f4998> │ │ │ │ + bhi 400dc0 <__cxa_atexit@plt+0x3f49dc> │ │ │ │ + ldr r3, [pc, #76] @ 400dd4 <__cxa_atexit@plt+0x3f49f0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 400d44 <__cxa_atexit@plt+0x3f4960> │ │ │ │ + beq 400d9c <__cxa_atexit@plt+0x3f49b8> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 400d84 <__cxa_atexit@plt+0x3f49a0> │ │ │ │ + ldr r7, [pc, #40] @ 400ddc <__cxa_atexit@plt+0x3f49f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 400d80 <__cxa_atexit@plt+0x3f499c> │ │ │ │ + ldr r7, [pc, #16] @ 400dd8 <__cxa_atexit@plt+0x3f49f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq fp, [r6], #-3388 @ 0xfffff2c4 │ │ │ │ + ldrteq fp, [r6], #-3300 @ 0xfffff31c │ │ │ │ @ instruction: 0xffffa844 │ │ │ │ - mvnseq r0, #240, 28 @ 0xf00 │ │ │ │ - mvnseq r1, #100 @ 0x64 │ │ │ │ + mvnseq r0, #152, 28 @ 0x980 │ │ │ │ + mvnseq r1, #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 400de8 <__cxa_atexit@plt+0x3f4a04> │ │ │ │ - ldr r7, [pc, #96] @ 400e0c <__cxa_atexit@plt+0x3f4a28> │ │ │ │ + bhi 400e40 <__cxa_atexit@plt+0x3f4a5c> │ │ │ │ + ldr r7, [pc, #96] @ 400e64 <__cxa_atexit@plt+0x3f4a80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 400dfc <__cxa_atexit@plt+0x3f4a18> │ │ │ │ - ldr r3, [pc, #76] @ 400e10 <__cxa_atexit@plt+0x3f4a2c> │ │ │ │ + bhi 400e54 <__cxa_atexit@plt+0x3f4a70> │ │ │ │ + ldr r3, [pc, #76] @ 400e68 <__cxa_atexit@plt+0x3f4a84> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 400dd8 <__cxa_atexit@plt+0x3f49f4> │ │ │ │ + beq 400e30 <__cxa_atexit@plt+0x3f4a4c> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 400e18 <__cxa_atexit@plt+0x3f4a34> │ │ │ │ + ldr r7, [pc, #40] @ 400e70 <__cxa_atexit@plt+0x3f4a8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 400e14 <__cxa_atexit@plt+0x3f4a30> │ │ │ │ + ldr r7, [pc, #16] @ 400e6c <__cxa_atexit@plt+0x3f4a88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq fp, [r6], #-3240 @ 0xfffff358 │ │ │ │ + ldrteq fp, [r6], #-3152 @ 0xfffff3b0 │ │ │ │ @ instruction: 0xffffa7b0 │ │ │ │ - mvnseq r0, #92, 28 @ 0x5c0 │ │ │ │ - mvnseq r0, #212, 30 @ 0x350 │ │ │ │ + mvnseq r0, #4, 28 @ 0x40 │ │ │ │ + mvnseq r0, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - ldr r7, [pc, #12] @ 400e3c <__cxa_atexit@plt+0x3f4a58> │ │ │ │ + ldr r7, [pc, #12] @ 400e94 <__cxa_atexit@plt+0x3f4ab0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrteq fp, [r6], #-3288 @ 0xfffff328 │ │ │ │ + ldrteq fp, [r6], #-3200 @ 0xfffff380 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 400e90 <__cxa_atexit@plt+0x3f4aac> │ │ │ │ + bhi 400ee8 <__cxa_atexit@plt+0x3f4b04> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 400e9c <__cxa_atexit@plt+0x3f4ab8> │ │ │ │ - ldr r1, [pc, #60] @ 400eac <__cxa_atexit@plt+0x3f4ac8> │ │ │ │ - ldr r0, [pc, #60] @ 400eb0 <__cxa_atexit@plt+0x3f4acc> │ │ │ │ + bcc 400ef4 <__cxa_atexit@plt+0x3f4b10> │ │ │ │ + ldr r1, [pc, #60] @ 400f04 <__cxa_atexit@plt+0x3f4b20> │ │ │ │ + ldr r0, [pc, #60] @ 400f08 <__cxa_atexit@plt+0x3f4b24> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 7ef1e0 <__cxa_atexit@plt+0x7e2dfc> │ │ │ │ + b 7d6428 <__cxa_atexit@plt+0x7ca044> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - ldrteq fp, [r6], #-2984 @ 0xfffff458 │ │ │ │ + ldrteq fp, [r6], #-2896 @ 0xfffff4b0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 400f38 <__cxa_atexit@plt+0x3f4b54> │ │ │ │ + bhi 400f90 <__cxa_atexit@plt+0x3f4bac> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 400f40 <__cxa_atexit@plt+0x3f4b5c> │ │ │ │ - ldr r7, [pc, #128] @ 400f6c <__cxa_atexit@plt+0x3f4b88> │ │ │ │ - ldr r1, [pc, #128] @ 400f70 <__cxa_atexit@plt+0x3f4b8c> │ │ │ │ + bcc 400f98 <__cxa_atexit@plt+0x3f4bb4> │ │ │ │ + ldr r7, [pc, #128] @ 400fc4 <__cxa_atexit@plt+0x3f4be0> │ │ │ │ + ldr r1, [pc, #128] @ 400fc8 <__cxa_atexit@plt+0x3f4be4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r3, #4]! │ │ │ │ sub r7, r2, #12 │ │ │ │ cmp fp, r7 │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ str r9, [r3, #8] │ │ │ │ - bhi 400f5c <__cxa_atexit@plt+0x3f4b78> │ │ │ │ - ldr r3, [pc, #96] @ 400f74 <__cxa_atexit@plt+0x3f4b90> │ │ │ │ + bhi 400fb4 <__cxa_atexit@plt+0x3f4bd0> │ │ │ │ + ldr r3, [pc, #96] @ 400fcc <__cxa_atexit@plt+0x3f4be8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 400f28 <__cxa_atexit@plt+0x3f4b44> │ │ │ │ + beq 400f80 <__cxa_atexit@plt+0x3f4b9c> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 400f48 <__cxa_atexit@plt+0x3f4b64> │ │ │ │ + b 400fa0 <__cxa_atexit@plt+0x3f4bbc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #44] @ 400f7c <__cxa_atexit@plt+0x3f4b98> │ │ │ │ + ldr r7, [pc, #44] @ 400fd4 <__cxa_atexit@plt+0x3f4bf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 400f78 <__cxa_atexit@plt+0x3f4b94> │ │ │ │ + ldr r7, [pc, #20] @ 400fd0 <__cxa_atexit@plt+0x3f4bec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldrteq fp, [r6], #-2912 @ 0xfffff4a0 │ │ │ │ + ldrteq fp, [r6], #-2824 @ 0xfffff4f8 │ │ │ │ @ instruction: 0xffffa660 │ │ │ │ - mvnseq r0, #252, 24 @ 0xfc00 │ │ │ │ - mvnseq r0, #120, 28 @ 0x780 │ │ │ │ + mvnseq r0, #164, 24 @ 0xa400 │ │ │ │ + mvnseq r0, #32, 28 @ 0x200 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - ldr r7, [pc, #12] @ 400fa0 <__cxa_atexit@plt+0x3f4bbc> │ │ │ │ + ldr r7, [pc, #12] @ 400ff8 <__cxa_atexit@plt+0x3f4c14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrteq fp, [r6], #-2932 @ 0xfffff48c │ │ │ │ + ldrteq fp, [r6], #-2844 @ 0xfffff4e4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 400ff4 <__cxa_atexit@plt+0x3f4c10> │ │ │ │ + bhi 40104c <__cxa_atexit@plt+0x3f4c68> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 401000 <__cxa_atexit@plt+0x3f4c1c> │ │ │ │ - ldr r1, [pc, #60] @ 401010 <__cxa_atexit@plt+0x3f4c2c> │ │ │ │ - ldr r0, [pc, #60] @ 401014 <__cxa_atexit@plt+0x3f4c30> │ │ │ │ + bcc 401058 <__cxa_atexit@plt+0x3f4c74> │ │ │ │ + ldr r1, [pc, #60] @ 401068 <__cxa_atexit@plt+0x3f4c84> │ │ │ │ + ldr r0, [pc, #60] @ 40106c <__cxa_atexit@plt+0x3f4c88> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 7ef1e0 <__cxa_atexit@plt+0x7e2dfc> │ │ │ │ + b 7d6428 <__cxa_atexit@plt+0x7ca044> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - ldrteq fp, [r6], #-2628 @ 0xfffff5bc │ │ │ │ + ldrteq fp, [r6], #-2540 @ 0xfffff614 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 40109c <__cxa_atexit@plt+0x3f4cb8> │ │ │ │ + bhi 4010f4 <__cxa_atexit@plt+0x3f4d10> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 4010a4 <__cxa_atexit@plt+0x3f4cc0> │ │ │ │ - ldr r7, [pc, #128] @ 4010d0 <__cxa_atexit@plt+0x3f4cec> │ │ │ │ - ldr r1, [pc, #128] @ 4010d4 <__cxa_atexit@plt+0x3f4cf0> │ │ │ │ + bcc 4010fc <__cxa_atexit@plt+0x3f4d18> │ │ │ │ + ldr r7, [pc, #128] @ 401128 <__cxa_atexit@plt+0x3f4d44> │ │ │ │ + ldr r1, [pc, #128] @ 40112c <__cxa_atexit@plt+0x3f4d48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r3, #4]! │ │ │ │ sub r7, r2, #12 │ │ │ │ cmp fp, r7 │ │ │ │ stmdb r2, {r1, r3} │ │ │ │ str r9, [r3, #8] │ │ │ │ - bhi 4010c0 <__cxa_atexit@plt+0x3f4cdc> │ │ │ │ - ldr r3, [pc, #96] @ 4010d8 <__cxa_atexit@plt+0x3f4cf4> │ │ │ │ + bhi 401118 <__cxa_atexit@plt+0x3f4d34> │ │ │ │ + ldr r3, [pc, #96] @ 401130 <__cxa_atexit@plt+0x3f4d4c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 40108c <__cxa_atexit@plt+0x3f4ca8> │ │ │ │ + beq 4010e4 <__cxa_atexit@plt+0x3f4d00> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 4010ac <__cxa_atexit@plt+0x3f4cc8> │ │ │ │ + b 401104 <__cxa_atexit@plt+0x3f4d20> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #44] @ 4010e0 <__cxa_atexit@plt+0x3f4cfc> │ │ │ │ + ldr r7, [pc, #44] @ 401138 <__cxa_atexit@plt+0x3f4d54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4010dc <__cxa_atexit@plt+0x3f4cf8> │ │ │ │ + ldr r7, [pc, #20] @ 401134 <__cxa_atexit@plt+0x3f4d50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldrteq fp, [r6], #-2556 @ 0xfffff604 │ │ │ │ + ldrteq fp, [r6], #-2468 @ 0xfffff65c │ │ │ │ @ instruction: 0xffffa4fc │ │ │ │ - mvnseq r0, #152, 22 @ 0x26000 │ │ │ │ - mvnseq r0, #24, 26 @ 0x600 │ │ │ │ + mvnseq r0, #64, 22 @ 0x10000 │ │ │ │ + mvnseq r0, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 401114 <__cxa_atexit@plt+0x3f4d30> │ │ │ │ - ldr r5, [pc, #32] @ 401124 <__cxa_atexit@plt+0x3f4d40> │ │ │ │ + bhi 40116c <__cxa_atexit@plt+0x3f4d88> │ │ │ │ + ldr r5, [pc, #32] @ 40117c <__cxa_atexit@plt+0x3f4d98> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef1c8 <__cxa_atexit@plt+0x7e2de4> │ │ │ │ - ldr r7, [pc, #12] @ 401128 <__cxa_atexit@plt+0x3f4d44> │ │ │ │ + b 7d6410 <__cxa_atexit@plt+0x7ca02c> │ │ │ │ + ldr r7, [pc, #12] @ 401180 <__cxa_atexit@plt+0x3f4d9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq r0, #184, 24 @ 0xb800 │ │ │ │ + mvnseq r0, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4011ac <__cxa_atexit@plt+0x3f4dc8> │ │ │ │ - ldr r7, [pc, #112] @ 4011d0 <__cxa_atexit@plt+0x3f4dec> │ │ │ │ - ldr r2, [pc, #112] @ 4011d4 <__cxa_atexit@plt+0x3f4df0> │ │ │ │ + bhi 401204 <__cxa_atexit@plt+0x3f4e20> │ │ │ │ + ldr r7, [pc, #112] @ 401228 <__cxa_atexit@plt+0x3f4e44> │ │ │ │ + ldr r2, [pc, #112] @ 40122c <__cxa_atexit@plt+0x3f4e48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #-4] │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r9, [r3, #-8] │ │ │ │ - bhi 4011c0 <__cxa_atexit@plt+0x3f4ddc> │ │ │ │ - ldr r3, [pc, #80] @ 4011d8 <__cxa_atexit@plt+0x3f4df4> │ │ │ │ + bhi 401218 <__cxa_atexit@plt+0x3f4e34> │ │ │ │ + ldr r3, [pc, #80] @ 401230 <__cxa_atexit@plt+0x3f4e4c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 40119c <__cxa_atexit@plt+0x3f4db8> │ │ │ │ + beq 4011f4 <__cxa_atexit@plt+0x3f4e10> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 4011e0 <__cxa_atexit@plt+0x3f4dfc> │ │ │ │ + ldr r7, [pc, #44] @ 401238 <__cxa_atexit@plt+0x3f4e54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4011dc <__cxa_atexit@plt+0x3f4df8> │ │ │ │ + ldr r7, [pc, #20] @ 401234 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrteq ip, [r6], #-1448 @ 0xfffffa58 │ │ │ │ + ldrteq ip, [r6], #-1360 @ 0xfffffab0 │ │ │ │ @ instruction: 0xffffa2fc │ │ │ │ - mvnseq r0, #144, 20 @ 0x90000 │ │ │ │ - mvnseq r0, #32, 24 @ 0x2000 │ │ │ │ + mvnseq r0, #56, 20 @ 0x38000 │ │ │ │ + mvnseq r0, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 401224 <__cxa_atexit@plt+0x3f4e40> │ │ │ │ - ldr r5, [pc, #32] @ 401234 <__cxa_atexit@plt+0x3f4e50> │ │ │ │ + bhi 40127c <__cxa_atexit@plt+0x3f4e98> │ │ │ │ + ldr r5, [pc, #32] @ 40128c <__cxa_atexit@plt+0x3f4ea8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef1c8 <__cxa_atexit@plt+0x7e2de4> │ │ │ │ - ldr r7, [pc, #12] @ 401238 <__cxa_atexit@plt+0x3f4e54> │ │ │ │ + b 7d6410 <__cxa_atexit@plt+0x7ca02c> │ │ │ │ + ldr r7, [pc, #12] @ 401290 <__cxa_atexit@plt+0x3f4eac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq r0, #176, 22 @ 0x2c000 │ │ │ │ + mvnseq r0, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4012cc <__cxa_atexit@plt+0x3f4ee8> │ │ │ │ - ldr r2, [pc, #120] @ 4012e8 <__cxa_atexit@plt+0x3f4f04> │ │ │ │ - ldr r1, [pc, #120] @ 4012ec <__cxa_atexit@plt+0x3f4f08> │ │ │ │ + bhi 401324 <__cxa_atexit@plt+0x3f4f40> │ │ │ │ + ldr r2, [pc, #120] @ 401340 <__cxa_atexit@plt+0x3f4f5c> │ │ │ │ + ldr r1, [pc, #120] @ 401344 <__cxa_atexit@plt+0x3f4f60> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r7, [r3, #-12] │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r3, #-4] │ │ │ │ - bhi 4012d8 <__cxa_atexit@plt+0x3f4ef4> │ │ │ │ - ldr r3, [pc, #72] @ 4012f0 <__cxa_atexit@plt+0x3f4f0c> │ │ │ │ + bhi 401330 <__cxa_atexit@plt+0x3f4f4c> │ │ │ │ + ldr r3, [pc, #72] @ 401348 <__cxa_atexit@plt+0x3f4f64> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 4012bc <__cxa_atexit@plt+0x3f4ed8> │ │ │ │ + beq 401314 <__cxa_atexit@plt+0x3f4f30> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4012f4 <__cxa_atexit@plt+0x3f4f10> │ │ │ │ + ldr r7, [pc, #20] @ 40134c <__cxa_atexit@plt+0x3f4f68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrteq fp, [r6], #-2012 @ 0xfffff824 │ │ │ │ + ldrteq fp, [r6], #-1924 @ 0xfffff87c │ │ │ │ @ instruction: 0xffffa1dc │ │ │ │ - mvnseq r0, #120, 18 @ 0x1e0000 │ │ │ │ + mvnseq r0, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 401318 <__cxa_atexit@plt+0x3f4f34> │ │ │ │ + ldr r3, [pc, #16] @ 401370 <__cxa_atexit@plt+0x3f4f8c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef1e8 <__cxa_atexit@plt+0x7e2e04> │ │ │ │ + b 7d6430 <__cxa_atexit@plt+0x7ca04c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4013c0 <__cxa_atexit@plt+0x3f4fdc> │ │ │ │ + bhi 401418 <__cxa_atexit@plt+0x3f5034> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 4013c8 <__cxa_atexit@plt+0x3f4fe4> │ │ │ │ - ldr r7, [pc, #144] @ 4013f4 <__cxa_atexit@plt+0x3f5010> │ │ │ │ - ldr r1, [pc, #144] @ 4013f8 <__cxa_atexit@plt+0x3f5014> │ │ │ │ + bcc 401420 <__cxa_atexit@plt+0x3f503c> │ │ │ │ + ldr r7, [pc, #144] @ 40144c <__cxa_atexit@plt+0x3f5068> │ │ │ │ + ldr r1, [pc, #144] @ 401450 <__cxa_atexit@plt+0x3f506c> │ │ │ │ str r8, [r3, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r3, {r7, r9} │ │ │ │ add r1, pc, r1 │ │ │ │ sub r7, r6, #11 │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ sub r7, r2, #12 │ │ │ │ cmp fp, r7 │ │ │ │ str sl, [r3, #16] │ │ │ │ - bhi 4013e4 <__cxa_atexit@plt+0x3f5000> │ │ │ │ - ldr r3, [pc, #104] @ 4013fc <__cxa_atexit@plt+0x3f5018> │ │ │ │ + bhi 40143c <__cxa_atexit@plt+0x3f5058> │ │ │ │ + ldr r3, [pc, #104] @ 401454 <__cxa_atexit@plt+0x3f5070> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 4013b0 <__cxa_atexit@plt+0x3f4fcc> │ │ │ │ + beq 401408 <__cxa_atexit@plt+0x3f5024> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 4013d0 <__cxa_atexit@plt+0x3f4fec> │ │ │ │ + b 401428 <__cxa_atexit@plt+0x3f5044> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #44] @ 401404 <__cxa_atexit@plt+0x3f5020> │ │ │ │ + ldr r7, [pc, #44] @ 40145c <__cxa_atexit@plt+0x3f5078> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 401400 <__cxa_atexit@plt+0x3f501c> │ │ │ │ + ldr r7, [pc, #20] @ 401458 <__cxa_atexit@plt+0x3f5074> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffffa078 │ │ │ │ - mvnseq r0, #104, 16 @ 0x680000 │ │ │ │ - mvnseq r0, #4, 20 @ 0x4000 │ │ │ │ + mvnseq r0, #16, 16 @ 0x100000 │ │ │ │ + mvnseq r0, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 401468 <__cxa_atexit@plt+0x3f5084> │ │ │ │ + ldr r3, [pc, #80] @ 4014c0 <__cxa_atexit@plt+0x3f50dc> │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r7], #-4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 401458 <__cxa_atexit@plt+0x3f5074> │ │ │ │ - ldr r3, [pc, #56] @ 40146c <__cxa_atexit@plt+0x3f5088> │ │ │ │ + bhi 4014b0 <__cxa_atexit@plt+0x3f50cc> │ │ │ │ + ldr r3, [pc, #56] @ 4014c4 <__cxa_atexit@plt+0x3f50e0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 401448 <__cxa_atexit@plt+0x3f5064> │ │ │ │ + beq 4014a0 <__cxa_atexit@plt+0x3f50bc> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 401470 <__cxa_atexit@plt+0x3f508c> │ │ │ │ + ldr r7, [pc, #16] @ 4014c8 <__cxa_atexit@plt+0x3f50e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq fp, [r6], #-1588 @ 0xfffff9cc │ │ │ │ + ldrteq fp, [r6], #-1500 @ 0xfffffa24 │ │ │ │ @ instruction: 0xffffa140 │ │ │ │ - mvnseq r0, #0, 16 │ │ │ │ + mvnseq r0, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4014f4 <__cxa_atexit@plt+0x3f5110> │ │ │ │ - ldr r2, [pc, #120] @ 401510 <__cxa_atexit@plt+0x3f512c> │ │ │ │ - ldr r1, [pc, #120] @ 401514 <__cxa_atexit@plt+0x3f5130> │ │ │ │ + bhi 40154c <__cxa_atexit@plt+0x3f5168> │ │ │ │ + ldr r2, [pc, #120] @ 401568 <__cxa_atexit@plt+0x3f5184> │ │ │ │ + ldr r1, [pc, #120] @ 40156c <__cxa_atexit@plt+0x3f5188> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r7, [r3, #-12] │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r3, #-4] │ │ │ │ - bhi 401500 <__cxa_atexit@plt+0x3f511c> │ │ │ │ - ldr r3, [pc, #72] @ 401518 <__cxa_atexit@plt+0x3f5134> │ │ │ │ + bhi 401558 <__cxa_atexit@plt+0x3f5174> │ │ │ │ + ldr r3, [pc, #72] @ 401570 <__cxa_atexit@plt+0x3f518c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 4014e4 <__cxa_atexit@plt+0x3f5100> │ │ │ │ + beq 40153c <__cxa_atexit@plt+0x3f5158> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 40151c <__cxa_atexit@plt+0x3f5138> │ │ │ │ + ldr r7, [pc, #20] @ 401574 <__cxa_atexit@plt+0x3f5190> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrteq fp, [r6], #-1460 @ 0xfffffa4c │ │ │ │ + ldrteq fp, [r6], #-1372 @ 0xfffffaa4 │ │ │ │ @ instruction: 0xffff9fb4 │ │ │ │ - mvnseq r0, #80, 14 @ 0x1400000 │ │ │ │ + mvnseq r0, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 401540 <__cxa_atexit@plt+0x3f515c> │ │ │ │ + ldr r3, [pc, #16] @ 401598 <__cxa_atexit@plt+0x3f51b4> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef1e8 <__cxa_atexit@plt+0x7e2e04> │ │ │ │ + b 7d6430 <__cxa_atexit@plt+0x7ca04c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4015e8 <__cxa_atexit@plt+0x3f5204> │ │ │ │ + bhi 401640 <__cxa_atexit@plt+0x3f525c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 4015f0 <__cxa_atexit@plt+0x3f520c> │ │ │ │ - ldr r7, [pc, #144] @ 40161c <__cxa_atexit@plt+0x3f5238> │ │ │ │ - ldr r1, [pc, #144] @ 401620 <__cxa_atexit@plt+0x3f523c> │ │ │ │ + bcc 401648 <__cxa_atexit@plt+0x3f5264> │ │ │ │ + ldr r7, [pc, #144] @ 401674 <__cxa_atexit@plt+0x3f5290> │ │ │ │ + ldr r1, [pc, #144] @ 401678 <__cxa_atexit@plt+0x3f5294> │ │ │ │ str r8, [r3, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r3, {r7, r9} │ │ │ │ add r1, pc, r1 │ │ │ │ sub r7, r6, #11 │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ sub r7, r2, #12 │ │ │ │ cmp fp, r7 │ │ │ │ str sl, [r3, #16] │ │ │ │ - bhi 40160c <__cxa_atexit@plt+0x3f5228> │ │ │ │ - ldr r3, [pc, #104] @ 401624 <__cxa_atexit@plt+0x3f5240> │ │ │ │ + bhi 401664 <__cxa_atexit@plt+0x3f5280> │ │ │ │ + ldr r3, [pc, #104] @ 40167c <__cxa_atexit@plt+0x3f5298> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 4015d8 <__cxa_atexit@plt+0x3f51f4> │ │ │ │ + beq 401630 <__cxa_atexit@plt+0x3f524c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 4015f8 <__cxa_atexit@plt+0x3f5214> │ │ │ │ + b 401650 <__cxa_atexit@plt+0x3f526c> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #44] @ 40162c <__cxa_atexit@plt+0x3f5248> │ │ │ │ + ldr r7, [pc, #44] @ 401684 <__cxa_atexit@plt+0x3f52a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 401628 <__cxa_atexit@plt+0x3f5244> │ │ │ │ + ldr r7, [pc, #20] @ 401680 <__cxa_atexit@plt+0x3f529c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffff9e50 │ │ │ │ - mvnseq r0, #64, 12 @ 0x4000000 │ │ │ │ - mvnseq r0, #224, 14 @ 0x3800000 │ │ │ │ + mvnseq r0, #232, 10 @ 0x3a000000 │ │ │ │ + mvnseq r0, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 401690 <__cxa_atexit@plt+0x3f52ac> │ │ │ │ + ldr r3, [pc, #80] @ 4016e8 <__cxa_atexit@plt+0x3f5304> │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r7], #-4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 401680 <__cxa_atexit@plt+0x3f529c> │ │ │ │ - ldr r3, [pc, #56] @ 401694 <__cxa_atexit@plt+0x3f52b0> │ │ │ │ + bhi 4016d8 <__cxa_atexit@plt+0x3f52f4> │ │ │ │ + ldr r3, [pc, #56] @ 4016ec <__cxa_atexit@plt+0x3f5308> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 401670 <__cxa_atexit@plt+0x3f528c> │ │ │ │ + beq 4016c8 <__cxa_atexit@plt+0x3f52e4> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 401698 <__cxa_atexit@plt+0x3f52b4> │ │ │ │ + ldr r7, [pc, #16] @ 4016f0 <__cxa_atexit@plt+0x3f530c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq fp, [r6], #-1036 @ 0xfffffbf4 │ │ │ │ + ldrteq fp, [r6], #-948 @ 0xfffffc4c │ │ │ │ @ instruction: 0xffff9f18 │ │ │ │ - mvnseq r0, #216, 10 @ 0x36000000 │ │ │ │ + mvnseq r0, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 401734 <__cxa_atexit@plt+0x3f5350> │ │ │ │ + bhi 40178c <__cxa_atexit@plt+0x3f53a8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 40173c <__cxa_atexit@plt+0x3f5358> │ │ │ │ - ldr r7, [pc, #128] @ 401768 <__cxa_atexit@plt+0x3f5384> │ │ │ │ - ldr r1, [pc, #128] @ 40176c <__cxa_atexit@plt+0x3f5388> │ │ │ │ + bcc 401794 <__cxa_atexit@plt+0x3f53b0> │ │ │ │ + ldr r7, [pc, #128] @ 4017c0 <__cxa_atexit@plt+0x3f53dc> │ │ │ │ + ldr r1, [pc, #128] @ 4017c4 <__cxa_atexit@plt+0x3f53e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r7, r9} │ │ │ │ sub r7, r6, #3 │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ sub r7, r2, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 401758 <__cxa_atexit@plt+0x3f5374> │ │ │ │ - ldr r3, [pc, #96] @ 401770 <__cxa_atexit@plt+0x3f538c> │ │ │ │ + bhi 4017b0 <__cxa_atexit@plt+0x3f53cc> │ │ │ │ + ldr r3, [pc, #96] @ 4017c8 <__cxa_atexit@plt+0x3f53e4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 401724 <__cxa_atexit@plt+0x3f5340> │ │ │ │ + beq 40177c <__cxa_atexit@plt+0x3f5398> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 401744 <__cxa_atexit@plt+0x3f5360> │ │ │ │ + b 40179c <__cxa_atexit@plt+0x3f53b8> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #44] @ 401778 <__cxa_atexit@plt+0x3f5394> │ │ │ │ + ldr r7, [pc, #44] @ 4017d0 <__cxa_atexit@plt+0x3f53ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 401774 <__cxa_atexit@plt+0x3f5390> │ │ │ │ + ldr r7, [pc, #20] @ 4017cc <__cxa_atexit@plt+0x3f53e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - ldrteq fp, [r6], #-868 @ 0xfffffc9c │ │ │ │ + ldrteq fp, [r6], #-780 @ 0xfffffcf4 │ │ │ │ @ instruction: 0xffff9e64 │ │ │ │ - mvnseq r0, #0, 10 │ │ │ │ - mvnseq r0, #152, 12 @ 0x9800000 │ │ │ │ + mvnseq r0, #168, 8 @ 0xa8000000 │ │ │ │ + mvnseq r0, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4017a8 <__cxa_atexit@plt+0x3f53c4> │ │ │ │ - ldr r5, [pc, #28] @ 4017b8 <__cxa_atexit@plt+0x3f53d4> │ │ │ │ + bhi 401800 <__cxa_atexit@plt+0x3f541c> │ │ │ │ + ldr r5, [pc, #28] @ 401810 <__cxa_atexit@plt+0x3f542c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 7ef1f0 <__cxa_atexit@plt+0x7e2e0c> │ │ │ │ - ldr r7, [pc, #12] @ 4017bc <__cxa_atexit@plt+0x3f53d8> │ │ │ │ + b 7d6438 <__cxa_atexit@plt+0x7ca054> │ │ │ │ + ldr r7, [pc, #12] @ 401814 <__cxa_atexit@plt+0x3f5430> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r0, #60, 12 @ 0x3c00000 │ │ │ │ + mvnseq r0, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 4017dc <__cxa_atexit@plt+0x3f53f8> │ │ │ │ + ldr r7, [pc, #12] @ 401834 <__cxa_atexit@plt+0x3f5450> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrteq fp, [r6], #-824 @ 0xfffffcc8 │ │ │ │ + ldrteq fp, [r6], #-736 @ 0xfffffd20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 40184c <__cxa_atexit@plt+0x3f5468> │ │ │ │ - ldr r7, [pc, #108] @ 401870 <__cxa_atexit@plt+0x3f548c> │ │ │ │ - ldr r2, [pc, #108] @ 401874 <__cxa_atexit@plt+0x3f5490> │ │ │ │ + bhi 4018a4 <__cxa_atexit@plt+0x3f54c0> │ │ │ │ + ldr r7, [pc, #108] @ 4018c8 <__cxa_atexit@plt+0x3f54e4> │ │ │ │ + ldr r2, [pc, #108] @ 4018cc <__cxa_atexit@plt+0x3f54e8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 401860 <__cxa_atexit@plt+0x3f547c> │ │ │ │ - ldr r3, [pc, #80] @ 401878 <__cxa_atexit@plt+0x3f5494> │ │ │ │ + bhi 4018b8 <__cxa_atexit@plt+0x3f54d4> │ │ │ │ + ldr r3, [pc, #80] @ 4018d0 <__cxa_atexit@plt+0x3f54ec> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 40183c <__cxa_atexit@plt+0x3f5458> │ │ │ │ + beq 401894 <__cxa_atexit@plt+0x3f54b0> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 401880 <__cxa_atexit@plt+0x3f549c> │ │ │ │ + ldr r7, [pc, #44] @ 4018d8 <__cxa_atexit@plt+0x3f54f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 40187c <__cxa_atexit@plt+0x3f5498> │ │ │ │ + ldr r7, [pc, #20] @ 4018d4 <__cxa_atexit@plt+0x3f54f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #232, 10 @ 0x3a000000 │ │ │ │ - ldrteq fp, [r6], #-580 @ 0xfffffdbc │ │ │ │ + mvnseq r0, #144, 10 @ 0x24000000 │ │ │ │ + ldrteq fp, [r6], #-492 @ 0xfffffe14 │ │ │ │ @ instruction: 0xffff9d4c │ │ │ │ - mvnseq r0, #248, 6 @ 0xe0000003 │ │ │ │ - mvnseq r0, #152, 10 @ 0x26000000 │ │ │ │ + mvnseq r0, #160, 6 @ 0x80000002 │ │ │ │ + mvnseq r0, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 401904 <__cxa_atexit@plt+0x3f5520> │ │ │ │ - ldr lr, [pc, #124] @ 401920 <__cxa_atexit@plt+0x3f553c> │ │ │ │ + bhi 40195c <__cxa_atexit@plt+0x3f5578> │ │ │ │ + ldr lr, [pc, #124] @ 401978 <__cxa_atexit@plt+0x3f5594> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #116] @ 401924 <__cxa_atexit@plt+0x3f5540> │ │ │ │ + ldr r0, [pc, #116] @ 40197c <__cxa_atexit@plt+0x3f5598> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r2, [pc, #108] @ 401928 <__cxa_atexit@plt+0x3f5544> │ │ │ │ + ldr r2, [pc, #108] @ 401980 <__cxa_atexit@plt+0x3f559c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ sub r7, r3, #24 │ │ │ │ cmp fp, r7 │ │ │ │ str r2, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r3, #-16] │ │ │ │ str lr, [r3, #-12] │ │ │ │ - bhi 401910 <__cxa_atexit@plt+0x3f552c> │ │ │ │ - ldr r3, [pc, #76] @ 40192c <__cxa_atexit@plt+0x3f5548> │ │ │ │ + bhi 401968 <__cxa_atexit@plt+0x3f5584> │ │ │ │ + ldr r3, [pc, #76] @ 401984 <__cxa_atexit@plt+0x3f55a0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 4018f4 <__cxa_atexit@plt+0x3f5510> │ │ │ │ + beq 40194c <__cxa_atexit@plt+0x3f5568> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 401930 <__cxa_atexit@plt+0x3f554c> │ │ │ │ + ldr r7, [pc, #24] @ 401988 <__cxa_atexit@plt+0x3f55a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrteq fp, [r6], #-364 @ 0xfffffe94 │ │ │ │ - ldrteq fp, [r6], #-3668 @ 0xfffff1ac │ │ │ │ + ldrteq fp, [r6], #-276 @ 0xfffffeec │ │ │ │ + ldrteq fp, [r6], #-3580 @ 0xfffff204 │ │ │ │ @ instruction: 0xffff9ba4 │ │ │ │ - mvnseq r0, #64, 6 │ │ │ │ + mvnseq r0, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 401990 <__cxa_atexit@plt+0x3f55ac> │ │ │ │ - ldr r2, [pc, #56] @ 4019a4 <__cxa_atexit@plt+0x3f55c0> │ │ │ │ + bcc 4019e8 <__cxa_atexit@plt+0x3f5604> │ │ │ │ + ldr r2, [pc, #56] @ 4019fc <__cxa_atexit@plt+0x3f5618> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r2, r4, #8 │ │ │ │ mov r3, r7 │ │ │ │ - b 401984 <__cxa_atexit@plt+0x3f55a0> │ │ │ │ + b 4019dc <__cxa_atexit@plt+0x3f55f8> │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 401a34 <__cxa_atexit@plt+0x3f5650> │ │ │ │ + bhi 401a8c <__cxa_atexit@plt+0x3f56a8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 401a3c <__cxa_atexit@plt+0x3f5658> │ │ │ │ - ldr r7, [pc, #136] @ 401a68 <__cxa_atexit@plt+0x3f5684> │ │ │ │ - ldr r1, [pc, #136] @ 401a6c <__cxa_atexit@plt+0x3f5688> │ │ │ │ + bcc 401a94 <__cxa_atexit@plt+0x3f56b0> │ │ │ │ + ldr r7, [pc, #136] @ 401ac0 <__cxa_atexit@plt+0x3f56dc> │ │ │ │ + ldr r1, [pc, #136] @ 401ac4 <__cxa_atexit@plt+0x3f56e0> │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r3, {r7, r8, r9} │ │ │ │ add r1, pc, r1 │ │ │ │ sub r7, r6, #7 │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ sub r7, r2, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 401a58 <__cxa_atexit@plt+0x3f5674> │ │ │ │ - ldr r3, [pc, #104] @ 401a70 <__cxa_atexit@plt+0x3f568c> │ │ │ │ + bhi 401ab0 <__cxa_atexit@plt+0x3f56cc> │ │ │ │ + ldr r3, [pc, #104] @ 401ac8 <__cxa_atexit@plt+0x3f56e4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 401a24 <__cxa_atexit@plt+0x3f5640> │ │ │ │ + beq 401a7c <__cxa_atexit@plt+0x3f5698> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 401a44 <__cxa_atexit@plt+0x3f5660> │ │ │ │ + b 401a9c <__cxa_atexit@plt+0x3f56b8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #44] @ 401a78 <__cxa_atexit@plt+0x3f5694> │ │ │ │ + ldr r7, [pc, #44] @ 401ad0 <__cxa_atexit@plt+0x3f56ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 401a74 <__cxa_atexit@plt+0x3f5690> │ │ │ │ + ldr r7, [pc, #20] @ 401acc <__cxa_atexit@plt+0x3f56e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffff9a04 │ │ │ │ - mvnseq r0, #244, 2 @ 0x3d │ │ │ │ - mvnseq r0, #164, 6 @ 0x90000002 │ │ │ │ + mvnseq r0, #156, 2 @ 0x27 │ │ │ │ + mvnseq r0, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 401adc <__cxa_atexit@plt+0x3f56f8> │ │ │ │ + ldr r3, [pc, #80] @ 401b34 <__cxa_atexit@plt+0x3f5750> │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r7], #-4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 401acc <__cxa_atexit@plt+0x3f56e8> │ │ │ │ - ldr r3, [pc, #56] @ 401ae0 <__cxa_atexit@plt+0x3f56fc> │ │ │ │ + bhi 401b24 <__cxa_atexit@plt+0x3f5740> │ │ │ │ + ldr r3, [pc, #56] @ 401b38 <__cxa_atexit@plt+0x3f5754> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 401abc <__cxa_atexit@plt+0x3f56d8> │ │ │ │ + beq 401b14 <__cxa_atexit@plt+0x3f5730> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 401ae4 <__cxa_atexit@plt+0x3f5700> │ │ │ │ + ldr r7, [pc, #16] @ 401b3c <__cxa_atexit@plt+0x3f5758> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrteq sl, [r6], #-4032 @ 0xfffff040 │ │ │ │ + ldrteq sl, [r6], #-3944 @ 0xfffff098 │ │ │ │ @ instruction: 0xffff9acc │ │ │ │ - mvnseq r0, #140, 2 @ 0x23 │ │ │ │ + mvnseq r0, #52, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 401b68 <__cxa_atexit@plt+0x3f5784> │ │ │ │ - ldr r2, [pc, #124] @ 401b84 <__cxa_atexit@plt+0x3f57a0> │ │ │ │ + bhi 401bc0 <__cxa_atexit@plt+0x3f57dc> │ │ │ │ + ldr r2, [pc, #124] @ 401bdc <__cxa_atexit@plt+0x3f57f8> │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #120] @ 401b88 <__cxa_atexit@plt+0x3f57a4> │ │ │ │ + ldr r1, [pc, #120] @ 401be0 <__cxa_atexit@plt+0x3f57fc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #-8] │ │ │ │ - ldr r1, [pc, #108] @ 401b8c <__cxa_atexit@plt+0x3f57a8> │ │ │ │ + ldr r1, [pc, #108] @ 401be4 <__cxa_atexit@plt+0x3f5800> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #-12] │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r1, [r3, #-16] │ │ │ │ - bhi 401b74 <__cxa_atexit@plt+0x3f5790> │ │ │ │ - ldr r3, [pc, #76] @ 401b90 <__cxa_atexit@plt+0x3f57ac> │ │ │ │ + bhi 401bcc <__cxa_atexit@plt+0x3f57e8> │ │ │ │ + ldr r3, [pc, #76] @ 401be8 <__cxa_atexit@plt+0x3f5804> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 401b58 <__cxa_atexit@plt+0x3f5774> │ │ │ │ + beq 401bb0 <__cxa_atexit@plt+0x3f57cc> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 401b94 <__cxa_atexit@plt+0x3f57b0> │ │ │ │ + ldr r7, [pc, #24] @ 401bec <__cxa_atexit@plt+0x3f5808> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #224, 4 │ │ │ │ - ldrteq sl, [r6], #-3852 @ 0xfffff0f4 │ │ │ │ - ldrteq sl, [r6], #-3892 @ 0xfffff0cc │ │ │ │ + mvnseq r0, #136, 4 @ 0x80000008 │ │ │ │ + ldrteq sl, [r6], #-3764 @ 0xfffff14c │ │ │ │ + ldrteq sl, [r6], #-3804 @ 0xfffff124 │ │ │ │ @ instruction: 0xffff9a30 │ │ │ │ - mvnseq r0, #228 @ 0xe4 │ │ │ │ + mvnseq r0, #140 @ 0x8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 401c00 <__cxa_atexit@plt+0x3f581c> │ │ │ │ - ldr r1, [pc, #84] @ 401c08 <__cxa_atexit@plt+0x3f5824> │ │ │ │ - ldr lr, [pc, #84] @ 401c0c <__cxa_atexit@plt+0x3f5828> │ │ │ │ + bhi 401c58 <__cxa_atexit@plt+0x3f5874> │ │ │ │ + ldr r1, [pc, #84] @ 401c60 <__cxa_atexit@plt+0x3f587c> │ │ │ │ + ldr lr, [pc, #84] @ 401c64 <__cxa_atexit@plt+0x3f5880> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16]! │ │ │ │ ldr r0, [r7, #8] │ │ │ │ - ldr r1, [pc, #68] @ 401c10 <__cxa_atexit@plt+0x3f582c> │ │ │ │ + ldr r1, [pc, #68] @ 401c68 <__cxa_atexit@plt+0x3f5884> │ │ │ │ add lr, pc, lr │ │ │ │ tst r2, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r0, r1, r7} │ │ │ │ str lr, [r5, #-4] │ │ │ │ - beq 401bf0 <__cxa_atexit@plt+0x3f580c> │ │ │ │ + beq 401c48 <__cxa_atexit@plt+0x3f5864> │ │ │ │ ldr r7, [r2, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffff9844 │ │ │ │ - ldrteq sl, [r6], #-3660 @ 0xfffff1b4 │ │ │ │ + ldrteq sl, [r6], #-3572 @ 0xfffff20c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 401c94 <__cxa_atexit@plt+0x3f58b0> │ │ │ │ - ldr r7, [pc, #124] @ 401cb8 <__cxa_atexit@plt+0x3f58d4> │ │ │ │ - ldr r1, [pc, #124] @ 401cbc <__cxa_atexit@plt+0x3f58d8> │ │ │ │ + bcc 401cec <__cxa_atexit@plt+0x3f5908> │ │ │ │ + ldr r7, [pc, #124] @ 401d10 <__cxa_atexit@plt+0x3f592c> │ │ │ │ + ldr r1, [pc, #124] @ 401d14 <__cxa_atexit@plt+0x3f5930> │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5], #-8 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ cmp fp, r5 │ │ │ │ str r8, [r3, #8] │ │ │ │ - bhi 401ca4 <__cxa_atexit@plt+0x3f58c0> │ │ │ │ - ldr r7, [pc, #88] @ 401cc0 <__cxa_atexit@plt+0x3f58dc> │ │ │ │ + bhi 401cfc <__cxa_atexit@plt+0x3f5918> │ │ │ │ + ldr r7, [pc, #88] @ 401d18 <__cxa_atexit@plt+0x3f5934> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 401c88 <__cxa_atexit@plt+0x3f58a4> │ │ │ │ + beq 401ce0 <__cxa_atexit@plt+0x3f58fc> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ mov r5, r2 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ - ldr r7, [pc, #24] @ 401cc4 <__cxa_atexit@plt+0x3f58e0> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ + ldr r7, [pc, #24] @ 401d1c <__cxa_atexit@plt+0x3f5938> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffff9894 │ │ │ │ - mvnseq pc, #172, 30 @ 0x2b0 │ │ │ │ + mvnseq pc, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 401ce4 <__cxa_atexit@plt+0x3f5900> │ │ │ │ + ldr r3, [pc, #12] @ 401d3c <__cxa_atexit@plt+0x3f5958> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef1f8 <__cxa_atexit@plt+0x7e2e14> │ │ │ │ - ldrteq sl, [r6], #-3676 @ 0xfffff1a4 │ │ │ │ + b 7d6440 <__cxa_atexit@plt+0x7ca05c> │ │ │ │ + ldrteq sl, [r6], #-3588 @ 0xfffff1fc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 401d24 <__cxa_atexit@plt+0x3f5940> │ │ │ │ - ldr r3, [pc, #44] @ 401d3c <__cxa_atexit@plt+0x3f5958> │ │ │ │ + bcc 401d7c <__cxa_atexit@plt+0x3f5998> │ │ │ │ + ldr r3, [pc, #44] @ 401d94 <__cxa_atexit@plt+0x3f59b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ str r9, [r7, #8] │ │ │ │ mov r9, r7 │ │ │ │ str r8, [r7, #12] │ │ │ │ - b 4019b4 <__cxa_atexit@plt+0x3f55d0> │ │ │ │ - ldr r7, [pc, #20] @ 401d40 <__cxa_atexit@plt+0x3f595c> │ │ │ │ + b 401a0c <__cxa_atexit@plt+0x3f5628> │ │ │ │ + ldr r7, [pc, #20] @ 401d98 <__cxa_atexit@plt+0x3f59b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - mvnseq r0, #200 @ 0xc8 │ │ │ │ + mvnseq r0, #112 @ 0x70 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 401d7c <__cxa_atexit@plt+0x3f5998> │ │ │ │ - ldr r3, [pc, #40] @ 401d94 <__cxa_atexit@plt+0x3f59b0> │ │ │ │ + bcc 401dd4 <__cxa_atexit@plt+0x3f59f0> │ │ │ │ + ldr r3, [pc, #40] @ 401dec <__cxa_atexit@plt+0x3f5a08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 401d98 <__cxa_atexit@plt+0x3f59b4> │ │ │ │ + ldr r7, [pc, #20] @ 401df0 <__cxa_atexit@plt+0x3f5a0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq fp, [r6], #-2464 @ 0xfffff660 │ │ │ │ - mvnseq r0, #36, 4 @ 0x40000002 │ │ │ │ + ldrteq fp, [r6], #-2376 @ 0xfffff6b8 │ │ │ │ + mvnseq r0, #204, 2 @ 0x33 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 401dd4 <__cxa_atexit@plt+0x3f59f0> │ │ │ │ - ldr r3, [pc, #40] @ 401dec <__cxa_atexit@plt+0x3f5a08> │ │ │ │ + bcc 401e2c <__cxa_atexit@plt+0x3f5a48> │ │ │ │ + ldr r3, [pc, #40] @ 401e44 <__cxa_atexit@plt+0x3f5a60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 401df0 <__cxa_atexit@plt+0x3f5a0c> │ │ │ │ + ldr r7, [pc, #20] @ 401e48 <__cxa_atexit@plt+0x3f5a64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq fp, [r6], #-2372 @ 0xfffff6bc │ │ │ │ - mvnseq r0, #208, 2 @ 0x34 │ │ │ │ + ldrteq fp, [r6], #-2284 @ 0xfffff714 │ │ │ │ + mvnseq r0, #120, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 401e2c <__cxa_atexit@plt+0x3f5a48> │ │ │ │ - ldr r3, [pc, #40] @ 401e44 <__cxa_atexit@plt+0x3f5a60> │ │ │ │ + bcc 401e84 <__cxa_atexit@plt+0x3f5aa0> │ │ │ │ + ldr r3, [pc, #40] @ 401e9c <__cxa_atexit@plt+0x3f5ab8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 401e48 <__cxa_atexit@plt+0x3f5a64> │ │ │ │ + ldr r7, [pc, #20] @ 401ea0 <__cxa_atexit@plt+0x3f5abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq fp, [r6], #-2280 @ 0xfffff718 │ │ │ │ - mvnseq r0, #124, 2 │ │ │ │ + ldrteq fp, [r6], #-2192 @ 0xfffff770 │ │ │ │ + mvnseq r0, #36, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 401e84 <__cxa_atexit@plt+0x3f5aa0> │ │ │ │ - ldr r3, [pc, #40] @ 401e9c <__cxa_atexit@plt+0x3f5ab8> │ │ │ │ + bcc 401edc <__cxa_atexit@plt+0x3f5af8> │ │ │ │ + ldr r3, [pc, #40] @ 401ef4 <__cxa_atexit@plt+0x3f5b10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 401ea0 <__cxa_atexit@plt+0x3f5abc> │ │ │ │ + ldr r7, [pc, #20] @ 401ef8 <__cxa_atexit@plt+0x3f5b14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq fp, [r6], #-2184 @ 0xfffff778 │ │ │ │ - mvnseq r0, #40, 2 │ │ │ │ - @ instruction: 0x03bb40b1 │ │ │ │ + ldrteq fp, [r6], #-2096 @ 0xfffff7d0 │ │ │ │ + mvnseq r0, #208 @ 0xd0 │ │ │ │ + @ instruction: 0x03bb3699 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03bb40ea │ │ │ │ + @ instruction: 0x03bb36d2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03bb411f │ │ │ │ + @ instruction: 0x03bb3707 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03bb4153 │ │ │ │ + @ instruction: 0x03bb373b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #200 @ 0xc8 │ │ │ │ + mvnseq r0, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 401f58 <__cxa_atexit@plt+0x3f5b74> │ │ │ │ + bhi 401fb0 <__cxa_atexit@plt+0x3f5bcc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7ef200 <__cxa_atexit@plt+0x7e2e1c> │ │ │ │ + bl 7d6448 <__cxa_atexit@plt+0x7ca064> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 401f50 <__cxa_atexit@plt+0x3f5b6c> │ │ │ │ - ldr r8, [pc, #40] @ 401f60 <__cxa_atexit@plt+0x3f5b7c> │ │ │ │ - ldr r3, [pc, #40] @ 401f64 <__cxa_atexit@plt+0x3f5b80> │ │ │ │ + beq 401fa8 <__cxa_atexit@plt+0x3f5bc4> │ │ │ │ + ldr r8, [pc, #40] @ 401fb8 <__cxa_atexit@plt+0x3f5bd4> │ │ │ │ + ldr r3, [pc, #40] @ 401fbc <__cxa_atexit@plt+0x3f5bd8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 7ef208 <__cxa_atexit@plt+0x7e2e24> │ │ │ │ + b 7d6450 <__cxa_atexit@plt+0x7ca06c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #132 @ 0x84 │ │ │ │ - ldrteq sl, [r6], #-2780 @ 0xfffff524 │ │ │ │ - mvnseq r0, #100 @ 0x64 │ │ │ │ + mvnseq r0, #44 @ 0x2c │ │ │ │ + ldrteq sl, [r6], #-2692 @ 0xfffff57c │ │ │ │ + mvnseq r0, #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 401fbc <__cxa_atexit@plt+0x3f5bd8> │ │ │ │ + bhi 402014 <__cxa_atexit@plt+0x3f5c30> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7ef200 <__cxa_atexit@plt+0x7e2e1c> │ │ │ │ + bl 7d6448 <__cxa_atexit@plt+0x7ca064> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 401fb4 <__cxa_atexit@plt+0x3f5bd0> │ │ │ │ - ldr r8, [pc, #40] @ 401fc4 <__cxa_atexit@plt+0x3f5be0> │ │ │ │ - ldr r3, [pc, #40] @ 401fc8 <__cxa_atexit@plt+0x3f5be4> │ │ │ │ + beq 40200c <__cxa_atexit@plt+0x3f5c28> │ │ │ │ + ldr r8, [pc, #40] @ 40201c <__cxa_atexit@plt+0x3f5c38> │ │ │ │ + ldr r3, [pc, #40] @ 402020 <__cxa_atexit@plt+0x3f5c3c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 7ef208 <__cxa_atexit@plt+0x7e2e24> │ │ │ │ + b 7d6450 <__cxa_atexit@plt+0x7ca06c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #32 │ │ │ │ - ldrteq sl, [r6], #-2680 @ 0xfffff588 │ │ │ │ - mvnseq r0, #64 @ 0x40 │ │ │ │ + mvnseq pc, #200, 30 @ 0x320 │ │ │ │ + ldrteq sl, [r6], #-2592 @ 0xfffff5e0 │ │ │ │ + mvnseq pc, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - mvnseq r0, #36 @ 0x24 │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + mvnseq pc, #204, 30 @ 0x330 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 402010 <__cxa_atexit@plt+0x3f5c2c> │ │ │ │ + bhi 402068 <__cxa_atexit@plt+0x3f5c84> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r8, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 402024 <__cxa_atexit@plt+0x3f5c40> │ │ │ │ - ldr r7, [pc, #8] @ 402020 <__cxa_atexit@plt+0x3f5c3c> │ │ │ │ + b 40207c <__cxa_atexit@plt+0x3f5c98> │ │ │ │ + ldr r7, [pc, #8] @ 402078 <__cxa_atexit@plt+0x3f5c94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #4 │ │ │ │ + mvnseq pc, #172, 30 @ 0x2b0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov fp, r8 │ │ │ │ add r0, r3, r3, lsr #31 │ │ │ │ bic r2, r0, #1 │ │ │ │ cmp r3, r2 │ │ │ │ - bne 40205c <__cxa_atexit@plt+0x3f5c78> │ │ │ │ - ldr r3, [pc, #168] @ 4020ec <__cxa_atexit@plt+0x3f5d08> │ │ │ │ + bne 4020b4 <__cxa_atexit@plt+0x3f5cd0> │ │ │ │ + ldr r3, [pc, #168] @ 402144 <__cxa_atexit@plt+0x3f5d60> │ │ │ │ ldr r8, [r5] │ │ │ │ asr r2, r0, #1 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ mov r1, r5 │ │ │ │ sub r8, r3, r2 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #16 │ │ │ │ str r8, [r1, #-4]! │ │ │ │ cmp r2, lr │ │ │ │ - bcc 4020c4 <__cxa_atexit@plt+0x3f5ce0> │ │ │ │ + bcc 40211c <__cxa_atexit@plt+0x3f5d38> │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - bne 402090 <__cxa_atexit@plt+0x3f5cac> │ │ │ │ + bne 4020e8 <__cxa_atexit@plt+0x3f5d04> │ │ │ │ add r5, r5, #12 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r1, [pc, #88] @ 4020f0 <__cxa_atexit@plt+0x3f5d0c> │ │ │ │ - ldr r2, [pc, #88] @ 4020f4 <__cxa_atexit@plt+0x3f5d10> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r1, [pc, #88] @ 402148 <__cxa_atexit@plt+0x3f5d64> │ │ │ │ + ldr r2, [pc, #88] @ 40214c <__cxa_atexit@plt+0x3f5d68> │ │ │ │ asr r0, r0, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ stmib r5, {r0, r6} │ │ │ │ str r9, [r6, #12] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r6, lr │ │ │ │ mov r9, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r0, [pc, #28] @ 4020e8 <__cxa_atexit@plt+0x3f5d04> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r0, [pc, #28] @ 402140 <__cxa_atexit@plt+0x3f5d5c> │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r0, [r1] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - mvnseq pc, #20, 30 @ 0x50 │ │ │ │ + mvnseq pc, #188, 28 @ 0xbc0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ - b 402024 <__cxa_atexit@plt+0x3f5c40> │ │ │ │ - mvnseq pc, #252, 28 @ 0xfc0 │ │ │ │ + b 40207c <__cxa_atexit@plt+0x3f5c98> │ │ │ │ + mvnseq pc, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 402190 <__cxa_atexit@plt+0x3f5dac> │ │ │ │ + bcc 4021e8 <__cxa_atexit@plt+0x3f5e04> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ ldmib r2, {r1, r9} │ │ │ │ cmp r1, #1 │ │ │ │ - bne 402154 <__cxa_atexit@plt+0x3f5d70> │ │ │ │ + bne 4021ac <__cxa_atexit@plt+0x3f5dc8> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r3 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr lr, [pc, #80] @ 4021ac <__cxa_atexit@plt+0x3f5dc8> │ │ │ │ - ldr r0, [pc, #80] @ 4021b0 <__cxa_atexit@plt+0x3f5dcc> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr lr, [pc, #80] @ 402204 <__cxa_atexit@plt+0x3f5e20> │ │ │ │ + ldr r0, [pc, #80] @ 402208 <__cxa_atexit@plt+0x3f5e24> │ │ │ │ add r1, r1, r1, lsr #31 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ asr r1, r1, #1 │ │ │ │ add lr, pc, lr │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r8 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r3, [pc, #16] @ 4021a8 <__cxa_atexit@plt+0x3f5dc4> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r3, [pc, #16] @ 402200 <__cxa_atexit@plt+0x3f5e1c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - mvnseq pc, #88, 28 @ 0x580 │ │ │ │ + mvnseq pc, #0, 28 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ - b 402024 <__cxa_atexit@plt+0x3f5c40> │ │ │ │ - mvnseq pc, #80, 28 @ 0x500 │ │ │ │ + b 40207c <__cxa_atexit@plt+0x3f5c98> │ │ │ │ + mvnseq pc, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 402258 <__cxa_atexit@plt+0x3f5e74> │ │ │ │ + bhi 4022b0 <__cxa_atexit@plt+0x3f5ecc> │ │ │ │ mov r2, r5 │ │ │ │ add r1, r9, r9, lsr #31 │ │ │ │ str r8, [r2, #-8]! │ │ │ │ bic r0, r1, #1 │ │ │ │ cmp r9, r0 │ │ │ │ str r9, [r2, #4] │ │ │ │ - bne 402224 <__cxa_atexit@plt+0x3f5e40> │ │ │ │ - ldr r3, [pc, #92] @ 402268 <__cxa_atexit@plt+0x3f5e84> │ │ │ │ + bne 40227c <__cxa_atexit@plt+0x3f5e98> │ │ │ │ + ldr r3, [pc, #92] @ 4022c0 <__cxa_atexit@plt+0x3f5edc> │ │ │ │ asr r1, r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r8 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ cmp r9, #1 │ │ │ │ - bne 402238 <__cxa_atexit@plt+0x3f5e54> │ │ │ │ + bne 402290 <__cxa_atexit@plt+0x3f5eac> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #48] @ 402270 <__cxa_atexit@plt+0x3f5e8c> │ │ │ │ + ldr r2, [pc, #48] @ 4022c8 <__cxa_atexit@plt+0x3f5ee4> │ │ │ │ asr r1, r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r8 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #12] @ 40226c <__cxa_atexit@plt+0x3f5e88> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #12] @ 4022c4 <__cxa_atexit@plt+0x3f5ee0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - mvnseq pc, #212, 26 @ 0x3500 │ │ │ │ + mvnseq pc, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - mvnseq pc, #172, 26 @ 0x2b00 │ │ │ │ + mvnseq pc, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, r2, r2, lsr #31 │ │ │ │ bic r1, r3, #1 │ │ │ │ cmp r2, r1 │ │ │ │ - bne 4022ac <__cxa_atexit@plt+0x3f5ec8> │ │ │ │ - ldr r2, [pc, #64] @ 4022e0 <__cxa_atexit@plt+0x3f5efc> │ │ │ │ + bne 402304 <__cxa_atexit@plt+0x3f5f20> │ │ │ │ + ldr r2, [pc, #64] @ 402338 <__cxa_atexit@plt+0x3f5f54> │ │ │ │ asr r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 4022d0 <__cxa_atexit@plt+0x3f5eec> │ │ │ │ + b 402328 <__cxa_atexit@plt+0x3f5f44> │ │ │ │ cmp r2, #1 │ │ │ │ - bne 4022bc <__cxa_atexit@plt+0x3f5ed8> │ │ │ │ + bne 402314 <__cxa_atexit@plt+0x3f5f30> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #24] @ 4022dc <__cxa_atexit@plt+0x3f5ef8> │ │ │ │ + ldr r2, [pc, #24] @ 402334 <__cxa_atexit@plt+0x3f5f50> │ │ │ │ asr r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r7 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xffffffd8 │ │ │ │ - mvnseq pc, #52, 26 @ 0xd00 │ │ │ │ + mvnseq pc, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 402318 <__cxa_atexit@plt+0x3f5f34> │ │ │ │ + bhi 402370 <__cxa_atexit@plt+0x3f5f8c> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, fp │ │ │ │ - b 402024 <__cxa_atexit@plt+0x3f5c40> │ │ │ │ - ldr r7, [pc, #12] @ 40232c <__cxa_atexit@plt+0x3f5f48> │ │ │ │ + b 40207c <__cxa_atexit@plt+0x3f5c98> │ │ │ │ + ldr r7, [pc, #12] @ 402384 <__cxa_atexit@plt+0x3f5fa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #248, 24 @ 0xf800 │ │ │ │ + mvnseq pc, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40235c <__cxa_atexit@plt+0x3f5f78> │ │ │ │ - ldr r5, [pc, #28] @ 40236c <__cxa_atexit@plt+0x3f5f88> │ │ │ │ + bhi 4023b4 <__cxa_atexit@plt+0x3f5fd0> │ │ │ │ + ldr r5, [pc, #28] @ 4023c4 <__cxa_atexit@plt+0x3f5fe0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ - ldr r7, [pc, #12] @ 402370 <__cxa_atexit@plt+0x3f5f8c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ + ldr r7, [pc, #12] @ 4023c8 <__cxa_atexit@plt+0x3f5fe4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq pc, #216, 24 @ 0xd800 │ │ │ │ + mvnseq pc, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4023a8 <__cxa_atexit@plt+0x3f5fc4> │ │ │ │ - ldr r2, [pc, #28] @ 4023b4 <__cxa_atexit@plt+0x3f5fd0> │ │ │ │ + bcc 402400 <__cxa_atexit@plt+0x3f601c> │ │ │ │ + ldr r2, [pc, #28] @ 40240c <__cxa_atexit@plt+0x3f6028> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldrteq sl, [r6], #-1984 @ 0xfffff840 │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldrteq sl, [r6], #-1896 @ 0xfffff898 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 402434 <__cxa_atexit@plt+0x3f6050> │ │ │ │ - ldr r7, [pc, #132] @ 40245c <__cxa_atexit@plt+0x3f6078> │ │ │ │ + bhi 40248c <__cxa_atexit@plt+0x3f60a8> │ │ │ │ + ldr r7, [pc, #132] @ 4024b4 <__cxa_atexit@plt+0x3f60d0> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 402424 <__cxa_atexit@plt+0x3f6040> │ │ │ │ + beq 40247c <__cxa_atexit@plt+0x3f6098> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 402444 <__cxa_atexit@plt+0x3f6060> │ │ │ │ + bcc 40249c <__cxa_atexit@plt+0x3f60b8> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r3, [pc, #96] @ 402460 <__cxa_atexit@plt+0x3f607c> │ │ │ │ + ldr r3, [pc, #96] @ 4024b8 <__cxa_atexit@plt+0x3f60d4> │ │ │ │ cmp r7, #0 │ │ │ │ clzne r7, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ moveq r7, #32 │ │ │ │ ldr r0, [r5] │ │ │ │ rsb r7, r7, #31 │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 402464 <__cxa_atexit@plt+0x3f6080> │ │ │ │ + ldr r7, [pc, #40] @ 4024bc <__cxa_atexit@plt+0x3f60d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrteq sl, [r6], #-1872 @ 0xfffff8b0 │ │ │ │ - mvnseq pc, #4, 24 @ 0x400 │ │ │ │ + ldrteq sl, [r6], #-1784 @ 0xfffff908 │ │ │ │ + mvnseq pc, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4024b0 <__cxa_atexit@plt+0x3f60cc> │ │ │ │ + bcc 402508 <__cxa_atexit@plt+0x3f6124> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #44] @ 4024bc <__cxa_atexit@plt+0x3f60d8> │ │ │ │ + ldr r2, [pc, #44] @ 402514 <__cxa_atexit@plt+0x3f6130> │ │ │ │ cmp r7, #0 │ │ │ │ clzne r7, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ moveq r7, #32 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ rsb r7, r7, #31 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ - ldrteq sl, [r6], #-1728 @ 0xfffff940 │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ + ldrteq sl, [r6], #-1640 @ 0xfffff998 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40253c <__cxa_atexit@plt+0x3f6158> │ │ │ │ - ldr r7, [pc, #132] @ 402564 <__cxa_atexit@plt+0x3f6180> │ │ │ │ + bhi 402594 <__cxa_atexit@plt+0x3f61b0> │ │ │ │ + ldr r7, [pc, #132] @ 4025bc <__cxa_atexit@plt+0x3f61d8> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 40252c <__cxa_atexit@plt+0x3f6148> │ │ │ │ + beq 402584 <__cxa_atexit@plt+0x3f61a0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 40254c <__cxa_atexit@plt+0x3f6168> │ │ │ │ + bcc 4025a4 <__cxa_atexit@plt+0x3f61c0> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r3, [pc, #96] @ 402568 <__cxa_atexit@plt+0x3f6184> │ │ │ │ + ldr r3, [pc, #96] @ 4025c0 <__cxa_atexit@plt+0x3f61dc> │ │ │ │ cmp r7, #0 │ │ │ │ clzne r7, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ moveq r7, #32 │ │ │ │ ldr r0, [r5] │ │ │ │ rsb r7, r7, #31 │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 40256c <__cxa_atexit@plt+0x3f6188> │ │ │ │ + ldr r7, [pc, #40] @ 4025c4 <__cxa_atexit@plt+0x3f61e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrteq sl, [r6], #-1608 @ 0xfffff9b8 │ │ │ │ - mvnseq pc, #0, 22 │ │ │ │ + ldrteq sl, [r6], #-1520 @ 0xfffffa10 │ │ │ │ + mvnseq pc, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4025b8 <__cxa_atexit@plt+0x3f61d4> │ │ │ │ + bcc 402610 <__cxa_atexit@plt+0x3f622c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #44] @ 4025c4 <__cxa_atexit@plt+0x3f61e0> │ │ │ │ + ldr r2, [pc, #44] @ 40261c <__cxa_atexit@plt+0x3f6238> │ │ │ │ cmp r7, #0 │ │ │ │ clzne r7, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ moveq r7, #32 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ rsb r7, r7, #31 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ - ldrteq sl, [r6], #-1464 @ 0xfffffa48 │ │ │ │ - mvnseq pc, #56, 22 @ 0xe000 │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ + ldrteq sl, [r6], #-1376 @ 0xfffffaa0 │ │ │ │ + mvnseq pc, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 402628 <__cxa_atexit@plt+0x3f6244> │ │ │ │ + bhi 402680 <__cxa_atexit@plt+0x3f629c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7ef200 <__cxa_atexit@plt+0x7e2e1c> │ │ │ │ + bl 7d6448 <__cxa_atexit@plt+0x7ca064> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 402620 <__cxa_atexit@plt+0x3f623c> │ │ │ │ - ldr r3, [pc, #52] @ 402630 <__cxa_atexit@plt+0x3f624c> │ │ │ │ - ldr r9, [pc, #52] @ 402634 <__cxa_atexit@plt+0x3f6250> │ │ │ │ - ldr r2, [pc, #52] @ 402638 <__cxa_atexit@plt+0x3f6254> │ │ │ │ + beq 402678 <__cxa_atexit@plt+0x3f6294> │ │ │ │ + ldr r3, [pc, #52] @ 402688 <__cxa_atexit@plt+0x3f62a4> │ │ │ │ + ldr r9, [pc, #52] @ 40268c <__cxa_atexit@plt+0x3f62a8> │ │ │ │ + ldr r2, [pc, #52] @ 402690 <__cxa_atexit@plt+0x3f62ac> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 7ef228 <__cxa_atexit@plt+0x7e2e44> │ │ │ │ + b 7d6470 <__cxa_atexit@plt+0x7ca08c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #220, 20 @ 0xdc000 │ │ │ │ - mvnseq pc, #236, 20 @ 0xec000 │ │ │ │ - ldrteq sl, [r6], #-1036 @ 0xfffffbf4 │ │ │ │ - mvnseq pc, #212, 20 @ 0xd4000 │ │ │ │ + mvnseq pc, #132, 20 @ 0x84000 │ │ │ │ + mvnseq pc, #148, 20 @ 0x94000 │ │ │ │ + ldrteq sl, [r6], #-948 @ 0xfffffc4c │ │ │ │ + mvnseq pc, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4026d0 <__cxa_atexit@plt+0x3f62ec> │ │ │ │ - ldr r7, [pc, #152] @ 4026f8 <__cxa_atexit@plt+0x3f6314> │ │ │ │ + bhi 402728 <__cxa_atexit@plt+0x3f6344> │ │ │ │ + ldr r7, [pc, #152] @ 402750 <__cxa_atexit@plt+0x3f636c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 4026ac <__cxa_atexit@plt+0x3f62c8> │ │ │ │ + beq 402704 <__cxa_atexit@plt+0x3f6320> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 4026e0 <__cxa_atexit@plt+0x3f62fc> │ │ │ │ + bcc 402738 <__cxa_atexit@plt+0x3f6354> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #1 │ │ │ │ - blt 4026bc <__cxa_atexit@plt+0x3f62d8> │ │ │ │ - ldr r3, [pc, #120] @ 402708 <__cxa_atexit@plt+0x3f6324> │ │ │ │ + blt 402714 <__cxa_atexit@plt+0x3f6330> │ │ │ │ + ldr r3, [pc, #120] @ 402760 <__cxa_atexit@plt+0x3f637c> │ │ │ │ clz r7, r7 │ │ │ │ eor r7, r7, #31 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 4026fc <__cxa_atexit@plt+0x3f6318> │ │ │ │ - ldr r0, [pc, #56] @ 402700 <__cxa_atexit@plt+0x3f631c> │ │ │ │ + ldr r7, [pc, #56] @ 402754 <__cxa_atexit@plt+0x3f6370> │ │ │ │ + ldr r0, [pc, #56] @ 402758 <__cxa_atexit@plt+0x3f6374> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 402704 <__cxa_atexit@plt+0x3f6320> │ │ │ │ + ldr r7, [pc, #44] @ 40275c <__cxa_atexit@plt+0x3f6378> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvnseq pc, #84, 20 @ 0x54000 │ │ │ │ - mvnseq pc, #80, 20 @ 0x50000 │ │ │ │ - mvnseq pc, #80, 20 @ 0x50000 │ │ │ │ - ldrteq sl, [r6], #-1216 @ 0xfffffb40 │ │ │ │ - mvnseq pc, #8, 20 @ 0x8000 │ │ │ │ + mvnseq pc, #252, 18 @ 0x3f0000 │ │ │ │ + mvnseq pc, #248, 18 @ 0x3e0000 │ │ │ │ + mvnseq pc, #248, 18 @ 0x3e0000 │ │ │ │ + ldrteq sl, [r6], #-1128 @ 0xfffffb98 │ │ │ │ + mvnseq pc, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 402770 <__cxa_atexit@plt+0x3f638c> │ │ │ │ + bcc 4027c8 <__cxa_atexit@plt+0x3f63e4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #1 │ │ │ │ - blt 402758 <__cxa_atexit@plt+0x3f6374> │ │ │ │ - ldr r2, [pc, #76] @ 402788 <__cxa_atexit@plt+0x3f63a4> │ │ │ │ + blt 4027b0 <__cxa_atexit@plt+0x3f63cc> │ │ │ │ + ldr r2, [pc, #76] @ 4027e0 <__cxa_atexit@plt+0x3f63fc> │ │ │ │ clz r7, r7 │ │ │ │ eor r7, r7, #31 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 402780 <__cxa_atexit@plt+0x3f639c> │ │ │ │ - ldr r0, [pc, #32] @ 402784 <__cxa_atexit@plt+0x3f63a0> │ │ │ │ + ldr r7, [pc, #32] @ 4027d8 <__cxa_atexit@plt+0x3f63f4> │ │ │ │ + ldr r0, [pc, #32] @ 4027dc <__cxa_atexit@plt+0x3f63f8> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ - mvnseq pc, #180, 18 @ 0x2d0000 │ │ │ │ - mvnseq pc, #176, 18 @ 0x2c0000 │ │ │ │ - ldrteq sl, [r6], #-1044 @ 0xfffffbec │ │ │ │ - mvnseq pc, #236, 18 @ 0x3b0000 │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ + mvnseq pc, #92, 18 @ 0x170000 │ │ │ │ + mvnseq pc, #88, 18 @ 0x160000 │ │ │ │ + ldrteq sl, [r6], #-956 @ 0xfffffc44 │ │ │ │ + mvnseq pc, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 4027ec <__cxa_atexit@plt+0x3f6408> │ │ │ │ + bhi 402844 <__cxa_atexit@plt+0x3f6460> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7ef200 <__cxa_atexit@plt+0x7e2e1c> │ │ │ │ + bl 7d6448 <__cxa_atexit@plt+0x7ca064> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4027e4 <__cxa_atexit@plt+0x3f6400> │ │ │ │ - ldr r3, [pc, #52] @ 4027f4 <__cxa_atexit@plt+0x3f6410> │ │ │ │ - ldr r9, [pc, #52] @ 4027f8 <__cxa_atexit@plt+0x3f6414> │ │ │ │ - ldr r2, [pc, #52] @ 4027fc <__cxa_atexit@plt+0x3f6418> │ │ │ │ + beq 40283c <__cxa_atexit@plt+0x3f6458> │ │ │ │ + ldr r3, [pc, #52] @ 40284c <__cxa_atexit@plt+0x3f6468> │ │ │ │ + ldr r9, [pc, #52] @ 402850 <__cxa_atexit@plt+0x3f646c> │ │ │ │ + ldr r2, [pc, #52] @ 402854 <__cxa_atexit@plt+0x3f6470> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 7ef228 <__cxa_atexit@plt+0x7e2e44> │ │ │ │ + b 7d6470 <__cxa_atexit@plt+0x7ca08c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #144, 18 @ 0x240000 │ │ │ │ - mvnseq pc, #160, 18 @ 0x280000 │ │ │ │ - ldrteq sl, [r6], #-584 @ 0xfffffdb8 │ │ │ │ - mvnseq pc, #136, 18 @ 0x220000 │ │ │ │ + mvnseq pc, #56, 18 @ 0xe0000 │ │ │ │ + mvnseq pc, #72, 18 @ 0x120000 │ │ │ │ + ldrteq sl, [r6], #-496 @ 0xfffffe10 │ │ │ │ + mvnseq pc, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 402894 <__cxa_atexit@plt+0x3f64b0> │ │ │ │ - ldr r7, [pc, #152] @ 4028bc <__cxa_atexit@plt+0x3f64d8> │ │ │ │ + bhi 4028ec <__cxa_atexit@plt+0x3f6508> │ │ │ │ + ldr r7, [pc, #152] @ 402914 <__cxa_atexit@plt+0x3f6530> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 402870 <__cxa_atexit@plt+0x3f648c> │ │ │ │ + beq 4028c8 <__cxa_atexit@plt+0x3f64e4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 4028a4 <__cxa_atexit@plt+0x3f64c0> │ │ │ │ + bcc 4028fc <__cxa_atexit@plt+0x3f6518> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 402880 <__cxa_atexit@plt+0x3f649c> │ │ │ │ - ldr r3, [pc, #120] @ 4028cc <__cxa_atexit@plt+0x3f64e8> │ │ │ │ + beq 4028d8 <__cxa_atexit@plt+0x3f64f4> │ │ │ │ + ldr r3, [pc, #120] @ 402924 <__cxa_atexit@plt+0x3f6540> │ │ │ │ clz r7, r7 │ │ │ │ eor r7, r7, #31 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 4028c0 <__cxa_atexit@plt+0x3f64dc> │ │ │ │ - ldr r0, [pc, #56] @ 4028c4 <__cxa_atexit@plt+0x3f64e0> │ │ │ │ + ldr r7, [pc, #56] @ 402918 <__cxa_atexit@plt+0x3f6534> │ │ │ │ + ldr r0, [pc, #56] @ 40291c <__cxa_atexit@plt+0x3f6538> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 4028c8 <__cxa_atexit@plt+0x3f64e4> │ │ │ │ + ldr r7, [pc, #44] @ 402920 <__cxa_atexit@plt+0x3f653c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - mvnseq pc, #8, 18 @ 0x20000 │ │ │ │ - mvnseq pc, #4, 18 @ 0x10000 │ │ │ │ - mvnseq pc, #4, 18 @ 0x10000 │ │ │ │ - ldrteq sl, [r6], #-764 @ 0xfffffd04 │ │ │ │ - mvnseq pc, #188, 16 @ 0xbc0000 │ │ │ │ + mvnseq pc, #176, 16 @ 0xb00000 │ │ │ │ + mvnseq pc, #172, 16 @ 0xac0000 │ │ │ │ + mvnseq pc, #172, 16 @ 0xac0000 │ │ │ │ + ldrteq sl, [r6], #-676 @ 0xfffffd5c │ │ │ │ + mvnseq pc, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 402934 <__cxa_atexit@plt+0x3f6550> │ │ │ │ + bcc 40298c <__cxa_atexit@plt+0x3f65a8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 40291c <__cxa_atexit@plt+0x3f6538> │ │ │ │ - ldr r2, [pc, #76] @ 40294c <__cxa_atexit@plt+0x3f6568> │ │ │ │ + beq 402974 <__cxa_atexit@plt+0x3f6590> │ │ │ │ + ldr r2, [pc, #76] @ 4029a4 <__cxa_atexit@plt+0x3f65c0> │ │ │ │ clz r7, r7 │ │ │ │ eor r7, r7, #31 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 402944 <__cxa_atexit@plt+0x3f6560> │ │ │ │ - ldr r0, [pc, #32] @ 402948 <__cxa_atexit@plt+0x3f6564> │ │ │ │ + ldr r7, [pc, #32] @ 40299c <__cxa_atexit@plt+0x3f65b8> │ │ │ │ + ldr r0, [pc, #32] @ 4029a0 <__cxa_atexit@plt+0x3f65bc> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ - mvnseq pc, #104, 16 @ 0x680000 │ │ │ │ - mvnseq pc, #100, 16 @ 0x640000 │ │ │ │ - ldrteq sl, [r6], #-592 @ 0xfffffdb0 │ │ │ │ - mvnseq pc, #160, 16 @ 0xa00000 │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ + mvnseq pc, #16, 16 @ 0x100000 │ │ │ │ + mvnseq pc, #12, 16 @ 0xc0000 │ │ │ │ + ldrteq sl, [r6], #-504 @ 0xfffffe08 │ │ │ │ + mvnseq pc, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 4029b0 <__cxa_atexit@plt+0x3f65cc> │ │ │ │ + bhi 402a08 <__cxa_atexit@plt+0x3f6624> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7ef200 <__cxa_atexit@plt+0x7e2e1c> │ │ │ │ + bl 7d6448 <__cxa_atexit@plt+0x7ca064> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4029a8 <__cxa_atexit@plt+0x3f65c4> │ │ │ │ - ldr r3, [pc, #52] @ 4029b8 <__cxa_atexit@plt+0x3f65d4> │ │ │ │ - ldr r9, [pc, #52] @ 4029bc <__cxa_atexit@plt+0x3f65d8> │ │ │ │ - ldr r2, [pc, #52] @ 4029c0 <__cxa_atexit@plt+0x3f65dc> │ │ │ │ + beq 402a00 <__cxa_atexit@plt+0x3f661c> │ │ │ │ + ldr r3, [pc, #52] @ 402a10 <__cxa_atexit@plt+0x3f662c> │ │ │ │ + ldr r9, [pc, #52] @ 402a14 <__cxa_atexit@plt+0x3f6630> │ │ │ │ + ldr r2, [pc, #52] @ 402a18 <__cxa_atexit@plt+0x3f6634> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 7ef228 <__cxa_atexit@plt+0x7e2e44> │ │ │ │ + b 7d6470 <__cxa_atexit@plt+0x7ca08c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #68, 16 @ 0x440000 │ │ │ │ - mvnseq pc, #84, 16 @ 0x540000 │ │ │ │ - ldrteq sl, [r6], #-132 @ 0xffffff7c │ │ │ │ - mvnseq pc, #60, 16 @ 0x3c0000 │ │ │ │ + mvnseq pc, #236, 14 @ 0x3b00000 │ │ │ │ + mvnseq pc, #252, 14 @ 0x3f00000 │ │ │ │ + ldrteq sl, [r6], #-44 @ 0xffffffd4 │ │ │ │ + mvnseq pc, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 402a10 <__cxa_atexit@plt+0x3f662c> │ │ │ │ - ldr r3, [pc, #124] @ 402a64 <__cxa_atexit@plt+0x3f6680> │ │ │ │ + beq 402a68 <__cxa_atexit@plt+0x3f6684> │ │ │ │ + ldr r3, [pc, #124] @ 402abc <__cxa_atexit@plt+0x3f66d8> │ │ │ │ cmp r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ - beq 402a5c <__cxa_atexit@plt+0x3f6678> │ │ │ │ + beq 402ab4 <__cxa_atexit@plt+0x3f66d0> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #0 │ │ │ │ - ble 402a58 <__cxa_atexit@plt+0x3f6674> │ │ │ │ + ble 402ab0 <__cxa_atexit@plt+0x3f66cc> │ │ │ │ ldr r0, [r5] │ │ │ │ clz r7, r7 │ │ │ │ eor r7, r7, #31 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ lsrs r7, r7, #2 │ │ │ │ - beq 402a4c <__cxa_atexit@plt+0x3f6668> │ │ │ │ + beq 402aa4 <__cxa_atexit@plt+0x3f66c0> │ │ │ │ sub r7, r7, #1 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ mov r2, #31 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ orr r7, r2, r7, lsl #5 │ │ │ │ cmp r3, #0 │ │ │ │ clzne r3, r3 │ │ │ │ @@ -1038749,2983 +1038771,2983 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #32, 16 @ 0x200000 │ │ │ │ - mvnseq pc, #168, 14 @ 0x2a00000 │ │ │ │ + mvnseq pc, #200, 14 @ 0x3200000 │ │ │ │ + mvnseq pc, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 402b3c <__cxa_atexit@plt+0x3f6758> │ │ │ │ - ldr r7, [pc, #192] @ 402b50 <__cxa_atexit@plt+0x3f676c> │ │ │ │ + bhi 402b94 <__cxa_atexit@plt+0x3f67b0> │ │ │ │ + ldr r7, [pc, #192] @ 402ba8 <__cxa_atexit@plt+0x3f67c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ands r7, r8, #3 │ │ │ │ - beq 402adc <__cxa_atexit@plt+0x3f66f8> │ │ │ │ - ldr r3, [pc, #176] @ 402b54 <__cxa_atexit@plt+0x3f6770> │ │ │ │ + beq 402b34 <__cxa_atexit@plt+0x3f6750> │ │ │ │ + ldr r3, [pc, #176] @ 402bac <__cxa_atexit@plt+0x3f67c8> │ │ │ │ cmp r7, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 402ae8 <__cxa_atexit@plt+0x3f6704> │ │ │ │ - ldr r3, [pc, #160] @ 402b58 <__cxa_atexit@plt+0x3f6774> │ │ │ │ + beq 402b40 <__cxa_atexit@plt+0x3f675c> │ │ │ │ + ldr r3, [pc, #160] @ 402bb0 <__cxa_atexit@plt+0x3f67cc> │ │ │ │ cmp r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ - beq 402b28 <__cxa_atexit@plt+0x3f6744> │ │ │ │ + beq 402b80 <__cxa_atexit@plt+0x3f679c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #1 │ │ │ │ - blt 402b30 <__cxa_atexit@plt+0x3f674c> │ │ │ │ + blt 402b88 <__cxa_atexit@plt+0x3f67a4> │ │ │ │ clz r7, r7 │ │ │ │ eor r7, r7, #31 │ │ │ │ - b 402b24 <__cxa_atexit@plt+0x3f6740> │ │ │ │ + b 402b7c <__cxa_atexit@plt+0x3f6798> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ lsrs r7, r7, #2 │ │ │ │ - beq 402b20 <__cxa_atexit@plt+0x3f673c> │ │ │ │ + beq 402b78 <__cxa_atexit@plt+0x3f6794> │ │ │ │ sub r7, r7, #1 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ mov r2, #31 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ orr r7, r2, r7, lsl #5 │ │ │ │ cmp r3, #0 │ │ │ │ clzne r3, r3 │ │ │ │ moveq r3, #32 │ │ │ │ sub r7, r7, r3 │ │ │ │ - b 402b24 <__cxa_atexit@plt+0x3f6740> │ │ │ │ + b 402b7c <__cxa_atexit@plt+0x3f6798> │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 402b5c <__cxa_atexit@plt+0x3f6778> │ │ │ │ + ldr r7, [pc, #24] @ 402bb4 <__cxa_atexit@plt+0x3f67d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - mvnseq pc, #80, 14 @ 0x1400000 │ │ │ │ - mvnseq pc, #216, 12 @ 0xd800000 │ │ │ │ - mvnseq pc, #180, 12 @ 0xb400000 │ │ │ │ + mvnseq pc, #248, 12 @ 0xf800000 │ │ │ │ + mvnseq pc, #128, 12 @ 0x8000000 │ │ │ │ + mvnseq pc, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [pc, #144] @ 402c08 <__cxa_atexit@plt+0x3f6824> │ │ │ │ + ldr r7, [pc, #144] @ 402c60 <__cxa_atexit@plt+0x3f687c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 402bb4 <__cxa_atexit@plt+0x3f67d0> │ │ │ │ - ldr r2, [pc, #124] @ 402c0c <__cxa_atexit@plt+0x3f6828> │ │ │ │ + beq 402c0c <__cxa_atexit@plt+0x3f6828> │ │ │ │ + ldr r2, [pc, #124] @ 402c64 <__cxa_atexit@plt+0x3f6880> │ │ │ │ cmp r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ - beq 402bf4 <__cxa_atexit@plt+0x3f6810> │ │ │ │ + beq 402c4c <__cxa_atexit@plt+0x3f6868> │ │ │ │ ldr r7, [r3, #3] │ │ │ │ cmp r7, #1 │ │ │ │ - blt 402bfc <__cxa_atexit@plt+0x3f6818> │ │ │ │ + blt 402c54 <__cxa_atexit@plt+0x3f6870> │ │ │ │ clz r7, r7 │ │ │ │ eor r7, r7, #31 │ │ │ │ - b 402bf0 <__cxa_atexit@plt+0x3f680c> │ │ │ │ + b 402c48 <__cxa_atexit@plt+0x3f6864> │ │ │ │ ldr r3, [r3, #2] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ lsrs r7, r7, #2 │ │ │ │ - beq 402bec <__cxa_atexit@plt+0x3f6808> │ │ │ │ + beq 402c44 <__cxa_atexit@plt+0x3f6860> │ │ │ │ sub r7, r7, #1 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ mov r2, #31 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ orr r7, r2, r7, lsl #5 │ │ │ │ cmp r3, #0 │ │ │ │ clzne r3, r3 │ │ │ │ moveq r3, #32 │ │ │ │ sub r7, r7, r3 │ │ │ │ - b 402bf0 <__cxa_atexit@plt+0x3f680c> │ │ │ │ + b 402c48 <__cxa_atexit@plt+0x3f6864> │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r2] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - mvnseq pc, #120, 12 @ 0x7800000 │ │ │ │ + mvnseq pc, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 402c44 <__cxa_atexit@plt+0x3f6860> │ │ │ │ - ldr r2, [pc, #40] @ 402c5c <__cxa_atexit@plt+0x3f6878> │ │ │ │ + bcc 402c9c <__cxa_atexit@plt+0x3f68b8> │ │ │ │ + ldr r2, [pc, #40] @ 402cb4 <__cxa_atexit@plt+0x3f68d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 402c60 <__cxa_atexit@plt+0x3f687c> │ │ │ │ + ldr r3, [pc, #20] @ 402cb8 <__cxa_atexit@plt+0x3f68d4> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldrteq r9, [r6], #-3876 @ 0xfffff0dc │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldrteq r9, [r6], #-3788 @ 0xfffff134 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq pc, #12, 12 @ 0xc00000 │ │ │ │ + mvnseq pc, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 402cc4 <__cxa_atexit@plt+0x3f68e0> │ │ │ │ + bhi 402d1c <__cxa_atexit@plt+0x3f6938> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7ef200 <__cxa_atexit@plt+0x7e2e1c> │ │ │ │ + bl 7d6448 <__cxa_atexit@plt+0x7ca064> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 402cbc <__cxa_atexit@plt+0x3f68d8> │ │ │ │ - ldr r3, [pc, #52] @ 402ccc <__cxa_atexit@plt+0x3f68e8> │ │ │ │ - ldr r9, [pc, #52] @ 402cd0 <__cxa_atexit@plt+0x3f68ec> │ │ │ │ - ldr r2, [pc, #52] @ 402cd4 <__cxa_atexit@plt+0x3f68f0> │ │ │ │ + beq 402d14 <__cxa_atexit@plt+0x3f6930> │ │ │ │ + ldr r3, [pc, #52] @ 402d24 <__cxa_atexit@plt+0x3f6940> │ │ │ │ + ldr r9, [pc, #52] @ 402d28 <__cxa_atexit@plt+0x3f6944> │ │ │ │ + ldr r2, [pc, #52] @ 402d2c <__cxa_atexit@plt+0x3f6948> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 7ef228 <__cxa_atexit@plt+0x7e2e44> │ │ │ │ + b 7d6470 <__cxa_atexit@plt+0x7ca08c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #176, 10 @ 0x2c000000 │ │ │ │ - mvnseq pc, #192, 10 @ 0x30000000 │ │ │ │ - ldrteq r9, [r6], #-3440 @ 0xfffff290 │ │ │ │ - mvnseq pc, #168, 10 @ 0x2a000000 │ │ │ │ + mvnseq pc, #88, 10 @ 0x16000000 │ │ │ │ + mvnseq pc, #104, 10 @ 0x1a000000 │ │ │ │ + ldrteq r9, [r6], #-3352 @ 0xfffff2e8 │ │ │ │ + mvnseq pc, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 402d64 <__cxa_atexit@plt+0x3f6980> │ │ │ │ - ldr r7, [pc, #120] @ 402d78 <__cxa_atexit@plt+0x3f6994> │ │ │ │ + bhi 402dbc <__cxa_atexit@plt+0x3f69d8> │ │ │ │ + ldr r7, [pc, #120] @ 402dd0 <__cxa_atexit@plt+0x3f69ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ands r7, r8, #3 │ │ │ │ - beq 402d20 <__cxa_atexit@plt+0x3f693c> │ │ │ │ + beq 402d78 <__cxa_atexit@plt+0x3f6994> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 402d2c <__cxa_atexit@plt+0x3f6948> │ │ │ │ - ldr r7, [pc, #108] @ 402d88 <__cxa_atexit@plt+0x3f69a4> │ │ │ │ + bne 402d84 <__cxa_atexit@plt+0x3f69a0> │ │ │ │ + ldr r7, [pc, #108] @ 402de0 <__cxa_atexit@plt+0x3f69fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 402d40 <__cxa_atexit@plt+0x3f695c> │ │ │ │ + b 402d98 <__cxa_atexit@plt+0x3f69b4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 402d4c <__cxa_atexit@plt+0x3f6968> │ │ │ │ - ldr r7, [pc, #60] @ 402d7c <__cxa_atexit@plt+0x3f6998> │ │ │ │ + beq 402da4 <__cxa_atexit@plt+0x3f69c0> │ │ │ │ + ldr r7, [pc, #60] @ 402dd4 <__cxa_atexit@plt+0x3f69f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #44] @ 402d80 <__cxa_atexit@plt+0x3f699c> │ │ │ │ - ldr r0, [pc, #44] @ 402d84 <__cxa_atexit@plt+0x3f69a0> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #44] @ 402dd8 <__cxa_atexit@plt+0x3f69f4> │ │ │ │ + ldr r0, [pc, #44] @ 402ddc <__cxa_atexit@plt+0x3f69f8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 402d8c <__cxa_atexit@plt+0x3f69a8> │ │ │ │ + ldr r7, [pc, #32] @ 402de4 <__cxa_atexit@plt+0x3f6a00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - mvnseq pc, #48, 10 @ 0xc000000 │ │ │ │ - mvnseq pc, #44, 10 @ 0xb000000 │ │ │ │ + mvnseq pc, #216, 8 @ 0xd8000000 │ │ │ │ + mvnseq pc, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - mvnseq pc, #40, 10 @ 0xa000000 │ │ │ │ - mvnseq pc, #244, 8 @ 0xf4000000 │ │ │ │ + mvnseq pc, #208, 8 @ 0xd0000000 │ │ │ │ + mvnseq pc, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 402db4 <__cxa_atexit@plt+0x3f69d0> │ │ │ │ - ldr r3, [pc, #72] @ 402df8 <__cxa_atexit@plt+0x3f6a14> │ │ │ │ + bne 402e0c <__cxa_atexit@plt+0x3f6a28> │ │ │ │ + ldr r3, [pc, #72] @ 402e50 <__cxa_atexit@plt+0x3f6a6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 402dc8 <__cxa_atexit@plt+0x3f69e4> │ │ │ │ + b 402e20 <__cxa_atexit@plt+0x3f6a3c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 402dd4 <__cxa_atexit@plt+0x3f69f0> │ │ │ │ - ldr r3, [pc, #36] @ 402dec <__cxa_atexit@plt+0x3f6a08> │ │ │ │ + beq 402e2c <__cxa_atexit@plt+0x3f6a48> │ │ │ │ + ldr r3, [pc, #36] @ 402e44 <__cxa_atexit@plt+0x3f6a60> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #20] @ 402df0 <__cxa_atexit@plt+0x3f6a0c> │ │ │ │ - ldr r0, [pc, #20] @ 402df4 <__cxa_atexit@plt+0x3f6a10> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #20] @ 402e48 <__cxa_atexit@plt+0x3f6a64> │ │ │ │ + ldr r0, [pc, #20] @ 402e4c <__cxa_atexit@plt+0x3f6a68> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - mvnseq pc, #168, 8 @ 0xa8000000 │ │ │ │ - mvnseq pc, #164, 8 @ 0xa4000000 │ │ │ │ + mvnseq pc, #80, 8 @ 0x50000000 │ │ │ │ + mvnseq pc, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 402e30 <__cxa_atexit@plt+0x3f6a4c> │ │ │ │ - ldr r2, [pc, #28] @ 402e3c <__cxa_atexit@plt+0x3f6a58> │ │ │ │ + bcc 402e88 <__cxa_atexit@plt+0x3f6aa4> │ │ │ │ + ldr r2, [pc, #28] @ 402e94 <__cxa_atexit@plt+0x3f6ab0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldrteq r9, [r6], #-3384 @ 0xfffff2c8 │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldrteq r9, [r6], #-3296 @ 0xfffff320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 402e74 <__cxa_atexit@plt+0x3f6a90> │ │ │ │ - ldr r2, [pc, #28] @ 402e80 <__cxa_atexit@plt+0x3f6a9c> │ │ │ │ + bcc 402ecc <__cxa_atexit@plt+0x3f6ae8> │ │ │ │ + ldr r2, [pc, #28] @ 402ed8 <__cxa_atexit@plt+0x3f6af4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldrteq r9, [r6], #-3316 @ 0xfffff30c │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldrteq r9, [r6], #-3228 @ 0xfffff364 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 402ee8 <__cxa_atexit@plt+0x3f6b04> │ │ │ │ + bhi 402f40 <__cxa_atexit@plt+0x3f6b5c> │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - bne 402ebc <__cxa_atexit@plt+0x3f6ad8> │ │ │ │ - ldr r3, [pc, #72] @ 402efc <__cxa_atexit@plt+0x3f6b18> │ │ │ │ + bne 402f14 <__cxa_atexit@plt+0x3f6b30> │ │ │ │ + ldr r3, [pc, #72] @ 402f54 <__cxa_atexit@plt+0x3f6b70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ cmp r3, #10 │ │ │ │ - bcs 402ed4 <__cxa_atexit@plt+0x3f6af0> │ │ │ │ + bcs 402f2c <__cxa_atexit@plt+0x3f6b48> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ - bcs 402eac <__cxa_atexit@plt+0x3f6ac8> │ │ │ │ + bcs 402f04 <__cxa_atexit@plt+0x3f6b20> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #8] @ 402ef8 <__cxa_atexit@plt+0x3f6b14> │ │ │ │ + ldr r7, [pc, #8] @ 402f50 <__cxa_atexit@plt+0x3f6b6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #200, 6 @ 0x20000003 │ │ │ │ + mvnseq pc, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - mvnseq pc, #180, 6 @ 0xd0000002 │ │ │ │ + mvnseq pc, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 402f4c <__cxa_atexit@plt+0x3f6b68> │ │ │ │ - ldr r2, [pc, #48] @ 402f58 <__cxa_atexit@plt+0x3f6b74> │ │ │ │ - ldr r1, [pc, #48] @ 402f5c <__cxa_atexit@plt+0x3f6b78> │ │ │ │ - ldr r0, [pc, #48] @ 402f60 <__cxa_atexit@plt+0x3f6b7c> │ │ │ │ + bcc 402fa4 <__cxa_atexit@plt+0x3f6bc0> │ │ │ │ + ldr r2, [pc, #48] @ 402fb0 <__cxa_atexit@plt+0x3f6bcc> │ │ │ │ + ldr r1, [pc, #48] @ 402fb4 <__cxa_atexit@plt+0x3f6bd0> │ │ │ │ + ldr r0, [pc, #48] @ 402fb8 <__cxa_atexit@plt+0x3f6bd4> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq pc, #112, 6 @ 0xc0000001 │ │ │ │ - ldrteq sl, [r6], #-620 @ 0xfffffd94 │ │ │ │ - mvnseq pc, #80, 6 @ 0x40000001 │ │ │ │ + mvnseq pc, #24, 6 @ 0x60000000 │ │ │ │ + ldrteq sl, [r6], #-532 @ 0xfffffdec │ │ │ │ + mvnseq pc, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 402f90 <__cxa_atexit@plt+0x3f6bac> │ │ │ │ - ldr r2, [pc, #24] @ 402f94 <__cxa_atexit@plt+0x3f6bb0> │ │ │ │ + ldr r3, [pc, #24] @ 402fe8 <__cxa_atexit@plt+0x3f6c04> │ │ │ │ + ldr r2, [pc, #24] @ 402fec <__cxa_atexit@plt+0x3f6c08> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvnseq pc, #40, 6 @ 0xa0000000 │ │ │ │ - mvnseq pc, #28, 6 @ 0x70000000 │ │ │ │ + mvnseq pc, #208, 4 │ │ │ │ + mvnseq pc, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 402fb8 <__cxa_atexit@plt+0x3f6bd4> │ │ │ │ + ldr r3, [pc, #12] @ 403010 <__cxa_atexit@plt+0x3f6c2c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq pc, #248, 4 @ 0x8000000f │ │ │ │ + mvnseq pc, #160, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 403034 <__cxa_atexit@plt+0x3f6c50> │ │ │ │ - beq 40304c <__cxa_atexit@plt+0x3f6c68> │ │ │ │ - ldr r2, [pc, #284] @ 4030f8 <__cxa_atexit@plt+0x3f6d14> │ │ │ │ + bmi 40308c <__cxa_atexit@plt+0x3f6ca8> │ │ │ │ + beq 4030a4 <__cxa_atexit@plt+0x3f6cc0> │ │ │ │ + ldr r2, [pc, #284] @ 403150 <__cxa_atexit@plt+0x3f6d6c> │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r2], #-16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 4030d0 <__cxa_atexit@plt+0x3f6cec> │ │ │ │ - ldr r0, [pc, #256] @ 4030fc <__cxa_atexit@plt+0x3f6d18> │ │ │ │ + bhi 403128 <__cxa_atexit@plt+0x3f6d44> │ │ │ │ + ldr r0, [pc, #256] @ 403154 <__cxa_atexit@plt+0x3f6d70> │ │ │ │ mov r1, r5 │ │ │ │ tst r7, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r9, r0, #1 │ │ │ │ str r9, [r1, #-12]! │ │ │ │ str r7, [r1, #4] │ │ │ │ - bne 403070 <__cxa_atexit@plt+0x3f6c8c> │ │ │ │ - ldr r3, [pc, #232] @ 403104 <__cxa_atexit@plt+0x3f6d20> │ │ │ │ + bne 4030c8 <__cxa_atexit@plt+0x3f6ce4> │ │ │ │ + ldr r3, [pc, #232] @ 40315c <__cxa_atexit@plt+0x3f6d78> │ │ │ │ lsr r2, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #220] @ 403118 <__cxa_atexit@plt+0x3f6d34> │ │ │ │ - ldr r0, [pc, #220] @ 40311c <__cxa_atexit@plt+0x3f6d38> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #220] @ 403170 <__cxa_atexit@plt+0x3f6d8c> │ │ │ │ + ldr r0, [pc, #220] @ 403174 <__cxa_atexit@plt+0x3f6d90> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #188] @ 403110 <__cxa_atexit@plt+0x3f6d2c> │ │ │ │ + ldr r7, [pc, #188] @ 403168 <__cxa_atexit@plt+0x3f6d84> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #184] @ 403114 <__cxa_atexit@plt+0x3f6d30> │ │ │ │ + ldr r3, [pc, #184] @ 40316c <__cxa_atexit@plt+0x3f6d88> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 4030a0 <__cxa_atexit@plt+0x3f6cbc> │ │ │ │ + bne 4030f8 <__cxa_atexit@plt+0x3f6d14> │ │ │ │ ldr r7, [r0, #4] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 4030c0 <__cxa_atexit@plt+0x3f6cdc> │ │ │ │ - ldr r7, [pc, #152] @ 403124 <__cxa_atexit@plt+0x3f6d40> │ │ │ │ + beq 403118 <__cxa_atexit@plt+0x3f6d34> │ │ │ │ + ldr r7, [pc, #152] @ 40317c <__cxa_atexit@plt+0x3f6d98> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r3, [pc, #120] @ 403120 <__cxa_atexit@plt+0x3f6d3c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r3, [pc, #120] @ 403178 <__cxa_atexit@plt+0x3f6d94> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #56] @ 403100 <__cxa_atexit@plt+0x3f6d1c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #56] @ 403158 <__cxa_atexit@plt+0x3f6d74> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - ldr r5, [pc, #48] @ 403108 <__cxa_atexit@plt+0x3f6d24> │ │ │ │ - ldr r2, [pc, #48] @ 40310c <__cxa_atexit@plt+0x3f6d28> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + ldr r5, [pc, #48] @ 403160 <__cxa_atexit@plt+0x3f6d7c> │ │ │ │ + ldr r2, [pc, #48] @ 403164 <__cxa_atexit@plt+0x3f6d80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r9, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - mvnseq pc, #176, 4 │ │ │ │ - ldrteq sl, [r6], #-1392 @ 0xfffffa90 │ │ │ │ + mvnseq pc, #88, 4 @ 0x80000005 │ │ │ │ + ldrteq sl, [r6], #-1304 @ 0xfffffae8 │ │ │ │ @ instruction: 0xfffff25c │ │ │ │ - mvnseq pc, #212, 2 @ 0x35 │ │ │ │ - mvnseq lr, #84, 30 @ 0x150 │ │ │ │ + mvnseq pc, #124, 2 │ │ │ │ + mvnseq lr, #252, 28 @ 0xfc0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - mvnseq lr, #144, 30 @ 0x240 │ │ │ │ - mvnseq lr, #160, 30 @ 0x280 │ │ │ │ - mvnseq lr, #156, 30 @ 0x270 │ │ │ │ + mvnseq lr, #56, 30 @ 0xe0 │ │ │ │ + mvnseq lr, #72, 30 @ 0x120 │ │ │ │ + mvnseq lr, #68, 30 @ 0x110 │ │ │ │ @ instruction: 0xfffff240 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - mvnseq pc, #140, 2 @ 0x23 │ │ │ │ + mvnseq pc, #52, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 403158 <__cxa_atexit@plt+0x3f6d74> │ │ │ │ - ldr r3, [pc, #56] @ 403184 <__cxa_atexit@plt+0x3f6da0> │ │ │ │ + bne 4031b0 <__cxa_atexit@plt+0x3f6dcc> │ │ │ │ + ldr r3, [pc, #56] @ 4031dc <__cxa_atexit@plt+0x3f6df8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #10 │ │ │ │ - bcs 403170 <__cxa_atexit@plt+0x3f6d8c> │ │ │ │ + bcs 4031c8 <__cxa_atexit@plt+0x3f6de4> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ - bcs 403144 <__cxa_atexit@plt+0x3f6d60> │ │ │ │ + bcs 40319c <__cxa_atexit@plt+0x3f6db8> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - mvnseq pc, #44, 2 │ │ │ │ + mvnseq pc, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4031b0 <__cxa_atexit@plt+0x3f6dcc> │ │ │ │ - ldr r3, [pc, #60] @ 4031e8 <__cxa_atexit@plt+0x3f6e04> │ │ │ │ + bne 403208 <__cxa_atexit@plt+0x3f6e24> │ │ │ │ + ldr r3, [pc, #60] @ 403240 <__cxa_atexit@plt+0x3f6e5c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 4031c4 <__cxa_atexit@plt+0x3f6de0> │ │ │ │ + b 40321c <__cxa_atexit@plt+0x3f6e38> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4031d0 <__cxa_atexit@plt+0x3f6dec> │ │ │ │ - ldr r3, [pc, #28] @ 4031e0 <__cxa_atexit@plt+0x3f6dfc> │ │ │ │ + beq 403228 <__cxa_atexit@plt+0x3f6e44> │ │ │ │ + ldr r3, [pc, #28] @ 403238 <__cxa_atexit@plt+0x3f6e54> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 4031e4 <__cxa_atexit@plt+0x3f6e00> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40323c <__cxa_atexit@plt+0x3f6e58> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldrteq sl, [r6], #-1120 @ 0xfffffba0 │ │ │ │ + ldrteq sl, [r6], #-1032 @ 0xfffffbf8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq pc, #200 @ 0xc8 │ │ │ │ + mvnseq pc, #112 @ 0x70 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #116] @ 403278 <__cxa_atexit@plt+0x3f6e94> │ │ │ │ + ldr r7, [pc, #116] @ 4032d0 <__cxa_atexit@plt+0x3f6eec> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 403268 <__cxa_atexit@plt+0x3f6e84> │ │ │ │ + bhi 4032c0 <__cxa_atexit@plt+0x3f6edc> │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - bne 403238 <__cxa_atexit@plt+0x3f6e54> │ │ │ │ - ldr r7, [pc, #84] @ 403280 <__cxa_atexit@plt+0x3f6e9c> │ │ │ │ + bne 403290 <__cxa_atexit@plt+0x3f6eac> │ │ │ │ + ldr r7, [pc, #84] @ 4032d8 <__cxa_atexit@plt+0x3f6ef4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #10 │ │ │ │ - bcs 403250 <__cxa_atexit@plt+0x3f6e6c> │ │ │ │ + bcs 4032a8 <__cxa_atexit@plt+0x3f6ec4> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ - bcs 403224 <__cxa_atexit@plt+0x3f6e40> │ │ │ │ + bcs 40327c <__cxa_atexit@plt+0x3f6e98> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 40327c <__cxa_atexit@plt+0x3f6e98> │ │ │ │ + ldr r7, [pc, #12] @ 4032d4 <__cxa_atexit@plt+0x3f6ef0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq pc, #72 @ 0x48 │ │ │ │ + mvnseq lr, #240, 30 @ 0x3c0 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #24 │ │ │ │ + mvnseq lr, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #116] @ 403328 <__cxa_atexit@plt+0x3f6f44> │ │ │ │ + ldr r7, [pc, #116] @ 403380 <__cxa_atexit@plt+0x3f6f9c> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 403318 <__cxa_atexit@plt+0x3f6f34> │ │ │ │ + bhi 403370 <__cxa_atexit@plt+0x3f6f8c> │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - bne 4032e8 <__cxa_atexit@plt+0x3f6f04> │ │ │ │ - ldr r7, [pc, #84] @ 403330 <__cxa_atexit@plt+0x3f6f4c> │ │ │ │ + bne 403340 <__cxa_atexit@plt+0x3f6f5c> │ │ │ │ + ldr r7, [pc, #84] @ 403388 <__cxa_atexit@plt+0x3f6fa4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #10 │ │ │ │ - bcs 403300 <__cxa_atexit@plt+0x3f6f1c> │ │ │ │ + bcs 403358 <__cxa_atexit@plt+0x3f6f74> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ - bcs 4032d4 <__cxa_atexit@plt+0x3f6ef0> │ │ │ │ + bcs 40332c <__cxa_atexit@plt+0x3f6f48> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 40332c <__cxa_atexit@plt+0x3f6f48> │ │ │ │ + ldr r7, [pc, #12] @ 403384 <__cxa_atexit@plt+0x3f6fa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq lr, #152, 30 @ 0x260 │ │ │ │ + mvnseq lr, #64, 30 @ 0x100 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #100, 30 @ 0x190 │ │ │ │ + mvnseq lr, #12, 30 @ 0x30 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4033c8 <__cxa_atexit@plt+0x3f6fe4> │ │ │ │ + bhi 403420 <__cxa_atexit@plt+0x3f703c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4033d0 <__cxa_atexit@plt+0x3f6fec> │ │ │ │ + bcc 403428 <__cxa_atexit@plt+0x3f7044> │ │ │ │ cmp r8, #10 │ │ │ │ - bcs 40338c <__cxa_atexit@plt+0x3f6fa8> │ │ │ │ + bcs 4033e4 <__cxa_atexit@plt+0x3f7000> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ cmp r8, #100 @ 0x64 │ │ │ │ - bcs 4033a0 <__cxa_atexit@plt+0x3f6fbc> │ │ │ │ + bcs 4033f8 <__cxa_atexit@plt+0x3f7014> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #72] @ 4033f0 <__cxa_atexit@plt+0x3f700c> │ │ │ │ - ldr r1, [pc, #72] @ 4033f4 <__cxa_atexit@plt+0x3f7010> │ │ │ │ + ldr r2, [pc, #72] @ 403448 <__cxa_atexit@plt+0x3f7064> │ │ │ │ + ldr r1, [pc, #72] @ 40344c <__cxa_atexit@plt+0x3f7068> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ stmib r6, {r1, r8} │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ mov r3, r6 │ │ │ │ - b 4033d8 <__cxa_atexit@plt+0x3f6ff4> │ │ │ │ + b 403430 <__cxa_atexit@plt+0x3f704c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 4033ec <__cxa_atexit@plt+0x3f7008> │ │ │ │ + ldr r7, [pc, #12] @ 403444 <__cxa_atexit@plt+0x3f7060> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #244, 28 @ 0xf40 │ │ │ │ + mvnseq lr, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrteq sl, [r6], #-868 @ 0xfffffc9c │ │ │ │ - mvnseq lr, #188, 28 @ 0xbc0 │ │ │ │ + ldrteq sl, [r6], #-780 @ 0xfffffcf4 │ │ │ │ + mvnseq lr, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 403444 <__cxa_atexit@plt+0x3f7060> │ │ │ │ - ldr r2, [pc, #48] @ 403450 <__cxa_atexit@plt+0x3f706c> │ │ │ │ - ldr r1, [pc, #48] @ 403454 <__cxa_atexit@plt+0x3f7070> │ │ │ │ - ldr r0, [pc, #48] @ 403458 <__cxa_atexit@plt+0x3f7074> │ │ │ │ + bcc 40349c <__cxa_atexit@plt+0x3f70b8> │ │ │ │ + ldr r2, [pc, #48] @ 4034a8 <__cxa_atexit@plt+0x3f70c4> │ │ │ │ + ldr r1, [pc, #48] @ 4034ac <__cxa_atexit@plt+0x3f70c8> │ │ │ │ + ldr r0, [pc, #48] @ 4034b0 <__cxa_atexit@plt+0x3f70cc> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq lr, #120, 28 @ 0x780 │ │ │ │ - ldrteq r9, [r6], #-3444 @ 0xfffff28c │ │ │ │ - mvnseq lr, #88, 28 @ 0x580 │ │ │ │ + mvnseq lr, #32, 28 @ 0x200 │ │ │ │ + ldrteq r9, [r6], #-3356 @ 0xfffff2e4 │ │ │ │ + mvnseq lr, #0, 28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 403488 <__cxa_atexit@plt+0x3f70a4> │ │ │ │ - ldr r2, [pc, #24] @ 40348c <__cxa_atexit@plt+0x3f70a8> │ │ │ │ + ldr r3, [pc, #24] @ 4034e0 <__cxa_atexit@plt+0x3f70fc> │ │ │ │ + ldr r2, [pc, #24] @ 4034e4 <__cxa_atexit@plt+0x3f7100> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvnseq lr, #48, 28 @ 0x300 │ │ │ │ - mvnseq lr, #36, 28 @ 0x240 │ │ │ │ + mvnseq lr, #216, 26 @ 0x3600 │ │ │ │ + mvnseq lr, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 4034b0 <__cxa_atexit@plt+0x3f70cc> │ │ │ │ + ldr r3, [pc, #12] @ 403508 <__cxa_atexit@plt+0x3f7124> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq lr, #0, 28 │ │ │ │ + mvnseq lr, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 40352c <__cxa_atexit@plt+0x3f7148> │ │ │ │ - beq 403544 <__cxa_atexit@plt+0x3f7160> │ │ │ │ - ldr r2, [pc, #284] @ 4035f0 <__cxa_atexit@plt+0x3f720c> │ │ │ │ + bmi 403584 <__cxa_atexit@plt+0x3f71a0> │ │ │ │ + beq 40359c <__cxa_atexit@plt+0x3f71b8> │ │ │ │ + ldr r2, [pc, #284] @ 403648 <__cxa_atexit@plt+0x3f7264> │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r2], #-16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 4035c8 <__cxa_atexit@plt+0x3f71e4> │ │ │ │ - ldr r0, [pc, #256] @ 4035f4 <__cxa_atexit@plt+0x3f7210> │ │ │ │ + bhi 403620 <__cxa_atexit@plt+0x3f723c> │ │ │ │ + ldr r0, [pc, #256] @ 40364c <__cxa_atexit@plt+0x3f7268> │ │ │ │ mov r1, r5 │ │ │ │ tst r7, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r9, r0, #1 │ │ │ │ str r9, [r1, #-12]! │ │ │ │ str r7, [r1, #4] │ │ │ │ - bne 403568 <__cxa_atexit@plt+0x3f7184> │ │ │ │ - ldr r3, [pc, #232] @ 4035fc <__cxa_atexit@plt+0x3f7218> │ │ │ │ + bne 4035c0 <__cxa_atexit@plt+0x3f71dc> │ │ │ │ + ldr r3, [pc, #232] @ 403654 <__cxa_atexit@plt+0x3f7270> │ │ │ │ lsr r2, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #220] @ 403610 <__cxa_atexit@plt+0x3f722c> │ │ │ │ - ldr r0, [pc, #220] @ 403614 <__cxa_atexit@plt+0x3f7230> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #220] @ 403668 <__cxa_atexit@plt+0x3f7284> │ │ │ │ + ldr r0, [pc, #220] @ 40366c <__cxa_atexit@plt+0x3f7288> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #188] @ 403608 <__cxa_atexit@plt+0x3f7224> │ │ │ │ + ldr r7, [pc, #188] @ 403660 <__cxa_atexit@plt+0x3f727c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #184] @ 40360c <__cxa_atexit@plt+0x3f7228> │ │ │ │ + ldr r3, [pc, #184] @ 403664 <__cxa_atexit@plt+0x3f7280> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 403598 <__cxa_atexit@plt+0x3f71b4> │ │ │ │ + bne 4035f0 <__cxa_atexit@plt+0x3f720c> │ │ │ │ ldr r7, [r0, #4] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 4035b8 <__cxa_atexit@plt+0x3f71d4> │ │ │ │ - ldr r7, [pc, #152] @ 40361c <__cxa_atexit@plt+0x3f7238> │ │ │ │ + beq 403610 <__cxa_atexit@plt+0x3f722c> │ │ │ │ + ldr r7, [pc, #152] @ 403674 <__cxa_atexit@plt+0x3f7290> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r3, [pc, #120] @ 403618 <__cxa_atexit@plt+0x3f7234> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r3, [pc, #120] @ 403670 <__cxa_atexit@plt+0x3f728c> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #56] @ 4035f8 <__cxa_atexit@plt+0x3f7214> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #56] @ 403650 <__cxa_atexit@plt+0x3f726c> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - ldr r5, [pc, #48] @ 403600 <__cxa_atexit@plt+0x3f721c> │ │ │ │ - ldr r2, [pc, #48] @ 403604 <__cxa_atexit@plt+0x3f7220> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + ldr r5, [pc, #48] @ 403658 <__cxa_atexit@plt+0x3f7274> │ │ │ │ + ldr r2, [pc, #48] @ 40365c <__cxa_atexit@plt+0x3f7278> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r9, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - mvnseq lr, #184, 26 @ 0x2e00 │ │ │ │ - ldrteq sl, [r6], #-120 @ 0xffffff88 │ │ │ │ + mvnseq lr, #96, 26 @ 0x1800 │ │ │ │ + ldrteq sl, [r6], #-32 @ 0xffffffe0 │ │ │ │ @ instruction: 0xffffed64 │ │ │ │ - mvnseq lr, #220, 24 @ 0xdc00 │ │ │ │ - mvnseq lr, #92, 20 @ 0x5c000 │ │ │ │ + mvnseq lr, #132, 24 @ 0x8400 │ │ │ │ + mvnseq lr, #4, 20 @ 0x4000 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - mvnseq lr, #152, 20 @ 0x98000 │ │ │ │ - mvnseq lr, #168, 20 @ 0xa8000 │ │ │ │ - mvnseq lr, #164, 20 @ 0xa4000 │ │ │ │ + mvnseq lr, #64, 20 @ 0x40000 │ │ │ │ + mvnseq lr, #80, 20 @ 0x50000 │ │ │ │ + mvnseq lr, #76, 20 @ 0x4c000 │ │ │ │ @ instruction: 0xffffed48 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ - mvnseq lr, #148, 24 @ 0x9400 │ │ │ │ + mvnseq lr, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r3, r7, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 403698 <__cxa_atexit@plt+0x3f72b4> │ │ │ │ + bhi 4036f0 <__cxa_atexit@plt+0x3f730c> │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r8, [r7] │ │ │ │ - bne 40366c <__cxa_atexit@plt+0x3f7288> │ │ │ │ - ldr r5, [pc, #80] @ 4036ac <__cxa_atexit@plt+0x3f72c8> │ │ │ │ + bne 4036c4 <__cxa_atexit@plt+0x3f72e0> │ │ │ │ + ldr r5, [pc, #80] @ 403704 <__cxa_atexit@plt+0x3f7320> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7, #-4]! │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ cmp r3, #10 │ │ │ │ - bcs 403684 <__cxa_atexit@plt+0x3f72a0> │ │ │ │ + bcs 4036dc <__cxa_atexit@plt+0x3f72f8> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ - bcs 403654 <__cxa_atexit@plt+0x3f7270> │ │ │ │ + bcs 4036ac <__cxa_atexit@plt+0x3f72c8> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #8] @ 4036a8 <__cxa_atexit@plt+0x3f72c4> │ │ │ │ + ldr r7, [pc, #8] @ 403700 <__cxa_atexit@plt+0x3f731c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #24, 24 @ 0x1800 │ │ │ │ + mvnseq lr, #192, 22 @ 0x30000 │ │ │ │ @ instruction: 0xfffff8ac │ │ │ │ - mvnseq lr, #4, 24 @ 0x400 │ │ │ │ + mvnseq lr, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4036d8 <__cxa_atexit@plt+0x3f72f4> │ │ │ │ - ldr r3, [pc, #60] @ 403710 <__cxa_atexit@plt+0x3f732c> │ │ │ │ + bne 403730 <__cxa_atexit@plt+0x3f734c> │ │ │ │ + ldr r3, [pc, #60] @ 403768 <__cxa_atexit@plt+0x3f7384> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 4036ec <__cxa_atexit@plt+0x3f7308> │ │ │ │ + b 403744 <__cxa_atexit@plt+0x3f7360> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4036f8 <__cxa_atexit@plt+0x3f7314> │ │ │ │ - ldr r3, [pc, #28] @ 403708 <__cxa_atexit@plt+0x3f7324> │ │ │ │ + beq 403750 <__cxa_atexit@plt+0x3f736c> │ │ │ │ + ldr r3, [pc, #28] @ 403760 <__cxa_atexit@plt+0x3f737c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40370c <__cxa_atexit@plt+0x3f7328> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 403764 <__cxa_atexit@plt+0x3f7380> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldrteq r9, [r6], #-3896 @ 0xfffff0c8 │ │ │ │ + ldrteq r9, [r6], #-3808 @ 0xfffff120 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq lr, #160, 22 @ 0x28000 │ │ │ │ + mvnseq lr, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #116] @ 4037a0 <__cxa_atexit@plt+0x3f73bc> │ │ │ │ + ldr r7, [pc, #116] @ 4037f8 <__cxa_atexit@plt+0x3f7414> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 403790 <__cxa_atexit@plt+0x3f73ac> │ │ │ │ + bhi 4037e8 <__cxa_atexit@plt+0x3f7404> │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - bne 403760 <__cxa_atexit@plt+0x3f737c> │ │ │ │ - ldr r7, [pc, #84] @ 4037a8 <__cxa_atexit@plt+0x3f73c4> │ │ │ │ + bne 4037b8 <__cxa_atexit@plt+0x3f73d4> │ │ │ │ + ldr r7, [pc, #84] @ 403800 <__cxa_atexit@plt+0x3f741c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #10 │ │ │ │ - bcs 403778 <__cxa_atexit@plt+0x3f7394> │ │ │ │ + bcs 4037d0 <__cxa_atexit@plt+0x3f73ec> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ - bcs 40374c <__cxa_atexit@plt+0x3f7368> │ │ │ │ + bcs 4037a4 <__cxa_atexit@plt+0x3f73c0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4037a4 <__cxa_atexit@plt+0x3f73c0> │ │ │ │ + ldr r7, [pc, #12] @ 4037fc <__cxa_atexit@plt+0x3f7418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq lr, #32, 22 @ 0x8000 │ │ │ │ + mvnseq lr, #200, 20 @ 0xc8000 │ │ │ │ @ instruction: 0xfffff7b4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #240, 20 @ 0xf0000 │ │ │ │ + mvnseq lr, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #116] @ 403850 <__cxa_atexit@plt+0x3f746c> │ │ │ │ + ldr r7, [pc, #116] @ 4038a8 <__cxa_atexit@plt+0x3f74c4> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 403840 <__cxa_atexit@plt+0x3f745c> │ │ │ │ + bhi 403898 <__cxa_atexit@plt+0x3f74b4> │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - bne 403810 <__cxa_atexit@plt+0x3f742c> │ │ │ │ - ldr r7, [pc, #84] @ 403858 <__cxa_atexit@plt+0x3f7474> │ │ │ │ + bne 403868 <__cxa_atexit@plt+0x3f7484> │ │ │ │ + ldr r7, [pc, #84] @ 4038b0 <__cxa_atexit@plt+0x3f74cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #10 │ │ │ │ - bcs 403828 <__cxa_atexit@plt+0x3f7444> │ │ │ │ + bcs 403880 <__cxa_atexit@plt+0x3f749c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ - bcs 4037fc <__cxa_atexit@plt+0x3f7418> │ │ │ │ + bcs 403854 <__cxa_atexit@plt+0x3f7470> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 403854 <__cxa_atexit@plt+0x3f7470> │ │ │ │ + ldr r7, [pc, #12] @ 4038ac <__cxa_atexit@plt+0x3f74c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq lr, #112, 20 @ 0x70000 │ │ │ │ + mvnseq lr, #24, 20 @ 0x18000 │ │ │ │ @ instruction: 0xfffff704 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #60, 20 @ 0x3c000 │ │ │ │ + mvnseq lr, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 4038c8 <__cxa_atexit@plt+0x3f74e4> │ │ │ │ + bhi 403920 <__cxa_atexit@plt+0x3f753c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4038d0 <__cxa_atexit@plt+0x3f74ec> │ │ │ │ - ldr r2, [pc, #64] @ 4038ec <__cxa_atexit@plt+0x3f7508> │ │ │ │ - ldr r1, [pc, #64] @ 4038f0 <__cxa_atexit@plt+0x3f750c> │ │ │ │ + bcc 403928 <__cxa_atexit@plt+0x3f7544> │ │ │ │ + ldr r2, [pc, #64] @ 403944 <__cxa_atexit@plt+0x3f7560> │ │ │ │ + ldr r1, [pc, #64] @ 403948 <__cxa_atexit@plt+0x3f7564> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ stmib r3, {r1, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ mov r6, r3 │ │ │ │ - b 4038d8 <__cxa_atexit@plt+0x3f74f4> │ │ │ │ + b 403930 <__cxa_atexit@plt+0x3f754c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 4038e8 <__cxa_atexit@plt+0x3f7504> │ │ │ │ + ldr r7, [pc, #8] @ 403940 <__cxa_atexit@plt+0x3f755c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #0, 20 │ │ │ │ + mvnseq lr, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrteq r9, [r6], #-3684 @ 0xfffff19c │ │ │ │ - mvnseq lr, #192, 18 @ 0x300000 │ │ │ │ + ldrteq r9, [r6], #-3596 @ 0xfffff1f4 │ │ │ │ + mvnseq lr, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 403940 <__cxa_atexit@plt+0x3f755c> │ │ │ │ - ldr r2, [pc, #48] @ 40394c <__cxa_atexit@plt+0x3f7568> │ │ │ │ - ldr r1, [pc, #48] @ 403950 <__cxa_atexit@plt+0x3f756c> │ │ │ │ - ldr r0, [pc, #48] @ 403954 <__cxa_atexit@plt+0x3f7570> │ │ │ │ + bcc 403998 <__cxa_atexit@plt+0x3f75b4> │ │ │ │ + ldr r2, [pc, #48] @ 4039a4 <__cxa_atexit@plt+0x3f75c0> │ │ │ │ + ldr r1, [pc, #48] @ 4039a8 <__cxa_atexit@plt+0x3f75c4> │ │ │ │ + ldr r0, [pc, #48] @ 4039ac <__cxa_atexit@plt+0x3f75c8> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq lr, #124, 18 @ 0x1f0000 │ │ │ │ - ldrteq r9, [r6], #-2168 @ 0xfffff788 │ │ │ │ - mvnseq lr, #92, 18 @ 0x170000 │ │ │ │ + mvnseq lr, #36, 18 @ 0x90000 │ │ │ │ + ldrteq r9, [r6], #-2080 @ 0xfffff7e0 │ │ │ │ + mvnseq lr, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 403984 <__cxa_atexit@plt+0x3f75a0> │ │ │ │ - ldr r2, [pc, #24] @ 403988 <__cxa_atexit@plt+0x3f75a4> │ │ │ │ + ldr r3, [pc, #24] @ 4039dc <__cxa_atexit@plt+0x3f75f8> │ │ │ │ + ldr r2, [pc, #24] @ 4039e0 <__cxa_atexit@plt+0x3f75fc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvnseq lr, #52, 18 @ 0xd0000 │ │ │ │ - mvnseq lr, #40, 18 @ 0xa0000 │ │ │ │ + mvnseq lr, #220, 16 @ 0xdc0000 │ │ │ │ + mvnseq lr, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 4039ac <__cxa_atexit@plt+0x3f75c8> │ │ │ │ + ldr r3, [pc, #12] @ 403a04 <__cxa_atexit@plt+0x3f7620> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq lr, #4, 18 @ 0x10000 │ │ │ │ + mvnseq lr, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 403a28 <__cxa_atexit@plt+0x3f7644> │ │ │ │ - beq 403a40 <__cxa_atexit@plt+0x3f765c> │ │ │ │ - ldr r2, [pc, #284] @ 403aec <__cxa_atexit@plt+0x3f7708> │ │ │ │ + bmi 403a80 <__cxa_atexit@plt+0x3f769c> │ │ │ │ + beq 403a98 <__cxa_atexit@plt+0x3f76b4> │ │ │ │ + ldr r2, [pc, #284] @ 403b44 <__cxa_atexit@plt+0x3f7760> │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r2], #-16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 403ac4 <__cxa_atexit@plt+0x3f76e0> │ │ │ │ - ldr r0, [pc, #256] @ 403af0 <__cxa_atexit@plt+0x3f770c> │ │ │ │ + bhi 403b1c <__cxa_atexit@plt+0x3f7738> │ │ │ │ + ldr r0, [pc, #256] @ 403b48 <__cxa_atexit@plt+0x3f7764> │ │ │ │ mov r1, r5 │ │ │ │ tst r7, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r9, r0, #1 │ │ │ │ str r9, [r1, #-12]! │ │ │ │ str r7, [r1, #4] │ │ │ │ - bne 403a64 <__cxa_atexit@plt+0x3f7680> │ │ │ │ - ldr r3, [pc, #232] @ 403af8 <__cxa_atexit@plt+0x3f7714> │ │ │ │ + bne 403abc <__cxa_atexit@plt+0x3f76d8> │ │ │ │ + ldr r3, [pc, #232] @ 403b50 <__cxa_atexit@plt+0x3f776c> │ │ │ │ lsr r2, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #220] @ 403b0c <__cxa_atexit@plt+0x3f7728> │ │ │ │ - ldr r0, [pc, #220] @ 403b10 <__cxa_atexit@plt+0x3f772c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #220] @ 403b64 <__cxa_atexit@plt+0x3f7780> │ │ │ │ + ldr r0, [pc, #220] @ 403b68 <__cxa_atexit@plt+0x3f7784> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #188] @ 403b04 <__cxa_atexit@plt+0x3f7720> │ │ │ │ + ldr r7, [pc, #188] @ 403b5c <__cxa_atexit@plt+0x3f7778> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #184] @ 403b08 <__cxa_atexit@plt+0x3f7724> │ │ │ │ + ldr r3, [pc, #184] @ 403b60 <__cxa_atexit@plt+0x3f777c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 403a94 <__cxa_atexit@plt+0x3f76b0> │ │ │ │ + bne 403aec <__cxa_atexit@plt+0x3f7708> │ │ │ │ ldr r7, [r0, #4] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 403ab4 <__cxa_atexit@plt+0x3f76d0> │ │ │ │ - ldr r7, [pc, #152] @ 403b18 <__cxa_atexit@plt+0x3f7734> │ │ │ │ + beq 403b0c <__cxa_atexit@plt+0x3f7728> │ │ │ │ + ldr r7, [pc, #152] @ 403b70 <__cxa_atexit@plt+0x3f778c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r3, [pc, #120] @ 403b14 <__cxa_atexit@plt+0x3f7730> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r3, [pc, #120] @ 403b6c <__cxa_atexit@plt+0x3f7788> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #56] @ 403af4 <__cxa_atexit@plt+0x3f7710> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #56] @ 403b4c <__cxa_atexit@plt+0x3f7768> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - ldr r5, [pc, #48] @ 403afc <__cxa_atexit@plt+0x3f7718> │ │ │ │ - ldr r2, [pc, #48] @ 403b00 <__cxa_atexit@plt+0x3f771c> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + ldr r5, [pc, #48] @ 403b54 <__cxa_atexit@plt+0x3f7770> │ │ │ │ + ldr r2, [pc, #48] @ 403b58 <__cxa_atexit@plt+0x3f7774> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r9, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - mvnseq lr, #188, 16 @ 0xbc0000 │ │ │ │ - ldrteq r9, [r6], #-2940 @ 0xfffff484 │ │ │ │ + mvnseq lr, #100, 16 @ 0x640000 │ │ │ │ + ldrteq r9, [r6], #-2852 @ 0xfffff4dc │ │ │ │ @ instruction: 0xffffe868 │ │ │ │ - mvnseq lr, #224, 14 @ 0x3800000 │ │ │ │ - mvnseq lr, #96, 10 @ 0x18000000 │ │ │ │ + mvnseq lr, #136, 14 @ 0x2200000 │ │ │ │ + mvnseq lr, #8, 10 @ 0x2000000 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - mvnseq lr, #156, 10 @ 0x27000000 │ │ │ │ - mvnseq lr, #172, 10 @ 0x2b000000 │ │ │ │ - mvnseq lr, #168, 10 @ 0x2a000000 │ │ │ │ + mvnseq lr, #68, 10 @ 0x11000000 │ │ │ │ + mvnseq lr, #84, 10 @ 0x15000000 │ │ │ │ + mvnseq lr, #80, 10 @ 0x14000000 │ │ │ │ @ instruction: 0xffffe84c │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ - mvnseq lr, #152, 14 @ 0x2600000 │ │ │ │ + mvnseq lr, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r3, r7, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 403b94 <__cxa_atexit@plt+0x3f77b0> │ │ │ │ + bhi 403bec <__cxa_atexit@plt+0x3f7808> │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r8, [r7] │ │ │ │ - bne 403b68 <__cxa_atexit@plt+0x3f7784> │ │ │ │ - ldr r5, [pc, #80] @ 403ba8 <__cxa_atexit@plt+0x3f77c4> │ │ │ │ + bne 403bc0 <__cxa_atexit@plt+0x3f77dc> │ │ │ │ + ldr r5, [pc, #80] @ 403c00 <__cxa_atexit@plt+0x3f781c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7, #-4]! │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ cmp r3, #10 │ │ │ │ - bcs 403b80 <__cxa_atexit@plt+0x3f779c> │ │ │ │ + bcs 403bd8 <__cxa_atexit@plt+0x3f77f4> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ - bcs 403b50 <__cxa_atexit@plt+0x3f776c> │ │ │ │ + bcs 403ba8 <__cxa_atexit@plt+0x3f77c4> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #8] @ 403ba4 <__cxa_atexit@plt+0x3f77c0> │ │ │ │ + ldr r7, [pc, #8] @ 403bfc <__cxa_atexit@plt+0x3f7818> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #28, 14 @ 0x700000 │ │ │ │ + mvnseq lr, #196, 12 @ 0xc400000 │ │ │ │ @ instruction: 0xfffff3b0 │ │ │ │ - mvnseq lr, #8, 14 @ 0x200000 │ │ │ │ + mvnseq lr, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 403bd4 <__cxa_atexit@plt+0x3f77f0> │ │ │ │ - ldr r3, [pc, #60] @ 403c0c <__cxa_atexit@plt+0x3f7828> │ │ │ │ + bne 403c2c <__cxa_atexit@plt+0x3f7848> │ │ │ │ + ldr r3, [pc, #60] @ 403c64 <__cxa_atexit@plt+0x3f7880> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 403be8 <__cxa_atexit@plt+0x3f7804> │ │ │ │ + b 403c40 <__cxa_atexit@plt+0x3f785c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 403bf4 <__cxa_atexit@plt+0x3f7810> │ │ │ │ - ldr r3, [pc, #28] @ 403c04 <__cxa_atexit@plt+0x3f7820> │ │ │ │ + beq 403c4c <__cxa_atexit@plt+0x3f7868> │ │ │ │ + ldr r3, [pc, #28] @ 403c5c <__cxa_atexit@plt+0x3f7878> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 403c08 <__cxa_atexit@plt+0x3f7824> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 403c60 <__cxa_atexit@plt+0x3f787c> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldrteq r9, [r6], #-2620 @ 0xfffff5c4 │ │ │ │ + ldrteq r9, [r6], #-2532 @ 0xfffff61c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq lr, #164, 12 @ 0xa400000 │ │ │ │ + mvnseq lr, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #116] @ 403c9c <__cxa_atexit@plt+0x3f78b8> │ │ │ │ + ldr r7, [pc, #116] @ 403cf4 <__cxa_atexit@plt+0x3f7910> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 403c8c <__cxa_atexit@plt+0x3f78a8> │ │ │ │ + bhi 403ce4 <__cxa_atexit@plt+0x3f7900> │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - bne 403c5c <__cxa_atexit@plt+0x3f7878> │ │ │ │ - ldr r7, [pc, #84] @ 403ca4 <__cxa_atexit@plt+0x3f78c0> │ │ │ │ + bne 403cb4 <__cxa_atexit@plt+0x3f78d0> │ │ │ │ + ldr r7, [pc, #84] @ 403cfc <__cxa_atexit@plt+0x3f7918> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #10 │ │ │ │ - bcs 403c74 <__cxa_atexit@plt+0x3f7890> │ │ │ │ + bcs 403ccc <__cxa_atexit@plt+0x3f78e8> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ - bcs 403c48 <__cxa_atexit@plt+0x3f7864> │ │ │ │ + bcs 403ca0 <__cxa_atexit@plt+0x3f78bc> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 403ca0 <__cxa_atexit@plt+0x3f78bc> │ │ │ │ + ldr r7, [pc, #12] @ 403cf8 <__cxa_atexit@plt+0x3f7914> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq lr, #36, 12 @ 0x2400000 │ │ │ │ + mvnseq lr, #204, 10 @ 0x33000000 │ │ │ │ @ instruction: 0xfffff2b8 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #244, 10 @ 0x3d000000 │ │ │ │ + mvnseq lr, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #116] @ 403d4c <__cxa_atexit@plt+0x3f7968> │ │ │ │ + ldr r7, [pc, #116] @ 403da4 <__cxa_atexit@plt+0x3f79c0> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 403d3c <__cxa_atexit@plt+0x3f7958> │ │ │ │ + bhi 403d94 <__cxa_atexit@plt+0x3f79b0> │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - bne 403d0c <__cxa_atexit@plt+0x3f7928> │ │ │ │ - ldr r7, [pc, #84] @ 403d54 <__cxa_atexit@plt+0x3f7970> │ │ │ │ + bne 403d64 <__cxa_atexit@plt+0x3f7980> │ │ │ │ + ldr r7, [pc, #84] @ 403dac <__cxa_atexit@plt+0x3f79c8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #10 │ │ │ │ - bcs 403d24 <__cxa_atexit@plt+0x3f7940> │ │ │ │ + bcs 403d7c <__cxa_atexit@plt+0x3f7998> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ - bcs 403cf8 <__cxa_atexit@plt+0x3f7914> │ │ │ │ + bcs 403d50 <__cxa_atexit@plt+0x3f796c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 403d50 <__cxa_atexit@plt+0x3f796c> │ │ │ │ + ldr r7, [pc, #12] @ 403da8 <__cxa_atexit@plt+0x3f79c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - mvnseq lr, #116, 10 @ 0x1d000000 │ │ │ │ + mvnseq lr, #28, 10 @ 0x7000000 │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #64, 10 @ 0x10000000 │ │ │ │ + mvnseq lr, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 403db8 <__cxa_atexit@plt+0x3f79d4> │ │ │ │ - ldr r7, [pc, #52] @ 403dcc <__cxa_atexit@plt+0x3f79e8> │ │ │ │ + bhi 403e10 <__cxa_atexit@plt+0x3f7a2c> │ │ │ │ + ldr r7, [pc, #52] @ 403e24 <__cxa_atexit@plt+0x3f7a40> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 403dac <__cxa_atexit@plt+0x3f79c8> │ │ │ │ + beq 403e04 <__cxa_atexit@plt+0x3f7a20> │ │ │ │ mov r7, r8 │ │ │ │ - b 403de0 <__cxa_atexit@plt+0x3f79fc> │ │ │ │ + b 403e38 <__cxa_atexit@plt+0x3f7a54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 403dd0 <__cxa_atexit@plt+0x3f79ec> │ │ │ │ + ldr r7, [pc, #16] @ 403e28 <__cxa_atexit@plt+0x3f7a44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq lr, #36, 10 @ 0x9000000 │ │ │ │ - mvnseq lr, #224, 8 @ 0xe0000000 │ │ │ │ + mvnseq lr, #204, 8 @ 0xcc000000 │ │ │ │ + mvnseq lr, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #212] @ 403ec0 <__cxa_atexit@plt+0x3f7adc> │ │ │ │ + ldr r7, [pc, #212] @ 403f18 <__cxa_atexit@plt+0x3f7b34> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 403e80 <__cxa_atexit@plt+0x3f7a9c> │ │ │ │ + bhi 403ed8 <__cxa_atexit@plt+0x3f7af4> │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - bne 403e20 <__cxa_atexit@plt+0x3f7a3c> │ │ │ │ - ldr r7, [pc, #184] @ 403ecc <__cxa_atexit@plt+0x3f7ae8> │ │ │ │ + bne 403e78 <__cxa_atexit@plt+0x3f7a94> │ │ │ │ + ldr r7, [pc, #184] @ 403f24 <__cxa_atexit@plt+0x3f7b40> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ cmp r3, #10 │ │ │ │ - bcs 403e44 <__cxa_atexit@plt+0x3f7a60> │ │ │ │ + bcs 403e9c <__cxa_atexit@plt+0x3f7ab8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 403e90 <__cxa_atexit@plt+0x3f7aac> │ │ │ │ + bcc 403ee8 <__cxa_atexit@plt+0x3f7b04> │ │ │ │ mov r7, #0 │ │ │ │ - b 403e60 <__cxa_atexit@plt+0x3f7a7c> │ │ │ │ + b 403eb8 <__cxa_atexit@plt+0x3f7ad4> │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ - bcs 403e0c <__cxa_atexit@plt+0x3f7a28> │ │ │ │ + bcs 403e64 <__cxa_atexit@plt+0x3f7a80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 403ea8 <__cxa_atexit@plt+0x3f7ac4> │ │ │ │ + bcc 403f00 <__cxa_atexit@plt+0x3f7b1c> │ │ │ │ mov r7, #1 │ │ │ │ - ldr r2, [pc, #92] @ 403ec4 <__cxa_atexit@plt+0x3f7ae0> │ │ │ │ + ldr r2, [pc, #92] @ 403f1c <__cxa_atexit@plt+0x3f7b38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #4] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 403ec8 <__cxa_atexit@plt+0x3f7ae4> │ │ │ │ + ldr r7, [pc, #64] @ 403f20 <__cxa_atexit@plt+0x3f7b3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #1 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - ldrteq r8, [r6], #-3312 @ 0xfffff310 │ │ │ │ - mvnseq lr, #48, 8 @ 0x30000000 │ │ │ │ + ldrteq r8, [r6], #-3224 @ 0xfffff368 │ │ │ │ + mvnseq lr, #216, 6 @ 0x60000003 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 403f04 <__cxa_atexit@plt+0x3f7b20> │ │ │ │ - ldr r2, [pc, #40] @ 403f1c <__cxa_atexit@plt+0x3f7b38> │ │ │ │ + bcc 403f5c <__cxa_atexit@plt+0x3f7b78> │ │ │ │ + ldr r2, [pc, #40] @ 403f74 <__cxa_atexit@plt+0x3f7b90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 403f20 <__cxa_atexit@plt+0x3f7b3c> │ │ │ │ + ldr r3, [pc, #20] @ 403f78 <__cxa_atexit@plt+0x3f7b94> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldrteq r8, [r6], #-3172 @ 0xfffff39c │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldrteq r8, [r6], #-3084 @ 0xfffff3f4 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq lr, #20, 8 @ 0x14000000 │ │ │ │ + mvnseq lr, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 403f84 <__cxa_atexit@plt+0x3f7ba0> │ │ │ │ + bhi 403fdc <__cxa_atexit@plt+0x3f7bf8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7ef200 <__cxa_atexit@plt+0x7e2e1c> │ │ │ │ + bl 7d6448 <__cxa_atexit@plt+0x7ca064> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 403f7c <__cxa_atexit@plt+0x3f7b98> │ │ │ │ - ldr r3, [pc, #52] @ 403f8c <__cxa_atexit@plt+0x3f7ba8> │ │ │ │ - ldr r9, [pc, #52] @ 403f90 <__cxa_atexit@plt+0x3f7bac> │ │ │ │ - ldr r2, [pc, #52] @ 403f94 <__cxa_atexit@plt+0x3f7bb0> │ │ │ │ + beq 403fd4 <__cxa_atexit@plt+0x3f7bf0> │ │ │ │ + ldr r3, [pc, #52] @ 403fe4 <__cxa_atexit@plt+0x3f7c00> │ │ │ │ + ldr r9, [pc, #52] @ 403fe8 <__cxa_atexit@plt+0x3f7c04> │ │ │ │ + ldr r2, [pc, #52] @ 403fec <__cxa_atexit@plt+0x3f7c08> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 7ef228 <__cxa_atexit@plt+0x7e2e44> │ │ │ │ + b 7d6470 <__cxa_atexit@plt+0x7ca08c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #184, 6 @ 0xe0000002 │ │ │ │ - mvnseq lr, #200, 6 @ 0x20000003 │ │ │ │ - ldrteq r8, [r6], #-2736 @ 0xfffff550 │ │ │ │ - mvnseq lr, #192, 6 │ │ │ │ + mvnseq lr, #96, 6 @ 0x80000001 │ │ │ │ + mvnseq lr, #112, 6 @ 0xc0000001 │ │ │ │ + ldrteq r8, [r6], #-2648 @ 0xfffff5a8 │ │ │ │ + mvnseq lr, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 403fe0 <__cxa_atexit@plt+0x3f7bfc> │ │ │ │ - ldr r7, [pc, #52] @ 403ff4 <__cxa_atexit@plt+0x3f7c10> │ │ │ │ + bhi 404038 <__cxa_atexit@plt+0x3f7c54> │ │ │ │ + ldr r7, [pc, #52] @ 40404c <__cxa_atexit@plt+0x3f7c68> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 403fd4 <__cxa_atexit@plt+0x3f7bf0> │ │ │ │ + beq 40402c <__cxa_atexit@plt+0x3f7c48> │ │ │ │ mov r7, r8 │ │ │ │ - b 404008 <__cxa_atexit@plt+0x3f7c24> │ │ │ │ + b 404060 <__cxa_atexit@plt+0x3f7c7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 403ff8 <__cxa_atexit@plt+0x3f7c14> │ │ │ │ + ldr r7, [pc, #16] @ 404050 <__cxa_atexit@plt+0x3f7c6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq lr, #136, 6 @ 0x20000002 │ │ │ │ - mvnseq lr, #96, 6 @ 0x80000001 │ │ │ │ + mvnseq lr, #48, 6 @ 0xc0000000 │ │ │ │ + mvnseq lr, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 404068 <__cxa_atexit@plt+0x3f7c84> │ │ │ │ - ldr r3, [pc, #372] @ 404190 <__cxa_atexit@plt+0x3f7dac> │ │ │ │ + bne 4040c0 <__cxa_atexit@plt+0x3f7cdc> │ │ │ │ + ldr r3, [pc, #372] @ 4041e8 <__cxa_atexit@plt+0x3f7e04> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2], #-12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 404130 <__cxa_atexit@plt+0x3f7d4c> │ │ │ │ + bhi 404188 <__cxa_atexit@plt+0x3f7da4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 404140 <__cxa_atexit@plt+0x3f7d5c> │ │ │ │ - ldr r2, [pc, #348] @ 4041a4 <__cxa_atexit@plt+0x3f7dc0> │ │ │ │ - ldr r1, [pc, #348] @ 4041a8 <__cxa_atexit@plt+0x3f7dc4> │ │ │ │ + bcc 404198 <__cxa_atexit@plt+0x3f7db4> │ │ │ │ + ldr r2, [pc, #348] @ 4041fc <__cxa_atexit@plt+0x3f7e18> │ │ │ │ + ldr r1, [pc, #348] @ 404200 <__cxa_atexit@plt+0x3f7e1c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ stmib r6, {r1, r8} │ │ │ │ sub r8, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #0 │ │ │ │ - beq 4040c4 <__cxa_atexit@plt+0x3f7ce0> │ │ │ │ - ldr r3, [pc, #252] @ 404178 <__cxa_atexit@plt+0x3f7d94> │ │ │ │ + beq 40411c <__cxa_atexit@plt+0x3f7d38> │ │ │ │ + ldr r3, [pc, #252] @ 4041d0 <__cxa_atexit@plt+0x3f7dec> │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2], #-12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 404154 <__cxa_atexit@plt+0x3f7d70> │ │ │ │ + bhi 4041ac <__cxa_atexit@plt+0x3f7dc8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 40415c <__cxa_atexit@plt+0x3f7d78> │ │ │ │ + bcc 4041b4 <__cxa_atexit@plt+0x3f7dd0> │ │ │ │ cmp r8, #10 │ │ │ │ - bcs 4040dc <__cxa_atexit@plt+0x3f7cf8> │ │ │ │ - ldr r2, [pc, #212] @ 404180 <__cxa_atexit@plt+0x3f7d9c> │ │ │ │ + bcs 404134 <__cxa_atexit@plt+0x3f7d50> │ │ │ │ + ldr r2, [pc, #212] @ 4041d8 <__cxa_atexit@plt+0x3f7df4> │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #188] @ 404188 <__cxa_atexit@plt+0x3f7da4> │ │ │ │ - ldr r0, [pc, #188] @ 40418c <__cxa_atexit@plt+0x3f7da8> │ │ │ │ + ldr r7, [pc, #188] @ 4041e0 <__cxa_atexit@plt+0x3f7dfc> │ │ │ │ + ldr r0, [pc, #188] @ 4041e4 <__cxa_atexit@plt+0x3f7e00> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ sub r2, r3, #3 │ │ │ │ cmp r8, #100 @ 0x64 │ │ │ │ - bcs 404108 <__cxa_atexit@plt+0x3f7d24> │ │ │ │ - ldr r1, [pc, #140] @ 40417c <__cxa_atexit@plt+0x3f7d98> │ │ │ │ + bcs 404160 <__cxa_atexit@plt+0x3f7d7c> │ │ │ │ + ldr r1, [pc, #140] @ 4041d4 <__cxa_atexit@plt+0x3f7df0> │ │ │ │ mov r7, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r1, r7} │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #140] @ 40419c <__cxa_atexit@plt+0x3f7db8> │ │ │ │ - ldr r0, [pc, #140] @ 4041a0 <__cxa_atexit@plt+0x3f7dbc> │ │ │ │ + ldr r1, [pc, #140] @ 4041f4 <__cxa_atexit@plt+0x3f7e10> │ │ │ │ + ldr r0, [pc, #140] @ 4041f8 <__cxa_atexit@plt+0x3f7e14> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ stmib r6, {r0, r8} │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #92] @ 404194 <__cxa_atexit@plt+0x3f7db0> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #92] @ 4041ec <__cxa_atexit@plt+0x3f7e08> │ │ │ │ mov r3, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40416c <__cxa_atexit@plt+0x3f7d88> │ │ │ │ + b 4041c4 <__cxa_atexit@plt+0x3f7de0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #72] @ 404198 <__cxa_atexit@plt+0x3f7db4> │ │ │ │ + ldr r7, [pc, #72] @ 4041f0 <__cxa_atexit@plt+0x3f7e0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40416c <__cxa_atexit@plt+0x3f7d88> │ │ │ │ + b 4041c4 <__cxa_atexit@plt+0x3f7de0> │ │ │ │ mov r3, r6 │ │ │ │ - b 404164 <__cxa_atexit@plt+0x3f7d80> │ │ │ │ + b 4041bc <__cxa_atexit@plt+0x3f7dd8> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 404184 <__cxa_atexit@plt+0x3f7da0> │ │ │ │ + ldr r7, [pc, #24] @ 4041dc <__cxa_atexit@plt+0x3f7df8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - ldrteq r8, [r6], #-2660 @ 0xfffff59c │ │ │ │ - ldrteq r8, [r6], #-2728 @ 0xfffff558 │ │ │ │ - mvnseq lr, #112, 2 │ │ │ │ - mvnseq lr, #128, 4 │ │ │ │ - mvnseq lr, #124, 4 @ 0xc0000007 │ │ │ │ + ldrteq r8, [r6], #-2572 @ 0xfffff5f4 │ │ │ │ + ldrteq r8, [r6], #-2640 @ 0xfffff5b0 │ │ │ │ + mvnseq lr, #24, 2 │ │ │ │ + mvnseq lr, #40, 4 @ 0x80000002 │ │ │ │ + mvnseq lr, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - mvnseq lr, #168, 2 @ 0x2a │ │ │ │ - mvnseq lr, #148, 2 @ 0x25 │ │ │ │ + mvnseq lr, #80, 2 │ │ │ │ + mvnseq lr, #60, 2 │ │ │ │ @ instruction: 0xfffff2ec │ │ │ │ - ldrteq r9, [r6], #-1532 @ 0xfffffa04 │ │ │ │ + ldrteq r9, [r6], #-1444 @ 0xfffffa5c │ │ │ │ @ instruction: 0xfffff8b0 │ │ │ │ - ldrteq r9, [r6], #-1736 @ 0xfffff938 │ │ │ │ + ldrteq r9, [r6], #-1648 @ 0xfffff990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4041e0 <__cxa_atexit@plt+0x3f7dfc> │ │ │ │ - ldr r2, [pc, #28] @ 4041ec <__cxa_atexit@plt+0x3f7e08> │ │ │ │ + bcc 404238 <__cxa_atexit@plt+0x3f7e54> │ │ │ │ + ldr r2, [pc, #28] @ 404244 <__cxa_atexit@plt+0x3f7e60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldrteq r8, [r6], #-2440 @ 0xfffff678 │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldrteq r8, [r6], #-2352 @ 0xfffff6d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 404224 <__cxa_atexit@plt+0x3f7e40> │ │ │ │ - ldr r2, [pc, #28] @ 404230 <__cxa_atexit@plt+0x3f7e4c> │ │ │ │ + bcc 40427c <__cxa_atexit@plt+0x3f7e98> │ │ │ │ + ldr r2, [pc, #28] @ 404288 <__cxa_atexit@plt+0x3f7ea4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldrteq r8, [r6], #-2372 @ 0xfffff6bc │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldrteq r8, [r6], #-2284 @ 0xfffff714 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4042a0 <__cxa_atexit@plt+0x3f7ebc> │ │ │ │ + bhi 4042f8 <__cxa_atexit@plt+0x3f7f14> │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - beq 404290 <__cxa_atexit@plt+0x3f7eac> │ │ │ │ + beq 4042e8 <__cxa_atexit@plt+0x3f7f04> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 404270 <__cxa_atexit@plt+0x3f7e8c> │ │ │ │ + beq 4042c8 <__cxa_atexit@plt+0x3f7ee4> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ cmp r3, #10 │ │ │ │ - bge 40427c <__cxa_atexit@plt+0x3f7e98> │ │ │ │ + bge 4042d4 <__cxa_atexit@plt+0x3f7ef0> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ - bcs 404290 <__cxa_atexit@plt+0x3f7eac> │ │ │ │ + bcs 4042e8 <__cxa_atexit@plt+0x3f7f04> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 4042b4 <__cxa_atexit@plt+0x3f7ed0> │ │ │ │ + ldr r3, [pc, #28] @ 40430c <__cxa_atexit@plt+0x3f7f28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ - ldr r7, [pc, #8] @ 4042b0 <__cxa_atexit@plt+0x3f7ecc> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ + ldr r7, [pc, #8] @ 404308 <__cxa_atexit@plt+0x3f7f24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #220 @ 0xdc │ │ │ │ + mvnseq lr, #132 @ 0x84 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq lr, #200 @ 0xc8 │ │ │ │ + mvnseq lr, #112 @ 0x70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 404304 <__cxa_atexit@plt+0x3f7f20> │ │ │ │ - ldr r2, [pc, #48] @ 404310 <__cxa_atexit@plt+0x3f7f2c> │ │ │ │ - ldr r1, [pc, #48] @ 404314 <__cxa_atexit@plt+0x3f7f30> │ │ │ │ - ldr r0, [pc, #48] @ 404318 <__cxa_atexit@plt+0x3f7f34> │ │ │ │ + bcc 40435c <__cxa_atexit@plt+0x3f7f78> │ │ │ │ + ldr r2, [pc, #48] @ 404368 <__cxa_atexit@plt+0x3f7f84> │ │ │ │ + ldr r1, [pc, #48] @ 40436c <__cxa_atexit@plt+0x3f7f88> │ │ │ │ + ldr r0, [pc, #48] @ 404370 <__cxa_atexit@plt+0x3f7f8c> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq sp, #184, 30 @ 0x2e0 │ │ │ │ - ldrteq r8, [r6], #-3764 @ 0xfffff14c │ │ │ │ - mvnseq lr, #100 @ 0x64 │ │ │ │ + mvnseq sp, #96, 30 @ 0x180 │ │ │ │ + ldrteq r8, [r6], #-3676 @ 0xfffff1a4 │ │ │ │ + mvnseq lr, #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 404348 <__cxa_atexit@plt+0x3f7f64> │ │ │ │ - ldr r2, [pc, #24] @ 40434c <__cxa_atexit@plt+0x3f7f68> │ │ │ │ + ldr r3, [pc, #24] @ 4043a0 <__cxa_atexit@plt+0x3f7fbc> │ │ │ │ + ldr r2, [pc, #24] @ 4043a4 <__cxa_atexit@plt+0x3f7fc0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvnseq sp, #112, 30 @ 0x1c0 │ │ │ │ - mvnseq lr, #48 @ 0x30 │ │ │ │ + mvnseq sp, #24, 30 @ 0x60 │ │ │ │ + mvnseq sp, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 404370 <__cxa_atexit@plt+0x3f7f8c> │ │ │ │ + ldr r3, [pc, #12] @ 4043c8 <__cxa_atexit@plt+0x3f7fe4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq lr, #12 │ │ │ │ + mvnseq sp, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 4043b0 <__cxa_atexit@plt+0x3f7fcc> │ │ │ │ - beq 4043c8 <__cxa_atexit@plt+0x3f7fe4> │ │ │ │ - ldr r3, [pc, #104] @ 4043fc <__cxa_atexit@plt+0x3f8018> │ │ │ │ - ldr r2, [pc, #104] @ 404400 <__cxa_atexit@plt+0x3f801c> │ │ │ │ + bmi 404408 <__cxa_atexit@plt+0x3f8024> │ │ │ │ + beq 404420 <__cxa_atexit@plt+0x3f803c> │ │ │ │ + ldr r3, [pc, #104] @ 404454 <__cxa_atexit@plt+0x3f8070> │ │ │ │ + ldr r2, [pc, #104] @ 404458 <__cxa_atexit@plt+0x3f8074> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 7ef258 <__cxa_atexit@plt+0x7e2e74> │ │ │ │ - ldr r7, [pc, #60] @ 4043f4 <__cxa_atexit@plt+0x3f8010> │ │ │ │ - ldr r0, [pc, #60] @ 4043f8 <__cxa_atexit@plt+0x3f8014> │ │ │ │ + b 7d64a0 <__cxa_atexit@plt+0x7ca0bc> │ │ │ │ + ldr r7, [pc, #60] @ 40444c <__cxa_atexit@plt+0x3f8068> │ │ │ │ + ldr r0, [pc, #60] @ 404450 <__cxa_atexit@plt+0x3f806c> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4043ec <__cxa_atexit@plt+0x3f8008> │ │ │ │ + ldr r7, [pc, #28] @ 404444 <__cxa_atexit@plt+0x3f8060> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #24] @ 4043f0 <__cxa_atexit@plt+0x3f800c> │ │ │ │ + ldr r3, [pc, #24] @ 404448 <__cxa_atexit@plt+0x3f8064> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq sp, #44, 24 @ 0x2c00 │ │ │ │ - mvnseq sp, #60, 24 @ 0x3c00 │ │ │ │ - mvnseq sp, #56, 24 @ 0x3800 │ │ │ │ + mvnseq sp, #212, 22 @ 0x35000 │ │ │ │ + mvnseq sp, #228, 22 @ 0x39000 │ │ │ │ + mvnseq sp, #224, 22 @ 0x38000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - mvnseq sp, #224, 30 @ 0x380 │ │ │ │ - mvnseq sp, #124, 30 @ 0x1f0 │ │ │ │ + mvnseq sp, #136, 30 @ 0x220 │ │ │ │ + mvnseq sp, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - beq 404454 <__cxa_atexit@plt+0x3f8070> │ │ │ │ + beq 4044ac <__cxa_atexit@plt+0x3f80c8> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 404434 <__cxa_atexit@plt+0x3f8050> │ │ │ │ + beq 40448c <__cxa_atexit@plt+0x3f80a8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #10 │ │ │ │ - bge 404440 <__cxa_atexit@plt+0x3f805c> │ │ │ │ + bge 404498 <__cxa_atexit@plt+0x3f80b4> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ - bcs 404454 <__cxa_atexit@plt+0x3f8070> │ │ │ │ + bcs 4044ac <__cxa_atexit@plt+0x3f80c8> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 404468 <__cxa_atexit@plt+0x3f8084> │ │ │ │ + ldr r3, [pc, #12] @ 4044c0 <__cxa_atexit@plt+0x3f80dc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - mvnseq sp, #20, 30 @ 0x50 │ │ │ │ + mvnseq sp, #188, 28 @ 0xbc0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 40449c <__cxa_atexit@plt+0x3f80b8> │ │ │ │ + beq 4044f4 <__cxa_atexit@plt+0x3f8110> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 4044a8 <__cxa_atexit@plt+0x3f80c4> │ │ │ │ - ldr r3, [pc, #76] @ 4044e4 <__cxa_atexit@plt+0x3f8100> │ │ │ │ + bne 404500 <__cxa_atexit@plt+0x3f811c> │ │ │ │ + ldr r3, [pc, #76] @ 40453c <__cxa_atexit@plt+0x3f8158> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 4044bc <__cxa_atexit@plt+0x3f80d8> │ │ │ │ - ldr r3, [pc, #60] @ 4044e0 <__cxa_atexit@plt+0x3f80fc> │ │ │ │ + b 404514 <__cxa_atexit@plt+0x3f8130> │ │ │ │ + ldr r3, [pc, #60] @ 404538 <__cxa_atexit@plt+0x3f8154> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 4044bc <__cxa_atexit@plt+0x3f80d8> │ │ │ │ + b 404514 <__cxa_atexit@plt+0x3f8130> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4044c8 <__cxa_atexit@plt+0x3f80e4> │ │ │ │ - ldr r3, [pc, #28] @ 4044d8 <__cxa_atexit@plt+0x3f80f4> │ │ │ │ + beq 404520 <__cxa_atexit@plt+0x3f813c> │ │ │ │ + ldr r3, [pc, #28] @ 404530 <__cxa_atexit@plt+0x3f814c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 4044dc <__cxa_atexit@plt+0x3f80f8> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 404534 <__cxa_atexit@plt+0x3f8150> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - ldrteq r9, [r6], #-360 @ 0xfffffe98 │ │ │ │ + ldrteq r9, [r6], #-272 @ 0xfffffef0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvnseq sp, #152, 28 @ 0x980 │ │ │ │ + mvnseq sp, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #124] @ 40457c <__cxa_atexit@plt+0x3f8198> │ │ │ │ + ldr r7, [pc, #124] @ 4045d4 <__cxa_atexit@plt+0x3f81f0> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40456c <__cxa_atexit@plt+0x3f8188> │ │ │ │ + bhi 4045c4 <__cxa_atexit@plt+0x3f81e0> │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - beq 404558 <__cxa_atexit@plt+0x3f8174> │ │ │ │ + beq 4045b0 <__cxa_atexit@plt+0x3f81cc> │ │ │ │ cmp r7, #3 │ │ │ │ - beq 404534 <__cxa_atexit@plt+0x3f8150> │ │ │ │ + beq 40458c <__cxa_atexit@plt+0x3f81a8> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #10 │ │ │ │ - bge 404540 <__cxa_atexit@plt+0x3f815c> │ │ │ │ + bge 404598 <__cxa_atexit@plt+0x3f81b4> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ - bcs 404558 <__cxa_atexit@plt+0x3f8174> │ │ │ │ + bcs 4045b0 <__cxa_atexit@plt+0x3f81cc> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 404584 <__cxa_atexit@plt+0x3f81a0> │ │ │ │ + ldr r7, [pc, #36] @ 4045dc <__cxa_atexit@plt+0x3f81f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ - ldr r7, [pc, #12] @ 404580 <__cxa_atexit@plt+0x3f819c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ + ldr r7, [pc, #12] @ 4045d8 <__cxa_atexit@plt+0x3f81f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvnseq sp, #16, 28 @ 0x100 │ │ │ │ + mvnseq sp, #184, 26 @ 0x2e00 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #224, 26 @ 0x3800 │ │ │ │ + mvnseq sp, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #124] @ 404634 <__cxa_atexit@plt+0x3f8250> │ │ │ │ + ldr r7, [pc, #124] @ 40468c <__cxa_atexit@plt+0x3f82a8> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 404624 <__cxa_atexit@plt+0x3f8240> │ │ │ │ + bhi 40467c <__cxa_atexit@plt+0x3f8298> │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - beq 404610 <__cxa_atexit@plt+0x3f822c> │ │ │ │ + beq 404668 <__cxa_atexit@plt+0x3f8284> │ │ │ │ cmp r7, #3 │ │ │ │ - beq 4045ec <__cxa_atexit@plt+0x3f8208> │ │ │ │ + beq 404644 <__cxa_atexit@plt+0x3f8260> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #10 │ │ │ │ - bge 4045f8 <__cxa_atexit@plt+0x3f8214> │ │ │ │ + bge 404650 <__cxa_atexit@plt+0x3f826c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ - bcs 404610 <__cxa_atexit@plt+0x3f822c> │ │ │ │ + bcs 404668 <__cxa_atexit@plt+0x3f8284> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 40463c <__cxa_atexit@plt+0x3f8258> │ │ │ │ + ldr r7, [pc, #36] @ 404694 <__cxa_atexit@plt+0x3f82b0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ - ldr r7, [pc, #12] @ 404638 <__cxa_atexit@plt+0x3f8254> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ + ldr r7, [pc, #12] @ 404690 <__cxa_atexit@plt+0x3f82ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvnseq sp, #88, 26 @ 0x1600 │ │ │ │ + mvnseq sp, #0, 26 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #40, 26 @ 0xa00 │ │ │ │ + mvnseq sp, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #124] @ 4046ec <__cxa_atexit@plt+0x3f8308> │ │ │ │ + ldr r7, [pc, #124] @ 404744 <__cxa_atexit@plt+0x3f8360> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4046dc <__cxa_atexit@plt+0x3f82f8> │ │ │ │ + bhi 404734 <__cxa_atexit@plt+0x3f8350> │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - beq 4046c8 <__cxa_atexit@plt+0x3f82e4> │ │ │ │ + beq 404720 <__cxa_atexit@plt+0x3f833c> │ │ │ │ cmp r7, #3 │ │ │ │ - beq 4046a4 <__cxa_atexit@plt+0x3f82c0> │ │ │ │ + beq 4046fc <__cxa_atexit@plt+0x3f8318> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #10 │ │ │ │ - bge 4046b0 <__cxa_atexit@plt+0x3f82cc> │ │ │ │ + bge 404708 <__cxa_atexit@plt+0x3f8324> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ - bcs 4046c8 <__cxa_atexit@plt+0x3f82e4> │ │ │ │ + bcs 404720 <__cxa_atexit@plt+0x3f833c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4046f4 <__cxa_atexit@plt+0x3f8310> │ │ │ │ + ldr r7, [pc, #36] @ 40474c <__cxa_atexit@plt+0x3f8368> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ - ldr r7, [pc, #12] @ 4046f0 <__cxa_atexit@plt+0x3f830c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ + ldr r7, [pc, #12] @ 404748 <__cxa_atexit@plt+0x3f8364> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvnseq sp, #160, 24 @ 0xa000 │ │ │ │ + mvnseq sp, #72, 24 @ 0x4800 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #108, 24 @ 0x6c00 │ │ │ │ + mvnseq sp, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4047b0 <__cxa_atexit@plt+0x3f83cc> │ │ │ │ + bhi 404808 <__cxa_atexit@plt+0x3f8424> │ │ │ │ cmp r8, #10 │ │ │ │ - bge 404748 <__cxa_atexit@plt+0x3f8364> │ │ │ │ + bge 4047a0 <__cxa_atexit@plt+0x3f83bc> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ cmp r8, #100 @ 0x64 │ │ │ │ - bcs 404760 <__cxa_atexit@plt+0x3f837c> │ │ │ │ + bcs 4047b8 <__cxa_atexit@plt+0x3f83d4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ clz r2, r8 │ │ │ │ eor r2, r2, #31 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r8, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4047c4 <__cxa_atexit@plt+0x3f83e0> │ │ │ │ - ldr r1, [pc, #100] @ 4047ec <__cxa_atexit@plt+0x3f8408> │ │ │ │ - ldr lr, [pc, #100] @ 4047f0 <__cxa_atexit@plt+0x3f840c> │ │ │ │ - ldr r0, [pc, #100] @ 4047f4 <__cxa_atexit@plt+0x3f8410> │ │ │ │ + bcc 40481c <__cxa_atexit@plt+0x3f8438> │ │ │ │ + ldr r1, [pc, #100] @ 404844 <__cxa_atexit@plt+0x3f8460> │ │ │ │ + ldr lr, [pc, #100] @ 404848 <__cxa_atexit@plt+0x3f8464> │ │ │ │ + ldr r0, [pc, #100] @ 40484c <__cxa_atexit@plt+0x3f8468> │ │ │ │ sub r9, r3, #3 │ │ │ │ add lr, pc, lr │ │ │ │ add r8, lr, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ - ldr r7, [pc, #48] @ 4047e8 <__cxa_atexit@plt+0x3f8404> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ + ldr r7, [pc, #48] @ 404840 <__cxa_atexit@plt+0x3f845c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 4047e4 <__cxa_atexit@plt+0x3f8400> │ │ │ │ + ldr r7, [pc, #24] @ 40483c <__cxa_atexit@plt+0x3f8458> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq sp, #228, 22 @ 0x39000 │ │ │ │ + mvnseq sp, #140, 22 @ 0x23000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - mvnseq sp, #16, 22 @ 0x4000 │ │ │ │ - ldrteq r8, [r6], #-2572 @ 0xfffff5f4 │ │ │ │ - mvnseq sp, #136, 22 @ 0x22000 │ │ │ │ + mvnseq sp, #184, 20 @ 0xb8000 │ │ │ │ + ldrteq r8, [r6], #-2484 @ 0xfffff64c │ │ │ │ + mvnseq sp, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ - bcc 404848 <__cxa_atexit@plt+0x3f8464> │ │ │ │ - ldr r2, [pc, #60] @ 404860 <__cxa_atexit@plt+0x3f847c> │ │ │ │ - ldr r1, [pc, #60] @ 404864 <__cxa_atexit@plt+0x3f8480> │ │ │ │ - ldr r0, [pc, #60] @ 404868 <__cxa_atexit@plt+0x3f8484> │ │ │ │ + bcc 4048a0 <__cxa_atexit@plt+0x3f84bc> │ │ │ │ + ldr r2, [pc, #60] @ 4048b8 <__cxa_atexit@plt+0x3f84d4> │ │ │ │ + ldr r1, [pc, #60] @ 4048bc <__cxa_atexit@plt+0x3f84d8> │ │ │ │ + ldr r0, [pc, #60] @ 4048c0 <__cxa_atexit@plt+0x3f84dc> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ - ldr r3, [pc, #28] @ 40486c <__cxa_atexit@plt+0x3f8488> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ + ldr r3, [pc, #28] @ 4048c4 <__cxa_atexit@plt+0x3f84e0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq sp, #116, 20 @ 0x74000 │ │ │ │ - ldrteq r8, [r6], #-2416 @ 0xfffff690 │ │ │ │ + mvnseq sp, #28, 20 @ 0x1c000 │ │ │ │ + ldrteq r8, [r6], #-2328 @ 0xfffff6e8 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - mvnseq sp, #16, 22 @ 0x4000 │ │ │ │ + mvnseq sp, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 40489c <__cxa_atexit@plt+0x3f84b8> │ │ │ │ - ldr r2, [pc, #24] @ 4048a0 <__cxa_atexit@plt+0x3f84bc> │ │ │ │ + ldr r3, [pc, #24] @ 4048f4 <__cxa_atexit@plt+0x3f8510> │ │ │ │ + ldr r2, [pc, #24] @ 4048f8 <__cxa_atexit@plt+0x3f8514> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvnseq sp, #28, 20 @ 0x1c000 │ │ │ │ - mvnseq sp, #220, 20 @ 0xdc000 │ │ │ │ + mvnseq sp, #196, 18 @ 0x310000 │ │ │ │ + mvnseq sp, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 4048c4 <__cxa_atexit@plt+0x3f84e0> │ │ │ │ + ldr r3, [pc, #12] @ 40491c <__cxa_atexit@plt+0x3f8538> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq sp, #184, 20 @ 0xb8000 │ │ │ │ + mvnseq sp, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 404964 <__cxa_atexit@plt+0x3f8580> │ │ │ │ + bcc 4049bc <__cxa_atexit@plt+0x3f85d8> │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 404914 <__cxa_atexit@plt+0x3f8530> │ │ │ │ - beq 40492c <__cxa_atexit@plt+0x3f8548> │ │ │ │ - ldr r3, [pc, #144] @ 404988 <__cxa_atexit@plt+0x3f85a4> │ │ │ │ - ldr r2, [pc, #144] @ 40498c <__cxa_atexit@plt+0x3f85a8> │ │ │ │ + bmi 40496c <__cxa_atexit@plt+0x3f8588> │ │ │ │ + beq 404984 <__cxa_atexit@plt+0x3f85a0> │ │ │ │ + ldr r3, [pc, #144] @ 4049e0 <__cxa_atexit@plt+0x3f85fc> │ │ │ │ + ldr r2, [pc, #144] @ 4049e4 <__cxa_atexit@plt+0x3f8600> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef258 <__cxa_atexit@plt+0x7e2e74> │ │ │ │ - ldr r7, [pc, #100] @ 404980 <__cxa_atexit@plt+0x3f859c> │ │ │ │ - ldr r0, [pc, #100] @ 404984 <__cxa_atexit@plt+0x3f85a0> │ │ │ │ + b 7d64a0 <__cxa_atexit@plt+0x7ca0bc> │ │ │ │ + ldr r7, [pc, #100] @ 4049d8 <__cxa_atexit@plt+0x3f85f4> │ │ │ │ + ldr r0, [pc, #100] @ 4049dc <__cxa_atexit@plt+0x3f85f8> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 404974 <__cxa_atexit@plt+0x3f8590> │ │ │ │ - ldr r2, [pc, #64] @ 404978 <__cxa_atexit@plt+0x3f8594> │ │ │ │ + ldr r7, [pc, #64] @ 4049cc <__cxa_atexit@plt+0x3f85e8> │ │ │ │ + ldr r2, [pc, #64] @ 4049d0 <__cxa_atexit@plt+0x3f85ec> │ │ │ │ sub r8, r3, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 40497c <__cxa_atexit@plt+0x3f8598> │ │ │ │ + ldr r1, [pc, #44] @ 4049d4 <__cxa_atexit@plt+0x3f85f0> │ │ │ │ add r9, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvnseq sp, #200, 12 @ 0xc800000 │ │ │ │ - ldrteq r8, [r6], #-2132 @ 0xfffff7ac │ │ │ │ - mvnseq sp, #216, 12 @ 0xd800000 │ │ │ │ - mvnseq sp, #212, 12 @ 0xd400000 │ │ │ │ + mvnseq sp, #112, 12 @ 0x7000000 │ │ │ │ + ldrteq r8, [r6], #-2044 @ 0xfffff804 │ │ │ │ + mvnseq sp, #128, 12 @ 0x8000000 │ │ │ │ + mvnseq sp, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - mvnseq sp, #124, 20 @ 0x7c000 │ │ │ │ - mvnseq sp, #240, 18 @ 0x3c0000 │ │ │ │ + mvnseq sp, #36, 20 @ 0x24000 │ │ │ │ + mvnseq sp, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r3, r7, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 404a10 <__cxa_atexit@plt+0x3f862c> │ │ │ │ + bhi 404a68 <__cxa_atexit@plt+0x3f8684> │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r8, [r7] │ │ │ │ - beq 4049f8 <__cxa_atexit@plt+0x3f8614> │ │ │ │ + beq 404a50 <__cxa_atexit@plt+0x3f866c> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 4049d8 <__cxa_atexit@plt+0x3f85f4> │ │ │ │ + beq 404a30 <__cxa_atexit@plt+0x3f864c> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ cmp r3, #10 │ │ │ │ - bge 4049e4 <__cxa_atexit@plt+0x3f8600> │ │ │ │ + bge 404a3c <__cxa_atexit@plt+0x3f8658> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ - bcs 4049f8 <__cxa_atexit@plt+0x3f8614> │ │ │ │ + bcs 404a50 <__cxa_atexit@plt+0x3f866c> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #36] @ 404a24 <__cxa_atexit@plt+0x3f8640> │ │ │ │ + ldr r5, [pc, #36] @ 404a7c <__cxa_atexit@plt+0x3f8698> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7, #-4]! │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ - ldr r7, [pc, #8] @ 404a20 <__cxa_atexit@plt+0x3f863c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ + ldr r7, [pc, #8] @ 404a78 <__cxa_atexit@plt+0x3f8694> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #108, 18 @ 0x1b0000 │ │ │ │ + mvnseq sp, #20, 18 @ 0x50000 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ - mvnseq sp, #88, 18 @ 0x160000 │ │ │ │ + mvnseq sp, #0, 18 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r5, #4]! │ │ │ │ mov r3, r6 │ │ │ │ and r1, r7, #3 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 404a70 <__cxa_atexit@plt+0x3f868c> │ │ │ │ + beq 404ac8 <__cxa_atexit@plt+0x3f86e4> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 404a84 <__cxa_atexit@plt+0x3f86a0> │ │ │ │ + bne 404adc <__cxa_atexit@plt+0x3f86f8> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 404ad4 <__cxa_atexit@plt+0x3f86f0> │ │ │ │ - ldr r0, [pc, #136] @ 404af4 <__cxa_atexit@plt+0x3f8710> │ │ │ │ + bcc 404b2c <__cxa_atexit@plt+0x3f8748> │ │ │ │ + ldr r0, [pc, #136] @ 404b4c <__cxa_atexit@plt+0x3f8768> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 404aa0 <__cxa_atexit@plt+0x3f86bc> │ │ │ │ + b 404af8 <__cxa_atexit@plt+0x3f8714> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 404ad4 <__cxa_atexit@plt+0x3f86f0> │ │ │ │ - ldr r0, [pc, #112] @ 404af0 <__cxa_atexit@plt+0x3f870c> │ │ │ │ + bcc 404b2c <__cxa_atexit@plt+0x3f8748> │ │ │ │ + ldr r0, [pc, #112] @ 404b48 <__cxa_atexit@plt+0x3f8764> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 404aa0 <__cxa_atexit@plt+0x3f86bc> │ │ │ │ + b 404af8 <__cxa_atexit@plt+0x3f8714> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 404ad4 <__cxa_atexit@plt+0x3f86f0> │ │ │ │ + bcc 404b2c <__cxa_atexit@plt+0x3f8748> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 404ac0 <__cxa_atexit@plt+0x3f86dc> │ │ │ │ - ldr r0, [pc, #68] @ 404ae4 <__cxa_atexit@plt+0x3f8700> │ │ │ │ + beq 404b18 <__cxa_atexit@plt+0x3f8734> │ │ │ │ + ldr r0, [pc, #68] @ 404b3c <__cxa_atexit@plt+0x3f8758> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #64] @ 404ae8 <__cxa_atexit@plt+0x3f8704> │ │ │ │ + ldr r1, [pc, #64] @ 404b40 <__cxa_atexit@plt+0x3f875c> │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #8] │ │ │ │ str r0, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #36] @ 404aec <__cxa_atexit@plt+0x3f8708> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #36] @ 404b44 <__cxa_atexit@plt+0x3f8760> │ │ │ │ add r5, r2, #12 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrteq r8, [r6], #-1784 @ 0xfffff908 │ │ │ │ - ldrteq r8, [r6], #-2924 @ 0xfffff494 │ │ │ │ + ldrteq r8, [r6], #-1696 @ 0xfffff960 │ │ │ │ + ldrteq r8, [r6], #-2836 @ 0xfffff4ec │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvnseq sp, #136, 16 @ 0x880000 │ │ │ │ + mvnseq sp, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #124] @ 404b8c <__cxa_atexit@plt+0x3f87a8> │ │ │ │ + ldr r7, [pc, #124] @ 404be4 <__cxa_atexit@plt+0x3f8800> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 404b7c <__cxa_atexit@plt+0x3f8798> │ │ │ │ + bhi 404bd4 <__cxa_atexit@plt+0x3f87f0> │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - beq 404b68 <__cxa_atexit@plt+0x3f8784> │ │ │ │ + beq 404bc0 <__cxa_atexit@plt+0x3f87dc> │ │ │ │ cmp r7, #3 │ │ │ │ - beq 404b44 <__cxa_atexit@plt+0x3f8760> │ │ │ │ + beq 404b9c <__cxa_atexit@plt+0x3f87b8> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #10 │ │ │ │ - bge 404b50 <__cxa_atexit@plt+0x3f876c> │ │ │ │ + bge 404ba8 <__cxa_atexit@plt+0x3f87c4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ - bcs 404b68 <__cxa_atexit@plt+0x3f8784> │ │ │ │ + bcs 404bc0 <__cxa_atexit@plt+0x3f87dc> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 404b94 <__cxa_atexit@plt+0x3f87b0> │ │ │ │ + ldr r7, [pc, #36] @ 404bec <__cxa_atexit@plt+0x3f8808> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ - ldr r7, [pc, #12] @ 404b90 <__cxa_atexit@plt+0x3f87ac> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ + ldr r7, [pc, #12] @ 404be8 <__cxa_atexit@plt+0x3f8804> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvnseq sp, #0, 16 │ │ │ │ + mvnseq sp, #168, 14 @ 0x2a00000 │ │ │ │ @ instruction: 0xfffff750 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #208, 14 @ 0x3400000 │ │ │ │ + mvnseq sp, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #124] @ 404c44 <__cxa_atexit@plt+0x3f8860> │ │ │ │ + ldr r7, [pc, #124] @ 404c9c <__cxa_atexit@plt+0x3f88b8> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 404c34 <__cxa_atexit@plt+0x3f8850> │ │ │ │ + bhi 404c8c <__cxa_atexit@plt+0x3f88a8> │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - beq 404c20 <__cxa_atexit@plt+0x3f883c> │ │ │ │ + beq 404c78 <__cxa_atexit@plt+0x3f8894> │ │ │ │ cmp r7, #3 │ │ │ │ - beq 404bfc <__cxa_atexit@plt+0x3f8818> │ │ │ │ + beq 404c54 <__cxa_atexit@plt+0x3f8870> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #10 │ │ │ │ - bge 404c08 <__cxa_atexit@plt+0x3f8824> │ │ │ │ + bge 404c60 <__cxa_atexit@plt+0x3f887c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ - bcs 404c20 <__cxa_atexit@plt+0x3f883c> │ │ │ │ + bcs 404c78 <__cxa_atexit@plt+0x3f8894> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 404c4c <__cxa_atexit@plt+0x3f8868> │ │ │ │ + ldr r7, [pc, #36] @ 404ca4 <__cxa_atexit@plt+0x3f88c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ - ldr r7, [pc, #12] @ 404c48 <__cxa_atexit@plt+0x3f8864> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ + ldr r7, [pc, #12] @ 404ca0 <__cxa_atexit@plt+0x3f88bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvnseq sp, #72, 14 @ 0x1200000 │ │ │ │ + mvnseq sp, #240, 12 @ 0xf000000 │ │ │ │ @ instruction: 0xfffff698 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #24, 14 @ 0x600000 │ │ │ │ + mvnseq sp, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #124] @ 404cfc <__cxa_atexit@plt+0x3f8918> │ │ │ │ + ldr r7, [pc, #124] @ 404d54 <__cxa_atexit@plt+0x3f8970> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 404cec <__cxa_atexit@plt+0x3f8908> │ │ │ │ + bhi 404d44 <__cxa_atexit@plt+0x3f8960> │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - beq 404cd8 <__cxa_atexit@plt+0x3f88f4> │ │ │ │ + beq 404d30 <__cxa_atexit@plt+0x3f894c> │ │ │ │ cmp r7, #3 │ │ │ │ - beq 404cb4 <__cxa_atexit@plt+0x3f88d0> │ │ │ │ + beq 404d0c <__cxa_atexit@plt+0x3f8928> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #10 │ │ │ │ - bge 404cc0 <__cxa_atexit@plt+0x3f88dc> │ │ │ │ + bge 404d18 <__cxa_atexit@plt+0x3f8934> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ - bcs 404cd8 <__cxa_atexit@plt+0x3f88f4> │ │ │ │ + bcs 404d30 <__cxa_atexit@plt+0x3f894c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 404d04 <__cxa_atexit@plt+0x3f8920> │ │ │ │ + ldr r7, [pc, #36] @ 404d5c <__cxa_atexit@plt+0x3f8978> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ - ldr r7, [pc, #12] @ 404d00 <__cxa_atexit@plt+0x3f891c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ + ldr r7, [pc, #12] @ 404d58 <__cxa_atexit@plt+0x3f8974> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvnseq sp, #144, 12 @ 0x9000000 │ │ │ │ + mvnseq sp, #56, 12 @ 0x3800000 │ │ │ │ @ instruction: 0xfffff5e0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #92, 12 @ 0x5c00000 │ │ │ │ + mvnseq sp, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 404dc0 <__cxa_atexit@plt+0x3f89dc> │ │ │ │ + bhi 404e18 <__cxa_atexit@plt+0x3f8a34> │ │ │ │ ldr r2, [r8, #4] │ │ │ │ lsrs r2, r2, #2 │ │ │ │ - beq 404d74 <__cxa_atexit@plt+0x3f8990> │ │ │ │ + beq 404dcc <__cxa_atexit@plt+0x3f89e8> │ │ │ │ sub r2, r2, #1 │ │ │ │ add r1, r8, r2, lsl #2 │ │ │ │ mov r0, #31 │ │ │ │ ldr r1, [r1, #8] │ │ │ │ orr r2, r0, r2, lsl #5 │ │ │ │ cmp r1, #0 │ │ │ │ clzne r1, r1 │ │ │ │ moveq r1, #32 │ │ │ │ sub r2, r2, r1 │ │ │ │ - b 404d78 <__cxa_atexit@plt+0x3f8994> │ │ │ │ + b 404dd0 <__cxa_atexit@plt+0x3f89ec> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r8, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 404dd4 <__cxa_atexit@plt+0x3f89f0> │ │ │ │ - ldr r1, [pc, #100] @ 404dfc <__cxa_atexit@plt+0x3f8a18> │ │ │ │ - ldr lr, [pc, #100] @ 404e00 <__cxa_atexit@plt+0x3f8a1c> │ │ │ │ - ldr r0, [pc, #100] @ 404e04 <__cxa_atexit@plt+0x3f8a20> │ │ │ │ + bcc 404e2c <__cxa_atexit@plt+0x3f8a48> │ │ │ │ + ldr r1, [pc, #100] @ 404e54 <__cxa_atexit@plt+0x3f8a70> │ │ │ │ + ldr lr, [pc, #100] @ 404e58 <__cxa_atexit@plt+0x3f8a74> │ │ │ │ + ldr r0, [pc, #100] @ 404e5c <__cxa_atexit@plt+0x3f8a78> │ │ │ │ sub r9, r3, #3 │ │ │ │ add lr, pc, lr │ │ │ │ add r8, lr, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ - ldr r7, [pc, #48] @ 404df8 <__cxa_atexit@plt+0x3f8a14> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ + ldr r7, [pc, #48] @ 404e50 <__cxa_atexit@plt+0x3f8a6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 404df4 <__cxa_atexit@plt+0x3f8a10> │ │ │ │ + ldr r7, [pc, #24] @ 404e4c <__cxa_atexit@plt+0x3f8a68> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq sp, #220, 10 @ 0x37000000 │ │ │ │ + mvnseq sp, #132, 10 @ 0x21000000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - mvnseq sp, #0, 10 │ │ │ │ - ldrteq r8, [r6], #-1020 @ 0xfffffc04 │ │ │ │ - mvnseq sp, #120, 10 @ 0x1e000000 │ │ │ │ + mvnseq sp, #168, 8 @ 0xa8000000 │ │ │ │ + ldrteq r8, [r6], #-932 @ 0xfffffc5c │ │ │ │ + mvnseq sp, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ - bcc 404e58 <__cxa_atexit@plt+0x3f8a74> │ │ │ │ - ldr r2, [pc, #60] @ 404e70 <__cxa_atexit@plt+0x3f8a8c> │ │ │ │ - ldr r1, [pc, #60] @ 404e74 <__cxa_atexit@plt+0x3f8a90> │ │ │ │ - ldr r0, [pc, #60] @ 404e78 <__cxa_atexit@plt+0x3f8a94> │ │ │ │ + bcc 404eb0 <__cxa_atexit@plt+0x3f8acc> │ │ │ │ + ldr r2, [pc, #60] @ 404ec8 <__cxa_atexit@plt+0x3f8ae4> │ │ │ │ + ldr r1, [pc, #60] @ 404ecc <__cxa_atexit@plt+0x3f8ae8> │ │ │ │ + ldr r0, [pc, #60] @ 404ed0 <__cxa_atexit@plt+0x3f8aec> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ - ldr r3, [pc, #28] @ 404e7c <__cxa_atexit@plt+0x3f8a98> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ + ldr r3, [pc, #28] @ 404ed4 <__cxa_atexit@plt+0x3f8af0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - mvnseq sp, #100, 8 @ 0x64000000 │ │ │ │ - ldrteq r8, [r6], #-864 @ 0xfffffca0 │ │ │ │ + mvnseq sp, #12, 8 @ 0xc000000 │ │ │ │ + ldrteq r8, [r6], #-776 @ 0xfffffcf8 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - mvnseq sp, #0, 10 │ │ │ │ + mvnseq sp, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 404eac <__cxa_atexit@plt+0x3f8ac8> │ │ │ │ - ldr r2, [pc, #24] @ 404eb0 <__cxa_atexit@plt+0x3f8acc> │ │ │ │ + ldr r3, [pc, #24] @ 404f04 <__cxa_atexit@plt+0x3f8b20> │ │ │ │ + ldr r2, [pc, #24] @ 404f08 <__cxa_atexit@plt+0x3f8b24> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - mvnseq sp, #12, 8 @ 0xc000000 │ │ │ │ - mvnseq sp, #204, 8 @ 0xcc000000 │ │ │ │ + mvnseq sp, #180, 6 @ 0xd0000002 │ │ │ │ + mvnseq sp, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 404ed4 <__cxa_atexit@plt+0x3f8af0> │ │ │ │ + ldr r3, [pc, #12] @ 404f2c <__cxa_atexit@plt+0x3f8b48> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq sp, #168, 8 @ 0xa8000000 │ │ │ │ + mvnseq sp, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 404f74 <__cxa_atexit@plt+0x3f8b90> │ │ │ │ + bcc 404fcc <__cxa_atexit@plt+0x3f8be8> │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 404f24 <__cxa_atexit@plt+0x3f8b40> │ │ │ │ - beq 404f3c <__cxa_atexit@plt+0x3f8b58> │ │ │ │ - ldr r3, [pc, #144] @ 404f98 <__cxa_atexit@plt+0x3f8bb4> │ │ │ │ - ldr r2, [pc, #144] @ 404f9c <__cxa_atexit@plt+0x3f8bb8> │ │ │ │ + bmi 404f7c <__cxa_atexit@plt+0x3f8b98> │ │ │ │ + beq 404f94 <__cxa_atexit@plt+0x3f8bb0> │ │ │ │ + ldr r3, [pc, #144] @ 404ff0 <__cxa_atexit@plt+0x3f8c0c> │ │ │ │ + ldr r2, [pc, #144] @ 404ff4 <__cxa_atexit@plt+0x3f8c10> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef258 <__cxa_atexit@plt+0x7e2e74> │ │ │ │ - ldr r7, [pc, #100] @ 404f90 <__cxa_atexit@plt+0x3f8bac> │ │ │ │ - ldr r0, [pc, #100] @ 404f94 <__cxa_atexit@plt+0x3f8bb0> │ │ │ │ + b 7d64a0 <__cxa_atexit@plt+0x7ca0bc> │ │ │ │ + ldr r7, [pc, #100] @ 404fe8 <__cxa_atexit@plt+0x3f8c04> │ │ │ │ + ldr r0, [pc, #100] @ 404fec <__cxa_atexit@plt+0x3f8c08> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 404f84 <__cxa_atexit@plt+0x3f8ba0> │ │ │ │ - ldr r2, [pc, #64] @ 404f88 <__cxa_atexit@plt+0x3f8ba4> │ │ │ │ + ldr r7, [pc, #64] @ 404fdc <__cxa_atexit@plt+0x3f8bf8> │ │ │ │ + ldr r2, [pc, #64] @ 404fe0 <__cxa_atexit@plt+0x3f8bfc> │ │ │ │ sub r8, r3, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 404f8c <__cxa_atexit@plt+0x3f8ba8> │ │ │ │ + ldr r1, [pc, #44] @ 404fe4 <__cxa_atexit@plt+0x3f8c00> │ │ │ │ add r9, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - mvnseq sp, #184 @ 0xb8 │ │ │ │ - ldrteq r8, [r6], #-1976 @ 0xfffff848 │ │ │ │ - mvnseq sp, #200 @ 0xc8 │ │ │ │ - mvnseq sp, #196 @ 0xc4 │ │ │ │ + mvnseq sp, #96 @ 0x60 │ │ │ │ + ldrteq r8, [r6], #-1888 @ 0xfffff8a0 │ │ │ │ + mvnseq sp, #112 @ 0x70 │ │ │ │ + mvnseq sp, #108 @ 0x6c │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - mvnseq sp, #108, 8 @ 0x6c000000 │ │ │ │ - mvnseq sp, #224, 6 @ 0x80000003 │ │ │ │ + mvnseq sp, #20, 8 @ 0x14000000 │ │ │ │ + mvnseq sp, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r3, r7, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 405020 <__cxa_atexit@plt+0x3f8c3c> │ │ │ │ + bhi 405078 <__cxa_atexit@plt+0x3f8c94> │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r8, [r7] │ │ │ │ - beq 405008 <__cxa_atexit@plt+0x3f8c24> │ │ │ │ + beq 405060 <__cxa_atexit@plt+0x3f8c7c> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 404fe8 <__cxa_atexit@plt+0x3f8c04> │ │ │ │ + beq 405040 <__cxa_atexit@plt+0x3f8c5c> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ cmp r3, #10 │ │ │ │ - bge 404ff4 <__cxa_atexit@plt+0x3f8c10> │ │ │ │ + bge 40504c <__cxa_atexit@plt+0x3f8c68> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ - bcs 405008 <__cxa_atexit@plt+0x3f8c24> │ │ │ │ + bcs 405060 <__cxa_atexit@plt+0x3f8c7c> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #36] @ 405034 <__cxa_atexit@plt+0x3f8c50> │ │ │ │ + ldr r5, [pc, #36] @ 40508c <__cxa_atexit@plt+0x3f8ca8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7, #-4]! │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ - ldr r7, [pc, #8] @ 405030 <__cxa_atexit@plt+0x3f8c4c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ + ldr r7, [pc, #8] @ 405088 <__cxa_atexit@plt+0x3f8ca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #92, 6 @ 0x70000001 │ │ │ │ + mvnseq sp, #4, 6 @ 0x10000000 │ │ │ │ @ instruction: 0xfffff2b0 │ │ │ │ - mvnseq sp, #72, 6 @ 0x20000001 │ │ │ │ + mvnseq sp, #240, 4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r5, #4]! │ │ │ │ mov r3, r6 │ │ │ │ and r1, r7, #3 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 405080 <__cxa_atexit@plt+0x3f8c9c> │ │ │ │ + beq 4050d8 <__cxa_atexit@plt+0x3f8cf4> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 405094 <__cxa_atexit@plt+0x3f8cb0> │ │ │ │ + bne 4050ec <__cxa_atexit@plt+0x3f8d08> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 4050e4 <__cxa_atexit@plt+0x3f8d00> │ │ │ │ - ldr r0, [pc, #136] @ 405104 <__cxa_atexit@plt+0x3f8d20> │ │ │ │ + bcc 40513c <__cxa_atexit@plt+0x3f8d58> │ │ │ │ + ldr r0, [pc, #136] @ 40515c <__cxa_atexit@plt+0x3f8d78> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 4050b0 <__cxa_atexit@plt+0x3f8ccc> │ │ │ │ + b 405108 <__cxa_atexit@plt+0x3f8d24> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 4050e4 <__cxa_atexit@plt+0x3f8d00> │ │ │ │ - ldr r0, [pc, #112] @ 405100 <__cxa_atexit@plt+0x3f8d1c> │ │ │ │ + bcc 40513c <__cxa_atexit@plt+0x3f8d58> │ │ │ │ + ldr r0, [pc, #112] @ 405158 <__cxa_atexit@plt+0x3f8d74> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 4050b0 <__cxa_atexit@plt+0x3f8ccc> │ │ │ │ + b 405108 <__cxa_atexit@plt+0x3f8d24> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 4050e4 <__cxa_atexit@plt+0x3f8d00> │ │ │ │ + bcc 40513c <__cxa_atexit@plt+0x3f8d58> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4050d0 <__cxa_atexit@plt+0x3f8cec> │ │ │ │ - ldr r0, [pc, #68] @ 4050f4 <__cxa_atexit@plt+0x3f8d10> │ │ │ │ + beq 405128 <__cxa_atexit@plt+0x3f8d44> │ │ │ │ + ldr r0, [pc, #68] @ 40514c <__cxa_atexit@plt+0x3f8d68> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #64] @ 4050f8 <__cxa_atexit@plt+0x3f8d14> │ │ │ │ + ldr r1, [pc, #64] @ 405150 <__cxa_atexit@plt+0x3f8d6c> │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r9, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #8] │ │ │ │ str r0, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #36] @ 4050fc <__cxa_atexit@plt+0x3f8d18> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #36] @ 405154 <__cxa_atexit@plt+0x3f8d70> │ │ │ │ add r5, r2, #12 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrteq r8, [r6], #-1628 @ 0xfffff9a4 │ │ │ │ - ldrteq r8, [r6], #-1372 @ 0xfffffaa4 │ │ │ │ + ldrteq r8, [r6], #-1540 @ 0xfffff9fc │ │ │ │ + ldrteq r8, [r6], #-1284 @ 0xfffffafc │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvnseq sp, #120, 4 @ 0x80000007 │ │ │ │ + mvnseq sp, #32, 4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #124] @ 40519c <__cxa_atexit@plt+0x3f8db8> │ │ │ │ + ldr r7, [pc, #124] @ 4051f4 <__cxa_atexit@plt+0x3f8e10> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40518c <__cxa_atexit@plt+0x3f8da8> │ │ │ │ + bhi 4051e4 <__cxa_atexit@plt+0x3f8e00> │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - beq 405178 <__cxa_atexit@plt+0x3f8d94> │ │ │ │ + beq 4051d0 <__cxa_atexit@plt+0x3f8dec> │ │ │ │ cmp r7, #3 │ │ │ │ - beq 405154 <__cxa_atexit@plt+0x3f8d70> │ │ │ │ + beq 4051ac <__cxa_atexit@plt+0x3f8dc8> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #10 │ │ │ │ - bge 405160 <__cxa_atexit@plt+0x3f8d7c> │ │ │ │ + bge 4051b8 <__cxa_atexit@plt+0x3f8dd4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ - bcs 405178 <__cxa_atexit@plt+0x3f8d94> │ │ │ │ + bcs 4051d0 <__cxa_atexit@plt+0x3f8dec> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4051a4 <__cxa_atexit@plt+0x3f8dc0> │ │ │ │ + ldr r7, [pc, #36] @ 4051fc <__cxa_atexit@plt+0x3f8e18> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ - ldr r7, [pc, #12] @ 4051a0 <__cxa_atexit@plt+0x3f8dbc> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ + ldr r7, [pc, #12] @ 4051f8 <__cxa_atexit@plt+0x3f8e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvnseq sp, #240, 2 @ 0x3c │ │ │ │ + mvnseq sp, #152, 2 @ 0x26 │ │ │ │ @ instruction: 0xfffff140 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #192, 2 @ 0x30 │ │ │ │ + mvnseq sp, #104, 2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #124] @ 405254 <__cxa_atexit@plt+0x3f8e70> │ │ │ │ + ldr r7, [pc, #124] @ 4052ac <__cxa_atexit@plt+0x3f8ec8> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 405244 <__cxa_atexit@plt+0x3f8e60> │ │ │ │ + bhi 40529c <__cxa_atexit@plt+0x3f8eb8> │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - beq 405230 <__cxa_atexit@plt+0x3f8e4c> │ │ │ │ + beq 405288 <__cxa_atexit@plt+0x3f8ea4> │ │ │ │ cmp r7, #3 │ │ │ │ - beq 40520c <__cxa_atexit@plt+0x3f8e28> │ │ │ │ + beq 405264 <__cxa_atexit@plt+0x3f8e80> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #10 │ │ │ │ - bge 405218 <__cxa_atexit@plt+0x3f8e34> │ │ │ │ + bge 405270 <__cxa_atexit@plt+0x3f8e8c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ - bcs 405230 <__cxa_atexit@plt+0x3f8e4c> │ │ │ │ + bcs 405288 <__cxa_atexit@plt+0x3f8ea4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 40525c <__cxa_atexit@plt+0x3f8e78> │ │ │ │ + ldr r7, [pc, #36] @ 4052b4 <__cxa_atexit@plt+0x3f8ed0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ - ldr r7, [pc, #12] @ 405258 <__cxa_atexit@plt+0x3f8e74> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ + ldr r7, [pc, #12] @ 4052b0 <__cxa_atexit@plt+0x3f8ecc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvnseq sp, #56, 2 │ │ │ │ + mvnseq sp, #224 @ 0xe0 │ │ │ │ @ instruction: 0xfffff088 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #8, 2 │ │ │ │ + mvnseq sp, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #124] @ 40530c <__cxa_atexit@plt+0x3f8f28> │ │ │ │ + ldr r7, [pc, #124] @ 405364 <__cxa_atexit@plt+0x3f8f80> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4052fc <__cxa_atexit@plt+0x3f8f18> │ │ │ │ + bhi 405354 <__cxa_atexit@plt+0x3f8f70> │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - beq 4052e8 <__cxa_atexit@plt+0x3f8f04> │ │ │ │ + beq 405340 <__cxa_atexit@plt+0x3f8f5c> │ │ │ │ cmp r7, #3 │ │ │ │ - beq 4052c4 <__cxa_atexit@plt+0x3f8ee0> │ │ │ │ + beq 40531c <__cxa_atexit@plt+0x3f8f38> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #10 │ │ │ │ - bge 4052d0 <__cxa_atexit@plt+0x3f8eec> │ │ │ │ + bge 405328 <__cxa_atexit@plt+0x3f8f44> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ - bcs 4052e8 <__cxa_atexit@plt+0x3f8f04> │ │ │ │ + bcs 405340 <__cxa_atexit@plt+0x3f8f5c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 405314 <__cxa_atexit@plt+0x3f8f30> │ │ │ │ + ldr r7, [pc, #36] @ 40536c <__cxa_atexit@plt+0x3f8f88> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ - ldr r7, [pc, #12] @ 405310 <__cxa_atexit@plt+0x3f8f2c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ + ldr r7, [pc, #12] @ 405368 <__cxa_atexit@plt+0x3f8f84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - mvnseq sp, #128 @ 0x80 │ │ │ │ + mvnseq sp, #40 @ 0x28 │ │ │ │ @ instruction: 0xffffefd0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #76 @ 0x4c │ │ │ │ + mvnseq ip, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 405378 <__cxa_atexit@plt+0x3f8f94> │ │ │ │ - ldr r7, [pc, #52] @ 40538c <__cxa_atexit@plt+0x3f8fa8> │ │ │ │ + bhi 4053d0 <__cxa_atexit@plt+0x3f8fec> │ │ │ │ + ldr r7, [pc, #52] @ 4053e4 <__cxa_atexit@plt+0x3f9000> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 40536c <__cxa_atexit@plt+0x3f8f88> │ │ │ │ + beq 4053c4 <__cxa_atexit@plt+0x3f8fe0> │ │ │ │ mov r7, r8 │ │ │ │ - b 4053a0 <__cxa_atexit@plt+0x3f8fbc> │ │ │ │ + b 4053f8 <__cxa_atexit@plt+0x3f9014> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 405390 <__cxa_atexit@plt+0x3f8fac> │ │ │ │ + ldr r7, [pc, #16] @ 4053e8 <__cxa_atexit@plt+0x3f9004> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq sp, #44 @ 0x2c │ │ │ │ - mvnseq ip, #236, 30 @ 0x3b0 │ │ │ │ + mvnseq ip, #212, 30 @ 0x350 │ │ │ │ + mvnseq ip, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #220] @ 405488 <__cxa_atexit@plt+0x3f90a4> │ │ │ │ + ldr r7, [pc, #220] @ 4054e0 <__cxa_atexit@plt+0x3f90fc> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 405448 <__cxa_atexit@plt+0x3f9064> │ │ │ │ + bhi 4054a0 <__cxa_atexit@plt+0x3f90bc> │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - beq 405434 <__cxa_atexit@plt+0x3f9050> │ │ │ │ + beq 40548c <__cxa_atexit@plt+0x3f90a8> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 4053e0 <__cxa_atexit@plt+0x3f8ffc> │ │ │ │ + beq 405438 <__cxa_atexit@plt+0x3f9054> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ cmp r3, #10 │ │ │ │ - bge 405414 <__cxa_atexit@plt+0x3f9030> │ │ │ │ + bge 40546c <__cxa_atexit@plt+0x3f9088> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 405458 <__cxa_atexit@plt+0x3f9074> │ │ │ │ + bcc 4054b0 <__cxa_atexit@plt+0x3f90cc> │ │ │ │ mov r7, #0 │ │ │ │ - ldr r2, [pc, #144] @ 40548c <__cxa_atexit@plt+0x3f90a8> │ │ │ │ + ldr r2, [pc, #144] @ 4054e4 <__cxa_atexit@plt+0x3f9100> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #4] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ - bcs 405434 <__cxa_atexit@plt+0x3f9050> │ │ │ │ + bcs 40548c <__cxa_atexit@plt+0x3f90a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 405470 <__cxa_atexit@plt+0x3f908c> │ │ │ │ + bcc 4054c8 <__cxa_atexit@plt+0x3f90e4> │ │ │ │ mov r7, #1 │ │ │ │ - b 4053f4 <__cxa_atexit@plt+0x3f9010> │ │ │ │ - ldr r7, [pc, #88] @ 405494 <__cxa_atexit@plt+0x3f90b0> │ │ │ │ + b 40544c <__cxa_atexit@plt+0x3f9068> │ │ │ │ + ldr r7, [pc, #88] @ 4054ec <__cxa_atexit@plt+0x3f9108> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ - ldr r7, [pc, #64] @ 405490 <__cxa_atexit@plt+0x3f90ac> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ + ldr r7, [pc, #64] @ 4054e8 <__cxa_atexit@plt+0x3f9104> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #1 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldrteq r7, [r6], #-1884 @ 0xfffff8a4 │ │ │ │ - mvnseq ip, #52, 30 @ 0xd0 │ │ │ │ + ldrteq r7, [r6], #-1796 @ 0xfffff8fc │ │ │ │ + mvnseq ip, #220, 28 @ 0xdc0 │ │ │ │ @ instruction: 0xffffee84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4054cc <__cxa_atexit@plt+0x3f90e8> │ │ │ │ - ldr r2, [pc, #40] @ 4054e4 <__cxa_atexit@plt+0x3f9100> │ │ │ │ + bcc 405524 <__cxa_atexit@plt+0x3f9140> │ │ │ │ + ldr r2, [pc, #40] @ 40553c <__cxa_atexit@plt+0x3f9158> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 4054e8 <__cxa_atexit@plt+0x3f9104> │ │ │ │ + ldr r3, [pc, #20] @ 405540 <__cxa_atexit@plt+0x3f915c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldrteq r7, [r6], #-1692 @ 0xfffff964 │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldrteq r7, [r6], #-1604 @ 0xfffff9bc │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - mvnseq ip, #20, 30 @ 0x50 │ │ │ │ + mvnseq ip, #188, 28 @ 0xbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 40554c <__cxa_atexit@plt+0x3f9168> │ │ │ │ + bhi 4055a4 <__cxa_atexit@plt+0x3f91c0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7ef200 <__cxa_atexit@plt+0x7e2e1c> │ │ │ │ + bl 7d6448 <__cxa_atexit@plt+0x7ca064> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 405544 <__cxa_atexit@plt+0x3f9160> │ │ │ │ - ldr r3, [pc, #52] @ 405554 <__cxa_atexit@plt+0x3f9170> │ │ │ │ - ldr r9, [pc, #52] @ 405558 <__cxa_atexit@plt+0x3f9174> │ │ │ │ - ldr r2, [pc, #52] @ 40555c <__cxa_atexit@plt+0x3f9178> │ │ │ │ + beq 40559c <__cxa_atexit@plt+0x3f91b8> │ │ │ │ + ldr r3, [pc, #52] @ 4055ac <__cxa_atexit@plt+0x3f91c8> │ │ │ │ + ldr r9, [pc, #52] @ 4055b0 <__cxa_atexit@plt+0x3f91cc> │ │ │ │ + ldr r2, [pc, #52] @ 4055b4 <__cxa_atexit@plt+0x3f91d0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 7ef228 <__cxa_atexit@plt+0x7e2e44> │ │ │ │ + b 7d6470 <__cxa_atexit@plt+0x7ca08c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #184, 28 @ 0xb80 │ │ │ │ - mvnseq ip, #200, 28 @ 0xc80 │ │ │ │ - ldrteq r7, [r6], #-1256 @ 0xfffffb18 │ │ │ │ - mvnseq ip, #192, 28 @ 0xc00 │ │ │ │ + mvnseq ip, #96, 28 @ 0x600 │ │ │ │ + mvnseq ip, #112, 28 @ 0x700 │ │ │ │ + ldrteq r7, [r6], #-1168 @ 0xfffffb70 │ │ │ │ + mvnseq ip, #104, 28 @ 0x680 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4055a8 <__cxa_atexit@plt+0x3f91c4> │ │ │ │ - ldr r7, [pc, #52] @ 4055bc <__cxa_atexit@plt+0x3f91d8> │ │ │ │ + bhi 405600 <__cxa_atexit@plt+0x3f921c> │ │ │ │ + ldr r7, [pc, #52] @ 405614 <__cxa_atexit@plt+0x3f9230> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 40559c <__cxa_atexit@plt+0x3f91b8> │ │ │ │ + beq 4055f4 <__cxa_atexit@plt+0x3f9210> │ │ │ │ mov r7, r8 │ │ │ │ - b 4055d0 <__cxa_atexit@plt+0x3f91ec> │ │ │ │ + b 405628 <__cxa_atexit@plt+0x3f9244> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4055c0 <__cxa_atexit@plt+0x3f91dc> │ │ │ │ + ldr r7, [pc, #16] @ 405618 <__cxa_atexit@plt+0x3f9234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - mvnseq ip, #136, 28 @ 0x880 │ │ │ │ - mvnseq ip, #96, 28 @ 0x600 │ │ │ │ + mvnseq ip, #48, 28 @ 0x300 │ │ │ │ + mvnseq ip, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 405618 <__cxa_atexit@plt+0x3f9234> │ │ │ │ + beq 405670 <__cxa_atexit@plt+0x3f928c> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 405600 <__cxa_atexit@plt+0x3f921c> │ │ │ │ + beq 405658 <__cxa_atexit@plt+0x3f9274> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #1 │ │ │ │ - blt 405600 <__cxa_atexit@plt+0x3f921c> │ │ │ │ - ldr r3, [pc, #264] @ 405700 <__cxa_atexit@plt+0x3f931c> │ │ │ │ + blt 405658 <__cxa_atexit@plt+0x3f9274> │ │ │ │ + ldr r3, [pc, #264] @ 405758 <__cxa_atexit@plt+0x3f9374> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 404720 <__cxa_atexit@plt+0x3f833c> │ │ │ │ - ldr r7, [pc, #228] @ 4056ec <__cxa_atexit@plt+0x3f9308> │ │ │ │ - ldr r0, [pc, #228] @ 4056f0 <__cxa_atexit@plt+0x3f930c> │ │ │ │ + b 404778 <__cxa_atexit@plt+0x3f8394> │ │ │ │ + ldr r7, [pc, #228] @ 405744 <__cxa_atexit@plt+0x3f9360> │ │ │ │ + ldr r0, [pc, #228] @ 405748 <__cxa_atexit@plt+0x3f9364> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #212] @ 4056f4 <__cxa_atexit@plt+0x3f9310> │ │ │ │ + ldr r2, [pc, #212] @ 40574c <__cxa_atexit@plt+0x3f9368> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4056b8 <__cxa_atexit@plt+0x3f92d4> │ │ │ │ + bhi 405710 <__cxa_atexit@plt+0x3f932c> │ │ │ │ ldr r2, [r8, #4] │ │ │ │ lsrs r2, r2, #2 │ │ │ │ - beq 405668 <__cxa_atexit@plt+0x3f9284> │ │ │ │ + beq 4056c0 <__cxa_atexit@plt+0x3f92dc> │ │ │ │ sub r2, r2, #1 │ │ │ │ add r1, r8, r2, lsl #2 │ │ │ │ mov r0, #31 │ │ │ │ ldr r1, [r1, #8] │ │ │ │ orr r2, r0, r2, lsl #5 │ │ │ │ cmp r1, #0 │ │ │ │ clzne r1, r1 │ │ │ │ moveq r1, #32 │ │ │ │ sub r2, r2, r1 │ │ │ │ - b 40566c <__cxa_atexit@plt+0x3f9288> │ │ │ │ + b 4056c4 <__cxa_atexit@plt+0x3f92e0> │ │ │ │ mov r2, #0 │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #8 │ │ │ │ cmp r5, r1 │ │ │ │ - bcc 4056c8 <__cxa_atexit@plt+0x3f92e4> │ │ │ │ - ldr r5, [pc, #120] @ 405704 <__cxa_atexit@plt+0x3f9320> │ │ │ │ - ldr lr, [pc, #120] @ 405708 <__cxa_atexit@plt+0x3f9324> │ │ │ │ - ldr r0, [pc, #120] @ 40570c <__cxa_atexit@plt+0x3f9328> │ │ │ │ + bcc 405720 <__cxa_atexit@plt+0x3f933c> │ │ │ │ + ldr r5, [pc, #120] @ 40575c <__cxa_atexit@plt+0x3f9378> │ │ │ │ + ldr lr, [pc, #120] @ 405760 <__cxa_atexit@plt+0x3f937c> │ │ │ │ + ldr r0, [pc, #120] @ 405764 <__cxa_atexit@plt+0x3f9380> │ │ │ │ add r5, pc, r5 │ │ │ │ add lr, pc, lr │ │ │ │ sub r9, r1, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r5, [r3] │ │ │ │ add r8, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ stmib r6, {r0, r2} │ │ │ │ mov r6, r1 │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ - ldr r7, [pc, #60] @ 4056fc <__cxa_atexit@plt+0x3f9318> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ + ldr r7, [pc, #60] @ 405754 <__cxa_atexit@plt+0x3f9370> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 4056f8 <__cxa_atexit@plt+0x3f9314> │ │ │ │ + ldr r7, [pc, #40] @ 405750 <__cxa_atexit@plt+0x3f936c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - mvnseq ip, #12, 28 @ 0xc0 │ │ │ │ - mvnseq ip, #8, 28 @ 0x80 │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + mvnseq ip, #180, 26 @ 0x2d00 │ │ │ │ + mvnseq ip, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff738 │ │ │ │ - mvnseq ip, #232, 24 @ 0xe800 │ │ │ │ + mvnseq ip, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ - mvnseq ip, #12, 24 @ 0xc00 │ │ │ │ - ldrteq r7, [r6], #-2824 @ 0xfffff4f8 │ │ │ │ + mvnseq ip, #180, 22 @ 0x2d000 │ │ │ │ + ldrteq r7, [r6], #-2736 @ 0xfffff550 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 405744 <__cxa_atexit@plt+0x3f9360> │ │ │ │ - ldr r2, [pc, #28] @ 405750 <__cxa_atexit@plt+0x3f936c> │ │ │ │ + bcc 40579c <__cxa_atexit@plt+0x3f93b8> │ │ │ │ + ldr r2, [pc, #28] @ 4057a8 <__cxa_atexit@plt+0x3f93c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldrteq r7, [r6], #-1060 @ 0xfffffbdc │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldrteq r7, [r6], #-972 @ 0xfffffc34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 405788 <__cxa_atexit@plt+0x3f93a4> │ │ │ │ - ldr r2, [pc, #28] @ 405794 <__cxa_atexit@plt+0x3f93b0> │ │ │ │ + bcc 4057e0 <__cxa_atexit@plt+0x3f93fc> │ │ │ │ + ldr r2, [pc, #28] @ 4057ec <__cxa_atexit@plt+0x3f9408> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldrteq r7, [r6], #-992 @ 0xfffffc20 │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldrteq r7, [r6], #-904 @ 0xfffffc78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4057ec <__cxa_atexit@plt+0x3f9408> │ │ │ │ + bhi 405844 <__cxa_atexit@plt+0x3f9460> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7ef200 <__cxa_atexit@plt+0x7e2e1c> │ │ │ │ + bl 7d6448 <__cxa_atexit@plt+0x7ca064> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4057e4 <__cxa_atexit@plt+0x3f9400> │ │ │ │ - ldr r7, [pc, #44] @ 4057f4 <__cxa_atexit@plt+0x3f9410> │ │ │ │ + beq 40583c <__cxa_atexit@plt+0x3f9458> │ │ │ │ + ldr r7, [pc, #44] @ 40584c <__cxa_atexit@plt+0x3f9468> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #36] @ 4057f8 <__cxa_atexit@plt+0x3f9414> │ │ │ │ + ldr r7, [pc, #36] @ 405850 <__cxa_atexit@plt+0x3f946c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, #248 @ 0xf8 │ │ │ │ - b 7ef260 <__cxa_atexit@plt+0x7e2e7c> │ │ │ │ + b 7d64a8 <__cxa_atexit@plt+0x7ca0c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrteq r7, [r6], #-584 @ 0xfffffdb8 │ │ │ │ + ldrteq r7, [r6], #-496 @ 0xfffffe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, #8 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r7, r3] │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ - bne 40580c <__cxa_atexit@plt+0x3f9428> │ │ │ │ - ldr r3, [pc, #20] @ 405838 <__cxa_atexit@plt+0x3f9454> │ │ │ │ + bne 405864 <__cxa_atexit@plt+0x3f9480> │ │ │ │ + ldr r3, [pc, #20] @ 405890 <__cxa_atexit@plt+0x3f94ac> │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #2 │ │ │ │ stmda r5!, {r1, r2, r3, r7} │ │ │ │ - b 405844 <__cxa_atexit@plt+0x3f9460> │ │ │ │ - mvnseq sp, #12, 2 │ │ │ │ + b 40589c <__cxa_atexit@plt+0x3f94b8> │ │ │ │ + mvnseq sp, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 405908 <__cxa_atexit@plt+0x3f9524> │ │ │ │ + bcc 405960 <__cxa_atexit@plt+0x3f957c> │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ cmp r0, #62 @ 0x3e │ │ │ │ - beq 4058b8 <__cxa_atexit@plt+0x3f94d4> │ │ │ │ - ldr r7, [pc, #176] @ 405920 <__cxa_atexit@plt+0x3f953c> │ │ │ │ + beq 405910 <__cxa_atexit@plt+0x3f952c> │ │ │ │ + ldr r7, [pc, #176] @ 405978 <__cxa_atexit@plt+0x3f9594> │ │ │ │ mov r3, r5 │ │ │ │ add r1, r8, r0, lsl #2 │ │ │ │ ldr lr, [r3, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [r3, #4] │ │ │ │ str lr, [r1, #8] │ │ │ │ add r0, r0, #1 │ │ │ │ ands lr, r7, #3 │ │ │ │ str r0, [r3, #4] │ │ │ │ - beq 4058f8 <__cxa_atexit@plt+0x3f9514> │ │ │ │ + beq 405950 <__cxa_atexit@plt+0x3f956c> │ │ │ │ cmp lr, #2 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ - bne 4058b8 <__cxa_atexit@plt+0x3f94d4> │ │ │ │ + bne 405910 <__cxa_atexit@plt+0x3f952c> │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, fp │ │ │ │ - b 4059e0 <__cxa_atexit@plt+0x3f95fc> │ │ │ │ - ldr r3, [pc, #104] @ 405928 <__cxa_atexit@plt+0x3f9544> │ │ │ │ + b 405a38 <__cxa_atexit@plt+0x3f9654> │ │ │ │ + ldr r3, [pc, #104] @ 405980 <__cxa_atexit@plt+0x3f959c> │ │ │ │ mov lr, #62 @ 0x3e │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #96] @ 40592c <__cxa_atexit@plt+0x3f9548> │ │ │ │ + ldr r7, [pc, #96] @ 405984 <__cxa_atexit@plt+0x3f95a0> │ │ │ │ add r0, r3, #105 @ 0x69 │ │ │ │ add r1, r3, #129 @ 0x81 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r0, #512 @ 0x200 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ str r7, [r2, #4] │ │ │ │ sub r7, r6, #15 │ │ │ │ @@ -1041734,121 +1041756,121 @@ │ │ │ │ str r8, [r2, #16] │ │ │ │ str lr, [r2, #20] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 405924 <__cxa_atexit@plt+0x3f9540> │ │ │ │ + ldr r3, [pc, #20] @ 40597c <__cxa_atexit@plt+0x3f9598> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef1d8 <__cxa_atexit@plt+0x7e2df4> │ │ │ │ + b 7d6420 <__cxa_atexit@plt+0x7ca03c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - ldrteq r7, [r6], #-380 @ 0xfffffe84 │ │ │ │ - ldrteq r7, [r6], #-3660 @ 0xfffff1b4 │ │ │ │ + ldrteq r7, [r6], #-292 @ 0xfffffedc │ │ │ │ + ldrteq r7, [r6], #-3572 @ 0xfffff20c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ str r7, [r2] │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 40595c <__cxa_atexit@plt+0x3f9578> │ │ │ │ + bne 4059b4 <__cxa_atexit@plt+0x3f95d0> │ │ │ │ mov r7, fp │ │ │ │ - b 4059e0 <__cxa_atexit@plt+0x3f95fc> │ │ │ │ + b 405a38 <__cxa_atexit@plt+0x3f9654> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4059b4 <__cxa_atexit@plt+0x3f95d0> │ │ │ │ - ldr r7, [pc, #100] @ 4059d8 <__cxa_atexit@plt+0x3f95f4> │ │ │ │ + bcc 405a0c <__cxa_atexit@plt+0x3f9628> │ │ │ │ + ldr r7, [pc, #100] @ 405a30 <__cxa_atexit@plt+0x3f964c> │ │ │ │ mov lr, #62 @ 0x3e │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #92] @ 4059dc <__cxa_atexit@plt+0x3f95f8> │ │ │ │ + ldr r8, [pc, #92] @ 405a34 <__cxa_atexit@plt+0x3f9650> │ │ │ │ add r2, r7, #129 @ 0x81 │ │ │ │ add r7, r7, #105 @ 0x69 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #512 @ 0x200 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 4059d4 <__cxa_atexit@plt+0x3f95f0> │ │ │ │ + ldr r6, [pc, #24] @ 405a2c <__cxa_atexit@plt+0x3f9648> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 7ef1d8 <__cxa_atexit@plt+0x7e2df4> │ │ │ │ + b 7d6420 <__cxa_atexit@plt+0x7ca03c> │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ - ldrteq r7, [r6], #-200 @ 0xffffff38 │ │ │ │ - ldrteq r7, [r6], #-3480 @ 0xfffff268 │ │ │ │ + ldrteq r7, [r6], #-112 @ 0xffffff90 │ │ │ │ + ldrteq r7, [r6], #-3392 @ 0xfffff2c0 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #4 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [pc, #304] @ 405b30 <__cxa_atexit@plt+0x3f974c> │ │ │ │ - ldr r9, [pc, #304] @ 405b34 <__cxa_atexit@plt+0x3f9750> │ │ │ │ + ldr sl, [pc, #304] @ 405b88 <__cxa_atexit@plt+0x3f97a4> │ │ │ │ + ldr r9, [pc, #304] @ 405b8c <__cxa_atexit@plt+0x3f97a8> │ │ │ │ add r6, r8, #20 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r7 │ │ │ │ cmp ip, r6 │ │ │ │ - bcc 405b10 <__cxa_atexit@plt+0x3f972c> │ │ │ │ + bcc 405b68 <__cxa_atexit@plt+0x3f9784> │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ - beq 405aa4 <__cxa_atexit@plt+0x3f96c0> │ │ │ │ + beq 405afc <__cxa_atexit@plt+0x3f9718> │ │ │ │ ldr r0, [r1, #2] │ │ │ │ ldr r1, [r1, #6] │ │ │ │ str sl, [r5, #-4] │ │ │ │ tst r0, #3 │ │ │ │ str r1, [r5, #4] │ │ │ │ - beq 405ae4 <__cxa_atexit@plt+0x3f9700> │ │ │ │ + beq 405b3c <__cxa_atexit@plt+0x3f9758> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr lr, [r0, #3] │ │ │ │ add fp, r2, r3, lsl #2 │ │ │ │ add r0, r3, #1 │ │ │ │ ands r3, r1, #3 │ │ │ │ str r9, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str lr, [fp, #8] │ │ │ │ - beq 405afc <__cxa_atexit@plt+0x3f9718> │ │ │ │ + beq 405b54 <__cxa_atexit@plt+0x3f9770> │ │ │ │ cmp r3, #2 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - beq 405a10 <__cxa_atexit@plt+0x3f962c> │ │ │ │ - ldr r3, [pc, #196] @ 405b38 <__cxa_atexit@plt+0x3f9754> │ │ │ │ + beq 405a68 <__cxa_atexit@plt+0x3f9684> │ │ │ │ + ldr r3, [pc, #196] @ 405b90 <__cxa_atexit@plt+0x3f97ac> │ │ │ │ mov lr, #62 @ 0x3e │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #188] @ 405b3c <__cxa_atexit@plt+0x3f9758> │ │ │ │ + ldr r7, [pc, #188] @ 405b94 <__cxa_atexit@plt+0x3f97b0> │ │ │ │ add r0, r3, #105 @ 0x69 │ │ │ │ add r1, r3, #129 @ 0x81 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r0, #512 @ 0x200 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r7, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r3, [r8, #12] │ │ │ │ str r2, [r8, #16] │ │ │ │ - b 405ad4 <__cxa_atexit@plt+0x3f96f0> │ │ │ │ - ldr r7, [pc, #148] @ 405b40 <__cxa_atexit@plt+0x3f975c> │ │ │ │ + b 405b2c <__cxa_atexit@plt+0x3f9748> │ │ │ │ + ldr r7, [pc, #148] @ 405b98 <__cxa_atexit@plt+0x3f97b4> │ │ │ │ mov lr, #62 @ 0x3e │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #140] @ 405b44 <__cxa_atexit@plt+0x3f9760> │ │ │ │ + ldr r2, [pc, #140] @ 405b9c <__cxa_atexit@plt+0x3f97b8> │ │ │ │ add r3, r7, #129 @ 0x81 │ │ │ │ add r7, r7, #105 @ 0x69 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #512 @ 0x200 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ stmib r8, {r2, r3, r7} │ │ │ │ @@ -1041864,10196 +1041886,10196 @@ │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r1] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #48] @ 405b48 <__cxa_atexit@plt+0x3f9764> │ │ │ │ + ldr r2, [pc, #48] @ 405ba0 <__cxa_atexit@plt+0x3f97bc> │ │ │ │ ldr r5, [sp] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ - ldrteq r6, [r6], #-4040 @ 0xfffff038 │ │ │ │ - ldrteq r7, [r6], #-3224 @ 0xfffff368 │ │ │ │ - ldrteq r6, [r6], #-3984 @ 0xfffff070 │ │ │ │ - ldrteq r7, [r6], #-3168 @ 0xfffff3a0 │ │ │ │ + ldrteq r6, [r6], #-3952 @ 0xfffff090 │ │ │ │ + ldrteq r7, [r6], #-3136 @ 0xfffff3c0 │ │ │ │ + ldrteq r6, [r6], #-3896 @ 0xfffff0c8 │ │ │ │ + ldrteq r7, [r6], #-3080 @ 0xfffff3f8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 4059e0 <__cxa_atexit@plt+0x3f95fc> │ │ │ │ + b 405a38 <__cxa_atexit@plt+0x3f9654> │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ mov r2, r3 │ │ │ │ - ldr r8, [pc, #196] @ 405c48 <__cxa_atexit@plt+0x3f9864> │ │ │ │ + ldr r8, [pc, #196] @ 405ca0 <__cxa_atexit@plt+0x3f98bc> │ │ │ │ ldr r0, [r2, #-4]! │ │ │ │ ldr lr, [r3, #4] │ │ │ │ ldr r9, [r1, #3] │ │ │ │ add sl, lr, r0, lsl #2 │ │ │ │ add r1, r0, #1 │ │ │ │ ands r0, r7, #3 │ │ │ │ add r8, pc, r8 │ │ │ │ str r8, [r2] │ │ │ │ str r1, [r3] │ │ │ │ str r9, [sl, #8] │ │ │ │ - beq 405bc8 <__cxa_atexit@plt+0x3f97e4> │ │ │ │ + beq 405c20 <__cxa_atexit@plt+0x3f983c> │ │ │ │ cmp r0, #2 │ │ │ │ str r1, [r2] │ │ │ │ str r7, [r3] │ │ │ │ - bne 405bd4 <__cxa_atexit@plt+0x3f97f0> │ │ │ │ + bne 405c2c <__cxa_atexit@plt+0x3f9848> │ │ │ │ mov r5, r2 │ │ │ │ mov r7, fp │ │ │ │ - b 4059e0 <__cxa_atexit@plt+0x3f95fc> │ │ │ │ + b 405a38 <__cxa_atexit@plt+0x3f9654> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 405c28 <__cxa_atexit@plt+0x3f9844> │ │ │ │ - ldr r1, [pc, #100] @ 405c50 <__cxa_atexit@plt+0x3f986c> │ │ │ │ + bcc 405c80 <__cxa_atexit@plt+0x3f989c> │ │ │ │ + ldr r1, [pc, #100] @ 405ca8 <__cxa_atexit@plt+0x3f98c4> │ │ │ │ mov r8, #62 @ 0x3e │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #92] @ 405c54 <__cxa_atexit@plt+0x3f9870> │ │ │ │ + ldr r7, [pc, #92] @ 405cac <__cxa_atexit@plt+0x3f98c8> │ │ │ │ add r3, r1, #129 @ 0x81 │ │ │ │ add r1, r1, #105 @ 0x69 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r0, r1, #512 @ 0x200 │ │ │ │ ldr r1, [r5, #16]! │ │ │ │ str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ sub r7, r2, #15 │ │ │ │ mov r6, r2 │ │ │ │ bx r1 │ │ │ │ - ldr r6, [pc, #28] @ 405c4c <__cxa_atexit@plt+0x3f9868> │ │ │ │ + ldr r6, [pc, #28] @ 405ca4 <__cxa_atexit@plt+0x3f98c0> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 7ef1d8 <__cxa_atexit@plt+0x7e2df4> │ │ │ │ + b 7d6420 <__cxa_atexit@plt+0x7ca03c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrteq r6, [r6], #-3664 @ 0xfffff1b0 │ │ │ │ - ldrteq r7, [r6], #-2848 @ 0xfffff4e0 │ │ │ │ + ldrteq r6, [r6], #-3576 @ 0xfffff208 │ │ │ │ + ldrteq r7, [r6], #-2760 @ 0xfffff538 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ str r7, [r2] │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 405c84 <__cxa_atexit@plt+0x3f98a0> │ │ │ │ + bne 405cdc <__cxa_atexit@plt+0x3f98f8> │ │ │ │ mov r7, fp │ │ │ │ - b 4059e0 <__cxa_atexit@plt+0x3f95fc> │ │ │ │ + b 405a38 <__cxa_atexit@plt+0x3f9654> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 405cdc <__cxa_atexit@plt+0x3f98f8> │ │ │ │ - ldr r7, [pc, #100] @ 405d00 <__cxa_atexit@plt+0x3f991c> │ │ │ │ + bcc 405d34 <__cxa_atexit@plt+0x3f9950> │ │ │ │ + ldr r7, [pc, #100] @ 405d58 <__cxa_atexit@plt+0x3f9974> │ │ │ │ mov lr, #62 @ 0x3e │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #92] @ 405d04 <__cxa_atexit@plt+0x3f9920> │ │ │ │ + ldr r8, [pc, #92] @ 405d5c <__cxa_atexit@plt+0x3f9978> │ │ │ │ add r2, r7, #129 @ 0x81 │ │ │ │ add r7, r7, #105 @ 0x69 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #512 @ 0x200 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 405cfc <__cxa_atexit@plt+0x3f9918> │ │ │ │ + ldr r6, [pc, #24] @ 405d54 <__cxa_atexit@plt+0x3f9970> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 7ef1d8 <__cxa_atexit@plt+0x7e2df4> │ │ │ │ + b 7d6420 <__cxa_atexit@plt+0x7ca03c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrteq r6, [r6], #-3488 @ 0xfffff260 │ │ │ │ - ldrteq r7, [r6], #-2672 @ 0xfffff590 │ │ │ │ + ldrteq r6, [r6], #-3400 @ 0xfffff2b8 │ │ │ │ + ldrteq r7, [r6], #-2584 @ 0xfffff5e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 405d68 <__cxa_atexit@plt+0x3f9984> │ │ │ │ - ldr r7, [pc, #84] @ 405d80 <__cxa_atexit@plt+0x3f999c> │ │ │ │ + bcc 405dc0 <__cxa_atexit@plt+0x3f99dc> │ │ │ │ + ldr r7, [pc, #84] @ 405dd8 <__cxa_atexit@plt+0x3f99f4> │ │ │ │ mov lr, #62 @ 0x3e │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #76] @ 405d84 <__cxa_atexit@plt+0x3f99a0> │ │ │ │ + ldr r8, [pc, #76] @ 405ddc <__cxa_atexit@plt+0x3f99f8> │ │ │ │ add r2, r7, #129 @ 0x81 │ │ │ │ add r7, r7, #105 @ 0x69 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #512 @ 0x200 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #15 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 405d88 <__cxa_atexit@plt+0x3f99a4> │ │ │ │ + ldr r3, [pc, #24] @ 405de0 <__cxa_atexit@plt+0x3f99fc> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef1d8 <__cxa_atexit@plt+0x7e2df4> │ │ │ │ - ldrteq r6, [r6], #-3344 @ 0xfffff2f0 │ │ │ │ - ldrteq r7, [r6], #-2528 @ 0xfffff620 │ │ │ │ + b 7d6420 <__cxa_atexit@plt+0x7ca03c> │ │ │ │ + ldrteq r6, [r6], #-3256 @ 0xfffff348 │ │ │ │ + ldrteq r7, [r6], #-2440 @ 0xfffff678 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - mvnseq ip, #196, 22 @ 0x31000 │ │ │ │ + mvnseq ip, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 405dc4 <__cxa_atexit@plt+0x3f99e0> │ │ │ │ + bcc 405e1c <__cxa_atexit@plt+0x3f9a38> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 405dd4 <__cxa_atexit@plt+0x3f99f0> │ │ │ │ + ldr r1, [pc, #28] @ 405e2c <__cxa_atexit@plt+0x3f9a48> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r7, [r6], #-1004 @ 0xfffffc14 │ │ │ │ - mvnseq ip, #120, 22 @ 0x1e000 │ │ │ │ + ldrteq r7, [r6], #-916 @ 0xfffffc6c │ │ │ │ + mvnseq ip, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 405e10 <__cxa_atexit@plt+0x3f9a2c> │ │ │ │ + bcc 405e68 <__cxa_atexit@plt+0x3f9a84> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 405e20 <__cxa_atexit@plt+0x3f9a3c> │ │ │ │ + ldr r1, [pc, #28] @ 405e78 <__cxa_atexit@plt+0x3f9a94> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r7, [r6], #-928 @ 0xfffffc60 │ │ │ │ - mvnseq ip, #44, 22 @ 0xb000 │ │ │ │ + ldrteq r7, [r6], #-840 @ 0xfffffcb8 │ │ │ │ + mvnseq ip, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 405e5c <__cxa_atexit@plt+0x3f9a78> │ │ │ │ + bcc 405eb4 <__cxa_atexit@plt+0x3f9ad0> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 405e6c <__cxa_atexit@plt+0x3f9a88> │ │ │ │ + ldr r1, [pc, #28] @ 405ec4 <__cxa_atexit@plt+0x3f9ae0> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r7, [r6], #-852 @ 0xfffffcac │ │ │ │ + ldrteq r7, [r6], #-764 @ 0xfffffd04 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 405ec4 <__cxa_atexit@plt+0x3f9ae0> │ │ │ │ + bhi 405f1c <__cxa_atexit@plt+0x3f9b38> │ │ │ │ and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 405eb0 <__cxa_atexit@plt+0x3f9acc> │ │ │ │ + beq 405f08 <__cxa_atexit@plt+0x3f9b24> │ │ │ │ ldr r3, [sl, #3] │ │ │ │ cmp r3, r9 │ │ │ │ - bcs 405eb0 <__cxa_atexit@plt+0x3f9acc> │ │ │ │ + bcs 405f08 <__cxa_atexit@plt+0x3f9b24> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 405ed8 <__cxa_atexit@plt+0x3f9af4> │ │ │ │ + ldr r3, [pc, #32] @ 405f30 <__cxa_atexit@plt+0x3f9b4c> │ │ │ │ mov r8, sl │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #8] @ 405ed4 <__cxa_atexit@plt+0x3f9af0> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #8] @ 405f2c <__cxa_atexit@plt+0x3f9b48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #148, 20 @ 0x94000 │ │ │ │ + mvnseq ip, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq ip, #128, 20 @ 0x80000 │ │ │ │ + mvnseq ip, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 405f28 <__cxa_atexit@plt+0x3f9b44> │ │ │ │ - ldr r2, [pc, #48] @ 405f34 <__cxa_atexit@plt+0x3f9b50> │ │ │ │ - ldr r1, [pc, #48] @ 405f38 <__cxa_atexit@plt+0x3f9b54> │ │ │ │ + bcc 405f80 <__cxa_atexit@plt+0x3f9b9c> │ │ │ │ + ldr r2, [pc, #48] @ 405f8c <__cxa_atexit@plt+0x3f9ba8> │ │ │ │ + ldr r1, [pc, #48] @ 405f90 <__cxa_atexit@plt+0x3f9bac> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ stmda r5, {r7, r8} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrteq r7, [r6], #-2052 @ 0xfffff7fc │ │ │ │ - mvnseq ip, #32, 20 @ 0x20000 │ │ │ │ + ldrteq r7, [r6], #-1964 @ 0xfffff854 │ │ │ │ + mvnseq ip, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub r3, r0, r7 │ │ │ │ cmp r3, r7 │ │ │ │ - bge 405f64 <__cxa_atexit@plt+0x3f9b80> │ │ │ │ + bge 405fbc <__cxa_atexit@plt+0x3f9bd8> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ - bcs 405fb4 <__cxa_atexit@plt+0x3f9bd0> │ │ │ │ + bcs 40600c <__cxa_atexit@plt+0x3f9c28> │ │ │ │ mvn r1, #3 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r1, r1, r2, lsl #1 │ │ │ │ add r3, r3, #8 │ │ │ │ ldr lr, [r3, r1, lsl #2] │ │ │ │ cmp lr, #1 │ │ │ │ - bne 405fd8 <__cxa_atexit@plt+0x3f9bf4> │ │ │ │ + bne 406030 <__cxa_atexit@plt+0x3f9c4c> │ │ │ │ add r7, r3, r2, lsl #3 │ │ │ │ ldr r1, [r7, #-12] │ │ │ │ cmn r1, #1 │ │ │ │ - beq 406020 <__cxa_atexit@plt+0x3f9c3c> │ │ │ │ + beq 406078 <__cxa_atexit@plt+0x3f9c94> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 406038 <__cxa_atexit@plt+0x3f9c54> │ │ │ │ - ldr r7, [pc, #208] @ 40607c <__cxa_atexit@plt+0x3f9c98> │ │ │ │ + bne 406090 <__cxa_atexit@plt+0x3f9cac> │ │ │ │ + ldr r7, [pc, #208] @ 4060d4 <__cxa_atexit@plt+0x3f9cf0> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ sub r9, r7, #4 │ │ │ │ cmn r9, #1 │ │ │ │ - ble 406028 <__cxa_atexit@plt+0x3f9c44> │ │ │ │ - ldr r3, [pc, #172] @ 406074 <__cxa_atexit@plt+0x3f9c90> │ │ │ │ + ble 406080 <__cxa_atexit@plt+0x3f9c9c> │ │ │ │ + ldr r3, [pc, #172] @ 4060cc <__cxa_atexit@plt+0x3f9ce8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r9, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef270 <__cxa_atexit@plt+0x7e2e8c> │ │ │ │ + b 7d64b8 <__cxa_atexit@plt+0x7ca0d4> │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 406054 <__cxa_atexit@plt+0x3f9c70> │ │ │ │ - ldr r1, [pc, #144] @ 406084 <__cxa_atexit@plt+0x3f9ca0> │ │ │ │ - ldr r3, [pc, #144] @ 406088 <__cxa_atexit@plt+0x3f9ca4> │ │ │ │ + bcc 4060ac <__cxa_atexit@plt+0x3f9cc8> │ │ │ │ + ldr r1, [pc, #144] @ 4060dc <__cxa_atexit@plt+0x3f9cf8> │ │ │ │ + ldr r3, [pc, #144] @ 4060e0 <__cxa_atexit@plt+0x3f9cfc> │ │ │ │ sub r8, r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #4]! │ │ │ │ stm r5, {r1, r6} │ │ │ │ - ldr r1, [pc, #124] @ 40608c <__cxa_atexit@plt+0x3f9ca8> │ │ │ │ + ldr r1, [pc, #124] @ 4060e4 <__cxa_atexit@plt+0x3f9d00> │ │ │ │ add r3, r6, #8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r3, {r0, r1, lr} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ - bne 406048 <__cxa_atexit@plt+0x3f9c64> │ │ │ │ - ldr r7, [pc, #80] @ 406080 <__cxa_atexit@plt+0x3f9c9c> │ │ │ │ + bne 4060a0 <__cxa_atexit@plt+0x3f9cbc> │ │ │ │ + ldr r7, [pc, #80] @ 4060d8 <__cxa_atexit@plt+0x3f9cf4> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - bl 7ef278 <__cxa_atexit@plt+0x7e2e94> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + bl 7d64c0 <__cxa_atexit@plt+0x7ca0dc> │ │ │ │ ldr r1, [r5, #24]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #28] @ 406078 <__cxa_atexit@plt+0x3f9c94> │ │ │ │ + ldr r0, [pc, #28] @ 4060d0 <__cxa_atexit@plt+0x3f9cec> │ │ │ │ mov r6, r2 │ │ │ │ mov r7, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, lsr #12 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r7, [r6], #-1676 @ 0xfffff974 │ │ │ │ - ldrteq r7, [r6], #-1776 @ 0xfffff910 │ │ │ │ + ldrteq r7, [r6], #-1588 @ 0xfffff9cc │ │ │ │ + ldrteq r7, [r6], #-1688 @ 0xfffff968 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - ldrteq r7, [r6], #-400 @ 0xfffffe70 │ │ │ │ - mvnseq ip, #204, 16 @ 0xcc0000 │ │ │ │ + ldrteq r7, [r6], #-312 @ 0xfffffec8 │ │ │ │ + mvnseq ip, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4060e4 <__cxa_atexit@plt+0x3f9d00> │ │ │ │ - ldr r2, [pc, #68] @ 4060fc <__cxa_atexit@plt+0x3f9d18> │ │ │ │ - ldr r1, [pc, #68] @ 406100 <__cxa_atexit@plt+0x3f9d1c> │ │ │ │ + bcc 40613c <__cxa_atexit@plt+0x3f9d58> │ │ │ │ + ldr r2, [pc, #68] @ 406154 <__cxa_atexit@plt+0x3f9d70> │ │ │ │ + ldr r1, [pc, #68] @ 406158 <__cxa_atexit@plt+0x3f9d74> │ │ │ │ ldr r0, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ stm r5, {r2, r3} │ │ │ │ - ldr r2, [pc, #48] @ 406104 <__cxa_atexit@plt+0x3f9d20> │ │ │ │ + ldr r2, [pc, #48] @ 40615c <__cxa_atexit@plt+0x3f9d78> │ │ │ │ sub r8, r6, #3 │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ - ldr r3, [pc, #28] @ 406108 <__cxa_atexit@plt+0x3f9d24> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ + ldr r3, [pc, #28] @ 406160 <__cxa_atexit@plt+0x3f9d7c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - ldrteq r7, [r6], #-204 @ 0xffffff34 │ │ │ │ + ldrteq r7, [r6], #-116 @ 0xffffff8c │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - mvnseq ip, #80, 16 @ 0x500000 │ │ │ │ + mvnseq ip, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 406130 <__cxa_atexit@plt+0x3f9d4c> │ │ │ │ + ldr r3, [pc, #16] @ 406188 <__cxa_atexit@plt+0x3f9da4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq ip, #40, 16 @ 0x280000 │ │ │ │ + mvnseq ip, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 406188 <__cxa_atexit@plt+0x3f9da4> │ │ │ │ + bcc 4061e0 <__cxa_atexit@plt+0x3f9dfc> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ - ldr r0, [pc, #48] @ 406194 <__cxa_atexit@plt+0x3f9db0> │ │ │ │ + ldr r0, [pc, #48] @ 4061ec <__cxa_atexit@plt+0x3f9e08> │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ - ldr r1, [pc, #44] @ 406198 <__cxa_atexit@plt+0x3f9db4> │ │ │ │ + ldr r1, [pc, #44] @ 4061f0 <__cxa_atexit@plt+0x3f9e0c> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r0, r7} │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r7, [r6], #-52 @ 0xffffffcc │ │ │ │ - mvnseq ip, #192, 14 @ 0x3000000 │ │ │ │ + ldrteq r6, [r6], #-4060 @ 0xfffff024 │ │ │ │ + mvnseq ip, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 4061c8 <__cxa_atexit@plt+0x3f9de4> │ │ │ │ + beq 406220 <__cxa_atexit@plt+0x3f9e3c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 4061dc <__cxa_atexit@plt+0x3f9df8> │ │ │ │ - ldr r3, [pc, #28] @ 4061ec <__cxa_atexit@plt+0x3f9e08> │ │ │ │ + beq 406234 <__cxa_atexit@plt+0x3f9e50> │ │ │ │ + ldr r3, [pc, #28] @ 406244 <__cxa_atexit@plt+0x3f9e60> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 4061f0 <__cxa_atexit@plt+0x3f9e0c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 406248 <__cxa_atexit@plt+0x3f9e64> │ │ │ │ add r5, r3, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq r7, [r6], #-1108 @ 0xfffffbac │ │ │ │ - mvnseq ip, #104, 14 @ 0x1a00000 │ │ │ │ + ldrteq r7, [r6], #-1020 @ 0xfffffc04 │ │ │ │ + mvnseq ip, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 406214 <__cxa_atexit@plt+0x3f9e30> │ │ │ │ + ldr r3, [pc, #12] @ 40626c <__cxa_atexit@plt+0x3f9e88> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq ip, #68, 14 @ 0x1100000 │ │ │ │ + mvnseq ip, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 406238 <__cxa_atexit@plt+0x3f9e54> │ │ │ │ + ldr r3, [pc, #12] @ 406290 <__cxa_atexit@plt+0x3f9eac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq ip, #32, 14 @ 0x800000 │ │ │ │ + mvnseq ip, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40638c <__cxa_atexit@plt+0x3f9fa8> │ │ │ │ + bcc 4063e4 <__cxa_atexit@plt+0x3fa000> │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 4062d4 <__cxa_atexit@plt+0x3f9ef0> │ │ │ │ - beq 4062f0 <__cxa_atexit@plt+0x3f9f0c> │ │ │ │ - ldr r2, [pc, #332] @ 4063bc <__cxa_atexit@plt+0x3f9fd8> │ │ │ │ - ldr r1, [pc, #332] @ 4063c0 <__cxa_atexit@plt+0x3f9fdc> │ │ │ │ + bmi 40632c <__cxa_atexit@plt+0x3f9f48> │ │ │ │ + beq 406348 <__cxa_atexit@plt+0x3f9f64> │ │ │ │ + ldr r2, [pc, #332] @ 406414 <__cxa_atexit@plt+0x3fa030> │ │ │ │ + ldr r1, [pc, #332] @ 406418 <__cxa_atexit@plt+0x3fa034> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 406398 <__cxa_atexit@plt+0x3f9fb4> │ │ │ │ + bhi 4063f0 <__cxa_atexit@plt+0x3fa00c> │ │ │ │ mov r1, r5 │ │ │ │ tst r7, #1 │ │ │ │ str r9, [r1, #-12]! │ │ │ │ str r7, [r1, #4] │ │ │ │ - bne 406318 <__cxa_atexit@plt+0x3f9f34> │ │ │ │ - ldr r3, [pc, #276] @ 4063d0 <__cxa_atexit@plt+0x3f9fec> │ │ │ │ + bne 406370 <__cxa_atexit@plt+0x3f9f8c> │ │ │ │ + ldr r3, [pc, #276] @ 406428 <__cxa_atexit@plt+0x3fa044> │ │ │ │ lsr r2, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #260] @ 4063e0 <__cxa_atexit@plt+0x3f9ffc> │ │ │ │ - ldr r0, [pc, #260] @ 4063e4 <__cxa_atexit@plt+0x3fa000> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #260] @ 406438 <__cxa_atexit@plt+0x3fa054> │ │ │ │ + ldr r0, [pc, #260] @ 40643c <__cxa_atexit@plt+0x3fa058> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #224] @ 4063d8 <__cxa_atexit@plt+0x3f9ff4> │ │ │ │ - ldr r6, [pc, #224] @ 4063dc <__cxa_atexit@plt+0x3f9ff8> │ │ │ │ + ldr r7, [pc, #224] @ 406430 <__cxa_atexit@plt+0x3fa04c> │ │ │ │ + ldr r6, [pc, #224] @ 406434 <__cxa_atexit@plt+0x3fa050> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 40633c <__cxa_atexit@plt+0x3f9f58> │ │ │ │ + bne 406394 <__cxa_atexit@plt+0x3f9fb0> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 40635c <__cxa_atexit@plt+0x3f9f78> │ │ │ │ - ldr r7, [pc, #148] @ 4063cc <__cxa_atexit@plt+0x3f9fe8> │ │ │ │ + bne 4063b4 <__cxa_atexit@plt+0x3f9fd0> │ │ │ │ + ldr r7, [pc, #148] @ 406424 <__cxa_atexit@plt+0x3fa040> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40636c <__cxa_atexit@plt+0x3f9f88> │ │ │ │ - ldr r3, [pc, #164] @ 4063e8 <__cxa_atexit@plt+0x3fa004> │ │ │ │ + b 4063c4 <__cxa_atexit@plt+0x3f9fe0> │ │ │ │ + ldr r3, [pc, #164] @ 406440 <__cxa_atexit@plt+0x3fa05c> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 40637c <__cxa_atexit@plt+0x3f9f98> │ │ │ │ - ldr r7, [pc, #88] @ 4063c4 <__cxa_atexit@plt+0x3f9fe0> │ │ │ │ + beq 4063d4 <__cxa_atexit@plt+0x3f9ff0> │ │ │ │ + ldr r7, [pc, #88] @ 40641c <__cxa_atexit@plt+0x3fa038> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #68] @ 4063c8 <__cxa_atexit@plt+0x3f9fe4> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #68] @ 406420 <__cxa_atexit@plt+0x3fa03c> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldr r2, [pc, #52] @ 4063d4 <__cxa_atexit@plt+0x3f9ff0> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldr r2, [pc, #52] @ 40642c <__cxa_atexit@plt+0x3fa048> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - ldrteq r7, [r6], #-1176 @ 0xfffffb68 │ │ │ │ + ldrteq r7, [r6], #-1088 @ 0xfffffbc0 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - ldrteq r7, [r6], #-692 @ 0xfffffd4c │ │ │ │ + ldrteq r7, [r6], #-604 @ 0xfffffda4 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xffffbfbc │ │ │ │ - mvnseq fp, #144, 24 @ 0x9000 │ │ │ │ + mvnseq fp, #56, 24 @ 0x3800 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvnseq fp, #240, 24 @ 0xf000 │ │ │ │ - mvnseq fp, #0, 26 │ │ │ │ - mvnseq fp, #248, 24 @ 0xf800 │ │ │ │ + mvnseq fp, #152, 24 @ 0x9800 │ │ │ │ + mvnseq fp, #168, 24 @ 0xa800 │ │ │ │ + mvnseq fp, #160, 24 @ 0xa000 │ │ │ │ @ instruction: 0xffffbfa4 │ │ │ │ - mvnseq ip, #112, 10 @ 0x1c000000 │ │ │ │ + mvnseq ip, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 406424 <__cxa_atexit@plt+0x3fa040> │ │ │ │ + beq 40647c <__cxa_atexit@plt+0x3fa098> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ - bcs 406424 <__cxa_atexit@plt+0x3fa040> │ │ │ │ + bcs 40647c <__cxa_atexit@plt+0x3fa098> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 406438 <__cxa_atexit@plt+0x3fa054> │ │ │ │ + ldr r3, [pc, #12] @ 406490 <__cxa_atexit@plt+0x3fa0ac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - mvnseq ip, #32, 10 @ 0x8000000 │ │ │ │ + mvnseq ip, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 406464 <__cxa_atexit@plt+0x3fa080> │ │ │ │ - ldr r3, [pc, #60] @ 40649c <__cxa_atexit@plt+0x3fa0b8> │ │ │ │ + bne 4064bc <__cxa_atexit@plt+0x3fa0d8> │ │ │ │ + ldr r3, [pc, #60] @ 4064f4 <__cxa_atexit@plt+0x3fa110> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 406478 <__cxa_atexit@plt+0x3fa094> │ │ │ │ + b 4064d0 <__cxa_atexit@plt+0x3fa0ec> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 406484 <__cxa_atexit@plt+0x3fa0a0> │ │ │ │ - ldr r3, [pc, #28] @ 406494 <__cxa_atexit@plt+0x3fa0b0> │ │ │ │ + beq 4064dc <__cxa_atexit@plt+0x3fa0f8> │ │ │ │ + ldr r3, [pc, #28] @ 4064ec <__cxa_atexit@plt+0x3fa108> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 406498 <__cxa_atexit@plt+0x3fa0b4> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 4064f0 <__cxa_atexit@plt+0x3fa10c> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrteq r7, [r6], #-428 @ 0xfffffe54 │ │ │ │ + ldrteq r7, [r6], #-340 @ 0xfffffeac │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq ip, #188, 8 @ 0xbc000000 │ │ │ │ + mvnseq ip, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 406520 <__cxa_atexit@plt+0x3fa13c> │ │ │ │ + ldr r7, [pc, #104] @ 406578 <__cxa_atexit@plt+0x3fa194> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 406510 <__cxa_atexit@plt+0x3fa12c> │ │ │ │ + bhi 406568 <__cxa_atexit@plt+0x3fa184> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 4064f8 <__cxa_atexit@plt+0x3fa114> │ │ │ │ + beq 406550 <__cxa_atexit@plt+0x3fa16c> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 4064f8 <__cxa_atexit@plt+0x3fa114> │ │ │ │ + bcs 406550 <__cxa_atexit@plt+0x3fa16c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 406528 <__cxa_atexit@plt+0x3fa144> │ │ │ │ + ldr r7, [pc, #40] @ 406580 <__cxa_atexit@plt+0x3fa19c> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 406524 <__cxa_atexit@plt+0x3fa140> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 40657c <__cxa_atexit@plt+0x3fa198> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq ip, #72, 8 @ 0x48000000 │ │ │ │ + mvnseq ip, #240, 6 @ 0xc0000003 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #24, 8 @ 0x18000000 │ │ │ │ + mvnseq ip, #192, 6 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 4065c4 <__cxa_atexit@plt+0x3fa1e0> │ │ │ │ + ldr r7, [pc, #104] @ 40661c <__cxa_atexit@plt+0x3fa238> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4065b4 <__cxa_atexit@plt+0x3fa1d0> │ │ │ │ + bhi 40660c <__cxa_atexit@plt+0x3fa228> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 40659c <__cxa_atexit@plt+0x3fa1b8> │ │ │ │ + beq 4065f4 <__cxa_atexit@plt+0x3fa210> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 40659c <__cxa_atexit@plt+0x3fa1b8> │ │ │ │ + bcs 4065f4 <__cxa_atexit@plt+0x3fa210> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 4065cc <__cxa_atexit@plt+0x3fa1e8> │ │ │ │ + ldr r7, [pc, #40] @ 406624 <__cxa_atexit@plt+0x3fa240> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 4065c8 <__cxa_atexit@plt+0x3fa1e4> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 406620 <__cxa_atexit@plt+0x3fa23c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq ip, #164, 6 @ 0x90000002 │ │ │ │ + mvnseq ip, #76, 6 @ 0x30000001 │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq ip, #116, 6 @ 0xd0000001 │ │ │ │ + mvnseq ip, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 406608 <__cxa_atexit@plt+0x3fa224> │ │ │ │ + ldr r3, [pc, #12] @ 406660 <__cxa_atexit@plt+0x3fa27c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq ip, #80, 6 @ 0x40000001 │ │ │ │ + mvnseq ip, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40662c <__cxa_atexit@plt+0x3fa248> │ │ │ │ + ldr r3, [pc, #12] @ 406684 <__cxa_atexit@plt+0x3fa2a0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq ip, #44, 6 @ 0xb0000000 │ │ │ │ + mvnseq ip, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40668c <__cxa_atexit@plt+0x3fa2a8> │ │ │ │ + bcc 4066e4 <__cxa_atexit@plt+0x3fa300> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 406698 <__cxa_atexit@plt+0x3fa2b4> │ │ │ │ + ldr r0, [pc, #60] @ 4066f0 <__cxa_atexit@plt+0x3fa30c> │ │ │ │ mvn r2, #1 │ │ │ │ add r2, r2, r7, lsl #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ str r0, [r3, #4] │ │ │ │ ldr r1, [r1, #8] │ │ │ │ - ldr r0, [pc, #36] @ 40669c <__cxa_atexit@plt+0x3fa2b8> │ │ │ │ + ldr r0, [pc, #36] @ 4066f4 <__cxa_atexit@plt+0x3fa310> │ │ │ │ str r2, [r5] │ │ │ │ sub r8, r6, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldrteq r6, [r6], #-2884 @ 0xfffff4bc │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldrteq r6, [r6], #-2796 @ 0xfffff514 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq ip, #188, 4 @ 0xc000000b │ │ │ │ + mvnseq ip, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, r6, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4066ec <__cxa_atexit@plt+0x3fa308> │ │ │ │ - ldr r3, [pc, #48] @ 4066f8 <__cxa_atexit@plt+0x3fa314> │ │ │ │ - ldr r2, [pc, #48] @ 4066fc <__cxa_atexit@plt+0x3fa318> │ │ │ │ + bcc 406744 <__cxa_atexit@plt+0x3fa360> │ │ │ │ + ldr r3, [pc, #48] @ 406750 <__cxa_atexit@plt+0x3fa36c> │ │ │ │ + ldr r2, [pc, #48] @ 406754 <__cxa_atexit@plt+0x3fa370> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff6c0 │ │ │ │ - mvnseq ip, #92, 4 @ 0xc0000005 │ │ │ │ + mvnseq ip, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 406758 <__cxa_atexit@plt+0x3fa374> │ │ │ │ + bcc 4067b0 <__cxa_atexit@plt+0x3fa3cc> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r0, [pc, #44] @ 406764 <__cxa_atexit@plt+0x3fa380> │ │ │ │ + ldr r0, [pc, #44] @ 4067bc <__cxa_atexit@plt+0x3fa3d8> │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ - ldr r1, [pc, #40] @ 406768 <__cxa_atexit@plt+0x3fa384> │ │ │ │ + ldr r1, [pc, #40] @ 4067c0 <__cxa_atexit@plt+0x3fa3dc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stm r5, {r1, r3, r7} │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffff6a0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq ip, #240, 2 @ 0x3c │ │ │ │ + mvnseq ip, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4067b4 <__cxa_atexit@plt+0x3fa3d0> │ │ │ │ - ldr r2, [pc, #44] @ 4067c0 <__cxa_atexit@plt+0x3fa3dc> │ │ │ │ - ldr r1, [pc, #44] @ 4067c4 <__cxa_atexit@plt+0x3fa3e0> │ │ │ │ + bcc 40680c <__cxa_atexit@plt+0x3fa428> │ │ │ │ + ldr r2, [pc, #44] @ 406818 <__cxa_atexit@plt+0x3fa434> │ │ │ │ + ldr r1, [pc, #44] @ 40681c <__cxa_atexit@plt+0x3fa438> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r6, [r6], #-2568 @ 0xfffff5f8 │ │ │ │ - mvnseq ip, #148, 2 @ 0x25 │ │ │ │ + ldrteq r6, [r6], #-2480 @ 0xfffff650 │ │ │ │ + mvnseq ip, #60, 2 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 4067ec <__cxa_atexit@plt+0x3fa408> │ │ │ │ + ldr r3, [pc, #16] @ 406844 <__cxa_atexit@plt+0x3fa460> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef288 <__cxa_atexit@plt+0x7e2ea4> │ │ │ │ + b 7d64d0 <__cxa_atexit@plt+0x7ca0ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq ip, #108, 2 │ │ │ │ + mvnseq ip, #20, 2 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 40681c <__cxa_atexit@plt+0x3fa438> │ │ │ │ + beq 406874 <__cxa_atexit@plt+0x3fa490> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 406830 <__cxa_atexit@plt+0x3fa44c> │ │ │ │ - ldr r3, [pc, #28] @ 406840 <__cxa_atexit@plt+0x3fa45c> │ │ │ │ + beq 406888 <__cxa_atexit@plt+0x3fa4a4> │ │ │ │ + ldr r3, [pc, #28] @ 406898 <__cxa_atexit@plt+0x3fa4b4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 406844 <__cxa_atexit@plt+0x3fa460> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40689c <__cxa_atexit@plt+0x3fa4b8> │ │ │ │ add r5, r3, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq r6, [r6], #-3584 @ 0xfffff200 │ │ │ │ - mvnseq ip, #20, 2 │ │ │ │ + ldrteq r6, [r6], #-3496 @ 0xfffff258 │ │ │ │ + mvnseq ip, #188 @ 0xbc │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 406868 <__cxa_atexit@plt+0x3fa484> │ │ │ │ + ldr r3, [pc, #12] @ 4068c0 <__cxa_atexit@plt+0x3fa4dc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq ip, #240 @ 0xf0 │ │ │ │ + mvnseq ip, #152 @ 0x98 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40688c <__cxa_atexit@plt+0x3fa4a8> │ │ │ │ + ldr r3, [pc, #12] @ 4068e4 <__cxa_atexit@plt+0x3fa500> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq ip, #204 @ 0xcc │ │ │ │ + mvnseq ip, #116 @ 0x74 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4069e0 <__cxa_atexit@plt+0x3fa5fc> │ │ │ │ + bcc 406a38 <__cxa_atexit@plt+0x3fa654> │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 406928 <__cxa_atexit@plt+0x3fa544> │ │ │ │ - beq 406944 <__cxa_atexit@plt+0x3fa560> │ │ │ │ - ldr r2, [pc, #332] @ 406a10 <__cxa_atexit@plt+0x3fa62c> │ │ │ │ - ldr r1, [pc, #332] @ 406a14 <__cxa_atexit@plt+0x3fa630> │ │ │ │ + bmi 406980 <__cxa_atexit@plt+0x3fa59c> │ │ │ │ + beq 40699c <__cxa_atexit@plt+0x3fa5b8> │ │ │ │ + ldr r2, [pc, #332] @ 406a68 <__cxa_atexit@plt+0x3fa684> │ │ │ │ + ldr r1, [pc, #332] @ 406a6c <__cxa_atexit@plt+0x3fa688> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 4069ec <__cxa_atexit@plt+0x3fa608> │ │ │ │ + bhi 406a44 <__cxa_atexit@plt+0x3fa660> │ │ │ │ mov r1, r5 │ │ │ │ tst r7, #1 │ │ │ │ str r9, [r1, #-12]! │ │ │ │ str r7, [r1, #4] │ │ │ │ - bne 40696c <__cxa_atexit@plt+0x3fa588> │ │ │ │ - ldr r3, [pc, #276] @ 406a24 <__cxa_atexit@plt+0x3fa640> │ │ │ │ + bne 4069c4 <__cxa_atexit@plt+0x3fa5e0> │ │ │ │ + ldr r3, [pc, #276] @ 406a7c <__cxa_atexit@plt+0x3fa698> │ │ │ │ lsr r2, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #260] @ 406a34 <__cxa_atexit@plt+0x3fa650> │ │ │ │ - ldr r0, [pc, #260] @ 406a38 <__cxa_atexit@plt+0x3fa654> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #260] @ 406a8c <__cxa_atexit@plt+0x3fa6a8> │ │ │ │ + ldr r0, [pc, #260] @ 406a90 <__cxa_atexit@plt+0x3fa6ac> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #224] @ 406a2c <__cxa_atexit@plt+0x3fa648> │ │ │ │ - ldr r6, [pc, #224] @ 406a30 <__cxa_atexit@plt+0x3fa64c> │ │ │ │ + ldr r7, [pc, #224] @ 406a84 <__cxa_atexit@plt+0x3fa6a0> │ │ │ │ + ldr r6, [pc, #224] @ 406a88 <__cxa_atexit@plt+0x3fa6a4> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 406990 <__cxa_atexit@plt+0x3fa5ac> │ │ │ │ + bne 4069e8 <__cxa_atexit@plt+0x3fa604> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 4069b0 <__cxa_atexit@plt+0x3fa5cc> │ │ │ │ - ldr r7, [pc, #148] @ 406a20 <__cxa_atexit@plt+0x3fa63c> │ │ │ │ + bne 406a08 <__cxa_atexit@plt+0x3fa624> │ │ │ │ + ldr r7, [pc, #148] @ 406a78 <__cxa_atexit@plt+0x3fa694> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4069c0 <__cxa_atexit@plt+0x3fa5dc> │ │ │ │ - ldr r3, [pc, #164] @ 406a3c <__cxa_atexit@plt+0x3fa658> │ │ │ │ + b 406a18 <__cxa_atexit@plt+0x3fa634> │ │ │ │ + ldr r3, [pc, #164] @ 406a94 <__cxa_atexit@plt+0x3fa6b0> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4069d0 <__cxa_atexit@plt+0x3fa5ec> │ │ │ │ - ldr r7, [pc, #88] @ 406a18 <__cxa_atexit@plt+0x3fa634> │ │ │ │ + beq 406a28 <__cxa_atexit@plt+0x3fa644> │ │ │ │ + ldr r7, [pc, #88] @ 406a70 <__cxa_atexit@plt+0x3fa68c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #68] @ 406a1c <__cxa_atexit@plt+0x3fa638> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #68] @ 406a74 <__cxa_atexit@plt+0x3fa690> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldr r2, [pc, #52] @ 406a28 <__cxa_atexit@plt+0x3fa644> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldr r2, [pc, #52] @ 406a80 <__cxa_atexit@plt+0x3fa69c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - ldrteq r6, [r6], #-3652 @ 0xfffff1bc │ │ │ │ + ldrteq r6, [r6], #-3564 @ 0xfffff214 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - ldrteq r6, [r6], #-3168 @ 0xfffff3a0 │ │ │ │ + ldrteq r6, [r6], #-3080 @ 0xfffff3f8 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xffffb968 │ │ │ │ - mvnseq fp, #60, 12 @ 0x3c00000 │ │ │ │ + mvnseq fp, #228, 10 @ 0x39000000 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvnseq fp, #156, 12 @ 0x9c00000 │ │ │ │ - mvnseq fp, #172, 12 @ 0xac00000 │ │ │ │ - mvnseq fp, #164, 12 @ 0xa400000 │ │ │ │ + mvnseq fp, #68, 12 @ 0x4400000 │ │ │ │ + mvnseq fp, #84, 12 @ 0x5400000 │ │ │ │ + mvnseq fp, #76, 12 @ 0x4c00000 │ │ │ │ @ instruction: 0xffffb950 │ │ │ │ - mvnseq fp, #28, 30 @ 0x70 │ │ │ │ + mvnseq fp, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 406a78 <__cxa_atexit@plt+0x3fa694> │ │ │ │ + beq 406ad0 <__cxa_atexit@plt+0x3fa6ec> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ - bcs 406a78 <__cxa_atexit@plt+0x3fa694> │ │ │ │ + bcs 406ad0 <__cxa_atexit@plt+0x3fa6ec> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 406a8c <__cxa_atexit@plt+0x3fa6a8> │ │ │ │ + ldr r3, [pc, #12] @ 406ae4 <__cxa_atexit@plt+0x3fa700> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ - mvnseq fp, #204, 28 @ 0xcc0 │ │ │ │ + mvnseq fp, #116, 28 @ 0x740 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 406ab8 <__cxa_atexit@plt+0x3fa6d4> │ │ │ │ - ldr r3, [pc, #60] @ 406af0 <__cxa_atexit@plt+0x3fa70c> │ │ │ │ + bne 406b10 <__cxa_atexit@plt+0x3fa72c> │ │ │ │ + ldr r3, [pc, #60] @ 406b48 <__cxa_atexit@plt+0x3fa764> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 406acc <__cxa_atexit@plt+0x3fa6e8> │ │ │ │ + b 406b24 <__cxa_atexit@plt+0x3fa740> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 406ad8 <__cxa_atexit@plt+0x3fa6f4> │ │ │ │ - ldr r3, [pc, #28] @ 406ae8 <__cxa_atexit@plt+0x3fa704> │ │ │ │ + beq 406b30 <__cxa_atexit@plt+0x3fa74c> │ │ │ │ + ldr r3, [pc, #28] @ 406b40 <__cxa_atexit@plt+0x3fa75c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 406aec <__cxa_atexit@plt+0x3fa708> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 406b44 <__cxa_atexit@plt+0x3fa760> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrteq r6, [r6], #-2904 @ 0xfffff4a8 │ │ │ │ + ldrteq r6, [r6], #-2816 @ 0xfffff500 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq fp, #104, 28 @ 0x680 │ │ │ │ + mvnseq fp, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 406b74 <__cxa_atexit@plt+0x3fa790> │ │ │ │ + ldr r7, [pc, #104] @ 406bcc <__cxa_atexit@plt+0x3fa7e8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 406b64 <__cxa_atexit@plt+0x3fa780> │ │ │ │ + bhi 406bbc <__cxa_atexit@plt+0x3fa7d8> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 406b4c <__cxa_atexit@plt+0x3fa768> │ │ │ │ + beq 406ba4 <__cxa_atexit@plt+0x3fa7c0> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 406b4c <__cxa_atexit@plt+0x3fa768> │ │ │ │ + bcs 406ba4 <__cxa_atexit@plt+0x3fa7c0> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 406b7c <__cxa_atexit@plt+0x3fa798> │ │ │ │ + ldr r7, [pc, #40] @ 406bd4 <__cxa_atexit@plt+0x3fa7f0> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 406b78 <__cxa_atexit@plt+0x3fa794> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 406bd0 <__cxa_atexit@plt+0x3fa7ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq fp, #244, 26 @ 0x3d00 │ │ │ │ + mvnseq fp, #156, 26 @ 0x2700 │ │ │ │ @ instruction: 0xfffff38c │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq fp, #196, 26 @ 0x3100 │ │ │ │ + mvnseq fp, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 406c18 <__cxa_atexit@plt+0x3fa834> │ │ │ │ + ldr r7, [pc, #104] @ 406c70 <__cxa_atexit@plt+0x3fa88c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 406c08 <__cxa_atexit@plt+0x3fa824> │ │ │ │ + bhi 406c60 <__cxa_atexit@plt+0x3fa87c> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 406bf0 <__cxa_atexit@plt+0x3fa80c> │ │ │ │ + beq 406c48 <__cxa_atexit@plt+0x3fa864> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 406bf0 <__cxa_atexit@plt+0x3fa80c> │ │ │ │ + bcs 406c48 <__cxa_atexit@plt+0x3fa864> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 406c20 <__cxa_atexit@plt+0x3fa83c> │ │ │ │ + ldr r7, [pc, #40] @ 406c78 <__cxa_atexit@plt+0x3fa894> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 406c1c <__cxa_atexit@plt+0x3fa838> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 406c74 <__cxa_atexit@plt+0x3fa890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq fp, #80, 26 @ 0x1400 │ │ │ │ + mvnseq fp, #248, 24 @ 0xf800 │ │ │ │ @ instruction: 0xfffff2e8 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq fp, #20, 26 @ 0x500 │ │ │ │ + mvnseq fp, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 406c74 <__cxa_atexit@plt+0x3fa890> │ │ │ │ + bcc 406ccc <__cxa_atexit@plt+0x3fa8e8> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 406c84 <__cxa_atexit@plt+0x3fa8a0> │ │ │ │ + ldr r1, [pc, #28] @ 406cdc <__cxa_atexit@plt+0x3fa8f8> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r6, [r6], #-1340 @ 0xfffffac4 │ │ │ │ - mvnseq fp, #200, 24 @ 0xc800 │ │ │ │ + ldrteq r6, [r6], #-1252 @ 0xfffffb1c │ │ │ │ + mvnseq fp, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 406cc0 <__cxa_atexit@plt+0x3fa8dc> │ │ │ │ + bcc 406d18 <__cxa_atexit@plt+0x3fa934> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 406cd0 <__cxa_atexit@plt+0x3fa8ec> │ │ │ │ + ldr r1, [pc, #28] @ 406d28 <__cxa_atexit@plt+0x3fa944> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r6, [r6], #-1264 @ 0xfffffb10 │ │ │ │ - mvnseq fp, #124, 24 @ 0x7c00 │ │ │ │ + ldrteq r6, [r6], #-1176 @ 0xfffffb68 │ │ │ │ + mvnseq fp, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 406d0c <__cxa_atexit@plt+0x3fa928> │ │ │ │ + bcc 406d64 <__cxa_atexit@plt+0x3fa980> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 406d1c <__cxa_atexit@plt+0x3fa938> │ │ │ │ + ldr r1, [pc, #28] @ 406d74 <__cxa_atexit@plt+0x3fa990> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r6, [r6], #-1188 @ 0xfffffb5c │ │ │ │ - mvnseq fp, #56, 24 @ 0x3800 │ │ │ │ + ldrteq r6, [r6], #-1100 @ 0xfffffbb4 │ │ │ │ + mvnseq fp, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 406da8 <__cxa_atexit@plt+0x3fa9c4> │ │ │ │ + bhi 406e00 <__cxa_atexit@plt+0x3faa1c> │ │ │ │ and r3, r9, #3 │ │ │ │ and r2, sl, #3 │ │ │ │ cmp r2, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - bne 406d70 <__cxa_atexit@plt+0x3fa98c> │ │ │ │ + bne 406dc8 <__cxa_atexit@plt+0x3fa9e4> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 406d94 <__cxa_atexit@plt+0x3fa9b0> │ │ │ │ - ldr r3, [pc, #88] @ 406db8 <__cxa_atexit@plt+0x3fa9d4> │ │ │ │ + bne 406dec <__cxa_atexit@plt+0x3faa08> │ │ │ │ + ldr r3, [pc, #88] @ 406e10 <__cxa_atexit@plt+0x3faa2c> │ │ │ │ ldr r9, [r9, #2] │ │ │ │ ldr r8, [sl, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 7ef290 <__cxa_atexit@plt+0x7e2eac> │ │ │ │ + b 7d64d8 <__cxa_atexit@plt+0x7ca0f4> │ │ │ │ cmp r3, #2 │ │ │ │ - beq 406d88 <__cxa_atexit@plt+0x3fa9a4> │ │ │ │ + beq 406de0 <__cxa_atexit@plt+0x3fa9fc> │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr r2, [sl, #3] │ │ │ │ cmp r2, r3 │ │ │ │ - bcs 406d94 <__cxa_atexit@plt+0x3fa9b0> │ │ │ │ + bcs 406dec <__cxa_atexit@plt+0x3faa08> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 406dc0 <__cxa_atexit@plt+0x3fa9dc> │ │ │ │ + ldr r3, [pc, #36] @ 406e18 <__cxa_atexit@plt+0x3faa34> │ │ │ │ mov r8, sl │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 406dbc <__cxa_atexit@plt+0x3fa9d8> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 406e14 <__cxa_atexit@plt+0x3faa30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvnseq fp, #224, 22 @ 0x38000 │ │ │ │ + mvnseq fp, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - mvnseq fp, #200, 22 @ 0x32000 │ │ │ │ + mvnseq fp, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 406de8 <__cxa_atexit@plt+0x3faa04> │ │ │ │ + bne 406e40 <__cxa_atexit@plt+0x3faa5c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 406dfc <__cxa_atexit@plt+0x3faa18> │ │ │ │ + ldr r3, [pc, #12] @ 406e54 <__cxa_atexit@plt+0x3faa70> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq fp, #140, 22 @ 0x23000 │ │ │ │ + mvnseq fp, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 406e24 <__cxa_atexit@plt+0x3faa40> │ │ │ │ + ldr r3, [pc, #16] @ 406e7c <__cxa_atexit@plt+0x3faa98> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq fp, #100, 22 @ 0x19000 │ │ │ │ + mvnseq fp, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub r3, r0, r7 │ │ │ │ cmp r3, r7 │ │ │ │ - bge 406e50 <__cxa_atexit@plt+0x3faa6c> │ │ │ │ + bge 406ea8 <__cxa_atexit@plt+0x3faac4> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 406eb0 <__cxa_atexit@plt+0x3faacc> │ │ │ │ + beq 406f08 <__cxa_atexit@plt+0x3fab24> │ │ │ │ ldr r2, [r8, #3] │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ - bcs 406eb0 <__cxa_atexit@plt+0x3faacc> │ │ │ │ + bcs 406f08 <__cxa_atexit@plt+0x3fab24> │ │ │ │ mvn r1, #3 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add r1, r1, r2, lsl #1 │ │ │ │ add r3, r3, #8 │ │ │ │ ldr lr, [r3, r1, lsl #2] │ │ │ │ cmp lr, #1 │ │ │ │ - bne 406ed0 <__cxa_atexit@plt+0x3faaec> │ │ │ │ + bne 406f28 <__cxa_atexit@plt+0x3fab44> │ │ │ │ add r7, r3, r2, lsl #3 │ │ │ │ ldr r1, [r7, #-12] │ │ │ │ cmn r1, #1 │ │ │ │ - beq 406f20 <__cxa_atexit@plt+0x3fab3c> │ │ │ │ + beq 406f78 <__cxa_atexit@plt+0x3fab94> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 406f38 <__cxa_atexit@plt+0x3fab54> │ │ │ │ - ldr r7, [pc, #212] @ 406f7c <__cxa_atexit@plt+0x3fab98> │ │ │ │ + bne 406f90 <__cxa_atexit@plt+0x3fabac> │ │ │ │ + ldr r7, [pc, #212] @ 406fd4 <__cxa_atexit@plt+0x3fabf0> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ sub r9, r7, #4 │ │ │ │ cmn r9, #1 │ │ │ │ - ble 406f28 <__cxa_atexit@plt+0x3fab44> │ │ │ │ - ldr r3, [pc, #176] @ 406f74 <__cxa_atexit@plt+0x3fab90> │ │ │ │ + ble 406f80 <__cxa_atexit@plt+0x3fab9c> │ │ │ │ + ldr r3, [pc, #176] @ 406fcc <__cxa_atexit@plt+0x3fabe8> │ │ │ │ str r9, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef270 <__cxa_atexit@plt+0x7e2e8c> │ │ │ │ + b 7d64b8 <__cxa_atexit@plt+0x7ca0d4> │ │ │ │ stmdb r5, {r1, lr} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r2, [r5] │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 406f54 <__cxa_atexit@plt+0x3fab70> │ │ │ │ - ldr r1, [pc, #148] @ 406f84 <__cxa_atexit@plt+0x3faba0> │ │ │ │ - ldr r3, [pc, #148] @ 406f88 <__cxa_atexit@plt+0x3faba4> │ │ │ │ + bcc 406fac <__cxa_atexit@plt+0x3fabc8> │ │ │ │ + ldr r1, [pc, #148] @ 406fdc <__cxa_atexit@plt+0x3fabf8> │ │ │ │ + ldr r3, [pc, #148] @ 406fe0 <__cxa_atexit@plt+0x3fabfc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #140] @ 406f8c <__cxa_atexit@plt+0x3faba8> │ │ │ │ + ldr r1, [pc, #140] @ 406fe4 <__cxa_atexit@plt+0x3fac00> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r6, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stm r8, {r0, r1, lr} │ │ │ │ str r6, [r5, #16] │ │ │ │ sub r8, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ - bne 406f48 <__cxa_atexit@plt+0x3fab64> │ │ │ │ - ldr r7, [pc, #80] @ 406f80 <__cxa_atexit@plt+0x3fab9c> │ │ │ │ + bne 406fa0 <__cxa_atexit@plt+0x3fabbc> │ │ │ │ + ldr r7, [pc, #80] @ 406fd8 <__cxa_atexit@plt+0x3fabf4> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - bl 7ef278 <__cxa_atexit@plt+0x7e2e94> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + bl 7d64c0 <__cxa_atexit@plt+0x7ca0dc> │ │ │ │ ldr r1, [r5, #20]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #28] @ 406f78 <__cxa_atexit@plt+0x3fab94> │ │ │ │ + ldr r0, [pc, #28] @ 406fd0 <__cxa_atexit@plt+0x3fabec> │ │ │ │ mov r6, r2 │ │ │ │ mov r7, lr │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, lsr r6 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r6, [r6], #-1936 @ 0xfffff870 │ │ │ │ - ldrteq r6, [r6], #-2032 @ 0xfffff810 │ │ │ │ + ldrteq r6, [r6], #-1848 @ 0xfffff8c8 │ │ │ │ + ldrteq r6, [r6], #-1944 @ 0xfffff868 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldrteq r6, [r6], #-672 @ 0xfffffd60 │ │ │ │ - mvnseq fp, #204, 18 @ 0x330000 │ │ │ │ + ldrteq r6, [r6], #-584 @ 0xfffffdb8 │ │ │ │ + mvnseq fp, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r7, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ - bcc 406fec <__cxa_atexit@plt+0x3fac08> │ │ │ │ - ldr r2, [pc, #72] @ 407004 <__cxa_atexit@plt+0x3fac20> │ │ │ │ - ldr r1, [pc, #72] @ 407008 <__cxa_atexit@plt+0x3fac24> │ │ │ │ + bcc 407044 <__cxa_atexit@plt+0x3fac60> │ │ │ │ + ldr r2, [pc, #72] @ 40705c <__cxa_atexit@plt+0x3fac78> │ │ │ │ + ldr r1, [pc, #72] @ 407060 <__cxa_atexit@plt+0x3fac7c> │ │ │ │ ldr r0, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ - ldr r2, [pc, #48] @ 40700c <__cxa_atexit@plt+0x3fac28> │ │ │ │ + ldr r2, [pc, #48] @ 407064 <__cxa_atexit@plt+0x3fac80> │ │ │ │ sub r8, r6, #3 │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ - ldr r3, [pc, #28] @ 407010 <__cxa_atexit@plt+0x3fac2c> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ + ldr r3, [pc, #28] @ 407068 <__cxa_atexit@plt+0x3fac84> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - ldrteq r6, [r6], #-452 @ 0xfffffe3c │ │ │ │ + ldrteq r6, [r6], #-364 @ 0xfffffe94 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - mvnseq fp, #72, 18 @ 0x120000 │ │ │ │ + mvnseq fp, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r7, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 407038 <__cxa_atexit@plt+0x3fac54> │ │ │ │ + ldr r3, [pc, #16] @ 407090 <__cxa_atexit@plt+0x3facac> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq fp, #32, 18 @ 0x80000 │ │ │ │ + mvnseq fp, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r7, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 407094 <__cxa_atexit@plt+0x3facb0> │ │ │ │ - ldr r2, [pc, #60] @ 4070a0 <__cxa_atexit@plt+0x3facbc> │ │ │ │ + bcc 4070ec <__cxa_atexit@plt+0x3fad08> │ │ │ │ + ldr r2, [pc, #60] @ 4070f8 <__cxa_atexit@plt+0x3fad14> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ - ldr r1, [pc, #36] @ 4070a4 <__cxa_atexit@plt+0x3facc0> │ │ │ │ + ldr r1, [pc, #36] @ 4070fc <__cxa_atexit@plt+0x3fad18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrteq r6, [r6], #-296 @ 0xfffffed8 │ │ │ │ - mvnseq fp, #180, 16 @ 0xb40000 │ │ │ │ + ldrteq r6, [r6], #-208 @ 0xffffff30 │ │ │ │ + mvnseq fp, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 4070d0 <__cxa_atexit@plt+0x3facec> │ │ │ │ + beq 407128 <__cxa_atexit@plt+0x3fad44> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4070e4 <__cxa_atexit@plt+0x3fad00> │ │ │ │ - ldr r3, [pc, #28] @ 4070f4 <__cxa_atexit@plt+0x3fad10> │ │ │ │ + beq 40713c <__cxa_atexit@plt+0x3fad58> │ │ │ │ + ldr r3, [pc, #28] @ 40714c <__cxa_atexit@plt+0x3fad68> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 4070f8 <__cxa_atexit@plt+0x3fad14> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 407150 <__cxa_atexit@plt+0x3fad6c> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq r6, [r6], #-1356 @ 0xfffffab4 │ │ │ │ - mvnseq fp, #96, 16 @ 0x600000 │ │ │ │ + ldrteq r6, [r6], #-1268 @ 0xfffffb0c │ │ │ │ + mvnseq fp, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40711c <__cxa_atexit@plt+0x3fad38> │ │ │ │ + ldr r3, [pc, #12] @ 407174 <__cxa_atexit@plt+0x3fad90> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq fp, #60, 16 @ 0x3c0000 │ │ │ │ + mvnseq fp, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 407140 <__cxa_atexit@plt+0x3fad5c> │ │ │ │ + ldr r3, [pc, #12] @ 407198 <__cxa_atexit@plt+0x3fadb4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq fp, #24, 16 @ 0x180000 │ │ │ │ + mvnseq fp, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 4071b0 <__cxa_atexit@plt+0x3fadcc> │ │ │ │ - beq 4071c8 <__cxa_atexit@plt+0x3fade4> │ │ │ │ - ldr r3, [pc, #284] @ 407280 <__cxa_atexit@plt+0x3fae9c> │ │ │ │ + bmi 407208 <__cxa_atexit@plt+0x3fae24> │ │ │ │ + beq 407220 <__cxa_atexit@plt+0x3fae3c> │ │ │ │ + ldr r3, [pc, #284] @ 4072d8 <__cxa_atexit@plt+0x3faef4> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 407260 <__cxa_atexit@plt+0x3fae7c> │ │ │ │ + bhi 4072b8 <__cxa_atexit@plt+0x3faed4> │ │ │ │ mov r2, r5 │ │ │ │ tst r7, #1 │ │ │ │ str r9, [r2, #-8]! │ │ │ │ str r7, [r2, #4] │ │ │ │ - bne 4071ec <__cxa_atexit@plt+0x3fae08> │ │ │ │ - ldr r3, [pc, #248] @ 407290 <__cxa_atexit@plt+0x3faeac> │ │ │ │ + bne 407244 <__cxa_atexit@plt+0x3fae60> │ │ │ │ + ldr r3, [pc, #248] @ 4072e8 <__cxa_atexit@plt+0x3faf04> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #232] @ 4072a0 <__cxa_atexit@plt+0x3faebc> │ │ │ │ - ldr r0, [pc, #232] @ 4072a4 <__cxa_atexit@plt+0x3faec0> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #232] @ 4072f8 <__cxa_atexit@plt+0x3faf14> │ │ │ │ + ldr r0, [pc, #232] @ 4072fc <__cxa_atexit@plt+0x3faf18> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #200] @ 407298 <__cxa_atexit@plt+0x3faeb4> │ │ │ │ - ldr r3, [pc, #200] @ 40729c <__cxa_atexit@plt+0x3faeb8> │ │ │ │ + ldr r7, [pc, #200] @ 4072f0 <__cxa_atexit@plt+0x3faf0c> │ │ │ │ + ldr r3, [pc, #200] @ 4072f4 <__cxa_atexit@plt+0x3faf10> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 407210 <__cxa_atexit@plt+0x3fae2c> │ │ │ │ + bne 407268 <__cxa_atexit@plt+0x3fae84> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 407230 <__cxa_atexit@plt+0x3fae4c> │ │ │ │ - ldr r7, [pc, #128] @ 40728c <__cxa_atexit@plt+0x3faea8> │ │ │ │ + bne 407288 <__cxa_atexit@plt+0x3faea4> │ │ │ │ + ldr r7, [pc, #128] @ 4072e4 <__cxa_atexit@plt+0x3faf00> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 407244 <__cxa_atexit@plt+0x3fae60> │ │ │ │ - ldr r2, [pc, #144] @ 4072a8 <__cxa_atexit@plt+0x3faec4> │ │ │ │ + b 40729c <__cxa_atexit@plt+0x3faeb8> │ │ │ │ + ldr r2, [pc, #144] @ 407300 <__cxa_atexit@plt+0x3faf1c> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 407250 <__cxa_atexit@plt+0x3fae6c> │ │ │ │ - ldr r7, [pc, #64] @ 407284 <__cxa_atexit@plt+0x3faea0> │ │ │ │ + beq 4072a8 <__cxa_atexit@plt+0x3faec4> │ │ │ │ + ldr r7, [pc, #64] @ 4072dc <__cxa_atexit@plt+0x3faef8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #48] @ 407288 <__cxa_atexit@plt+0x3faea4> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #48] @ 4072e0 <__cxa_atexit@plt+0x3faefc> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - ldr r3, [pc, #44] @ 407294 <__cxa_atexit@plt+0x3faeb0> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + ldr r3, [pc, #44] @ 4072ec <__cxa_atexit@plt+0x3faf08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - ldrteq r6, [r6], #-992 @ 0xfffffc20 │ │ │ │ + ldrteq r6, [r6], #-904 @ 0xfffffc78 │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xffffb0e0 │ │ │ │ - mvnseq sl, #200, 26 @ 0x3200 │ │ │ │ + mvnseq sl, #112, 26 @ 0x1c00 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - mvnseq sl, #24, 28 @ 0x180 │ │ │ │ - mvnseq sl, #36, 28 @ 0x240 │ │ │ │ - mvnseq sl, #32, 28 @ 0x200 │ │ │ │ + mvnseq sl, #192, 26 @ 0x3000 │ │ │ │ + mvnseq sl, #204, 26 @ 0x3300 │ │ │ │ + mvnseq sl, #200, 26 @ 0x3200 │ │ │ │ @ instruction: 0xffffb0d0 │ │ │ │ - mvnseq fp, #176, 12 @ 0xb000000 │ │ │ │ + mvnseq fp, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r5, r5, #24 │ │ │ │ sub r3, r7, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40731c <__cxa_atexit@plt+0x3faf38> │ │ │ │ + bhi 407374 <__cxa_atexit@plt+0x3faf90> │ │ │ │ and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r9, [r7, #16] │ │ │ │ str sl, [r7, #20] │ │ │ │ - beq 407300 <__cxa_atexit@plt+0x3faf1c> │ │ │ │ + beq 407358 <__cxa_atexit@plt+0x3faf74> │ │ │ │ ldr r3, [sl, #3] │ │ │ │ cmp r3, r9 │ │ │ │ - bcs 407300 <__cxa_atexit@plt+0x3faf1c> │ │ │ │ + bcs 407358 <__cxa_atexit@plt+0x3faf74> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #44] @ 407334 <__cxa_atexit@plt+0x3faf50> │ │ │ │ + ldr r5, [pc, #44] @ 40738c <__cxa_atexit@plt+0x3fafa8> │ │ │ │ mov r8, sl │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7, #8]! │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #8] @ 407330 <__cxa_atexit@plt+0x3faf4c> │ │ │ │ + ldr r7, [pc, #8] @ 407388 <__cxa_atexit@plt+0x3fafa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq fp, #56, 12 @ 0x3800000 │ │ │ │ + mvnseq fp, #224, 10 @ 0x38000000 │ │ │ │ @ instruction: 0xffffebd8 │ │ │ │ - mvnseq fp, #36, 12 @ 0x2400000 │ │ │ │ + mvnseq fp, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 407360 <__cxa_atexit@plt+0x3faf7c> │ │ │ │ - ldr r3, [pc, #60] @ 407398 <__cxa_atexit@plt+0x3fafb4> │ │ │ │ + bne 4073b8 <__cxa_atexit@plt+0x3fafd4> │ │ │ │ + ldr r3, [pc, #60] @ 4073f0 <__cxa_atexit@plt+0x3fb00c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 407374 <__cxa_atexit@plt+0x3faf90> │ │ │ │ + b 4073cc <__cxa_atexit@plt+0x3fafe8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 407380 <__cxa_atexit@plt+0x3faf9c> │ │ │ │ - ldr r3, [pc, #28] @ 407390 <__cxa_atexit@plt+0x3fafac> │ │ │ │ + beq 4073d8 <__cxa_atexit@plt+0x3faff4> │ │ │ │ + ldr r3, [pc, #28] @ 4073e8 <__cxa_atexit@plt+0x3fb004> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 407394 <__cxa_atexit@plt+0x3fafb0> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 4073ec <__cxa_atexit@plt+0x3fb008> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldrteq r6, [r6], #-688 @ 0xfffffd50 │ │ │ │ + ldrteq r6, [r6], #-600 @ 0xfffffda8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq fp, #192, 10 @ 0x30000000 │ │ │ │ + mvnseq fp, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #112] @ 407428 <__cxa_atexit@plt+0x3fb044> │ │ │ │ + ldr r7, [pc, #112] @ 407480 <__cxa_atexit@plt+0x3fb09c> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 407414 <__cxa_atexit@plt+0x3fb030> │ │ │ │ + bhi 40746c <__cxa_atexit@plt+0x3fb088> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str sl, [r5, #8] │ │ │ │ str r8, [r5] │ │ │ │ - beq 4073fc <__cxa_atexit@plt+0x3fb018> │ │ │ │ + beq 407454 <__cxa_atexit@plt+0x3fb070> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 4073fc <__cxa_atexit@plt+0x3fb018> │ │ │ │ + bcs 407454 <__cxa_atexit@plt+0x3fb070> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 407430 <__cxa_atexit@plt+0x3fb04c> │ │ │ │ + ldr r7, [pc, #44] @ 407488 <__cxa_atexit@plt+0x3fb0a4> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #16] @ 40742c <__cxa_atexit@plt+0x3fb048> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #16] @ 407484 <__cxa_atexit@plt+0x3fb0a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - mvnseq fp, #64, 10 @ 0x10000000 │ │ │ │ + mvnseq fp, #232, 8 @ 0xe8000000 │ │ │ │ @ instruction: 0xffffeadc │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq fp, #16, 10 @ 0x4000000 │ │ │ │ + mvnseq fp, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #112] @ 4074d8 <__cxa_atexit@plt+0x3fb0f4> │ │ │ │ + ldr r7, [pc, #112] @ 407530 <__cxa_atexit@plt+0x3fb14c> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4074c4 <__cxa_atexit@plt+0x3fb0e0> │ │ │ │ + bhi 40751c <__cxa_atexit@plt+0x3fb138> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str sl, [r5, #8] │ │ │ │ str r8, [r5] │ │ │ │ - beq 4074ac <__cxa_atexit@plt+0x3fb0c8> │ │ │ │ + beq 407504 <__cxa_atexit@plt+0x3fb120> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 4074ac <__cxa_atexit@plt+0x3fb0c8> │ │ │ │ + bcs 407504 <__cxa_atexit@plt+0x3fb120> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 4074e0 <__cxa_atexit@plt+0x3fb0fc> │ │ │ │ + ldr r7, [pc, #44] @ 407538 <__cxa_atexit@plt+0x3fb154> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #16] @ 4074dc <__cxa_atexit@plt+0x3fb0f8> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #16] @ 407534 <__cxa_atexit@plt+0x3fb150> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - mvnseq fp, #144, 8 @ 0x90000000 │ │ │ │ + mvnseq fp, #56, 8 @ 0x38000000 │ │ │ │ @ instruction: 0xffffea2c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq fp, #144, 8 @ 0x90000000 │ │ │ │ + mvnseq fp, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40751c <__cxa_atexit@plt+0x3fb138> │ │ │ │ + ldr r3, [pc, #12] @ 407574 <__cxa_atexit@plt+0x3fb190> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq fp, #108, 8 @ 0x6c000000 │ │ │ │ + mvnseq fp, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 407540 <__cxa_atexit@plt+0x3fb15c> │ │ │ │ + ldr r3, [pc, #12] @ 407598 <__cxa_atexit@plt+0x3fb1b4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq fp, #72, 8 @ 0x48000000 │ │ │ │ + mvnseq fp, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4075a0 <__cxa_atexit@plt+0x3fb1bc> │ │ │ │ + bcc 4075f8 <__cxa_atexit@plt+0x3fb214> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 4075ac <__cxa_atexit@plt+0x3fb1c8> │ │ │ │ + ldr r0, [pc, #60] @ 407604 <__cxa_atexit@plt+0x3fb220> │ │ │ │ mvn r2, #1 │ │ │ │ add r2, r2, r7, lsl #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ str r0, [r3, #4] │ │ │ │ ldr r1, [r1, #8] │ │ │ │ - ldr r0, [pc, #36] @ 4075b0 <__cxa_atexit@plt+0x3fb1cc> │ │ │ │ + ldr r0, [pc, #36] @ 407608 <__cxa_atexit@plt+0x3fb224> │ │ │ │ str r2, [r5] │ │ │ │ sub r8, r6, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldrteq r5, [r6], #-3120 @ 0xfffff3d0 │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldrteq r5, [r6], #-3032 @ 0xfffff428 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq fp, #216, 6 @ 0x60000003 │ │ │ │ + mvnseq fp, #128, 6 │ │ │ │ andeq r0, r0, r6, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 407600 <__cxa_atexit@plt+0x3fb21c> │ │ │ │ - ldr r3, [pc, #48] @ 40760c <__cxa_atexit@plt+0x3fb228> │ │ │ │ - ldr r2, [pc, #48] @ 407610 <__cxa_atexit@plt+0x3fb22c> │ │ │ │ + bcc 407658 <__cxa_atexit@plt+0x3fb274> │ │ │ │ + ldr r3, [pc, #48] @ 407664 <__cxa_atexit@plt+0x3fb280> │ │ │ │ + ldr r2, [pc, #48] @ 407668 <__cxa_atexit@plt+0x3fb284> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff65c │ │ │ │ - mvnseq fp, #120, 6 @ 0xe0000001 │ │ │ │ + mvnseq fp, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 407668 <__cxa_atexit@plt+0x3fb284> │ │ │ │ + bcc 4076c0 <__cxa_atexit@plt+0x3fb2dc> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ - ldr r0, [pc, #44] @ 407674 <__cxa_atexit@plt+0x3fb290> │ │ │ │ + ldr r0, [pc, #44] @ 4076cc <__cxa_atexit@plt+0x3fb2e8> │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ - ldr r1, [pc, #40] @ 407678 <__cxa_atexit@plt+0x3fb294> │ │ │ │ + ldr r1, [pc, #40] @ 4076d0 <__cxa_atexit@plt+0x3fb2ec> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stm r5, {r1, r3, r7} │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffff640 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq fp, #16, 6 @ 0x40000000 │ │ │ │ + mvnseq fp, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4076c4 <__cxa_atexit@plt+0x3fb2e0> │ │ │ │ - ldr r2, [pc, #44] @ 4076d0 <__cxa_atexit@plt+0x3fb2ec> │ │ │ │ - ldr r1, [pc, #44] @ 4076d4 <__cxa_atexit@plt+0x3fb2f0> │ │ │ │ + bcc 40771c <__cxa_atexit@plt+0x3fb338> │ │ │ │ + ldr r2, [pc, #44] @ 407728 <__cxa_atexit@plt+0x3fb344> │ │ │ │ + ldr r1, [pc, #44] @ 40772c <__cxa_atexit@plt+0x3fb348> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r5, [r6], #-2808 @ 0xfffff508 │ │ │ │ - mvnseq fp, #180, 4 @ 0x4000000b │ │ │ │ + ldrteq r5, [r6], #-2720 @ 0xfffff560 │ │ │ │ + mvnseq fp, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 4076fc <__cxa_atexit@plt+0x3fb318> │ │ │ │ + ldr r3, [pc, #16] @ 407754 <__cxa_atexit@plt+0x3fb370> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef288 <__cxa_atexit@plt+0x7e2ea4> │ │ │ │ + b 7d64d0 <__cxa_atexit@plt+0x7ca0ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq fp, #140, 4 @ 0xc0000008 │ │ │ │ + mvnseq fp, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 40772c <__cxa_atexit@plt+0x3fb348> │ │ │ │ + beq 407784 <__cxa_atexit@plt+0x3fb3a0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 407740 <__cxa_atexit@plt+0x3fb35c> │ │ │ │ - ldr r3, [pc, #28] @ 407750 <__cxa_atexit@plt+0x3fb36c> │ │ │ │ + beq 407798 <__cxa_atexit@plt+0x3fb3b4> │ │ │ │ + ldr r3, [pc, #28] @ 4077a8 <__cxa_atexit@plt+0x3fb3c4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 407754 <__cxa_atexit@plt+0x3fb370> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 4077ac <__cxa_atexit@plt+0x3fb3c8> │ │ │ │ add r5, r3, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq r5, [r6], #-3824 @ 0xfffff110 │ │ │ │ - mvnseq fp, #52, 4 @ 0x40000003 │ │ │ │ + ldrteq r5, [r6], #-3736 @ 0xfffff168 │ │ │ │ + mvnseq fp, #220, 2 @ 0x37 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 407778 <__cxa_atexit@plt+0x3fb394> │ │ │ │ + ldr r3, [pc, #12] @ 4077d0 <__cxa_atexit@plt+0x3fb3ec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq fp, #16, 4 │ │ │ │ + mvnseq fp, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40779c <__cxa_atexit@plt+0x3fb3b8> │ │ │ │ + ldr r3, [pc, #12] @ 4077f4 <__cxa_atexit@plt+0x3fb410> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq fp, #236, 2 @ 0x3b │ │ │ │ + mvnseq fp, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 407810 <__cxa_atexit@plt+0x3fb42c> │ │ │ │ - beq 407828 <__cxa_atexit@plt+0x3fb444> │ │ │ │ - ldr r2, [pc, #296] @ 4078e8 <__cxa_atexit@plt+0x3fb504> │ │ │ │ + bmi 407868 <__cxa_atexit@plt+0x3fb484> │ │ │ │ + beq 407880 <__cxa_atexit@plt+0x3fb49c> │ │ │ │ + ldr r2, [pc, #296] @ 407940 <__cxa_atexit@plt+0x3fb55c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ str r7, [r5] │ │ │ │ - bhi 4078c4 <__cxa_atexit@plt+0x3fb4e0> │ │ │ │ + bhi 40791c <__cxa_atexit@plt+0x3fb538> │ │ │ │ mov r1, r5 │ │ │ │ tst r7, #1 │ │ │ │ str r9, [r1, #-12]! │ │ │ │ str r7, [r1, #4] │ │ │ │ - bne 40784c <__cxa_atexit@plt+0x3fb468> │ │ │ │ - ldr r3, [pc, #256] @ 4078f8 <__cxa_atexit@plt+0x3fb514> │ │ │ │ + bne 4078a4 <__cxa_atexit@plt+0x3fb4c0> │ │ │ │ + ldr r3, [pc, #256] @ 407950 <__cxa_atexit@plt+0x3fb56c> │ │ │ │ lsr r2, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #240] @ 407908 <__cxa_atexit@plt+0x3fb524> │ │ │ │ - ldr r0, [pc, #240] @ 40790c <__cxa_atexit@plt+0x3fb528> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #240] @ 407960 <__cxa_atexit@plt+0x3fb57c> │ │ │ │ + ldr r0, [pc, #240] @ 407964 <__cxa_atexit@plt+0x3fb580> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #208] @ 407900 <__cxa_atexit@plt+0x3fb51c> │ │ │ │ - ldr r3, [pc, #208] @ 407904 <__cxa_atexit@plt+0x3fb520> │ │ │ │ + ldr r7, [pc, #208] @ 407958 <__cxa_atexit@plt+0x3fb574> │ │ │ │ + ldr r3, [pc, #208] @ 40795c <__cxa_atexit@plt+0x3fb578> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 407870 <__cxa_atexit@plt+0x3fb48c> │ │ │ │ + bne 4078c8 <__cxa_atexit@plt+0x3fb4e4> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 407890 <__cxa_atexit@plt+0x3fb4ac> │ │ │ │ - ldr r7, [pc, #136] @ 4078f4 <__cxa_atexit@plt+0x3fb510> │ │ │ │ + bne 4078e8 <__cxa_atexit@plt+0x3fb504> │ │ │ │ + ldr r7, [pc, #136] @ 40794c <__cxa_atexit@plt+0x3fb568> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4078a4 <__cxa_atexit@plt+0x3fb4c0> │ │ │ │ - ldr r3, [pc, #152] @ 407910 <__cxa_atexit@plt+0x3fb52c> │ │ │ │ + b 4078fc <__cxa_atexit@plt+0x3fb518> │ │ │ │ + ldr r3, [pc, #152] @ 407968 <__cxa_atexit@plt+0x3fb584> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 4078b4 <__cxa_atexit@plt+0x3fb4d0> │ │ │ │ - ldr r7, [pc, #72] @ 4078ec <__cxa_atexit@plt+0x3fb508> │ │ │ │ + beq 40790c <__cxa_atexit@plt+0x3fb528> │ │ │ │ + ldr r7, [pc, #72] @ 407944 <__cxa_atexit@plt+0x3fb560> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #52] @ 4078f0 <__cxa_atexit@plt+0x3fb50c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #52] @ 407948 <__cxa_atexit@plt+0x3fb564> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - ldr r2, [pc, #48] @ 4078fc <__cxa_atexit@plt+0x3fb518> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + ldr r2, [pc, #48] @ 407954 <__cxa_atexit@plt+0x3fb570> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - ldrteq r5, [r6], #-3452 @ 0xfffff284 │ │ │ │ + ldrteq r5, [r6], #-3364 @ 0xfffff2dc │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xffffaa80 │ │ │ │ - mvnseq sl, #100, 14 @ 0x1900000 │ │ │ │ + mvnseq sl, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - mvnseq sl, #184, 14 @ 0x2e00000 │ │ │ │ - mvnseq sl, #196, 14 @ 0x3100000 │ │ │ │ - mvnseq sl, #192, 14 @ 0x3000000 │ │ │ │ + mvnseq sl, #96, 14 @ 0x1800000 │ │ │ │ + mvnseq sl, #108, 14 @ 0x1b00000 │ │ │ │ + mvnseq sl, #104, 14 @ 0x1a00000 │ │ │ │ @ instruction: 0xffffaa70 │ │ │ │ - mvnseq fp, #120 @ 0x78 │ │ │ │ + mvnseq fp, #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r1, r7, #3 │ │ │ │ str r7, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 407958 <__cxa_atexit@plt+0x3fb574> │ │ │ │ + bne 4079b0 <__cxa_atexit@plt+0x3fb5cc> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 40797c <__cxa_atexit@plt+0x3fb598> │ │ │ │ - ldr r2, [pc, #72] @ 407990 <__cxa_atexit@plt+0x3fb5ac> │ │ │ │ + bne 4079d4 <__cxa_atexit@plt+0x3fb5f0> │ │ │ │ + ldr r2, [pc, #72] @ 4079e8 <__cxa_atexit@plt+0x3fb604> │ │ │ │ ldr r9, [r3, #2] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 7ef290 <__cxa_atexit@plt+0x7e2eac> │ │ │ │ + b 7d64d8 <__cxa_atexit@plt+0x7ca0f4> │ │ │ │ cmp r2, #2 │ │ │ │ - beq 407970 <__cxa_atexit@plt+0x3fb58c> │ │ │ │ + beq 4079c8 <__cxa_atexit@plt+0x3fb5e4> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ - bcs 40797c <__cxa_atexit@plt+0x3fb598> │ │ │ │ + bcs 4079d4 <__cxa_atexit@plt+0x3fb5f0> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 407994 <__cxa_atexit@plt+0x3fb5b0> │ │ │ │ + ldr r3, [pc, #16] @ 4079ec <__cxa_atexit@plt+0x3fb608> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ @ instruction: 0xfffff47c │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ - mvnseq sl, #244, 30 @ 0x3d0 │ │ │ │ + mvnseq sl, #156, 30 @ 0x270 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4079c0 <__cxa_atexit@plt+0x3fb5dc> │ │ │ │ - ldr r3, [pc, #60] @ 4079f8 <__cxa_atexit@plt+0x3fb614> │ │ │ │ + bne 407a18 <__cxa_atexit@plt+0x3fb634> │ │ │ │ + ldr r3, [pc, #60] @ 407a50 <__cxa_atexit@plt+0x3fb66c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 4079d4 <__cxa_atexit@plt+0x3fb5f0> │ │ │ │ + b 407a2c <__cxa_atexit@plt+0x3fb648> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4079e0 <__cxa_atexit@plt+0x3fb5fc> │ │ │ │ - ldr r3, [pc, #28] @ 4079f0 <__cxa_atexit@plt+0x3fb60c> │ │ │ │ + beq 407a38 <__cxa_atexit@plt+0x3fb654> │ │ │ │ + ldr r3, [pc, #28] @ 407a48 <__cxa_atexit@plt+0x3fb664> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 4079f4 <__cxa_atexit@plt+0x3fb610> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 407a4c <__cxa_atexit@plt+0x3fb668> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrteq r5, [r6], #-3152 @ 0xfffff3b0 │ │ │ │ + ldrteq r5, [r6], #-3064 @ 0xfffff408 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq sl, #144, 30 @ 0x240 │ │ │ │ + mvnseq sl, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 407a24 <__cxa_atexit@plt+0x3fb640> │ │ │ │ + ldr r3, [pc, #20] @ 407a7c <__cxa_atexit@plt+0x3fb698> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 406d30 <__cxa_atexit@plt+0x3fa94c> │ │ │ │ + b 406d88 <__cxa_atexit@plt+0x3fa9a4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq sl, #76, 30 @ 0x130 │ │ │ │ + mvnseq sl, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 407a68 <__cxa_atexit@plt+0x3fb684> │ │ │ │ + ldr r3, [pc, #20] @ 407ac0 <__cxa_atexit@plt+0x3fb6dc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 406d30 <__cxa_atexit@plt+0x3fa94c> │ │ │ │ + b 406d88 <__cxa_atexit@plt+0x3fa9a4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq sl, #204, 28 @ 0xcc0 │ │ │ │ + mvnseq sl, #116, 28 @ 0x740 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 407abc <__cxa_atexit@plt+0x3fb6d8> │ │ │ │ + bcc 407b14 <__cxa_atexit@plt+0x3fb730> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 407acc <__cxa_atexit@plt+0x3fb6e8> │ │ │ │ + ldr r1, [pc, #28] @ 407b24 <__cxa_atexit@plt+0x3fb740> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r5, [r6], #-1780 @ 0xfffff90c │ │ │ │ - mvnseq sl, #128, 28 @ 0x800 │ │ │ │ + ldrteq r5, [r6], #-1692 @ 0xfffff964 │ │ │ │ + mvnseq sl, #40, 28 @ 0x280 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 407b08 <__cxa_atexit@plt+0x3fb724> │ │ │ │ + bcc 407b60 <__cxa_atexit@plt+0x3fb77c> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 407b18 <__cxa_atexit@plt+0x3fb734> │ │ │ │ + ldr r1, [pc, #28] @ 407b70 <__cxa_atexit@plt+0x3fb78c> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r5, [r6], #-1704 @ 0xfffff958 │ │ │ │ - mvnseq sl, #52, 28 @ 0x340 │ │ │ │ + ldrteq r5, [r6], #-1616 @ 0xfffff9b0 │ │ │ │ + mvnseq sl, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 407b54 <__cxa_atexit@plt+0x3fb770> │ │ │ │ + bcc 407bac <__cxa_atexit@plt+0x3fb7c8> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 407b64 <__cxa_atexit@plt+0x3fb780> │ │ │ │ + ldr r1, [pc, #28] @ 407bbc <__cxa_atexit@plt+0x3fb7d8> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r5, [r6], #-1628 @ 0xfffff9a4 │ │ │ │ - mvnseq sl, #240, 26 @ 0x3c00 │ │ │ │ + ldrteq r5, [r6], #-1540 @ 0xfffff9fc │ │ │ │ + mvnseq sl, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 407bc0 <__cxa_atexit@plt+0x3fb7dc> │ │ │ │ + bhi 407c18 <__cxa_atexit@plt+0x3fb834> │ │ │ │ and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 407bac <__cxa_atexit@plt+0x3fb7c8> │ │ │ │ + beq 407c04 <__cxa_atexit@plt+0x3fb820> │ │ │ │ ldr r3, [sl, #3] │ │ │ │ cmp r3, r9 │ │ │ │ - bcs 407bac <__cxa_atexit@plt+0x3fb7c8> │ │ │ │ + bcs 407c04 <__cxa_atexit@plt+0x3fb820> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 407bd4 <__cxa_atexit@plt+0x3fb7f0> │ │ │ │ + ldr r3, [pc, #32] @ 407c2c <__cxa_atexit@plt+0x3fb848> │ │ │ │ mov r8, sl │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #8] @ 407bd0 <__cxa_atexit@plt+0x3fb7ec> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #8] @ 407c28 <__cxa_atexit@plt+0x3fb844> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq sl, #208, 26 @ 0x3400 │ │ │ │ + mvnseq sl, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq sl, #132, 26 @ 0x2100 │ │ │ │ + mvnseq sl, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 407c24 <__cxa_atexit@plt+0x3fb840> │ │ │ │ - ldr r2, [pc, #48] @ 407c30 <__cxa_atexit@plt+0x3fb84c> │ │ │ │ - ldr r1, [pc, #48] @ 407c34 <__cxa_atexit@plt+0x3fb850> │ │ │ │ + bcc 407c7c <__cxa_atexit@plt+0x3fb898> │ │ │ │ + ldr r2, [pc, #48] @ 407c88 <__cxa_atexit@plt+0x3fb8a4> │ │ │ │ + ldr r1, [pc, #48] @ 407c8c <__cxa_atexit@plt+0x3fb8a8> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ stmda r5, {r7, r8} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrteq r5, [r6], #-2824 @ 0xfffff4f8 │ │ │ │ - mvnseq sl, #36, 26 @ 0x900 │ │ │ │ + ldrteq r5, [r6], #-2736 @ 0xfffff550 │ │ │ │ + mvnseq sl, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub r3, r0, r7 │ │ │ │ cmp r3, r7 │ │ │ │ - bge 407c60 <__cxa_atexit@plt+0x3fb87c> │ │ │ │ + bge 407cb8 <__cxa_atexit@plt+0x3fb8d4> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ - bcs 407cb0 <__cxa_atexit@plt+0x3fb8cc> │ │ │ │ + bcs 407d08 <__cxa_atexit@plt+0x3fb924> │ │ │ │ mvn r1, #3 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r1, r1, r2, lsl #1 │ │ │ │ add r3, r3, #8 │ │ │ │ ldr lr, [r3, r1, lsl #2] │ │ │ │ cmp lr, #1 │ │ │ │ - bne 407cd4 <__cxa_atexit@plt+0x3fb8f0> │ │ │ │ + bne 407d2c <__cxa_atexit@plt+0x3fb948> │ │ │ │ add r7, r3, r2, lsl #3 │ │ │ │ ldr r1, [r7, #-12] │ │ │ │ cmn r1, #1 │ │ │ │ - beq 407d1c <__cxa_atexit@plt+0x3fb938> │ │ │ │ + beq 407d74 <__cxa_atexit@plt+0x3fb990> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 407d34 <__cxa_atexit@plt+0x3fb950> │ │ │ │ - ldr r7, [pc, #208] @ 407d78 <__cxa_atexit@plt+0x3fb994> │ │ │ │ + bne 407d8c <__cxa_atexit@plt+0x3fb9a8> │ │ │ │ + ldr r7, [pc, #208] @ 407dd0 <__cxa_atexit@plt+0x3fb9ec> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ sub r9, r7, #4 │ │ │ │ cmn r9, #1 │ │ │ │ - ble 407d24 <__cxa_atexit@plt+0x3fb940> │ │ │ │ - ldr r3, [pc, #172] @ 407d70 <__cxa_atexit@plt+0x3fb98c> │ │ │ │ + ble 407d7c <__cxa_atexit@plt+0x3fb998> │ │ │ │ + ldr r3, [pc, #172] @ 407dc8 <__cxa_atexit@plt+0x3fb9e4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r9, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef270 <__cxa_atexit@plt+0x7e2e8c> │ │ │ │ + b 7d64b8 <__cxa_atexit@plt+0x7ca0d4> │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 407d50 <__cxa_atexit@plt+0x3fb96c> │ │ │ │ - ldr r1, [pc, #144] @ 407d80 <__cxa_atexit@plt+0x3fb99c> │ │ │ │ - ldr r3, [pc, #144] @ 407d84 <__cxa_atexit@plt+0x3fb9a0> │ │ │ │ + bcc 407da8 <__cxa_atexit@plt+0x3fb9c4> │ │ │ │ + ldr r1, [pc, #144] @ 407dd8 <__cxa_atexit@plt+0x3fb9f4> │ │ │ │ + ldr r3, [pc, #144] @ 407ddc <__cxa_atexit@plt+0x3fb9f8> │ │ │ │ sub r8, r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #4]! │ │ │ │ stm r5, {r1, r6} │ │ │ │ - ldr r1, [pc, #124] @ 407d88 <__cxa_atexit@plt+0x3fb9a4> │ │ │ │ + ldr r1, [pc, #124] @ 407de0 <__cxa_atexit@plt+0x3fb9fc> │ │ │ │ add r3, r6, #8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r3, {r0, r1, lr} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ - bne 407d44 <__cxa_atexit@plt+0x3fb960> │ │ │ │ - ldr r7, [pc, #80] @ 407d7c <__cxa_atexit@plt+0x3fb998> │ │ │ │ + bne 407d9c <__cxa_atexit@plt+0x3fb9b8> │ │ │ │ + ldr r7, [pc, #80] @ 407dd4 <__cxa_atexit@plt+0x3fb9f0> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - bl 7ef278 <__cxa_atexit@plt+0x7e2e94> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + bl 7d64c0 <__cxa_atexit@plt+0x7ca0dc> │ │ │ │ ldr r1, [r5, #24]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #28] @ 407d74 <__cxa_atexit@plt+0x3fb990> │ │ │ │ + ldr r0, [pc, #28] @ 407dcc <__cxa_atexit@plt+0x3fb9e8> │ │ │ │ mov r6, r2 │ │ │ │ mov r7, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, lsr #12 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r5, [r6], #-2448 @ 0xfffff670 │ │ │ │ - ldrteq r5, [r6], #-2548 @ 0xfffff60c │ │ │ │ + ldrteq r5, [r6], #-2360 @ 0xfffff6c8 │ │ │ │ + ldrteq r5, [r6], #-2460 @ 0xfffff664 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - ldrteq r5, [r6], #-1172 @ 0xfffffb6c │ │ │ │ - mvnseq sl, #208, 22 @ 0x34000 │ │ │ │ + ldrteq r5, [r6], #-1084 @ 0xfffffbc4 │ │ │ │ + mvnseq sl, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 407de0 <__cxa_atexit@plt+0x3fb9fc> │ │ │ │ - ldr r2, [pc, #68] @ 407df8 <__cxa_atexit@plt+0x3fba14> │ │ │ │ - ldr r1, [pc, #68] @ 407dfc <__cxa_atexit@plt+0x3fba18> │ │ │ │ + bcc 407e38 <__cxa_atexit@plt+0x3fba54> │ │ │ │ + ldr r2, [pc, #68] @ 407e50 <__cxa_atexit@plt+0x3fba6c> │ │ │ │ + ldr r1, [pc, #68] @ 407e54 <__cxa_atexit@plt+0x3fba70> │ │ │ │ ldr r0, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ stm r5, {r2, r3} │ │ │ │ - ldr r2, [pc, #48] @ 407e00 <__cxa_atexit@plt+0x3fba1c> │ │ │ │ + ldr r2, [pc, #48] @ 407e58 <__cxa_atexit@plt+0x3fba74> │ │ │ │ sub r8, r6, #3 │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ - ldr r3, [pc, #28] @ 407e04 <__cxa_atexit@plt+0x3fba20> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ + ldr r3, [pc, #28] @ 407e5c <__cxa_atexit@plt+0x3fba78> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - ldrteq r5, [r6], #-976 @ 0xfffffc30 │ │ │ │ + ldrteq r5, [r6], #-888 @ 0xfffffc88 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - mvnseq sl, #84, 22 @ 0x15000 │ │ │ │ + mvnseq sl, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 407e2c <__cxa_atexit@plt+0x3fba48> │ │ │ │ + ldr r3, [pc, #16] @ 407e84 <__cxa_atexit@plt+0x3fbaa0> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq sl, #44, 22 @ 0xb000 │ │ │ │ + mvnseq sl, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 407e84 <__cxa_atexit@plt+0x3fbaa0> │ │ │ │ + bcc 407edc <__cxa_atexit@plt+0x3fbaf8> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ - ldr r0, [pc, #48] @ 407e90 <__cxa_atexit@plt+0x3fbaac> │ │ │ │ + ldr r0, [pc, #48] @ 407ee8 <__cxa_atexit@plt+0x3fbb04> │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ - ldr r1, [pc, #44] @ 407e94 <__cxa_atexit@plt+0x3fbab0> │ │ │ │ + ldr r1, [pc, #44] @ 407eec <__cxa_atexit@plt+0x3fbb08> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r0, r7} │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r5, [r6], #-824 @ 0xfffffcc8 │ │ │ │ - mvnseq sl, #196, 20 @ 0xc4000 │ │ │ │ + ldrteq r5, [r6], #-736 @ 0xfffffd20 │ │ │ │ + mvnseq sl, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 407ec4 <__cxa_atexit@plt+0x3fbae0> │ │ │ │ + beq 407f1c <__cxa_atexit@plt+0x3fbb38> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 407ed8 <__cxa_atexit@plt+0x3fbaf4> │ │ │ │ - ldr r3, [pc, #28] @ 407ee8 <__cxa_atexit@plt+0x3fbb04> │ │ │ │ + beq 407f30 <__cxa_atexit@plt+0x3fbb4c> │ │ │ │ + ldr r3, [pc, #28] @ 407f40 <__cxa_atexit@plt+0x3fbb5c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 407eec <__cxa_atexit@plt+0x3fbb08> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 407f44 <__cxa_atexit@plt+0x3fbb60> │ │ │ │ add r5, r3, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq r5, [r6], #-1880 @ 0xfffff8a8 │ │ │ │ - mvnseq sl, #108, 20 @ 0x6c000 │ │ │ │ + ldrteq r5, [r6], #-1792 @ 0xfffff900 │ │ │ │ + mvnseq sl, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 407f10 <__cxa_atexit@plt+0x3fbb2c> │ │ │ │ + ldr r3, [pc, #12] @ 407f68 <__cxa_atexit@plt+0x3fbb84> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq sl, #72, 20 @ 0x48000 │ │ │ │ + mvnseq sl, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 407f34 <__cxa_atexit@plt+0x3fbb50> │ │ │ │ + ldr r3, [pc, #12] @ 407f8c <__cxa_atexit@plt+0x3fbba8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq sl, #36, 20 @ 0x24000 │ │ │ │ + mvnseq sl, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 408088 <__cxa_atexit@plt+0x3fbca4> │ │ │ │ + bcc 4080e0 <__cxa_atexit@plt+0x3fbcfc> │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 407fd0 <__cxa_atexit@plt+0x3fbbec> │ │ │ │ - beq 407fec <__cxa_atexit@plt+0x3fbc08> │ │ │ │ - ldr r2, [pc, #332] @ 4080b8 <__cxa_atexit@plt+0x3fbcd4> │ │ │ │ - ldr r1, [pc, #332] @ 4080bc <__cxa_atexit@plt+0x3fbcd8> │ │ │ │ + bmi 408028 <__cxa_atexit@plt+0x3fbc44> │ │ │ │ + beq 408044 <__cxa_atexit@plt+0x3fbc60> │ │ │ │ + ldr r2, [pc, #332] @ 408110 <__cxa_atexit@plt+0x3fbd2c> │ │ │ │ + ldr r1, [pc, #332] @ 408114 <__cxa_atexit@plt+0x3fbd30> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 408094 <__cxa_atexit@plt+0x3fbcb0> │ │ │ │ + bhi 4080ec <__cxa_atexit@plt+0x3fbd08> │ │ │ │ mov r1, r5 │ │ │ │ tst r7, #1 │ │ │ │ str r9, [r1, #-12]! │ │ │ │ str r7, [r1, #4] │ │ │ │ - bne 408014 <__cxa_atexit@plt+0x3fbc30> │ │ │ │ - ldr r3, [pc, #276] @ 4080cc <__cxa_atexit@plt+0x3fbce8> │ │ │ │ + bne 40806c <__cxa_atexit@plt+0x3fbc88> │ │ │ │ + ldr r3, [pc, #276] @ 408124 <__cxa_atexit@plt+0x3fbd40> │ │ │ │ lsr r2, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #260] @ 4080dc <__cxa_atexit@plt+0x3fbcf8> │ │ │ │ - ldr r0, [pc, #260] @ 4080e0 <__cxa_atexit@plt+0x3fbcfc> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #260] @ 408134 <__cxa_atexit@plt+0x3fbd50> │ │ │ │ + ldr r0, [pc, #260] @ 408138 <__cxa_atexit@plt+0x3fbd54> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #224] @ 4080d4 <__cxa_atexit@plt+0x3fbcf0> │ │ │ │ - ldr r6, [pc, #224] @ 4080d8 <__cxa_atexit@plt+0x3fbcf4> │ │ │ │ + ldr r7, [pc, #224] @ 40812c <__cxa_atexit@plt+0x3fbd48> │ │ │ │ + ldr r6, [pc, #224] @ 408130 <__cxa_atexit@plt+0x3fbd4c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 408038 <__cxa_atexit@plt+0x3fbc54> │ │ │ │ + bne 408090 <__cxa_atexit@plt+0x3fbcac> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 408058 <__cxa_atexit@plt+0x3fbc74> │ │ │ │ - ldr r7, [pc, #148] @ 4080c8 <__cxa_atexit@plt+0x3fbce4> │ │ │ │ + bne 4080b0 <__cxa_atexit@plt+0x3fbccc> │ │ │ │ + ldr r7, [pc, #148] @ 408120 <__cxa_atexit@plt+0x3fbd3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 408068 <__cxa_atexit@plt+0x3fbc84> │ │ │ │ - ldr r3, [pc, #164] @ 4080e4 <__cxa_atexit@plt+0x3fbd00> │ │ │ │ + b 4080c0 <__cxa_atexit@plt+0x3fbcdc> │ │ │ │ + ldr r3, [pc, #164] @ 40813c <__cxa_atexit@plt+0x3fbd58> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 408078 <__cxa_atexit@plt+0x3fbc94> │ │ │ │ - ldr r7, [pc, #88] @ 4080c0 <__cxa_atexit@plt+0x3fbcdc> │ │ │ │ + beq 4080d0 <__cxa_atexit@plt+0x3fbcec> │ │ │ │ + ldr r7, [pc, #88] @ 408118 <__cxa_atexit@plt+0x3fbd34> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #68] @ 4080c4 <__cxa_atexit@plt+0x3fbce0> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #68] @ 40811c <__cxa_atexit@plt+0x3fbd38> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldr r2, [pc, #52] @ 4080d0 <__cxa_atexit@plt+0x3fbcec> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldr r2, [pc, #52] @ 408128 <__cxa_atexit@plt+0x3fbd44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - ldrteq r5, [r6], #-1948 @ 0xfffff864 │ │ │ │ + ldrteq r5, [r6], #-1860 @ 0xfffff8bc │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - ldrteq r5, [r6], #-1464 @ 0xfffffa48 │ │ │ │ + ldrteq r5, [r6], #-1376 @ 0xfffffaa0 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xffffa2c0 │ │ │ │ - mvnseq r9, #148, 30 @ 0x250 │ │ │ │ + mvnseq r9, #60, 30 @ 0xf0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvnseq r9, #244, 30 @ 0x3d0 │ │ │ │ - mvnseq sl, #4 │ │ │ │ - mvnseq r9, #252, 30 @ 0x3f0 │ │ │ │ + mvnseq r9, #156, 30 @ 0x270 │ │ │ │ + mvnseq r9, #172, 30 @ 0x2b0 │ │ │ │ + mvnseq r9, #164, 30 @ 0x290 │ │ │ │ @ instruction: 0xffffa2a8 │ │ │ │ - mvnseq sl, #116, 16 @ 0x740000 │ │ │ │ + mvnseq sl, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 408120 <__cxa_atexit@plt+0x3fbd3c> │ │ │ │ + beq 408178 <__cxa_atexit@plt+0x3fbd94> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ - bcs 408120 <__cxa_atexit@plt+0x3fbd3c> │ │ │ │ + bcs 408178 <__cxa_atexit@plt+0x3fbd94> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 408134 <__cxa_atexit@plt+0x3fbd50> │ │ │ │ + ldr r3, [pc, #12] @ 40818c <__cxa_atexit@plt+0x3fbda8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - mvnseq sl, #36, 16 @ 0x240000 │ │ │ │ + mvnseq sl, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 408160 <__cxa_atexit@plt+0x3fbd7c> │ │ │ │ - ldr r3, [pc, #60] @ 408198 <__cxa_atexit@plt+0x3fbdb4> │ │ │ │ + bne 4081b8 <__cxa_atexit@plt+0x3fbdd4> │ │ │ │ + ldr r3, [pc, #60] @ 4081f0 <__cxa_atexit@plt+0x3fbe0c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 408174 <__cxa_atexit@plt+0x3fbd90> │ │ │ │ + b 4081cc <__cxa_atexit@plt+0x3fbde8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 408180 <__cxa_atexit@plt+0x3fbd9c> │ │ │ │ - ldr r3, [pc, #28] @ 408190 <__cxa_atexit@plt+0x3fbdac> │ │ │ │ + beq 4081d8 <__cxa_atexit@plt+0x3fbdf4> │ │ │ │ + ldr r3, [pc, #28] @ 4081e8 <__cxa_atexit@plt+0x3fbe04> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 408194 <__cxa_atexit@plt+0x3fbdb0> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 4081ec <__cxa_atexit@plt+0x3fbe08> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrteq r5, [r6], #-1200 @ 0xfffffb50 │ │ │ │ + ldrteq r5, [r6], #-1112 @ 0xfffffba8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq sl, #192, 14 @ 0x3000000 │ │ │ │ + mvnseq sl, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 40821c <__cxa_atexit@plt+0x3fbe38> │ │ │ │ + ldr r7, [pc, #104] @ 408274 <__cxa_atexit@plt+0x3fbe90> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40820c <__cxa_atexit@plt+0x3fbe28> │ │ │ │ + bhi 408264 <__cxa_atexit@plt+0x3fbe80> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 4081f4 <__cxa_atexit@plt+0x3fbe10> │ │ │ │ + beq 40824c <__cxa_atexit@plt+0x3fbe68> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 4081f4 <__cxa_atexit@plt+0x3fbe10> │ │ │ │ + bcs 40824c <__cxa_atexit@plt+0x3fbe68> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 408224 <__cxa_atexit@plt+0x3fbe40> │ │ │ │ + ldr r7, [pc, #40] @ 40827c <__cxa_atexit@plt+0x3fbe98> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 408220 <__cxa_atexit@plt+0x3fbe3c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 408278 <__cxa_atexit@plt+0x3fbe94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq sl, #132, 14 @ 0x2100000 │ │ │ │ + mvnseq sl, #44, 14 @ 0xb00000 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq sl, #28, 14 @ 0x700000 │ │ │ │ + mvnseq sl, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 4082c0 <__cxa_atexit@plt+0x3fbedc> │ │ │ │ + ldr r7, [pc, #104] @ 408318 <__cxa_atexit@plt+0x3fbf34> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4082b0 <__cxa_atexit@plt+0x3fbecc> │ │ │ │ + bhi 408308 <__cxa_atexit@plt+0x3fbf24> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 408298 <__cxa_atexit@plt+0x3fbeb4> │ │ │ │ + beq 4082f0 <__cxa_atexit@plt+0x3fbf0c> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 408298 <__cxa_atexit@plt+0x3fbeb4> │ │ │ │ + bcs 4082f0 <__cxa_atexit@plt+0x3fbf0c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 4082c8 <__cxa_atexit@plt+0x3fbee4> │ │ │ │ + ldr r7, [pc, #40] @ 408320 <__cxa_atexit@plt+0x3fbf3c> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 4082c4 <__cxa_atexit@plt+0x3fbee0> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 40831c <__cxa_atexit@plt+0x3fbf38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq sl, #224, 12 @ 0xe000000 │ │ │ │ + mvnseq sl, #136, 12 @ 0x8800000 │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq sl, #120, 12 @ 0x7800000 │ │ │ │ + mvnseq sl, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 408304 <__cxa_atexit@plt+0x3fbf20> │ │ │ │ + ldr r3, [pc, #12] @ 40835c <__cxa_atexit@plt+0x3fbf78> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq sl, #84, 12 @ 0x5400000 │ │ │ │ + mvnseq sl, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 408328 <__cxa_atexit@plt+0x3fbf44> │ │ │ │ + ldr r3, [pc, #12] @ 408380 <__cxa_atexit@plt+0x3fbf9c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq sl, #48, 12 @ 0x3000000 │ │ │ │ + mvnseq sl, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 408388 <__cxa_atexit@plt+0x3fbfa4> │ │ │ │ + bcc 4083e0 <__cxa_atexit@plt+0x3fbffc> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 408394 <__cxa_atexit@plt+0x3fbfb0> │ │ │ │ + ldr r0, [pc, #60] @ 4083ec <__cxa_atexit@plt+0x3fc008> │ │ │ │ mvn r2, #1 │ │ │ │ add r2, r2, r7, lsl #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ str r0, [r3, #4] │ │ │ │ ldr r1, [r1, #8] │ │ │ │ - ldr r0, [pc, #36] @ 408398 <__cxa_atexit@plt+0x3fbfb4> │ │ │ │ + ldr r0, [pc, #36] @ 4083f0 <__cxa_atexit@plt+0x3fc00c> │ │ │ │ str r2, [r5] │ │ │ │ sub r8, r6, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldrteq r4, [r6], #-3656 @ 0xfffff1b8 │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldrteq r4, [r6], #-3568 @ 0xfffff210 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq sl, #192, 10 @ 0x30000000 │ │ │ │ + mvnseq sl, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r6, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4083e8 <__cxa_atexit@plt+0x3fc004> │ │ │ │ - ldr r3, [pc, #48] @ 4083f4 <__cxa_atexit@plt+0x3fc010> │ │ │ │ - ldr r2, [pc, #48] @ 4083f8 <__cxa_atexit@plt+0x3fc014> │ │ │ │ + bcc 408440 <__cxa_atexit@plt+0x3fc05c> │ │ │ │ + ldr r3, [pc, #48] @ 40844c <__cxa_atexit@plt+0x3fc068> │ │ │ │ + ldr r2, [pc, #48] @ 408450 <__cxa_atexit@plt+0x3fc06c> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff6bc │ │ │ │ - mvnseq sl, #96, 10 @ 0x18000000 │ │ │ │ + mvnseq sl, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 408454 <__cxa_atexit@plt+0x3fc070> │ │ │ │ + bcc 4084ac <__cxa_atexit@plt+0x3fc0c8> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r0, [pc, #44] @ 408460 <__cxa_atexit@plt+0x3fc07c> │ │ │ │ + ldr r0, [pc, #44] @ 4084b8 <__cxa_atexit@plt+0x3fc0d4> │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ - ldr r1, [pc, #40] @ 408464 <__cxa_atexit@plt+0x3fc080> │ │ │ │ + ldr r1, [pc, #40] @ 4084bc <__cxa_atexit@plt+0x3fc0d8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stm r5, {r1, r3, r7} │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffff69c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq sl, #244, 8 @ 0xf4000000 │ │ │ │ + mvnseq sl, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4084b0 <__cxa_atexit@plt+0x3fc0cc> │ │ │ │ - ldr r2, [pc, #44] @ 4084bc <__cxa_atexit@plt+0x3fc0d8> │ │ │ │ - ldr r1, [pc, #44] @ 4084c0 <__cxa_atexit@plt+0x3fc0dc> │ │ │ │ + bcc 408508 <__cxa_atexit@plt+0x3fc124> │ │ │ │ + ldr r2, [pc, #44] @ 408514 <__cxa_atexit@plt+0x3fc130> │ │ │ │ + ldr r1, [pc, #44] @ 408518 <__cxa_atexit@plt+0x3fc134> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r4, [r6], #-3340 @ 0xfffff2f4 │ │ │ │ - mvnseq sl, #152, 8 @ 0x98000000 │ │ │ │ + ldrteq r4, [r6], #-3252 @ 0xfffff34c │ │ │ │ + mvnseq sl, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 4084e8 <__cxa_atexit@plt+0x3fc104> │ │ │ │ + ldr r3, [pc, #16] @ 408540 <__cxa_atexit@plt+0x3fc15c> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef288 <__cxa_atexit@plt+0x7e2ea4> │ │ │ │ + b 7d64d0 <__cxa_atexit@plt+0x7ca0ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq sl, #112, 8 @ 0x70000000 │ │ │ │ + mvnseq sl, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 408518 <__cxa_atexit@plt+0x3fc134> │ │ │ │ + beq 408570 <__cxa_atexit@plt+0x3fc18c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 40852c <__cxa_atexit@plt+0x3fc148> │ │ │ │ - ldr r3, [pc, #28] @ 40853c <__cxa_atexit@plt+0x3fc158> │ │ │ │ + beq 408584 <__cxa_atexit@plt+0x3fc1a0> │ │ │ │ + ldr r3, [pc, #28] @ 408594 <__cxa_atexit@plt+0x3fc1b0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 408540 <__cxa_atexit@plt+0x3fc15c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 408598 <__cxa_atexit@plt+0x3fc1b4> │ │ │ │ add r5, r3, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq r5, [r6], #-260 @ 0xfffffefc │ │ │ │ - mvnseq sl, #24, 8 @ 0x18000000 │ │ │ │ + ldrteq r5, [r6], #-172 @ 0xffffff54 │ │ │ │ + mvnseq sl, #192, 6 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 408564 <__cxa_atexit@plt+0x3fc180> │ │ │ │ + ldr r3, [pc, #12] @ 4085bc <__cxa_atexit@plt+0x3fc1d8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq sl, #244, 6 @ 0xd0000003 │ │ │ │ + mvnseq sl, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 408588 <__cxa_atexit@plt+0x3fc1a4> │ │ │ │ + ldr r3, [pc, #12] @ 4085e0 <__cxa_atexit@plt+0x3fc1fc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq sl, #208, 6 @ 0x40000003 │ │ │ │ + mvnseq sl, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4086dc <__cxa_atexit@plt+0x3fc2f8> │ │ │ │ + bcc 408734 <__cxa_atexit@plt+0x3fc350> │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 408624 <__cxa_atexit@plt+0x3fc240> │ │ │ │ - beq 408640 <__cxa_atexit@plt+0x3fc25c> │ │ │ │ - ldr r2, [pc, #332] @ 40870c <__cxa_atexit@plt+0x3fc328> │ │ │ │ - ldr r1, [pc, #332] @ 408710 <__cxa_atexit@plt+0x3fc32c> │ │ │ │ + bmi 40867c <__cxa_atexit@plt+0x3fc298> │ │ │ │ + beq 408698 <__cxa_atexit@plt+0x3fc2b4> │ │ │ │ + ldr r2, [pc, #332] @ 408764 <__cxa_atexit@plt+0x3fc380> │ │ │ │ + ldr r1, [pc, #332] @ 408768 <__cxa_atexit@plt+0x3fc384> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 4086e8 <__cxa_atexit@plt+0x3fc304> │ │ │ │ + bhi 408740 <__cxa_atexit@plt+0x3fc35c> │ │ │ │ mov r1, r5 │ │ │ │ tst r7, #1 │ │ │ │ str r9, [r1, #-12]! │ │ │ │ str r7, [r1, #4] │ │ │ │ - bne 408668 <__cxa_atexit@plt+0x3fc284> │ │ │ │ - ldr r3, [pc, #276] @ 408720 <__cxa_atexit@plt+0x3fc33c> │ │ │ │ + bne 4086c0 <__cxa_atexit@plt+0x3fc2dc> │ │ │ │ + ldr r3, [pc, #276] @ 408778 <__cxa_atexit@plt+0x3fc394> │ │ │ │ lsr r2, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #260] @ 408730 <__cxa_atexit@plt+0x3fc34c> │ │ │ │ - ldr r0, [pc, #260] @ 408734 <__cxa_atexit@plt+0x3fc350> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #260] @ 408788 <__cxa_atexit@plt+0x3fc3a4> │ │ │ │ + ldr r0, [pc, #260] @ 40878c <__cxa_atexit@plt+0x3fc3a8> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #224] @ 408728 <__cxa_atexit@plt+0x3fc344> │ │ │ │ - ldr r6, [pc, #224] @ 40872c <__cxa_atexit@plt+0x3fc348> │ │ │ │ + ldr r7, [pc, #224] @ 408780 <__cxa_atexit@plt+0x3fc39c> │ │ │ │ + ldr r6, [pc, #224] @ 408784 <__cxa_atexit@plt+0x3fc3a0> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 40868c <__cxa_atexit@plt+0x3fc2a8> │ │ │ │ + bne 4086e4 <__cxa_atexit@plt+0x3fc300> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 4086ac <__cxa_atexit@plt+0x3fc2c8> │ │ │ │ - ldr r7, [pc, #148] @ 40871c <__cxa_atexit@plt+0x3fc338> │ │ │ │ + bne 408704 <__cxa_atexit@plt+0x3fc320> │ │ │ │ + ldr r7, [pc, #148] @ 408774 <__cxa_atexit@plt+0x3fc390> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 4086bc <__cxa_atexit@plt+0x3fc2d8> │ │ │ │ - ldr r3, [pc, #164] @ 408738 <__cxa_atexit@plt+0x3fc354> │ │ │ │ + b 408714 <__cxa_atexit@plt+0x3fc330> │ │ │ │ + ldr r3, [pc, #164] @ 408790 <__cxa_atexit@plt+0x3fc3ac> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 4086cc <__cxa_atexit@plt+0x3fc2e8> │ │ │ │ - ldr r7, [pc, #88] @ 408714 <__cxa_atexit@plt+0x3fc330> │ │ │ │ + beq 408724 <__cxa_atexit@plt+0x3fc340> │ │ │ │ + ldr r7, [pc, #88] @ 40876c <__cxa_atexit@plt+0x3fc388> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #68] @ 408718 <__cxa_atexit@plt+0x3fc334> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #68] @ 408770 <__cxa_atexit@plt+0x3fc38c> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldr r2, [pc, #52] @ 408724 <__cxa_atexit@plt+0x3fc340> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldr r2, [pc, #52] @ 40877c <__cxa_atexit@plt+0x3fc398> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - ldrteq r5, [r6], #-328 @ 0xfffffeb8 │ │ │ │ + ldrteq r5, [r6], #-240 @ 0xffffff10 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - ldrteq r4, [r6], #-3940 @ 0xfffff09c │ │ │ │ + ldrteq r4, [r6], #-3852 @ 0xfffff0f4 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xffff9c6c │ │ │ │ - mvnseq r9, #64, 18 @ 0x100000 │ │ │ │ + mvnseq r9, #232, 16 @ 0xe80000 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvnseq r9, #160, 18 @ 0x280000 │ │ │ │ - mvnseq r9, #176, 18 @ 0x2c0000 │ │ │ │ - mvnseq r9, #168, 18 @ 0x2a0000 │ │ │ │ + mvnseq r9, #72, 18 @ 0x120000 │ │ │ │ + mvnseq r9, #88, 18 @ 0x160000 │ │ │ │ + mvnseq r9, #80, 18 @ 0x140000 │ │ │ │ @ instruction: 0xffff9c54 │ │ │ │ - mvnseq sl, #32, 4 │ │ │ │ + mvnseq sl, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 408774 <__cxa_atexit@plt+0x3fc390> │ │ │ │ + beq 4087cc <__cxa_atexit@plt+0x3fc3e8> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ - bcs 408774 <__cxa_atexit@plt+0x3fc390> │ │ │ │ + bcs 4087cc <__cxa_atexit@plt+0x3fc3e8> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 408788 <__cxa_atexit@plt+0x3fc3a4> │ │ │ │ + ldr r3, [pc, #12] @ 4087e0 <__cxa_atexit@plt+0x3fc3fc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ - mvnseq sl, #208, 2 @ 0x34 │ │ │ │ + mvnseq sl, #120, 2 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4087b4 <__cxa_atexit@plt+0x3fc3d0> │ │ │ │ - ldr r3, [pc, #60] @ 4087ec <__cxa_atexit@plt+0x3fc408> │ │ │ │ + bne 40880c <__cxa_atexit@plt+0x3fc428> │ │ │ │ + ldr r3, [pc, #60] @ 408844 <__cxa_atexit@plt+0x3fc460> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 4087c8 <__cxa_atexit@plt+0x3fc3e4> │ │ │ │ + b 408820 <__cxa_atexit@plt+0x3fc43c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4087d4 <__cxa_atexit@plt+0x3fc3f0> │ │ │ │ - ldr r3, [pc, #28] @ 4087e4 <__cxa_atexit@plt+0x3fc400> │ │ │ │ + beq 40882c <__cxa_atexit@plt+0x3fc448> │ │ │ │ + ldr r3, [pc, #28] @ 40883c <__cxa_atexit@plt+0x3fc458> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 4087e8 <__cxa_atexit@plt+0x3fc404> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 408840 <__cxa_atexit@plt+0x3fc45c> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrteq r4, [r6], #-3676 @ 0xfffff1a4 │ │ │ │ + ldrteq r4, [r6], #-3588 @ 0xfffff1fc │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq sl, #108, 2 │ │ │ │ + mvnseq sl, #20, 2 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 408870 <__cxa_atexit@plt+0x3fc48c> │ │ │ │ + ldr r7, [pc, #104] @ 4088c8 <__cxa_atexit@plt+0x3fc4e4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 408860 <__cxa_atexit@plt+0x3fc47c> │ │ │ │ + bhi 4088b8 <__cxa_atexit@plt+0x3fc4d4> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 408848 <__cxa_atexit@plt+0x3fc464> │ │ │ │ + beq 4088a0 <__cxa_atexit@plt+0x3fc4bc> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 408848 <__cxa_atexit@plt+0x3fc464> │ │ │ │ + bcs 4088a0 <__cxa_atexit@plt+0x3fc4bc> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 408878 <__cxa_atexit@plt+0x3fc494> │ │ │ │ + ldr r7, [pc, #40] @ 4088d0 <__cxa_atexit@plt+0x3fc4ec> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 408874 <__cxa_atexit@plt+0x3fc490> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 4088cc <__cxa_atexit@plt+0x3fc4e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq sl, #48, 2 │ │ │ │ + mvnseq sl, #216 @ 0xd8 │ │ │ │ @ instruction: 0xfffff38c │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq sl, #200 @ 0xc8 │ │ │ │ + mvnseq sl, #112 @ 0x70 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 408914 <__cxa_atexit@plt+0x3fc530> │ │ │ │ + ldr r7, [pc, #104] @ 40896c <__cxa_atexit@plt+0x3fc588> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 408904 <__cxa_atexit@plt+0x3fc520> │ │ │ │ + bhi 40895c <__cxa_atexit@plt+0x3fc578> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 4088ec <__cxa_atexit@plt+0x3fc508> │ │ │ │ + beq 408944 <__cxa_atexit@plt+0x3fc560> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 4088ec <__cxa_atexit@plt+0x3fc508> │ │ │ │ + bcs 408944 <__cxa_atexit@plt+0x3fc560> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 40891c <__cxa_atexit@plt+0x3fc538> │ │ │ │ + ldr r7, [pc, #40] @ 408974 <__cxa_atexit@plt+0x3fc590> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 408918 <__cxa_atexit@plt+0x3fc534> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 408970 <__cxa_atexit@plt+0x3fc58c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq sl, #140 @ 0x8c │ │ │ │ + mvnseq sl, #52 @ 0x34 │ │ │ │ @ instruction: 0xfffff2e8 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq sl, #24 │ │ │ │ + mvnseq r9, #192, 30 @ 0x300 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 408970 <__cxa_atexit@plt+0x3fc58c> │ │ │ │ + bcc 4089c8 <__cxa_atexit@plt+0x3fc5e4> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 408980 <__cxa_atexit@plt+0x3fc59c> │ │ │ │ + ldr r1, [pc, #28] @ 4089d8 <__cxa_atexit@plt+0x3fc5f4> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r4, [r6], #-2112 @ 0xfffff7c0 │ │ │ │ - mvnseq r9, #204, 30 @ 0x330 │ │ │ │ + ldrteq r4, [r6], #-2024 @ 0xfffff818 │ │ │ │ + mvnseq r9, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4089bc <__cxa_atexit@plt+0x3fc5d8> │ │ │ │ + bcc 408a14 <__cxa_atexit@plt+0x3fc630> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 4089cc <__cxa_atexit@plt+0x3fc5e8> │ │ │ │ + ldr r1, [pc, #28] @ 408a24 <__cxa_atexit@plt+0x3fc640> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r4, [r6], #-2036 @ 0xfffff80c │ │ │ │ - mvnseq r9, #128, 30 @ 0x200 │ │ │ │ + ldrteq r4, [r6], #-1948 @ 0xfffff864 │ │ │ │ + mvnseq r9, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 408a08 <__cxa_atexit@plt+0x3fc624> │ │ │ │ + bcc 408a60 <__cxa_atexit@plt+0x3fc67c> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 408a18 <__cxa_atexit@plt+0x3fc634> │ │ │ │ + ldr r1, [pc, #28] @ 408a70 <__cxa_atexit@plt+0x3fc68c> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r4, [r6], #-1960 @ 0xfffff858 │ │ │ │ + ldrteq r4, [r6], #-1872 @ 0xfffff8b0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 408aa0 <__cxa_atexit@plt+0x3fc6bc> │ │ │ │ + bhi 408af8 <__cxa_atexit@plt+0x3fc714> │ │ │ │ and r3, r9, #3 │ │ │ │ and r2, sl, #3 │ │ │ │ cmp r2, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - bne 408a68 <__cxa_atexit@plt+0x3fc684> │ │ │ │ + bne 408ac0 <__cxa_atexit@plt+0x3fc6dc> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 408a8c <__cxa_atexit@plt+0x3fc6a8> │ │ │ │ - ldr r3, [pc, #88] @ 408ab0 <__cxa_atexit@plt+0x3fc6cc> │ │ │ │ + bne 408ae4 <__cxa_atexit@plt+0x3fc700> │ │ │ │ + ldr r3, [pc, #88] @ 408b08 <__cxa_atexit@plt+0x3fc724> │ │ │ │ ldr r9, [r9, #2] │ │ │ │ ldr r8, [sl, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 7ef290 <__cxa_atexit@plt+0x7e2eac> │ │ │ │ + b 7d64d8 <__cxa_atexit@plt+0x7ca0f4> │ │ │ │ cmp r3, #2 │ │ │ │ - beq 408a80 <__cxa_atexit@plt+0x3fc69c> │ │ │ │ + beq 408ad8 <__cxa_atexit@plt+0x3fc6f4> │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr r2, [sl, #3] │ │ │ │ cmp r2, r3 │ │ │ │ - bcs 408a8c <__cxa_atexit@plt+0x3fc6a8> │ │ │ │ + bcs 408ae4 <__cxa_atexit@plt+0x3fc700> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 408ab8 <__cxa_atexit@plt+0x3fc6d4> │ │ │ │ + ldr r3, [pc, #36] @ 408b10 <__cxa_atexit@plt+0x3fc72c> │ │ │ │ mov r8, sl │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 408ab4 <__cxa_atexit@plt+0x3fc6d0> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 408b0c <__cxa_atexit@plt+0x3fc728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvnseq r9, #96, 30 @ 0x180 │ │ │ │ + mvnseq r9, #8, 30 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - mvnseq r9, #72, 30 @ 0x120 │ │ │ │ + mvnseq r9, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 408ae0 <__cxa_atexit@plt+0x3fc6fc> │ │ │ │ + bne 408b38 <__cxa_atexit@plt+0x3fc754> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 408af4 <__cxa_atexit@plt+0x3fc710> │ │ │ │ + ldr r3, [pc, #12] @ 408b4c <__cxa_atexit@plt+0x3fc768> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r9, #12, 30 @ 0x30 │ │ │ │ + mvnseq r9, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 408b1c <__cxa_atexit@plt+0x3fc738> │ │ │ │ + ldr r3, [pc, #16] @ 408b74 <__cxa_atexit@plt+0x3fc790> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r9, #228, 28 @ 0xe40 │ │ │ │ + mvnseq r9, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub r3, r0, r7 │ │ │ │ cmp r3, r7 │ │ │ │ - bge 408b48 <__cxa_atexit@plt+0x3fc764> │ │ │ │ + bge 408ba0 <__cxa_atexit@plt+0x3fc7bc> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 408ba8 <__cxa_atexit@plt+0x3fc7c4> │ │ │ │ + beq 408c00 <__cxa_atexit@plt+0x3fc81c> │ │ │ │ ldr r2, [r8, #3] │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ - bcs 408ba8 <__cxa_atexit@plt+0x3fc7c4> │ │ │ │ + bcs 408c00 <__cxa_atexit@plt+0x3fc81c> │ │ │ │ mvn r1, #3 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add r1, r1, r2, lsl #1 │ │ │ │ add r3, r3, #8 │ │ │ │ ldr lr, [r3, r1, lsl #2] │ │ │ │ cmp lr, #1 │ │ │ │ - bne 408bc8 <__cxa_atexit@plt+0x3fc7e4> │ │ │ │ + bne 408c20 <__cxa_atexit@plt+0x3fc83c> │ │ │ │ add r7, r3, r2, lsl #3 │ │ │ │ ldr r1, [r7, #-12] │ │ │ │ cmn r1, #1 │ │ │ │ - beq 408c18 <__cxa_atexit@plt+0x3fc834> │ │ │ │ + beq 408c70 <__cxa_atexit@plt+0x3fc88c> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 408c30 <__cxa_atexit@plt+0x3fc84c> │ │ │ │ - ldr r7, [pc, #212] @ 408c74 <__cxa_atexit@plt+0x3fc890> │ │ │ │ + bne 408c88 <__cxa_atexit@plt+0x3fc8a4> │ │ │ │ + ldr r7, [pc, #212] @ 408ccc <__cxa_atexit@plt+0x3fc8e8> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ sub r9, r7, #4 │ │ │ │ cmn r9, #1 │ │ │ │ - ble 408c20 <__cxa_atexit@plt+0x3fc83c> │ │ │ │ - ldr r3, [pc, #176] @ 408c6c <__cxa_atexit@plt+0x3fc888> │ │ │ │ + ble 408c78 <__cxa_atexit@plt+0x3fc894> │ │ │ │ + ldr r3, [pc, #176] @ 408cc4 <__cxa_atexit@plt+0x3fc8e0> │ │ │ │ str r9, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef270 <__cxa_atexit@plt+0x7e2e8c> │ │ │ │ + b 7d64b8 <__cxa_atexit@plt+0x7ca0d4> │ │ │ │ stmdb r5, {r1, lr} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r2, [r5] │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 408c4c <__cxa_atexit@plt+0x3fc868> │ │ │ │ - ldr r1, [pc, #148] @ 408c7c <__cxa_atexit@plt+0x3fc898> │ │ │ │ - ldr r3, [pc, #148] @ 408c80 <__cxa_atexit@plt+0x3fc89c> │ │ │ │ + bcc 408ca4 <__cxa_atexit@plt+0x3fc8c0> │ │ │ │ + ldr r1, [pc, #148] @ 408cd4 <__cxa_atexit@plt+0x3fc8f0> │ │ │ │ + ldr r3, [pc, #148] @ 408cd8 <__cxa_atexit@plt+0x3fc8f4> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #140] @ 408c84 <__cxa_atexit@plt+0x3fc8a0> │ │ │ │ + ldr r1, [pc, #140] @ 408cdc <__cxa_atexit@plt+0x3fc8f8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r6, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stm r8, {r0, r1, lr} │ │ │ │ str r6, [r5, #16] │ │ │ │ sub r8, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ - bne 408c40 <__cxa_atexit@plt+0x3fc85c> │ │ │ │ - ldr r7, [pc, #80] @ 408c78 <__cxa_atexit@plt+0x3fc894> │ │ │ │ + bne 408c98 <__cxa_atexit@plt+0x3fc8b4> │ │ │ │ + ldr r7, [pc, #80] @ 408cd0 <__cxa_atexit@plt+0x3fc8ec> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - bl 7ef278 <__cxa_atexit@plt+0x7e2e94> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + bl 7d64c0 <__cxa_atexit@plt+0x7ca0dc> │ │ │ │ ldr r1, [r5, #20]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #28] @ 408c70 <__cxa_atexit@plt+0x3fc88c> │ │ │ │ + ldr r0, [pc, #28] @ 408cc8 <__cxa_atexit@plt+0x3fc8e4> │ │ │ │ mov r6, r2 │ │ │ │ mov r7, lr │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, lsr r6 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r4, [r6], #-2712 @ 0xfffff568 │ │ │ │ - ldrteq r4, [r6], #-2808 @ 0xfffff508 │ │ │ │ + ldrteq r4, [r6], #-2624 @ 0xfffff5c0 │ │ │ │ + ldrteq r4, [r6], #-2720 @ 0xfffff560 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldrteq r4, [r6], #-1448 @ 0xfffffa58 │ │ │ │ - mvnseq r9, #108, 26 @ 0x1b00 │ │ │ │ + ldrteq r4, [r6], #-1360 @ 0xfffffab0 │ │ │ │ + mvnseq r9, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r7, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ - bcc 408ce4 <__cxa_atexit@plt+0x3fc900> │ │ │ │ - ldr r2, [pc, #72] @ 408cfc <__cxa_atexit@plt+0x3fc918> │ │ │ │ - ldr r1, [pc, #72] @ 408d00 <__cxa_atexit@plt+0x3fc91c> │ │ │ │ + bcc 408d3c <__cxa_atexit@plt+0x3fc958> │ │ │ │ + ldr r2, [pc, #72] @ 408d54 <__cxa_atexit@plt+0x3fc970> │ │ │ │ + ldr r1, [pc, #72] @ 408d58 <__cxa_atexit@plt+0x3fc974> │ │ │ │ ldr r0, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ - ldr r2, [pc, #48] @ 408d04 <__cxa_atexit@plt+0x3fc920> │ │ │ │ + ldr r2, [pc, #48] @ 408d5c <__cxa_atexit@plt+0x3fc978> │ │ │ │ sub r8, r6, #3 │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ - ldr r3, [pc, #28] @ 408d08 <__cxa_atexit@plt+0x3fc924> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ + ldr r3, [pc, #28] @ 408d60 <__cxa_atexit@plt+0x3fc97c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - ldrteq r4, [r6], #-1228 @ 0xfffffb34 │ │ │ │ + ldrteq r4, [r6], #-1140 @ 0xfffffb8c │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - mvnseq r9, #216, 24 @ 0xd800 │ │ │ │ + mvnseq r9, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r7, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 408d30 <__cxa_atexit@plt+0x3fc94c> │ │ │ │ + ldr r3, [pc, #16] @ 408d88 <__cxa_atexit@plt+0x3fc9a4> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r9, #160, 24 @ 0xa000 │ │ │ │ + mvnseq r9, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r7, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 408d8c <__cxa_atexit@plt+0x3fc9a8> │ │ │ │ - ldr r2, [pc, #60] @ 408d98 <__cxa_atexit@plt+0x3fc9b4> │ │ │ │ + bcc 408de4 <__cxa_atexit@plt+0x3fca00> │ │ │ │ + ldr r2, [pc, #60] @ 408df0 <__cxa_atexit@plt+0x3fca0c> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ - ldr r1, [pc, #36] @ 408d9c <__cxa_atexit@plt+0x3fc9b8> │ │ │ │ + ldr r1, [pc, #36] @ 408df4 <__cxa_atexit@plt+0x3fca10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrteq r4, [r6], #-1072 @ 0xfffffbd0 │ │ │ │ - mvnseq r9, #36, 24 @ 0x2400 │ │ │ │ + ldrteq r4, [r6], #-984 @ 0xfffffc28 │ │ │ │ + mvnseq r9, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 408dc8 <__cxa_atexit@plt+0x3fc9e4> │ │ │ │ + beq 408e20 <__cxa_atexit@plt+0x3fca3c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 408ddc <__cxa_atexit@plt+0x3fc9f8> │ │ │ │ - ldr r3, [pc, #28] @ 408dec <__cxa_atexit@plt+0x3fca08> │ │ │ │ + beq 408e34 <__cxa_atexit@plt+0x3fca50> │ │ │ │ + ldr r3, [pc, #28] @ 408e44 <__cxa_atexit@plt+0x3fca60> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 408df0 <__cxa_atexit@plt+0x3fca0c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 408e48 <__cxa_atexit@plt+0x3fca64> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq r4, [r6], #-2132 @ 0xfffff7ac │ │ │ │ - mvnseq r9, #208, 22 @ 0x34000 │ │ │ │ + ldrteq r4, [r6], #-2044 @ 0xfffff804 │ │ │ │ + mvnseq r9, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 408e14 <__cxa_atexit@plt+0x3fca30> │ │ │ │ + ldr r3, [pc, #12] @ 408e6c <__cxa_atexit@plt+0x3fca88> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r9, #152, 22 @ 0x26000 │ │ │ │ + mvnseq r9, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 408e38 <__cxa_atexit@plt+0x3fca54> │ │ │ │ + ldr r3, [pc, #12] @ 408e90 <__cxa_atexit@plt+0x3fcaac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r9, #116, 22 @ 0x1d000 │ │ │ │ + mvnseq r9, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 408ea8 <__cxa_atexit@plt+0x3fcac4> │ │ │ │ - beq 408ec0 <__cxa_atexit@plt+0x3fcadc> │ │ │ │ - ldr r3, [pc, #284] @ 408f78 <__cxa_atexit@plt+0x3fcb94> │ │ │ │ + bmi 408f00 <__cxa_atexit@plt+0x3fcb1c> │ │ │ │ + beq 408f18 <__cxa_atexit@plt+0x3fcb34> │ │ │ │ + ldr r3, [pc, #284] @ 408fd0 <__cxa_atexit@plt+0x3fcbec> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 408f58 <__cxa_atexit@plt+0x3fcb74> │ │ │ │ + bhi 408fb0 <__cxa_atexit@plt+0x3fcbcc> │ │ │ │ mov r2, r5 │ │ │ │ tst r7, #1 │ │ │ │ str r9, [r2, #-8]! │ │ │ │ str r7, [r2, #4] │ │ │ │ - bne 408ee4 <__cxa_atexit@plt+0x3fcb00> │ │ │ │ - ldr r3, [pc, #248] @ 408f88 <__cxa_atexit@plt+0x3fcba4> │ │ │ │ + bne 408f3c <__cxa_atexit@plt+0x3fcb58> │ │ │ │ + ldr r3, [pc, #248] @ 408fe0 <__cxa_atexit@plt+0x3fcbfc> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #232] @ 408f98 <__cxa_atexit@plt+0x3fcbb4> │ │ │ │ - ldr r0, [pc, #232] @ 408f9c <__cxa_atexit@plt+0x3fcbb8> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #232] @ 408ff0 <__cxa_atexit@plt+0x3fcc0c> │ │ │ │ + ldr r0, [pc, #232] @ 408ff4 <__cxa_atexit@plt+0x3fcc10> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #200] @ 408f90 <__cxa_atexit@plt+0x3fcbac> │ │ │ │ - ldr r3, [pc, #200] @ 408f94 <__cxa_atexit@plt+0x3fcbb0> │ │ │ │ + ldr r7, [pc, #200] @ 408fe8 <__cxa_atexit@plt+0x3fcc04> │ │ │ │ + ldr r3, [pc, #200] @ 408fec <__cxa_atexit@plt+0x3fcc08> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 408f08 <__cxa_atexit@plt+0x3fcb24> │ │ │ │ + bne 408f60 <__cxa_atexit@plt+0x3fcb7c> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 408f28 <__cxa_atexit@plt+0x3fcb44> │ │ │ │ - ldr r7, [pc, #128] @ 408f84 <__cxa_atexit@plt+0x3fcba0> │ │ │ │ + bne 408f80 <__cxa_atexit@plt+0x3fcb9c> │ │ │ │ + ldr r7, [pc, #128] @ 408fdc <__cxa_atexit@plt+0x3fcbf8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 408f3c <__cxa_atexit@plt+0x3fcb58> │ │ │ │ - ldr r2, [pc, #144] @ 408fa0 <__cxa_atexit@plt+0x3fcbbc> │ │ │ │ + b 408f94 <__cxa_atexit@plt+0x3fcbb0> │ │ │ │ + ldr r2, [pc, #144] @ 408ff8 <__cxa_atexit@plt+0x3fcc14> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 408f48 <__cxa_atexit@plt+0x3fcb64> │ │ │ │ - ldr r7, [pc, #64] @ 408f7c <__cxa_atexit@plt+0x3fcb98> │ │ │ │ + beq 408fa0 <__cxa_atexit@plt+0x3fcbbc> │ │ │ │ + ldr r7, [pc, #64] @ 408fd4 <__cxa_atexit@plt+0x3fcbf0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #48] @ 408f80 <__cxa_atexit@plt+0x3fcb9c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #48] @ 408fd8 <__cxa_atexit@plt+0x3fcbf4> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - ldr r3, [pc, #44] @ 408f8c <__cxa_atexit@plt+0x3fcba8> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + ldr r3, [pc, #44] @ 408fe4 <__cxa_atexit@plt+0x3fcc00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - ldrteq r4, [r6], #-1768 @ 0xfffff918 │ │ │ │ + ldrteq r4, [r6], #-1680 @ 0xfffff970 │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xffff93e8 │ │ │ │ - mvnseq r9, #208 @ 0xd0 │ │ │ │ + mvnseq r9, #120 @ 0x78 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - mvnseq r9, #32, 2 │ │ │ │ - mvnseq r9, #44, 2 │ │ │ │ - mvnseq r9, #40, 2 │ │ │ │ + mvnseq r9, #200 @ 0xc8 │ │ │ │ + mvnseq r9, #212 @ 0xd4 │ │ │ │ + mvnseq r9, #208 @ 0xd0 │ │ │ │ @ instruction: 0xffff93d8 │ │ │ │ - mvnseq r9, #240, 18 @ 0x3c0000 │ │ │ │ + mvnseq r9, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r5, r5, #24 │ │ │ │ sub r3, r7, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 409014 <__cxa_atexit@plt+0x3fcc30> │ │ │ │ + bhi 40906c <__cxa_atexit@plt+0x3fcc88> │ │ │ │ and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r9, [r7, #16] │ │ │ │ str sl, [r7, #20] │ │ │ │ - beq 408ff8 <__cxa_atexit@plt+0x3fcc14> │ │ │ │ + beq 409050 <__cxa_atexit@plt+0x3fcc6c> │ │ │ │ ldr r3, [sl, #3] │ │ │ │ cmp r3, r9 │ │ │ │ - bcs 408ff8 <__cxa_atexit@plt+0x3fcc14> │ │ │ │ + bcs 409050 <__cxa_atexit@plt+0x3fcc6c> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #44] @ 40902c <__cxa_atexit@plt+0x3fcc48> │ │ │ │ + ldr r5, [pc, #44] @ 409084 <__cxa_atexit@plt+0x3fcca0> │ │ │ │ mov r8, sl │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7, #8]! │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #8] @ 409028 <__cxa_atexit@plt+0x3fcc44> │ │ │ │ + ldr r7, [pc, #8] @ 409080 <__cxa_atexit@plt+0x3fcc9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r9, #120, 18 @ 0x1e0000 │ │ │ │ + mvnseq r9, #32, 18 @ 0x80000 │ │ │ │ @ instruction: 0xffffebdc │ │ │ │ - mvnseq r9, #108, 18 @ 0x1b0000 │ │ │ │ + mvnseq r9, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 409058 <__cxa_atexit@plt+0x3fcc74> │ │ │ │ - ldr r3, [pc, #60] @ 409090 <__cxa_atexit@plt+0x3fccac> │ │ │ │ + bne 4090b0 <__cxa_atexit@plt+0x3fcccc> │ │ │ │ + ldr r3, [pc, #60] @ 4090e8 <__cxa_atexit@plt+0x3fcd04> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 40906c <__cxa_atexit@plt+0x3fcc88> │ │ │ │ + b 4090c4 <__cxa_atexit@plt+0x3fcce0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 409078 <__cxa_atexit@plt+0x3fcc94> │ │ │ │ - ldr r3, [pc, #28] @ 409088 <__cxa_atexit@plt+0x3fcca4> │ │ │ │ + beq 4090d0 <__cxa_atexit@plt+0x3fccec> │ │ │ │ + ldr r3, [pc, #28] @ 4090e0 <__cxa_atexit@plt+0x3fccfc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40908c <__cxa_atexit@plt+0x3fcca8> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 4090e4 <__cxa_atexit@plt+0x3fcd00> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldrteq r4, [r6], #-1464 @ 0xfffffa48 │ │ │ │ + ldrteq r4, [r6], #-1376 @ 0xfffffaa0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq r9, #0, 18 │ │ │ │ + mvnseq r9, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #112] @ 409120 <__cxa_atexit@plt+0x3fcd3c> │ │ │ │ + ldr r7, [pc, #112] @ 409178 <__cxa_atexit@plt+0x3fcd94> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40910c <__cxa_atexit@plt+0x3fcd28> │ │ │ │ + bhi 409164 <__cxa_atexit@plt+0x3fcd80> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str sl, [r5, #8] │ │ │ │ str r8, [r5] │ │ │ │ - beq 4090f4 <__cxa_atexit@plt+0x3fcd10> │ │ │ │ + beq 40914c <__cxa_atexit@plt+0x3fcd68> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 4090f4 <__cxa_atexit@plt+0x3fcd10> │ │ │ │ + bcs 40914c <__cxa_atexit@plt+0x3fcd68> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 409128 <__cxa_atexit@plt+0x3fcd44> │ │ │ │ + ldr r7, [pc, #44] @ 409180 <__cxa_atexit@plt+0x3fcd9c> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #16] @ 409124 <__cxa_atexit@plt+0x3fcd40> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #16] @ 40917c <__cxa_atexit@plt+0x3fcd98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - mvnseq r9, #128, 16 @ 0x800000 │ │ │ │ + mvnseq r9, #40, 16 @ 0x280000 │ │ │ │ @ instruction: 0xffffeae0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r9, #80, 16 @ 0x500000 │ │ │ │ + mvnseq r9, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #112] @ 4091d0 <__cxa_atexit@plt+0x3fcdec> │ │ │ │ + ldr r7, [pc, #112] @ 409228 <__cxa_atexit@plt+0x3fce44> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4091bc <__cxa_atexit@plt+0x3fcdd8> │ │ │ │ + bhi 409214 <__cxa_atexit@plt+0x3fce30> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str sl, [r5, #8] │ │ │ │ str r8, [r5] │ │ │ │ - beq 4091a4 <__cxa_atexit@plt+0x3fcdc0> │ │ │ │ + beq 4091fc <__cxa_atexit@plt+0x3fce18> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 4091a4 <__cxa_atexit@plt+0x3fcdc0> │ │ │ │ + bcs 4091fc <__cxa_atexit@plt+0x3fce18> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 4091d8 <__cxa_atexit@plt+0x3fcdf4> │ │ │ │ + ldr r7, [pc, #44] @ 409230 <__cxa_atexit@plt+0x3fce4c> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #16] @ 4091d4 <__cxa_atexit@plt+0x3fcdf0> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #16] @ 40922c <__cxa_atexit@plt+0x3fce48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - mvnseq r9, #208, 14 @ 0x3400000 │ │ │ │ + mvnseq r9, #120, 14 @ 0x1e00000 │ │ │ │ @ instruction: 0xffffea30 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r9, #16, 16 @ 0x100000 │ │ │ │ + mvnseq r9, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 409214 <__cxa_atexit@plt+0x3fce30> │ │ │ │ + ldr r3, [pc, #12] @ 40926c <__cxa_atexit@plt+0x3fce88> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r9, #236, 14 @ 0x3b00000 │ │ │ │ + mvnseq r9, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 409238 <__cxa_atexit@plt+0x3fce54> │ │ │ │ + ldr r3, [pc, #12] @ 409290 <__cxa_atexit@plt+0x3fceac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r9, #200, 14 @ 0x3200000 │ │ │ │ + mvnseq r9, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 409298 <__cxa_atexit@plt+0x3fceb4> │ │ │ │ + bcc 4092f0 <__cxa_atexit@plt+0x3fcf0c> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 4092a4 <__cxa_atexit@plt+0x3fcec0> │ │ │ │ + ldr r0, [pc, #60] @ 4092fc <__cxa_atexit@plt+0x3fcf18> │ │ │ │ mvn r2, #1 │ │ │ │ add r2, r2, r7, lsl #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ str r0, [r3, #4] │ │ │ │ ldr r1, [r1, #8] │ │ │ │ - ldr r0, [pc, #36] @ 4092a8 <__cxa_atexit@plt+0x3fcec4> │ │ │ │ + ldr r0, [pc, #36] @ 409300 <__cxa_atexit@plt+0x3fcf1c> │ │ │ │ str r2, [r5] │ │ │ │ sub r8, r6, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldrteq r3, [r6], #-3896 @ 0xfffff0c8 │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldrteq r3, [r6], #-3808 @ 0xfffff120 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r9, #88, 14 @ 0x1600000 │ │ │ │ + mvnseq r9, #0, 14 │ │ │ │ andeq r0, r0, r6, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4092f8 <__cxa_atexit@plt+0x3fcf14> │ │ │ │ - ldr r3, [pc, #48] @ 409304 <__cxa_atexit@plt+0x3fcf20> │ │ │ │ - ldr r2, [pc, #48] @ 409308 <__cxa_atexit@plt+0x3fcf24> │ │ │ │ + bcc 409350 <__cxa_atexit@plt+0x3fcf6c> │ │ │ │ + ldr r3, [pc, #48] @ 40935c <__cxa_atexit@plt+0x3fcf78> │ │ │ │ + ldr r2, [pc, #48] @ 409360 <__cxa_atexit@plt+0x3fcf7c> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff660 │ │ │ │ - mvnseq r9, #248, 12 @ 0xf800000 │ │ │ │ + mvnseq r9, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 409360 <__cxa_atexit@plt+0x3fcf7c> │ │ │ │ + bcc 4093b8 <__cxa_atexit@plt+0x3fcfd4> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ - ldr r0, [pc, #44] @ 40936c <__cxa_atexit@plt+0x3fcf88> │ │ │ │ + ldr r0, [pc, #44] @ 4093c4 <__cxa_atexit@plt+0x3fcfe0> │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ - ldr r1, [pc, #40] @ 409370 <__cxa_atexit@plt+0x3fcf8c> │ │ │ │ + ldr r1, [pc, #40] @ 4093c8 <__cxa_atexit@plt+0x3fcfe4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stm r5, {r1, r3, r7} │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffff644 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq r9, #144, 12 @ 0x9000000 │ │ │ │ + mvnseq r9, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4093bc <__cxa_atexit@plt+0x3fcfd8> │ │ │ │ - ldr r2, [pc, #44] @ 4093c8 <__cxa_atexit@plt+0x3fcfe4> │ │ │ │ - ldr r1, [pc, #44] @ 4093cc <__cxa_atexit@plt+0x3fcfe8> │ │ │ │ + bcc 409414 <__cxa_atexit@plt+0x3fd030> │ │ │ │ + ldr r2, [pc, #44] @ 409420 <__cxa_atexit@plt+0x3fd03c> │ │ │ │ + ldr r1, [pc, #44] @ 409424 <__cxa_atexit@plt+0x3fd040> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r3, [r6], #-3584 @ 0xfffff200 │ │ │ │ - mvnseq r9, #52, 12 @ 0x3400000 │ │ │ │ + ldrteq r3, [r6], #-3496 @ 0xfffff258 │ │ │ │ + mvnseq r9, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 4093f4 <__cxa_atexit@plt+0x3fd010> │ │ │ │ + ldr r3, [pc, #16] @ 40944c <__cxa_atexit@plt+0x3fd068> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef288 <__cxa_atexit@plt+0x7e2ea4> │ │ │ │ + b 7d64d0 <__cxa_atexit@plt+0x7ca0ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r9, #12, 12 @ 0xc00000 │ │ │ │ + mvnseq r9, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 409424 <__cxa_atexit@plt+0x3fd040> │ │ │ │ + beq 40947c <__cxa_atexit@plt+0x3fd098> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 409438 <__cxa_atexit@plt+0x3fd054> │ │ │ │ - ldr r3, [pc, #28] @ 409448 <__cxa_atexit@plt+0x3fd064> │ │ │ │ + beq 409490 <__cxa_atexit@plt+0x3fd0ac> │ │ │ │ + ldr r3, [pc, #28] @ 4094a0 <__cxa_atexit@plt+0x3fd0bc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40944c <__cxa_atexit@plt+0x3fd068> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 4094a4 <__cxa_atexit@plt+0x3fd0c0> │ │ │ │ add r5, r3, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq r4, [r6], #-504 @ 0xfffffe08 │ │ │ │ - mvnseq r9, #180, 10 @ 0x2d000000 │ │ │ │ + ldrteq r4, [r6], #-416 @ 0xfffffe60 │ │ │ │ + mvnseq r9, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 409470 <__cxa_atexit@plt+0x3fd08c> │ │ │ │ + ldr r3, [pc, #12] @ 4094c8 <__cxa_atexit@plt+0x3fd0e4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r9, #144, 10 @ 0x24000000 │ │ │ │ + mvnseq r9, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 409494 <__cxa_atexit@plt+0x3fd0b0> │ │ │ │ + ldr r3, [pc, #12] @ 4094ec <__cxa_atexit@plt+0x3fd108> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r9, #108, 10 @ 0x1b000000 │ │ │ │ + mvnseq r9, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 409508 <__cxa_atexit@plt+0x3fd124> │ │ │ │ - beq 409520 <__cxa_atexit@plt+0x3fd13c> │ │ │ │ - ldr r2, [pc, #296] @ 4095e0 <__cxa_atexit@plt+0x3fd1fc> │ │ │ │ + bmi 409560 <__cxa_atexit@plt+0x3fd17c> │ │ │ │ + beq 409578 <__cxa_atexit@plt+0x3fd194> │ │ │ │ + ldr r2, [pc, #296] @ 409638 <__cxa_atexit@plt+0x3fd254> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ str r7, [r5] │ │ │ │ - bhi 4095bc <__cxa_atexit@plt+0x3fd1d8> │ │ │ │ + bhi 409614 <__cxa_atexit@plt+0x3fd230> │ │ │ │ mov r1, r5 │ │ │ │ tst r7, #1 │ │ │ │ str r9, [r1, #-12]! │ │ │ │ str r7, [r1, #4] │ │ │ │ - bne 409544 <__cxa_atexit@plt+0x3fd160> │ │ │ │ - ldr r3, [pc, #256] @ 4095f0 <__cxa_atexit@plt+0x3fd20c> │ │ │ │ + bne 40959c <__cxa_atexit@plt+0x3fd1b8> │ │ │ │ + ldr r3, [pc, #256] @ 409648 <__cxa_atexit@plt+0x3fd264> │ │ │ │ lsr r2, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #240] @ 409600 <__cxa_atexit@plt+0x3fd21c> │ │ │ │ - ldr r0, [pc, #240] @ 409604 <__cxa_atexit@plt+0x3fd220> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #240] @ 409658 <__cxa_atexit@plt+0x3fd274> │ │ │ │ + ldr r0, [pc, #240] @ 40965c <__cxa_atexit@plt+0x3fd278> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #208] @ 4095f8 <__cxa_atexit@plt+0x3fd214> │ │ │ │ - ldr r3, [pc, #208] @ 4095fc <__cxa_atexit@plt+0x3fd218> │ │ │ │ + ldr r7, [pc, #208] @ 409650 <__cxa_atexit@plt+0x3fd26c> │ │ │ │ + ldr r3, [pc, #208] @ 409654 <__cxa_atexit@plt+0x3fd270> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 409568 <__cxa_atexit@plt+0x3fd184> │ │ │ │ + bne 4095c0 <__cxa_atexit@plt+0x3fd1dc> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 409588 <__cxa_atexit@plt+0x3fd1a4> │ │ │ │ - ldr r7, [pc, #136] @ 4095ec <__cxa_atexit@plt+0x3fd208> │ │ │ │ + bne 4095e0 <__cxa_atexit@plt+0x3fd1fc> │ │ │ │ + ldr r7, [pc, #136] @ 409644 <__cxa_atexit@plt+0x3fd260> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40959c <__cxa_atexit@plt+0x3fd1b8> │ │ │ │ - ldr r3, [pc, #152] @ 409608 <__cxa_atexit@plt+0x3fd224> │ │ │ │ + b 4095f4 <__cxa_atexit@plt+0x3fd210> │ │ │ │ + ldr r3, [pc, #152] @ 409660 <__cxa_atexit@plt+0x3fd27c> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 4095ac <__cxa_atexit@plt+0x3fd1c8> │ │ │ │ - ldr r7, [pc, #72] @ 4095e4 <__cxa_atexit@plt+0x3fd200> │ │ │ │ + beq 409604 <__cxa_atexit@plt+0x3fd220> │ │ │ │ + ldr r7, [pc, #72] @ 40963c <__cxa_atexit@plt+0x3fd258> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #52] @ 4095e8 <__cxa_atexit@plt+0x3fd204> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #52] @ 409640 <__cxa_atexit@plt+0x3fd25c> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - ldr r2, [pc, #48] @ 4095f4 <__cxa_atexit@plt+0x3fd210> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + ldr r2, [pc, #48] @ 40964c <__cxa_atexit@plt+0x3fd268> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - ldrteq r4, [r6], #-132 @ 0xffffff7c │ │ │ │ + ldrteq r4, [r6], #-44 @ 0xffffffd4 │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xffff8d88 │ │ │ │ - mvnseq r8, #108, 20 @ 0x6c000 │ │ │ │ + mvnseq r8, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - mvnseq r8, #192, 20 @ 0xc0000 │ │ │ │ - mvnseq r8, #204, 20 @ 0xcc000 │ │ │ │ - mvnseq r8, #200, 20 @ 0xc8000 │ │ │ │ + mvnseq r8, #104, 20 @ 0x68000 │ │ │ │ + mvnseq r8, #116, 20 @ 0x74000 │ │ │ │ + mvnseq r8, #112, 20 @ 0x70000 │ │ │ │ @ instruction: 0xffff8d78 │ │ │ │ - mvnseq r9, #248, 6 @ 0xe0000003 │ │ │ │ + mvnseq r9, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r1, r7, #3 │ │ │ │ str r7, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 409650 <__cxa_atexit@plt+0x3fd26c> │ │ │ │ + bne 4096a8 <__cxa_atexit@plt+0x3fd2c4> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 409674 <__cxa_atexit@plt+0x3fd290> │ │ │ │ - ldr r2, [pc, #72] @ 409688 <__cxa_atexit@plt+0x3fd2a4> │ │ │ │ + bne 4096cc <__cxa_atexit@plt+0x3fd2e8> │ │ │ │ + ldr r2, [pc, #72] @ 4096e0 <__cxa_atexit@plt+0x3fd2fc> │ │ │ │ ldr r9, [r3, #2] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 7ef290 <__cxa_atexit@plt+0x7e2eac> │ │ │ │ + b 7d64d8 <__cxa_atexit@plt+0x7ca0f4> │ │ │ │ cmp r2, #2 │ │ │ │ - beq 409668 <__cxa_atexit@plt+0x3fd284> │ │ │ │ + beq 4096c0 <__cxa_atexit@plt+0x3fd2dc> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ - bcs 409674 <__cxa_atexit@plt+0x3fd290> │ │ │ │ + bcs 4096cc <__cxa_atexit@plt+0x3fd2e8> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 40968c <__cxa_atexit@plt+0x3fd2a8> │ │ │ │ + ldr r3, [pc, #16] @ 4096e4 <__cxa_atexit@plt+0x3fd300> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ @ instruction: 0xfffff47c │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ - mvnseq r9, #116, 6 @ 0xd0000001 │ │ │ │ + mvnseq r9, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4096b8 <__cxa_atexit@plt+0x3fd2d4> │ │ │ │ - ldr r3, [pc, #60] @ 4096f0 <__cxa_atexit@plt+0x3fd30c> │ │ │ │ + bne 409710 <__cxa_atexit@plt+0x3fd32c> │ │ │ │ + ldr r3, [pc, #60] @ 409748 <__cxa_atexit@plt+0x3fd364> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 4096cc <__cxa_atexit@plt+0x3fd2e8> │ │ │ │ + b 409724 <__cxa_atexit@plt+0x3fd340> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4096d8 <__cxa_atexit@plt+0x3fd2f4> │ │ │ │ - ldr r3, [pc, #28] @ 4096e8 <__cxa_atexit@plt+0x3fd304> │ │ │ │ + beq 409730 <__cxa_atexit@plt+0x3fd34c> │ │ │ │ + ldr r3, [pc, #28] @ 409740 <__cxa_atexit@plt+0x3fd35c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 4096ec <__cxa_atexit@plt+0x3fd308> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 409744 <__cxa_atexit@plt+0x3fd360> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrteq r3, [r6], #-3928 @ 0xfffff0a8 │ │ │ │ + ldrteq r3, [r6], #-3840 @ 0xfffff100 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq r9, #16, 6 @ 0x40000000 │ │ │ │ + mvnseq r9, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 40971c <__cxa_atexit@plt+0x3fd338> │ │ │ │ + ldr r3, [pc, #20] @ 409774 <__cxa_atexit@plt+0x3fd390> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 408a28 <__cxa_atexit@plt+0x3fc644> │ │ │ │ + b 408a80 <__cxa_atexit@plt+0x3fc69c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r9, #204, 4 @ 0xc000000c │ │ │ │ + mvnseq r9, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 409760 <__cxa_atexit@plt+0x3fd37c> │ │ │ │ + ldr r3, [pc, #20] @ 4097b8 <__cxa_atexit@plt+0x3fd3d4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 408a28 <__cxa_atexit@plt+0x3fc644> │ │ │ │ + b 408a80 <__cxa_atexit@plt+0x3fc69c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r9, #212, 2 @ 0x35 │ │ │ │ + mvnseq r9, #124, 2 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4097b4 <__cxa_atexit@plt+0x3fd3d0> │ │ │ │ + bcc 40980c <__cxa_atexit@plt+0x3fd428> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 4097c4 <__cxa_atexit@plt+0x3fd3e0> │ │ │ │ + ldr r1, [pc, #28] @ 40981c <__cxa_atexit@plt+0x3fd438> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r3, [r6], #-2556 @ 0xfffff604 │ │ │ │ - mvnseq r9, #136, 2 @ 0x22 │ │ │ │ + ldrteq r3, [r6], #-2468 @ 0xfffff65c │ │ │ │ + mvnseq r9, #48, 2 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 409800 <__cxa_atexit@plt+0x3fd41c> │ │ │ │ + bcc 409858 <__cxa_atexit@plt+0x3fd474> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 409810 <__cxa_atexit@plt+0x3fd42c> │ │ │ │ + ldr r1, [pc, #28] @ 409868 <__cxa_atexit@plt+0x3fd484> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r3, [r6], #-2480 @ 0xfffff650 │ │ │ │ - mvnseq r9, #60, 2 │ │ │ │ + ldrteq r3, [r6], #-2392 @ 0xfffff6a8 │ │ │ │ + mvnseq r9, #228 @ 0xe4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40984c <__cxa_atexit@plt+0x3fd468> │ │ │ │ + bcc 4098a4 <__cxa_atexit@plt+0x3fd4c0> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 40985c <__cxa_atexit@plt+0x3fd478> │ │ │ │ + ldr r1, [pc, #28] @ 4098b4 <__cxa_atexit@plt+0x3fd4d0> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r3, [r6], #-2404 @ 0xfffff69c │ │ │ │ - mvnseq r9, #248 @ 0xf8 │ │ │ │ + ldrteq r3, [r6], #-2316 @ 0xfffff6f4 │ │ │ │ + mvnseq r9, #160 @ 0xa0 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4098b8 <__cxa_atexit@plt+0x3fd4d4> │ │ │ │ + bhi 409910 <__cxa_atexit@plt+0x3fd52c> │ │ │ │ and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 4098a4 <__cxa_atexit@plt+0x3fd4c0> │ │ │ │ + beq 4098fc <__cxa_atexit@plt+0x3fd518> │ │ │ │ ldr r3, [sl, #3] │ │ │ │ cmp r3, r9 │ │ │ │ - bcs 4098a4 <__cxa_atexit@plt+0x3fd4c0> │ │ │ │ + bcs 4098fc <__cxa_atexit@plt+0x3fd518> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 4098cc <__cxa_atexit@plt+0x3fd4e8> │ │ │ │ + ldr r3, [pc, #32] @ 409924 <__cxa_atexit@plt+0x3fd540> │ │ │ │ mov r8, sl │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #8] @ 4098c8 <__cxa_atexit@plt+0x3fd4e4> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #8] @ 409920 <__cxa_atexit@plt+0x3fd53c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r9, #96, 2 │ │ │ │ + mvnseq r9, #8, 2 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r9, #140 @ 0x8c │ │ │ │ + mvnseq r9, #52 @ 0x34 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40991c <__cxa_atexit@plt+0x3fd538> │ │ │ │ - ldr r2, [pc, #48] @ 409928 <__cxa_atexit@plt+0x3fd544> │ │ │ │ - ldr r1, [pc, #48] @ 40992c <__cxa_atexit@plt+0x3fd548> │ │ │ │ + bcc 409974 <__cxa_atexit@plt+0x3fd590> │ │ │ │ + ldr r2, [pc, #48] @ 409980 <__cxa_atexit@plt+0x3fd59c> │ │ │ │ + ldr r1, [pc, #48] @ 409984 <__cxa_atexit@plt+0x3fd5a0> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ stmda r5, {r7, r8} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrteq r3, [r6], #-3600 @ 0xfffff1f0 │ │ │ │ - mvnseq r9, #44 @ 0x2c │ │ │ │ + ldrteq r3, [r6], #-3512 @ 0xfffff248 │ │ │ │ + mvnseq r8, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub r3, r0, r7 │ │ │ │ cmp r3, r7 │ │ │ │ - bge 409958 <__cxa_atexit@plt+0x3fd574> │ │ │ │ + bge 4099b0 <__cxa_atexit@plt+0x3fd5cc> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ - bcs 4099a8 <__cxa_atexit@plt+0x3fd5c4> │ │ │ │ + bcs 409a00 <__cxa_atexit@plt+0x3fd61c> │ │ │ │ mvn r1, #3 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r1, r1, r2, lsl #1 │ │ │ │ add r3, r3, #8 │ │ │ │ ldr lr, [r3, r1, lsl #2] │ │ │ │ cmp lr, #1 │ │ │ │ - bne 4099cc <__cxa_atexit@plt+0x3fd5e8> │ │ │ │ + bne 409a24 <__cxa_atexit@plt+0x3fd640> │ │ │ │ add r7, r3, r2, lsl #3 │ │ │ │ ldr r1, [r7, #-12] │ │ │ │ cmn r1, #1 │ │ │ │ - beq 409a14 <__cxa_atexit@plt+0x3fd630> │ │ │ │ + beq 409a6c <__cxa_atexit@plt+0x3fd688> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 409a2c <__cxa_atexit@plt+0x3fd648> │ │ │ │ - ldr r7, [pc, #208] @ 409a70 <__cxa_atexit@plt+0x3fd68c> │ │ │ │ + bne 409a84 <__cxa_atexit@plt+0x3fd6a0> │ │ │ │ + ldr r7, [pc, #208] @ 409ac8 <__cxa_atexit@plt+0x3fd6e4> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ sub r9, r7, #4 │ │ │ │ cmn r9, #1 │ │ │ │ - ble 409a1c <__cxa_atexit@plt+0x3fd638> │ │ │ │ - ldr r3, [pc, #172] @ 409a68 <__cxa_atexit@plt+0x3fd684> │ │ │ │ + ble 409a74 <__cxa_atexit@plt+0x3fd690> │ │ │ │ + ldr r3, [pc, #172] @ 409ac0 <__cxa_atexit@plt+0x3fd6dc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r9, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef270 <__cxa_atexit@plt+0x7e2e8c> │ │ │ │ + b 7d64b8 <__cxa_atexit@plt+0x7ca0d4> │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 409a48 <__cxa_atexit@plt+0x3fd664> │ │ │ │ - ldr r1, [pc, #144] @ 409a78 <__cxa_atexit@plt+0x3fd694> │ │ │ │ - ldr r3, [pc, #144] @ 409a7c <__cxa_atexit@plt+0x3fd698> │ │ │ │ + bcc 409aa0 <__cxa_atexit@plt+0x3fd6bc> │ │ │ │ + ldr r1, [pc, #144] @ 409ad0 <__cxa_atexit@plt+0x3fd6ec> │ │ │ │ + ldr r3, [pc, #144] @ 409ad4 <__cxa_atexit@plt+0x3fd6f0> │ │ │ │ sub r8, r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #4]! │ │ │ │ stm r5, {r1, r6} │ │ │ │ - ldr r1, [pc, #124] @ 409a80 <__cxa_atexit@plt+0x3fd69c> │ │ │ │ + ldr r1, [pc, #124] @ 409ad8 <__cxa_atexit@plt+0x3fd6f4> │ │ │ │ add r3, r6, #8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r3, {r0, r1, lr} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ - bne 409a3c <__cxa_atexit@plt+0x3fd658> │ │ │ │ - ldr r7, [pc, #80] @ 409a74 <__cxa_atexit@plt+0x3fd690> │ │ │ │ + bne 409a94 <__cxa_atexit@plt+0x3fd6b0> │ │ │ │ + ldr r7, [pc, #80] @ 409acc <__cxa_atexit@plt+0x3fd6e8> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - bl 7ef278 <__cxa_atexit@plt+0x7e2e94> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + bl 7d64c0 <__cxa_atexit@plt+0x7ca0dc> │ │ │ │ ldr r1, [r5, #24]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #28] @ 409a6c <__cxa_atexit@plt+0x3fd688> │ │ │ │ + ldr r0, [pc, #28] @ 409ac4 <__cxa_atexit@plt+0x3fd6e0> │ │ │ │ mov r6, r2 │ │ │ │ mov r7, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, lsr #12 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r3, [r6], #-3224 @ 0xfffff368 │ │ │ │ - ldrteq r3, [r6], #-3324 @ 0xfffff304 │ │ │ │ + ldrteq r3, [r6], #-3136 @ 0xfffff3c0 │ │ │ │ + ldrteq r3, [r6], #-3236 @ 0xfffff35c │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - ldrteq r3, [r6], #-1948 @ 0xfffff864 │ │ │ │ - mvnseq r8, #216, 28 @ 0xd80 │ │ │ │ + ldrteq r3, [r6], #-1860 @ 0xfffff8bc │ │ │ │ + mvnseq r8, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 409ad8 <__cxa_atexit@plt+0x3fd6f4> │ │ │ │ - ldr r2, [pc, #68] @ 409af0 <__cxa_atexit@plt+0x3fd70c> │ │ │ │ - ldr r1, [pc, #68] @ 409af4 <__cxa_atexit@plt+0x3fd710> │ │ │ │ + bcc 409b30 <__cxa_atexit@plt+0x3fd74c> │ │ │ │ + ldr r2, [pc, #68] @ 409b48 <__cxa_atexit@plt+0x3fd764> │ │ │ │ + ldr r1, [pc, #68] @ 409b4c <__cxa_atexit@plt+0x3fd768> │ │ │ │ ldr r0, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ stm r5, {r2, r3} │ │ │ │ - ldr r2, [pc, #48] @ 409af8 <__cxa_atexit@plt+0x3fd714> │ │ │ │ + ldr r2, [pc, #48] @ 409b50 <__cxa_atexit@plt+0x3fd76c> │ │ │ │ sub r8, r6, #3 │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ - ldr r3, [pc, #28] @ 409afc <__cxa_atexit@plt+0x3fd718> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ + ldr r3, [pc, #28] @ 409b54 <__cxa_atexit@plt+0x3fd770> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - ldrteq r3, [r6], #-1752 @ 0xfffff928 │ │ │ │ + ldrteq r3, [r6], #-1664 @ 0xfffff980 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - mvnseq r8, #92, 28 @ 0x5c0 │ │ │ │ + mvnseq r8, #4, 28 @ 0x40 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 409b24 <__cxa_atexit@plt+0x3fd740> │ │ │ │ + ldr r3, [pc, #16] @ 409b7c <__cxa_atexit@plt+0x3fd798> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r8, #52, 28 @ 0x340 │ │ │ │ + mvnseq r8, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 409b7c <__cxa_atexit@plt+0x3fd798> │ │ │ │ + bcc 409bd4 <__cxa_atexit@plt+0x3fd7f0> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ - ldr r0, [pc, #48] @ 409b88 <__cxa_atexit@plt+0x3fd7a4> │ │ │ │ + ldr r0, [pc, #48] @ 409be0 <__cxa_atexit@plt+0x3fd7fc> │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ - ldr r1, [pc, #44] @ 409b8c <__cxa_atexit@plt+0x3fd7a8> │ │ │ │ + ldr r1, [pc, #44] @ 409be4 <__cxa_atexit@plt+0x3fd800> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r0, r7} │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r3, [r6], #-1600 @ 0xfffff9c0 │ │ │ │ - mvnseq r8, #204, 26 @ 0x3300 │ │ │ │ + ldrteq r3, [r6], #-1512 @ 0xfffffa18 │ │ │ │ + mvnseq r8, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 409bbc <__cxa_atexit@plt+0x3fd7d8> │ │ │ │ + beq 409c14 <__cxa_atexit@plt+0x3fd830> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 409bd0 <__cxa_atexit@plt+0x3fd7ec> │ │ │ │ - ldr r3, [pc, #28] @ 409be0 <__cxa_atexit@plt+0x3fd7fc> │ │ │ │ + beq 409c28 <__cxa_atexit@plt+0x3fd844> │ │ │ │ + ldr r3, [pc, #28] @ 409c38 <__cxa_atexit@plt+0x3fd854> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 409be4 <__cxa_atexit@plt+0x3fd800> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 409c3c <__cxa_atexit@plt+0x3fd858> │ │ │ │ add r5, r3, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq r3, [r6], #-2656 @ 0xfffff5a0 │ │ │ │ - mvnseq r8, #116, 26 @ 0x1d00 │ │ │ │ + ldrteq r3, [r6], #-2568 @ 0xfffff5f8 │ │ │ │ + mvnseq r8, #28, 26 @ 0x700 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 409c08 <__cxa_atexit@plt+0x3fd824> │ │ │ │ + ldr r3, [pc, #12] @ 409c60 <__cxa_atexit@plt+0x3fd87c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r8, #80, 26 @ 0x1400 │ │ │ │ + mvnseq r8, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 409c2c <__cxa_atexit@plt+0x3fd848> │ │ │ │ + ldr r3, [pc, #12] @ 409c84 <__cxa_atexit@plt+0x3fd8a0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r8, #44, 26 @ 0xb00 │ │ │ │ + mvnseq r8, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 409d80 <__cxa_atexit@plt+0x3fd99c> │ │ │ │ + bcc 409dd8 <__cxa_atexit@plt+0x3fd9f4> │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 409cc8 <__cxa_atexit@plt+0x3fd8e4> │ │ │ │ - beq 409ce4 <__cxa_atexit@plt+0x3fd900> │ │ │ │ - ldr r2, [pc, #332] @ 409db0 <__cxa_atexit@plt+0x3fd9cc> │ │ │ │ - ldr r1, [pc, #332] @ 409db4 <__cxa_atexit@plt+0x3fd9d0> │ │ │ │ + bmi 409d20 <__cxa_atexit@plt+0x3fd93c> │ │ │ │ + beq 409d3c <__cxa_atexit@plt+0x3fd958> │ │ │ │ + ldr r2, [pc, #332] @ 409e08 <__cxa_atexit@plt+0x3fda24> │ │ │ │ + ldr r1, [pc, #332] @ 409e0c <__cxa_atexit@plt+0x3fda28> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 409d8c <__cxa_atexit@plt+0x3fd9a8> │ │ │ │ + bhi 409de4 <__cxa_atexit@plt+0x3fda00> │ │ │ │ mov r1, r5 │ │ │ │ tst r7, #1 │ │ │ │ str r9, [r1, #-12]! │ │ │ │ str r7, [r1, #4] │ │ │ │ - bne 409d0c <__cxa_atexit@plt+0x3fd928> │ │ │ │ - ldr r3, [pc, #276] @ 409dc4 <__cxa_atexit@plt+0x3fd9e0> │ │ │ │ + bne 409d64 <__cxa_atexit@plt+0x3fd980> │ │ │ │ + ldr r3, [pc, #276] @ 409e1c <__cxa_atexit@plt+0x3fda38> │ │ │ │ lsr r2, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #260] @ 409dd4 <__cxa_atexit@plt+0x3fd9f0> │ │ │ │ - ldr r0, [pc, #260] @ 409dd8 <__cxa_atexit@plt+0x3fd9f4> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #260] @ 409e2c <__cxa_atexit@plt+0x3fda48> │ │ │ │ + ldr r0, [pc, #260] @ 409e30 <__cxa_atexit@plt+0x3fda4c> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #224] @ 409dcc <__cxa_atexit@plt+0x3fd9e8> │ │ │ │ - ldr r6, [pc, #224] @ 409dd0 <__cxa_atexit@plt+0x3fd9ec> │ │ │ │ + ldr r7, [pc, #224] @ 409e24 <__cxa_atexit@plt+0x3fda40> │ │ │ │ + ldr r6, [pc, #224] @ 409e28 <__cxa_atexit@plt+0x3fda44> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 409d30 <__cxa_atexit@plt+0x3fd94c> │ │ │ │ + bne 409d88 <__cxa_atexit@plt+0x3fd9a4> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 409d50 <__cxa_atexit@plt+0x3fd96c> │ │ │ │ - ldr r7, [pc, #148] @ 409dc0 <__cxa_atexit@plt+0x3fd9dc> │ │ │ │ + bne 409da8 <__cxa_atexit@plt+0x3fd9c4> │ │ │ │ + ldr r7, [pc, #148] @ 409e18 <__cxa_atexit@plt+0x3fda34> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 409d60 <__cxa_atexit@plt+0x3fd97c> │ │ │ │ - ldr r3, [pc, #164] @ 409ddc <__cxa_atexit@plt+0x3fd9f8> │ │ │ │ + b 409db8 <__cxa_atexit@plt+0x3fd9d4> │ │ │ │ + ldr r3, [pc, #164] @ 409e34 <__cxa_atexit@plt+0x3fda50> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 409d70 <__cxa_atexit@plt+0x3fd98c> │ │ │ │ - ldr r7, [pc, #88] @ 409db8 <__cxa_atexit@plt+0x3fd9d4> │ │ │ │ + beq 409dc8 <__cxa_atexit@plt+0x3fd9e4> │ │ │ │ + ldr r7, [pc, #88] @ 409e10 <__cxa_atexit@plt+0x3fda2c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #68] @ 409dbc <__cxa_atexit@plt+0x3fd9d8> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #68] @ 409e14 <__cxa_atexit@plt+0x3fda30> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldr r2, [pc, #52] @ 409dc8 <__cxa_atexit@plt+0x3fd9e4> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldr r2, [pc, #52] @ 409e20 <__cxa_atexit@plt+0x3fda3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - ldrteq r3, [r6], #-2724 @ 0xfffff55c │ │ │ │ + ldrteq r3, [r6], #-2636 @ 0xfffff5b4 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - ldrteq r3, [r6], #-2240 @ 0xfffff740 │ │ │ │ + ldrteq r3, [r6], #-2152 @ 0xfffff798 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xffff85c8 │ │ │ │ - mvnseq r8, #156, 4 @ 0xc0000009 │ │ │ │ + mvnseq r8, #68, 4 @ 0x40000004 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvnseq r8, #252, 4 @ 0xc000000f │ │ │ │ - mvnseq r8, #12, 6 @ 0x30000000 │ │ │ │ - mvnseq r8, #4, 6 @ 0x10000000 │ │ │ │ + mvnseq r8, #164, 4 @ 0x4000000a │ │ │ │ + mvnseq r8, #180, 4 @ 0x4000000b │ │ │ │ + mvnseq r8, #172, 4 @ 0xc000000a │ │ │ │ @ instruction: 0xffff85b0 │ │ │ │ - mvnseq r8, #124, 22 @ 0x1f000 │ │ │ │ + mvnseq r8, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 409e18 <__cxa_atexit@plt+0x3fda34> │ │ │ │ + beq 409e70 <__cxa_atexit@plt+0x3fda8c> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ - bcs 409e18 <__cxa_atexit@plt+0x3fda34> │ │ │ │ + bcs 409e70 <__cxa_atexit@plt+0x3fda8c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 409e2c <__cxa_atexit@plt+0x3fda48> │ │ │ │ + ldr r3, [pc, #12] @ 409e84 <__cxa_atexit@plt+0x3fdaa0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - mvnseq r8, #44, 22 @ 0xb000 │ │ │ │ + mvnseq r8, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 409e58 <__cxa_atexit@plt+0x3fda74> │ │ │ │ - ldr r3, [pc, #60] @ 409e90 <__cxa_atexit@plt+0x3fdaac> │ │ │ │ + bne 409eb0 <__cxa_atexit@plt+0x3fdacc> │ │ │ │ + ldr r3, [pc, #60] @ 409ee8 <__cxa_atexit@plt+0x3fdb04> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 409e6c <__cxa_atexit@plt+0x3fda88> │ │ │ │ + b 409ec4 <__cxa_atexit@plt+0x3fdae0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 409e78 <__cxa_atexit@plt+0x3fda94> │ │ │ │ - ldr r3, [pc, #28] @ 409e88 <__cxa_atexit@plt+0x3fdaa4> │ │ │ │ + beq 409ed0 <__cxa_atexit@plt+0x3fdaec> │ │ │ │ + ldr r3, [pc, #28] @ 409ee0 <__cxa_atexit@plt+0x3fdafc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 409e8c <__cxa_atexit@plt+0x3fdaa8> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 409ee4 <__cxa_atexit@plt+0x3fdb00> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrteq r3, [r6], #-1976 @ 0xfffff848 │ │ │ │ + ldrteq r3, [r6], #-1888 @ 0xfffff8a0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq r8, #200, 20 @ 0xc8000 │ │ │ │ + mvnseq r8, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 409f14 <__cxa_atexit@plt+0x3fdb30> │ │ │ │ + ldr r7, [pc, #104] @ 409f6c <__cxa_atexit@plt+0x3fdb88> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 409f04 <__cxa_atexit@plt+0x3fdb20> │ │ │ │ + bhi 409f5c <__cxa_atexit@plt+0x3fdb78> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 409eec <__cxa_atexit@plt+0x3fdb08> │ │ │ │ + beq 409f44 <__cxa_atexit@plt+0x3fdb60> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 409eec <__cxa_atexit@plt+0x3fdb08> │ │ │ │ + bcs 409f44 <__cxa_atexit@plt+0x3fdb60> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 409f1c <__cxa_atexit@plt+0x3fdb38> │ │ │ │ + ldr r7, [pc, #40] @ 409f74 <__cxa_atexit@plt+0x3fdb90> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 409f18 <__cxa_atexit@plt+0x3fdb34> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 409f70 <__cxa_atexit@plt+0x3fdb8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq r8, #20, 22 @ 0x5000 │ │ │ │ + mvnseq r8, #188, 20 @ 0xbc000 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r8, #36, 20 @ 0x24000 │ │ │ │ + mvnseq r8, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 409fb8 <__cxa_atexit@plt+0x3fdbd4> │ │ │ │ + ldr r7, [pc, #104] @ 40a010 <__cxa_atexit@plt+0x3fdc2c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 409fa8 <__cxa_atexit@plt+0x3fdbc4> │ │ │ │ + bhi 40a000 <__cxa_atexit@plt+0x3fdc1c> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 409f90 <__cxa_atexit@plt+0x3fdbac> │ │ │ │ + beq 409fe8 <__cxa_atexit@plt+0x3fdc04> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 409f90 <__cxa_atexit@plt+0x3fdbac> │ │ │ │ + bcs 409fe8 <__cxa_atexit@plt+0x3fdc04> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 409fc0 <__cxa_atexit@plt+0x3fdbdc> │ │ │ │ + ldr r7, [pc, #40] @ 40a018 <__cxa_atexit@plt+0x3fdc34> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 409fbc <__cxa_atexit@plt+0x3fdbd8> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 40a014 <__cxa_atexit@plt+0x3fdc30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq r8, #112, 20 @ 0x70000 │ │ │ │ + mvnseq r8, #24, 20 @ 0x18000 │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r8, #128, 18 @ 0x200000 │ │ │ │ + mvnseq r8, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 409ffc <__cxa_atexit@plt+0x3fdc18> │ │ │ │ + ldr r3, [pc, #12] @ 40a054 <__cxa_atexit@plt+0x3fdc70> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r8, #92, 18 @ 0x170000 │ │ │ │ + mvnseq r8, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40a020 <__cxa_atexit@plt+0x3fdc3c> │ │ │ │ + ldr r3, [pc, #12] @ 40a078 <__cxa_atexit@plt+0x3fdc94> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r8, #56, 18 @ 0xe0000 │ │ │ │ + mvnseq r8, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40a080 <__cxa_atexit@plt+0x3fdc9c> │ │ │ │ + bcc 40a0d8 <__cxa_atexit@plt+0x3fdcf4> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 40a08c <__cxa_atexit@plt+0x3fdca8> │ │ │ │ + ldr r0, [pc, #60] @ 40a0e4 <__cxa_atexit@plt+0x3fdd00> │ │ │ │ mvn r2, #1 │ │ │ │ add r2, r2, r7, lsl #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ str r0, [r3, #4] │ │ │ │ ldr r1, [r1, #8] │ │ │ │ - ldr r0, [pc, #36] @ 40a090 <__cxa_atexit@plt+0x3fdcac> │ │ │ │ + ldr r0, [pc, #36] @ 40a0e8 <__cxa_atexit@plt+0x3fdd04> │ │ │ │ str r2, [r5] │ │ │ │ sub r8, r6, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldrteq r3, [r6], #-336 @ 0xfffffeb0 │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldrteq r3, [r6], #-248 @ 0xffffff08 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r8, #200, 16 @ 0xc80000 │ │ │ │ + mvnseq r8, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r6, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 40a0e0 <__cxa_atexit@plt+0x3fdcfc> │ │ │ │ - ldr r3, [pc, #48] @ 40a0ec <__cxa_atexit@plt+0x3fdd08> │ │ │ │ - ldr r2, [pc, #48] @ 40a0f0 <__cxa_atexit@plt+0x3fdd0c> │ │ │ │ + bcc 40a138 <__cxa_atexit@plt+0x3fdd54> │ │ │ │ + ldr r3, [pc, #48] @ 40a144 <__cxa_atexit@plt+0x3fdd60> │ │ │ │ + ldr r2, [pc, #48] @ 40a148 <__cxa_atexit@plt+0x3fdd64> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff6bc │ │ │ │ - mvnseq r8, #104, 16 @ 0x680000 │ │ │ │ + mvnseq r8, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 40a14c <__cxa_atexit@plt+0x3fdd68> │ │ │ │ + bcc 40a1a4 <__cxa_atexit@plt+0x3fddc0> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r0, [pc, #44] @ 40a158 <__cxa_atexit@plt+0x3fdd74> │ │ │ │ + ldr r0, [pc, #44] @ 40a1b0 <__cxa_atexit@plt+0x3fddcc> │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ - ldr r1, [pc, #40] @ 40a15c <__cxa_atexit@plt+0x3fdd78> │ │ │ │ + ldr r1, [pc, #40] @ 40a1b4 <__cxa_atexit@plt+0x3fddd0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stm r5, {r1, r3, r7} │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffff69c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq r8, #252, 14 @ 0x3f00000 │ │ │ │ + mvnseq r8, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40a1a8 <__cxa_atexit@plt+0x3fddc4> │ │ │ │ - ldr r2, [pc, #44] @ 40a1b4 <__cxa_atexit@plt+0x3fddd0> │ │ │ │ - ldr r1, [pc, #44] @ 40a1b8 <__cxa_atexit@plt+0x3fddd4> │ │ │ │ + bcc 40a200 <__cxa_atexit@plt+0x3fde1c> │ │ │ │ + ldr r2, [pc, #44] @ 40a20c <__cxa_atexit@plt+0x3fde28> │ │ │ │ + ldr r1, [pc, #44] @ 40a210 <__cxa_atexit@plt+0x3fde2c> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r3, [r6], #-20 @ 0xffffffec │ │ │ │ - mvnseq r8, #160, 14 @ 0x2800000 │ │ │ │ + ldrteq r2, [r6], #-4028 @ 0xfffff044 │ │ │ │ + mvnseq r8, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 40a1e0 <__cxa_atexit@plt+0x3fddfc> │ │ │ │ + ldr r3, [pc, #16] @ 40a238 <__cxa_atexit@plt+0x3fde54> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef288 <__cxa_atexit@plt+0x7e2ea4> │ │ │ │ + b 7d64d0 <__cxa_atexit@plt+0x7ca0ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r8, #120, 14 @ 0x1e00000 │ │ │ │ + mvnseq r8, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 40a210 <__cxa_atexit@plt+0x3fde2c> │ │ │ │ + beq 40a268 <__cxa_atexit@plt+0x3fde84> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 40a224 <__cxa_atexit@plt+0x3fde40> │ │ │ │ - ldr r3, [pc, #28] @ 40a234 <__cxa_atexit@plt+0x3fde50> │ │ │ │ + beq 40a27c <__cxa_atexit@plt+0x3fde98> │ │ │ │ + ldr r3, [pc, #28] @ 40a28c <__cxa_atexit@plt+0x3fdea8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40a238 <__cxa_atexit@plt+0x3fde54> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40a290 <__cxa_atexit@plt+0x3fdeac> │ │ │ │ add r5, r3, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq r3, [r6], #-1036 @ 0xfffffbf4 │ │ │ │ - mvnseq r8, #32, 14 @ 0x800000 │ │ │ │ + ldrteq r3, [r6], #-948 @ 0xfffffc4c │ │ │ │ + mvnseq r8, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40a25c <__cxa_atexit@plt+0x3fde78> │ │ │ │ + ldr r3, [pc, #12] @ 40a2b4 <__cxa_atexit@plt+0x3fded0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r8, #252, 12 @ 0xfc00000 │ │ │ │ + mvnseq r8, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40a280 <__cxa_atexit@plt+0x3fde9c> │ │ │ │ + ldr r3, [pc, #12] @ 40a2d8 <__cxa_atexit@plt+0x3fdef4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r8, #216, 12 @ 0xd800000 │ │ │ │ + mvnseq r8, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40a3d4 <__cxa_atexit@plt+0x3fdff0> │ │ │ │ + bcc 40a42c <__cxa_atexit@plt+0x3fe048> │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 40a31c <__cxa_atexit@plt+0x3fdf38> │ │ │ │ - beq 40a338 <__cxa_atexit@plt+0x3fdf54> │ │ │ │ - ldr r2, [pc, #332] @ 40a404 <__cxa_atexit@plt+0x3fe020> │ │ │ │ - ldr r1, [pc, #332] @ 40a408 <__cxa_atexit@plt+0x3fe024> │ │ │ │ + bmi 40a374 <__cxa_atexit@plt+0x3fdf90> │ │ │ │ + beq 40a390 <__cxa_atexit@plt+0x3fdfac> │ │ │ │ + ldr r2, [pc, #332] @ 40a45c <__cxa_atexit@plt+0x3fe078> │ │ │ │ + ldr r1, [pc, #332] @ 40a460 <__cxa_atexit@plt+0x3fe07c> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 40a3e0 <__cxa_atexit@plt+0x3fdffc> │ │ │ │ + bhi 40a438 <__cxa_atexit@plt+0x3fe054> │ │ │ │ mov r1, r5 │ │ │ │ tst r7, #1 │ │ │ │ str r9, [r1, #-12]! │ │ │ │ str r7, [r1, #4] │ │ │ │ - bne 40a360 <__cxa_atexit@plt+0x3fdf7c> │ │ │ │ - ldr r3, [pc, #276] @ 40a418 <__cxa_atexit@plt+0x3fe034> │ │ │ │ + bne 40a3b8 <__cxa_atexit@plt+0x3fdfd4> │ │ │ │ + ldr r3, [pc, #276] @ 40a470 <__cxa_atexit@plt+0x3fe08c> │ │ │ │ lsr r2, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #260] @ 40a428 <__cxa_atexit@plt+0x3fe044> │ │ │ │ - ldr r0, [pc, #260] @ 40a42c <__cxa_atexit@plt+0x3fe048> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #260] @ 40a480 <__cxa_atexit@plt+0x3fe09c> │ │ │ │ + ldr r0, [pc, #260] @ 40a484 <__cxa_atexit@plt+0x3fe0a0> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #224] @ 40a420 <__cxa_atexit@plt+0x3fe03c> │ │ │ │ - ldr r6, [pc, #224] @ 40a424 <__cxa_atexit@plt+0x3fe040> │ │ │ │ + ldr r7, [pc, #224] @ 40a478 <__cxa_atexit@plt+0x3fe094> │ │ │ │ + ldr r6, [pc, #224] @ 40a47c <__cxa_atexit@plt+0x3fe098> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 40a384 <__cxa_atexit@plt+0x3fdfa0> │ │ │ │ + bne 40a3dc <__cxa_atexit@plt+0x3fdff8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 40a3a4 <__cxa_atexit@plt+0x3fdfc0> │ │ │ │ - ldr r7, [pc, #148] @ 40a414 <__cxa_atexit@plt+0x3fe030> │ │ │ │ + bne 40a3fc <__cxa_atexit@plt+0x3fe018> │ │ │ │ + ldr r7, [pc, #148] @ 40a46c <__cxa_atexit@plt+0x3fe088> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40a3b4 <__cxa_atexit@plt+0x3fdfd0> │ │ │ │ - ldr r3, [pc, #164] @ 40a430 <__cxa_atexit@plt+0x3fe04c> │ │ │ │ + b 40a40c <__cxa_atexit@plt+0x3fe028> │ │ │ │ + ldr r3, [pc, #164] @ 40a488 <__cxa_atexit@plt+0x3fe0a4> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 40a3c4 <__cxa_atexit@plt+0x3fdfe0> │ │ │ │ - ldr r7, [pc, #88] @ 40a40c <__cxa_atexit@plt+0x3fe028> │ │ │ │ + beq 40a41c <__cxa_atexit@plt+0x3fe038> │ │ │ │ + ldr r7, [pc, #88] @ 40a464 <__cxa_atexit@plt+0x3fe080> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #68] @ 40a410 <__cxa_atexit@plt+0x3fe02c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #68] @ 40a468 <__cxa_atexit@plt+0x3fe084> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldr r2, [pc, #52] @ 40a41c <__cxa_atexit@plt+0x3fe038> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldr r2, [pc, #52] @ 40a474 <__cxa_atexit@plt+0x3fe090> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - ldrteq r3, [r6], #-1104 @ 0xfffffbb0 │ │ │ │ + ldrteq r3, [r6], #-1016 @ 0xfffffc08 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - ldrteq r3, [r6], #-620 @ 0xfffffd94 │ │ │ │ + ldrteq r3, [r6], #-532 @ 0xfffffdec │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xffff7f74 │ │ │ │ - mvnseq r7, #72, 24 @ 0x4800 │ │ │ │ + mvnseq r7, #240, 22 @ 0x3c000 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvnseq r7, #168, 24 @ 0xa800 │ │ │ │ - mvnseq r7, #184, 24 @ 0xb800 │ │ │ │ - mvnseq r7, #176, 24 @ 0xb000 │ │ │ │ + mvnseq r7, #80, 24 @ 0x5000 │ │ │ │ + mvnseq r7, #96, 24 @ 0x6000 │ │ │ │ + mvnseq r7, #88, 24 @ 0x5800 │ │ │ │ @ instruction: 0xffff7f5c │ │ │ │ - mvnseq r8, #40, 10 @ 0xa000000 │ │ │ │ + mvnseq r8, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 40a46c <__cxa_atexit@plt+0x3fe088> │ │ │ │ + beq 40a4c4 <__cxa_atexit@plt+0x3fe0e0> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ - bcs 40a46c <__cxa_atexit@plt+0x3fe088> │ │ │ │ + bcs 40a4c4 <__cxa_atexit@plt+0x3fe0e0> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 40a480 <__cxa_atexit@plt+0x3fe09c> │ │ │ │ + ldr r3, [pc, #12] @ 40a4d8 <__cxa_atexit@plt+0x3fe0f4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ - mvnseq r8, #216, 8 @ 0xd8000000 │ │ │ │ + mvnseq r8, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 40a4ac <__cxa_atexit@plt+0x3fe0c8> │ │ │ │ - ldr r3, [pc, #60] @ 40a4e4 <__cxa_atexit@plt+0x3fe100> │ │ │ │ + bne 40a504 <__cxa_atexit@plt+0x3fe120> │ │ │ │ + ldr r3, [pc, #60] @ 40a53c <__cxa_atexit@plt+0x3fe158> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 40a4c0 <__cxa_atexit@plt+0x3fe0dc> │ │ │ │ + b 40a518 <__cxa_atexit@plt+0x3fe134> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 40a4cc <__cxa_atexit@plt+0x3fe0e8> │ │ │ │ - ldr r3, [pc, #28] @ 40a4dc <__cxa_atexit@plt+0x3fe0f8> │ │ │ │ + beq 40a524 <__cxa_atexit@plt+0x3fe140> │ │ │ │ + ldr r3, [pc, #28] @ 40a534 <__cxa_atexit@plt+0x3fe150> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40a4e0 <__cxa_atexit@plt+0x3fe0fc> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40a538 <__cxa_atexit@plt+0x3fe154> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrteq r3, [r6], #-356 @ 0xfffffe9c │ │ │ │ + ldrteq r3, [r6], #-268 @ 0xfffffef4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq r8, #116, 8 @ 0x74000000 │ │ │ │ + mvnseq r8, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 40a568 <__cxa_atexit@plt+0x3fe184> │ │ │ │ + ldr r7, [pc, #104] @ 40a5c0 <__cxa_atexit@plt+0x3fe1dc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40a558 <__cxa_atexit@plt+0x3fe174> │ │ │ │ + bhi 40a5b0 <__cxa_atexit@plt+0x3fe1cc> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 40a540 <__cxa_atexit@plt+0x3fe15c> │ │ │ │ + beq 40a598 <__cxa_atexit@plt+0x3fe1b4> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 40a540 <__cxa_atexit@plt+0x3fe15c> │ │ │ │ + bcs 40a598 <__cxa_atexit@plt+0x3fe1b4> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 40a570 <__cxa_atexit@plt+0x3fe18c> │ │ │ │ + ldr r7, [pc, #40] @ 40a5c8 <__cxa_atexit@plt+0x3fe1e4> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 40a56c <__cxa_atexit@plt+0x3fe188> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 40a5c4 <__cxa_atexit@plt+0x3fe1e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq r8, #192, 8 @ 0xc0000000 │ │ │ │ + mvnseq r8, #104, 8 @ 0x68000000 │ │ │ │ @ instruction: 0xfffff38c │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r8, #208, 6 @ 0x40000003 │ │ │ │ + mvnseq r8, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 40a60c <__cxa_atexit@plt+0x3fe228> │ │ │ │ + ldr r7, [pc, #104] @ 40a664 <__cxa_atexit@plt+0x3fe280> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40a5fc <__cxa_atexit@plt+0x3fe218> │ │ │ │ + bhi 40a654 <__cxa_atexit@plt+0x3fe270> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 40a5e4 <__cxa_atexit@plt+0x3fe200> │ │ │ │ + beq 40a63c <__cxa_atexit@plt+0x3fe258> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 40a5e4 <__cxa_atexit@plt+0x3fe200> │ │ │ │ + bcs 40a63c <__cxa_atexit@plt+0x3fe258> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 40a614 <__cxa_atexit@plt+0x3fe230> │ │ │ │ + ldr r7, [pc, #40] @ 40a66c <__cxa_atexit@plt+0x3fe288> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 40a610 <__cxa_atexit@plt+0x3fe22c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 40a668 <__cxa_atexit@plt+0x3fe284> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq r8, #28, 8 @ 0x1c000000 │ │ │ │ + mvnseq r8, #196, 6 @ 0x10000003 │ │ │ │ @ instruction: 0xfffff2e8 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r8, #32, 6 @ 0x80000000 │ │ │ │ + mvnseq r8, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40a668 <__cxa_atexit@plt+0x3fe284> │ │ │ │ + bcc 40a6c0 <__cxa_atexit@plt+0x3fe2dc> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 40a678 <__cxa_atexit@plt+0x3fe294> │ │ │ │ + ldr r1, [pc, #28] @ 40a6d0 <__cxa_atexit@plt+0x3fe2ec> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r2, [r6], #-2888 @ 0xfffff4b8 │ │ │ │ - mvnseq r8, #212, 4 @ 0x4000000d │ │ │ │ + ldrteq r2, [r6], #-2800 @ 0xfffff510 │ │ │ │ + mvnseq r8, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40a6b4 <__cxa_atexit@plt+0x3fe2d0> │ │ │ │ + bcc 40a70c <__cxa_atexit@plt+0x3fe328> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 40a6c4 <__cxa_atexit@plt+0x3fe2e0> │ │ │ │ + ldr r1, [pc, #28] @ 40a71c <__cxa_atexit@plt+0x3fe338> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r2, [r6], #-2812 @ 0xfffff504 │ │ │ │ - mvnseq r8, #136, 4 @ 0x80000008 │ │ │ │ + ldrteq r2, [r6], #-2724 @ 0xfffff55c │ │ │ │ + mvnseq r8, #48, 4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40a700 <__cxa_atexit@plt+0x3fe31c> │ │ │ │ + bcc 40a758 <__cxa_atexit@plt+0x3fe374> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 40a710 <__cxa_atexit@plt+0x3fe32c> │ │ │ │ + ldr r1, [pc, #28] @ 40a768 <__cxa_atexit@plt+0x3fe384> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r2, [r6], #-2736 @ 0xfffff550 │ │ │ │ + ldrteq r2, [r6], #-2648 @ 0xfffff5a8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40a798 <__cxa_atexit@plt+0x3fe3b4> │ │ │ │ + bhi 40a7f0 <__cxa_atexit@plt+0x3fe40c> │ │ │ │ and r3, r9, #3 │ │ │ │ and r2, sl, #3 │ │ │ │ cmp r2, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - bne 40a760 <__cxa_atexit@plt+0x3fe37c> │ │ │ │ + bne 40a7b8 <__cxa_atexit@plt+0x3fe3d4> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 40a784 <__cxa_atexit@plt+0x3fe3a0> │ │ │ │ - ldr r3, [pc, #88] @ 40a7a8 <__cxa_atexit@plt+0x3fe3c4> │ │ │ │ + bne 40a7dc <__cxa_atexit@plt+0x3fe3f8> │ │ │ │ + ldr r3, [pc, #88] @ 40a800 <__cxa_atexit@plt+0x3fe41c> │ │ │ │ ldr r9, [r9, #2] │ │ │ │ ldr r8, [sl, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 7ef290 <__cxa_atexit@plt+0x7e2eac> │ │ │ │ + b 7d64d8 <__cxa_atexit@plt+0x7ca0f4> │ │ │ │ cmp r3, #2 │ │ │ │ - beq 40a778 <__cxa_atexit@plt+0x3fe394> │ │ │ │ + beq 40a7d0 <__cxa_atexit@plt+0x3fe3ec> │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr r2, [sl, #3] │ │ │ │ cmp r2, r3 │ │ │ │ - bcs 40a784 <__cxa_atexit@plt+0x3fe3a0> │ │ │ │ + bcs 40a7dc <__cxa_atexit@plt+0x3fe3f8> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 40a7b0 <__cxa_atexit@plt+0x3fe3cc> │ │ │ │ + ldr r3, [pc, #36] @ 40a808 <__cxa_atexit@plt+0x3fe424> │ │ │ │ mov r8, sl │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 40a7ac <__cxa_atexit@plt+0x3fe3c8> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 40a804 <__cxa_atexit@plt+0x3fe420> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - mvnseq r8, #240, 4 │ │ │ │ + mvnseq r8, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - mvnseq r8, #216, 4 @ 0x8000000d │ │ │ │ + mvnseq r8, #128, 4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 40a7d8 <__cxa_atexit@plt+0x3fe3f4> │ │ │ │ + bne 40a830 <__cxa_atexit@plt+0x3fe44c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 40a7ec <__cxa_atexit@plt+0x3fe408> │ │ │ │ + ldr r3, [pc, #12] @ 40a844 <__cxa_atexit@plt+0x3fe460> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r8, #156, 4 @ 0xc0000009 │ │ │ │ + mvnseq r8, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 40a814 <__cxa_atexit@plt+0x3fe430> │ │ │ │ + ldr r3, [pc, #16] @ 40a86c <__cxa_atexit@plt+0x3fe488> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r8, #116, 4 @ 0x40000007 │ │ │ │ + mvnseq r8, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub r3, r0, r7 │ │ │ │ cmp r3, r7 │ │ │ │ - bge 40a840 <__cxa_atexit@plt+0x3fe45c> │ │ │ │ + bge 40a898 <__cxa_atexit@plt+0x3fe4b4> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 40a8a0 <__cxa_atexit@plt+0x3fe4bc> │ │ │ │ + beq 40a8f8 <__cxa_atexit@plt+0x3fe514> │ │ │ │ ldr r2, [r8, #3] │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ - bcs 40a8a0 <__cxa_atexit@plt+0x3fe4bc> │ │ │ │ + bcs 40a8f8 <__cxa_atexit@plt+0x3fe514> │ │ │ │ mvn r1, #3 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add r1, r1, r2, lsl #1 │ │ │ │ add r3, r3, #8 │ │ │ │ ldr lr, [r3, r1, lsl #2] │ │ │ │ cmp lr, #1 │ │ │ │ - bne 40a8c0 <__cxa_atexit@plt+0x3fe4dc> │ │ │ │ + bne 40a918 <__cxa_atexit@plt+0x3fe534> │ │ │ │ add r7, r3, r2, lsl #3 │ │ │ │ ldr r1, [r7, #-12] │ │ │ │ cmn r1, #1 │ │ │ │ - beq 40a910 <__cxa_atexit@plt+0x3fe52c> │ │ │ │ + beq 40a968 <__cxa_atexit@plt+0x3fe584> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 40a928 <__cxa_atexit@plt+0x3fe544> │ │ │ │ - ldr r7, [pc, #212] @ 40a96c <__cxa_atexit@plt+0x3fe588> │ │ │ │ + bne 40a980 <__cxa_atexit@plt+0x3fe59c> │ │ │ │ + ldr r7, [pc, #212] @ 40a9c4 <__cxa_atexit@plt+0x3fe5e0> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ sub r9, r7, #4 │ │ │ │ cmn r9, #1 │ │ │ │ - ble 40a918 <__cxa_atexit@plt+0x3fe534> │ │ │ │ - ldr r3, [pc, #176] @ 40a964 <__cxa_atexit@plt+0x3fe580> │ │ │ │ + ble 40a970 <__cxa_atexit@plt+0x3fe58c> │ │ │ │ + ldr r3, [pc, #176] @ 40a9bc <__cxa_atexit@plt+0x3fe5d8> │ │ │ │ str r9, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef270 <__cxa_atexit@plt+0x7e2e8c> │ │ │ │ + b 7d64b8 <__cxa_atexit@plt+0x7ca0d4> │ │ │ │ stmdb r5, {r1, lr} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r2, [r5] │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 40a944 <__cxa_atexit@plt+0x3fe560> │ │ │ │ - ldr r1, [pc, #148] @ 40a974 <__cxa_atexit@plt+0x3fe590> │ │ │ │ - ldr r3, [pc, #148] @ 40a978 <__cxa_atexit@plt+0x3fe594> │ │ │ │ + bcc 40a99c <__cxa_atexit@plt+0x3fe5b8> │ │ │ │ + ldr r1, [pc, #148] @ 40a9cc <__cxa_atexit@plt+0x3fe5e8> │ │ │ │ + ldr r3, [pc, #148] @ 40a9d0 <__cxa_atexit@plt+0x3fe5ec> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #140] @ 40a97c <__cxa_atexit@plt+0x3fe598> │ │ │ │ + ldr r1, [pc, #140] @ 40a9d4 <__cxa_atexit@plt+0x3fe5f0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r6, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stm r8, {r0, r1, lr} │ │ │ │ str r6, [r5, #16] │ │ │ │ sub r8, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ - bne 40a938 <__cxa_atexit@plt+0x3fe554> │ │ │ │ - ldr r7, [pc, #80] @ 40a970 <__cxa_atexit@plt+0x3fe58c> │ │ │ │ + bne 40a990 <__cxa_atexit@plt+0x3fe5ac> │ │ │ │ + ldr r7, [pc, #80] @ 40a9c8 <__cxa_atexit@plt+0x3fe5e4> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - bl 7ef278 <__cxa_atexit@plt+0x7e2e94> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + bl 7d64c0 <__cxa_atexit@plt+0x7ca0dc> │ │ │ │ ldr r1, [r5, #20]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #28] @ 40a968 <__cxa_atexit@plt+0x3fe584> │ │ │ │ + ldr r0, [pc, #28] @ 40a9c0 <__cxa_atexit@plt+0x3fe5dc> │ │ │ │ mov r6, r2 │ │ │ │ mov r7, lr │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, lsr r6 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r2, [r6], #-3488 @ 0xfffff260 │ │ │ │ - ldrteq r2, [r6], #-3584 @ 0xfffff200 │ │ │ │ + ldrteq r2, [r6], #-3400 @ 0xfffff2b8 │ │ │ │ + ldrteq r2, [r6], #-3496 @ 0xfffff258 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldrteq r2, [r6], #-2224 @ 0xfffff750 │ │ │ │ - mvnseq r8, #252 @ 0xfc │ │ │ │ + ldrteq r2, [r6], #-2136 @ 0xfffff7a8 │ │ │ │ + mvnseq r8, #164 @ 0xa4 │ │ │ │ andeq r0, r0, r7, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ - bcc 40a9dc <__cxa_atexit@plt+0x3fe5f8> │ │ │ │ - ldr r2, [pc, #72] @ 40a9f4 <__cxa_atexit@plt+0x3fe610> │ │ │ │ - ldr r1, [pc, #72] @ 40a9f8 <__cxa_atexit@plt+0x3fe614> │ │ │ │ + bcc 40aa34 <__cxa_atexit@plt+0x3fe650> │ │ │ │ + ldr r2, [pc, #72] @ 40aa4c <__cxa_atexit@plt+0x3fe668> │ │ │ │ + ldr r1, [pc, #72] @ 40aa50 <__cxa_atexit@plt+0x3fe66c> │ │ │ │ ldr r0, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ - ldr r2, [pc, #48] @ 40a9fc <__cxa_atexit@plt+0x3fe618> │ │ │ │ + ldr r2, [pc, #48] @ 40aa54 <__cxa_atexit@plt+0x3fe670> │ │ │ │ sub r8, r6, #3 │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ - ldr r3, [pc, #28] @ 40aa00 <__cxa_atexit@plt+0x3fe61c> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ + ldr r3, [pc, #28] @ 40aa58 <__cxa_atexit@plt+0x3fe674> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - ldrteq r2, [r6], #-2004 @ 0xfffff82c │ │ │ │ + ldrteq r2, [r6], #-1916 @ 0xfffff884 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - mvnseq r8, #104 @ 0x68 │ │ │ │ + mvnseq r8, #16 │ │ │ │ andeq r0, r0, r7, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 40aa28 <__cxa_atexit@plt+0x3fe644> │ │ │ │ + ldr r3, [pc, #16] @ 40aa80 <__cxa_atexit@plt+0x3fe69c> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r8, #48 @ 0x30 │ │ │ │ + mvnseq r7, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r7, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40aa84 <__cxa_atexit@plt+0x3fe6a0> │ │ │ │ - ldr r2, [pc, #60] @ 40aa90 <__cxa_atexit@plt+0x3fe6ac> │ │ │ │ + bcc 40aadc <__cxa_atexit@plt+0x3fe6f8> │ │ │ │ + ldr r2, [pc, #60] @ 40aae8 <__cxa_atexit@plt+0x3fe704> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ - ldr r1, [pc, #36] @ 40aa94 <__cxa_atexit@plt+0x3fe6b0> │ │ │ │ + ldr r1, [pc, #36] @ 40aaec <__cxa_atexit@plt+0x3fe708> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrteq r2, [r6], #-1848 @ 0xfffff8c8 │ │ │ │ - mvnseq r7, #180, 30 @ 0x2d0 │ │ │ │ + ldrteq r2, [r6], #-1760 @ 0xfffff920 │ │ │ │ + mvnseq r7, #92, 30 @ 0x170 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 40aac0 <__cxa_atexit@plt+0x3fe6dc> │ │ │ │ + beq 40ab18 <__cxa_atexit@plt+0x3fe734> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 40aad4 <__cxa_atexit@plt+0x3fe6f0> │ │ │ │ - ldr r3, [pc, #28] @ 40aae4 <__cxa_atexit@plt+0x3fe700> │ │ │ │ + beq 40ab2c <__cxa_atexit@plt+0x3fe748> │ │ │ │ + ldr r3, [pc, #28] @ 40ab3c <__cxa_atexit@plt+0x3fe758> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40aae8 <__cxa_atexit@plt+0x3fe704> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40ab40 <__cxa_atexit@plt+0x3fe75c> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq r2, [r6], #-2908 @ 0xfffff4a4 │ │ │ │ - mvnseq r7, #96, 30 @ 0x180 │ │ │ │ + ldrteq r2, [r6], #-2820 @ 0xfffff4fc │ │ │ │ + mvnseq r7, #8, 30 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40ab0c <__cxa_atexit@plt+0x3fe728> │ │ │ │ + ldr r3, [pc, #12] @ 40ab64 <__cxa_atexit@plt+0x3fe780> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r7, #40, 30 @ 0xa0 │ │ │ │ + mvnseq r7, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40ab30 <__cxa_atexit@plt+0x3fe74c> │ │ │ │ + ldr r3, [pc, #12] @ 40ab88 <__cxa_atexit@plt+0x3fe7a4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r7, #4, 30 │ │ │ │ + mvnseq r7, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 40aba0 <__cxa_atexit@plt+0x3fe7bc> │ │ │ │ - beq 40abb8 <__cxa_atexit@plt+0x3fe7d4> │ │ │ │ - ldr r3, [pc, #284] @ 40ac70 <__cxa_atexit@plt+0x3fe88c> │ │ │ │ + bmi 40abf8 <__cxa_atexit@plt+0x3fe814> │ │ │ │ + beq 40ac10 <__cxa_atexit@plt+0x3fe82c> │ │ │ │ + ldr r3, [pc, #284] @ 40acc8 <__cxa_atexit@plt+0x3fe8e4> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40ac50 <__cxa_atexit@plt+0x3fe86c> │ │ │ │ + bhi 40aca8 <__cxa_atexit@plt+0x3fe8c4> │ │ │ │ mov r2, r5 │ │ │ │ tst r7, #1 │ │ │ │ str r9, [r2, #-8]! │ │ │ │ str r7, [r2, #4] │ │ │ │ - bne 40abdc <__cxa_atexit@plt+0x3fe7f8> │ │ │ │ - ldr r3, [pc, #248] @ 40ac80 <__cxa_atexit@plt+0x3fe89c> │ │ │ │ + bne 40ac34 <__cxa_atexit@plt+0x3fe850> │ │ │ │ + ldr r3, [pc, #248] @ 40acd8 <__cxa_atexit@plt+0x3fe8f4> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #232] @ 40ac90 <__cxa_atexit@plt+0x3fe8ac> │ │ │ │ - ldr r0, [pc, #232] @ 40ac94 <__cxa_atexit@plt+0x3fe8b0> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #232] @ 40ace8 <__cxa_atexit@plt+0x3fe904> │ │ │ │ + ldr r0, [pc, #232] @ 40acec <__cxa_atexit@plt+0x3fe908> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #200] @ 40ac88 <__cxa_atexit@plt+0x3fe8a4> │ │ │ │ - ldr r3, [pc, #200] @ 40ac8c <__cxa_atexit@plt+0x3fe8a8> │ │ │ │ + ldr r7, [pc, #200] @ 40ace0 <__cxa_atexit@plt+0x3fe8fc> │ │ │ │ + ldr r3, [pc, #200] @ 40ace4 <__cxa_atexit@plt+0x3fe900> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 40ac00 <__cxa_atexit@plt+0x3fe81c> │ │ │ │ + bne 40ac58 <__cxa_atexit@plt+0x3fe874> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 40ac20 <__cxa_atexit@plt+0x3fe83c> │ │ │ │ - ldr r7, [pc, #128] @ 40ac7c <__cxa_atexit@plt+0x3fe898> │ │ │ │ + bne 40ac78 <__cxa_atexit@plt+0x3fe894> │ │ │ │ + ldr r7, [pc, #128] @ 40acd4 <__cxa_atexit@plt+0x3fe8f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40ac34 <__cxa_atexit@plt+0x3fe850> │ │ │ │ - ldr r2, [pc, #144] @ 40ac98 <__cxa_atexit@plt+0x3fe8b4> │ │ │ │ + b 40ac8c <__cxa_atexit@plt+0x3fe8a8> │ │ │ │ + ldr r2, [pc, #144] @ 40acf0 <__cxa_atexit@plt+0x3fe90c> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 40ac40 <__cxa_atexit@plt+0x3fe85c> │ │ │ │ - ldr r7, [pc, #64] @ 40ac74 <__cxa_atexit@plt+0x3fe890> │ │ │ │ + beq 40ac98 <__cxa_atexit@plt+0x3fe8b4> │ │ │ │ + ldr r7, [pc, #64] @ 40accc <__cxa_atexit@plt+0x3fe8e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #48] @ 40ac78 <__cxa_atexit@plt+0x3fe894> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #48] @ 40acd0 <__cxa_atexit@plt+0x3fe8ec> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - ldr r3, [pc, #44] @ 40ac84 <__cxa_atexit@plt+0x3fe8a0> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + ldr r3, [pc, #44] @ 40acdc <__cxa_atexit@plt+0x3fe8f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - ldrteq r2, [r6], #-2544 @ 0xfffff610 │ │ │ │ + ldrteq r2, [r6], #-2456 @ 0xfffff668 │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xffff76f0 │ │ │ │ - mvnseq r7, #216, 6 @ 0x60000003 │ │ │ │ + mvnseq r7, #128, 6 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - mvnseq r7, #40, 8 @ 0x28000000 │ │ │ │ - mvnseq r7, #52, 8 @ 0x34000000 │ │ │ │ - mvnseq r7, #48, 8 @ 0x30000000 │ │ │ │ + mvnseq r7, #208, 6 @ 0x40000003 │ │ │ │ + mvnseq r7, #220, 6 @ 0x70000003 │ │ │ │ + mvnseq r7, #216, 6 @ 0x60000003 │ │ │ │ @ instruction: 0xffff76e0 │ │ │ │ - mvnseq r7, #128, 26 @ 0x2000 │ │ │ │ + mvnseq r7, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r5, r5, #24 │ │ │ │ sub r3, r7, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40ad0c <__cxa_atexit@plt+0x3fe928> │ │ │ │ + bhi 40ad64 <__cxa_atexit@plt+0x3fe980> │ │ │ │ and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r9, [r7, #16] │ │ │ │ str sl, [r7, #20] │ │ │ │ - beq 40acf0 <__cxa_atexit@plt+0x3fe90c> │ │ │ │ + beq 40ad48 <__cxa_atexit@plt+0x3fe964> │ │ │ │ ldr r3, [sl, #3] │ │ │ │ cmp r3, r9 │ │ │ │ - bcs 40acf0 <__cxa_atexit@plt+0x3fe90c> │ │ │ │ + bcs 40ad48 <__cxa_atexit@plt+0x3fe964> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #44] @ 40ad24 <__cxa_atexit@plt+0x3fe940> │ │ │ │ + ldr r5, [pc, #44] @ 40ad7c <__cxa_atexit@plt+0x3fe998> │ │ │ │ mov r8, sl │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7, #8]! │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #8] @ 40ad20 <__cxa_atexit@plt+0x3fe93c> │ │ │ │ + ldr r7, [pc, #8] @ 40ad78 <__cxa_atexit@plt+0x3fe994> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r7, #8, 26 @ 0x200 │ │ │ │ + mvnseq r7, #176, 24 @ 0xb000 │ │ │ │ @ instruction: 0xffffebdc │ │ │ │ - mvnseq r7, #252, 24 @ 0xfc00 │ │ │ │ + mvnseq r7, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 40ad50 <__cxa_atexit@plt+0x3fe96c> │ │ │ │ - ldr r3, [pc, #60] @ 40ad88 <__cxa_atexit@plt+0x3fe9a4> │ │ │ │ + bne 40ada8 <__cxa_atexit@plt+0x3fe9c4> │ │ │ │ + ldr r3, [pc, #60] @ 40ade0 <__cxa_atexit@plt+0x3fe9fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 40ad64 <__cxa_atexit@plt+0x3fe980> │ │ │ │ + b 40adbc <__cxa_atexit@plt+0x3fe9d8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 40ad70 <__cxa_atexit@plt+0x3fe98c> │ │ │ │ - ldr r3, [pc, #28] @ 40ad80 <__cxa_atexit@plt+0x3fe99c> │ │ │ │ + beq 40adc8 <__cxa_atexit@plt+0x3fe9e4> │ │ │ │ + ldr r3, [pc, #28] @ 40add8 <__cxa_atexit@plt+0x3fe9f4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40ad84 <__cxa_atexit@plt+0x3fe9a0> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40addc <__cxa_atexit@plt+0x3fe9f8> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldrteq r2, [r6], #-2240 @ 0xfffff740 │ │ │ │ + ldrteq r2, [r6], #-2152 @ 0xfffff798 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq r7, #144, 24 @ 0x9000 │ │ │ │ + mvnseq r7, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #112] @ 40ae18 <__cxa_atexit@plt+0x3fea34> │ │ │ │ + ldr r7, [pc, #112] @ 40ae70 <__cxa_atexit@plt+0x3fea8c> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40ae04 <__cxa_atexit@plt+0x3fea20> │ │ │ │ + bhi 40ae5c <__cxa_atexit@plt+0x3fea78> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str sl, [r5, #8] │ │ │ │ str r8, [r5] │ │ │ │ - beq 40adec <__cxa_atexit@plt+0x3fea08> │ │ │ │ + beq 40ae44 <__cxa_atexit@plt+0x3fea60> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 40adec <__cxa_atexit@plt+0x3fea08> │ │ │ │ + bcs 40ae44 <__cxa_atexit@plt+0x3fea60> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 40ae20 <__cxa_atexit@plt+0x3fea3c> │ │ │ │ + ldr r7, [pc, #44] @ 40ae78 <__cxa_atexit@plt+0x3fea94> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #16] @ 40ae1c <__cxa_atexit@plt+0x3fea38> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #16] @ 40ae74 <__cxa_atexit@plt+0x3fea90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - mvnseq r7, #16, 24 @ 0x1000 │ │ │ │ + mvnseq r7, #184, 22 @ 0x2e000 │ │ │ │ @ instruction: 0xffffeae0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r7, #224, 22 @ 0x38000 │ │ │ │ + mvnseq r7, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #112] @ 40aec8 <__cxa_atexit@plt+0x3feae4> │ │ │ │ + ldr r7, [pc, #112] @ 40af20 <__cxa_atexit@plt+0x3feb3c> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40aeb4 <__cxa_atexit@plt+0x3fead0> │ │ │ │ + bhi 40af0c <__cxa_atexit@plt+0x3feb28> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str sl, [r5, #8] │ │ │ │ str r8, [r5] │ │ │ │ - beq 40ae9c <__cxa_atexit@plt+0x3feab8> │ │ │ │ + beq 40aef4 <__cxa_atexit@plt+0x3feb10> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 40ae9c <__cxa_atexit@plt+0x3feab8> │ │ │ │ + bcs 40aef4 <__cxa_atexit@plt+0x3feb10> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 40aed0 <__cxa_atexit@plt+0x3feaec> │ │ │ │ + ldr r7, [pc, #44] @ 40af28 <__cxa_atexit@plt+0x3feb44> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #16] @ 40aecc <__cxa_atexit@plt+0x3feae8> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #16] @ 40af24 <__cxa_atexit@plt+0x3feb40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - mvnseq r7, #96, 22 @ 0x18000 │ │ │ │ + mvnseq r7, #8, 22 @ 0x2000 │ │ │ │ @ instruction: 0xffffea30 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r7, #160, 22 @ 0x28000 │ │ │ │ + mvnseq r7, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40af0c <__cxa_atexit@plt+0x3feb28> │ │ │ │ + ldr r3, [pc, #12] @ 40af64 <__cxa_atexit@plt+0x3feb80> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r7, #124, 22 @ 0x1f000 │ │ │ │ + mvnseq r7, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40af30 <__cxa_atexit@plt+0x3feb4c> │ │ │ │ + ldr r3, [pc, #12] @ 40af88 <__cxa_atexit@plt+0x3feba4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r7, #88, 22 @ 0x16000 │ │ │ │ + mvnseq r7, #0, 22 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40af90 <__cxa_atexit@plt+0x3febac> │ │ │ │ + bcc 40afe8 <__cxa_atexit@plt+0x3fec04> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 40af9c <__cxa_atexit@plt+0x3febb8> │ │ │ │ + ldr r0, [pc, #60] @ 40aff4 <__cxa_atexit@plt+0x3fec10> │ │ │ │ mvn r2, #1 │ │ │ │ add r2, r2, r7, lsl #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ str r0, [r3, #4] │ │ │ │ ldr r1, [r1, #8] │ │ │ │ - ldr r0, [pc, #36] @ 40afa0 <__cxa_atexit@plt+0x3febbc> │ │ │ │ + ldr r0, [pc, #36] @ 40aff8 <__cxa_atexit@plt+0x3fec14> │ │ │ │ str r2, [r5] │ │ │ │ sub r8, r6, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldrteq r2, [r6], #-576 @ 0xfffffdc0 │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldrteq r2, [r6], #-488 @ 0xfffffe18 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r7, #232, 20 @ 0xe8000 │ │ │ │ + mvnseq r7, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r6, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 40aff0 <__cxa_atexit@plt+0x3fec0c> │ │ │ │ - ldr r3, [pc, #48] @ 40affc <__cxa_atexit@plt+0x3fec18> │ │ │ │ - ldr r2, [pc, #48] @ 40b000 <__cxa_atexit@plt+0x3fec1c> │ │ │ │ + bcc 40b048 <__cxa_atexit@plt+0x3fec64> │ │ │ │ + ldr r3, [pc, #48] @ 40b054 <__cxa_atexit@plt+0x3fec70> │ │ │ │ + ldr r2, [pc, #48] @ 40b058 <__cxa_atexit@plt+0x3fec74> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff660 │ │ │ │ - mvnseq r7, #136, 20 @ 0x88000 │ │ │ │ + mvnseq r7, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 40b058 <__cxa_atexit@plt+0x3fec74> │ │ │ │ + bcc 40b0b0 <__cxa_atexit@plt+0x3feccc> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ - ldr r0, [pc, #44] @ 40b064 <__cxa_atexit@plt+0x3fec80> │ │ │ │ + ldr r0, [pc, #44] @ 40b0bc <__cxa_atexit@plt+0x3fecd8> │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ - ldr r1, [pc, #40] @ 40b068 <__cxa_atexit@plt+0x3fec84> │ │ │ │ + ldr r1, [pc, #40] @ 40b0c0 <__cxa_atexit@plt+0x3fecdc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stm r5, {r1, r3, r7} │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffff644 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq r7, #32, 20 @ 0x20000 │ │ │ │ + mvnseq r7, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40b0b4 <__cxa_atexit@plt+0x3fecd0> │ │ │ │ - ldr r2, [pc, #44] @ 40b0c0 <__cxa_atexit@plt+0x3fecdc> │ │ │ │ - ldr r1, [pc, #44] @ 40b0c4 <__cxa_atexit@plt+0x3fece0> │ │ │ │ + bcc 40b10c <__cxa_atexit@plt+0x3fed28> │ │ │ │ + ldr r2, [pc, #44] @ 40b118 <__cxa_atexit@plt+0x3fed34> │ │ │ │ + ldr r1, [pc, #44] @ 40b11c <__cxa_atexit@plt+0x3fed38> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r2, [r6], #-264 @ 0xfffffef8 │ │ │ │ - mvnseq r7, #196, 18 @ 0x310000 │ │ │ │ + ldrteq r2, [r6], #-176 @ 0xffffff50 │ │ │ │ + mvnseq r7, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 40b0ec <__cxa_atexit@plt+0x3fed08> │ │ │ │ + ldr r3, [pc, #16] @ 40b144 <__cxa_atexit@plt+0x3fed60> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef288 <__cxa_atexit@plt+0x7e2ea4> │ │ │ │ + b 7d64d0 <__cxa_atexit@plt+0x7ca0ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r7, #156, 18 @ 0x270000 │ │ │ │ + mvnseq r7, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 40b11c <__cxa_atexit@plt+0x3fed38> │ │ │ │ + beq 40b174 <__cxa_atexit@plt+0x3fed90> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 40b130 <__cxa_atexit@plt+0x3fed4c> │ │ │ │ - ldr r3, [pc, #28] @ 40b140 <__cxa_atexit@plt+0x3fed5c> │ │ │ │ + beq 40b188 <__cxa_atexit@plt+0x3feda4> │ │ │ │ + ldr r3, [pc, #28] @ 40b198 <__cxa_atexit@plt+0x3fedb4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40b144 <__cxa_atexit@plt+0x3fed60> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40b19c <__cxa_atexit@plt+0x3fedb8> │ │ │ │ add r5, r3, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq r2, [r6], #-1280 @ 0xfffffb00 │ │ │ │ - mvnseq r7, #68, 18 @ 0x110000 │ │ │ │ + ldrteq r2, [r6], #-1192 @ 0xfffffb58 │ │ │ │ + mvnseq r7, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40b168 <__cxa_atexit@plt+0x3fed84> │ │ │ │ + ldr r3, [pc, #12] @ 40b1c0 <__cxa_atexit@plt+0x3feddc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r7, #32, 18 @ 0x80000 │ │ │ │ + mvnseq r7, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40b18c <__cxa_atexit@plt+0x3feda8> │ │ │ │ + ldr r3, [pc, #12] @ 40b1e4 <__cxa_atexit@plt+0x3fee00> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r7, #252, 16 @ 0xfc0000 │ │ │ │ + mvnseq r7, #164, 16 @ 0xa40000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 40b200 <__cxa_atexit@plt+0x3fee1c> │ │ │ │ - beq 40b218 <__cxa_atexit@plt+0x3fee34> │ │ │ │ - ldr r2, [pc, #296] @ 40b2d8 <__cxa_atexit@plt+0x3feef4> │ │ │ │ + bmi 40b258 <__cxa_atexit@plt+0x3fee74> │ │ │ │ + beq 40b270 <__cxa_atexit@plt+0x3fee8c> │ │ │ │ + ldr r2, [pc, #296] @ 40b330 <__cxa_atexit@plt+0x3fef4c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ str r7, [r5] │ │ │ │ - bhi 40b2b4 <__cxa_atexit@plt+0x3feed0> │ │ │ │ + bhi 40b30c <__cxa_atexit@plt+0x3fef28> │ │ │ │ mov r1, r5 │ │ │ │ tst r7, #1 │ │ │ │ str r9, [r1, #-12]! │ │ │ │ str r7, [r1, #4] │ │ │ │ - bne 40b23c <__cxa_atexit@plt+0x3fee58> │ │ │ │ - ldr r3, [pc, #256] @ 40b2e8 <__cxa_atexit@plt+0x3fef04> │ │ │ │ + bne 40b294 <__cxa_atexit@plt+0x3feeb0> │ │ │ │ + ldr r3, [pc, #256] @ 40b340 <__cxa_atexit@plt+0x3fef5c> │ │ │ │ lsr r2, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #240] @ 40b2f8 <__cxa_atexit@plt+0x3fef14> │ │ │ │ - ldr r0, [pc, #240] @ 40b2fc <__cxa_atexit@plt+0x3fef18> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #240] @ 40b350 <__cxa_atexit@plt+0x3fef6c> │ │ │ │ + ldr r0, [pc, #240] @ 40b354 <__cxa_atexit@plt+0x3fef70> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #208] @ 40b2f0 <__cxa_atexit@plt+0x3fef0c> │ │ │ │ - ldr r3, [pc, #208] @ 40b2f4 <__cxa_atexit@plt+0x3fef10> │ │ │ │ + ldr r7, [pc, #208] @ 40b348 <__cxa_atexit@plt+0x3fef64> │ │ │ │ + ldr r3, [pc, #208] @ 40b34c <__cxa_atexit@plt+0x3fef68> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 40b260 <__cxa_atexit@plt+0x3fee7c> │ │ │ │ + bne 40b2b8 <__cxa_atexit@plt+0x3feed4> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 40b280 <__cxa_atexit@plt+0x3fee9c> │ │ │ │ - ldr r7, [pc, #136] @ 40b2e4 <__cxa_atexit@plt+0x3fef00> │ │ │ │ + bne 40b2d8 <__cxa_atexit@plt+0x3feef4> │ │ │ │ + ldr r7, [pc, #136] @ 40b33c <__cxa_atexit@plt+0x3fef58> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40b294 <__cxa_atexit@plt+0x3feeb0> │ │ │ │ - ldr r3, [pc, #152] @ 40b300 <__cxa_atexit@plt+0x3fef1c> │ │ │ │ + b 40b2ec <__cxa_atexit@plt+0x3fef08> │ │ │ │ + ldr r3, [pc, #152] @ 40b358 <__cxa_atexit@plt+0x3fef74> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 40b2a4 <__cxa_atexit@plt+0x3feec0> │ │ │ │ - ldr r7, [pc, #72] @ 40b2dc <__cxa_atexit@plt+0x3feef8> │ │ │ │ + beq 40b2fc <__cxa_atexit@plt+0x3fef18> │ │ │ │ + ldr r7, [pc, #72] @ 40b334 <__cxa_atexit@plt+0x3fef50> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #52] @ 40b2e0 <__cxa_atexit@plt+0x3feefc> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #52] @ 40b338 <__cxa_atexit@plt+0x3fef54> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - ldr r2, [pc, #48] @ 40b2ec <__cxa_atexit@plt+0x3fef08> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + ldr r2, [pc, #48] @ 40b344 <__cxa_atexit@plt+0x3fef60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - ldrteq r2, [r6], #-908 @ 0xfffffc74 │ │ │ │ + ldrteq r2, [r6], #-820 @ 0xfffffccc │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xffff7090 │ │ │ │ - mvnseq r6, #116, 26 @ 0x1d00 │ │ │ │ + mvnseq r6, #28, 26 @ 0x700 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - mvnseq r6, #200, 26 @ 0x3200 │ │ │ │ - mvnseq r6, #212, 26 @ 0x3500 │ │ │ │ - mvnseq r6, #208, 26 @ 0x3400 │ │ │ │ + mvnseq r6, #112, 26 @ 0x1c00 │ │ │ │ + mvnseq r6, #124, 26 @ 0x1f00 │ │ │ │ + mvnseq r6, #120, 26 @ 0x1e00 │ │ │ │ @ instruction: 0xffff7080 │ │ │ │ - mvnseq r7, #136, 14 @ 0x2200000 │ │ │ │ + mvnseq r7, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r1, r7, #3 │ │ │ │ str r7, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 40b348 <__cxa_atexit@plt+0x3fef64> │ │ │ │ + bne 40b3a0 <__cxa_atexit@plt+0x3fefbc> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 40b36c <__cxa_atexit@plt+0x3fef88> │ │ │ │ - ldr r2, [pc, #72] @ 40b380 <__cxa_atexit@plt+0x3fef9c> │ │ │ │ + bne 40b3c4 <__cxa_atexit@plt+0x3fefe0> │ │ │ │ + ldr r2, [pc, #72] @ 40b3d8 <__cxa_atexit@plt+0x3feff4> │ │ │ │ ldr r9, [r3, #2] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 7ef290 <__cxa_atexit@plt+0x7e2eac> │ │ │ │ + b 7d64d8 <__cxa_atexit@plt+0x7ca0f4> │ │ │ │ cmp r2, #2 │ │ │ │ - beq 40b360 <__cxa_atexit@plt+0x3fef7c> │ │ │ │ + beq 40b3b8 <__cxa_atexit@plt+0x3fefd4> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ - bcs 40b36c <__cxa_atexit@plt+0x3fef88> │ │ │ │ + bcs 40b3c4 <__cxa_atexit@plt+0x3fefe0> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 40b384 <__cxa_atexit@plt+0x3fefa0> │ │ │ │ + ldr r3, [pc, #16] @ 40b3dc <__cxa_atexit@plt+0x3feff8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ @ instruction: 0xfffff47c │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ - mvnseq r7, #4, 14 @ 0x100000 │ │ │ │ + mvnseq r7, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 40b3b0 <__cxa_atexit@plt+0x3fefcc> │ │ │ │ - ldr r3, [pc, #60] @ 40b3e8 <__cxa_atexit@plt+0x3ff004> │ │ │ │ + bne 40b408 <__cxa_atexit@plt+0x3ff024> │ │ │ │ + ldr r3, [pc, #60] @ 40b440 <__cxa_atexit@plt+0x3ff05c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 40b3c4 <__cxa_atexit@plt+0x3fefe0> │ │ │ │ + b 40b41c <__cxa_atexit@plt+0x3ff038> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 40b3d0 <__cxa_atexit@plt+0x3fefec> │ │ │ │ - ldr r3, [pc, #28] @ 40b3e0 <__cxa_atexit@plt+0x3feffc> │ │ │ │ + beq 40b428 <__cxa_atexit@plt+0x3ff044> │ │ │ │ + ldr r3, [pc, #28] @ 40b438 <__cxa_atexit@plt+0x3ff054> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40b3e4 <__cxa_atexit@plt+0x3ff000> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40b43c <__cxa_atexit@plt+0x3ff058> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrteq r2, [r6], #-608 @ 0xfffffda0 │ │ │ │ + ldrteq r2, [r6], #-520 @ 0xfffffdf8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq r7, #160, 12 @ 0xa000000 │ │ │ │ + mvnseq r7, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 40b414 <__cxa_atexit@plt+0x3ff030> │ │ │ │ + ldr r3, [pc, #20] @ 40b46c <__cxa_atexit@plt+0x3ff088> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40a720 <__cxa_atexit@plt+0x3fe33c> │ │ │ │ + b 40a778 <__cxa_atexit@plt+0x3fe394> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r7, #92, 12 @ 0x5c00000 │ │ │ │ + mvnseq r7, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 40b458 <__cxa_atexit@plt+0x3ff074> │ │ │ │ + ldr r3, [pc, #20] @ 40b4b0 <__cxa_atexit@plt+0x3ff0cc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40a720 <__cxa_atexit@plt+0x3fe33c> │ │ │ │ + b 40a778 <__cxa_atexit@plt+0x3fe394> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r7, #220, 8 @ 0xdc000000 │ │ │ │ + mvnseq r7, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40b4ac <__cxa_atexit@plt+0x3ff0c8> │ │ │ │ + bcc 40b504 <__cxa_atexit@plt+0x3ff120> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 40b4bc <__cxa_atexit@plt+0x3ff0d8> │ │ │ │ + ldr r1, [pc, #28] @ 40b514 <__cxa_atexit@plt+0x3ff130> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r1, [r6], #-3332 @ 0xfffff2fc │ │ │ │ - mvnseq r7, #144, 8 @ 0x90000000 │ │ │ │ + ldrteq r1, [r6], #-3244 @ 0xfffff354 │ │ │ │ + mvnseq r7, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40b4f8 <__cxa_atexit@plt+0x3ff114> │ │ │ │ + bcc 40b550 <__cxa_atexit@plt+0x3ff16c> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 40b508 <__cxa_atexit@plt+0x3ff124> │ │ │ │ + ldr r1, [pc, #28] @ 40b560 <__cxa_atexit@plt+0x3ff17c> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r1, [r6], #-3256 @ 0xfffff348 │ │ │ │ - mvnseq r7, #68, 8 @ 0x44000000 │ │ │ │ + ldrteq r1, [r6], #-3168 @ 0xfffff3a0 │ │ │ │ + mvnseq r7, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40b544 <__cxa_atexit@plt+0x3ff160> │ │ │ │ + bcc 40b59c <__cxa_atexit@plt+0x3ff1b8> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 40b554 <__cxa_atexit@plt+0x3ff170> │ │ │ │ + ldr r1, [pc, #28] @ 40b5ac <__cxa_atexit@plt+0x3ff1c8> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r1, [r6], #-3180 @ 0xfffff394 │ │ │ │ - mvnseq r7, #0, 8 │ │ │ │ + ldrteq r1, [r6], #-3092 @ 0xfffff3ec │ │ │ │ + mvnseq r7, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40b5b0 <__cxa_atexit@plt+0x3ff1cc> │ │ │ │ + bhi 40b608 <__cxa_atexit@plt+0x3ff224> │ │ │ │ and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 40b59c <__cxa_atexit@plt+0x3ff1b8> │ │ │ │ + beq 40b5f4 <__cxa_atexit@plt+0x3ff210> │ │ │ │ ldr r3, [sl, #3] │ │ │ │ cmp r3, r9 │ │ │ │ - bcs 40b59c <__cxa_atexit@plt+0x3ff1b8> │ │ │ │ + bcs 40b5f4 <__cxa_atexit@plt+0x3ff210> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 40b5c4 <__cxa_atexit@plt+0x3ff1e0> │ │ │ │ + ldr r3, [pc, #32] @ 40b61c <__cxa_atexit@plt+0x3ff238> │ │ │ │ mov r8, sl │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #8] @ 40b5c0 <__cxa_atexit@plt+0x3ff1dc> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #8] @ 40b618 <__cxa_atexit@plt+0x3ff234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r7, #240, 8 @ 0xf0000000 │ │ │ │ + mvnseq r7, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r7, #148, 6 @ 0x50000002 │ │ │ │ + mvnseq r7, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40b614 <__cxa_atexit@plt+0x3ff230> │ │ │ │ - ldr r2, [pc, #48] @ 40b620 <__cxa_atexit@plt+0x3ff23c> │ │ │ │ - ldr r1, [pc, #48] @ 40b624 <__cxa_atexit@plt+0x3ff240> │ │ │ │ + bcc 40b66c <__cxa_atexit@plt+0x3ff288> │ │ │ │ + ldr r2, [pc, #48] @ 40b678 <__cxa_atexit@plt+0x3ff294> │ │ │ │ + ldr r1, [pc, #48] @ 40b67c <__cxa_atexit@plt+0x3ff298> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ stmda r5, {r7, r8} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrteq r2, [r6], #-280 @ 0xfffffee8 │ │ │ │ - mvnseq r7, #52, 6 @ 0xd0000000 │ │ │ │ + ldrteq r2, [r6], #-192 @ 0xffffff40 │ │ │ │ + mvnseq r7, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub r3, r0, r7 │ │ │ │ cmp r3, r7 │ │ │ │ - bge 40b650 <__cxa_atexit@plt+0x3ff26c> │ │ │ │ + bge 40b6a8 <__cxa_atexit@plt+0x3ff2c4> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ - bcs 40b6a0 <__cxa_atexit@plt+0x3ff2bc> │ │ │ │ + bcs 40b6f8 <__cxa_atexit@plt+0x3ff314> │ │ │ │ mvn r1, #3 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r1, r1, r2, lsl #1 │ │ │ │ add r3, r3, #8 │ │ │ │ ldr lr, [r3, r1, lsl #2] │ │ │ │ cmp lr, #1 │ │ │ │ - bne 40b6c4 <__cxa_atexit@plt+0x3ff2e0> │ │ │ │ + bne 40b71c <__cxa_atexit@plt+0x3ff338> │ │ │ │ add r7, r3, r2, lsl #3 │ │ │ │ ldr r1, [r7, #-12] │ │ │ │ cmn r1, #1 │ │ │ │ - beq 40b70c <__cxa_atexit@plt+0x3ff328> │ │ │ │ + beq 40b764 <__cxa_atexit@plt+0x3ff380> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 40b724 <__cxa_atexit@plt+0x3ff340> │ │ │ │ - ldr r7, [pc, #208] @ 40b768 <__cxa_atexit@plt+0x3ff384> │ │ │ │ + bne 40b77c <__cxa_atexit@plt+0x3ff398> │ │ │ │ + ldr r7, [pc, #208] @ 40b7c0 <__cxa_atexit@plt+0x3ff3dc> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ sub r9, r7, #4 │ │ │ │ cmn r9, #1 │ │ │ │ - ble 40b714 <__cxa_atexit@plt+0x3ff330> │ │ │ │ - ldr r3, [pc, #172] @ 40b760 <__cxa_atexit@plt+0x3ff37c> │ │ │ │ + ble 40b76c <__cxa_atexit@plt+0x3ff388> │ │ │ │ + ldr r3, [pc, #172] @ 40b7b8 <__cxa_atexit@plt+0x3ff3d4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r9, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef270 <__cxa_atexit@plt+0x7e2e8c> │ │ │ │ + b 7d64b8 <__cxa_atexit@plt+0x7ca0d4> │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 40b740 <__cxa_atexit@plt+0x3ff35c> │ │ │ │ - ldr r1, [pc, #144] @ 40b770 <__cxa_atexit@plt+0x3ff38c> │ │ │ │ - ldr r3, [pc, #144] @ 40b774 <__cxa_atexit@plt+0x3ff390> │ │ │ │ + bcc 40b798 <__cxa_atexit@plt+0x3ff3b4> │ │ │ │ + ldr r1, [pc, #144] @ 40b7c8 <__cxa_atexit@plt+0x3ff3e4> │ │ │ │ + ldr r3, [pc, #144] @ 40b7cc <__cxa_atexit@plt+0x3ff3e8> │ │ │ │ sub r8, r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #4]! │ │ │ │ stm r5, {r1, r6} │ │ │ │ - ldr r1, [pc, #124] @ 40b778 <__cxa_atexit@plt+0x3ff394> │ │ │ │ + ldr r1, [pc, #124] @ 40b7d0 <__cxa_atexit@plt+0x3ff3ec> │ │ │ │ add r3, r6, #8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r3, {r0, r1, lr} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ - bne 40b734 <__cxa_atexit@plt+0x3ff350> │ │ │ │ - ldr r7, [pc, #80] @ 40b76c <__cxa_atexit@plt+0x3ff388> │ │ │ │ + bne 40b78c <__cxa_atexit@plt+0x3ff3a8> │ │ │ │ + ldr r7, [pc, #80] @ 40b7c4 <__cxa_atexit@plt+0x3ff3e0> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - bl 7ef278 <__cxa_atexit@plt+0x7e2e94> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + bl 7d64c0 <__cxa_atexit@plt+0x7ca0dc> │ │ │ │ ldr r1, [r5, #24]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #28] @ 40b764 <__cxa_atexit@plt+0x3ff380> │ │ │ │ + ldr r0, [pc, #28] @ 40b7bc <__cxa_atexit@plt+0x3ff3d8> │ │ │ │ mov r6, r2 │ │ │ │ mov r7, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, lsr #12 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r1, [r6], #-4000 @ 0xfffff060 │ │ │ │ - ldrteq r2, [r6], #-4 │ │ │ │ + ldrteq r1, [r6], #-3912 @ 0xfffff0b8 │ │ │ │ + ldrteq r1, [r6], #-4012 @ 0xfffff054 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - ldrteq r1, [r6], #-2724 @ 0xfffff55c │ │ │ │ - mvnseq r7, #224, 2 @ 0x38 │ │ │ │ + ldrteq r1, [r6], #-2636 @ 0xfffff5b4 │ │ │ │ + mvnseq r7, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40b7d0 <__cxa_atexit@plt+0x3ff3ec> │ │ │ │ - ldr r2, [pc, #68] @ 40b7e8 <__cxa_atexit@plt+0x3ff404> │ │ │ │ - ldr r1, [pc, #68] @ 40b7ec <__cxa_atexit@plt+0x3ff408> │ │ │ │ + bcc 40b828 <__cxa_atexit@plt+0x3ff444> │ │ │ │ + ldr r2, [pc, #68] @ 40b840 <__cxa_atexit@plt+0x3ff45c> │ │ │ │ + ldr r1, [pc, #68] @ 40b844 <__cxa_atexit@plt+0x3ff460> │ │ │ │ ldr r0, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ stm r5, {r2, r3} │ │ │ │ - ldr r2, [pc, #48] @ 40b7f0 <__cxa_atexit@plt+0x3ff40c> │ │ │ │ + ldr r2, [pc, #48] @ 40b848 <__cxa_atexit@plt+0x3ff464> │ │ │ │ sub r8, r6, #3 │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ - ldr r3, [pc, #28] @ 40b7f4 <__cxa_atexit@plt+0x3ff410> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ + ldr r3, [pc, #28] @ 40b84c <__cxa_atexit@plt+0x3ff468> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - ldrteq r1, [r6], #-2528 @ 0xfffff620 │ │ │ │ + ldrteq r1, [r6], #-2440 @ 0xfffff678 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - mvnseq r7, #100, 2 │ │ │ │ + mvnseq r7, #12, 2 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 40b81c <__cxa_atexit@plt+0x3ff438> │ │ │ │ + ldr r3, [pc, #16] @ 40b874 <__cxa_atexit@plt+0x3ff490> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r7, #60, 2 │ │ │ │ + mvnseq r7, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40b874 <__cxa_atexit@plt+0x3ff490> │ │ │ │ + bcc 40b8cc <__cxa_atexit@plt+0x3ff4e8> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ - ldr r0, [pc, #48] @ 40b880 <__cxa_atexit@plt+0x3ff49c> │ │ │ │ + ldr r0, [pc, #48] @ 40b8d8 <__cxa_atexit@plt+0x3ff4f4> │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ - ldr r1, [pc, #44] @ 40b884 <__cxa_atexit@plt+0x3ff4a0> │ │ │ │ + ldr r1, [pc, #44] @ 40b8dc <__cxa_atexit@plt+0x3ff4f8> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r0, r7} │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r1, [r6], #-2376 @ 0xfffff6b8 │ │ │ │ - mvnseq r7, #212 @ 0xd4 │ │ │ │ + ldrteq r1, [r6], #-2288 @ 0xfffff710 │ │ │ │ + mvnseq r7, #124 @ 0x7c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 40b8b4 <__cxa_atexit@plt+0x3ff4d0> │ │ │ │ + beq 40b90c <__cxa_atexit@plt+0x3ff528> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 40b8c8 <__cxa_atexit@plt+0x3ff4e4> │ │ │ │ - ldr r3, [pc, #28] @ 40b8d8 <__cxa_atexit@plt+0x3ff4f4> │ │ │ │ + beq 40b920 <__cxa_atexit@plt+0x3ff53c> │ │ │ │ + ldr r3, [pc, #28] @ 40b930 <__cxa_atexit@plt+0x3ff54c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40b8dc <__cxa_atexit@plt+0x3ff4f8> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40b934 <__cxa_atexit@plt+0x3ff550> │ │ │ │ add r5, r3, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq r1, [r6], #-3432 @ 0xfffff298 │ │ │ │ - mvnseq r7, #124 @ 0x7c │ │ │ │ + ldrteq r1, [r6], #-3344 @ 0xfffff2f0 │ │ │ │ + mvnseq r7, #36 @ 0x24 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40b900 <__cxa_atexit@plt+0x3ff51c> │ │ │ │ + ldr r3, [pc, #12] @ 40b958 <__cxa_atexit@plt+0x3ff574> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r7, #88 @ 0x58 │ │ │ │ + mvnseq r7, #0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40b924 <__cxa_atexit@plt+0x3ff540> │ │ │ │ + ldr r3, [pc, #12] @ 40b97c <__cxa_atexit@plt+0x3ff598> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r7, #52 @ 0x34 │ │ │ │ + mvnseq r6, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40ba78 <__cxa_atexit@plt+0x3ff694> │ │ │ │ + bcc 40bad0 <__cxa_atexit@plt+0x3ff6ec> │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 40b9c0 <__cxa_atexit@plt+0x3ff5dc> │ │ │ │ - beq 40b9dc <__cxa_atexit@plt+0x3ff5f8> │ │ │ │ - ldr r2, [pc, #332] @ 40baa8 <__cxa_atexit@plt+0x3ff6c4> │ │ │ │ - ldr r1, [pc, #332] @ 40baac <__cxa_atexit@plt+0x3ff6c8> │ │ │ │ + bmi 40ba18 <__cxa_atexit@plt+0x3ff634> │ │ │ │ + beq 40ba34 <__cxa_atexit@plt+0x3ff650> │ │ │ │ + ldr r2, [pc, #332] @ 40bb00 <__cxa_atexit@plt+0x3ff71c> │ │ │ │ + ldr r1, [pc, #332] @ 40bb04 <__cxa_atexit@plt+0x3ff720> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 40ba84 <__cxa_atexit@plt+0x3ff6a0> │ │ │ │ + bhi 40badc <__cxa_atexit@plt+0x3ff6f8> │ │ │ │ mov r1, r5 │ │ │ │ tst r7, #1 │ │ │ │ str r9, [r1, #-12]! │ │ │ │ str r7, [r1, #4] │ │ │ │ - bne 40ba04 <__cxa_atexit@plt+0x3ff620> │ │ │ │ - ldr r3, [pc, #276] @ 40babc <__cxa_atexit@plt+0x3ff6d8> │ │ │ │ + bne 40ba5c <__cxa_atexit@plt+0x3ff678> │ │ │ │ + ldr r3, [pc, #276] @ 40bb14 <__cxa_atexit@plt+0x3ff730> │ │ │ │ lsr r2, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #260] @ 40bacc <__cxa_atexit@plt+0x3ff6e8> │ │ │ │ - ldr r0, [pc, #260] @ 40bad0 <__cxa_atexit@plt+0x3ff6ec> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #260] @ 40bb24 <__cxa_atexit@plt+0x3ff740> │ │ │ │ + ldr r0, [pc, #260] @ 40bb28 <__cxa_atexit@plt+0x3ff744> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #224] @ 40bac4 <__cxa_atexit@plt+0x3ff6e0> │ │ │ │ - ldr r6, [pc, #224] @ 40bac8 <__cxa_atexit@plt+0x3ff6e4> │ │ │ │ + ldr r7, [pc, #224] @ 40bb1c <__cxa_atexit@plt+0x3ff738> │ │ │ │ + ldr r6, [pc, #224] @ 40bb20 <__cxa_atexit@plt+0x3ff73c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 40ba28 <__cxa_atexit@plt+0x3ff644> │ │ │ │ + bne 40ba80 <__cxa_atexit@plt+0x3ff69c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 40ba48 <__cxa_atexit@plt+0x3ff664> │ │ │ │ - ldr r7, [pc, #148] @ 40bab8 <__cxa_atexit@plt+0x3ff6d4> │ │ │ │ + bne 40baa0 <__cxa_atexit@plt+0x3ff6bc> │ │ │ │ + ldr r7, [pc, #148] @ 40bb10 <__cxa_atexit@plt+0x3ff72c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40ba58 <__cxa_atexit@plt+0x3ff674> │ │ │ │ - ldr r3, [pc, #164] @ 40bad4 <__cxa_atexit@plt+0x3ff6f0> │ │ │ │ + b 40bab0 <__cxa_atexit@plt+0x3ff6cc> │ │ │ │ + ldr r3, [pc, #164] @ 40bb2c <__cxa_atexit@plt+0x3ff748> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 40ba68 <__cxa_atexit@plt+0x3ff684> │ │ │ │ - ldr r7, [pc, #88] @ 40bab0 <__cxa_atexit@plt+0x3ff6cc> │ │ │ │ + beq 40bac0 <__cxa_atexit@plt+0x3ff6dc> │ │ │ │ + ldr r7, [pc, #88] @ 40bb08 <__cxa_atexit@plt+0x3ff724> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #68] @ 40bab4 <__cxa_atexit@plt+0x3ff6d0> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #68] @ 40bb0c <__cxa_atexit@plt+0x3ff728> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldr r2, [pc, #52] @ 40bac0 <__cxa_atexit@plt+0x3ff6dc> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldr r2, [pc, #52] @ 40bb18 <__cxa_atexit@plt+0x3ff734> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - ldrteq r1, [r6], #-3500 @ 0xfffff254 │ │ │ │ + ldrteq r1, [r6], #-3412 @ 0xfffff2ac │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - ldrteq r1, [r6], #-3016 @ 0xfffff438 │ │ │ │ + ldrteq r1, [r6], #-2928 @ 0xfffff490 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xffff68d0 │ │ │ │ - mvnseq r6, #164, 10 @ 0x29000000 │ │ │ │ + mvnseq r6, #76, 10 @ 0x13000000 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvnseq r6, #4, 12 @ 0x400000 │ │ │ │ - mvnseq r6, #20, 12 @ 0x1400000 │ │ │ │ - mvnseq r6, #12, 12 @ 0xc00000 │ │ │ │ + mvnseq r6, #172, 10 @ 0x2b000000 │ │ │ │ + mvnseq r6, #188, 10 @ 0x2f000000 │ │ │ │ + mvnseq r6, #180, 10 @ 0x2d000000 │ │ │ │ @ instruction: 0xffff68b8 │ │ │ │ - mvnseq r6, #132, 28 @ 0x840 │ │ │ │ + mvnseq r6, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 40bb10 <__cxa_atexit@plt+0x3ff72c> │ │ │ │ + beq 40bb68 <__cxa_atexit@plt+0x3ff784> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ - bcs 40bb10 <__cxa_atexit@plt+0x3ff72c> │ │ │ │ + bcs 40bb68 <__cxa_atexit@plt+0x3ff784> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 40bb24 <__cxa_atexit@plt+0x3ff740> │ │ │ │ + ldr r3, [pc, #12] @ 40bb7c <__cxa_atexit@plt+0x3ff798> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - mvnseq r6, #52, 28 @ 0x340 │ │ │ │ + mvnseq r6, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 40bb50 <__cxa_atexit@plt+0x3ff76c> │ │ │ │ - ldr r3, [pc, #60] @ 40bb88 <__cxa_atexit@plt+0x3ff7a4> │ │ │ │ + bne 40bba8 <__cxa_atexit@plt+0x3ff7c4> │ │ │ │ + ldr r3, [pc, #60] @ 40bbe0 <__cxa_atexit@plt+0x3ff7fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 40bb64 <__cxa_atexit@plt+0x3ff780> │ │ │ │ + b 40bbbc <__cxa_atexit@plt+0x3ff7d8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 40bb70 <__cxa_atexit@plt+0x3ff78c> │ │ │ │ - ldr r3, [pc, #28] @ 40bb80 <__cxa_atexit@plt+0x3ff79c> │ │ │ │ + beq 40bbc8 <__cxa_atexit@plt+0x3ff7e4> │ │ │ │ + ldr r3, [pc, #28] @ 40bbd8 <__cxa_atexit@plt+0x3ff7f4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40bb84 <__cxa_atexit@plt+0x3ff7a0> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40bbdc <__cxa_atexit@plt+0x3ff7f8> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrteq r1, [r6], #-2752 @ 0xfffff540 │ │ │ │ + ldrteq r1, [r6], #-2664 @ 0xfffff598 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq r6, #208, 26 @ 0x3400 │ │ │ │ + mvnseq r6, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 40bc0c <__cxa_atexit@plt+0x3ff828> │ │ │ │ + ldr r7, [pc, #104] @ 40bc64 <__cxa_atexit@plt+0x3ff880> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40bbfc <__cxa_atexit@plt+0x3ff818> │ │ │ │ + bhi 40bc54 <__cxa_atexit@plt+0x3ff870> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 40bbe4 <__cxa_atexit@plt+0x3ff800> │ │ │ │ + beq 40bc3c <__cxa_atexit@plt+0x3ff858> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 40bbe4 <__cxa_atexit@plt+0x3ff800> │ │ │ │ + bcs 40bc3c <__cxa_atexit@plt+0x3ff858> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 40bc14 <__cxa_atexit@plt+0x3ff830> │ │ │ │ + ldr r7, [pc, #40] @ 40bc6c <__cxa_atexit@plt+0x3ff888> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 40bc10 <__cxa_atexit@plt+0x3ff82c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 40bc68 <__cxa_atexit@plt+0x3ff884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq r6, #164, 28 @ 0xa40 │ │ │ │ + mvnseq r6, #76, 28 @ 0x4c0 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r6, #44, 26 @ 0xb00 │ │ │ │ + mvnseq r6, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 40bcb0 <__cxa_atexit@plt+0x3ff8cc> │ │ │ │ + ldr r7, [pc, #104] @ 40bd08 <__cxa_atexit@plt+0x3ff924> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40bca0 <__cxa_atexit@plt+0x3ff8bc> │ │ │ │ + bhi 40bcf8 <__cxa_atexit@plt+0x3ff914> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 40bc88 <__cxa_atexit@plt+0x3ff8a4> │ │ │ │ + beq 40bce0 <__cxa_atexit@plt+0x3ff8fc> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 40bc88 <__cxa_atexit@plt+0x3ff8a4> │ │ │ │ + bcs 40bce0 <__cxa_atexit@plt+0x3ff8fc> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 40bcb8 <__cxa_atexit@plt+0x3ff8d4> │ │ │ │ + ldr r7, [pc, #40] @ 40bd10 <__cxa_atexit@plt+0x3ff92c> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 40bcb4 <__cxa_atexit@plt+0x3ff8d0> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 40bd0c <__cxa_atexit@plt+0x3ff928> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq r6, #0, 28 │ │ │ │ + mvnseq r6, #168, 26 @ 0x2a00 │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r6, #136, 24 @ 0x8800 │ │ │ │ + mvnseq r6, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40bcf4 <__cxa_atexit@plt+0x3ff910> │ │ │ │ + ldr r3, [pc, #12] @ 40bd4c <__cxa_atexit@plt+0x3ff968> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r6, #100, 24 @ 0x6400 │ │ │ │ + mvnseq r6, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40bd18 <__cxa_atexit@plt+0x3ff934> │ │ │ │ + ldr r3, [pc, #12] @ 40bd70 <__cxa_atexit@plt+0x3ff98c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r6, #64, 24 @ 0x4000 │ │ │ │ + mvnseq r6, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40bd78 <__cxa_atexit@plt+0x3ff994> │ │ │ │ + bcc 40bdd0 <__cxa_atexit@plt+0x3ff9ec> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 40bd84 <__cxa_atexit@plt+0x3ff9a0> │ │ │ │ + ldr r0, [pc, #60] @ 40bddc <__cxa_atexit@plt+0x3ff9f8> │ │ │ │ mvn r2, #1 │ │ │ │ add r2, r2, r7, lsl #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ str r0, [r3, #4] │ │ │ │ ldr r1, [r1, #8] │ │ │ │ - ldr r0, [pc, #36] @ 40bd88 <__cxa_atexit@plt+0x3ff9a4> │ │ │ │ + ldr r0, [pc, #36] @ 40bde0 <__cxa_atexit@plt+0x3ff9fc> │ │ │ │ str r2, [r5] │ │ │ │ sub r8, r6, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldrteq r1, [r6], #-1112 @ 0xfffffba8 │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldrteq r1, [r6], #-1024 @ 0xfffffc00 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r6, #208, 22 @ 0x34000 │ │ │ │ + mvnseq r6, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r6, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 40bdd8 <__cxa_atexit@plt+0x3ff9f4> │ │ │ │ - ldr r3, [pc, #48] @ 40bde4 <__cxa_atexit@plt+0x3ffa00> │ │ │ │ - ldr r2, [pc, #48] @ 40bde8 <__cxa_atexit@plt+0x3ffa04> │ │ │ │ + bcc 40be30 <__cxa_atexit@plt+0x3ffa4c> │ │ │ │ + ldr r3, [pc, #48] @ 40be3c <__cxa_atexit@plt+0x3ffa58> │ │ │ │ + ldr r2, [pc, #48] @ 40be40 <__cxa_atexit@plt+0x3ffa5c> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff6bc │ │ │ │ - mvnseq r6, #112, 22 @ 0x1c000 │ │ │ │ + mvnseq r6, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 40be44 <__cxa_atexit@plt+0x3ffa60> │ │ │ │ + bcc 40be9c <__cxa_atexit@plt+0x3ffab8> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r0, [pc, #44] @ 40be50 <__cxa_atexit@plt+0x3ffa6c> │ │ │ │ + ldr r0, [pc, #44] @ 40bea8 <__cxa_atexit@plt+0x3ffac4> │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ - ldr r1, [pc, #40] @ 40be54 <__cxa_atexit@plt+0x3ffa70> │ │ │ │ + ldr r1, [pc, #40] @ 40beac <__cxa_atexit@plt+0x3ffac8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stm r5, {r1, r3, r7} │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffff69c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq r6, #4, 22 @ 0x1000 │ │ │ │ + mvnseq r6, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40bea0 <__cxa_atexit@plt+0x3ffabc> │ │ │ │ - ldr r2, [pc, #44] @ 40beac <__cxa_atexit@plt+0x3ffac8> │ │ │ │ - ldr r1, [pc, #44] @ 40beb0 <__cxa_atexit@plt+0x3ffacc> │ │ │ │ + bcc 40bef8 <__cxa_atexit@plt+0x3ffb14> │ │ │ │ + ldr r2, [pc, #44] @ 40bf04 <__cxa_atexit@plt+0x3ffb20> │ │ │ │ + ldr r1, [pc, #44] @ 40bf08 <__cxa_atexit@plt+0x3ffb24> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r1, [r6], #-796 @ 0xfffffce4 │ │ │ │ - mvnseq r6, #168, 20 @ 0xa8000 │ │ │ │ + ldrteq r1, [r6], #-708 @ 0xfffffd3c │ │ │ │ + mvnseq r6, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 40bed8 <__cxa_atexit@plt+0x3ffaf4> │ │ │ │ + ldr r3, [pc, #16] @ 40bf30 <__cxa_atexit@plt+0x3ffb4c> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef288 <__cxa_atexit@plt+0x7e2ea4> │ │ │ │ + b 7d64d0 <__cxa_atexit@plt+0x7ca0ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r6, #128, 20 @ 0x80000 │ │ │ │ + mvnseq r6, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 40bf08 <__cxa_atexit@plt+0x3ffb24> │ │ │ │ + beq 40bf60 <__cxa_atexit@plt+0x3ffb7c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 40bf1c <__cxa_atexit@plt+0x3ffb38> │ │ │ │ - ldr r3, [pc, #28] @ 40bf2c <__cxa_atexit@plt+0x3ffb48> │ │ │ │ + beq 40bf74 <__cxa_atexit@plt+0x3ffb90> │ │ │ │ + ldr r3, [pc, #28] @ 40bf84 <__cxa_atexit@plt+0x3ffba0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40bf30 <__cxa_atexit@plt+0x3ffb4c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40bf88 <__cxa_atexit@plt+0x3ffba4> │ │ │ │ add r5, r3, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq r1, [r6], #-1812 @ 0xfffff8ec │ │ │ │ - mvnseq r6, #40, 20 @ 0x28000 │ │ │ │ + ldrteq r1, [r6], #-1724 @ 0xfffff944 │ │ │ │ + mvnseq r6, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40bf54 <__cxa_atexit@plt+0x3ffb70> │ │ │ │ + ldr r3, [pc, #12] @ 40bfac <__cxa_atexit@plt+0x3ffbc8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r6, #4, 20 @ 0x4000 │ │ │ │ + mvnseq r6, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40bf78 <__cxa_atexit@plt+0x3ffb94> │ │ │ │ + ldr r3, [pc, #12] @ 40bfd0 <__cxa_atexit@plt+0x3ffbec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r6, #224, 18 @ 0x380000 │ │ │ │ + mvnseq r6, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40c0cc <__cxa_atexit@plt+0x3ffce8> │ │ │ │ + bcc 40c124 <__cxa_atexit@plt+0x3ffd40> │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 40c014 <__cxa_atexit@plt+0x3ffc30> │ │ │ │ - beq 40c030 <__cxa_atexit@plt+0x3ffc4c> │ │ │ │ - ldr r2, [pc, #332] @ 40c0fc <__cxa_atexit@plt+0x3ffd18> │ │ │ │ - ldr r1, [pc, #332] @ 40c100 <__cxa_atexit@plt+0x3ffd1c> │ │ │ │ + bmi 40c06c <__cxa_atexit@plt+0x3ffc88> │ │ │ │ + beq 40c088 <__cxa_atexit@plt+0x3ffca4> │ │ │ │ + ldr r2, [pc, #332] @ 40c154 <__cxa_atexit@plt+0x3ffd70> │ │ │ │ + ldr r1, [pc, #332] @ 40c158 <__cxa_atexit@plt+0x3ffd74> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 40c0d8 <__cxa_atexit@plt+0x3ffcf4> │ │ │ │ + bhi 40c130 <__cxa_atexit@plt+0x3ffd4c> │ │ │ │ mov r1, r5 │ │ │ │ tst r7, #1 │ │ │ │ str r9, [r1, #-12]! │ │ │ │ str r7, [r1, #4] │ │ │ │ - bne 40c058 <__cxa_atexit@plt+0x3ffc74> │ │ │ │ - ldr r3, [pc, #276] @ 40c110 <__cxa_atexit@plt+0x3ffd2c> │ │ │ │ + bne 40c0b0 <__cxa_atexit@plt+0x3ffccc> │ │ │ │ + ldr r3, [pc, #276] @ 40c168 <__cxa_atexit@plt+0x3ffd84> │ │ │ │ lsr r2, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #260] @ 40c120 <__cxa_atexit@plt+0x3ffd3c> │ │ │ │ - ldr r0, [pc, #260] @ 40c124 <__cxa_atexit@plt+0x3ffd40> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #260] @ 40c178 <__cxa_atexit@plt+0x3ffd94> │ │ │ │ + ldr r0, [pc, #260] @ 40c17c <__cxa_atexit@plt+0x3ffd98> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #224] @ 40c118 <__cxa_atexit@plt+0x3ffd34> │ │ │ │ - ldr r6, [pc, #224] @ 40c11c <__cxa_atexit@plt+0x3ffd38> │ │ │ │ + ldr r7, [pc, #224] @ 40c170 <__cxa_atexit@plt+0x3ffd8c> │ │ │ │ + ldr r6, [pc, #224] @ 40c174 <__cxa_atexit@plt+0x3ffd90> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 40c07c <__cxa_atexit@plt+0x3ffc98> │ │ │ │ + bne 40c0d4 <__cxa_atexit@plt+0x3ffcf0> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 40c09c <__cxa_atexit@plt+0x3ffcb8> │ │ │ │ - ldr r7, [pc, #148] @ 40c10c <__cxa_atexit@plt+0x3ffd28> │ │ │ │ + bne 40c0f4 <__cxa_atexit@plt+0x3ffd10> │ │ │ │ + ldr r7, [pc, #148] @ 40c164 <__cxa_atexit@plt+0x3ffd80> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c0ac <__cxa_atexit@plt+0x3ffcc8> │ │ │ │ - ldr r3, [pc, #164] @ 40c128 <__cxa_atexit@plt+0x3ffd44> │ │ │ │ + b 40c104 <__cxa_atexit@plt+0x3ffd20> │ │ │ │ + ldr r3, [pc, #164] @ 40c180 <__cxa_atexit@plt+0x3ffd9c> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 40c0bc <__cxa_atexit@plt+0x3ffcd8> │ │ │ │ - ldr r7, [pc, #88] @ 40c104 <__cxa_atexit@plt+0x3ffd20> │ │ │ │ + beq 40c114 <__cxa_atexit@plt+0x3ffd30> │ │ │ │ + ldr r7, [pc, #88] @ 40c15c <__cxa_atexit@plt+0x3ffd78> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #68] @ 40c108 <__cxa_atexit@plt+0x3ffd24> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #68] @ 40c160 <__cxa_atexit@plt+0x3ffd7c> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldr r2, [pc, #52] @ 40c114 <__cxa_atexit@plt+0x3ffd30> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldr r2, [pc, #52] @ 40c16c <__cxa_atexit@plt+0x3ffd88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - ldrteq r1, [r6], #-1880 @ 0xfffff8a8 │ │ │ │ + ldrteq r1, [r6], #-1792 @ 0xfffff900 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - ldrteq r1, [r6], #-1396 @ 0xfffffa8c │ │ │ │ + ldrteq r1, [r6], #-1308 @ 0xfffffae4 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xffff627c │ │ │ │ - mvnseq r5, #80, 30 @ 0x140 │ │ │ │ + mvnseq r5, #248, 28 @ 0xf80 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvnseq r5, #176, 30 @ 0x2c0 │ │ │ │ - mvnseq r5, #192, 30 @ 0x300 │ │ │ │ - mvnseq r5, #184, 30 @ 0x2e0 │ │ │ │ + mvnseq r5, #88, 30 @ 0x160 │ │ │ │ + mvnseq r5, #104, 30 @ 0x1a0 │ │ │ │ + mvnseq r5, #96, 30 @ 0x180 │ │ │ │ @ instruction: 0xffff6264 │ │ │ │ - mvnseq r6, #48, 16 @ 0x300000 │ │ │ │ + mvnseq r6, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 40c164 <__cxa_atexit@plt+0x3ffd80> │ │ │ │ + beq 40c1bc <__cxa_atexit@plt+0x3ffdd8> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ - bcs 40c164 <__cxa_atexit@plt+0x3ffd80> │ │ │ │ + bcs 40c1bc <__cxa_atexit@plt+0x3ffdd8> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 40c178 <__cxa_atexit@plt+0x3ffd94> │ │ │ │ + ldr r3, [pc, #12] @ 40c1d0 <__cxa_atexit@plt+0x3ffdec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ - mvnseq r6, #224, 14 @ 0x3800000 │ │ │ │ + mvnseq r6, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 40c1a4 <__cxa_atexit@plt+0x3ffdc0> │ │ │ │ - ldr r3, [pc, #60] @ 40c1dc <__cxa_atexit@plt+0x3ffdf8> │ │ │ │ + bne 40c1fc <__cxa_atexit@plt+0x3ffe18> │ │ │ │ + ldr r3, [pc, #60] @ 40c234 <__cxa_atexit@plt+0x3ffe50> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 40c1b8 <__cxa_atexit@plt+0x3ffdd4> │ │ │ │ + b 40c210 <__cxa_atexit@plt+0x3ffe2c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 40c1c4 <__cxa_atexit@plt+0x3ffde0> │ │ │ │ - ldr r3, [pc, #28] @ 40c1d4 <__cxa_atexit@plt+0x3ffdf0> │ │ │ │ + beq 40c21c <__cxa_atexit@plt+0x3ffe38> │ │ │ │ + ldr r3, [pc, #28] @ 40c22c <__cxa_atexit@plt+0x3ffe48> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40c1d8 <__cxa_atexit@plt+0x3ffdf4> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40c230 <__cxa_atexit@plt+0x3ffe4c> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrteq r1, [r6], #-1132 @ 0xfffffb94 │ │ │ │ + ldrteq r1, [r6], #-1044 @ 0xfffffbec │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq r6, #124, 14 @ 0x1f00000 │ │ │ │ + mvnseq r6, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 40c260 <__cxa_atexit@plt+0x3ffe7c> │ │ │ │ + ldr r7, [pc, #104] @ 40c2b8 <__cxa_atexit@plt+0x3ffed4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40c250 <__cxa_atexit@plt+0x3ffe6c> │ │ │ │ + bhi 40c2a8 <__cxa_atexit@plt+0x3ffec4> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 40c238 <__cxa_atexit@plt+0x3ffe54> │ │ │ │ + beq 40c290 <__cxa_atexit@plt+0x3ffeac> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 40c238 <__cxa_atexit@plt+0x3ffe54> │ │ │ │ + bcs 40c290 <__cxa_atexit@plt+0x3ffeac> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 40c268 <__cxa_atexit@plt+0x3ffe84> │ │ │ │ + ldr r7, [pc, #40] @ 40c2c0 <__cxa_atexit@plt+0x3ffedc> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 40c264 <__cxa_atexit@plt+0x3ffe80> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 40c2bc <__cxa_atexit@plt+0x3ffed8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq r6, #80, 16 @ 0x500000 │ │ │ │ + mvnseq r6, #248, 14 @ 0x3e00000 │ │ │ │ @ instruction: 0xfffff38c │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r6, #216, 12 @ 0xd800000 │ │ │ │ + mvnseq r6, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 40c304 <__cxa_atexit@plt+0x3fff20> │ │ │ │ + ldr r7, [pc, #104] @ 40c35c <__cxa_atexit@plt+0x3fff78> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40c2f4 <__cxa_atexit@plt+0x3fff10> │ │ │ │ + bhi 40c34c <__cxa_atexit@plt+0x3fff68> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 40c2dc <__cxa_atexit@plt+0x3ffef8> │ │ │ │ + beq 40c334 <__cxa_atexit@plt+0x3fff50> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 40c2dc <__cxa_atexit@plt+0x3ffef8> │ │ │ │ + bcs 40c334 <__cxa_atexit@plt+0x3fff50> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 40c30c <__cxa_atexit@plt+0x3fff28> │ │ │ │ + ldr r7, [pc, #40] @ 40c364 <__cxa_atexit@plt+0x3fff80> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 40c308 <__cxa_atexit@plt+0x3fff24> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 40c360 <__cxa_atexit@plt+0x3fff7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq r6, #172, 14 @ 0x2b00000 │ │ │ │ + mvnseq r6, #84, 14 @ 0x1500000 │ │ │ │ @ instruction: 0xfffff2e8 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r6, #40, 12 @ 0x2800000 │ │ │ │ + mvnseq r6, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40c360 <__cxa_atexit@plt+0x3fff7c> │ │ │ │ + bcc 40c3b8 <__cxa_atexit@plt+0x3fffd4> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 40c370 <__cxa_atexit@plt+0x3fff8c> │ │ │ │ + ldr r1, [pc, #28] @ 40c3c8 <__cxa_atexit@plt+0x3fffe4> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r0, [r6], #-3664 @ 0xfffff1b0 │ │ │ │ - mvnseq r6, #220, 10 @ 0x37000000 │ │ │ │ + ldrteq r0, [r6], #-3576 @ 0xfffff208 │ │ │ │ + mvnseq r6, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40c3ac <__cxa_atexit@plt+0x3fffc8> │ │ │ │ + bcc 40c404 <__cxa_atexit@plt+0x400020> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 40c3bc <__cxa_atexit@plt+0x3fffd8> │ │ │ │ + ldr r1, [pc, #28] @ 40c414 <__cxa_atexit@plt+0x400030> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r0, [r6], #-3588 @ 0xfffff1fc │ │ │ │ - mvnseq r6, #144, 10 @ 0x24000000 │ │ │ │ + ldrteq r0, [r6], #-3500 @ 0xfffff254 │ │ │ │ + mvnseq r6, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40c3f8 <__cxa_atexit@plt+0x400014> │ │ │ │ + bcc 40c450 <__cxa_atexit@plt+0x40006c> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 40c408 <__cxa_atexit@plt+0x400024> │ │ │ │ + ldr r1, [pc, #28] @ 40c460 <__cxa_atexit@plt+0x40007c> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq r0, [r6], #-3512 @ 0xfffff248 │ │ │ │ - mvnseq r6, #76, 10 @ 0x13000000 │ │ │ │ + ldrteq r0, [r6], #-3424 @ 0xfffff2a0 │ │ │ │ + mvnseq r6, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40c464 <__cxa_atexit@plt+0x400080> │ │ │ │ + bhi 40c4bc <__cxa_atexit@plt+0x4000d8> │ │ │ │ and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 40c450 <__cxa_atexit@plt+0x40006c> │ │ │ │ + beq 40c4a8 <__cxa_atexit@plt+0x4000c4> │ │ │ │ ldr r3, [sl, #3] │ │ │ │ cmp r3, r9 │ │ │ │ - bcs 40c450 <__cxa_atexit@plt+0x40006c> │ │ │ │ + bcs 40c4a8 <__cxa_atexit@plt+0x4000c4> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 40c478 <__cxa_atexit@plt+0x400094> │ │ │ │ + ldr r3, [pc, #32] @ 40c4d0 <__cxa_atexit@plt+0x4000ec> │ │ │ │ mov r8, sl │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #8] @ 40c474 <__cxa_atexit@plt+0x400090> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #8] @ 40c4cc <__cxa_atexit@plt+0x4000e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r6, #68, 12 @ 0x4400000 │ │ │ │ + mvnseq r6, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r6, #224, 8 @ 0xe0000000 │ │ │ │ + mvnseq r6, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40c4c8 <__cxa_atexit@plt+0x4000e4> │ │ │ │ - ldr r2, [pc, #48] @ 40c4d4 <__cxa_atexit@plt+0x4000f0> │ │ │ │ - ldr r1, [pc, #48] @ 40c4d8 <__cxa_atexit@plt+0x4000f4> │ │ │ │ + bcc 40c520 <__cxa_atexit@plt+0x40013c> │ │ │ │ + ldr r2, [pc, #48] @ 40c52c <__cxa_atexit@plt+0x400148> │ │ │ │ + ldr r1, [pc, #48] @ 40c530 <__cxa_atexit@plt+0x40014c> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ stmda r5, {r7, r8} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrteq r1, [r6], #-612 @ 0xfffffd9c │ │ │ │ - mvnseq r6, #128, 8 @ 0x80000000 │ │ │ │ + ldrteq r1, [r6], #-524 @ 0xfffffdf4 │ │ │ │ + mvnseq r6, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub r3, r0, r7 │ │ │ │ cmp r3, r7 │ │ │ │ - bge 40c504 <__cxa_atexit@plt+0x400120> │ │ │ │ + bge 40c55c <__cxa_atexit@plt+0x400178> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ - bcs 40c554 <__cxa_atexit@plt+0x400170> │ │ │ │ + bcs 40c5ac <__cxa_atexit@plt+0x4001c8> │ │ │ │ mvn r1, #3 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r1, r1, r2, lsl #1 │ │ │ │ add r3, r3, #8 │ │ │ │ ldr lr, [r3, r1, lsl #2] │ │ │ │ cmp lr, #1 │ │ │ │ - bne 40c578 <__cxa_atexit@plt+0x400194> │ │ │ │ + bne 40c5d0 <__cxa_atexit@plt+0x4001ec> │ │ │ │ add r7, r3, r2, lsl #3 │ │ │ │ ldr r1, [r7, #-12] │ │ │ │ cmn r1, #1 │ │ │ │ - beq 40c5c0 <__cxa_atexit@plt+0x4001dc> │ │ │ │ + beq 40c618 <__cxa_atexit@plt+0x400234> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 40c5d8 <__cxa_atexit@plt+0x4001f4> │ │ │ │ - ldr r7, [pc, #208] @ 40c61c <__cxa_atexit@plt+0x400238> │ │ │ │ + bne 40c630 <__cxa_atexit@plt+0x40024c> │ │ │ │ + ldr r7, [pc, #208] @ 40c674 <__cxa_atexit@plt+0x400290> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ sub r9, r7, #4 │ │ │ │ cmn r9, #1 │ │ │ │ - ble 40c5c8 <__cxa_atexit@plt+0x4001e4> │ │ │ │ - ldr r3, [pc, #172] @ 40c614 <__cxa_atexit@plt+0x400230> │ │ │ │ + ble 40c620 <__cxa_atexit@plt+0x40023c> │ │ │ │ + ldr r3, [pc, #172] @ 40c66c <__cxa_atexit@plt+0x400288> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r9, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef270 <__cxa_atexit@plt+0x7e2e8c> │ │ │ │ + b 7d64b8 <__cxa_atexit@plt+0x7ca0d4> │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 40c5f4 <__cxa_atexit@plt+0x400210> │ │ │ │ - ldr r1, [pc, #144] @ 40c624 <__cxa_atexit@plt+0x400240> │ │ │ │ - ldr r3, [pc, #144] @ 40c628 <__cxa_atexit@plt+0x400244> │ │ │ │ + bcc 40c64c <__cxa_atexit@plt+0x400268> │ │ │ │ + ldr r1, [pc, #144] @ 40c67c <__cxa_atexit@plt+0x400298> │ │ │ │ + ldr r3, [pc, #144] @ 40c680 <__cxa_atexit@plt+0x40029c> │ │ │ │ sub r8, r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #4]! │ │ │ │ stm r5, {r1, r6} │ │ │ │ - ldr r1, [pc, #124] @ 40c62c <__cxa_atexit@plt+0x400248> │ │ │ │ + ldr r1, [pc, #124] @ 40c684 <__cxa_atexit@plt+0x4002a0> │ │ │ │ add r3, r6, #8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r3, {r0, r1, lr} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ - bne 40c5e8 <__cxa_atexit@plt+0x400204> │ │ │ │ - ldr r7, [pc, #80] @ 40c620 <__cxa_atexit@plt+0x40023c> │ │ │ │ + bne 40c640 <__cxa_atexit@plt+0x40025c> │ │ │ │ + ldr r7, [pc, #80] @ 40c678 <__cxa_atexit@plt+0x400294> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - bl 7ef278 <__cxa_atexit@plt+0x7e2e94> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + bl 7d64c0 <__cxa_atexit@plt+0x7ca0dc> │ │ │ │ ldr r1, [r5, #24]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #28] @ 40c618 <__cxa_atexit@plt+0x400234> │ │ │ │ + ldr r0, [pc, #28] @ 40c670 <__cxa_atexit@plt+0x40028c> │ │ │ │ mov r6, r2 │ │ │ │ mov r7, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, lsr #12 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r1, [r6], #-236 @ 0xffffff14 │ │ │ │ - ldrteq r1, [r6], #-336 @ 0xfffffeb0 │ │ │ │ + ldrteq r1, [r6], #-148 @ 0xffffff6c │ │ │ │ + ldrteq r1, [r6], #-248 @ 0xffffff08 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - ldrteq r0, [r6], #-3056 @ 0xfffff410 │ │ │ │ - mvnseq r6, #44, 6 @ 0xb0000000 │ │ │ │ + ldrteq r0, [r6], #-2968 @ 0xfffff468 │ │ │ │ + mvnseq r6, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40c684 <__cxa_atexit@plt+0x4002a0> │ │ │ │ - ldr r2, [pc, #68] @ 40c69c <__cxa_atexit@plt+0x4002b8> │ │ │ │ - ldr r1, [pc, #68] @ 40c6a0 <__cxa_atexit@plt+0x4002bc> │ │ │ │ + bcc 40c6dc <__cxa_atexit@plt+0x4002f8> │ │ │ │ + ldr r2, [pc, #68] @ 40c6f4 <__cxa_atexit@plt+0x400310> │ │ │ │ + ldr r1, [pc, #68] @ 40c6f8 <__cxa_atexit@plt+0x400314> │ │ │ │ ldr r0, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ stm r5, {r2, r3} │ │ │ │ - ldr r2, [pc, #48] @ 40c6a4 <__cxa_atexit@plt+0x4002c0> │ │ │ │ + ldr r2, [pc, #48] @ 40c6fc <__cxa_atexit@plt+0x400318> │ │ │ │ sub r8, r6, #3 │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ - ldr r3, [pc, #28] @ 40c6a8 <__cxa_atexit@plt+0x4002c4> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ + ldr r3, [pc, #28] @ 40c700 <__cxa_atexit@plt+0x40031c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - ldrteq r0, [r6], #-2860 @ 0xfffff4d4 │ │ │ │ + ldrteq r0, [r6], #-2772 @ 0xfffff52c │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - mvnseq r6, #176, 4 │ │ │ │ + mvnseq r6, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 40c6d0 <__cxa_atexit@plt+0x4002ec> │ │ │ │ + ldr r3, [pc, #16] @ 40c728 <__cxa_atexit@plt+0x400344> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r6, #136, 4 @ 0x80000008 │ │ │ │ + mvnseq r6, #48, 4 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40c728 <__cxa_atexit@plt+0x400344> │ │ │ │ + bcc 40c780 <__cxa_atexit@plt+0x40039c> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ - ldr r0, [pc, #48] @ 40c734 <__cxa_atexit@plt+0x400350> │ │ │ │ + ldr r0, [pc, #48] @ 40c78c <__cxa_atexit@plt+0x4003a8> │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ - ldr r1, [pc, #44] @ 40c738 <__cxa_atexit@plt+0x400354> │ │ │ │ + ldr r1, [pc, #44] @ 40c790 <__cxa_atexit@plt+0x4003ac> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r0, r7} │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r0, [r6], #-2708 @ 0xfffff56c │ │ │ │ - mvnseq r6, #32, 4 │ │ │ │ + ldrteq r0, [r6], #-2620 @ 0xfffff5c4 │ │ │ │ + mvnseq r6, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 40c768 <__cxa_atexit@plt+0x400384> │ │ │ │ + beq 40c7c0 <__cxa_atexit@plt+0x4003dc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 40c77c <__cxa_atexit@plt+0x400398> │ │ │ │ - ldr r3, [pc, #28] @ 40c78c <__cxa_atexit@plt+0x4003a8> │ │ │ │ + beq 40c7d4 <__cxa_atexit@plt+0x4003f0> │ │ │ │ + ldr r3, [pc, #28] @ 40c7e4 <__cxa_atexit@plt+0x400400> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40c790 <__cxa_atexit@plt+0x4003ac> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40c7e8 <__cxa_atexit@plt+0x400404> │ │ │ │ add r5, r3, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq r0, [r6], #-3764 @ 0xfffff14c │ │ │ │ - mvnseq r6, #200, 2 @ 0x32 │ │ │ │ + ldrteq r0, [r6], #-3676 @ 0xfffff1a4 │ │ │ │ + mvnseq r6, #112, 2 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40c7b4 <__cxa_atexit@plt+0x4003d0> │ │ │ │ + ldr r3, [pc, #12] @ 40c80c <__cxa_atexit@plt+0x400428> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r6, #164, 2 @ 0x29 │ │ │ │ + mvnseq r6, #76, 2 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40c7d8 <__cxa_atexit@plt+0x4003f4> │ │ │ │ + ldr r3, [pc, #12] @ 40c830 <__cxa_atexit@plt+0x40044c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r6, #128, 2 │ │ │ │ + mvnseq r6, #40, 2 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40c92c <__cxa_atexit@plt+0x400548> │ │ │ │ + bcc 40c984 <__cxa_atexit@plt+0x4005a0> │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 40c874 <__cxa_atexit@plt+0x400490> │ │ │ │ - beq 40c890 <__cxa_atexit@plt+0x4004ac> │ │ │ │ - ldr r2, [pc, #332] @ 40c95c <__cxa_atexit@plt+0x400578> │ │ │ │ - ldr r1, [pc, #332] @ 40c960 <__cxa_atexit@plt+0x40057c> │ │ │ │ + bmi 40c8cc <__cxa_atexit@plt+0x4004e8> │ │ │ │ + beq 40c8e8 <__cxa_atexit@plt+0x400504> │ │ │ │ + ldr r2, [pc, #332] @ 40c9b4 <__cxa_atexit@plt+0x4005d0> │ │ │ │ + ldr r1, [pc, #332] @ 40c9b8 <__cxa_atexit@plt+0x4005d4> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 40c938 <__cxa_atexit@plt+0x400554> │ │ │ │ + bhi 40c990 <__cxa_atexit@plt+0x4005ac> │ │ │ │ mov r1, r5 │ │ │ │ tst r7, #1 │ │ │ │ str r9, [r1, #-12]! │ │ │ │ str r7, [r1, #4] │ │ │ │ - bne 40c8b8 <__cxa_atexit@plt+0x4004d4> │ │ │ │ - ldr r3, [pc, #276] @ 40c970 <__cxa_atexit@plt+0x40058c> │ │ │ │ + bne 40c910 <__cxa_atexit@plt+0x40052c> │ │ │ │ + ldr r3, [pc, #276] @ 40c9c8 <__cxa_atexit@plt+0x4005e4> │ │ │ │ lsr r2, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #260] @ 40c980 <__cxa_atexit@plt+0x40059c> │ │ │ │ - ldr r0, [pc, #260] @ 40c984 <__cxa_atexit@plt+0x4005a0> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #260] @ 40c9d8 <__cxa_atexit@plt+0x4005f4> │ │ │ │ + ldr r0, [pc, #260] @ 40c9dc <__cxa_atexit@plt+0x4005f8> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #224] @ 40c978 <__cxa_atexit@plt+0x400594> │ │ │ │ - ldr r6, [pc, #224] @ 40c97c <__cxa_atexit@plt+0x400598> │ │ │ │ + ldr r7, [pc, #224] @ 40c9d0 <__cxa_atexit@plt+0x4005ec> │ │ │ │ + ldr r6, [pc, #224] @ 40c9d4 <__cxa_atexit@plt+0x4005f0> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 40c8dc <__cxa_atexit@plt+0x4004f8> │ │ │ │ + bne 40c934 <__cxa_atexit@plt+0x400550> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 40c8fc <__cxa_atexit@plt+0x400518> │ │ │ │ - ldr r7, [pc, #148] @ 40c96c <__cxa_atexit@plt+0x400588> │ │ │ │ + bne 40c954 <__cxa_atexit@plt+0x400570> │ │ │ │ + ldr r7, [pc, #148] @ 40c9c4 <__cxa_atexit@plt+0x4005e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40c90c <__cxa_atexit@plt+0x400528> │ │ │ │ - ldr r3, [pc, #164] @ 40c988 <__cxa_atexit@plt+0x4005a4> │ │ │ │ + b 40c964 <__cxa_atexit@plt+0x400580> │ │ │ │ + ldr r3, [pc, #164] @ 40c9e0 <__cxa_atexit@plt+0x4005fc> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 40c91c <__cxa_atexit@plt+0x400538> │ │ │ │ - ldr r7, [pc, #88] @ 40c964 <__cxa_atexit@plt+0x400580> │ │ │ │ + beq 40c974 <__cxa_atexit@plt+0x400590> │ │ │ │ + ldr r7, [pc, #88] @ 40c9bc <__cxa_atexit@plt+0x4005d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #68] @ 40c968 <__cxa_atexit@plt+0x400584> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #68] @ 40c9c0 <__cxa_atexit@plt+0x4005dc> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldr r2, [pc, #52] @ 40c974 <__cxa_atexit@plt+0x400590> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldr r2, [pc, #52] @ 40c9cc <__cxa_atexit@plt+0x4005e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - ldrteq r0, [r6], #-3832 @ 0xfffff108 │ │ │ │ + ldrteq r0, [r6], #-3744 @ 0xfffff160 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - ldrteq r0, [r6], #-3348 @ 0xfffff2ec │ │ │ │ + ldrteq r0, [r6], #-3260 @ 0xfffff344 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xffff5a1c │ │ │ │ - mvnseq r5, #240, 12 @ 0xf000000 │ │ │ │ + mvnseq r5, #152, 12 @ 0x9800000 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvnseq r5, #80, 14 @ 0x1400000 │ │ │ │ - mvnseq r5, #96, 14 @ 0x1800000 │ │ │ │ - mvnseq r5, #88, 14 @ 0x1600000 │ │ │ │ + mvnseq r5, #248, 12 @ 0xf800000 │ │ │ │ + mvnseq r5, #8, 14 @ 0x200000 │ │ │ │ + mvnseq r5, #0, 14 │ │ │ │ @ instruction: 0xffff5a04 │ │ │ │ - mvnseq r5, #208, 30 @ 0x340 │ │ │ │ + mvnseq r5, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 40c9c4 <__cxa_atexit@plt+0x4005e0> │ │ │ │ + beq 40ca1c <__cxa_atexit@plt+0x400638> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ - bcs 40c9c4 <__cxa_atexit@plt+0x4005e0> │ │ │ │ + bcs 40ca1c <__cxa_atexit@plt+0x400638> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 40c9d8 <__cxa_atexit@plt+0x4005f4> │ │ │ │ + ldr r3, [pc, #12] @ 40ca30 <__cxa_atexit@plt+0x40064c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - mvnseq r5, #128, 30 @ 0x200 │ │ │ │ + mvnseq r5, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 40ca04 <__cxa_atexit@plt+0x400620> │ │ │ │ - ldr r3, [pc, #60] @ 40ca3c <__cxa_atexit@plt+0x400658> │ │ │ │ + bne 40ca5c <__cxa_atexit@plt+0x400678> │ │ │ │ + ldr r3, [pc, #60] @ 40ca94 <__cxa_atexit@plt+0x4006b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 40ca18 <__cxa_atexit@plt+0x400634> │ │ │ │ + b 40ca70 <__cxa_atexit@plt+0x40068c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 40ca24 <__cxa_atexit@plt+0x400640> │ │ │ │ - ldr r3, [pc, #28] @ 40ca34 <__cxa_atexit@plt+0x400650> │ │ │ │ + beq 40ca7c <__cxa_atexit@plt+0x400698> │ │ │ │ + ldr r3, [pc, #28] @ 40ca8c <__cxa_atexit@plt+0x4006a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40ca38 <__cxa_atexit@plt+0x400654> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40ca90 <__cxa_atexit@plt+0x4006ac> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrteq r0, [r6], #-3084 @ 0xfffff3f4 │ │ │ │ + ldrteq r0, [r6], #-2996 @ 0xfffff44c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq r5, #28, 30 @ 0x70 │ │ │ │ + mvnseq r5, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 40cac0 <__cxa_atexit@plt+0x4006dc> │ │ │ │ + ldr r7, [pc, #104] @ 40cb18 <__cxa_atexit@plt+0x400734> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40cab0 <__cxa_atexit@plt+0x4006cc> │ │ │ │ + bhi 40cb08 <__cxa_atexit@plt+0x400724> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 40ca98 <__cxa_atexit@plt+0x4006b4> │ │ │ │ + beq 40caf0 <__cxa_atexit@plt+0x40070c> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 40ca98 <__cxa_atexit@plt+0x4006b4> │ │ │ │ + bcs 40caf0 <__cxa_atexit@plt+0x40070c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 40cac8 <__cxa_atexit@plt+0x4006e4> │ │ │ │ + ldr r7, [pc, #40] @ 40cb20 <__cxa_atexit@plt+0x40073c> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 40cac4 <__cxa_atexit@plt+0x4006e0> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 40cb1c <__cxa_atexit@plt+0x400738> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq r5, #248, 30 @ 0x3e0 │ │ │ │ + mvnseq r5, #160, 30 @ 0x280 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r5, #120, 28 @ 0x780 │ │ │ │ + mvnseq r5, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 40cb64 <__cxa_atexit@plt+0x400780> │ │ │ │ + ldr r7, [pc, #104] @ 40cbbc <__cxa_atexit@plt+0x4007d8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40cb54 <__cxa_atexit@plt+0x400770> │ │ │ │ + bhi 40cbac <__cxa_atexit@plt+0x4007c8> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 40cb3c <__cxa_atexit@plt+0x400758> │ │ │ │ + beq 40cb94 <__cxa_atexit@plt+0x4007b0> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 40cb3c <__cxa_atexit@plt+0x400758> │ │ │ │ + bcs 40cb94 <__cxa_atexit@plt+0x4007b0> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 40cb6c <__cxa_atexit@plt+0x400788> │ │ │ │ + ldr r7, [pc, #40] @ 40cbc4 <__cxa_atexit@plt+0x4007e0> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 40cb68 <__cxa_atexit@plt+0x400784> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 40cbc0 <__cxa_atexit@plt+0x4007dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq r5, #84, 30 @ 0x150 │ │ │ │ + mvnseq r5, #252, 28 @ 0xfc0 │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r5, #212, 26 @ 0x3500 │ │ │ │ + mvnseq r5, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40cba8 <__cxa_atexit@plt+0x4007c4> │ │ │ │ + ldr r3, [pc, #12] @ 40cc00 <__cxa_atexit@plt+0x40081c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r5, #176, 26 @ 0x2c00 │ │ │ │ + mvnseq r5, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40cbcc <__cxa_atexit@plt+0x4007e8> │ │ │ │ + ldr r3, [pc, #12] @ 40cc24 <__cxa_atexit@plt+0x400840> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r5, #140, 26 @ 0x2300 │ │ │ │ + mvnseq r5, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40cc2c <__cxa_atexit@plt+0x400848> │ │ │ │ + bcc 40cc84 <__cxa_atexit@plt+0x4008a0> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 40cc38 <__cxa_atexit@plt+0x400854> │ │ │ │ + ldr r0, [pc, #60] @ 40cc90 <__cxa_atexit@plt+0x4008ac> │ │ │ │ mvn r2, #1 │ │ │ │ add r2, r2, r7, lsl #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ str r0, [r3, #4] │ │ │ │ ldr r1, [r1, #8] │ │ │ │ - ldr r0, [pc, #36] @ 40cc3c <__cxa_atexit@plt+0x400858> │ │ │ │ + ldr r0, [pc, #36] @ 40cc94 <__cxa_atexit@plt+0x4008b0> │ │ │ │ str r2, [r5] │ │ │ │ sub r8, r6, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldrteq r0, [r6], #-1444 @ 0xfffffa5c │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldrteq r0, [r6], #-1356 @ 0xfffffab4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r5, #28, 26 @ 0x700 │ │ │ │ + mvnseq r5, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r0, r6, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 40cc8c <__cxa_atexit@plt+0x4008a8> │ │ │ │ - ldr r3, [pc, #48] @ 40cc98 <__cxa_atexit@plt+0x4008b4> │ │ │ │ - ldr r2, [pc, #48] @ 40cc9c <__cxa_atexit@plt+0x4008b8> │ │ │ │ + bcc 40cce4 <__cxa_atexit@plt+0x400900> │ │ │ │ + ldr r3, [pc, #48] @ 40ccf0 <__cxa_atexit@plt+0x40090c> │ │ │ │ + ldr r2, [pc, #48] @ 40ccf4 <__cxa_atexit@plt+0x400910> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff6bc │ │ │ │ - mvnseq r5, #188, 24 @ 0xbc00 │ │ │ │ + mvnseq r5, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 40ccf8 <__cxa_atexit@plt+0x400914> │ │ │ │ + bcc 40cd50 <__cxa_atexit@plt+0x40096c> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r0, [pc, #44] @ 40cd04 <__cxa_atexit@plt+0x400920> │ │ │ │ + ldr r0, [pc, #44] @ 40cd5c <__cxa_atexit@plt+0x400978> │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ - ldr r1, [pc, #40] @ 40cd08 <__cxa_atexit@plt+0x400924> │ │ │ │ + ldr r1, [pc, #40] @ 40cd60 <__cxa_atexit@plt+0x40097c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stm r5, {r1, r3, r7} │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffff69c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq r5, #80, 24 @ 0x5000 │ │ │ │ + mvnseq r5, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40cd54 <__cxa_atexit@plt+0x400970> │ │ │ │ - ldr r2, [pc, #44] @ 40cd60 <__cxa_atexit@plt+0x40097c> │ │ │ │ - ldr r1, [pc, #44] @ 40cd64 <__cxa_atexit@plt+0x400980> │ │ │ │ + bcc 40cdac <__cxa_atexit@plt+0x4009c8> │ │ │ │ + ldr r2, [pc, #44] @ 40cdb8 <__cxa_atexit@plt+0x4009d4> │ │ │ │ + ldr r1, [pc, #44] @ 40cdbc <__cxa_atexit@plt+0x4009d8> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r0, [r6], #-1128 @ 0xfffffb98 │ │ │ │ - mvnseq r5, #244, 22 @ 0x3d000 │ │ │ │ + ldrteq r0, [r6], #-1040 @ 0xfffffbf0 │ │ │ │ + mvnseq r5, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 40cd8c <__cxa_atexit@plt+0x4009a8> │ │ │ │ + ldr r3, [pc, #16] @ 40cde4 <__cxa_atexit@plt+0x400a00> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef288 <__cxa_atexit@plt+0x7e2ea4> │ │ │ │ + b 7d64d0 <__cxa_atexit@plt+0x7ca0ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r5, #204, 22 @ 0x33000 │ │ │ │ + mvnseq r5, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 40cdbc <__cxa_atexit@plt+0x4009d8> │ │ │ │ + beq 40ce14 <__cxa_atexit@plt+0x400a30> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 40cdd0 <__cxa_atexit@plt+0x4009ec> │ │ │ │ - ldr r3, [pc, #28] @ 40cde0 <__cxa_atexit@plt+0x4009fc> │ │ │ │ + beq 40ce28 <__cxa_atexit@plt+0x400a44> │ │ │ │ + ldr r3, [pc, #28] @ 40ce38 <__cxa_atexit@plt+0x400a54> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40cde4 <__cxa_atexit@plt+0x400a00> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40ce3c <__cxa_atexit@plt+0x400a58> │ │ │ │ add r5, r3, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq r0, [r6], #-2144 @ 0xfffff7a0 │ │ │ │ - mvnseq r5, #116, 22 @ 0x1d000 │ │ │ │ + ldrteq r0, [r6], #-2056 @ 0xfffff7f8 │ │ │ │ + mvnseq r5, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40ce08 <__cxa_atexit@plt+0x400a24> │ │ │ │ + ldr r3, [pc, #12] @ 40ce60 <__cxa_atexit@plt+0x400a7c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r5, #80, 22 @ 0x14000 │ │ │ │ + mvnseq r5, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40ce2c <__cxa_atexit@plt+0x400a48> │ │ │ │ + ldr r3, [pc, #12] @ 40ce84 <__cxa_atexit@plt+0x400aa0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r5, #44, 22 @ 0xb000 │ │ │ │ + mvnseq r5, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40cf80 <__cxa_atexit@plt+0x400b9c> │ │ │ │ + bcc 40cfd8 <__cxa_atexit@plt+0x400bf4> │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 40cec8 <__cxa_atexit@plt+0x400ae4> │ │ │ │ - beq 40cee4 <__cxa_atexit@plt+0x400b00> │ │ │ │ - ldr r2, [pc, #332] @ 40cfb0 <__cxa_atexit@plt+0x400bcc> │ │ │ │ - ldr r1, [pc, #332] @ 40cfb4 <__cxa_atexit@plt+0x400bd0> │ │ │ │ + bmi 40cf20 <__cxa_atexit@plt+0x400b3c> │ │ │ │ + beq 40cf3c <__cxa_atexit@plt+0x400b58> │ │ │ │ + ldr r2, [pc, #332] @ 40d008 <__cxa_atexit@plt+0x400c24> │ │ │ │ + ldr r1, [pc, #332] @ 40d00c <__cxa_atexit@plt+0x400c28> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 40cf8c <__cxa_atexit@plt+0x400ba8> │ │ │ │ + bhi 40cfe4 <__cxa_atexit@plt+0x400c00> │ │ │ │ mov r1, r5 │ │ │ │ tst r7, #1 │ │ │ │ str r9, [r1, #-12]! │ │ │ │ str r7, [r1, #4] │ │ │ │ - bne 40cf0c <__cxa_atexit@plt+0x400b28> │ │ │ │ - ldr r3, [pc, #276] @ 40cfc4 <__cxa_atexit@plt+0x400be0> │ │ │ │ + bne 40cf64 <__cxa_atexit@plt+0x400b80> │ │ │ │ + ldr r3, [pc, #276] @ 40d01c <__cxa_atexit@plt+0x400c38> │ │ │ │ lsr r2, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #260] @ 40cfd4 <__cxa_atexit@plt+0x400bf0> │ │ │ │ - ldr r0, [pc, #260] @ 40cfd8 <__cxa_atexit@plt+0x400bf4> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #260] @ 40d02c <__cxa_atexit@plt+0x400c48> │ │ │ │ + ldr r0, [pc, #260] @ 40d030 <__cxa_atexit@plt+0x400c4c> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #224] @ 40cfcc <__cxa_atexit@plt+0x400be8> │ │ │ │ - ldr r6, [pc, #224] @ 40cfd0 <__cxa_atexit@plt+0x400bec> │ │ │ │ + ldr r7, [pc, #224] @ 40d024 <__cxa_atexit@plt+0x400c40> │ │ │ │ + ldr r6, [pc, #224] @ 40d028 <__cxa_atexit@plt+0x400c44> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 40cf30 <__cxa_atexit@plt+0x400b4c> │ │ │ │ + bne 40cf88 <__cxa_atexit@plt+0x400ba4> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 40cf50 <__cxa_atexit@plt+0x400b6c> │ │ │ │ - ldr r7, [pc, #148] @ 40cfc0 <__cxa_atexit@plt+0x400bdc> │ │ │ │ + bne 40cfa8 <__cxa_atexit@plt+0x400bc4> │ │ │ │ + ldr r7, [pc, #148] @ 40d018 <__cxa_atexit@plt+0x400c34> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40cf60 <__cxa_atexit@plt+0x400b7c> │ │ │ │ - ldr r3, [pc, #164] @ 40cfdc <__cxa_atexit@plt+0x400bf8> │ │ │ │ + b 40cfb8 <__cxa_atexit@plt+0x400bd4> │ │ │ │ + ldr r3, [pc, #164] @ 40d034 <__cxa_atexit@plt+0x400c50> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 40cf70 <__cxa_atexit@plt+0x400b8c> │ │ │ │ - ldr r7, [pc, #88] @ 40cfb8 <__cxa_atexit@plt+0x400bd4> │ │ │ │ + beq 40cfc8 <__cxa_atexit@plt+0x400be4> │ │ │ │ + ldr r7, [pc, #88] @ 40d010 <__cxa_atexit@plt+0x400c2c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #68] @ 40cfbc <__cxa_atexit@plt+0x400bd8> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #68] @ 40d014 <__cxa_atexit@plt+0x400c30> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldr r2, [pc, #52] @ 40cfc8 <__cxa_atexit@plt+0x400be4> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldr r2, [pc, #52] @ 40d020 <__cxa_atexit@plt+0x400c3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - ldrteq r0, [r6], #-2212 @ 0xfffff75c │ │ │ │ + ldrteq r0, [r6], #-2124 @ 0xfffff7b4 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - ldrteq r0, [r6], #-1728 @ 0xfffff940 │ │ │ │ + ldrteq r0, [r6], #-1640 @ 0xfffff998 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xffff53c8 │ │ │ │ - mvnseq r5, #156 @ 0x9c │ │ │ │ + mvnseq r5, #68 @ 0x44 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvnseq r5, #252 @ 0xfc │ │ │ │ - mvnseq r5, #12, 2 │ │ │ │ - mvnseq r5, #4, 2 │ │ │ │ + mvnseq r5, #164 @ 0xa4 │ │ │ │ + mvnseq r5, #180 @ 0xb4 │ │ │ │ + mvnseq r5, #172 @ 0xac │ │ │ │ @ instruction: 0xffff53b0 │ │ │ │ - mvnseq r5, #124, 18 @ 0x1f0000 │ │ │ │ + mvnseq r5, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 40d018 <__cxa_atexit@plt+0x400c34> │ │ │ │ + beq 40d070 <__cxa_atexit@plt+0x400c8c> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ - bcs 40d018 <__cxa_atexit@plt+0x400c34> │ │ │ │ + bcs 40d070 <__cxa_atexit@plt+0x400c8c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 40d02c <__cxa_atexit@plt+0x400c48> │ │ │ │ + ldr r3, [pc, #12] @ 40d084 <__cxa_atexit@plt+0x400ca0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ - mvnseq r5, #44, 18 @ 0xb0000 │ │ │ │ + mvnseq r5, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 40d058 <__cxa_atexit@plt+0x400c74> │ │ │ │ - ldr r3, [pc, #60] @ 40d090 <__cxa_atexit@plt+0x400cac> │ │ │ │ + bne 40d0b0 <__cxa_atexit@plt+0x400ccc> │ │ │ │ + ldr r3, [pc, #60] @ 40d0e8 <__cxa_atexit@plt+0x400d04> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 40d06c <__cxa_atexit@plt+0x400c88> │ │ │ │ + b 40d0c4 <__cxa_atexit@plt+0x400ce0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 40d078 <__cxa_atexit@plt+0x400c94> │ │ │ │ - ldr r3, [pc, #28] @ 40d088 <__cxa_atexit@plt+0x400ca4> │ │ │ │ + beq 40d0d0 <__cxa_atexit@plt+0x400cec> │ │ │ │ + ldr r3, [pc, #28] @ 40d0e0 <__cxa_atexit@plt+0x400cfc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40d08c <__cxa_atexit@plt+0x400ca8> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40d0e4 <__cxa_atexit@plt+0x400d00> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrteq r0, [r6], #-1464 @ 0xfffffa48 │ │ │ │ + ldrteq r0, [r6], #-1376 @ 0xfffffaa0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq r5, #200, 16 @ 0xc80000 │ │ │ │ + mvnseq r5, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 40d114 <__cxa_atexit@plt+0x400d30> │ │ │ │ + ldr r7, [pc, #104] @ 40d16c <__cxa_atexit@plt+0x400d88> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40d104 <__cxa_atexit@plt+0x400d20> │ │ │ │ + bhi 40d15c <__cxa_atexit@plt+0x400d78> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 40d0ec <__cxa_atexit@plt+0x400d08> │ │ │ │ + beq 40d144 <__cxa_atexit@plt+0x400d60> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 40d0ec <__cxa_atexit@plt+0x400d08> │ │ │ │ + bcs 40d144 <__cxa_atexit@plt+0x400d60> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 40d11c <__cxa_atexit@plt+0x400d38> │ │ │ │ + ldr r7, [pc, #40] @ 40d174 <__cxa_atexit@plt+0x400d90> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 40d118 <__cxa_atexit@plt+0x400d34> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 40d170 <__cxa_atexit@plt+0x400d8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq r5, #164, 18 @ 0x290000 │ │ │ │ + mvnseq r5, #76, 18 @ 0x130000 │ │ │ │ @ instruction: 0xfffff38c │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r5, #36, 16 @ 0x240000 │ │ │ │ + mvnseq r5, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 40d1b8 <__cxa_atexit@plt+0x400dd4> │ │ │ │ + ldr r7, [pc, #104] @ 40d210 <__cxa_atexit@plt+0x400e2c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40d1a8 <__cxa_atexit@plt+0x400dc4> │ │ │ │ + bhi 40d200 <__cxa_atexit@plt+0x400e1c> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 40d190 <__cxa_atexit@plt+0x400dac> │ │ │ │ + beq 40d1e8 <__cxa_atexit@plt+0x400e04> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 40d190 <__cxa_atexit@plt+0x400dac> │ │ │ │ + bcs 40d1e8 <__cxa_atexit@plt+0x400e04> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 40d1c0 <__cxa_atexit@plt+0x400ddc> │ │ │ │ + ldr r7, [pc, #40] @ 40d218 <__cxa_atexit@plt+0x400e34> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 40d1bc <__cxa_atexit@plt+0x400dd8> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 40d214 <__cxa_atexit@plt+0x400e30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq r5, #0, 18 │ │ │ │ + mvnseq r5, #168, 16 @ 0xa80000 │ │ │ │ @ instruction: 0xfffff2e8 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r5, #116, 14 @ 0x1d00000 │ │ │ │ + mvnseq r5, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40d214 <__cxa_atexit@plt+0x400e30> │ │ │ │ + bcc 40d26c <__cxa_atexit@plt+0x400e88> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 40d224 <__cxa_atexit@plt+0x400e40> │ │ │ │ + ldr r1, [pc, #28] @ 40d27c <__cxa_atexit@plt+0x400e98> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [r5], #-3996 @ 0xfffff064 @ │ │ │ │ - mvnseq r5, #40, 14 @ 0xa00000 │ │ │ │ + ldrteq pc, [r5], #-3908 @ 0xfffff0bc @ │ │ │ │ + mvnseq r5, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40d260 <__cxa_atexit@plt+0x400e7c> │ │ │ │ + bcc 40d2b8 <__cxa_atexit@plt+0x400ed4> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 40d270 <__cxa_atexit@plt+0x400e8c> │ │ │ │ + ldr r1, [pc, #28] @ 40d2c8 <__cxa_atexit@plt+0x400ee4> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [r5], #-3920 @ 0xfffff0b0 @ │ │ │ │ - mvnseq r5, #220, 12 @ 0xdc00000 │ │ │ │ + ldrteq pc, [r5], #-3832 @ 0xfffff108 @ │ │ │ │ + mvnseq r5, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40d2ac <__cxa_atexit@plt+0x400ec8> │ │ │ │ + bcc 40d304 <__cxa_atexit@plt+0x400f20> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 40d2bc <__cxa_atexit@plt+0x400ed8> │ │ │ │ + ldr r1, [pc, #28] @ 40d314 <__cxa_atexit@plt+0x400f30> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [r5], #-3844 @ 0xfffff0fc @ │ │ │ │ - mvnseq r5, #152, 12 @ 0x9800000 │ │ │ │ + ldrteq pc, [r5], #-3756 @ 0xfffff154 @ │ │ │ │ + mvnseq r5, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40d318 <__cxa_atexit@plt+0x400f34> │ │ │ │ + bhi 40d370 <__cxa_atexit@plt+0x400f8c> │ │ │ │ and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 40d304 <__cxa_atexit@plt+0x400f20> │ │ │ │ + beq 40d35c <__cxa_atexit@plt+0x400f78> │ │ │ │ ldr r3, [sl, #3] │ │ │ │ cmp r3, r9 │ │ │ │ - bcs 40d304 <__cxa_atexit@plt+0x400f20> │ │ │ │ + bcs 40d35c <__cxa_atexit@plt+0x400f78> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 40d32c <__cxa_atexit@plt+0x400f48> │ │ │ │ + ldr r3, [pc, #32] @ 40d384 <__cxa_atexit@plt+0x400fa0> │ │ │ │ mov r8, sl │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #8] @ 40d328 <__cxa_atexit@plt+0x400f44> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #8] @ 40d380 <__cxa_atexit@plt+0x400f9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r5, #152, 14 @ 0x2600000 │ │ │ │ + mvnseq r5, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r5, #44, 12 @ 0x2c00000 │ │ │ │ + mvnseq r5, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40d37c <__cxa_atexit@plt+0x400f98> │ │ │ │ - ldr r2, [pc, #48] @ 40d388 <__cxa_atexit@plt+0x400fa4> │ │ │ │ - ldr r1, [pc, #48] @ 40d38c <__cxa_atexit@plt+0x400fa8> │ │ │ │ + bcc 40d3d4 <__cxa_atexit@plt+0x400ff0> │ │ │ │ + ldr r2, [pc, #48] @ 40d3e0 <__cxa_atexit@plt+0x400ffc> │ │ │ │ + ldr r1, [pc, #48] @ 40d3e4 <__cxa_atexit@plt+0x401000> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ stmda r5, {r7, r8} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrteq r0, [r6], #-944 @ 0xfffffc50 │ │ │ │ - mvnseq r5, #204, 10 @ 0x33000000 │ │ │ │ + ldrteq r0, [r6], #-856 @ 0xfffffca8 │ │ │ │ + mvnseq r5, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub r3, r0, r7 │ │ │ │ cmp r3, r7 │ │ │ │ - bge 40d3b8 <__cxa_atexit@plt+0x400fd4> │ │ │ │ + bge 40d410 <__cxa_atexit@plt+0x40102c> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ - bcs 40d408 <__cxa_atexit@plt+0x401024> │ │ │ │ + bcs 40d460 <__cxa_atexit@plt+0x40107c> │ │ │ │ mvn r1, #3 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r1, r1, r2, lsl #1 │ │ │ │ add r3, r3, #8 │ │ │ │ ldr lr, [r3, r1, lsl #2] │ │ │ │ cmp lr, #1 │ │ │ │ - bne 40d42c <__cxa_atexit@plt+0x401048> │ │ │ │ + bne 40d484 <__cxa_atexit@plt+0x4010a0> │ │ │ │ add r7, r3, r2, lsl #3 │ │ │ │ ldr r1, [r7, #-12] │ │ │ │ cmn r1, #1 │ │ │ │ - beq 40d474 <__cxa_atexit@plt+0x401090> │ │ │ │ + beq 40d4cc <__cxa_atexit@plt+0x4010e8> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 40d48c <__cxa_atexit@plt+0x4010a8> │ │ │ │ - ldr r7, [pc, #208] @ 40d4d0 <__cxa_atexit@plt+0x4010ec> │ │ │ │ + bne 40d4e4 <__cxa_atexit@plt+0x401100> │ │ │ │ + ldr r7, [pc, #208] @ 40d528 <__cxa_atexit@plt+0x401144> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ sub r9, r7, #4 │ │ │ │ cmn r9, #1 │ │ │ │ - ble 40d47c <__cxa_atexit@plt+0x401098> │ │ │ │ - ldr r3, [pc, #172] @ 40d4c8 <__cxa_atexit@plt+0x4010e4> │ │ │ │ + ble 40d4d4 <__cxa_atexit@plt+0x4010f0> │ │ │ │ + ldr r3, [pc, #172] @ 40d520 <__cxa_atexit@plt+0x40113c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r9, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef270 <__cxa_atexit@plt+0x7e2e8c> │ │ │ │ + b 7d64b8 <__cxa_atexit@plt+0x7ca0d4> │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 40d4a8 <__cxa_atexit@plt+0x4010c4> │ │ │ │ - ldr r1, [pc, #144] @ 40d4d8 <__cxa_atexit@plt+0x4010f4> │ │ │ │ - ldr r3, [pc, #144] @ 40d4dc <__cxa_atexit@plt+0x4010f8> │ │ │ │ + bcc 40d500 <__cxa_atexit@plt+0x40111c> │ │ │ │ + ldr r1, [pc, #144] @ 40d530 <__cxa_atexit@plt+0x40114c> │ │ │ │ + ldr r3, [pc, #144] @ 40d534 <__cxa_atexit@plt+0x401150> │ │ │ │ sub r8, r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #4]! │ │ │ │ stm r5, {r1, r6} │ │ │ │ - ldr r1, [pc, #124] @ 40d4e0 <__cxa_atexit@plt+0x4010fc> │ │ │ │ + ldr r1, [pc, #124] @ 40d538 <__cxa_atexit@plt+0x401154> │ │ │ │ add r3, r6, #8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r3, {r0, r1, lr} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ - bne 40d49c <__cxa_atexit@plt+0x4010b8> │ │ │ │ - ldr r7, [pc, #80] @ 40d4d4 <__cxa_atexit@plt+0x4010f0> │ │ │ │ + bne 40d4f4 <__cxa_atexit@plt+0x401110> │ │ │ │ + ldr r7, [pc, #80] @ 40d52c <__cxa_atexit@plt+0x401148> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - bl 7ef278 <__cxa_atexit@plt+0x7e2e94> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + bl 7d64c0 <__cxa_atexit@plt+0x7ca0dc> │ │ │ │ ldr r1, [r5, #24]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #28] @ 40d4cc <__cxa_atexit@plt+0x4010e8> │ │ │ │ + ldr r0, [pc, #28] @ 40d524 <__cxa_atexit@plt+0x401140> │ │ │ │ mov r6, r2 │ │ │ │ mov r7, lr │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, lsr #12 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r0, [r6], #-568 @ 0xfffffdc8 │ │ │ │ - ldrteq r0, [r6], #-668 @ 0xfffffd64 │ │ │ │ + ldrteq r0, [r6], #-480 @ 0xfffffe20 │ │ │ │ + ldrteq r0, [r6], #-580 @ 0xfffffdbc │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - ldrteq pc, [r5], #-3388 @ 0xfffff2c4 @ │ │ │ │ - mvnseq r5, #120, 8 @ 0x78000000 │ │ │ │ + ldrteq pc, [r5], #-3300 @ 0xfffff31c @ │ │ │ │ + mvnseq r5, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40d538 <__cxa_atexit@plt+0x401154> │ │ │ │ - ldr r2, [pc, #68] @ 40d550 <__cxa_atexit@plt+0x40116c> │ │ │ │ - ldr r1, [pc, #68] @ 40d554 <__cxa_atexit@plt+0x401170> │ │ │ │ + bcc 40d590 <__cxa_atexit@plt+0x4011ac> │ │ │ │ + ldr r2, [pc, #68] @ 40d5a8 <__cxa_atexit@plt+0x4011c4> │ │ │ │ + ldr r1, [pc, #68] @ 40d5ac <__cxa_atexit@plt+0x4011c8> │ │ │ │ ldr r0, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ stm r5, {r2, r3} │ │ │ │ - ldr r2, [pc, #48] @ 40d558 <__cxa_atexit@plt+0x401174> │ │ │ │ + ldr r2, [pc, #48] @ 40d5b0 <__cxa_atexit@plt+0x4011cc> │ │ │ │ sub r8, r6, #3 │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ - ldr r3, [pc, #28] @ 40d55c <__cxa_atexit@plt+0x401178> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ + ldr r3, [pc, #28] @ 40d5b4 <__cxa_atexit@plt+0x4011d0> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - ldrteq pc, [r5], #-3192 @ 0xfffff388 @ │ │ │ │ + ldrteq pc, [r5], #-3104 @ 0xfffff3e0 @ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - mvnseq r5, #252, 6 @ 0xf0000003 │ │ │ │ + mvnseq r5, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 40d584 <__cxa_atexit@plt+0x4011a0> │ │ │ │ + ldr r3, [pc, #16] @ 40d5dc <__cxa_atexit@plt+0x4011f8> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r5, #212, 6 @ 0x50000003 │ │ │ │ + mvnseq r5, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40d5dc <__cxa_atexit@plt+0x4011f8> │ │ │ │ + bcc 40d634 <__cxa_atexit@plt+0x401250> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ - ldr r0, [pc, #48] @ 40d5e8 <__cxa_atexit@plt+0x401204> │ │ │ │ + ldr r0, [pc, #48] @ 40d640 <__cxa_atexit@plt+0x40125c> │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ - ldr r1, [pc, #44] @ 40d5ec <__cxa_atexit@plt+0x401208> │ │ │ │ + ldr r1, [pc, #44] @ 40d644 <__cxa_atexit@plt+0x401260> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm r5, {r0, r7} │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq pc, [r5], #-3040 @ 0xfffff420 @ │ │ │ │ - mvnseq r5, #108, 6 @ 0xb0000001 │ │ │ │ + ldrteq pc, [r5], #-2952 @ 0xfffff478 @ │ │ │ │ + mvnseq r5, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 40d61c <__cxa_atexit@plt+0x401238> │ │ │ │ + beq 40d674 <__cxa_atexit@plt+0x401290> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 40d630 <__cxa_atexit@plt+0x40124c> │ │ │ │ - ldr r3, [pc, #28] @ 40d640 <__cxa_atexit@plt+0x40125c> │ │ │ │ + beq 40d688 <__cxa_atexit@plt+0x4012a4> │ │ │ │ + ldr r3, [pc, #28] @ 40d698 <__cxa_atexit@plt+0x4012b4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40d644 <__cxa_atexit@plt+0x401260> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40d69c <__cxa_atexit@plt+0x4012b8> │ │ │ │ add r5, r3, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq r0, [r6], #-0 │ │ │ │ - mvnseq r5, #20, 6 @ 0x50000000 │ │ │ │ + ldrteq pc, [r5], #-4008 @ 0xfffff058 @ │ │ │ │ + mvnseq r5, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40d668 <__cxa_atexit@plt+0x401284> │ │ │ │ + ldr r3, [pc, #12] @ 40d6c0 <__cxa_atexit@plt+0x4012dc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r5, #240, 4 │ │ │ │ + mvnseq r5, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40d68c <__cxa_atexit@plt+0x4012a8> │ │ │ │ + ldr r3, [pc, #12] @ 40d6e4 <__cxa_atexit@plt+0x401300> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r5, #204, 4 @ 0xc000000c │ │ │ │ + mvnseq r5, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40d7e0 <__cxa_atexit@plt+0x4013fc> │ │ │ │ + bcc 40d838 <__cxa_atexit@plt+0x401454> │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 40d728 <__cxa_atexit@plt+0x401344> │ │ │ │ - beq 40d744 <__cxa_atexit@plt+0x401360> │ │ │ │ - ldr r2, [pc, #332] @ 40d810 <__cxa_atexit@plt+0x40142c> │ │ │ │ - ldr r1, [pc, #332] @ 40d814 <__cxa_atexit@plt+0x401430> │ │ │ │ + bmi 40d780 <__cxa_atexit@plt+0x40139c> │ │ │ │ + beq 40d79c <__cxa_atexit@plt+0x4013b8> │ │ │ │ + ldr r2, [pc, #332] @ 40d868 <__cxa_atexit@plt+0x401484> │ │ │ │ + ldr r1, [pc, #332] @ 40d86c <__cxa_atexit@plt+0x401488> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 40d7ec <__cxa_atexit@plt+0x401408> │ │ │ │ + bhi 40d844 <__cxa_atexit@plt+0x401460> │ │ │ │ mov r1, r5 │ │ │ │ tst r7, #1 │ │ │ │ str r9, [r1, #-12]! │ │ │ │ str r7, [r1, #4] │ │ │ │ - bne 40d76c <__cxa_atexit@plt+0x401388> │ │ │ │ - ldr r3, [pc, #276] @ 40d824 <__cxa_atexit@plt+0x401440> │ │ │ │ + bne 40d7c4 <__cxa_atexit@plt+0x4013e0> │ │ │ │ + ldr r3, [pc, #276] @ 40d87c <__cxa_atexit@plt+0x401498> │ │ │ │ lsr r2, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #260] @ 40d834 <__cxa_atexit@plt+0x401450> │ │ │ │ - ldr r0, [pc, #260] @ 40d838 <__cxa_atexit@plt+0x401454> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #260] @ 40d88c <__cxa_atexit@plt+0x4014a8> │ │ │ │ + ldr r0, [pc, #260] @ 40d890 <__cxa_atexit@plt+0x4014ac> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #224] @ 40d82c <__cxa_atexit@plt+0x401448> │ │ │ │ - ldr r6, [pc, #224] @ 40d830 <__cxa_atexit@plt+0x40144c> │ │ │ │ + ldr r7, [pc, #224] @ 40d884 <__cxa_atexit@plt+0x4014a0> │ │ │ │ + ldr r6, [pc, #224] @ 40d888 <__cxa_atexit@plt+0x4014a4> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 40d790 <__cxa_atexit@plt+0x4013ac> │ │ │ │ + bne 40d7e8 <__cxa_atexit@plt+0x401404> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 40d7b0 <__cxa_atexit@plt+0x4013cc> │ │ │ │ - ldr r7, [pc, #148] @ 40d820 <__cxa_atexit@plt+0x40143c> │ │ │ │ + bne 40d808 <__cxa_atexit@plt+0x401424> │ │ │ │ + ldr r7, [pc, #148] @ 40d878 <__cxa_atexit@plt+0x401494> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40d7c0 <__cxa_atexit@plt+0x4013dc> │ │ │ │ - ldr r3, [pc, #164] @ 40d83c <__cxa_atexit@plt+0x401458> │ │ │ │ + b 40d818 <__cxa_atexit@plt+0x401434> │ │ │ │ + ldr r3, [pc, #164] @ 40d894 <__cxa_atexit@plt+0x4014b0> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 40d7d0 <__cxa_atexit@plt+0x4013ec> │ │ │ │ - ldr r7, [pc, #88] @ 40d818 <__cxa_atexit@plt+0x401434> │ │ │ │ + beq 40d828 <__cxa_atexit@plt+0x401444> │ │ │ │ + ldr r7, [pc, #88] @ 40d870 <__cxa_atexit@plt+0x40148c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #68] @ 40d81c <__cxa_atexit@plt+0x401438> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #68] @ 40d874 <__cxa_atexit@plt+0x401490> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldr r2, [pc, #52] @ 40d828 <__cxa_atexit@plt+0x401444> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldr r2, [pc, #52] @ 40d880 <__cxa_atexit@plt+0x40149c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - ldrteq r0, [r6], #-68 @ 0xffffffbc │ │ │ │ + ldrteq pc, [r5], #-4076 @ 0xfffff014 @ │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - ldrteq pc, [r5], #-3680 @ 0xfffff1a0 @ │ │ │ │ + ldrteq pc, [r5], #-3592 @ 0xfffff1f8 @ │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xffff4b68 │ │ │ │ - mvnseq r4, #60, 16 @ 0x3c0000 │ │ │ │ + mvnseq r4, #228, 14 @ 0x3900000 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvnseq r4, #156, 16 @ 0x9c0000 │ │ │ │ - mvnseq r4, #172, 16 @ 0xac0000 │ │ │ │ - mvnseq r4, #164, 16 @ 0xa40000 │ │ │ │ + mvnseq r4, #68, 16 @ 0x440000 │ │ │ │ + mvnseq r4, #84, 16 @ 0x540000 │ │ │ │ + mvnseq r4, #76, 16 @ 0x4c0000 │ │ │ │ @ instruction: 0xffff4b50 │ │ │ │ - mvnseq r5, #28, 2 │ │ │ │ + mvnseq r5, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 40d878 <__cxa_atexit@plt+0x401494> │ │ │ │ + beq 40d8d0 <__cxa_atexit@plt+0x4014ec> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ - bcs 40d878 <__cxa_atexit@plt+0x401494> │ │ │ │ + bcs 40d8d0 <__cxa_atexit@plt+0x4014ec> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 40d88c <__cxa_atexit@plt+0x4014a8> │ │ │ │ + ldr r3, [pc, #12] @ 40d8e4 <__cxa_atexit@plt+0x401500> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - mvnseq r5, #204 @ 0xcc │ │ │ │ + mvnseq r5, #116 @ 0x74 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 40d8b8 <__cxa_atexit@plt+0x4014d4> │ │ │ │ - ldr r3, [pc, #60] @ 40d8f0 <__cxa_atexit@plt+0x40150c> │ │ │ │ + bne 40d910 <__cxa_atexit@plt+0x40152c> │ │ │ │ + ldr r3, [pc, #60] @ 40d948 <__cxa_atexit@plt+0x401564> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 40d8cc <__cxa_atexit@plt+0x4014e8> │ │ │ │ + b 40d924 <__cxa_atexit@plt+0x401540> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 40d8d8 <__cxa_atexit@plt+0x4014f4> │ │ │ │ - ldr r3, [pc, #28] @ 40d8e8 <__cxa_atexit@plt+0x401504> │ │ │ │ + beq 40d930 <__cxa_atexit@plt+0x40154c> │ │ │ │ + ldr r3, [pc, #28] @ 40d940 <__cxa_atexit@plt+0x40155c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40d8ec <__cxa_atexit@plt+0x401508> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40d944 <__cxa_atexit@plt+0x401560> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrteq pc, [r5], #-3416 @ 0xfffff2a8 @ │ │ │ │ + ldrteq pc, [r5], #-3328 @ 0xfffff300 @ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq r5, #104 @ 0x68 │ │ │ │ + mvnseq r5, #16 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 40d974 <__cxa_atexit@plt+0x401590> │ │ │ │ + ldr r7, [pc, #104] @ 40d9cc <__cxa_atexit@plt+0x4015e8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40d964 <__cxa_atexit@plt+0x401580> │ │ │ │ + bhi 40d9bc <__cxa_atexit@plt+0x4015d8> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 40d94c <__cxa_atexit@plt+0x401568> │ │ │ │ + beq 40d9a4 <__cxa_atexit@plt+0x4015c0> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 40d94c <__cxa_atexit@plt+0x401568> │ │ │ │ + bcs 40d9a4 <__cxa_atexit@plt+0x4015c0> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 40d97c <__cxa_atexit@plt+0x401598> │ │ │ │ + ldr r7, [pc, #40] @ 40d9d4 <__cxa_atexit@plt+0x4015f0> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 40d978 <__cxa_atexit@plt+0x401594> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 40d9d0 <__cxa_atexit@plt+0x4015ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq r5, #76, 2 │ │ │ │ + mvnseq r5, #244 @ 0xf4 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r4, #196, 30 @ 0x310 │ │ │ │ + mvnseq r4, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 40da18 <__cxa_atexit@plt+0x401634> │ │ │ │ + ldr r7, [pc, #104] @ 40da70 <__cxa_atexit@plt+0x40168c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40da08 <__cxa_atexit@plt+0x401624> │ │ │ │ + bhi 40da60 <__cxa_atexit@plt+0x40167c> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 40d9f0 <__cxa_atexit@plt+0x40160c> │ │ │ │ + beq 40da48 <__cxa_atexit@plt+0x401664> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 40d9f0 <__cxa_atexit@plt+0x40160c> │ │ │ │ + bcs 40da48 <__cxa_atexit@plt+0x401664> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 40da20 <__cxa_atexit@plt+0x40163c> │ │ │ │ + ldr r7, [pc, #40] @ 40da78 <__cxa_atexit@plt+0x401694> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 40da1c <__cxa_atexit@plt+0x401638> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 40da74 <__cxa_atexit@plt+0x401690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq r5, #168 @ 0xa8 │ │ │ │ + mvnseq r5, #80 @ 0x50 │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r4, #32, 30 @ 0x80 │ │ │ │ + mvnseq r4, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40da5c <__cxa_atexit@plt+0x401678> │ │ │ │ + ldr r3, [pc, #12] @ 40dab4 <__cxa_atexit@plt+0x4016d0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r4, #252, 28 @ 0xfc0 │ │ │ │ + mvnseq r4, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40da80 <__cxa_atexit@plt+0x40169c> │ │ │ │ + ldr r3, [pc, #12] @ 40dad8 <__cxa_atexit@plt+0x4016f4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r4, #216, 28 @ 0xd80 │ │ │ │ + mvnseq r4, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40dae0 <__cxa_atexit@plt+0x4016fc> │ │ │ │ + bcc 40db38 <__cxa_atexit@plt+0x401754> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ - ldr r0, [pc, #60] @ 40daec <__cxa_atexit@plt+0x401708> │ │ │ │ + ldr r0, [pc, #60] @ 40db44 <__cxa_atexit@plt+0x401760> │ │ │ │ mvn r2, #1 │ │ │ │ add r2, r2, r7, lsl #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ str r0, [r3, #4] │ │ │ │ ldr r1, [r1, #8] │ │ │ │ - ldr r0, [pc, #36] @ 40daf0 <__cxa_atexit@plt+0x40170c> │ │ │ │ + ldr r0, [pc, #36] @ 40db48 <__cxa_atexit@plt+0x401764> │ │ │ │ str r2, [r5] │ │ │ │ sub r8, r6, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldrteq pc, [r5], #-1776 @ 0xfffff910 @ │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldrteq pc, [r5], #-1688 @ 0xfffff968 @ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r4, #104, 28 @ 0x680 │ │ │ │ + mvnseq r4, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r6, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 40db40 <__cxa_atexit@plt+0x40175c> │ │ │ │ - ldr r3, [pc, #48] @ 40db4c <__cxa_atexit@plt+0x401768> │ │ │ │ - ldr r2, [pc, #48] @ 40db50 <__cxa_atexit@plt+0x40176c> │ │ │ │ + bcc 40db98 <__cxa_atexit@plt+0x4017b4> │ │ │ │ + ldr r3, [pc, #48] @ 40dba4 <__cxa_atexit@plt+0x4017c0> │ │ │ │ + ldr r2, [pc, #48] @ 40dba8 <__cxa_atexit@plt+0x4017c4> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff6bc │ │ │ │ - mvnseq r4, #8, 28 @ 0x80 │ │ │ │ + mvnseq r4, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 40dbac <__cxa_atexit@plt+0x4017c8> │ │ │ │ + bcc 40dc04 <__cxa_atexit@plt+0x401820> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r0, [pc, #44] @ 40dbb8 <__cxa_atexit@plt+0x4017d4> │ │ │ │ + ldr r0, [pc, #44] @ 40dc10 <__cxa_atexit@plt+0x40182c> │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ - ldr r1, [pc, #40] @ 40dbbc <__cxa_atexit@plt+0x4017d8> │ │ │ │ + ldr r1, [pc, #40] @ 40dc14 <__cxa_atexit@plt+0x401830> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stm r5, {r1, r3, r7} │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffff69c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq r4, #156, 26 @ 0x2700 │ │ │ │ + mvnseq r4, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40dc08 <__cxa_atexit@plt+0x401824> │ │ │ │ - ldr r2, [pc, #44] @ 40dc14 <__cxa_atexit@plt+0x401830> │ │ │ │ - ldr r1, [pc, #44] @ 40dc18 <__cxa_atexit@plt+0x401834> │ │ │ │ + bcc 40dc60 <__cxa_atexit@plt+0x40187c> │ │ │ │ + ldr r2, [pc, #44] @ 40dc6c <__cxa_atexit@plt+0x401888> │ │ │ │ + ldr r1, [pc, #44] @ 40dc70 <__cxa_atexit@plt+0x40188c> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq pc, [r5], #-1460 @ 0xfffffa4c @ │ │ │ │ - mvnseq r4, #64, 26 @ 0x1000 │ │ │ │ + ldrteq pc, [r5], #-1372 @ 0xfffffaa4 @ │ │ │ │ + mvnseq r4, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 40dc40 <__cxa_atexit@plt+0x40185c> │ │ │ │ + ldr r3, [pc, #16] @ 40dc98 <__cxa_atexit@plt+0x4018b4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef288 <__cxa_atexit@plt+0x7e2ea4> │ │ │ │ + b 7d64d0 <__cxa_atexit@plt+0x7ca0ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r4, #24, 26 @ 0x600 │ │ │ │ + mvnseq r4, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 40dc70 <__cxa_atexit@plt+0x40188c> │ │ │ │ + beq 40dcc8 <__cxa_atexit@plt+0x4018e4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 40dc84 <__cxa_atexit@plt+0x4018a0> │ │ │ │ - ldr r3, [pc, #28] @ 40dc94 <__cxa_atexit@plt+0x4018b0> │ │ │ │ + beq 40dcdc <__cxa_atexit@plt+0x4018f8> │ │ │ │ + ldr r3, [pc, #28] @ 40dcec <__cxa_atexit@plt+0x401908> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40dc98 <__cxa_atexit@plt+0x4018b4> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40dcf0 <__cxa_atexit@plt+0x40190c> │ │ │ │ add r5, r3, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq pc, [r5], #-2476 @ 0xfffff654 @ │ │ │ │ - mvnseq r4, #192, 24 @ 0xc000 │ │ │ │ + ldrteq pc, [r5], #-2388 @ 0xfffff6ac @ │ │ │ │ + mvnseq r4, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40dcbc <__cxa_atexit@plt+0x4018d8> │ │ │ │ + ldr r3, [pc, #12] @ 40dd14 <__cxa_atexit@plt+0x401930> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r4, #156, 24 @ 0x9c00 │ │ │ │ + mvnseq r4, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40dce0 <__cxa_atexit@plt+0x4018fc> │ │ │ │ + ldr r3, [pc, #12] @ 40dd38 <__cxa_atexit@plt+0x401954> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r4, #120, 24 @ 0x7800 │ │ │ │ + mvnseq r4, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40de34 <__cxa_atexit@plt+0x401a50> │ │ │ │ + bcc 40de8c <__cxa_atexit@plt+0x401aa8> │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 40dd7c <__cxa_atexit@plt+0x401998> │ │ │ │ - beq 40dd98 <__cxa_atexit@plt+0x4019b4> │ │ │ │ - ldr r2, [pc, #332] @ 40de64 <__cxa_atexit@plt+0x401a80> │ │ │ │ - ldr r1, [pc, #332] @ 40de68 <__cxa_atexit@plt+0x401a84> │ │ │ │ + bmi 40ddd4 <__cxa_atexit@plt+0x4019f0> │ │ │ │ + beq 40ddf0 <__cxa_atexit@plt+0x401a0c> │ │ │ │ + ldr r2, [pc, #332] @ 40debc <__cxa_atexit@plt+0x401ad8> │ │ │ │ + ldr r1, [pc, #332] @ 40dec0 <__cxa_atexit@plt+0x401adc> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 40de40 <__cxa_atexit@plt+0x401a5c> │ │ │ │ + bhi 40de98 <__cxa_atexit@plt+0x401ab4> │ │ │ │ mov r1, r5 │ │ │ │ tst r7, #1 │ │ │ │ str r9, [r1, #-12]! │ │ │ │ str r7, [r1, #4] │ │ │ │ - bne 40ddc0 <__cxa_atexit@plt+0x4019dc> │ │ │ │ - ldr r3, [pc, #276] @ 40de78 <__cxa_atexit@plt+0x401a94> │ │ │ │ + bne 40de18 <__cxa_atexit@plt+0x401a34> │ │ │ │ + ldr r3, [pc, #276] @ 40ded0 <__cxa_atexit@plt+0x401aec> │ │ │ │ lsr r2, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #260] @ 40de88 <__cxa_atexit@plt+0x401aa4> │ │ │ │ - ldr r0, [pc, #260] @ 40de8c <__cxa_atexit@plt+0x401aa8> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #260] @ 40dee0 <__cxa_atexit@plt+0x401afc> │ │ │ │ + ldr r0, [pc, #260] @ 40dee4 <__cxa_atexit@plt+0x401b00> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #224] @ 40de80 <__cxa_atexit@plt+0x401a9c> │ │ │ │ - ldr r6, [pc, #224] @ 40de84 <__cxa_atexit@plt+0x401aa0> │ │ │ │ + ldr r7, [pc, #224] @ 40ded8 <__cxa_atexit@plt+0x401af4> │ │ │ │ + ldr r6, [pc, #224] @ 40dedc <__cxa_atexit@plt+0x401af8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 40dde4 <__cxa_atexit@plt+0x401a00> │ │ │ │ + bne 40de3c <__cxa_atexit@plt+0x401a58> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 40de04 <__cxa_atexit@plt+0x401a20> │ │ │ │ - ldr r7, [pc, #148] @ 40de74 <__cxa_atexit@plt+0x401a90> │ │ │ │ + bne 40de5c <__cxa_atexit@plt+0x401a78> │ │ │ │ + ldr r7, [pc, #148] @ 40decc <__cxa_atexit@plt+0x401ae8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40de14 <__cxa_atexit@plt+0x401a30> │ │ │ │ - ldr r3, [pc, #164] @ 40de90 <__cxa_atexit@plt+0x401aac> │ │ │ │ + b 40de6c <__cxa_atexit@plt+0x401a88> │ │ │ │ + ldr r3, [pc, #164] @ 40dee8 <__cxa_atexit@plt+0x401b04> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 40de24 <__cxa_atexit@plt+0x401a40> │ │ │ │ - ldr r7, [pc, #88] @ 40de6c <__cxa_atexit@plt+0x401a88> │ │ │ │ + beq 40de7c <__cxa_atexit@plt+0x401a98> │ │ │ │ + ldr r7, [pc, #88] @ 40dec4 <__cxa_atexit@plt+0x401ae0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #68] @ 40de70 <__cxa_atexit@plt+0x401a8c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #68] @ 40dec8 <__cxa_atexit@plt+0x401ae4> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldr r2, [pc, #52] @ 40de7c <__cxa_atexit@plt+0x401a98> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldr r2, [pc, #52] @ 40ded4 <__cxa_atexit@plt+0x401af0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - ldrteq pc, [r5], #-2544 @ 0xfffff610 @ │ │ │ │ + ldrteq pc, [r5], #-2456 @ 0xfffff668 @ │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - ldrteq pc, [r5], #-2060 @ 0xfffff7f4 @ │ │ │ │ + ldrteq pc, [r5], #-1972 @ 0xfffff84c @ │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xffff4514 │ │ │ │ - mvnseq r4, #232, 2 @ 0x3a │ │ │ │ + mvnseq r4, #144, 2 @ 0x24 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - mvnseq r4, #72, 4 @ 0x80000004 │ │ │ │ - mvnseq r4, #88, 4 @ 0x80000005 │ │ │ │ - mvnseq r4, #80, 4 │ │ │ │ + mvnseq r4, #240, 2 @ 0x3c │ │ │ │ + mvnseq r4, #0, 4 │ │ │ │ + mvnseq r4, #248, 2 @ 0x3e │ │ │ │ @ instruction: 0xffff44fc │ │ │ │ - mvnseq r4, #200, 20 @ 0xc8000 │ │ │ │ + mvnseq r4, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 40decc <__cxa_atexit@plt+0x401ae8> │ │ │ │ + beq 40df24 <__cxa_atexit@plt+0x401b40> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ - bcs 40decc <__cxa_atexit@plt+0x401ae8> │ │ │ │ + bcs 40df24 <__cxa_atexit@plt+0x401b40> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 40dee0 <__cxa_atexit@plt+0x401afc> │ │ │ │ + ldr r3, [pc, #12] @ 40df38 <__cxa_atexit@plt+0x401b54> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ - mvnseq r4, #120, 20 @ 0x78000 │ │ │ │ + mvnseq r4, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 40df0c <__cxa_atexit@plt+0x401b28> │ │ │ │ - ldr r3, [pc, #60] @ 40df44 <__cxa_atexit@plt+0x401b60> │ │ │ │ + bne 40df64 <__cxa_atexit@plt+0x401b80> │ │ │ │ + ldr r3, [pc, #60] @ 40df9c <__cxa_atexit@plt+0x401bb8> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 40df20 <__cxa_atexit@plt+0x401b3c> │ │ │ │ + b 40df78 <__cxa_atexit@plt+0x401b94> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 40df2c <__cxa_atexit@plt+0x401b48> │ │ │ │ - ldr r3, [pc, #28] @ 40df3c <__cxa_atexit@plt+0x401b58> │ │ │ │ + beq 40df84 <__cxa_atexit@plt+0x401ba0> │ │ │ │ + ldr r3, [pc, #28] @ 40df94 <__cxa_atexit@plt+0x401bb0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40df40 <__cxa_atexit@plt+0x401b5c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40df98 <__cxa_atexit@plt+0x401bb4> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrteq pc, [r5], #-1796 @ 0xfffff8fc @ │ │ │ │ + ldrteq pc, [r5], #-1708 @ 0xfffff954 @ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq r4, #20, 20 @ 0x14000 │ │ │ │ + mvnseq r4, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 40dfc8 <__cxa_atexit@plt+0x401be4> │ │ │ │ + ldr r7, [pc, #104] @ 40e020 <__cxa_atexit@plt+0x401c3c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40dfb8 <__cxa_atexit@plt+0x401bd4> │ │ │ │ + bhi 40e010 <__cxa_atexit@plt+0x401c2c> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 40dfa0 <__cxa_atexit@plt+0x401bbc> │ │ │ │ + beq 40dff8 <__cxa_atexit@plt+0x401c14> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 40dfa0 <__cxa_atexit@plt+0x401bbc> │ │ │ │ + bcs 40dff8 <__cxa_atexit@plt+0x401c14> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 40dfd0 <__cxa_atexit@plt+0x401bec> │ │ │ │ + ldr r7, [pc, #40] @ 40e028 <__cxa_atexit@plt+0x401c44> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 40dfcc <__cxa_atexit@plt+0x401be8> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 40e024 <__cxa_atexit@plt+0x401c40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq r4, #248, 20 @ 0xf8000 │ │ │ │ + mvnseq r4, #160, 20 @ 0xa0000 │ │ │ │ @ instruction: 0xfffff38c │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r4, #112, 18 @ 0x1c0000 │ │ │ │ + mvnseq r4, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #104] @ 40e06c <__cxa_atexit@plt+0x401c88> │ │ │ │ + ldr r7, [pc, #104] @ 40e0c4 <__cxa_atexit@plt+0x401ce0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40e05c <__cxa_atexit@plt+0x401c78> │ │ │ │ + bhi 40e0b4 <__cxa_atexit@plt+0x401cd0> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - beq 40e044 <__cxa_atexit@plt+0x401c60> │ │ │ │ + beq 40e09c <__cxa_atexit@plt+0x401cb8> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 40e044 <__cxa_atexit@plt+0x401c60> │ │ │ │ + bcs 40e09c <__cxa_atexit@plt+0x401cb8> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 40e074 <__cxa_atexit@plt+0x401c90> │ │ │ │ + ldr r7, [pc, #40] @ 40e0cc <__cxa_atexit@plt+0x401ce8> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 40e070 <__cxa_atexit@plt+0x401c8c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 40e0c8 <__cxa_atexit@plt+0x401ce4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq r4, #84, 20 @ 0x54000 │ │ │ │ + mvnseq r4, #252, 18 @ 0x3f0000 │ │ │ │ @ instruction: 0xfffff2e8 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r4, #192, 16 @ 0xc00000 │ │ │ │ + mvnseq r4, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40e0c8 <__cxa_atexit@plt+0x401ce4> │ │ │ │ + bcc 40e120 <__cxa_atexit@plt+0x401d3c> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 40e0d8 <__cxa_atexit@plt+0x401cf4> │ │ │ │ + ldr r1, [pc, #28] @ 40e130 <__cxa_atexit@plt+0x401d4c> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [r5], #-232 @ 0xffffff18 @ │ │ │ │ - mvnseq r4, #116, 16 @ 0x740000 │ │ │ │ + ldrteq pc, [r5], #-144 @ 0xffffff70 @ │ │ │ │ + mvnseq r4, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40e114 <__cxa_atexit@plt+0x401d30> │ │ │ │ + bcc 40e16c <__cxa_atexit@plt+0x401d88> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 40e124 <__cxa_atexit@plt+0x401d40> │ │ │ │ + ldr r1, [pc, #28] @ 40e17c <__cxa_atexit@plt+0x401d98> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [r5], #-156 @ 0xffffff64 @ │ │ │ │ - mvnseq r4, #40, 16 @ 0x280000 │ │ │ │ + ldrteq pc, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + mvnseq r4, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40e160 <__cxa_atexit@plt+0x401d7c> │ │ │ │ + bcc 40e1b8 <__cxa_atexit@plt+0x401dd4> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [pc, #28] @ 40e170 <__cxa_atexit@plt+0x401d8c> │ │ │ │ + ldr r1, [pc, #28] @ 40e1c8 <__cxa_atexit@plt+0x401de4> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrteq pc, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ - mvnseq r4, #244, 18 @ 0x3d0000 │ │ │ │ + ldrteq lr, [r5], #-4088 @ 0xfffff008 │ │ │ │ + mvnseq r4, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40e208 <__cxa_atexit@plt+0x401e24> │ │ │ │ + bhi 40e260 <__cxa_atexit@plt+0x401e7c> │ │ │ │ and r3, r8, #3 │ │ │ │ and r2, r9, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 40e1cc <__cxa_atexit@plt+0x401de8> │ │ │ │ + bne 40e224 <__cxa_atexit@plt+0x401e40> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 40e1f0 <__cxa_atexit@plt+0x401e0c> │ │ │ │ - ldr r1, [pc, #104] @ 40e218 <__cxa_atexit@plt+0x401e34> │ │ │ │ + bne 40e248 <__cxa_atexit@plt+0x401e64> │ │ │ │ + ldr r1, [pc, #104] @ 40e270 <__cxa_atexit@plt+0x401e8c> │ │ │ │ ldr r3, [r9, #2] │ │ │ │ ldr r2, [r8, #2] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 7ef290 <__cxa_atexit@plt+0x7e2eac> │ │ │ │ + b 7d64d8 <__cxa_atexit@plt+0x7ca0f4> │ │ │ │ cmp r3, #2 │ │ │ │ - beq 40e1e4 <__cxa_atexit@plt+0x401e00> │ │ │ │ + beq 40e23c <__cxa_atexit@plt+0x401e58> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r9, #3] │ │ │ │ cmp r2, r3 │ │ │ │ - bcs 40e1f0 <__cxa_atexit@plt+0x401e0c> │ │ │ │ + bcs 40e248 <__cxa_atexit@plt+0x401e64> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 40e220 <__cxa_atexit@plt+0x401e3c> │ │ │ │ + ldr r3, [pc, #40] @ 40e278 <__cxa_atexit@plt+0x401e94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #12] @ 40e21c <__cxa_atexit@plt+0x401e38> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #12] @ 40e274 <__cxa_atexit@plt+0x401e90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - mvnseq r4, #112, 18 @ 0x1c0000 │ │ │ │ + mvnseq r4, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mvnseq r4, #72, 18 @ 0x120000 │ │ │ │ + mvnseq r4, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 40e248 <__cxa_atexit@plt+0x401e64> │ │ │ │ + bne 40e2a0 <__cxa_atexit@plt+0x401ebc> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 40e25c <__cxa_atexit@plt+0x401e78> │ │ │ │ + ldr r3, [pc, #12] @ 40e2b4 <__cxa_atexit@plt+0x401ed0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r4, #12, 18 @ 0x30000 │ │ │ │ + mvnseq r4, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 40e284 <__cxa_atexit@plt+0x401ea0> │ │ │ │ + ldr r3, [pc, #16] @ 40e2dc <__cxa_atexit@plt+0x401ef8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r4, #228, 16 @ 0xe40000 │ │ │ │ + mvnseq r4, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ sub r3, r3, r7 │ │ │ │ cmp r3, r7 │ │ │ │ - bge 40e2b0 <__cxa_atexit@plt+0x401ecc> │ │ │ │ + bge 40e308 <__cxa_atexit@plt+0x401f24> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 40e2f0 <__cxa_atexit@plt+0x401f0c> │ │ │ │ + beq 40e348 <__cxa_atexit@plt+0x401f64> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ - bcs 40e2f0 <__cxa_atexit@plt+0x401f0c> │ │ │ │ - ldr r2, [pc, #80] @ 40e324 <__cxa_atexit@plt+0x401f40> │ │ │ │ - ldr r7, [pc, #80] @ 40e328 <__cxa_atexit@plt+0x401f44> │ │ │ │ + bcs 40e348 <__cxa_atexit@plt+0x401f64> │ │ │ │ + ldr r2, [pc, #80] @ 40e37c <__cxa_atexit@plt+0x401f98> │ │ │ │ + ldr r7, [pc, #80] @ 40e380 <__cxa_atexit@plt+0x401f9c> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #68] @ 40e32c <__cxa_atexit@plt+0x401f48> │ │ │ │ + ldr r0, [pc, #68] @ 40e384 <__cxa_atexit@plt+0x401fa0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ sub r9, r7, #4 │ │ │ │ cmn r9, #1 │ │ │ │ - ble 40e310 <__cxa_atexit@plt+0x401f2c> │ │ │ │ - ldr r3, [pc, #28] @ 40e320 <__cxa_atexit@plt+0x401f3c> │ │ │ │ + ble 40e368 <__cxa_atexit@plt+0x401f84> │ │ │ │ + ldr r3, [pc, #28] @ 40e378 <__cxa_atexit@plt+0x401f94> │ │ │ │ str r9, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef270 <__cxa_atexit@plt+0x7e2e8c> │ │ │ │ - ldr r7, [pc, #24] @ 40e330 <__cxa_atexit@plt+0x401f4c> │ │ │ │ + b 7d64b8 <__cxa_atexit@plt+0x7ca0d4> │ │ │ │ + ldr r7, [pc, #24] @ 40e388 <__cxa_atexit@plt+0x401fa4> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - mvnseq r4, #96, 12 @ 0x6000000 │ │ │ │ - mvnseq r4, #92, 12 @ 0x5c00000 │ │ │ │ - ldrteq pc, [r5], #-1032 @ 0xfffffbf8 @ │ │ │ │ - mvnseq r4, #24, 16 @ 0x180000 │ │ │ │ + mvnseq r4, #8, 12 @ 0x800000 │ │ │ │ + mvnseq r4, #4, 12 @ 0x400000 │ │ │ │ + ldrteq pc, [r5], #-944 @ 0xfffffc50 @ │ │ │ │ + mvnseq r4, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mvn r3, #3 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r0, r3, r1, lsl #1 │ │ │ │ add r3, r2, r0, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - bne 40e38c <__cxa_atexit@plt+0x401fa8> │ │ │ │ + bne 40e3e4 <__cxa_atexit@plt+0x402000> │ │ │ │ add r7, r2, r1, lsl #3 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r1, [r7, #-4] │ │ │ │ cmn r1, #1 │ │ │ │ - beq 40e3e0 <__cxa_atexit@plt+0x401ffc> │ │ │ │ + beq 40e438 <__cxa_atexit@plt+0x402054> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 40e3f8 <__cxa_atexit@plt+0x402014> │ │ │ │ - ldr r7, [pc, #184] @ 40e43c <__cxa_atexit@plt+0x402058> │ │ │ │ + bne 40e450 <__cxa_atexit@plt+0x40206c> │ │ │ │ + ldr r7, [pc, #184] @ 40e494 <__cxa_atexit@plt+0x4020b0> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r2, [r5] │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ - bcc 40e414 <__cxa_atexit@plt+0x402030> │ │ │ │ - ldr r1, [pc, #148] @ 40e440 <__cxa_atexit@plt+0x40205c> │ │ │ │ - ldr r0, [pc, #148] @ 40e444 <__cxa_atexit@plt+0x402060> │ │ │ │ + bcc 40e46c <__cxa_atexit@plt+0x402088> │ │ │ │ + ldr r1, [pc, #148] @ 40e498 <__cxa_atexit@plt+0x4020b4> │ │ │ │ + ldr r0, [pc, #148] @ 40e49c <__cxa_atexit@plt+0x4020b8> │ │ │ │ sub r8, r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - ldr r1, [pc, #128] @ 40e448 <__cxa_atexit@plt+0x402064> │ │ │ │ + ldr r1, [pc, #128] @ 40e4a0 <__cxa_atexit@plt+0x4020bc> │ │ │ │ add lr, r6, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ str r6, [r5, #20] │ │ │ │ mov r6, r2 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ - bne 40e408 <__cxa_atexit@plt+0x402024> │ │ │ │ - ldr r7, [pc, #72] @ 40e438 <__cxa_atexit@plt+0x402054> │ │ │ │ + bne 40e460 <__cxa_atexit@plt+0x40207c> │ │ │ │ + ldr r7, [pc, #72] @ 40e490 <__cxa_atexit@plt+0x4020ac> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - bl 7ef278 <__cxa_atexit@plt+0x7e2e94> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + bl 7d64c0 <__cxa_atexit@plt+0x7ca0dc> │ │ │ │ ldr r1, [r5, #20]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 40e434 <__cxa_atexit@plt+0x402050> │ │ │ │ + ldr r7, [pc, #24] @ 40e48c <__cxa_atexit@plt+0x4020a8> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrteq pc, [r5], #-816 @ 0xfffffcd0 @ │ │ │ │ - ldrteq pc, [r5], #-692 @ 0xfffffd4c @ │ │ │ │ + ldrteq pc, [r5], #-728 @ 0xfffffd28 @ │ │ │ │ + ldrteq pc, [r5], #-604 @ 0xfffffda4 @ │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - ldrteq lr, [r5], #-3548 @ 0xfffff224 │ │ │ │ - mvnseq r4, #240, 12 @ 0xf000000 │ │ │ │ + ldrteq lr, [r5], #-3460 @ 0xfffff27c │ │ │ │ + mvnseq r4, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ - bcc 40e4a8 <__cxa_atexit@plt+0x4020c4> │ │ │ │ - ldr r2, [pc, #72] @ 40e4c0 <__cxa_atexit@plt+0x4020dc> │ │ │ │ - ldr r1, [pc, #72] @ 40e4c4 <__cxa_atexit@plt+0x4020e0> │ │ │ │ + bcc 40e500 <__cxa_atexit@plt+0x40211c> │ │ │ │ + ldr r2, [pc, #72] @ 40e518 <__cxa_atexit@plt+0x402134> │ │ │ │ + ldr r1, [pc, #72] @ 40e51c <__cxa_atexit@plt+0x402138> │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #20] │ │ │ │ - ldr r2, [pc, #48] @ 40e4c8 <__cxa_atexit@plt+0x4020e4> │ │ │ │ + ldr r2, [pc, #48] @ 40e520 <__cxa_atexit@plt+0x40213c> │ │ │ │ sub r8, r6, #3 │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ - ldr r3, [pc, #28] @ 40e4cc <__cxa_atexit@plt+0x4020e8> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ + ldr r3, [pc, #28] @ 40e524 <__cxa_atexit@plt+0x402140> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - ldrteq lr, [r5], #-3336 @ 0xfffff2f8 │ │ │ │ + ldrteq lr, [r5], #-3248 @ 0xfffff350 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - mvnseq r4, #92, 12 @ 0x5c00000 │ │ │ │ + mvnseq r4, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 40e4f4 <__cxa_atexit@plt+0x402110> │ │ │ │ + ldr r3, [pc, #16] @ 40e54c <__cxa_atexit@plt+0x402168> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r4, #36, 12 @ 0x2400000 │ │ │ │ + mvnseq r4, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40e550 <__cxa_atexit@plt+0x40216c> │ │ │ │ - ldr r2, [pc, #60] @ 40e55c <__cxa_atexit@plt+0x402178> │ │ │ │ + bcc 40e5a8 <__cxa_atexit@plt+0x4021c4> │ │ │ │ + ldr r2, [pc, #60] @ 40e5b4 <__cxa_atexit@plt+0x4021d0> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ - ldr r1, [pc, #36] @ 40e560 <__cxa_atexit@plt+0x40217c> │ │ │ │ + ldr r1, [pc, #36] @ 40e5b8 <__cxa_atexit@plt+0x4021d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrteq lr, [r5], #-3180 @ 0xfffff394 │ │ │ │ - mvnseq r4, #168, 10 @ 0x2a000000 │ │ │ │ + ldrteq lr, [r5], #-3092 @ 0xfffff3ec │ │ │ │ + mvnseq r4, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 40e58c <__cxa_atexit@plt+0x4021a8> │ │ │ │ + beq 40e5e4 <__cxa_atexit@plt+0x402200> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 40e5a0 <__cxa_atexit@plt+0x4021bc> │ │ │ │ - ldr r3, [pc, #28] @ 40e5b0 <__cxa_atexit@plt+0x4021cc> │ │ │ │ + beq 40e5f8 <__cxa_atexit@plt+0x402214> │ │ │ │ + ldr r3, [pc, #28] @ 40e608 <__cxa_atexit@plt+0x402224> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40e5b4 <__cxa_atexit@plt+0x4021d0> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40e60c <__cxa_atexit@plt+0x402228> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq pc, [r5], #-144 @ 0xffffff70 @ │ │ │ │ - mvnseq r4, #84, 10 @ 0x15000000 │ │ │ │ + ldrteq pc, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ + mvnseq r4, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40e5d8 <__cxa_atexit@plt+0x4021f4> │ │ │ │ + ldr r3, [pc, #12] @ 40e630 <__cxa_atexit@plt+0x40224c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r4, #24, 10 @ 0x6000000 │ │ │ │ + mvnseq r4, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40e5fc <__cxa_atexit@plt+0x402218> │ │ │ │ + ldr r3, [pc, #12] @ 40e654 <__cxa_atexit@plt+0x402270> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r4, #244, 8 @ 0xf4000000 │ │ │ │ + mvnseq r4, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 40e66c <__cxa_atexit@plt+0x402288> │ │ │ │ - beq 40e684 <__cxa_atexit@plt+0x4022a0> │ │ │ │ - ldr r3, [pc, #284] @ 40e73c <__cxa_atexit@plt+0x402358> │ │ │ │ + bmi 40e6c4 <__cxa_atexit@plt+0x4022e0> │ │ │ │ + beq 40e6dc <__cxa_atexit@plt+0x4022f8> │ │ │ │ + ldr r3, [pc, #284] @ 40e794 <__cxa_atexit@plt+0x4023b0> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40e71c <__cxa_atexit@plt+0x402338> │ │ │ │ + bhi 40e774 <__cxa_atexit@plt+0x402390> │ │ │ │ mov r2, r5 │ │ │ │ tst r7, #1 │ │ │ │ str r9, [r2, #-8]! │ │ │ │ str r7, [r2, #4] │ │ │ │ - bne 40e6a8 <__cxa_atexit@plt+0x4022c4> │ │ │ │ - ldr r3, [pc, #248] @ 40e74c <__cxa_atexit@plt+0x402368> │ │ │ │ + bne 40e700 <__cxa_atexit@plt+0x40231c> │ │ │ │ + ldr r3, [pc, #248] @ 40e7a4 <__cxa_atexit@plt+0x4023c0> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #232] @ 40e75c <__cxa_atexit@plt+0x402378> │ │ │ │ - ldr r0, [pc, #232] @ 40e760 <__cxa_atexit@plt+0x40237c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #232] @ 40e7b4 <__cxa_atexit@plt+0x4023d0> │ │ │ │ + ldr r0, [pc, #232] @ 40e7b8 <__cxa_atexit@plt+0x4023d4> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #200] @ 40e754 <__cxa_atexit@plt+0x402370> │ │ │ │ - ldr r3, [pc, #200] @ 40e758 <__cxa_atexit@plt+0x402374> │ │ │ │ + ldr r7, [pc, #200] @ 40e7ac <__cxa_atexit@plt+0x4023c8> │ │ │ │ + ldr r3, [pc, #200] @ 40e7b0 <__cxa_atexit@plt+0x4023cc> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 40e6cc <__cxa_atexit@plt+0x4022e8> │ │ │ │ + bne 40e724 <__cxa_atexit@plt+0x402340> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 40e6ec <__cxa_atexit@plt+0x402308> │ │ │ │ - ldr r7, [pc, #128] @ 40e748 <__cxa_atexit@plt+0x402364> │ │ │ │ + bne 40e744 <__cxa_atexit@plt+0x402360> │ │ │ │ + ldr r7, [pc, #128] @ 40e7a0 <__cxa_atexit@plt+0x4023bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40e700 <__cxa_atexit@plt+0x40231c> │ │ │ │ - ldr r2, [pc, #144] @ 40e764 <__cxa_atexit@plt+0x402380> │ │ │ │ + b 40e758 <__cxa_atexit@plt+0x402374> │ │ │ │ + ldr r2, [pc, #144] @ 40e7bc <__cxa_atexit@plt+0x4023d8> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 40e70c <__cxa_atexit@plt+0x402328> │ │ │ │ - ldr r7, [pc, #64] @ 40e740 <__cxa_atexit@plt+0x40235c> │ │ │ │ + beq 40e764 <__cxa_atexit@plt+0x402380> │ │ │ │ + ldr r7, [pc, #64] @ 40e798 <__cxa_atexit@plt+0x4023b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #48] @ 40e744 <__cxa_atexit@plt+0x402360> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #48] @ 40e79c <__cxa_atexit@plt+0x4023b8> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - ldr r3, [pc, #44] @ 40e750 <__cxa_atexit@plt+0x40236c> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + ldr r3, [pc, #44] @ 40e7a8 <__cxa_atexit@plt+0x4023c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ - ldrteq lr, [r5], #-3876 @ 0xfffff0dc │ │ │ │ + ldrteq lr, [r5], #-3788 @ 0xfffff134 │ │ │ │ muleq r0, ip, r1 │ │ │ │ @ instruction: 0xffff3c24 │ │ │ │ - mvnseq r3, #12, 18 @ 0x30000 │ │ │ │ + mvnseq r3, #180, 16 @ 0xb40000 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - mvnseq r3, #92, 18 @ 0x170000 │ │ │ │ - mvnseq r3, #104, 18 @ 0x1a0000 │ │ │ │ - mvnseq r3, #100, 18 @ 0x190000 │ │ │ │ + mvnseq r3, #4, 18 @ 0x10000 │ │ │ │ + mvnseq r3, #16, 18 @ 0x40000 │ │ │ │ + mvnseq r3, #12, 18 @ 0x30000 │ │ │ │ @ instruction: 0xffff3c14 │ │ │ │ - mvnseq r4, #76, 6 @ 0x30000001 │ │ │ │ + mvnseq r4, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r5 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r7, #8]! │ │ │ │ add r5, r7, #16 │ │ │ │ ldr r8, [r7, #-4] │ │ │ │ sub r2, r7, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 40e7e0 <__cxa_atexit@plt+0x4023fc> │ │ │ │ + bhi 40e838 <__cxa_atexit@plt+0x402454> │ │ │ │ add lr, r3, #12 │ │ │ │ and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ - beq 40e7c4 <__cxa_atexit@plt+0x4023e0> │ │ │ │ + beq 40e81c <__cxa_atexit@plt+0x402438> │ │ │ │ ldr r3, [sl, #3] │ │ │ │ cmp r3, r9 │ │ │ │ - bcs 40e7c4 <__cxa_atexit@plt+0x4023e0> │ │ │ │ + bcs 40e81c <__cxa_atexit@plt+0x402438> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #40] @ 40e7f4 <__cxa_atexit@plt+0x402410> │ │ │ │ + ldr r5, [pc, #40] @ 40e84c <__cxa_atexit@plt+0x402468> │ │ │ │ mov r8, sl │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #8] @ 40e7f0 <__cxa_atexit@plt+0x40240c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #8] @ 40e848 <__cxa_atexit@plt+0x402464> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r4, #208, 4 │ │ │ │ + mvnseq r4, #120, 4 @ 0x80000007 │ │ │ │ @ instruction: 0xffffeb68 │ │ │ │ - mvnseq r4, #228, 4 @ 0x4000000e │ │ │ │ + mvnseq r4, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 40e820 <__cxa_atexit@plt+0x40243c> │ │ │ │ - ldr r3, [pc, #60] @ 40e858 <__cxa_atexit@plt+0x402474> │ │ │ │ + bne 40e878 <__cxa_atexit@plt+0x402494> │ │ │ │ + ldr r3, [pc, #60] @ 40e8b0 <__cxa_atexit@plt+0x4024cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 40e834 <__cxa_atexit@plt+0x402450> │ │ │ │ + b 40e88c <__cxa_atexit@plt+0x4024a8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 40e840 <__cxa_atexit@plt+0x40245c> │ │ │ │ - ldr r3, [pc, #28] @ 40e850 <__cxa_atexit@plt+0x40246c> │ │ │ │ + beq 40e898 <__cxa_atexit@plt+0x4024b4> │ │ │ │ + ldr r3, [pc, #28] @ 40e8a8 <__cxa_atexit@plt+0x4024c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40e854 <__cxa_atexit@plt+0x402470> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40e8ac <__cxa_atexit@plt+0x4024c8> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldrteq lr, [r5], #-3568 @ 0xfffff210 │ │ │ │ + ldrteq lr, [r5], #-3480 @ 0xfffff268 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq r4, #80, 4 │ │ │ │ + mvnseq r4, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #108] @ 40e8e0 <__cxa_atexit@plt+0x4024fc> │ │ │ │ + ldr r7, [pc, #108] @ 40e938 <__cxa_atexit@plt+0x402554> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #12]! │ │ │ │ sub r7, r3, #28 │ │ │ │ ldmdb r3, {r8, r9} │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40e8cc <__cxa_atexit@plt+0x4024e8> │ │ │ │ + bhi 40e924 <__cxa_atexit@plt+0x402540> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ - beq 40e8b4 <__cxa_atexit@plt+0x4024d0> │ │ │ │ + beq 40e90c <__cxa_atexit@plt+0x402528> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 40e8b4 <__cxa_atexit@plt+0x4024d0> │ │ │ │ + bcs 40e90c <__cxa_atexit@plt+0x402528> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 40e8e8 <__cxa_atexit@plt+0x402504> │ │ │ │ + ldr r7, [pc, #44] @ 40e940 <__cxa_atexit@plt+0x40255c> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #16] @ 40e8e4 <__cxa_atexit@plt+0x402500> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #16] @ 40e93c <__cxa_atexit@plt+0x402558> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - mvnseq r4, #216, 2 @ 0x36 │ │ │ │ + mvnseq r4, #128, 2 │ │ │ │ @ instruction: 0xffffdbc4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r4, #160, 2 @ 0x28 │ │ │ │ + mvnseq r4, #72, 2 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #108] @ 40e988 <__cxa_atexit@plt+0x4025a4> │ │ │ │ + ldr r7, [pc, #108] @ 40e9e0 <__cxa_atexit@plt+0x4025fc> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #12]! │ │ │ │ sub r7, r3, #28 │ │ │ │ ldmdb r3, {r8, r9} │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40e974 <__cxa_atexit@plt+0x402590> │ │ │ │ + bhi 40e9cc <__cxa_atexit@plt+0x4025e8> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ - beq 40e95c <__cxa_atexit@plt+0x402578> │ │ │ │ + beq 40e9b4 <__cxa_atexit@plt+0x4025d0> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ cmp r7, r9 │ │ │ │ - bcs 40e95c <__cxa_atexit@plt+0x402578> │ │ │ │ + bcs 40e9b4 <__cxa_atexit@plt+0x4025d0> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 40e990 <__cxa_atexit@plt+0x4025ac> │ │ │ │ + ldr r7, [pc, #44] @ 40e9e8 <__cxa_atexit@plt+0x402604> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #16] @ 40e98c <__cxa_atexit@plt+0x4025a8> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #16] @ 40e9e4 <__cxa_atexit@plt+0x402600> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - mvnseq r4, #40, 2 │ │ │ │ + mvnseq r4, #208 @ 0xd0 │ │ │ │ @ instruction: 0xffffcc68 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r4, #176, 2 @ 0x2c │ │ │ │ + mvnseq r4, #88, 2 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40e9cc <__cxa_atexit@plt+0x4025e8> │ │ │ │ + ldr r3, [pc, #12] @ 40ea24 <__cxa_atexit@plt+0x402640> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r4, #140, 2 @ 0x23 │ │ │ │ + mvnseq r4, #52, 2 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40e9f0 <__cxa_atexit@plt+0x40260c> │ │ │ │ + ldr r3, [pc, #12] @ 40ea48 <__cxa_atexit@plt+0x402664> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r4, #104, 2 │ │ │ │ + mvnseq r4, #16, 2 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 40ea28 <__cxa_atexit@plt+0x402644> │ │ │ │ - ldr r3, [pc, #32] @ 40ea2c <__cxa_atexit@plt+0x402648> │ │ │ │ + ldr r2, [pc, #32] @ 40ea80 <__cxa_atexit@plt+0x40269c> │ │ │ │ + ldr r3, [pc, #32] @ 40ea84 <__cxa_atexit@plt+0x4026a0> │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #20] @ 40ea30 <__cxa_atexit@plt+0x40264c> │ │ │ │ + ldr r0, [pc, #20] @ 40ea88 <__cxa_atexit@plt+0x4026a4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - mvnseq r3, #44, 30 @ 0xb0 │ │ │ │ - mvnseq r3, #36, 30 @ 0x90 │ │ │ │ - mvnseq r4, #152 @ 0x98 │ │ │ │ + mvnseq r3, #212, 28 @ 0xd40 │ │ │ │ + mvnseq r3, #204, 28 @ 0xcc0 │ │ │ │ + mvnseq r4, #64 @ 0x40 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40ea98 <__cxa_atexit@plt+0x4026b4> │ │ │ │ + bcc 40eaf0 <__cxa_atexit@plt+0x40270c> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mvn r1, #1 │ │ │ │ ldr r0, [r7, #11] │ │ │ │ add r2, r1, r2, lsl #1 │ │ │ │ add r1, r0, r2, lsl #2 │ │ │ │ - ldr lr, [pc, #52] @ 40eaa4 <__cxa_atexit@plt+0x4026c0> │ │ │ │ + ldr lr, [pc, #52] @ 40eafc <__cxa_atexit@plt+0x402718> │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r0, [r1, #8] │ │ │ │ - ldr r1, [pc, #40] @ 40eaa8 <__cxa_atexit@plt+0x4026c4> │ │ │ │ + ldr r1, [pc, #40] @ 40eb00 <__cxa_atexit@plt+0x40271c> │ │ │ │ add lr, pc, lr │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #4] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq lr, [r5], #-1824 @ 0xfffff8e0 │ │ │ │ - mvnseq r4, #32 │ │ │ │ + ldrteq lr, [r5], #-1736 @ 0xfffff938 │ │ │ │ + mvnseq r3, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 40eaf8 <__cxa_atexit@plt+0x402714> │ │ │ │ - ldr r3, [pc, #48] @ 40eb04 <__cxa_atexit@plt+0x402720> │ │ │ │ - ldr r2, [pc, #48] @ 40eb08 <__cxa_atexit@plt+0x402724> │ │ │ │ + bcc 40eb50 <__cxa_atexit@plt+0x40276c> │ │ │ │ + ldr r3, [pc, #48] @ 40eb5c <__cxa_atexit@plt+0x402778> │ │ │ │ + ldr r2, [pc, #48] @ 40eb60 <__cxa_atexit@plt+0x40277c> │ │ │ │ ldr r1, [r5, #16] │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff5b8 │ │ │ │ - mvnseq r3, #192, 30 @ 0x300 │ │ │ │ + mvnseq r3, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 40eb6c <__cxa_atexit@plt+0x402788> │ │ │ │ + bcc 40ebc4 <__cxa_atexit@plt+0x4027e0> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ - ldr r0, [pc, #52] @ 40eb78 <__cxa_atexit@plt+0x402794> │ │ │ │ + ldr r0, [pc, #52] @ 40ebd0 <__cxa_atexit@plt+0x4027ec> │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #44] @ 40eb7c <__cxa_atexit@plt+0x402798> │ │ │ │ + ldr r2, [pc, #44] @ 40ebd4 <__cxa_atexit@plt+0x4027f0> │ │ │ │ str r0, [r9, #4]! │ │ │ │ str r7, [r5, #12] │ │ │ │ str r1, [r9, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - mvnseq r3, #76, 30 @ 0x130 │ │ │ │ + mvnseq r3, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40ebcc <__cxa_atexit@plt+0x4027e8> │ │ │ │ - ldr r2, [pc, #48] @ 40ebd8 <__cxa_atexit@plt+0x4027f4> │ │ │ │ - ldr r1, [pc, #48] @ 40ebdc <__cxa_atexit@plt+0x4027f8> │ │ │ │ + bcc 40ec24 <__cxa_atexit@plt+0x402840> │ │ │ │ + ldr r2, [pc, #48] @ 40ec30 <__cxa_atexit@plt+0x40284c> │ │ │ │ + ldr r1, [pc, #48] @ 40ec34 <__cxa_atexit@plt+0x402850> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef268 <__cxa_atexit@plt+0x7e2e84> │ │ │ │ + b 7d64b0 <__cxa_atexit@plt+0x7ca0cc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrteq lr, [r5], #-1524 @ 0xfffffa0c │ │ │ │ - mvnseq r3, #236, 28 @ 0xec0 │ │ │ │ + ldrteq lr, [r5], #-1436 @ 0xfffffa64 │ │ │ │ + mvnseq r3, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 40ec04 <__cxa_atexit@plt+0x402820> │ │ │ │ + ldr r3, [pc, #16] @ 40ec5c <__cxa_atexit@plt+0x402878> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef288 <__cxa_atexit@plt+0x7e2ea4> │ │ │ │ + b 7d64d0 <__cxa_atexit@plt+0x7ca0ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r3, #196, 28 @ 0xc40 │ │ │ │ + mvnseq r3, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 40ec30 <__cxa_atexit@plt+0x40284c> │ │ │ │ + beq 40ec88 <__cxa_atexit@plt+0x4028a4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 40ec44 <__cxa_atexit@plt+0x402860> │ │ │ │ - ldr r3, [pc, #28] @ 40ec54 <__cxa_atexit@plt+0x402870> │ │ │ │ + beq 40ec9c <__cxa_atexit@plt+0x4028b8> │ │ │ │ + ldr r3, [pc, #28] @ 40ecac <__cxa_atexit@plt+0x4028c8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40ec58 <__cxa_atexit@plt+0x402874> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40ecb0 <__cxa_atexit@plt+0x4028cc> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq lr, [r5], #-2540 @ 0xfffff614 │ │ │ │ - mvnseq r3, #112, 28 @ 0x700 │ │ │ │ + ldrteq lr, [r5], #-2452 @ 0xfffff66c │ │ │ │ + mvnseq r3, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40ec7c <__cxa_atexit@plt+0x402898> │ │ │ │ + ldr r3, [pc, #12] @ 40ecd4 <__cxa_atexit@plt+0x4028f0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef280 <__cxa_atexit@plt+0x7e2e9c> │ │ │ │ + b 7d64c8 <__cxa_atexit@plt+0x7ca0e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r3, #76, 28 @ 0x4c0 │ │ │ │ + mvnseq r3, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40eca0 <__cxa_atexit@plt+0x4028bc> │ │ │ │ + ldr r3, [pc, #12] @ 40ecf8 <__cxa_atexit@plt+0x402914> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r3, #40, 28 @ 0x280 │ │ │ │ + mvnseq r3, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 40ed10 <__cxa_atexit@plt+0x40292c> │ │ │ │ - beq 40ed28 <__cxa_atexit@plt+0x402944> │ │ │ │ - ldr r3, [pc, #284] @ 40ede0 <__cxa_atexit@plt+0x4029fc> │ │ │ │ + bmi 40ed68 <__cxa_atexit@plt+0x402984> │ │ │ │ + beq 40ed80 <__cxa_atexit@plt+0x40299c> │ │ │ │ + ldr r3, [pc, #284] @ 40ee38 <__cxa_atexit@plt+0x402a54> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40edc0 <__cxa_atexit@plt+0x4029dc> │ │ │ │ + bhi 40ee18 <__cxa_atexit@plt+0x402a34> │ │ │ │ mov r2, r5 │ │ │ │ tst r7, #1 │ │ │ │ str r9, [r2, #-8]! │ │ │ │ str r7, [r2, #4] │ │ │ │ - bne 40ed4c <__cxa_atexit@plt+0x402968> │ │ │ │ - ldr r3, [pc, #248] @ 40edf0 <__cxa_atexit@plt+0x402a0c> │ │ │ │ + bne 40eda4 <__cxa_atexit@plt+0x4029c0> │ │ │ │ + ldr r3, [pc, #248] @ 40ee48 <__cxa_atexit@plt+0x402a64> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ - ldr r7, [pc, #232] @ 40ee00 <__cxa_atexit@plt+0x402a1c> │ │ │ │ - ldr r0, [pc, #232] @ 40ee04 <__cxa_atexit@plt+0x402a20> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ + ldr r7, [pc, #232] @ 40ee58 <__cxa_atexit@plt+0x402a74> │ │ │ │ + ldr r0, [pc, #232] @ 40ee5c <__cxa_atexit@plt+0x402a78> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #200] @ 40edf8 <__cxa_atexit@plt+0x402a14> │ │ │ │ - ldr r3, [pc, #200] @ 40edfc <__cxa_atexit@plt+0x402a18> │ │ │ │ + ldr r7, [pc, #200] @ 40ee50 <__cxa_atexit@plt+0x402a6c> │ │ │ │ + ldr r3, [pc, #200] @ 40ee54 <__cxa_atexit@plt+0x402a70> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 40ed70 <__cxa_atexit@plt+0x40298c> │ │ │ │ + bne 40edc8 <__cxa_atexit@plt+0x4029e4> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 40ed90 <__cxa_atexit@plt+0x4029ac> │ │ │ │ - ldr r7, [pc, #128] @ 40edec <__cxa_atexit@plt+0x402a08> │ │ │ │ + bne 40ede8 <__cxa_atexit@plt+0x402a04> │ │ │ │ + ldr r7, [pc, #128] @ 40ee44 <__cxa_atexit@plt+0x402a60> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 40eda4 <__cxa_atexit@plt+0x4029c0> │ │ │ │ - ldr r2, [pc, #144] @ 40ee08 <__cxa_atexit@plt+0x402a24> │ │ │ │ + b 40edfc <__cxa_atexit@plt+0x402a18> │ │ │ │ + ldr r2, [pc, #144] @ 40ee60 <__cxa_atexit@plt+0x402a7c> │ │ │ │ lsr r1, r7, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 7ef210 <__cxa_atexit@plt+0x7e2e2c> │ │ │ │ + b 7d6458 <__cxa_atexit@plt+0x7ca074> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 40edb0 <__cxa_atexit@plt+0x4029cc> │ │ │ │ - ldr r7, [pc, #64] @ 40ede4 <__cxa_atexit@plt+0x402a00> │ │ │ │ + beq 40ee08 <__cxa_atexit@plt+0x402a24> │ │ │ │ + ldr r7, [pc, #64] @ 40ee3c <__cxa_atexit@plt+0x402a58> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #48] @ 40ede8 <__cxa_atexit@plt+0x402a04> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #48] @ 40ee40 <__cxa_atexit@plt+0x402a5c> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - ldr r3, [pc, #44] @ 40edf4 <__cxa_atexit@plt+0x402a10> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + ldr r3, [pc, #44] @ 40ee4c <__cxa_atexit@plt+0x402a68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - ldrteq lr, [r5], #-2176 @ 0xfffff780 │ │ │ │ + ldrteq lr, [r5], #-2088 @ 0xfffff7d8 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @ instruction: 0xffff3580 │ │ │ │ - mvnseq r3, #104, 4 @ 0x80000006 │ │ │ │ + mvnseq r3, #16, 4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - mvnseq r3, #184, 4 @ 0x8000000b │ │ │ │ - mvnseq r3, #196, 4 @ 0x4000000c │ │ │ │ - mvnseq r3, #192, 4 │ │ │ │ + mvnseq r3, #96, 4 │ │ │ │ + mvnseq r3, #108, 4 @ 0xc0000006 │ │ │ │ + mvnseq r3, #104, 4 @ 0x80000006 │ │ │ │ @ instruction: 0xffff3570 │ │ │ │ - mvnseq r3, #128, 24 @ 0x8000 │ │ │ │ + mvnseq r3, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ mov sl, r7 │ │ │ │ - b 40a720 <__cxa_atexit@plt+0x3fe33c> │ │ │ │ - mvnseq r3, #144, 24 @ 0x9000 │ │ │ │ + b 40a778 <__cxa_atexit@plt+0x3fe394> │ │ │ │ + mvnseq r3, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 40ee54 <__cxa_atexit@plt+0x402a70> │ │ │ │ - ldr r3, [pc, #60] @ 40ee8c <__cxa_atexit@plt+0x402aa8> │ │ │ │ + bne 40eeac <__cxa_atexit@plt+0x402ac8> │ │ │ │ + ldr r3, [pc, #60] @ 40eee4 <__cxa_atexit@plt+0x402b00> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 40ee68 <__cxa_atexit@plt+0x402a84> │ │ │ │ + b 40eec0 <__cxa_atexit@plt+0x402adc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 40ee74 <__cxa_atexit@plt+0x402a90> │ │ │ │ - ldr r3, [pc, #28] @ 40ee84 <__cxa_atexit@plt+0x402aa0> │ │ │ │ + beq 40eecc <__cxa_atexit@plt+0x402ae8> │ │ │ │ + ldr r3, [pc, #28] @ 40eedc <__cxa_atexit@plt+0x402af8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef250 <__cxa_atexit@plt+0x7e2e6c> │ │ │ │ - ldr r7, [pc, #12] @ 40ee88 <__cxa_atexit@plt+0x402aa4> │ │ │ │ + b 7d6498 <__cxa_atexit@plt+0x7ca0b4> │ │ │ │ + ldr r7, [pc, #12] @ 40eee0 <__cxa_atexit@plt+0x402afc> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrteq lr, [r5], #-1980 @ 0xfffff844 │ │ │ │ + ldrteq lr, [r5], #-1892 @ 0xfffff89c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq r3, #116, 22 @ 0x1d000 │ │ │ │ + mvnseq r3, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 40eeb8 <__cxa_atexit@plt+0x402ad4> │ │ │ │ + ldr r3, [pc, #20] @ 40ef10 <__cxa_atexit@plt+0x402b2c> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ - b 408a28 <__cxa_atexit@plt+0x3fc644> │ │ │ │ + b 408a80 <__cxa_atexit@plt+0x3fc69c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #184, 20 @ 0xb8000 │ │ │ │ + mvnseq r3, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 40eefc <__cxa_atexit@plt+0x402b18> │ │ │ │ + ldr r3, [pc, #20] @ 40ef54 <__cxa_atexit@plt+0x402b70> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ - b 406d30 <__cxa_atexit@plt+0x3fa94c> │ │ │ │ + b 406d88 <__cxa_atexit@plt+0x3fa9a4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #184, 24 @ 0xb800 │ │ │ │ + mvnseq r3, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 40ef78 <__cxa_atexit@plt+0x402b94> │ │ │ │ + bhi 40efd0 <__cxa_atexit@plt+0x402bec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7ef200 <__cxa_atexit@plt+0x7e2e1c> │ │ │ │ + bl 7d6448 <__cxa_atexit@plt+0x7ca064> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 40ef70 <__cxa_atexit@plt+0x402b8c> │ │ │ │ - ldr r3, [pc, #52] @ 40ef80 <__cxa_atexit@plt+0x402b9c> │ │ │ │ - ldr r9, [pc, #52] @ 40ef84 <__cxa_atexit@plt+0x402ba0> │ │ │ │ - ldr r2, [pc, #52] @ 40ef88 <__cxa_atexit@plt+0x402ba4> │ │ │ │ + beq 40efc8 <__cxa_atexit@plt+0x402be4> │ │ │ │ + ldr r3, [pc, #52] @ 40efd8 <__cxa_atexit@plt+0x402bf4> │ │ │ │ + ldr r9, [pc, #52] @ 40efdc <__cxa_atexit@plt+0x402bf8> │ │ │ │ + ldr r2, [pc, #52] @ 40efe0 <__cxa_atexit@plt+0x402bfc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 7ef228 <__cxa_atexit@plt+0x7e2e44> │ │ │ │ + b 7d6470 <__cxa_atexit@plt+0x7ca08c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mvnseq r3, #4, 24 @ 0x400 │ │ │ │ + mvnseq r3, #20, 24 @ 0x1400 │ │ │ │ + ldrteq sp, [r5], #-2660 @ 0xfffff59c │ │ │ │ mvnseq r3, #92, 24 @ 0x5c00 │ │ │ │ - mvnseq r3, #108, 24 @ 0x6c00 │ │ │ │ - ldrteq sp, [r5], #-2748 @ 0xfffff544 │ │ │ │ - mvnseq r3, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 40efec <__cxa_atexit@plt+0x402c08> │ │ │ │ + bhi 40f044 <__cxa_atexit@plt+0x402c60> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7ef200 <__cxa_atexit@plt+0x7e2e1c> │ │ │ │ + bl 7d6448 <__cxa_atexit@plt+0x7ca064> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 40efe4 <__cxa_atexit@plt+0x402c00> │ │ │ │ - ldr r3, [pc, #52] @ 40eff4 <__cxa_atexit@plt+0x402c10> │ │ │ │ - ldr r9, [pc, #52] @ 40eff8 <__cxa_atexit@plt+0x402c14> │ │ │ │ - ldr r2, [pc, #52] @ 40effc <__cxa_atexit@plt+0x402c18> │ │ │ │ + beq 40f03c <__cxa_atexit@plt+0x402c58> │ │ │ │ + ldr r3, [pc, #52] @ 40f04c <__cxa_atexit@plt+0x402c68> │ │ │ │ + ldr r9, [pc, #52] @ 40f050 <__cxa_atexit@plt+0x402c6c> │ │ │ │ + ldr r2, [pc, #52] @ 40f054 <__cxa_atexit@plt+0x402c70> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b 7ef228 <__cxa_atexit@plt+0x7e2e44> │ │ │ │ + b 7d6470 <__cxa_atexit@plt+0x7ca08c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #88, 24 @ 0x5800 │ │ │ │ - mvnseq r3, #104, 24 @ 0x6800 │ │ │ │ - ldrteq sp, [r5], #-2632 @ 0xfffff5b8 │ │ │ │ + mvnseq r3, #0, 24 │ │ │ │ + mvnseq r3, #16, 24 @ 0x1000 │ │ │ │ + ldrteq sp, [r5], #-2544 @ 0xfffff610 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40f0dc <__cxa_atexit@plt+0x402cf8> │ │ │ │ + bhi 40f134 <__cxa_atexit@plt+0x402d50> │ │ │ │ and r2, r9, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 40f058 <__cxa_atexit@plt+0x402c74> │ │ │ │ + bne 40f0b0 <__cxa_atexit@plt+0x402ccc> │ │ │ │ and r2, r8, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 40f088 <__cxa_atexit@plt+0x402ca4> │ │ │ │ - ldr r2, [pc, #192] @ 40f0f8 <__cxa_atexit@plt+0x402d14> │ │ │ │ + bne 40f0e0 <__cxa_atexit@plt+0x402cfc> │ │ │ │ + ldr r2, [pc, #192] @ 40f150 <__cxa_atexit@plt+0x402d6c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r2, [r9, #2] │ │ │ │ ldr r1, [r8, #2] │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r1 │ │ │ │ - b 7ef290 <__cxa_atexit@plt+0x7e2eac> │ │ │ │ + b 7d64d8 <__cxa_atexit@plt+0x7ca0f4> │ │ │ │ ldr r3, [r9, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 40f0ac <__cxa_atexit@plt+0x402cc8> │ │ │ │ + beq 40f104 <__cxa_atexit@plt+0x402d20> │ │ │ │ and r2, r8, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 40f07c <__cxa_atexit@plt+0x402c98> │ │ │ │ + beq 40f0d4 <__cxa_atexit@plt+0x402cf0> │ │ │ │ ldr r2, [r8, #3] │ │ │ │ cmp r3, r2 │ │ │ │ - bcs 40f088 <__cxa_atexit@plt+0x402ca4> │ │ │ │ + bcs 40f0e0 <__cxa_atexit@plt+0x402cfc> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ ldr r3, [r8, #3] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 40f0c0 <__cxa_atexit@plt+0x402cdc> │ │ │ │ - ldr r3, [pc, #84] @ 40f0f4 <__cxa_atexit@plt+0x402d10> │ │ │ │ + bne 40f118 <__cxa_atexit@plt+0x402d34> │ │ │ │ + ldr r3, [pc, #84] @ 40f14c <__cxa_atexit@plt+0x402d68> │ │ │ │ mov r8, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - ldr r7, [pc, #72] @ 40f0fc <__cxa_atexit@plt+0x402d18> │ │ │ │ - ldr r0, [pc, #72] @ 40f100 <__cxa_atexit@plt+0x402d1c> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + ldr r7, [pc, #72] @ 40f154 <__cxa_atexit@plt+0x402d70> │ │ │ │ + ldr r0, [pc, #72] @ 40f158 <__cxa_atexit@plt+0x402d74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - bcs 40f0d8 <__cxa_atexit@plt+0x402cf4> │ │ │ │ - ldr r7, [pc, #32] @ 40f0ec <__cxa_atexit@plt+0x402d08> │ │ │ │ - ldr r0, [pc, #32] @ 40f0f0 <__cxa_atexit@plt+0x402d0c> │ │ │ │ + bcs 40f130 <__cxa_atexit@plt+0x402d4c> │ │ │ │ + ldr r7, [pc, #32] @ 40f144 <__cxa_atexit@plt+0x402d60> │ │ │ │ + ldr r0, [pc, #32] @ 40f148 <__cxa_atexit@plt+0x402d64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - b 40e184 <__cxa_atexit@plt+0x401da0> │ │ │ │ - ldr r7, [pc, #32] @ 40f104 <__cxa_atexit@plt+0x402d20> │ │ │ │ + b 40e1dc <__cxa_atexit@plt+0x401df8> │ │ │ │ + ldr r7, [pc, #32] @ 40f15c <__cxa_atexit@plt+0x402d78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #28, 22 @ 0x7000 │ │ │ │ - mvnseq r3, #24, 22 @ 0x6000 │ │ │ │ + mvnseq r3, #196, 20 @ 0xc4000 │ │ │ │ + mvnseq r3, #192, 20 @ 0xc0000 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - mvnseq r3, #164, 22 @ 0x29000 │ │ │ │ - mvnseq r3, #160, 22 @ 0x28000 │ │ │ │ - mvnseq r3, #148, 22 @ 0x25000 │ │ │ │ - mvnseq r3, #92, 22 @ 0x17000 │ │ │ │ + mvnseq r3, #76, 22 @ 0x13000 │ │ │ │ + mvnseq r3, #72, 22 @ 0x12000 │ │ │ │ + mvnseq r3, #60, 22 @ 0xf000 │ │ │ │ + mvnseq r3, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 40f12c <__cxa_atexit@plt+0x402d48> │ │ │ │ + bne 40f184 <__cxa_atexit@plt+0x402da0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ and r2, r8, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 40f14c <__cxa_atexit@plt+0x402d68> │ │ │ │ + bne 40f1a4 <__cxa_atexit@plt+0x402dc0> │ │ │ │ add r5, r5, #12 │ │ │ │ - b 40e184 <__cxa_atexit@plt+0x401da0> │ │ │ │ + b 40e1dc <__cxa_atexit@plt+0x401df8> │ │ │ │ ldr r2, [r8, #3] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 40f170 <__cxa_atexit@plt+0x402d8c> │ │ │ │ - ldr r5, [pc, #52] @ 40f194 <__cxa_atexit@plt+0x402db0> │ │ │ │ + bne 40f1c8 <__cxa_atexit@plt+0x402de4> │ │ │ │ + ldr r5, [pc, #52] @ 40f1ec <__cxa_atexit@plt+0x402e08> │ │ │ │ mov r8, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 7ef230 <__cxa_atexit@plt+0x7e2e4c> │ │ │ │ - bcs 40f144 <__cxa_atexit@plt+0x402d60> │ │ │ │ - ldr r7, [pc, #16] @ 40f18c <__cxa_atexit@plt+0x402da8> │ │ │ │ - ldr r0, [pc, #16] @ 40f190 <__cxa_atexit@plt+0x402dac> │ │ │ │ + b 7d6478 <__cxa_atexit@plt+0x7ca094> │ │ │ │ + bcs 40f19c <__cxa_atexit@plt+0x402db8> │ │ │ │ + ldr r7, [pc, #16] @ 40f1e4 <__cxa_atexit@plt+0x402e00> │ │ │ │ + ldr r0, [pc, #16] @ 40f1e8 <__cxa_atexit@plt+0x402e04> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #104, 20 @ 0x68000 │ │ │ │ - mvnseq r3, #100, 20 @ 0x64000 │ │ │ │ + mvnseq r3, #16, 20 @ 0x10000 │ │ │ │ + mvnseq r3, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #200, 20 @ 0xc8000 │ │ │ │ + mvnseq r3, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40f228 <__cxa_atexit@plt+0x402e44> │ │ │ │ - ldr r3, [pc, #108] @ 40f238 <__cxa_atexit@plt+0x402e54> │ │ │ │ + bhi 40f280 <__cxa_atexit@plt+0x402e9c> │ │ │ │ + ldr r3, [pc, #108] @ 40f290 <__cxa_atexit@plt+0x402eac> │ │ │ │ str r9, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ - beq 40f208 <__cxa_atexit@plt+0x402e24> │ │ │ │ - ldr r3, [pc, #88] @ 40f23c <__cxa_atexit@plt+0x402e58> │ │ │ │ + beq 40f260 <__cxa_atexit@plt+0x402e7c> │ │ │ │ + ldr r3, [pc, #88] @ 40f294 <__cxa_atexit@plt+0x402eb0> │ │ │ │ tst r9, #3 │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 40f218 <__cxa_atexit@plt+0x402e34> │ │ │ │ - ldr r7, [pc, #68] @ 40f240 <__cxa_atexit@plt+0x402e5c> │ │ │ │ + beq 40f270 <__cxa_atexit@plt+0x402e8c> │ │ │ │ + ldr r7, [pc, #68] @ 40f298 <__cxa_atexit@plt+0x402eb4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 40f00c <__cxa_atexit@plt+0x402c28> │ │ │ │ + b 40f064 <__cxa_atexit@plt+0x402c80> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 40f244 <__cxa_atexit@plt+0x402e60> │ │ │ │ + ldr r7, [pc, #20] @ 40f29c <__cxa_atexit@plt+0x402eb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - mvnseq r3, #88, 20 @ 0x58000 │ │ │ │ - mvnseq r3, #44, 20 @ 0x2c000 │ │ │ │ + mvnseq r3, #0, 20 │ │ │ │ + mvnseq r3, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #56] @ 40f298 <__cxa_atexit@plt+0x402eb4> │ │ │ │ + ldr r2, [pc, #56] @ 40f2f0 <__cxa_atexit@plt+0x402f0c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r3] │ │ │ │ - beq 40f290 <__cxa_atexit@plt+0x402eac> │ │ │ │ - ldr r5, [pc, #28] @ 40f29c <__cxa_atexit@plt+0x402eb8> │ │ │ │ + beq 40f2e8 <__cxa_atexit@plt+0x402f04> │ │ │ │ + ldr r5, [pc, #28] @ 40f2f4 <__cxa_atexit@plt+0x402f10> │ │ │ │ mov r9, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 40f00c <__cxa_atexit@plt+0x402c28> │ │ │ │ + b 40f064 <__cxa_atexit@plt+0x402c80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - mvnseq r3, #212, 18 @ 0x350000 │ │ │ │ + mvnseq r3, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 40f2c4 <__cxa_atexit@plt+0x402ee0> │ │ │ │ + ldr r3, [pc, #16] @ 40f31c <__cxa_atexit@plt+0x402f38> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 40f00c <__cxa_atexit@plt+0x402c28> │ │ │ │ + b 40f064 <__cxa_atexit@plt+0x402c80> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40f2fc <__cxa_atexit@plt+0x402f18> │ │ │ │ - ldr r2, [pc, #40] @ 40f314 <__cxa_atexit@plt+0x402f30> │ │ │ │ + bcc 40f354 <__cxa_atexit@plt+0x402f70> │ │ │ │ + ldr r2, [pc, #40] @ 40f36c <__cxa_atexit@plt+0x402f88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 40f318 <__cxa_atexit@plt+0x402f34> │ │ │ │ + ldr r3, [pc, #20] @ 40f370 <__cxa_atexit@plt+0x402f8c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ - ldrteq sp, [r5], #-2156 @ 0xfffff794 │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ + ldrteq sp, [r5], #-2068 @ 0xfffff7ec │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40f34c <__cxa_atexit@plt+0x402f68> │ │ │ │ - ldr r3, [pc, #32] @ 40f35c <__cxa_atexit@plt+0x402f78> │ │ │ │ + bhi 40f3a4 <__cxa_atexit@plt+0x402fc0> │ │ │ │ + ldr r3, [pc, #32] @ 40f3b4 <__cxa_atexit@plt+0x402fd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #12] @ 40f360 <__cxa_atexit@plt+0x402f7c> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #12] @ 40f3b8 <__cxa_atexit@plt+0x402fd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq r3, #60, 18 @ 0xf0000 │ │ │ │ - mvnseq r3, #40, 18 @ 0xa0000 │ │ │ │ + mvnseq r3, #228, 16 @ 0xe40000 │ │ │ │ + mvnseq r3, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 40f388 <__cxa_atexit@plt+0x402fa4> │ │ │ │ + bne 40f3e0 <__cxa_atexit@plt+0x402ffc> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 40f39c <__cxa_atexit@plt+0x402fb8> │ │ │ │ + ldr r3, [pc, #12] @ 40f3f4 <__cxa_atexit@plt+0x403010> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r3, #236, 16 @ 0xec0000 │ │ │ │ + mvnseq r3, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 40f3c4 <__cxa_atexit@plt+0x402fe0> │ │ │ │ + ldr r3, [pc, #16] @ 40f41c <__cxa_atexit@plt+0x403038> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r3, #196, 16 @ 0xc40000 │ │ │ │ + mvnseq r3, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ sub r3, r3, r7 │ │ │ │ cmp r3, r7 │ │ │ │ - bge 40f3f0 <__cxa_atexit@plt+0x40300c> │ │ │ │ + bge 40f448 <__cxa_atexit@plt+0x403064> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 40f424 <__cxa_atexit@plt+0x403040> │ │ │ │ + beq 40f47c <__cxa_atexit@plt+0x403098> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 40f414 <__cxa_atexit@plt+0x403030> │ │ │ │ + beq 40f46c <__cxa_atexit@plt+0x403088> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ - bge 40f424 <__cxa_atexit@plt+0x403040> │ │ │ │ - ldr r3, [pc, #64] @ 40f45c <__cxa_atexit@plt+0x403078> │ │ │ │ + bge 40f47c <__cxa_atexit@plt+0x403098> │ │ │ │ + ldr r3, [pc, #64] @ 40f4b4 <__cxa_atexit@plt+0x4030d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ sub r9, r7, #4 │ │ │ │ cmn r9, #1 │ │ │ │ - ble 40f448 <__cxa_atexit@plt+0x403064> │ │ │ │ - ldr r3, [pc, #32] @ 40f458 <__cxa_atexit@plt+0x403074> │ │ │ │ + ble 40f4a0 <__cxa_atexit@plt+0x4030bc> │ │ │ │ + ldr r3, [pc, #32] @ 40f4b0 <__cxa_atexit@plt+0x4030cc> │ │ │ │ str r9, [r5, #12] │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef2a0 <__cxa_atexit@plt+0x7e2ebc> │ │ │ │ - ldr r7, [pc, #16] @ 40f460 <__cxa_atexit@plt+0x40307c> │ │ │ │ + b 7d64e8 <__cxa_atexit@plt+0x7ca104> │ │ │ │ + ldr r7, [pc, #16] @ 40f4b8 <__cxa_atexit@plt+0x4030d4> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ muleq r0, ip, r5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrteq lr, [r5], #-720 @ 0xfffffd30 │ │ │ │ - mvnseq r3, #40, 16 @ 0x280000 │ │ │ │ + ldrteq lr, [r5], #-632 @ 0xfffffd88 │ │ │ │ + mvnseq r3, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mvn r3, #3 │ │ │ │ add r1, r3, r7, lsl #1 │ │ │ │ add r2, r2, #8 │ │ │ │ ldr r3, [r2, r1, lsl #2] │ │ │ │ cmp r3, #1 │ │ │ │ - bne 40f4b8 <__cxa_atexit@plt+0x4030d4> │ │ │ │ + bne 40f510 <__cxa_atexit@plt+0x40312c> │ │ │ │ add r7, r2, r7, lsl #3 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [r7, #-12] │ │ │ │ cmn r1, #1 │ │ │ │ - beq 40f50c <__cxa_atexit@plt+0x403128> │ │ │ │ + beq 40f564 <__cxa_atexit@plt+0x403180> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 40f524 <__cxa_atexit@plt+0x403140> │ │ │ │ - ldr r7, [pc, #188] @ 40f56c <__cxa_atexit@plt+0x403188> │ │ │ │ + bne 40f57c <__cxa_atexit@plt+0x403198> │ │ │ │ + ldr r7, [pc, #188] @ 40f5c4 <__cxa_atexit@plt+0x4031e0> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r1, [r2], #-4 │ │ │ │ add r1, r6, #16 │ │ │ │ cmp r0, r1 │ │ │ │ - bcc 40f540 <__cxa_atexit@plt+0x40315c> │ │ │ │ - ldr lr, [pc, #152] @ 40f570 <__cxa_atexit@plt+0x40318c> │ │ │ │ - ldr r8, [pc, #152] @ 40f574 <__cxa_atexit@plt+0x403190> │ │ │ │ + bcc 40f598 <__cxa_atexit@plt+0x4031b4> │ │ │ │ + ldr lr, [pc, #152] @ 40f5c8 <__cxa_atexit@plt+0x4031e4> │ │ │ │ + ldr r8, [pc, #152] @ 40f5cc <__cxa_atexit@plt+0x4031e8> │ │ │ │ sub r9, r1, #11 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str lr, [r5, #-4] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r3, [r6, #16] │ │ │ │ sub r8, r1, #3 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ - bne 40f534 <__cxa_atexit@plt+0x403150> │ │ │ │ - ldr r7, [pc, #76] @ 40f568 <__cxa_atexit@plt+0x403184> │ │ │ │ + bne 40f58c <__cxa_atexit@plt+0x4031a8> │ │ │ │ + ldr r7, [pc, #76] @ 40f5c0 <__cxa_atexit@plt+0x4031dc> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - bl 7ef278 <__cxa_atexit@plt+0x7e2e94> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + bl 7d64c0 <__cxa_atexit@plt+0x7ca0dc> │ │ │ │ ldr r1, [r5, #20]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 40f564 <__cxa_atexit@plt+0x403180> │ │ │ │ + ldr r7, [pc, #28] @ 40f5bc <__cxa_atexit@plt+0x4031d8> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrteq lr, [r5], #-516 @ 0xfffffdfc │ │ │ │ - ldrteq lr, [r5], #-392 @ 0xfffffe78 │ │ │ │ + ldrteq lr, [r5], #-428 @ 0xfffffe54 │ │ │ │ + ldrteq lr, [r5], #-304 @ 0xfffffed0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldrteq sp, [r5], #-3268 @ 0xfffff33c │ │ │ │ - mvnseq r3, #20, 14 @ 0x500000 │ │ │ │ + ldrteq sp, [r5], #-3180 @ 0xfffff394 │ │ │ │ + mvnseq r3, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40f5c8 <__cxa_atexit@plt+0x4031e4> │ │ │ │ - ldr r2, [pc, #64] @ 40f5e0 <__cxa_atexit@plt+0x4031fc> │ │ │ │ - ldr r1, [pc, #64] @ 40f5e4 <__cxa_atexit@plt+0x403200> │ │ │ │ + bcc 40f620 <__cxa_atexit@plt+0x40323c> │ │ │ │ + ldr r2, [pc, #64] @ 40f638 <__cxa_atexit@plt+0x403254> │ │ │ │ + ldr r1, [pc, #64] @ 40f63c <__cxa_atexit@plt+0x403258> │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add lr, r3, #8 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ - ldr r3, [pc, #24] @ 40f5e8 <__cxa_atexit@plt+0x403204> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ + ldr r3, [pc, #24] @ 40f640 <__cxa_atexit@plt+0x40325c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrteq sp, [r5], #-3064 @ 0xfffff408 │ │ │ │ + ldrteq sp, [r5], #-2976 @ 0xfffff460 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - mvnseq r3, #160, 12 @ 0xa000000 │ │ │ │ + mvnseq r3, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ ldr r1, [r2, #8] │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 40f654 <__cxa_atexit@plt+0x403270> │ │ │ │ + beq 40f6ac <__cxa_atexit@plt+0x4032c8> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #8]! │ │ │ │ add r1, r6, #8 │ │ │ │ cmp r0, r1 │ │ │ │ str r3, [r5, #-4] │ │ │ │ - bcc 40f664 <__cxa_atexit@plt+0x403280> │ │ │ │ - ldr r2, [pc, #92] @ 40f690 <__cxa_atexit@plt+0x4032ac> │ │ │ │ - ldr r0, [pc, #92] @ 40f694 <__cxa_atexit@plt+0x4032b0> │ │ │ │ + bcc 40f6bc <__cxa_atexit@plt+0x4032d8> │ │ │ │ + ldr r2, [pc, #92] @ 40f6e8 <__cxa_atexit@plt+0x403304> │ │ │ │ + ldr r0, [pc, #92] @ 40f6ec <__cxa_atexit@plt+0x403308> │ │ │ │ sub r9, r1, #3 │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ mov r6, r1 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #48] @ 40f68c <__cxa_atexit@plt+0x4032a8> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #48] @ 40f6e4 <__cxa_atexit@plt+0x403300> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - ldr r7, [pc, #28] @ 40f688 <__cxa_atexit@plt+0x4032a4> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + ldr r7, [pc, #28] @ 40f6e0 <__cxa_atexit@plt+0x4032fc> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrteq sp, [r5], #-4060 @ 0xfffff024 │ │ │ │ + ldrteq sp, [r5], #-3972 @ 0xfffff07c │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldrteq sp, [r5], #-2916 @ 0xfffff49c │ │ │ │ - mvnseq r3, #244, 10 @ 0x3d000000 │ │ │ │ + ldrteq sp, [r5], #-2828 @ 0xfffff4f4 │ │ │ │ + mvnseq r3, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 40f6e0 <__cxa_atexit@plt+0x4032fc> │ │ │ │ - ldr r2, [pc, #52] @ 40f6f8 <__cxa_atexit@plt+0x403314> │ │ │ │ - ldr r1, [pc, #52] @ 40f6fc <__cxa_atexit@plt+0x403318> │ │ │ │ + bcc 40f738 <__cxa_atexit@plt+0x403354> │ │ │ │ + ldr r2, [pc, #52] @ 40f750 <__cxa_atexit@plt+0x40336c> │ │ │ │ + ldr r1, [pc, #52] @ 40f754 <__cxa_atexit@plt+0x403370> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r3, [pc, #24] @ 40f700 <__cxa_atexit@plt+0x40331c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r3, [pc, #24] @ 40f758 <__cxa_atexit@plt+0x403374> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrteq sp, [r5], #-2776 @ 0xfffff528 │ │ │ │ + ldrteq sp, [r5], #-2688 @ 0xfffff580 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - mvnseq r3, #136, 10 @ 0x22000000 │ │ │ │ + mvnseq r3, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40f724 <__cxa_atexit@plt+0x403340> │ │ │ │ + ldr r3, [pc, #12] @ 40f77c <__cxa_atexit@plt+0x403398> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r3, #100, 10 @ 0x19000000 │ │ │ │ + mvnseq r3, #12, 10 @ 0x3000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 40f75c <__cxa_atexit@plt+0x403378> │ │ │ │ - beq 40f774 <__cxa_atexit@plt+0x403390> │ │ │ │ - ldr r3, [pc, #96] @ 40f7a8 <__cxa_atexit@plt+0x4033c4> │ │ │ │ + bmi 40f7b4 <__cxa_atexit@plt+0x4033d0> │ │ │ │ + beq 40f7cc <__cxa_atexit@plt+0x4033e8> │ │ │ │ + ldr r3, [pc, #96] @ 40f800 <__cxa_atexit@plt+0x40341c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 7ef258 <__cxa_atexit@plt+0x7e2e74> │ │ │ │ - ldr r7, [pc, #60] @ 40f7a0 <__cxa_atexit@plt+0x4033bc> │ │ │ │ - ldr r0, [pc, #60] @ 40f7a4 <__cxa_atexit@plt+0x4033c0> │ │ │ │ + b 7d64a0 <__cxa_atexit@plt+0x7ca0bc> │ │ │ │ + ldr r7, [pc, #60] @ 40f7f8 <__cxa_atexit@plt+0x403414> │ │ │ │ + ldr r0, [pc, #60] @ 40f7fc <__cxa_atexit@plt+0x403418> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 40f798 <__cxa_atexit@plt+0x4033b4> │ │ │ │ - ldr r3, [pc, #28] @ 40f79c <__cxa_atexit@plt+0x4033b8> │ │ │ │ + ldr r7, [pc, #28] @ 40f7f0 <__cxa_atexit@plt+0x40340c> │ │ │ │ + ldr r3, [pc, #28] @ 40f7f4 <__cxa_atexit@plt+0x403410> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq r2, #132, 16 @ 0x840000 │ │ │ │ - mvnseq r2, #144, 16 @ 0x900000 │ │ │ │ - mvnseq r2, #140, 16 @ 0x8c0000 │ │ │ │ + mvnseq r2, #44, 16 @ 0x2c0000 │ │ │ │ + mvnseq r2, #56, 16 @ 0x380000 │ │ │ │ + mvnseq r2, #52, 16 @ 0x340000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvnseq r3, #224, 8 @ 0xe0000000 │ │ │ │ + mvnseq r3, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 40f7d4 <__cxa_atexit@plt+0x4033f0> │ │ │ │ + ldr r3, [pc, #20] @ 40f82c <__cxa_atexit@plt+0x403448> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - mvnseq r3, #180, 8 @ 0xb4000000 │ │ │ │ + mvnseq r3, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 40f808 <__cxa_atexit@plt+0x403424> │ │ │ │ + beq 40f860 <__cxa_atexit@plt+0x40347c> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 40f814 <__cxa_atexit@plt+0x403430> │ │ │ │ - ldr r3, [pc, #76] @ 40f850 <__cxa_atexit@plt+0x40346c> │ │ │ │ + bne 40f86c <__cxa_atexit@plt+0x403488> │ │ │ │ + ldr r3, [pc, #76] @ 40f8a8 <__cxa_atexit@plt+0x4034c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 40f828 <__cxa_atexit@plt+0x403444> │ │ │ │ - ldr r3, [pc, #60] @ 40f84c <__cxa_atexit@plt+0x403468> │ │ │ │ + b 40f880 <__cxa_atexit@plt+0x40349c> │ │ │ │ + ldr r3, [pc, #60] @ 40f8a4 <__cxa_atexit@plt+0x4034c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 40f828 <__cxa_atexit@plt+0x403444> │ │ │ │ + b 40f880 <__cxa_atexit@plt+0x40349c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 40f834 <__cxa_atexit@plt+0x403450> │ │ │ │ - ldr r3, [pc, #28] @ 40f844 <__cxa_atexit@plt+0x403460> │ │ │ │ + beq 40f88c <__cxa_atexit@plt+0x4034a8> │ │ │ │ + ldr r3, [pc, #28] @ 40f89c <__cxa_atexit@plt+0x4034b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 40f848 <__cxa_atexit@plt+0x403464> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 40f8a0 <__cxa_atexit@plt+0x4034bc> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - ldrteq sp, [r5], #-3580 @ 0xfffff204 │ │ │ │ + ldrteq sp, [r5], #-3492 @ 0xfffff25c │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvnseq r3, #56, 8 @ 0x38000000 │ │ │ │ + mvnseq r3, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 40f8b0 <__cxa_atexit@plt+0x4034cc> │ │ │ │ + ldr r7, [pc, #68] @ 40f908 <__cxa_atexit@plt+0x403524> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40f8a0 <__cxa_atexit@plt+0x4034bc> │ │ │ │ - ldr r7, [pc, #40] @ 40f8b4 <__cxa_atexit@plt+0x4034d0> │ │ │ │ + bhi 40f8f8 <__cxa_atexit@plt+0x403514> │ │ │ │ + ldr r7, [pc, #40] @ 40f90c <__cxa_atexit@plt+0x403528> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 40f8b8 <__cxa_atexit@plt+0x4034d4> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 40f910 <__cxa_atexit@plt+0x40352c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ - mvnseq r3, #232, 6 @ 0xa0000003 │ │ │ │ + mvnseq r3, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #184, 6 @ 0xe0000002 │ │ │ │ + mvnseq r3, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 40f930 <__cxa_atexit@plt+0x40354c> │ │ │ │ + ldr r7, [pc, #68] @ 40f988 <__cxa_atexit@plt+0x4035a4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40f920 <__cxa_atexit@plt+0x40353c> │ │ │ │ - ldr r7, [pc, #40] @ 40f934 <__cxa_atexit@plt+0x403550> │ │ │ │ + bhi 40f978 <__cxa_atexit@plt+0x403594> │ │ │ │ + ldr r7, [pc, #40] @ 40f98c <__cxa_atexit@plt+0x4035a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 40f938 <__cxa_atexit@plt+0x403554> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 40f990 <__cxa_atexit@plt+0x4035ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - mvnseq r3, #104, 6 @ 0xa0000001 │ │ │ │ + mvnseq r3, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #56, 6 @ 0xe0000000 │ │ │ │ + mvnseq r3, #224, 4 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 40f9b0 <__cxa_atexit@plt+0x4035cc> │ │ │ │ + ldr r7, [pc, #68] @ 40fa08 <__cxa_atexit@plt+0x403624> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40f9a0 <__cxa_atexit@plt+0x4035bc> │ │ │ │ - ldr r7, [pc, #40] @ 40f9b4 <__cxa_atexit@plt+0x4035d0> │ │ │ │ + bhi 40f9f8 <__cxa_atexit@plt+0x403614> │ │ │ │ + ldr r7, [pc, #40] @ 40fa0c <__cxa_atexit@plt+0x403628> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 40f9b8 <__cxa_atexit@plt+0x4035d4> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 40fa10 <__cxa_atexit@plt+0x40362c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ - mvnseq r3, #232, 4 @ 0x8000000e │ │ │ │ + mvnseq r3, #144, 4 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r3, #184, 4 @ 0x8000000b │ │ │ │ + mvnseq r3, #96, 4 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40f9f4 <__cxa_atexit@plt+0x403610> │ │ │ │ + ldr r3, [pc, #12] @ 40fa4c <__cxa_atexit@plt+0x403668> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r3, #148, 4 @ 0x40000009 │ │ │ │ + mvnseq r3, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40fa68 <__cxa_atexit@plt+0x403684> │ │ │ │ + bcc 40fac0 <__cxa_atexit@plt+0x4036dc> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - ldr lr, [pc, #76] @ 40fa74 <__cxa_atexit@plt+0x403690> │ │ │ │ - ldr r8, [pc, #76] @ 40fa78 <__cxa_atexit@plt+0x403694> │ │ │ │ + ldr lr, [pc, #76] @ 40facc <__cxa_atexit@plt+0x4036e8> │ │ │ │ + ldr r8, [pc, #76] @ 40fad0 <__cxa_atexit@plt+0x4036ec> │ │ │ │ mvn r2, #1 │ │ │ │ add r2, r2, r7, lsl #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ add r0, r0, r2, lsl #2 │ │ │ │ str r8, [r3, #4] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ @@ -1052061,732 +1052083,732 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r9, r6, #3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrteq sp, [r5], #-1908 @ 0xfffff88c │ │ │ │ - mvnseq r3, #16, 4 │ │ │ │ + ldrteq sp, [r5], #-1820 @ 0xfffff8e4 │ │ │ │ + mvnseq r3, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40fae0 <__cxa_atexit@plt+0x4036fc> │ │ │ │ + bcc 40fb38 <__cxa_atexit@plt+0x403754> │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #52] @ 40faec <__cxa_atexit@plt+0x403708> │ │ │ │ + ldr lr, [pc, #52] @ 40fb44 <__cxa_atexit@plt+0x403760> │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ - ldr r2, [pc, #48] @ 40faf0 <__cxa_atexit@plt+0x40370c> │ │ │ │ + ldr r2, [pc, #48] @ 40fb48 <__cxa_atexit@plt+0x403764> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r0, [r1, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrteq sp, [r5], #-1764 @ 0xfffff91c │ │ │ │ - mvnseq r3, #152, 2 @ 0x26 │ │ │ │ + ldrteq sp, [r5], #-1676 @ 0xfffff974 │ │ │ │ + mvnseq r3, #64, 2 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40fb40 <__cxa_atexit@plt+0x40375c> │ │ │ │ - ldr r2, [pc, #48] @ 40fb4c <__cxa_atexit@plt+0x403768> │ │ │ │ - ldr r1, [pc, #48] @ 40fb50 <__cxa_atexit@plt+0x40376c> │ │ │ │ + bcc 40fb98 <__cxa_atexit@plt+0x4037b4> │ │ │ │ + ldr r2, [pc, #48] @ 40fba4 <__cxa_atexit@plt+0x4037c0> │ │ │ │ + ldr r1, [pc, #48] @ 40fba8 <__cxa_atexit@plt+0x4037c4> │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef2a8 <__cxa_atexit@plt+0x7e2ec4> │ │ │ │ + b 7d64f0 <__cxa_atexit@plt+0x7ca10c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq sp, [r5], #-1660 @ 0xfffff984 │ │ │ │ - mvnseq r3, #56, 2 │ │ │ │ + ldrteq sp, [r5], #-1572 @ 0xfffff9dc │ │ │ │ + mvnseq r3, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldreq r3, [r7, #3] │ │ │ │ cmpeq r3, #0 │ │ │ │ - beq 40fb88 <__cxa_atexit@plt+0x4037a4> │ │ │ │ - ldr r3, [pc, #28] @ 40fb98 <__cxa_atexit@plt+0x4037b4> │ │ │ │ + beq 40fbe0 <__cxa_atexit@plt+0x4037fc> │ │ │ │ + ldr r3, [pc, #28] @ 40fbf0 <__cxa_atexit@plt+0x40380c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 40fb9c <__cxa_atexit@plt+0x4037b8> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 40fbf4 <__cxa_atexit@plt+0x403810> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq sp, [r5], #-2728 @ 0xfffff558 │ │ │ │ - mvnseq r3, #236 @ 0xec │ │ │ │ + ldrteq sp, [r5], #-2640 @ 0xfffff5b0 │ │ │ │ + mvnseq r3, #148 @ 0x94 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 40fbc0 <__cxa_atexit@plt+0x4037dc> │ │ │ │ + ldr r3, [pc, #12] @ 40fc18 <__cxa_atexit@plt+0x403834> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r3, #200 @ 0xc8 │ │ │ │ + mvnseq r3, #112 @ 0x70 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 40fbf8 <__cxa_atexit@plt+0x403814> │ │ │ │ - beq 40fc10 <__cxa_atexit@plt+0x40382c> │ │ │ │ - ldr r3, [pc, #96] @ 40fc44 <__cxa_atexit@plt+0x403860> │ │ │ │ + bmi 40fc50 <__cxa_atexit@plt+0x40386c> │ │ │ │ + beq 40fc68 <__cxa_atexit@plt+0x403884> │ │ │ │ + ldr r3, [pc, #96] @ 40fc9c <__cxa_atexit@plt+0x4038b8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef258 <__cxa_atexit@plt+0x7e2e74> │ │ │ │ - ldr r7, [pc, #60] @ 40fc3c <__cxa_atexit@plt+0x403858> │ │ │ │ - ldr r0, [pc, #60] @ 40fc40 <__cxa_atexit@plt+0x40385c> │ │ │ │ + b 7d64a0 <__cxa_atexit@plt+0x7ca0bc> │ │ │ │ + ldr r7, [pc, #60] @ 40fc94 <__cxa_atexit@plt+0x4038b0> │ │ │ │ + ldr r0, [pc, #60] @ 40fc98 <__cxa_atexit@plt+0x4038b4> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 40fc34 <__cxa_atexit@plt+0x403850> │ │ │ │ - ldr r3, [pc, #28] @ 40fc38 <__cxa_atexit@plt+0x403854> │ │ │ │ + ldr r7, [pc, #28] @ 40fc8c <__cxa_atexit@plt+0x4038a8> │ │ │ │ + ldr r3, [pc, #28] @ 40fc90 <__cxa_atexit@plt+0x4038ac> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq r2, #232, 6 @ 0xa0000003 │ │ │ │ - mvnseq r2, #244, 6 @ 0xd0000003 │ │ │ │ - mvnseq r2, #240, 6 @ 0xc0000003 │ │ │ │ + mvnseq r2, #144, 6 @ 0x40000002 │ │ │ │ + mvnseq r2, #156, 6 @ 0x70000002 │ │ │ │ + mvnseq r2, #152, 6 @ 0x60000002 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvnseq r3, #68 @ 0x44 │ │ │ │ + mvnseq r2, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 40fc74 <__cxa_atexit@plt+0x403890> │ │ │ │ + ldr r3, [pc, #24] @ 40fccc <__cxa_atexit@plt+0x4038e8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r9, [r5, #8] │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ @ instruction: 0xfffff70c │ │ │ │ - mvnseq r3, #20 │ │ │ │ + mvnseq r2, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 40fca8 <__cxa_atexit@plt+0x4038c4> │ │ │ │ + beq 40fd00 <__cxa_atexit@plt+0x40391c> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 40fcb4 <__cxa_atexit@plt+0x4038d0> │ │ │ │ - ldr r3, [pc, #76] @ 40fcf0 <__cxa_atexit@plt+0x40390c> │ │ │ │ + bne 40fd0c <__cxa_atexit@plt+0x403928> │ │ │ │ + ldr r3, [pc, #76] @ 40fd48 <__cxa_atexit@plt+0x403964> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 40fcc8 <__cxa_atexit@plt+0x4038e4> │ │ │ │ - ldr r3, [pc, #60] @ 40fcec <__cxa_atexit@plt+0x403908> │ │ │ │ + b 40fd20 <__cxa_atexit@plt+0x40393c> │ │ │ │ + ldr r3, [pc, #60] @ 40fd44 <__cxa_atexit@plt+0x403960> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 40fcc8 <__cxa_atexit@plt+0x4038e4> │ │ │ │ + b 40fd20 <__cxa_atexit@plt+0x40393c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 40fcd4 <__cxa_atexit@plt+0x4038f0> │ │ │ │ - ldr r3, [pc, #28] @ 40fce4 <__cxa_atexit@plt+0x403900> │ │ │ │ + beq 40fd2c <__cxa_atexit@plt+0x403948> │ │ │ │ + ldr r3, [pc, #28] @ 40fd3c <__cxa_atexit@plt+0x403958> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 40fce8 <__cxa_atexit@plt+0x403904> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 40fd40 <__cxa_atexit@plt+0x40395c> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - ldrteq sp, [r5], #-2396 @ 0xfffff6a4 │ │ │ │ + ldrteq sp, [r5], #-2308 @ 0xfffff6fc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvnseq r2, #152, 30 @ 0x260 │ │ │ │ + mvnseq r2, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 40fd58 <__cxa_atexit@plt+0x403974> │ │ │ │ + ldr r7, [pc, #72] @ 40fdb0 <__cxa_atexit@plt+0x4039cc> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40fd44 <__cxa_atexit@plt+0x403960> │ │ │ │ - ldr r7, [pc, #44] @ 40fd5c <__cxa_atexit@plt+0x403978> │ │ │ │ + bhi 40fd9c <__cxa_atexit@plt+0x4039b8> │ │ │ │ + ldr r7, [pc, #44] @ 40fdb4 <__cxa_atexit@plt+0x4039d0> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 40fd60 <__cxa_atexit@plt+0x40397c> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 40fdb8 <__cxa_atexit@plt+0x4039d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff638 │ │ │ │ - mvnseq r2, #64, 30 @ 0x100 │ │ │ │ + mvnseq r2, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #16, 30 @ 0x40 │ │ │ │ + mvnseq r2, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 40fde0 <__cxa_atexit@plt+0x4039fc> │ │ │ │ + ldr r7, [pc, #72] @ 40fe38 <__cxa_atexit@plt+0x403a54> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40fdcc <__cxa_atexit@plt+0x4039e8> │ │ │ │ - ldr r7, [pc, #44] @ 40fde4 <__cxa_atexit@plt+0x403a00> │ │ │ │ + bhi 40fe24 <__cxa_atexit@plt+0x403a40> │ │ │ │ + ldr r7, [pc, #44] @ 40fe3c <__cxa_atexit@plt+0x403a58> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 40fde8 <__cxa_atexit@plt+0x403a04> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 40fe40 <__cxa_atexit@plt+0x403a5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff5b0 │ │ │ │ - mvnseq r2, #184, 28 @ 0xb80 │ │ │ │ + mvnseq r2, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #136, 28 @ 0x880 │ │ │ │ + mvnseq r2, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 40fe68 <__cxa_atexit@plt+0x403a84> │ │ │ │ + ldr r7, [pc, #72] @ 40fec0 <__cxa_atexit@plt+0x403adc> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 40fe54 <__cxa_atexit@plt+0x403a70> │ │ │ │ - ldr r7, [pc, #44] @ 40fe6c <__cxa_atexit@plt+0x403a88> │ │ │ │ + bhi 40feac <__cxa_atexit@plt+0x403ac8> │ │ │ │ + ldr r7, [pc, #44] @ 40fec4 <__cxa_atexit@plt+0x403ae0> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 40fe70 <__cxa_atexit@plt+0x403a8c> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 40fec8 <__cxa_atexit@plt+0x403ae4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff528 │ │ │ │ - mvnseq r2, #48, 28 @ 0x300 │ │ │ │ + mvnseq r2, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #252, 26 @ 0x3f00 │ │ │ │ + mvnseq r2, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40fec0 <__cxa_atexit@plt+0x403adc> │ │ │ │ - ldr r3, [pc, #32] @ 40fed0 <__cxa_atexit@plt+0x403aec> │ │ │ │ + bhi 40ff18 <__cxa_atexit@plt+0x403b34> │ │ │ │ + ldr r3, [pc, #32] @ 40ff28 <__cxa_atexit@plt+0x403b44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #12] @ 40fed4 <__cxa_atexit@plt+0x403af0> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #12] @ 40ff2c <__cxa_atexit@plt+0x403b48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq r2, #240, 26 @ 0x3c00 │ │ │ │ - mvnseq r2, #180, 26 @ 0x2d00 │ │ │ │ + mvnseq r2, #152, 26 @ 0x2600 │ │ │ │ + mvnseq r2, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 40fefc <__cxa_atexit@plt+0x403b18> │ │ │ │ + bne 40ff54 <__cxa_atexit@plt+0x403b70> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 40ff10 <__cxa_atexit@plt+0x403b2c> │ │ │ │ + ldr r3, [pc, #12] @ 40ff68 <__cxa_atexit@plt+0x403b84> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r2, #120, 26 @ 0x1e00 │ │ │ │ + mvnseq r2, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 40ff38 <__cxa_atexit@plt+0x403b54> │ │ │ │ + ldr r3, [pc, #16] @ 40ff90 <__cxa_atexit@plt+0x403bac> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r2, #80, 26 @ 0x1400 │ │ │ │ + mvnseq r2, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ sub r3, r3, r7 │ │ │ │ cmp r3, r7 │ │ │ │ - bge 40ff64 <__cxa_atexit@plt+0x403b80> │ │ │ │ + bge 40ffbc <__cxa_atexit@plt+0x403bd8> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 40ff98 <__cxa_atexit@plt+0x403bb4> │ │ │ │ + beq 40fff0 <__cxa_atexit@plt+0x403c0c> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 40ff88 <__cxa_atexit@plt+0x403ba4> │ │ │ │ + beq 40ffe0 <__cxa_atexit@plt+0x403bfc> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ - bge 40ff98 <__cxa_atexit@plt+0x403bb4> │ │ │ │ - ldr r3, [pc, #64] @ 40ffd0 <__cxa_atexit@plt+0x403bec> │ │ │ │ + bge 40fff0 <__cxa_atexit@plt+0x403c0c> │ │ │ │ + ldr r3, [pc, #64] @ 410028 <__cxa_atexit@plt+0x403c44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ sub r9, r7, #4 │ │ │ │ cmn r9, #1 │ │ │ │ - ble 40ffbc <__cxa_atexit@plt+0x403bd8> │ │ │ │ - ldr r3, [pc, #32] @ 40ffcc <__cxa_atexit@plt+0x403be8> │ │ │ │ + ble 410014 <__cxa_atexit@plt+0x403c30> │ │ │ │ + ldr r3, [pc, #32] @ 410024 <__cxa_atexit@plt+0x403c40> │ │ │ │ str r9, [r5, #12] │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef2a0 <__cxa_atexit@plt+0x7e2ebc> │ │ │ │ - ldr r7, [pc, #16] @ 40ffd4 <__cxa_atexit@plt+0x403bf0> │ │ │ │ + b 7d64e8 <__cxa_atexit@plt+0x7ca104> │ │ │ │ + ldr r7, [pc, #16] @ 41002c <__cxa_atexit@plt+0x403c48> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ muleq r0, ip, r5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrteq sp, [r5], #-1884 @ 0xfffff8a4 │ │ │ │ - mvnseq r2, #180, 24 @ 0xb400 │ │ │ │ + ldrteq sp, [r5], #-1796 @ 0xfffff8fc │ │ │ │ + mvnseq r2, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mvn r3, #3 │ │ │ │ add r1, r3, r7, lsl #1 │ │ │ │ add r2, r2, #8 │ │ │ │ ldr r3, [r2, r1, lsl #2] │ │ │ │ cmp r3, #1 │ │ │ │ - bne 41002c <__cxa_atexit@plt+0x403c48> │ │ │ │ + bne 410084 <__cxa_atexit@plt+0x403ca0> │ │ │ │ add r7, r2, r7, lsl #3 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [r7, #-12] │ │ │ │ cmn r1, #1 │ │ │ │ - beq 410080 <__cxa_atexit@plt+0x403c9c> │ │ │ │ + beq 4100d8 <__cxa_atexit@plt+0x403cf4> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 410098 <__cxa_atexit@plt+0x403cb4> │ │ │ │ - ldr r7, [pc, #188] @ 4100e0 <__cxa_atexit@plt+0x403cfc> │ │ │ │ + bne 4100f0 <__cxa_atexit@plt+0x403d0c> │ │ │ │ + ldr r7, [pc, #188] @ 410138 <__cxa_atexit@plt+0x403d54> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r1, [r2], #-4 │ │ │ │ add r1, r6, #16 │ │ │ │ cmp r0, r1 │ │ │ │ - bcc 4100b4 <__cxa_atexit@plt+0x403cd0> │ │ │ │ - ldr lr, [pc, #152] @ 4100e4 <__cxa_atexit@plt+0x403d00> │ │ │ │ - ldr r8, [pc, #152] @ 4100e8 <__cxa_atexit@plt+0x403d04> │ │ │ │ + bcc 41010c <__cxa_atexit@plt+0x403d28> │ │ │ │ + ldr lr, [pc, #152] @ 41013c <__cxa_atexit@plt+0x403d58> │ │ │ │ + ldr r8, [pc, #152] @ 410140 <__cxa_atexit@plt+0x403d5c> │ │ │ │ sub r9, r1, #11 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str lr, [r5, #-4] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r3, [r6, #16] │ │ │ │ sub r8, r1, #3 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ - bne 4100a8 <__cxa_atexit@plt+0x403cc4> │ │ │ │ - ldr r7, [pc, #76] @ 4100dc <__cxa_atexit@plt+0x403cf8> │ │ │ │ + bne 410100 <__cxa_atexit@plt+0x403d1c> │ │ │ │ + ldr r7, [pc, #76] @ 410134 <__cxa_atexit@plt+0x403d50> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - bl 7ef278 <__cxa_atexit@plt+0x7e2e94> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + bl 7d64c0 <__cxa_atexit@plt+0x7ca0dc> │ │ │ │ ldr r1, [r5, #20]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4100d8 <__cxa_atexit@plt+0x403cf4> │ │ │ │ + ldr r7, [pc, #28] @ 410130 <__cxa_atexit@plt+0x403d4c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrteq sp, [r5], #-1680 @ 0xfffff970 │ │ │ │ - ldrteq sp, [r5], #-1556 @ 0xfffff9ec │ │ │ │ + ldrteq sp, [r5], #-1592 @ 0xfffff9c8 │ │ │ │ + ldrteq sp, [r5], #-1468 @ 0xfffffa44 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldrteq sp, [r5], #-336 @ 0xfffffeb0 │ │ │ │ - mvnseq r2, #160, 22 @ 0x28000 │ │ │ │ + ldrteq sp, [r5], #-248 @ 0xffffff08 │ │ │ │ + mvnseq r2, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 41013c <__cxa_atexit@plt+0x403d58> │ │ │ │ - ldr r2, [pc, #64] @ 410154 <__cxa_atexit@plt+0x403d70> │ │ │ │ - ldr r1, [pc, #64] @ 410158 <__cxa_atexit@plt+0x403d74> │ │ │ │ + bcc 410194 <__cxa_atexit@plt+0x403db0> │ │ │ │ + ldr r2, [pc, #64] @ 4101ac <__cxa_atexit@plt+0x403dc8> │ │ │ │ + ldr r1, [pc, #64] @ 4101b0 <__cxa_atexit@plt+0x403dcc> │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add lr, r3, #8 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ - ldr r3, [pc, #24] @ 41015c <__cxa_atexit@plt+0x403d78> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ + ldr r3, [pc, #24] @ 4101b4 <__cxa_atexit@plt+0x403dd0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrteq sp, [r5], #-132 @ 0xffffff7c │ │ │ │ + ldrteq sp, [r5], #-44 @ 0xffffffd4 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - mvnseq r2, #44, 22 @ 0xb000 │ │ │ │ + mvnseq r2, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ ldr r1, [r2, #8] │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4101c8 <__cxa_atexit@plt+0x403de4> │ │ │ │ + beq 410220 <__cxa_atexit@plt+0x403e3c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #8]! │ │ │ │ add r1, r6, #8 │ │ │ │ cmp r0, r1 │ │ │ │ str r3, [r5, #-4] │ │ │ │ - bcc 4101d8 <__cxa_atexit@plt+0x403df4> │ │ │ │ - ldr r2, [pc, #92] @ 410204 <__cxa_atexit@plt+0x403e20> │ │ │ │ - ldr r0, [pc, #92] @ 410208 <__cxa_atexit@plt+0x403e24> │ │ │ │ + bcc 410230 <__cxa_atexit@plt+0x403e4c> │ │ │ │ + ldr r2, [pc, #92] @ 41025c <__cxa_atexit@plt+0x403e78> │ │ │ │ + ldr r0, [pc, #92] @ 410260 <__cxa_atexit@plt+0x403e7c> │ │ │ │ sub r9, r1, #3 │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ mov r6, r1 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #48] @ 410200 <__cxa_atexit@plt+0x403e1c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #48] @ 410258 <__cxa_atexit@plt+0x403e74> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - ldr r7, [pc, #28] @ 4101fc <__cxa_atexit@plt+0x403e18> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + ldr r7, [pc, #28] @ 410254 <__cxa_atexit@plt+0x403e70> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrteq sp, [r5], #-1128 @ 0xfffffb98 │ │ │ │ + ldrteq sp, [r5], #-1040 @ 0xfffffbf0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldrteq ip, [r5], #-4080 @ 0xfffff010 │ │ │ │ - mvnseq r2, #128, 20 @ 0x80000 │ │ │ │ + ldrteq ip, [r5], #-3992 @ 0xfffff068 │ │ │ │ + mvnseq r2, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 410254 <__cxa_atexit@plt+0x403e70> │ │ │ │ - ldr r2, [pc, #52] @ 41026c <__cxa_atexit@plt+0x403e88> │ │ │ │ - ldr r1, [pc, #52] @ 410270 <__cxa_atexit@plt+0x403e8c> │ │ │ │ + bcc 4102ac <__cxa_atexit@plt+0x403ec8> │ │ │ │ + ldr r2, [pc, #52] @ 4102c4 <__cxa_atexit@plt+0x403ee0> │ │ │ │ + ldr r1, [pc, #52] @ 4102c8 <__cxa_atexit@plt+0x403ee4> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r3, [pc, #24] @ 410274 <__cxa_atexit@plt+0x403e90> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r3, [pc, #24] @ 4102cc <__cxa_atexit@plt+0x403ee8> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrteq ip, [r5], #-3940 @ 0xfffff09c │ │ │ │ + ldrteq ip, [r5], #-3852 @ 0xfffff0f4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - mvnseq r2, #20, 20 @ 0x14000 │ │ │ │ + mvnseq r2, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 410298 <__cxa_atexit@plt+0x403eb4> │ │ │ │ + ldr r3, [pc, #12] @ 4102f0 <__cxa_atexit@plt+0x403f0c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r2, #240, 18 @ 0x3c0000 │ │ │ │ + mvnseq r2, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 4102d0 <__cxa_atexit@plt+0x403eec> │ │ │ │ - beq 4102e8 <__cxa_atexit@plt+0x403f04> │ │ │ │ - ldr r3, [pc, #96] @ 41031c <__cxa_atexit@plt+0x403f38> │ │ │ │ + bmi 410328 <__cxa_atexit@plt+0x403f44> │ │ │ │ + beq 410340 <__cxa_atexit@plt+0x403f5c> │ │ │ │ + ldr r3, [pc, #96] @ 410374 <__cxa_atexit@plt+0x403f90> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 7ef258 <__cxa_atexit@plt+0x7e2e74> │ │ │ │ - ldr r7, [pc, #60] @ 410314 <__cxa_atexit@plt+0x403f30> │ │ │ │ - ldr r0, [pc, #60] @ 410318 <__cxa_atexit@plt+0x403f34> │ │ │ │ + b 7d64a0 <__cxa_atexit@plt+0x7ca0bc> │ │ │ │ + ldr r7, [pc, #60] @ 41036c <__cxa_atexit@plt+0x403f88> │ │ │ │ + ldr r0, [pc, #60] @ 410370 <__cxa_atexit@plt+0x403f8c> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 41030c <__cxa_atexit@plt+0x403f28> │ │ │ │ - ldr r3, [pc, #28] @ 410310 <__cxa_atexit@plt+0x403f2c> │ │ │ │ + ldr r7, [pc, #28] @ 410364 <__cxa_atexit@plt+0x403f80> │ │ │ │ + ldr r3, [pc, #28] @ 410368 <__cxa_atexit@plt+0x403f84> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq r1, #16, 26 @ 0x400 │ │ │ │ - mvnseq r1, #28, 26 @ 0x700 │ │ │ │ - mvnseq r1, #24, 26 @ 0x600 │ │ │ │ + mvnseq r1, #184, 24 @ 0xb800 │ │ │ │ + mvnseq r1, #196, 24 @ 0xc400 │ │ │ │ + mvnseq r1, #192, 24 @ 0xc000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvnseq r2, #108, 18 @ 0x1b0000 │ │ │ │ + mvnseq r2, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 410348 <__cxa_atexit@plt+0x403f64> │ │ │ │ + ldr r3, [pc, #20] @ 4103a0 <__cxa_atexit@plt+0x403fbc> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - mvnseq r2, #64, 18 @ 0x100000 │ │ │ │ + mvnseq r2, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 41037c <__cxa_atexit@plt+0x403f98> │ │ │ │ + beq 4103d4 <__cxa_atexit@plt+0x403ff0> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 410388 <__cxa_atexit@plt+0x403fa4> │ │ │ │ - ldr r3, [pc, #76] @ 4103c4 <__cxa_atexit@plt+0x403fe0> │ │ │ │ + bne 4103e0 <__cxa_atexit@plt+0x403ffc> │ │ │ │ + ldr r3, [pc, #76] @ 41041c <__cxa_atexit@plt+0x404038> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 41039c <__cxa_atexit@plt+0x403fb8> │ │ │ │ - ldr r3, [pc, #60] @ 4103c0 <__cxa_atexit@plt+0x403fdc> │ │ │ │ + b 4103f4 <__cxa_atexit@plt+0x404010> │ │ │ │ + ldr r3, [pc, #60] @ 410418 <__cxa_atexit@plt+0x404034> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 41039c <__cxa_atexit@plt+0x403fb8> │ │ │ │ + b 4103f4 <__cxa_atexit@plt+0x404010> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4103a8 <__cxa_atexit@plt+0x403fc4> │ │ │ │ - ldr r3, [pc, #28] @ 4103b8 <__cxa_atexit@plt+0x403fd4> │ │ │ │ + beq 410400 <__cxa_atexit@plt+0x40401c> │ │ │ │ + ldr r3, [pc, #28] @ 410410 <__cxa_atexit@plt+0x40402c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 4103bc <__cxa_atexit@plt+0x403fd8> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 410414 <__cxa_atexit@plt+0x404030> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - ldrteq sp, [r5], #-648 @ 0xfffffd78 │ │ │ │ + ldrteq sp, [r5], #-560 @ 0xfffffdd0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvnseq r2, #196, 16 @ 0xc40000 │ │ │ │ + mvnseq r2, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 410424 <__cxa_atexit@plt+0x404040> │ │ │ │ + ldr r7, [pc, #68] @ 41047c <__cxa_atexit@plt+0x404098> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 410414 <__cxa_atexit@plt+0x404030> │ │ │ │ - ldr r7, [pc, #40] @ 410428 <__cxa_atexit@plt+0x404044> │ │ │ │ + bhi 41046c <__cxa_atexit@plt+0x404088> │ │ │ │ + ldr r7, [pc, #40] @ 410480 <__cxa_atexit@plt+0x40409c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 41042c <__cxa_atexit@plt+0x404048> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 410484 <__cxa_atexit@plt+0x4040a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ - mvnseq r2, #156, 16 @ 0x9c0000 │ │ │ │ + mvnseq r2, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #68, 16 @ 0x440000 │ │ │ │ + mvnseq r2, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 4104a4 <__cxa_atexit@plt+0x4040c0> │ │ │ │ + ldr r7, [pc, #68] @ 4104fc <__cxa_atexit@plt+0x404118> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 410494 <__cxa_atexit@plt+0x4040b0> │ │ │ │ - ldr r7, [pc, #40] @ 4104a8 <__cxa_atexit@plt+0x4040c4> │ │ │ │ + bhi 4104ec <__cxa_atexit@plt+0x404108> │ │ │ │ + ldr r7, [pc, #40] @ 410500 <__cxa_atexit@plt+0x40411c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 4104ac <__cxa_atexit@plt+0x4040c8> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 410504 <__cxa_atexit@plt+0x404120> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - mvnseq r2, #28, 16 @ 0x1c0000 │ │ │ │ + mvnseq r2, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #196, 14 @ 0x3100000 │ │ │ │ + mvnseq r2, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 410524 <__cxa_atexit@plt+0x404140> │ │ │ │ + ldr r7, [pc, #68] @ 41057c <__cxa_atexit@plt+0x404198> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 410514 <__cxa_atexit@plt+0x404130> │ │ │ │ - ldr r7, [pc, #40] @ 410528 <__cxa_atexit@plt+0x404144> │ │ │ │ + bhi 41056c <__cxa_atexit@plt+0x404188> │ │ │ │ + ldr r7, [pc, #40] @ 410580 <__cxa_atexit@plt+0x40419c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 41052c <__cxa_atexit@plt+0x404148> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 410584 <__cxa_atexit@plt+0x4041a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ - mvnseq r2, #156, 14 @ 0x2700000 │ │ │ │ + mvnseq r2, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #68, 14 @ 0x1100000 │ │ │ │ + mvnseq r2, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 410568 <__cxa_atexit@plt+0x404184> │ │ │ │ + ldr r3, [pc, #12] @ 4105c0 <__cxa_atexit@plt+0x4041dc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r2, #32, 14 @ 0x800000 │ │ │ │ + mvnseq r2, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4105dc <__cxa_atexit@plt+0x4041f8> │ │ │ │ + bcc 410634 <__cxa_atexit@plt+0x404250> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - ldr lr, [pc, #76] @ 4105e8 <__cxa_atexit@plt+0x404204> │ │ │ │ - ldr r8, [pc, #76] @ 4105ec <__cxa_atexit@plt+0x404208> │ │ │ │ + ldr lr, [pc, #76] @ 410640 <__cxa_atexit@plt+0x40425c> │ │ │ │ + ldr r8, [pc, #76] @ 410644 <__cxa_atexit@plt+0x404260> │ │ │ │ mvn r2, #1 │ │ │ │ add r2, r2, r7, lsl #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ add r0, r0, r2, lsl #2 │ │ │ │ str r8, [r3, #4] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ @@ -1052794,732 +1052816,732 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r9, r6, #3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrteq ip, [r5], #-3072 @ 0xfffff400 │ │ │ │ - mvnseq r2, #156, 12 @ 0x9c00000 │ │ │ │ + ldrteq ip, [r5], #-2984 @ 0xfffff458 │ │ │ │ + mvnseq r2, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 410654 <__cxa_atexit@plt+0x404270> │ │ │ │ + bcc 4106ac <__cxa_atexit@plt+0x4042c8> │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #52] @ 410660 <__cxa_atexit@plt+0x40427c> │ │ │ │ + ldr lr, [pc, #52] @ 4106b8 <__cxa_atexit@plt+0x4042d4> │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ - ldr r2, [pc, #48] @ 410664 <__cxa_atexit@plt+0x404280> │ │ │ │ + ldr r2, [pc, #48] @ 4106bc <__cxa_atexit@plt+0x4042d8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r0, [r1, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrteq ip, [r5], #-2928 @ 0xfffff490 │ │ │ │ - mvnseq r2, #36, 12 @ 0x2400000 │ │ │ │ + ldrteq ip, [r5], #-2840 @ 0xfffff4e8 │ │ │ │ + mvnseq r2, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4106b4 <__cxa_atexit@plt+0x4042d0> │ │ │ │ - ldr r2, [pc, #48] @ 4106c0 <__cxa_atexit@plt+0x4042dc> │ │ │ │ - ldr r1, [pc, #48] @ 4106c4 <__cxa_atexit@plt+0x4042e0> │ │ │ │ + bcc 41070c <__cxa_atexit@plt+0x404328> │ │ │ │ + ldr r2, [pc, #48] @ 410718 <__cxa_atexit@plt+0x404334> │ │ │ │ + ldr r1, [pc, #48] @ 41071c <__cxa_atexit@plt+0x404338> │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef2a8 <__cxa_atexit@plt+0x7e2ec4> │ │ │ │ + b 7d64f0 <__cxa_atexit@plt+0x7ca10c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq ip, [r5], #-2824 @ 0xfffff4f8 │ │ │ │ - mvnseq r2, #196, 10 @ 0x31000000 │ │ │ │ + ldrteq ip, [r5], #-2736 @ 0xfffff550 │ │ │ │ + mvnseq r2, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldreq r3, [r7, #3] │ │ │ │ cmpeq r3, #0 │ │ │ │ - beq 4106fc <__cxa_atexit@plt+0x404318> │ │ │ │ - ldr r3, [pc, #28] @ 41070c <__cxa_atexit@plt+0x404328> │ │ │ │ + beq 410754 <__cxa_atexit@plt+0x404370> │ │ │ │ + ldr r3, [pc, #28] @ 410764 <__cxa_atexit@plt+0x404380> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 410710 <__cxa_atexit@plt+0x40432c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 410768 <__cxa_atexit@plt+0x404384> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq ip, [r5], #-3892 @ 0xfffff0cc │ │ │ │ - mvnseq r2, #120, 10 @ 0x1e000000 │ │ │ │ + ldrteq ip, [r5], #-3804 @ 0xfffff124 │ │ │ │ + mvnseq r2, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 410734 <__cxa_atexit@plt+0x404350> │ │ │ │ + ldr r3, [pc, #12] @ 41078c <__cxa_atexit@plt+0x4043a8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r2, #84, 10 @ 0x15000000 │ │ │ │ + mvnseq r2, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 41076c <__cxa_atexit@plt+0x404388> │ │ │ │ - beq 410784 <__cxa_atexit@plt+0x4043a0> │ │ │ │ - ldr r3, [pc, #96] @ 4107b8 <__cxa_atexit@plt+0x4043d4> │ │ │ │ + bmi 4107c4 <__cxa_atexit@plt+0x4043e0> │ │ │ │ + beq 4107dc <__cxa_atexit@plt+0x4043f8> │ │ │ │ + ldr r3, [pc, #96] @ 410810 <__cxa_atexit@plt+0x40442c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef258 <__cxa_atexit@plt+0x7e2e74> │ │ │ │ - ldr r7, [pc, #60] @ 4107b0 <__cxa_atexit@plt+0x4043cc> │ │ │ │ - ldr r0, [pc, #60] @ 4107b4 <__cxa_atexit@plt+0x4043d0> │ │ │ │ + b 7d64a0 <__cxa_atexit@plt+0x7ca0bc> │ │ │ │ + ldr r7, [pc, #60] @ 410808 <__cxa_atexit@plt+0x404424> │ │ │ │ + ldr r0, [pc, #60] @ 41080c <__cxa_atexit@plt+0x404428> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4107a8 <__cxa_atexit@plt+0x4043c4> │ │ │ │ - ldr r3, [pc, #28] @ 4107ac <__cxa_atexit@plt+0x4043c8> │ │ │ │ + ldr r7, [pc, #28] @ 410800 <__cxa_atexit@plt+0x40441c> │ │ │ │ + ldr r3, [pc, #28] @ 410804 <__cxa_atexit@plt+0x404420> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq r1, #116, 16 @ 0x740000 │ │ │ │ - mvnseq r1, #128, 16 @ 0x800000 │ │ │ │ - mvnseq r1, #124, 16 @ 0x7c0000 │ │ │ │ + mvnseq r1, #28, 16 @ 0x1c0000 │ │ │ │ + mvnseq r1, #40, 16 @ 0x280000 │ │ │ │ + mvnseq r1, #36, 16 @ 0x240000 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvnseq r2, #208, 8 @ 0xd0000000 │ │ │ │ + mvnseq r2, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4107e8 <__cxa_atexit@plt+0x404404> │ │ │ │ + ldr r3, [pc, #24] @ 410840 <__cxa_atexit@plt+0x40445c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r9, [r5, #8] │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ @ instruction: 0xfffff70c │ │ │ │ - mvnseq r2, #160, 8 @ 0xa0000000 │ │ │ │ + mvnseq r2, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 41081c <__cxa_atexit@plt+0x404438> │ │ │ │ + beq 410874 <__cxa_atexit@plt+0x404490> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 410828 <__cxa_atexit@plt+0x404444> │ │ │ │ - ldr r3, [pc, #76] @ 410864 <__cxa_atexit@plt+0x404480> │ │ │ │ + bne 410880 <__cxa_atexit@plt+0x40449c> │ │ │ │ + ldr r3, [pc, #76] @ 4108bc <__cxa_atexit@plt+0x4044d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 41083c <__cxa_atexit@plt+0x404458> │ │ │ │ - ldr r3, [pc, #60] @ 410860 <__cxa_atexit@plt+0x40447c> │ │ │ │ + b 410894 <__cxa_atexit@plt+0x4044b0> │ │ │ │ + ldr r3, [pc, #60] @ 4108b8 <__cxa_atexit@plt+0x4044d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 41083c <__cxa_atexit@plt+0x404458> │ │ │ │ + b 410894 <__cxa_atexit@plt+0x4044b0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 410848 <__cxa_atexit@plt+0x404464> │ │ │ │ - ldr r3, [pc, #28] @ 410858 <__cxa_atexit@plt+0x404474> │ │ │ │ + beq 4108a0 <__cxa_atexit@plt+0x4044bc> │ │ │ │ + ldr r3, [pc, #28] @ 4108b0 <__cxa_atexit@plt+0x4044cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 41085c <__cxa_atexit@plt+0x404478> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 4108b4 <__cxa_atexit@plt+0x4044d0> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - ldrteq ip, [r5], #-3560 @ 0xfffff218 │ │ │ │ + ldrteq ip, [r5], #-3472 @ 0xfffff270 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvnseq r2, #36, 8 @ 0x24000000 │ │ │ │ + mvnseq r2, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 4108cc <__cxa_atexit@plt+0x4044e8> │ │ │ │ + ldr r7, [pc, #72] @ 410924 <__cxa_atexit@plt+0x404540> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4108b8 <__cxa_atexit@plt+0x4044d4> │ │ │ │ - ldr r7, [pc, #44] @ 4108d0 <__cxa_atexit@plt+0x4044ec> │ │ │ │ + bhi 410910 <__cxa_atexit@plt+0x40452c> │ │ │ │ + ldr r7, [pc, #44] @ 410928 <__cxa_atexit@plt+0x404544> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 4108d4 <__cxa_atexit@plt+0x4044f0> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 41092c <__cxa_atexit@plt+0x404548> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff638 │ │ │ │ - mvnseq r2, #244, 6 @ 0xd0000003 │ │ │ │ + mvnseq r2, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #156, 6 @ 0x70000002 │ │ │ │ + mvnseq r2, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 410954 <__cxa_atexit@plt+0x404570> │ │ │ │ + ldr r7, [pc, #72] @ 4109ac <__cxa_atexit@plt+0x4045c8> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 410940 <__cxa_atexit@plt+0x40455c> │ │ │ │ - ldr r7, [pc, #44] @ 410958 <__cxa_atexit@plt+0x404574> │ │ │ │ + bhi 410998 <__cxa_atexit@plt+0x4045b4> │ │ │ │ + ldr r7, [pc, #44] @ 4109b0 <__cxa_atexit@plt+0x4045cc> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 41095c <__cxa_atexit@plt+0x404578> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 4109b4 <__cxa_atexit@plt+0x4045d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff5b0 │ │ │ │ - mvnseq r2, #108, 6 @ 0xb0000001 │ │ │ │ + mvnseq r2, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #20, 6 @ 0x50000000 │ │ │ │ + mvnseq r2, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 4109dc <__cxa_atexit@plt+0x4045f8> │ │ │ │ + ldr r7, [pc, #72] @ 410a34 <__cxa_atexit@plt+0x404650> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4109c8 <__cxa_atexit@plt+0x4045e4> │ │ │ │ - ldr r7, [pc, #44] @ 4109e0 <__cxa_atexit@plt+0x4045fc> │ │ │ │ + bhi 410a20 <__cxa_atexit@plt+0x40463c> │ │ │ │ + ldr r7, [pc, #44] @ 410a38 <__cxa_atexit@plt+0x404654> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 4109e4 <__cxa_atexit@plt+0x404600> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 410a3c <__cxa_atexit@plt+0x404658> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff528 │ │ │ │ - mvnseq r2, #228, 4 @ 0x4000000e │ │ │ │ + mvnseq r2, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r2, #136, 4 @ 0x80000008 │ │ │ │ + mvnseq r2, #48, 4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 410a34 <__cxa_atexit@plt+0x404650> │ │ │ │ - ldr r3, [pc, #32] @ 410a44 <__cxa_atexit@plt+0x404660> │ │ │ │ + bhi 410a8c <__cxa_atexit@plt+0x4046a8> │ │ │ │ + ldr r3, [pc, #32] @ 410a9c <__cxa_atexit@plt+0x4046b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #12] @ 410a48 <__cxa_atexit@plt+0x404664> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #12] @ 410aa0 <__cxa_atexit@plt+0x4046bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq r2, #132, 4 @ 0x40000008 │ │ │ │ - mvnseq r2, #64, 4 │ │ │ │ + mvnseq r2, #44, 4 @ 0xc0000002 │ │ │ │ + mvnseq r2, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 410a70 <__cxa_atexit@plt+0x40468c> │ │ │ │ + bne 410ac8 <__cxa_atexit@plt+0x4046e4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 410a84 <__cxa_atexit@plt+0x4046a0> │ │ │ │ + ldr r3, [pc, #12] @ 410adc <__cxa_atexit@plt+0x4046f8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r2, #4, 4 @ 0x40000000 │ │ │ │ + mvnseq r2, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 410aac <__cxa_atexit@plt+0x4046c8> │ │ │ │ + ldr r3, [pc, #16] @ 410b04 <__cxa_atexit@plt+0x404720> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r2, #220, 2 @ 0x37 │ │ │ │ + mvnseq r2, #132, 2 @ 0x21 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ sub r3, r3, r7 │ │ │ │ cmp r3, r7 │ │ │ │ - bge 410ad8 <__cxa_atexit@plt+0x4046f4> │ │ │ │ + bge 410b30 <__cxa_atexit@plt+0x40474c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 410b0c <__cxa_atexit@plt+0x404728> │ │ │ │ + beq 410b64 <__cxa_atexit@plt+0x404780> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 410afc <__cxa_atexit@plt+0x404718> │ │ │ │ + beq 410b54 <__cxa_atexit@plt+0x404770> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ - bge 410b0c <__cxa_atexit@plt+0x404728> │ │ │ │ - ldr r3, [pc, #64] @ 410b44 <__cxa_atexit@plt+0x404760> │ │ │ │ + bge 410b64 <__cxa_atexit@plt+0x404780> │ │ │ │ + ldr r3, [pc, #64] @ 410b9c <__cxa_atexit@plt+0x4047b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ sub r9, r7, #4 │ │ │ │ cmn r9, #1 │ │ │ │ - ble 410b30 <__cxa_atexit@plt+0x40474c> │ │ │ │ - ldr r3, [pc, #32] @ 410b40 <__cxa_atexit@plt+0x40475c> │ │ │ │ + ble 410b88 <__cxa_atexit@plt+0x4047a4> │ │ │ │ + ldr r3, [pc, #32] @ 410b98 <__cxa_atexit@plt+0x4047b4> │ │ │ │ str r9, [r5, #12] │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef2a0 <__cxa_atexit@plt+0x7e2ebc> │ │ │ │ - ldr r7, [pc, #16] @ 410b48 <__cxa_atexit@plt+0x404764> │ │ │ │ + b 7d64e8 <__cxa_atexit@plt+0x7ca104> │ │ │ │ + ldr r7, [pc, #16] @ 410ba0 <__cxa_atexit@plt+0x4047bc> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ muleq r0, ip, r5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrteq ip, [r5], #-3048 @ 0xfffff418 │ │ │ │ - mvnseq r2, #64, 2 │ │ │ │ + ldrteq ip, [r5], #-2960 @ 0xfffff470 │ │ │ │ + mvnseq r2, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mvn r3, #3 │ │ │ │ add r1, r3, r7, lsl #1 │ │ │ │ add r2, r2, #8 │ │ │ │ ldr r3, [r2, r1, lsl #2] │ │ │ │ cmp r3, #1 │ │ │ │ - bne 410ba0 <__cxa_atexit@plt+0x4047bc> │ │ │ │ + bne 410bf8 <__cxa_atexit@plt+0x404814> │ │ │ │ add r7, r2, r7, lsl #3 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [r7, #-12] │ │ │ │ cmn r1, #1 │ │ │ │ - beq 410bf4 <__cxa_atexit@plt+0x404810> │ │ │ │ + beq 410c4c <__cxa_atexit@plt+0x404868> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 410c0c <__cxa_atexit@plt+0x404828> │ │ │ │ - ldr r7, [pc, #188] @ 410c54 <__cxa_atexit@plt+0x404870> │ │ │ │ + bne 410c64 <__cxa_atexit@plt+0x404880> │ │ │ │ + ldr r7, [pc, #188] @ 410cac <__cxa_atexit@plt+0x4048c8> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r1, [r2], #-4 │ │ │ │ add r1, r6, #16 │ │ │ │ cmp r0, r1 │ │ │ │ - bcc 410c28 <__cxa_atexit@plt+0x404844> │ │ │ │ - ldr lr, [pc, #152] @ 410c58 <__cxa_atexit@plt+0x404874> │ │ │ │ - ldr r8, [pc, #152] @ 410c5c <__cxa_atexit@plt+0x404878> │ │ │ │ + bcc 410c80 <__cxa_atexit@plt+0x40489c> │ │ │ │ + ldr lr, [pc, #152] @ 410cb0 <__cxa_atexit@plt+0x4048cc> │ │ │ │ + ldr r8, [pc, #152] @ 410cb4 <__cxa_atexit@plt+0x4048d0> │ │ │ │ sub r9, r1, #11 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str lr, [r5, #-4] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r3, [r6, #16] │ │ │ │ sub r8, r1, #3 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ - bne 410c1c <__cxa_atexit@plt+0x404838> │ │ │ │ - ldr r7, [pc, #76] @ 410c50 <__cxa_atexit@plt+0x40486c> │ │ │ │ + bne 410c74 <__cxa_atexit@plt+0x404890> │ │ │ │ + ldr r7, [pc, #76] @ 410ca8 <__cxa_atexit@plt+0x4048c4> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - bl 7ef278 <__cxa_atexit@plt+0x7e2e94> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + bl 7d64c0 <__cxa_atexit@plt+0x7ca0dc> │ │ │ │ ldr r1, [r5, #20]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 410c4c <__cxa_atexit@plt+0x404868> │ │ │ │ + ldr r7, [pc, #28] @ 410ca4 <__cxa_atexit@plt+0x4048c0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrteq ip, [r5], #-2844 @ 0xfffff4e4 │ │ │ │ - ldrteq ip, [r5], #-2720 @ 0xfffff560 │ │ │ │ + ldrteq ip, [r5], #-2756 @ 0xfffff53c │ │ │ │ + ldrteq ip, [r5], #-2632 @ 0xfffff5b8 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldrteq ip, [r5], #-1500 @ 0xfffffa24 │ │ │ │ - mvnseq r2, #44 @ 0x2c │ │ │ │ + ldrteq ip, [r5], #-1412 @ 0xfffffa7c │ │ │ │ + mvnseq r1, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 410cb0 <__cxa_atexit@plt+0x4048cc> │ │ │ │ - ldr r2, [pc, #64] @ 410cc8 <__cxa_atexit@plt+0x4048e4> │ │ │ │ - ldr r1, [pc, #64] @ 410ccc <__cxa_atexit@plt+0x4048e8> │ │ │ │ + bcc 410d08 <__cxa_atexit@plt+0x404924> │ │ │ │ + ldr r2, [pc, #64] @ 410d20 <__cxa_atexit@plt+0x40493c> │ │ │ │ + ldr r1, [pc, #64] @ 410d24 <__cxa_atexit@plt+0x404940> │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add lr, r3, #8 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ - ldr r3, [pc, #24] @ 410cd0 <__cxa_atexit@plt+0x4048ec> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ + ldr r3, [pc, #24] @ 410d28 <__cxa_atexit@plt+0x404944> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrteq ip, [r5], #-1296 @ 0xfffffaf0 │ │ │ │ + ldrteq ip, [r5], #-1208 @ 0xfffffb48 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - mvnseq r1, #184, 30 @ 0x2e0 │ │ │ │ + mvnseq r1, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ ldr r1, [r2, #8] │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 410d3c <__cxa_atexit@plt+0x404958> │ │ │ │ + beq 410d94 <__cxa_atexit@plt+0x4049b0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #8]! │ │ │ │ add r1, r6, #8 │ │ │ │ cmp r0, r1 │ │ │ │ str r3, [r5, #-4] │ │ │ │ - bcc 410d4c <__cxa_atexit@plt+0x404968> │ │ │ │ - ldr r2, [pc, #92] @ 410d78 <__cxa_atexit@plt+0x404994> │ │ │ │ - ldr r0, [pc, #92] @ 410d7c <__cxa_atexit@plt+0x404998> │ │ │ │ + bcc 410da4 <__cxa_atexit@plt+0x4049c0> │ │ │ │ + ldr r2, [pc, #92] @ 410dd0 <__cxa_atexit@plt+0x4049ec> │ │ │ │ + ldr r0, [pc, #92] @ 410dd4 <__cxa_atexit@plt+0x4049f0> │ │ │ │ sub r9, r1, #3 │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ mov r6, r1 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #48] @ 410d74 <__cxa_atexit@plt+0x404990> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #48] @ 410dcc <__cxa_atexit@plt+0x4049e8> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - ldr r7, [pc, #28] @ 410d70 <__cxa_atexit@plt+0x40498c> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + ldr r7, [pc, #28] @ 410dc8 <__cxa_atexit@plt+0x4049e4> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrteq ip, [r5], #-2292 @ 0xfffff70c │ │ │ │ + ldrteq ip, [r5], #-2204 @ 0xfffff764 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldrteq ip, [r5], #-1148 @ 0xfffffb84 │ │ │ │ - mvnseq r1, #12, 30 @ 0x30 │ │ │ │ + ldrteq ip, [r5], #-1060 @ 0xfffffbdc │ │ │ │ + mvnseq r1, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 410dc8 <__cxa_atexit@plt+0x4049e4> │ │ │ │ - ldr r2, [pc, #52] @ 410de0 <__cxa_atexit@plt+0x4049fc> │ │ │ │ - ldr r1, [pc, #52] @ 410de4 <__cxa_atexit@plt+0x404a00> │ │ │ │ + bcc 410e20 <__cxa_atexit@plt+0x404a3c> │ │ │ │ + ldr r2, [pc, #52] @ 410e38 <__cxa_atexit@plt+0x404a54> │ │ │ │ + ldr r1, [pc, #52] @ 410e3c <__cxa_atexit@plt+0x404a58> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r3, [pc, #24] @ 410de8 <__cxa_atexit@plt+0x404a04> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r3, [pc, #24] @ 410e40 <__cxa_atexit@plt+0x404a5c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrteq ip, [r5], #-1008 @ 0xfffffc10 │ │ │ │ + ldrteq ip, [r5], #-920 @ 0xfffffc68 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - mvnseq r1, #160, 28 @ 0xa00 │ │ │ │ + mvnseq r1, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 410e0c <__cxa_atexit@plt+0x404a28> │ │ │ │ + ldr r3, [pc, #12] @ 410e64 <__cxa_atexit@plt+0x404a80> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r1, #124, 28 @ 0x7c0 │ │ │ │ + mvnseq r1, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 410e44 <__cxa_atexit@plt+0x404a60> │ │ │ │ - beq 410e5c <__cxa_atexit@plt+0x404a78> │ │ │ │ - ldr r3, [pc, #96] @ 410e90 <__cxa_atexit@plt+0x404aac> │ │ │ │ + bmi 410e9c <__cxa_atexit@plt+0x404ab8> │ │ │ │ + beq 410eb4 <__cxa_atexit@plt+0x404ad0> │ │ │ │ + ldr r3, [pc, #96] @ 410ee8 <__cxa_atexit@plt+0x404b04> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 7ef258 <__cxa_atexit@plt+0x7e2e74> │ │ │ │ - ldr r7, [pc, #60] @ 410e88 <__cxa_atexit@plt+0x404aa4> │ │ │ │ - ldr r0, [pc, #60] @ 410e8c <__cxa_atexit@plt+0x404aa8> │ │ │ │ + b 7d64a0 <__cxa_atexit@plt+0x7ca0bc> │ │ │ │ + ldr r7, [pc, #60] @ 410ee0 <__cxa_atexit@plt+0x404afc> │ │ │ │ + ldr r0, [pc, #60] @ 410ee4 <__cxa_atexit@plt+0x404b00> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 410e80 <__cxa_atexit@plt+0x404a9c> │ │ │ │ - ldr r3, [pc, #28] @ 410e84 <__cxa_atexit@plt+0x404aa0> │ │ │ │ + ldr r7, [pc, #28] @ 410ed8 <__cxa_atexit@plt+0x404af4> │ │ │ │ + ldr r3, [pc, #28] @ 410edc <__cxa_atexit@plt+0x404af8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq r1, #156, 2 @ 0x27 │ │ │ │ - mvnseq r1, #168, 2 @ 0x2a │ │ │ │ - mvnseq r1, #164, 2 @ 0x29 │ │ │ │ + mvnseq r1, #68, 2 │ │ │ │ + mvnseq r1, #80, 2 │ │ │ │ + mvnseq r1, #76, 2 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvnseq r1, #248, 26 @ 0x3e00 │ │ │ │ + mvnseq r1, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 410ebc <__cxa_atexit@plt+0x404ad8> │ │ │ │ + ldr r3, [pc, #20] @ 410f14 <__cxa_atexit@plt+0x404b30> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - mvnseq r1, #204, 26 @ 0x3300 │ │ │ │ + mvnseq r1, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 410ef0 <__cxa_atexit@plt+0x404b0c> │ │ │ │ + beq 410f48 <__cxa_atexit@plt+0x404b64> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 410efc <__cxa_atexit@plt+0x404b18> │ │ │ │ - ldr r3, [pc, #76] @ 410f38 <__cxa_atexit@plt+0x404b54> │ │ │ │ + bne 410f54 <__cxa_atexit@plt+0x404b70> │ │ │ │ + ldr r3, [pc, #76] @ 410f90 <__cxa_atexit@plt+0x404bac> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 410f10 <__cxa_atexit@plt+0x404b2c> │ │ │ │ - ldr r3, [pc, #60] @ 410f34 <__cxa_atexit@plt+0x404b50> │ │ │ │ + b 410f68 <__cxa_atexit@plt+0x404b84> │ │ │ │ + ldr r3, [pc, #60] @ 410f8c <__cxa_atexit@plt+0x404ba8> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 410f10 <__cxa_atexit@plt+0x404b2c> │ │ │ │ + b 410f68 <__cxa_atexit@plt+0x404b84> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 410f1c <__cxa_atexit@plt+0x404b38> │ │ │ │ - ldr r3, [pc, #28] @ 410f2c <__cxa_atexit@plt+0x404b48> │ │ │ │ + beq 410f74 <__cxa_atexit@plt+0x404b90> │ │ │ │ + ldr r3, [pc, #28] @ 410f84 <__cxa_atexit@plt+0x404ba0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 410f30 <__cxa_atexit@plt+0x404b4c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 410f88 <__cxa_atexit@plt+0x404ba4> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - ldrteq ip, [r5], #-1812 @ 0xfffff8ec │ │ │ │ + ldrteq ip, [r5], #-1724 @ 0xfffff944 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvnseq r1, #80, 26 @ 0x1400 │ │ │ │ + mvnseq r1, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 410f98 <__cxa_atexit@plt+0x404bb4> │ │ │ │ + ldr r7, [pc, #68] @ 410ff0 <__cxa_atexit@plt+0x404c0c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 410f88 <__cxa_atexit@plt+0x404ba4> │ │ │ │ - ldr r7, [pc, #40] @ 410f9c <__cxa_atexit@plt+0x404bb8> │ │ │ │ + bhi 410fe0 <__cxa_atexit@plt+0x404bfc> │ │ │ │ + ldr r7, [pc, #40] @ 410ff4 <__cxa_atexit@plt+0x404c10> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 410fa0 <__cxa_atexit@plt+0x404bbc> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 410ff8 <__cxa_atexit@plt+0x404c14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ - mvnseq r1, #48, 26 @ 0xc00 │ │ │ │ + mvnseq r1, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #208, 24 @ 0xd000 │ │ │ │ + mvnseq r1, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 411018 <__cxa_atexit@plt+0x404c34> │ │ │ │ + ldr r7, [pc, #68] @ 411070 <__cxa_atexit@plt+0x404c8c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 411008 <__cxa_atexit@plt+0x404c24> │ │ │ │ - ldr r7, [pc, #40] @ 41101c <__cxa_atexit@plt+0x404c38> │ │ │ │ + bhi 411060 <__cxa_atexit@plt+0x404c7c> │ │ │ │ + ldr r7, [pc, #40] @ 411074 <__cxa_atexit@plt+0x404c90> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 411020 <__cxa_atexit@plt+0x404c3c> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 411078 <__cxa_atexit@plt+0x404c94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - mvnseq r1, #176, 24 @ 0xb000 │ │ │ │ + mvnseq r1, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #80, 24 @ 0x5000 │ │ │ │ + mvnseq r1, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 411098 <__cxa_atexit@plt+0x404cb4> │ │ │ │ + ldr r7, [pc, #68] @ 4110f0 <__cxa_atexit@plt+0x404d0c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 411088 <__cxa_atexit@plt+0x404ca4> │ │ │ │ - ldr r7, [pc, #40] @ 41109c <__cxa_atexit@plt+0x404cb8> │ │ │ │ + bhi 4110e0 <__cxa_atexit@plt+0x404cfc> │ │ │ │ + ldr r7, [pc, #40] @ 4110f4 <__cxa_atexit@plt+0x404d10> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 4110a0 <__cxa_atexit@plt+0x404cbc> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 4110f8 <__cxa_atexit@plt+0x404d14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ - mvnseq r1, #48, 24 @ 0x3000 │ │ │ │ + mvnseq r1, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #208, 22 @ 0x34000 │ │ │ │ + mvnseq r1, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 4110dc <__cxa_atexit@plt+0x404cf8> │ │ │ │ + ldr r3, [pc, #12] @ 411134 <__cxa_atexit@plt+0x404d50> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r1, #172, 22 @ 0x2b000 │ │ │ │ + mvnseq r1, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 411150 <__cxa_atexit@plt+0x404d6c> │ │ │ │ + bcc 4111a8 <__cxa_atexit@plt+0x404dc4> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - ldr lr, [pc, #76] @ 41115c <__cxa_atexit@plt+0x404d78> │ │ │ │ - ldr r8, [pc, #76] @ 411160 <__cxa_atexit@plt+0x404d7c> │ │ │ │ + ldr lr, [pc, #76] @ 4111b4 <__cxa_atexit@plt+0x404dd0> │ │ │ │ + ldr r8, [pc, #76] @ 4111b8 <__cxa_atexit@plt+0x404dd4> │ │ │ │ mvn r2, #1 │ │ │ │ add r2, r2, r7, lsl #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ add r0, r0, r2, lsl #2 │ │ │ │ str r8, [r3, #4] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ @@ -1053527,732 +1053549,732 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r9, r6, #3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrteq ip, [r5], #-140 @ 0xffffff74 │ │ │ │ - mvnseq r1, #40, 22 @ 0xa000 │ │ │ │ + ldrteq ip, [r5], #-52 @ 0xffffffcc │ │ │ │ + mvnseq r1, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4111c8 <__cxa_atexit@plt+0x404de4> │ │ │ │ + bcc 411220 <__cxa_atexit@plt+0x404e3c> │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #52] @ 4111d4 <__cxa_atexit@plt+0x404df0> │ │ │ │ + ldr lr, [pc, #52] @ 41122c <__cxa_atexit@plt+0x404e48> │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ - ldr r2, [pc, #48] @ 4111d8 <__cxa_atexit@plt+0x404df4> │ │ │ │ + ldr r2, [pc, #48] @ 411230 <__cxa_atexit@plt+0x404e4c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r0, [r1, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrteq fp, [r5], #-4092 @ 0xfffff004 │ │ │ │ - mvnseq r1, #176, 20 @ 0xb0000 │ │ │ │ + ldrteq fp, [r5], #-4004 @ 0xfffff05c │ │ │ │ + mvnseq r1, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 411228 <__cxa_atexit@plt+0x404e44> │ │ │ │ - ldr r2, [pc, #48] @ 411234 <__cxa_atexit@plt+0x404e50> │ │ │ │ - ldr r1, [pc, #48] @ 411238 <__cxa_atexit@plt+0x404e54> │ │ │ │ + bcc 411280 <__cxa_atexit@plt+0x404e9c> │ │ │ │ + ldr r2, [pc, #48] @ 41128c <__cxa_atexit@plt+0x404ea8> │ │ │ │ + ldr r1, [pc, #48] @ 411290 <__cxa_atexit@plt+0x404eac> │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef2a8 <__cxa_atexit@plt+0x7e2ec4> │ │ │ │ + b 7d64f0 <__cxa_atexit@plt+0x7ca10c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq fp, [r5], #-3988 @ 0xfffff06c │ │ │ │ - mvnseq r1, #80, 20 @ 0x50000 │ │ │ │ + ldrteq fp, [r5], #-3900 @ 0xfffff0c4 │ │ │ │ + mvnseq r1, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldreq r3, [r7, #3] │ │ │ │ cmpeq r3, #0 │ │ │ │ - beq 411270 <__cxa_atexit@plt+0x404e8c> │ │ │ │ - ldr r3, [pc, #28] @ 411280 <__cxa_atexit@plt+0x404e9c> │ │ │ │ + beq 4112c8 <__cxa_atexit@plt+0x404ee4> │ │ │ │ + ldr r3, [pc, #28] @ 4112d8 <__cxa_atexit@plt+0x404ef4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 411284 <__cxa_atexit@plt+0x404ea0> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 4112dc <__cxa_atexit@plt+0x404ef8> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq ip, [r5], #-960 @ 0xfffffc40 │ │ │ │ - mvnseq r1, #4, 20 @ 0x4000 │ │ │ │ + ldrteq ip, [r5], #-872 @ 0xfffffc98 │ │ │ │ + mvnseq r1, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 4112a8 <__cxa_atexit@plt+0x404ec4> │ │ │ │ + ldr r3, [pc, #12] @ 411300 <__cxa_atexit@plt+0x404f1c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r1, #224, 18 @ 0x380000 │ │ │ │ + mvnseq r1, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 4112e0 <__cxa_atexit@plt+0x404efc> │ │ │ │ - beq 4112f8 <__cxa_atexit@plt+0x404f14> │ │ │ │ - ldr r3, [pc, #96] @ 41132c <__cxa_atexit@plt+0x404f48> │ │ │ │ + bmi 411338 <__cxa_atexit@plt+0x404f54> │ │ │ │ + beq 411350 <__cxa_atexit@plt+0x404f6c> │ │ │ │ + ldr r3, [pc, #96] @ 411384 <__cxa_atexit@plt+0x404fa0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef258 <__cxa_atexit@plt+0x7e2e74> │ │ │ │ - ldr r7, [pc, #60] @ 411324 <__cxa_atexit@plt+0x404f40> │ │ │ │ - ldr r0, [pc, #60] @ 411328 <__cxa_atexit@plt+0x404f44> │ │ │ │ + b 7d64a0 <__cxa_atexit@plt+0x7ca0bc> │ │ │ │ + ldr r7, [pc, #60] @ 41137c <__cxa_atexit@plt+0x404f98> │ │ │ │ + ldr r0, [pc, #60] @ 411380 <__cxa_atexit@plt+0x404f9c> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 41131c <__cxa_atexit@plt+0x404f38> │ │ │ │ - ldr r3, [pc, #28] @ 411320 <__cxa_atexit@plt+0x404f3c> │ │ │ │ + ldr r7, [pc, #28] @ 411374 <__cxa_atexit@plt+0x404f90> │ │ │ │ + ldr r3, [pc, #28] @ 411378 <__cxa_atexit@plt+0x404f94> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq r0, #0, 26 │ │ │ │ - mvnseq r0, #12, 26 @ 0x300 │ │ │ │ - mvnseq r0, #8, 26 @ 0x200 │ │ │ │ + mvnseq r0, #168, 24 @ 0xa800 │ │ │ │ + mvnseq r0, #180, 24 @ 0xb400 │ │ │ │ + mvnseq r0, #176, 24 @ 0xb000 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvnseq r1, #92, 18 @ 0x170000 │ │ │ │ + mvnseq r1, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 41135c <__cxa_atexit@plt+0x404f78> │ │ │ │ + ldr r3, [pc, #24] @ 4113b4 <__cxa_atexit@plt+0x404fd0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r9, [r5, #8] │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ @ instruction: 0xfffff70c │ │ │ │ - mvnseq r1, #44, 18 @ 0xb0000 │ │ │ │ + mvnseq r1, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 411390 <__cxa_atexit@plt+0x404fac> │ │ │ │ + beq 4113e8 <__cxa_atexit@plt+0x405004> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 41139c <__cxa_atexit@plt+0x404fb8> │ │ │ │ - ldr r3, [pc, #76] @ 4113d8 <__cxa_atexit@plt+0x404ff4> │ │ │ │ + bne 4113f4 <__cxa_atexit@plt+0x405010> │ │ │ │ + ldr r3, [pc, #76] @ 411430 <__cxa_atexit@plt+0x40504c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 4113b0 <__cxa_atexit@plt+0x404fcc> │ │ │ │ - ldr r3, [pc, #60] @ 4113d4 <__cxa_atexit@plt+0x404ff0> │ │ │ │ + b 411408 <__cxa_atexit@plt+0x405024> │ │ │ │ + ldr r3, [pc, #60] @ 41142c <__cxa_atexit@plt+0x405048> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 4113b0 <__cxa_atexit@plt+0x404fcc> │ │ │ │ + b 411408 <__cxa_atexit@plt+0x405024> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4113bc <__cxa_atexit@plt+0x404fd8> │ │ │ │ - ldr r3, [pc, #28] @ 4113cc <__cxa_atexit@plt+0x404fe8> │ │ │ │ + beq 411414 <__cxa_atexit@plt+0x405030> │ │ │ │ + ldr r3, [pc, #28] @ 411424 <__cxa_atexit@plt+0x405040> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 4113d0 <__cxa_atexit@plt+0x404fec> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 411428 <__cxa_atexit@plt+0x405044> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - ldrteq ip, [r5], #-628 @ 0xfffffd8c │ │ │ │ + ldrteq ip, [r5], #-540 @ 0xfffffde4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvnseq r1, #176, 16 @ 0xb00000 │ │ │ │ + mvnseq r1, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 411440 <__cxa_atexit@plt+0x40505c> │ │ │ │ + ldr r7, [pc, #72] @ 411498 <__cxa_atexit@plt+0x4050b4> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 41142c <__cxa_atexit@plt+0x405048> │ │ │ │ - ldr r7, [pc, #44] @ 411444 <__cxa_atexit@plt+0x405060> │ │ │ │ + bhi 411484 <__cxa_atexit@plt+0x4050a0> │ │ │ │ + ldr r7, [pc, #44] @ 41149c <__cxa_atexit@plt+0x4050b8> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 411448 <__cxa_atexit@plt+0x405064> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 4114a0 <__cxa_atexit@plt+0x4050bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff638 │ │ │ │ - mvnseq r1, #136, 16 @ 0x880000 │ │ │ │ + mvnseq r1, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #40, 16 @ 0x280000 │ │ │ │ + mvnseq r1, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 4114c8 <__cxa_atexit@plt+0x4050e4> │ │ │ │ + ldr r7, [pc, #72] @ 411520 <__cxa_atexit@plt+0x40513c> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4114b4 <__cxa_atexit@plt+0x4050d0> │ │ │ │ - ldr r7, [pc, #44] @ 4114cc <__cxa_atexit@plt+0x4050e8> │ │ │ │ + bhi 41150c <__cxa_atexit@plt+0x405128> │ │ │ │ + ldr r7, [pc, #44] @ 411524 <__cxa_atexit@plt+0x405140> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 4114d0 <__cxa_atexit@plt+0x4050ec> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 411528 <__cxa_atexit@plt+0x405144> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff5b0 │ │ │ │ - mvnseq r1, #0, 16 │ │ │ │ + mvnseq r1, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #160, 14 @ 0x2800000 │ │ │ │ + mvnseq r1, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 411550 <__cxa_atexit@plt+0x40516c> │ │ │ │ + ldr r7, [pc, #72] @ 4115a8 <__cxa_atexit@plt+0x4051c4> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 41153c <__cxa_atexit@plt+0x405158> │ │ │ │ - ldr r7, [pc, #44] @ 411554 <__cxa_atexit@plt+0x405170> │ │ │ │ + bhi 411594 <__cxa_atexit@plt+0x4051b0> │ │ │ │ + ldr r7, [pc, #44] @ 4115ac <__cxa_atexit@plt+0x4051c8> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 411558 <__cxa_atexit@plt+0x405174> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 4115b0 <__cxa_atexit@plt+0x4051cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff528 │ │ │ │ - mvnseq r1, #120, 14 @ 0x1e00000 │ │ │ │ + mvnseq r1, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #20, 14 @ 0x500000 │ │ │ │ + mvnseq r1, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4115a8 <__cxa_atexit@plt+0x4051c4> │ │ │ │ - ldr r3, [pc, #32] @ 4115b8 <__cxa_atexit@plt+0x4051d4> │ │ │ │ + bhi 411600 <__cxa_atexit@plt+0x40521c> │ │ │ │ + ldr r3, [pc, #32] @ 411610 <__cxa_atexit@plt+0x40522c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #12] @ 4115bc <__cxa_atexit@plt+0x4051d8> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #12] @ 411614 <__cxa_atexit@plt+0x405230> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq r1, #24, 14 @ 0x600000 │ │ │ │ - mvnseq r1, #204, 12 @ 0xcc00000 │ │ │ │ + mvnseq r1, #192, 12 @ 0xc000000 │ │ │ │ + mvnseq r1, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4115e4 <__cxa_atexit@plt+0x405200> │ │ │ │ + bne 41163c <__cxa_atexit@plt+0x405258> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 4115f8 <__cxa_atexit@plt+0x405214> │ │ │ │ + ldr r3, [pc, #12] @ 411650 <__cxa_atexit@plt+0x40526c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r1, #144, 12 @ 0x9000000 │ │ │ │ + mvnseq r1, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 411620 <__cxa_atexit@plt+0x40523c> │ │ │ │ + ldr r3, [pc, #16] @ 411678 <__cxa_atexit@plt+0x405294> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r1, #104, 12 @ 0x6800000 │ │ │ │ + mvnseq r1, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ sub r3, r3, r7 │ │ │ │ cmp r3, r7 │ │ │ │ - bge 41164c <__cxa_atexit@plt+0x405268> │ │ │ │ + bge 4116a4 <__cxa_atexit@plt+0x4052c0> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 411680 <__cxa_atexit@plt+0x40529c> │ │ │ │ + beq 4116d8 <__cxa_atexit@plt+0x4052f4> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 411670 <__cxa_atexit@plt+0x40528c> │ │ │ │ + beq 4116c8 <__cxa_atexit@plt+0x4052e4> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ - bge 411680 <__cxa_atexit@plt+0x40529c> │ │ │ │ - ldr r3, [pc, #64] @ 4116b8 <__cxa_atexit@plt+0x4052d4> │ │ │ │ + bge 4116d8 <__cxa_atexit@plt+0x4052f4> │ │ │ │ + ldr r3, [pc, #64] @ 411710 <__cxa_atexit@plt+0x40532c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ sub r9, r7, #4 │ │ │ │ cmn r9, #1 │ │ │ │ - ble 4116a4 <__cxa_atexit@plt+0x4052c0> │ │ │ │ - ldr r3, [pc, #32] @ 4116b4 <__cxa_atexit@plt+0x4052d0> │ │ │ │ + ble 4116fc <__cxa_atexit@plt+0x405318> │ │ │ │ + ldr r3, [pc, #32] @ 41170c <__cxa_atexit@plt+0x405328> │ │ │ │ str r9, [r5, #12] │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef2a0 <__cxa_atexit@plt+0x7e2ebc> │ │ │ │ - ldr r7, [pc, #16] @ 4116bc <__cxa_atexit@plt+0x4052d8> │ │ │ │ + b 7d64e8 <__cxa_atexit@plt+0x7ca104> │ │ │ │ + ldr r7, [pc, #16] @ 411714 <__cxa_atexit@plt+0x405330> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ muleq r0, ip, r5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrteq ip, [r5], #-116 @ 0xffffff8c │ │ │ │ - mvnseq r1, #204, 10 @ 0x33000000 │ │ │ │ + ldrteq ip, [r5], #-28 @ 0xffffffe4 │ │ │ │ + mvnseq r1, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mvn r3, #3 │ │ │ │ add r1, r3, r7, lsl #1 │ │ │ │ add r2, r2, #8 │ │ │ │ ldr r3, [r2, r1, lsl #2] │ │ │ │ cmp r3, #1 │ │ │ │ - bne 411714 <__cxa_atexit@plt+0x405330> │ │ │ │ + bne 41176c <__cxa_atexit@plt+0x405388> │ │ │ │ add r7, r2, r7, lsl #3 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [r7, #-12] │ │ │ │ cmn r1, #1 │ │ │ │ - beq 411768 <__cxa_atexit@plt+0x405384> │ │ │ │ + beq 4117c0 <__cxa_atexit@plt+0x4053dc> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 411780 <__cxa_atexit@plt+0x40539c> │ │ │ │ - ldr r7, [pc, #188] @ 4117c8 <__cxa_atexit@plt+0x4053e4> │ │ │ │ + bne 4117d8 <__cxa_atexit@plt+0x4053f4> │ │ │ │ + ldr r7, [pc, #188] @ 411820 <__cxa_atexit@plt+0x40543c> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r1, [r2], #-4 │ │ │ │ add r1, r6, #16 │ │ │ │ cmp r0, r1 │ │ │ │ - bcc 41179c <__cxa_atexit@plt+0x4053b8> │ │ │ │ - ldr lr, [pc, #152] @ 4117cc <__cxa_atexit@plt+0x4053e8> │ │ │ │ - ldr r8, [pc, #152] @ 4117d0 <__cxa_atexit@plt+0x4053ec> │ │ │ │ + bcc 4117f4 <__cxa_atexit@plt+0x405410> │ │ │ │ + ldr lr, [pc, #152] @ 411824 <__cxa_atexit@plt+0x405440> │ │ │ │ + ldr r8, [pc, #152] @ 411828 <__cxa_atexit@plt+0x405444> │ │ │ │ sub r9, r1, #11 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str lr, [r5, #-4] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r3, [r6, #16] │ │ │ │ sub r8, r1, #3 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ - bne 411790 <__cxa_atexit@plt+0x4053ac> │ │ │ │ - ldr r7, [pc, #76] @ 4117c4 <__cxa_atexit@plt+0x4053e0> │ │ │ │ + bne 4117e8 <__cxa_atexit@plt+0x405404> │ │ │ │ + ldr r7, [pc, #76] @ 41181c <__cxa_atexit@plt+0x405438> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - bl 7ef278 <__cxa_atexit@plt+0x7e2e94> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + bl 7d64c0 <__cxa_atexit@plt+0x7ca0dc> │ │ │ │ ldr r1, [r5, #20]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4117c0 <__cxa_atexit@plt+0x4053dc> │ │ │ │ + ldr r7, [pc, #28] @ 411818 <__cxa_atexit@plt+0x405434> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrteq fp, [r5], #-4008 @ 0xfffff058 │ │ │ │ - ldrteq fp, [r5], #-3884 @ 0xfffff0d4 │ │ │ │ + ldrteq fp, [r5], #-3920 @ 0xfffff0b0 │ │ │ │ + ldrteq fp, [r5], #-3796 @ 0xfffff12c │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldrteq fp, [r5], #-2664 @ 0xfffff598 │ │ │ │ - mvnseq r1, #184, 8 @ 0xb8000000 │ │ │ │ + ldrteq fp, [r5], #-2576 @ 0xfffff5f0 │ │ │ │ + mvnseq r1, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 411824 <__cxa_atexit@plt+0x405440> │ │ │ │ - ldr r2, [pc, #64] @ 41183c <__cxa_atexit@plt+0x405458> │ │ │ │ - ldr r1, [pc, #64] @ 411840 <__cxa_atexit@plt+0x40545c> │ │ │ │ + bcc 41187c <__cxa_atexit@plt+0x405498> │ │ │ │ + ldr r2, [pc, #64] @ 411894 <__cxa_atexit@plt+0x4054b0> │ │ │ │ + ldr r1, [pc, #64] @ 411898 <__cxa_atexit@plt+0x4054b4> │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add lr, r3, #8 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ - ldr r3, [pc, #24] @ 411844 <__cxa_atexit@plt+0x405460> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ + ldr r3, [pc, #24] @ 41189c <__cxa_atexit@plt+0x4054b8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrteq fp, [r5], #-2460 @ 0xfffff664 │ │ │ │ + ldrteq fp, [r5], #-2372 @ 0xfffff6bc │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - mvnseq r1, #68, 8 @ 0x44000000 │ │ │ │ + mvnseq r1, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ ldr r1, [r2, #8] │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 4118b0 <__cxa_atexit@plt+0x4054cc> │ │ │ │ + beq 411908 <__cxa_atexit@plt+0x405524> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #8]! │ │ │ │ add r1, r6, #8 │ │ │ │ cmp r0, r1 │ │ │ │ str r3, [r5, #-4] │ │ │ │ - bcc 4118c0 <__cxa_atexit@plt+0x4054dc> │ │ │ │ - ldr r2, [pc, #92] @ 4118ec <__cxa_atexit@plt+0x405508> │ │ │ │ - ldr r0, [pc, #92] @ 4118f0 <__cxa_atexit@plt+0x40550c> │ │ │ │ + bcc 411918 <__cxa_atexit@plt+0x405534> │ │ │ │ + ldr r2, [pc, #92] @ 411944 <__cxa_atexit@plt+0x405560> │ │ │ │ + ldr r0, [pc, #92] @ 411948 <__cxa_atexit@plt+0x405564> │ │ │ │ sub r9, r1, #3 │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ mov r6, r1 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #48] @ 4118e8 <__cxa_atexit@plt+0x405504> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #48] @ 411940 <__cxa_atexit@plt+0x40555c> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - ldr r7, [pc, #28] @ 4118e4 <__cxa_atexit@plt+0x405500> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + ldr r7, [pc, #28] @ 41193c <__cxa_atexit@plt+0x405558> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrteq fp, [r5], #-3456 @ 0xfffff280 │ │ │ │ + ldrteq fp, [r5], #-3368 @ 0xfffff2d8 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldrteq fp, [r5], #-2312 @ 0xfffff6f8 │ │ │ │ - mvnseq r1, #152, 6 @ 0x60000002 │ │ │ │ + ldrteq fp, [r5], #-2224 @ 0xfffff750 │ │ │ │ + mvnseq r1, #64, 6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 41193c <__cxa_atexit@plt+0x405558> │ │ │ │ - ldr r2, [pc, #52] @ 411954 <__cxa_atexit@plt+0x405570> │ │ │ │ - ldr r1, [pc, #52] @ 411958 <__cxa_atexit@plt+0x405574> │ │ │ │ + bcc 411994 <__cxa_atexit@plt+0x4055b0> │ │ │ │ + ldr r2, [pc, #52] @ 4119ac <__cxa_atexit@plt+0x4055c8> │ │ │ │ + ldr r1, [pc, #52] @ 4119b0 <__cxa_atexit@plt+0x4055cc> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r3, [pc, #24] @ 41195c <__cxa_atexit@plt+0x405578> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r3, [pc, #24] @ 4119b4 <__cxa_atexit@plt+0x4055d0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrteq fp, [r5], #-2172 @ 0xfffff784 │ │ │ │ + ldrteq fp, [r5], #-2084 @ 0xfffff7dc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - mvnseq r1, #44, 6 @ 0xb0000000 │ │ │ │ + mvnseq r1, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 411980 <__cxa_atexit@plt+0x40559c> │ │ │ │ + ldr r3, [pc, #12] @ 4119d8 <__cxa_atexit@plt+0x4055f4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r1, #8, 6 @ 0x20000000 │ │ │ │ + mvnseq r1, #176, 4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 4119b8 <__cxa_atexit@plt+0x4055d4> │ │ │ │ - beq 4119d0 <__cxa_atexit@plt+0x4055ec> │ │ │ │ - ldr r3, [pc, #96] @ 411a04 <__cxa_atexit@plt+0x405620> │ │ │ │ + bmi 411a10 <__cxa_atexit@plt+0x40562c> │ │ │ │ + beq 411a28 <__cxa_atexit@plt+0x405644> │ │ │ │ + ldr r3, [pc, #96] @ 411a5c <__cxa_atexit@plt+0x405678> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 7ef258 <__cxa_atexit@plt+0x7e2e74> │ │ │ │ - ldr r7, [pc, #60] @ 4119fc <__cxa_atexit@plt+0x405618> │ │ │ │ - ldr r0, [pc, #60] @ 411a00 <__cxa_atexit@plt+0x40561c> │ │ │ │ + b 7d64a0 <__cxa_atexit@plt+0x7ca0bc> │ │ │ │ + ldr r7, [pc, #60] @ 411a54 <__cxa_atexit@plt+0x405670> │ │ │ │ + ldr r0, [pc, #60] @ 411a58 <__cxa_atexit@plt+0x405674> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4119f4 <__cxa_atexit@plt+0x405610> │ │ │ │ - ldr r3, [pc, #28] @ 4119f8 <__cxa_atexit@plt+0x405614> │ │ │ │ + ldr r7, [pc, #28] @ 411a4c <__cxa_atexit@plt+0x405668> │ │ │ │ + ldr r3, [pc, #28] @ 411a50 <__cxa_atexit@plt+0x40566c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq r0, #40, 12 @ 0x2800000 │ │ │ │ - mvnseq r0, #52, 12 @ 0x3400000 │ │ │ │ - mvnseq r0, #48, 12 @ 0x3000000 │ │ │ │ + mvnseq r0, #208, 10 @ 0x34000000 │ │ │ │ + mvnseq r0, #220, 10 @ 0x37000000 │ │ │ │ + mvnseq r0, #216, 10 @ 0x36000000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvnseq r1, #132, 4 @ 0x40000008 │ │ │ │ + mvnseq r1, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 411a30 <__cxa_atexit@plt+0x40564c> │ │ │ │ + ldr r3, [pc, #20] @ 411a88 <__cxa_atexit@plt+0x4056a4> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - mvnseq r1, #88, 4 @ 0x80000005 │ │ │ │ + mvnseq r1, #0, 4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 411a64 <__cxa_atexit@plt+0x405680> │ │ │ │ + beq 411abc <__cxa_atexit@plt+0x4056d8> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 411a70 <__cxa_atexit@plt+0x40568c> │ │ │ │ - ldr r3, [pc, #76] @ 411aac <__cxa_atexit@plt+0x4056c8> │ │ │ │ + bne 411ac8 <__cxa_atexit@plt+0x4056e4> │ │ │ │ + ldr r3, [pc, #76] @ 411b04 <__cxa_atexit@plt+0x405720> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 411a84 <__cxa_atexit@plt+0x4056a0> │ │ │ │ - ldr r3, [pc, #60] @ 411aa8 <__cxa_atexit@plt+0x4056c4> │ │ │ │ + b 411adc <__cxa_atexit@plt+0x4056f8> │ │ │ │ + ldr r3, [pc, #60] @ 411b00 <__cxa_atexit@plt+0x40571c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 411a84 <__cxa_atexit@plt+0x4056a0> │ │ │ │ + b 411adc <__cxa_atexit@plt+0x4056f8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 411a90 <__cxa_atexit@plt+0x4056ac> │ │ │ │ - ldr r3, [pc, #28] @ 411aa0 <__cxa_atexit@plt+0x4056bc> │ │ │ │ + beq 411ae8 <__cxa_atexit@plt+0x405704> │ │ │ │ + ldr r3, [pc, #28] @ 411af8 <__cxa_atexit@plt+0x405714> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 411aa4 <__cxa_atexit@plt+0x4056c0> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 411afc <__cxa_atexit@plt+0x405718> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - ldrteq fp, [r5], #-2976 @ 0xfffff460 │ │ │ │ + ldrteq fp, [r5], #-2888 @ 0xfffff4b8 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvnseq r1, #220, 2 @ 0x37 │ │ │ │ + mvnseq r1, #132, 2 @ 0x21 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 411b0c <__cxa_atexit@plt+0x405728> │ │ │ │ + ldr r7, [pc, #68] @ 411b64 <__cxa_atexit@plt+0x405780> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 411afc <__cxa_atexit@plt+0x405718> │ │ │ │ - ldr r7, [pc, #40] @ 411b10 <__cxa_atexit@plt+0x40572c> │ │ │ │ + bhi 411b54 <__cxa_atexit@plt+0x405770> │ │ │ │ + ldr r7, [pc, #40] @ 411b68 <__cxa_atexit@plt+0x405784> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 411b14 <__cxa_atexit@plt+0x405730> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 411b6c <__cxa_atexit@plt+0x405788> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ - mvnseq r1, #196, 2 @ 0x31 │ │ │ │ + mvnseq r1, #108, 2 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #92, 2 │ │ │ │ + mvnseq r1, #4, 2 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 411b8c <__cxa_atexit@plt+0x4057a8> │ │ │ │ + ldr r7, [pc, #68] @ 411be4 <__cxa_atexit@plt+0x405800> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 411b7c <__cxa_atexit@plt+0x405798> │ │ │ │ - ldr r7, [pc, #40] @ 411b90 <__cxa_atexit@plt+0x4057ac> │ │ │ │ + bhi 411bd4 <__cxa_atexit@plt+0x4057f0> │ │ │ │ + ldr r7, [pc, #40] @ 411be8 <__cxa_atexit@plt+0x405804> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 411b94 <__cxa_atexit@plt+0x4057b0> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 411bec <__cxa_atexit@plt+0x405808> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - mvnseq r1, #68, 2 │ │ │ │ + mvnseq r1, #236 @ 0xec │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #220 @ 0xdc │ │ │ │ + mvnseq r1, #132 @ 0x84 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 411c0c <__cxa_atexit@plt+0x405828> │ │ │ │ + ldr r7, [pc, #68] @ 411c64 <__cxa_atexit@plt+0x405880> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 411bfc <__cxa_atexit@plt+0x405818> │ │ │ │ - ldr r7, [pc, #40] @ 411c10 <__cxa_atexit@plt+0x40582c> │ │ │ │ + bhi 411c54 <__cxa_atexit@plt+0x405870> │ │ │ │ + ldr r7, [pc, #40] @ 411c68 <__cxa_atexit@plt+0x405884> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 411c14 <__cxa_atexit@plt+0x405830> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 411c6c <__cxa_atexit@plt+0x405888> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ - mvnseq r1, #196 @ 0xc4 │ │ │ │ + mvnseq r1, #108 @ 0x6c │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r1, #92 @ 0x5c │ │ │ │ + mvnseq r1, #4 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 411c50 <__cxa_atexit@plt+0x40586c> │ │ │ │ + ldr r3, [pc, #12] @ 411ca8 <__cxa_atexit@plt+0x4058c4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r1, #56 @ 0x38 │ │ │ │ + mvnseq r0, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 411cc4 <__cxa_atexit@plt+0x4058e0> │ │ │ │ + bcc 411d1c <__cxa_atexit@plt+0x405938> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - ldr lr, [pc, #76] @ 411cd0 <__cxa_atexit@plt+0x4058ec> │ │ │ │ - ldr r8, [pc, #76] @ 411cd4 <__cxa_atexit@plt+0x4058f0> │ │ │ │ + ldr lr, [pc, #76] @ 411d28 <__cxa_atexit@plt+0x405944> │ │ │ │ + ldr r8, [pc, #76] @ 411d2c <__cxa_atexit@plt+0x405948> │ │ │ │ mvn r2, #1 │ │ │ │ add r2, r2, r7, lsl #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ add r0, r0, r2, lsl #2 │ │ │ │ str r8, [r3, #4] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ @@ -1054260,732 +1054282,732 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r9, r6, #3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrteq fp, [r5], #-1304 @ 0xfffffae8 │ │ │ │ - mvnseq r0, #180, 30 @ 0x2d0 │ │ │ │ + ldrteq fp, [r5], #-1216 @ 0xfffffb40 │ │ │ │ + mvnseq r0, #92, 30 @ 0x170 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 411d3c <__cxa_atexit@plt+0x405958> │ │ │ │ + bcc 411d94 <__cxa_atexit@plt+0x4059b0> │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #52] @ 411d48 <__cxa_atexit@plt+0x405964> │ │ │ │ + ldr lr, [pc, #52] @ 411da0 <__cxa_atexit@plt+0x4059bc> │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ - ldr r2, [pc, #48] @ 411d4c <__cxa_atexit@plt+0x405968> │ │ │ │ + ldr r2, [pc, #48] @ 411da4 <__cxa_atexit@plt+0x4059c0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r0, [r1, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrteq fp, [r5], #-1160 @ 0xfffffb78 │ │ │ │ - mvnseq r0, #60, 30 @ 0xf0 │ │ │ │ + ldrteq fp, [r5], #-1072 @ 0xfffffbd0 │ │ │ │ + mvnseq r0, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 411d9c <__cxa_atexit@plt+0x4059b8> │ │ │ │ - ldr r2, [pc, #48] @ 411da8 <__cxa_atexit@plt+0x4059c4> │ │ │ │ - ldr r1, [pc, #48] @ 411dac <__cxa_atexit@plt+0x4059c8> │ │ │ │ + bcc 411df4 <__cxa_atexit@plt+0x405a10> │ │ │ │ + ldr r2, [pc, #48] @ 411e00 <__cxa_atexit@plt+0x405a1c> │ │ │ │ + ldr r1, [pc, #48] @ 411e04 <__cxa_atexit@plt+0x405a20> │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef2a8 <__cxa_atexit@plt+0x7e2ec4> │ │ │ │ + b 7d64f0 <__cxa_atexit@plt+0x7ca10c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq fp, [r5], #-1056 @ 0xfffffbe0 │ │ │ │ - mvnseq r0, #220, 28 @ 0xdc0 │ │ │ │ + ldrteq fp, [r5], #-968 @ 0xfffffc38 │ │ │ │ + mvnseq r0, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldreq r3, [r7, #3] │ │ │ │ cmpeq r3, #0 │ │ │ │ - beq 411de4 <__cxa_atexit@plt+0x405a00> │ │ │ │ - ldr r3, [pc, #28] @ 411df4 <__cxa_atexit@plt+0x405a10> │ │ │ │ + beq 411e3c <__cxa_atexit@plt+0x405a58> │ │ │ │ + ldr r3, [pc, #28] @ 411e4c <__cxa_atexit@plt+0x405a68> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 411df8 <__cxa_atexit@plt+0x405a14> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 411e50 <__cxa_atexit@plt+0x405a6c> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq fp, [r5], #-2124 @ 0xfffff7b4 │ │ │ │ - mvnseq r0, #144, 28 @ 0x900 │ │ │ │ + ldrteq fp, [r5], #-2036 @ 0xfffff80c │ │ │ │ + mvnseq r0, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 411e1c <__cxa_atexit@plt+0x405a38> │ │ │ │ + ldr r3, [pc, #12] @ 411e74 <__cxa_atexit@plt+0x405a90> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r0, #108, 28 @ 0x6c0 │ │ │ │ + mvnseq r0, #20, 28 @ 0x140 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 411e54 <__cxa_atexit@plt+0x405a70> │ │ │ │ - beq 411e6c <__cxa_atexit@plt+0x405a88> │ │ │ │ - ldr r3, [pc, #96] @ 411ea0 <__cxa_atexit@plt+0x405abc> │ │ │ │ + bmi 411eac <__cxa_atexit@plt+0x405ac8> │ │ │ │ + beq 411ec4 <__cxa_atexit@plt+0x405ae0> │ │ │ │ + ldr r3, [pc, #96] @ 411ef8 <__cxa_atexit@plt+0x405b14> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef258 <__cxa_atexit@plt+0x7e2e74> │ │ │ │ - ldr r7, [pc, #60] @ 411e98 <__cxa_atexit@plt+0x405ab4> │ │ │ │ - ldr r0, [pc, #60] @ 411e9c <__cxa_atexit@plt+0x405ab8> │ │ │ │ + b 7d64a0 <__cxa_atexit@plt+0x7ca0bc> │ │ │ │ + ldr r7, [pc, #60] @ 411ef0 <__cxa_atexit@plt+0x405b0c> │ │ │ │ + ldr r0, [pc, #60] @ 411ef4 <__cxa_atexit@plt+0x405b10> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 411e90 <__cxa_atexit@plt+0x405aac> │ │ │ │ - ldr r3, [pc, #28] @ 411e94 <__cxa_atexit@plt+0x405ab0> │ │ │ │ + ldr r7, [pc, #28] @ 411ee8 <__cxa_atexit@plt+0x405b04> │ │ │ │ + ldr r3, [pc, #28] @ 411eec <__cxa_atexit@plt+0x405b08> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq r0, #140, 2 @ 0x23 │ │ │ │ - mvnseq r0, #152, 2 @ 0x26 │ │ │ │ - mvnseq r0, #148, 2 @ 0x25 │ │ │ │ + mvnseq r0, #52, 2 │ │ │ │ + mvnseq r0, #64, 2 │ │ │ │ + mvnseq r0, #60, 2 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvnseq r0, #232, 26 @ 0x3a00 │ │ │ │ + mvnseq r0, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 411ed0 <__cxa_atexit@plt+0x405aec> │ │ │ │ + ldr r3, [pc, #24] @ 411f28 <__cxa_atexit@plt+0x405b44> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r9, [r5, #8] │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ @ instruction: 0xfffff70c │ │ │ │ - mvnseq r0, #184, 26 @ 0x2e00 │ │ │ │ + mvnseq r0, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 411f04 <__cxa_atexit@plt+0x405b20> │ │ │ │ + beq 411f5c <__cxa_atexit@plt+0x405b78> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 411f10 <__cxa_atexit@plt+0x405b2c> │ │ │ │ - ldr r3, [pc, #76] @ 411f4c <__cxa_atexit@plt+0x405b68> │ │ │ │ + bne 411f68 <__cxa_atexit@plt+0x405b84> │ │ │ │ + ldr r3, [pc, #76] @ 411fa4 <__cxa_atexit@plt+0x405bc0> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 411f24 <__cxa_atexit@plt+0x405b40> │ │ │ │ - ldr r3, [pc, #60] @ 411f48 <__cxa_atexit@plt+0x405b64> │ │ │ │ + b 411f7c <__cxa_atexit@plt+0x405b98> │ │ │ │ + ldr r3, [pc, #60] @ 411fa0 <__cxa_atexit@plt+0x405bbc> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 411f24 <__cxa_atexit@plt+0x405b40> │ │ │ │ + b 411f7c <__cxa_atexit@plt+0x405b98> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 411f30 <__cxa_atexit@plt+0x405b4c> │ │ │ │ - ldr r3, [pc, #28] @ 411f40 <__cxa_atexit@plt+0x405b5c> │ │ │ │ + beq 411f88 <__cxa_atexit@plt+0x405ba4> │ │ │ │ + ldr r3, [pc, #28] @ 411f98 <__cxa_atexit@plt+0x405bb4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 411f44 <__cxa_atexit@plt+0x405b60> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 411f9c <__cxa_atexit@plt+0x405bb8> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - ldrteq fp, [r5], #-1792 @ 0xfffff900 │ │ │ │ + ldrteq fp, [r5], #-1704 @ 0xfffff958 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvnseq r0, #60, 26 @ 0xf00 │ │ │ │ + mvnseq r0, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 411fb4 <__cxa_atexit@plt+0x405bd0> │ │ │ │ + ldr r7, [pc, #72] @ 41200c <__cxa_atexit@plt+0x405c28> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 411fa0 <__cxa_atexit@plt+0x405bbc> │ │ │ │ - ldr r7, [pc, #44] @ 411fb8 <__cxa_atexit@plt+0x405bd4> │ │ │ │ + bhi 411ff8 <__cxa_atexit@plt+0x405c14> │ │ │ │ + ldr r7, [pc, #44] @ 412010 <__cxa_atexit@plt+0x405c2c> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 411fbc <__cxa_atexit@plt+0x405bd8> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 412014 <__cxa_atexit@plt+0x405c30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff638 │ │ │ │ - mvnseq r0, #28, 26 @ 0x700 │ │ │ │ + mvnseq r0, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #180, 24 @ 0xb400 │ │ │ │ + mvnseq r0, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 41203c <__cxa_atexit@plt+0x405c58> │ │ │ │ + ldr r7, [pc, #72] @ 412094 <__cxa_atexit@plt+0x405cb0> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 412028 <__cxa_atexit@plt+0x405c44> │ │ │ │ - ldr r7, [pc, #44] @ 412040 <__cxa_atexit@plt+0x405c5c> │ │ │ │ + bhi 412080 <__cxa_atexit@plt+0x405c9c> │ │ │ │ + ldr r7, [pc, #44] @ 412098 <__cxa_atexit@plt+0x405cb4> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 412044 <__cxa_atexit@plt+0x405c60> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 41209c <__cxa_atexit@plt+0x405cb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff5b0 │ │ │ │ - mvnseq r0, #148, 24 @ 0x9400 │ │ │ │ + mvnseq r0, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #44, 24 @ 0x2c00 │ │ │ │ + mvnseq r0, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 4120c4 <__cxa_atexit@plt+0x405ce0> │ │ │ │ + ldr r7, [pc, #72] @ 41211c <__cxa_atexit@plt+0x405d38> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4120b0 <__cxa_atexit@plt+0x405ccc> │ │ │ │ - ldr r7, [pc, #44] @ 4120c8 <__cxa_atexit@plt+0x405ce4> │ │ │ │ + bhi 412108 <__cxa_atexit@plt+0x405d24> │ │ │ │ + ldr r7, [pc, #44] @ 412120 <__cxa_atexit@plt+0x405d3c> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 4120cc <__cxa_atexit@plt+0x405ce8> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 412124 <__cxa_atexit@plt+0x405d40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff528 │ │ │ │ - mvnseq r0, #12, 24 @ 0xc00 │ │ │ │ + mvnseq r0, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #160, 22 @ 0x28000 │ │ │ │ + mvnseq r0, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 41211c <__cxa_atexit@plt+0x405d38> │ │ │ │ - ldr r3, [pc, #32] @ 41212c <__cxa_atexit@plt+0x405d48> │ │ │ │ + bhi 412174 <__cxa_atexit@plt+0x405d90> │ │ │ │ + ldr r3, [pc, #32] @ 412184 <__cxa_atexit@plt+0x405da0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #12] @ 412130 <__cxa_atexit@plt+0x405d4c> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #12] @ 412188 <__cxa_atexit@plt+0x405da4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq r0, #172, 22 @ 0x2b000 │ │ │ │ - mvnseq r0, #88, 22 @ 0x16000 │ │ │ │ + mvnseq r0, #84, 22 @ 0x15000 │ │ │ │ + mvnseq r0, #0, 22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 412158 <__cxa_atexit@plt+0x405d74> │ │ │ │ + bne 4121b0 <__cxa_atexit@plt+0x405dcc> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 41216c <__cxa_atexit@plt+0x405d88> │ │ │ │ + ldr r3, [pc, #12] @ 4121c4 <__cxa_atexit@plt+0x405de0> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r0, #28, 22 @ 0x7000 │ │ │ │ + mvnseq r0, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 412194 <__cxa_atexit@plt+0x405db0> │ │ │ │ + ldr r3, [pc, #16] @ 4121ec <__cxa_atexit@plt+0x405e08> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r0, #244, 20 @ 0xf4000 │ │ │ │ + mvnseq r0, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ sub r3, r3, r7 │ │ │ │ cmp r3, r7 │ │ │ │ - bge 4121c0 <__cxa_atexit@plt+0x405ddc> │ │ │ │ + bge 412218 <__cxa_atexit@plt+0x405e34> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 4121f4 <__cxa_atexit@plt+0x405e10> │ │ │ │ + beq 41224c <__cxa_atexit@plt+0x405e68> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 4121e4 <__cxa_atexit@plt+0x405e00> │ │ │ │ + beq 41223c <__cxa_atexit@plt+0x405e58> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ - bge 4121f4 <__cxa_atexit@plt+0x405e10> │ │ │ │ - ldr r3, [pc, #64] @ 41222c <__cxa_atexit@plt+0x405e48> │ │ │ │ + bge 41224c <__cxa_atexit@plt+0x405e68> │ │ │ │ + ldr r3, [pc, #64] @ 412284 <__cxa_atexit@plt+0x405ea0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ sub r9, r7, #4 │ │ │ │ cmn r9, #1 │ │ │ │ - ble 412218 <__cxa_atexit@plt+0x405e34> │ │ │ │ - ldr r3, [pc, #32] @ 412228 <__cxa_atexit@plt+0x405e44> │ │ │ │ + ble 412270 <__cxa_atexit@plt+0x405e8c> │ │ │ │ + ldr r3, [pc, #32] @ 412280 <__cxa_atexit@plt+0x405e9c> │ │ │ │ str r9, [r5, #12] │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef2a0 <__cxa_atexit@plt+0x7e2ebc> │ │ │ │ - ldr r7, [pc, #16] @ 412230 <__cxa_atexit@plt+0x405e4c> │ │ │ │ + b 7d64e8 <__cxa_atexit@plt+0x7ca104> │ │ │ │ + ldr r7, [pc, #16] @ 412288 <__cxa_atexit@plt+0x405ea4> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ muleq r0, ip, r5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrteq fp, [r5], #-1280 @ 0xfffffb00 │ │ │ │ - mvnseq r0, #88, 20 @ 0x58000 │ │ │ │ + ldrteq fp, [r5], #-1192 @ 0xfffffb58 │ │ │ │ + mvnseq r0, #0, 20 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mvn r3, #3 │ │ │ │ add r1, r3, r7, lsl #1 │ │ │ │ add r2, r2, #8 │ │ │ │ ldr r3, [r2, r1, lsl #2] │ │ │ │ cmp r3, #1 │ │ │ │ - bne 412288 <__cxa_atexit@plt+0x405ea4> │ │ │ │ + bne 4122e0 <__cxa_atexit@plt+0x405efc> │ │ │ │ add r7, r2, r7, lsl #3 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [r7, #-12] │ │ │ │ cmn r1, #1 │ │ │ │ - beq 4122dc <__cxa_atexit@plt+0x405ef8> │ │ │ │ + beq 412334 <__cxa_atexit@plt+0x405f50> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 4122f4 <__cxa_atexit@plt+0x405f10> │ │ │ │ - ldr r7, [pc, #188] @ 41233c <__cxa_atexit@plt+0x405f58> │ │ │ │ + bne 41234c <__cxa_atexit@plt+0x405f68> │ │ │ │ + ldr r7, [pc, #188] @ 412394 <__cxa_atexit@plt+0x405fb0> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r1, [r2], #-4 │ │ │ │ add r1, r6, #16 │ │ │ │ cmp r0, r1 │ │ │ │ - bcc 412310 <__cxa_atexit@plt+0x405f2c> │ │ │ │ - ldr lr, [pc, #152] @ 412340 <__cxa_atexit@plt+0x405f5c> │ │ │ │ - ldr r8, [pc, #152] @ 412344 <__cxa_atexit@plt+0x405f60> │ │ │ │ + bcc 412368 <__cxa_atexit@plt+0x405f84> │ │ │ │ + ldr lr, [pc, #152] @ 412398 <__cxa_atexit@plt+0x405fb4> │ │ │ │ + ldr r8, [pc, #152] @ 41239c <__cxa_atexit@plt+0x405fb8> │ │ │ │ sub r9, r1, #11 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str lr, [r5, #-4] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r3, [r6, #16] │ │ │ │ sub r8, r1, #3 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ - bne 412304 <__cxa_atexit@plt+0x405f20> │ │ │ │ - ldr r7, [pc, #76] @ 412338 <__cxa_atexit@plt+0x405f54> │ │ │ │ + bne 41235c <__cxa_atexit@plt+0x405f78> │ │ │ │ + ldr r7, [pc, #76] @ 412390 <__cxa_atexit@plt+0x405fac> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - bl 7ef278 <__cxa_atexit@plt+0x7e2e94> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + bl 7d64c0 <__cxa_atexit@plt+0x7ca0dc> │ │ │ │ ldr r1, [r5, #20]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 412334 <__cxa_atexit@plt+0x405f50> │ │ │ │ + ldr r7, [pc, #28] @ 41238c <__cxa_atexit@plt+0x405fa8> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrteq fp, [r5], #-1076 @ 0xfffffbcc │ │ │ │ - ldrteq fp, [r5], #-952 @ 0xfffffc48 │ │ │ │ + ldrteq fp, [r5], #-988 @ 0xfffffc24 │ │ │ │ + ldrteq fp, [r5], #-864 @ 0xfffffca0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldrteq sl, [r5], #-3828 @ 0xfffff10c │ │ │ │ - mvnseq r0, #68, 18 @ 0x110000 │ │ │ │ + ldrteq sl, [r5], #-3740 @ 0xfffff164 │ │ │ │ + mvnseq r0, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 412398 <__cxa_atexit@plt+0x405fb4> │ │ │ │ - ldr r2, [pc, #64] @ 4123b0 <__cxa_atexit@plt+0x405fcc> │ │ │ │ - ldr r1, [pc, #64] @ 4123b4 <__cxa_atexit@plt+0x405fd0> │ │ │ │ + bcc 4123f0 <__cxa_atexit@plt+0x40600c> │ │ │ │ + ldr r2, [pc, #64] @ 412408 <__cxa_atexit@plt+0x406024> │ │ │ │ + ldr r1, [pc, #64] @ 41240c <__cxa_atexit@plt+0x406028> │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add lr, r3, #8 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ - ldr r3, [pc, #24] @ 4123b8 <__cxa_atexit@plt+0x405fd4> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ + ldr r3, [pc, #24] @ 412410 <__cxa_atexit@plt+0x40602c> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrteq sl, [r5], #-3624 @ 0xfffff1d8 │ │ │ │ + ldrteq sl, [r5], #-3536 @ 0xfffff230 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - mvnseq r0, #208, 16 @ 0xd00000 │ │ │ │ + mvnseq r0, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ ldr r1, [r2, #8] │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 412424 <__cxa_atexit@plt+0x406040> │ │ │ │ + beq 41247c <__cxa_atexit@plt+0x406098> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #8]! │ │ │ │ add r1, r6, #8 │ │ │ │ cmp r0, r1 │ │ │ │ str r3, [r5, #-4] │ │ │ │ - bcc 412434 <__cxa_atexit@plt+0x406050> │ │ │ │ - ldr r2, [pc, #92] @ 412460 <__cxa_atexit@plt+0x40607c> │ │ │ │ - ldr r0, [pc, #92] @ 412464 <__cxa_atexit@plt+0x406080> │ │ │ │ + bcc 41248c <__cxa_atexit@plt+0x4060a8> │ │ │ │ + ldr r2, [pc, #92] @ 4124b8 <__cxa_atexit@plt+0x4060d4> │ │ │ │ + ldr r0, [pc, #92] @ 4124bc <__cxa_atexit@plt+0x4060d8> │ │ │ │ sub r9, r1, #3 │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ mov r6, r1 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #48] @ 41245c <__cxa_atexit@plt+0x406078> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #48] @ 4124b4 <__cxa_atexit@plt+0x4060d0> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - ldr r7, [pc, #28] @ 412458 <__cxa_atexit@plt+0x406074> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + ldr r7, [pc, #28] @ 4124b0 <__cxa_atexit@plt+0x4060cc> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrteq fp, [r5], #-524 @ 0xfffffdf4 │ │ │ │ + ldrteq fp, [r5], #-436 @ 0xfffffe4c │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldrteq sl, [r5], #-3476 @ 0xfffff26c │ │ │ │ - mvnseq r0, #36, 16 @ 0x240000 │ │ │ │ + ldrteq sl, [r5], #-3388 @ 0xfffff2c4 │ │ │ │ + mvnseq r0, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 4124b0 <__cxa_atexit@plt+0x4060cc> │ │ │ │ - ldr r2, [pc, #52] @ 4124c8 <__cxa_atexit@plt+0x4060e4> │ │ │ │ - ldr r1, [pc, #52] @ 4124cc <__cxa_atexit@plt+0x4060e8> │ │ │ │ + bcc 412508 <__cxa_atexit@plt+0x406124> │ │ │ │ + ldr r2, [pc, #52] @ 412520 <__cxa_atexit@plt+0x40613c> │ │ │ │ + ldr r1, [pc, #52] @ 412524 <__cxa_atexit@plt+0x406140> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r3, [pc, #24] @ 4124d0 <__cxa_atexit@plt+0x4060ec> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r3, [pc, #24] @ 412528 <__cxa_atexit@plt+0x406144> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrteq sl, [r5], #-3336 @ 0xfffff2f8 │ │ │ │ + ldrteq sl, [r5], #-3248 @ 0xfffff350 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - mvnseq r0, #184, 14 @ 0x2e00000 │ │ │ │ + mvnseq r0, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 4124f4 <__cxa_atexit@plt+0x406110> │ │ │ │ + ldr r3, [pc, #12] @ 41254c <__cxa_atexit@plt+0x406168> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r0, #148, 14 @ 0x2500000 │ │ │ │ + mvnseq r0, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 41252c <__cxa_atexit@plt+0x406148> │ │ │ │ - beq 412544 <__cxa_atexit@plt+0x406160> │ │ │ │ - ldr r3, [pc, #96] @ 412578 <__cxa_atexit@plt+0x406194> │ │ │ │ + bmi 412584 <__cxa_atexit@plt+0x4061a0> │ │ │ │ + beq 41259c <__cxa_atexit@plt+0x4061b8> │ │ │ │ + ldr r3, [pc, #96] @ 4125d0 <__cxa_atexit@plt+0x4061ec> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 7ef258 <__cxa_atexit@plt+0x7e2e74> │ │ │ │ - ldr r7, [pc, #60] @ 412570 <__cxa_atexit@plt+0x40618c> │ │ │ │ - ldr r0, [pc, #60] @ 412574 <__cxa_atexit@plt+0x406190> │ │ │ │ + b 7d64a0 <__cxa_atexit@plt+0x7ca0bc> │ │ │ │ + ldr r7, [pc, #60] @ 4125c8 <__cxa_atexit@plt+0x4061e4> │ │ │ │ + ldr r0, [pc, #60] @ 4125cc <__cxa_atexit@plt+0x4061e8> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 412568 <__cxa_atexit@plt+0x406184> │ │ │ │ - ldr r3, [pc, #28] @ 41256c <__cxa_atexit@plt+0x406188> │ │ │ │ + ldr r7, [pc, #28] @ 4125c0 <__cxa_atexit@plt+0x4061dc> │ │ │ │ + ldr r3, [pc, #28] @ 4125c4 <__cxa_atexit@plt+0x4061e0> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq pc, #180, 20 @ 0xb4000 │ │ │ │ - mvnseq pc, #192, 20 @ 0xc0000 │ │ │ │ - mvnseq pc, #188, 20 @ 0xbc000 │ │ │ │ + mvnseq pc, #92, 20 @ 0x5c000 │ │ │ │ + mvnseq pc, #104, 20 @ 0x68000 │ │ │ │ + mvnseq pc, #100, 20 @ 0x64000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvnseq r0, #16, 14 @ 0x400000 │ │ │ │ + mvnseq r0, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 4125a4 <__cxa_atexit@plt+0x4061c0> │ │ │ │ + ldr r3, [pc, #20] @ 4125fc <__cxa_atexit@plt+0x406218> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - mvnseq r0, #228, 12 @ 0xe400000 │ │ │ │ + mvnseq r0, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 4125d8 <__cxa_atexit@plt+0x4061f4> │ │ │ │ + beq 412630 <__cxa_atexit@plt+0x40624c> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 4125e4 <__cxa_atexit@plt+0x406200> │ │ │ │ - ldr r3, [pc, #76] @ 412620 <__cxa_atexit@plt+0x40623c> │ │ │ │ + bne 41263c <__cxa_atexit@plt+0x406258> │ │ │ │ + ldr r3, [pc, #76] @ 412678 <__cxa_atexit@plt+0x406294> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 4125f8 <__cxa_atexit@plt+0x406214> │ │ │ │ - ldr r3, [pc, #60] @ 41261c <__cxa_atexit@plt+0x406238> │ │ │ │ + b 412650 <__cxa_atexit@plt+0x40626c> │ │ │ │ + ldr r3, [pc, #60] @ 412674 <__cxa_atexit@plt+0x406290> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 4125f8 <__cxa_atexit@plt+0x406214> │ │ │ │ + b 412650 <__cxa_atexit@plt+0x40626c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 412604 <__cxa_atexit@plt+0x406220> │ │ │ │ - ldr r3, [pc, #28] @ 412614 <__cxa_atexit@plt+0x406230> │ │ │ │ + beq 41265c <__cxa_atexit@plt+0x406278> │ │ │ │ + ldr r3, [pc, #28] @ 41266c <__cxa_atexit@plt+0x406288> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 412618 <__cxa_atexit@plt+0x406234> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 412670 <__cxa_atexit@plt+0x40628c> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - ldrteq fp, [r5], #-44 @ 0xffffffd4 │ │ │ │ + ldrteq sl, [r5], #-4052 @ 0xfffff02c │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvnseq r0, #104, 12 @ 0x6800000 │ │ │ │ + mvnseq r0, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 412680 <__cxa_atexit@plt+0x40629c> │ │ │ │ + ldr r7, [pc, #68] @ 4126d8 <__cxa_atexit@plt+0x4062f4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 412670 <__cxa_atexit@plt+0x40628c> │ │ │ │ - ldr r7, [pc, #40] @ 412684 <__cxa_atexit@plt+0x4062a0> │ │ │ │ + bhi 4126c8 <__cxa_atexit@plt+0x4062e4> │ │ │ │ + ldr r7, [pc, #40] @ 4126dc <__cxa_atexit@plt+0x4062f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 412688 <__cxa_atexit@plt+0x4062a4> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 4126e0 <__cxa_atexit@plt+0x4062fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ - mvnseq r0, #88, 12 @ 0x5800000 │ │ │ │ + mvnseq r0, #0, 12 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #232, 10 @ 0x3a000000 │ │ │ │ + mvnseq r0, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 412700 <__cxa_atexit@plt+0x40631c> │ │ │ │ + ldr r7, [pc, #68] @ 412758 <__cxa_atexit@plt+0x406374> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4126f0 <__cxa_atexit@plt+0x40630c> │ │ │ │ - ldr r7, [pc, #40] @ 412704 <__cxa_atexit@plt+0x406320> │ │ │ │ + bhi 412748 <__cxa_atexit@plt+0x406364> │ │ │ │ + ldr r7, [pc, #40] @ 41275c <__cxa_atexit@plt+0x406378> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 412708 <__cxa_atexit@plt+0x406324> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 412760 <__cxa_atexit@plt+0x40637c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - mvnseq r0, #216, 10 @ 0x36000000 │ │ │ │ + mvnseq r0, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #104, 10 @ 0x1a000000 │ │ │ │ + mvnseq r0, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 412780 <__cxa_atexit@plt+0x40639c> │ │ │ │ + ldr r7, [pc, #68] @ 4127d8 <__cxa_atexit@plt+0x4063f4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 412770 <__cxa_atexit@plt+0x40638c> │ │ │ │ - ldr r7, [pc, #40] @ 412784 <__cxa_atexit@plt+0x4063a0> │ │ │ │ + bhi 4127c8 <__cxa_atexit@plt+0x4063e4> │ │ │ │ + ldr r7, [pc, #40] @ 4127dc <__cxa_atexit@plt+0x4063f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 412788 <__cxa_atexit@plt+0x4063a4> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 4127e0 <__cxa_atexit@plt+0x4063fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ - mvnseq r0, #88, 10 @ 0x16000000 │ │ │ │ + mvnseq r0, #0, 10 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #232, 8 @ 0xe8000000 │ │ │ │ + mvnseq r0, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 4127c4 <__cxa_atexit@plt+0x4063e0> │ │ │ │ + ldr r3, [pc, #12] @ 41281c <__cxa_atexit@plt+0x406438> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r0, #196, 8 @ 0xc4000000 │ │ │ │ + mvnseq r0, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 412838 <__cxa_atexit@plt+0x406454> │ │ │ │ + bcc 412890 <__cxa_atexit@plt+0x4064ac> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - ldr lr, [pc, #76] @ 412844 <__cxa_atexit@plt+0x406460> │ │ │ │ - ldr r8, [pc, #76] @ 412848 <__cxa_atexit@plt+0x406464> │ │ │ │ + ldr lr, [pc, #76] @ 41289c <__cxa_atexit@plt+0x4064b8> │ │ │ │ + ldr r8, [pc, #76] @ 4128a0 <__cxa_atexit@plt+0x4064bc> │ │ │ │ mvn r2, #1 │ │ │ │ add r2, r2, r7, lsl #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ add r0, r0, r2, lsl #2 │ │ │ │ str r8, [r3, #4] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ @@ -1054993,732 +1055015,732 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r9, r6, #3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrteq sl, [r5], #-2468 @ 0xfffff65c │ │ │ │ - mvnseq r0, #64, 8 @ 0x40000000 │ │ │ │ + ldrteq sl, [r5], #-2380 @ 0xfffff6b4 │ │ │ │ + mvnseq r0, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4128b0 <__cxa_atexit@plt+0x4064cc> │ │ │ │ + bcc 412908 <__cxa_atexit@plt+0x406524> │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #52] @ 4128bc <__cxa_atexit@plt+0x4064d8> │ │ │ │ + ldr lr, [pc, #52] @ 412914 <__cxa_atexit@plt+0x406530> │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ - ldr r2, [pc, #48] @ 4128c0 <__cxa_atexit@plt+0x4064dc> │ │ │ │ + ldr r2, [pc, #48] @ 412918 <__cxa_atexit@plt+0x406534> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r0, [r1, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrteq sl, [r5], #-2324 @ 0xfffff6ec │ │ │ │ - mvnseq r0, #200, 6 @ 0x20000003 │ │ │ │ + ldrteq sl, [r5], #-2236 @ 0xfffff744 │ │ │ │ + mvnseq r0, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 412910 <__cxa_atexit@plt+0x40652c> │ │ │ │ - ldr r2, [pc, #48] @ 41291c <__cxa_atexit@plt+0x406538> │ │ │ │ - ldr r1, [pc, #48] @ 412920 <__cxa_atexit@plt+0x40653c> │ │ │ │ + bcc 412968 <__cxa_atexit@plt+0x406584> │ │ │ │ + ldr r2, [pc, #48] @ 412974 <__cxa_atexit@plt+0x406590> │ │ │ │ + ldr r1, [pc, #48] @ 412978 <__cxa_atexit@plt+0x406594> │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef2a8 <__cxa_atexit@plt+0x7e2ec4> │ │ │ │ + b 7d64f0 <__cxa_atexit@plt+0x7ca10c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq sl, [r5], #-2220 @ 0xfffff754 │ │ │ │ - mvnseq r0, #104, 6 @ 0xa0000001 │ │ │ │ + ldrteq sl, [r5], #-2132 @ 0xfffff7ac │ │ │ │ + mvnseq r0, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldreq r3, [r7, #3] │ │ │ │ cmpeq r3, #0 │ │ │ │ - beq 412958 <__cxa_atexit@plt+0x406574> │ │ │ │ - ldr r3, [pc, #28] @ 412968 <__cxa_atexit@plt+0x406584> │ │ │ │ + beq 4129b0 <__cxa_atexit@plt+0x4065cc> │ │ │ │ + ldr r3, [pc, #28] @ 4129c0 <__cxa_atexit@plt+0x4065dc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 41296c <__cxa_atexit@plt+0x406588> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 4129c4 <__cxa_atexit@plt+0x4065e0> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq sl, [r5], #-3288 @ 0xfffff328 │ │ │ │ - mvnseq r0, #28, 6 @ 0x70000000 │ │ │ │ + ldrteq sl, [r5], #-3200 @ 0xfffff380 │ │ │ │ + mvnseq r0, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 412990 <__cxa_atexit@plt+0x4065ac> │ │ │ │ + ldr r3, [pc, #12] @ 4129e8 <__cxa_atexit@plt+0x406604> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq r0, #248, 4 @ 0x8000000f │ │ │ │ + mvnseq r0, #160, 4 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 4129c8 <__cxa_atexit@plt+0x4065e4> │ │ │ │ - beq 4129e0 <__cxa_atexit@plt+0x4065fc> │ │ │ │ - ldr r3, [pc, #96] @ 412a14 <__cxa_atexit@plt+0x406630> │ │ │ │ + bmi 412a20 <__cxa_atexit@plt+0x40663c> │ │ │ │ + beq 412a38 <__cxa_atexit@plt+0x406654> │ │ │ │ + ldr r3, [pc, #96] @ 412a6c <__cxa_atexit@plt+0x406688> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef258 <__cxa_atexit@plt+0x7e2e74> │ │ │ │ - ldr r7, [pc, #60] @ 412a0c <__cxa_atexit@plt+0x406628> │ │ │ │ - ldr r0, [pc, #60] @ 412a10 <__cxa_atexit@plt+0x40662c> │ │ │ │ + b 7d64a0 <__cxa_atexit@plt+0x7ca0bc> │ │ │ │ + ldr r7, [pc, #60] @ 412a64 <__cxa_atexit@plt+0x406680> │ │ │ │ + ldr r0, [pc, #60] @ 412a68 <__cxa_atexit@plt+0x406684> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 412a04 <__cxa_atexit@plt+0x406620> │ │ │ │ - ldr r3, [pc, #28] @ 412a08 <__cxa_atexit@plt+0x406624> │ │ │ │ + ldr r7, [pc, #28] @ 412a5c <__cxa_atexit@plt+0x406678> │ │ │ │ + ldr r3, [pc, #28] @ 412a60 <__cxa_atexit@plt+0x40667c> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq pc, #24, 12 @ 0x1800000 │ │ │ │ - mvnseq pc, #36, 12 @ 0x2400000 │ │ │ │ - mvnseq pc, #32, 12 @ 0x2000000 │ │ │ │ + mvnseq pc, #192, 10 @ 0x30000000 │ │ │ │ + mvnseq pc, #204, 10 @ 0x33000000 │ │ │ │ + mvnseq pc, #200, 10 @ 0x32000000 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvnseq r0, #116, 4 @ 0x40000007 │ │ │ │ + mvnseq r0, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 412a44 <__cxa_atexit@plt+0x406660> │ │ │ │ + ldr r3, [pc, #24] @ 412a9c <__cxa_atexit@plt+0x4066b8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r9, [r5, #8] │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ @ instruction: 0xfffff70c │ │ │ │ - mvnseq r0, #68, 4 @ 0x40000004 │ │ │ │ + mvnseq r0, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 412a78 <__cxa_atexit@plt+0x406694> │ │ │ │ + beq 412ad0 <__cxa_atexit@plt+0x4066ec> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 412a84 <__cxa_atexit@plt+0x4066a0> │ │ │ │ - ldr r3, [pc, #76] @ 412ac0 <__cxa_atexit@plt+0x4066dc> │ │ │ │ + bne 412adc <__cxa_atexit@plt+0x4066f8> │ │ │ │ + ldr r3, [pc, #76] @ 412b18 <__cxa_atexit@plt+0x406734> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 412a98 <__cxa_atexit@plt+0x4066b4> │ │ │ │ - ldr r3, [pc, #60] @ 412abc <__cxa_atexit@plt+0x4066d8> │ │ │ │ + b 412af0 <__cxa_atexit@plt+0x40670c> │ │ │ │ + ldr r3, [pc, #60] @ 412b14 <__cxa_atexit@plt+0x406730> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 412a98 <__cxa_atexit@plt+0x4066b4> │ │ │ │ + b 412af0 <__cxa_atexit@plt+0x40670c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 412aa4 <__cxa_atexit@plt+0x4066c0> │ │ │ │ - ldr r3, [pc, #28] @ 412ab4 <__cxa_atexit@plt+0x4066d0> │ │ │ │ + beq 412afc <__cxa_atexit@plt+0x406718> │ │ │ │ + ldr r3, [pc, #28] @ 412b0c <__cxa_atexit@plt+0x406728> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 412ab8 <__cxa_atexit@plt+0x4066d4> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 412b10 <__cxa_atexit@plt+0x40672c> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - ldrteq sl, [r5], #-2956 @ 0xfffff474 │ │ │ │ + ldrteq sl, [r5], #-2868 @ 0xfffff4cc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvnseq r0, #200, 2 @ 0x32 │ │ │ │ + mvnseq r0, #112, 2 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 412b28 <__cxa_atexit@plt+0x406744> │ │ │ │ + ldr r7, [pc, #72] @ 412b80 <__cxa_atexit@plt+0x40679c> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 412b14 <__cxa_atexit@plt+0x406730> │ │ │ │ - ldr r7, [pc, #44] @ 412b2c <__cxa_atexit@plt+0x406748> │ │ │ │ + bhi 412b6c <__cxa_atexit@plt+0x406788> │ │ │ │ + ldr r7, [pc, #44] @ 412b84 <__cxa_atexit@plt+0x4067a0> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 412b30 <__cxa_atexit@plt+0x40674c> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 412b88 <__cxa_atexit@plt+0x4067a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff638 │ │ │ │ - mvnseq r0, #176, 2 @ 0x2c │ │ │ │ + mvnseq r0, #88, 2 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #64, 2 │ │ │ │ + mvnseq r0, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 412bb0 <__cxa_atexit@plt+0x4067cc> │ │ │ │ + ldr r7, [pc, #72] @ 412c08 <__cxa_atexit@plt+0x406824> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 412b9c <__cxa_atexit@plt+0x4067b8> │ │ │ │ - ldr r7, [pc, #44] @ 412bb4 <__cxa_atexit@plt+0x4067d0> │ │ │ │ + bhi 412bf4 <__cxa_atexit@plt+0x406810> │ │ │ │ + ldr r7, [pc, #44] @ 412c0c <__cxa_atexit@plt+0x406828> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 412bb8 <__cxa_atexit@plt+0x4067d4> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 412c10 <__cxa_atexit@plt+0x40682c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff5b0 │ │ │ │ - mvnseq r0, #40, 2 │ │ │ │ + mvnseq r0, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #184 @ 0xb8 │ │ │ │ + mvnseq r0, #96 @ 0x60 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 412c38 <__cxa_atexit@plt+0x406854> │ │ │ │ + ldr r7, [pc, #72] @ 412c90 <__cxa_atexit@plt+0x4068ac> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 412c24 <__cxa_atexit@plt+0x406840> │ │ │ │ - ldr r7, [pc, #44] @ 412c3c <__cxa_atexit@plt+0x406858> │ │ │ │ + bhi 412c7c <__cxa_atexit@plt+0x406898> │ │ │ │ + ldr r7, [pc, #44] @ 412c94 <__cxa_atexit@plt+0x4068b0> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 412c40 <__cxa_atexit@plt+0x40685c> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 412c98 <__cxa_atexit@plt+0x4068b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff528 │ │ │ │ - mvnseq r0, #160 @ 0xa0 │ │ │ │ + mvnseq r0, #72 @ 0x48 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq r0, #44 @ 0x2c │ │ │ │ + mvnseq pc, #212, 30 @ 0x350 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 412c90 <__cxa_atexit@plt+0x4068ac> │ │ │ │ - ldr r3, [pc, #32] @ 412ca0 <__cxa_atexit@plt+0x4068bc> │ │ │ │ + bhi 412ce8 <__cxa_atexit@plt+0x406904> │ │ │ │ + ldr r3, [pc, #32] @ 412cf8 <__cxa_atexit@plt+0x406914> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #12] @ 412ca4 <__cxa_atexit@plt+0x4068c0> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #12] @ 412cfc <__cxa_atexit@plt+0x406918> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq r0, #64 @ 0x40 │ │ │ │ - mvnseq pc, #228, 30 @ 0x390 │ │ │ │ + mvnseq pc, #232, 30 @ 0x3a0 │ │ │ │ + mvnseq pc, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 412ccc <__cxa_atexit@plt+0x4068e8> │ │ │ │ + bne 412d24 <__cxa_atexit@plt+0x406940> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 412ce0 <__cxa_atexit@plt+0x4068fc> │ │ │ │ + ldr r3, [pc, #12] @ 412d38 <__cxa_atexit@plt+0x406954> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq pc, #168, 30 @ 0x2a0 │ │ │ │ + mvnseq pc, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 412d08 <__cxa_atexit@plt+0x406924> │ │ │ │ + ldr r3, [pc, #16] @ 412d60 <__cxa_atexit@plt+0x40697c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq pc, #128, 30 @ 0x200 │ │ │ │ + mvnseq pc, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ sub r3, r3, r7 │ │ │ │ cmp r3, r7 │ │ │ │ - bge 412d34 <__cxa_atexit@plt+0x406950> │ │ │ │ + bge 412d8c <__cxa_atexit@plt+0x4069a8> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 412d68 <__cxa_atexit@plt+0x406984> │ │ │ │ + beq 412dc0 <__cxa_atexit@plt+0x4069dc> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 412d58 <__cxa_atexit@plt+0x406974> │ │ │ │ + beq 412db0 <__cxa_atexit@plt+0x4069cc> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ - bge 412d68 <__cxa_atexit@plt+0x406984> │ │ │ │ - ldr r3, [pc, #64] @ 412da0 <__cxa_atexit@plt+0x4069bc> │ │ │ │ + bge 412dc0 <__cxa_atexit@plt+0x4069dc> │ │ │ │ + ldr r3, [pc, #64] @ 412df8 <__cxa_atexit@plt+0x406a14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ sub r9, r7, #4 │ │ │ │ cmn r9, #1 │ │ │ │ - ble 412d8c <__cxa_atexit@plt+0x4069a8> │ │ │ │ - ldr r3, [pc, #32] @ 412d9c <__cxa_atexit@plt+0x4069b8> │ │ │ │ + ble 412de4 <__cxa_atexit@plt+0x406a00> │ │ │ │ + ldr r3, [pc, #32] @ 412df4 <__cxa_atexit@plt+0x406a10> │ │ │ │ str r9, [r5, #12] │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef2a0 <__cxa_atexit@plt+0x7e2ebc> │ │ │ │ - ldr r7, [pc, #16] @ 412da4 <__cxa_atexit@plt+0x4069c0> │ │ │ │ + b 7d64e8 <__cxa_atexit@plt+0x7ca104> │ │ │ │ + ldr r7, [pc, #16] @ 412dfc <__cxa_atexit@plt+0x406a18> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ muleq r0, ip, r5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrteq sl, [r5], #-2444 @ 0xfffff674 │ │ │ │ - mvnseq pc, #228, 28 @ 0xe40 │ │ │ │ + ldrteq sl, [r5], #-2356 @ 0xfffff6cc │ │ │ │ + mvnseq pc, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mvn r3, #3 │ │ │ │ add r1, r3, r7, lsl #1 │ │ │ │ add r2, r2, #8 │ │ │ │ ldr r3, [r2, r1, lsl #2] │ │ │ │ cmp r3, #1 │ │ │ │ - bne 412dfc <__cxa_atexit@plt+0x406a18> │ │ │ │ + bne 412e54 <__cxa_atexit@plt+0x406a70> │ │ │ │ add r7, r2, r7, lsl #3 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [r7, #-12] │ │ │ │ cmn r1, #1 │ │ │ │ - beq 412e50 <__cxa_atexit@plt+0x406a6c> │ │ │ │ + beq 412ea8 <__cxa_atexit@plt+0x406ac4> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 412e68 <__cxa_atexit@plt+0x406a84> │ │ │ │ - ldr r7, [pc, #188] @ 412eb0 <__cxa_atexit@plt+0x406acc> │ │ │ │ + bne 412ec0 <__cxa_atexit@plt+0x406adc> │ │ │ │ + ldr r7, [pc, #188] @ 412f08 <__cxa_atexit@plt+0x406b24> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r1, [r2], #-4 │ │ │ │ add r1, r6, #16 │ │ │ │ cmp r0, r1 │ │ │ │ - bcc 412e84 <__cxa_atexit@plt+0x406aa0> │ │ │ │ - ldr lr, [pc, #152] @ 412eb4 <__cxa_atexit@plt+0x406ad0> │ │ │ │ - ldr r8, [pc, #152] @ 412eb8 <__cxa_atexit@plt+0x406ad4> │ │ │ │ + bcc 412edc <__cxa_atexit@plt+0x406af8> │ │ │ │ + ldr lr, [pc, #152] @ 412f0c <__cxa_atexit@plt+0x406b28> │ │ │ │ + ldr r8, [pc, #152] @ 412f10 <__cxa_atexit@plt+0x406b2c> │ │ │ │ sub r9, r1, #11 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str lr, [r5, #-4] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r3, [r6, #16] │ │ │ │ sub r8, r1, #3 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ - bne 412e78 <__cxa_atexit@plt+0x406a94> │ │ │ │ - ldr r7, [pc, #76] @ 412eac <__cxa_atexit@plt+0x406ac8> │ │ │ │ + bne 412ed0 <__cxa_atexit@plt+0x406aec> │ │ │ │ + ldr r7, [pc, #76] @ 412f04 <__cxa_atexit@plt+0x406b20> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - bl 7ef278 <__cxa_atexit@plt+0x7e2e94> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + bl 7d64c0 <__cxa_atexit@plt+0x7ca0dc> │ │ │ │ ldr r1, [r5, #20]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 412ea8 <__cxa_atexit@plt+0x406ac4> │ │ │ │ + ldr r7, [pc, #28] @ 412f00 <__cxa_atexit@plt+0x406b1c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrteq sl, [r5], #-2240 @ 0xfffff740 │ │ │ │ - ldrteq sl, [r5], #-2116 @ 0xfffff7bc │ │ │ │ + ldrteq sl, [r5], #-2152 @ 0xfffff798 │ │ │ │ + ldrteq sl, [r5], #-2028 @ 0xfffff814 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldrteq sl, [r5], #-896 @ 0xfffffc80 │ │ │ │ - mvnseq pc, #208, 26 @ 0x3400 │ │ │ │ + ldrteq sl, [r5], #-808 @ 0xfffffcd8 │ │ │ │ + mvnseq pc, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 412f0c <__cxa_atexit@plt+0x406b28> │ │ │ │ - ldr r2, [pc, #64] @ 412f24 <__cxa_atexit@plt+0x406b40> │ │ │ │ - ldr r1, [pc, #64] @ 412f28 <__cxa_atexit@plt+0x406b44> │ │ │ │ + bcc 412f64 <__cxa_atexit@plt+0x406b80> │ │ │ │ + ldr r2, [pc, #64] @ 412f7c <__cxa_atexit@plt+0x406b98> │ │ │ │ + ldr r1, [pc, #64] @ 412f80 <__cxa_atexit@plt+0x406b9c> │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add lr, r3, #8 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ - ldr r3, [pc, #24] @ 412f2c <__cxa_atexit@plt+0x406b48> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ + ldr r3, [pc, #24] @ 412f84 <__cxa_atexit@plt+0x406ba0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrteq sl, [r5], #-692 @ 0xfffffd4c │ │ │ │ + ldrteq sl, [r5], #-604 @ 0xfffffda4 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - mvnseq pc, #92, 26 @ 0x1700 │ │ │ │ + mvnseq pc, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ ldr r1, [r2, #8] │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 412f98 <__cxa_atexit@plt+0x406bb4> │ │ │ │ + beq 412ff0 <__cxa_atexit@plt+0x406c0c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #8]! │ │ │ │ add r1, r6, #8 │ │ │ │ cmp r0, r1 │ │ │ │ str r3, [r5, #-4] │ │ │ │ - bcc 412fa8 <__cxa_atexit@plt+0x406bc4> │ │ │ │ - ldr r2, [pc, #92] @ 412fd4 <__cxa_atexit@plt+0x406bf0> │ │ │ │ - ldr r0, [pc, #92] @ 412fd8 <__cxa_atexit@plt+0x406bf4> │ │ │ │ + bcc 413000 <__cxa_atexit@plt+0x406c1c> │ │ │ │ + ldr r2, [pc, #92] @ 41302c <__cxa_atexit@plt+0x406c48> │ │ │ │ + ldr r0, [pc, #92] @ 413030 <__cxa_atexit@plt+0x406c4c> │ │ │ │ sub r9, r1, #3 │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ mov r6, r1 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #48] @ 412fd0 <__cxa_atexit@plt+0x406bec> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #48] @ 413028 <__cxa_atexit@plt+0x406c44> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - ldr r7, [pc, #28] @ 412fcc <__cxa_atexit@plt+0x406be8> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + ldr r7, [pc, #28] @ 413024 <__cxa_atexit@plt+0x406c40> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrteq sl, [r5], #-1688 @ 0xfffff968 │ │ │ │ + ldrteq sl, [r5], #-1600 @ 0xfffff9c0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldrteq sl, [r5], #-544 @ 0xfffffde0 │ │ │ │ - mvnseq pc, #176, 24 @ 0xb000 │ │ │ │ + ldrteq sl, [r5], #-456 @ 0xfffffe38 │ │ │ │ + mvnseq pc, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 413024 <__cxa_atexit@plt+0x406c40> │ │ │ │ - ldr r2, [pc, #52] @ 41303c <__cxa_atexit@plt+0x406c58> │ │ │ │ - ldr r1, [pc, #52] @ 413040 <__cxa_atexit@plt+0x406c5c> │ │ │ │ + bcc 41307c <__cxa_atexit@plt+0x406c98> │ │ │ │ + ldr r2, [pc, #52] @ 413094 <__cxa_atexit@plt+0x406cb0> │ │ │ │ + ldr r1, [pc, #52] @ 413098 <__cxa_atexit@plt+0x406cb4> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r3, [pc, #24] @ 413044 <__cxa_atexit@plt+0x406c60> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r3, [pc, #24] @ 41309c <__cxa_atexit@plt+0x406cb8> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrteq sl, [r5], #-404 @ 0xfffffe6c │ │ │ │ + ldrteq sl, [r5], #-316 @ 0xfffffec4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - mvnseq pc, #68, 24 @ 0x4400 │ │ │ │ + mvnseq pc, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 413068 <__cxa_atexit@plt+0x406c84> │ │ │ │ + ldr r3, [pc, #12] @ 4130c0 <__cxa_atexit@plt+0x406cdc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq pc, #32, 24 @ 0x2000 │ │ │ │ + mvnseq pc, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 4130a0 <__cxa_atexit@plt+0x406cbc> │ │ │ │ - beq 4130b8 <__cxa_atexit@plt+0x406cd4> │ │ │ │ - ldr r3, [pc, #96] @ 4130ec <__cxa_atexit@plt+0x406d08> │ │ │ │ + bmi 4130f8 <__cxa_atexit@plt+0x406d14> │ │ │ │ + beq 413110 <__cxa_atexit@plt+0x406d2c> │ │ │ │ + ldr r3, [pc, #96] @ 413144 <__cxa_atexit@plt+0x406d60> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 7ef258 <__cxa_atexit@plt+0x7e2e74> │ │ │ │ - ldr r7, [pc, #60] @ 4130e4 <__cxa_atexit@plt+0x406d00> │ │ │ │ - ldr r0, [pc, #60] @ 4130e8 <__cxa_atexit@plt+0x406d04> │ │ │ │ + b 7d64a0 <__cxa_atexit@plt+0x7ca0bc> │ │ │ │ + ldr r7, [pc, #60] @ 41313c <__cxa_atexit@plt+0x406d58> │ │ │ │ + ldr r0, [pc, #60] @ 413140 <__cxa_atexit@plt+0x406d5c> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4130dc <__cxa_atexit@plt+0x406cf8> │ │ │ │ - ldr r3, [pc, #28] @ 4130e0 <__cxa_atexit@plt+0x406cfc> │ │ │ │ + ldr r7, [pc, #28] @ 413134 <__cxa_atexit@plt+0x406d50> │ │ │ │ + ldr r3, [pc, #28] @ 413138 <__cxa_atexit@plt+0x406d54> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq lr, #64, 30 @ 0x100 │ │ │ │ - mvnseq lr, #76, 30 @ 0x130 │ │ │ │ - mvnseq lr, #72, 30 @ 0x120 │ │ │ │ + mvnseq lr, #232, 28 @ 0xe80 │ │ │ │ + mvnseq lr, #244, 28 @ 0xf40 │ │ │ │ + mvnseq lr, #240, 28 @ 0xf00 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvnseq pc, #156, 22 @ 0x27000 │ │ │ │ + mvnseq pc, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 413118 <__cxa_atexit@plt+0x406d34> │ │ │ │ + ldr r3, [pc, #20] @ 413170 <__cxa_atexit@plt+0x406d8c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - mvnseq pc, #112, 22 @ 0x1c000 │ │ │ │ + mvnseq pc, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 41314c <__cxa_atexit@plt+0x406d68> │ │ │ │ + beq 4131a4 <__cxa_atexit@plt+0x406dc0> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 413158 <__cxa_atexit@plt+0x406d74> │ │ │ │ - ldr r3, [pc, #76] @ 413194 <__cxa_atexit@plt+0x406db0> │ │ │ │ + bne 4131b0 <__cxa_atexit@plt+0x406dcc> │ │ │ │ + ldr r3, [pc, #76] @ 4131ec <__cxa_atexit@plt+0x406e08> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 41316c <__cxa_atexit@plt+0x406d88> │ │ │ │ - ldr r3, [pc, #60] @ 413190 <__cxa_atexit@plt+0x406dac> │ │ │ │ + b 4131c4 <__cxa_atexit@plt+0x406de0> │ │ │ │ + ldr r3, [pc, #60] @ 4131e8 <__cxa_atexit@plt+0x406e04> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 41316c <__cxa_atexit@plt+0x406d88> │ │ │ │ + b 4131c4 <__cxa_atexit@plt+0x406de0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 413178 <__cxa_atexit@plt+0x406d94> │ │ │ │ - ldr r3, [pc, #28] @ 413188 <__cxa_atexit@plt+0x406da4> │ │ │ │ + beq 4131d0 <__cxa_atexit@plt+0x406dec> │ │ │ │ + ldr r3, [pc, #28] @ 4131e0 <__cxa_atexit@plt+0x406dfc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 41318c <__cxa_atexit@plt+0x406da8> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 4131e4 <__cxa_atexit@plt+0x406e00> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - ldrteq sl, [r5], #-1208 @ 0xfffffb48 │ │ │ │ + ldrteq sl, [r5], #-1120 @ 0xfffffba0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvnseq pc, #244, 20 @ 0xf4000 │ │ │ │ + mvnseq pc, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 4131f4 <__cxa_atexit@plt+0x406e10> │ │ │ │ + ldr r7, [pc, #68] @ 41324c <__cxa_atexit@plt+0x406e68> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4131e4 <__cxa_atexit@plt+0x406e00> │ │ │ │ - ldr r7, [pc, #40] @ 4131f8 <__cxa_atexit@plt+0x406e14> │ │ │ │ + bhi 41323c <__cxa_atexit@plt+0x406e58> │ │ │ │ + ldr r7, [pc, #40] @ 413250 <__cxa_atexit@plt+0x406e6c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 4131fc <__cxa_atexit@plt+0x406e18> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 413254 <__cxa_atexit@plt+0x406e70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ - mvnseq pc, #236, 20 @ 0xec000 │ │ │ │ + mvnseq pc, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #116, 20 @ 0x74000 │ │ │ │ + mvnseq pc, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 413274 <__cxa_atexit@plt+0x406e90> │ │ │ │ + ldr r7, [pc, #68] @ 4132cc <__cxa_atexit@plt+0x406ee8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 413264 <__cxa_atexit@plt+0x406e80> │ │ │ │ - ldr r7, [pc, #40] @ 413278 <__cxa_atexit@plt+0x406e94> │ │ │ │ + bhi 4132bc <__cxa_atexit@plt+0x406ed8> │ │ │ │ + ldr r7, [pc, #40] @ 4132d0 <__cxa_atexit@plt+0x406eec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 41327c <__cxa_atexit@plt+0x406e98> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 4132d4 <__cxa_atexit@plt+0x406ef0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - mvnseq pc, #108, 20 @ 0x6c000 │ │ │ │ + mvnseq pc, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #244, 18 @ 0x3d0000 │ │ │ │ + mvnseq pc, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 4132f4 <__cxa_atexit@plt+0x406f10> │ │ │ │ + ldr r7, [pc, #68] @ 41334c <__cxa_atexit@plt+0x406f68> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4132e4 <__cxa_atexit@plt+0x406f00> │ │ │ │ - ldr r7, [pc, #40] @ 4132f8 <__cxa_atexit@plt+0x406f14> │ │ │ │ + bhi 41333c <__cxa_atexit@plt+0x406f58> │ │ │ │ + ldr r7, [pc, #40] @ 413350 <__cxa_atexit@plt+0x406f6c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 4132fc <__cxa_atexit@plt+0x406f18> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 413354 <__cxa_atexit@plt+0x406f70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ - mvnseq pc, #236, 18 @ 0x3b0000 │ │ │ │ + mvnseq pc, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #116, 18 @ 0x1d0000 │ │ │ │ + mvnseq pc, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 413338 <__cxa_atexit@plt+0x406f54> │ │ │ │ + ldr r3, [pc, #12] @ 413390 <__cxa_atexit@plt+0x406fac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq pc, #80, 18 @ 0x140000 │ │ │ │ + mvnseq pc, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4133ac <__cxa_atexit@plt+0x406fc8> │ │ │ │ + bcc 413404 <__cxa_atexit@plt+0x407020> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - ldr lr, [pc, #76] @ 4133b8 <__cxa_atexit@plt+0x406fd4> │ │ │ │ - ldr r8, [pc, #76] @ 4133bc <__cxa_atexit@plt+0x406fd8> │ │ │ │ + ldr lr, [pc, #76] @ 413410 <__cxa_atexit@plt+0x40702c> │ │ │ │ + ldr r8, [pc, #76] @ 413414 <__cxa_atexit@plt+0x407030> │ │ │ │ mvn r2, #1 │ │ │ │ add r2, r2, r7, lsl #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ add r0, r0, r2, lsl #2 │ │ │ │ str r8, [r3, #4] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ @@ -1055726,732 +1055748,732 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r9, r6, #3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrteq r9, [r5], #-3632 @ 0xfffff1d0 │ │ │ │ - mvnseq pc, #204, 16 @ 0xcc0000 │ │ │ │ + ldrteq r9, [r5], #-3544 @ 0xfffff228 │ │ │ │ + mvnseq pc, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 413424 <__cxa_atexit@plt+0x407040> │ │ │ │ + bcc 41347c <__cxa_atexit@plt+0x407098> │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #52] @ 413430 <__cxa_atexit@plt+0x40704c> │ │ │ │ + ldr lr, [pc, #52] @ 413488 <__cxa_atexit@plt+0x4070a4> │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ - ldr r2, [pc, #48] @ 413434 <__cxa_atexit@plt+0x407050> │ │ │ │ + ldr r2, [pc, #48] @ 41348c <__cxa_atexit@plt+0x4070a8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r0, [r1, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrteq r9, [r5], #-3488 @ 0xfffff260 │ │ │ │ - mvnseq pc, #84, 16 @ 0x540000 │ │ │ │ + ldrteq r9, [r5], #-3400 @ 0xfffff2b8 │ │ │ │ + mvnseq pc, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 413484 <__cxa_atexit@plt+0x4070a0> │ │ │ │ - ldr r2, [pc, #48] @ 413490 <__cxa_atexit@plt+0x4070ac> │ │ │ │ - ldr r1, [pc, #48] @ 413494 <__cxa_atexit@plt+0x4070b0> │ │ │ │ + bcc 4134dc <__cxa_atexit@plt+0x4070f8> │ │ │ │ + ldr r2, [pc, #48] @ 4134e8 <__cxa_atexit@plt+0x407104> │ │ │ │ + ldr r1, [pc, #48] @ 4134ec <__cxa_atexit@plt+0x407108> │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef2a8 <__cxa_atexit@plt+0x7e2ec4> │ │ │ │ + b 7d64f0 <__cxa_atexit@plt+0x7ca10c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r9, [r5], #-3384 @ 0xfffff2c8 │ │ │ │ - mvnseq pc, #244, 14 @ 0x3d00000 │ │ │ │ + ldrteq r9, [r5], #-3296 @ 0xfffff320 │ │ │ │ + mvnseq pc, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldreq r3, [r7, #3] │ │ │ │ cmpeq r3, #0 │ │ │ │ - beq 4134cc <__cxa_atexit@plt+0x4070e8> │ │ │ │ - ldr r3, [pc, #28] @ 4134dc <__cxa_atexit@plt+0x4070f8> │ │ │ │ + beq 413524 <__cxa_atexit@plt+0x407140> │ │ │ │ + ldr r3, [pc, #28] @ 413534 <__cxa_atexit@plt+0x407150> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 4134e0 <__cxa_atexit@plt+0x4070fc> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 413538 <__cxa_atexit@plt+0x407154> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq sl, [r5], #-356 @ 0xfffffe9c │ │ │ │ - mvnseq pc, #168, 14 @ 0x2a00000 │ │ │ │ + ldrteq sl, [r5], #-268 @ 0xfffffef4 │ │ │ │ + mvnseq pc, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 413504 <__cxa_atexit@plt+0x407120> │ │ │ │ + ldr r3, [pc, #12] @ 41355c <__cxa_atexit@plt+0x407178> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq pc, #132, 14 @ 0x2100000 │ │ │ │ + mvnseq pc, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 41353c <__cxa_atexit@plt+0x407158> │ │ │ │ - beq 413554 <__cxa_atexit@plt+0x407170> │ │ │ │ - ldr r3, [pc, #96] @ 413588 <__cxa_atexit@plt+0x4071a4> │ │ │ │ + bmi 413594 <__cxa_atexit@plt+0x4071b0> │ │ │ │ + beq 4135ac <__cxa_atexit@plt+0x4071c8> │ │ │ │ + ldr r3, [pc, #96] @ 4135e0 <__cxa_atexit@plt+0x4071fc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef258 <__cxa_atexit@plt+0x7e2e74> │ │ │ │ - ldr r7, [pc, #60] @ 413580 <__cxa_atexit@plt+0x40719c> │ │ │ │ - ldr r0, [pc, #60] @ 413584 <__cxa_atexit@plt+0x4071a0> │ │ │ │ + b 7d64a0 <__cxa_atexit@plt+0x7ca0bc> │ │ │ │ + ldr r7, [pc, #60] @ 4135d8 <__cxa_atexit@plt+0x4071f4> │ │ │ │ + ldr r0, [pc, #60] @ 4135dc <__cxa_atexit@plt+0x4071f8> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 413578 <__cxa_atexit@plt+0x407194> │ │ │ │ - ldr r3, [pc, #28] @ 41357c <__cxa_atexit@plt+0x407198> │ │ │ │ + ldr r7, [pc, #28] @ 4135d0 <__cxa_atexit@plt+0x4071ec> │ │ │ │ + ldr r3, [pc, #28] @ 4135d4 <__cxa_atexit@plt+0x4071f0> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq lr, #164, 20 @ 0xa4000 │ │ │ │ - mvnseq lr, #176, 20 @ 0xb0000 │ │ │ │ - mvnseq lr, #172, 20 @ 0xac000 │ │ │ │ + mvnseq lr, #76, 20 @ 0x4c000 │ │ │ │ + mvnseq lr, #88, 20 @ 0x58000 │ │ │ │ + mvnseq lr, #84, 20 @ 0x54000 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvnseq pc, #0, 14 │ │ │ │ + mvnseq pc, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 4135b8 <__cxa_atexit@plt+0x4071d4> │ │ │ │ + ldr r3, [pc, #24] @ 413610 <__cxa_atexit@plt+0x40722c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r9, [r5, #8] │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ @ instruction: 0xfffff70c │ │ │ │ - mvnseq pc, #208, 12 @ 0xd000000 │ │ │ │ + mvnseq pc, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 4135ec <__cxa_atexit@plt+0x407208> │ │ │ │ + beq 413644 <__cxa_atexit@plt+0x407260> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 4135f8 <__cxa_atexit@plt+0x407214> │ │ │ │ - ldr r3, [pc, #76] @ 413634 <__cxa_atexit@plt+0x407250> │ │ │ │ + bne 413650 <__cxa_atexit@plt+0x40726c> │ │ │ │ + ldr r3, [pc, #76] @ 41368c <__cxa_atexit@plt+0x4072a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 41360c <__cxa_atexit@plt+0x407228> │ │ │ │ - ldr r3, [pc, #60] @ 413630 <__cxa_atexit@plt+0x40724c> │ │ │ │ + b 413664 <__cxa_atexit@plt+0x407280> │ │ │ │ + ldr r3, [pc, #60] @ 413688 <__cxa_atexit@plt+0x4072a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 41360c <__cxa_atexit@plt+0x407228> │ │ │ │ + b 413664 <__cxa_atexit@plt+0x407280> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 413618 <__cxa_atexit@plt+0x407234> │ │ │ │ - ldr r3, [pc, #28] @ 413628 <__cxa_atexit@plt+0x407244> │ │ │ │ + beq 413670 <__cxa_atexit@plt+0x40728c> │ │ │ │ + ldr r3, [pc, #28] @ 413680 <__cxa_atexit@plt+0x40729c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 41362c <__cxa_atexit@plt+0x407248> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 413684 <__cxa_atexit@plt+0x4072a0> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - ldrteq sl, [r5], #-24 @ 0xffffffe8 │ │ │ │ + ldrteq r9, [r5], #-4032 @ 0xfffff040 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvnseq pc, #84, 12 @ 0x5400000 │ │ │ │ + mvnseq pc, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 41369c <__cxa_atexit@plt+0x4072b8> │ │ │ │ + ldr r7, [pc, #72] @ 4136f4 <__cxa_atexit@plt+0x407310> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 413688 <__cxa_atexit@plt+0x4072a4> │ │ │ │ - ldr r7, [pc, #44] @ 4136a0 <__cxa_atexit@plt+0x4072bc> │ │ │ │ + bhi 4136e0 <__cxa_atexit@plt+0x4072fc> │ │ │ │ + ldr r7, [pc, #44] @ 4136f8 <__cxa_atexit@plt+0x407314> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 4136a4 <__cxa_atexit@plt+0x4072c0> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 4136fc <__cxa_atexit@plt+0x407318> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff638 │ │ │ │ - mvnseq pc, #68, 12 @ 0x4400000 │ │ │ │ + mvnseq pc, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #204, 10 @ 0x33000000 │ │ │ │ + mvnseq pc, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 413724 <__cxa_atexit@plt+0x407340> │ │ │ │ + ldr r7, [pc, #72] @ 41377c <__cxa_atexit@plt+0x407398> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 413710 <__cxa_atexit@plt+0x40732c> │ │ │ │ - ldr r7, [pc, #44] @ 413728 <__cxa_atexit@plt+0x407344> │ │ │ │ + bhi 413768 <__cxa_atexit@plt+0x407384> │ │ │ │ + ldr r7, [pc, #44] @ 413780 <__cxa_atexit@plt+0x40739c> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 41372c <__cxa_atexit@plt+0x407348> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 413784 <__cxa_atexit@plt+0x4073a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff5b0 │ │ │ │ - mvnseq pc, #188, 10 @ 0x2f000000 │ │ │ │ + mvnseq pc, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #68, 10 @ 0x11000000 │ │ │ │ + mvnseq pc, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 4137ac <__cxa_atexit@plt+0x4073c8> │ │ │ │ + ldr r7, [pc, #72] @ 413804 <__cxa_atexit@plt+0x407420> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 413798 <__cxa_atexit@plt+0x4073b4> │ │ │ │ - ldr r7, [pc, #44] @ 4137b0 <__cxa_atexit@plt+0x4073cc> │ │ │ │ + bhi 4137f0 <__cxa_atexit@plt+0x40740c> │ │ │ │ + ldr r7, [pc, #44] @ 413808 <__cxa_atexit@plt+0x407424> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 4137b4 <__cxa_atexit@plt+0x4073d0> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 41380c <__cxa_atexit@plt+0x407428> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff528 │ │ │ │ - mvnseq pc, #52, 10 @ 0xd000000 │ │ │ │ + mvnseq pc, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq pc, #184, 8 @ 0xb8000000 │ │ │ │ + mvnseq pc, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 413804 <__cxa_atexit@plt+0x407420> │ │ │ │ - ldr r3, [pc, #32] @ 413814 <__cxa_atexit@plt+0x407430> │ │ │ │ + bhi 41385c <__cxa_atexit@plt+0x407478> │ │ │ │ + ldr r3, [pc, #32] @ 41386c <__cxa_atexit@plt+0x407488> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #12] @ 413818 <__cxa_atexit@plt+0x407434> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #12] @ 413870 <__cxa_atexit@plt+0x40748c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq pc, #212, 8 @ 0xd4000000 │ │ │ │ - mvnseq pc, #112, 8 @ 0x70000000 │ │ │ │ + mvnseq pc, #124, 8 @ 0x7c000000 │ │ │ │ + mvnseq pc, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 413840 <__cxa_atexit@plt+0x40745c> │ │ │ │ + bne 413898 <__cxa_atexit@plt+0x4074b4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 413854 <__cxa_atexit@plt+0x407470> │ │ │ │ + ldr r3, [pc, #12] @ 4138ac <__cxa_atexit@plt+0x4074c8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq pc, #52, 8 @ 0x34000000 │ │ │ │ + mvnseq pc, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 41387c <__cxa_atexit@plt+0x407498> │ │ │ │ + ldr r3, [pc, #16] @ 4138d4 <__cxa_atexit@plt+0x4074f0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq pc, #12, 8 @ 0xc000000 │ │ │ │ + mvnseq pc, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ sub r3, r3, r7 │ │ │ │ cmp r3, r7 │ │ │ │ - bge 4138a8 <__cxa_atexit@plt+0x4074c4> │ │ │ │ + bge 413900 <__cxa_atexit@plt+0x40751c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 4138dc <__cxa_atexit@plt+0x4074f8> │ │ │ │ + beq 413934 <__cxa_atexit@plt+0x407550> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 4138cc <__cxa_atexit@plt+0x4074e8> │ │ │ │ + beq 413924 <__cxa_atexit@plt+0x407540> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ - bge 4138dc <__cxa_atexit@plt+0x4074f8> │ │ │ │ - ldr r3, [pc, #64] @ 413914 <__cxa_atexit@plt+0x407530> │ │ │ │ + bge 413934 <__cxa_atexit@plt+0x407550> │ │ │ │ + ldr r3, [pc, #64] @ 41396c <__cxa_atexit@plt+0x407588> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ sub r9, r7, #4 │ │ │ │ cmn r9, #1 │ │ │ │ - ble 413900 <__cxa_atexit@plt+0x40751c> │ │ │ │ - ldr r3, [pc, #32] @ 413910 <__cxa_atexit@plt+0x40752c> │ │ │ │ + ble 413958 <__cxa_atexit@plt+0x407574> │ │ │ │ + ldr r3, [pc, #32] @ 413968 <__cxa_atexit@plt+0x407584> │ │ │ │ str r9, [r5, #12] │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef2a0 <__cxa_atexit@plt+0x7e2ebc> │ │ │ │ - ldr r7, [pc, #16] @ 413918 <__cxa_atexit@plt+0x407534> │ │ │ │ + b 7d64e8 <__cxa_atexit@plt+0x7ca104> │ │ │ │ + ldr r7, [pc, #16] @ 413970 <__cxa_atexit@plt+0x40758c> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ muleq r0, ip, r5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrteq r9, [r5], #-3608 @ 0xfffff1e8 │ │ │ │ - mvnseq pc, #112, 6 @ 0xc0000001 │ │ │ │ + ldrteq r9, [r5], #-3520 @ 0xfffff240 │ │ │ │ + mvnseq pc, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mvn r3, #3 │ │ │ │ add r1, r3, r7, lsl #1 │ │ │ │ add r2, r2, #8 │ │ │ │ ldr r3, [r2, r1, lsl #2] │ │ │ │ cmp r3, #1 │ │ │ │ - bne 413970 <__cxa_atexit@plt+0x40758c> │ │ │ │ + bne 4139c8 <__cxa_atexit@plt+0x4075e4> │ │ │ │ add r7, r2, r7, lsl #3 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [r7, #-12] │ │ │ │ cmn r1, #1 │ │ │ │ - beq 4139c4 <__cxa_atexit@plt+0x4075e0> │ │ │ │ + beq 413a1c <__cxa_atexit@plt+0x407638> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 4139dc <__cxa_atexit@plt+0x4075f8> │ │ │ │ - ldr r7, [pc, #188] @ 413a24 <__cxa_atexit@plt+0x407640> │ │ │ │ + bne 413a34 <__cxa_atexit@plt+0x407650> │ │ │ │ + ldr r7, [pc, #188] @ 413a7c <__cxa_atexit@plt+0x407698> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r1, [r2], #-4 │ │ │ │ add r1, r6, #16 │ │ │ │ cmp r0, r1 │ │ │ │ - bcc 4139f8 <__cxa_atexit@plt+0x407614> │ │ │ │ - ldr lr, [pc, #152] @ 413a28 <__cxa_atexit@plt+0x407644> │ │ │ │ - ldr r8, [pc, #152] @ 413a2c <__cxa_atexit@plt+0x407648> │ │ │ │ + bcc 413a50 <__cxa_atexit@plt+0x40766c> │ │ │ │ + ldr lr, [pc, #152] @ 413a80 <__cxa_atexit@plt+0x40769c> │ │ │ │ + ldr r8, [pc, #152] @ 413a84 <__cxa_atexit@plt+0x4076a0> │ │ │ │ sub r9, r1, #11 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str lr, [r5, #-4] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r3, [r6, #16] │ │ │ │ sub r8, r1, #3 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ - bne 4139ec <__cxa_atexit@plt+0x407608> │ │ │ │ - ldr r7, [pc, #76] @ 413a20 <__cxa_atexit@plt+0x40763c> │ │ │ │ + bne 413a44 <__cxa_atexit@plt+0x407660> │ │ │ │ + ldr r7, [pc, #76] @ 413a78 <__cxa_atexit@plt+0x407694> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - bl 7ef278 <__cxa_atexit@plt+0x7e2e94> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + bl 7d64c0 <__cxa_atexit@plt+0x7ca0dc> │ │ │ │ ldr r1, [r5, #20]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 413a1c <__cxa_atexit@plt+0x407638> │ │ │ │ + ldr r7, [pc, #28] @ 413a74 <__cxa_atexit@plt+0x407690> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrteq r9, [r5], #-3404 @ 0xfffff2b4 │ │ │ │ - ldrteq r9, [r5], #-3280 @ 0xfffff330 │ │ │ │ + ldrteq r9, [r5], #-3316 @ 0xfffff30c │ │ │ │ + ldrteq r9, [r5], #-3192 @ 0xfffff388 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldrteq r9, [r5], #-2060 @ 0xfffff7f4 │ │ │ │ - mvnseq pc, #92, 4 @ 0xc0000005 │ │ │ │ + ldrteq r9, [r5], #-1972 @ 0xfffff84c │ │ │ │ + mvnseq pc, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 413a80 <__cxa_atexit@plt+0x40769c> │ │ │ │ - ldr r2, [pc, #64] @ 413a98 <__cxa_atexit@plt+0x4076b4> │ │ │ │ - ldr r1, [pc, #64] @ 413a9c <__cxa_atexit@plt+0x4076b8> │ │ │ │ + bcc 413ad8 <__cxa_atexit@plt+0x4076f4> │ │ │ │ + ldr r2, [pc, #64] @ 413af0 <__cxa_atexit@plt+0x40770c> │ │ │ │ + ldr r1, [pc, #64] @ 413af4 <__cxa_atexit@plt+0x407710> │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add lr, r3, #8 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ - ldr r3, [pc, #24] @ 413aa0 <__cxa_atexit@plt+0x4076bc> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ + ldr r3, [pc, #24] @ 413af8 <__cxa_atexit@plt+0x407714> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrteq r9, [r5], #-1856 @ 0xfffff8c0 │ │ │ │ + ldrteq r9, [r5], #-1768 @ 0xfffff918 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - mvnseq pc, #232, 2 @ 0x3a │ │ │ │ + mvnseq pc, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ ldr r1, [r2, #8] │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 413b0c <__cxa_atexit@plt+0x407728> │ │ │ │ + beq 413b64 <__cxa_atexit@plt+0x407780> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #8]! │ │ │ │ add r1, r6, #8 │ │ │ │ cmp r0, r1 │ │ │ │ str r3, [r5, #-4] │ │ │ │ - bcc 413b1c <__cxa_atexit@plt+0x407738> │ │ │ │ - ldr r2, [pc, #92] @ 413b48 <__cxa_atexit@plt+0x407764> │ │ │ │ - ldr r0, [pc, #92] @ 413b4c <__cxa_atexit@plt+0x407768> │ │ │ │ + bcc 413b74 <__cxa_atexit@plt+0x407790> │ │ │ │ + ldr r2, [pc, #92] @ 413ba0 <__cxa_atexit@plt+0x4077bc> │ │ │ │ + ldr r0, [pc, #92] @ 413ba4 <__cxa_atexit@plt+0x4077c0> │ │ │ │ sub r9, r1, #3 │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ mov r6, r1 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #48] @ 413b44 <__cxa_atexit@plt+0x407760> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #48] @ 413b9c <__cxa_atexit@plt+0x4077b8> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - ldr r7, [pc, #28] @ 413b40 <__cxa_atexit@plt+0x40775c> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + ldr r7, [pc, #28] @ 413b98 <__cxa_atexit@plt+0x4077b4> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrteq r9, [r5], #-2852 @ 0xfffff4dc │ │ │ │ + ldrteq r9, [r5], #-2764 @ 0xfffff534 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldrteq r9, [r5], #-1708 @ 0xfffff954 │ │ │ │ - mvnseq pc, #60, 2 │ │ │ │ + ldrteq r9, [r5], #-1620 @ 0xfffff9ac │ │ │ │ + mvnseq pc, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 413b98 <__cxa_atexit@plt+0x4077b4> │ │ │ │ - ldr r2, [pc, #52] @ 413bb0 <__cxa_atexit@plt+0x4077cc> │ │ │ │ - ldr r1, [pc, #52] @ 413bb4 <__cxa_atexit@plt+0x4077d0> │ │ │ │ + bcc 413bf0 <__cxa_atexit@plt+0x40780c> │ │ │ │ + ldr r2, [pc, #52] @ 413c08 <__cxa_atexit@plt+0x407824> │ │ │ │ + ldr r1, [pc, #52] @ 413c0c <__cxa_atexit@plt+0x407828> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r3, [pc, #24] @ 413bb8 <__cxa_atexit@plt+0x4077d4> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r3, [pc, #24] @ 413c10 <__cxa_atexit@plt+0x40782c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrteq r9, [r5], #-1568 @ 0xfffff9e0 │ │ │ │ + ldrteq r9, [r5], #-1480 @ 0xfffffa38 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - mvnseq pc, #208 @ 0xd0 │ │ │ │ + mvnseq pc, #120 @ 0x78 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 413bdc <__cxa_atexit@plt+0x4077f8> │ │ │ │ + ldr r3, [pc, #12] @ 413c34 <__cxa_atexit@plt+0x407850> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq pc, #172 @ 0xac │ │ │ │ + mvnseq pc, #84 @ 0x54 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 413c14 <__cxa_atexit@plt+0x407830> │ │ │ │ - beq 413c2c <__cxa_atexit@plt+0x407848> │ │ │ │ - ldr r3, [pc, #96] @ 413c60 <__cxa_atexit@plt+0x40787c> │ │ │ │ + bmi 413c6c <__cxa_atexit@plt+0x407888> │ │ │ │ + beq 413c84 <__cxa_atexit@plt+0x4078a0> │ │ │ │ + ldr r3, [pc, #96] @ 413cb8 <__cxa_atexit@plt+0x4078d4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 7ef258 <__cxa_atexit@plt+0x7e2e74> │ │ │ │ - ldr r7, [pc, #60] @ 413c58 <__cxa_atexit@plt+0x407874> │ │ │ │ - ldr r0, [pc, #60] @ 413c5c <__cxa_atexit@plt+0x407878> │ │ │ │ + b 7d64a0 <__cxa_atexit@plt+0x7ca0bc> │ │ │ │ + ldr r7, [pc, #60] @ 413cb0 <__cxa_atexit@plt+0x4078cc> │ │ │ │ + ldr r0, [pc, #60] @ 413cb4 <__cxa_atexit@plt+0x4078d0> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 413c50 <__cxa_atexit@plt+0x40786c> │ │ │ │ - ldr r3, [pc, #28] @ 413c54 <__cxa_atexit@plt+0x407870> │ │ │ │ + ldr r7, [pc, #28] @ 413ca8 <__cxa_atexit@plt+0x4078c4> │ │ │ │ + ldr r3, [pc, #28] @ 413cac <__cxa_atexit@plt+0x4078c8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq lr, #204, 6 @ 0x30000003 │ │ │ │ - mvnseq lr, #216, 6 @ 0x60000003 │ │ │ │ - mvnseq lr, #212, 6 @ 0x50000003 │ │ │ │ + mvnseq lr, #116, 6 @ 0xd0000001 │ │ │ │ + mvnseq lr, #128, 6 │ │ │ │ + mvnseq lr, #124, 6 @ 0xf0000001 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvnseq pc, #40 @ 0x28 │ │ │ │ + mvnseq lr, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 413c8c <__cxa_atexit@plt+0x4078a8> │ │ │ │ + ldr r3, [pc, #20] @ 413ce4 <__cxa_atexit@plt+0x407900> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - mvnseq lr, #252, 30 @ 0x3f0 │ │ │ │ + mvnseq lr, #164, 30 @ 0x290 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 413cc0 <__cxa_atexit@plt+0x4078dc> │ │ │ │ + beq 413d18 <__cxa_atexit@plt+0x407934> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 413ccc <__cxa_atexit@plt+0x4078e8> │ │ │ │ - ldr r3, [pc, #76] @ 413d08 <__cxa_atexit@plt+0x407924> │ │ │ │ + bne 413d24 <__cxa_atexit@plt+0x407940> │ │ │ │ + ldr r3, [pc, #76] @ 413d60 <__cxa_atexit@plt+0x40797c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 413ce0 <__cxa_atexit@plt+0x4078fc> │ │ │ │ - ldr r3, [pc, #60] @ 413d04 <__cxa_atexit@plt+0x407920> │ │ │ │ + b 413d38 <__cxa_atexit@plt+0x407954> │ │ │ │ + ldr r3, [pc, #60] @ 413d5c <__cxa_atexit@plt+0x407978> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 413ce0 <__cxa_atexit@plt+0x4078fc> │ │ │ │ + b 413d38 <__cxa_atexit@plt+0x407954> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 413cec <__cxa_atexit@plt+0x407908> │ │ │ │ - ldr r3, [pc, #28] @ 413cfc <__cxa_atexit@plt+0x407918> │ │ │ │ + beq 413d44 <__cxa_atexit@plt+0x407960> │ │ │ │ + ldr r3, [pc, #28] @ 413d54 <__cxa_atexit@plt+0x407970> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 413d00 <__cxa_atexit@plt+0x40791c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 413d58 <__cxa_atexit@plt+0x407974> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - ldrteq r9, [r5], #-2372 @ 0xfffff6bc │ │ │ │ + ldrteq r9, [r5], #-2284 @ 0xfffff714 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvnseq lr, #128, 30 @ 0x200 │ │ │ │ + mvnseq lr, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 413d68 <__cxa_atexit@plt+0x407984> │ │ │ │ + ldr r7, [pc, #68] @ 413dc0 <__cxa_atexit@plt+0x4079dc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 413d58 <__cxa_atexit@plt+0x407974> │ │ │ │ - ldr r7, [pc, #40] @ 413d6c <__cxa_atexit@plt+0x407988> │ │ │ │ + bhi 413db0 <__cxa_atexit@plt+0x4079cc> │ │ │ │ + ldr r7, [pc, #40] @ 413dc4 <__cxa_atexit@plt+0x4079e0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 413d70 <__cxa_atexit@plt+0x40798c> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 413dc8 <__cxa_atexit@plt+0x4079e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ - mvnseq lr, #128, 30 @ 0x200 │ │ │ │ + mvnseq lr, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #0, 30 │ │ │ │ + mvnseq lr, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 413de8 <__cxa_atexit@plt+0x407a04> │ │ │ │ + ldr r7, [pc, #68] @ 413e40 <__cxa_atexit@plt+0x407a5c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 413dd8 <__cxa_atexit@plt+0x4079f4> │ │ │ │ - ldr r7, [pc, #40] @ 413dec <__cxa_atexit@plt+0x407a08> │ │ │ │ + bhi 413e30 <__cxa_atexit@plt+0x407a4c> │ │ │ │ + ldr r7, [pc, #40] @ 413e44 <__cxa_atexit@plt+0x407a60> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 413df0 <__cxa_atexit@plt+0x407a0c> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 413e48 <__cxa_atexit@plt+0x407a64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - mvnseq lr, #0, 30 │ │ │ │ + mvnseq lr, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #128, 28 @ 0x800 │ │ │ │ + mvnseq lr, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 413e68 <__cxa_atexit@plt+0x407a84> │ │ │ │ + ldr r7, [pc, #68] @ 413ec0 <__cxa_atexit@plt+0x407adc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 413e58 <__cxa_atexit@plt+0x407a74> │ │ │ │ - ldr r7, [pc, #40] @ 413e6c <__cxa_atexit@plt+0x407a88> │ │ │ │ + bhi 413eb0 <__cxa_atexit@plt+0x407acc> │ │ │ │ + ldr r7, [pc, #40] @ 413ec4 <__cxa_atexit@plt+0x407ae0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 413e70 <__cxa_atexit@plt+0x407a8c> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 413ec8 <__cxa_atexit@plt+0x407ae4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ - mvnseq lr, #128, 28 @ 0x800 │ │ │ │ + mvnseq lr, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #0, 28 │ │ │ │ + mvnseq lr, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 413eac <__cxa_atexit@plt+0x407ac8> │ │ │ │ + ldr r3, [pc, #12] @ 413f04 <__cxa_atexit@plt+0x407b20> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq lr, #220, 26 @ 0x3700 │ │ │ │ + mvnseq lr, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 413f20 <__cxa_atexit@plt+0x407b3c> │ │ │ │ + bcc 413f78 <__cxa_atexit@plt+0x407b94> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - ldr lr, [pc, #76] @ 413f2c <__cxa_atexit@plt+0x407b48> │ │ │ │ - ldr r8, [pc, #76] @ 413f30 <__cxa_atexit@plt+0x407b4c> │ │ │ │ + ldr lr, [pc, #76] @ 413f84 <__cxa_atexit@plt+0x407ba0> │ │ │ │ + ldr r8, [pc, #76] @ 413f88 <__cxa_atexit@plt+0x407ba4> │ │ │ │ mvn r2, #1 │ │ │ │ add r2, r2, r7, lsl #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ add r0, r0, r2, lsl #2 │ │ │ │ str r8, [r3, #4] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ @@ -1056459,732 +1056481,732 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r9, r6, #3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrteq r9, [r5], #-700 @ 0xfffffd44 │ │ │ │ - mvnseq lr, #88, 26 @ 0x1600 │ │ │ │ + ldrteq r9, [r5], #-612 @ 0xfffffd9c │ │ │ │ + mvnseq lr, #0, 26 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 413f98 <__cxa_atexit@plt+0x407bb4> │ │ │ │ + bcc 413ff0 <__cxa_atexit@plt+0x407c0c> │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #52] @ 413fa4 <__cxa_atexit@plt+0x407bc0> │ │ │ │ + ldr lr, [pc, #52] @ 413ffc <__cxa_atexit@plt+0x407c18> │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ - ldr r2, [pc, #48] @ 413fa8 <__cxa_atexit@plt+0x407bc4> │ │ │ │ + ldr r2, [pc, #48] @ 414000 <__cxa_atexit@plt+0x407c1c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r0, [r1, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrteq r9, [r5], #-556 @ 0xfffffdd4 │ │ │ │ - mvnseq lr, #224, 24 @ 0xe000 │ │ │ │ + ldrteq r9, [r5], #-468 @ 0xfffffe2c │ │ │ │ + mvnseq lr, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 413ff8 <__cxa_atexit@plt+0x407c14> │ │ │ │ - ldr r2, [pc, #48] @ 414004 <__cxa_atexit@plt+0x407c20> │ │ │ │ - ldr r1, [pc, #48] @ 414008 <__cxa_atexit@plt+0x407c24> │ │ │ │ + bcc 414050 <__cxa_atexit@plt+0x407c6c> │ │ │ │ + ldr r2, [pc, #48] @ 41405c <__cxa_atexit@plt+0x407c78> │ │ │ │ + ldr r1, [pc, #48] @ 414060 <__cxa_atexit@plt+0x407c7c> │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef2a8 <__cxa_atexit@plt+0x7e2ec4> │ │ │ │ + b 7d64f0 <__cxa_atexit@plt+0x7ca10c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r9, [r5], #-452 @ 0xfffffe3c │ │ │ │ - mvnseq lr, #128, 24 @ 0x8000 │ │ │ │ + ldrteq r9, [r5], #-364 @ 0xfffffe94 │ │ │ │ + mvnseq lr, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldreq r3, [r7, #3] │ │ │ │ cmpeq r3, #0 │ │ │ │ - beq 414040 <__cxa_atexit@plt+0x407c5c> │ │ │ │ - ldr r3, [pc, #28] @ 414050 <__cxa_atexit@plt+0x407c6c> │ │ │ │ + beq 414098 <__cxa_atexit@plt+0x407cb4> │ │ │ │ + ldr r3, [pc, #28] @ 4140a8 <__cxa_atexit@plt+0x407cc4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 414054 <__cxa_atexit@plt+0x407c70> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 4140ac <__cxa_atexit@plt+0x407cc8> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq r9, [r5], #-1520 @ 0xfffffa10 │ │ │ │ - mvnseq lr, #52, 24 @ 0x3400 │ │ │ │ + ldrteq r9, [r5], #-1432 @ 0xfffffa68 │ │ │ │ + mvnseq lr, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 414078 <__cxa_atexit@plt+0x407c94> │ │ │ │ + ldr r3, [pc, #12] @ 4140d0 <__cxa_atexit@plt+0x407cec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq lr, #16, 24 @ 0x1000 │ │ │ │ + mvnseq lr, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 4140b0 <__cxa_atexit@plt+0x407ccc> │ │ │ │ - beq 4140c8 <__cxa_atexit@plt+0x407ce4> │ │ │ │ - ldr r3, [pc, #96] @ 4140fc <__cxa_atexit@plt+0x407d18> │ │ │ │ + bmi 414108 <__cxa_atexit@plt+0x407d24> │ │ │ │ + beq 414120 <__cxa_atexit@plt+0x407d3c> │ │ │ │ + ldr r3, [pc, #96] @ 414154 <__cxa_atexit@plt+0x407d70> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef258 <__cxa_atexit@plt+0x7e2e74> │ │ │ │ - ldr r7, [pc, #60] @ 4140f4 <__cxa_atexit@plt+0x407d10> │ │ │ │ - ldr r0, [pc, #60] @ 4140f8 <__cxa_atexit@plt+0x407d14> │ │ │ │ + b 7d64a0 <__cxa_atexit@plt+0x7ca0bc> │ │ │ │ + ldr r7, [pc, #60] @ 41414c <__cxa_atexit@plt+0x407d68> │ │ │ │ + ldr r0, [pc, #60] @ 414150 <__cxa_atexit@plt+0x407d6c> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4140ec <__cxa_atexit@plt+0x407d08> │ │ │ │ - ldr r3, [pc, #28] @ 4140f0 <__cxa_atexit@plt+0x407d0c> │ │ │ │ + ldr r7, [pc, #28] @ 414144 <__cxa_atexit@plt+0x407d60> │ │ │ │ + ldr r3, [pc, #28] @ 414148 <__cxa_atexit@plt+0x407d64> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq sp, #48, 30 @ 0xc0 │ │ │ │ - mvnseq sp, #60, 30 @ 0xf0 │ │ │ │ - mvnseq sp, #56, 30 @ 0xe0 │ │ │ │ + mvnseq sp, #216, 28 @ 0xd80 │ │ │ │ + mvnseq sp, #228, 28 @ 0xe40 │ │ │ │ + mvnseq sp, #224, 28 @ 0xe00 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvnseq lr, #140, 22 @ 0x23000 │ │ │ │ + mvnseq lr, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 41412c <__cxa_atexit@plt+0x407d48> │ │ │ │ + ldr r3, [pc, #24] @ 414184 <__cxa_atexit@plt+0x407da0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r9, [r5, #8] │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ @ instruction: 0xfffff70c │ │ │ │ - mvnseq lr, #92, 22 @ 0x17000 │ │ │ │ + mvnseq lr, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 414160 <__cxa_atexit@plt+0x407d7c> │ │ │ │ + beq 4141b8 <__cxa_atexit@plt+0x407dd4> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 41416c <__cxa_atexit@plt+0x407d88> │ │ │ │ - ldr r3, [pc, #76] @ 4141a8 <__cxa_atexit@plt+0x407dc4> │ │ │ │ + bne 4141c4 <__cxa_atexit@plt+0x407de0> │ │ │ │ + ldr r3, [pc, #76] @ 414200 <__cxa_atexit@plt+0x407e1c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 414180 <__cxa_atexit@plt+0x407d9c> │ │ │ │ - ldr r3, [pc, #60] @ 4141a4 <__cxa_atexit@plt+0x407dc0> │ │ │ │ + b 4141d8 <__cxa_atexit@plt+0x407df4> │ │ │ │ + ldr r3, [pc, #60] @ 4141fc <__cxa_atexit@plt+0x407e18> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 414180 <__cxa_atexit@plt+0x407d9c> │ │ │ │ + b 4141d8 <__cxa_atexit@plt+0x407df4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 41418c <__cxa_atexit@plt+0x407da8> │ │ │ │ - ldr r3, [pc, #28] @ 41419c <__cxa_atexit@plt+0x407db8> │ │ │ │ + beq 4141e4 <__cxa_atexit@plt+0x407e00> │ │ │ │ + ldr r3, [pc, #28] @ 4141f4 <__cxa_atexit@plt+0x407e10> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 4141a0 <__cxa_atexit@plt+0x407dbc> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 4141f8 <__cxa_atexit@plt+0x407e14> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - ldrteq r9, [r5], #-1188 @ 0xfffffb5c │ │ │ │ + ldrteq r9, [r5], #-1100 @ 0xfffffbb4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvnseq lr, #224, 20 @ 0xe0000 │ │ │ │ + mvnseq lr, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 414210 <__cxa_atexit@plt+0x407e2c> │ │ │ │ + ldr r7, [pc, #72] @ 414268 <__cxa_atexit@plt+0x407e84> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4141fc <__cxa_atexit@plt+0x407e18> │ │ │ │ - ldr r7, [pc, #44] @ 414214 <__cxa_atexit@plt+0x407e30> │ │ │ │ + bhi 414254 <__cxa_atexit@plt+0x407e70> │ │ │ │ + ldr r7, [pc, #44] @ 41426c <__cxa_atexit@plt+0x407e88> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 414218 <__cxa_atexit@plt+0x407e34> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 414270 <__cxa_atexit@plt+0x407e8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff638 │ │ │ │ - mvnseq lr, #216, 20 @ 0xd8000 │ │ │ │ + mvnseq lr, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #88, 20 @ 0x58000 │ │ │ │ + mvnseq lr, #0, 20 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 414298 <__cxa_atexit@plt+0x407eb4> │ │ │ │ + ldr r7, [pc, #72] @ 4142f0 <__cxa_atexit@plt+0x407f0c> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 414284 <__cxa_atexit@plt+0x407ea0> │ │ │ │ - ldr r7, [pc, #44] @ 41429c <__cxa_atexit@plt+0x407eb8> │ │ │ │ + bhi 4142dc <__cxa_atexit@plt+0x407ef8> │ │ │ │ + ldr r7, [pc, #44] @ 4142f4 <__cxa_atexit@plt+0x407f10> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 4142a0 <__cxa_atexit@plt+0x407ebc> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 4142f8 <__cxa_atexit@plt+0x407f14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff5b0 │ │ │ │ - mvnseq lr, #80, 20 @ 0x50000 │ │ │ │ + mvnseq lr, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #208, 18 @ 0x340000 │ │ │ │ + mvnseq lr, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 414320 <__cxa_atexit@plt+0x407f3c> │ │ │ │ + ldr r7, [pc, #72] @ 414378 <__cxa_atexit@plt+0x407f94> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 41430c <__cxa_atexit@plt+0x407f28> │ │ │ │ - ldr r7, [pc, #44] @ 414324 <__cxa_atexit@plt+0x407f40> │ │ │ │ + bhi 414364 <__cxa_atexit@plt+0x407f80> │ │ │ │ + ldr r7, [pc, #44] @ 41437c <__cxa_atexit@plt+0x407f98> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 414328 <__cxa_atexit@plt+0x407f44> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 414380 <__cxa_atexit@plt+0x407f9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff528 │ │ │ │ - mvnseq lr, #200, 18 @ 0x320000 │ │ │ │ + mvnseq lr, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #68, 18 @ 0x110000 │ │ │ │ + mvnseq lr, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 414378 <__cxa_atexit@plt+0x407f94> │ │ │ │ - ldr r3, [pc, #32] @ 414388 <__cxa_atexit@plt+0x407fa4> │ │ │ │ + bhi 4143d0 <__cxa_atexit@plt+0x407fec> │ │ │ │ + ldr r3, [pc, #32] @ 4143e0 <__cxa_atexit@plt+0x407ffc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #12] @ 41438c <__cxa_atexit@plt+0x407fa8> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #12] @ 4143e4 <__cxa_atexit@plt+0x408000> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq lr, #104, 18 @ 0x1a0000 │ │ │ │ - mvnseq lr, #252, 16 @ 0xfc0000 │ │ │ │ + mvnseq lr, #16, 18 @ 0x40000 │ │ │ │ + mvnseq lr, #164, 16 @ 0xa40000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 4143b4 <__cxa_atexit@plt+0x407fd0> │ │ │ │ + bne 41440c <__cxa_atexit@plt+0x408028> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 4143c8 <__cxa_atexit@plt+0x407fe4> │ │ │ │ + ldr r3, [pc, #12] @ 414420 <__cxa_atexit@plt+0x40803c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq lr, #192, 16 @ 0xc00000 │ │ │ │ + mvnseq lr, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 4143f0 <__cxa_atexit@plt+0x40800c> │ │ │ │ + ldr r3, [pc, #16] @ 414448 <__cxa_atexit@plt+0x408064> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef220 <__cxa_atexit@plt+0x7e2e3c> │ │ │ │ + b 7d6468 <__cxa_atexit@plt+0x7ca084> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq lr, #152, 16 @ 0x980000 │ │ │ │ + mvnseq lr, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ sub r3, r3, r7 │ │ │ │ cmp r3, r7 │ │ │ │ - bge 41441c <__cxa_atexit@plt+0x408038> │ │ │ │ + bge 414474 <__cxa_atexit@plt+0x408090> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 414450 <__cxa_atexit@plt+0x40806c> │ │ │ │ + beq 4144a8 <__cxa_atexit@plt+0x4080c4> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 414440 <__cxa_atexit@plt+0x40805c> │ │ │ │ + beq 414498 <__cxa_atexit@plt+0x4080b4> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ - bge 414450 <__cxa_atexit@plt+0x40806c> │ │ │ │ - ldr r3, [pc, #64] @ 414488 <__cxa_atexit@plt+0x4080a4> │ │ │ │ + bge 4144a8 <__cxa_atexit@plt+0x4080c4> │ │ │ │ + ldr r3, [pc, #64] @ 4144e0 <__cxa_atexit@plt+0x4080fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ sub r9, r7, #4 │ │ │ │ cmn r9, #1 │ │ │ │ - ble 414474 <__cxa_atexit@plt+0x408090> │ │ │ │ - ldr r3, [pc, #32] @ 414484 <__cxa_atexit@plt+0x4080a0> │ │ │ │ + ble 4144cc <__cxa_atexit@plt+0x4080e8> │ │ │ │ + ldr r3, [pc, #32] @ 4144dc <__cxa_atexit@plt+0x4080f8> │ │ │ │ str r9, [r5, #12] │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 7ef2a0 <__cxa_atexit@plt+0x7e2ebc> │ │ │ │ - ldr r7, [pc, #16] @ 41448c <__cxa_atexit@plt+0x4080a8> │ │ │ │ + b 7d64e8 <__cxa_atexit@plt+0x7ca104> │ │ │ │ + ldr r7, [pc, #16] @ 4144e4 <__cxa_atexit@plt+0x408100> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ muleq r0, ip, r5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrteq r9, [r5], #-676 @ 0xfffffd5c │ │ │ │ - mvnseq lr, #252, 14 @ 0x3f00000 │ │ │ │ + ldrteq r9, [r5], #-588 @ 0xfffffdb4 │ │ │ │ + mvnseq lr, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mvn r3, #3 │ │ │ │ add r1, r3, r7, lsl #1 │ │ │ │ add r2, r2, #8 │ │ │ │ ldr r3, [r2, r1, lsl #2] │ │ │ │ cmp r3, #1 │ │ │ │ - bne 4144e4 <__cxa_atexit@plt+0x408100> │ │ │ │ + bne 41453c <__cxa_atexit@plt+0x408158> │ │ │ │ add r7, r2, r7, lsl #3 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [r7, #-12] │ │ │ │ cmn r1, #1 │ │ │ │ - beq 414538 <__cxa_atexit@plt+0x408154> │ │ │ │ + beq 414590 <__cxa_atexit@plt+0x4081ac> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 414550 <__cxa_atexit@plt+0x40816c> │ │ │ │ - ldr r7, [pc, #188] @ 414598 <__cxa_atexit@plt+0x4081b4> │ │ │ │ + bne 4145a8 <__cxa_atexit@plt+0x4081c4> │ │ │ │ + ldr r7, [pc, #188] @ 4145f0 <__cxa_atexit@plt+0x40820c> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r1, [r2], #-4 │ │ │ │ add r1, r6, #16 │ │ │ │ cmp r0, r1 │ │ │ │ - bcc 41456c <__cxa_atexit@plt+0x408188> │ │ │ │ - ldr lr, [pc, #152] @ 41459c <__cxa_atexit@plt+0x4081b8> │ │ │ │ - ldr r8, [pc, #152] @ 4145a0 <__cxa_atexit@plt+0x4081bc> │ │ │ │ + bcc 4145c4 <__cxa_atexit@plt+0x4081e0> │ │ │ │ + ldr lr, [pc, #152] @ 4145f4 <__cxa_atexit@plt+0x408210> │ │ │ │ + ldr r8, [pc, #152] @ 4145f8 <__cxa_atexit@plt+0x408214> │ │ │ │ sub r9, r1, #11 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str lr, [r5, #-4] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r3, [r6, #16] │ │ │ │ sub r8, r1, #3 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ cmp r0, #-2147483648 @ 0x80000000 │ │ │ │ - bne 414560 <__cxa_atexit@plt+0x40817c> │ │ │ │ - ldr r7, [pc, #76] @ 414594 <__cxa_atexit@plt+0x4081b0> │ │ │ │ + bne 4145b8 <__cxa_atexit@plt+0x4081d4> │ │ │ │ + ldr r7, [pc, #76] @ 4145ec <__cxa_atexit@plt+0x408208> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - bl 7ef278 <__cxa_atexit@plt+0x7e2e94> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + bl 7d64c0 <__cxa_atexit@plt+0x7ca0dc> │ │ │ │ ldr r1, [r5, #20]! │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ rsb r7, r0, #0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 414590 <__cxa_atexit@plt+0x4081ac> │ │ │ │ + ldr r7, [pc, #28] @ 4145e8 <__cxa_atexit@plt+0x408204> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrteq r9, [r5], #-472 @ 0xfffffe28 │ │ │ │ - ldrteq r9, [r5], #-348 @ 0xfffffea4 │ │ │ │ + ldrteq r9, [r5], #-384 @ 0xfffffe80 │ │ │ │ + ldrteq r9, [r5], #-260 @ 0xfffffefc │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldrteq r8, [r5], #-3224 @ 0xfffff368 │ │ │ │ - mvnseq lr, #232, 12 @ 0xe800000 │ │ │ │ + ldrteq r8, [r5], #-3136 @ 0xfffff3c0 │ │ │ │ + mvnseq lr, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4145f4 <__cxa_atexit@plt+0x408210> │ │ │ │ - ldr r2, [pc, #64] @ 41460c <__cxa_atexit@plt+0x408228> │ │ │ │ - ldr r1, [pc, #64] @ 414610 <__cxa_atexit@plt+0x40822c> │ │ │ │ + bcc 41464c <__cxa_atexit@plt+0x408268> │ │ │ │ + ldr r2, [pc, #64] @ 414664 <__cxa_atexit@plt+0x408280> │ │ │ │ + ldr r1, [pc, #64] @ 414668 <__cxa_atexit@plt+0x408284> │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add lr, r3, #8 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ - ldr r3, [pc, #24] @ 414614 <__cxa_atexit@plt+0x408230> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ + ldr r3, [pc, #24] @ 41466c <__cxa_atexit@plt+0x408288> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrteq r8, [r5], #-3020 @ 0xfffff434 │ │ │ │ + ldrteq r8, [r5], #-2932 @ 0xfffff48c │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - mvnseq lr, #116, 12 @ 0x7400000 │ │ │ │ + mvnseq lr, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ ldr r1, [r2, #8] │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 414680 <__cxa_atexit@plt+0x40829c> │ │ │ │ + beq 4146d8 <__cxa_atexit@plt+0x4082f4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #8]! │ │ │ │ add r1, r6, #8 │ │ │ │ cmp r0, r1 │ │ │ │ str r3, [r5, #-4] │ │ │ │ - bcc 414690 <__cxa_atexit@plt+0x4082ac> │ │ │ │ - ldr r2, [pc, #92] @ 4146bc <__cxa_atexit@plt+0x4082d8> │ │ │ │ - ldr r0, [pc, #92] @ 4146c0 <__cxa_atexit@plt+0x4082dc> │ │ │ │ + bcc 4146e8 <__cxa_atexit@plt+0x408304> │ │ │ │ + ldr r2, [pc, #92] @ 414714 <__cxa_atexit@plt+0x408330> │ │ │ │ + ldr r0, [pc, #92] @ 414718 <__cxa_atexit@plt+0x408334> │ │ │ │ sub r9, r1, #3 │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ mov r6, r1 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #48] @ 4146b8 <__cxa_atexit@plt+0x4082d4> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #48] @ 414710 <__cxa_atexit@plt+0x40832c> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ - ldr r7, [pc, #28] @ 4146b4 <__cxa_atexit@plt+0x4082d0> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ + ldr r7, [pc, #28] @ 41470c <__cxa_atexit@plt+0x408328> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrteq r8, [r5], #-4016 @ 0xfffff050 │ │ │ │ + ldrteq r8, [r5], #-3928 @ 0xfffff0a8 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldrteq r8, [r5], #-2872 @ 0xfffff4c8 │ │ │ │ - mvnseq lr, #200, 10 @ 0x32000000 │ │ │ │ + ldrteq r8, [r5], #-2784 @ 0xfffff520 │ │ │ │ + mvnseq lr, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 41470c <__cxa_atexit@plt+0x408328> │ │ │ │ - ldr r2, [pc, #52] @ 414724 <__cxa_atexit@plt+0x408340> │ │ │ │ - ldr r1, [pc, #52] @ 414728 <__cxa_atexit@plt+0x408344> │ │ │ │ + bcc 414764 <__cxa_atexit@plt+0x408380> │ │ │ │ + ldr r2, [pc, #52] @ 41477c <__cxa_atexit@plt+0x408398> │ │ │ │ + ldr r1, [pc, #52] @ 414780 <__cxa_atexit@plt+0x40839c> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r3, [pc, #24] @ 41472c <__cxa_atexit@plt+0x408348> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r3, [pc, #24] @ 414784 <__cxa_atexit@plt+0x4083a0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrteq r8, [r5], #-2732 @ 0xfffff554 │ │ │ │ + ldrteq r8, [r5], #-2644 @ 0xfffff5ac │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - mvnseq lr, #92, 10 @ 0x17000000 │ │ │ │ + mvnseq lr, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 414750 <__cxa_atexit@plt+0x40836c> │ │ │ │ + ldr r3, [pc, #12] @ 4147a8 <__cxa_atexit@plt+0x4083c4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq lr, #56, 10 @ 0xe000000 │ │ │ │ + mvnseq lr, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 414788 <__cxa_atexit@plt+0x4083a4> │ │ │ │ - beq 4147a0 <__cxa_atexit@plt+0x4083bc> │ │ │ │ - ldr r3, [pc, #96] @ 4147d4 <__cxa_atexit@plt+0x4083f0> │ │ │ │ + bmi 4147e0 <__cxa_atexit@plt+0x4083fc> │ │ │ │ + beq 4147f8 <__cxa_atexit@plt+0x408414> │ │ │ │ + ldr r3, [pc, #96] @ 41482c <__cxa_atexit@plt+0x408448> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, r7 │ │ │ │ - b 7ef258 <__cxa_atexit@plt+0x7e2e74> │ │ │ │ - ldr r7, [pc, #60] @ 4147cc <__cxa_atexit@plt+0x4083e8> │ │ │ │ - ldr r0, [pc, #60] @ 4147d0 <__cxa_atexit@plt+0x4083ec> │ │ │ │ + b 7d64a0 <__cxa_atexit@plt+0x7ca0bc> │ │ │ │ + ldr r7, [pc, #60] @ 414824 <__cxa_atexit@plt+0x408440> │ │ │ │ + ldr r0, [pc, #60] @ 414828 <__cxa_atexit@plt+0x408444> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4147c4 <__cxa_atexit@plt+0x4083e0> │ │ │ │ - ldr r3, [pc, #28] @ 4147c8 <__cxa_atexit@plt+0x4083e4> │ │ │ │ + ldr r7, [pc, #28] @ 41481c <__cxa_atexit@plt+0x408438> │ │ │ │ + ldr r3, [pc, #28] @ 414820 <__cxa_atexit@plt+0x40843c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq sp, #88, 16 @ 0x580000 │ │ │ │ - mvnseq sp, #100, 16 @ 0x640000 │ │ │ │ - mvnseq sp, #96, 16 @ 0x600000 │ │ │ │ + mvnseq sp, #0, 16 │ │ │ │ + mvnseq sp, #12, 16 @ 0xc0000 │ │ │ │ + mvnseq sp, #8, 16 @ 0x80000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - mvnseq lr, #180, 8 @ 0xb4000000 │ │ │ │ + mvnseq lr, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 414800 <__cxa_atexit@plt+0x40841c> │ │ │ │ + ldr r3, [pc, #20] @ 414858 <__cxa_atexit@plt+0x408474> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ - mvnseq lr, #136, 8 @ 0x88000000 │ │ │ │ + mvnseq lr, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 414834 <__cxa_atexit@plt+0x408450> │ │ │ │ + beq 41488c <__cxa_atexit@plt+0x4084a8> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 414840 <__cxa_atexit@plt+0x40845c> │ │ │ │ - ldr r3, [pc, #76] @ 41487c <__cxa_atexit@plt+0x408498> │ │ │ │ + bne 414898 <__cxa_atexit@plt+0x4084b4> │ │ │ │ + ldr r3, [pc, #76] @ 4148d4 <__cxa_atexit@plt+0x4084f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 414854 <__cxa_atexit@plt+0x408470> │ │ │ │ - ldr r3, [pc, #60] @ 414878 <__cxa_atexit@plt+0x408494> │ │ │ │ + b 4148ac <__cxa_atexit@plt+0x4084c8> │ │ │ │ + ldr r3, [pc, #60] @ 4148d0 <__cxa_atexit@plt+0x4084ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 414854 <__cxa_atexit@plt+0x408470> │ │ │ │ + b 4148ac <__cxa_atexit@plt+0x4084c8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 414860 <__cxa_atexit@plt+0x40847c> │ │ │ │ - ldr r3, [pc, #28] @ 414870 <__cxa_atexit@plt+0x40848c> │ │ │ │ + beq 4148b8 <__cxa_atexit@plt+0x4084d4> │ │ │ │ + ldr r3, [pc, #28] @ 4148c8 <__cxa_atexit@plt+0x4084e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 414874 <__cxa_atexit@plt+0x408490> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 4148cc <__cxa_atexit@plt+0x4084e8> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - ldrteq r8, [r5], #-3536 @ 0xfffff230 │ │ │ │ + ldrteq r8, [r5], #-3448 @ 0xfffff288 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvnseq lr, #12, 8 @ 0xc000000 │ │ │ │ + mvnseq lr, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 4148dc <__cxa_atexit@plt+0x4084f8> │ │ │ │ + ldr r7, [pc, #68] @ 414934 <__cxa_atexit@plt+0x408550> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4148cc <__cxa_atexit@plt+0x4084e8> │ │ │ │ - ldr r7, [pc, #40] @ 4148e0 <__cxa_atexit@plt+0x4084fc> │ │ │ │ + bhi 414924 <__cxa_atexit@plt+0x408540> │ │ │ │ + ldr r7, [pc, #40] @ 414938 <__cxa_atexit@plt+0x408554> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 4148e4 <__cxa_atexit@plt+0x408500> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 41493c <__cxa_atexit@plt+0x408558> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ - mvnseq lr, #20, 8 @ 0x14000000 │ │ │ │ + mvnseq lr, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #140, 6 @ 0x30000002 │ │ │ │ + mvnseq lr, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 41495c <__cxa_atexit@plt+0x408578> │ │ │ │ + ldr r7, [pc, #68] @ 4149b4 <__cxa_atexit@plt+0x4085d0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 41494c <__cxa_atexit@plt+0x408568> │ │ │ │ - ldr r7, [pc, #40] @ 414960 <__cxa_atexit@plt+0x40857c> │ │ │ │ + bhi 4149a4 <__cxa_atexit@plt+0x4085c0> │ │ │ │ + ldr r7, [pc, #40] @ 4149b8 <__cxa_atexit@plt+0x4085d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 414964 <__cxa_atexit@plt+0x408580> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 4149bc <__cxa_atexit@plt+0x4085d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - mvnseq lr, #148, 6 @ 0x50000002 │ │ │ │ + mvnseq lr, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #12, 6 @ 0x30000000 │ │ │ │ + mvnseq lr, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #68] @ 4149dc <__cxa_atexit@plt+0x4085f8> │ │ │ │ + ldr r7, [pc, #68] @ 414a34 <__cxa_atexit@plt+0x408650> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4149cc <__cxa_atexit@plt+0x4085e8> │ │ │ │ - ldr r7, [pc, #40] @ 4149e0 <__cxa_atexit@plt+0x4085fc> │ │ │ │ + bhi 414a24 <__cxa_atexit@plt+0x408640> │ │ │ │ + ldr r7, [pc, #40] @ 414a38 <__cxa_atexit@plt+0x408654> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 4149e4 <__cxa_atexit@plt+0x408600> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 414a3c <__cxa_atexit@plt+0x408658> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ - mvnseq lr, #20, 6 @ 0x50000000 │ │ │ │ + mvnseq lr, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq lr, #140, 4 @ 0xc0000008 │ │ │ │ + mvnseq lr, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 414a20 <__cxa_atexit@plt+0x40863c> │ │ │ │ + ldr r3, [pc, #12] @ 414a78 <__cxa_atexit@plt+0x408694> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq lr, #104, 4 @ 0x80000006 │ │ │ │ + mvnseq lr, #16, 4 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 414a94 <__cxa_atexit@plt+0x4086b0> │ │ │ │ + bcc 414aec <__cxa_atexit@plt+0x408708> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - ldr lr, [pc, #76] @ 414aa0 <__cxa_atexit@plt+0x4086bc> │ │ │ │ - ldr r8, [pc, #76] @ 414aa4 <__cxa_atexit@plt+0x4086c0> │ │ │ │ + ldr lr, [pc, #76] @ 414af8 <__cxa_atexit@plt+0x408714> │ │ │ │ + ldr r8, [pc, #76] @ 414afc <__cxa_atexit@plt+0x408718> │ │ │ │ mvn r2, #1 │ │ │ │ add r2, r2, r7, lsl #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ add r0, r0, r2, lsl #2 │ │ │ │ str r8, [r3, #4] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ @@ -1057192,2791 +1057214,2791 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r9, r6, #3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef218 <__cxa_atexit@plt+0x7e2e34> │ │ │ │ + b 7d6460 <__cxa_atexit@plt+0x7ca07c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrteq r8, [r5], #-1864 @ 0xfffff8b8 │ │ │ │ - mvnseq lr, #228, 2 @ 0x39 │ │ │ │ + ldrteq r8, [r5], #-1776 @ 0xfffff910 │ │ │ │ + mvnseq lr, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 414b0c <__cxa_atexit@plt+0x408728> │ │ │ │ + bcc 414b64 <__cxa_atexit@plt+0x408780> │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [pc, #52] @ 414b18 <__cxa_atexit@plt+0x408734> │ │ │ │ + ldr lr, [pc, #52] @ 414b70 <__cxa_atexit@plt+0x40878c> │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ - ldr r2, [pc, #48] @ 414b1c <__cxa_atexit@plt+0x408738> │ │ │ │ + ldr r2, [pc, #48] @ 414b74 <__cxa_atexit@plt+0x408790> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r0, [r1, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 7ef238 <__cxa_atexit@plt+0x7e2e54> │ │ │ │ + b 7d6480 <__cxa_atexit@plt+0x7ca09c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrteq r8, [r5], #-1720 @ 0xfffff948 │ │ │ │ - mvnseq lr, #108, 2 │ │ │ │ + ldrteq r8, [r5], #-1632 @ 0xfffff9a0 │ │ │ │ + mvnseq lr, #20, 2 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 414b6c <__cxa_atexit@plt+0x408788> │ │ │ │ - ldr r2, [pc, #48] @ 414b78 <__cxa_atexit@plt+0x408794> │ │ │ │ - ldr r1, [pc, #48] @ 414b7c <__cxa_atexit@plt+0x408798> │ │ │ │ + bcc 414bc4 <__cxa_atexit@plt+0x4087e0> │ │ │ │ + ldr r2, [pc, #48] @ 414bd0 <__cxa_atexit@plt+0x4087ec> │ │ │ │ + ldr r1, [pc, #48] @ 414bd4 <__cxa_atexit@plt+0x4087f0> │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 7ef2a8 <__cxa_atexit@plt+0x7e2ec4> │ │ │ │ + b 7d64f0 <__cxa_atexit@plt+0x7ca10c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 7ef140 <__cxa_atexit@plt+0x7e2d5c> │ │ │ │ + b 7d6388 <__cxa_atexit@plt+0x7c9fa4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrteq r8, [r5], #-1616 @ 0xfffff9b0 │ │ │ │ - mvnseq lr, #12, 2 │ │ │ │ + ldrteq r8, [r5], #-1528 @ 0xfffffa08 │ │ │ │ + mvnseq lr, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldreq r3, [r7, #3] │ │ │ │ cmpeq r3, #0 │ │ │ │ - beq 414bb4 <__cxa_atexit@plt+0x4087d0> │ │ │ │ - ldr r3, [pc, #28] @ 414bc4 <__cxa_atexit@plt+0x4087e0> │ │ │ │ + beq 414c0c <__cxa_atexit@plt+0x408828> │ │ │ │ + ldr r3, [pc, #28] @ 414c1c <__cxa_atexit@plt+0x408838> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 414bc8 <__cxa_atexit@plt+0x4087e4> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 414c20 <__cxa_atexit@plt+0x40883c> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrteq r8, [r5], #-2684 @ 0xfffff584 │ │ │ │ - mvnseq lr, #192 @ 0xc0 │ │ │ │ + ldrteq r8, [r5], #-2596 @ 0xfffff5dc │ │ │ │ + mvnseq lr, #104 @ 0x68 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 414bec <__cxa_atexit@plt+0x408808> │ │ │ │ + ldr r3, [pc, #12] @ 414c44 <__cxa_atexit@plt+0x408860> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef248 <__cxa_atexit@plt+0x7e2e64> │ │ │ │ + b 7d6490 <__cxa_atexit@plt+0x7ca0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - mvnseq lr, #156 @ 0x9c │ │ │ │ + mvnseq lr, #68 @ 0x44 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 414c24 <__cxa_atexit@plt+0x408840> │ │ │ │ - beq 414c3c <__cxa_atexit@plt+0x408858> │ │ │ │ - ldr r3, [pc, #96] @ 414c70 <__cxa_atexit@plt+0x40888c> │ │ │ │ + bmi 414c7c <__cxa_atexit@plt+0x408898> │ │ │ │ + beq 414c94 <__cxa_atexit@plt+0x4088b0> │ │ │ │ + ldr r3, [pc, #96] @ 414cc8 <__cxa_atexit@plt+0x4088e4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef258 <__cxa_atexit@plt+0x7e2e74> │ │ │ │ - ldr r7, [pc, #60] @ 414c68 <__cxa_atexit@plt+0x408884> │ │ │ │ - ldr r0, [pc, #60] @ 414c6c <__cxa_atexit@plt+0x408888> │ │ │ │ + b 7d64a0 <__cxa_atexit@plt+0x7ca0bc> │ │ │ │ + ldr r7, [pc, #60] @ 414cc0 <__cxa_atexit@plt+0x4088dc> │ │ │ │ + ldr r0, [pc, #60] @ 414cc4 <__cxa_atexit@plt+0x4088e0> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 414c60 <__cxa_atexit@plt+0x40887c> │ │ │ │ - ldr r3, [pc, #28] @ 414c64 <__cxa_atexit@plt+0x408880> │ │ │ │ + ldr r7, [pc, #28] @ 414cb8 <__cxa_atexit@plt+0x4088d4> │ │ │ │ + ldr r3, [pc, #28] @ 414cbc <__cxa_atexit@plt+0x4088d8> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r7, #0 │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - mvnseq sp, #188, 6 @ 0xf0000002 │ │ │ │ - mvnseq sp, #200, 6 @ 0x20000003 │ │ │ │ - mvnseq sp, #196, 6 @ 0x10000003 │ │ │ │ + mvnseq sp, #100, 6 @ 0x90000001 │ │ │ │ + mvnseq sp, #112, 6 @ 0xc0000001 │ │ │ │ + mvnseq sp, #108, 6 @ 0xb0000001 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - mvnseq lr, #24 │ │ │ │ + mvnseq sp, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 414ca0 <__cxa_atexit@plt+0x4088bc> │ │ │ │ + ldr r3, [pc, #24] @ 414cf8 <__cxa_atexit@plt+0x408914> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r9, [r5, #8] │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ @ instruction: 0xfffff70c │ │ │ │ - mvnseq sp, #232, 30 @ 0x3a0 │ │ │ │ + mvnseq sp, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 414cd4 <__cxa_atexit@plt+0x4088f0> │ │ │ │ + beq 414d2c <__cxa_atexit@plt+0x408948> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 414ce0 <__cxa_atexit@plt+0x4088fc> │ │ │ │ - ldr r3, [pc, #76] @ 414d1c <__cxa_atexit@plt+0x408938> │ │ │ │ + bne 414d38 <__cxa_atexit@plt+0x408954> │ │ │ │ + ldr r3, [pc, #76] @ 414d74 <__cxa_atexit@plt+0x408990> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 414cf4 <__cxa_atexit@plt+0x408910> │ │ │ │ - ldr r3, [pc, #60] @ 414d18 <__cxa_atexit@plt+0x408934> │ │ │ │ + b 414d4c <__cxa_atexit@plt+0x408968> │ │ │ │ + ldr r3, [pc, #60] @ 414d70 <__cxa_atexit@plt+0x40898c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 414cf4 <__cxa_atexit@plt+0x408910> │ │ │ │ + b 414d4c <__cxa_atexit@plt+0x408968> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 414d00 <__cxa_atexit@plt+0x40891c> │ │ │ │ - ldr r3, [pc, #28] @ 414d10 <__cxa_atexit@plt+0x40892c> │ │ │ │ + beq 414d58 <__cxa_atexit@plt+0x408974> │ │ │ │ + ldr r3, [pc, #28] @ 414d68 <__cxa_atexit@plt+0x408984> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 7ef240 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ - ldr r7, [pc, #12] @ 414d14 <__cxa_atexit@plt+0x408930> │ │ │ │ + b 7d6488 <__cxa_atexit@plt+0x7ca0a4> │ │ │ │ + ldr r7, [pc, #12] @ 414d6c <__cxa_atexit@plt+0x408988> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 7ef118 <__cxa_atexit@plt+0x7e2d34> │ │ │ │ + b 7d6360 <__cxa_atexit@plt+0x7c9f7c> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - ldrteq r8, [r5], #-2352 @ 0xfffff6d0 │ │ │ │ + ldrteq r8, [r5], #-2264 @ 0xfffff728 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - mvnseq sp, #108, 30 @ 0x1b0 │ │ │ │ + mvnseq sp, #20, 30 @ 0x50 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 414d84 <__cxa_atexit@plt+0x4089a0> │ │ │ │ + ldr r7, [pc, #72] @ 414ddc <__cxa_atexit@plt+0x4089f8> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 414d70 <__cxa_atexit@plt+0x40898c> │ │ │ │ - ldr r7, [pc, #44] @ 414d88 <__cxa_atexit@plt+0x4089a4> │ │ │ │ + bhi 414dc8 <__cxa_atexit@plt+0x4089e4> │ │ │ │ + ldr r7, [pc, #44] @ 414de0 <__cxa_atexit@plt+0x4089fc> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 414d8c <__cxa_atexit@plt+0x4089a8> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 414de4 <__cxa_atexit@plt+0x408a00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff638 │ │ │ │ - mvnseq sp, #108, 30 @ 0x1b0 │ │ │ │ + mvnseq sp, #20, 30 @ 0x50 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #228, 28 @ 0xe40 │ │ │ │ + mvnseq sp, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 414e0c <__cxa_atexit@plt+0x408a28> │ │ │ │ + ldr r7, [pc, #72] @ 414e64 <__cxa_atexit@plt+0x408a80> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 414df8 <__cxa_atexit@plt+0x408a14> │ │ │ │ - ldr r7, [pc, #44] @ 414e10 <__cxa_atexit@plt+0x408a2c> │ │ │ │ + bhi 414e50 <__cxa_atexit@plt+0x408a6c> │ │ │ │ + ldr r7, [pc, #44] @ 414e68 <__cxa_atexit@plt+0x408a84> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 414e14 <__cxa_atexit@plt+0x408a30> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 414e6c <__cxa_atexit@plt+0x408a88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff5b0 │ │ │ │ - mvnseq sp, #228, 28 @ 0xe40 │ │ │ │ + mvnseq sp, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #92, 28 @ 0x5c0 │ │ │ │ + mvnseq sp, #4, 28 @ 0x40 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #72] @ 414e94 <__cxa_atexit@plt+0x408ab0> │ │ │ │ + ldr r7, [pc, #72] @ 414eec <__cxa_atexit@plt+0x408b08> │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 414e80 <__cxa_atexit@plt+0x408a9c> │ │ │ │ - ldr r7, [pc, #44] @ 414e98 <__cxa_atexit@plt+0x408ab4> │ │ │ │ + bhi 414ed8 <__cxa_atexit@plt+0x408af4> │ │ │ │ + ldr r7, [pc, #44] @ 414ef0 <__cxa_atexit@plt+0x408b0c> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #20] @ 414e9c <__cxa_atexit@plt+0x408ab8> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #20] @ 414ef4 <__cxa_atexit@plt+0x408b10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff528 │ │ │ │ - mvnseq sp, #92, 28 @ 0x5c0 │ │ │ │ + mvnseq sp, #4, 28 @ 0x40 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ bx r0 │ │ │ │ - mvnseq sp, #184, 28 @ 0xb80 │ │ │ │ + mvnseq sp, #96, 28 @ 0x600 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 414ef4 <__cxa_atexit@plt+0x408b10> │ │ │ │ - ldr r2, [pc, #40] @ 414f08 <__cxa_atexit@plt+0x408b24> │ │ │ │ + bhi 414f4c <__cxa_atexit@plt+0x408b68> │ │ │ │ + ldr r2, [pc, #40] @ 414f60 <__cxa_atexit@plt+0x408b7c> │ │ │ │ mov r8, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stmib r5, {r3, r9} │ │ │ │ mov r9, r3 │ │ │ │ - b 7ef298 <__cxa_atexit@plt+0x7e2eb4> │ │ │ │ - ldr r7, [pc, #16] @ 414f0c <__cxa_atexit@plt+0x408b28> │ │ │ │ + b 7d64e0 <__cxa_atexit@plt+0x7ca0fc> │ │ │ │ + ldr r7, [pc, #16] @ 414f64 <__cxa_atexit@plt+0x408b80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - mvnseq sp, #136, 28 @ 0x880 │ │ │ │ - mvnseq sp, #100, 28 @ 0x640 │ │ │ │ + mvnseq sp, #48, 28 @ 0x300 │ │ │ │ + mvnseq sp, #12, 28 @ 0xc0 � TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes